--- /srv/rebuilderd/tmp/rebuilderdMvqbqA/inputs/mighttpd2_4.0.9-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdMvqbqA/out/mighttpd2_4.0.9-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-15 07:43:15.000000 debian-binary │ --rw-r--r-- 0 0 0 944 2026-02-15 07:43:15.000000 control.tar.xz │ --rw-r--r-- 0 0 0 15400736 2026-02-15 07:43:15.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 948 2026-02-15 07:43:15.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 15437184 2026-02-15 07:43:15.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -1,11 +1,11 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-15 07:43:15.000000 ./ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-15 07:43:15.000000 ./usr/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-15 07:43:15.000000 ./usr/bin/ │ │ │ --rwxr-xr-x 0 root (0) root (0) 52103268 2026-02-15 07:43:15.000000 ./usr/bin/mighty │ │ │ +-rwxr-xr-x 0 root (0) root (0) 52103252 2026-02-15 07:43:15.000000 ./usr/bin/mighty │ │ │ -rwxr-xr-x 0 root (0) root (0) 14840328 2026-02-15 07:43:15.000000 ./usr/bin/mighty-mkindex │ │ │ -rwxr-xr-x 0 root (0) root (0) 30660192 2026-02-15 07:43:15.000000 ./usr/bin/mightyctl │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-15 07:43:15.000000 ./usr/share/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-15 07:43:15.000000 ./usr/share/doc/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-15 07:43:15.000000 ./usr/share/doc/mighttpd2/ │ │ │ -rw-r--r-- 0 root (0) root (0) 486 2026-02-15 07:43:15.000000 ./usr/share/doc/mighttpd2/changelog.Debian.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 1889 2024-09-27 15:18:47.000000 ./usr/share/doc/mighttpd2/copyright │ │ ├── ./usr/bin/mighty │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --file-header {} │ │ │ │ @@ -6,15 +6,15 @@ │ │ │ │ OS/ABI: UNIX - System V │ │ │ │ ABI Version: 0 │ │ │ │ Type: EXEC (Executable file) │ │ │ │ Machine: ARM │ │ │ │ Version: 0x1 │ │ │ │ Entry point address: 0x14a39 │ │ │ │ Start of program headers: 52 (bytes into file) │ │ │ │ - Start of section headers: 52102028 (bytes into file) │ │ │ │ + Start of section headers: 52102012 (bytes into file) │ │ │ │ Flags: 0x5000400, Version5 EABI, hard-float ABI │ │ │ │ Size of this header: 52 (bytes) │ │ │ │ Size of program headers: 32 (bytes) │ │ │ │ Number of program headers: 10 │ │ │ │ Size of section headers: 40 (bytes) │ │ │ │ Number of section headers: 31 │ │ │ │ Section header string table index: 30 │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,21 +4,21 @@ │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00008000 0x00008000 0x2f7a670 0x2f7a670 R E 0x1000 │ │ │ │ - LOAD 0x2f7a7a0 0x02f837a0 0x02f837a0 0x235a54 0x23830c RW 0x1000 │ │ │ │ + LOAD 0x000000 0x00008000 0x00008000 0x2f7a200 0x2f7a200 R E 0x1000 │ │ │ │ + LOAD 0x2f7a7a0 0x02f837a0 0x02f837a0 0x235a44 0x23830c RW 0x1000 │ │ │ │ DYNAMIC 0x2f7aeec 0x02f83eec 0x02f83eec 0x00110 0x00110 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ - GNU_EH_FRAME 0x2f7a668 0x02f82668 0x02f82668 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_EH_FRAME 0x2f7a1f8 0x02f821f8 0x02f821f8 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ - ARM_EXIDX 0x2da67f4 0x02dae7f4 0x02dae7f4 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x2da6374 0x02dae374 0x02dae374 0x00008 0x00008 R 0x4 │ │ │ │ GNU_RELRO 0x2f7a7a0 0x02f837a0 0x02f837a0 0x00860 0x00860 RW 0x10 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ │ 01 .interp │ │ │ │ 02 .interp .note.ABI-tag .note.gnu.build-id .dynsym .dynstr .gnu.hash .gnu.version .gnu.version_r .rel.dyn .rel.plt .init .plt .text .fini .ARM.exidx .rodata .eh_frame .eh_frame_hdr │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -There are 31 section headers, starting at offset 0x31b038c: │ │ │ │ +There are 31 section headers, starting at offset 0x31b037c: │ │ │ │ │ │ │ │ Section Headers: │ │ │ │ [Nr] Name Type Addr Off Size ES Flg Lk Inf Al │ │ │ │ [ 0] NULL 00000000 000000 000000 00 0 0 0 │ │ │ │ [ 1] .interp PROGBITS 00008174 000174 000019 00 A 0 0 1 │ │ │ │ [ 2] .note.ABI-tag NOTE 00008190 000190 000020 00 A 0 0 4 │ │ │ │ [ 3] .note.gnu.build-id NOTE 000081b0 0001b0 000024 00 A 0 0 4 │ │ │ │ @@ -11,30 +11,30 @@ │ │ │ │ [ 6] .gnu.hash GNU_HASH 0000ac40 002c40 00002c 04 A 4 0 4 │ │ │ │ [ 7] .gnu.version VERSYM 0000ac6c 002c6c 000310 02 A 4 0 2 │ │ │ │ [ 8] .gnu.version_r VERNEED 0000af7c 002f7c 0001a0 00 A 5 4 4 │ │ │ │ [ 9] .rel.dyn REL 0000b11c 00311c 000108 08 A 4 0 4 │ │ │ │ [10] .rel.plt REL 0000b224 003224 000a88 08 AI 4 26 4 │ │ │ │ [11] .init PROGBITS 0000bcac 003cac 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 0000bcb8 003cb8 000fe0 00 AX 0 0 4 │ │ │ │ - [13] .text PROGBITS 0000cc98 004c98 2da1b54 00 AX 0 0 8 │ │ │ │ - [14] .fini PROGBITS 02dae7ec 2da67ec 000008 00 AX 0 0 4 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 02dae7f4 2da67f4 000008 08 AL 13 0 4 │ │ │ │ - [16] .rodata PROGBITS 02dae800 2da6800 1d3e62 00 A 0 0 64 │ │ │ │ - [17] .eh_frame PROGBITS 02f82664 2f7a664 000004 00 A 0 0 4 │ │ │ │ - [18] .eh_frame_hdr PROGBITS 02f82668 2f7a668 000008 00 A 0 0 4 │ │ │ │ + [13] .text PROGBITS 0000cc98 004c98 2da16d4 00 AX 0 0 8 │ │ │ │ + [14] .fini PROGBITS 02dae36c 2da636c 000008 00 AX 0 0 4 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 02dae374 2da6374 000008 08 AL 13 0 4 │ │ │ │ + [16] .rodata PROGBITS 02dae380 2da6380 1d3e72 00 A 0 0 64 │ │ │ │ + [17] .eh_frame PROGBITS 02f821f4 2f7a1f4 000004 00 A 0 0 4 │ │ │ │ + [18] .eh_frame_hdr PROGBITS 02f821f8 2f7a1f8 000008 00 A 0 0 4 │ │ │ │ [19] .data.rel.ro.local PROGBITS 02f837a0 2f7a7a0 000064 00 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 02f83804 2f7a804 000004 04 WA 0 0 4 │ │ │ │ [21] .init_array INIT_ARRAY 02f83808 2f7a808 000008 04 WA 0 0 4 │ │ │ │ [22] .data.rel.ro PROGBITS 02f83810 2f7a810 0006dc 00 WA 0 0 16 │ │ │ │ [23] .dynamic DYNAMIC 02f83eec 2f7aeec 000110 08 WA 5 0 4 │ │ │ │ - [24] .data PROGBITS 02f84000 2f7b000 22ff2c 00 WA 0 0 16 │ │ │ │ - [25] .tm_clone_table PROGBITS 031b3f2c 31aaf2c 000000 00 WA 0 0 4 │ │ │ │ - [26] .got PROGBITS 031b3f2c 31aaf2c 0052c8 00 WA 0 0 4 │ │ │ │ - [27] .bss NOBITS 031b9200 31b01f4 0028ac 00 WA 0 0 64 │ │ │ │ - [28] .note.gnu.gold-version NOTE 00000000 31b01f4 00001c 00 0 0 4 │ │ │ │ - [29] .ARM.attributes ARM_ATTRIBUTES 00000000 31b0210 00003b 00 0 0 1 │ │ │ │ - [30] .shstrtab STRTAB 00000000 31b024b 000141 00 0 0 1 │ │ │ │ + [24] .data PROGBITS 02f84000 2f7b000 22ff1c 00 WA 0 0 16 │ │ │ │ + [25] .tm_clone_table PROGBITS 031b3f1c 31aaf1c 000000 00 WA 0 0 4 │ │ │ │ + [26] .got PROGBITS 031b3f1c 31aaf1c 0052c8 00 WA 0 0 4 │ │ │ │ + [27] .bss NOBITS 031b9200 31b01e4 0028ac 00 WA 0 0 64 │ │ │ │ + [28] .note.gnu.gold-version NOTE 00000000 31b01e4 00001c 00 0 0 4 │ │ │ │ + [29] .ARM.attributes ARM_ATTRIBUTES 00000000 31b0200 00003b 00 0 0 1 │ │ │ │ + [30] .shstrtab STRTAB 00000000 31b023b 000141 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -162,203 +162,203 @@ │ │ │ │ 158: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (2) │ │ │ │ 159: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (2) │ │ │ │ 160: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (2) │ │ │ │ 161: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (2) │ │ │ │ 162: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (3) │ │ │ │ 163: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (3) │ │ │ │ 164: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (2) │ │ │ │ - 165: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (2) │ │ │ │ - 166: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (2) │ │ │ │ - 167: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (2) │ │ │ │ - 168: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ - 169: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (2) │ │ │ │ - 170: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (2) │ │ │ │ - 171: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ - 172: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ - 173: 00000000 0 FUNC GLOBAL DEFAULT UND acoshf@GLIBC_2.4 (21) │ │ │ │ - 174: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (21) │ │ │ │ - 175: 00000000 0 FUNC GLOBAL DEFAULT UND atanf@GLIBC_2.4 (21) │ │ │ │ - 176: 00000000 0 FUNC GLOBAL DEFAULT UND cosh@GLIBC_2.4 (21) │ │ │ │ - 177: 00000000 0 FUNC GLOBAL DEFAULT UND cosf@GLIBC_2.4 (21) │ │ │ │ - 178: 00000000 0 FUNC GLOBAL DEFAULT UND atanh@GLIBC_2.4 (21) │ │ │ │ - 179: 00000000 0 FUNC GLOBAL DEFAULT UND ldexp@GLIBC_2.4 (21) │ │ │ │ - 180: 00000000 0 FUNC GLOBAL DEFAULT UND atan@GLIBC_2.4 (21) │ │ │ │ - 181: 00000000 0 FUNC GLOBAL DEFAULT UND sincosf@GLIBC_2.4 (21) │ │ │ │ - 182: 00000000 0 FUNC GLOBAL DEFAULT UND pow@GLIBC_2.29 (22) │ │ │ │ - 183: 00000000 0 FUNC GLOBAL DEFAULT UND log2@GLIBC_2.29 (22) │ │ │ │ - 184: 00000000 0 FUNC GLOBAL DEFAULT UND expm1@GLIBC_2.4 (21) │ │ │ │ - 185: 00000000 0 FUNC GLOBAL DEFAULT UND asin@GLIBC_2.4 (21) │ │ │ │ - 186: 00000000 0 FUNC GLOBAL DEFAULT UND tan@GLIBC_2.4 (21) │ │ │ │ - 187: 00000000 0 FUNC GLOBAL DEFAULT UND logf@GLIBC_2.27 (23) │ │ │ │ - 188: 00000000 0 FUNC GLOBAL DEFAULT UND tanf@GLIBC_2.4 (21) │ │ │ │ - 189: 00000000 0 FUNC GLOBAL DEFAULT UND asinf@GLIBC_2.4 (21) │ │ │ │ - 190: 00000000 0 FUNC GLOBAL DEFAULT UND sin@GLIBC_2.4 (21) │ │ │ │ - 191: 00000000 0 FUNC GLOBAL DEFAULT UND tanh@GLIBC_2.4 (21) │ │ │ │ - 192: 00000000 0 FUNC GLOBAL DEFAULT UND sinhf@GLIBC_2.4 (21) │ │ │ │ - 193: 00000000 0 FUNC GLOBAL DEFAULT UND asinh@GLIBC_2.4 (21) │ │ │ │ - 194: 00000000 0 FUNC GLOBAL DEFAULT UND log1p@GLIBC_2.4 (21) │ │ │ │ - 195: 00000000 0 FUNC GLOBAL DEFAULT UND tanhf@GLIBC_2.4 (21) │ │ │ │ - 196: 00000000 0 FUNC GLOBAL DEFAULT UND acosf@GLIBC_2.4 (21) │ │ │ │ - 197: 00000000 0 FUNC GLOBAL DEFAULT UND sincos@GLIBC_2.4 (21) │ │ │ │ - 198: 00000000 0 FUNC GLOBAL DEFAULT UND powf@GLIBC_2.27 (23) │ │ │ │ - 199: 00000000 0 FUNC GLOBAL DEFAULT UND exp@GLIBC_2.29 (22) │ │ │ │ - 200: 00000000 0 FUNC GLOBAL DEFAULT UND acosh@GLIBC_2.4 (21) │ │ │ │ - 201: 00000000 0 FUNC GLOBAL DEFAULT UND asinhf@GLIBC_2.4 (21) │ │ │ │ - 202: 00000000 0 FUNC GLOBAL DEFAULT UND ceil@GLIBC_2.4 (21) │ │ │ │ - 203: 00000000 0 FUNC GLOBAL DEFAULT UND expm1f@GLIBC_2.4 (21) │ │ │ │ - 204: 00000000 0 FUNC GLOBAL DEFAULT UND expf@GLIBC_2.27 (23) │ │ │ │ - 205: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (21) │ │ │ │ - 206: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (21) │ │ │ │ - 207: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (22) │ │ │ │ - 208: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (21) │ │ │ │ - 209: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (21) │ │ │ │ - 210: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (21) │ │ │ │ - 211: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (21) │ │ │ │ - 212: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (2) │ │ │ │ - 213: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (2) │ │ │ │ - 214: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (2) │ │ │ │ - 215: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (2) │ │ │ │ - 216: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (2) │ │ │ │ - 217: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (2) │ │ │ │ - 218: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (2) │ │ │ │ - 219: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (2) │ │ │ │ - 220: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (2) │ │ │ │ - 221: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (2) │ │ │ │ - 222: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (2) │ │ │ │ - 223: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (2) │ │ │ │ - 224: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (2) │ │ │ │ - 225: 00000000 0 FUNC GLOBAL DEFAULT UND pread@GLIBC_2.4 (2) │ │ │ │ - 226: 00000000 0 FUNC GLOBAL DEFAULT UND send@GLIBC_2.4 (2) │ │ │ │ - 227: 00000000 0 FUNC GLOBAL DEFAULT UND sendfile@GLIBC_2.4 (2) │ │ │ │ - 228: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (2) │ │ │ │ - 229: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (2) │ │ │ │ - 230: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (2) │ │ │ │ - 231: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ - 232: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (2) │ │ │ │ - 233: 00000000 0 FUNC GLOBAL DEFAULT UND listen@GLIBC_2.4 (2) │ │ │ │ - 234: 00000000 0 FUNC GLOBAL DEFAULT UND inflateInit2_ │ │ │ │ - 235: 00000000 0 FUNC GLOBAL DEFAULT UND deflateInit2_ │ │ │ │ - 236: 00000000 0 FUNC GLOBAL DEFAULT UND inflateSetDictionary │ │ │ │ - 237: 00000000 0 FUNC GLOBAL DEFAULT UND deflateSetDictionary │ │ │ │ - 238: 00000000 0 FUNC GLOBAL DEFAULT UND inflateEnd │ │ │ │ - 239: 00000000 0 FUNC GLOBAL DEFAULT UND inflate │ │ │ │ - 240: 00000000 0 FUNC GLOBAL DEFAULT UND deflateEnd │ │ │ │ - 241: 00000000 0 FUNC GLOBAL DEFAULT UND deflate │ │ │ │ - 242: 00000000 0 FUNC GLOBAL DEFAULT UND inflateReset │ │ │ │ - 243: 00000000 0 FUNC GLOBAL DEFAULT UND zlibVersion │ │ │ │ - 244: 00000000 0 FUNC GLOBAL DEFAULT UND adler32 │ │ │ │ - 245: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (3) │ │ │ │ - 246: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (3) │ │ │ │ - 247: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (3) │ │ │ │ - 248: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (3) │ │ │ │ - 249: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (9) │ │ │ │ - 250: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (3) │ │ │ │ - 251: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (3) │ │ │ │ - 252: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (2) │ │ │ │ - 253: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (2) │ │ │ │ - 254: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (10) │ │ │ │ - 255: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (11) │ │ │ │ - 256: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (2) │ │ │ │ - 257: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (2) │ │ │ │ - 258: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (2) │ │ │ │ - 259: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (2) │ │ │ │ - 260: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (2) │ │ │ │ - 261: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (2) │ │ │ │ - 262: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (2) │ │ │ │ - 263: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (2) │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (3) │ │ │ │ - 265: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (2) │ │ │ │ - 266: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (2) │ │ │ │ - 267: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (2) │ │ │ │ - 268: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (2) │ │ │ │ - 269: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (2) │ │ │ │ - 270: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (2) │ │ │ │ - 271: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (2) │ │ │ │ - 272: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (12) │ │ │ │ - 273: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (13) │ │ │ │ - 274: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (2) │ │ │ │ - 275: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (2) │ │ │ │ + 165: 00000000 0 FUNC GLOBAL DEFAULT UND __timegm64@GLIBC_2.34 (3) │ │ │ │ + 166: 00000000 0 FUNC GLOBAL DEFAULT UND __mktime64@GLIBC_2.34 (3) │ │ │ │ + 167: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (3) │ │ │ │ + 168: 00000000 0 FUNC GLOBAL DEFAULT UND __gmtime64_r@GLIBC_2.34 (3) │ │ │ │ + 169: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (3) │ │ │ │ + 170: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (2) │ │ │ │ + 171: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (2) │ │ │ │ + 172: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (2) │ │ │ │ + 173: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ + 174: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (2) │ │ │ │ + 175: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (2) │ │ │ │ + 176: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ + 177: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ + 178: 00000000 0 FUNC GLOBAL DEFAULT UND acoshf@GLIBC_2.4 (21) │ │ │ │ + 179: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (21) │ │ │ │ + 180: 00000000 0 FUNC GLOBAL DEFAULT UND atanf@GLIBC_2.4 (21) │ │ │ │ + 181: 00000000 0 FUNC GLOBAL DEFAULT UND cosh@GLIBC_2.4 (21) │ │ │ │ + 182: 00000000 0 FUNC GLOBAL DEFAULT UND cosf@GLIBC_2.4 (21) │ │ │ │ + 183: 00000000 0 FUNC GLOBAL DEFAULT UND atanh@GLIBC_2.4 (21) │ │ │ │ + 184: 00000000 0 FUNC GLOBAL DEFAULT UND ldexp@GLIBC_2.4 (21) │ │ │ │ + 185: 00000000 0 FUNC GLOBAL DEFAULT UND atan@GLIBC_2.4 (21) │ │ │ │ + 186: 00000000 0 FUNC GLOBAL DEFAULT UND sincosf@GLIBC_2.4 (21) │ │ │ │ + 187: 00000000 0 FUNC GLOBAL DEFAULT UND pow@GLIBC_2.29 (22) │ │ │ │ + 188: 00000000 0 FUNC GLOBAL DEFAULT UND log2@GLIBC_2.29 (22) │ │ │ │ + 189: 00000000 0 FUNC GLOBAL DEFAULT UND expm1@GLIBC_2.4 (21) │ │ │ │ + 190: 00000000 0 FUNC GLOBAL DEFAULT UND asin@GLIBC_2.4 (21) │ │ │ │ + 191: 00000000 0 FUNC GLOBAL DEFAULT UND tan@GLIBC_2.4 (21) │ │ │ │ + 192: 00000000 0 FUNC GLOBAL DEFAULT UND logf@GLIBC_2.27 (23) │ │ │ │ + 193: 00000000 0 FUNC GLOBAL DEFAULT UND tanf@GLIBC_2.4 (21) │ │ │ │ + 194: 00000000 0 FUNC GLOBAL DEFAULT UND asinf@GLIBC_2.4 (21) │ │ │ │ + 195: 00000000 0 FUNC GLOBAL DEFAULT UND sin@GLIBC_2.4 (21) │ │ │ │ + 196: 00000000 0 FUNC GLOBAL DEFAULT UND tanh@GLIBC_2.4 (21) │ │ │ │ + 197: 00000000 0 FUNC GLOBAL DEFAULT UND sinhf@GLIBC_2.4 (21) │ │ │ │ + 198: 00000000 0 FUNC GLOBAL DEFAULT UND asinh@GLIBC_2.4 (21) │ │ │ │ + 199: 00000000 0 FUNC GLOBAL DEFAULT UND log1p@GLIBC_2.4 (21) │ │ │ │ + 200: 00000000 0 FUNC GLOBAL DEFAULT UND tanhf@GLIBC_2.4 (21) │ │ │ │ + 201: 00000000 0 FUNC GLOBAL DEFAULT UND acosf@GLIBC_2.4 (21) │ │ │ │ + 202: 00000000 0 FUNC GLOBAL DEFAULT UND sincos@GLIBC_2.4 (21) │ │ │ │ + 203: 00000000 0 FUNC GLOBAL DEFAULT UND powf@GLIBC_2.27 (23) │ │ │ │ + 204: 00000000 0 FUNC GLOBAL DEFAULT UND exp@GLIBC_2.29 (22) │ │ │ │ + 205: 00000000 0 FUNC GLOBAL DEFAULT UND acosh@GLIBC_2.4 (21) │ │ │ │ + 206: 00000000 0 FUNC GLOBAL DEFAULT UND asinhf@GLIBC_2.4 (21) │ │ │ │ + 207: 00000000 0 FUNC GLOBAL DEFAULT UND ceil@GLIBC_2.4 (21) │ │ │ │ + 208: 00000000 0 FUNC GLOBAL DEFAULT UND expm1f@GLIBC_2.4 (21) │ │ │ │ + 209: 00000000 0 FUNC GLOBAL DEFAULT UND expf@GLIBC_2.27 (23) │ │ │ │ + 210: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (21) │ │ │ │ + 211: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (21) │ │ │ │ + 212: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (22) │ │ │ │ + 213: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (21) │ │ │ │ + 214: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (21) │ │ │ │ + 215: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (21) │ │ │ │ + 216: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (21) │ │ │ │ + 217: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (2) │ │ │ │ + 218: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (2) │ │ │ │ + 219: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (2) │ │ │ │ + 220: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (2) │ │ │ │ + 221: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (2) │ │ │ │ + 222: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (2) │ │ │ │ + 223: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (2) │ │ │ │ + 224: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (2) │ │ │ │ + 225: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (2) │ │ │ │ + 226: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (2) │ │ │ │ + 227: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (2) │ │ │ │ + 228: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (2) │ │ │ │ + 229: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (2) │ │ │ │ + 230: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (2) │ │ │ │ + 231: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (2) │ │ │ │ + 232: 00000000 0 FUNC GLOBAL DEFAULT UND pread@GLIBC_2.4 (2) │ │ │ │ + 233: 00000000 0 FUNC GLOBAL DEFAULT UND send@GLIBC_2.4 (2) │ │ │ │ + 234: 00000000 0 FUNC GLOBAL DEFAULT UND sendfile@GLIBC_2.4 (2) │ │ │ │ + 235: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (2) │ │ │ │ + 236: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (2) │ │ │ │ + 237: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (2) │ │ │ │ + 238: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (2) │ │ │ │ + 239: 00000000 0 FUNC GLOBAL DEFAULT UND strptime@GLIBC_2.4 (2) │ │ │ │ + 240: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (2) │ │ │ │ + 241: 00000000 0 FUNC GLOBAL DEFAULT UND strftime@GLIBC_2.4 (2) │ │ │ │ + 242: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (2) │ │ │ │ + 243: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (2) │ │ │ │ + 244: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (2) │ │ │ │ + 245: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ + 246: 00000000 0 FUNC GLOBAL DEFAULT UND listen@GLIBC_2.4 (2) │ │ │ │ + 247: 00000000 0 FUNC GLOBAL DEFAULT UND inflateInit2_ │ │ │ │ + 248: 00000000 0 FUNC GLOBAL DEFAULT UND deflateInit2_ │ │ │ │ + 249: 00000000 0 FUNC GLOBAL DEFAULT UND inflateSetDictionary │ │ │ │ + 250: 00000000 0 FUNC GLOBAL DEFAULT UND deflateSetDictionary │ │ │ │ + 251: 00000000 0 FUNC GLOBAL DEFAULT UND inflateEnd │ │ │ │ + 252: 00000000 0 FUNC GLOBAL DEFAULT UND inflate │ │ │ │ + 253: 00000000 0 FUNC GLOBAL DEFAULT UND deflateEnd │ │ │ │ + 254: 00000000 0 FUNC GLOBAL DEFAULT UND deflate │ │ │ │ + 255: 00000000 0 FUNC GLOBAL DEFAULT UND inflateReset │ │ │ │ + 256: 00000000 0 FUNC GLOBAL DEFAULT UND zlibVersion │ │ │ │ + 257: 00000000 0 FUNC GLOBAL DEFAULT UND adler32 │ │ │ │ + 258: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (2) │ │ │ │ + 259: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (2) │ │ │ │ + 260: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (2) │ │ │ │ + 261: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (2) │ │ │ │ + 262: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (2) │ │ │ │ + 263: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (2) │ │ │ │ + 264: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (2) │ │ │ │ + 265: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (2) │ │ │ │ + 266: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (3) │ │ │ │ + 267: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (2) │ │ │ │ + 268: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (2) │ │ │ │ + 269: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (2) │ │ │ │ + 270: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (2) │ │ │ │ + 271: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (2) │ │ │ │ + 272: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (2) │ │ │ │ + 273: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (2) │ │ │ │ + 274: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (2) │ │ │ │ + 275: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (2) │ │ │ │ 276: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (2) │ │ │ │ - 277: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (2) │ │ │ │ - 278: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (2) │ │ │ │ - 279: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (2) │ │ │ │ - 280: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (2) │ │ │ │ - 281: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (2) │ │ │ │ - 282: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (2) │ │ │ │ - 283: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (2) │ │ │ │ - 284: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (2) │ │ │ │ - 285: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (2) │ │ │ │ - 286: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (2) │ │ │ │ - 287: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (2) │ │ │ │ - 288: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (3) │ │ │ │ - 289: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (14) │ │ │ │ - 290: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (3) │ │ │ │ - 291: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (3) │ │ │ │ - 292: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (3) │ │ │ │ - 293: 00000000 0 FUNC GLOBAL DEFAULT UND __timegm64@GLIBC_2.34 (3) │ │ │ │ - 294: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (3) │ │ │ │ - 295: 00000000 0 FUNC GLOBAL DEFAULT UND __mktime64@GLIBC_2.34 (3) │ │ │ │ - 296: 00000000 0 FUNC GLOBAL DEFAULT UND __gmtime64_r@GLIBC_2.34 (3) │ │ │ │ - 297: 00000000 0 FUNC GLOBAL DEFAULT UND sendmsg@GLIBC_2.4 (2) │ │ │ │ - 298: 00000000 0 FUNC GLOBAL DEFAULT UND sendto@GLIBC_2.4 (2) │ │ │ │ - 299: 00000000 0 FUNC GLOBAL DEFAULT UND recvfrom@GLIBC_2.4 (2) │ │ │ │ - 300: 00000000 0 FUNC GLOBAL DEFAULT UND recvmsg@GLIBC_2.4 (2) │ │ │ │ - 301: 00000000 0 FUNC GLOBAL DEFAULT UND recv@GLIBC_2.4 (2) │ │ │ │ - 302: 00000000 0 FUNC GLOBAL DEFAULT UND writev@GLIBC_2.4 (2) │ │ │ │ - 303: 00000000 0 FUNC GLOBAL DEFAULT UND gai_strerror@GLIBC_2.4 (2) │ │ │ │ - 304: 00000000 0 FUNC GLOBAL DEFAULT UND htonl@GLIBC_2.4 (2) │ │ │ │ - 305: 00000000 0 FUNC GLOBAL DEFAULT UND getsockname@GLIBC_2.4 (2) │ │ │ │ - 306: 00000000 0 FUNC GLOBAL DEFAULT UND getpeername@GLIBC_2.4 (2) │ │ │ │ - 307: 00000000 0 FUNC GLOBAL DEFAULT UND getsockopt@GLIBC_2.4 (2) │ │ │ │ - 308: 00000000 0 FUNC GLOBAL DEFAULT UND setsockopt@GLIBC_2.4 (2) │ │ │ │ - 309: 00000000 0 FUNC GLOBAL DEFAULT UND shutdown@GLIBC_2.4 (2) │ │ │ │ - 310: 00000000 0 FUNC GLOBAL DEFAULT UND socket@GLIBC_2.4 (2) │ │ │ │ - 311: 00000000 0 FUNC GLOBAL DEFAULT UND bind@GLIBC_2.4 (2) │ │ │ │ - 312: 00000000 0 FUNC GLOBAL DEFAULT UND connect@GLIBC_2.4 (2) │ │ │ │ - 313: 00000000 0 FUNC GLOBAL DEFAULT UND accept4@GLIBC_2.10 (15) │ │ │ │ - 314: 00000000 0 FUNC GLOBAL DEFAULT UND ntohl@GLIBC_2.4 (2) │ │ │ │ - 315: 00000000 0 FUNC GLOBAL DEFAULT UND ntohs@GLIBC_2.4 (2) │ │ │ │ - 316: 00000000 0 FUNC GLOBAL DEFAULT UND htons@GLIBC_2.4 (2) │ │ │ │ - 317: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (2) │ │ │ │ - 318: 00000000 0 FUNC GLOBAL DEFAULT UND getaddrinfo@GLIBC_2.4 (2) │ │ │ │ - 319: 00000000 0 FUNC GLOBAL DEFAULT UND getnameinfo@GLIBC_2.4 (2) │ │ │ │ - 320: 00000000 0 FUNC GLOBAL DEFAULT UND freeaddrinfo@GLIBC_2.4 (2) │ │ │ │ - 321: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (2) │ │ │ │ - 322: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (2) │ │ │ │ - 323: 00000000 0 FUNC GLOBAL DEFAULT UND strptime@GLIBC_2.4 (2) │ │ │ │ - 324: 00000000 0 FUNC GLOBAL DEFAULT UND strftime@GLIBC_2.4 (2) │ │ │ │ - 325: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (2) │ │ │ │ - 326: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (2) │ │ │ │ - 327: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (2) │ │ │ │ - 328: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (2) │ │ │ │ + 277: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (2) │ │ │ │ + 278: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (2) │ │ │ │ + 279: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (9) │ │ │ │ + 280: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (10) │ │ │ │ + 281: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (2) │ │ │ │ + 282: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (2) │ │ │ │ + 283: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (2) │ │ │ │ + 284: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (2) │ │ │ │ + 285: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (2) │ │ │ │ + 286: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (11) │ │ │ │ + 287: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (2) │ │ │ │ + 288: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (2) │ │ │ │ + 289: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (2) │ │ │ │ + 290: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (2) │ │ │ │ + 291: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (2) │ │ │ │ + 292: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (12) │ │ │ │ + 293: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (2) │ │ │ │ + 294: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (3) │ │ │ │ + 295: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (3) │ │ │ │ + 296: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (13) │ │ │ │ + 297: 00000000 0 FUNC GLOBAL DEFAULT UND accept4@GLIBC_2.10 (14) │ │ │ │ + 298: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (3) │ │ │ │ + 299: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (3) │ │ │ │ + 300: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (3) │ │ │ │ + 301: 00000000 0 FUNC GLOBAL DEFAULT UND recvmsg@GLIBC_2.4 (2) │ │ │ │ + 302: 00000000 0 FUNC GLOBAL DEFAULT UND sendmsg@GLIBC_2.4 (2) │ │ │ │ + 303: 00000000 0 FUNC GLOBAL DEFAULT UND sendto@GLIBC_2.4 (2) │ │ │ │ + 304: 00000000 0 FUNC GLOBAL DEFAULT UND recvfrom@GLIBC_2.4 (2) │ │ │ │ + 305: 00000000 0 FUNC GLOBAL DEFAULT UND recv@GLIBC_2.4 (2) │ │ │ │ + 306: 00000000 0 FUNC GLOBAL DEFAULT UND writev@GLIBC_2.4 (2) │ │ │ │ + 307: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (15) │ │ │ │ + 308: 00000000 0 FUNC GLOBAL DEFAULT UND gai_strerror@GLIBC_2.4 (2) │ │ │ │ + 309: 00000000 0 FUNC GLOBAL DEFAULT UND htonl@GLIBC_2.4 (2) │ │ │ │ + 310: 00000000 0 FUNC GLOBAL DEFAULT UND getsockname@GLIBC_2.4 (2) │ │ │ │ + 311: 00000000 0 FUNC GLOBAL DEFAULT UND getpeername@GLIBC_2.4 (2) │ │ │ │ + 312: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (3) │ │ │ │ + 313: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (3) │ │ │ │ + 314: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (3) │ │ │ │ + 315: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (3) │ │ │ │ + 316: 00000000 0 FUNC GLOBAL DEFAULT UND getsockopt@GLIBC_2.4 (2) │ │ │ │ + 317: 00000000 0 FUNC GLOBAL DEFAULT UND setsockopt@GLIBC_2.4 (2) │ │ │ │ + 318: 00000000 0 FUNC GLOBAL DEFAULT UND shutdown@GLIBC_2.4 (2) │ │ │ │ + 319: 00000000 0 FUNC GLOBAL DEFAULT UND socket@GLIBC_2.4 (2) │ │ │ │ + 320: 00000000 0 FUNC GLOBAL DEFAULT UND bind@GLIBC_2.4 (2) │ │ │ │ + 321: 00000000 0 FUNC GLOBAL DEFAULT UND connect@GLIBC_2.4 (2) │ │ │ │ + 322: 00000000 0 FUNC GLOBAL DEFAULT UND ntohl@GLIBC_2.4 (2) │ │ │ │ + 323: 00000000 0 FUNC GLOBAL DEFAULT UND ntohs@GLIBC_2.4 (2) │ │ │ │ + 324: 00000000 0 FUNC GLOBAL DEFAULT UND htons@GLIBC_2.4 (2) │ │ │ │ + 325: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (2) │ │ │ │ + 326: 00000000 0 FUNC GLOBAL DEFAULT UND getaddrinfo@GLIBC_2.4 (2) │ │ │ │ + 327: 00000000 0 FUNC GLOBAL DEFAULT UND getnameinfo@GLIBC_2.4 (2) │ │ │ │ + 328: 00000000 0 FUNC GLOBAL DEFAULT UND freeaddrinfo@GLIBC_2.4 (2) │ │ │ │ 329: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (2) │ │ │ │ 330: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (2) │ │ │ │ 331: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (2) │ │ │ │ 332: 00000000 0 FUNC GLOBAL DEFAULT UND getrlimit64@GLIBC_2.4 (2) │ │ │ │ 333: 00000000 0 FUNC GLOBAL DEFAULT UND setrlimit64@GLIBC_2.4 (2) │ │ │ │ - 334: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (2) │ │ │ │ - 335: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (2) │ │ │ │ + 334: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (2) │ │ │ │ + 335: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (2) │ │ │ │ 336: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (2) │ │ │ │ 337: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (2) │ │ │ │ - 338: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (2) │ │ │ │ - 339: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (2) │ │ │ │ + 338: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (2) │ │ │ │ + 339: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (2) │ │ │ │ 340: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (2) │ │ │ │ 341: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (2) │ │ │ │ 342: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (2) │ │ │ │ 343: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (2) │ │ │ │ 344: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (2) │ │ │ │ 345: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (2) │ │ │ │ - 346: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (2) │ │ │ │ - 347: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (2) │ │ │ │ - 348: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (2) │ │ │ │ - 349: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (2) │ │ │ │ - 350: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (2) │ │ │ │ - 351: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (2) │ │ │ │ - 352: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (2) │ │ │ │ - 353: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (2) │ │ │ │ + 346: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (2) │ │ │ │ + 347: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (2) │ │ │ │ + 348: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (2) │ │ │ │ + 349: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (2) │ │ │ │ + 350: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (2) │ │ │ │ + 351: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (2) │ │ │ │ + 352: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (2) │ │ │ │ + 353: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (2) │ │ │ │ 354: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (2) │ │ │ │ 355: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (2) │ │ │ │ 356: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (2) │ │ │ │ 357: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (2) │ │ │ │ 358: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (2) │ │ │ │ 359: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (2) │ │ │ │ 360: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (2) │ │ │ │ @@ -368,28 +368,28 @@ │ │ │ │ 364: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (2) │ │ │ │ 365: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (2) │ │ │ │ 366: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (2) │ │ │ │ 367: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (2) │ │ │ │ 368: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (2) │ │ │ │ 369: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (2) │ │ │ │ 370: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (2) │ │ │ │ - 371: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (2) │ │ │ │ - 372: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (2) │ │ │ │ - 373: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (2) │ │ │ │ - 374: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (2) │ │ │ │ + 371: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (2) │ │ │ │ + 372: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (2) │ │ │ │ + 373: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (2) │ │ │ │ + 374: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (2) │ │ │ │ 375: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (2) │ │ │ │ 376: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (16) │ │ │ │ - 377: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (2) │ │ │ │ - 378: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (2) │ │ │ │ - 379: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (2) │ │ │ │ + 377: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (2) │ │ │ │ + 378: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (2) │ │ │ │ + 379: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (2) │ │ │ │ 380: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (2) │ │ │ │ 381: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (2) │ │ │ │ - 382: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (2) │ │ │ │ - 383: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (2) │ │ │ │ - 384: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (2) │ │ │ │ + 382: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (2) │ │ │ │ + 383: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (2) │ │ │ │ + 384: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (2) │ │ │ │ 385: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (2) │ │ │ │ 386: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (2) │ │ │ │ 387: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (2) │ │ │ │ 388: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (2) │ │ │ │ 389: 0000cb84 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (17) │ │ │ │ - 390: 0000bd80 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (2) │ │ │ │ + 390: 0000bd98 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (2) │ │ │ │ 391: 0000c944 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (17) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,376 +1,376 @@ │ │ │ │ │ │ │ │ Relocation section '.rel.dyn' at offset 0x311c contains 33 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -031b3e48 00004102 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -031b8970 00004115 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -031b3e38 00004202 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -031b896c 00004215 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -031b3e58 00004402 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -031b8968 00004415 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -031b3e98 00004502 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -031b8964 00004515 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -031b3e78 00004602 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -031b8960 00004615 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -031b3ec8 00004702 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -031b895c 00004715 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -031b3e68 00004802 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -031b8958 00004815 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -031b3ed8 00004902 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -031b8954 00004915 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -031b3ea8 00004a02 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -031b8950 00004a15 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -031b3e28 00004b02 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -031b894c 00004b15 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -031b3e88 00004c02 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -031b8948 00004c15 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -031b3eb8 00004d02 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -031b8944 00004d15 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -031b8810 00005e15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -031b87ec 00006615 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -031b8c5c 0000a215 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -031b8c54 0000a315 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -031b3f30 0000a815 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -031b6bf8 00011f15 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ -031b8c50 00012115 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ -031b8c58 00012315 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -031b46b8 00018615 R_ARM_GLOB_DAT 0000bd80 free@GLIBC_2.4 │ │ │ │ +031b3e38 00004102 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +031b8960 00004115 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +031b3e28 00004202 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +031b895c 00004215 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +031b3e48 00004402 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +031b8958 00004415 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +031b3e88 00004502 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +031b8954 00004515 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +031b3e68 00004602 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +031b8950 00004615 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +031b3eb8 00004702 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +031b894c 00004715 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +031b3e58 00004802 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +031b8948 00004815 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +031b3ec8 00004902 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +031b8944 00004915 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +031b3e98 00004a02 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +031b8940 00004a15 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +031b3e18 00004b02 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +031b893c 00004b15 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +031b3e78 00004c02 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +031b8938 00004c15 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +031b3ea8 00004d02 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +031b8934 00004d15 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +031b8800 00005e15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ +031b87dc 00006615 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ +031b8c4c 0000a215 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +031b8c44 0000a315 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +031b3f20 0000ad15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +031b7080 00012515 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ +031b8c48 00012c15 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +031b8c40 00013315 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ +031b5f74 00018615 R_ARM_GLOB_DAT 0000bd98 free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x3224 contains 337 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -031b8cb0 00000216 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -031b8cb4 0000a516 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -031b8cb8 0000a816 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -031b8cbc 0000d416 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ -031b8cc0 0000d516 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ -031b8cc4 0000d616 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ -031b8cc8 0000d716 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ -031b8ccc 0000d816 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -031b8cd0 0000d916 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ -031b8cd4 0000da16 R_ARM_JUMP_SLOT 00000000 umask@GLIBC_2.4 │ │ │ │ -031b8cd8 0000db16 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ -031b8cdc 0000dc16 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ -031b8ce0 0000dd16 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ -031b8ce4 0000de16 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ -031b8ce8 0000df16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -031b8cec 00018616 R_ARM_JUMP_SLOT 0000bd80 free@GLIBC_2.4 │ │ │ │ -031b8cf0 0000e016 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -031b8cf4 0000e116 R_ARM_JUMP_SLOT 00000000 pread@GLIBC_2.4 │ │ │ │ -031b8cf8 0000cf16 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ -031b8cfc 0000e216 R_ARM_JUMP_SLOT 00000000 send@GLIBC_2.4 │ │ │ │ -031b8d00 0000e316 R_ARM_JUMP_SLOT 00000000 sendfile@GLIBC_2.4 │ │ │ │ -031b8d04 0000e416 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -031b8d08 0000aa16 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ -031b8d0c 0000e516 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ -031b8d10 0000e616 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -031b8d14 0000e716 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ -031b8d18 0000e816 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -031b8d1c 0000e916 R_ARM_JUMP_SLOT 00000000 listen@GLIBC_2.4 │ │ │ │ -031b8d20 0000ea16 R_ARM_JUMP_SLOT 00000000 inflateInit2_ │ │ │ │ -031b8d24 0000eb16 R_ARM_JUMP_SLOT 00000000 deflateInit2_ │ │ │ │ -031b8d28 0000ec16 R_ARM_JUMP_SLOT 00000000 inflateSetDictionary │ │ │ │ -031b8d2c 0000ed16 R_ARM_JUMP_SLOT 00000000 deflateSetDictionary │ │ │ │ -031b8d30 0000ee16 R_ARM_JUMP_SLOT 00000000 inflateEnd │ │ │ │ -031b8d34 0000ef16 R_ARM_JUMP_SLOT 00000000 inflate │ │ │ │ -031b8d38 0000f016 R_ARM_JUMP_SLOT 00000000 deflateEnd │ │ │ │ -031b8d3c 0000f116 R_ARM_JUMP_SLOT 00000000 deflate │ │ │ │ -031b8d40 0000f416 R_ARM_JUMP_SLOT 00000000 adler32 │ │ │ │ -031b8d44 0000f316 R_ARM_JUMP_SLOT 00000000 zlibVersion │ │ │ │ -031b8d48 0000f216 R_ARM_JUMP_SLOT 00000000 inflateReset │ │ │ │ -031b8d4c 0000f916 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ -031b8d50 0000fc16 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ -031b8d54 0000fd16 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ -031b8d58 00010416 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ -031b8d5c 00010516 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ -031b8d60 00010816 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ -031b8d64 00010916 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ -031b8d68 00010b16 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ -031b8d6c 00010d16 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ -031b8d70 00010f16 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -031b8d74 00010116 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ -031b8d78 00010016 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -031b8d7c 00011016 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ -031b8d80 00010316 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ -031b8d84 00010216 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ -031b8d88 00010716 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ -031b8d8c 00010616 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ -031b8d90 00010a16 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ -031b8d94 00011116 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ -031b8d98 00010e16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ -031b8d9c 00010c16 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ -031b8da0 00011216 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ -031b8da4 00011316 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ -031b8da8 00011416 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ -031b8dac 00011516 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ -031b8db0 00011616 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ -031b8db4 00011716 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ -031b8db8 00011816 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ -031b8dbc 00011916 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ -031b8dc0 0000fe16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ -031b8dc4 00011a16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ -031b8dc8 00011b16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ -031b8dcc 00011c16 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ -031b8dd0 00011d16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ -031b8dd4 00011e16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ -031b8dd8 0000ff16 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ -031b8ddc 00012a16 R_ARM_JUMP_SLOT 00000000 sendto@GLIBC_2.4 │ │ │ │ -031b8de0 00012c16 R_ARM_JUMP_SLOT 00000000 recvmsg@GLIBC_2.4 │ │ │ │ -031b8de4 00012916 R_ARM_JUMP_SLOT 00000000 sendmsg@GLIBC_2.4 │ │ │ │ -031b8de8 00012b16 R_ARM_JUMP_SLOT 00000000 recvfrom@GLIBC_2.4 │ │ │ │ -031b8dec 00012d16 R_ARM_JUMP_SLOT 00000000 recv@GLIBC_2.4 │ │ │ │ -031b8df0 00012e16 R_ARM_JUMP_SLOT 00000000 writev@GLIBC_2.4 │ │ │ │ -031b8df4 00012f16 R_ARM_JUMP_SLOT 00000000 gai_strerror@GLIBC_2.4 │ │ │ │ -031b8df8 00013016 R_ARM_JUMP_SLOT 00000000 htonl@GLIBC_2.4 │ │ │ │ -031b8dfc 00013116 R_ARM_JUMP_SLOT 00000000 getsockname@GLIBC_2.4 │ │ │ │ -031b8e00 00013216 R_ARM_JUMP_SLOT 00000000 getpeername@GLIBC_2.4 │ │ │ │ -031b8e04 00013316 R_ARM_JUMP_SLOT 00000000 getsockopt@GLIBC_2.4 │ │ │ │ -031b8e08 00013416 R_ARM_JUMP_SLOT 00000000 setsockopt@GLIBC_2.4 │ │ │ │ -031b8e0c 00013516 R_ARM_JUMP_SLOT 00000000 shutdown@GLIBC_2.4 │ │ │ │ -031b8e10 00013616 R_ARM_JUMP_SLOT 00000000 socket@GLIBC_2.4 │ │ │ │ -031b8e14 00013716 R_ARM_JUMP_SLOT 00000000 bind@GLIBC_2.4 │ │ │ │ -031b8e18 00013816 R_ARM_JUMP_SLOT 00000000 connect@GLIBC_2.4 │ │ │ │ -031b8e1c 00013916 R_ARM_JUMP_SLOT 00000000 accept4@GLIBC_2.10 │ │ │ │ -031b8e20 00013a16 R_ARM_JUMP_SLOT 00000000 ntohl@GLIBC_2.4 │ │ │ │ -031b8e24 00013b16 R_ARM_JUMP_SLOT 00000000 ntohs@GLIBC_2.4 │ │ │ │ -031b8e28 00013c16 R_ARM_JUMP_SLOT 00000000 htons@GLIBC_2.4 │ │ │ │ -031b8e2c 00013d16 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ -031b8e30 00013f16 R_ARM_JUMP_SLOT 00000000 getnameinfo@GLIBC_2.4 │ │ │ │ -031b8e34 00013e16 R_ARM_JUMP_SLOT 00000000 getaddrinfo@GLIBC_2.4 │ │ │ │ -031b8e38 00014016 R_ARM_JUMP_SLOT 00000000 freeaddrinfo@GLIBC_2.4 │ │ │ │ -031b8e3c 00014116 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -031b8e40 00014216 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -031b8e44 00012416 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ -031b8e48 00014516 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ -031b8e4c 00014616 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -031b8e50 00014716 R_ARM_JUMP_SLOT 00000000 setenv@GLIBC_2.4 │ │ │ │ -031b8e54 00014816 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ -031b8e58 00014316 R_ARM_JUMP_SLOT 00000000 strptime@GLIBC_2.4 │ │ │ │ -031b8e5c 00012716 R_ARM_JUMP_SLOT 00000000 __mktime64@GLIBC_2.34 │ │ │ │ -031b8e60 00012516 R_ARM_JUMP_SLOT 00000000 __timegm64@GLIBC_2.34 │ │ │ │ -031b8e64 00012616 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ -031b8e68 00014416 R_ARM_JUMP_SLOT 00000000 strftime@GLIBC_2.4 │ │ │ │ -031b8e6c 00012816 R_ARM_JUMP_SLOT 00000000 __gmtime64_r@GLIBC_2.34 │ │ │ │ -031b8e70 00014916 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ -031b8e74 00014a16 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ -031b8e78 00014b16 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ -031b8e7c 00012016 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ -031b8e80 00014d16 R_ARM_JUMP_SLOT 00000000 setrlimit64@GLIBC_2.4 │ │ │ │ -031b8e84 00014c16 R_ARM_JUMP_SLOT 00000000 getrlimit64@GLIBC_2.4 │ │ │ │ -031b8e88 00012216 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ -031b8e8c 00015616 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ -031b8e90 00015516 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ -031b8e94 00015416 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ -031b8e98 00016316 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ -031b8e9c 00016616 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ -031b8ea0 00016516 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ -031b8ea4 00016416 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ -031b8ea8 00016716 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ -031b8eac 00012116 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ -031b8eb0 00012316 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -031b8eb4 00016e16 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ -031b8eb8 00016d16 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ -031b8ebc 00016c16 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ -031b8ec0 00016816 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ -031b8ec4 00016916 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ -031b8ec8 00017316 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ -031b8ecc 00017c16 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ -031b8ed0 00018316 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ -031b8ed4 0000fb16 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ -031b8ed8 0000fa16 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ -031b8edc 00018416 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ -031b8ee0 0000a916 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -031b8ee4 0000b516 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ -031b8ee8 0000cc16 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ -031b8eec 0000c016 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ -031b8ef0 0000cd16 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ -031b8ef4 0000c516 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ -031b8ef8 0000bb16 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ -031b8efc 0000c716 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ -031b8f00 0000d116 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ -031b8f04 0000b016 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ -031b8f08 0000be16 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ -031b8f0c 0000b816 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ -031b8f10 0000d016 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ -031b8f14 0000cb16 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ -031b8f18 0000c216 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ -031b8f1c 0000ce16 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ -031b8f20 0000a416 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ -031b8f24 0000a316 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -031b8f28 0000a216 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -031b8f2c 0000a016 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ -031b8f30 0000a116 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ -031b8f34 00009f16 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ -031b8f38 0000b116 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ -031b8f3c 0000bc16 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ -031b8f40 0000bd16 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ -031b8f44 0000c416 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ -031b8f48 0000af16 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ -031b8f4c 0000c316 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ -031b8f50 0000c916 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ -031b8f54 0000ad16 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ -031b8f58 0000d316 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ -031b8f5c 0000c616 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ -031b8f60 0000ae16 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ -031b8f64 0000ba16 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ -031b8f68 0000b916 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ -031b8f6c 0000d216 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ -031b8f70 0000b416 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ -031b8f74 0000bf16 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ -031b8f78 0000c116 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ -031b8f7c 0000c816 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ -031b8f80 0000b216 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ -031b8f84 0000b616 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ -031b8f88 00009e16 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -031b8f8c 00017116 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ -031b8f90 00009916 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ -031b8f94 00009816 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ -031b8f98 00009b16 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ -031b8f9c 00009a16 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ -031b8fa0 00009d16 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ -031b8fa4 00009c16 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ -031b8fa8 00016a16 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ -031b8fac 00009616 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ -031b8fb0 00009516 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ -031b8fb4 00009416 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ -031b8fb8 00009316 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ -031b8fbc 00009216 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ -031b8fc0 00009116 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ -031b8fc4 00009016 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ -031b8fc8 00008f16 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ -031b8fcc 00008e16 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ -031b8fd0 00008d16 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ -031b8fd4 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ -031b8fd8 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ -031b8fdc 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ -031b8fe0 00008916 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ -031b8fe4 0000b316 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ -031b8fe8 00008816 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ -031b8fec 00008716 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ -031b8ff0 00008616 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ -031b8ff4 00008516 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ -031b8ff8 00008416 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ -031b8ffc 00008316 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ -031b9000 00008216 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ -031b9004 00008116 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ -031b9008 00008016 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ -031b900c 00007f16 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ -031b9010 00007e16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ -031b9014 00007d16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ -031b9018 00007c16 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ -031b901c 00007b16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ -031b9020 00007a16 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ -031b9024 00007916 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ -031b9028 00007816 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ -031b902c 00007716 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ -031b9030 00007616 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ -031b9034 00007516 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ -031b9038 00007416 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ -031b903c 00007316 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ -031b9040 00007216 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ -031b9044 00007116 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ -031b9048 00007016 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ -031b904c 00006f16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ -031b9050 00006e16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ -031b9054 00006d16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ -031b9058 00006c16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ -031b905c 00006b16 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ -031b9060 00006a16 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ -031b9064 00006916 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ -031b9068 00006716 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ -031b906c 00006516 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ -031b9070 00006216 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ -031b9074 00006416 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ -031b9078 00006116 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ -031b907c 00006016 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ -031b9080 00005f16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ -031b9084 00006816 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ -031b9088 00005c16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ -031b908c 00015916 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ -031b9090 00006316 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ -031b9094 00005a16 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ -031b9098 00005b16 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ -031b909c 0000a716 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ -031b90a0 00005d16 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ -031b90a4 00005916 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ -031b90a8 00005816 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ -031b90ac 00005716 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ -031b90b0 00005616 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ -031b90b4 0000a616 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ -031b90b8 00005516 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ -031b90bc 00005416 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ -031b90c0 00005316 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -031b90c4 00018216 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ -031b90c8 00005216 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ -031b90cc 00005116 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ -031b90d0 00004316 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -031b90d4 00005016 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ -031b90d8 00018716 R_ARM_JUMP_SLOT 0000c944 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ -031b90dc 00004f16 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ -031b90e0 00004e16 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ -031b90e4 00004016 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ -031b90e8 00003f16 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ -031b90ec 00003e16 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ -031b90f0 00003d16 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ -031b90f4 00014e16 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ -031b90f8 00001916 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ -031b90fc 00003c16 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ -031b9100 00003b16 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ -031b9104 00002b16 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ -031b9108 00002d16 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ -031b910c 00002816 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ -031b9110 00003a16 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ -031b9114 00003916 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ -031b9118 00003816 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ -031b911c 00003716 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ -031b9120 00003616 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ -031b9124 00003516 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ -031b9128 00003416 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ -031b912c 00003316 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ -031b9130 00003216 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ -031b9134 00003116 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ -031b9138 00003016 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ -031b913c 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ -031b9140 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ -031b9144 00002c16 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ -031b9148 00002a16 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ -031b914c 00002916 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ -031b9150 00002716 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ -031b9154 00002616 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ -031b9158 00002516 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ -031b915c 00002416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ -031b9160 00001d16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ -031b9164 00002316 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ -031b9168 00002216 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ -031b916c 00002116 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ -031b9170 00002016 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ -031b9174 00001c16 R_ARM_JUMP_SLOT 00000000 sched_getaffinity@GLIBC_2.4 │ │ │ │ -031b9178 00001b16 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ -031b917c 00001f16 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ -031b9180 00001e16 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ -031b9184 00001a16 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ -031b9188 00014f16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ -031b918c 0000b716 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ -031b9190 0000ca16 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ -031b9194 00001816 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ -031b9198 00018516 R_ARM_JUMP_SLOT 0000cb84 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ -031b919c 00001716 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ -031b91a0 00001616 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ -031b91a4 00001516 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ -031b91a8 00001416 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ -031b91ac 00001016 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ -031b91b0 00001316 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ -031b91b4 00001216 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ -031b91b8 00001116 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ -031b91bc 00000f16 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ -031b91c0 00000616 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ -031b91c4 00000716 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ -031b91c8 00000916 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ -031b91cc 00000516 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ -031b91d0 00000316 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ -031b91d4 00000416 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ -031b91d8 00000e16 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ -031b91dc 00000d16 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ -031b91e0 00000c16 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ -031b91e4 00000b16 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ -031b91e8 00000a16 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ -031b91ec 00000816 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ -031b91f0 00000116 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ │ +031b8ca0 00000216 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ +031b8ca4 0000aa16 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +031b8ca8 0000ad16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ +031b8cac 0000d916 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ +031b8cb0 0000da16 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +031b8cb4 0000db16 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ +031b8cb8 0000dc16 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ +031b8cbc 0000dd16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +031b8cc0 0000de16 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +031b8cc4 0000df16 R_ARM_JUMP_SLOT 00000000 umask@GLIBC_2.4 │ │ │ │ +031b8cc8 0000e016 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ +031b8ccc 0000e116 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ +031b8cd0 0000e216 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ +031b8cd4 0000e316 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ +031b8cd8 0000e416 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +031b8cdc 0000e516 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +031b8ce0 0000e616 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +031b8ce4 00018616 R_ARM_JUMP_SLOT 0000bd98 free@GLIBC_2.4 │ │ │ │ +031b8ce8 0000e716 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +031b8cec 0000e816 R_ARM_JUMP_SLOT 00000000 pread@GLIBC_2.4 │ │ │ │ +031b8cf0 0000d416 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ +031b8cf4 0000e916 R_ARM_JUMP_SLOT 00000000 send@GLIBC_2.4 │ │ │ │ +031b8cf8 0000ea16 R_ARM_JUMP_SLOT 00000000 sendfile@GLIBC_2.4 │ │ │ │ +031b8cfc 0000eb16 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ +031b8d00 0000ec16 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +031b8d04 0000a916 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ +031b8d08 0000f216 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ +031b8d0c 0000ed16 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +031b8d10 0000ee16 R_ARM_JUMP_SLOT 00000000 setenv@GLIBC_2.4 │ │ │ │ +031b8d14 0000f016 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ +031b8d18 0000ef16 R_ARM_JUMP_SLOT 00000000 strptime@GLIBC_2.4 │ │ │ │ +031b8d1c 0000a616 R_ARM_JUMP_SLOT 00000000 __mktime64@GLIBC_2.34 │ │ │ │ +031b8d20 0000a516 R_ARM_JUMP_SLOT 00000000 __timegm64@GLIBC_2.34 │ │ │ │ +031b8d24 0000a716 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ +031b8d28 0000f116 R_ARM_JUMP_SLOT 00000000 strftime@GLIBC_2.4 │ │ │ │ +031b8d2c 0000a816 R_ARM_JUMP_SLOT 00000000 __gmtime64_r@GLIBC_2.34 │ │ │ │ +031b8d30 0000af16 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ +031b8d34 0000f316 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ +031b8d38 0000f416 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ +031b8d3c 0000f516 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ +031b8d40 0000f616 R_ARM_JUMP_SLOT 00000000 listen@GLIBC_2.4 │ │ │ │ +031b8d44 0000f716 R_ARM_JUMP_SLOT 00000000 inflateInit2_ │ │ │ │ +031b8d48 0000f816 R_ARM_JUMP_SLOT 00000000 deflateInit2_ │ │ │ │ +031b8d4c 0000f916 R_ARM_JUMP_SLOT 00000000 inflateSetDictionary │ │ │ │ +031b8d50 0000fa16 R_ARM_JUMP_SLOT 00000000 deflateSetDictionary │ │ │ │ +031b8d54 0000fb16 R_ARM_JUMP_SLOT 00000000 inflateEnd │ │ │ │ +031b8d58 0000fc16 R_ARM_JUMP_SLOT 00000000 inflate │ │ │ │ +031b8d5c 0000fd16 R_ARM_JUMP_SLOT 00000000 deflateEnd │ │ │ │ +031b8d60 0000fe16 R_ARM_JUMP_SLOT 00000000 deflate │ │ │ │ +031b8d64 00010116 R_ARM_JUMP_SLOT 00000000 adler32 │ │ │ │ +031b8d68 00010016 R_ARM_JUMP_SLOT 00000000 zlibVersion │ │ │ │ +031b8d6c 0000ff16 R_ARM_JUMP_SLOT 00000000 inflateReset │ │ │ │ +031b8d70 00010216 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ +031b8d74 00010316 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ +031b8d78 00010516 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ +031b8d7c 00010716 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +031b8d80 00010a16 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ +031b8d84 00010c16 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ +031b8d88 00010e16 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ +031b8d8c 00010f16 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ +031b8d90 00011116 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +031b8d94 00011316 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ +031b8d98 00011516 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +031b8d9c 00011716 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ +031b8da0 00010416 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ +031b8da4 00010616 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +031b8da8 00010816 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ +031b8dac 00010b16 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ +031b8db0 00010916 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ +031b8db4 00011816 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ +031b8db8 00010d16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +031b8dbc 00011216 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ +031b8dc0 00011016 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ +031b8dc4 00011616 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ +031b8dc8 00011416 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ +031b8dcc 00011916 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ +031b8dd0 00011a16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ +031b8dd4 00011b16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ +031b8dd8 00011c16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ +031b8ddc 00011d16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ +031b8de0 00011e16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ +031b8de4 00011f16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ +031b8de8 00012016 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ +031b8dec 00012116 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ +031b8df0 00012216 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ +031b8df4 00012316 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ +031b8df8 00012416 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ +031b8dfc 00012816 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ +031b8e00 00012f16 R_ARM_JUMP_SLOT 00000000 sendto@GLIBC_2.4 │ │ │ │ +031b8e04 00012d16 R_ARM_JUMP_SLOT 00000000 recvmsg@GLIBC_2.4 │ │ │ │ +031b8e08 00012e16 R_ARM_JUMP_SLOT 00000000 sendmsg@GLIBC_2.4 │ │ │ │ +031b8e0c 00013016 R_ARM_JUMP_SLOT 00000000 recvfrom@GLIBC_2.4 │ │ │ │ +031b8e10 00013116 R_ARM_JUMP_SLOT 00000000 recv@GLIBC_2.4 │ │ │ │ +031b8e14 00013216 R_ARM_JUMP_SLOT 00000000 writev@GLIBC_2.4 │ │ │ │ +031b8e18 00013416 R_ARM_JUMP_SLOT 00000000 gai_strerror@GLIBC_2.4 │ │ │ │ +031b8e1c 00013516 R_ARM_JUMP_SLOT 00000000 htonl@GLIBC_2.4 │ │ │ │ +031b8e20 00013616 R_ARM_JUMP_SLOT 00000000 getsockname@GLIBC_2.4 │ │ │ │ +031b8e24 00013716 R_ARM_JUMP_SLOT 00000000 getpeername@GLIBC_2.4 │ │ │ │ +031b8e28 00013c16 R_ARM_JUMP_SLOT 00000000 getsockopt@GLIBC_2.4 │ │ │ │ +031b8e2c 00013d16 R_ARM_JUMP_SLOT 00000000 setsockopt@GLIBC_2.4 │ │ │ │ +031b8e30 00013e16 R_ARM_JUMP_SLOT 00000000 shutdown@GLIBC_2.4 │ │ │ │ +031b8e34 00013f16 R_ARM_JUMP_SLOT 00000000 socket@GLIBC_2.4 │ │ │ │ +031b8e38 00014016 R_ARM_JUMP_SLOT 00000000 bind@GLIBC_2.4 │ │ │ │ +031b8e3c 00014116 R_ARM_JUMP_SLOT 00000000 connect@GLIBC_2.4 │ │ │ │ +031b8e40 00012916 R_ARM_JUMP_SLOT 00000000 accept4@GLIBC_2.10 │ │ │ │ +031b8e44 00014216 R_ARM_JUMP_SLOT 00000000 ntohl@GLIBC_2.4 │ │ │ │ +031b8e48 00014316 R_ARM_JUMP_SLOT 00000000 ntohs@GLIBC_2.4 │ │ │ │ +031b8e4c 00014416 R_ARM_JUMP_SLOT 00000000 htons@GLIBC_2.4 │ │ │ │ +031b8e50 00014516 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +031b8e54 00014716 R_ARM_JUMP_SLOT 00000000 getnameinfo@GLIBC_2.4 │ │ │ │ +031b8e58 00014616 R_ARM_JUMP_SLOT 00000000 getaddrinfo@GLIBC_2.4 │ │ │ │ +031b8e5c 00014816 R_ARM_JUMP_SLOT 00000000 freeaddrinfo@GLIBC_2.4 │ │ │ │ +031b8e60 00014916 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ +031b8e64 00014a16 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ +031b8e68 00014b16 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ +031b8e6c 00012b16 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ +031b8e70 00014d16 R_ARM_JUMP_SLOT 00000000 setrlimit64@GLIBC_2.4 │ │ │ │ +031b8e74 00014c16 R_ARM_JUMP_SLOT 00000000 getrlimit64@GLIBC_2.4 │ │ │ │ +031b8e78 00012a16 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ +031b8e7c 00015616 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ +031b8e80 00015516 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ +031b8e84 00015416 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ +031b8e88 00016316 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ +031b8e8c 00016616 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ +031b8e90 00016516 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ +031b8e94 00016416 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ +031b8e98 00016716 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ +031b8e9c 00013316 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ +031b8ea0 00012c16 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +031b8ea4 00016e16 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ +031b8ea8 00016d16 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ +031b8eac 00016c16 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ +031b8eb0 00016816 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ +031b8eb4 00016916 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ +031b8eb8 00017416 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ +031b8ebc 00017c16 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ +031b8ec0 00018316 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ +031b8ec4 00012716 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ +031b8ec8 00012616 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ +031b8ecc 00018416 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ +031b8ed0 0000ae16 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ +031b8ed4 0000ba16 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ +031b8ed8 0000d116 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ +031b8edc 0000c516 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ +031b8ee0 0000d216 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ +031b8ee4 0000ca16 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ +031b8ee8 0000c016 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ +031b8eec 0000cc16 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ +031b8ef0 0000d616 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ +031b8ef4 0000b516 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ +031b8ef8 0000c316 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ +031b8efc 0000bd16 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ +031b8f00 0000d516 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ +031b8f04 0000d016 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ +031b8f08 0000c716 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ +031b8f0c 0000d316 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ +031b8f10 0000a416 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ +031b8f14 0000a316 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +031b8f18 0000a216 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +031b8f1c 0000a016 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ +031b8f20 0000a116 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ +031b8f24 00009f16 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ +031b8f28 0000b616 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ +031b8f2c 0000c116 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ +031b8f30 0000c216 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ +031b8f34 0000c916 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ +031b8f38 0000b416 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ +031b8f3c 0000c816 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ +031b8f40 0000ce16 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ +031b8f44 0000b216 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ +031b8f48 0000d816 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ +031b8f4c 0000cb16 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ +031b8f50 0000b316 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ +031b8f54 0000bf16 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ +031b8f58 0000be16 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ +031b8f5c 0000d716 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ +031b8f60 0000b916 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ +031b8f64 0000c416 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ +031b8f68 0000c616 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ +031b8f6c 0000cd16 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ +031b8f70 0000b716 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ +031b8f74 0000bb16 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ +031b8f78 00009e16 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ +031b8f7c 00017116 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ +031b8f80 00009916 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ +031b8f84 00009816 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ +031b8f88 00009b16 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ +031b8f8c 00009a16 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ +031b8f90 00009d16 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ +031b8f94 00009c16 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ +031b8f98 00016a16 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ +031b8f9c 00009616 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ +031b8fa0 00009516 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ +031b8fa4 00009416 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ +031b8fa8 00009316 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ +031b8fac 00009216 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ +031b8fb0 00009116 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ +031b8fb4 00009016 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ +031b8fb8 00008f16 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ +031b8fbc 00008e16 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ +031b8fc0 00008d16 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ +031b8fc4 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ +031b8fc8 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ +031b8fcc 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ +031b8fd0 00008916 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ +031b8fd4 0000b816 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ +031b8fd8 00008816 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ +031b8fdc 00008716 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ +031b8fe0 00008616 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ +031b8fe4 00008516 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ +031b8fe8 00008416 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ +031b8fec 00008316 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ +031b8ff0 00008216 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ +031b8ff4 00008116 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ +031b8ff8 00008016 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ +031b8ffc 00007f16 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ +031b9000 00007e16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ +031b9004 00007d16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ +031b9008 00007c16 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ +031b900c 00007b16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ +031b9010 00007a16 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ +031b9014 00007916 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ +031b9018 00007816 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ +031b901c 00007716 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ +031b9020 00007616 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ +031b9024 00007516 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ +031b9028 00007416 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ +031b902c 00007316 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ +031b9030 00007216 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ +031b9034 00007116 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ +031b9038 00007016 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ +031b903c 00006f16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ +031b9040 00006e16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ +031b9044 00006d16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ +031b9048 00006c16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ +031b904c 00006b16 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ +031b9050 00006a16 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ +031b9054 00006916 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ +031b9058 00006716 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ +031b905c 00006516 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ +031b9060 00006216 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ +031b9064 00006416 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ +031b9068 00006116 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ +031b906c 00006016 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ +031b9070 00005f16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ +031b9074 00006816 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ +031b9078 00005c16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ +031b907c 00015916 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ +031b9080 00006316 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ +031b9084 00005a16 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ +031b9088 00005b16 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ +031b908c 0000ac16 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ +031b9090 00005d16 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ +031b9094 00005916 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ +031b9098 00005816 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ +031b909c 00005716 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ +031b90a0 00005616 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ +031b90a4 0000ab16 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ +031b90a8 00005516 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ +031b90ac 00005416 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ +031b90b0 00005316 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ +031b90b4 00018216 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ +031b90b8 00005216 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ +031b90bc 00005116 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ +031b90c0 00004316 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ +031b90c4 00005016 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ +031b90c8 00018716 R_ARM_JUMP_SLOT 0000c944 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ +031b90cc 00004f16 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ +031b90d0 00004e16 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ +031b90d4 00004016 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ +031b90d8 00003f16 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ +031b90dc 00003e16 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ +031b90e0 00003d16 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ +031b90e4 00014f16 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ +031b90e8 00001916 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ +031b90ec 00003c16 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ +031b90f0 00003b16 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ +031b90f4 00002b16 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ +031b90f8 00002d16 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ +031b90fc 00002816 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ +031b9100 00003a16 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ +031b9104 00003916 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ +031b9108 00003816 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ +031b910c 00003716 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ +031b9110 00003616 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ +031b9114 00003516 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ +031b9118 00003416 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ +031b911c 00003316 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ +031b9120 00003216 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ +031b9124 00003116 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ +031b9128 00003016 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ +031b912c 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ +031b9130 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ +031b9134 00002c16 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ +031b9138 00002a16 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ +031b913c 00002916 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ +031b9140 00002716 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ +031b9144 00002616 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ +031b9148 00002516 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ +031b914c 00002416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ +031b9150 00001d16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ +031b9154 00002316 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ +031b9158 00002216 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ +031b915c 00002116 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ +031b9160 00002016 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ +031b9164 00001c16 R_ARM_JUMP_SLOT 00000000 sched_getaffinity@GLIBC_2.4 │ │ │ │ +031b9168 00001b16 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ +031b916c 00001f16 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ +031b9170 00001e16 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ +031b9174 00001a16 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ +031b9178 00014e16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ +031b917c 0000bc16 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ +031b9180 0000cf16 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ +031b9184 00001816 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ +031b9188 00018516 R_ARM_JUMP_SLOT 0000cb84 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ +031b918c 00001716 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ +031b9190 00001616 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ +031b9194 00001516 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ +031b9198 00001416 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ +031b919c 00001016 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ +031b91a0 00001316 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ +031b91a4 00001216 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ +031b91a8 00001116 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ +031b91ac 00000f16 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ +031b91b0 00000616 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ +031b91b4 00000716 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ +031b91b8 00000916 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ +031b91bc 00000516 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ +031b91c0 00000316 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ +031b91c4 00000416 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ +031b91c8 00000e16 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ +031b91cc 00000d16 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ +031b91d0 00000c16 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ +031b91d4 00000b16 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ +031b91d8 00000a16 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ +031b91dc 00000816 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ +031b91e0 00000116 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,11 +1,11 @@ │ │ │ │ │ │ │ │ Dynamic section at offset 0x2f7aeec contains 29 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ - 0x00000003 (PLTGOT) 0x31b8ca4 │ │ │ │ + 0x00000003 (PLTGOT) 0x31b8c94 │ │ │ │ 0x00000002 (PLTRELSZ) 2696 (bytes) │ │ │ │ 0x00000017 (JMPREL) 0xb224 │ │ │ │ 0x00000014 (PLTREL) REL │ │ │ │ 0x00000011 (REL) 0xb11c │ │ │ │ 0x00000012 (RELSZ) 264 (bytes) │ │ │ │ 0x00000013 (RELENT) 8 (bytes) │ │ │ │ 0x00000015 (DEBUG) 0x0 │ │ │ │ @@ -17,15 +17,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libz.so.1] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmp.so.10] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libffi.so.8] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libnuma.so.1] │ │ │ │ 0x0000000c (INIT) 0xbcac │ │ │ │ - 0x0000000d (FINI) 0x2dae7ec │ │ │ │ + 0x0000000d (FINI) 0x2dae36c │ │ │ │ 0x0000001a (FINI_ARRAY) 0x2f83804 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x00000019 (INIT_ARRAY) 0x2f83808 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 8 (bytes) │ │ │ │ 0x6ffffff0 (VERSYM) 0xac6c │ │ │ │ 0x6ffffffe (VERNEED) 0xaf7c │ │ │ │ 0x6fffffff (VERNEEDNUM) 4 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 801b0803233c181882fa7abd324b2a80d3fd33be │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 8c6b752c6d3fce85806581e415482716d15fd603 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -38,52 +38,52 @@ │ │ │ │ 088: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 08c: 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 090: 8 (GLIBC_2.7) 8 (GLIBC_2.7) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 094: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 098: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 09c: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0a0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 0a4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0a8: 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 0 (*local*) │ │ │ │ - 0ac: 0 (*local*) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ - 0b0: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ - 0b4: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 16 (GLIBC_2.29) 16 (GLIBC_2.29) │ │ │ │ - 0b8: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 17 (GLIBC_2.27) │ │ │ │ - 0bc: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ - 0c0: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ - 0c4: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 17 (GLIBC_2.27) 16 (GLIBC_2.29) │ │ │ │ - 0c8: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ - 0cc: 17 (GLIBC_2.27) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 16 (GLIBC_2.29) │ │ │ │ - 0d0: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ - 0d4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0d8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0a4: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 0a8: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0ac: 2 (GLIBC_2.4) 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0b0: 0 (*local*) 0 (*local*) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ + 0b4: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ + 0b8: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 16 (GLIBC_2.29) │ │ │ │ + 0bc: 16 (GLIBC_2.29) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ + 0c0: 17 (GLIBC_2.27) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ + 0c4: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ + 0c8: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 17 (GLIBC_2.27) │ │ │ │ + 0cc: 16 (GLIBC_2.29) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ + 0d0: 15 (GLIBC_2.4) 17 (GLIBC_2.27) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ + 0d4: 16 (GLIBC_2.29) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ + 0d8: 15 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0dc: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0e0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0e4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 0 (*local*) │ │ │ │ - 0e8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ - 0ec: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 0f0: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 0f4: 0 (*local*) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 0f8: 3 (GLIBC_2.34) 9 (GLIBC_2.25) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 0fc: 2 (GLIBC_2.4) 2 (GLIBC_2.4) a (GLIBC_2.29) b (GLIBC_2.15) │ │ │ │ - 100: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0e4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0e8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0ec: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0f0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0f4: 2 (GLIBC_2.4) 0 (*local*) 2 (GLIBC_2.4) 0 (*local*) │ │ │ │ + 0f8: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 0fc: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 100: 0 (*local*) 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 104: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 108: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 108: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ 10c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 110: c (GLIBC_2.9) d (GLIBC_2.11) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 114: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 118: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 11c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 120: 3 (GLIBC_2.34) e (GLIBC_2.33) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 124: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 128: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 12c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 130: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 110: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 114: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 9 (GLIBC_2.9) │ │ │ │ + 118: a (GLIBC_2.11) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 11c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) b (GLIBC_2.29) 2 (GLIBC_2.4) │ │ │ │ + 120: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 124: c (GLIBC_2.15) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 128: d (GLIBC_2.25) e (GLIBC_2.10) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 12c: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 130: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) f (GLIBC_2.33) │ │ │ │ 134: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 138: 2 (GLIBC_2.4) f (GLIBC_2.10) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 138: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ 13c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 140: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 144: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 148: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 14c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 150: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 154: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ @@ -106,21 +106,21 @@ │ │ │ │ 0x0010: Name: GLIBC_2.4 Flags: none Version: 2 │ │ │ │ 0x0020: Name: GLIBC_2.34 Flags: none Version: 3 │ │ │ │ 0x0030: Name: GLIBC_2.38 Flags: none Version: 4 │ │ │ │ 0x0040: Name: GLIBC_2.32 Flags: none Version: 5 │ │ │ │ 0x0050: Name: GLIBC_2.8 Flags: none Version: 6 │ │ │ │ 0x0060: Name: GLIBC_2.17 Flags: none Version: 7 │ │ │ │ 0x0070: Name: GLIBC_2.7 Flags: none Version: 8 │ │ │ │ - 0x0080: Name: GLIBC_2.25 Flags: none Version: 9 │ │ │ │ - 0x0090: Name: GLIBC_2.29 Flags: none Version: 10 │ │ │ │ - 0x00a0: Name: GLIBC_2.15 Flags: none Version: 11 │ │ │ │ - 0x00b0: Name: GLIBC_2.9 Flags: none Version: 12 │ │ │ │ - 0x00c0: Name: GLIBC_2.11 Flags: none Version: 13 │ │ │ │ - 0x00d0: Name: GLIBC_2.33 Flags: none Version: 14 │ │ │ │ - 0x00e0: Name: GLIBC_2.10 Flags: none Version: 15 │ │ │ │ + 0x0080: Name: GLIBC_2.9 Flags: none Version: 9 │ │ │ │ + 0x0090: Name: GLIBC_2.11 Flags: none Version: 10 │ │ │ │ + 0x00a0: Name: GLIBC_2.29 Flags: none Version: 11 │ │ │ │ + 0x00b0: Name: GLIBC_2.15 Flags: none Version: 12 │ │ │ │ + 0x00c0: Name: GLIBC_2.25 Flags: none Version: 13 │ │ │ │ + 0x00d0: Name: GLIBC_2.10 Flags: none Version: 14 │ │ │ │ + 0x00e0: Name: GLIBC_2.33 Flags: none Version: 15 │ │ │ │ 0x00f0: Name: GLIBC_2.28 Flags: none Version: 16 │ │ │ │ 0x0100: Version: 1 File: libffi.so.8 Cnt: 2 │ │ │ │ 0x0110: Name: LIBFFI_BASE_8.0 Flags: none Version: 17 │ │ │ │ 0x0120: Name: LIBFFI_CLOSURE_8.0 Flags: none Version: 18 │ │ │ │ 0x0130: Version: 1 File: libnuma.so.1 Cnt: 2 │ │ │ │ 0x0140: Name: libnuma_1.1 Flags: none Version: 19 │ │ │ │ 0x0150: Name: libnuma_1.2 Flags: none Version: 20 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -127,103 +127,103 @@ │ │ │ │ tcsetattr │ │ │ │ sigprocmask │ │ │ │ __utime64 │ │ │ │ nl_langinfo │ │ │ │ __fstat64_time64 │ │ │ │ __stat64_time64 │ │ │ │ ftruncate64 │ │ │ │ +__timegm64 │ │ │ │ +__mktime64 │ │ │ │ +__localtime64_r │ │ │ │ +__gmtime64_r │ │ │ │ +__gettimeofday64 │ │ │ │ __gmon_start__ │ │ │ │ __assert_fail │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ libm.so.6 │ │ │ │ GLIBC_2.29 │ │ │ │ GLIBC_2.27 │ │ │ │ sendfile │ │ │ │ +strptime │ │ │ │ +unsetenv │ │ │ │ +strftime │ │ │ │ +setlocale │ │ │ │ __gmpn_popcount │ │ │ │ inflateInit2_ │ │ │ │ deflateInit2_ │ │ │ │ inflateSetDictionary │ │ │ │ deflateSetDictionary │ │ │ │ inflateEnd │ │ │ │ deflateEnd │ │ │ │ inflateReset │ │ │ │ zlibVersion │ │ │ │ -__utimes64 │ │ │ │ -__lutimes64 │ │ │ │ -__futimens64 │ │ │ │ -__futimes64 │ │ │ │ -getentropy │ │ │ │ -GLIBC_2.25 │ │ │ │ -__clock_gettime64 │ │ │ │ -__clock_getres64 │ │ │ │ -posix_spawn_file_actions_addchdir_np │ │ │ │ -posix_spawnp │ │ │ │ -GLIBC_2.15 │ │ │ │ -initgroups │ │ │ │ getpwuid_r │ │ │ │ __fcntl_time64 │ │ │ │ +initgroups │ │ │ │ __errno_location │ │ │ │ -GLIBC_2.9 │ │ │ │ -GLIBC_2.11 │ │ │ │ sigemptyset │ │ │ │ sigaction │ │ │ │ +GLIBC_2.9 │ │ │ │ +GLIBC_2.11 │ │ │ │ posix_spawn_file_actions_addopen │ │ │ │ posix_spawn_file_actions_addclose │ │ │ │ posix_spawn_file_actions_adddup2 │ │ │ │ posix_spawn_file_actions_init │ │ │ │ posix_spawnattr_init │ │ │ │ +posix_spawn_file_actions_addchdir_np │ │ │ │ posix_spawn_file_actions_destroy │ │ │ │ posix_spawnattr_destroy │ │ │ │ sigaddset │ │ │ │ posix_spawnattr_setsigdefault │ │ │ │ posix_spawnattr_setflags │ │ │ │ -__utimensat64 │ │ │ │ -GLIBC_2.33 │ │ │ │ +posix_spawnp │ │ │ │ +GLIBC_2.15 │ │ │ │ +__clock_gettime64 │ │ │ │ +__clock_getres64 │ │ │ │ +getentropy │ │ │ │ +GLIBC_2.25 │ │ │ │ +GLIBC_2.10 │ │ │ │ __time64 │ │ │ │ +__utimensat64 │ │ │ │ __lstat64_time64 │ │ │ │ -__gettimeofday64 │ │ │ │ -__timegm64 │ │ │ │ -__localtime64_r │ │ │ │ -__mktime64 │ │ │ │ -__gmtime64_r │ │ │ │ recvfrom │ │ │ │ +GLIBC_2.33 │ │ │ │ gai_strerror │ │ │ │ getsockname │ │ │ │ getpeername │ │ │ │ +__utimes64 │ │ │ │ +__lutimes64 │ │ │ │ +__futimens64 │ │ │ │ +__futimes64 │ │ │ │ getsockopt │ │ │ │ setsockopt │ │ │ │ shutdown │ │ │ │ -GLIBC_2.10 │ │ │ │ getaddrinfo │ │ │ │ getnameinfo │ │ │ │ freeaddrinfo │ │ │ │ -strptime │ │ │ │ -strftime │ │ │ │ -setlocale │ │ │ │ -unsetenv │ │ │ │ realpath │ │ │ │ getrlimit64 │ │ │ │ setrlimit64 │ │ │ │ -sigfillset │ │ │ │ sigdelset │ │ │ │ +sigfillset │ │ │ │ sigismember │ │ │ │ -sigsuspend │ │ │ │ sigpending │ │ │ │ +sigsuspend │ │ │ │ getgrgid_r │ │ │ │ getgrnam_r │ │ │ │ getpwnam_r │ │ │ │ getgroups │ │ │ │ setgroups │ │ │ │ +endpwent │ │ │ │ setpwent │ │ │ │ getpwent │ │ │ │ endgrent │ │ │ │ setgrent │ │ │ │ getgrent │ │ │ │ -endpwent │ │ │ │ getlogin │ │ │ │ truncate64 │ │ │ │ readlink │ │ │ │ pathconf │ │ │ │ clearenv │ │ │ │ fdopendir │ │ │ │ closedir │ │ │ │ @@ -233,15 +233,24 @@ │ │ │ │ openat64 │ │ │ │ getpriority │ │ │ │ setpriority │ │ │ │ readdir64 │ │ │ │ libz.so.1 │ │ │ │ libgmp.so.10 │ │ │ │ 3333UUUU │ │ │ │ -expand 32-byte k │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUUd │ │ │ │ +3333UUUUd │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -256,71 +265,57 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -UUUU33335 │ │ │ │ -UUUU33335 │ │ │ │ -UUUU33335 │ │ │ │ -UUUU33335 │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUUd │ │ │ │ -3333UUUUd │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ +UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ +UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ +UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -333,47 +328,52 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ +UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ +UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ +expand 32-byte k │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ +UUUU33335 │ │ │ │ +UUUU33335 │ │ │ │ +UUUU33335 │ │ │ │ +UUUU33335 │ │ │ │ 3333UUUU │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU1 │ │ │ │ 3333UUUU1 │ │ │ │ @@ -392,17 +392,17 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ -3333UUUUt │ │ │ │ -3333UUUU │ │ │ │ +3333UUUU( │ │ │ │ 3333UUUU │ │ │ │ +3333UUUU| │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ @@ -774,1215 +774,14 @@ │ │ │ │ libraries/bytestring/Data/ByteString.hs │ │ │ │ Data.ByteString │ │ │ │ bytestring-0.12.2.0-inplace │ │ │ │ moduleError │ │ │ │ ./Network/Wai/Application/Classic/EventSource.hs │ │ │ │ Network.Wai.Application.Classic.EventSource │ │ │ │ wai-app-file-cgi-3.1.12-CVYu6caUWpq76CuTjUJQzN │ │ │ │ -getFileInfo │ │ │ │ -setMaximumBodyFlush: must be positive │ │ │ │ -./Network/Wai/Handler/Warp.hs │ │ │ │ -Network.Wai.Handler.Warp │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -100-continue │ │ │ │ -HTTP/1.1 100 Continue │ │ │ │ -HTTP/1.0 100 Continue │ │ │ │ -./Network/Wai/Handler/Warp/Request.hs │ │ │ │ -'THStatus │ │ │ │ -THStatus │ │ │ │ -'NoKeepAliveRequest │ │ │ │ -'SubsequentRequest │ │ │ │ -'FirstRequest │ │ │ │ -FirstRequest │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Network.Wai.Handler.Warp.Request │ │ │ │ -NoKeepAliveRequest │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Request.THStatus │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Request.NoKeepAliveRequest │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Request.FirstRequest │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Request.SubsequentRequest │ │ │ │ -./Network/Wai/Handler/Warp/RequestHeader.hs │ │ │ │ -Network.Wai.Handler.Warp.RequestHeader │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Invalid value in $PORT: │ │ │ │ -./Network/Wai/Handler/Warp/Run.hs │ │ │ │ -Warp just forked │ │ │ │ -Warp HTTP/2 │ │ │ │ -Warp HTTP/1.1 │ │ │ │ -Network.Wai.Handler.Warp.Run │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Payload too large │ │ │ │ -Request header fields too large │ │ │ │ -Bad Request │ │ │ │ -Something went wrong │ │ │ │ -Exception: │ │ │ │ -text/plain; charset=utf-8 │ │ │ │ -./Network/Wai/Handler/Warp/Settings.hs │ │ │ │ -Settings │ │ │ │ -'ProxyProtocolOptional │ │ │ │ -'ProxyProtocolRequired │ │ │ │ -'ProxyProtocolNone │ │ │ │ -ProxyProtocol │ │ │ │ -Network.Wai.Handler.Warp.Settings │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Settings.Settings │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Settings.ProxyProtocolNone │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Settings.ProxyProtocolRequired │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Settings.ProxyProtocolOptional │ │ │ │ -Transport │ │ │ │ -'InternalInfo │ │ │ │ -InternalInfo │ │ │ │ -'Connection │ │ │ │ -Connection │ │ │ │ -'WriteBuffer │ │ │ │ -WriteBuffer │ │ │ │ -'ExceptionInsideResponseBody │ │ │ │ -'BadProxyHeader │ │ │ │ -'BadFirstLine │ │ │ │ -'NotEnoughLines │ │ │ │ -'RequestHeaderFieldsTooLarge │ │ │ │ -'PayloadTooLarge │ │ │ │ -'OverLargeHeader │ │ │ │ -'ConnectionClosedByPeer │ │ │ │ -'IncompleteHeaders │ │ │ │ -'NonHttp │ │ │ │ -tlsMajorVersion │ │ │ │ -tlsMinorVersion │ │ │ │ -tlsNegotiatedProtocol │ │ │ │ -tlsChiperID │ │ │ │ -tlsClientCertificate │ │ │ │ -quicNegotiatedProtocol │ │ │ │ -quicChiperID │ │ │ │ -quicClientCertificate │ │ │ │ -Network/Wai/Handler/Warp/Types.hs:49:15-16|case │ │ │ │ -Warp: Invalid PROXY protocol header: │ │ │ │ -Warp: Invalid first line of request: │ │ │ │ -Warp: Incomplete request headers, received: │ │ │ │ -Request header fields too large │ │ │ │ -Payload too large │ │ │ │ -Warp: Request headers too large, possible memory attack detected. Closing connection. │ │ │ │ -Warp: Client closed connection prematurely │ │ │ │ -Warp: Request headers did not finish transmission │ │ │ │ -Warp: Request line specified a non-HTTP request │ │ │ │ -ExceptionInsideResponseBody │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Network.Wai.Handler.Warp.Types │ │ │ │ -InvalidRequest │ │ │ │ -ExceptionInsideResponseBody │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.TCP │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.TLS │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.QUIC │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.Source │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.InternalInfo │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.Connection │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.WriteBuffer │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.FileId │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.NotEnoughLines │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.BadFirstLine │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.NonHttp │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.IncompleteHeaders │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.ConnectionClosedByPeer │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.OverLargeHeader │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.BadProxyHeader │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.PayloadTooLarge │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.RequestHeaderFieldsTooLarge │ │ │ │ -dist-ghc/build/autogen/Paths_warp.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -/usr/etc │ │ │ │ -warp_sysconfdir │ │ │ │ -/usr/lib/arm-linux-ghc-9.10.3-inplace/warp-3.4.9 │ │ │ │ -warp_libexecdir │ │ │ │ -/usr/share/warp │ │ │ │ -warp_datadir │ │ │ │ -/usr/lib/haskell-packages/ghc/lib/arm-linux-ghc-9.10.3-inplace │ │ │ │ -warp_dynlibdir │ │ │ │ -/usr/lib/haskell-packages/ghc/lib/arm-linux-ghc-9.10.3-inplace/warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -warp_libdir │ │ │ │ -/usr/bin │ │ │ │ -warp_bindir │ │ │ │ -Paths_warp │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -./Network/Wai/Handler/Warp/Conduit.hs │ │ │ │ -DoneChunking │ │ │ │ -HaveLen │ │ │ │ -NeedLenNewline │ │ │ │ -'CSource │ │ │ │ -'HaveLen │ │ │ │ -'DoneChunking │ │ │ │ -'NeedLenNewline │ │ │ │ -'NeedLen │ │ │ │ -ChunkState │ │ │ │ -'ISource │ │ │ │ -Network.Wai.Handler.Warp.Conduit │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.CSource │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.NeedLen │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.NeedLenNewline │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.HaveLen │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.DoneChunking │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.ISource │ │ │ │ -epochTime │ │ │ │ -ate cacher (AutoUpdate) │ │ │ │ -Network.Wai.Handler.Warp.Date │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Fd cacher (Reaper) │ │ │ │ -'MutableFdCache │ │ │ │ -MutableFdCache │ │ │ │ -'FdEntry │ │ │ │ -'MutableStatus │ │ │ │ -MutableStatus │ │ │ │ -'Inactive │ │ │ │ -Network.Wai.Handler.Warp.FdCache │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FdCache.FdEntry │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FdCache.Active │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FdCache.Inactive │ │ │ │ -FileInfoCache:getAndRegisterInfo │ │ │ │ -FileInfoCache:negative │ │ │ │ -File info cacher (Reaper) │ │ │ │ -FileInfoCache:getInfo │ │ │ │ -./Network/Wai/Handler/Warp/FileInfoCache.hs │ │ │ │ -'Positive │ │ │ │ -'Negative │ │ │ │ -'FileInfo │ │ │ │ -FileInfo │ │ │ │ -Network.Wai.Handler.Warp.FileInfoCache │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -, fileInfoDate = │ │ │ │ -, fileInfoTime = │ │ │ │ -, fileInfoSize = │ │ │ │ -FileInfo {fileInfoName = │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FileInfoCache.Negative │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FileInfoCache.Positive │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FileInfoCache.FileInfo │ │ │ │ -keepAliveRef not filled │ │ │ │ -./Network/Wai/Handler/Warp/HTTP1.hs │ │ │ │ -'CloseConnection │ │ │ │ -'ReuseConnection │ │ │ │ -ReuseConnection │ │ │ │ -Network.Wai.Handler.Warp.HTTP1 │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.HTTP1.ReuseConnection │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.HTTP1.CloseConnection │ │ │ │ -Weak TLS │ │ │ │ -Warp HTTP/2 │ │ │ │ - http2server │ │ │ │ -Pattern match failure in 'do' block at Network/Wai/Handler/Warp/HTTP2.hs:104:13-33 │ │ │ │ -./Network/Wai/Handler/Warp/HTTP2.hs │ │ │ │ -Network.Wai.Handler.Warp.HTTP2 │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Network.Wai.Handler.Warp.HTTP2.File │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Network.Wai.Handler.Warp.HTTP2.PushPromise │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -./Network/Wai/Handler/Warp/HTTP2/Request.hs │ │ │ │ -fromJust │ │ │ │ -Network.Wai.Handler.Warp.HTTP2.Request │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -ResponseRaw is not supported in HTTP/2 │ │ │ │ -./Network/Wai/Handler/Warp/HTTP2/Response.hs │ │ │ │ -text/plain; charset=utf-8 │ │ │ │ -File not found │ │ │ │ -Network.Wai.Handler.Warp.HTTP2.Response │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -'HTTP2Data │ │ │ │ -HTTP2Data │ │ │ │ -'PushPromise │ │ │ │ -PushPromise │ │ │ │ -Network.Wai.Handler.Warp.HTTP2.Types │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -, promisedWeight = │ │ │ │ -, promisedResponseHeaders = │ │ │ │ -, promisedFile = │ │ │ │ -promisedPath = │ │ │ │ -PushPromise { │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.HTTP2.Types.HTTP2Data │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.HTTP2.Types.PushPromise │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Network.Wai.Handler.Warp.HashMap │ │ │ │ -'HashMap │ │ │ │ -if-unmodified-since │ │ │ │ -transfer-encoding │ │ │ │ -if-modified-since │ │ │ │ -if-none-match │ │ │ │ -user-agent │ │ │ │ -connection │ │ │ │ -if-range │ │ │ │ -if-match │ │ │ │ -pred{RequestHeaderIndex}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{RequestHeaderIndex}: tried to take `succ' of last tag in enumeration │ │ │ │ -content-length │ │ │ │ -last-modified │ │ │ │ -pred{ResponseHeaderIndex}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{ResponseHeaderIndex}: tried to take `succ' of last tag in enumeration │ │ │ │ - not in range [0.. │ │ │ │ -Error in array index; │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -'ResLastModified │ │ │ │ -'ResDate │ │ │ │ -'ResServer │ │ │ │ -'ResContentLength │ │ │ │ -ResponseHeaderIndex │ │ │ │ -'ReqIfNoneMatch │ │ │ │ -'ReqIfMatch │ │ │ │ -'ReqUserAgent │ │ │ │ -'ReqReferer │ │ │ │ -'ReqIfRange │ │ │ │ -'ReqIfUnmodifiedSince │ │ │ │ -'ReqIfModifiedSince │ │ │ │ -'ReqHost │ │ │ │ -'ReqRange │ │ │ │ -'ReqConnection │ │ │ │ -'ReqExpect │ │ │ │ -'ReqTransferEncoding │ │ │ │ -'ReqContentLength │ │ │ │ -RequestHeaderIndex │ │ │ │ -toEnum{RequestHeaderIndex}: tag ( │ │ │ │ -toEnum{ResponseHeaderIndex}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -./Network/Wai/Handler/Warp/Header.hs │ │ │ │ -Network.Wai.Handler.Warp.Header │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ResContentLength │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ResServer │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ResDate │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ResLastModified │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqContentLength │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqTransferEncoding │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqExpect │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqConnection │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqRange │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqHost │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfModifiedSince │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfUnmodifiedSince │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfRange │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqReferer │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqUserAgent │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfMatch │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfNoneMatch │ │ │ │ -./Network/Wai/Handler/Warp/Imports.hs │ │ │ │ -Network.Wai.Handler.Warp.Imports │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Network.Wai.Handler.Warp.ReadInt │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -keep-alive │ │ │ │ -File not found │ │ │ │ -text/plain; charset=utf-8 │ │ │ │ -'RspBuilder │ │ │ │ -'RspStream │ │ │ │ -'RspFile │ │ │ │ -'RspNoBody │ │ │ │ -Network.Wai.Handler.Warp.Response │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspNoBody │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspFile │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspBuilder │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspStream │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspRaw │ │ │ │ -HTTP/1.1 │ │ │ │ -HTTP/1.0 │ │ │ │ -Network.Wai.Handler.Warp.ResponseHeader │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -positionRead │ │ │ │ -Network.Wai.Handler.Warp.SendFile │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -'MultiMap │ │ │ │ -MultiMap │ │ │ │ -Network.Wai.Handler.Warp.MultiMap │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -Network/Wai/Handler/Warp/File.hs:29:15-16|case │ │ │ │ -'WithoutBody │ │ │ │ -'WithBody │ │ │ │ -RspFileInfo │ │ │ │ -Network.Wai.Handler.Warp.File │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -WithBody │ │ │ │ -WithoutBody │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.File.WithoutBody │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.File.WithBody │ │ │ │ - which is bigger than the specified maximum of │ │ │ │ -Sending a Builder response required a buffer of size │ │ │ │ -./Network/Wai/Handler/Warp/IO.hs │ │ │ │ -Network.Wai.Handler.Warp.IO │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -packIntegral │ │ │ │ -./Network/Wai/Handler/Warp/PackInt.hs │ │ │ │ -Network.Wai.Handler.Warp.PackInt │ │ │ │ -warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ -'PartOfFile │ │ │ │ -'EntireFile │ │ │ │ -FileRange │ │ │ │ -Network.Sendfile.Types │ │ │ │ -simple-sendfile-0.2.32-2m2F5mxWFI653kXFliDmXt │ │ │ │ -rangeOffset │ │ │ │ -rangeLength │ │ │ │ -simple-sendfile-0.2.32-2m2F5mxWFI653kXFliDmXt:Network.Sendfile.Types.EntireFile │ │ │ │ -simple-sendfile-0.2.32-2m2F5mxWFI653kXFliDmXt:Network.Sendfile.Types.PartOfFile │ │ │ │ -Network.SendFile.Linux.sendfileloop │ │ │ │ -Network.SendFile.Linux.sendloop │ │ │ │ -Network.Sendfile.Linux │ │ │ │ -simple-sendfile-0.2.32-2m2F5mxWFI653kXFliDmXt │ │ │ │ -Network.Socket.BufferPool.Buffer │ │ │ │ -recv-0.1.1-Jp5kD9a0NXzEEmDTJcyk8M │ │ │ │ -Network.Socket.BufferPool.Recv │ │ │ │ -recv-0.1.1-Jp5kD9a0NXzEEmDTJcyk8M │ │ │ │ -'BufferPool │ │ │ │ -BufferPool │ │ │ │ -Network.Socket.BufferPool.Types │ │ │ │ -recv-0.1.1-Jp5kD9a0NXzEEmDTJcyk8M │ │ │ │ -recv-0.1.1-Jp5kD9a0NXzEEmDTJcyk8M:Network.Socket.BufferPool.Types.BufferPool │ │ │ │ -./Network/HTTP2/H2/Settings.hs │ │ │ │ -fromJust │ │ │ │ -'Settings │ │ │ │ -Settings │ │ │ │ -Network.HTTP2.H2.Settings │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -, maxConcurrentStreams = │ │ │ │ -, enablePush = │ │ │ │ -headerTableSize = │ │ │ │ -, maxHeaderListSize = │ │ │ │ -, maxFrameSize = │ │ │ │ -, initialWindowSize = │ │ │ │ -, rstRateLimit = │ │ │ │ -, settingsRateLimit = │ │ │ │ -, emptyFrameRateLimit = │ │ │ │ -, pingRateLimit = │ │ │ │ -Settings { │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Settings.Settings │ │ │ │ -enable push must be 0 or 1 │ │ │ │ -Max frame size must be in between 16384 and 16777215 │ │ │ │ -Connection was reset │ │ │ │ -Stream{id= │ │ │ │ -Closed: │ │ │ │ -HalfClosedLocal: │ │ │ │ -Reserved │ │ │ │ -HalfClosedRemote │ │ │ │ -ResetByMe │ │ │ │ -Finished │ │ │ │ -'StreamErrorIsReceived │ │ │ │ -'BadThingHappen │ │ │ │ -'StreamErrorIsSent │ │ │ │ -'ConnectionErrorIsSent │ │ │ │ -'ConnectionErrorIsReceived │ │ │ │ -'ConnectionIsTimeout │ │ │ │ -'ConnectionIsClosed │ │ │ │ -'CFrames │ │ │ │ -'OHeader │ │ │ │ -OutputType │ │ │ │ -'Reserved │ │ │ │ -'HalfClosedRemote │ │ │ │ -StreamState │ │ │ │ -'CancelledStream │ │ │ │ -'ResetByMe │ │ │ │ -'Finished │ │ │ │ -ClosedCode │ │ │ │ -'Continued │ │ │ │ -'HasBody │ │ │ │ -'JustOpened │ │ │ │ -OpenState │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Network.HTTP2.H2.Types │ │ │ │ -CancelledStream │ │ │ │ -HTTP2Error │ │ │ │ -StreamErrorIsReceived │ │ │ │ -BadThingHappen │ │ │ │ -StreamErrorIsSent │ │ │ │ -ConnectionErrorIsSent │ │ │ │ -ConnectionErrorIsReceived │ │ │ │ -ConnectionIsTimeout │ │ │ │ -ConnectionIsClosed │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Config │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ConnectionIsClosed │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ConnectionIsTimeout │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ConnectionErrorIsReceived │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ConnectionErrorIsSent │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.StreamErrorIsReceived │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.StreamErrorIsSent │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.BadThingHappen │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.CFrames │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Done │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Cont │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Output │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.OHeader │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.OPush │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ONext │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Stream │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Idle │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Open │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.HalfClosedRemote │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Closed │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Reserved │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.CancelledStream │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Finished │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Killed │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Reset │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ResetByMe │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.JustOpened │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Continued │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.NoBody │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.HasBody │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Body │ │ │ │ -'EncodeInfo │ │ │ │ -Network.HTTP2.Frame.Encode │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Nothing} │ │ │ │ -, encodePadding = │ │ │ │ -, encodeStreamId = │ │ │ │ -EncodeInfo {encodeFlags = │ │ │ │ -encodePadding │ │ │ │ -encodeStreamId │ │ │ │ -encodeFlags │ │ │ │ -EncodeInfo │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Encode.EncodeInfo │ │ │ │ -Network/HTTP2/Frame/Types.hs:489:27-28|case │ │ │ │ -framePayload │ │ │ │ -frameHeader │ │ │ │ -UnknownFrame │ │ │ │ -ContinuationFrame │ │ │ │ -WindowUpdateFrame │ │ │ │ -GoAwayFrame │ │ │ │ -PingFrame │ │ │ │ -PushPromiseFrame │ │ │ │ -SettingsFrame │ │ │ │ -RSTStreamFrame │ │ │ │ -PriorityFrame │ │ │ │ -HeadersFrame │ │ │ │ -DataFrame │ │ │ │ -Read for FrameType │ │ │ │ -, framePayload = │ │ │ │ -Frame {frameHeader = │ │ │ │ -ContinuationFrame │ │ │ │ -GoAwayFrame │ │ │ │ -PingFrame │ │ │ │ -HeadersFrame │ │ │ │ -DataFrame │ │ │ │ -UnknownFrame │ │ │ │ -WindowUpdateFrame │ │ │ │ -PushPromiseFrame │ │ │ │ -SettingsFrame │ │ │ │ -RSTStreamFrame │ │ │ │ -PriorityFrame │ │ │ │ -Priority {exclusive = │ │ │ │ -, weight = │ │ │ │ -, streamDependency = │ │ │ │ -, streamId = │ │ │ │ -, flags = │ │ │ │ -FrameHeader {payloadLength = │ │ │ │ -'WindowUpdateFrame │ │ │ │ -'RSTStreamFrame │ │ │ │ -'PriorityFrame │ │ │ │ -'PushPromiseFrame │ │ │ │ -'UnknownFrame │ │ │ │ -'GoAwayFrame │ │ │ │ -'HeadersFrame │ │ │ │ -'ContinuationFrame │ │ │ │ -'PingFrame │ │ │ │ -'DataFrame │ │ │ │ -'SettingsFrame │ │ │ │ -FramePayload │ │ │ │ -'FrameHeader │ │ │ │ -'Priority │ │ │ │ -'FrameType │ │ │ │ -FrameType │ │ │ │ -'SettingsKey │ │ │ │ -'ErrorCode │ │ │ │ -FrameType │ │ │ │ -FrameData │ │ │ │ -FrameHeaders │ │ │ │ -FramePriority │ │ │ │ -FrameRSTStream │ │ │ │ -FrameSettings │ │ │ │ -FramePushPromise │ │ │ │ -FramePing │ │ │ │ -FrameGoAway │ │ │ │ -FrameWindowUpdate │ │ │ │ -FrameContinuation │ │ │ │ -ErrorCode │ │ │ │ -ProtocolError │ │ │ │ -InternalError │ │ │ │ -FlowControlError │ │ │ │ -SettingsTimeout │ │ │ │ -StreamClosed │ │ │ │ -FrameSizeError │ │ │ │ -RefusedStream │ │ │ │ -CompressionError │ │ │ │ -ConnectError │ │ │ │ -EnhanceYourCalm │ │ │ │ -InadequateSecurity │ │ │ │ -HTTP11Required │ │ │ │ -streamId │ │ │ │ -payloadLength │ │ │ │ -FrameHeader │ │ │ │ -ErrorCode │ │ │ │ -fromJust │ │ │ │ -Read for SettingsKey │ │ │ │ -./Network/HTTP2/Frame/Types.hs │ │ │ │ -Network.HTTP2.Frame.Types │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -SettingsKey │ │ │ │ -SettingsKey │ │ │ │ -SettingsMaxHeaderListSize │ │ │ │ -SettingsMaxFrameSize │ │ │ │ -SettingsInitialWindowSize │ │ │ │ -SettingsMaxConcurrentStreams │ │ │ │ -SettingsEnablePush │ │ │ │ -SettingsTokenHeaderTableSize │ │ │ │ -exclusive │ │ │ │ -Priority │ │ │ │ -streamDependency │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.Frame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.DataFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.HeadersFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.PriorityFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.RSTStreamFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.SettingsFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.PushPromiseFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.PingFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.GoAwayFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.WindowUpdateFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.ContinuationFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.UnknownFrame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.FrameHeader │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.Priority │ │ │ │ -Response other than OutBodyBuilder is not supported │ │ │ │ -./Network/HTTP2/Server/Run.hs │ │ │ │ -Preface mismatch │ │ │ │ -'ServerIO │ │ │ │ -ServerIO │ │ │ │ -'ServerConfig │ │ │ │ -ServerConfig │ │ │ │ -Network.HTTP2.Server.Run │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -, settings = │ │ │ │ -, connectionWindowSize = │ │ │ │ -ServerConfig {numberOfWorkers = │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Server.Run.ServerIO │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Server.Run.ServerConfig │ │ │ │ -H2 response sender for stream │ │ │ │ -./Network/HTTP2/Server/Worker.hs │ │ │ │ -fromJust │ │ │ │ -H2 server push │ │ │ │ -H2 response streaming sender for │ │ │ │ -Network.HTTP2.Server.Worker │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -PRI * HTTP/2.0 │ │ │ │ -Network.HTTP2.Frame │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -exceeds max concurrent │ │ │ │ -toClientInfo │ │ │ │ -toServerInfo │ │ │ │ -./Network/HTTP2/H2/Context.hs │ │ │ │ -'ServerInfo │ │ │ │ -'Context │ │ │ │ -RoleInfo │ │ │ │ -ServerInfo │ │ │ │ -'ClientInfo │ │ │ │ -ClientInfo │ │ │ │ -Network.HTTP2.H2.Context │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.Context │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.RIS │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.RIC │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.ClientInfo │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.Client │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.Server │ │ │ │ -H2 receiver │ │ │ │ -stream id should be odd │ │ │ │ -push promise is not allowed │ │ │ │ -unknown frame │ │ │ │ -exceeds maximum frame size │ │ │ │ -push not enabled │ │ │ │ -ack settings has a body │ │ │ │ -too many settings │ │ │ │ -Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:268:5-27 │ │ │ │ -too many ping │ │ │ │ -push promise must specify an even stream identifier │ │ │ │ -wrong header fragment for push promise │ │ │ │ -Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:319:5-29 │ │ │ │ -continuation frame must follow │ │ │ │ -header must not be sent to half or fully closed stream │ │ │ │ -stream identifier must not decrease │ │ │ │ -this frame is not allowed in an idle stream: │ │ │ │ -continuation in trailer is not supported │ │ │ │ -Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:404:5-23 │ │ │ │ -too many empty headers │ │ │ │ -Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:374:5-24 │ │ │ │ -no body but content-length is not zero │ │ │ │ -exceeds connection flow-control limit │ │ │ │ -exceeds stream flow-control limit │ │ │ │ -too many empty data │ │ │ │ -actual body length is not the same as content-length │ │ │ │ -Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:428:9-22 │ │ │ │ -too many empty continuation │ │ │ │ -Header is too big │ │ │ │ -Header is too fragmented │ │ │ │ -too many rst_stream │ │ │ │ -continue frame cannot come here │ │ │ │ -an illegal frame follows header/continuation frames │ │ │ │ -illegal data frame for │ │ │ │ -illegal frame │ │ │ │ -priority depends on itself │ │ │ │ -treat a stream error as a connection error │ │ │ │ -./Network/HTTP2/H2/Receiver.hs │ │ │ │ -Network.HTTP2.H2.Receiver │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Receiver.Source │ │ │ │ -H2 sender │ │ │ │ -Pattern match failure in 'do' block at Network/HTTP2/H2/Sender.hs:202:25-49 │ │ │ │ -Pattern match failure in 'do' block at Network/HTTP2/H2/Sender.hs:297:21-37 │ │ │ │ -cannot compress the header │ │ │ │ -./Network/HTTP2/H2/Sender.hs │ │ │ │ -Network.HTTP2.H2.Sender │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Sender.C │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Sender.O │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Sender.Flush │ │ │ │ -'StreamOutOfScope │ │ │ │ -'StreamCancelled │ │ │ │ -'StreamPushedFinal │ │ │ │ -StreamOutOfScope │ │ │ │ -StreamCancelled │ │ │ │ -StreamPushedFinal │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Network.HTTP2.H2.Stream │ │ │ │ -StreamTerminated │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Stream.StreamPushedFinal │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Stream.StreamCancelled │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Stream.StreamOutOfScope │ │ │ │ -'EvenStreamTable │ │ │ │ -EvenStreamTable │ │ │ │ -'OddStreamTable │ │ │ │ -OddStreamTable │ │ │ │ -Network.HTTP2.H2.StreamTable │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -rsingleRight │ │ │ │ -lsingleLeft │ │ │ │ -rdoubleRight │ │ │ │ -rdoubleLeft │ │ │ │ -ldoubleRight │ │ │ │ -rsingleLeft │ │ │ │ -ldoubleLeft │ │ │ │ -malformed tree │ │ │ │ -lsingleRight │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.StreamTable.EvenStreamTable │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.StreamTable.OddStreamTable │ │ │ │ -'LoopCheck │ │ │ │ -LoopCheck │ │ │ │ -Network.HTTP2.H2.Sync │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Sync.LoopCheck │ │ │ │ -Network.HTTP2.H2.Window │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -decodeWithPadding │ │ │ │ -./Network/HTTP2/Frame/Decode.hs │ │ │ │ -padding is not enough │ │ │ │ -Settings is too large │ │ │ │ -window update must not be 0 │ │ │ │ -payload is too short │ │ │ │ -cannot used in control stream │ │ │ │ -cannot used in non-zero stream │ │ │ │ -insufficient payload for Pad Length │ │ │ │ -insufficient payload for priority fields │ │ │ │ -insufficient payload for Pad Length and priority fields │ │ │ │ -payload length is not 5 in priority frame │ │ │ │ -payload length is not 4 in rst stream frame │ │ │ │ -payload length is not multiple of 6 in settings frame │ │ │ │ -payload length must be 0 if ack flag is set │ │ │ │ -push promise must be used with an odd stream identifier │ │ │ │ -payload length is 8 in ping frame │ │ │ │ -goaway body must be 8 bytes or larger │ │ │ │ -payload length is 4 in window update frame │ │ │ │ -'FrameDecodeError │ │ │ │ -FrameDecodeError │ │ │ │ -FrameDecodeError │ │ │ │ -Network.HTTP2.Frame.Decode │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Decode.FrameDecodeError │ │ │ │ -Network.HPACK │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -./Network/HPACK/HeaderBlock/Decode.hs │ │ │ │ -Network.HPACK.HeaderBlock.Decode │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -./Network/ByteOrder.hs │ │ │ │ -Network.ByteOrder │ │ │ │ -network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ -./Network/HPACK/HeaderBlock/Encode.hs │ │ │ │ -toEncodeInfo │ │ │ │ -./Network/ByteOrder.hs │ │ │ │ -Network.ByteOrder │ │ │ │ -network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ -Network.HPACK.HeaderBlock.Encode │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -./Network/ByteOrder.hs │ │ │ │ -Network.ByteOrder │ │ │ │ -network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ -Network.HPACK.HeaderBlock.Integer │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Negative exponent │ │ │ │ -./Network/ByteOrder.hs │ │ │ │ -Network.ByteOrder │ │ │ │ -network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ -./Network/HPACK/Huffman/Decode.hs │ │ │ │ -Network/HPACK/Huffman/Decode.hs:(122,1)-(131,56)|function step │ │ │ │ -'WayStep │ │ │ │ -'GoBack2 │ │ │ │ -'Forward │ │ │ │ -'EndOfString │ │ │ │ -Network.HPACK.Huffman.Decode │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -GoBack2 │ │ │ │ -Forward │ │ │ │ -EndOfString │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.Non │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.One │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.Two │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.WayStep │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.EndOfString │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.Forward │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.GoBack │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.GoBack2 │ │ │ │ -./Network/HPACK/Huffman/Encode.hs │ │ │ │ -Network.HPACK.Huffman.Encode │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Network.HPACK.Huffman.Params │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Network.HPACK.Huffman.Table │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -./Network/HPACK/Huffman/Tree.hs │ │ │ │ -Network.HPACK.Huffman.Tree │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Tree.Tip │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Tree.Bin │ │ │ │ - Table size: │ │ │ │ -toDecodeInfo │ │ │ │ -toEncodeInfo │ │ │ │ -./Network/HPACK/Table/Dynamic.hs │ │ │ │ -TableSizeAction │ │ │ │ -'DynamicTable │ │ │ │ -DynamicTable │ │ │ │ -CodeInfo │ │ │ │ -'DecodeInfo │ │ │ │ -DecodeInfo │ │ │ │ -'EncodeInfo │ │ │ │ -EncodeInfo │ │ │ │ -Network.HPACK.Table.Dynamic │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.Keep │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.Change │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.Ignore │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.DynamicTable │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.CIE │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.CID │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.DecodeInfo │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.EncodeInfo │ │ │ │ -dummyValue │ │ │ │ -Network.HPACK.Table.Entry │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Entry.Entry │ │ │ │ -StaticEntry │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Network.HPACK.Table.RevIndex │ │ │ │ -KeyValue │ │ │ │ -'KeyValue │ │ │ │ -StaticEntry │ │ │ │ -'StaticEntry │ │ │ │ -RevIndex │ │ │ │ -'RevIndex │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.RevIndex.RevIndex │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.RevIndex.StaticEntry │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.RevIndex.KeyValue │ │ │ │ -www-authenticate │ │ │ │ -user-agent │ │ │ │ -transfer-encoding │ │ │ │ -strict-transport-security │ │ │ │ -set-cookie │ │ │ │ -retry-after │ │ │ │ -proxy-authorization │ │ │ │ -proxy-authenticate │ │ │ │ -max-forwards │ │ │ │ -location │ │ │ │ -last-modified │ │ │ │ -if-unmodified-since │ │ │ │ -if-range │ │ │ │ -if-none-match │ │ │ │ -if-modified-since │ │ │ │ -if-match │ │ │ │ -content-type │ │ │ │ -content-range │ │ │ │ -content-location │ │ │ │ -content-length │ │ │ │ -content-language │ │ │ │ -content-encoding │ │ │ │ -content-disposition │ │ │ │ -cache-control │ │ │ │ -authorization │ │ │ │ -access-control-allow-origin │ │ │ │ -accept-ranges │ │ │ │ -accept-language │ │ │ │ -gzip, deflate │ │ │ │ -accept-encoding │ │ │ │ -accept-charset │ │ │ │ -/index.html │ │ │ │ -:authority │ │ │ │ -Network.HPACK.Table.Static │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -'IndexOverrun │ │ │ │ -'TooLargeHeader │ │ │ │ -'IllegalHeaderName │ │ │ │ -'HeaderBlockTruncated │ │ │ │ -'IllegalTableSizeUpdate │ │ │ │ -'TooLargeTableSize │ │ │ │ -'TooSmallTableSize │ │ │ │ -'TooLongEos │ │ │ │ -'IllegalEos │ │ │ │ -'EosInTheMiddle │ │ │ │ -'EncodeStrategy │ │ │ │ -EncodeStrategy │ │ │ │ -CompressionAlgo │ │ │ │ -Network/HPACK/Types.hs:90:15-16|case │ │ │ │ -, useHuffman = │ │ │ │ -compressionAlgo = │ │ │ │ -EncodeStrategy { │ │ │ │ -Network/HPACK/Types.hs:35:49-50|case │ │ │ │ -TooLargeHeader │ │ │ │ -IllegalHeaderName │ │ │ │ -HeaderBlockTruncated │ │ │ │ -IllegalTableSizeUpdate │ │ │ │ -TooLargeTableSize │ │ │ │ -TooSmallTableSize │ │ │ │ -TooLongEos │ │ │ │ -IllegalEos │ │ │ │ -EosInTheMiddle │ │ │ │ -IndexOverrun │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Network.HPACK.Types │ │ │ │ -DecodeError │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.IndexOverrun │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.EosInTheMiddle │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.IllegalEos │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.TooLongEos │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.TooSmallTableSize │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.TooLargeTableSize │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.IllegalTableSizeUpdate │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.HeaderBlockTruncated │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.IllegalHeaderName │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.TooLargeHeader │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.EncodeStrategy │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.Naive │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.Static │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.Linear │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.SIndex │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.DIndex │ │ │ │ -trailers │ │ │ │ -illegal header │ │ │ │ -Transfer-Encoding │ │ │ │ -illegal trailer │ │ │ │ -./Network/HTTP2/H2/HPACK.hs │ │ │ │ -Network.HTTP2.H2.HPACK │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -Network.HPACK.Huffman.Bit │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Bit.F │ │ │ │ -http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Bit.T │ │ │ │ -, txfLimit = │ │ │ │ -TxFlow {txfSent = │ │ │ │ -, rxfLimit = │ │ │ │ -, rxfReceived = │ │ │ │ -, rxfConsumed = │ │ │ │ -RxFlow {rxfBufSize = │ │ │ │ -'FCTMaxData │ │ │ │ -'FCTWindowUpdate │ │ │ │ -FlowControlType │ │ │ │ -Network.Control.Flow │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Flow.FCTWindowUpdate │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Flow.FCTMaxData │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Flow.RxFlow │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Flow.TxFlow │ │ │ │ -'LRUCacheRef │ │ │ │ -LRUCacheRef │ │ │ │ -'LRUCache │ │ │ │ -LRUCache │ │ │ │ -Network.Control.LRUCache │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj │ │ │ │ -, lcQueue = │ │ │ │ -, lcTick = │ │ │ │ -LRUCache {lcLimit = │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.LRUCache.LRUCache │ │ │ │ -'Counter │ │ │ │ -Network.Control.Rate │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj │ │ │ │ -network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Rate.Counter │ │ │ │ -TourView │ │ │ │ -rdoubleRight │ │ │ │ -rdoubleLeft │ │ │ │ -ldoubleLeft │ │ │ │ -rsingleRight │ │ │ │ -ldoubleRight │ │ │ │ -lsingleLeft │ │ │ │ -rsingleLeft │ │ │ │ -malformed tree │ │ │ │ -lsingleRight │ │ │ │ -empty loser tree │ │ │ │ -empty queue │ │ │ │ -Data.OrdPSQ.Internal. │ │ │ │ -src/Data/OrdPSQ/Internal.hs │ │ │ │ -Data.OrdPSQ.Internal │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Null │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Single │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Play │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Void │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Winner │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Start │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.LLoser │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.RLoser │ │ │ │ -psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.E │ │ │ │ -'PushPromise │ │ │ │ -PushPromise │ │ │ │ -Network.HTTP.Semantics.Server │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Server.PushPromise │ │ │ │ -'Response │ │ │ │ -Response │ │ │ │ -'Request │ │ │ │ -Network.HTTP.Semantics.Server.Internal │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ -Response │ │ │ │ -Request │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Server.Internal.Aux │ │ │ │ -access-control-allow-credentials │ │ │ │ -access-control-request-headers │ │ │ │ -access-control-request-method │ │ │ │ -access-control-expose-headers │ │ │ │ -access-control-allow-headers │ │ │ │ -access-control-allow-methods │ │ │ │ -access-control-allow-origin │ │ │ │ -upgrade-insecure-requests │ │ │ │ -strict-transport-security │ │ │ │ -content-security-policy │ │ │ │ -x-content-type-options │ │ │ │ -if-unmodified-since │ │ │ │ -proxy-authorization │ │ │ │ -content-disposition │ │ │ │ -timing-allow-origin │ │ │ │ -proxy-authenticate │ │ │ │ -if-modified-since │ │ │ │ -transfer-encoding │ │ │ │ -content-language │ │ │ │ -www-authenticate │ │ │ │ -content-encoding │ │ │ │ -content-location │ │ │ │ -x-xss-protection │ │ │ │ -accept-language │ │ │ │ -accept-encoding │ │ │ │ -x-forwarded-for │ │ │ │ -x-frame-options │ │ │ │ -content-length │ │ │ │ -accept-charset │ │ │ │ -last-modified │ │ │ │ -content-range │ │ │ │ -if-none-match │ │ │ │ -cache-control │ │ │ │ -authorization │ │ │ │ -accept-ranges │ │ │ │ -content-type │ │ │ │ -max-forwards │ │ │ │ -retry-after │ │ │ │ -early-data │ │ │ │ -set-cookie │ │ │ │ -connection │ │ │ │ -user-agent │ │ │ │ -forwarded │ │ │ │ -expect-ct │ │ │ │ -if-range │ │ │ │ -if-match │ │ │ │ -location │ │ │ │ -:authority │ │ │ │ -Accept-Charset │ │ │ │ -Accept-Encoding │ │ │ │ -Accept-Language │ │ │ │ -Accept-Ranges │ │ │ │ -Access-Control-Allow-Origin │ │ │ │ -Authorization │ │ │ │ -Cache-Control │ │ │ │ -Content-Disposition │ │ │ │ -Content-Encoding │ │ │ │ -Content-Language │ │ │ │ -Content-Length │ │ │ │ -Content-Location │ │ │ │ -Content-Range │ │ │ │ -Content-Type │ │ │ │ -If-Match │ │ │ │ -If-Modified-Since │ │ │ │ -If-None-Match │ │ │ │ -If-Range │ │ │ │ -If-Unmodified-Since │ │ │ │ -Last-Modified │ │ │ │ -Location │ │ │ │ -Max-Forwards │ │ │ │ -Proxy-Authenticate │ │ │ │ -Proxy-Authorization │ │ │ │ -Retry-After │ │ │ │ -Set-Cookie │ │ │ │ -Strict-Transport-Security │ │ │ │ -Transfer-Encoding │ │ │ │ -User-Agent │ │ │ │ -Www-Authenticate │ │ │ │ -Connection │ │ │ │ -Access-Control-Allow-Credentials │ │ │ │ -Access-Control-Allow-Headers │ │ │ │ -Access-Control-Allow-Methods │ │ │ │ -Access-Control-Expose-Headers │ │ │ │ -Access-Control-Request-Headers │ │ │ │ -Access-Control-Request-Method │ │ │ │ -Content-Security-Policy │ │ │ │ -Early-Data │ │ │ │ -Expect-Ct │ │ │ │ -Forwarded │ │ │ │ -Timing-Allow-Origin │ │ │ │ -Upgrade-Insecure-Requests │ │ │ │ -X-Content-Type-Options │ │ │ │ -X-Forwarded-For │ │ │ │ -X-Frame-Options │ │ │ │ -X-Xss-Protection │ │ │ │ -for other tokens │ │ │ │ -./Network/HTTP/Semantics/Token.hs │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -True, tokenKey = │ │ │ │ -False, tokenKey = │ │ │ │ -, isPseudo = │ │ │ │ -, shouldBeIndexed = │ │ │ │ -tokenIx = │ │ │ │ -Network.HTTP.Semantics.Token │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Token.Token │ │ │ │ -'Refresher │ │ │ │ -Sentinel │ │ │ │ -Network.HTTP.Semantics.File │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.File.Closer │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.File.Refresher │ │ │ │ -'StreamingBuilder │ │ │ │ -'StreamingCancelled │ │ │ │ -'StreamingFinished │ │ │ │ -'StreamingFlush │ │ │ │ -StreamingChunk │ │ │ │ -'EndOfStream │ │ │ │ -'NotEndOfStream │ │ │ │ -IsEndOfStream │ │ │ │ -'CancelNext │ │ │ │ -Network.HTTP.Semantics.FillBuf │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.StreamingFinished │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.StreamingCancelled │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.StreamingFlush │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.StreamingBuilder │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.NotEndOfStream │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.EndOfStream │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.Next │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.CancelNext │ │ │ │ -Network.HTTP.Semantics.Status │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ -'NextTrailersMaker │ │ │ │ -'Trailers │ │ │ │ -NextTrailersMaker │ │ │ │ -Network.HTTP.Semantics.Trailer │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Trailer.NextTrailersMaker │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Trailer.Trailers │ │ │ │ -'OutBodyFile │ │ │ │ -'OutBodyBuilder │ │ │ │ -'OutBodyStreamingIface │ │ │ │ -'OutBodyStreaming │ │ │ │ -'OutBodyNone │ │ │ │ -'FileSpec │ │ │ │ -FileSpec │ │ │ │ -OutBodyIface │ │ │ │ -Network.HTTP.Semantics.Types │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ -FileSpec │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutObj │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyNone │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyStreaming │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyStreamingIface │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyBuilder │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyFile │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.FileSpec │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.InpObj │ │ │ │ -http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyIface │ │ │ │ -Codec.Binary.UTF8.String │ │ │ │ -utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ -utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ -Data.ByteString.UTF8 │ │ │ │ -errorEmptyList │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Data.ByteString │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -./Data/ByteString/UTF8.hs │ │ │ │ -WAI timeout manager (Reaper) │ │ │ │ -./System/TimeManager.hs │ │ │ │ -'TimeoutThread │ │ │ │ -'Manager │ │ │ │ -'NoManager │ │ │ │ -'Inactive │ │ │ │ -Thread killed by timeout manager │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7 │ │ │ │ -System.TimeManager │ │ │ │ -TimeoutThread │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.TimeoutThread │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Handle │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Manager │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.NoManager │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Active │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Inactive │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Paused │ │ │ │ -./System/ThreadManager.hs │ │ │ │ -'KilledByThreadManager │ │ │ │ -'ThreadManager │ │ │ │ -ThreadManager │ │ │ │ -'ManagedThread │ │ │ │ -ManagedThread │ │ │ │ -KilledByThreadManager │ │ │ │ -System.ThreadManager │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7 │ │ │ │ -KilledByThreadManager │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.ThreadManager.KilledByThreadManager │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.ThreadManager.ThreadManager │ │ │ │ -time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.ThreadManager.ManagedThread │ │ │ │ -./Network/ByteOrder.hs │ │ │ │ -'BufferOverrun │ │ │ │ -'ReadBuffer │ │ │ │ -ReadBuffer │ │ │ │ -Readable │ │ │ │ -'WriteBuffer │ │ │ │ -WriteBuffer │ │ │ │ -network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ -Network.ByteOrder │ │ │ │ -BufferOverrun │ │ │ │ -network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE:Network.ByteOrder.BufferOverrun │ │ │ │ -network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE:Network.ByteOrder.C:Readable │ │ │ │ -network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE:Network.ByteOrder.WriteBuffer │ │ │ │ -'NoPadding │ │ │ │ -Data.ByteString.Builder.HTTP.Chunked │ │ │ │ -bsb-http-chunked-0.0.0.4-Em8kvcxEUH4F1asVVHVjMI │ │ │ │ -bsb-http-chunked-0.0.0.4-Em8kvcxEUH4F1asVVHVjMI:Data.ByteString.Builder.HTTP.Chunked.NoPadding │ │ │ │ -bsb-http-chunked-0.0.0.4-Em8kvcxEUH4F1asVVHVjMI:Data.ByteString.Builder.HTTP.Chunked.PadTo │ │ │ │ Network.Wai.Conduit │ │ │ │ wai-conduit-3.0.0.4-JOZ6lRqFTBeIQ68Ad2vYeS │ │ │ │ Data/StaticHash.hs:71:5-24|(h : _, kvs) │ │ │ │ ./Data/StaticHash.hs │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ @@ -2012,39 +811,14 @@ │ │ │ │ primes-0.2.1.0-3asgPtPCgrzFlkYYmjrUUY │ │ │ │ primes-0.2.1.0-3asgPtPCgrzFlkYYmjrUUY:Data.Numbers.Primes.Empty │ │ │ │ primes-0.2.1.0-3asgPtPCgrzFlkYYmjrUUY:Data.Numbers.Primes.Fork │ │ │ │ unknownSocket │ │ │ │ %x:%x:%x:%x:%x:%x:%x:%x │ │ │ │ Network.SockAddr │ │ │ │ sockaddr-0.0.1-AIKx2Pzx3m0DhXh1Ptqxur │ │ │ │ -http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu │ │ │ │ -Network.HTTP.Date.Converter │ │ │ │ -Network.HTTP.Date.Formatter │ │ │ │ -http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu │ │ │ │ -___MonTueWedThuFriSatSun │ │ │ │ -___JanFebMarAprMayJunJulAugSepOctNovDec │ │ │ │ -'HTTPDate │ │ │ │ -HTTPDate │ │ │ │ -Network.HTTP.Date.Types │ │ │ │ -http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu │ │ │ │ -, hdWkday = │ │ │ │ -, hdSecond = │ │ │ │ -, hdMinute = │ │ │ │ -, hdHour = │ │ │ │ -, hdDay = │ │ │ │ -, hdMonth = │ │ │ │ -HTTPDate {hdYear = │ │ │ │ -http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu:Network.HTTP.Date.Types.HTTPDate │ │ │ │ -parseOnly: impossible error! │ │ │ │ -./Data/Attoparsec/ByteString/Internal.hs │ │ │ │ -Data.Attoparsec.ByteString.Internal │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -Failed reading: satisfyWith │ │ │ │ -Network.HTTP.Date.Parser │ │ │ │ -http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu │ │ │ │ Network.HTTP.Client.Conduit │ │ │ │ http-conduit-2.3.9.1-9zEHGUly0rlCMnnyTfzv7M │ │ │ │ DigestAuthException │ │ │ │ DigestAuthException │ │ │ │ WWW-Authenticate response header does include nonce │ │ │ │ WWW-Authenticate response header does include realm │ │ │ │ WWW-Authenticate response header does not indicate Digest │ │ │ │ @@ -4800,1068 +3574,14 @@ │ │ │ │ ecdsaFromASN1: unknown curve │ │ │ │ ecdsaFromASN1: unexpected curve format │ │ │ │ ecdsaFromASN1: curve is missing │ │ │ │ rsaFromASN1: RSA.PrivateKey: │ │ │ │ rsaFromASN1: unexpected format │ │ │ │ Data.X509.Memory │ │ │ │ crypton-x509-store-1.6.12-5gWhZMn5k7pBZ6KIwhphs5 │ │ │ │ -./Data/X509/EC.hs │ │ │ │ -undefined │ │ │ │ -Data.X509.EC │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -CertificateChain │ │ │ │ -'CertificateChainRaw │ │ │ │ -CertificateChainRaw │ │ │ │ -'CertificateChain │ │ │ │ -CertificateChain │ │ │ │ -Data.X509.CertificateChain │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -CertificateChainRaw │ │ │ │ -toASN1: X509.SignatureAlg.HashAlg: Unknown hash │ │ │ │ -unknown OID for │ │ │ │ -Data/X509/AlgorithmIdentifier.hs:49:20-21|case │ │ │ │ -Data/X509/AlgorithmIdentifier.hs:40:20-21|case │ │ │ │ -fromASN1: X509.SignatureALG: EdDSA requires absent parameter │ │ │ │ -fromASN1: X509.SignatureALG: unknown format │ │ │ │ -./Data/X509/AlgorithmIdentifier.hs │ │ │ │ -'SignatureALG │ │ │ │ -'SignatureALG_IntrinsicHash │ │ │ │ -'SignatureALG_Unknown │ │ │ │ -SignatureALG │ │ │ │ -'PubKeyALG_Unknown │ │ │ │ -'PubKeyALG_DH │ │ │ │ -'PubKeyALG_Ed448 │ │ │ │ -'PubKeyALG_Ed25519 │ │ │ │ -'PubKeyALG_X448 │ │ │ │ -'PubKeyALG_X25519 │ │ │ │ -'PubKeyALG_EC │ │ │ │ -'PubKeyALG_DSA │ │ │ │ -'PubKeyALG_RSAPSS │ │ │ │ -'PubKeyALG_RSA │ │ │ │ -PubKeyALG │ │ │ │ -'HashSHA512 │ │ │ │ -'HashSHA384 │ │ │ │ -'HashSHA256 │ │ │ │ -'HashSHA224 │ │ │ │ -'HashSHA1 │ │ │ │ -'HashMD5 │ │ │ │ -'HashMD2 │ │ │ │ -Data.X509.AlgorithmIdentifier │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -SignatureALG_Unknown │ │ │ │ -SignatureALG_IntrinsicHash │ │ │ │ -SignatureALG │ │ │ │ -PubKeyALG_Unknown │ │ │ │ -PubKeyALG_DH │ │ │ │ -PubKeyALG_Ed448 │ │ │ │ -PubKeyALG_Ed25519 │ │ │ │ -PubKeyALG_X448 │ │ │ │ -PubKeyALG_X25519 │ │ │ │ -PubKeyALG_EC │ │ │ │ -PubKeyALG_DSA │ │ │ │ -PubKeyALG_RSAPSS │ │ │ │ -PubKeyALG_RSA │ │ │ │ -HashSHA512 │ │ │ │ -HashSHA384 │ │ │ │ -HashSHA256 │ │ │ │ -HashSHA224 │ │ │ │ -HashSHA1 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG_IntrinsicHash │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG_Unknown │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_RSA │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_RSAPSS │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_DSA │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_EC │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_X25519 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_X448 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Ed25519 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Ed448 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_DH │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Unknown │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashMD2 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashMD5 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA1 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA224 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA256 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA384 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA512 │ │ │ │ -expecting [OID,String] got [] │ │ │ │ -expecting [OID,String] got │ │ │ │ -'DistinguishedNameInner │ │ │ │ -DistinguishedNameInner │ │ │ │ -'DnEmailAddress │ │ │ │ -'DnOrganizationUnit │ │ │ │ -'DnOrganization │ │ │ │ -'DnCountry │ │ │ │ -'DnCommonName │ │ │ │ -DnElement │ │ │ │ -'DistinguishedName │ │ │ │ -DistinguishedName │ │ │ │ -Data.X509.DistinguishedName │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -DistinguishedNameInner │ │ │ │ -DnEmailAddress │ │ │ │ -DnOrganizationUnit │ │ │ │ -DnOrganization │ │ │ │ -DnCountry │ │ │ │ -DnCommonName │ │ │ │ -DistinguishedName {getDistinguishedElements = │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnCommonName │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnCountry │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnOrganization │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnOrganizationUnit │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnEmailAddress │ │ │ │ -bad validity format │ │ │ │ -missing serial │ │ │ │ -unexpected type for version │ │ │ │ -'Certificate │ │ │ │ -Certificate │ │ │ │ -'CertKeyUsageDecipherOnly │ │ │ │ -'CertKeyUsageEncipherOnly │ │ │ │ -'CertKeyUsageCRLSign │ │ │ │ -'CertKeyUsageKeyCertSign │ │ │ │ -'CertKeyUsageKeyAgreement │ │ │ │ -'CertKeyUsageDataEncipherment │ │ │ │ -'CertKeyUsageKeyEncipherment │ │ │ │ -'CertKeyUsageNonRepudiation │ │ │ │ -'CertKeyUsageDigitalSignature │ │ │ │ -CertKeyUsage │ │ │ │ -Data.X509.Cert │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -, certExtensions = │ │ │ │ -, certPubKey = │ │ │ │ -, certSubjectDN = │ │ │ │ -, certValidity = │ │ │ │ -, certIssuerDN = │ │ │ │ -, certSignatureAlg = │ │ │ │ -, certSerial = │ │ │ │ -Certificate {certVersion = │ │ │ │ -CertKeyUsageDecipherOnly │ │ │ │ -CertKeyUsageEncipherOnly │ │ │ │ -CertKeyUsageCRLSign │ │ │ │ -CertKeyUsageKeyCertSign │ │ │ │ -CertKeyUsageKeyAgreement │ │ │ │ -CertKeyUsageDataEncipherment │ │ │ │ -CertKeyUsageKeyEncipherment │ │ │ │ -CertKeyUsageNonRepudiation │ │ │ │ -CertKeyUsageDigitalSignature │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.Certificate │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDigitalSignature │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageNonRepudiation │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyEncipherment │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDataEncipherment │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyAgreement │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyCertSign │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageCRLSign │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageEncipherOnly │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDecipherOnly │ │ │ │ -fromASN1: X509.Pubkey: EC unknown curve │ │ │ │ -fromASN1: X509.PubKey: unknown EC format: [] │ │ │ │ -fromASN1: X509.PubKey: unknown X25519 format: [] │ │ │ │ -fromASN1: X509.PubKey: unknown X448 format: [] │ │ │ │ -fromASN1: X509.PubKey: unknown Ed25519 format: [] │ │ │ │ -fromASN1: X509.PubKey: unknown Ed448 format: [] │ │ │ │ -fromASN1: unknown public key OID: │ │ │ │ -fromASN1: X509.PubKey: unknown format:[] │ │ │ │ -fromASN1: X509.PubKey: unknown RSA format: │ │ │ │ -fromASN1: X509.PubKey: unknown DSA format │ │ │ │ -fromASN1: X509.PubKey: unknown EC format: │ │ │ │ -fromASN1: X509.PubKey: unknown X25519 format: │ │ │ │ -fromASN1: X509.PubKey: unknown X448 format: │ │ │ │ -fromASN1: X509.PubKey: unknown Ed25519 format: │ │ │ │ -fromASN1: X509.PubKey: unknown Ed448 format: │ │ │ │ - bitarray cannot be parsed: │ │ │ │ - bitarray contains an invalid public key: │ │ │ │ -fromASN1: X509.PubKey │ │ │ │ -fromASN1: X509.PubKey: unknown format: │ │ │ │ -fromASN1: RSA.PublicKey: │ │ │ │ -fromASN1: RSA.PublicKey: unexpected format │ │ │ │ -rsaPubFromASN1: invalid OID │ │ │ │ -rsaPubFromASN1: Invalid version, expecting 0 │ │ │ │ -Data/X509/PublicKey.hs:80:20-21|case │ │ │ │ -Data/X509/PublicKey.hs:66:20-21|case │ │ │ │ -'PubKeyUnknown │ │ │ │ -'PubKeyEd448 │ │ │ │ -'PubKeyEd25519 │ │ │ │ -'PubKeyX448 │ │ │ │ -'PubKeyX25519 │ │ │ │ -'PubKeyEC │ │ │ │ -'PubKeyDSA │ │ │ │ -'PubKeyRSA │ │ │ │ -'PubKeyDH │ │ │ │ -'PubKeyEC_Named │ │ │ │ -'PubKeyEC_Prime │ │ │ │ -PubKeyEC │ │ │ │ -'SerializedPoint │ │ │ │ -SerializedPoint │ │ │ │ -undefined curve OID: │ │ │ │ -encodeInner: unimplemented public key EC_Prime │ │ │ │ -encodeInner: unimplemented public key DH │ │ │ │ -./Data/X509/PublicKey.hs │ │ │ │ -Data.X509.PublicKey │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -pubkeyEC_a │ │ │ │ -pubkeyEC_b │ │ │ │ -pubkeyEC_prime │ │ │ │ -pubkeyEC_generator │ │ │ │ -pubkeyEC_order │ │ │ │ -pubkeyEC_cofactor │ │ │ │ -pubkeyEC_seed │ │ │ │ -pubkeyEC_name │ │ │ │ -PubKeyDH │ │ │ │ -PubKeyUnknown │ │ │ │ -PubKeyEd448 │ │ │ │ -PubKeyEd25519 │ │ │ │ -PubKeyX448 │ │ │ │ -PubKeyX25519 │ │ │ │ -PubKeyEC │ │ │ │ -PubKeyDSA │ │ │ │ -PubKeyRSA │ │ │ │ -, pubkeyEC_pub = │ │ │ │ -PubKeyEC_Named {pubkeyEC_name = │ │ │ │ -, pubkeyEC_seed = │ │ │ │ -, pubkeyEC_cofactor = │ │ │ │ -, pubkeyEC_order = │ │ │ │ -, pubkeyEC_generator = │ │ │ │ -, pubkeyEC_prime = │ │ │ │ -, pubkeyEC_b = │ │ │ │ -, pubkeyEC_a = │ │ │ │ -PubKeyEC_Prime {pubkeyEC_pub = │ │ │ │ -SerializedPoint │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyRSA │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyDSA │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyDH │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEC │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyX25519 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyX448 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEd25519 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEd448 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyUnknown │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEC_Prime │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEC_Named │ │ │ │ -ECDSA.PrivateKey.toASN1: missing named curve │ │ │ │ -./Data/X509/PrivateKey.hs │ │ │ │ -.SecretKey.fromASN1: unexpected inner format │ │ │ │ -newcurveFromASN1: unexpected OID │ │ │ │ -newcurveFromASN1: unexpected version: │ │ │ │ -.SecretKey.fromASN1: │ │ │ │ -newcurveFromASN1: unexpected end format │ │ │ │ -newcurveFromASN1: unexpected format │ │ │ │ -ECDSA.PrivateKey.fromASN1: unknown curve │ │ │ │ -ECDSA.PrivateKey.fromASN1: unexpected EC format │ │ │ │ -ECDSA.PrivateKey.fromASN1: unexpected curve format │ │ │ │ -ECDSA.PrivateKey.fromASN1: curve is missing │ │ │ │ -ECDSA.PrivateKey.fromASN1: │ │ │ │ -rsaFromASN1: │ │ │ │ -rsaFromASN1: unexpected format │ │ │ │ -Data/X509/PrivateKey.hs:72:20-21|case │ │ │ │ -Data/X509/PrivateKey.hs:61:20-21|case │ │ │ │ -PrivKeyEd448 │ │ │ │ -PrivKeyEd25519 │ │ │ │ -PrivKeyX448 │ │ │ │ -PrivKeyX25519 │ │ │ │ -PrivKeyEC │ │ │ │ -PrivKeyDSA │ │ │ │ -PrivKeyRSA │ │ │ │ -, privkeyEC_priv = │ │ │ │ -PrivKeyEC_Named {privkeyEC_name = │ │ │ │ -, privkeyEC_seed = │ │ │ │ -, privkeyEC_cofactor = │ │ │ │ -, privkeyEC_order = │ │ │ │ -, privkeyEC_generator = │ │ │ │ -, privkeyEC_prime = │ │ │ │ -, privkeyEC_b = │ │ │ │ -, privkeyEC_a = │ │ │ │ -PrivKeyEC_Prime {privkeyEC_priv = │ │ │ │ -'PrivKeyEd448 │ │ │ │ -'PrivKeyEd25519 │ │ │ │ -'PrivKeyX448 │ │ │ │ -'PrivKeyX25519 │ │ │ │ -'PrivKeyEC │ │ │ │ -'PrivKeyDSA │ │ │ │ -'PrivKeyRSA │ │ │ │ -'PrivKeyEC_Named │ │ │ │ -'PrivKeyEC_Prime │ │ │ │ -PrivKeyEC │ │ │ │ -Data.X509.PrivateKey │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -privkeyEC_a │ │ │ │ -privkeyEC_b │ │ │ │ -privkeyEC_prime │ │ │ │ -privkeyEC_generator │ │ │ │ -privkeyEC_order │ │ │ │ -privkeyEC_cofactor │ │ │ │ -privkeyEC_seed │ │ │ │ -privkeyEC_name │ │ │ │ -Negative exponent │ │ │ │ -.SecretKey.fromASN1: invalid secret key: │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyRSA │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyDSA │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEC │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyX25519 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyX448 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEd25519 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEd448 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEC_Prime │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEC_Named │ │ │ │ -invalid content in extended key usage │ │ │ │ -unknown key usage purpose │ │ │ │ -'ExtNetscapeComment │ │ │ │ -ExtNetscapeComment │ │ │ │ -'ExtCrlDistributionPoints │ │ │ │ -ExtCrlDistributionPoints │ │ │ │ -'DistributionNameRelative │ │ │ │ -'DistributionPointFullName │ │ │ │ -DistributionPoint │ │ │ │ -'Reason_AACompromise │ │ │ │ -'Reason_PrivilegeWithdrawn │ │ │ │ -'Reason_CertificateHold │ │ │ │ -'Reason_CessationOfOperation │ │ │ │ -'Reason_Superseded │ │ │ │ -'Reason_AffiliationChanged │ │ │ │ -'Reason_CACompromise │ │ │ │ -'Reason_KeyCompromise │ │ │ │ -'Reason_Unused │ │ │ │ -ReasonFlag │ │ │ │ -'ExtAuthorityKeyId │ │ │ │ -ExtAuthorityKeyId │ │ │ │ -'ExtSubjectAltName │ │ │ │ -ExtSubjectAltName │ │ │ │ -'AltNameIP │ │ │ │ -'AltNameDNSSRV │ │ │ │ -'AltNameXMPP │ │ │ │ -'AltNameURI │ │ │ │ -'AltNameDNS │ │ │ │ -'AltNameRFC822 │ │ │ │ -'ExtSubjectKeyId │ │ │ │ -ExtSubjectKeyId │ │ │ │ -'ExtExtendedKeyUsage │ │ │ │ -ExtExtendedKeyUsage │ │ │ │ -'KeyUsagePurpose_Unknown │ │ │ │ -'KeyUsagePurpose_OCSPSigning │ │ │ │ -'KeyUsagePurpose_TimeStamping │ │ │ │ -'KeyUsagePurpose_EmailProtection │ │ │ │ -'KeyUsagePurpose_CodeSigning │ │ │ │ -'KeyUsagePurpose_ClientAuth │ │ │ │ -'KeyUsagePurpose_ServerAuth │ │ │ │ -ExtKeyUsagePurpose │ │ │ │ -'ExtKeyUsage │ │ │ │ -ExtKeyUsage │ │ │ │ -'ExtBasicConstraints │ │ │ │ -ExtBasicConstraints │ │ │ │ -'C:Extension │ │ │ │ -Extension │ │ │ │ -'KeyUsage_decipherOnly │ │ │ │ -'KeyUsage_encipherOnly │ │ │ │ -'KeyUsage_cRLSign │ │ │ │ -'KeyUsage_keyCertSign │ │ │ │ -'KeyUsage_keyAgreement │ │ │ │ -'KeyUsage_dataEncipherment │ │ │ │ -'KeyUsage_keyEncipherment │ │ │ │ -'KeyUsage_nonRepudiation │ │ │ │ -'KeyUsage_digitalSignature │ │ │ │ -ExtKeyUsageFlag │ │ │ │ -toEnum{ExtKeyUsageFlag}: tag ( │ │ │ │ -succ{ExtKeyUsageFlag}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ExtKeyUsageFlag}: tried to take `pred' of first tag in enumeration │ │ │ │ -toEnum{ReasonFlag}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{ReasonFlag}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ReasonFlag}: tried to take `pred' of first tag in enumeration │ │ │ │ -GeneralNames: invalid string for XMPP Addr │ │ │ │ -GeneralNames: expecting string for XMPP Addr got: │ │ │ │ -GeneralNames: invalid string for DNSSrv Addr │ │ │ │ -GeneralNames: expecting string for DNSSRV Addr got: │ │ │ │ -GeneralNames: expecting OID but got │ │ │ │ -GeneralNames: unknown OID │ │ │ │ -GeneralNames: not coping with unknown stream │ │ │ │ -undefined │ │ │ │ -ExtNetscapeComment │ │ │ │ -ExtCrlDistributionPoints │ │ │ │ -DistributionNameRelative │ │ │ │ -DistributionPointFullName │ │ │ │ -Reason_AACompromise │ │ │ │ -Reason_PrivilegeWithdrawn │ │ │ │ -Reason_CertificateHold │ │ │ │ -Reason_CessationOfOperation │ │ │ │ -Reason_Superseded │ │ │ │ -Reason_AffiliationChanged │ │ │ │ -Reason_CACompromise │ │ │ │ -Reason_KeyCompromise │ │ │ │ -Reason_Unused │ │ │ │ -ExtAuthorityKeyId │ │ │ │ -ExtSubjectAltName │ │ │ │ -AltNameIP │ │ │ │ -AltNameDNSSRV │ │ │ │ -AltNameXMPP │ │ │ │ -AltNameURI │ │ │ │ -AltNameDNS │ │ │ │ -AltNameRFC822 │ │ │ │ -ExtSubjectKeyId │ │ │ │ -ExtExtendedKeyUsage │ │ │ │ -KeyUsagePurpose_Unknown │ │ │ │ -KeyUsagePurpose_OCSPSigning │ │ │ │ -KeyUsagePurpose_TimeStamping │ │ │ │ -KeyUsagePurpose_EmailProtection │ │ │ │ -KeyUsagePurpose_CodeSigning │ │ │ │ -KeyUsagePurpose_ClientAuth │ │ │ │ -KeyUsagePurpose_ServerAuth │ │ │ │ -ExtKeyUsage │ │ │ │ -ExtBasicConstraints │ │ │ │ -KeyUsage_decipherOnly │ │ │ │ -KeyUsage_encipherOnly │ │ │ │ -KeyUsage_cRLSign │ │ │ │ -KeyUsage_keyCertSign │ │ │ │ -KeyUsage_keyAgreement │ │ │ │ -KeyUsage_dataEncipherment │ │ │ │ -KeyUsage_keyEncipherment │ │ │ │ -KeyUsage_nonRepudiation │ │ │ │ -KeyUsage_digitalSignature │ │ │ │ -Extension: Netscape Comment do not contain nested ASN1 │ │ │ │ -extEncode ExtCrlDistributionPoints unimplemented │ │ │ │ -extDecode ExtCrlDistributionPoints unimplemented │ │ │ │ -./Data/X509/Ext.hs │ │ │ │ -Data.X509.Ext │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -invalid pathlen │ │ │ │ -unknown sequence │ │ │ │ -Data/X509/Ext.hs:164:20-21|case │ │ │ │ -Data/X509/Ext.hs:268:20-21|case │ │ │ │ -Data/X509/Ext.hs:220:20-21|case │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtNetscapeComment │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtCrlDistributionPoints │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.DistributionPointFullName │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.DistributionNameRelative │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_Unused │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_KeyCompromise │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_CACompromise │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_AffiliationChanged │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_Superseded │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_CessationOfOperation │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_CertificateHold │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_PrivilegeWithdrawn │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_AACompromise │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtAuthorityKeyId │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtSubjectAltName │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameRFC822 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameDNS │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameURI │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameIP │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameXMPP │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameDNSSRV │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtSubjectKeyId │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtExtendedKeyUsage │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_ServerAuth │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_ClientAuth │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_CodeSigning │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_EmailProtection │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_TimeStamping │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_OCSPSigning │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_Unknown │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtKeyUsage │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtBasicConstraints │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.C:Extension │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_digitalSignature │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_nonRepudiation │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_keyEncipherment │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_dataEncipherment │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_keyAgreement │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_keyCertSign │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_cRLSign │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_encipherOnly │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_decipherOnly │ │ │ │ -: cannot decode data: │ │ │ │ -fromASN1: X509.ExtensionRaw: OID= │ │ │ │ -Extensions │ │ │ │ -./Data/X509/ExtensionRaw.hs │ │ │ │ -'Extensions │ │ │ │ -Extensions │ │ │ │ -'ExtensionRaw │ │ │ │ -ExtensionRaw │ │ │ │ -Data.X509.ExtensionRaw │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -fromASN1: X509.ExtensionRaw: unknown format:[] │ │ │ │ -fromASN1: X509.ExtensionRaw: unknown format: │ │ │ │ -True, extRawContent = │ │ │ │ -False, extRawContent = │ │ │ │ -, extRawCritical = │ │ │ │ -extRawOID = │ │ │ │ -ExtensionRaw { │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.ExtensionRaw.ExtensionRaw │ │ │ │ -Data.X509.OID │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -'SignedExact │ │ │ │ -SignedExact │ │ │ │ -Data.X509.Signed │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -signed object error sigalg: │ │ │ │ -signed object error: remaining stream in object: [] │ │ │ │ -signed object error: │ │ │ │ -signed object error: remaining stream in object: │ │ │ │ -Arg: $dEq │ │ │ │ -Type: Eq a │ │ │ │ -In module `Data.X509.Signed' │ │ │ │ -Arg: $dShow │ │ │ │ -Type: Show a │ │ │ │ -In module `Data.X509.Signed' │ │ │ │ -, encodeSignedObject = │ │ │ │ -, exactObjectRaw = │ │ │ │ -SignedExact {getSigned = │ │ │ │ -, signedSignature = │ │ │ │ -, signedAlg = │ │ │ │ -Signed {signedObject = │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Signed.SignedExact │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Signed.Signed │ │ │ │ -./Data/PEM/Parser.hs │ │ │ │ ------BEGIN │ │ │ │ -invalid PEM: no more content in header context │ │ │ │ -invalid PEM: decoding failed: │ │ │ │ -invalid PEM: no end marker found │ │ │ │ -invalid PEM: end name doesn't match start name │ │ │ │ ------END │ │ │ │ -invalid PEM delimiter found │ │ │ │ -Data.PEM.Parser │ │ │ │ -pem-0.2.4-Jg7r78xLP10AZ2pwFfhrFV │ │ │ │ -Data.PEM.Types │ │ │ │ -pem-0.2.4-Jg7r78xLP10AZ2pwFfhrFV │ │ │ │ -, pemContent = │ │ │ │ -, pemHeader = │ │ │ │ -pemName = │ │ │ │ -pem-0.2.4-Jg7r78xLP10AZ2pwFfhrFV:Data.PEM.Types.PEM │ │ │ │ -not an expected container │ │ │ │ -ParseASN1 │ │ │ │ -Data.ASN1.Parse │ │ │ │ -asn1-parse-0.9.5-94luBq2anuS1AFScnQQpTN │ │ │ │ -runParseASN1: remaining state │ │ │ │ -empty Alternative │ │ │ │ -'PolicyFailed │ │ │ │ -'TypePrimitiveInvalid │ │ │ │ -'TypeDecodingFailed │ │ │ │ -'TypeNotImplemented │ │ │ │ -'ParsingHeaderFail │ │ │ │ -'StreamUnexpectedSituation │ │ │ │ -'ParsingPartial │ │ │ │ -'StreamConstructionWrongSize │ │ │ │ -'StreamInfinitePrimitive │ │ │ │ -'StreamUnexpectedEOC │ │ │ │ -Data/ASN1/Error.hs:30:42-43|case │ │ │ │ -PolicyFailed │ │ │ │ -TypePrimitiveInvalid │ │ │ │ -TypeDecodingFailed │ │ │ │ -TypeNotImplemented │ │ │ │ -ParsingPartial │ │ │ │ -ParsingHeaderFail │ │ │ │ -StreamUnexpectedSituation │ │ │ │ -StreamConstructionWrongSize │ │ │ │ -StreamInfinitePrimitive │ │ │ │ -StreamUnexpectedEOC │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -Data.ASN1.Error │ │ │ │ -ASN1Error │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.StreamUnexpectedEOC │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.StreamInfinitePrimitive │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.StreamConstructionWrongSize │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.StreamUnexpectedSituation │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.ParsingHeaderFail │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.ParsingPartial │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.TypeNotImplemented │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.TypeDecodingFailed │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.TypePrimitiveInvalid │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.PolicyFailed │ │ │ │ -indefinite length not allowed │ │ │ │ -long length should be a short length │ │ │ │ -long length is not shortest │ │ │ │ -./Data/ASN1/BinaryEncoding.hs │ │ │ │ -Data.ASN1.BinaryEncoding │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -Negative exponent │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.DER │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.BER │ │ │ │ -Data.ASN1.Stream │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -not a start node │ │ │ │ -encode one cannot do start │ │ │ │ -not a primitive │ │ │ │ -sequence │ │ │ │ -RELATIVE-OID │ │ │ │ -EMBEDDED PDV │ │ │ │ -External │ │ │ │ -Object Descriptor │ │ │ │ -boolean value not canonical │ │ │ │ -boolean: length not within bound │ │ │ │ -enumerated │ │ │ │ -: null encoding │ │ │ │ -: not shortest encoding │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -moduleError │ │ │ │ -real: invalid base detected │ │ │ │ -real: not enough input to decode exponent length │ │ │ │ -real: not enough input for exponent and mantissa │ │ │ │ -bitstring: skip number not within bound │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -Data/ASN1/Prim.hs:296:9-27|x : xs │ │ │ │ -invalid OID format │ │ │ │ -this should not happen │ │ │ │ -TimeGeneralized : contains non ASCII characters │ │ │ │ -TimeUTC : contains non ASCII characters │ │ │ │ -YMMDDHMIS │ │ │ │ -time format invalid for │ │ │ │ -Null: data length not within bound │ │ │ │ -./Data/ASN1/Prim.hs │ │ │ │ -Data.ASN1.Prim │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -YYMMDDHMIS │ │ │ │ -YYYYMMDDHMIS │ │ │ │ -TimeUTC : unknown timezone format: │ │ │ │ -TimeGeneralized : unknown timezone format: │ │ │ │ -TimeUTC : unknown timezone format: │ │ │ │ -TimeGeneralized : unknown timezone format: │ │ │ │ -TimeUTC : cannot convert string │ │ │ │ -TimeGeneralized : cannot convert string │ │ │ │ -'ParseState │ │ │ │ -ParseState │ │ │ │ -'ExpectPrimitive │ │ │ │ -'ExpectHeader │ │ │ │ -ParseExpect │ │ │ │ -Data.ASN1.BinaryEncoding.Parse │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.Parse.ParseState │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.Parse.ExpectHeader │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.Parse.ExpectPrimitive │ │ │ │ -malformed stream: end before construction │ │ │ │ -./Data/ASN1/BinaryEncoding/Writer.hs │ │ │ │ -Data.ASN1.BinaryEncoding.Writer │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -./Data/ASN1/Internal.hs │ │ │ │ -Data.ASN1.Internal │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -Negative exponent │ │ │ │ -putLength: long length is negative │ │ │ │ -putLength: short length is not between 0x0 and 0x80 │ │ │ │ -./Data/ASN1/Serialize.hs │ │ │ │ -Failed reading: non canonical encoding of long tag │ │ │ │ -Data.ASN1.Serialize │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -getWord8: ensure internal error │ │ │ │ -./Data/ASN1/Get.hs │ │ │ │ -too few bytes │ │ │ │ -'Incomplete │ │ │ │ -'Complete │ │ │ │ -'Partial │ │ │ │ -Data.ASN1.Get │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -Failed reading: mzero │ │ │ │ -Data/ASN1/Get.hs:71:21-22|case │ │ │ │ -Partial _ │ │ │ │ -Failed reading: empty │ │ │ │ -Failed reading: │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Complete │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Incomplete │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Fail │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Partial │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Done │ │ │ │ -fromJust │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -moduleError │ │ │ │ -'BitArray │ │ │ │ -BitArray │ │ │ │ -./Data/ASN1/BitArray.hs │ │ │ │ -'BitArrayOutOfBound │ │ │ │ -BitArray │ │ │ │ -BitArrayOutOfBound │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw │ │ │ │ -Data.ASN1.BitArray │ │ │ │ -BitArrayOutOfBound │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.BitArray.BitArray │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.BitArray.BitArrayOutOfBound │ │ │ │ -'C:ASN1Object │ │ │ │ -ASN1Object │ │ │ │ -'ASN1String │ │ │ │ -'OctetString │ │ │ │ -'BitString │ │ │ │ -'Enumerated │ │ │ │ -'Boolean │ │ │ │ -'ASN1Time │ │ │ │ -'TimeGeneralized │ │ │ │ -'TimeUTC │ │ │ │ -ASN1TimeType │ │ │ │ -'Container │ │ │ │ -'Sequence │ │ │ │ -ASN1ConstructionType │ │ │ │ -Data.ASN1.Types │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw │ │ │ │ -ASN1Time │ │ │ │ -OctetString │ │ │ │ -Boolean │ │ │ │ -ASN1String │ │ │ │ -Enumerated │ │ │ │ -BitString │ │ │ │ -Data/ASN1/Types.hs:56:21-22|case │ │ │ │ -TimeGeneralized │ │ │ │ -Container │ │ │ │ -Sequence │ │ │ │ -Data/ASN1/Types.hs:34:42-43|case │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.C:ASN1Object │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Boolean │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.IntVal │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.BitString │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.OctetString │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Null │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.OID │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Real │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Enumerated │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.ASN1String │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.ASN1Time │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Other │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Start │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.End │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.TimeUTC │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.TimeGeneralized │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Sequence │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Set │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Container │ │ │ │ - from string │ │ │ │ -cannot encode ASN1 Character String │ │ │ │ -invalid number of bytes for continuation │ │ │ │ -truncated continuation, expecting 1 byte │ │ │ │ -truncated continuation, expecting 2 bytes │ │ │ │ -truncated continuation, expecting 3 bytes │ │ │ │ -too many byte │ │ │ │ -continuation byte in heading context │ │ │ │ -continuation bytes invalid │ │ │ │ -not a valid value │ │ │ │ -not a valid BMP string │ │ │ │ -decodeBMP: internal error │ │ │ │ -not a valid UTF32 string │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -moduleError │ │ │ │ -./Data/ASN1/Types/String.hs │ │ │ │ -, getCharacterStringRawData = │ │ │ │ -ASN1CharacterString {characterEncoding = │ │ │ │ -'ASN1CharacterString │ │ │ │ -ASN1CharacterString │ │ │ │ -'Character │ │ │ │ -'Visible │ │ │ │ -'VideoTex │ │ │ │ -'Printable │ │ │ │ -'Numeric │ │ │ │ -'Graphic │ │ │ │ -'General │ │ │ │ -ASN1StringEncoding │ │ │ │ -Data.ASN1.Types.String │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw │ │ │ │ -Character │ │ │ │ -VideoTex │ │ │ │ -Printable │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.ASN1CharacterString │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.IA5 │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.UTF8 │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.General │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Graphic │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Numeric │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Printable │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.VideoTex │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Visible │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.T61 │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.UTF32 │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Character │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.BMP │ │ │ │ -'Primitive │ │ │ │ -'ConstructionEnd │ │ │ │ -'ConstructionBegin │ │ │ │ -ASN1Event │ │ │ │ -'ASN1Header │ │ │ │ -ASN1Header │ │ │ │ -'LenLong │ │ │ │ -'LenShort │ │ │ │ -'LenIndefinite │ │ │ │ -ASN1Length │ │ │ │ -'Private │ │ │ │ -'Context │ │ │ │ -'Application │ │ │ │ -'Universal │ │ │ │ -ASN1Class │ │ │ │ -toEnum{ASN1Class}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{ASN1Class}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ASN1Class}: tried to take `pred' of first tag in enumeration │ │ │ │ -./Data/ASN1/Types/Lowlevel.hs │ │ │ │ -Data.ASN1.Types.Lowlevel │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw │ │ │ │ -Primitive │ │ │ │ -ConstructionEnd │ │ │ │ -ConstructionBegin │ │ │ │ -Data/ASN1/Types/Lowlevel.hs:47:31-32|case │ │ │ │ -ASN1Header │ │ │ │ -LenLong │ │ │ │ -LenIndefinite │ │ │ │ -LenShort │ │ │ │ -Data/ASN1/Types/Lowlevel.hs:36:32-33|case │ │ │ │ -Application │ │ │ │ -Universal │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Header │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Primitive │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.ConstructionBegin │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.ConstructionEnd │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.ASN1Header │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.LenShort │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.LenLong │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.LenIndefinite │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Universal │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Application │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Context │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Private │ │ │ │ -'DateTime │ │ │ │ -'TimeOfDay │ │ │ │ -'TimezoneOffset │ │ │ │ -'Saturday │ │ │ │ -'Thursday │ │ │ │ -'Wednesday │ │ │ │ -'Tuesday │ │ │ │ -'December │ │ │ │ -'November │ │ │ │ -'October │ │ │ │ -'September │ │ │ │ -'February │ │ │ │ -'January │ │ │ │ -'ElapsedP │ │ │ │ -'Elapsed │ │ │ │ -'Minutes │ │ │ │ -'C:TimeInterval │ │ │ │ -TimeInterval │ │ │ │ -'Seconds │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'NanoSeconds │ │ │ │ -Time.Types.NanoSeconds │ │ │ │ -Time.Types.Seconds │ │ │ │ -Time.Types.Minutes │ │ │ │ -Time.Types.Hours │ │ │ │ -Time.Types.Elapsed │ │ │ │ -Time.Types.ElapsedP │ │ │ │ -Time.Types.Month │ │ │ │ -toEnum{Month}: tag ( │ │ │ │ -succ{Month}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Month}: tried to take `pred' of first tag in enumeration │ │ │ │ -Time.Types.WeekDay │ │ │ │ -toEnum{WeekDay}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{WeekDay}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{WeekDay}: tried to take `pred' of first tag in enumeration │ │ │ │ -./Time/Types.hs │ │ │ │ -Time.Types.TimezoneOffset │ │ │ │ -timezoneOffsetToMinutes │ │ │ │ -Time.Types.Date │ │ │ │ -Time.Types.TimeOfDay │ │ │ │ -Time.Types.DateTime │ │ │ │ -, dtTime = │ │ │ │ -DateTime {dtDate = │ │ │ │ -, todNSec = │ │ │ │ -, todSec = │ │ │ │ -, todMin = │ │ │ │ -TimeOfDay {todHour = │ │ │ │ -December, dateDay = │ │ │ │ -November, dateDay = │ │ │ │ -October, dateDay = │ │ │ │ -September, dateDay = │ │ │ │ -August, dateDay = │ │ │ │ -July, dateDay = │ │ │ │ -June, dateDay = │ │ │ │ -May, dateDay = │ │ │ │ -April, dateDay = │ │ │ │ -March, dateDay = │ │ │ │ -February, dateDay = │ │ │ │ -January, dateDay = │ │ │ │ -, dateMonth = │ │ │ │ -Date {dateYear = │ │ │ │ -dateMonth │ │ │ │ -dateYear │ │ │ │ -Saturday │ │ │ │ -Thursday │ │ │ │ -Wednesday │ │ │ │ -December │ │ │ │ -November │ │ │ │ -September │ │ │ │ -February │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ -Time.Types │ │ │ │ -NanoSeconds │ │ │ │ -ElapsedP │ │ │ │ -TimezoneOffset │ │ │ │ -TimeOfDay │ │ │ │ -DateTime │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.DateTime │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.TimeOfDay │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Date │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Sunday │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Monday │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Tuesday │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Wednesday │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Thursday │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Friday │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Saturday │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.January │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.February │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.March │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.April │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.May │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.June │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.July │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.August │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.September │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.October │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.November │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.December │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.ElapsedP │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.C:TimeInterval │ │ │ │ -'C:Timeable │ │ │ │ -Timeable │ │ │ │ -Data.Hourglass.Time │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Time.C:Time │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Time.C:Timeable │ │ │ │ -'ISO8601_DateAndTime │ │ │ │ -'ISO8601_Date │ │ │ │ -'C:TimeFormat │ │ │ │ -TimeFormat │ │ │ │ -'TimeFormatString │ │ │ │ -TimeFormatString │ │ │ │ -'Format_Fct │ │ │ │ -'Format_Text │ │ │ │ -'Format_Precision │ │ │ │ -'Format_Spaces │ │ │ │ -'Format_Tz_Offset │ │ │ │ -'Format_TzHM │ │ │ │ -'Format_TzHM_Colon │ │ │ │ -'Format_TzHM_Colon_Z │ │ │ │ -'Format_TimezoneName │ │ │ │ -'Format_NanoSecond │ │ │ │ -'Format_MicroSecond │ │ │ │ -'Format_MilliSecond │ │ │ │ -'Format_UnixSecond │ │ │ │ -'Format_Second │ │ │ │ -'Format_Minute │ │ │ │ -'Format_Hour │ │ │ │ -'Format_Day2 │ │ │ │ -'Format_Day │ │ │ │ -'Format_DayYear │ │ │ │ -'Format_MonthName_Short │ │ │ │ -'Format_Month2 │ │ │ │ -'Format_Month │ │ │ │ -'Format_Year │ │ │ │ -'Format_Year4 │ │ │ │ -'Format_Year2 │ │ │ │ -TimeFormatElem │ │ │ │ -'TimeFormatFct │ │ │ │ -TimeFormatFct │ │ │ │ -invalid precision format │ │ │ │ -implemented printing format: │ │ │ │ -unknown month: │ │ │ │ -unexpected char, got: │ │ │ │ -unimplemened parsing format: │ │ │ │ -./Data/Hourglass/Format.hs │ │ │ │ -Data.Hourglass.Format │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ -not digits chars: │ │ │ │ -invalid timezone format │ │ │ │ -no digits chars: │ │ │ │ -not a digit chars in │ │ │ │ -not enough chars: expecting │ │ │ │ -TimeFormatString │ │ │ │ -Format_Text │ │ │ │ -Format_Fct │ │ │ │ -Format_Spaces │ │ │ │ -Format_Tz_Offset │ │ │ │ -Format_TzHM │ │ │ │ -Format_TzHM_Colon │ │ │ │ -Format_TzHM_Colon_Z │ │ │ │ -Format_TimezoneName │ │ │ │ -Format_Precision │ │ │ │ -Format_NanoSecond │ │ │ │ -Format_MicroSecond │ │ │ │ -Format_MilliSecond │ │ │ │ -Format_UnixSecond │ │ │ │ -Format_Second │ │ │ │ -Format_Minute │ │ │ │ -Format_Hour │ │ │ │ -Format_Day2 │ │ │ │ -Format_Day │ │ │ │ -Format_DayYear │ │ │ │ -Format_MonthName_Short │ │ │ │ -Format_Month2 │ │ │ │ -Format_Month │ │ │ │ -Format_Year │ │ │ │ -Format_Year4 │ │ │ │ -Format_Year2 │ │ │ │ -ISO8601_DateAndTime │ │ │ │ -ISO8601_Date │ │ │ │ -Data/Hourglass/Format.hs:71:20-21|case │ │ │ │ -Negative exponent │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.ISO8601_DateAndTime │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.ISO8601_Date │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Year2 │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Year4 │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Year │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Month │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Month2 │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_MonthName_Short │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_DayYear │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Day │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Day2 │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Hour │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Minute │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Second │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_UnixSecond │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_MilliSecond │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_MicroSecond │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_NanoSecond │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Precision │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_TimezoneName │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_TzHM_Colon_Z │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_TzHM_Colon │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_TzHM │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Tz_Offset │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Spaces │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Text │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Fct │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.TimeFormatFct │ │ │ │ -'LocalTime │ │ │ │ -LocalTime │ │ │ │ -Data.Hourglass.Local │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Local.LocalTime │ │ │ │ -./Data/Hourglass/Calendar.hs │ │ │ │ -Data.Hourglass.Calendar │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ -Data.Hourglass.Utils │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ -Data.Hourglass.Internal.Unix │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ cannot connect with no socks method of authentication │ │ │ │ src/Network/Socks5.hs │ │ │ │ Network.Socks5 │ │ │ │ crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ │ │ │ │ SocksAddress │ │ │ │ SocksAddrIPV6( │ │ │ │ SocksAddrDomainName( │ │ │ │ @@ -6055,1019 +3775,2065 @@ │ │ │ │ cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Fail │ │ │ │ cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Partial │ │ │ │ cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Done │ │ │ │ demandInput │ │ │ │ too few bytes │ │ │ │ Data.Serialize.IEEE754 │ │ │ │ cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ -./Crypto/Cipher/AES.hs │ │ │ │ -Crypto.Cipher.AES │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -undefined │ │ │ │ -XChaCha: key length should be 256 bits │ │ │ │ -XChaCha: nonce length should be 192 bits │ │ │ │ -XChaCha: rounds should be 8, 12 or 20 │ │ │ │ -ChaCha: key length should be 128 or 256 bits │ │ │ │ -ChaCha: nonce length should be 64 or 96 bits │ │ │ │ -ChaCha: rounds should be 8, 12 or 20 │ │ │ │ -ChaCha Random: seed length should be 40 bytes │ │ │ │ -./Crypto/Cipher/ChaCha.hs │ │ │ │ -'StateSimple │ │ │ │ -StateSimple │ │ │ │ -Crypto.Cipher.ChaCha │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -finalize: internal error │ │ │ │ -./Crypto/Cipher/ChaChaPoly1305.hs │ │ │ │ -'Nonce24 │ │ │ │ -'Nonce12 │ │ │ │ -Crypto.Cipher.ChaChaPoly1305 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.ChaChaPoly1305.Nonce8 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.ChaChaPoly1305.Nonce12 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.ChaChaPoly1305.State │ │ │ │ -Crypto.Cipher.Utils │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'Curve_Edwards25519 │ │ │ │ -'Curve_X448 │ │ │ │ -'Curve_X25519 │ │ │ │ -'Curve_P521R1 │ │ │ │ -'Curve_P384R1 │ │ │ │ +'C:Strict │ │ │ │ +Data.Strict.Classes │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Classes.C:Strict │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'Curve_P256R1 │ │ │ │ -EllipticCurveBasepointArith │ │ │ │ -EllipticCurveArith │ │ │ │ -EllipticCurveDH │ │ │ │ -EllipticCurve │ │ │ │ -'SharedSecret │ │ │ │ -SharedSecret │ │ │ │ -Crypto.ECC.Curve_P256R1 │ │ │ │ -Crypto.ECC.Curve_P384R1 │ │ │ │ -Crypto.ECC.Curve_P521R1 │ │ │ │ -Crypto.ECC.Curve_X25519 │ │ │ │ -Crypto.ECC.Curve_X448 │ │ │ │ -Crypto.ECC.Curve_Edwards25519 │ │ │ │ +Data.Strict.Either.Either │ │ │ │ +Data.Strict.Either.fromRight: Left │ │ │ │ +Data.Strict.Either.fromLeft: Right │ │ │ │ +src/Data/Strict/Either.hs │ │ │ │ +Data.Strict.Either │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ stimes: positive multiplier expected │ │ │ │ -encodeECPoint: cannot serialize point at infinity │ │ │ │ -./Crypto/ECC.hs │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.ECC │ │ │ │ -Curve_P256R1 │ │ │ │ -Curve_P384R1 │ │ │ │ -Curve_P521R1 │ │ │ │ -Curve_X25519 │ │ │ │ -Curve_X448 │ │ │ │ -Curve_Edwards25519 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_Edwards25519 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_X448 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_X25519 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_P521R1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_P384R1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_P256R1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.C:EllipticCurveBasepointArith │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.C:EllipticCurveArith │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.C:EllipticCurveDH │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.C:EllipticCurve │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.KeyPair │ │ │ │ -Crypto.ECC.Edwards25519 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Poly1305: key length expected 32 bytes │ │ │ │ -./Crypto/MAC/Poly1305.hs │ │ │ │ -Crypto.MAC.Poly1305 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'Context │ │ │ │ -./Crypto/MAC/HMAC.hs │ │ │ │ -Crypto.MAC.HMAC │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -undefined │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.MAC.HMAC.Context │ │ │ │ -cannot compute negative square root │ │ │ │ -./Crypto/Number/Basic.hs │ │ │ │ -Crypto.Number.Basic │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Negative exponent │ │ │ │ -'SetTwoHighest │ │ │ │ -'SetHighest │ │ │ │ -GenTopPolicy │ │ │ │ -) (over) doesn't seems to work properly │ │ │ │ -) (normal) doesn't seems to work properly │ │ │ │ -internal: generateMax( │ │ │ │ -./Crypto/Number/Generate.hs │ │ │ │ -Crypto.Number.Generate │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -SetTwoHighest │ │ │ │ -SetHighest │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.Generate.SetHighest │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.Generate.SetTwoHighest │ │ │ │ -./Crypto/Number/ModArithmetic.hs │ │ │ │ -'ModulusAssertionError │ │ │ │ -'CoprimesAssertionError │ │ │ │ -Crypto.Number.ModArithmetic │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -ModulusAssertionError │ │ │ │ -CoprimesAssertionError │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.ModArithmetic.ModulusAssertionError │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.ModArithmetic.CoprimesAssertionError │ │ │ │ -i2ospOf_: integer is larger than expected │ │ │ │ -./Crypto/Number/Serialize.hs │ │ │ │ -Crypto.Number.Serialize │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -i2ospOf_: integer is larger than expected │ │ │ │ -./Crypto/Number/Serialize/LE.hs │ │ │ │ -Crypto.Number.Serialize.LE │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Number.Serialize.Internal │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Number.Serialize.Internal.LE │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'PRK_NoExpand │ │ │ │ -Crypto.KDF.HKDF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto/KDF/HKDF.hs:33:15-16|case │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.KDF.HKDF.PRK │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.KDF.HKDF.PRK_NoExpand │ │ │ │ -./Crypto/Hash.hs │ │ │ │ -Crypto.Hash │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -undefined │ │ │ │ -'MutableContext │ │ │ │ -MutableContext │ │ │ │ -./Crypto/Hash/IO.hs │ │ │ │ -Crypto.Hash.IO │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -undefined │ │ │ │ -'DhSecret │ │ │ │ -DhSecret │ │ │ │ -'PublicKey │ │ │ │ -PublicKey │ │ │ │ -'SecretKey │ │ │ │ -SecretKey │ │ │ │ -Crypto.PubKey.Curve25519 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -DhSecret │ │ │ │ -PublicKey │ │ │ │ -SecretKey │ │ │ │ -'DhSecret │ │ │ │ -DhSecret │ │ │ │ -'PublicKey │ │ │ │ -PublicKey │ │ │ │ -'SecretKey │ │ │ │ -SecretKey │ │ │ │ -Crypto.PubKey.Curve448 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -DhSecret │ │ │ │ -PublicKey │ │ │ │ -SecretKey │ │ │ │ -Crypto.PubKey.MaskGenFunction │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'SharedKey │ │ │ │ -SharedKey │ │ │ │ -'PrivateNumber │ │ │ │ -'PublicNumber │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +src/Data/Strict/Either.hs:55:13-14|case │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Either.Left │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Either.Right │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -Crypto.PubKey.DH.Params │ │ │ │ -SharedKey │ │ │ │ -PrivateNumber │ │ │ │ -PrivateNumber │ │ │ │ -PublicNumber │ │ │ │ -PublicNumber │ │ │ │ -, params_bits = │ │ │ │ -, params_g = │ │ │ │ -Params {params_p = │ │ │ │ -params_bits │ │ │ │ -params_g │ │ │ │ -params_p │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.PubKey.DH │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DH.Params │ │ │ │ -'KeyPair │ │ │ │ -'PrivateKey │ │ │ │ -'PublicKey │ │ │ │ -'Signature │ │ │ │ +'Nothing │ │ │ │ +Data.Strict.Maybe.Maybe │ │ │ │ +Data.Strict.Maybe.fromJust: Nothing │ │ │ │ +src/Data/Strict/Maybe.hs │ │ │ │ +Data.Strict.Maybe │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +src/Data/Strict/Maybe.hs:59:13-14|case │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Maybe.Nothing │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Maybe.Just │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ -Crypto.PubKey.DSA.Params │ │ │ │ -Crypto.PubKey.DSA.Signature │ │ │ │ -Crypto.PubKey.DSA.PublicKey │ │ │ │ -Crypto.PubKey.DSA.PrivateKey │ │ │ │ -Crypto.PubKey.DSA.KeyPair │ │ │ │ -./Crypto/PubKey/DSA.hs │ │ │ │ fromJust │ │ │ │ -KeyPair │ │ │ │ -, private_x = │ │ │ │ -PrivateKey {private_params = │ │ │ │ -private_x │ │ │ │ -private_params │ │ │ │ -, public_y = │ │ │ │ -PublicKey {public_params = │ │ │ │ -public_y │ │ │ │ -public_params │ │ │ │ -, sign_s = │ │ │ │ -Signature {sign_r = │ │ │ │ -, params_q = │ │ │ │ -, params_g = │ │ │ │ -Params {params_p = │ │ │ │ -params_q │ │ │ │ -params_g │ │ │ │ -params_p │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.PubKey.DSA │ │ │ │ -Signature │ │ │ │ -PublicKey │ │ │ │ -PrivateKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.KeyPair │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.PrivateKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.PublicKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.Signature │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.Params │ │ │ │ -mulF2m: negative number represent no binary polynomial │ │ │ │ -modF2m: negative number represent no binary polynomial │ │ │ │ -modF2m: cannot divide by zero polynomial │ │ │ │ -Crypto.PubKey.ECC.Prim │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'KeyPair │ │ │ │ -'PublicKey │ │ │ │ -'PrivateKey │ │ │ │ -'ExtendedSignature │ │ │ │ +Data.Strict.These │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ +Data.Strict.These.These │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Data/Strict/These.hs:66:13-14|case │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.This │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.That │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.These │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'Signature │ │ │ │ -Crypto.PubKey.ECC.ECDSA.Signature │ │ │ │ -Crypto.PubKey.ECC.ECDSA.ExtendedSignature │ │ │ │ -Crypto.PubKey.ECC.ECDSA.PrivateKey │ │ │ │ -Crypto.PubKey.ECC.ECDSA.PublicKey │ │ │ │ -Crypto.PubKey.ECC.ECDSA.KeyPair │ │ │ │ -KeyPair │ │ │ │ -, public_q = │ │ │ │ -PublicKey {public_curve = │ │ │ │ -public_q │ │ │ │ -public_curve │ │ │ │ -, private_d = │ │ │ │ -PrivateKey {private_curve = │ │ │ │ -private_d │ │ │ │ -private_curve │ │ │ │ -True, signature = │ │ │ │ -False, signature = │ │ │ │ -, parity = │ │ │ │ -index = │ │ │ │ -ExtendedSignature { │ │ │ │ -signature │ │ │ │ -, sign_s = │ │ │ │ -Signature {sign_r = │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.PubKey.ECC.ECDSA │ │ │ │ -Signature │ │ │ │ -ExtendedSignature │ │ │ │ -PrivateKey │ │ │ │ -PublicKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.KeyPair │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.PublicKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.PrivateKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.ExtendedSignature │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.Signature │ │ │ │ -pointFromIntegers: filling failed │ │ │ │ -pointBase: assumption failed │ │ │ │ -cannot create point from zero │ │ │ │ -scalarGenerate: assumption failed │ │ │ │ -./Crypto/PubKey/ECC/P256.hs │ │ │ │ -P256Scalar │ │ │ │ -Crypto.PubKey.ECC.P256 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -pred{CurveName}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{CurveName}: tried to take `succ' of last tag in enumeration │ │ │ │ -'SEC_t571r1 │ │ │ │ -'SEC_t571k1 │ │ │ │ -'SEC_t409r1 │ │ │ │ -'SEC_t409k1 │ │ │ │ -'SEC_t283r1 │ │ │ │ -'SEC_t283k1 │ │ │ │ -'SEC_t239k1 │ │ │ │ -'SEC_t233r1 │ │ │ │ -'SEC_t233k1 │ │ │ │ -'SEC_t193r2 │ │ │ │ -'SEC_t193r1 │ │ │ │ -'SEC_t163r2 │ │ │ │ -'SEC_t163r1 │ │ │ │ -'SEC_t163k1 │ │ │ │ -'SEC_t131r2 │ │ │ │ -'SEC_t131r1 │ │ │ │ -'SEC_t113r2 │ │ │ │ -'SEC_t113r1 │ │ │ │ -'SEC_p521r1 │ │ │ │ -'SEC_p384r1 │ │ │ │ -'SEC_p256r1 │ │ │ │ -'SEC_p256k1 │ │ │ │ -'SEC_p224r1 │ │ │ │ -'SEC_p224k1 │ │ │ │ -'SEC_p192r1 │ │ │ │ -'SEC_p192k1 │ │ │ │ -'SEC_p160r2 │ │ │ │ -'SEC_p160r1 │ │ │ │ -'SEC_p160k1 │ │ │ │ -'SEC_p128r2 │ │ │ │ -'SEC_p128r1 │ │ │ │ -'SEC_p112r2 │ │ │ │ -'SEC_p112r1 │ │ │ │ -'CurveFP │ │ │ │ -'CurveF2m │ │ │ │ -'CurveBinary │ │ │ │ -'CurvePrime │ │ │ │ -'CurveCommon │ │ │ │ +Data.Strict.Tuple │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ +Data.Strict.Tuple.Pair │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Tuple.:!: │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -Crypto.PubKey.ECC.Types.Point │ │ │ │ -Crypto.PubKey.ECC.Types.CurveCommon │ │ │ │ -Crypto.PubKey.ECC.Types.CurvePrime │ │ │ │ -Crypto.PubKey.ECC.Types.CurveBinary │ │ │ │ -Crypto.PubKey.ECC.Types.Curve │ │ │ │ -Crypto.PubKey.ECC.Types.CurveName │ │ │ │ -toEnum{CurveName}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -./Crypto/PubKey/ECC/Types.hs │ │ │ │ -SEC_t571r1 │ │ │ │ -SEC_t571k1 │ │ │ │ -SEC_t409r1 │ │ │ │ -SEC_t409k1 │ │ │ │ -SEC_t283r1 │ │ │ │ -SEC_t283k1 │ │ │ │ -SEC_t239k1 │ │ │ │ -SEC_t233r1 │ │ │ │ -SEC_t233k1 │ │ │ │ -SEC_t193r2 │ │ │ │ -SEC_t193r1 │ │ │ │ -SEC_t163r2 │ │ │ │ -SEC_t163r1 │ │ │ │ -SEC_t163k1 │ │ │ │ -SEC_t131r2 │ │ │ │ -SEC_t131r1 │ │ │ │ -SEC_t113r2 │ │ │ │ -SEC_t113r1 │ │ │ │ -SEC_p521r1 │ │ │ │ -SEC_p384r1 │ │ │ │ -SEC_p256r1 │ │ │ │ -SEC_p256k1 │ │ │ │ -SEC_p224r1 │ │ │ │ -SEC_p224k1 │ │ │ │ -SEC_p192r1 │ │ │ │ -SEC_p192k1 │ │ │ │ -SEC_p160r2 │ │ │ │ -SEC_p160r1 │ │ │ │ -SEC_p160k1 │ │ │ │ -SEC_p128r2 │ │ │ │ -SEC_p128r1 │ │ │ │ -SEC_p112r2 │ │ │ │ -SEC_p112r1 │ │ │ │ -CurveFP │ │ │ │ -CurveF2m │ │ │ │ -CurveF2m │ │ │ │ -Crypto/PubKey/ECC/Types.hs:40:27-28|case │ │ │ │ -CurveBinary │ │ │ │ -CurvePrime │ │ │ │ -, ecc_h = │ │ │ │ -, ecc_n = │ │ │ │ -, ecc_g = │ │ │ │ -, ecc_b = │ │ │ │ -CurveCommon {ecc_a = │ │ │ │ -Crypto/PubKey/ECC/Types.hs:53:27-28|case │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.PubKey.ECC.Types │ │ │ │ -CurveCommon │ │ │ │ -CurvePrime │ │ │ │ -CurveBinary │ │ │ │ -CurveName │ │ │ │ -vr8^T:l)U │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p112r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p112r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p128r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p128r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p160k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p160r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p160r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p192k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p192r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p224k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p224r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p256k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p256r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p384r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p521r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t113r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t113r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t131r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t131r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t163k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t163r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t163r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t193r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t193r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t233k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t233r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t239k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t283k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t283r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t409k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t409r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t571k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t571r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurveF2m │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurveFP │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurveBinary │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurvePrime │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurveCommon │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.Point │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.PointO │ │ │ │ -EllipticCurveECDSA │ │ │ │ -Signature │ │ │ │ -Crypto.PubKey.ECDSA │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -, sign_s = │ │ │ │ -Signature {sign_r = │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECDSA.C:EllipticCurveECDSA │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECDSA.Signature │ │ │ │ -Crypto.PubKey.ECIES │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'Signature │ │ │ │ -Signature │ │ │ │ -'PublicKey │ │ │ │ -PublicKey │ │ │ │ -'SecretKey │ │ │ │ -SecretKey │ │ │ │ -Crypto.PubKey.Ed25519 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Signature │ │ │ │ -PublicKey │ │ │ │ -SecretKey │ │ │ │ -'Signature │ │ │ │ -Signature │ │ │ │ -'PublicKey │ │ │ │ -PublicKey │ │ │ │ -'SecretKey │ │ │ │ -SecretKey │ │ │ │ -Crypto.PubKey.Ed448 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Signature │ │ │ │ -PublicKey │ │ │ │ -SecretKey │ │ │ │ -HashAlgorithmASN1 │ │ │ │ -Crypto.PubKey.RSA.PKCS15 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.PKCS15.C:HashAlgorithmASN1 │ │ │ │ -Crypto.PubKey.RSA.Prim │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -./Crypto/PubKey/RSA/PSS.hs │ │ │ │ +Data.These │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ +Data.These.These │ │ │ │ +Invalid These index │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Data/These.hs:76:13-14|case │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.This │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.That │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.These │ │ │ │ +Data.Bifunctor.Assoc │ │ │ │ +assoc-1.1.1-30BCdn01wuCLUYQedFJHQR │ │ │ │ +assoc-1.1.1-30BCdn01wuCLUYQedFJHQR:Data.Bifunctor.Assoc.C:Assoc │ │ │ │ +AttoparsecInput │ │ │ │ +'PositionRange │ │ │ │ +PositionRange │ │ │ │ +./Data/Conduit/Attoparsec.hs │ │ │ │ +'ParseError │ │ │ │ +'DivergentParser │ │ │ │ +'Position │ │ │ │ +Position │ │ │ │ +errorContexts │ │ │ │ +errorMessage │ │ │ │ +errorPosition │ │ │ │ +ParseError │ │ │ │ +Data.Conduit.Attoparsec │ │ │ │ +conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY │ │ │ │ +, errorPosition = │ │ │ │ +, errorMessage = │ │ │ │ +ParseError {errorContexts = │ │ │ │ +DivergentParser │ │ │ │ +conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Attoparsec.C:AttoparsecInput │ │ │ │ +conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Attoparsec.PositionRange │ │ │ │ +conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Attoparsec.ParseError │ │ │ │ +conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Attoparsec.DivergentParser │ │ │ │ +conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Attoparsec.Position │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkSlice │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +checkError │ │ │ │ +src/Data/Conduit/Combinators.hs │ │ │ │ +Data.Conduit.Combinators │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +Arg: $dMonad │ │ │ │ +Type: Monad m │ │ │ │ +In module `Data.Conduit.Combinators' │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Combinators.S │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Combinators.Buffer │ │ │ │ +chunksOf size must be positive (given │ │ │ │ +src/Data/Conduit/List.hs │ │ │ │ +Data.Conduit.List │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +'NeedInput │ │ │ │ +'HaveOutput │ │ │ │ +'Leftover │ │ │ │ +src/Data/Conduit/Internal/Pipe.hs:(413,5)-(418,38)|function go │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Data/Conduit/Internal/Pipe.hs │ │ │ │ +Data.Conduit.Internal.Pipe │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.HaveOutput │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.NeedInput │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.Done │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.PipeM │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.Leftover │ │ │ │ +'ZipConduit │ │ │ │ +ZipConduit │ │ │ │ +'ZipSink │ │ │ │ +'ZipSource │ │ │ │ +ZipSource │ │ │ │ +'SealedConduitT │ │ │ │ +SealedConduitT │ │ │ │ +ConduitT │ │ │ │ +src/Data/Conduit/Internal/Conduit.hs:(507,5)-(522,34)|function go │ │ │ │ +src/Data/Conduit/Internal/Conduit.hs │ │ │ │ +Data.Conduit.Internal.Conduit │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Data/Conduit/Internal/Conduit.hs:1094:21-22|case │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Conduit.Chunk │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Conduit.Flush │ │ │ │ +'ReadHandle │ │ │ │ +ReadHandle │ │ │ │ +Data.Streaming.FileRead │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +'FTOther │ │ │ │ +'FTDirectorySym │ │ │ │ +'FTDirectory │ │ │ │ +'FTFileSym │ │ │ │ +FileType │ │ │ │ +Data.Streaming.Filesystem │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ +FTDirectorySym │ │ │ │ +FTDirectory │ │ │ │ +FTFileSym │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTFile │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTFileSym │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTDirectory │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTDirectorySym │ │ │ │ +conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTOther │ │ │ │ +./Control/Monad/Trans/Resource.hs │ │ │ │ +Control.Monad.Trans.Resource │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt │ │ │ │ +stateCleanupChecked │ │ │ │ +stateCleanup │ │ │ │ +stateAlloc │ │ │ │ +register' │ │ │ │ +'ResourceCleanupException │ │ │ │ +'InvalidAccess │ │ │ │ +MonadResource │ │ │ │ +'ResourceT │ │ │ │ +ResourceT │ │ │ │ +'ReleaseKey │ │ │ │ +ReleaseKey │ │ │ │ +'ReleaseMap │ │ │ │ +'ReleaseMapClosed │ │ │ │ +ReleaseMap │ │ │ │ +generalBracket │ │ │ │ +uninterruptibleMask │ │ │ │ +./Control/Monad/Trans/Resource/Internal.hs │ │ │ │ +, rceOtherCleanupExceptions = │ │ │ │ +, rceFirstCleanupException = │ │ │ │ +ResourceCleanupException {rceOriginalException = │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt │ │ │ │ +Control.Monad.Trans.Resource.Internal │ │ │ │ +InvalidAccess │ │ │ │ +ResourceCleanupException │ │ │ │ +: The mutable state is being accessed after cleanup. Please contact the maintainers. │ │ │ │ +Control.Monad.Trans.Resource. │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ResourceCleanupException │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.InvalidAccess │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.C:MonadResource │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ReleaseKey │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ReleaseMap │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ReleaseMapClosed │ │ │ │ +'Allocated │ │ │ │ +Allocated │ │ │ │ +'ReleaseExceptionWith │ │ │ │ +'ReleaseNormal │ │ │ │ +'ReleaseEarly │ │ │ │ +ReleaseType │ │ │ │ +ReleaseExceptionWith │ │ │ │ +ReleaseNormal │ │ │ │ +ReleaseEarly │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt │ │ │ │ +Data.Acquire.Internal │ │ │ │ +./Data/Acquire/Internal.hs │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.Allocated │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.ReleaseEarly │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.ReleaseNormal │ │ │ │ +resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.ReleaseExceptionWith │ │ │ │ +MonadUnliftIO │ │ │ │ +UnliftIO │ │ │ │ +Control.Monad.IO.Unlift │ │ │ │ +unliftio-core-0.2.1.0-4w0XdrbbaozL3byKowXR47 │ │ │ │ +unliftio-core-0.2.1.0-4w0XdrbbaozL3byKowXR47:Control.Monad.IO.Unlift.C:MonadUnliftIO │ │ │ │ +'WrappedMono │ │ │ │ +WrappedMono │ │ │ │ +'WrappedPoly │ │ │ │ +WrappedPoly │ │ │ │ +'C:GrowingAppend │ │ │ │ +GrowingAppend │ │ │ │ +MonoComonad │ │ │ │ +MonoPointed │ │ │ │ +MonoTraversable │ │ │ │ +MonoFoldable │ │ │ │ +MonoFunctor │ │ │ │ +foldr1: empty structure │ │ │ │ +src/Data/MonoTraversable.hs:1356:19-28|_ :< xxs │ │ │ │ +src/Data/MonoTraversable.hs:1366:19-28|xxs :> _ │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +Arg: $fMonoFoldableEither │ │ │ │ +Type: forall {a} {b}. │ │ │ │ + Element (Either a b) │ │ │ │ + -> Element (Either a b) -> Element (Either a b) │ │ │ │ +In module `Data.MonoTraversable' │ │ │ │ +Data.MonoTraversable.headEx: empty │ │ │ │ +src/Data/MonoTraversable.hs:1364:15-22|_ :> x │ │ │ │ +src/Data/MonoTraversable.hs:1354:15-22|x :< _ │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +ofoldr1Ex on Either │ │ │ │ +ofoldl1Ex' on Either │ │ │ │ +Storable.basicUnsafeNew: negative length: │ │ │ │ +Storable.basicUnsafeNew: length too large: │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ +GHC.Internal.Foreign.Marshal.Array │ │ │ │ +ghc-internal │ │ │ │ +src/Data/Vector/Storable/Mutable.hs │ │ │ │ +Data.Vector.Storable.Mutable │ │ │ │ +undefined │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ +Data.ByteString.Lazy │ │ │ │ +Data.Text.Lazy │ │ │ │ +libraries/text/src/Data/Text/Lazy.hs │ │ │ │ libraries/bytestring/Data/ByteString.hs │ │ │ │ Data.ByteString │ │ │ │ bytestring-0.12.2.0-inplace │ │ │ │ errorEmptyList │ │ │ │ -'PSSParams │ │ │ │ -PSSParams │ │ │ │ -Crypto.PubKey.RSA.PSS │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.PSS.PSSParams │ │ │ │ -'KeyPair │ │ │ │ -'PrivateKey │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ +emptyError │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +head_empty │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.MonoTraversable.ofoldMap1Ex │ │ │ │ +src/Data/MonoTraversable.hs │ │ │ │ +Data.MonoTraversable │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.WrappedMono │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoComonad │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoTraversable │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoFoldable │ │ │ │ +src/Data/Sequences.hs:(1027,7)-(1028,32)|function its │ │ │ │ +fromList │ │ │ │ +Data.Vector.Strict │ │ │ │ +src/Data/Vector/Strict.hs │ │ │ │ +src/Data/Vector/Unboxed.hs │ │ │ │ +Data.Vector.Unboxed │ │ │ │ +Arg: step1 │ │ │ │ +Type: Int -> Id (Step Int a) │ │ │ │ +In module `Data.Sequences' │ │ │ │ +src/Data/Vector/Storable.hs │ │ │ │ +Data.Vector.Storable │ │ │ │ +Data.Vector │ │ │ │ +src/Data/Vector.hs │ │ │ │ fromJust │ │ │ │ -'PublicKey │ │ │ │ -'InvalidParameters │ │ │ │ -'SignatureTooLong │ │ │ │ -'MessageNotRecognized │ │ │ │ -'MessageTooLong │ │ │ │ -'MessageSizeIncorrect │ │ │ │ -'Blinder │ │ │ │ -Crypto.PubKey.RSA.Types.PublicKey │ │ │ │ -Crypto.PubKey.RSA.Types.PrivateKey │ │ │ │ -Crypto.PubKey.RSA.Types.KeyPair │ │ │ │ -KeyPair │ │ │ │ -, private_qinv = │ │ │ │ -, private_dQ = │ │ │ │ -, private_dP = │ │ │ │ -, private_q = │ │ │ │ -, private_p = │ │ │ │ -, private_d = │ │ │ │ -PrivateKey {private_pub = │ │ │ │ -private_qinv │ │ │ │ -private_dQ │ │ │ │ -private_dP │ │ │ │ -private_q │ │ │ │ -private_p │ │ │ │ -private_d │ │ │ │ -private_pub │ │ │ │ -, public_e = │ │ │ │ -, public_n = │ │ │ │ -PublicKey {public_size = │ │ │ │ -public_e │ │ │ │ -public_n │ │ │ │ -public_size │ │ │ │ -InvalidParameters │ │ │ │ -SignatureTooLong │ │ │ │ -MessageNotRecognized │ │ │ │ -MessageTooLong │ │ │ │ -MessageSizeIncorrect │ │ │ │ -Blinder │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.PubKey.RSA.Types │ │ │ │ -PublicKey │ │ │ │ -PrivateKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.PrivateKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.PublicKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.MessageSizeIncorrect │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.MessageTooLong │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.MessageNotRecognized │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.SignatureTooLong │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.InvalidParameters │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.Blinder │ │ │ │ -Crypto.Random │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'MonadPseudoRandom │ │ │ │ -MonadPseudoRandom │ │ │ │ -MonadRandom │ │ │ │ -Crypto.Random.Types │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Random.Types.C:MonadRandom │ │ │ │ -Crypto.Random.Entropy │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton: random: cannot fully replenish │ │ │ │ -./Crypto/Random/Entropy/Unsafe.hs │ │ │ │ -crypton: random: cannot get any source of entropy on this system │ │ │ │ -Crypto.Random.Entropy.Unsafe │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ +'C:LazySequence │ │ │ │ +LazySequence │ │ │ │ +IsSequence │ │ │ │ +SemiSequence │ │ │ │ +Strict split returned [] for nonempty input │ │ │ │ +Storable.basicUnsafeNew: negative length: │ │ │ │ +Storable.basicUnsafeNew: length too large: │ │ │ │ +src/Data/Vector/Storable/Mutable.hs │ │ │ │ +Data.Vector.Storable.Mutable │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ +GHC.Internal.Foreign.Marshal.Array │ │ │ │ ghc-internal │ │ │ │ -fromJust │ │ │ │ -Crypto.System.CPU.ProcessorOption │ │ │ │ -toEnum{ProcessorOption}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{ProcessorOption}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ProcessorOption}: tried to take `pred' of first tag in enumeration │ │ │ │ -./Crypto/System/CPU.hs │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.System.CPU │ │ │ │ -ProcessorOption │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.System.CPU.AESNI │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.System.CPU.PCLMUL │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.System.CPU.RDRAND │ │ │ │ -Encryption error: input length must be a multiple of block size (16) for now. Its length is: │ │ │ │ -Encryption error: input length must be a multiple of block size (16). Its length is: │ │ │ │ -AES error: IV length must be block size (16). Its length is: │ │ │ │ -./Crypto/Cipher/AES/Primitive.hs │ │ │ │ -Crypto.Cipher.AES.Primitive │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -AEADModeImpl │ │ │ │ -Crypto.Cipher.Types.AEAD │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.AEAD.AEAD │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.AEAD.AEADModeImpl │ │ │ │ -'AEAD_CCM │ │ │ │ -'AEAD_GCM │ │ │ │ -'AEAD_CWC │ │ │ │ -'AEAD_EAX │ │ │ │ -'AEAD_OCB │ │ │ │ -AEADMode │ │ │ │ -'CCM_M16 │ │ │ │ -'CCM_M14 │ │ │ │ -'CCM_M12 │ │ │ │ -'CCM_M10 │ │ │ │ -'AuthTag │ │ │ │ -'KeySizeRange │ │ │ │ -'KeySizeFixed │ │ │ │ -'KeySizeEnum │ │ │ │ -KeySizeSpecifier │ │ │ │ -Crypto.Cipher.Types.Base │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -AEAD_CCM │ │ │ │ -AEAD_GCM │ │ │ │ -AEAD_CWC │ │ │ │ -AEAD_EAX │ │ │ │ -AEAD_OCB │ │ │ │ -Crypto/Cipher/Types/Base.hs:59:21-22|case │ │ │ │ -AuthTag {unAuthTag = │ │ │ │ -KeySizeRange │ │ │ │ -KeySizeFixed │ │ │ │ -KeySizeEnum │ │ │ │ -Crypto/Cipher/Types/Base.hs:36:21-22|case │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.C:Cipher │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_OCB │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_CCM │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_EAX │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_CWC │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_GCM │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_L2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_L3 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_L4 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M4 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M6 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M8 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M10 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M12 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M14 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M16 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.KeySizeRange │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.KeySizeEnum │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.KeySizeFixed │ │ │ │ -BlockCipher128 │ │ │ │ -BlockCipher │ │ │ │ -./Crypto/Cipher/Types/Block.hs │ │ │ │ -Crypto.Cipher.Types.Block │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ undefined │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Block.C:BlockCipher128 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Block.C:BlockCipher │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Block.IV │ │ │ │ -unsupported block size in GF │ │ │ │ -./Crypto/Cipher/Types/GF.hs │ │ │ │ -Crypto.Cipher.Types.GF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Cipher.Types.Utils │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'CryptoFailed │ │ │ │ -'CryptoPassed │ │ │ │ -CryptoFailable │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkSlice │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ +Data.ByteString.Lazy │ │ │ │ +head_empty │ │ │ │ +Data.MonoTraversable │ │ │ │ +src/Data/MonoTraversable.hs │ │ │ │ +vector-algorithms-0.9.1.0-6bFvYE9UZxR8gQDgxh4yxh │ │ │ │ +Data.Vector.Algorithms.Merge │ │ │ │ +src/Data/Vector/Algorithms/Merge.hs │ │ │ │ +checkError │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +checkLength │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Sequences.indexEx │ │ │ │ +Data.Sequences.initEx │ │ │ │ +Data.Text.Lazy │ │ │ │ +libraries/text/src/Data/Text/Lazy.hs │ │ │ │ +overflow │ │ │ │ +Strict splitWith returned [] for nonempty input │ │ │ │ +emptyError │ │ │ │ +Index too large │ │ │ │ +streamError │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +Data.Sequences.tailEx │ │ │ │ +src/Data/Sequences.hs │ │ │ │ +Data.Sequences │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:Utf8 │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:LazySequence │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:Textual │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:IsSequence │ │ │ │ +mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:SemiSequence │ │ │ │ +Data.Vector.Algorithms.Optimal │ │ │ │ +vector-algorithms-0.9.1.0-6bFvYE9UZxR8gQDgxh4yxh │ │ │ │ +invalid slice │ │ │ │ +index out of bounds │ │ │ │ +negative length │ │ │ │ +'Internal │ │ │ │ +checkError │ │ │ │ +internalError │ │ │ │ +*** Please submit a bug report at http://github.com/haskell/vector │ │ │ │ +*** Internal error in package vector *** │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Bounds │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Unsafe │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Internal │ │ │ │ +Data.Vector.Fusion.Bundle.Size.checkedAdd: overflow: │ │ │ │ +Data.Vector.Fusion.Bundle.Size.checkedSubtract: underflow: │ │ │ │ +'Unknown │ │ │ │ +src/Data/Vector/Fusion/Bundle/Size.hs:26:19-20|case │ │ │ │ +vector: internal error * for Bundle.size isn't defined │ │ │ │ +vector: internal error abs for Bundle.size isn't defined │ │ │ │ +vector: internal error signum for Bundle.size isn't defined │ │ │ │ +src/Data/Vector/Fusion/Bundle/Size.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Size │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Exact │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Max │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Unknown │ │ │ │ +foldl1M' │ │ │ │ +negative index ( │ │ │ │ +vector too large │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +Data.Stream.Monadic │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Bundle │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Chunk │ │ │ │ +Data.Vector.Generic.Mutable.Base │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Mutable.Base.C:MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +checkError │ │ │ │ +Data.Vector.Generic.Base │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Base.C:Vector │ │ │ │ +fromList │ │ │ │ +checkSlice │ │ │ │ +Arg: step1 │ │ │ │ +Type: Int -> Id (Step Int a) │ │ │ │ +In module `Data.Vector.Generic' │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +length mismatch │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +undefined │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'CryptoError_OutputLengthTooBig │ │ │ │ -'CryptoError_OutputLengthTooSmall │ │ │ │ -'CryptoError_SaltTooSmall │ │ │ │ -'CryptoError_PrimeSizeInvalid │ │ │ │ -'CryptoError_AuthenticationTagSizeInvalid │ │ │ │ -'CryptoError_MacKeyInvalid │ │ │ │ -'CryptoError_ScalarMultiplicationInvalid │ │ │ │ -'CryptoError_PointCoordinatesInvalid │ │ │ │ -'CryptoError_PointFormatUnsupported │ │ │ │ -'CryptoError_PointFormatInvalid │ │ │ │ -'CryptoError_PointSizeInvalid │ │ │ │ -'CryptoError_EcScalarOutOfBounds │ │ │ │ -'CryptoError_SharedSecretSizeInvalid │ │ │ │ -'CryptoError_PublicKeySizeInvalid │ │ │ │ -'CryptoError_SecretKeyStructureInvalid │ │ │ │ -'CryptoError_SecretKeySizeInvalid │ │ │ │ -'CryptoError_AEADModeNotSupported │ │ │ │ -'CryptoError_SeedSizeInvalid │ │ │ │ -'CryptoError_IvSizeInvalid │ │ │ │ -'CryptoError_KeySizeInvalid │ │ │ │ -Crypto.Error.Types.CryptoError │ │ │ │ -toEnum{CryptoError}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{CryptoError}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{CryptoError}: tried to take `pred' of first tag in enumeration │ │ │ │ -./Crypto/Error/Types.hs │ │ │ │ -CryptoFailed │ │ │ │ -CryptoPassed │ │ │ │ -CryptoError_OutputLengthTooBig │ │ │ │ -CryptoError_OutputLengthTooSmall │ │ │ │ -CryptoError_SaltTooSmall │ │ │ │ -CryptoError_PrimeSizeInvalid │ │ │ │ -CryptoError_AuthenticationTagSizeInvalid │ │ │ │ -CryptoError_MacKeyInvalid │ │ │ │ -CryptoError_ScalarMultiplicationInvalid │ │ │ │ -CryptoError_PointCoordinatesInvalid │ │ │ │ -CryptoError_PointFormatUnsupported │ │ │ │ -CryptoError_PointFormatInvalid │ │ │ │ -CryptoError_PointSizeInvalid │ │ │ │ -CryptoError_EcScalarOutOfBounds │ │ │ │ -CryptoError_SharedSecretSizeInvalid │ │ │ │ -CryptoError_PublicKeySizeInvalid │ │ │ │ -CryptoError_SecretKeyStructureInvalid │ │ │ │ -CryptoError_SecretKeySizeInvalid │ │ │ │ -CryptoError_AEADModeNotSupported │ │ │ │ -CryptoError_SeedSizeInvalid │ │ │ │ -CryptoError_IvSizeInvalid │ │ │ │ -CryptoError_KeySizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Error.Types │ │ │ │ -CryptoError │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoPassed │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoFailed │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_KeySizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_IvSizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SeedSizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_AEADModeNotSupported │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SecretKeySizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SecretKeyStructureInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PublicKeySizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SharedSecretSizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_EcScalarOutOfBounds │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PointSizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PointFormatInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PointFormatUnsupported │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PointCoordinatesInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_ScalarMultiplicationInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_MacKeyInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_AuthenticationTagSizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PrimeSizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SaltTooSmall │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_OutputLengthTooSmall │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_OutputLengthTooBig │ │ │ │ -'GmpSupported │ │ │ │ -'GmpUnsupported │ │ │ │ -GmpSupported │ │ │ │ -Crypto.Number.Compat │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -GmpUnsupported │ │ │ │ -GmpSupported │ │ │ │ -Crypto/Number/Compat.hs:47:21-22|case │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.Compat.GmpSupported │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.Compat.GmpUnsupported │ │ │ │ -'C:HashAlgorithmPrefix │ │ │ │ -HashAlgorithmPrefix │ │ │ │ -'C:HashAlgorithm │ │ │ │ -HashAlgorithm │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ +length mismatch │ │ │ │ +Element size mismatch │ │ │ │ +backpermute │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +fromList │ │ │ │ +Data.Vector.Primitive.Vector │ │ │ │ +src/Data/Vector/Primitive.hs │ │ │ │ +Data.Vector.Primitive │ │ │ │ +undefined │ │ │ │ +Primitive.basicUnsafeNew: length too large: │ │ │ │ +Primitive.basicUnsafeNew: negative length: │ │ │ │ +Data.Vector.Primitive.Mutable │ │ │ │ +src/Data/Vector/Primitive/Mutable.hs │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Primitive.Vector │ │ │ │ +'MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +exchange │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +Storable.basicUnsafeNew: negative length: │ │ │ │ +Storable.basicUnsafeNew: length too large: │ │ │ │ +src/Data/Vector/Storable/Mutable.hs │ │ │ │ +Data.Vector.Storable.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ +GHC.Internal.Foreign.Marshal.Array │ │ │ │ ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Context │ │ │ │ -Crypto.Hash.Types.Digest │ │ │ │ -./Crypto/Hash/Types.hs │ │ │ │ -Crypto.Hash.Types │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ undefined │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.Types.C:HashAlgorithmPrefix │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.Types.C:HashAlgorithm │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Storable.Mutable.MVector │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ fromJust │ │ │ │ -Crypto.Hash.SHA1.SHA1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.SHA1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA1.SHA1 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ +length mismatch │ │ │ │ +backpermute │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector/Storable.hs │ │ │ │ +Data.Vector.Storable │ │ │ │ +fromList │ │ │ │ +Data.Vector.Storable.Vector │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ +GHC.Internal.Foreign.Marshal.Array │ │ │ │ ghc-internal │ │ │ │ -fromJust │ │ │ │ -Crypto.Hash.SHA224.SHA224 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.SHA224 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA224.SHA224 │ │ │ │ +undefined │ │ │ │ +Storable.basicUnsafeNew: length too large: │ │ │ │ +Storable.basicUnsafeNew: negative length: │ │ │ │ +Data.Vector.Storable.Mutable │ │ │ │ +src/Data/Vector/Storable/Mutable.hs │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Storable.Vector │ │ │ │ +'V_DoNotUnboxNormalForm │ │ │ │ +'MV_DoNotUnboxNormalForm │ │ │ │ +'DoNotUnboxNormalForm │ │ │ │ +DoNotUnboxNormalForm │ │ │ │ +'V_DoNotUnboxStrict │ │ │ │ +'MV_DoNotUnboxStrict │ │ │ │ +'DoNotUnboxStrict │ │ │ │ +DoNotUnboxStrict │ │ │ │ +'V_DoNotUnboxLazy │ │ │ │ +'MV_DoNotUnboxLazy │ │ │ │ +'DoNotUnboxLazy │ │ │ │ +DoNotUnboxLazy │ │ │ │ +'V_UnboxAs │ │ │ │ +'MV_UnboxAs │ │ │ │ +'C:IsoUnbox │ │ │ │ +IsoUnbox │ │ │ │ +'V_UnboxViaPrim │ │ │ │ +'MV_UnboxViaPrim │ │ │ │ +'UnboxViaPrim │ │ │ │ +UnboxViaPrim │ │ │ │ +'C:Unbox │ │ │ │ +'V_Compose │ │ │ │ +'V_Const │ │ │ │ +'V_WrappedMonoid │ │ │ │ +'V_First │ │ │ │ +'V_Product │ │ │ │ +'V_Identity │ │ │ │ +'V_Complex │ │ │ │ +'V_Double │ │ │ │ +'V_Float │ │ │ │ +'V_Word64 │ │ │ │ +'V_Word32 │ │ │ │ +'V_Word16 │ │ │ │ +'V_Word8 │ │ │ │ +'V_Int64 │ │ │ │ +'V_Int32 │ │ │ │ +'V_Int16 │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -Crypto.Hash.SHA256.SHA256 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.SHA256 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA256.SHA256 │ │ │ │ +'MV_Compose │ │ │ │ +'MV_Const │ │ │ │ +'MV_WrappedMonoid │ │ │ │ +'MV_Last │ │ │ │ +'MV_First │ │ │ │ +'MV_Product │ │ │ │ +'MV_Dual │ │ │ │ +'MV_Down │ │ │ │ +'MV_Identity │ │ │ │ +'MV_Complex │ │ │ │ +'MV_Bool │ │ │ │ +'MV_Char │ │ │ │ +'MV_Double │ │ │ │ +'MV_Float │ │ │ │ +'MV_Word64 │ │ │ │ +'MV_Word32 │ │ │ │ +'MV_Word16 │ │ │ │ +'MV_Word8 │ │ │ │ +'MV_Word │ │ │ │ +'MV_Int64 │ │ │ │ +'MV_Int32 │ │ │ │ +'MV_Int16 │ │ │ │ +'MV_Int8 │ │ │ │ +'MV_Unit │ │ │ │ +internal/unbox-tuple-instances │ │ │ │ +undefined │ │ │ │ +src/Data/Vector/Unboxed/Base.hs │ │ │ │ +Data.Vector.Unboxed.Base │ │ │ │ +fromList │ │ │ │ +Data.Vector.Unboxed.Vector │ │ │ │ +Primitive.basicUnsafeNew: length too large: │ │ │ │ +Primitive.basicUnsafeNew: negative length: │ │ │ │ +src/Data/Vector/Primitive/Mutable.hs │ │ │ │ +Data.Vector.Primitive.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.C:IsoUnbox │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.C:Unbox │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_6 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_5 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_4 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_3 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_2 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_6 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_5 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_4 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_3 │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_2 │ │ │ │ +length mismatch │ │ │ │ +backpermute │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Arg: step1 │ │ │ │ +Type: Int -> Id (Step Int a) │ │ │ │ +In module `Data.Vector.Unboxed' │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +undefined │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector/Unboxed.hs │ │ │ │ +Data.Vector.Unboxed │ │ │ │ +Primitive.basicUnsafeNew: negative length: │ │ │ │ +Primitive.basicUnsafeNew: length too large: │ │ │ │ +src/Data/Vector/Primitive/Mutable.hs │ │ │ │ +Data.Vector.Primitive.Mutable │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +'MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +exchange │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector/Strict/Mutable.hs │ │ │ │ +Data.Vector.Strict.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -Crypto.Hash.SHA384.SHA384 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.SHA384 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA384.SHA384 │ │ │ │ +length mismatch │ │ │ │ +backpermute │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector/Strict.hs │ │ │ │ +Data.Vector.Strict │ │ │ │ +fromList │ │ │ │ +Data.Vector.Strict.Vector │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +WU?'MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +exchange │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +Data.Vector.Mutable: uninitialised element. If you are trying to compact a vector, use the 'Data.Vector.force' function to remove uninitialised elements from the underlying array. │ │ │ │ +src/Data/Vector/Mutable.hs │ │ │ │ +Data.Vector.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Mutable.MVector │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -Crypto.Hash.SHA512.SHA512 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.SHA512 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA512.SHA512 │ │ │ │ -'SHA512t_256 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ +length mismatch │ │ │ │ +backpermute │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector.hs │ │ │ │ +Data.Vector │ │ │ │ +fromList │ │ │ │ +Data.Vector.Vector │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +WU?vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Vector │ │ │ │ +src/Data/Vector/Generic/New.hs │ │ │ │ +Data.Vector.Generic.New │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +checkError │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.New.New │ │ │ │ +'MVector │ │ │ │ +Element size mismatch │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +exchange │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +Primitive.basicUnsafeNew: negative length: │ │ │ │ +Primitive.basicUnsafeNew: length too large: │ │ │ │ +src/Data/Vector/Primitive/Mutable.hs │ │ │ │ +Data.Vector.Primitive.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +undefined │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Primitive.Mutable.MVector │ │ │ │ +'DropWhile_Yield │ │ │ │ +'DropWhile_Next │ │ │ │ +'DropWhile_Drop │ │ │ │ +DropWhile │ │ │ │ +foldl1M' │ │ │ │ +negative index ( │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +empty stream │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Drop │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Yield │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Next │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Stream │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Yield │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Skip │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Done │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Box │ │ │ │ +'Splitter │ │ │ │ +Splitter │ │ │ │ +'KeepBlank │ │ │ │ +'DropBlank │ │ │ │ +EndPolicy │ │ │ │ +'KeepBlankFields │ │ │ │ +'DropBlankFields │ │ │ │ +'Condense │ │ │ │ +CondensePolicy │ │ │ │ +'KeepRight │ │ │ │ +'KeepLeft │ │ │ │ +DelimPolicy │ │ │ │ +'Delimiter │ │ │ │ +Delimiter │ │ │ │ +Data.List.Split.Internals │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP │ │ │ │ +src/Data/List/Split/Internals.hs:116:19-20|case │ │ │ │ +KeepBlank │ │ │ │ +DropBlank │ │ │ │ +KeepBlankFields │ │ │ │ +DropBlankFields │ │ │ │ +Condense │ │ │ │ +KeepRight │ │ │ │ +KeepLeft │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Delim │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Text │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Splitter │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlank │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlank │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Condense │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlankFields │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlankFields │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Drop │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Keep │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepLeft │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepRight │ │ │ │ +'ApacheLoggerActions │ │ │ │ +ApacheLoggerActions │ │ │ │ +Network.Wai.Logger │ │ │ │ +wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz │ │ │ │ +wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz:Network.Wai.Logger.ApacheLoggerActions │ │ │ │ +] "PUSH │ │ │ │ + HTTP/2" 200 │ │ │ │ +x-forwarded-for │ │ │ │ +x-real-ip │ │ │ │ +'FromHeaderCustom │ │ │ │ +'FromRequest │ │ │ │ +'FromFallback │ │ │ │ +'FromHeader │ │ │ │ +'FromSocket │ │ │ │ +IPAddrSource │ │ │ │ +Network.Wai.Logger.Apache │ │ │ │ +wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz │ │ │ │ +wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz:Network.Wai.Logger.Apache.FromSocket │ │ │ │ +wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz:Network.Wai.Logger.Apache.FromHeader │ │ │ │ +wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz:Network.Wai.Logger.Apache.FromHeaderCustom │ │ │ │ +wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz:Network.Wai.Logger.Apache.FromFallback │ │ │ │ +wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz:Network.Wai.Logger.Apache.FromRequest │ │ │ │ +%x:%x:%x:%x:%x:%x:%x:%x │ │ │ │ +Network.Wai.Logger.IP │ │ │ │ +wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz │ │ │ │ +'LogFileTimedRotate │ │ │ │ +'LogFile │ │ │ │ +'LogFileNoRotate │ │ │ │ +'LogStderr │ │ │ │ +'LogStdout │ │ │ │ +'LogNone │ │ │ │ +'LogCallback │ │ │ │ +LogType' │ │ │ │ +System.Log.FastLogger │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LogNone │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LogStdout │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LogStderr │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LogFileNoRotate │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LogFile │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LogFileTimedRotate │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LogCallback │ │ │ │ +%d/%b/%Y:%T %z │ │ │ │ +%d-%b-%Y %T │ │ │ │ +epochTime │ │ │ │ +Date string cacher of FastLogger (AutoUpdate) │ │ │ │ +System.Log.FastLogger.Date │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ + does not exist or is not a directory. │ │ │ │ + is not writable. │ │ │ │ +'TimedFileLogSpec │ │ │ │ +TimedFileLogSpec │ │ │ │ +'FileLogSpec │ │ │ │ +FileLogSpec │ │ │ │ +System.Log.FastLogger.File │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.File.TimedFileLogSpec │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.File.FileLogSpec │ │ │ │ +Loggerset of FastLogger (Debounce) │ │ │ │ +'LoggerSet │ │ │ │ +LoggerSet │ │ │ │ +System.Log.FastLogger.LoggerSet │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LoggerSet.LoggerSet │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LoggerSet.SL │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LoggerSet.ML │ │ │ │ +System.Log.FastLogger.FileIO │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ +'C:ToLogStr │ │ │ │ +ToLogStr │ │ │ │ +System.Log.FastLogger.LogStr │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LogStr.LogStr │ │ │ │ +'MultiLogger │ │ │ │ +MultiLogger │ │ │ │ +'MLogger │ │ │ │ +System.Log.FastLogger.MultiLogger │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.MultiLogger.MultiLogger │ │ │ │ +FastLogger single logger's writer │ │ │ │ +'SingleLogger │ │ │ │ +SingleLogger │ │ │ │ +System.Log.FastLogger.SingleLogger │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.SingleLogger.SingleLogger │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.SingleLogger.F │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.SingleLogger.L │ │ │ │ +'C:Loggers │ │ │ │ +System.Log.FastLogger.Write │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.Write.C:Loggers │ │ │ │ +toBufIOWith: More: minSize │ │ │ │ +./System/Log/FastLogger/IO.hs │ │ │ │ +System.Log.FastLogger.IO │ │ │ │ +fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ +Pattern match failure in 'do' block at System/EasyFile/Missing.hs:54:3-8 │ │ │ │ +System.EasyFile.Missing │ │ │ │ +easy-file-0.2.5-2okR9XYIM94JDvJ5VP8Z6t │ │ │ │ +getFileInfo │ │ │ │ +setMaximumBodyFlush: must be positive │ │ │ │ +./Network/Wai/Handler/Warp.hs │ │ │ │ +Network.Wai.Handler.Warp │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +100-continue │ │ │ │ +HTTP/1.1 100 Continue │ │ │ │ +HTTP/1.0 100 Continue │ │ │ │ +./Network/Wai/Handler/Warp/Request.hs │ │ │ │ +'THStatus │ │ │ │ +THStatus │ │ │ │ +'NoKeepAliveRequest │ │ │ │ +'SubsequentRequest │ │ │ │ +'FirstRequest │ │ │ │ +FirstRequest │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Network.Wai.Handler.Warp.Request │ │ │ │ +NoKeepAliveRequest │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Request.THStatus │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Request.NoKeepAliveRequest │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Request.FirstRequest │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Request.SubsequentRequest │ │ │ │ +./Network/Wai/Handler/Warp/RequestHeader.hs │ │ │ │ +Network.Wai.Handler.Warp.RequestHeader │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Invalid value in $PORT: │ │ │ │ +./Network/Wai/Handler/Warp/Run.hs │ │ │ │ +Warp just forked │ │ │ │ +Warp HTTP/2 │ │ │ │ +Warp HTTP/1.1 │ │ │ │ +Network.Wai.Handler.Warp.Run │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Payload too large │ │ │ │ +Request header fields too large │ │ │ │ +Bad Request │ │ │ │ +Something went wrong │ │ │ │ +Exception: │ │ │ │ +text/plain; charset=utf-8 │ │ │ │ +./Network/Wai/Handler/Warp/Settings.hs │ │ │ │ +Settings │ │ │ │ +'ProxyProtocolOptional │ │ │ │ +'ProxyProtocolRequired │ │ │ │ +'ProxyProtocolNone │ │ │ │ +ProxyProtocol │ │ │ │ +Network.Wai.Handler.Warp.Settings │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Settings.Settings │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Settings.ProxyProtocolNone │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Settings.ProxyProtocolRequired │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Settings.ProxyProtocolOptional │ │ │ │ +Transport │ │ │ │ +'InternalInfo │ │ │ │ +InternalInfo │ │ │ │ +'Connection │ │ │ │ +Connection │ │ │ │ +'WriteBuffer │ │ │ │ +WriteBuffer │ │ │ │ +'ExceptionInsideResponseBody │ │ │ │ +'BadProxyHeader │ │ │ │ +'BadFirstLine │ │ │ │ +'NotEnoughLines │ │ │ │ +'RequestHeaderFieldsTooLarge │ │ │ │ +'PayloadTooLarge │ │ │ │ +'OverLargeHeader │ │ │ │ +'ConnectionClosedByPeer │ │ │ │ +'IncompleteHeaders │ │ │ │ +'NonHttp │ │ │ │ +tlsMajorVersion │ │ │ │ +tlsMinorVersion │ │ │ │ +tlsNegotiatedProtocol │ │ │ │ +tlsChiperID │ │ │ │ +tlsClientCertificate │ │ │ │ +quicNegotiatedProtocol │ │ │ │ +quicChiperID │ │ │ │ +quicClientCertificate │ │ │ │ +Network/Wai/Handler/Warp/Types.hs:49:15-16|case │ │ │ │ +Warp: Invalid PROXY protocol header: │ │ │ │ +Warp: Invalid first line of request: │ │ │ │ +Warp: Incomplete request headers, received: │ │ │ │ +Request header fields too large │ │ │ │ +Payload too large │ │ │ │ +Warp: Request headers too large, possible memory attack detected. Closing connection. │ │ │ │ +Warp: Client closed connection prematurely │ │ │ │ +Warp: Request headers did not finish transmission │ │ │ │ +Warp: Request line specified a non-HTTP request │ │ │ │ +ExceptionInsideResponseBody │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Network.Wai.Handler.Warp.Types │ │ │ │ +InvalidRequest │ │ │ │ +ExceptionInsideResponseBody │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.TCP │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.TLS │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.QUIC │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.Source │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.InternalInfo │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.Connection │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.WriteBuffer │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.FileId │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.NotEnoughLines │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.BadFirstLine │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.NonHttp │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.IncompleteHeaders │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.ConnectionClosedByPeer │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.OverLargeHeader │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.BadProxyHeader │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.PayloadTooLarge │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Types.RequestHeaderFieldsTooLarge │ │ │ │ +dist-ghc/build/autogen/Paths_warp.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ +lastError │ │ │ │ +/usr/etc │ │ │ │ +warp_sysconfdir │ │ │ │ +/usr/lib/arm-linux-ghc-9.10.3-inplace/warp-3.4.9 │ │ │ │ +warp_libexecdir │ │ │ │ +/usr/share/warp │ │ │ │ +warp_datadir │ │ │ │ +/usr/lib/haskell-packages/ghc/lib/arm-linux-ghc-9.10.3-inplace │ │ │ │ +warp_dynlibdir │ │ │ │ +/usr/lib/haskell-packages/ghc/lib/arm-linux-ghc-9.10.3-inplace/warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +warp_libdir │ │ │ │ +/usr/bin │ │ │ │ +warp_bindir │ │ │ │ +Paths_warp │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +./Network/Wai/Handler/Warp/Conduit.hs │ │ │ │ +DoneChunking │ │ │ │ +HaveLen │ │ │ │ +NeedLenNewline │ │ │ │ +'CSource │ │ │ │ +'HaveLen │ │ │ │ +'DoneChunking │ │ │ │ +'NeedLenNewline │ │ │ │ +'NeedLen │ │ │ │ +ChunkState │ │ │ │ +'ISource │ │ │ │ +Network.Wai.Handler.Warp.Conduit │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.CSource │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.NeedLen │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.NeedLenNewline │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.HaveLen │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.DoneChunking │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Conduit.ISource │ │ │ │ +epochTime │ │ │ │ +ate cacher (AutoUpdate) │ │ │ │ +Network.Wai.Handler.Warp.Date │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Fd cacher (Reaper) │ │ │ │ +'MutableFdCache │ │ │ │ +MutableFdCache │ │ │ │ +'FdEntry │ │ │ │ +'MutableStatus │ │ │ │ +MutableStatus │ │ │ │ +'Inactive │ │ │ │ +Network.Wai.Handler.Warp.FdCache │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FdCache.FdEntry │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FdCache.Active │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FdCache.Inactive │ │ │ │ +FileInfoCache:getAndRegisterInfo │ │ │ │ +FileInfoCache:negative │ │ │ │ +File info cacher (Reaper) │ │ │ │ +FileInfoCache:getInfo │ │ │ │ +./Network/Wai/Handler/Warp/FileInfoCache.hs │ │ │ │ +'Positive │ │ │ │ +'Negative │ │ │ │ +'FileInfo │ │ │ │ +FileInfo │ │ │ │ +Network.Wai.Handler.Warp.FileInfoCache │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +, fileInfoDate = │ │ │ │ +, fileInfoTime = │ │ │ │ +, fileInfoSize = │ │ │ │ +FileInfo {fileInfoName = │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FileInfoCache.Negative │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FileInfoCache.Positive │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.FileInfoCache.FileInfo │ │ │ │ +keepAliveRef not filled │ │ │ │ +./Network/Wai/Handler/Warp/HTTP1.hs │ │ │ │ +'CloseConnection │ │ │ │ +'ReuseConnection │ │ │ │ +ReuseConnection │ │ │ │ +Network.Wai.Handler.Warp.HTTP1 │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.HTTP1.ReuseConnection │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.HTTP1.CloseConnection │ │ │ │ +Weak TLS │ │ │ │ +Warp HTTP/2 │ │ │ │ + http2server │ │ │ │ +Pattern match failure in 'do' block at Network/Wai/Handler/Warp/HTTP2.hs:104:13-33 │ │ │ │ +./Network/Wai/Handler/Warp/HTTP2.hs │ │ │ │ +Network.Wai.Handler.Warp.HTTP2 │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Network.Wai.Handler.Warp.HTTP2.File │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Network.Wai.Handler.Warp.HTTP2.PushPromise │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +./Network/Wai/Handler/Warp/HTTP2/Request.hs │ │ │ │ fromJust │ │ │ │ -'SHA512t_224 │ │ │ │ -Crypto.Hash.SHA512t.SHA512t_224 │ │ │ │ -Crypto.Hash.SHA512t.SHA512t_256 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.SHA512t │ │ │ │ -SHA512t_224 │ │ │ │ -SHA512t_256 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA512t.SHA512t_256 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA512t.SHA512t_224 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ +Network.Wai.Handler.Warp.HTTP2.Request │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +ResponseRaw is not supported in HTTP/2 │ │ │ │ +./Network/Wai/Handler/Warp/HTTP2/Response.hs │ │ │ │ +text/plain; charset=utf-8 │ │ │ │ +File not found │ │ │ │ +Network.Wai.Handler.Warp.HTTP2.Response │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +'HTTP2Data │ │ │ │ +HTTP2Data │ │ │ │ +'PushPromise │ │ │ │ +PushPromise │ │ │ │ +Network.Wai.Handler.Warp.HTTP2.Types │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +, promisedWeight = │ │ │ │ +, promisedResponseHeaders = │ │ │ │ +, promisedFile = │ │ │ │ +promisedPath = │ │ │ │ +PushPromise { │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.HTTP2.Types.HTTP2Data │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.HTTP2.Types.PushPromise │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Network.Wai.Handler.Warp.HashMap │ │ │ │ +'HashMap │ │ │ │ +if-unmodified-since │ │ │ │ +transfer-encoding │ │ │ │ +if-modified-since │ │ │ │ +if-none-match │ │ │ │ +user-agent │ │ │ │ +connection │ │ │ │ +if-range │ │ │ │ +if-match │ │ │ │ +pred{RequestHeaderIndex}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{RequestHeaderIndex}: tried to take `succ' of last tag in enumeration │ │ │ │ +content-length │ │ │ │ +last-modified │ │ │ │ +pred{ResponseHeaderIndex}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ResponseHeaderIndex}: tried to take `succ' of last tag in enumeration │ │ │ │ + not in range [0.. │ │ │ │ +Error in array index; │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +'ResLastModified │ │ │ │ +'ResDate │ │ │ │ +'ResServer │ │ │ │ +'ResContentLength │ │ │ │ +ResponseHeaderIndex │ │ │ │ +'ReqIfNoneMatch │ │ │ │ +'ReqIfMatch │ │ │ │ +'ReqUserAgent │ │ │ │ +'ReqReferer │ │ │ │ +'ReqIfRange │ │ │ │ +'ReqIfUnmodifiedSince │ │ │ │ +'ReqIfModifiedSince │ │ │ │ +'ReqHost │ │ │ │ +'ReqRange │ │ │ │ +'ReqConnection │ │ │ │ +'ReqExpect │ │ │ │ +'ReqTransferEncoding │ │ │ │ +'ReqContentLength │ │ │ │ +RequestHeaderIndex │ │ │ │ +toEnum{RequestHeaderIndex}: tag ( │ │ │ │ +toEnum{ResponseHeaderIndex}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +./Network/Wai/Handler/Warp/Header.hs │ │ │ │ +Network.Wai.Handler.Warp.Header │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ResContentLength │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ResServer │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ResDate │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ResLastModified │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqContentLength │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqTransferEncoding │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqExpect │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqConnection │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqRange │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqHost │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfModifiedSince │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfUnmodifiedSince │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfRange │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqReferer │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqUserAgent │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfMatch │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Header.ReqIfNoneMatch │ │ │ │ +./Network/Wai/Handler/Warp/Imports.hs │ │ │ │ +Network.Wai.Handler.Warp.Imports │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Network.Wai.Handler.Warp.ReadInt │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +keep-alive │ │ │ │ +File not found │ │ │ │ +text/plain; charset=utf-8 │ │ │ │ +'RspBuilder │ │ │ │ +'RspStream │ │ │ │ +'RspFile │ │ │ │ +'RspNoBody │ │ │ │ +Network.Wai.Handler.Warp.Response │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspNoBody │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspFile │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspBuilder │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspStream │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.Response.RspRaw │ │ │ │ +HTTP/1.1 │ │ │ │ +HTTP/1.0 │ │ │ │ +Network.Wai.Handler.Warp.ResponseHeader │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +positionRead │ │ │ │ +Network.Wai.Handler.Warp.SendFile │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +'MultiMap │ │ │ │ +MultiMap │ │ │ │ +Network.Wai.Handler.Warp.MultiMap │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Network/Wai/Handler/Warp/File.hs:29:15-16|case │ │ │ │ +'WithoutBody │ │ │ │ +'WithBody │ │ │ │ +RspFileInfo │ │ │ │ +Network.Wai.Handler.Warp.File │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +WithBody │ │ │ │ +WithoutBody │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.File.WithoutBody │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR:Network.Wai.Handler.Warp.File.WithBody │ │ │ │ + which is bigger than the specified maximum of │ │ │ │ +Sending a Builder response required a buffer of size │ │ │ │ +./Network/Wai/Handler/Warp/IO.hs │ │ │ │ +Network.Wai.Handler.Warp.IO │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +packIntegral │ │ │ │ +./Network/Wai/Handler/Warp/PackInt.hs │ │ │ │ +Network.Wai.Handler.Warp.PackInt │ │ │ │ +warp-3.4.9-4IShMwdkvTRBq8h87jNIaR │ │ │ │ +Network.Wai │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW │ │ │ │ +'ResponseReceived │ │ │ │ +ResponseReceived │ │ │ │ +'ResponseRaw │ │ │ │ +'ResponseBuilder │ │ │ │ +'ResponseFile │ │ │ │ +'ResponseStream │ │ │ │ +Response │ │ │ │ +'FilePart │ │ │ │ +FilePart │ │ │ │ +'Request │ │ │ │ +'KnownLength │ │ │ │ +'ChunkedBody │ │ │ │ +RequestBodyLength │ │ │ │ +Network.Wai.Internal │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW │ │ │ │ +, filePartFileSize = │ │ │ │ +, filePartByteCount = │ │ │ │ +FilePart {filePartOffset = │ │ │ │ +requestHeaderRange = │ │ │ │ +requestHeaderHost = │ │ │ │ +requestBodyLength = │ │ │ │ +vault = │ │ │ │ +requestBody = │ │ │ │ +queryString = │ │ │ │ +pathInfo = │ │ │ │ +remoteHost = │ │ │ │ +isSecure = │ │ │ │ +requestHeaders = │ │ │ │ +rawQueryString = │ │ │ │ +rawPathInfo = │ │ │ │ +httpVersion = │ │ │ │ +requestMethod = │ │ │ │ +Request { │ │ │ │ +KnownLength │ │ │ │ +ChunkedBody │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseReceived │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseFile │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseBuilder │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseStream │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseRaw │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.FilePart │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.Request │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ChunkedBody │ │ │ │ +wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.KnownLength │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +./Data/HashMap/Internal.hs │ │ │ │ +Data.HashMap.Internal │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +vault-0.3.1.6-Bh72532LhNf9F7UDwGKcPL │ │ │ │ +Data.Vault.ST.Lazy │ │ │ │ +vault-0.3.1.6-Bh72532LhNf9F7UDwGKcPL:Data.Vault.ST.Lazy.Locker │ │ │ │ +Data.Unique.Really │ │ │ │ +vault-0.3.1.6-Bh72532LhNf9F7UDwGKcPL │ │ │ │ +'Present │ │ │ │ +LookupRes │ │ │ │ +'BitmapIndexed │ │ │ │ +'Collision │ │ │ │ +Data.HashMap.Internal.HashMap │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +Data.HashMap.Internal │ │ │ │ +./Data/HashMap/Internal.hs │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ +cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ +GHC.Internal.Base │ │ │ │ ghc-internal │ │ │ │ -fromJust │ │ │ │ -Crypto.Hash.MD2.MD2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.MD2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.MD2.MD2 │ │ │ │ +BitmapIndexed │ │ │ │ +Collision │ │ │ │ +BitmapIndexed │ │ │ │ +Collision │ │ │ │ +fromList │ │ │ │ +Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ +Data.HashMap.alterF internal error: hit bogus# │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data.HashMap.Internal.(!): key not found │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -Crypto.Hash.MD5.MD5 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.MD5 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.MD5.MD5 │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +Arg: $dHashable │ │ │ │ +Type: Hashable k │ │ │ │ +In module `Data.HashMap.Internal' │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Absent │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Present │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Empty │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.BitmapIndexed │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Leaf │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Full │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Collision │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.L │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +fromList' │ │ │ │ +Data.HashMap.Internal.Array: Undefined element │ │ │ │ +./Data/HashMap/Internal/Array.hs │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.MArray │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.Array │ │ │ │ +Data.HashMap.Internal.List │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal/Strict.hs:(461,5)-(525,20)|function go │ │ │ │ +Data.HashMap.alterF internal error: impossible adjust │ │ │ │ +Data.HashMap.alterF internal error: hit bogus# │ │ │ │ +Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ +./Data/HashMap/Internal/Strict.hs │ │ │ │ +Data.HashMap.Internal.Strict │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'RIPEMD160 │ │ │ │ -Crypto.Hash.RIPEMD160.RIPEMD160 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.RIPEMD160 │ │ │ │ -RIPEMD160 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.RIPEMD160.RIPEMD160 │ │ │ │ -'C:EntropySource │ │ │ │ -EntropySource │ │ │ │ -Crypto.Random.Entropy.Source │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Random.Entropy.Source.C:EntropySource │ │ │ │ -'EntropyBackend │ │ │ │ -EntropyBackend │ │ │ │ -Crypto.Random.Entropy.Backend │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Random.Entropy.Backend.EntropyBackend │ │ │ │ -'ChaChaDRG │ │ │ │ -ChaChaDRG │ │ │ │ -Crypto.Random.ChaChaDRG │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'HmacDRG │ │ │ │ +'HashSet │ │ │ │ +./Data/HashSet/Internal.hs │ │ │ │ +maximum: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +Arg: $dHashable │ │ │ │ +Type: Hashable a │ │ │ │ +In module `Data.HashSet.Internal' │ │ │ │ +fromList │ │ │ │ +Data.HashSet.Internal.HashSet │ │ │ │ +Data.HashSet.Internal │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +fromList │ │ │ │ +'PartOfFile │ │ │ │ +'EntireFile │ │ │ │ +FileRange │ │ │ │ +Network.Sendfile.Types │ │ │ │ +simple-sendfile-0.2.32-2m2F5mxWFI653kXFliDmXt │ │ │ │ +rangeOffset │ │ │ │ +rangeLength │ │ │ │ +simple-sendfile-0.2.32-2m2F5mxWFI653kXFliDmXt:Network.Sendfile.Types.EntireFile │ │ │ │ +simple-sendfile-0.2.32-2m2F5mxWFI653kXFliDmXt:Network.Sendfile.Types.PartOfFile │ │ │ │ +Network.SendFile.Linux.sendfileloop │ │ │ │ +Network.SendFile.Linux.sendloop │ │ │ │ +Network.Sendfile.Linux │ │ │ │ +simple-sendfile-0.2.32-2m2F5mxWFI653kXFliDmXt │ │ │ │ +Network.Socket.BufferPool.Buffer │ │ │ │ +recv-0.1.1-Jp5kD9a0NXzEEmDTJcyk8M │ │ │ │ +Network.Socket.BufferPool.Recv │ │ │ │ +recv-0.1.1-Jp5kD9a0NXzEEmDTJcyk8M │ │ │ │ +'BufferPool │ │ │ │ +BufferPool │ │ │ │ +Network.Socket.BufferPool.Types │ │ │ │ +recv-0.1.1-Jp5kD9a0NXzEEmDTJcyk8M │ │ │ │ +recv-0.1.1-Jp5kD9a0NXzEEmDTJcyk8M:Network.Socket.BufferPool.Types.BufferPool │ │ │ │ +./Network/HTTP2/H2/Settings.hs │ │ │ │ fromJust │ │ │ │ -./Crypto/Random/HmacDRG.hs │ │ │ │ -Crypto.Random.HmacDRG │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Random.HmacDRG.HmacDRG │ │ │ │ -./Crypto/PubKey/Internal.hs │ │ │ │ -Crypto.PubKey.Internal │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -undefined │ │ │ │ -'SEC_t571r1 │ │ │ │ -'SEC_t571k1 │ │ │ │ -'SEC_t409r1 │ │ │ │ -'SEC_t409k1 │ │ │ │ -'SEC_t283r1 │ │ │ │ -'SEC_t283k1 │ │ │ │ -'SEC_t239k1 │ │ │ │ -'SEC_t233r1 │ │ │ │ -'SEC_t233k1 │ │ │ │ -'SEC_t193r2 │ │ │ │ -'SEC_t193r1 │ │ │ │ -'SEC_t163r2 │ │ │ │ -'SEC_t163r1 │ │ │ │ -'SEC_t163k1 │ │ │ │ -'SEC_t131r2 │ │ │ │ -'SEC_t131r1 │ │ │ │ -'SEC_t113r2 │ │ │ │ -'SEC_t113r1 │ │ │ │ -'SEC_p521r1 │ │ │ │ -'SEC_p384r1 │ │ │ │ -'SEC_p256r1 │ │ │ │ -'SEC_p256k1 │ │ │ │ -'SEC_p224r1 │ │ │ │ -'SEC_p224k1 │ │ │ │ -'SEC_p192r1 │ │ │ │ -'SEC_p192k1 │ │ │ │ -'SEC_p160r2 │ │ │ │ -'SEC_p160r1 │ │ │ │ -'SEC_p160k1 │ │ │ │ -'SEC_p128r2 │ │ │ │ -'SEC_p128r1 │ │ │ │ -'SEC_p112r2 │ │ │ │ -'SEC_p112r1 │ │ │ │ -'CurveParameters │ │ │ │ -'CurvePrime │ │ │ │ -'CurveBinary │ │ │ │ -'CurvePrimeParam │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ +'Settings │ │ │ │ +Settings │ │ │ │ +Network.HTTP2.H2.Settings │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +, maxConcurrentStreams = │ │ │ │ +, enablePush = │ │ │ │ +headerTableSize = │ │ │ │ +, maxHeaderListSize = │ │ │ │ +, maxFrameSize = │ │ │ │ +, initialWindowSize = │ │ │ │ +, rstRateLimit = │ │ │ │ +, settingsRateLimit = │ │ │ │ +, emptyFrameRateLimit = │ │ │ │ +, pingRateLimit = │ │ │ │ +Settings { │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Settings.Settings │ │ │ │ +enable push must be 0 or 1 │ │ │ │ +Max frame size must be in between 16384 and 16777215 │ │ │ │ +Connection was reset │ │ │ │ +Stream{id= │ │ │ │ +Closed: │ │ │ │ +HalfClosedLocal: │ │ │ │ +Reserved │ │ │ │ +HalfClosedRemote │ │ │ │ +ResetByMe │ │ │ │ +Finished │ │ │ │ +'StreamErrorIsReceived │ │ │ │ +'BadThingHappen │ │ │ │ +'StreamErrorIsSent │ │ │ │ +'ConnectionErrorIsSent │ │ │ │ +'ConnectionErrorIsReceived │ │ │ │ +'ConnectionIsTimeout │ │ │ │ +'ConnectionIsClosed │ │ │ │ +'CFrames │ │ │ │ +'OHeader │ │ │ │ +OutputType │ │ │ │ +'Reserved │ │ │ │ +'HalfClosedRemote │ │ │ │ +StreamState │ │ │ │ +'CancelledStream │ │ │ │ +'ResetByMe │ │ │ │ +'Finished │ │ │ │ +ClosedCode │ │ │ │ +'Continued │ │ │ │ +'HasBody │ │ │ │ +'JustOpened │ │ │ │ +OpenState │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Network.HTTP2.H2.Types │ │ │ │ +CancelledStream │ │ │ │ +HTTP2Error │ │ │ │ +StreamErrorIsReceived │ │ │ │ +BadThingHappen │ │ │ │ +StreamErrorIsSent │ │ │ │ +ConnectionErrorIsSent │ │ │ │ +ConnectionErrorIsReceived │ │ │ │ +ConnectionIsTimeout │ │ │ │ +ConnectionIsClosed │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Config │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ConnectionIsClosed │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ConnectionIsTimeout │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ConnectionErrorIsReceived │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ConnectionErrorIsSent │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.StreamErrorIsReceived │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.StreamErrorIsSent │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.BadThingHappen │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.CFrames │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Done │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Cont │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Output │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.OHeader │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.OPush │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ONext │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Stream │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Idle │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Open │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.HalfClosedRemote │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Closed │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Reserved │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.CancelledStream │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Finished │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Killed │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Reset │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.ResetByMe │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.JustOpened │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Continued │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.NoBody │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.HasBody │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Types.Body │ │ │ │ +'EncodeInfo │ │ │ │ +Network.HTTP2.Frame.Encode │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Nothing} │ │ │ │ +, encodePadding = │ │ │ │ +, encodeStreamId = │ │ │ │ +EncodeInfo {encodeFlags = │ │ │ │ +encodePadding │ │ │ │ +encodeStreamId │ │ │ │ +encodeFlags │ │ │ │ +EncodeInfo │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Encode.EncodeInfo │ │ │ │ +Network/HTTP2/Frame/Types.hs:489:27-28|case │ │ │ │ +framePayload │ │ │ │ +frameHeader │ │ │ │ +UnknownFrame │ │ │ │ +ContinuationFrame │ │ │ │ +WindowUpdateFrame │ │ │ │ +GoAwayFrame │ │ │ │ +PingFrame │ │ │ │ +PushPromiseFrame │ │ │ │ +SettingsFrame │ │ │ │ +RSTStreamFrame │ │ │ │ +PriorityFrame │ │ │ │ +HeadersFrame │ │ │ │ +DataFrame │ │ │ │ +Read for FrameType │ │ │ │ +, framePayload = │ │ │ │ +Frame {frameHeader = │ │ │ │ +ContinuationFrame │ │ │ │ +GoAwayFrame │ │ │ │ +PingFrame │ │ │ │ +HeadersFrame │ │ │ │ +DataFrame │ │ │ │ +UnknownFrame │ │ │ │ +WindowUpdateFrame │ │ │ │ +PushPromiseFrame │ │ │ │ +SettingsFrame │ │ │ │ +RSTStreamFrame │ │ │ │ +PriorityFrame │ │ │ │ +Priority {exclusive = │ │ │ │ +, weight = │ │ │ │ +, streamDependency = │ │ │ │ +, streamId = │ │ │ │ +, flags = │ │ │ │ +FrameHeader {payloadLength = │ │ │ │ +'WindowUpdateFrame │ │ │ │ +'RSTStreamFrame │ │ │ │ +'PriorityFrame │ │ │ │ +'PushPromiseFrame │ │ │ │ +'UnknownFrame │ │ │ │ +'GoAwayFrame │ │ │ │ +'HeadersFrame │ │ │ │ +'ContinuationFrame │ │ │ │ +'PingFrame │ │ │ │ +'DataFrame │ │ │ │ +'SettingsFrame │ │ │ │ +FramePayload │ │ │ │ +'FrameHeader │ │ │ │ +'Priority │ │ │ │ +'FrameType │ │ │ │ +FrameType │ │ │ │ +'SettingsKey │ │ │ │ +'ErrorCode │ │ │ │ +FrameType │ │ │ │ +FrameData │ │ │ │ +FrameHeaders │ │ │ │ +FramePriority │ │ │ │ +FrameRSTStream │ │ │ │ +FrameSettings │ │ │ │ +FramePushPromise │ │ │ │ +FramePing │ │ │ │ +FrameGoAway │ │ │ │ +FrameWindowUpdate │ │ │ │ +FrameContinuation │ │ │ │ +ErrorCode │ │ │ │ +ProtocolError │ │ │ │ +InternalError │ │ │ │ +FlowControlError │ │ │ │ +SettingsTimeout │ │ │ │ +StreamClosed │ │ │ │ +FrameSizeError │ │ │ │ +RefusedStream │ │ │ │ +CompressionError │ │ │ │ +ConnectError │ │ │ │ +EnhanceYourCalm │ │ │ │ +InadequateSecurity │ │ │ │ +HTTP11Required │ │ │ │ +streamId │ │ │ │ +payloadLength │ │ │ │ +FrameHeader │ │ │ │ +ErrorCode │ │ │ │ fromJust │ │ │ │ -'CurveBinaryParam │ │ │ │ -Crypto.ECC.Simple.Types.CurveBinaryParam │ │ │ │ -Crypto.ECC.Simple.Types.CurvePrimeParam │ │ │ │ -Crypto.ECC.Simple.Types.CurveType │ │ │ │ -Crypto.ECC.Simple.Types.Scalar │ │ │ │ -Crypto.ECC.Simple.Types.Point │ │ │ │ -Crypto.ECC.Simple.Types.CurveParameters │ │ │ │ -CurveParameters │ │ │ │ -curveEccH │ │ │ │ -curveEccN │ │ │ │ -curveEccG │ │ │ │ -curveEccB │ │ │ │ -curveEccA │ │ │ │ -SEC_t571r1 │ │ │ │ -SEC_t571k1 │ │ │ │ -SEC_t409r1 │ │ │ │ -SEC_t409k1 │ │ │ │ -SEC_t283r1 │ │ │ │ -SEC_t283k1 │ │ │ │ -SEC_t239k1 │ │ │ │ -SEC_t233r1 │ │ │ │ -SEC_t233k1 │ │ │ │ -SEC_t193r2 │ │ │ │ -SEC_t193r1 │ │ │ │ -SEC_t163r2 │ │ │ │ -SEC_t163r1 │ │ │ │ -SEC_t163k1 │ │ │ │ -SEC_t131r2 │ │ │ │ -SEC_t131r1 │ │ │ │ -SEC_t113r2 │ │ │ │ -SEC_t113r1 │ │ │ │ -SEC_p521r1 │ │ │ │ -SEC_p384r1 │ │ │ │ -SEC_p256r1 │ │ │ │ -SEC_p256k1 │ │ │ │ -SEC_p224r1 │ │ │ │ -SEC_p224k1 │ │ │ │ -SEC_p192r1 │ │ │ │ -SEC_p192k1 │ │ │ │ -SEC_p160r2 │ │ │ │ -SEC_p160r1 │ │ │ │ -SEC_p160k1 │ │ │ │ -SEC_p128r2 │ │ │ │ -SEC_p128r1 │ │ │ │ -SEC_p112r2 │ │ │ │ -SEC_p112r1 │ │ │ │ -, curveEccH = │ │ │ │ -, curveEccN = │ │ │ │ -, curveEccG = │ │ │ │ -, curveEccB = │ │ │ │ -CurveParameters {curveEccA = │ │ │ │ -Crypto/ECC/Simple/Types.hs:116:27-28|case │ │ │ │ -CurvePrime │ │ │ │ -CurveBinary │ │ │ │ -CurvePrime │ │ │ │ -CurveBinary │ │ │ │ -Crypto/ECC/Simple/Types.hs:105:27-28|case │ │ │ │ -CurvePrimeParam │ │ │ │ -CurveBinaryParam │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.ECC.Simple.Types │ │ │ │ -CurveBinaryParam │ │ │ │ -CurvePrimeParam │ │ │ │ -CurveType │ │ │ │ -vr8^T:l)U │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t571r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t571k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t409r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t409k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t283r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t283k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t239k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t233r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t233k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t193r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t193r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t163r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t163r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t163k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t131r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t131r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t113r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t113r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p521r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p384r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p256r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p256k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p224r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p224k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p192r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p192k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p160r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p160r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p160k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p128r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p128r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p112r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p112r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.C:Curve │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.CurveParameters │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.Point │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.PointO │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.CurveBinary │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.CurvePrime │ │ │ │ -mulF2m: negative number represent no binary polynomial │ │ │ │ -modF2m: negative number represent no binary polynomial │ │ │ │ -modF2m: cannot divide by zero polynomial │ │ │ │ -Crypto.ECC.Simple.Prim │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Internal.ByteArray │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -/dev/random │ │ │ │ -/dev/urandom │ │ │ │ - cannot be grabbed │ │ │ │ -./Crypto/Random/Entropy/Unix.hs │ │ │ │ -'DevURandom │ │ │ │ -DevURandom │ │ │ │ -'DevRandom │ │ │ │ -DevRandom │ │ │ │ -Crypto.Random.Entropy.Unix │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Read for SettingsKey │ │ │ │ +./Network/HTTP2/Frame/Types.hs │ │ │ │ +Network.HTTP2.Frame.Types │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +SettingsKey │ │ │ │ +SettingsKey │ │ │ │ +SettingsMaxHeaderListSize │ │ │ │ +SettingsMaxFrameSize │ │ │ │ +SettingsInitialWindowSize │ │ │ │ +SettingsMaxConcurrentStreams │ │ │ │ +SettingsEnablePush │ │ │ │ +SettingsTokenHeaderTableSize │ │ │ │ +exclusive │ │ │ │ +Priority │ │ │ │ +streamDependency │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.Frame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.DataFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.HeadersFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.PriorityFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.RSTStreamFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.SettingsFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.PushPromiseFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.PingFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.GoAwayFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.WindowUpdateFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.ContinuationFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.UnknownFrame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.FrameHeader │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Types.Priority │ │ │ │ +Response other than OutBodyBuilder is not supported │ │ │ │ +./Network/HTTP2/Server/Run.hs │ │ │ │ +Preface mismatch │ │ │ │ +'ServerIO │ │ │ │ +ServerIO │ │ │ │ +'ServerConfig │ │ │ │ +ServerConfig │ │ │ │ +Network.HTTP2.Server.Run │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +, settings = │ │ │ │ +, connectionWindowSize = │ │ │ │ +ServerConfig {numberOfWorkers = │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Server.Run.ServerIO │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Server.Run.ServerConfig │ │ │ │ +H2 response sender for stream │ │ │ │ +./Network/HTTP2/Server/Worker.hs │ │ │ │ +fromJust │ │ │ │ +H2 server push │ │ │ │ +H2 response streaming sender for │ │ │ │ +Network.HTTP2.Server.Worker │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +PRI * HTTP/2.0 │ │ │ │ +Network.HTTP2.Frame │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +exceeds max concurrent │ │ │ │ +toClientInfo │ │ │ │ +toServerInfo │ │ │ │ +./Network/HTTP2/H2/Context.hs │ │ │ │ +'ServerInfo │ │ │ │ +'Context │ │ │ │ +RoleInfo │ │ │ │ +ServerInfo │ │ │ │ +'ClientInfo │ │ │ │ +ClientInfo │ │ │ │ +Network.HTTP2.H2.Context │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.Context │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.RIS │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.RIC │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.ClientInfo │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.Client │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Context.Server │ │ │ │ +H2 receiver │ │ │ │ +stream id should be odd │ │ │ │ +push promise is not allowed │ │ │ │ +unknown frame │ │ │ │ +exceeds maximum frame size │ │ │ │ +push not enabled │ │ │ │ +ack settings has a body │ │ │ │ +too many settings │ │ │ │ +Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:268:5-27 │ │ │ │ +too many ping │ │ │ │ +push promise must specify an even stream identifier │ │ │ │ +wrong header fragment for push promise │ │ │ │ +Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:319:5-29 │ │ │ │ +continuation frame must follow │ │ │ │ +header must not be sent to half or fully closed stream │ │ │ │ +stream identifier must not decrease │ │ │ │ +this frame is not allowed in an idle stream: │ │ │ │ +continuation in trailer is not supported │ │ │ │ +Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:404:5-23 │ │ │ │ +too many empty headers │ │ │ │ +Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:374:5-24 │ │ │ │ +no body but content-length is not zero │ │ │ │ +exceeds connection flow-control limit │ │ │ │ +exceeds stream flow-control limit │ │ │ │ +too many empty data │ │ │ │ +actual body length is not the same as content-length │ │ │ │ +Pattern match failure in 'do' block at Network/HTTP2/H2/Receiver.hs:428:9-22 │ │ │ │ +too many empty continuation │ │ │ │ +Header is too big │ │ │ │ +Header is too fragmented │ │ │ │ +too many rst_stream │ │ │ │ +continue frame cannot come here │ │ │ │ +an illegal frame follows header/continuation frames │ │ │ │ +illegal data frame for │ │ │ │ +illegal frame │ │ │ │ +priority depends on itself │ │ │ │ +treat a stream error as a connection error │ │ │ │ +./Network/HTTP2/H2/Receiver.hs │ │ │ │ +Network.HTTP2.H2.Receiver │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Receiver.Source │ │ │ │ +H2 sender │ │ │ │ +Pattern match failure in 'do' block at Network/HTTP2/H2/Sender.hs:202:25-49 │ │ │ │ +Pattern match failure in 'do' block at Network/HTTP2/H2/Sender.hs:297:21-37 │ │ │ │ +cannot compress the header │ │ │ │ +./Network/HTTP2/H2/Sender.hs │ │ │ │ +Network.HTTP2.H2.Sender │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Sender.C │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Sender.O │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Sender.Flush │ │ │ │ +'StreamOutOfScope │ │ │ │ +'StreamCancelled │ │ │ │ +'StreamPushedFinal │ │ │ │ +StreamOutOfScope │ │ │ │ +StreamCancelled │ │ │ │ +StreamPushedFinal │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Network.HTTP2.H2.Stream │ │ │ │ +StreamTerminated │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Stream.StreamPushedFinal │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Stream.StreamCancelled │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Stream.StreamOutOfScope │ │ │ │ +'EvenStreamTable │ │ │ │ +EvenStreamTable │ │ │ │ +'OddStreamTable │ │ │ │ +OddStreamTable │ │ │ │ +Network.HTTP2.H2.StreamTable │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +rsingleRight │ │ │ │ +lsingleLeft │ │ │ │ +rdoubleRight │ │ │ │ +rdoubleLeft │ │ │ │ +ldoubleRight │ │ │ │ +rsingleLeft │ │ │ │ +ldoubleLeft │ │ │ │ +malformed tree │ │ │ │ +lsingleRight │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.StreamTable.EvenStreamTable │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.StreamTable.OddStreamTable │ │ │ │ +'LoopCheck │ │ │ │ +LoopCheck │ │ │ │ +Network.HTTP2.H2.Sync │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.H2.Sync.LoopCheck │ │ │ │ +Network.HTTP2.H2.Window │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +decodeWithPadding │ │ │ │ +./Network/HTTP2/Frame/Decode.hs │ │ │ │ +padding is not enough │ │ │ │ +Settings is too large │ │ │ │ +window update must not be 0 │ │ │ │ +payload is too short │ │ │ │ +cannot used in control stream │ │ │ │ +cannot used in non-zero stream │ │ │ │ +insufficient payload for Pad Length │ │ │ │ +insufficient payload for priority fields │ │ │ │ +insufficient payload for Pad Length and priority fields │ │ │ │ +payload length is not 5 in priority frame │ │ │ │ +payload length is not 4 in rst stream frame │ │ │ │ +payload length is not multiple of 6 in settings frame │ │ │ │ +payload length must be 0 if ack flag is set │ │ │ │ +push promise must be used with an odd stream identifier │ │ │ │ +payload length is 8 in ping frame │ │ │ │ +goaway body must be 8 bytes or larger │ │ │ │ +payload length is 4 in window update frame │ │ │ │ +'FrameDecodeError │ │ │ │ +FrameDecodeError │ │ │ │ +FrameDecodeError │ │ │ │ +Network.HTTP2.Frame.Decode │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HTTP2.Frame.Decode.FrameDecodeError │ │ │ │ +Network.HPACK │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +./Network/HPACK/HeaderBlock/Decode.hs │ │ │ │ +Network.HPACK.HeaderBlock.Decode │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +./Network/ByteOrder.hs │ │ │ │ +Network.ByteOrder │ │ │ │ +network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ +./Network/HPACK/HeaderBlock/Encode.hs │ │ │ │ +toEncodeInfo │ │ │ │ +./Network/ByteOrder.hs │ │ │ │ +Network.ByteOrder │ │ │ │ +network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ +Network.HPACK.HeaderBlock.Encode │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +./Network/ByteOrder.hs │ │ │ │ +Network.ByteOrder │ │ │ │ +network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ +Network.HPACK.HeaderBlock.Integer │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Negative exponent │ │ │ │ +./Network/ByteOrder.hs │ │ │ │ +Network.ByteOrder │ │ │ │ +network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ +./Network/HPACK/Huffman/Decode.hs │ │ │ │ +Network/HPACK/Huffman/Decode.hs:(122,1)-(131,56)|function step │ │ │ │ +'WayStep │ │ │ │ +'GoBack2 │ │ │ │ +'Forward │ │ │ │ +'EndOfString │ │ │ │ +Network.HPACK.Huffman.Decode │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +GoBack2 │ │ │ │ +Forward │ │ │ │ +EndOfString │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.Non │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.One │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.Two │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.WayStep │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.EndOfString │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.Forward │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.GoBack │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Decode.GoBack2 │ │ │ │ +./Network/HPACK/Huffman/Encode.hs │ │ │ │ +Network.HPACK.Huffman.Encode │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Network.HPACK.Huffman.Params │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Network.HPACK.Huffman.Table │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +./Network/HPACK/Huffman/Tree.hs │ │ │ │ +Network.HPACK.Huffman.Tree │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Tree.Tip │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Tree.Bin │ │ │ │ + Table size: │ │ │ │ +toDecodeInfo │ │ │ │ +toEncodeInfo │ │ │ │ +./Network/HPACK/Table/Dynamic.hs │ │ │ │ +TableSizeAction │ │ │ │ +'DynamicTable │ │ │ │ +DynamicTable │ │ │ │ +CodeInfo │ │ │ │ +'DecodeInfo │ │ │ │ +DecodeInfo │ │ │ │ +'EncodeInfo │ │ │ │ +EncodeInfo │ │ │ │ +Network.HPACK.Table.Dynamic │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.Keep │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.Change │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.Ignore │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.DynamicTable │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.CIE │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.CID │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.DecodeInfo │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Dynamic.EncodeInfo │ │ │ │ +dummyValue │ │ │ │ +Network.HPACK.Table.Entry │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.Entry.Entry │ │ │ │ +StaticEntry │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Network.HPACK.Table.RevIndex │ │ │ │ +KeyValue │ │ │ │ +'KeyValue │ │ │ │ +StaticEntry │ │ │ │ +'StaticEntry │ │ │ │ +RevIndex │ │ │ │ +'RevIndex │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.RevIndex.RevIndex │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.RevIndex.StaticEntry │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Table.RevIndex.KeyValue │ │ │ │ +www-authenticate │ │ │ │ +user-agent │ │ │ │ +transfer-encoding │ │ │ │ +strict-transport-security │ │ │ │ +set-cookie │ │ │ │ +retry-after │ │ │ │ +proxy-authorization │ │ │ │ +proxy-authenticate │ │ │ │ +max-forwards │ │ │ │ +location │ │ │ │ +last-modified │ │ │ │ +if-unmodified-since │ │ │ │ +if-range │ │ │ │ +if-none-match │ │ │ │ +if-modified-since │ │ │ │ +if-match │ │ │ │ +content-type │ │ │ │ +content-range │ │ │ │ +content-location │ │ │ │ +content-length │ │ │ │ +content-language │ │ │ │ +content-encoding │ │ │ │ +content-disposition │ │ │ │ +cache-control │ │ │ │ +authorization │ │ │ │ +access-control-allow-origin │ │ │ │ +accept-ranges │ │ │ │ +accept-language │ │ │ │ +gzip, deflate │ │ │ │ +accept-encoding │ │ │ │ +accept-charset │ │ │ │ +/index.html │ │ │ │ +:authority │ │ │ │ +Network.HPACK.Table.Static │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +'IndexOverrun │ │ │ │ +'TooLargeHeader │ │ │ │ +'IllegalHeaderName │ │ │ │ +'HeaderBlockTruncated │ │ │ │ +'IllegalTableSizeUpdate │ │ │ │ +'TooLargeTableSize │ │ │ │ +'TooSmallTableSize │ │ │ │ +'TooLongEos │ │ │ │ +'IllegalEos │ │ │ │ +'EosInTheMiddle │ │ │ │ +'EncodeStrategy │ │ │ │ +EncodeStrategy │ │ │ │ +CompressionAlgo │ │ │ │ +Network/HPACK/Types.hs:90:15-16|case │ │ │ │ +, useHuffman = │ │ │ │ +compressionAlgo = │ │ │ │ +EncodeStrategy { │ │ │ │ +Network/HPACK/Types.hs:35:49-50|case │ │ │ │ +TooLargeHeader │ │ │ │ +IllegalHeaderName │ │ │ │ +HeaderBlockTruncated │ │ │ │ +IllegalTableSizeUpdate │ │ │ │ +TooLargeTableSize │ │ │ │ +TooSmallTableSize │ │ │ │ +TooLongEos │ │ │ │ +IllegalEos │ │ │ │ +EosInTheMiddle │ │ │ │ +IndexOverrun │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Network.HPACK.Types │ │ │ │ +DecodeError │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.IndexOverrun │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.EosInTheMiddle │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.IllegalEos │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.TooLongEos │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.TooSmallTableSize │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.TooLargeTableSize │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.IllegalTableSizeUpdate │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.HeaderBlockTruncated │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.IllegalHeaderName │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.TooLargeHeader │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.EncodeStrategy │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.Naive │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.Static │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.Linear │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.SIndex │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Types.DIndex │ │ │ │ +trailers │ │ │ │ +illegal header │ │ │ │ +Transfer-Encoding │ │ │ │ +illegal trailer │ │ │ │ +./Network/HTTP2/H2/HPACK.hs │ │ │ │ +Network.HTTP2.H2.HPACK │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +Network.HPACK.Huffman.Bit │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Bit.F │ │ │ │ +http2-5.3.10-40SwRbQS3pEEmG7INFsdWc:Network.HPACK.Huffman.Bit.T │ │ │ │ +, txfLimit = │ │ │ │ +TxFlow {txfSent = │ │ │ │ +, rxfLimit = │ │ │ │ +, rxfReceived = │ │ │ │ +, rxfConsumed = │ │ │ │ +RxFlow {rxfBufSize = │ │ │ │ +'FCTMaxData │ │ │ │ +'FCTWindowUpdate │ │ │ │ +FlowControlType │ │ │ │ +Network.Control.Flow │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Flow.FCTWindowUpdate │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Flow.FCTMaxData │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Flow.RxFlow │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Flow.TxFlow │ │ │ │ +'LRUCacheRef │ │ │ │ +LRUCacheRef │ │ │ │ +'LRUCache │ │ │ │ +LRUCache │ │ │ │ +Network.Control.LRUCache │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj │ │ │ │ +, lcQueue = │ │ │ │ +, lcTick = │ │ │ │ +LRUCache {lcLimit = │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.LRUCache.LRUCache │ │ │ │ +'Counter │ │ │ │ +Network.Control.Rate │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj │ │ │ │ +network-control-0.1.7-COZFLEha71iE8w4yGlDdOj:Network.Control.Rate.Counter │ │ │ │ +%a, %d %b %Y %H:%M:%S GMT │ │ │ │ +%a, %d %b %Y %H:%M:%S %z │ │ │ │ +Data.UnixTime.Conv │ │ │ │ +unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq │ │ │ │ +'UnixDiffTime │ │ │ │ +UnixDiffTime │ │ │ │ +'UnixTime │ │ │ │ +UnixTime │ │ │ │ +Data.UnixTime.Types │ │ │ │ +unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq │ │ │ │ +, udtMicroSeconds = │ │ │ │ +UnixDiffTime {udtSeconds = │ │ │ │ +, utMicroSeconds = │ │ │ │ +UnixTime {utSeconds = │ │ │ │ +not enough bytes │ │ │ │ +unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq:Data.UnixTime.Types.UnixDiffTime │ │ │ │ +unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq:Data.UnixTime.Types.UnixTime │ │ │ │ +getClockTime │ │ │ │ cbits/p256/p256.c │ │ │ │ (borrow >> P256_BITSPERDIGIT) == 0 │ │ │ │ top <= 1 │ │ │ │ top == 0 │ │ │ │ SHA-512/%d │ │ │ │ │ │ │ │ cbits/decaf/ed448goldilocks/decaf.c │ │ │ │ @@ -8662,14 +7428,2086 @@ │ │ │ │ rts/sm/NonMovingAllocate.c │ │ │ │ current segment array │ │ │ │ nonmoving scavenge: unimplemented/strange closure type %d @ %p │ │ │ │ Memory map: │ │ │ │ /proc/self/maps │ │ │ │ Could not open /proc/self/maps │ │ │ │ Error: %s │ │ │ │ +Time.toClockTime: picoseconds out of range │ │ │ │ +Time.toClockTime: timezone offset out of range │ │ │ │ +Time.toClockTime: invalid input │ │ │ │ +toCalendarTime: illegal month value: │ │ │ │ +pred{Month}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Month}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Day}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Day}: tried to take `succ' of last tag in enumeration │ │ │ │ +%H:%M:%S │ │ │ │ +%m/%d/%y │ │ │ │ +toEnum{Month}: tag ( │ │ │ │ +toEnum{Day}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +System/Time.hsc │ │ │ │ +, ctIsDST = │ │ │ │ +, ctTZ = │ │ │ │ +, ctTZName = │ │ │ │ +, ctYDay = │ │ │ │ +, ctWDay = │ │ │ │ +, ctPicosec = │ │ │ │ +, ctSec = │ │ │ │ +, ctMin = │ │ │ │ +, ctHour = │ │ │ │ +, ctDay = │ │ │ │ +, ctMonth = │ │ │ │ +CalendarTime {ctYear = │ │ │ │ +, tdPicosec = │ │ │ │ +, tdSec = │ │ │ │ +, tdMin = │ │ │ │ +, tdHour = │ │ │ │ +, tdDay = │ │ │ │ +, tdMonth = │ │ │ │ +TimeDiff {tdYear = │ │ │ │ +getClockTime │ │ │ │ +System.Time │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC │ │ │ │ +tdPicosec │ │ │ │ +TimeDiff │ │ │ │ +ctTZName │ │ │ │ +ctPicosec │ │ │ │ +CalendarTime │ │ │ │ +Saturday │ │ │ │ +Thursday │ │ │ │ +Wednesday │ │ │ │ +December │ │ │ │ +November │ │ │ │ +September │ │ │ │ +February │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.TimeDiff │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.CalendarTime │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.TOD │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.Sunday │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.Monday │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.Tuesday │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.Wednesday │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.Thursday │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.Friday │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.Saturday │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.January │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.February │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.March │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.April │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.May │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.June │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.July │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.August │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.September │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.October │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.November │ │ │ │ +old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.December │ │ │ │ +'TimeLocale │ │ │ │ +TimeLocale │ │ │ │ +System.Locale │ │ │ │ +old-locale-1.0.0.7-LKeJfAZvz6tBqu9W2zyW4x │ │ │ │ +%a, %_d %b %Y %H:%M:%S %Z │ │ │ │ +%Y-%m-%d │ │ │ │ +%I:%M:%S %p │ │ │ │ +%H:%M:%S │ │ │ │ +%m/%d/%y │ │ │ │ +%a %b %e %H:%M:%S %Z %Y │ │ │ │ +December │ │ │ │ +November │ │ │ │ +September │ │ │ │ +February │ │ │ │ +Saturday │ │ │ │ +Thursday │ │ │ │ +Wednesday │ │ │ │ +, time12Fmt = │ │ │ │ +, timeFmt = │ │ │ │ +, dateFmt = │ │ │ │ +, dateTimeFmt = │ │ │ │ +, amPm = │ │ │ │ +, intervals = │ │ │ │ +, months = │ │ │ │ +TimeLocale {wDays = │ │ │ │ +old-locale-1.0.0.7-LKeJfAZvz6tBqu9W2zyW4x:System.Locale.TimeLocale │ │ │ │ +TourView │ │ │ │ +rdoubleRight │ │ │ │ +rdoubleLeft │ │ │ │ +ldoubleLeft │ │ │ │ +rsingleRight │ │ │ │ +ldoubleRight │ │ │ │ +lsingleLeft │ │ │ │ +rsingleLeft │ │ │ │ +malformed tree │ │ │ │ +lsingleRight │ │ │ │ +empty loser tree │ │ │ │ +empty queue │ │ │ │ +Data.OrdPSQ.Internal. │ │ │ │ +src/Data/OrdPSQ/Internal.hs │ │ │ │ +Data.OrdPSQ.Internal │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Null │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Single │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Play │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Void │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Winner │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.Start │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.LLoser │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.RLoser │ │ │ │ +psqueues-0.2.8.3-96r5ZfOGkf6ZCn9w32CGY:Data.OrdPSQ.Internal.E │ │ │ │ +'PushPromise │ │ │ │ +PushPromise │ │ │ │ +Network.HTTP.Semantics.Server │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Server.PushPromise │ │ │ │ +'Response │ │ │ │ +Response │ │ │ │ +'Request │ │ │ │ +Network.HTTP.Semantics.Server.Internal │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ +Response │ │ │ │ +Request │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Server.Internal.Aux │ │ │ │ +access-control-allow-credentials │ │ │ │ +access-control-request-headers │ │ │ │ +access-control-request-method │ │ │ │ +access-control-expose-headers │ │ │ │ +access-control-allow-headers │ │ │ │ +access-control-allow-methods │ │ │ │ +access-control-allow-origin │ │ │ │ +upgrade-insecure-requests │ │ │ │ +strict-transport-security │ │ │ │ +content-security-policy │ │ │ │ +x-content-type-options │ │ │ │ +if-unmodified-since │ │ │ │ +proxy-authorization │ │ │ │ +content-disposition │ │ │ │ +timing-allow-origin │ │ │ │ +proxy-authenticate │ │ │ │ +if-modified-since │ │ │ │ +transfer-encoding │ │ │ │ +content-language │ │ │ │ +www-authenticate │ │ │ │ +content-encoding │ │ │ │ +content-location │ │ │ │ +x-xss-protection │ │ │ │ +accept-language │ │ │ │ +accept-encoding │ │ │ │ +x-forwarded-for │ │ │ │ +x-frame-options │ │ │ │ +content-length │ │ │ │ +accept-charset │ │ │ │ +last-modified │ │ │ │ +content-range │ │ │ │ +if-none-match │ │ │ │ +cache-control │ │ │ │ +authorization │ │ │ │ +accept-ranges │ │ │ │ +content-type │ │ │ │ +max-forwards │ │ │ │ +retry-after │ │ │ │ +early-data │ │ │ │ +set-cookie │ │ │ │ +connection │ │ │ │ +user-agent │ │ │ │ +forwarded │ │ │ │ +expect-ct │ │ │ │ +if-range │ │ │ │ +if-match │ │ │ │ +location │ │ │ │ +:authority │ │ │ │ +Accept-Charset │ │ │ │ +Accept-Encoding │ │ │ │ +Accept-Language │ │ │ │ +Accept-Ranges │ │ │ │ +Access-Control-Allow-Origin │ │ │ │ +Authorization │ │ │ │ +Cache-Control │ │ │ │ +Content-Disposition │ │ │ │ +Content-Encoding │ │ │ │ +Content-Language │ │ │ │ +Content-Length │ │ │ │ +Content-Location │ │ │ │ +Content-Range │ │ │ │ +Content-Type │ │ │ │ +If-Match │ │ │ │ +If-Modified-Since │ │ │ │ +If-None-Match │ │ │ │ +If-Range │ │ │ │ +If-Unmodified-Since │ │ │ │ +Last-Modified │ │ │ │ +Location │ │ │ │ +Max-Forwards │ │ │ │ +Proxy-Authenticate │ │ │ │ +Proxy-Authorization │ │ │ │ +Retry-After │ │ │ │ +Set-Cookie │ │ │ │ +Strict-Transport-Security │ │ │ │ +Transfer-Encoding │ │ │ │ +User-Agent │ │ │ │ +Www-Authenticate │ │ │ │ +Connection │ │ │ │ +Access-Control-Allow-Credentials │ │ │ │ +Access-Control-Allow-Headers │ │ │ │ +Access-Control-Allow-Methods │ │ │ │ +Access-Control-Expose-Headers │ │ │ │ +Access-Control-Request-Headers │ │ │ │ +Access-Control-Request-Method │ │ │ │ +Content-Security-Policy │ │ │ │ +Early-Data │ │ │ │ +Expect-Ct │ │ │ │ +Forwarded │ │ │ │ +Timing-Allow-Origin │ │ │ │ +Upgrade-Insecure-Requests │ │ │ │ +X-Content-Type-Options │ │ │ │ +X-Forwarded-For │ │ │ │ +X-Frame-Options │ │ │ │ +X-Xss-Protection │ │ │ │ +for other tokens │ │ │ │ +./Network/HTTP/Semantics/Token.hs │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +True, tokenKey = │ │ │ │ +False, tokenKey = │ │ │ │ +, isPseudo = │ │ │ │ +, shouldBeIndexed = │ │ │ │ +tokenIx = │ │ │ │ +Network.HTTP.Semantics.Token │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Token.Token │ │ │ │ +'Refresher │ │ │ │ +Sentinel │ │ │ │ +Network.HTTP.Semantics.File │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.File.Closer │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.File.Refresher │ │ │ │ +'StreamingBuilder │ │ │ │ +'StreamingCancelled │ │ │ │ +'StreamingFinished │ │ │ │ +'StreamingFlush │ │ │ │ +StreamingChunk │ │ │ │ +'EndOfStream │ │ │ │ +'NotEndOfStream │ │ │ │ +IsEndOfStream │ │ │ │ +'CancelNext │ │ │ │ +Network.HTTP.Semantics.FillBuf │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.StreamingFinished │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.StreamingCancelled │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.StreamingFlush │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.StreamingBuilder │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.NotEndOfStream │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.EndOfStream │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.Next │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.FillBuf.CancelNext │ │ │ │ +Network.HTTP.Semantics.Status │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ +'NextTrailersMaker │ │ │ │ +'Trailers │ │ │ │ +NextTrailersMaker │ │ │ │ +Network.HTTP.Semantics.Trailer │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Trailer.NextTrailersMaker │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Trailer.Trailers │ │ │ │ +'OutBodyFile │ │ │ │ +'OutBodyBuilder │ │ │ │ +'OutBodyStreamingIface │ │ │ │ +'OutBodyStreaming │ │ │ │ +'OutBodyNone │ │ │ │ +'FileSpec │ │ │ │ +FileSpec │ │ │ │ +OutBodyIface │ │ │ │ +Network.HTTP.Semantics.Types │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP │ │ │ │ +FileSpec │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutObj │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyNone │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyStreaming │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyStreamingIface │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyBuilder │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyFile │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.FileSpec │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.InpObj │ │ │ │ +http-semantics-0.3.0-Lksi8mNWeVM6BO5I3ngNaP:Network.HTTP.Semantics.Types.OutBodyIface │ │ │ │ +Codec.Binary.UTF8.String │ │ │ │ +utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ +utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ +Data.ByteString.UTF8 │ │ │ │ +errorEmptyList │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Data.ByteString │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +./Data/ByteString/UTF8.hs │ │ │ │ +WAI timeout manager (Reaper) │ │ │ │ +./System/TimeManager.hs │ │ │ │ +'TimeoutThread │ │ │ │ +'Manager │ │ │ │ +'NoManager │ │ │ │ +'Inactive │ │ │ │ +Thread killed by timeout manager │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7 │ │ │ │ +System.TimeManager │ │ │ │ +TimeoutThread │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.TimeoutThread │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Handle │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Manager │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.NoManager │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Active │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Inactive │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.TimeManager.Paused │ │ │ │ +./System/ThreadManager.hs │ │ │ │ +'KilledByThreadManager │ │ │ │ +'ThreadManager │ │ │ │ +ThreadManager │ │ │ │ +'ManagedThread │ │ │ │ +ManagedThread │ │ │ │ +KilledByThreadManager │ │ │ │ +System.ThreadManager │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7 │ │ │ │ +KilledByThreadManager │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.ThreadManager.KilledByThreadManager │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.ThreadManager.ThreadManager │ │ │ │ +time-manager-0.2.4-IwLSLQHQI9B4z41HtjI4U7:System.ThreadManager.ManagedThread │ │ │ │ +./Network/ByteOrder.hs │ │ │ │ +'BufferOverrun │ │ │ │ +'ReadBuffer │ │ │ │ +ReadBuffer │ │ │ │ +Readable │ │ │ │ +'WriteBuffer │ │ │ │ +WriteBuffer │ │ │ │ +network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE │ │ │ │ +Network.ByteOrder │ │ │ │ +BufferOverrun │ │ │ │ +network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE:Network.ByteOrder.BufferOverrun │ │ │ │ +network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE:Network.ByteOrder.C:Readable │ │ │ │ +network-byte-order-0.1.7-J02Yzbgcg5vJkCAZLhhBrE:Network.ByteOrder.WriteBuffer │ │ │ │ +http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu │ │ │ │ +Network.HTTP.Date.Converter │ │ │ │ +Network.HTTP.Date.Formatter │ │ │ │ +http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu │ │ │ │ +___MonTueWedThuFriSatSun │ │ │ │ +___JanFebMarAprMayJunJulAugSepOctNovDec │ │ │ │ +'HTTPDate │ │ │ │ +HTTPDate │ │ │ │ +Network.HTTP.Date.Types │ │ │ │ +http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu │ │ │ │ +, hdWkday = │ │ │ │ +, hdSecond = │ │ │ │ +, hdMinute = │ │ │ │ +, hdHour = │ │ │ │ +, hdDay = │ │ │ │ +, hdMonth = │ │ │ │ +HTTPDate {hdYear = │ │ │ │ +http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu:Network.HTTP.Date.Types.HTTPDate │ │ │ │ +parseOnly: impossible error! │ │ │ │ +./Data/Attoparsec/ByteString/Internal.hs │ │ │ │ +Data.Attoparsec.ByteString.Internal │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +Failed reading: satisfyWith │ │ │ │ +Network.HTTP.Date.Parser │ │ │ │ +http-date-0.0.11-1CEenruQAUvDJeEPkg8IDu │ │ │ │ +Data.Attoparsec.Combinator │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +Failed reading: empty │ │ │ │ +satisfyElem │ │ │ │ +endOfInput │ │ │ │ +./Data/Attoparsec/Internal.hs │ │ │ │ +undefined │ │ │ │ +not enough input │ │ │ │ +Data.Attoparsec.Internal │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +'Incomplete │ │ │ │ +'Complete │ │ │ │ +'Partial │ │ │ │ +Data.Attoparsec.Internal.Types │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +Failed reading: mzero │ │ │ │ +Failed reading: mempty │ │ │ │ +Failed reading: empty │ │ │ │ +Incomplete │ │ │ │ +Complete │ │ │ │ +Pos {fromPos = │ │ │ │ +Failed reading: │ │ │ │ +Partial _ │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.C:Chunk │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Complete │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Incomplete │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Fail │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Partial │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Done │ │ │ │ +Data.Attoparsec.Zepto │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +insufficient input │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Zepto.Fail │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Zepto.OK │ │ │ │ +Data.Attoparsec.ByteString.Buffer │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Buffer.Buf │ │ │ │ +Data.Attoparsec.Text.Buffer │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.Buffer.Buf │ │ │ │ +undefined │ │ │ │ +Failed reading: takeWhile1 │ │ │ │ +Failed reading: takeWhileIncAcc reached end of input │ │ │ │ +Failed reading: takeWhileIncluding reached end of input │ │ │ │ +Failed reading: satisfy │ │ │ │ +Failed reading: skip │ │ │ │ +Failed reading: satisfyWith │ │ │ │ +parseOnly: impossible error! │ │ │ │ +./Data/Attoparsec/ByteString/Internal.hs │ │ │ │ +Data.Attoparsec.ByteString.Internal │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Internal.T │ │ │ │ +Failed reading: satisfy │ │ │ │ +Failed reading: skip │ │ │ │ +Failed reading: satisfyWith │ │ │ │ +Failed reading: takeWith │ │ │ │ +Failed reading: stringCI │ │ │ │ +Failed reading: takeWhile1 │ │ │ │ +parseOnly: impossible error! │ │ │ │ +./Data/Attoparsec/Text/Internal.hs │ │ │ │ +'Finished │ │ │ │ +'Continue │ │ │ │ +Data.Attoparsec.Text.Internal │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.Internal.Continue │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.Internal.Finished │ │ │ │ +Data.Attoparsec.ByteString.FastSet │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +FastSet Sorted │ │ │ │ +FastSet Table │ │ │ │ +internal/Data/Attoparsec/ByteString/FastSet.hs:46:15-16|case │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.I │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Sorted │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Table │ │ │ │ +Negative range size │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +'FastSet │ │ │ │ +Data.Attoparsec.Text.FastSet │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.FastSet.Entry │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.FastSet.FastSet │ │ │ │ +'C:MonadPrimBase │ │ │ │ +MonadPrimBase │ │ │ │ +'C:MonadPrim │ │ │ │ +MonadPrim │ │ │ │ +PrimBase │ │ │ │ +PrimMonad │ │ │ │ +Control.Monad.Primitive │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ +'PrimStorable │ │ │ │ +PrimStorable │ │ │ │ +Data.Primitive.Types: implementation mistake in `Prim` instance │ │ │ │ +./Data/Primitive/Types.hs │ │ │ │ +Data.Primitive.Types │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +undefined │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Types.C:Prim │ │ │ │ +'PushArray │ │ │ │ +'EmptyStack │ │ │ │ +ArrayStack │ │ │ │ +'MutableArray │ │ │ │ +MutableArray │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +fromList │ │ │ │ +Data.Primitive.Array.Array │ │ │ │ +unsafeArrayFromListN' │ │ │ │ +GHC.Internal.Base │ │ │ │ +ghc-internal │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +emptyArray# │ │ │ │ +negative multiplier │ │ │ │ +mfix for Data.Primitive.Array applied to strict function. │ │ │ │ +mzipWith │ │ │ │ +mapArray' │ │ │ │ +bad indexing │ │ │ │ +traverse │ │ │ │ +toConstr │ │ │ │ +Data.Primitive.Array.MutableArray │ │ │ │ +infinite arrays are not well defined │ │ │ │ +uninitialized element │ │ │ │ +list length less than specified size │ │ │ │ +list length greater than specified size │ │ │ │ +fromListN │ │ │ │ +impossible │ │ │ │ +emptyArray │ │ │ │ +empty array │ │ │ │ +Data.Primitive.Array. │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +Data.Primitive.Array │ │ │ │ +./Data/Primitive/Array.hs │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ +list length less than specified size │ │ │ │ +list length greater than specified size │ │ │ │ +byteArrayFromListN │ │ │ │ +Data.Primitive.ByteArray. │ │ │ │ +./Data/Primitive/ByteArray.hs │ │ │ │ +Data.Primitive.ByteArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +Data.Primitive.MutVar │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.MutVar.MutVar │ │ │ │ +fromList │ │ │ │ +'FromListNTag │ │ │ │ +'FromListTag │ │ │ │ +Data.Primitive.Internal.Read │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ +./Data/X509/EC.hs │ │ │ │ +undefined │ │ │ │ +Data.X509.EC │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +CertificateChain │ │ │ │ +'CertificateChainRaw │ │ │ │ +CertificateChainRaw │ │ │ │ +'CertificateChain │ │ │ │ +CertificateChain │ │ │ │ +Data.X509.CertificateChain │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +CertificateChainRaw │ │ │ │ +toASN1: X509.SignatureAlg.HashAlg: Unknown hash │ │ │ │ +unknown OID for │ │ │ │ +Data/X509/AlgorithmIdentifier.hs:49:20-21|case │ │ │ │ +Data/X509/AlgorithmIdentifier.hs:40:20-21|case │ │ │ │ +fromASN1: X509.SignatureALG: EdDSA requires absent parameter │ │ │ │ +fromASN1: X509.SignatureALG: unknown format │ │ │ │ +./Data/X509/AlgorithmIdentifier.hs │ │ │ │ +'SignatureALG │ │ │ │ +'SignatureALG_IntrinsicHash │ │ │ │ +'SignatureALG_Unknown │ │ │ │ +SignatureALG │ │ │ │ +'PubKeyALG_Unknown │ │ │ │ +'PubKeyALG_DH │ │ │ │ +'PubKeyALG_Ed448 │ │ │ │ +'PubKeyALG_Ed25519 │ │ │ │ +'PubKeyALG_X448 │ │ │ │ +'PubKeyALG_X25519 │ │ │ │ +'PubKeyALG_EC │ │ │ │ +'PubKeyALG_DSA │ │ │ │ +'PubKeyALG_RSAPSS │ │ │ │ +'PubKeyALG_RSA │ │ │ │ +PubKeyALG │ │ │ │ +'HashSHA512 │ │ │ │ +'HashSHA384 │ │ │ │ +'HashSHA256 │ │ │ │ +'HashSHA224 │ │ │ │ +'HashSHA1 │ │ │ │ +'HashMD5 │ │ │ │ +'HashMD2 │ │ │ │ +Data.X509.AlgorithmIdentifier │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +SignatureALG_Unknown │ │ │ │ +SignatureALG_IntrinsicHash │ │ │ │ +SignatureALG │ │ │ │ +PubKeyALG_Unknown │ │ │ │ +PubKeyALG_DH │ │ │ │ +PubKeyALG_Ed448 │ │ │ │ +PubKeyALG_Ed25519 │ │ │ │ +PubKeyALG_X448 │ │ │ │ +PubKeyALG_X25519 │ │ │ │ +PubKeyALG_EC │ │ │ │ +PubKeyALG_DSA │ │ │ │ +PubKeyALG_RSAPSS │ │ │ │ +PubKeyALG_RSA │ │ │ │ +HashSHA512 │ │ │ │ +HashSHA384 │ │ │ │ +HashSHA256 │ │ │ │ +HashSHA224 │ │ │ │ +HashSHA1 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG_IntrinsicHash │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG_Unknown │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_RSA │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_RSAPSS │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_DSA │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_EC │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_X25519 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_X448 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Ed25519 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Ed448 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_DH │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Unknown │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashMD2 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashMD5 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA1 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA224 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA256 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA384 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA512 │ │ │ │ +expecting [OID,String] got [] │ │ │ │ +expecting [OID,String] got │ │ │ │ +'DistinguishedNameInner │ │ │ │ +DistinguishedNameInner │ │ │ │ +'DnEmailAddress │ │ │ │ +'DnOrganizationUnit │ │ │ │ +'DnOrganization │ │ │ │ +'DnCountry │ │ │ │ +'DnCommonName │ │ │ │ +DnElement │ │ │ │ +'DistinguishedName │ │ │ │ +DistinguishedName │ │ │ │ +Data.X509.DistinguishedName │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +DistinguishedNameInner │ │ │ │ +DnEmailAddress │ │ │ │ +DnOrganizationUnit │ │ │ │ +DnOrganization │ │ │ │ +DnCountry │ │ │ │ +DnCommonName │ │ │ │ +DistinguishedName {getDistinguishedElements = │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnCommonName │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnCountry │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnOrganization │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnOrganizationUnit │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnEmailAddress │ │ │ │ +bad validity format │ │ │ │ +missing serial │ │ │ │ +unexpected type for version │ │ │ │ +'Certificate │ │ │ │ +Certificate │ │ │ │ +'CertKeyUsageDecipherOnly │ │ │ │ +'CertKeyUsageEncipherOnly │ │ │ │ +'CertKeyUsageCRLSign │ │ │ │ +'CertKeyUsageKeyCertSign │ │ │ │ +'CertKeyUsageKeyAgreement │ │ │ │ +'CertKeyUsageDataEncipherment │ │ │ │ +'CertKeyUsageKeyEncipherment │ │ │ │ +'CertKeyUsageNonRepudiation │ │ │ │ +'CertKeyUsageDigitalSignature │ │ │ │ +CertKeyUsage │ │ │ │ +Data.X509.Cert │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +, certExtensions = │ │ │ │ +, certPubKey = │ │ │ │ +, certSubjectDN = │ │ │ │ +, certValidity = │ │ │ │ +, certIssuerDN = │ │ │ │ +, certSignatureAlg = │ │ │ │ +, certSerial = │ │ │ │ +Certificate {certVersion = │ │ │ │ +CertKeyUsageDecipherOnly │ │ │ │ +CertKeyUsageEncipherOnly │ │ │ │ +CertKeyUsageCRLSign │ │ │ │ +CertKeyUsageKeyCertSign │ │ │ │ +CertKeyUsageKeyAgreement │ │ │ │ +CertKeyUsageDataEncipherment │ │ │ │ +CertKeyUsageKeyEncipherment │ │ │ │ +CertKeyUsageNonRepudiation │ │ │ │ +CertKeyUsageDigitalSignature │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.Certificate │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDigitalSignature │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageNonRepudiation │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyEncipherment │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDataEncipherment │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyAgreement │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyCertSign │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageCRLSign │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageEncipherOnly │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDecipherOnly │ │ │ │ +fromASN1: X509.Pubkey: EC unknown curve │ │ │ │ +fromASN1: X509.PubKey: unknown EC format: [] │ │ │ │ +fromASN1: X509.PubKey: unknown X25519 format: [] │ │ │ │ +fromASN1: X509.PubKey: unknown X448 format: [] │ │ │ │ +fromASN1: X509.PubKey: unknown Ed25519 format: [] │ │ │ │ +fromASN1: X509.PubKey: unknown Ed448 format: [] │ │ │ │ +fromASN1: unknown public key OID: │ │ │ │ +fromASN1: X509.PubKey: unknown format:[] │ │ │ │ +fromASN1: X509.PubKey: unknown RSA format: │ │ │ │ +fromASN1: X509.PubKey: unknown DSA format │ │ │ │ +fromASN1: X509.PubKey: unknown EC format: │ │ │ │ +fromASN1: X509.PubKey: unknown X25519 format: │ │ │ │ +fromASN1: X509.PubKey: unknown X448 format: │ │ │ │ +fromASN1: X509.PubKey: unknown Ed25519 format: │ │ │ │ +fromASN1: X509.PubKey: unknown Ed448 format: │ │ │ │ + bitarray cannot be parsed: │ │ │ │ + bitarray contains an invalid public key: │ │ │ │ +fromASN1: X509.PubKey │ │ │ │ +fromASN1: X509.PubKey: unknown format: │ │ │ │ +fromASN1: RSA.PublicKey: │ │ │ │ +fromASN1: RSA.PublicKey: unexpected format │ │ │ │ +rsaPubFromASN1: invalid OID │ │ │ │ +rsaPubFromASN1: Invalid version, expecting 0 │ │ │ │ +Data/X509/PublicKey.hs:80:20-21|case │ │ │ │ +Data/X509/PublicKey.hs:66:20-21|case │ │ │ │ +'PubKeyUnknown │ │ │ │ +'PubKeyEd448 │ │ │ │ +'PubKeyEd25519 │ │ │ │ +'PubKeyX448 │ │ │ │ +'PubKeyX25519 │ │ │ │ +'PubKeyEC │ │ │ │ +'PubKeyDSA │ │ │ │ +'PubKeyRSA │ │ │ │ +'PubKeyDH │ │ │ │ +'PubKeyEC_Named │ │ │ │ +'PubKeyEC_Prime │ │ │ │ +PubKeyEC │ │ │ │ +'SerializedPoint │ │ │ │ +SerializedPoint │ │ │ │ +undefined curve OID: │ │ │ │ +encodeInner: unimplemented public key EC_Prime │ │ │ │ +encodeInner: unimplemented public key DH │ │ │ │ +./Data/X509/PublicKey.hs │ │ │ │ +Data.X509.PublicKey │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +pubkeyEC_a │ │ │ │ +pubkeyEC_b │ │ │ │ +pubkeyEC_prime │ │ │ │ +pubkeyEC_generator │ │ │ │ +pubkeyEC_order │ │ │ │ +pubkeyEC_cofactor │ │ │ │ +pubkeyEC_seed │ │ │ │ +pubkeyEC_name │ │ │ │ +PubKeyDH │ │ │ │ +PubKeyUnknown │ │ │ │ +PubKeyEd448 │ │ │ │ +PubKeyEd25519 │ │ │ │ +PubKeyX448 │ │ │ │ +PubKeyX25519 │ │ │ │ +PubKeyEC │ │ │ │ +PubKeyDSA │ │ │ │ +PubKeyRSA │ │ │ │ +, pubkeyEC_pub = │ │ │ │ +PubKeyEC_Named {pubkeyEC_name = │ │ │ │ +, pubkeyEC_seed = │ │ │ │ +, pubkeyEC_cofactor = │ │ │ │ +, pubkeyEC_order = │ │ │ │ +, pubkeyEC_generator = │ │ │ │ +, pubkeyEC_prime = │ │ │ │ +, pubkeyEC_b = │ │ │ │ +, pubkeyEC_a = │ │ │ │ +PubKeyEC_Prime {pubkeyEC_pub = │ │ │ │ +SerializedPoint │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyRSA │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyDSA │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyDH │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEC │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyX25519 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyX448 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEd25519 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEd448 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyUnknown │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEC_Prime │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEC_Named │ │ │ │ +ECDSA.PrivateKey.toASN1: missing named curve │ │ │ │ +./Data/X509/PrivateKey.hs │ │ │ │ +.SecretKey.fromASN1: unexpected inner format │ │ │ │ +newcurveFromASN1: unexpected OID │ │ │ │ +newcurveFromASN1: unexpected version: │ │ │ │ +.SecretKey.fromASN1: │ │ │ │ +newcurveFromASN1: unexpected end format │ │ │ │ +newcurveFromASN1: unexpected format │ │ │ │ +ECDSA.PrivateKey.fromASN1: unknown curve │ │ │ │ +ECDSA.PrivateKey.fromASN1: unexpected EC format │ │ │ │ +ECDSA.PrivateKey.fromASN1: unexpected curve format │ │ │ │ +ECDSA.PrivateKey.fromASN1: curve is missing │ │ │ │ +ECDSA.PrivateKey.fromASN1: │ │ │ │ +rsaFromASN1: │ │ │ │ +rsaFromASN1: unexpected format │ │ │ │ +Data/X509/PrivateKey.hs:72:20-21|case │ │ │ │ +Data/X509/PrivateKey.hs:61:20-21|case │ │ │ │ +PrivKeyEd448 │ │ │ │ +PrivKeyEd25519 │ │ │ │ +PrivKeyX448 │ │ │ │ +PrivKeyX25519 │ │ │ │ +PrivKeyEC │ │ │ │ +PrivKeyDSA │ │ │ │ +PrivKeyRSA │ │ │ │ +, privkeyEC_priv = │ │ │ │ +PrivKeyEC_Named {privkeyEC_name = │ │ │ │ +, privkeyEC_seed = │ │ │ │ +, privkeyEC_cofactor = │ │ │ │ +, privkeyEC_order = │ │ │ │ +, privkeyEC_generator = │ │ │ │ +, privkeyEC_prime = │ │ │ │ +, privkeyEC_b = │ │ │ │ +, privkeyEC_a = │ │ │ │ +PrivKeyEC_Prime {privkeyEC_priv = │ │ │ │ +'PrivKeyEd448 │ │ │ │ +'PrivKeyEd25519 │ │ │ │ +'PrivKeyX448 │ │ │ │ +'PrivKeyX25519 │ │ │ │ +'PrivKeyEC │ │ │ │ +'PrivKeyDSA │ │ │ │ +'PrivKeyRSA │ │ │ │ +'PrivKeyEC_Named │ │ │ │ +'PrivKeyEC_Prime │ │ │ │ +PrivKeyEC │ │ │ │ +Data.X509.PrivateKey │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +privkeyEC_a │ │ │ │ +privkeyEC_b │ │ │ │ +privkeyEC_prime │ │ │ │ +privkeyEC_generator │ │ │ │ +privkeyEC_order │ │ │ │ +privkeyEC_cofactor │ │ │ │ +privkeyEC_seed │ │ │ │ +privkeyEC_name │ │ │ │ +Negative exponent │ │ │ │ +.SecretKey.fromASN1: invalid secret key: │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyRSA │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyDSA │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEC │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyX25519 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyX448 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEd25519 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEd448 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEC_Prime │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEC_Named │ │ │ │ +invalid content in extended key usage │ │ │ │ +unknown key usage purpose │ │ │ │ +'ExtNetscapeComment │ │ │ │ +ExtNetscapeComment │ │ │ │ +'ExtCrlDistributionPoints │ │ │ │ +ExtCrlDistributionPoints │ │ │ │ +'DistributionNameRelative │ │ │ │ +'DistributionPointFullName │ │ │ │ +DistributionPoint │ │ │ │ +'Reason_AACompromise │ │ │ │ +'Reason_PrivilegeWithdrawn │ │ │ │ +'Reason_CertificateHold │ │ │ │ +'Reason_CessationOfOperation │ │ │ │ +'Reason_Superseded │ │ │ │ +'Reason_AffiliationChanged │ │ │ │ +'Reason_CACompromise │ │ │ │ +'Reason_KeyCompromise │ │ │ │ +'Reason_Unused │ │ │ │ +ReasonFlag │ │ │ │ +'ExtAuthorityKeyId │ │ │ │ +ExtAuthorityKeyId │ │ │ │ +'ExtSubjectAltName │ │ │ │ +ExtSubjectAltName │ │ │ │ +'AltNameIP │ │ │ │ +'AltNameDNSSRV │ │ │ │ +'AltNameXMPP │ │ │ │ +'AltNameURI │ │ │ │ +'AltNameDNS │ │ │ │ +'AltNameRFC822 │ │ │ │ +'ExtSubjectKeyId │ │ │ │ +ExtSubjectKeyId │ │ │ │ +'ExtExtendedKeyUsage │ │ │ │ +ExtExtendedKeyUsage │ │ │ │ +'KeyUsagePurpose_Unknown │ │ │ │ +'KeyUsagePurpose_OCSPSigning │ │ │ │ +'KeyUsagePurpose_TimeStamping │ │ │ │ +'KeyUsagePurpose_EmailProtection │ │ │ │ +'KeyUsagePurpose_CodeSigning │ │ │ │ +'KeyUsagePurpose_ClientAuth │ │ │ │ +'KeyUsagePurpose_ServerAuth │ │ │ │ +ExtKeyUsagePurpose │ │ │ │ +'ExtKeyUsage │ │ │ │ +ExtKeyUsage │ │ │ │ +'ExtBasicConstraints │ │ │ │ +ExtBasicConstraints │ │ │ │ +'C:Extension │ │ │ │ +Extension │ │ │ │ +'KeyUsage_decipherOnly │ │ │ │ +'KeyUsage_encipherOnly │ │ │ │ +'KeyUsage_cRLSign │ │ │ │ +'KeyUsage_keyCertSign │ │ │ │ +'KeyUsage_keyAgreement │ │ │ │ +'KeyUsage_dataEncipherment │ │ │ │ +'KeyUsage_keyEncipherment │ │ │ │ +'KeyUsage_nonRepudiation │ │ │ │ +'KeyUsage_digitalSignature │ │ │ │ +ExtKeyUsageFlag │ │ │ │ +toEnum{ExtKeyUsageFlag}: tag ( │ │ │ │ +succ{ExtKeyUsageFlag}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ExtKeyUsageFlag}: tried to take `pred' of first tag in enumeration │ │ │ │ +toEnum{ReasonFlag}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{ReasonFlag}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ReasonFlag}: tried to take `pred' of first tag in enumeration │ │ │ │ +GeneralNames: invalid string for XMPP Addr │ │ │ │ +GeneralNames: expecting string for XMPP Addr got: │ │ │ │ +GeneralNames: invalid string for DNSSrv Addr │ │ │ │ +GeneralNames: expecting string for DNSSRV Addr got: │ │ │ │ +GeneralNames: expecting OID but got │ │ │ │ +GeneralNames: unknown OID │ │ │ │ +GeneralNames: not coping with unknown stream │ │ │ │ +undefined │ │ │ │ +ExtNetscapeComment │ │ │ │ +ExtCrlDistributionPoints │ │ │ │ +DistributionNameRelative │ │ │ │ +DistributionPointFullName │ │ │ │ +Reason_AACompromise │ │ │ │ +Reason_PrivilegeWithdrawn │ │ │ │ +Reason_CertificateHold │ │ │ │ +Reason_CessationOfOperation │ │ │ │ +Reason_Superseded │ │ │ │ +Reason_AffiliationChanged │ │ │ │ +Reason_CACompromise │ │ │ │ +Reason_KeyCompromise │ │ │ │ +Reason_Unused │ │ │ │ +ExtAuthorityKeyId │ │ │ │ +ExtSubjectAltName │ │ │ │ +AltNameIP │ │ │ │ +AltNameDNSSRV │ │ │ │ +AltNameXMPP │ │ │ │ +AltNameURI │ │ │ │ +AltNameDNS │ │ │ │ +AltNameRFC822 │ │ │ │ +ExtSubjectKeyId │ │ │ │ +ExtExtendedKeyUsage │ │ │ │ +KeyUsagePurpose_Unknown │ │ │ │ +KeyUsagePurpose_OCSPSigning │ │ │ │ +KeyUsagePurpose_TimeStamping │ │ │ │ +KeyUsagePurpose_EmailProtection │ │ │ │ +KeyUsagePurpose_CodeSigning │ │ │ │ +KeyUsagePurpose_ClientAuth │ │ │ │ +KeyUsagePurpose_ServerAuth │ │ │ │ +ExtKeyUsage │ │ │ │ +ExtBasicConstraints │ │ │ │ +KeyUsage_decipherOnly │ │ │ │ +KeyUsage_encipherOnly │ │ │ │ +KeyUsage_cRLSign │ │ │ │ +KeyUsage_keyCertSign │ │ │ │ +KeyUsage_keyAgreement │ │ │ │ +KeyUsage_dataEncipherment │ │ │ │ +KeyUsage_keyEncipherment │ │ │ │ +KeyUsage_nonRepudiation │ │ │ │ +KeyUsage_digitalSignature │ │ │ │ +Extension: Netscape Comment do not contain nested ASN1 │ │ │ │ +extEncode ExtCrlDistributionPoints unimplemented │ │ │ │ +extDecode ExtCrlDistributionPoints unimplemented │ │ │ │ +./Data/X509/Ext.hs │ │ │ │ +Data.X509.Ext │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +invalid pathlen │ │ │ │ +unknown sequence │ │ │ │ +Data/X509/Ext.hs:164:20-21|case │ │ │ │ +Data/X509/Ext.hs:268:20-21|case │ │ │ │ +Data/X509/Ext.hs:220:20-21|case │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtNetscapeComment │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtCrlDistributionPoints │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.DistributionPointFullName │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.DistributionNameRelative │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_Unused │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_KeyCompromise │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_CACompromise │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_AffiliationChanged │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_Superseded │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_CessationOfOperation │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_CertificateHold │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_PrivilegeWithdrawn │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_AACompromise │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtAuthorityKeyId │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtSubjectAltName │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameRFC822 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameDNS │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameURI │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameIP │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameXMPP │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameDNSSRV │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtSubjectKeyId │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtExtendedKeyUsage │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_ServerAuth │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_ClientAuth │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_CodeSigning │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_EmailProtection │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_TimeStamping │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_OCSPSigning │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_Unknown │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtKeyUsage │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtBasicConstraints │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.C:Extension │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_digitalSignature │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_nonRepudiation │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_keyEncipherment │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_dataEncipherment │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_keyAgreement │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_keyCertSign │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_cRLSign │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_encipherOnly │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_decipherOnly │ │ │ │ +: cannot decode data: │ │ │ │ +fromASN1: X509.ExtensionRaw: OID= │ │ │ │ +Extensions │ │ │ │ +./Data/X509/ExtensionRaw.hs │ │ │ │ +'Extensions │ │ │ │ +Extensions │ │ │ │ +'ExtensionRaw │ │ │ │ +ExtensionRaw │ │ │ │ +Data.X509.ExtensionRaw │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +fromASN1: X509.ExtensionRaw: unknown format:[] │ │ │ │ +fromASN1: X509.ExtensionRaw: unknown format: │ │ │ │ +True, extRawContent = │ │ │ │ +False, extRawContent = │ │ │ │ +, extRawCritical = │ │ │ │ +extRawOID = │ │ │ │ +ExtensionRaw { │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.ExtensionRaw.ExtensionRaw │ │ │ │ +Data.X509.OID │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +'SignedExact │ │ │ │ +SignedExact │ │ │ │ +Data.X509.Signed │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +signed object error sigalg: │ │ │ │ +signed object error: remaining stream in object: [] │ │ │ │ +signed object error: │ │ │ │ +signed object error: remaining stream in object: │ │ │ │ +Arg: $dEq │ │ │ │ +Type: Eq a │ │ │ │ +In module `Data.X509.Signed' │ │ │ │ +Arg: $dShow │ │ │ │ +Type: Show a │ │ │ │ +In module `Data.X509.Signed' │ │ │ │ +, encodeSignedObject = │ │ │ │ +, exactObjectRaw = │ │ │ │ +SignedExact {getSigned = │ │ │ │ +, signedSignature = │ │ │ │ +, signedAlg = │ │ │ │ +Signed {signedObject = │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Signed.SignedExact │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Signed.Signed │ │ │ │ +./Data/PEM/Parser.hs │ │ │ │ +-----BEGIN │ │ │ │ +invalid PEM: no more content in header context │ │ │ │ +invalid PEM: decoding failed: │ │ │ │ +invalid PEM: no end marker found │ │ │ │ +invalid PEM: end name doesn't match start name │ │ │ │ +-----END │ │ │ │ +invalid PEM delimiter found │ │ │ │ +Data.PEM.Parser │ │ │ │ +pem-0.2.4-Jg7r78xLP10AZ2pwFfhrFV │ │ │ │ +Data.PEM.Types │ │ │ │ +pem-0.2.4-Jg7r78xLP10AZ2pwFfhrFV │ │ │ │ +, pemContent = │ │ │ │ +, pemHeader = │ │ │ │ +pemName = │ │ │ │ +pem-0.2.4-Jg7r78xLP10AZ2pwFfhrFV:Data.PEM.Types.PEM │ │ │ │ +./Crypto/Cipher/AES.hs │ │ │ │ +Crypto.Cipher.AES │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +undefined │ │ │ │ +XChaCha: key length should be 256 bits │ │ │ │ +XChaCha: nonce length should be 192 bits │ │ │ │ +XChaCha: rounds should be 8, 12 or 20 │ │ │ │ +ChaCha: key length should be 128 or 256 bits │ │ │ │ +ChaCha: nonce length should be 64 or 96 bits │ │ │ │ +ChaCha: rounds should be 8, 12 or 20 │ │ │ │ +ChaCha Random: seed length should be 40 bytes │ │ │ │ +./Crypto/Cipher/ChaCha.hs │ │ │ │ +'StateSimple │ │ │ │ +StateSimple │ │ │ │ +Crypto.Cipher.ChaCha │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +finalize: internal error │ │ │ │ +./Crypto/Cipher/ChaChaPoly1305.hs │ │ │ │ +'Nonce24 │ │ │ │ +'Nonce12 │ │ │ │ +Crypto.Cipher.ChaChaPoly1305 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.ChaChaPoly1305.Nonce8 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.ChaChaPoly1305.Nonce12 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.ChaChaPoly1305.State │ │ │ │ +Crypto.Cipher.Utils │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +'Curve_Edwards25519 │ │ │ │ +'Curve_X448 │ │ │ │ +'Curve_X25519 │ │ │ │ +'Curve_P521R1 │ │ │ │ +'Curve_P384R1 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Curve_P256R1 │ │ │ │ +EllipticCurveBasepointArith │ │ │ │ +EllipticCurveArith │ │ │ │ +EllipticCurveDH │ │ │ │ +EllipticCurve │ │ │ │ +'SharedSecret │ │ │ │ +SharedSecret │ │ │ │ +Crypto.ECC.Curve_P256R1 │ │ │ │ +Crypto.ECC.Curve_P384R1 │ │ │ │ +Crypto.ECC.Curve_P521R1 │ │ │ │ +Crypto.ECC.Curve_X25519 │ │ │ │ +Crypto.ECC.Curve_X448 │ │ │ │ +Crypto.ECC.Curve_Edwards25519 │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +encodeECPoint: cannot serialize point at infinity │ │ │ │ +./Crypto/ECC.hs │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.ECC │ │ │ │ +Curve_P256R1 │ │ │ │ +Curve_P384R1 │ │ │ │ +Curve_P521R1 │ │ │ │ +Curve_X25519 │ │ │ │ +Curve_X448 │ │ │ │ +Curve_Edwards25519 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_Edwards25519 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_X448 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_X25519 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_P521R1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_P384R1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_P256R1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.C:EllipticCurveBasepointArith │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.C:EllipticCurveArith │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.C:EllipticCurveDH │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.C:EllipticCurve │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.KeyPair │ │ │ │ +Crypto.ECC.Edwards25519 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Poly1305: key length expected 32 bytes │ │ │ │ +./Crypto/MAC/Poly1305.hs │ │ │ │ +Crypto.MAC.Poly1305 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +'Context │ │ │ │ +./Crypto/MAC/HMAC.hs │ │ │ │ +Crypto.MAC.HMAC │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +undefined │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.MAC.HMAC.Context │ │ │ │ +cannot compute negative square root │ │ │ │ +./Crypto/Number/Basic.hs │ │ │ │ +Crypto.Number.Basic │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Negative exponent │ │ │ │ +'SetTwoHighest │ │ │ │ +'SetHighest │ │ │ │ +GenTopPolicy │ │ │ │ +) (over) doesn't seems to work properly │ │ │ │ +) (normal) doesn't seems to work properly │ │ │ │ +internal: generateMax( │ │ │ │ +./Crypto/Number/Generate.hs │ │ │ │ +Crypto.Number.Generate │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +SetTwoHighest │ │ │ │ +SetHighest │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.Generate.SetHighest │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.Generate.SetTwoHighest │ │ │ │ +./Crypto/Number/ModArithmetic.hs │ │ │ │ +'ModulusAssertionError │ │ │ │ +'CoprimesAssertionError │ │ │ │ +Crypto.Number.ModArithmetic │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +ModulusAssertionError │ │ │ │ +CoprimesAssertionError │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.ModArithmetic.ModulusAssertionError │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.ModArithmetic.CoprimesAssertionError │ │ │ │ +i2ospOf_: integer is larger than expected │ │ │ │ +./Crypto/Number/Serialize.hs │ │ │ │ +Crypto.Number.Serialize │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +i2ospOf_: integer is larger than expected │ │ │ │ +./Crypto/Number/Serialize/LE.hs │ │ │ │ +Crypto.Number.Serialize.LE │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Number.Serialize.Internal │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Number.Serialize.Internal.LE │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +'PRK_NoExpand │ │ │ │ +Crypto.KDF.HKDF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto/KDF/HKDF.hs:33:15-16|case │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.KDF.HKDF.PRK │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.KDF.HKDF.PRK_NoExpand │ │ │ │ +./Crypto/Hash.hs │ │ │ │ +Crypto.Hash │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +undefined │ │ │ │ +'MutableContext │ │ │ │ +MutableContext │ │ │ │ +./Crypto/Hash/IO.hs │ │ │ │ +Crypto.Hash.IO │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +undefined │ │ │ │ +'DhSecret │ │ │ │ +DhSecret │ │ │ │ +'PublicKey │ │ │ │ +PublicKey │ │ │ │ +'SecretKey │ │ │ │ +SecretKey │ │ │ │ +Crypto.PubKey.Curve25519 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +DhSecret │ │ │ │ +PublicKey │ │ │ │ +SecretKey │ │ │ │ +'DhSecret │ │ │ │ +DhSecret │ │ │ │ +'PublicKey │ │ │ │ +PublicKey │ │ │ │ +'SecretKey │ │ │ │ +SecretKey │ │ │ │ +Crypto.PubKey.Curve448 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +DhSecret │ │ │ │ +PublicKey │ │ │ │ +SecretKey │ │ │ │ +Crypto.PubKey.MaskGenFunction │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +'SharedKey │ │ │ │ +SharedKey │ │ │ │ +'PrivateNumber │ │ │ │ +'PublicNumber │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.PubKey.DH.Params │ │ │ │ +SharedKey │ │ │ │ +PrivateNumber │ │ │ │ +PrivateNumber │ │ │ │ +PublicNumber │ │ │ │ +PublicNumber │ │ │ │ +, params_bits = │ │ │ │ +, params_g = │ │ │ │ +Params {params_p = │ │ │ │ +params_bits │ │ │ │ +params_g │ │ │ │ +params_p │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.PubKey.DH │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DH.Params │ │ │ │ +'KeyPair │ │ │ │ +'PrivateKey │ │ │ │ +'PublicKey │ │ │ │ +'Signature │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +Crypto.PubKey.DSA.Params │ │ │ │ +Crypto.PubKey.DSA.Signature │ │ │ │ +Crypto.PubKey.DSA.PublicKey │ │ │ │ +Crypto.PubKey.DSA.PrivateKey │ │ │ │ +Crypto.PubKey.DSA.KeyPair │ │ │ │ +./Crypto/PubKey/DSA.hs │ │ │ │ +fromJust │ │ │ │ +KeyPair │ │ │ │ +, private_x = │ │ │ │ +PrivateKey {private_params = │ │ │ │ +private_x │ │ │ │ +private_params │ │ │ │ +, public_y = │ │ │ │ +PublicKey {public_params = │ │ │ │ +public_y │ │ │ │ +public_params │ │ │ │ +, sign_s = │ │ │ │ +Signature {sign_r = │ │ │ │ +, params_q = │ │ │ │ +, params_g = │ │ │ │ +Params {params_p = │ │ │ │ +params_q │ │ │ │ +params_g │ │ │ │ +params_p │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.PubKey.DSA │ │ │ │ +Signature │ │ │ │ +PublicKey │ │ │ │ +PrivateKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.KeyPair │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.PrivateKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.PublicKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.Signature │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.Params │ │ │ │ +mulF2m: negative number represent no binary polynomial │ │ │ │ +modF2m: negative number represent no binary polynomial │ │ │ │ +modF2m: cannot divide by zero polynomial │ │ │ │ +Crypto.PubKey.ECC.Prim │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +'KeyPair │ │ │ │ +'PublicKey │ │ │ │ +'PrivateKey │ │ │ │ +'ExtendedSignature │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Signature │ │ │ │ +Crypto.PubKey.ECC.ECDSA.Signature │ │ │ │ +Crypto.PubKey.ECC.ECDSA.ExtendedSignature │ │ │ │ +Crypto.PubKey.ECC.ECDSA.PrivateKey │ │ │ │ +Crypto.PubKey.ECC.ECDSA.PublicKey │ │ │ │ +Crypto.PubKey.ECC.ECDSA.KeyPair │ │ │ │ +KeyPair │ │ │ │ +, public_q = │ │ │ │ +PublicKey {public_curve = │ │ │ │ +public_q │ │ │ │ +public_curve │ │ │ │ +, private_d = │ │ │ │ +PrivateKey {private_curve = │ │ │ │ +private_d │ │ │ │ +private_curve │ │ │ │ +True, signature = │ │ │ │ +False, signature = │ │ │ │ +, parity = │ │ │ │ +index = │ │ │ │ +ExtendedSignature { │ │ │ │ +signature │ │ │ │ +, sign_s = │ │ │ │ +Signature {sign_r = │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.PubKey.ECC.ECDSA │ │ │ │ +Signature │ │ │ │ +ExtendedSignature │ │ │ │ +PrivateKey │ │ │ │ +PublicKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.KeyPair │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.PublicKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.PrivateKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.ExtendedSignature │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.Signature │ │ │ │ +pointFromIntegers: filling failed │ │ │ │ +pointBase: assumption failed │ │ │ │ +cannot create point from zero │ │ │ │ +scalarGenerate: assumption failed │ │ │ │ +./Crypto/PubKey/ECC/P256.hs │ │ │ │ +P256Scalar │ │ │ │ +Crypto.PubKey.ECC.P256 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +pred{CurveName}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{CurveName}: tried to take `succ' of last tag in enumeration │ │ │ │ +'SEC_t571r1 │ │ │ │ +'SEC_t571k1 │ │ │ │ +'SEC_t409r1 │ │ │ │ +'SEC_t409k1 │ │ │ │ +'SEC_t283r1 │ │ │ │ +'SEC_t283k1 │ │ │ │ +'SEC_t239k1 │ │ │ │ +'SEC_t233r1 │ │ │ │ +'SEC_t233k1 │ │ │ │ +'SEC_t193r2 │ │ │ │ +'SEC_t193r1 │ │ │ │ +'SEC_t163r2 │ │ │ │ +'SEC_t163r1 │ │ │ │ +'SEC_t163k1 │ │ │ │ +'SEC_t131r2 │ │ │ │ +'SEC_t131r1 │ │ │ │ +'SEC_t113r2 │ │ │ │ +'SEC_t113r1 │ │ │ │ +'SEC_p521r1 │ │ │ │ +'SEC_p384r1 │ │ │ │ +'SEC_p256r1 │ │ │ │ +'SEC_p256k1 │ │ │ │ +'SEC_p224r1 │ │ │ │ +'SEC_p224k1 │ │ │ │ +'SEC_p192r1 │ │ │ │ +'SEC_p192k1 │ │ │ │ +'SEC_p160r2 │ │ │ │ +'SEC_p160r1 │ │ │ │ +'SEC_p160k1 │ │ │ │ +'SEC_p128r2 │ │ │ │ +'SEC_p128r1 │ │ │ │ +'SEC_p112r2 │ │ │ │ +'SEC_p112r1 │ │ │ │ +'CurveFP │ │ │ │ +'CurveF2m │ │ │ │ +'CurveBinary │ │ │ │ +'CurvePrime │ │ │ │ +'CurveCommon │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.PubKey.ECC.Types.Point │ │ │ │ +Crypto.PubKey.ECC.Types.CurveCommon │ │ │ │ +Crypto.PubKey.ECC.Types.CurvePrime │ │ │ │ +Crypto.PubKey.ECC.Types.CurveBinary │ │ │ │ +Crypto.PubKey.ECC.Types.Curve │ │ │ │ +Crypto.PubKey.ECC.Types.CurveName │ │ │ │ +toEnum{CurveName}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +./Crypto/PubKey/ECC/Types.hs │ │ │ │ +SEC_t571r1 │ │ │ │ +SEC_t571k1 │ │ │ │ +SEC_t409r1 │ │ │ │ +SEC_t409k1 │ │ │ │ +SEC_t283r1 │ │ │ │ +SEC_t283k1 │ │ │ │ +SEC_t239k1 │ │ │ │ +SEC_t233r1 │ │ │ │ +SEC_t233k1 │ │ │ │ +SEC_t193r2 │ │ │ │ +SEC_t193r1 │ │ │ │ +SEC_t163r2 │ │ │ │ +SEC_t163r1 │ │ │ │ +SEC_t163k1 │ │ │ │ +SEC_t131r2 │ │ │ │ +SEC_t131r1 │ │ │ │ +SEC_t113r2 │ │ │ │ +SEC_t113r1 │ │ │ │ +SEC_p521r1 │ │ │ │ +SEC_p384r1 │ │ │ │ +SEC_p256r1 │ │ │ │ +SEC_p256k1 │ │ │ │ +SEC_p224r1 │ │ │ │ +SEC_p224k1 │ │ │ │ +SEC_p192r1 │ │ │ │ +SEC_p192k1 │ │ │ │ +SEC_p160r2 │ │ │ │ +SEC_p160r1 │ │ │ │ +SEC_p160k1 │ │ │ │ +SEC_p128r2 │ │ │ │ +SEC_p128r1 │ │ │ │ +SEC_p112r2 │ │ │ │ +SEC_p112r1 │ │ │ │ +CurveFP │ │ │ │ +CurveF2m │ │ │ │ +CurveF2m │ │ │ │ +Crypto/PubKey/ECC/Types.hs:40:27-28|case │ │ │ │ +CurveBinary │ │ │ │ +CurvePrime │ │ │ │ +, ecc_h = │ │ │ │ +, ecc_n = │ │ │ │ +, ecc_g = │ │ │ │ +, ecc_b = │ │ │ │ +CurveCommon {ecc_a = │ │ │ │ +Crypto/PubKey/ECC/Types.hs:53:27-28|case │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.PubKey.ECC.Types │ │ │ │ +CurveCommon │ │ │ │ +CurvePrime │ │ │ │ +CurveBinary │ │ │ │ +CurveName │ │ │ │ +vr8^T:l)U │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p112r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p112r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p128r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p128r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p160k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p160r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p160r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p192k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p192r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p224k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p224r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p256k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p256r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p384r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p521r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t113r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t113r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t131r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t131r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t163k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t163r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t163r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t193r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t193r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t233k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t233r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t239k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t283k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t283r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t409k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t409r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t571k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t571r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurveF2m │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurveFP │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurveBinary │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurvePrime │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurveCommon │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.Point │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.PointO │ │ │ │ +EllipticCurveECDSA │ │ │ │ +Signature │ │ │ │ +Crypto.PubKey.ECDSA │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +, sign_s = │ │ │ │ +Signature {sign_r = │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECDSA.C:EllipticCurveECDSA │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECDSA.Signature │ │ │ │ +Crypto.PubKey.ECIES │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +'Signature │ │ │ │ +Signature │ │ │ │ +'PublicKey │ │ │ │ +PublicKey │ │ │ │ +'SecretKey │ │ │ │ +SecretKey │ │ │ │ +Crypto.PubKey.Ed25519 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Signature │ │ │ │ +PublicKey │ │ │ │ +SecretKey │ │ │ │ +'Signature │ │ │ │ +Signature │ │ │ │ +'PublicKey │ │ │ │ +PublicKey │ │ │ │ +'SecretKey │ │ │ │ +SecretKey │ │ │ │ +Crypto.PubKey.Ed448 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Signature │ │ │ │ +PublicKey │ │ │ │ +SecretKey │ │ │ │ +HashAlgorithmASN1 │ │ │ │ +Crypto.PubKey.RSA.PKCS15 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.PKCS15.C:HashAlgorithmASN1 │ │ │ │ +Crypto.PubKey.RSA.Prim │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +./Crypto/PubKey/RSA/PSS.hs │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +'PSSParams │ │ │ │ +PSSParams │ │ │ │ +Crypto.PubKey.RSA.PSS │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.PSS.PSSParams │ │ │ │ +'KeyPair │ │ │ │ +'PrivateKey │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'PublicKey │ │ │ │ +'InvalidParameters │ │ │ │ +'SignatureTooLong │ │ │ │ +'MessageNotRecognized │ │ │ │ +'MessageTooLong │ │ │ │ +'MessageSizeIncorrect │ │ │ │ +'Blinder │ │ │ │ +Crypto.PubKey.RSA.Types.PublicKey │ │ │ │ +Crypto.PubKey.RSA.Types.PrivateKey │ │ │ │ +Crypto.PubKey.RSA.Types.KeyPair │ │ │ │ +KeyPair │ │ │ │ +, private_qinv = │ │ │ │ +, private_dQ = │ │ │ │ +, private_dP = │ │ │ │ +, private_q = │ │ │ │ +, private_p = │ │ │ │ +, private_d = │ │ │ │ +PrivateKey {private_pub = │ │ │ │ +private_qinv │ │ │ │ +private_dQ │ │ │ │ +private_dP │ │ │ │ +private_q │ │ │ │ +private_p │ │ │ │ +private_d │ │ │ │ +private_pub │ │ │ │ +, public_e = │ │ │ │ +, public_n = │ │ │ │ +PublicKey {public_size = │ │ │ │ +public_e │ │ │ │ +public_n │ │ │ │ +public_size │ │ │ │ +InvalidParameters │ │ │ │ +SignatureTooLong │ │ │ │ +MessageNotRecognized │ │ │ │ +MessageTooLong │ │ │ │ +MessageSizeIncorrect │ │ │ │ +Blinder │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.PubKey.RSA.Types │ │ │ │ +PublicKey │ │ │ │ +PrivateKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.PrivateKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.PublicKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.MessageSizeIncorrect │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.MessageTooLong │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.MessageNotRecognized │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.SignatureTooLong │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.InvalidParameters │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.Blinder │ │ │ │ +Crypto.Random │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +'MonadPseudoRandom │ │ │ │ +MonadPseudoRandom │ │ │ │ +MonadRandom │ │ │ │ +Crypto.Random.Types │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Random.Types.C:MonadRandom │ │ │ │ +Crypto.Random.Entropy │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton: random: cannot fully replenish │ │ │ │ +./Crypto/Random/Entropy/Unsafe.hs │ │ │ │ +crypton: random: cannot get any source of entropy on this system │ │ │ │ +Crypto.Random.Entropy.Unsafe │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.System.CPU.ProcessorOption │ │ │ │ +toEnum{ProcessorOption}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{ProcessorOption}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ProcessorOption}: tried to take `pred' of first tag in enumeration │ │ │ │ +./Crypto/System/CPU.hs │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.System.CPU │ │ │ │ +ProcessorOption │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.System.CPU.AESNI │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.System.CPU.PCLMUL │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.System.CPU.RDRAND │ │ │ │ +Encryption error: input length must be a multiple of block size (16) for now. Its length is: │ │ │ │ +Encryption error: input length must be a multiple of block size (16). Its length is: │ │ │ │ +AES error: IV length must be block size (16). Its length is: │ │ │ │ +./Crypto/Cipher/AES/Primitive.hs │ │ │ │ +Crypto.Cipher.AES.Primitive │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +AEADModeImpl │ │ │ │ +Crypto.Cipher.Types.AEAD │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.AEAD.AEAD │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.AEAD.AEADModeImpl │ │ │ │ +'AEAD_CCM │ │ │ │ +'AEAD_GCM │ │ │ │ +'AEAD_CWC │ │ │ │ +'AEAD_EAX │ │ │ │ +'AEAD_OCB │ │ │ │ +AEADMode │ │ │ │ +'CCM_M16 │ │ │ │ +'CCM_M14 │ │ │ │ +'CCM_M12 │ │ │ │ +'CCM_M10 │ │ │ │ +'AuthTag │ │ │ │ +'KeySizeRange │ │ │ │ +'KeySizeFixed │ │ │ │ +'KeySizeEnum │ │ │ │ +KeySizeSpecifier │ │ │ │ +Crypto.Cipher.Types.Base │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +AEAD_CCM │ │ │ │ +AEAD_GCM │ │ │ │ +AEAD_CWC │ │ │ │ +AEAD_EAX │ │ │ │ +AEAD_OCB │ │ │ │ +Crypto/Cipher/Types/Base.hs:59:21-22|case │ │ │ │ +AuthTag {unAuthTag = │ │ │ │ +KeySizeRange │ │ │ │ +KeySizeFixed │ │ │ │ +KeySizeEnum │ │ │ │ +Crypto/Cipher/Types/Base.hs:36:21-22|case │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.C:Cipher │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_OCB │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_CCM │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_EAX │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_CWC │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_GCM │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_L2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_L3 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_L4 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M4 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M6 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M8 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M10 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M12 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M14 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M16 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.KeySizeRange │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.KeySizeEnum │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.KeySizeFixed │ │ │ │ +BlockCipher128 │ │ │ │ +BlockCipher │ │ │ │ +./Crypto/Cipher/Types/Block.hs │ │ │ │ +Crypto.Cipher.Types.Block │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +undefined │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Block.C:BlockCipher128 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Block.C:BlockCipher │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Block.IV │ │ │ │ +unsupported block size in GF │ │ │ │ +./Crypto/Cipher/Types/GF.hs │ │ │ │ +Crypto.Cipher.Types.GF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Cipher.Types.Utils │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +'CryptoFailed │ │ │ │ +'CryptoPassed │ │ │ │ +CryptoFailable │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'CryptoError_OutputLengthTooBig │ │ │ │ +'CryptoError_OutputLengthTooSmall │ │ │ │ +'CryptoError_SaltTooSmall │ │ │ │ +'CryptoError_PrimeSizeInvalid │ │ │ │ +'CryptoError_AuthenticationTagSizeInvalid │ │ │ │ +'CryptoError_MacKeyInvalid │ │ │ │ +'CryptoError_ScalarMultiplicationInvalid │ │ │ │ +'CryptoError_PointCoordinatesInvalid │ │ │ │ +'CryptoError_PointFormatUnsupported │ │ │ │ +'CryptoError_PointFormatInvalid │ │ │ │ +'CryptoError_PointSizeInvalid │ │ │ │ +'CryptoError_EcScalarOutOfBounds │ │ │ │ +'CryptoError_SharedSecretSizeInvalid │ │ │ │ +'CryptoError_PublicKeySizeInvalid │ │ │ │ +'CryptoError_SecretKeyStructureInvalid │ │ │ │ +'CryptoError_SecretKeySizeInvalid │ │ │ │ +'CryptoError_AEADModeNotSupported │ │ │ │ +'CryptoError_SeedSizeInvalid │ │ │ │ +'CryptoError_IvSizeInvalid │ │ │ │ +'CryptoError_KeySizeInvalid │ │ │ │ +Crypto.Error.Types.CryptoError │ │ │ │ +toEnum{CryptoError}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{CryptoError}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{CryptoError}: tried to take `pred' of first tag in enumeration │ │ │ │ +./Crypto/Error/Types.hs │ │ │ │ +CryptoFailed │ │ │ │ +CryptoPassed │ │ │ │ +CryptoError_OutputLengthTooBig │ │ │ │ +CryptoError_OutputLengthTooSmall │ │ │ │ +CryptoError_SaltTooSmall │ │ │ │ +CryptoError_PrimeSizeInvalid │ │ │ │ +CryptoError_AuthenticationTagSizeInvalid │ │ │ │ +CryptoError_MacKeyInvalid │ │ │ │ +CryptoError_ScalarMultiplicationInvalid │ │ │ │ +CryptoError_PointCoordinatesInvalid │ │ │ │ +CryptoError_PointFormatUnsupported │ │ │ │ +CryptoError_PointFormatInvalid │ │ │ │ +CryptoError_PointSizeInvalid │ │ │ │ +CryptoError_EcScalarOutOfBounds │ │ │ │ +CryptoError_SharedSecretSizeInvalid │ │ │ │ +CryptoError_PublicKeySizeInvalid │ │ │ │ +CryptoError_SecretKeyStructureInvalid │ │ │ │ +CryptoError_SecretKeySizeInvalid │ │ │ │ +CryptoError_AEADModeNotSupported │ │ │ │ +CryptoError_SeedSizeInvalid │ │ │ │ +CryptoError_IvSizeInvalid │ │ │ │ +CryptoError_KeySizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Error.Types │ │ │ │ +CryptoError │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoPassed │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoFailed │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_KeySizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_IvSizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SeedSizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_AEADModeNotSupported │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SecretKeySizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SecretKeyStructureInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PublicKeySizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SharedSecretSizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_EcScalarOutOfBounds │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PointSizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PointFormatInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PointFormatUnsupported │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PointCoordinatesInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_ScalarMultiplicationInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_MacKeyInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_AuthenticationTagSizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PrimeSizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SaltTooSmall │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_OutputLengthTooSmall │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_OutputLengthTooBig │ │ │ │ +'GmpSupported │ │ │ │ +'GmpUnsupported │ │ │ │ +GmpSupported │ │ │ │ +Crypto.Number.Compat │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +GmpUnsupported │ │ │ │ +GmpSupported │ │ │ │ +Crypto/Number/Compat.hs:47:21-22|case │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.Compat.GmpSupported │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.Compat.GmpUnsupported │ │ │ │ +'C:HashAlgorithmPrefix │ │ │ │ +HashAlgorithmPrefix │ │ │ │ +'C:HashAlgorithm │ │ │ │ +HashAlgorithm │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Context │ │ │ │ +Crypto.Hash.Types.Digest │ │ │ │ +./Crypto/Hash/Types.hs │ │ │ │ +Crypto.Hash.Types │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +undefined │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.Types.C:HashAlgorithmPrefix │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.Types.C:HashAlgorithm │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.Hash.SHA1.SHA1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.SHA1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA1.SHA1 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.Hash.SHA224.SHA224 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.SHA224 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA224.SHA224 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.Hash.SHA256.SHA256 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.SHA256 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA256.SHA256 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.Hash.SHA384.SHA384 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.SHA384 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA384.SHA384 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.Hash.SHA512.SHA512 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.SHA512 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA512.SHA512 │ │ │ │ +'SHA512t_256 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'SHA512t_224 │ │ │ │ +Crypto.Hash.SHA512t.SHA512t_224 │ │ │ │ +Crypto.Hash.SHA512t.SHA512t_256 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.SHA512t │ │ │ │ +SHA512t_224 │ │ │ │ +SHA512t_256 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA512t.SHA512t_256 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA512t.SHA512t_224 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.Hash.MD2.MD2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.MD2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.MD2.MD2 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.Hash.MD5.MD5 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.MD5 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.MD5.MD5 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'RIPEMD160 │ │ │ │ +Crypto.Hash.RIPEMD160.RIPEMD160 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.RIPEMD160 │ │ │ │ +RIPEMD160 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.RIPEMD160.RIPEMD160 │ │ │ │ +'C:EntropySource │ │ │ │ +EntropySource │ │ │ │ +Crypto.Random.Entropy.Source │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Random.Entropy.Source.C:EntropySource │ │ │ │ +'EntropyBackend │ │ │ │ +EntropyBackend │ │ │ │ +Crypto.Random.Entropy.Backend │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Random.Entropy.Backend.EntropyBackend │ │ │ │ +'ChaChaDRG │ │ │ │ +ChaChaDRG │ │ │ │ +Crypto.Random.ChaChaDRG │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +'HmacDRG │ │ │ │ +fromJust │ │ │ │ +./Crypto/Random/HmacDRG.hs │ │ │ │ +Crypto.Random.HmacDRG │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Random.HmacDRG.HmacDRG │ │ │ │ +./Crypto/PubKey/Internal.hs │ │ │ │ +Crypto.PubKey.Internal │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +undefined │ │ │ │ +'SEC_t571r1 │ │ │ │ +'SEC_t571k1 │ │ │ │ +'SEC_t409r1 │ │ │ │ +'SEC_t409k1 │ │ │ │ +'SEC_t283r1 │ │ │ │ +'SEC_t283k1 │ │ │ │ +'SEC_t239k1 │ │ │ │ +'SEC_t233r1 │ │ │ │ +'SEC_t233k1 │ │ │ │ +'SEC_t193r2 │ │ │ │ +'SEC_t193r1 │ │ │ │ +'SEC_t163r2 │ │ │ │ +'SEC_t163r1 │ │ │ │ +'SEC_t163k1 │ │ │ │ +'SEC_t131r2 │ │ │ │ +'SEC_t131r1 │ │ │ │ +'SEC_t113r2 │ │ │ │ +'SEC_t113r1 │ │ │ │ +'SEC_p521r1 │ │ │ │ +'SEC_p384r1 │ │ │ │ +'SEC_p256r1 │ │ │ │ +'SEC_p256k1 │ │ │ │ +'SEC_p224r1 │ │ │ │ +'SEC_p224k1 │ │ │ │ +'SEC_p192r1 │ │ │ │ +'SEC_p192k1 │ │ │ │ +'SEC_p160r2 │ │ │ │ +'SEC_p160r1 │ │ │ │ +'SEC_p160k1 │ │ │ │ +'SEC_p128r2 │ │ │ │ +'SEC_p128r1 │ │ │ │ +'SEC_p112r2 │ │ │ │ +'SEC_p112r1 │ │ │ │ +'CurveParameters │ │ │ │ +'CurvePrime │ │ │ │ +'CurveBinary │ │ │ │ +'CurvePrimeParam │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'CurveBinaryParam │ │ │ │ +Crypto.ECC.Simple.Types.CurveBinaryParam │ │ │ │ +Crypto.ECC.Simple.Types.CurvePrimeParam │ │ │ │ +Crypto.ECC.Simple.Types.CurveType │ │ │ │ +Crypto.ECC.Simple.Types.Scalar │ │ │ │ +Crypto.ECC.Simple.Types.Point │ │ │ │ +Crypto.ECC.Simple.Types.CurveParameters │ │ │ │ +CurveParameters │ │ │ │ +curveEccH │ │ │ │ +curveEccN │ │ │ │ +curveEccG │ │ │ │ +curveEccB │ │ │ │ +curveEccA │ │ │ │ +SEC_t571r1 │ │ │ │ +SEC_t571k1 │ │ │ │ +SEC_t409r1 │ │ │ │ +SEC_t409k1 │ │ │ │ +SEC_t283r1 │ │ │ │ +SEC_t283k1 │ │ │ │ +SEC_t239k1 │ │ │ │ +SEC_t233r1 │ │ │ │ +SEC_t233k1 │ │ │ │ +SEC_t193r2 │ │ │ │ +SEC_t193r1 │ │ │ │ +SEC_t163r2 │ │ │ │ +SEC_t163r1 │ │ │ │ +SEC_t163k1 │ │ │ │ +SEC_t131r2 │ │ │ │ +SEC_t131r1 │ │ │ │ +SEC_t113r2 │ │ │ │ +SEC_t113r1 │ │ │ │ +SEC_p521r1 │ │ │ │ +SEC_p384r1 │ │ │ │ +SEC_p256r1 │ │ │ │ +SEC_p256k1 │ │ │ │ +SEC_p224r1 │ │ │ │ +SEC_p224k1 │ │ │ │ +SEC_p192r1 │ │ │ │ +SEC_p192k1 │ │ │ │ +SEC_p160r2 │ │ │ │ +SEC_p160r1 │ │ │ │ +SEC_p160k1 │ │ │ │ +SEC_p128r2 │ │ │ │ +SEC_p128r1 │ │ │ │ +SEC_p112r2 │ │ │ │ +SEC_p112r1 │ │ │ │ +, curveEccH = │ │ │ │ +, curveEccN = │ │ │ │ +, curveEccG = │ │ │ │ +, curveEccB = │ │ │ │ +CurveParameters {curveEccA = │ │ │ │ +Crypto/ECC/Simple/Types.hs:116:27-28|case │ │ │ │ +CurvePrime │ │ │ │ +CurveBinary │ │ │ │ +CurvePrime │ │ │ │ +CurveBinary │ │ │ │ +Crypto/ECC/Simple/Types.hs:105:27-28|case │ │ │ │ +CurvePrimeParam │ │ │ │ +CurveBinaryParam │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.ECC.Simple.Types │ │ │ │ +CurveBinaryParam │ │ │ │ +CurvePrimeParam │ │ │ │ +CurveType │ │ │ │ +vr8^T:l)U │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t571r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t571k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t409r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t409k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t283r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t283k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t239k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t233r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t233k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t193r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t193r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t163r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t163r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t163k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t131r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t131r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t113r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t113r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p521r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p384r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p256r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p256k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p224r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p224k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p192r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p192k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p160r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p160r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p160k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p128r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p128r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p112r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p112r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.C:Curve │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.CurveParameters │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.Point │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.PointO │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.CurveBinary │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.CurvePrime │ │ │ │ +mulF2m: negative number represent no binary polynomial │ │ │ │ +modF2m: negative number represent no binary polynomial │ │ │ │ +modF2m: cannot divide by zero polynomial │ │ │ │ +Crypto.ECC.Simple.Prim │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Internal.ByteArray │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +/dev/random │ │ │ │ +/dev/urandom │ │ │ │ + cannot be grabbed │ │ │ │ +./Crypto/Random/Entropy/Unix.hs │ │ │ │ +'DevURandom │ │ │ │ +DevURandom │ │ │ │ +'DevRandom │ │ │ │ +DevRandom │ │ │ │ +Crypto.Random.Entropy.Unix │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ crypton_p256_modmul │ │ │ │ crypton_p256e_modadd │ │ │ │ crypton_p256e_modsub │ │ │ │ :5ptI.T( │ │ │ │ 8IaiS/8, │ │ │ │ CB4cJQlAc │ │ │ │ AOZs\!yA* │ │ │ │ @@ -8705,14 +9543,318 @@ │ │ │ │ crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ Crypto.Random.Probabilistic │ │ │ │ crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ crypton_gf_448_mulw_unsigned │ │ │ │ crypton_gf_448_strong_reduce │ │ │ │ 4crypton_decaf_448_scalar_invert │ │ │ │ crypton_decaf_448_scalar_decode_long │ │ │ │ +libraries/integer-gmp/src/GHC/Integer/GMP/Internals.hs │ │ │ │ +GHC.Integer.GMP.Internals │ │ │ │ +integer-gmp-1.1-inplace │ │ │ │ +not an expected container │ │ │ │ +ParseASN1 │ │ │ │ +Data.ASN1.Parse │ │ │ │ +asn1-parse-0.9.5-94luBq2anuS1AFScnQQpTN │ │ │ │ +runParseASN1: remaining state │ │ │ │ +empty Alternative │ │ │ │ +'PolicyFailed │ │ │ │ +'TypePrimitiveInvalid │ │ │ │ +'TypeDecodingFailed │ │ │ │ +'TypeNotImplemented │ │ │ │ +'ParsingHeaderFail │ │ │ │ +'StreamUnexpectedSituation │ │ │ │ +'ParsingPartial │ │ │ │ +'StreamConstructionWrongSize │ │ │ │ +'StreamInfinitePrimitive │ │ │ │ +'StreamUnexpectedEOC │ │ │ │ +Data/ASN1/Error.hs:30:42-43|case │ │ │ │ +PolicyFailed │ │ │ │ +TypePrimitiveInvalid │ │ │ │ +TypeDecodingFailed │ │ │ │ +TypeNotImplemented │ │ │ │ +ParsingPartial │ │ │ │ +ParsingHeaderFail │ │ │ │ +StreamUnexpectedSituation │ │ │ │ +StreamConstructionWrongSize │ │ │ │ +StreamInfinitePrimitive │ │ │ │ +StreamUnexpectedEOC │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +Data.ASN1.Error │ │ │ │ +ASN1Error │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.StreamUnexpectedEOC │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.StreamInfinitePrimitive │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.StreamConstructionWrongSize │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.StreamUnexpectedSituation │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.ParsingHeaderFail │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.ParsingPartial │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.TypeNotImplemented │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.TypeDecodingFailed │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.TypePrimitiveInvalid │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.PolicyFailed │ │ │ │ +indefinite length not allowed │ │ │ │ +long length should be a short length │ │ │ │ +long length is not shortest │ │ │ │ +./Data/ASN1/BinaryEncoding.hs │ │ │ │ +Data.ASN1.BinaryEncoding │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +Negative exponent │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.DER │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.BER │ │ │ │ +Data.ASN1.Stream │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +not a start node │ │ │ │ +encode one cannot do start │ │ │ │ +not a primitive │ │ │ │ +sequence │ │ │ │ +RELATIVE-OID │ │ │ │ +EMBEDDED PDV │ │ │ │ +External │ │ │ │ +Object Descriptor │ │ │ │ +boolean value not canonical │ │ │ │ +boolean: length not within bound │ │ │ │ +enumerated │ │ │ │ +: null encoding │ │ │ │ +: not shortest encoding │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +moduleError │ │ │ │ +real: invalid base detected │ │ │ │ +real: not enough input to decode exponent length │ │ │ │ +real: not enough input for exponent and mantissa │ │ │ │ +bitstring: skip number not within bound │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +Data/ASN1/Prim.hs:296:9-27|x : xs │ │ │ │ +invalid OID format │ │ │ │ +this should not happen │ │ │ │ +TimeGeneralized : contains non ASCII characters │ │ │ │ +TimeUTC : contains non ASCII characters │ │ │ │ +YMMDDHMIS │ │ │ │ +time format invalid for │ │ │ │ +Null: data length not within bound │ │ │ │ +./Data/ASN1/Prim.hs │ │ │ │ +Data.ASN1.Prim │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +YYMMDDHMIS │ │ │ │ +YYYYMMDDHMIS │ │ │ │ +TimeUTC : unknown timezone format: │ │ │ │ +TimeGeneralized : unknown timezone format: │ │ │ │ +TimeUTC : unknown timezone format: │ │ │ │ +TimeGeneralized : unknown timezone format: │ │ │ │ +TimeUTC : cannot convert string │ │ │ │ +TimeGeneralized : cannot convert string │ │ │ │ +'ParseState │ │ │ │ +ParseState │ │ │ │ +'ExpectPrimitive │ │ │ │ +'ExpectHeader │ │ │ │ +ParseExpect │ │ │ │ +Data.ASN1.BinaryEncoding.Parse │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.Parse.ParseState │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.Parse.ExpectHeader │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.Parse.ExpectPrimitive │ │ │ │ +malformed stream: end before construction │ │ │ │ +./Data/ASN1/BinaryEncoding/Writer.hs │ │ │ │ +Data.ASN1.BinaryEncoding.Writer │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +./Data/ASN1/Internal.hs │ │ │ │ +Data.ASN1.Internal │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +Negative exponent │ │ │ │ +putLength: long length is negative │ │ │ │ +putLength: short length is not between 0x0 and 0x80 │ │ │ │ +./Data/ASN1/Serialize.hs │ │ │ │ +Failed reading: non canonical encoding of long tag │ │ │ │ +Data.ASN1.Serialize │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +getWord8: ensure internal error │ │ │ │ +./Data/ASN1/Get.hs │ │ │ │ +too few bytes │ │ │ │ +'Incomplete │ │ │ │ +'Complete │ │ │ │ +'Partial │ │ │ │ +Data.ASN1.Get │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +Failed reading: mzero │ │ │ │ +Data/ASN1/Get.hs:71:21-22|case │ │ │ │ +Partial _ │ │ │ │ +Failed reading: empty │ │ │ │ +Failed reading: │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Complete │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Incomplete │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Fail │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Partial │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Done │ │ │ │ +fromJust │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +moduleError │ │ │ │ +'BitArray │ │ │ │ +BitArray │ │ │ │ +./Data/ASN1/BitArray.hs │ │ │ │ +'BitArrayOutOfBound │ │ │ │ +BitArray │ │ │ │ +BitArrayOutOfBound │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw │ │ │ │ +Data.ASN1.BitArray │ │ │ │ +BitArrayOutOfBound │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.BitArray.BitArray │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.BitArray.BitArrayOutOfBound │ │ │ │ +'C:ASN1Object │ │ │ │ +ASN1Object │ │ │ │ +'ASN1String │ │ │ │ +'OctetString │ │ │ │ +'BitString │ │ │ │ +'Enumerated │ │ │ │ +'Boolean │ │ │ │ +'ASN1Time │ │ │ │ +'TimeGeneralized │ │ │ │ +'TimeUTC │ │ │ │ +ASN1TimeType │ │ │ │ +'Container │ │ │ │ +'Sequence │ │ │ │ +ASN1ConstructionType │ │ │ │ +Data.ASN1.Types │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw │ │ │ │ +ASN1Time │ │ │ │ +OctetString │ │ │ │ +Boolean │ │ │ │ +ASN1String │ │ │ │ +Enumerated │ │ │ │ +BitString │ │ │ │ +Data/ASN1/Types.hs:56:21-22|case │ │ │ │ +TimeGeneralized │ │ │ │ +Container │ │ │ │ +Sequence │ │ │ │ +Data/ASN1/Types.hs:34:42-43|case │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.C:ASN1Object │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Boolean │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.IntVal │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.BitString │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.OctetString │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Null │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.OID │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Real │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Enumerated │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.ASN1String │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.ASN1Time │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Other │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Start │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.End │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.TimeUTC │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.TimeGeneralized │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Sequence │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Set │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Container │ │ │ │ + from string │ │ │ │ +cannot encode ASN1 Character String │ │ │ │ +invalid number of bytes for continuation │ │ │ │ +truncated continuation, expecting 1 byte │ │ │ │ +truncated continuation, expecting 2 bytes │ │ │ │ +truncated continuation, expecting 3 bytes │ │ │ │ +too many byte │ │ │ │ +continuation byte in heading context │ │ │ │ +continuation bytes invalid │ │ │ │ +not a valid value │ │ │ │ +not a valid BMP string │ │ │ │ +decodeBMP: internal error │ │ │ │ +not a valid UTF32 string │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +moduleError │ │ │ │ +./Data/ASN1/Types/String.hs │ │ │ │ +, getCharacterStringRawData = │ │ │ │ +ASN1CharacterString {characterEncoding = │ │ │ │ +'ASN1CharacterString │ │ │ │ +ASN1CharacterString │ │ │ │ +'Character │ │ │ │ +'Visible │ │ │ │ +'VideoTex │ │ │ │ +'Printable │ │ │ │ +'Numeric │ │ │ │ +'Graphic │ │ │ │ +'General │ │ │ │ +ASN1StringEncoding │ │ │ │ +Data.ASN1.Types.String │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw │ │ │ │ +Character │ │ │ │ +VideoTex │ │ │ │ +Printable │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.ASN1CharacterString │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.IA5 │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.UTF8 │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.General │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Graphic │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Numeric │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Printable │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.VideoTex │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Visible │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.T61 │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.UTF32 │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Character │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.BMP │ │ │ │ +'Primitive │ │ │ │ +'ConstructionEnd │ │ │ │ +'ConstructionBegin │ │ │ │ +ASN1Event │ │ │ │ +'ASN1Header │ │ │ │ +ASN1Header │ │ │ │ +'LenLong │ │ │ │ +'LenShort │ │ │ │ +'LenIndefinite │ │ │ │ +ASN1Length │ │ │ │ +'Private │ │ │ │ +'Context │ │ │ │ +'Application │ │ │ │ +'Universal │ │ │ │ +ASN1Class │ │ │ │ +toEnum{ASN1Class}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{ASN1Class}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ASN1Class}: tried to take `pred' of first tag in enumeration │ │ │ │ +./Data/ASN1/Types/Lowlevel.hs │ │ │ │ +Data.ASN1.Types.Lowlevel │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw │ │ │ │ +Primitive │ │ │ │ +ConstructionEnd │ │ │ │ +ConstructionBegin │ │ │ │ +Data/ASN1/Types/Lowlevel.hs:47:31-32|case │ │ │ │ +ASN1Header │ │ │ │ +LenLong │ │ │ │ +LenIndefinite │ │ │ │ +LenShort │ │ │ │ +Data/ASN1/Types/Lowlevel.hs:36:32-33|case │ │ │ │ +Application │ │ │ │ +Universal │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Header │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Primitive │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.ConstructionBegin │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.ConstructionEnd │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.ASN1Header │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.LenShort │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.LenLong │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.LenIndefinite │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Universal │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Application │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Context │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Private │ │ │ │ 'Base64OpenBSD │ │ │ │ 'Base64URLUnpadded │ │ │ │ Data.ByteArray.Encoding │ │ │ │ memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ Base64URLUnpadded │ │ │ │ Base64OpenBSD │ │ │ │ base16: input: invalid encoding at offset: │ │ │ │ @@ -8828,17 +9970,14 @@ │ │ │ │ 'MemView │ │ │ │ Data.ByteArray.MemView │ │ │ │ memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ MemView │ │ │ │ memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.MemView.MemView │ │ │ │ Data.Memory.Internal.CompatPrim │ │ │ │ memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -libraries/integer-gmp/src/GHC/Integer/GMP/Internals.hs │ │ │ │ -GHC.Integer.GMP.Internals │ │ │ │ -integer-gmp-1.1-inplace │ │ │ │ 'C:PrimMemoryComparable │ │ │ │ PrimMemoryComparable │ │ │ │ PrimType │ │ │ │ Basement.PrimType │ │ │ │ basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.PrimType.C:PrimMemoryComparable │ │ │ │ basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.PrimType.C:PrimType │ │ │ │ @@ -9215,155 +10354,345 @@ │ │ │ │ basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Endianness.LittleEndian │ │ │ │ basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Endianness.BigEndian │ │ │ │ 'NonEmptyCollectionIsEmpty │ │ │ │ 'InvalidRecast │ │ │ │ 'RecastDestinationSize │ │ │ │ RecastDestinationSize │ │ │ │ 'RecastSourceSize │ │ │ │ -RecastSourceSize │ │ │ │ -./Basement/Exception.hs │ │ │ │ -'OutOfBound │ │ │ │ -'OOB_Index │ │ │ │ -'OOB_MemCopy │ │ │ │ -'OOB_MemSet │ │ │ │ -'OOB_Write │ │ │ │ -'OOB_Read │ │ │ │ -OutOfBoundOperation │ │ │ │ -OutOfBound │ │ │ │ -OOB_Index │ │ │ │ -OOB_MemCopy │ │ │ │ -OOB_MemSet │ │ │ │ -OOB_Write │ │ │ │ -OOB_Read │ │ │ │ -InvalidRecast │ │ │ │ -RecastSourceSize │ │ │ │ -RecastDestinationSize │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Basement.Exception │ │ │ │ -OutOfBound │ │ │ │ -InvalidRecast │ │ │ │ -NonEmptyCollectionIsEmpty │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.NonEmptyCollectionIsEmpty │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.InvalidRecast │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OutOfBound │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_Read │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_Write │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_MemSet │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_MemCopy │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_Index │ │ │ │ -'BuildingState │ │ │ │ -BuildingState │ │ │ │ -Basement.MutableBuilder │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.MutableBuilder.BuildingState │ │ │ │ -'FinalForeign │ │ │ │ -'FinalPtr │ │ │ │ -FinalPtr │ │ │ │ -Basement.FinalPtr │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.FinalPtr.FinalPtr │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.FinalPtr.FinalForeign │ │ │ │ -Basement.Nat │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Subtractive │ │ │ │ -Basement.Numerical.Subtractive │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -'Unpinned │ │ │ │ -PinnedStatus │ │ │ │ -Basement.Compat.Primitive │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Compat.Primitive.Pinned │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Compat.Primitive.Unpinned │ │ │ │ -Basement.Compat.MonadTrans │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -'C:Strict │ │ │ │ -Data.Strict.Classes │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Classes.C:Strict │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Strict.Either.Either │ │ │ │ -Data.Strict.Either.fromRight: Left │ │ │ │ -Data.Strict.Either.fromLeft: Right │ │ │ │ -src/Data/Strict/Either.hs │ │ │ │ -Data.Strict.Either │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -src/Data/Strict/Either.hs:55:13-14|case │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Either.Left │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Either.Right │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Nothing │ │ │ │ -Data.Strict.Maybe.Maybe │ │ │ │ -Data.Strict.Maybe.fromJust: Nothing │ │ │ │ -src/Data/Strict/Maybe.hs │ │ │ │ -Data.Strict.Maybe │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -src/Data/Strict/Maybe.hs:59:13-14|case │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Maybe.Nothing │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Maybe.Just │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Strict.These │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ -Data.Strict.These.These │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Data/Strict/These.hs:66:13-14|case │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.This │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.That │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.These │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Strict.Tuple │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ -Data.Strict.Tuple.Pair │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Tuple.:!: │ │ │ │ +RecastSourceSize │ │ │ │ +./Basement/Exception.hs │ │ │ │ +'OutOfBound │ │ │ │ +'OOB_Index │ │ │ │ +'OOB_MemCopy │ │ │ │ +'OOB_MemSet │ │ │ │ +'OOB_Write │ │ │ │ +'OOB_Read │ │ │ │ +OutOfBoundOperation │ │ │ │ +OutOfBound │ │ │ │ +OOB_Index │ │ │ │ +OOB_MemCopy │ │ │ │ +OOB_MemSet │ │ │ │ +OOB_Write │ │ │ │ +OOB_Read │ │ │ │ +InvalidRecast │ │ │ │ +RecastSourceSize │ │ │ │ +RecastDestinationSize │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Basement.Exception │ │ │ │ +OutOfBound │ │ │ │ +InvalidRecast │ │ │ │ +NonEmptyCollectionIsEmpty │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.NonEmptyCollectionIsEmpty │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.InvalidRecast │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OutOfBound │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_Read │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_Write │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_MemSet │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_MemCopy │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_Index │ │ │ │ +'BuildingState │ │ │ │ +BuildingState │ │ │ │ +Basement.MutableBuilder │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.MutableBuilder.BuildingState │ │ │ │ +'FinalForeign │ │ │ │ +'FinalPtr │ │ │ │ +FinalPtr │ │ │ │ +Basement.FinalPtr │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.FinalPtr.FinalPtr │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.FinalPtr.FinalForeign │ │ │ │ +Basement.Nat │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Subtractive │ │ │ │ +Basement.Numerical.Subtractive │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +'Unpinned │ │ │ │ +PinnedStatus │ │ │ │ +Basement.Compat.Primitive │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Compat.Primitive.Pinned │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Compat.Primitive.Unpinned │ │ │ │ +Basement.Compat.MonadTrans │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +'DateTime │ │ │ │ +'TimeOfDay │ │ │ │ +'TimezoneOffset │ │ │ │ +'Saturday │ │ │ │ +'Thursday │ │ │ │ +'Wednesday │ │ │ │ +'Tuesday │ │ │ │ +'December │ │ │ │ +'November │ │ │ │ +'October │ │ │ │ +'September │ │ │ │ +'February │ │ │ │ +'January │ │ │ │ +'ElapsedP │ │ │ │ +'Elapsed │ │ │ │ +'Minutes │ │ │ │ +'C:TimeInterval │ │ │ │ +TimeInterval │ │ │ │ +'Seconds │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -Data.These │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ -Data.These.These │ │ │ │ -Invalid These index │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Data/These.hs:76:13-14|case │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.This │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.That │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.These │ │ │ │ -Data.Bifunctor.Assoc │ │ │ │ -assoc-1.1.1-30BCdn01wuCLUYQedFJHQR │ │ │ │ -assoc-1.1.1-30BCdn01wuCLUYQedFJHQR:Data.Bifunctor.Assoc.C:Assoc │ │ │ │ +'NanoSeconds │ │ │ │ +Time.Types.NanoSeconds │ │ │ │ +Time.Types.Seconds │ │ │ │ +Time.Types.Minutes │ │ │ │ +Time.Types.Hours │ │ │ │ +Time.Types.Elapsed │ │ │ │ +Time.Types.ElapsedP │ │ │ │ +Time.Types.Month │ │ │ │ +toEnum{Month}: tag ( │ │ │ │ +succ{Month}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Month}: tried to take `pred' of first tag in enumeration │ │ │ │ +Time.Types.WeekDay │ │ │ │ +toEnum{WeekDay}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{WeekDay}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{WeekDay}: tried to take `pred' of first tag in enumeration │ │ │ │ +./Time/Types.hs │ │ │ │ +Time.Types.TimezoneOffset │ │ │ │ +timezoneOffsetToMinutes │ │ │ │ +Time.Types.Date │ │ │ │ +Time.Types.TimeOfDay │ │ │ │ +Time.Types.DateTime │ │ │ │ +, dtTime = │ │ │ │ +DateTime {dtDate = │ │ │ │ +, todNSec = │ │ │ │ +, todSec = │ │ │ │ +, todMin = │ │ │ │ +TimeOfDay {todHour = │ │ │ │ +December, dateDay = │ │ │ │ +November, dateDay = │ │ │ │ +October, dateDay = │ │ │ │ +September, dateDay = │ │ │ │ +August, dateDay = │ │ │ │ +July, dateDay = │ │ │ │ +June, dateDay = │ │ │ │ +May, dateDay = │ │ │ │ +April, dateDay = │ │ │ │ +March, dateDay = │ │ │ │ +February, dateDay = │ │ │ │ +January, dateDay = │ │ │ │ +, dateMonth = │ │ │ │ +Date {dateYear = │ │ │ │ +dateMonth │ │ │ │ +dateYear │ │ │ │ +Saturday │ │ │ │ +Thursday │ │ │ │ +Wednesday │ │ │ │ +December │ │ │ │ +November │ │ │ │ +September │ │ │ │ +February │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ +Time.Types │ │ │ │ +NanoSeconds │ │ │ │ +ElapsedP │ │ │ │ +TimezoneOffset │ │ │ │ +TimeOfDay │ │ │ │ +DateTime │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.DateTime │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.TimeOfDay │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Date │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Sunday │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Monday │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Tuesday │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Wednesday │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Thursday │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Friday │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Saturday │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.January │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.February │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.March │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.April │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.May │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.June │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.July │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.August │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.September │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.October │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.November │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.December │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.ElapsedP │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.C:TimeInterval │ │ │ │ +'C:Timeable │ │ │ │ +Timeable │ │ │ │ +Data.Hourglass.Time │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Time.C:Time │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Time.C:Timeable │ │ │ │ +'ISO8601_DateAndTime │ │ │ │ +'ISO8601_Date │ │ │ │ +'C:TimeFormat │ │ │ │ +TimeFormat │ │ │ │ +'TimeFormatString │ │ │ │ +TimeFormatString │ │ │ │ +'Format_Fct │ │ │ │ +'Format_Text │ │ │ │ +'Format_Precision │ │ │ │ +'Format_Spaces │ │ │ │ +'Format_Tz_Offset │ │ │ │ +'Format_TzHM │ │ │ │ +'Format_TzHM_Colon │ │ │ │ +'Format_TzHM_Colon_Z │ │ │ │ +'Format_TimezoneName │ │ │ │ +'Format_NanoSecond │ │ │ │ +'Format_MicroSecond │ │ │ │ +'Format_MilliSecond │ │ │ │ +'Format_UnixSecond │ │ │ │ +'Format_Second │ │ │ │ +'Format_Minute │ │ │ │ +'Format_Hour │ │ │ │ +'Format_Day2 │ │ │ │ +'Format_Day │ │ │ │ +'Format_DayYear │ │ │ │ +'Format_MonthName_Short │ │ │ │ +'Format_Month2 │ │ │ │ +'Format_Month │ │ │ │ +'Format_Year │ │ │ │ +'Format_Year4 │ │ │ │ +'Format_Year2 │ │ │ │ +TimeFormatElem │ │ │ │ +'TimeFormatFct │ │ │ │ +TimeFormatFct │ │ │ │ +invalid precision format │ │ │ │ +implemented printing format: │ │ │ │ +unknown month: │ │ │ │ +unexpected char, got: │ │ │ │ +unimplemened parsing format: │ │ │ │ +./Data/Hourglass/Format.hs │ │ │ │ +Data.Hourglass.Format │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ +not digits chars: │ │ │ │ +invalid timezone format │ │ │ │ +no digits chars: │ │ │ │ +not a digit chars in │ │ │ │ +not enough chars: expecting │ │ │ │ +TimeFormatString │ │ │ │ +Format_Text │ │ │ │ +Format_Fct │ │ │ │ +Format_Spaces │ │ │ │ +Format_Tz_Offset │ │ │ │ +Format_TzHM │ │ │ │ +Format_TzHM_Colon │ │ │ │ +Format_TzHM_Colon_Z │ │ │ │ +Format_TimezoneName │ │ │ │ +Format_Precision │ │ │ │ +Format_NanoSecond │ │ │ │ +Format_MicroSecond │ │ │ │ +Format_MilliSecond │ │ │ │ +Format_UnixSecond │ │ │ │ +Format_Second │ │ │ │ +Format_Minute │ │ │ │ +Format_Hour │ │ │ │ +Format_Day2 │ │ │ │ +Format_Day │ │ │ │ +Format_DayYear │ │ │ │ +Format_MonthName_Short │ │ │ │ +Format_Month2 │ │ │ │ +Format_Month │ │ │ │ +Format_Year │ │ │ │ +Format_Year4 │ │ │ │ +Format_Year2 │ │ │ │ +ISO8601_DateAndTime │ │ │ │ +ISO8601_Date │ │ │ │ +Data/Hourglass/Format.hs:71:20-21|case │ │ │ │ +Negative exponent │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.ISO8601_DateAndTime │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.ISO8601_Date │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Year2 │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Year4 │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Year │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Month │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Month2 │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_MonthName_Short │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_DayYear │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Day │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Day2 │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Hour │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Minute │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Second │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_UnixSecond │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_MilliSecond │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_MicroSecond │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_NanoSecond │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Precision │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_TimezoneName │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_TzHM_Colon_Z │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_TzHM_Colon │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_TzHM │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Tz_Offset │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Spaces │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Text │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Fct │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.TimeFormatFct │ │ │ │ +'LocalTime │ │ │ │ +LocalTime │ │ │ │ +Data.Hourglass.Local │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Local.LocalTime │ │ │ │ +./Data/Hourglass/Calendar.hs │ │ │ │ +Data.Hourglass.Calendar │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ +Data.Hourglass.Utils │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ +Data.Hourglass.Internal.Unix │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ +'NoPadding │ │ │ │ +Data.ByteString.Builder.HTTP.Chunked │ │ │ │ +bsb-http-chunked-0.0.0.4-Em8kvcxEUH4F1asVVHVjMI │ │ │ │ +bsb-http-chunked-0.0.0.4-Em8kvcxEUH4F1asVVHVjMI:Data.ByteString.Builder.HTTP.Chunked.NoPadding │ │ │ │ +bsb-http-chunked-0.0.0.4-Em8kvcxEUH4F1asVVHVjMI:Data.ByteString.Builder.HTTP.Chunked.PadTo │ │ │ │ +'DebounceSettings │ │ │ │ +DebounceSettings │ │ │ │ +'TrailingDelay │ │ │ │ +'Trailing │ │ │ │ +'LeadingMute │ │ │ │ +'Leading │ │ │ │ +DebounceEdge │ │ │ │ +Control.Debounce.Internal │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ +TrailingDelay │ │ │ │ +Trailing │ │ │ │ +LeadingMute │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Debounce.Internal.DebounceSettings │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Debounce.Internal.Leading │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Debounce.Internal.LeadingMute │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Debounce.Internal.Trailing │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Debounce.Internal.TrailingDelay │ │ │ │ +'Workload │ │ │ │ +'NoReaper │ │ │ │ +'ReaperSettings │ │ │ │ +ReaperSettings │ │ │ │ +Control.Reaper.reaper: unexpected NoReaper (2) │ │ │ │ +Control.Reaper.reaper: unexpected NoReaper (1) │ │ │ │ +./Control/Reaper.hs │ │ │ │ +Control.Reaper │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Reaper.NoReaper │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Reaper.Workload │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Reaper.ReaperSettings │ │ │ │ +Control.Reaper.Internal │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Reaper.Internal.Reaper │ │ │ │ +Control.AutoUpdate.mkAutoUpdate: worker thread exited normally, which should be impossible due to usage of infinite loop │ │ │ │ +Control.AutoUpdate.mkAutoUpdate: worker thread exited with exception: │ │ │ │ +./Control/AutoUpdate/Thread.hs │ │ │ │ +Control.AutoUpdate.Thread │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ +'UpdateState │ │ │ │ +UpdateState │ │ │ │ +Control.AutoUpdate.Event │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ +auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.AutoUpdate.Event.UpdateState │ │ │ │ tryAddresses invariant violated: │ │ │ │ getAddrInfo returned empty list │ │ │ │ ./Network/HTTP/Client/Connection.hs │ │ │ │ Network.HTTP.Client.Connection │ │ │ │ http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ ./Network/HTTP/Client/Core.hs │ │ │ │ Network.HTTP.Client.Core │ │ │ │ @@ -11988,14 +13317,392 @@ │ │ │ │ kitakyushu │ │ │ │ yokohama │ │ │ │ teledata │ │ │ │ Network.PublicSuffixList.DataStructure │ │ │ │ http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ Network.PublicSuffixList.Serialize │ │ │ │ http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +Data.Streaming.ByteString.Builder │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ +Data.Streaming.ByteString.Builder.Buffer │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.ByteString.Builder.Buffer.Buffer │ │ │ │ +getSocketFamilyTCP: can't happen │ │ │ │ +bindPort: addrs is empty │ │ │ │ + not in range [0.. │ │ │ │ +Error in array index; │ │ │ │ +Negative range size │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +HasReadWrite │ │ │ │ +HasReadBufferSize │ │ │ │ +HasAfterBind │ │ │ │ +./Data/Streaming/Network.hs │ │ │ │ +Data.Streaming.Network │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.C:HasReadWrite │ │ │ │ +'AppData │ │ │ │ +'Message │ │ │ │ +'AppDataUnix │ │ │ │ +AppDataUnix │ │ │ │ +'ClientSettingsUnix │ │ │ │ +ClientSettingsUnix │ │ │ │ +'ServerSettingsUnix │ │ │ │ +ServerSettingsUnix │ │ │ │ +'ServerSettings │ │ │ │ +ServerSettings │ │ │ │ +'HostIPv6Only │ │ │ │ +'HostIPv6 │ │ │ │ +'HostIPv4Only │ │ │ │ +'HostIPv4 │ │ │ │ +'HostAny │ │ │ │ +HostPreference │ │ │ │ +'ClientSettings │ │ │ │ +ClientSettings │ │ │ │ +Data.Streaming.Network.Internal │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ +HostIPv6Only │ │ │ │ +HostIPv6 │ │ │ │ +HostIPv4Only │ │ │ │ +HostIPv4 │ │ │ │ +Data/Streaming/Network/Internal.hs:64:15-16|case │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.AppData │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.Message │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.AppDataUnix │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.ClientSettingsUnix │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.ServerSettingsUnix │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.ServerSettings │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.HostAny │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.HostIPv4 │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.HostIPv4Only │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.HostIPv6 │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.HostIPv6Only │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.Host │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.ClientSettings │ │ │ │ +'PRError │ │ │ │ +PopperRes │ │ │ │ +'ZlibException │ │ │ │ +'Deflate │ │ │ │ +'Inflate │ │ │ │ +PRError │ │ │ │ +ZlibException │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ +Data.Streaming.Zlib │ │ │ │ +ZlibException │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRDone │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRNext │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRError │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.ZlibException │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Inflate │ │ │ │ +'StrategyFixed │ │ │ │ +'StrategyRLE │ │ │ │ +'StrategyHuffman │ │ │ │ +'StrategyFiltered │ │ │ │ +'StrategyDefault │ │ │ │ +Strategy │ │ │ │ +ZStreamStruct │ │ │ │ +toEnum{Strategy}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{Strategy}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Strategy}: tried to take `pred' of first tag in enumeration │ │ │ │ +./Data/Streaming/Zlib/Lowlevel.hs │ │ │ │ +Data.Streaming.Zlib.Lowlevel │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ +StrategyFixed │ │ │ │ +StrategyRLE │ │ │ │ +StrategyHuffman │ │ │ │ +StrategyFiltered │ │ │ │ +StrategyDefault │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyDefault │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyFiltered │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyHuffman │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyRLE │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyFixed │ │ │ │ +Codec.Compression.Zlib │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ +error when setting deflate dictionary │ │ │ │ +error when setting deflate dictionary, its length does not fit into CUInt │ │ │ │ +NeedDict is impossible! │ │ │ │ +BufferError should be impossible! │ │ │ │ +checkHeaderSplit: unexpected result of runStreamST │ │ │ │ +errorEmptyList │ │ │ │ +Pattern match failure in 'do' block at Codec/Compression/Zlib/Internal.hs:876:13-51 │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +moduleError │ │ │ │ +error when setting inflate dictionary │ │ │ │ +error when setting inflate dictionary, its length does not fit into CUInt │ │ │ │ +cuint2int: cannot cast │ │ │ │ +int2cuint: cannot cast │ │ │ │ +, compressDictionary = │ │ │ │ +, compressBufferSize = │ │ │ │ +, compressStrategy = │ │ │ │ +, compressMemoryLevel = │ │ │ │ +, compressMethod = Deflated, compressWindowBits = │ │ │ │ +CompressParams {compressLevel = │ │ │ │ +, decompressAllMembers = │ │ │ │ +, decompressDictionary = │ │ │ │ +, decompressBufferSize = │ │ │ │ +DecompressParams {decompressWindowBits = │ │ │ │ +./Codec/Compression/Zlib/Internal.hs │ │ │ │ +'CompressInputRequired │ │ │ │ +'CompressOutputAvailable │ │ │ │ +'CompressStreamEnd │ │ │ │ +CompressStream │ │ │ │ +'DecompressStreamError │ │ │ │ +'DecompressStreamEnd │ │ │ │ +'DecompressInputRequired │ │ │ │ +'DecompressOutputAvailable │ │ │ │ +DecompressStream │ │ │ │ +'DataFormatError │ │ │ │ +'DictionaryMismatch │ │ │ │ +'DictionaryRequired │ │ │ │ +'TruncatedInput │ │ │ │ +'DecompressParams │ │ │ │ +DecompressParams │ │ │ │ +'CompressParams │ │ │ │ +CompressParams │ │ │ │ +compressSupplyInput │ │ │ │ +compressOutput │ │ │ │ +compressNext │ │ │ │ +decompressSupplyInput │ │ │ │ +decompressOutput │ │ │ │ +decompressNext │ │ │ │ +decompressUnconsumedInput │ │ │ │ +decompressStreamError │ │ │ │ +DecompressError │ │ │ │ +Codec.Compression.Zlib.Internal │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ +Codec.Compression.Zlib: compressed data stream format error ( │ │ │ │ +Codec.Compression.Zlib: given dictionary does not match the expected one │ │ │ │ +Codec.Compression.Zlib: compressed data stream requires custom dictionary │ │ │ │ +Codec.Compression.Zlib: premature end of compressed data stream │ │ │ │ +Codec/Compression/Zlib/Internal.hs:248:5-6|case │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressInputRequired │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressOutputAvailable │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressStreamEnd │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressInputRequired │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressOutputAvailable │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressStreamEnd │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressStreamError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.TruncatedInput │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DictionaryRequired │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DictionaryMismatch │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DataFormatError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressParams │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressParams │ │ │ │ +CompressLevel must be in the range 0..9 │ │ │ │ +Codec.Compression.Zlib: version 1.1.x of the zlib C library does not support the 'gzip' format via the in-memory api, only the 'raw' and 'zlib' formats. │ │ │ │ +int2cuint: cannot cast │ │ │ │ +toEnum{Format}: tag ( │ │ │ │ +toEnum{Method}: tag ( │ │ │ │ +CompressionLevel │ │ │ │ +WindowBits │ │ │ │ +MemoryLevel │ │ │ │ +toEnum{CompressionStrategy}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +cuint2int: cannot cast │ │ │ │ +Codec.Compression.Zlib: custom dictionary needed │ │ │ │ +custom dictionary needed │ │ │ │ +buffer error │ │ │ │ +file error │ │ │ │ +stream error │ │ │ │ +data error │ │ │ │ +insufficient memory │ │ │ │ +incompatible zlib version │ │ │ │ +unexpected zlib status: │ │ │ │ +CompressionLevel must be in the range 0..9 │ │ │ │ +WindowBits must be in the range 9..15 │ │ │ │ +MemoryLevel must be in the range 1..9 │ │ │ │ +DictHash │ │ │ │ +pred{Format}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Format}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Method}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Method}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{CompressionStrategy}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{CompressionStrategy}: tried to take `succ' of last tag in enumeration │ │ │ │ +Codec/Compression/Zlib/Stream.hsc │ │ │ │ +Codec.Compression.Zlib: │ │ │ │ +CompressionStrategy │ │ │ │ +MemoryLevel │ │ │ │ +WindowBits │ │ │ │ +CompressionLevel │ │ │ │ +Codec.Compression.Zlib.Stream │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ +HuffmanOnly │ │ │ │ +Filtered │ │ │ │ +DefaultStrategy │ │ │ │ +Deflated │ │ │ │ +GZipOrZlib │ │ │ │ +DictHash │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.State │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.DefaultStrategy │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Filtered │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.HuffmanOnly │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.RLE │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Fixed │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Deflated │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.GZip │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Zlib │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Raw │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.GZipOrZlib │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.NoFlush │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.SyncFlush │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.FullFlush │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Finish │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Block │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Ok │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.StreamEnd │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Error │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.NeedDict │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.FileError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.StreamError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.DataError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.MemoryError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.BufferError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.VersionError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Unexpected │ │ │ │ +rawSystem │ │ │ │ +runProcess │ │ │ │ +callProcess │ │ │ │ +spawnProcess │ │ │ │ +null command │ │ │ │ +ioException │ │ │ │ +runCommand │ │ │ │ +callCommand │ │ │ │ +spawnCommand │ │ │ │ +createProcess │ │ │ │ +readCreateProcessWithExitCode: Failed to get a stdin handle. │ │ │ │ +readCreateProcessWithExitCode: Failed to get a stderr handle. │ │ │ │ +readCreateProcessWithExitCode: Failed to get a stdout handle. │ │ │ │ +readCreateProcessWithExitCode │ │ │ │ +readCreateProcess: Failed to get a stdout handle. │ │ │ │ +readCreateProcess: Failed to get a stdin handle. │ │ │ │ +readCreateProcess │ │ │ │ +waitForProcess │ │ │ │ +waitForProcess(OpenExtHandle): this cannot happen │ │ │ │ +getProcessExitCode │ │ │ │ +terminateProcess with OpenExtHandle should not happen on POSIX. │ │ │ │ +terminateProcess │ │ │ │ +runInteractiveProcess │ │ │ │ +runInteractiveCommand │ │ │ │ +libraries/process/System/Process.hs │ │ │ │ +fromJust │ │ │ │ +System.Process │ │ │ │ +process-1.6.26.1-inplace │ │ │ │ +libraries/process/System/Process/Internals.hs │ │ │ │ +System.Process.Internals │ │ │ │ +process-1.6.26.1-inplace │ │ │ │ +handle is not a file descriptor │ │ │ │ +createProcess │ │ │ │ +'ProcRetHandles │ │ │ │ +ProcRetHandles │ │ │ │ +'ProcessHandle │ │ │ │ +ProcessHandle │ │ │ │ +'ClosedHandle │ │ │ │ +'OpenExtHandle │ │ │ │ +'OpenHandle │ │ │ │ +ProcessHandle__ │ │ │ │ +'CreateProcess │ │ │ │ +CreateProcess │ │ │ │ +'UseHandle │ │ │ │ +'NoStream │ │ │ │ +'CreatePipe │ │ │ │ +'Inherit │ │ │ │ +StdStream │ │ │ │ +'ShellCommand │ │ │ │ +'RawCommand │ │ │ │ +System.Process.Common │ │ │ │ +process-1.6.26.1-inplace │ │ │ │ +phdlProcessHandle │ │ │ │ +phdlJobHandle │ │ │ │ +, new_session = │ │ │ │ +, create_new_console = │ │ │ │ +, detach_console = │ │ │ │ +, delegate_ctlc = │ │ │ │ +, create_group = │ │ │ │ +, close_fds = │ │ │ │ +, std_err = │ │ │ │ +, std_out = │ │ │ │ +, std_in = │ │ │ │ +, env = │ │ │ │ +, cwd = │ │ │ │ +CreateProcess {cmdspec = │ │ │ │ +, use_process_jobs = │ │ │ │ +, child_user = │ │ │ │ +, child_group = │ │ │ │ +libraries/process/System/Process/Common.hs:203:13-14|case │ │ │ │ +UseHandle │ │ │ │ +NoStream │ │ │ │ +CreatePipe │ │ │ │ +RawCommand │ │ │ │ +ShellCommand │ │ │ │ +libraries/process/System/Process/Common.hs:176:19-20|case │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.ProcRetHandles │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.ProcessHandle │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.OpenHandle │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.OpenExtHandle │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.ClosedHandle │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.CreateProcess │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.Inherit │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.UseHandle │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.CreatePipe │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.NoStream │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.ShellCommand │ │ │ │ +process-1.6.26.1-inplace:System.Process.Common.RawCommand │ │ │ │ +process-1.6.26.1-inplace │ │ │ │ +System.Process.Posix │ │ │ │ +libraries/process/System/Process/Posix.hs │ │ │ │ +StdGen {unStdGen = │ │ │ │ +StateGen {unStateGen = │ │ │ │ +'StateGen │ │ │ │ +StateGen │ │ │ │ +'C:RandomGen │ │ │ │ +RandomGen │ │ │ │ +UniformRange │ │ │ │ +GUniform │ │ │ │ +'StateGenM │ │ │ │ +StateGenM │ │ │ │ +FrozenGen │ │ │ │ +'C:StatefulGen │ │ │ │ +StatefulGen │ │ │ │ +System.Random.Internal │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:RandomGen │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.StateGenM │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.MBA │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:FrozenGen │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:StatefulGen │ │ │ │ +'C:Finite │ │ │ │ +Cardinality │ │ │ │ +GFinite: V1 has no inhabitants │ │ │ │ +src/System/Random/GFinite.hs │ │ │ │ +System.Random.GFinite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +src/System/Random/GFinite.hs:32:13-14|case │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:Finite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:GFinite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Shift │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Card │ │ │ │ +bitmaskWithRejection64 0 │ │ │ │ +bitmaskWithRejection32 0 │ │ │ │ +src/System/Random/SplitMix.hs │ │ │ │ +System.Random.SplitMix │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix.SMGen │ │ │ │ +bitmaskWithRejection32 0 │ │ │ │ +bitmaskWithRejection64 0 │ │ │ │ +src/System/Random/SplitMix32.hs │ │ │ │ +System.Random.SplitMix32 │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix32.SMGen │ │ │ │ end of input │ │ │ │ Arg: eta │ │ │ │ Type: ParseError -> Identity b │ │ │ │ In module `Network.URI' │ │ │ │ IPv6 address │ │ │ │ IPv4 Address │ │ │ │ Name character │ │ │ │ @@ -12901,1587 +14608,14 @@ │ │ │ │ iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1 │ │ │ │ errorEmptyList │ │ │ │ ghc-internal │ │ │ │ GHC.Internal.List │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1:Data.IP.Addr.IPv4 │ │ │ │ iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1:Data.IP.Addr.IPv6 │ │ │ │ -'C:Input │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ -Data.ByteString.Lazy │ │ │ │ -./Text/Appar/Input.hs │ │ │ │ -Text.Appar.Input │ │ │ │ -appar-0.1.8-E4VW3YgPljpANeIbAUp0UX │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -appar-0.1.8-E4VW3YgPljpANeIbAUp0UX:Text.Appar.Input.C:Input │ │ │ │ -MkParser │ │ │ │ -Text.Appar.Parser │ │ │ │ -appar-0.1.8-E4VW3YgPljpANeIbAUp0UX │ │ │ │ -appar-0.1.8-E4VW3YgPljpANeIbAUp0UX:Text.Appar.Parser.P │ │ │ │ -partitioned │ │ │ │ -samesite │ │ │ │ -httponly │ │ │ │ -; Partitioned │ │ │ │ -; SameSite=None │ │ │ │ -; SameSite=Strict │ │ │ │ -; SameSite=Lax │ │ │ │ -; Secure │ │ │ │ -; HttpOnly │ │ │ │ -; Domain= │ │ │ │ -; Max-Age= │ │ │ │ -; Expires= │ │ │ │ -'SetCookie │ │ │ │ -SetCookie │ │ │ │ -SameSiteOption │ │ │ │ -Web.Cookie │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX │ │ │ │ -%a, %d-%b-%Y %X GMT │ │ │ │ -True, setCookieSameSite = │ │ │ │ -, setCookiePartitioned = │ │ │ │ -False, setCookieSameSite = │ │ │ │ -, setCookieSecure = │ │ │ │ -, setCookieHttpOnly = │ │ │ │ -, setCookieDomain = │ │ │ │ -, setCookieMaxAge = │ │ │ │ -, setCookieExpires = │ │ │ │ -, setCookiePath = │ │ │ │ -, setCookieValue = │ │ │ │ -SetCookie {setCookieName = │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.SetCookie │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.Lax │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.Strict │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.None │ │ │ │ -Blaze.ByteString.Builder │ │ │ │ -blaze-builder-0.4.4.1-IETbtXv9ANeIFxIssaYex9 │ │ │ │ -Data.ByteString.Base64 │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF │ │ │ │ -invalid padding at offset: │ │ │ │ -errorEmptyList │ │ │ │ -Base64-encoded bytestring has invalid padding │ │ │ │ -Base64-encoded bytestring has invalid size │ │ │ │ -Base64-encoded bytestring is unpadded or has invalid padding │ │ │ │ -Base64-encoded bytestring required to be unpadded │ │ │ │ -invalid character at offset: │ │ │ │ -non-canonical encoding detected at offset: │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -moduleError │ │ │ │ -Data.ByteString.Base64.encode: input too long │ │ │ │ -./Data/ByteString/Base64/Internal.hs │ │ │ │ -EncodeTable │ │ │ │ -'Unpadded │ │ │ │ -'Don'tCare │ │ │ │ -Data.ByteString.Base64.Internal │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.ET │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Padded │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Don'tCare │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Unpadded │ │ │ │ -AttoparsecInput │ │ │ │ -'PositionRange │ │ │ │ -PositionRange │ │ │ │ -./Data/Conduit/Attoparsec.hs │ │ │ │ -'ParseError │ │ │ │ -'DivergentParser │ │ │ │ -'Position │ │ │ │ -Position │ │ │ │ -errorContexts │ │ │ │ -errorMessage │ │ │ │ -errorPosition │ │ │ │ -ParseError │ │ │ │ -Data.Conduit.Attoparsec │ │ │ │ -conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY │ │ │ │ -, errorPosition = │ │ │ │ -, errorMessage = │ │ │ │ -ParseError {errorContexts = │ │ │ │ -DivergentParser │ │ │ │ -conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Attoparsec.C:AttoparsecInput │ │ │ │ -conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Attoparsec.PositionRange │ │ │ │ -conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Attoparsec.ParseError │ │ │ │ -conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Attoparsec.DivergentParser │ │ │ │ -conduit-extra-1.3.8-7Tu8gSqMAW3WkV5MmMRbY:Data.Conduit.Attoparsec.Position │ │ │ │ -Data.Streaming.ByteString.Builder │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ -Data.Streaming.ByteString.Builder.Buffer │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.ByteString.Builder.Buffer.Buffer │ │ │ │ -getSocketFamilyTCP: can't happen │ │ │ │ -bindPort: addrs is empty │ │ │ │ - not in range [0.. │ │ │ │ -Error in array index; │ │ │ │ -Negative range size │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -HasReadWrite │ │ │ │ -HasReadBufferSize │ │ │ │ -HasAfterBind │ │ │ │ -./Data/Streaming/Network.hs │ │ │ │ -Data.Streaming.Network │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.C:HasReadWrite │ │ │ │ -'AppData │ │ │ │ -'Message │ │ │ │ -'AppDataUnix │ │ │ │ -AppDataUnix │ │ │ │ -'ClientSettingsUnix │ │ │ │ -ClientSettingsUnix │ │ │ │ -'ServerSettingsUnix │ │ │ │ -ServerSettingsUnix │ │ │ │ -'ServerSettings │ │ │ │ -ServerSettings │ │ │ │ -'HostIPv6Only │ │ │ │ -'HostIPv6 │ │ │ │ -'HostIPv4Only │ │ │ │ -'HostIPv4 │ │ │ │ -'HostAny │ │ │ │ -HostPreference │ │ │ │ -'ClientSettings │ │ │ │ -ClientSettings │ │ │ │ -Data.Streaming.Network.Internal │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ -HostIPv6Only │ │ │ │ -HostIPv6 │ │ │ │ -HostIPv4Only │ │ │ │ -HostIPv4 │ │ │ │ -Data/Streaming/Network/Internal.hs:64:15-16|case │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.AppData │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.Message │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.AppDataUnix │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.ClientSettingsUnix │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.ServerSettingsUnix │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.ServerSettings │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.HostAny │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.HostIPv4 │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.HostIPv4Only │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.HostIPv6 │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.HostIPv6Only │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.Host │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Network.Internal.ClientSettings │ │ │ │ -'PRError │ │ │ │ -PopperRes │ │ │ │ -'ZlibException │ │ │ │ -'Deflate │ │ │ │ -'Inflate │ │ │ │ -PRError │ │ │ │ -ZlibException │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ -Data.Streaming.Zlib │ │ │ │ -ZlibException │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRDone │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRNext │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRError │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.ZlibException │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Inflate │ │ │ │ -'StrategyFixed │ │ │ │ -'StrategyRLE │ │ │ │ -'StrategyHuffman │ │ │ │ -'StrategyFiltered │ │ │ │ -'StrategyDefault │ │ │ │ -Strategy │ │ │ │ -ZStreamStruct │ │ │ │ -toEnum{Strategy}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{Strategy}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Strategy}: tried to take `pred' of first tag in enumeration │ │ │ │ -./Data/Streaming/Zlib/Lowlevel.hs │ │ │ │ -Data.Streaming.Zlib.Lowlevel │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ -StrategyFixed │ │ │ │ -StrategyRLE │ │ │ │ -StrategyHuffman │ │ │ │ -StrategyFiltered │ │ │ │ -StrategyDefault │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyDefault │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyFiltered │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyHuffman │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyRLE │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyFixed │ │ │ │ -Codec.Compression.Zlib │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ -error when setting deflate dictionary │ │ │ │ -error when setting deflate dictionary, its length does not fit into CUInt │ │ │ │ -NeedDict is impossible! │ │ │ │ -BufferError should be impossible! │ │ │ │ -checkHeaderSplit: unexpected result of runStreamST │ │ │ │ -errorEmptyList │ │ │ │ -Pattern match failure in 'do' block at Codec/Compression/Zlib/Internal.hs:876:13-51 │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -moduleError │ │ │ │ -error when setting inflate dictionary │ │ │ │ -error when setting inflate dictionary, its length does not fit into CUInt │ │ │ │ -cuint2int: cannot cast │ │ │ │ -int2cuint: cannot cast │ │ │ │ -, compressDictionary = │ │ │ │ -, compressBufferSize = │ │ │ │ -, compressStrategy = │ │ │ │ -, compressMemoryLevel = │ │ │ │ -, compressMethod = Deflated, compressWindowBits = │ │ │ │ -CompressParams {compressLevel = │ │ │ │ -, decompressAllMembers = │ │ │ │ -, decompressDictionary = │ │ │ │ -, decompressBufferSize = │ │ │ │ -DecompressParams {decompressWindowBits = │ │ │ │ -./Codec/Compression/Zlib/Internal.hs │ │ │ │ -'CompressInputRequired │ │ │ │ -'CompressOutputAvailable │ │ │ │ -'CompressStreamEnd │ │ │ │ -CompressStream │ │ │ │ -'DecompressStreamError │ │ │ │ -'DecompressStreamEnd │ │ │ │ -'DecompressInputRequired │ │ │ │ -'DecompressOutputAvailable │ │ │ │ -DecompressStream │ │ │ │ -'DataFormatError │ │ │ │ -'DictionaryMismatch │ │ │ │ -'DictionaryRequired │ │ │ │ -'TruncatedInput │ │ │ │ -'DecompressParams │ │ │ │ -DecompressParams │ │ │ │ -'CompressParams │ │ │ │ -CompressParams │ │ │ │ -compressSupplyInput │ │ │ │ -compressOutput │ │ │ │ -compressNext │ │ │ │ -decompressSupplyInput │ │ │ │ -decompressOutput │ │ │ │ -decompressNext │ │ │ │ -decompressUnconsumedInput │ │ │ │ -decompressStreamError │ │ │ │ -DecompressError │ │ │ │ -Codec.Compression.Zlib.Internal │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ -Codec.Compression.Zlib: compressed data stream format error ( │ │ │ │ -Codec.Compression.Zlib: given dictionary does not match the expected one │ │ │ │ -Codec.Compression.Zlib: compressed data stream requires custom dictionary │ │ │ │ -Codec.Compression.Zlib: premature end of compressed data stream │ │ │ │ -Codec/Compression/Zlib/Internal.hs:248:5-6|case │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressInputRequired │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressOutputAvailable │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressStreamEnd │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressInputRequired │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressOutputAvailable │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressStreamEnd │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressStreamError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.TruncatedInput │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DictionaryRequired │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DictionaryMismatch │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DataFormatError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressParams │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressParams │ │ │ │ -CompressLevel must be in the range 0..9 │ │ │ │ -Codec.Compression.Zlib: version 1.1.x of the zlib C library does not support the 'gzip' format via the in-memory api, only the 'raw' and 'zlib' formats. │ │ │ │ -int2cuint: cannot cast │ │ │ │ -toEnum{Format}: tag ( │ │ │ │ -toEnum{Method}: tag ( │ │ │ │ -CompressionLevel │ │ │ │ -WindowBits │ │ │ │ -MemoryLevel │ │ │ │ -toEnum{CompressionStrategy}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -cuint2int: cannot cast │ │ │ │ -Codec.Compression.Zlib: custom dictionary needed │ │ │ │ -custom dictionary needed │ │ │ │ -buffer error │ │ │ │ -file error │ │ │ │ -stream error │ │ │ │ -data error │ │ │ │ -insufficient memory │ │ │ │ -incompatible zlib version │ │ │ │ -unexpected zlib status: │ │ │ │ -CompressionLevel must be in the range 0..9 │ │ │ │ -WindowBits must be in the range 9..15 │ │ │ │ -MemoryLevel must be in the range 1..9 │ │ │ │ -DictHash │ │ │ │ -pred{Format}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Format}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Method}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Method}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{CompressionStrategy}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{CompressionStrategy}: tried to take `succ' of last tag in enumeration │ │ │ │ -Codec/Compression/Zlib/Stream.hsc │ │ │ │ -Codec.Compression.Zlib: │ │ │ │ -CompressionStrategy │ │ │ │ -MemoryLevel │ │ │ │ -WindowBits │ │ │ │ -CompressionLevel │ │ │ │ -Codec.Compression.Zlib.Stream │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ -HuffmanOnly │ │ │ │ -Filtered │ │ │ │ -DefaultStrategy │ │ │ │ -Deflated │ │ │ │ -GZipOrZlib │ │ │ │ -DictHash │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.State │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.DefaultStrategy │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Filtered │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.HuffmanOnly │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.RLE │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Fixed │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Deflated │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.GZip │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Zlib │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Raw │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.GZipOrZlib │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.NoFlush │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.SyncFlush │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.FullFlush │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Finish │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Block │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Ok │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.StreamEnd │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Error │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.NeedDict │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.FileError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.StreamError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.DataError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.MemoryError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.BufferError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.VersionError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Unexpected │ │ │ │ -StdGen {unStdGen = │ │ │ │ -StateGen {unStateGen = │ │ │ │ -'StateGen │ │ │ │ -StateGen │ │ │ │ -'C:RandomGen │ │ │ │ -RandomGen │ │ │ │ -UniformRange │ │ │ │ -GUniform │ │ │ │ -'StateGenM │ │ │ │ -StateGenM │ │ │ │ -FrozenGen │ │ │ │ -'C:StatefulGen │ │ │ │ -StatefulGen │ │ │ │ -System.Random.Internal │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:RandomGen │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.StateGenM │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.MBA │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:FrozenGen │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:StatefulGen │ │ │ │ -'C:Finite │ │ │ │ -Cardinality │ │ │ │ -GFinite: V1 has no inhabitants │ │ │ │ -src/System/Random/GFinite.hs │ │ │ │ -System.Random.GFinite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -src/System/Random/GFinite.hs:32:13-14|case │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:Finite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:GFinite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Shift │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Card │ │ │ │ -bitmaskWithRejection64 0 │ │ │ │ -bitmaskWithRejection32 0 │ │ │ │ -src/System/Random/SplitMix.hs │ │ │ │ -System.Random.SplitMix │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix.SMGen │ │ │ │ -bitmaskWithRejection32 0 │ │ │ │ -bitmaskWithRejection64 0 │ │ │ │ -src/System/Random/SplitMix32.hs │ │ │ │ -System.Random.SplitMix32 │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix32.SMGen │ │ │ │ -rawSystem │ │ │ │ -runProcess │ │ │ │ -callProcess │ │ │ │ -spawnProcess │ │ │ │ -null command │ │ │ │ -ioException │ │ │ │ -runCommand │ │ │ │ -callCommand │ │ │ │ -spawnCommand │ │ │ │ -createProcess │ │ │ │ -readCreateProcessWithExitCode: Failed to get a stdin handle. │ │ │ │ -readCreateProcessWithExitCode: Failed to get a stderr handle. │ │ │ │ -readCreateProcessWithExitCode: Failed to get a stdout handle. │ │ │ │ -readCreateProcessWithExitCode │ │ │ │ -readCreateProcess: Failed to get a stdout handle. │ │ │ │ -readCreateProcess: Failed to get a stdin handle. │ │ │ │ -readCreateProcess │ │ │ │ -waitForProcess │ │ │ │ -waitForProcess(OpenExtHandle): this cannot happen │ │ │ │ -getProcessExitCode │ │ │ │ -terminateProcess with OpenExtHandle should not happen on POSIX. │ │ │ │ -terminateProcess │ │ │ │ -runInteractiveProcess │ │ │ │ -runInteractiveCommand │ │ │ │ -libraries/process/System/Process.hs │ │ │ │ -fromJust │ │ │ │ -System.Process │ │ │ │ -process-1.6.26.1-inplace │ │ │ │ -libraries/process/System/Process/Internals.hs │ │ │ │ -System.Process.Internals │ │ │ │ -process-1.6.26.1-inplace │ │ │ │ -handle is not a file descriptor │ │ │ │ -createProcess │ │ │ │ -'ProcRetHandles │ │ │ │ -ProcRetHandles │ │ │ │ -'ProcessHandle │ │ │ │ -ProcessHandle │ │ │ │ -'ClosedHandle │ │ │ │ -'OpenExtHandle │ │ │ │ -'OpenHandle │ │ │ │ -ProcessHandle__ │ │ │ │ -'CreateProcess │ │ │ │ -CreateProcess │ │ │ │ -'UseHandle │ │ │ │ -'NoStream │ │ │ │ -'CreatePipe │ │ │ │ -'Inherit │ │ │ │ -StdStream │ │ │ │ -'ShellCommand │ │ │ │ -'RawCommand │ │ │ │ -System.Process.Common │ │ │ │ -process-1.6.26.1-inplace │ │ │ │ -phdlProcessHandle │ │ │ │ -phdlJobHandle │ │ │ │ -, new_session = │ │ │ │ -, create_new_console = │ │ │ │ -, detach_console = │ │ │ │ -, delegate_ctlc = │ │ │ │ -, create_group = │ │ │ │ -, close_fds = │ │ │ │ -, std_err = │ │ │ │ -, std_out = │ │ │ │ -, std_in = │ │ │ │ -, env = │ │ │ │ -, cwd = │ │ │ │ -CreateProcess {cmdspec = │ │ │ │ -, use_process_jobs = │ │ │ │ -, child_user = │ │ │ │ -, child_group = │ │ │ │ -libraries/process/System/Process/Common.hs:203:13-14|case │ │ │ │ -UseHandle │ │ │ │ -NoStream │ │ │ │ -CreatePipe │ │ │ │ -RawCommand │ │ │ │ -ShellCommand │ │ │ │ -libraries/process/System/Process/Common.hs:176:19-20|case │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.ProcRetHandles │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.ProcessHandle │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.OpenHandle │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.OpenExtHandle │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.ClosedHandle │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.CreateProcess │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.Inherit │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.UseHandle │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.CreatePipe │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.NoStream │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.ShellCommand │ │ │ │ -process-1.6.26.1-inplace:System.Process.Common.RawCommand │ │ │ │ -process-1.6.26.1-inplace │ │ │ │ -System.Process.Posix │ │ │ │ -libraries/process/System/Process/Posix.hs │ │ │ │ -'ConcurrentlyE │ │ │ │ -ConcurrentlyE │ │ │ │ -'Concurrently │ │ │ │ -Concurrently │ │ │ │ -'ExceptionInLinkedThread │ │ │ │ -'AsyncCancelled │ │ │ │ -waitAnySTM: invalid argument: input list must be non-empty │ │ │ │ -waitAnyCatchSTM: invalid argument: input list must be non-empty │ │ │ │ -ExceptionInLinkedThread │ │ │ │ -./Control/Concurrent/Async/Internal.hs │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -async-2.2.5-GJdUPvZimPm5ggRAeaaEHV │ │ │ │ -Control.Concurrent.Async.Internal │ │ │ │ -AsyncCancelled │ │ │ │ -ExceptionInLinkedThread │ │ │ │ -async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.ExceptionInLinkedThread │ │ │ │ -async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.AsyncCancelled │ │ │ │ -async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.Async │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkSlice │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -checkError │ │ │ │ -src/Data/Conduit/Combinators.hs │ │ │ │ -Data.Conduit.Combinators │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ -Arg: $dMonad │ │ │ │ -Type: Monad m │ │ │ │ -In module `Data.Conduit.Combinators' │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Combinators.S │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Combinators.Buffer │ │ │ │ -chunksOf size must be positive (given │ │ │ │ -src/Data/Conduit/List.hs │ │ │ │ -Data.Conduit.List │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ -'NeedInput │ │ │ │ -'HaveOutput │ │ │ │ -'Leftover │ │ │ │ -src/Data/Conduit/Internal/Pipe.hs:(413,5)-(418,38)|function go │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Data/Conduit/Internal/Pipe.hs │ │ │ │ -Data.Conduit.Internal.Pipe │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.HaveOutput │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.NeedInput │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.Done │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.PipeM │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Pipe.Leftover │ │ │ │ -'ZipConduit │ │ │ │ -ZipConduit │ │ │ │ -'ZipSink │ │ │ │ -'ZipSource │ │ │ │ -ZipSource │ │ │ │ -'SealedConduitT │ │ │ │ -SealedConduitT │ │ │ │ -ConduitT │ │ │ │ -src/Data/Conduit/Internal/Conduit.hs:(507,5)-(522,34)|function go │ │ │ │ -src/Data/Conduit/Internal/Conduit.hs │ │ │ │ -Data.Conduit.Internal.Conduit │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Data/Conduit/Internal/Conduit.hs:1094:21-22|case │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Conduit.Chunk │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Conduit.Internal.Conduit.Flush │ │ │ │ -'ReadHandle │ │ │ │ -ReadHandle │ │ │ │ -Data.Streaming.FileRead │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ -'FTOther │ │ │ │ -'FTDirectorySym │ │ │ │ -'FTDirectory │ │ │ │ -'FTFileSym │ │ │ │ -FileType │ │ │ │ -Data.Streaming.Filesystem │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W │ │ │ │ -FTDirectorySym │ │ │ │ -FTDirectory │ │ │ │ -FTFileSym │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTFile │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTFileSym │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTDirectory │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTDirectorySym │ │ │ │ -conduit-1.3.6.1-2LNVf38h13BIxyFKgvmi8W:Data.Streaming.Filesystem.FTOther │ │ │ │ -./Control/Monad/Trans/Resource.hs │ │ │ │ -Control.Monad.Trans.Resource │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt │ │ │ │ -stateCleanupChecked │ │ │ │ -stateCleanup │ │ │ │ -stateAlloc │ │ │ │ -register' │ │ │ │ -'ResourceCleanupException │ │ │ │ -'InvalidAccess │ │ │ │ -MonadResource │ │ │ │ -'ResourceT │ │ │ │ -ResourceT │ │ │ │ -'ReleaseKey │ │ │ │ -ReleaseKey │ │ │ │ -'ReleaseMap │ │ │ │ -'ReleaseMapClosed │ │ │ │ -ReleaseMap │ │ │ │ -generalBracket │ │ │ │ -uninterruptibleMask │ │ │ │ -./Control/Monad/Trans/Resource/Internal.hs │ │ │ │ -, rceOtherCleanupExceptions = │ │ │ │ -, rceFirstCleanupException = │ │ │ │ -ResourceCleanupException {rceOriginalException = │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt │ │ │ │ -Control.Monad.Trans.Resource.Internal │ │ │ │ -InvalidAccess │ │ │ │ -ResourceCleanupException │ │ │ │ -: The mutable state is being accessed after cleanup. Please contact the maintainers. │ │ │ │ -Control.Monad.Trans.Resource. │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ResourceCleanupException │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.InvalidAccess │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.C:MonadResource │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ReleaseKey │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ReleaseMap │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Control.Monad.Trans.Resource.Internal.ReleaseMapClosed │ │ │ │ -'Allocated │ │ │ │ -Allocated │ │ │ │ -'ReleaseExceptionWith │ │ │ │ -'ReleaseNormal │ │ │ │ -'ReleaseEarly │ │ │ │ -ReleaseType │ │ │ │ -ReleaseExceptionWith │ │ │ │ -ReleaseNormal │ │ │ │ -ReleaseEarly │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt │ │ │ │ -Data.Acquire.Internal │ │ │ │ -./Data/Acquire/Internal.hs │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.Allocated │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.ReleaseEarly │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.ReleaseNormal │ │ │ │ -resourcet-1.3.0-I9djmefcLDdHTaeKENghkt:Data.Acquire.Internal.ReleaseExceptionWith │ │ │ │ -MonadUnliftIO │ │ │ │ -UnliftIO │ │ │ │ -Control.Monad.IO.Unlift │ │ │ │ -unliftio-core-0.2.1.0-4w0XdrbbaozL3byKowXR47 │ │ │ │ -unliftio-core-0.2.1.0-4w0XdrbbaozL3byKowXR47:Control.Monad.IO.Unlift.C:MonadUnliftIO │ │ │ │ -'WrappedMono │ │ │ │ -WrappedMono │ │ │ │ -'WrappedPoly │ │ │ │ -WrappedPoly │ │ │ │ -'C:GrowingAppend │ │ │ │ -GrowingAppend │ │ │ │ -MonoComonad │ │ │ │ -MonoPointed │ │ │ │ -MonoTraversable │ │ │ │ -MonoFoldable │ │ │ │ -MonoFunctor │ │ │ │ -foldr1: empty structure │ │ │ │ -src/Data/MonoTraversable.hs:1356:19-28|_ :< xxs │ │ │ │ -src/Data/MonoTraversable.hs:1366:19-28|xxs :> _ │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -Arg: $fMonoFoldableEither │ │ │ │ -Type: forall {a} {b}. │ │ │ │ - Element (Either a b) │ │ │ │ - -> Element (Either a b) -> Element (Either a b) │ │ │ │ -In module `Data.MonoTraversable' │ │ │ │ -Data.MonoTraversable.headEx: empty │ │ │ │ -src/Data/MonoTraversable.hs:1364:15-22|_ :> x │ │ │ │ -src/Data/MonoTraversable.hs:1354:15-22|x :< _ │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -ofoldr1Ex on Either │ │ │ │ -ofoldl1Ex' on Either │ │ │ │ -Storable.basicUnsafeNew: negative length: │ │ │ │ -Storable.basicUnsafeNew: length too large: │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ -GHC.Internal.Foreign.Marshal.Array │ │ │ │ -ghc-internal │ │ │ │ -src/Data/Vector/Storable/Mutable.hs │ │ │ │ -Data.Vector.Storable.Mutable │ │ │ │ -undefined │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ -Data.ByteString.Lazy │ │ │ │ -Data.Text.Lazy │ │ │ │ -libraries/text/src/Data/Text/Lazy.hs │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -emptyError │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -head_empty │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.MonoTraversable.ofoldMap1Ex │ │ │ │ -src/Data/MonoTraversable.hs │ │ │ │ -Data.MonoTraversable │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.WrappedMono │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoComonad │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoTraversable │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.MonoTraversable.C:MonoFoldable │ │ │ │ -src/Data/Sequences.hs:(1027,7)-(1028,32)|function its │ │ │ │ -fromList │ │ │ │ -Data.Vector.Strict │ │ │ │ -src/Data/Vector/Strict.hs │ │ │ │ -src/Data/Vector/Unboxed.hs │ │ │ │ -Data.Vector.Unboxed │ │ │ │ -Arg: step1 │ │ │ │ -Type: Int -> Id (Step Int a) │ │ │ │ -In module `Data.Sequences' │ │ │ │ -src/Data/Vector/Storable.hs │ │ │ │ -Data.Vector.Storable │ │ │ │ -Data.Vector │ │ │ │ -src/Data/Vector.hs │ │ │ │ -fromJust │ │ │ │ -'C:LazySequence │ │ │ │ -LazySequence │ │ │ │ -IsSequence │ │ │ │ -SemiSequence │ │ │ │ -Strict split returned [] for nonempty input │ │ │ │ -Storable.basicUnsafeNew: negative length: │ │ │ │ -Storable.basicUnsafeNew: length too large: │ │ │ │ -src/Data/Vector/Storable/Mutable.hs │ │ │ │ -Data.Vector.Storable.Mutable │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ -GHC.Internal.Foreign.Marshal.Array │ │ │ │ -ghc-internal │ │ │ │ -undefined │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkSlice │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ -Data.ByteString.Lazy │ │ │ │ -head_empty │ │ │ │ -Data.MonoTraversable │ │ │ │ -src/Data/MonoTraversable.hs │ │ │ │ -vector-algorithms-0.9.1.0-6bFvYE9UZxR8gQDgxh4yxh │ │ │ │ -Data.Vector.Algorithms.Merge │ │ │ │ -src/Data/Vector/Algorithms/Merge.hs │ │ │ │ -checkError │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -checkLength │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Sequences.indexEx │ │ │ │ -Data.Sequences.initEx │ │ │ │ -Data.Text.Lazy │ │ │ │ -libraries/text/src/Data/Text/Lazy.hs │ │ │ │ -overflow │ │ │ │ -Strict splitWith returned [] for nonempty input │ │ │ │ -emptyError │ │ │ │ -Index too large │ │ │ │ -streamError │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -Data.Sequences.tailEx │ │ │ │ -src/Data/Sequences.hs │ │ │ │ -Data.Sequences │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:Utf8 │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:LazySequence │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:Textual │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:IsSequence │ │ │ │ -mono-traversable-1.0.21.0-9e9CblsaMNG9Sv7JgJ3ZFN:Data.Sequences.C:SemiSequence │ │ │ │ -Data.Vector.Algorithms.Optimal │ │ │ │ -vector-algorithms-0.9.1.0-6bFvYE9UZxR8gQDgxh4yxh │ │ │ │ -invalid slice │ │ │ │ -index out of bounds │ │ │ │ -negative length │ │ │ │ -'Internal │ │ │ │ -checkError │ │ │ │ -internalError │ │ │ │ -*** Please submit a bug report at http://github.com/haskell/vector │ │ │ │ -*** Internal error in package vector *** │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Bounds │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Unsafe │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Internal │ │ │ │ -Data.Vector.Fusion.Bundle.Size.checkedAdd: overflow: │ │ │ │ -Data.Vector.Fusion.Bundle.Size.checkedSubtract: underflow: │ │ │ │ -'Unknown │ │ │ │ -src/Data/Vector/Fusion/Bundle/Size.hs:26:19-20|case │ │ │ │ -vector: internal error * for Bundle.size isn't defined │ │ │ │ -vector: internal error abs for Bundle.size isn't defined │ │ │ │ -vector: internal error signum for Bundle.size isn't defined │ │ │ │ -src/Data/Vector/Fusion/Bundle/Size.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Size │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Exact │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Max │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Unknown │ │ │ │ -foldl1M' │ │ │ │ -negative index ( │ │ │ │ -vector too large │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -Data.Stream.Monadic │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Bundle │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Chunk │ │ │ │ -Data.Vector.Generic.Mutable.Base │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Mutable.Base.C:MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -checkError │ │ │ │ -Data.Vector.Generic.Base │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Base.C:Vector │ │ │ │ -fromList │ │ │ │ -checkSlice │ │ │ │ -Arg: step1 │ │ │ │ -Type: Int -> Id (Step Int a) │ │ │ │ -In module `Data.Vector.Generic' │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -length mismatch │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -undefined │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -length mismatch │ │ │ │ -Element size mismatch │ │ │ │ -backpermute │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -fromList │ │ │ │ -Data.Vector.Primitive.Vector │ │ │ │ -src/Data/Vector/Primitive.hs │ │ │ │ -Data.Vector.Primitive │ │ │ │ -undefined │ │ │ │ -Primitive.basicUnsafeNew: length too large: │ │ │ │ -Primitive.basicUnsafeNew: negative length: │ │ │ │ -Data.Vector.Primitive.Mutable │ │ │ │ -src/Data/Vector/Primitive/Mutable.hs │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Primitive.Vector │ │ │ │ -'MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -exchange │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -Storable.basicUnsafeNew: negative length: │ │ │ │ -Storable.basicUnsafeNew: length too large: │ │ │ │ -src/Data/Vector/Storable/Mutable.hs │ │ │ │ -Data.Vector.Storable.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ -GHC.Internal.Foreign.Marshal.Array │ │ │ │ -ghc-internal │ │ │ │ -undefined │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Storable.Mutable.MVector │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -length mismatch │ │ │ │ -backpermute │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector/Storable.hs │ │ │ │ -Data.Vector.Storable │ │ │ │ -fromList │ │ │ │ -Data.Vector.Storable.Vector │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ -GHC.Internal.Foreign.Marshal.Array │ │ │ │ -ghc-internal │ │ │ │ -undefined │ │ │ │ -Storable.basicUnsafeNew: length too large: │ │ │ │ -Storable.basicUnsafeNew: negative length: │ │ │ │ -Data.Vector.Storable.Mutable │ │ │ │ -src/Data/Vector/Storable/Mutable.hs │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Storable.Vector │ │ │ │ -'V_DoNotUnboxNormalForm │ │ │ │ -'MV_DoNotUnboxNormalForm │ │ │ │ -'DoNotUnboxNormalForm │ │ │ │ -DoNotUnboxNormalForm │ │ │ │ -'V_DoNotUnboxStrict │ │ │ │ -'MV_DoNotUnboxStrict │ │ │ │ -'DoNotUnboxStrict │ │ │ │ -DoNotUnboxStrict │ │ │ │ -'V_DoNotUnboxLazy │ │ │ │ -'MV_DoNotUnboxLazy │ │ │ │ -'DoNotUnboxLazy │ │ │ │ -DoNotUnboxLazy │ │ │ │ -'V_UnboxAs │ │ │ │ -'MV_UnboxAs │ │ │ │ -'C:IsoUnbox │ │ │ │ -IsoUnbox │ │ │ │ -'V_UnboxViaPrim │ │ │ │ -'MV_UnboxViaPrim │ │ │ │ -'UnboxViaPrim │ │ │ │ -UnboxViaPrim │ │ │ │ -'C:Unbox │ │ │ │ -'V_Compose │ │ │ │ -'V_Const │ │ │ │ -'V_WrappedMonoid │ │ │ │ -'V_First │ │ │ │ -'V_Product │ │ │ │ -'V_Identity │ │ │ │ -'V_Complex │ │ │ │ -'V_Double │ │ │ │ -'V_Float │ │ │ │ -'V_Word64 │ │ │ │ -'V_Word32 │ │ │ │ -'V_Word16 │ │ │ │ -'V_Word8 │ │ │ │ -'V_Int64 │ │ │ │ -'V_Int32 │ │ │ │ -'V_Int16 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MV_Compose │ │ │ │ -'MV_Const │ │ │ │ -'MV_WrappedMonoid │ │ │ │ -'MV_Last │ │ │ │ -'MV_First │ │ │ │ -'MV_Product │ │ │ │ -'MV_Dual │ │ │ │ -'MV_Down │ │ │ │ -'MV_Identity │ │ │ │ -'MV_Complex │ │ │ │ -'MV_Bool │ │ │ │ -'MV_Char │ │ │ │ -'MV_Double │ │ │ │ -'MV_Float │ │ │ │ -'MV_Word64 │ │ │ │ -'MV_Word32 │ │ │ │ -'MV_Word16 │ │ │ │ -'MV_Word8 │ │ │ │ -'MV_Word │ │ │ │ -'MV_Int64 │ │ │ │ -'MV_Int32 │ │ │ │ -'MV_Int16 │ │ │ │ -'MV_Int8 │ │ │ │ -'MV_Unit │ │ │ │ -internal/unbox-tuple-instances │ │ │ │ -undefined │ │ │ │ -src/Data/Vector/Unboxed/Base.hs │ │ │ │ -Data.Vector.Unboxed.Base │ │ │ │ -fromList │ │ │ │ -Data.Vector.Unboxed.Vector │ │ │ │ -Primitive.basicUnsafeNew: length too large: │ │ │ │ -Primitive.basicUnsafeNew: negative length: │ │ │ │ -src/Data/Vector/Primitive/Mutable.hs │ │ │ │ -Data.Vector.Primitive.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.C:IsoUnbox │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.C:Unbox │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_6 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_5 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_4 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_3 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.V_2 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_6 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_5 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_4 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_3 │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Unboxed.Base.MV_2 │ │ │ │ -length mismatch │ │ │ │ -backpermute │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Arg: step1 │ │ │ │ -Type: Int -> Id (Step Int a) │ │ │ │ -In module `Data.Vector.Unboxed' │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -undefined │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector/Unboxed.hs │ │ │ │ -Data.Vector.Unboxed │ │ │ │ -Primitive.basicUnsafeNew: negative length: │ │ │ │ -Primitive.basicUnsafeNew: length too large: │ │ │ │ -src/Data/Vector/Primitive/Mutable.hs │ │ │ │ -Data.Vector.Primitive.Mutable │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -'MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -exchange │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector/Strict/Mutable.hs │ │ │ │ -Data.Vector.Strict.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -length mismatch │ │ │ │ -backpermute │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector/Strict.hs │ │ │ │ -Data.Vector.Strict │ │ │ │ -fromList │ │ │ │ -Data.Vector.Strict.Vector │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -WU?'MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -exchange │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -Data.Vector.Mutable: uninitialised element. If you are trying to compact a vector, use the 'Data.Vector.force' function to remove uninitialised elements from the underlying array. │ │ │ │ -src/Data/Vector/Mutable.hs │ │ │ │ -Data.Vector.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Mutable.MVector │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -length mismatch │ │ │ │ -backpermute │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector.hs │ │ │ │ -Data.Vector │ │ │ │ -fromList │ │ │ │ -Data.Vector.Vector │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -WU?vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Vector │ │ │ │ -src/Data/Vector/Generic/New.hs │ │ │ │ -Data.Vector.Generic.New │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -checkError │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.New.New │ │ │ │ -'MVector │ │ │ │ -Element size mismatch │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -exchange │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -Primitive.basicUnsafeNew: negative length: │ │ │ │ -Primitive.basicUnsafeNew: length too large: │ │ │ │ -src/Data/Vector/Primitive/Mutable.hs │ │ │ │ -Data.Vector.Primitive.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -undefined │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Primitive.Mutable.MVector │ │ │ │ -'DropWhile_Yield │ │ │ │ -'DropWhile_Next │ │ │ │ -'DropWhile_Drop │ │ │ │ -DropWhile │ │ │ │ -foldl1M' │ │ │ │ -negative index ( │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -empty stream │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Drop │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Yield │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Next │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Stream │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Yield │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Skip │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Done │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Box │ │ │ │ -'Splitter │ │ │ │ -Splitter │ │ │ │ -'KeepBlank │ │ │ │ -'DropBlank │ │ │ │ -EndPolicy │ │ │ │ -'KeepBlankFields │ │ │ │ -'DropBlankFields │ │ │ │ -'Condense │ │ │ │ -CondensePolicy │ │ │ │ -'KeepRight │ │ │ │ -'KeepLeft │ │ │ │ -DelimPolicy │ │ │ │ -'Delimiter │ │ │ │ -Delimiter │ │ │ │ -Data.List.Split.Internals │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP │ │ │ │ -src/Data/List/Split/Internals.hs:116:19-20|case │ │ │ │ -KeepBlank │ │ │ │ -DropBlank │ │ │ │ -KeepBlankFields │ │ │ │ -DropBlankFields │ │ │ │ -Condense │ │ │ │ -KeepRight │ │ │ │ -KeepLeft │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Delim │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Text │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Splitter │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlank │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlank │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Condense │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlankFields │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlankFields │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Drop │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Keep │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepLeft │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepRight │ │ │ │ -Data.Attoparsec.Combinator │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -Failed reading: empty │ │ │ │ -satisfyElem │ │ │ │ -endOfInput │ │ │ │ -./Data/Attoparsec/Internal.hs │ │ │ │ -undefined │ │ │ │ -not enough input │ │ │ │ -Data.Attoparsec.Internal │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -'Incomplete │ │ │ │ -'Complete │ │ │ │ -'Partial │ │ │ │ -Data.Attoparsec.Internal.Types │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -Failed reading: mzero │ │ │ │ -Failed reading: mempty │ │ │ │ -Failed reading: empty │ │ │ │ -Incomplete │ │ │ │ -Complete │ │ │ │ -Pos {fromPos = │ │ │ │ -Failed reading: │ │ │ │ -Partial _ │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.C:Chunk │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Complete │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Incomplete │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Fail │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Partial │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Done │ │ │ │ -Data.Attoparsec.Zepto │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -insufficient input │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Zepto.Fail │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Zepto.OK │ │ │ │ -Data.Attoparsec.ByteString.Buffer │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Buffer.Buf │ │ │ │ -Data.Attoparsec.Text.Buffer │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.Buffer.Buf │ │ │ │ -undefined │ │ │ │ -Failed reading: takeWhile1 │ │ │ │ -Failed reading: takeWhileIncAcc reached end of input │ │ │ │ -Failed reading: takeWhileIncluding reached end of input │ │ │ │ -Failed reading: satisfy │ │ │ │ -Failed reading: skip │ │ │ │ -Failed reading: satisfyWith │ │ │ │ -parseOnly: impossible error! │ │ │ │ -./Data/Attoparsec/ByteString/Internal.hs │ │ │ │ -Data.Attoparsec.ByteString.Internal │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Internal.T │ │ │ │ -Failed reading: satisfy │ │ │ │ -Failed reading: skip │ │ │ │ -Failed reading: satisfyWith │ │ │ │ -Failed reading: takeWith │ │ │ │ -Failed reading: stringCI │ │ │ │ -Failed reading: takeWhile1 │ │ │ │ -parseOnly: impossible error! │ │ │ │ -./Data/Attoparsec/Text/Internal.hs │ │ │ │ -'Finished │ │ │ │ -'Continue │ │ │ │ -Data.Attoparsec.Text.Internal │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.Internal.Continue │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.Internal.Finished │ │ │ │ -Data.Attoparsec.ByteString.FastSet │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -FastSet Sorted │ │ │ │ -FastSet Table │ │ │ │ -internal/Data/Attoparsec/ByteString/FastSet.hs:46:15-16|case │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.I │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Sorted │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Table │ │ │ │ -Negative range size │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -'FastSet │ │ │ │ -Data.Attoparsec.Text.FastSet │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.FastSet.Entry │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.FastSet.FastSet │ │ │ │ -'C:MonadPrimBase │ │ │ │ -MonadPrimBase │ │ │ │ -'C:MonadPrim │ │ │ │ -MonadPrim │ │ │ │ -PrimBase │ │ │ │ -PrimMonad │ │ │ │ -Control.Monad.Primitive │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ -'PrimStorable │ │ │ │ -PrimStorable │ │ │ │ -Data.Primitive.Types: implementation mistake in `Prim` instance │ │ │ │ -./Data/Primitive/Types.hs │ │ │ │ -Data.Primitive.Types │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -undefined │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Types.C:Prim │ │ │ │ -'PushArray │ │ │ │ -'EmptyStack │ │ │ │ -ArrayStack │ │ │ │ -'MutableArray │ │ │ │ -MutableArray │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -fromList │ │ │ │ -Data.Primitive.Array.Array │ │ │ │ -unsafeArrayFromListN' │ │ │ │ -GHC.Internal.Base │ │ │ │ -ghc-internal │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -emptyArray# │ │ │ │ -negative multiplier │ │ │ │ -mfix for Data.Primitive.Array applied to strict function. │ │ │ │ -mzipWith │ │ │ │ -mapArray' │ │ │ │ -bad indexing │ │ │ │ -traverse │ │ │ │ -toConstr │ │ │ │ -Data.Primitive.Array.MutableArray │ │ │ │ -infinite arrays are not well defined │ │ │ │ -uninitialized element │ │ │ │ -list length less than specified size │ │ │ │ -list length greater than specified size │ │ │ │ -fromListN │ │ │ │ -impossible │ │ │ │ -emptyArray │ │ │ │ -empty array │ │ │ │ -Data.Primitive.Array. │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -Data.Primitive.Array │ │ │ │ -./Data/Primitive/Array.hs │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ -list length less than specified size │ │ │ │ -list length greater than specified size │ │ │ │ -byteArrayFromListN │ │ │ │ -Data.Primitive.ByteArray. │ │ │ │ -./Data/Primitive/ByteArray.hs │ │ │ │ -Data.Primitive.ByteArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -Data.Primitive.MutVar │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.MutVar.MutVar │ │ │ │ -fromList │ │ │ │ -'FromListNTag │ │ │ │ -'FromListTag │ │ │ │ -Data.Primitive.Internal.Read │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ -'ApacheLoggerActions │ │ │ │ -ApacheLoggerActions │ │ │ │ -Network.Wai.Logger │ │ │ │ -wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz │ │ │ │ -wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz:Network.Wai.Logger.ApacheLoggerActions │ │ │ │ -] "PUSH │ │ │ │ - HTTP/2" 200 │ │ │ │ -x-forwarded-for │ │ │ │ -x-real-ip │ │ │ │ -'FromHeaderCustom │ │ │ │ -'FromRequest │ │ │ │ -'FromFallback │ │ │ │ -'FromHeader │ │ │ │ -'FromSocket │ │ │ │ -IPAddrSource │ │ │ │ -Network.Wai.Logger.Apache │ │ │ │ -wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz │ │ │ │ -wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz:Network.Wai.Logger.Apache.FromSocket │ │ │ │ -wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz:Network.Wai.Logger.Apache.FromHeader │ │ │ │ -wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz:Network.Wai.Logger.Apache.FromHeaderCustom │ │ │ │ -wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz:Network.Wai.Logger.Apache.FromFallback │ │ │ │ -wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz:Network.Wai.Logger.Apache.FromRequest │ │ │ │ -%x:%x:%x:%x:%x:%x:%x:%x │ │ │ │ -Network.Wai.Logger.IP │ │ │ │ -wai-logger-2.5.0-BFZLDruEDa7G73AlP4nWSz │ │ │ │ -Network.Wai │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW │ │ │ │ -'ResponseReceived │ │ │ │ -ResponseReceived │ │ │ │ -'ResponseRaw │ │ │ │ -'ResponseBuilder │ │ │ │ -'ResponseFile │ │ │ │ -'ResponseStream │ │ │ │ -Response │ │ │ │ -'FilePart │ │ │ │ -FilePart │ │ │ │ -'Request │ │ │ │ -'KnownLength │ │ │ │ -'ChunkedBody │ │ │ │ -RequestBodyLength │ │ │ │ -Network.Wai.Internal │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW │ │ │ │ -, filePartFileSize = │ │ │ │ -, filePartByteCount = │ │ │ │ -FilePart {filePartOffset = │ │ │ │ -requestHeaderRange = │ │ │ │ -requestHeaderHost = │ │ │ │ -requestBodyLength = │ │ │ │ -vault = │ │ │ │ -requestBody = │ │ │ │ -queryString = │ │ │ │ -pathInfo = │ │ │ │ -remoteHost = │ │ │ │ -isSecure = │ │ │ │ -requestHeaders = │ │ │ │ -rawQueryString = │ │ │ │ -rawPathInfo = │ │ │ │ -httpVersion = │ │ │ │ -requestMethod = │ │ │ │ -Request { │ │ │ │ -KnownLength │ │ │ │ -ChunkedBody │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseReceived │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseFile │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseBuilder │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseStream │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ResponseRaw │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.FilePart │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.Request │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.ChunkedBody │ │ │ │ -wai-3.2.4-4pXpZbv9tMxBojEWCOuMvW:Network.Wai.Internal.KnownLength │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -./Data/HashMap/Internal.hs │ │ │ │ -Data.HashMap.Internal │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -vault-0.3.1.6-Bh72532LhNf9F7UDwGKcPL │ │ │ │ -Data.Vault.ST.Lazy │ │ │ │ -vault-0.3.1.6-Bh72532LhNf9F7UDwGKcPL:Data.Vault.ST.Lazy.Locker │ │ │ │ -Data.Unique.Really │ │ │ │ -vault-0.3.1.6-Bh72532LhNf9F7UDwGKcPL │ │ │ │ -'Present │ │ │ │ -LookupRes │ │ │ │ -'BitmapIndexed │ │ │ │ -'Collision │ │ │ │ -Data.HashMap.Internal.HashMap │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -Data.HashMap.Internal │ │ │ │ -./Data/HashMap/Internal.hs │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ -cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ -GHC.Internal.Base │ │ │ │ -ghc-internal │ │ │ │ -BitmapIndexed │ │ │ │ -Collision │ │ │ │ -BitmapIndexed │ │ │ │ -Collision │ │ │ │ -fromList │ │ │ │ -Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ -Data.HashMap.alterF internal error: hit bogus# │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data.HashMap.Internal.(!): key not found │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -Arg: $dHashable │ │ │ │ -Type: Hashable k │ │ │ │ -In module `Data.HashMap.Internal' │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Absent │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Present │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Empty │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.BitmapIndexed │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Leaf │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Full │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Collision │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.L │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -fromList' │ │ │ │ -Data.HashMap.Internal.Array: Undefined element │ │ │ │ -./Data/HashMap/Internal/Array.hs │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.MArray │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.Array │ │ │ │ -Data.HashMap.Internal.List │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal/Strict.hs:(461,5)-(525,20)|function go │ │ │ │ -Data.HashMap.alterF internal error: impossible adjust │ │ │ │ -Data.HashMap.alterF internal error: hit bogus# │ │ │ │ -Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ -./Data/HashMap/Internal/Strict.hs │ │ │ │ -Data.HashMap.Internal.Strict │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'HashSet │ │ │ │ -./Data/HashSet/Internal.hs │ │ │ │ -maximum: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -Arg: $dHashable │ │ │ │ -Type: Hashable a │ │ │ │ -In module `Data.HashSet.Internal' │ │ │ │ -fromList │ │ │ │ -Data.HashSet.Internal.HashSet │ │ │ │ -Data.HashSet.Internal │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -fromList │ │ │ │ Network.Socket.Internal │ │ │ │ network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ etwork.Socket.recvBuf │ │ │ │ Network.Socket.recvBuf │ │ │ │ non-positive length │ │ │ │ etwork.Socket.recvBufFrom │ │ │ │ Network.Socket.recvBufFrom │ │ │ │ @@ -14755,14 +14889,277 @@ │ │ │ │ , cmsgHdrType = │ │ │ │ , cmsgHdrLevel = │ │ │ │ CmsgHdr {cmsgHdrLen = │ │ │ │ network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Posix.CmsgHdr.CmsgHdr │ │ │ │ Network.Socket.Posix.IOVec │ │ │ │ network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Posix.IOVec.IOVec │ │ │ │ +System.Directory │ │ │ │ +directory-1.3.8.5-inplace │ │ │ │ +removePathForcibly │ │ │ │ +copyFile │ │ │ │ +atomicCopyFileContents │ │ │ │ +withReplacementFile │ │ │ │ +.copyFile.tmp │ │ │ │ +copyFileToHandle │ │ │ │ +copyPermissions │ │ │ │ +removeDirectoryRecursive │ │ │ │ +is a directory symbolic link │ │ │ │ +removePathRecursive │ │ │ │ +removeContentsRecursive │ │ │ │ +not a directory │ │ │ │ +renameDirectory │ │ │ │ +renameFile │ │ │ │ +is a directory │ │ │ │ +canonicalizePath │ │ │ │ +copyFileWithMetadata │ │ │ │ +setAccessTime │ │ │ │ +setModificationTime │ │ │ │ +setFileTimes │ │ │ │ +getXdgDirectory │ │ │ │ +XDG_STATE_HOME │ │ │ │ +XDG_CACHE_HOME │ │ │ │ +XDG_CONFIG_HOME │ │ │ │ +XDG_DATA_HOME │ │ │ │ +getXdgDirectoryList │ │ │ │ +XDG_CONFIG_DIRS │ │ │ │ +XDG_DATA_DIRS │ │ │ │ +makeAbsolute │ │ │ │ +getFileSize │ │ │ │ +pathIsDirectory │ │ │ │ +pathIsSymbolicLink │ │ │ │ +getAccessTime │ │ │ │ +getModificationTime │ │ │ │ +System.Directory.OsPath │ │ │ │ +directory-1.3.8.5-inplace │ │ │ │ +getUserDocumentsDirectory │ │ │ │ +getAppUserDataDirectory │ │ │ │ +getHomeDirectory │ │ │ │ +getSymbolicLinkTarget │ │ │ │ +removeDirectoryLink │ │ │ │ +createDirectoryLink │ │ │ │ +createFileLink │ │ │ │ +getCurrentDirectory │ │ │ │ +Current working directory no longer exists │ │ │ │ +getDirectoryContents │ │ │ │ +renamePath │ │ │ │ +setPermissions │ │ │ │ +getPermissions │ │ │ │ +libraries/directory/System/Directory/Internal/Common.hs:(75,5)-(79,20)|function go │ │ │ │ +'XdgConfigDirs │ │ │ │ +'XdgDataDirs │ │ │ │ +XdgDirectoryList │ │ │ │ +'XdgState │ │ │ │ +'XdgCache │ │ │ │ +'XdgConfig │ │ │ │ +'XdgData │ │ │ │ +XdgDirectory │ │ │ │ +'Permissions │ │ │ │ +'DirectoryLink │ │ │ │ +'Directory │ │ │ │ +'SymbolicLink │ │ │ │ +FileType │ │ │ │ +toEnum{FileType}: tag ( │ │ │ │ +succ{FileType}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{FileType}: tried to take `pred' of first tag in enumeration │ │ │ │ +toEnum{XdgDirectory}: tag ( │ │ │ │ +succ{XdgDirectory}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{XdgDirectory}: tried to take `pred' of first tag in enumeration │ │ │ │ +toEnum{XdgDirectoryList}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{XdgDirectoryList}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{XdgDirectoryList}: tried to take `pred' of first tag in enumeration │ │ │ │ +libraries/directory/System/Directory/Internal/Common.hs │ │ │ │ +System.Directory.Internal.Common │ │ │ │ +directory-1.3.8.5-inplace │ │ │ │ +copyData │ │ │ │ +XdgConfigDirs │ │ │ │ +XdgDataDirs │ │ │ │ +XdgState │ │ │ │ +XdgCache │ │ │ │ +XdgConfig │ │ │ │ +searchable │ │ │ │ +executable │ │ │ │ +writable │ │ │ │ +readable │ │ │ │ +Permissions │ │ │ │ +, searchable = │ │ │ │ +, executable = │ │ │ │ +, writable = │ │ │ │ +Permissions {readable = │ │ │ │ +DirectoryLink │ │ │ │ +Directory │ │ │ │ +SymbolicLink │ │ │ │ +directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgDataDirs │ │ │ │ +directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgConfigDirs │ │ │ │ +directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgData │ │ │ │ +directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgConfig │ │ │ │ +directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgCache │ │ │ │ +directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgState │ │ │ │ +directory-1.3.8.5-inplace:System.Directory.Internal.Common.Permissions │ │ │ │ +directory-1.3.8.5-inplace:System.Directory.Internal.Common.File │ │ │ │ +directory-1.3.8.5-inplace:System.Directory.Internal.Common.SymbolicLink │ │ │ │ +directory-1.3.8.5-inplace:System.Directory.Internal.Common.Directory │ │ │ │ +directory-1.3.8.5-inplace:System.Directory.Internal.Common.DirectoryLink │ │ │ │ +System.Directory.Internal.Config │ │ │ │ +directory-1.3.8.5-inplace │ │ │ │ +directory-1.3.8.5-inplace │ │ │ │ +System.Directory.Internal.Posix │ │ │ │ +libraries/directory/System/Directory/Internal/Posix.hsc │ │ │ │ +copyFileContents │ │ │ │ +.local/share │ │ │ │ +.local/state │ │ │ │ +/usr/share/ │ │ │ │ +/usr/local/share/ │ │ │ │ +/etc/xdg │ │ │ │ +env var │ │ │ │ + not found │ │ │ │ +prependCurrentDirectory │ │ │ │ +directory-1.3.8.5-inplace:System.Directory.Internal.C_utimensat.CTimeSpec │ │ │ │ +System.Posix.Error │ │ │ │ +unix-2.8.7.0-inplace │ │ │ │ +getResourceLimit │ │ │ │ +setResourceLimit │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.Resource.ResourceLimits │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.Resource.ResourceLimitInfinity │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.Resource.ResourceLimit │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.Resource.ResourceOpenFiles │ │ │ │ +signalProcessGroup │ │ │ │ +unix-2.8.7.0-inplace │ │ │ │ +System.Posix.Signals │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.Signals.Default │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.Signals.Ignore │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.Signals.Catch │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.Signals.SignalInfo │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.Signals.NoSignalSpecificInfo │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.Signals.SigChldInfo │ │ │ │ +no such │ │ │ │ +setGroupID │ │ │ │ +setUserID │ │ │ │ +getUserEntryForName │ │ │ │ +getGroupEntryForName │ │ │ │ +no such │ │ │ │ +getUserEntryForID │ │ │ │ +unix-2.8.7.0-inplace │ │ │ │ +System.Posix.ByteString.FilePath │ │ │ │ +checkForInteriorNuls │ │ │ │ +POSIX filepaths must not contain internal NUL octets. │ │ │ │ +POSIX filepaths must not contain internal NUL octets. │ │ │ │ +checkForInteriorNuls │ │ │ │ +System.Posix.PosixPath.FilePath │ │ │ │ +unix-2.8.7.0-inplace │ │ │ │ +changeWorkingDirectory │ │ │ │ +openDirStream │ │ │ │ +createDirectory │ │ │ │ +changeWorkingDirectory │ │ │ │ +removeDirectory │ │ │ │ +openDirStream │ │ │ │ +getWorkingDirectory │ │ │ │ +setFileSize │ │ │ │ +getSymbolicLinkStatus │ │ │ │ +getFileStatus │ │ │ │ +setFileMode │ │ │ │ +setOwnerAndGroup │ │ │ │ +readSymbolicLink │ │ │ │ +createSymbolicLink │ │ │ │ +removeLink │ │ │ │ +createLink │ │ │ │ +getSymbolicLinkStatus │ │ │ │ +getFileStatus │ │ │ │ +fileAccess │ │ │ │ +setFileMode │ │ │ │ +openFdAt │ │ │ │ +System.Posix.IO │ │ │ │ +unix-2.8.7.0-inplace │ │ │ │ +openFdAt │ │ │ │ +System.Posix.IO.ByteString │ │ │ │ +unix-2.8.7.0-inplace │ │ │ │ +openFdAt │ │ │ │ +System.Posix.IO.PosixString │ │ │ │ +unix-2.8.7.0-inplace │ │ │ │ +waitStatus │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.Process.Internals.Exited │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.Process.Internals.Terminated │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.Process.Internals.Stopped │ │ │ │ +closeDirStream │ │ │ │ +readDirStream │ │ │ │ +getFdStatus │ │ │ │ +fdReadBuf │ │ │ │ +fdWriteBuf │ │ │ │ +createPipe │ │ │ │ +setFdOption │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.IO.Common.CloseOnExec │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.IO.Common.OpenFileFlags │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.IO.Common.ReadOnly │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.IO.Common.WriteOnly │ │ │ │ +forkProcess │ │ │ │ +getProcessGroupIDOf │ │ │ │ +createSession │ │ │ │ +userName │ │ │ │ +userPassword │ │ │ │ +userGroupID │ │ │ │ +userGecos │ │ │ │ +homeDirectory │ │ │ │ +userShell │ │ │ │ +, userShell = │ │ │ │ +, homeDirectory = │ │ │ │ +, userGecos = │ │ │ │ +, userGroupID = │ │ │ │ +, userID = │ │ │ │ +, userPassword = │ │ │ │ +UserEntry {userName = │ │ │ │ +groupName │ │ │ │ +groupPassword │ │ │ │ +groupMembers │ │ │ │ +, groupMembers = │ │ │ │ +, groupID = │ │ │ │ +, groupPassword = │ │ │ │ +GroupEntry {groupName = │ │ │ │ +unix-2.8.7.0-inplace │ │ │ │ +System.Posix.User.Common │ │ │ │ +LKUPTYPE │ │ │ │ +UserEntry │ │ │ │ +'UserEntry │ │ │ │ +GroupEntry │ │ │ │ +'GroupEntry │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.User.Common.GroupEntry │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.User.Common.UserEntry │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.User.Common.GETONE │ │ │ │ +unix-2.8.7.0-inplace:System.Posix.User.Common.GETALL │ │ │ │ +unix-2.8.7.0-inplace │ │ │ │ +System.Posix.Env.Internal │ │ │ │ +System/ByteOrder.hs:35:12-13|case │ │ │ │ +LittleEndian │ │ │ │ +BigEndian │ │ │ │ +BigEndian │ │ │ │ +LittleEndian │ │ │ │ +byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz │ │ │ │ +System.ByteOrder │ │ │ │ +ByteOrder │ │ │ │ +'BigEndian │ │ │ │ +'LittleEndian │ │ │ │ +Pattern match failure in 'do' block at System/ByteOrder.hs:51:10-22 │ │ │ │ +byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz:System.ByteOrder.BigEndian │ │ │ │ +byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz:System.ByteOrder.LittleEndian │ │ │ │ +byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz:System.ByteOrder.Mixed │ │ │ │ +'C:Input │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ +Data.ByteString.Lazy │ │ │ │ +./Text/Appar/Input.hs │ │ │ │ +Text.Appar.Input │ │ │ │ +appar-0.1.8-E4VW3YgPljpANeIbAUp0UX │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +appar-0.1.8-E4VW3YgPljpANeIbAUp0UX:Text.Appar.Input.C:Input │ │ │ │ +MkParser │ │ │ │ +Text.Appar.Parser │ │ │ │ +appar-0.1.8-E4VW3YgPljpANeIbAUp0UX │ │ │ │ +appar-0.1.8-E4VW3YgPljpANeIbAUp0UX:Text.Appar.Parser.P │ │ │ │ Accept-Charset │ │ │ │ Accept-Encoding │ │ │ │ Accept-Language │ │ │ │ Accept-Ranges │ │ │ │ Authorization │ │ │ │ Cache-Control │ │ │ │ Connection │ │ │ │ @@ -14908,28 +15305,394 @@ │ │ │ │ Network.HTTP.Types.Version.HttpVersion │ │ │ │ httpMinor │ │ │ │ httpMajor │ │ │ │ http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ Network.HTTP.Types.Version │ │ │ │ HttpVersion │ │ │ │ http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Version.HttpVersion │ │ │ │ +partitioned │ │ │ │ +samesite │ │ │ │ +httponly │ │ │ │ +; Partitioned │ │ │ │ +; SameSite=None │ │ │ │ +; SameSite=Strict │ │ │ │ +; SameSite=Lax │ │ │ │ +; Secure │ │ │ │ +; HttpOnly │ │ │ │ +; Domain= │ │ │ │ +; Max-Age= │ │ │ │ +; Expires= │ │ │ │ +'SetCookie │ │ │ │ +SetCookie │ │ │ │ +SameSiteOption │ │ │ │ +Web.Cookie │ │ │ │ +cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX │ │ │ │ +%a, %d-%b-%Y %X GMT │ │ │ │ +True, setCookieSameSite = │ │ │ │ +, setCookiePartitioned = │ │ │ │ +False, setCookieSameSite = │ │ │ │ +, setCookieSecure = │ │ │ │ +, setCookieHttpOnly = │ │ │ │ +, setCookieDomain = │ │ │ │ +, setCookieMaxAge = │ │ │ │ +, setCookieExpires = │ │ │ │ +, setCookiePath = │ │ │ │ +, setCookieValue = │ │ │ │ +SetCookie {setCookieName = │ │ │ │ +cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.SetCookie │ │ │ │ +cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.Lax │ │ │ │ +cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.Strict │ │ │ │ +cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.None │ │ │ │ +libraries/time/lib/Data/Time/Calendar/MonthDay.hs │ │ │ │ +Data.Time.Calendar.MonthDay │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Calendar.OrdinalDate │ │ │ │ +time-1.12.2-inplace │ │ │ │ +'FirstMostWeek │ │ │ │ +'FirstWholeWeek │ │ │ │ +FirstWeekType │ │ │ │ +Data.Time.Calendar.WeekDate │ │ │ │ +time-1.12.2-inplace │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.WeekDate.FirstWholeWeek │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.WeekDate.FirstMostWeek │ │ │ │ +Data.Time.Clock.System │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Clock.POSIX │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Calendar.Gregorian │ │ │ │ +time-1.12.2-inplace │ │ │ │ +'C:ShowPadded │ │ │ │ +ShowPadded │ │ │ │ +PadOption │ │ │ │ +Data.Time.Calendar.Private │ │ │ │ +time-1.12.2-inplace │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.Private.C:ShowPadded │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.Private.Pad │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.Private.NoPad │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Saturday │ │ │ │ +'Thursday │ │ │ │ +'Wednesday │ │ │ │ +'Tuesday │ │ │ │ +Data.Time.Calendar.Week.DayOfWeek │ │ │ │ +Saturday │ │ │ │ +Thursday │ │ │ │ +Wednesday │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Calendar.Week │ │ │ │ +DayOfWeek │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.Week.Monday │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.Week.Tuesday │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.Week.Wednesday │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.Week.Thursday │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.Week.Friday │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.Week.Saturday │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.Week.Sunday │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'MkDiffTime │ │ │ │ +MkDiffTime │ │ │ │ +Data.Time.Clock.Internal.DiffTime.DiffTime │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Clock.Internal.DiffTime │ │ │ │ +DiffTime │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'MkNominalDiffTime │ │ │ │ +MkNominalDiffTime │ │ │ │ +Data.Time.Clock.Internal.NominalDiffTime.NominalDiffTime │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Clock.Internal.NominalDiffTime │ │ │ │ +NominalDiffTime │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'MkSystemTime │ │ │ │ +Data.Time.Clock.Internal.SystemTime.SystemTime │ │ │ │ +MkSystemTime │ │ │ │ +systemNanoseconds │ │ │ │ +systemSeconds │ │ │ │ +, systemNanoseconds = │ │ │ │ +MkSystemTime {systemSeconds = │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Clock.Internal.SystemTime │ │ │ │ +SystemTime │ │ │ │ +time-1.12.2-inplace:Data.Time.Clock.Internal.SystemTime.MkSystemTime │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'UTCTime │ │ │ │ +Data.Time.Clock.Internal.UTCTime.UTCTime │ │ │ │ +utctDayTime │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Clock.Internal.UTCTime │ │ │ │ +time-1.12.2-inplace:Data.Time.Clock.Internal.UTCTime.UTCTime │ │ │ │ +clock_getres │ │ │ │ +clock_gettime │ │ │ │ +time-1.12.2-inplace:Data.Time.Clock.Internal.CTimespec.MkCTimespec │ │ │ │ +Data.Time.Clock.Internal.UTCDiff │ │ │ │ +time-1.12.2-inplace │ │ │ │ +localtime_r failed │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'TimeZone │ │ │ │ +Data.Time.LocalTime.Internal.TimeZone.TimeZone │ │ │ │ +timeZoneName │ │ │ │ +timeZoneSummerOnly │ │ │ │ +timeZoneMinutes │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.LocalTime.Internal.TimeZone │ │ │ │ +TimeZone │ │ │ │ +time-1.12.2-inplace:Data.Time.LocalTime.Internal.TimeZone.TimeZone │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'LocalTime │ │ │ │ +Data.Time.LocalTime.Internal.LocalTime.LocalTime │ │ │ │ +localTimeOfDay │ │ │ │ +localDay │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.LocalTime.Internal.LocalTime │ │ │ │ +LocalTime │ │ │ │ +time-1.12.2-inplace:Data.Time.LocalTime.Internal.LocalTime.LocalTime │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ZonedTime │ │ │ │ +Data.Time.LocalTime.Internal.ZonedTime.ZonedTime │ │ │ │ +zonedTimeZone │ │ │ │ +zonedTimeToLocalTime │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.LocalTime.Internal.ZonedTime │ │ │ │ +ZonedTime │ │ │ │ +time-1.12.2-inplace:Data.Time.LocalTime.Internal.ZonedTime.ZonedTime │ │ │ │ +parseTimeOrError: multiple parses of │ │ │ │ +parseTimeOrError: no parse of │ │ │ │ +libraries/time/lib/Data/Time/Format/Parse.hs │ │ │ │ +Data.Time.Format.Parse │ │ │ │ +time-1.12.2-inplace │ │ │ │ +parseTimeM: no parse of │ │ │ │ +parseTimeM: cannot construct │ │ │ │ +parseTimeM: multiple parses of │ │ │ │ +%Y-%m-%d │ │ │ │ +%H:%M:%S%Q │ │ │ │ +%Y-%m-%d %H:%M:%S%Q │ │ │ │ +%I:%M:%S %p │ │ │ │ +%H:%M:%S │ │ │ │ +%m/%d/%y │ │ │ │ +%a %b %e %H:%M:%S %Z %Y │ │ │ │ +December │ │ │ │ +November │ │ │ │ +September │ │ │ │ +February │ │ │ │ +Saturday │ │ │ │ +Thursday │ │ │ │ +Wednesday │ │ │ │ +'TimeLocale │ │ │ │ +TimeLocale │ │ │ │ +Data.Time.Format.Locale │ │ │ │ +time-1.12.2-inplace │ │ │ │ +%a, %_d %b %Y %H:%M:%S %Z │ │ │ │ +%Y-%m-%d │ │ │ │ +, knownTimeZones = │ │ │ │ +, time12Fmt = │ │ │ │ +, timeFmt = │ │ │ │ +, dateFmt = │ │ │ │ +, dateTimeFmt = │ │ │ │ +, amPm = │ │ │ │ +, months = │ │ │ │ +TimeLocale {wDays = │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Locale.TimeLocale │ │ │ │ +'C:FormatTime │ │ │ │ +FormatTime │ │ │ │ +'MkFormatOptions │ │ │ │ +FormatOptions │ │ │ │ +Data.Time.Format.Format.Class │ │ │ │ +time-1.12.2-inplace │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Format.Class.MkFormatOptions │ │ │ │ +%H:%M:%S │ │ │ │ +%m/%d/%y │ │ │ │ +%Y-%m-%d │ │ │ │ +libraries/time/lib/Data/Time/Format/Format/Instances.hs │ │ │ │ +Data.Time.Format.Format.Instances │ │ │ │ +time-1.12.2-inplace │ │ │ │ +'PostPadding │ │ │ │ +'PrePadding │ │ │ │ +PaddingSide │ │ │ │ +'C:ParseTime │ │ │ │ +ParseTime │ │ │ │ +'ZeroPadding │ │ │ │ +'SpacePadding │ │ │ │ +'NoPadding │ │ │ │ +ParseNumericPadding │ │ │ │ +Data.Time.Format.Parse.Class │ │ │ │ +time-1.12.2-inplace │ │ │ │ +%H:%M:%S │ │ │ │ +%Y-%m-%d │ │ │ │ +%m/%d/%y │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Parse.Class.PrePadding │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Parse.Class.PostPadding │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Parse.Class.C:ParseTime │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Parse.Class.NoPadding │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Parse.Class.SpacePadding │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Parse.Class.ZeroPadding │ │ │ │ +'DCYearWeek │ │ │ │ +'DCWeekDay │ │ │ │ +'DCYearDay │ │ │ │ +'DCMonthDay │ │ │ │ +'DCYearMonth │ │ │ │ +'DCCenturyYear │ │ │ │ +'DCCentury │ │ │ │ +DayComponent │ │ │ │ +'MondayWeek │ │ │ │ +'SundayWeek │ │ │ │ +'ISOWeek │ │ │ │ +WeekType │ │ │ │ +Data.Time.Format.Parse.Instances │ │ │ │ +time-1.12.2-inplace │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCCentury │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCCenturyYear │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCYearMonth │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCMonthDay │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCYearDay │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCWeekDay │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCYearWeek │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Parse.Instances.ISOWeek │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Parse.Instances.SundayWeek │ │ │ │ +time-1.12.2-inplace:Data.Time.Format.Parse.Instances.MondayWeek │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'MkMonth │ │ │ │ +Data.Time.Calendar.Month.Month │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Calendar.Month │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'CalendarDiffDays │ │ │ │ +Data.Time.Calendar.CalendarDiffDays.CalendarDiffDays │ │ │ │ +cdMonths │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Calendar.CalendarDiffDays │ │ │ │ +CalendarDiffDays │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.CalendarDiffDays.CalendarDiffDays │ │ │ │ +'C:DayPeriod │ │ │ │ +DayPeriod │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ModifiedJulianDay │ │ │ │ +Data.Time.Calendar.Days.Day │ │ │ │ +ModifiedJulianDay │ │ │ │ +toModifiedJulianDay │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.Calendar.Days │ │ │ │ +time-1.12.2-inplace:Data.Time.Calendar.Days.C:DayPeriod │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'TimeOfDay │ │ │ │ +Data.Time.LocalTime.Internal.TimeOfDay.TimeOfDay │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.LocalTime.Internal.TimeOfDay │ │ │ │ +TimeOfDay │ │ │ │ +time-1.12.2-inplace:Data.Time.LocalTime.Internal.TimeOfDay.TimeOfDay │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'CalendarDiffTime │ │ │ │ +Data.Time.LocalTime.Internal.CalendarDiffTime.CalendarDiffTime │ │ │ │ +ctMonths │ │ │ │ +time-1.12.2-inplace │ │ │ │ +Data.Time.LocalTime.Internal.CalendarDiffTime │ │ │ │ +CalendarDiffTime │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +time-1.12.2-inplace:Data.Time.LocalTime.Internal.CalendarDiffTime.CalendarDiffTime │ │ │ │ 'C:FoldCase │ │ │ │ FoldCase │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ Data.CaseInsensitive.Internal │ │ │ │ case-insensitive-1.2.1.0-dzG1OCwXUu7fJJ1GkjlLh │ │ │ │ Data.CaseInsensitive.Internal.CI │ │ │ │ foldedCase │ │ │ │ original │ │ │ │ stimes: positive multiplier expected │ │ │ │ case-insensitive-1.2.1.0-dzG1OCwXUu7fJJ1GkjlLh:Data.CaseInsensitive.Internal.C:FoldCase │ │ │ │ case-insensitive-1.2.1.0-dzG1OCwXUu7fJJ1GkjlLh:Data.CaseInsensitive.Internal.CI │ │ │ │ +Blaze.ByteString.Builder │ │ │ │ +blaze-builder-0.4.4.1-IETbtXv9ANeIFxIssaYex9 │ │ │ │ +Data.ByteString.Base64 │ │ │ │ +base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF │ │ │ │ +invalid padding at offset: │ │ │ │ +errorEmptyList │ │ │ │ +Base64-encoded bytestring has invalid padding │ │ │ │ +Base64-encoded bytestring has invalid size │ │ │ │ +Base64-encoded bytestring is unpadded or has invalid padding │ │ │ │ +Base64-encoded bytestring required to be unpadded │ │ │ │ +invalid character at offset: │ │ │ │ +non-canonical encoding detected at offset: │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +moduleError │ │ │ │ +Data.ByteString.Base64.encode: input too long │ │ │ │ +./Data/ByteString/Base64/Internal.hs │ │ │ │ +EncodeTable │ │ │ │ +'Unpadded │ │ │ │ +'Don'tCare │ │ │ │ +Data.ByteString.Base64.Internal │ │ │ │ +base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF │ │ │ │ +base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.ET │ │ │ │ +base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Padded │ │ │ │ +base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Don'tCare │ │ │ │ +base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Unpadded │ │ │ │ +'ConcurrentlyE │ │ │ │ +ConcurrentlyE │ │ │ │ +'Concurrently │ │ │ │ +Concurrently │ │ │ │ +'ExceptionInLinkedThread │ │ │ │ +'AsyncCancelled │ │ │ │ +waitAnySTM: invalid argument: input list must be non-empty │ │ │ │ +waitAnyCatchSTM: invalid argument: input list must be non-empty │ │ │ │ +ExceptionInLinkedThread │ │ │ │ +./Control/Concurrent/Async/Internal.hs │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +async-2.2.5-GJdUPvZimPm5ggRAeaaEHV │ │ │ │ +Control.Concurrent.Async.Internal │ │ │ │ +AsyncCancelled │ │ │ │ +ExceptionInLinkedThread │ │ │ │ +async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.ExceptionInLinkedThread │ │ │ │ +async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.AsyncCancelled │ │ │ │ +async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.Async │ │ │ │ Hashable2 │ │ │ │ Hashable1 │ │ │ │ 'C:Hashable │ │ │ │ Hashable │ │ │ │ GHashable │ │ │ │ 'HashArgs1 │ │ │ │ 'HashArgs0 │ │ │ │ @@ -14940,199 +15703,14 @@ │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ K@~Data.Hashable.LowLevel │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ -'LogFileTimedRotate │ │ │ │ -'LogFile │ │ │ │ -'LogFileNoRotate │ │ │ │ -'LogStderr │ │ │ │ -'LogStdout │ │ │ │ -'LogNone │ │ │ │ -'LogCallback │ │ │ │ -LogType' │ │ │ │ -System.Log.FastLogger │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LogNone │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LogStdout │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LogStderr │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LogFileNoRotate │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LogFile │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LogFileTimedRotate │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LogCallback │ │ │ │ -%d/%b/%Y:%T %z │ │ │ │ -%d-%b-%Y %T │ │ │ │ -epochTime │ │ │ │ -Date string cacher of FastLogger (AutoUpdate) │ │ │ │ -System.Log.FastLogger.Date │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ - does not exist or is not a directory. │ │ │ │ - is not writable. │ │ │ │ -'TimedFileLogSpec │ │ │ │ -TimedFileLogSpec │ │ │ │ -'FileLogSpec │ │ │ │ -FileLogSpec │ │ │ │ -System.Log.FastLogger.File │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.File.TimedFileLogSpec │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.File.FileLogSpec │ │ │ │ -Loggerset of FastLogger (Debounce) │ │ │ │ -'LoggerSet │ │ │ │ -LoggerSet │ │ │ │ -System.Log.FastLogger.LoggerSet │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LoggerSet.LoggerSet │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LoggerSet.SL │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LoggerSet.ML │ │ │ │ -System.Log.FastLogger.FileIO │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ -'C:ToLogStr │ │ │ │ -ToLogStr │ │ │ │ -System.Log.FastLogger.LogStr │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.LogStr.LogStr │ │ │ │ -'MultiLogger │ │ │ │ -MultiLogger │ │ │ │ -'MLogger │ │ │ │ -System.Log.FastLogger.MultiLogger │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.MultiLogger.MultiLogger │ │ │ │ -FastLogger single logger's writer │ │ │ │ -'SingleLogger │ │ │ │ -SingleLogger │ │ │ │ -System.Log.FastLogger.SingleLogger │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.SingleLogger.SingleLogger │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.SingleLogger.F │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.SingleLogger.L │ │ │ │ -'C:Loggers │ │ │ │ -System.Log.FastLogger.Write │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx:System.Log.FastLogger.Write.C:Loggers │ │ │ │ -toBufIOWith: More: minSize │ │ │ │ -./System/Log/FastLogger/IO.hs │ │ │ │ -System.Log.FastLogger.IO │ │ │ │ -fast-logger-3.2.6-66uko1eHJDhB8YhQ4TVFsx │ │ │ │ -%a, %d %b %Y %H:%M:%S GMT │ │ │ │ -%a, %d %b %Y %H:%M:%S %z │ │ │ │ -Data.UnixTime.Conv │ │ │ │ -unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq │ │ │ │ -'UnixDiffTime │ │ │ │ -UnixDiffTime │ │ │ │ -'UnixTime │ │ │ │ -UnixTime │ │ │ │ -Data.UnixTime.Types │ │ │ │ -unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq │ │ │ │ -, udtMicroSeconds = │ │ │ │ -UnixDiffTime {udtSeconds = │ │ │ │ -, utMicroSeconds = │ │ │ │ -UnixTime {utSeconds = │ │ │ │ -not enough bytes │ │ │ │ -unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq:Data.UnixTime.Types.UnixDiffTime │ │ │ │ -unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq:Data.UnixTime.Types.UnixTime │ │ │ │ -getClockTime │ │ │ │ -Time.toClockTime: picoseconds out of range │ │ │ │ -Time.toClockTime: timezone offset out of range │ │ │ │ -Time.toClockTime: invalid input │ │ │ │ -toCalendarTime: illegal month value: │ │ │ │ -pred{Month}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Month}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Day}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Day}: tried to take `succ' of last tag in enumeration │ │ │ │ -%H:%M:%S │ │ │ │ -%m/%d/%y │ │ │ │ -toEnum{Month}: tag ( │ │ │ │ -toEnum{Day}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -System/Time.hsc │ │ │ │ -, ctIsDST = │ │ │ │ -, ctTZ = │ │ │ │ -, ctTZName = │ │ │ │ -, ctYDay = │ │ │ │ -, ctWDay = │ │ │ │ -, ctPicosec = │ │ │ │ -, ctSec = │ │ │ │ -, ctMin = │ │ │ │ -, ctHour = │ │ │ │ -, ctDay = │ │ │ │ -, ctMonth = │ │ │ │ -CalendarTime {ctYear = │ │ │ │ -, tdPicosec = │ │ │ │ -, tdSec = │ │ │ │ -, tdMin = │ │ │ │ -, tdHour = │ │ │ │ -, tdDay = │ │ │ │ -, tdMonth = │ │ │ │ -TimeDiff {tdYear = │ │ │ │ -getClockTime │ │ │ │ -System.Time │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC │ │ │ │ -tdPicosec │ │ │ │ -TimeDiff │ │ │ │ -ctTZName │ │ │ │ -ctPicosec │ │ │ │ -CalendarTime │ │ │ │ -Saturday │ │ │ │ -Thursday │ │ │ │ -Wednesday │ │ │ │ -December │ │ │ │ -November │ │ │ │ -September │ │ │ │ -February │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.TimeDiff │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.CalendarTime │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.TOD │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.Sunday │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.Monday │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.Tuesday │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.Wednesday │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.Thursday │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.Friday │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.Saturday │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.January │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.February │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.March │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.April │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.May │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.June │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.July │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.August │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.September │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.October │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.November │ │ │ │ -old-time-1.1.0.4-9SByhsd7MeP5KVcKQTKGiC:System.Time.December │ │ │ │ -'TimeLocale │ │ │ │ -TimeLocale │ │ │ │ -System.Locale │ │ │ │ -old-locale-1.0.0.7-LKeJfAZvz6tBqu9W2zyW4x │ │ │ │ -%a, %_d %b %Y %H:%M:%S %Z │ │ │ │ -%Y-%m-%d │ │ │ │ -%I:%M:%S %p │ │ │ │ -%H:%M:%S │ │ │ │ -%m/%d/%y │ │ │ │ -%a %b %e %H:%M:%S %Z %Y │ │ │ │ -December │ │ │ │ -November │ │ │ │ -September │ │ │ │ -February │ │ │ │ -Saturday │ │ │ │ -Thursday │ │ │ │ -Wednesday │ │ │ │ -, time12Fmt = │ │ │ │ -, timeFmt = │ │ │ │ -, dateFmt = │ │ │ │ -, dateTimeFmt = │ │ │ │ -, amPm = │ │ │ │ -, intervals = │ │ │ │ -, months = │ │ │ │ -TimeLocale {wDays = │ │ │ │ -old-locale-1.0.0.7-LKeJfAZvz6tBqu9W2zyW4x:System.Locale.TimeLocale │ │ │ │ breakOnAll │ │ │ │ : empty input │ │ │ │ Negative index │ │ │ │ Index too large │ │ │ │ streamError │ │ │ │ libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ Data.Text.Internal.Fusion │ │ │ │ @@ -15460,14 +16038,217 @@ │ │ │ │ 'Partial │ │ │ │ Data.Binary.Get │ │ │ │ binary-0.8.9.3-inplace │ │ │ │ not enough bytes │ │ │ │ binary-0.8.9.3-inplace:Data.Binary.Get.Fail │ │ │ │ binary-0.8.9.3-inplace:Data.Binary.Get.Partial │ │ │ │ binary-0.8.9.3-inplace:Data.Binary.Get.Done │ │ │ │ +libraries/filepath/System/FilePath/Internal.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +System.FilePath.Posix │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +System.OsPath │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +libraries/filepath/System/OsPath/Posix/../../FilePath/Internal.hs │ │ │ │ +System.OsPath.Posix.Internal │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Encoding.Internal │ │ │ │ +EncodingException │ │ │ │ +Cannot decode byte '\x │ │ │ │ +Cannot decode input: │ │ │ │ +'EncodingError │ │ │ │ +UTF-16LE_b │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ +libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ +System.OsString.Internal.Exception │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +'OsString │ │ │ │ +OsString │ │ │ │ +'PosixChar │ │ │ │ +PosixChar │ │ │ │ +'WindowsChar │ │ │ │ +WindowsChar │ │ │ │ +'PosixString │ │ │ │ +'WindowsString │ │ │ │ +PosixString │ │ │ │ +System.OsString.Internal.Types │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +WindowsString │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Posix │ │ │ │ +libraries/os-string/System/OsString/Common.hs │ │ │ │ +System.OsPath.Data.ByteString.Short. │ │ │ │ +moduleError │ │ │ │ +empty ShortByteString │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Data.ByteString.Short.Internal │ │ │ │ +libraries/os-string/System/OsString/Data/ByteString/Short/Internal.hs │ │ │ │ +Uneven number of bytes: │ │ │ │ +. This is not a Word16 bytestream. │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.MBA# │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.BA# │ │ │ │ +'Handler │ │ │ │ +MonadMask │ │ │ │ +'ExitCaseException │ │ │ │ +'ExitCaseSuccess │ │ │ │ +'ExitCaseAbort │ │ │ │ +ExitCase │ │ │ │ +MonadCatch │ │ │ │ +MonadThrow │ │ │ │ +ExitCaseAbort │ │ │ │ +ExitCaseException │ │ │ │ +ExitCaseSuccess │ │ │ │ +uninterruptibleMask │ │ │ │ +generalBracket │ │ │ │ +exceptions-0.10.9-inplace │ │ │ │ +Control.Monad.Catch │ │ │ │ +libraries/exceptions/src/Control/Monad/Catch.hs │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.Handler │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadMask │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseSuccess │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseException │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseAbort │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadCatch │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadThrow │ │ │ │ +Control.Concurrent.STM.TQueue │ │ │ │ +stm-2.5.3.1-inplace │ │ │ │ +libraries/stm/Control/Concurrent/STM/TQueue.hs:135:15-33|z : zs │ │ │ │ +libraries/stm/Control/Concurrent/STM/TQueue.hs:100:15-33|z : zs │ │ │ │ +stm-2.5.3.1-inplace:Control.Concurrent.STM.TQueue.TQueue │ │ │ │ +'TBQueue │ │ │ │ +libraries/stm/Control/Concurrent/STM/TBQueue.hs:179:15-33|z : zs │ │ │ │ +readTBQueue: impossible │ │ │ │ +libraries/stm/Control/Concurrent/STM/TBQueue.hs │ │ │ │ +Control.Concurrent.STM.TBQueue │ │ │ │ +stm-2.5.3.1-inplace │ │ │ │ +stm-2.5.3.1-inplace:Control.Concurrent.STM.TBQueue.TBQueue │ │ │ │ +MonadCont │ │ │ │ +Control.Monad.Cont.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Cont.Class.C:MonadCont │ │ │ │ +MonadError │ │ │ │ +Control.Monad.Error.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Error.Class.C:MonadError │ │ │ │ +'C:MonadRWS │ │ │ │ +MonadRWS │ │ │ │ +Control.Monad.RWS.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.RWS.Class.C:MonadRWS │ │ │ │ +MonadReader │ │ │ │ +Control.Monad.Reader.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ +MonadState │ │ │ │ +Control.Monad.State.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ +MonadWriter │ │ │ │ +Control.Monad.Writer.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Writer.Class.C:MonadWriter │ │ │ │ +'Backwards │ │ │ │ +Control.Applicative.Backwards │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +Backwards │ │ │ │ +Control.Monad.Trans.Accum │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +MonadTrans │ │ │ │ +Control.Monad.Trans.Class │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ +Control.Monad.Trans.Cont │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'ExceptT │ │ │ │ +mfix (ExceptT): inner computation returned Left value │ │ │ │ +libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ +Control.Monad.Trans.Except │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +'IdentityT │ │ │ │ +Control.Monad.Trans.Identity │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +IdentityT │ │ │ │ +mfix (MaybeT): inner computation returned Nothing │ │ │ │ +libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ +Control.Monad.Trans.Maybe │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Arg: lvl │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +'ReaderT │ │ │ │ +Control.Monad.Trans.Reader │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'SelectT │ │ │ │ +Control.Monad.Trans.Select │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Constant │ │ │ │ +Data.Functor.Constant │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Data.Functor.Constant.Constant │ │ │ │ +getConstant │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Constant │ │ │ │ 'Nondistinct │ │ │ │ 'Distinct │ │ │ │ Distinct │ │ │ │ 'Inserted │ │ │ │ Inserted │ │ │ │ updateMaxWithKey Nil │ │ │ │ updateMinWithKey Nil │ │ │ │ @@ -15822,781 +16603,14 @@ │ │ │ │ Utils.Containers.Internal.BitQueue │ │ │ │ containers-0.7-inplace │ │ │ │ containers-0.7-inplace:Utils.Containers.Internal.BitQueue.BQB │ │ │ │ StrictPair │ │ │ │ Utils.Containers.Internal.StrictPair │ │ │ │ containers-0.7-inplace │ │ │ │ containers-0.7-inplace:Utils.Containers.Internal.StrictPair.:*: │ │ │ │ -Pattern match failure in 'do' block at System/EasyFile/Missing.hs:54:3-8 │ │ │ │ -System.EasyFile.Missing │ │ │ │ -easy-file-0.2.5-2okR9XYIM94JDvJ5VP8Z6t │ │ │ │ -System.Directory │ │ │ │ -directory-1.3.8.5-inplace │ │ │ │ -removePathForcibly │ │ │ │ -copyFile │ │ │ │ -atomicCopyFileContents │ │ │ │ -withReplacementFile │ │ │ │ -.copyFile.tmp │ │ │ │ -copyFileToHandle │ │ │ │ -copyPermissions │ │ │ │ -removeDirectoryRecursive │ │ │ │ -is a directory symbolic link │ │ │ │ -removePathRecursive │ │ │ │ -removeContentsRecursive │ │ │ │ -not a directory │ │ │ │ -renameDirectory │ │ │ │ -renameFile │ │ │ │ -is a directory │ │ │ │ -canonicalizePath │ │ │ │ -copyFileWithMetadata │ │ │ │ -setAccessTime │ │ │ │ -setModificationTime │ │ │ │ -setFileTimes │ │ │ │ -getXdgDirectory │ │ │ │ -XDG_STATE_HOME │ │ │ │ -XDG_CACHE_HOME │ │ │ │ -XDG_CONFIG_HOME │ │ │ │ -XDG_DATA_HOME │ │ │ │ -getXdgDirectoryList │ │ │ │ -XDG_CONFIG_DIRS │ │ │ │ -XDG_DATA_DIRS │ │ │ │ -makeAbsolute │ │ │ │ -getFileSize │ │ │ │ -pathIsDirectory │ │ │ │ -pathIsSymbolicLink │ │ │ │ -getAccessTime │ │ │ │ -getModificationTime │ │ │ │ -System.Directory.OsPath │ │ │ │ -directory-1.3.8.5-inplace │ │ │ │ -getUserDocumentsDirectory │ │ │ │ -getAppUserDataDirectory │ │ │ │ -getHomeDirectory │ │ │ │ -getSymbolicLinkTarget │ │ │ │ -removeDirectoryLink │ │ │ │ -createDirectoryLink │ │ │ │ -createFileLink │ │ │ │ -getCurrentDirectory │ │ │ │ -Current working directory no longer exists │ │ │ │ -getDirectoryContents │ │ │ │ -renamePath │ │ │ │ -setPermissions │ │ │ │ -getPermissions │ │ │ │ -libraries/directory/System/Directory/Internal/Common.hs:(75,5)-(79,20)|function go │ │ │ │ -'XdgConfigDirs │ │ │ │ -'XdgDataDirs │ │ │ │ -XdgDirectoryList │ │ │ │ -'XdgState │ │ │ │ -'XdgCache │ │ │ │ -'XdgConfig │ │ │ │ -'XdgData │ │ │ │ -XdgDirectory │ │ │ │ -'Permissions │ │ │ │ -'DirectoryLink │ │ │ │ -'Directory │ │ │ │ -'SymbolicLink │ │ │ │ -FileType │ │ │ │ -toEnum{FileType}: tag ( │ │ │ │ -succ{FileType}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{FileType}: tried to take `pred' of first tag in enumeration │ │ │ │ -toEnum{XdgDirectory}: tag ( │ │ │ │ -succ{XdgDirectory}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{XdgDirectory}: tried to take `pred' of first tag in enumeration │ │ │ │ -toEnum{XdgDirectoryList}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{XdgDirectoryList}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{XdgDirectoryList}: tried to take `pred' of first tag in enumeration │ │ │ │ -libraries/directory/System/Directory/Internal/Common.hs │ │ │ │ -System.Directory.Internal.Common │ │ │ │ -directory-1.3.8.5-inplace │ │ │ │ -copyData │ │ │ │ -XdgConfigDirs │ │ │ │ -XdgDataDirs │ │ │ │ -XdgState │ │ │ │ -XdgCache │ │ │ │ -XdgConfig │ │ │ │ -searchable │ │ │ │ -executable │ │ │ │ -writable │ │ │ │ -readable │ │ │ │ -Permissions │ │ │ │ -, searchable = │ │ │ │ -, executable = │ │ │ │ -, writable = │ │ │ │ -Permissions {readable = │ │ │ │ -DirectoryLink │ │ │ │ -Directory │ │ │ │ -SymbolicLink │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgDataDirs │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgConfigDirs │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgData │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgConfig │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgCache │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.XdgState │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.Permissions │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.File │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.SymbolicLink │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.Directory │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.Common.DirectoryLink │ │ │ │ -System.Directory.Internal.Config │ │ │ │ -directory-1.3.8.5-inplace │ │ │ │ -directory-1.3.8.5-inplace │ │ │ │ -System.Directory.Internal.Posix │ │ │ │ -libraries/directory/System/Directory/Internal/Posix.hsc │ │ │ │ -copyFileContents │ │ │ │ -.local/share │ │ │ │ -.local/state │ │ │ │ -/usr/share/ │ │ │ │ -/usr/local/share/ │ │ │ │ -/etc/xdg │ │ │ │ -env var │ │ │ │ - not found │ │ │ │ -prependCurrentDirectory │ │ │ │ -directory-1.3.8.5-inplace:System.Directory.Internal.C_utimensat.CTimeSpec │ │ │ │ -System.Posix.Error │ │ │ │ -unix-2.8.7.0-inplace │ │ │ │ -getResourceLimit │ │ │ │ -setResourceLimit │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Resource.ResourceLimits │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Resource.ResourceLimitInfinity │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Resource.ResourceLimit │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Resource.ResourceOpenFiles │ │ │ │ -signalProcessGroup │ │ │ │ -unix-2.8.7.0-inplace │ │ │ │ -System.Posix.Signals │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Signals.Default │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Signals.Ignore │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Signals.Catch │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Signals.SignalInfo │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Signals.NoSignalSpecificInfo │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Signals.SigChldInfo │ │ │ │ -no such │ │ │ │ -setGroupID │ │ │ │ -setUserID │ │ │ │ -getUserEntryForName │ │ │ │ -getGroupEntryForName │ │ │ │ -no such │ │ │ │ -getUserEntryForID │ │ │ │ -unix-2.8.7.0-inplace │ │ │ │ -System.Posix.ByteString.FilePath │ │ │ │ -checkForInteriorNuls │ │ │ │ -POSIX filepaths must not contain internal NUL octets. │ │ │ │ -POSIX filepaths must not contain internal NUL octets. │ │ │ │ -checkForInteriorNuls │ │ │ │ -System.Posix.PosixPath.FilePath │ │ │ │ -unix-2.8.7.0-inplace │ │ │ │ -changeWorkingDirectory │ │ │ │ -openDirStream │ │ │ │ -createDirectory │ │ │ │ -changeWorkingDirectory │ │ │ │ -removeDirectory │ │ │ │ -openDirStream │ │ │ │ -getWorkingDirectory │ │ │ │ -setFileSize │ │ │ │ -getSymbolicLinkStatus │ │ │ │ -getFileStatus │ │ │ │ -setFileMode │ │ │ │ -setOwnerAndGroup │ │ │ │ -readSymbolicLink │ │ │ │ -createSymbolicLink │ │ │ │ -removeLink │ │ │ │ -createLink │ │ │ │ -getSymbolicLinkStatus │ │ │ │ -getFileStatus │ │ │ │ -fileAccess │ │ │ │ -setFileMode │ │ │ │ -openFdAt │ │ │ │ -System.Posix.IO │ │ │ │ -unix-2.8.7.0-inplace │ │ │ │ -openFdAt │ │ │ │ -System.Posix.IO.ByteString │ │ │ │ -unix-2.8.7.0-inplace │ │ │ │ -openFdAt │ │ │ │ -System.Posix.IO.PosixString │ │ │ │ -unix-2.8.7.0-inplace │ │ │ │ -waitStatus │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Process.Internals.Exited │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Process.Internals.Terminated │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.Process.Internals.Stopped │ │ │ │ -closeDirStream │ │ │ │ -readDirStream │ │ │ │ -getFdStatus │ │ │ │ -fdReadBuf │ │ │ │ -fdWriteBuf │ │ │ │ -createPipe │ │ │ │ -setFdOption │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.IO.Common.CloseOnExec │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.IO.Common.OpenFileFlags │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.IO.Common.ReadOnly │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.IO.Common.WriteOnly │ │ │ │ -forkProcess │ │ │ │ -getProcessGroupIDOf │ │ │ │ -createSession │ │ │ │ -userName │ │ │ │ -userPassword │ │ │ │ -userGroupID │ │ │ │ -userGecos │ │ │ │ -homeDirectory │ │ │ │ -userShell │ │ │ │ -, userShell = │ │ │ │ -, homeDirectory = │ │ │ │ -, userGecos = │ │ │ │ -, userGroupID = │ │ │ │ -, userID = │ │ │ │ -, userPassword = │ │ │ │ -UserEntry {userName = │ │ │ │ -groupName │ │ │ │ -groupPassword │ │ │ │ -groupMembers │ │ │ │ -, groupMembers = │ │ │ │ -, groupID = │ │ │ │ -, groupPassword = │ │ │ │ -GroupEntry {groupName = │ │ │ │ -unix-2.8.7.0-inplace │ │ │ │ -System.Posix.User.Common │ │ │ │ -LKUPTYPE │ │ │ │ -UserEntry │ │ │ │ -'UserEntry │ │ │ │ -GroupEntry │ │ │ │ -'GroupEntry │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.User.Common.GroupEntry │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.User.Common.UserEntry │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.User.Common.GETONE │ │ │ │ -unix-2.8.7.0-inplace:System.Posix.User.Common.GETALL │ │ │ │ -unix-2.8.7.0-inplace │ │ │ │ -System.Posix.Env.Internal │ │ │ │ -libraries/time/lib/Data/Time/Calendar/MonthDay.hs │ │ │ │ -Data.Time.Calendar.MonthDay │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Calendar.OrdinalDate │ │ │ │ -time-1.12.2-inplace │ │ │ │ -'FirstMostWeek │ │ │ │ -'FirstWholeWeek │ │ │ │ -FirstWeekType │ │ │ │ -Data.Time.Calendar.WeekDate │ │ │ │ -time-1.12.2-inplace │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.WeekDate.FirstWholeWeek │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.WeekDate.FirstMostWeek │ │ │ │ -Data.Time.Clock.System │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Clock.POSIX │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Calendar.Gregorian │ │ │ │ -time-1.12.2-inplace │ │ │ │ -'C:ShowPadded │ │ │ │ -ShowPadded │ │ │ │ -PadOption │ │ │ │ -Data.Time.Calendar.Private │ │ │ │ -time-1.12.2-inplace │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Private.C:ShowPadded │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Private.Pad │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Private.NoPad │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Saturday │ │ │ │ -'Thursday │ │ │ │ -'Wednesday │ │ │ │ -'Tuesday │ │ │ │ -Data.Time.Calendar.Week.DayOfWeek │ │ │ │ -Saturday │ │ │ │ -Thursday │ │ │ │ -Wednesday │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Calendar.Week │ │ │ │ -DayOfWeek │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Week.Monday │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Week.Tuesday │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Week.Wednesday │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Week.Thursday │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Week.Friday │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Week.Saturday │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Week.Sunday │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MkDiffTime │ │ │ │ -MkDiffTime │ │ │ │ -Data.Time.Clock.Internal.DiffTime.DiffTime │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Clock.Internal.DiffTime │ │ │ │ -DiffTime │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MkNominalDiffTime │ │ │ │ -MkNominalDiffTime │ │ │ │ -Data.Time.Clock.Internal.NominalDiffTime.NominalDiffTime │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Clock.Internal.NominalDiffTime │ │ │ │ -NominalDiffTime │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MkSystemTime │ │ │ │ -Data.Time.Clock.Internal.SystemTime.SystemTime │ │ │ │ -MkSystemTime │ │ │ │ -systemNanoseconds │ │ │ │ -systemSeconds │ │ │ │ -, systemNanoseconds = │ │ │ │ -MkSystemTime {systemSeconds = │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Clock.Internal.SystemTime │ │ │ │ -SystemTime │ │ │ │ -time-1.12.2-inplace:Data.Time.Clock.Internal.SystemTime.MkSystemTime │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'UTCTime │ │ │ │ -Data.Time.Clock.Internal.UTCTime.UTCTime │ │ │ │ -utctDayTime │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Clock.Internal.UTCTime │ │ │ │ -time-1.12.2-inplace:Data.Time.Clock.Internal.UTCTime.UTCTime │ │ │ │ -clock_getres │ │ │ │ -clock_gettime │ │ │ │ -time-1.12.2-inplace:Data.Time.Clock.Internal.CTimespec.MkCTimespec │ │ │ │ -Data.Time.Clock.Internal.UTCDiff │ │ │ │ -time-1.12.2-inplace │ │ │ │ -localtime_r failed │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'TimeZone │ │ │ │ -Data.Time.LocalTime.Internal.TimeZone.TimeZone │ │ │ │ -timeZoneName │ │ │ │ -timeZoneSummerOnly │ │ │ │ -timeZoneMinutes │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.LocalTime.Internal.TimeZone │ │ │ │ -TimeZone │ │ │ │ -time-1.12.2-inplace:Data.Time.LocalTime.Internal.TimeZone.TimeZone │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'LocalTime │ │ │ │ -Data.Time.LocalTime.Internal.LocalTime.LocalTime │ │ │ │ -localTimeOfDay │ │ │ │ -localDay │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.LocalTime.Internal.LocalTime │ │ │ │ -LocalTime │ │ │ │ -time-1.12.2-inplace:Data.Time.LocalTime.Internal.LocalTime.LocalTime │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ZonedTime │ │ │ │ -Data.Time.LocalTime.Internal.ZonedTime.ZonedTime │ │ │ │ -zonedTimeZone │ │ │ │ -zonedTimeToLocalTime │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.LocalTime.Internal.ZonedTime │ │ │ │ -ZonedTime │ │ │ │ -time-1.12.2-inplace:Data.Time.LocalTime.Internal.ZonedTime.ZonedTime │ │ │ │ -parseTimeOrError: multiple parses of │ │ │ │ -parseTimeOrError: no parse of │ │ │ │ -libraries/time/lib/Data/Time/Format/Parse.hs │ │ │ │ -Data.Time.Format.Parse │ │ │ │ -time-1.12.2-inplace │ │ │ │ -parseTimeM: no parse of │ │ │ │ -parseTimeM: cannot construct │ │ │ │ -parseTimeM: multiple parses of │ │ │ │ -%Y-%m-%d │ │ │ │ -%H:%M:%S%Q │ │ │ │ -%Y-%m-%d %H:%M:%S%Q │ │ │ │ -%I:%M:%S %p │ │ │ │ -%H:%M:%S │ │ │ │ -%m/%d/%y │ │ │ │ -%a %b %e %H:%M:%S %Z %Y │ │ │ │ -December │ │ │ │ -November │ │ │ │ -September │ │ │ │ -February │ │ │ │ -Saturday │ │ │ │ -Thursday │ │ │ │ -Wednesday │ │ │ │ -'TimeLocale │ │ │ │ -TimeLocale │ │ │ │ -Data.Time.Format.Locale │ │ │ │ -time-1.12.2-inplace │ │ │ │ -%a, %_d %b %Y %H:%M:%S %Z │ │ │ │ -%Y-%m-%d │ │ │ │ -, knownTimeZones = │ │ │ │ -, time12Fmt = │ │ │ │ -, timeFmt = │ │ │ │ -, dateFmt = │ │ │ │ -, dateTimeFmt = │ │ │ │ -, amPm = │ │ │ │ -, months = │ │ │ │ -TimeLocale {wDays = │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Locale.TimeLocale │ │ │ │ -'C:FormatTime │ │ │ │ -FormatTime │ │ │ │ -'MkFormatOptions │ │ │ │ -FormatOptions │ │ │ │ -Data.Time.Format.Format.Class │ │ │ │ -time-1.12.2-inplace │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Format.Class.MkFormatOptions │ │ │ │ -%H:%M:%S │ │ │ │ -%m/%d/%y │ │ │ │ -%Y-%m-%d │ │ │ │ -libraries/time/lib/Data/Time/Format/Format/Instances.hs │ │ │ │ -Data.Time.Format.Format.Instances │ │ │ │ -time-1.12.2-inplace │ │ │ │ -'PostPadding │ │ │ │ -'PrePadding │ │ │ │ -PaddingSide │ │ │ │ -'C:ParseTime │ │ │ │ -ParseTime │ │ │ │ -'ZeroPadding │ │ │ │ -'SpacePadding │ │ │ │ -'NoPadding │ │ │ │ -ParseNumericPadding │ │ │ │ -Data.Time.Format.Parse.Class │ │ │ │ -time-1.12.2-inplace │ │ │ │ -%H:%M:%S │ │ │ │ -%Y-%m-%d │ │ │ │ -%m/%d/%y │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Class.PrePadding │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Class.PostPadding │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Class.C:ParseTime │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Class.NoPadding │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Class.SpacePadding │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Class.ZeroPadding │ │ │ │ -'DCYearWeek │ │ │ │ -'DCWeekDay │ │ │ │ -'DCYearDay │ │ │ │ -'DCMonthDay │ │ │ │ -'DCYearMonth │ │ │ │ -'DCCenturyYear │ │ │ │ -'DCCentury │ │ │ │ -DayComponent │ │ │ │ -'MondayWeek │ │ │ │ -'SundayWeek │ │ │ │ -'ISOWeek │ │ │ │ -WeekType │ │ │ │ -Data.Time.Format.Parse.Instances │ │ │ │ -time-1.12.2-inplace │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCCentury │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCCenturyYear │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCYearMonth │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCMonthDay │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCYearDay │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCWeekDay │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.DCYearWeek │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.ISOWeek │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.SundayWeek │ │ │ │ -time-1.12.2-inplace:Data.Time.Format.Parse.Instances.MondayWeek │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MkMonth │ │ │ │ -Data.Time.Calendar.Month.Month │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Calendar.Month │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'CalendarDiffDays │ │ │ │ -Data.Time.Calendar.CalendarDiffDays.CalendarDiffDays │ │ │ │ -cdMonths │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Calendar.CalendarDiffDays │ │ │ │ -CalendarDiffDays │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.CalendarDiffDays.CalendarDiffDays │ │ │ │ -'C:DayPeriod │ │ │ │ -DayPeriod │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ModifiedJulianDay │ │ │ │ -Data.Time.Calendar.Days.Day │ │ │ │ -ModifiedJulianDay │ │ │ │ -toModifiedJulianDay │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.Calendar.Days │ │ │ │ -time-1.12.2-inplace:Data.Time.Calendar.Days.C:DayPeriod │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'TimeOfDay │ │ │ │ -Data.Time.LocalTime.Internal.TimeOfDay.TimeOfDay │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.LocalTime.Internal.TimeOfDay │ │ │ │ -TimeOfDay │ │ │ │ -time-1.12.2-inplace:Data.Time.LocalTime.Internal.TimeOfDay.TimeOfDay │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'CalendarDiffTime │ │ │ │ -Data.Time.LocalTime.Internal.CalendarDiffTime.CalendarDiffTime │ │ │ │ -ctMonths │ │ │ │ -time-1.12.2-inplace │ │ │ │ -Data.Time.LocalTime.Internal.CalendarDiffTime │ │ │ │ -CalendarDiffTime │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -time-1.12.2-inplace:Data.Time.LocalTime.Internal.CalendarDiffTime.CalendarDiffTime │ │ │ │ -libraries/filepath/System/FilePath/Internal.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -System.FilePath.Posix │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -System.OsPath │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -libraries/filepath/System/OsPath/Posix/../../FilePath/Internal.hs │ │ │ │ -System.OsPath.Posix.Internal │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Encoding.Internal │ │ │ │ -EncodingException │ │ │ │ -Cannot decode byte '\x │ │ │ │ -Cannot decode input: │ │ │ │ -'EncodingError │ │ │ │ -UTF-16LE_b │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ -libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ -System.OsString.Internal.Exception │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -'OsString │ │ │ │ -OsString │ │ │ │ -'PosixChar │ │ │ │ -PosixChar │ │ │ │ -'WindowsChar │ │ │ │ -WindowsChar │ │ │ │ -'PosixString │ │ │ │ -'WindowsString │ │ │ │ -PosixString │ │ │ │ -System.OsString.Internal.Types │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -WindowsString │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Posix │ │ │ │ -libraries/os-string/System/OsString/Common.hs │ │ │ │ -System.OsPath.Data.ByteString.Short. │ │ │ │ -moduleError │ │ │ │ -empty ShortByteString │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Data.ByteString.Short.Internal │ │ │ │ -libraries/os-string/System/OsString/Data/ByteString/Short/Internal.hs │ │ │ │ -Uneven number of bytes: │ │ │ │ -. This is not a Word16 bytestream. │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.MBA# │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.BA# │ │ │ │ -'Handler │ │ │ │ -MonadMask │ │ │ │ -'ExitCaseException │ │ │ │ -'ExitCaseSuccess │ │ │ │ -'ExitCaseAbort │ │ │ │ -ExitCase │ │ │ │ -MonadCatch │ │ │ │ -MonadThrow │ │ │ │ -ExitCaseAbort │ │ │ │ -ExitCaseException │ │ │ │ -ExitCaseSuccess │ │ │ │ -uninterruptibleMask │ │ │ │ -generalBracket │ │ │ │ -exceptions-0.10.9-inplace │ │ │ │ -Control.Monad.Catch │ │ │ │ -libraries/exceptions/src/Control/Monad/Catch.hs │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.Handler │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadMask │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseSuccess │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseException │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseAbort │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadCatch │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadThrow │ │ │ │ -MonadCont │ │ │ │ -Control.Monad.Cont.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Cont.Class.C:MonadCont │ │ │ │ -MonadError │ │ │ │ -Control.Monad.Error.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Error.Class.C:MonadError │ │ │ │ -'C:MonadRWS │ │ │ │ -MonadRWS │ │ │ │ -Control.Monad.RWS.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.RWS.Class.C:MonadRWS │ │ │ │ -MonadReader │ │ │ │ -Control.Monad.Reader.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ -MonadState │ │ │ │ -Control.Monad.State.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ -MonadWriter │ │ │ │ -Control.Monad.Writer.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Writer.Class.C:MonadWriter │ │ │ │ -'Backwards │ │ │ │ -Control.Applicative.Backwards │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -Backwards │ │ │ │ -Control.Monad.Trans.Accum │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -MonadTrans │ │ │ │ -Control.Monad.Trans.Class │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ -Control.Monad.Trans.Cont │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'ExceptT │ │ │ │ -mfix (ExceptT): inner computation returned Left value │ │ │ │ -libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ -Control.Monad.Trans.Except │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'IdentityT │ │ │ │ -Control.Monad.Trans.Identity │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -IdentityT │ │ │ │ -mfix (MaybeT): inner computation returned Nothing │ │ │ │ -libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ -Control.Monad.Trans.Maybe │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Arg: lvl │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -'ReaderT │ │ │ │ -Control.Monad.Trans.Reader │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'SelectT │ │ │ │ -Control.Monad.Trans.Select │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Constant │ │ │ │ -Data.Functor.Constant │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Data.Functor.Constant.Constant │ │ │ │ -getConstant │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Constant │ │ │ │ -'DebounceSettings │ │ │ │ -DebounceSettings │ │ │ │ -'TrailingDelay │ │ │ │ -'Trailing │ │ │ │ -'LeadingMute │ │ │ │ -'Leading │ │ │ │ -DebounceEdge │ │ │ │ -Control.Debounce.Internal │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ -TrailingDelay │ │ │ │ -Trailing │ │ │ │ -LeadingMute │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Debounce.Internal.DebounceSettings │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Debounce.Internal.Leading │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Debounce.Internal.LeadingMute │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Debounce.Internal.Trailing │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Debounce.Internal.TrailingDelay │ │ │ │ -'Workload │ │ │ │ -'NoReaper │ │ │ │ -'ReaperSettings │ │ │ │ -ReaperSettings │ │ │ │ -Control.Reaper.reaper: unexpected NoReaper (2) │ │ │ │ -Control.Reaper.reaper: unexpected NoReaper (1) │ │ │ │ -./Control/Reaper.hs │ │ │ │ -Control.Reaper │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Reaper.NoReaper │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Reaper.Workload │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Reaper.ReaperSettings │ │ │ │ -Control.Reaper.Internal │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.Reaper.Internal.Reaper │ │ │ │ -Control.AutoUpdate.mkAutoUpdate: worker thread exited normally, which should be impossible due to usage of infinite loop │ │ │ │ -Control.AutoUpdate.mkAutoUpdate: worker thread exited with exception: │ │ │ │ -./Control/AutoUpdate/Thread.hs │ │ │ │ -Control.AutoUpdate.Thread │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ -'UpdateState │ │ │ │ -UpdateState │ │ │ │ -Control.AutoUpdate.Event │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx │ │ │ │ -auto-update-0.2.6-AchiSDtyU7wAbNnjGEg5Bx:Control.AutoUpdate.Event.UpdateState │ │ │ │ -Control.Concurrent.STM.TQueue │ │ │ │ -stm-2.5.3.1-inplace │ │ │ │ -libraries/stm/Control/Concurrent/STM/TQueue.hs:135:15-33|z : zs │ │ │ │ -libraries/stm/Control/Concurrent/STM/TQueue.hs:100:15-33|z : zs │ │ │ │ -stm-2.5.3.1-inplace:Control.Concurrent.STM.TQueue.TQueue │ │ │ │ -'TBQueue │ │ │ │ -libraries/stm/Control/Concurrent/STM/TBQueue.hs:179:15-33|z : zs │ │ │ │ -readTBQueue: impossible │ │ │ │ -libraries/stm/Control/Concurrent/STM/TBQueue.hs │ │ │ │ -Control.Concurrent.STM.TBQueue │ │ │ │ -stm-2.5.3.1-inplace │ │ │ │ -stm-2.5.3.1-inplace:Control.Concurrent.STM.TBQueue.TBQueue │ │ │ │ negative index: │ │ │ │ , length = │ │ │ │ index too large: │ │ │ │ intercalate │ │ │ │ negative length: │ │ │ │ packCStringLen │ │ │ │ hGetNonBlocking │ │ │ │ @@ -17674,28 +17688,14 @@ │ │ │ │ libraries/array/Data/Array/Base.hs │ │ │ │ Data.Array.Base │ │ │ │ array-0.5.8.0-inplace │ │ │ │ array-0.5.8.0-inplace:Data.Array.Base.STUArray │ │ │ │ array-0.5.8.0-inplace:Data.Array.Base.C:MArray │ │ │ │ array-0.5.8.0-inplace:Data.Array.Base.UArray │ │ │ │ array-0.5.8.0-inplace:Data.Array.Base.C:IArray │ │ │ │ -System/ByteOrder.hs:35:12-13|case │ │ │ │ -LittleEndian │ │ │ │ -BigEndian │ │ │ │ -BigEndian │ │ │ │ -LittleEndian │ │ │ │ -byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz │ │ │ │ -System.ByteOrder │ │ │ │ -ByteOrder │ │ │ │ -'BigEndian │ │ │ │ -'LittleEndian │ │ │ │ -Pattern match failure in 'do' block at System/ByteOrder.hs:51:10-22 │ │ │ │ -byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz:System.ByteOrder.BigEndian │ │ │ │ -byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz:System.ByteOrder.LittleEndian │ │ │ │ -byteorder-1.0.4-K4qrX90zP2C18iwfCQq4Wz:System.ByteOrder.Mixed │ │ │ │ 'WrapArrow │ │ │ │ WrappedArrow │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ 'WrapMonad │ │ │ │ @@ -20908,18 +20908,18 @@ │ │ │ │ stg_ap_pppp_ret │ │ │ │ stg_ap_ppppp_ret │ │ │ │ stg_ap_pppppp_ret │ │ │ │ M7777UUj │ │ │ │ l8%%"""l%NJFBQlllllllll │ │ │ │ stg_compactWorkerzh │ │ │ │ PROMPT_TAG object (%p) entered! │ │ │ │ -j $AK(5S9Ji │ │ │ │ +pq%|1qt │ │ │ │ -;Oe7~Fa# │ │ │ │ +j $AK(5S9Ji │ │ │ │ JKUR18'K9) │ │ │ │ +;Oe7~Fa# │ │ │ │ "k1ZOgvJ-Rx │ │ │ │ :&%;HdJH │ │ │ │ =/L24R=Y │ │ │ │ ncib;;3d │ │ │ │ `FkWhda) │ │ │ │ gold 1.16 │ │ │ │ .shstrtab │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -140,151 +140,151 @@ │ │ │ │ 0x0000a2e4 61747472 006d6b66 69666f00 73696770 attr.mkfifo.sigp │ │ │ │ 0x0000a2f4 726f636d 61736b00 6c736565 6b363400 rocmask.lseek64. │ │ │ │ 0x0000a304 5f5f7574 696d6536 34006973 61747479 __utime64.isatty │ │ │ │ 0x0000a314 0063616c 6c6f6300 6f70656e 3634006e .calloc.open64.n │ │ │ │ 0x0000a324 6c5f6c61 6e67696e 666f005f 5f667374 l_langinfo.__fst │ │ │ │ 0x0000a334 61743634 5f74696d 65363400 5f5f7374 at64_time64.__st │ │ │ │ 0x0000a344 61743634 5f74696d 65363400 66747275 at64_time64.ftru │ │ │ │ - 0x0000a354 6e636174 65363400 61626f72 74007261 ncate64.abort.ra │ │ │ │ - 0x0000a364 69736500 66777269 7465005f 5f676d6f ise.fwrite.__gmo │ │ │ │ - 0x0000a374 6e5f7374 6172745f 5f007173 6f727400 n_start__.qsort. │ │ │ │ - 0x0000a384 5f5f6173 73657274 5f666169 6c005f49 __assert_fail._I │ │ │ │ - 0x0000a394 544d5f64 65726567 69737465 72544d43 TM_deregisterTMC │ │ │ │ - 0x0000a3a4 6c6f6e65 5461626c 65005f49 544d5f72 loneTable._ITM_r │ │ │ │ - 0x0000a3b4 65676973 74657254 4d436c6f 6e655461 egisterTMCloneTa │ │ │ │ - 0x0000a3c4 626c6500 61636f73 6866006c 69626d2e ble.acoshf.libm. │ │ │ │ - 0x0000a3d4 736f2e36 00636f73 00617461 6e660063 so.6.cos.atanf.c │ │ │ │ - 0x0000a3e4 6f736800 636f7366 00617461 6e68006c osh.cosf.atanh.l │ │ │ │ - 0x0000a3f4 64657870 00617461 6e007369 6e636f73 dexp.atan.sincos │ │ │ │ - 0x0000a404 6600706f 7700474c 4942435f 322e3239 f.pow.GLIBC_2.29 │ │ │ │ - 0x0000a414 006c6f67 32006578 706d3100 6173696e .log2.expm1.asin │ │ │ │ - 0x0000a424 0074616e 006c6f67 6600474c 4942435f .tan.logf.GLIBC_ │ │ │ │ - 0x0000a434 322e3237 0074616e 66006173 696e6600 2.27.tanf.asinf. │ │ │ │ - 0x0000a444 73696e00 74616e68 0073696e 68660061 sin.tanh.sinhf.a │ │ │ │ - 0x0000a454 73696e68 006c6f67 31700074 616e6866 sinh.log1p.tanhf │ │ │ │ - 0x0000a464 0061636f 73660073 696e636f 7300706f .acosf.sincos.po │ │ │ │ - 0x0000a474 77660065 78700061 636f7368 00617369 wf.exp.acosh.asi │ │ │ │ - 0x0000a484 6e686600 6365696c 00657870 6d316600 nhf.ceil.expm1f. │ │ │ │ - 0x0000a494 65787066 00636f73 6866006c 6f673170 expf.coshf.log1p │ │ │ │ - 0x0000a4a4 66006c6f 67007369 6e660073 696e6800 f.log.sinf.sinh. │ │ │ │ - 0x0000a4b4 61636f73 00617461 6e686600 62636d70 acos.atanhf.bcmp │ │ │ │ - 0x0000a4c4 00636c6f 73650063 686d6f64 00676574 .close.chmod.get │ │ │ │ - 0x0000a4d4 70696400 6d656d63 70790067 65747569 pid.memcpy.getui │ │ │ │ - 0x0000a4e4 6400756d 61736b00 73657473 69640073 d.umask.setsid.s │ │ │ │ - 0x0000a4f4 65746769 64007365 74756964 006d656d etgid.setuid.mem │ │ │ │ - 0x0000a504 63687200 6d656d63 6d70006d 616c6c6f chr.memcmp.mallo │ │ │ │ - 0x0000a514 63006672 65650070 72656164 0073656e c.free.pread.sen │ │ │ │ - 0x0000a524 64007365 6e646669 6c65006d 656d7365 d.sendfile.memse │ │ │ │ - 0x0000a534 74007370 72696e74 66006578 6974005f t.sprintf.exit._ │ │ │ │ - 0x0000a544 5f676d70 6e5f706f 70636f75 6e74006d _gmpn_popcount.m │ │ │ │ - 0x0000a554 656d6d6f 7665006c 69737465 6e00696e emmove.listen.in │ │ │ │ - 0x0000a564 666c6174 65496e69 74325f00 6465666c flateInit2_.defl │ │ │ │ - 0x0000a574 61746549 6e697432 5f00696e 666c6174 ateInit2_.inflat │ │ │ │ - 0x0000a584 65536574 44696374 696f6e61 72790064 eSetDictionary.d │ │ │ │ - 0x0000a594 65666c61 74655365 74446963 74696f6e eflateSetDiction │ │ │ │ - 0x0000a5a4 61727900 696e666c 61746545 6e640069 ary.inflateEnd.i │ │ │ │ - 0x0000a5b4 6e666c61 74650064 65666c61 7465456e nflate.deflateEn │ │ │ │ - 0x0000a5c4 64006465 666c6174 6500696e 666c6174 d.deflate.inflat │ │ │ │ - 0x0000a5d4 65526573 6574007a 6c696256 65727369 eReset.zlibVersi │ │ │ │ - 0x0000a5e4 6f6e0061 646c6572 3332005f 5f757469 on.adler32.__uti │ │ │ │ - 0x0000a5f4 6d657336 34005f5f 6c757469 6d657336 mes64.__lutimes6 │ │ │ │ - 0x0000a604 34005f5f 66757469 6d656e73 3634005f 4.__futimens64._ │ │ │ │ - 0x0000a614 5f667574 696d6573 36340067 6574656e _futimes64.geten │ │ │ │ - 0x0000a624 74726f70 7900474c 4942435f 322e3235 tropy.GLIBC_2.25 │ │ │ │ - 0x0000a634 005f5f63 6c6f636b 5f676574 74696d65 .__clock_gettime │ │ │ │ - 0x0000a644 3634005f 5f636c6f 636b5f67 65747265 64.__clock_getre │ │ │ │ - 0x0000a654 73363400 67657470 67696400 6b696c6c s64.getpgid.kill │ │ │ │ - 0x0000a664 70670070 6f736978 5f737061 776e5f66 pg.posix_spawn_f │ │ │ │ - 0x0000a674 696c655f 61637469 6f6e735f 61646463 ile_actions_addc │ │ │ │ - 0x0000a684 68646972 5f6e7000 706f7369 785f7370 hdir_np.posix_sp │ │ │ │ - 0x0000a694 61776e70 00474c49 42435f32 2e313500 awnp.GLIBC_2.15. │ │ │ │ - 0x0000a6a4 64757032 005f6578 69740072 65616400 dup2._exit.read. │ │ │ │ - 0x0000a6b4 666f726b 00737973 636f6e66 00706970 fork.sysconf.pip │ │ │ │ - 0x0000a6c4 6500696e 69746772 6f757073 00676574 e.initgroups.get │ │ │ │ - 0x0000a6d4 70777569 645f7200 5f5f6663 6e746c5f pwuid_r.__fcntl_ │ │ │ │ - 0x0000a6e4 74696d65 3634006b 696c6c00 63686469 time64.kill.chdi │ │ │ │ - 0x0000a6f4 72007761 69747069 64007365 74706769 r.waitpid.setpgi │ │ │ │ - 0x0000a704 64005f5f 6572726e 6f5f6c6f 63617469 d.__errno_locati │ │ │ │ - 0x0000a714 6f6e0067 65746769 64007772 69746500 on.getgid.write. │ │ │ │ - 0x0000a724 70697065 3200474c 4942435f 322e3900 pipe2.GLIBC_2.9. │ │ │ │ - 0x0000a734 65786563 76706500 474c4942 435f322e execvpe.GLIBC_2. │ │ │ │ - 0x0000a744 31310073 6967656d 70747973 65740073 11.sigemptyset.s │ │ │ │ - 0x0000a754 69676163 74696f6e 00657865 63767000 igaction.execvp. │ │ │ │ - 0x0000a764 706f7369 785f7370 61776e5f 66696c65 posix_spawn_file │ │ │ │ - 0x0000a774 5f616374 696f6e73 5f616464 6f70656e _actions_addopen │ │ │ │ - 0x0000a784 00706f73 69785f73 7061776e 5f66696c .posix_spawn_fil │ │ │ │ - 0x0000a794 655f6163 74696f6e 735f6164 64636c6f e_actions_addclo │ │ │ │ - 0x0000a7a4 73650070 6f736978 5f737061 776e5f66 se.posix_spawn_f │ │ │ │ - 0x0000a7b4 696c655f 61637469 6f6e735f 61646464 ile_actions_addd │ │ │ │ - 0x0000a7c4 75703200 706f7369 785f7370 61776e5f up2.posix_spawn_ │ │ │ │ - 0x0000a7d4 66696c65 5f616374 696f6e73 5f696e69 file_actions_ini │ │ │ │ - 0x0000a7e4 7400706f 7369785f 73706177 6e617474 t.posix_spawnatt │ │ │ │ - 0x0000a7f4 725f696e 69740070 6f736978 5f737061 r_init.posix_spa │ │ │ │ - 0x0000a804 776e5f66 696c655f 61637469 6f6e735f wn_file_actions_ │ │ │ │ - 0x0000a814 64657374 726f7900 706f7369 785f7370 destroy.posix_sp │ │ │ │ - 0x0000a824 61776e61 7474725f 64657374 726f7900 awnattr_destroy. │ │ │ │ - 0x0000a834 73696761 64647365 7400706f 7369785f sigaddset.posix_ │ │ │ │ - 0x0000a844 73706177 6e617474 725f7365 74736967 spawnattr_setsig │ │ │ │ - 0x0000a854 64656661 756c7400 706f7369 785f7370 default.posix_sp │ │ │ │ - 0x0000a864 61776e61 7474725f 73657466 6c616773 awnattr_setflags │ │ │ │ - 0x0000a874 00656e76 69726f6e 005f5f75 74696d65 .environ.__utime │ │ │ │ - 0x0000a884 6e736174 3634006d 6b6e6f64 00474c49 nsat64.mknod.GLI │ │ │ │ - 0x0000a894 42435f32 2e333300 5f5f7469 6d653634 BC_2.33.__time64 │ │ │ │ - 0x0000a8a4 005f5f6c 73746174 36345f74 696d6536 .__lstat64_time6 │ │ │ │ - 0x0000a8b4 34005f5f 67657474 696d656f 66646179 4.__gettimeofday │ │ │ │ - 0x0000a8c4 3634005f 5f74696d 65676d36 34005f5f 64.__timegm64.__ │ │ │ │ - 0x0000a8d4 6c6f6361 6c74696d 6536345f 72005f5f localtime64_r.__ │ │ │ │ - 0x0000a8e4 6d6b7469 6d653634 005f5f67 6d74696d mktime64.__gmtim │ │ │ │ - 0x0000a8f4 6536345f 72007365 6e646d73 67007365 e64_r.sendmsg.se │ │ │ │ - 0x0000a904 6e64746f 00726563 7666726f 6d007265 ndto.recvfrom.re │ │ │ │ - 0x0000a914 63766d73 67007265 63760077 72697465 cvmsg.recv.write │ │ │ │ - 0x0000a924 76006761 695f7374 72657272 6f720068 v.gai_strerror.h │ │ │ │ - 0x0000a934 746f6e6c 00676574 736f636b 6e616d65 tonl.getsockname │ │ │ │ - 0x0000a944 00676574 70656572 6e616d65 00676574 .getpeername.get │ │ │ │ - 0x0000a954 736f636b 6f707400 73657473 6f636b6f sockopt.setsocko │ │ │ │ - 0x0000a964 70740073 68757464 6f776e00 736f636b pt.shutdown.sock │ │ │ │ - 0x0000a974 65740062 696e6400 636f6e6e 65637400 et.bind.connect. │ │ │ │ - 0x0000a984 61636365 70743400 474c4942 435f322e accept4.GLIBC_2. │ │ │ │ - 0x0000a994 3130006e 746f686c 006e746f 68730068 10.ntohl.ntohs.h │ │ │ │ - 0x0000a9a4 746f6e73 00647570 00676574 61646472 tons.dup.getaddr │ │ │ │ - 0x0000a9b4 696e666f 00676574 6e616d65 696e666f info.getnameinfo │ │ │ │ - 0x0000a9c4 00667265 65616464 72696e66 6f007265 .freeaddrinfo.re │ │ │ │ - 0x0000a9d4 616c6c6f 63007374 726c656e 00737472 alloc.strlen.str │ │ │ │ - 0x0000a9e4 7074696d 65007374 72667469 6d650073 ptime.strftime.s │ │ │ │ - 0x0000a9f4 65746c6f 63616c65 00676574 656e7600 etlocale.getenv. │ │ │ │ - 0x0000aa04 73657465 6e760075 6e736574 656e7600 setenv.unsetenv. │ │ │ │ + 0x0000a354 6e636174 65363400 5f5f7469 6d65676d ncate64.__timegm │ │ │ │ + 0x0000a364 3634005f 5f6d6b74 696d6536 34005f5f 64.__mktime64.__ │ │ │ │ + 0x0000a374 6c6f6361 6c74696d 6536345f 72005f5f localtime64_r.__ │ │ │ │ + 0x0000a384 676d7469 6d653634 5f72005f 5f676574 gmtime64_r.__get │ │ │ │ + 0x0000a394 74696d65 6f666461 79363400 61626f72 timeofday64.abor │ │ │ │ + 0x0000a3a4 74007261 69736500 66777269 7465005f t.raise.fwrite._ │ │ │ │ + 0x0000a3b4 5f676d6f 6e5f7374 6172745f 5f007173 _gmon_start__.qs │ │ │ │ + 0x0000a3c4 6f727400 5f5f6173 73657274 5f666169 ort.__assert_fai │ │ │ │ + 0x0000a3d4 6c005f49 544d5f64 65726567 69737465 l._ITM_deregiste │ │ │ │ + 0x0000a3e4 72544d43 6c6f6e65 5461626c 65005f49 rTMCloneTable._I │ │ │ │ + 0x0000a3f4 544d5f72 65676973 74657254 4d436c6f TM_registerTMClo │ │ │ │ + 0x0000a404 6e655461 626c6500 61636f73 6866006c neTable.acoshf.l │ │ │ │ + 0x0000a414 69626d2e 736f2e36 00636f73 00617461 ibm.so.6.cos.ata │ │ │ │ + 0x0000a424 6e660063 6f736800 636f7366 00617461 nf.cosh.cosf.ata │ │ │ │ + 0x0000a434 6e68006c 64657870 00617461 6e007369 nh.ldexp.atan.si │ │ │ │ + 0x0000a444 6e636f73 6600706f 7700474c 4942435f ncosf.pow.GLIBC_ │ │ │ │ + 0x0000a454 322e3239 006c6f67 32006578 706d3100 2.29.log2.expm1. │ │ │ │ + 0x0000a464 6173696e 0074616e 006c6f67 6600474c asin.tan.logf.GL │ │ │ │ + 0x0000a474 4942435f 322e3237 0074616e 66006173 IBC_2.27.tanf.as │ │ │ │ + 0x0000a484 696e6600 73696e00 74616e68 0073696e inf.sin.tanh.sin │ │ │ │ + 0x0000a494 68660061 73696e68 006c6f67 31700074 hf.asinh.log1p.t │ │ │ │ + 0x0000a4a4 616e6866 0061636f 73660073 696e636f anhf.acosf.sinco │ │ │ │ + 0x0000a4b4 7300706f 77660065 78700061 636f7368 s.powf.exp.acosh │ │ │ │ + 0x0000a4c4 00617369 6e686600 6365696c 00657870 .asinhf.ceil.exp │ │ │ │ + 0x0000a4d4 6d316600 65787066 00636f73 6866006c m1f.expf.coshf.l │ │ │ │ + 0x0000a4e4 6f673170 66006c6f 67007369 6e660073 og1pf.log.sinf.s │ │ │ │ + 0x0000a4f4 696e6800 61636f73 00617461 6e686600 inh.acos.atanhf. │ │ │ │ + 0x0000a504 62636d70 00636c6f 73650063 686d6f64 bcmp.close.chmod │ │ │ │ + 0x0000a514 00676574 70696400 6d656d63 70790067 .getpid.memcpy.g │ │ │ │ + 0x0000a524 65747569 6400756d 61736b00 73657473 etuid.umask.sets │ │ │ │ + 0x0000a534 69640073 65746769 64007365 74756964 id.setgid.setuid │ │ │ │ + 0x0000a544 006d656d 63687200 6d656d63 6d70006d .memchr.memcmp.m │ │ │ │ + 0x0000a554 656d7365 74006d65 6d6d6f76 65006672 emset.memmove.fr │ │ │ │ + 0x0000a564 6565006d 616c6c6f 63007072 65616400 ee.malloc.pread. │ │ │ │ + 0x0000a574 73656e64 0073656e 6466696c 65007265 send.sendfile.re │ │ │ │ + 0x0000a584 616c6c6f 63007374 726c656e 00676574 alloc.strlen.get │ │ │ │ + 0x0000a594 656e7600 73657465 6e760073 74727074 env.setenv.strpt │ │ │ │ + 0x0000a5a4 696d6500 756e7365 74656e76 00737472 ime.unsetenv.str │ │ │ │ + 0x0000a5b4 6674696d 65007365 746c6f63 616c6500 ftime.setlocale. │ │ │ │ + 0x0000a5c4 73707269 6e746600 65786974 005f5f67 sprintf.exit.__g │ │ │ │ + 0x0000a5d4 6d706e5f 706f7063 6f756e74 006c6973 mpn_popcount.lis │ │ │ │ + 0x0000a5e4 74656e00 696e666c 61746549 6e697432 ten.inflateInit2 │ │ │ │ + 0x0000a5f4 5f006465 666c6174 65496e69 74325f00 _.deflateInit2_. │ │ │ │ + 0x0000a604 696e666c 61746553 65744469 6374696f inflateSetDictio │ │ │ │ + 0x0000a614 6e617279 00646566 6c617465 53657444 nary.deflateSetD │ │ │ │ + 0x0000a624 69637469 6f6e6172 7900696e 666c6174 ictionary.inflat │ │ │ │ + 0x0000a634 65456e64 00696e66 6c617465 00646566 eEnd.inflate.def │ │ │ │ + 0x0000a644 6c617465 456e6400 6465666c 61746500 lateEnd.deflate. │ │ │ │ + 0x0000a654 696e666c 61746552 65736574 007a6c69 inflateReset.zli │ │ │ │ + 0x0000a664 62566572 73696f6e 0061646c 65723332 bVersion.adler32 │ │ │ │ + 0x0000a674 00676574 70676964 006b696c 6c706700 .getpgid.killpg. │ │ │ │ + 0x0000a684 666f726b 00737973 636f6e66 00726561 fork.sysconf.rea │ │ │ │ + 0x0000a694 64007069 70650067 65747077 7569645f d.pipe.getpwuid_ │ │ │ │ + 0x0000a6a4 72006368 64697200 5f5f6663 6e746c5f r.chdir.__fcntl_ │ │ │ │ + 0x0000a6b4 74696d65 36340069 6e697467 726f7570 time64.initgroup │ │ │ │ + 0x0000a6c4 73006b69 6c6c0067 65746769 64007761 s.kill.getgid.wa │ │ │ │ + 0x0000a6d4 69747069 64005f5f 6572726e 6f5f6c6f itpid.__errno_lo │ │ │ │ + 0x0000a6e4 63617469 6f6e0073 6967656d 70747973 cation.sigemptys │ │ │ │ + 0x0000a6f4 65740077 72697465 00736574 70676964 et.write.setpgid │ │ │ │ + 0x0000a704 005f6578 69740065 78656376 70006475 ._exit.execvp.du │ │ │ │ + 0x0000a714 70320073 69676163 74696f6e 00706970 p2.sigaction.pip │ │ │ │ + 0x0000a724 65320047 4c494243 5f322e39 00657865 e2.GLIBC_2.9.exe │ │ │ │ + 0x0000a734 63767065 00474c49 42435f32 2e313100 cvpe.GLIBC_2.11. │ │ │ │ + 0x0000a744 706f7369 785f7370 61776e5f 66696c65 posix_spawn_file │ │ │ │ + 0x0000a754 5f616374 696f6e73 5f616464 6f70656e _actions_addopen │ │ │ │ + 0x0000a764 00706f73 69785f73 7061776e 5f66696c .posix_spawn_fil │ │ │ │ + 0x0000a774 655f6163 74696f6e 735f6164 64636c6f e_actions_addclo │ │ │ │ + 0x0000a784 73650070 6f736978 5f737061 776e5f66 se.posix_spawn_f │ │ │ │ + 0x0000a794 696c655f 61637469 6f6e735f 61646464 ile_actions_addd │ │ │ │ + 0x0000a7a4 75703200 706f7369 785f7370 61776e5f up2.posix_spawn_ │ │ │ │ + 0x0000a7b4 66696c65 5f616374 696f6e73 5f696e69 file_actions_ini │ │ │ │ + 0x0000a7c4 7400706f 7369785f 73706177 6e617474 t.posix_spawnatt │ │ │ │ + 0x0000a7d4 725f696e 69740070 6f736978 5f737061 r_init.posix_spa │ │ │ │ + 0x0000a7e4 776e5f66 696c655f 61637469 6f6e735f wn_file_actions_ │ │ │ │ + 0x0000a7f4 61646463 68646972 5f6e7000 706f7369 addchdir_np.posi │ │ │ │ + 0x0000a804 785f7370 61776e5f 66696c65 5f616374 x_spawn_file_act │ │ │ │ + 0x0000a814 696f6e73 5f646573 74726f79 00706f73 ions_destroy.pos │ │ │ │ + 0x0000a824 69785f73 7061776e 61747472 5f646573 ix_spawnattr_des │ │ │ │ + 0x0000a834 74726f79 00736967 61646473 65740070 troy.sigaddset.p │ │ │ │ + 0x0000a844 6f736978 5f737061 776e6174 74725f73 osix_spawnattr_s │ │ │ │ + 0x0000a854 65747369 67646566 61756c74 00706f73 etsigdefault.pos │ │ │ │ + 0x0000a864 69785f73 7061776e 61747472 5f736574 ix_spawnattr_set │ │ │ │ + 0x0000a874 666c6167 7300706f 7369785f 73706177 flags.posix_spaw │ │ │ │ + 0x0000a884 6e700047 4c494243 5f322e31 3500656e np.GLIBC_2.15.en │ │ │ │ + 0x0000a894 7669726f 6e005f5f 636c6f63 6b5f6765 viron.__clock_ge │ │ │ │ + 0x0000a8a4 7474696d 65363400 5f5f636c 6f636b5f ttime64.__clock_ │ │ │ │ + 0x0000a8b4 67657472 65733634 00676574 656e7472 getres64.getentr │ │ │ │ + 0x0000a8c4 6f707900 474c4942 435f322e 32350061 opy.GLIBC_2.25.a │ │ │ │ + 0x0000a8d4 63636570 74340047 4c494243 5f322e31 ccept4.GLIBC_2.1 │ │ │ │ + 0x0000a8e4 30005f5f 74696d65 3634005f 5f757469 0.__time64.__uti │ │ │ │ + 0x0000a8f4 6d656e73 61743634 005f5f6c 73746174 mensat64.__lstat │ │ │ │ + 0x0000a904 36345f74 696d6536 34007265 63766d73 64_time64.recvms │ │ │ │ + 0x0000a914 67007365 6e646d73 67007365 6e64746f g.sendmsg.sendto │ │ │ │ + 0x0000a924 00726563 7666726f 6d007265 63760077 .recvfrom.recv.w │ │ │ │ + 0x0000a934 72697465 76006d6b 6e6f6400 474c4942 ritev.mknod.GLIB │ │ │ │ + 0x0000a944 435f322e 33330067 61695f73 74726572 C_2.33.gai_strer │ │ │ │ + 0x0000a954 726f7200 68746f6e 6c006765 74736f63 ror.htonl.getsoc │ │ │ │ + 0x0000a964 6b6e616d 65006765 74706565 726e616d kname.getpeernam │ │ │ │ + 0x0000a974 65005f5f 7574696d 65733634 005f5f6c e.__utimes64.__l │ │ │ │ + 0x0000a984 7574696d 65733634 005f5f66 7574696d utimes64.__futim │ │ │ │ + 0x0000a994 656e7336 34005f5f 66757469 6d657336 ens64.__futimes6 │ │ │ │ + 0x0000a9a4 34006765 74736f63 6b6f7074 00736574 4.getsockopt.set │ │ │ │ + 0x0000a9b4 736f636b 6f707400 73687574 646f776e sockopt.shutdown │ │ │ │ + 0x0000a9c4 00736f63 6b657400 62696e64 00636f6e .socket.bind.con │ │ │ │ + 0x0000a9d4 6e656374 006e746f 686c006e 746f6873 nect.ntohl.ntohs │ │ │ │ + 0x0000a9e4 0068746f 6e730064 75700067 65746164 .htons.dup.getad │ │ │ │ + 0x0000a9f4 6472696e 666f0067 65746e61 6d65696e drinfo.getnamein │ │ │ │ + 0x0000aa04 666f0066 72656561 64647269 6e666f00 fo.freeaddrinfo. │ │ │ │ 0x0000aa14 67657465 75696400 7265616c 70617468 geteuid.realpath │ │ │ │ 0x0000aa24 0063686f 776e0067 6574726c 696d6974 .chown.getrlimit │ │ │ │ 0x0000aa34 36340073 6574726c 696d6974 36340073 64.setrlimit64.s │ │ │ │ - 0x0000aa44 69676669 6c6c7365 74007369 6764656c igfillset.sigdel │ │ │ │ + 0x0000aa44 69676465 6c736574 00736967 66696c6c igdelset.sigfill │ │ │ │ 0x0000aa54 73657400 73696769 736d656d 62657200 set.sigismember. │ │ │ │ - 0x0000aa64 616c6172 6d007369 67737573 70656e64 alarm.sigsuspend │ │ │ │ - 0x0000aa74 00736967 70656e64 696e6700 67657467 .sigpending.getg │ │ │ │ + 0x0000aa64 616c6172 6d007369 6770656e 64696e67 alarm.sigpending │ │ │ │ + 0x0000aa74 00736967 73757370 656e6400 67657467 .sigsuspend.getg │ │ │ │ 0x0000aa84 72676964 5f720067 65746772 6e616d5f rgid_r.getgrnam_ │ │ │ │ 0x0000aa94 72006765 7470776e 616d5f72 00676574 r.getpwnam_r.get │ │ │ │ 0x0000aaa4 67726f75 70730073 65746772 6f757073 groups.setgroups │ │ │ │ - 0x0000aab4 00676574 65676964 00736574 7077656e .getegid.setpwen │ │ │ │ - 0x0000aac4 74006765 74707765 6e740073 65746567 t.getpwent.seteg │ │ │ │ - 0x0000aad4 69640065 6e646772 656e7400 73657465 id.endgrent.sete │ │ │ │ - 0x0000aae4 75696400 73657467 72656e74 00676574 uid.setgrent.get │ │ │ │ - 0x0000aaf4 6772656e 7400656e 64707765 6e740067 grent.endpwent.g │ │ │ │ + 0x0000aab4 00676574 65676964 00736574 65756964 .getegid.seteuid │ │ │ │ + 0x0000aac4 00656e64 7077656e 74007365 74707765 .endpwent.setpwe │ │ │ │ + 0x0000aad4 6e740073 65746567 69640067 65747077 nt.setegid.getpw │ │ │ │ + 0x0000aae4 656e7400 656e6467 72656e74 00736574 ent.endgrent.set │ │ │ │ + 0x0000aaf4 6772656e 74006765 74677265 6e740067 grent.getgrent.g │ │ │ │ 0x0000ab04 65746c6f 67696e00 6f70656e 64697200 etlogin.opendir. │ │ │ │ 0x0000ab14 6d6b6469 7200726d 64697200 67657463 mkdir.rmdir.getc │ │ │ │ 0x0000ab24 77640074 72756e63 61746536 34007265 wd.truncate64.re │ │ │ │ 0x0000ab34 6e616d65 0073796d 6c696e6b 006c696e name.symlink.lin │ │ │ │ 0x0000ab44 6b006c63 686f776e 00726561 646c696e k.lchown.readlin │ │ │ │ 0x0000ab54 6b00756e 6c696e6b 00616363 65737300 k.unlink.access. │ │ │ │ 0x0000ab64 70617468 636f6e66 00636c65 6172656e pathconf.clearen │ │ │ │ 0x0000ab74 76007075 74656e76 0066646f 70656e64 v.putenv.fdopend │ │ │ │ - 0x0000ab84 69720063 6c6f7365 64697200 74656c6c ir.closedir.tell │ │ │ │ - 0x0000ab94 64697200 7365656b 64697200 66636864 dir.seekdir.fchd │ │ │ │ + 0x0000ab84 69720066 63686469 7200636c 6f736564 ir.fchdir.closed │ │ │ │ + 0x0000ab94 69720074 656c6c64 69720073 65656b64 ir.telldir.seekd │ │ │ │ 0x0000aba4 69720072 6577696e 64646972 00737461 ir.rewinddir.sta │ │ │ │ - 0x0000abb4 74780047 4c494243 5f322e32 38006663 tx.GLIBC_2.28.fc │ │ │ │ - 0x0000abc4 686d6f64 00667061 7468636f 6e660066 hmod.fpathconf.f │ │ │ │ - 0x0000abd4 63686f77 6e006f70 656e6174 36340074 chown.openat64.t │ │ │ │ - 0x0000abe4 696d6573 00676574 7072696f 72697479 imes.getpriority │ │ │ │ - 0x0000abf4 00736574 7072696f 72697479 006e6963 .setpriority.nic │ │ │ │ - 0x0000ac04 65006765 74706772 70006765 74707069 e.getpgrp.getppi │ │ │ │ + 0x0000abb4 74780047 4c494243 5f322e32 38006670 tx.GLIBC_2.28.fp │ │ │ │ + 0x0000abc4 61746863 6f6e6600 6663686f 776e0066 athconf.fchown.f │ │ │ │ + 0x0000abd4 63686d6f 64006f70 656e6174 36340074 chmod.openat64.t │ │ │ │ + 0x0000abe4 696d6573 006e6963 65006765 74707269 imes.nice.getpri │ │ │ │ + 0x0000abf4 6f726974 79007365 74707269 6f726974 ority.setpriorit │ │ │ │ + 0x0000ac04 79006765 74706772 70006765 74707069 y.getpgrp.getppi │ │ │ │ 0x0000ac14 64007265 61646469 72363400 747a7365 d.readdir64.tzse │ │ │ │ 0x0000ac24 74006c69 627a2e73 6f2e3100 6c696267 t.libz.so.1.libg │ │ │ │ 0x0000ac34 6d702e73 6f2e3130 00 mp.so.10. │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -4,1693 +4,1693 @@ │ │ │ │ Disassembly of section .plt: │ │ │ │ │ │ │ │ 0000bcb8 <__libc_start_main@plt-0x14>: │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [pc, #4] @ bcc8 <__libc_start_main@plt-0x4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr pc, [lr, #8]! │ │ │ │ - tsteq sl, #220, 30 @ 0x370 │ │ │ │ + tsteq sl, #204, 30 @ 0x330 │ │ │ │ │ │ │ │ 0000bccc <__libc_start_main@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ - ldr pc, [ip, #4060]! @ 0xfdc │ │ │ │ - │ │ │ │ -0000bcd8 : │ │ │ │ - add ip, pc, #51380224 @ 0x3100000 │ │ │ │ - add ip, ip, #172, 20 @ 0xac000 │ │ │ │ - ldr pc, [ip, #4052]! @ 0xfd4 │ │ │ │ - │ │ │ │ -0000bce4 <__gmon_start__@plt>: │ │ │ │ - add ip, pc, #51380224 @ 0x3100000 │ │ │ │ - add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #4044]! @ 0xfcc │ │ │ │ │ │ │ │ -0000bcf0 : │ │ │ │ +0000bcd8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #4036]! @ 0xfc4 │ │ │ │ │ │ │ │ -0000bcfc : │ │ │ │ +0000bce4 <__gmon_start__@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #4028]! @ 0xfbc │ │ │ │ │ │ │ │ -0000bd08 : │ │ │ │ +0000bcf0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #4020]! @ 0xfb4 │ │ │ │ │ │ │ │ -0000bd14 : │ │ │ │ +0000bcfc : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #4012]! @ 0xfac │ │ │ │ │ │ │ │ -0000bd20 : │ │ │ │ +0000bd08 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #4004]! @ 0xfa4 │ │ │ │ │ │ │ │ -0000bd2c : │ │ │ │ +0000bd14 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3996]! @ 0xf9c │ │ │ │ │ │ │ │ -0000bd38 : │ │ │ │ +0000bd20 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3988]! @ 0xf94 │ │ │ │ │ │ │ │ -0000bd44 : │ │ │ │ +0000bd2c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3980]! @ 0xf8c │ │ │ │ │ │ │ │ -0000bd50 : │ │ │ │ +0000bd38 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3972]! @ 0xf84 │ │ │ │ │ │ │ │ -0000bd5c : │ │ │ │ +0000bd44 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3964]! @ 0xf7c │ │ │ │ │ │ │ │ -0000bd68 : │ │ │ │ +0000bd50 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3956]! @ 0xf74 │ │ │ │ │ │ │ │ -0000bd74 : │ │ │ │ +0000bd5c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3948]! @ 0xf6c │ │ │ │ │ │ │ │ -0000bd80 : │ │ │ │ +0000bd68 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3940]! @ 0xf64 │ │ │ │ │ │ │ │ -0000bd8c : │ │ │ │ +0000bd74 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3932]! @ 0xf5c │ │ │ │ │ │ │ │ -0000bd98 : │ │ │ │ +0000bd80 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3924]! @ 0xf54 │ │ │ │ │ │ │ │ -0000bda4 : │ │ │ │ +0000bd8c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3916]! @ 0xf4c │ │ │ │ │ │ │ │ -0000bdb0 : │ │ │ │ +0000bd98 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3908]! @ 0xf44 │ │ │ │ │ │ │ │ -0000bdbc : │ │ │ │ +0000bda4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3900]! @ 0xf3c │ │ │ │ │ │ │ │ -0000bdc8 : │ │ │ │ +0000bdb0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3892]! @ 0xf34 │ │ │ │ │ │ │ │ -0000bdd4 <__assert_fail@plt>: │ │ │ │ +0000bdbc : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3884]! @ 0xf2c │ │ │ │ │ │ │ │ -0000bde0 : │ │ │ │ +0000bdc8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3876]! @ 0xf24 │ │ │ │ │ │ │ │ -0000bdec : │ │ │ │ +0000bdd4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3868]! @ 0xf1c │ │ │ │ │ │ │ │ -0000bdf8 <__gmpn_popcount@plt>: │ │ │ │ +0000bde0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3860]! @ 0xf14 │ │ │ │ │ │ │ │ -0000be04 : │ │ │ │ +0000bdec : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3852]! @ 0xf0c │ │ │ │ │ │ │ │ -0000be10 : │ │ │ │ +0000bdf8 <__gettimeofday64@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3844]! @ 0xf04 │ │ │ │ │ │ │ │ -0000be1c : │ │ │ │ +0000be04 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3836]! @ 0xefc │ │ │ │ │ │ │ │ -0000be28 : │ │ │ │ +0000be10 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3828]! @ 0xef4 │ │ │ │ │ │ │ │ -0000be34 : │ │ │ │ +0000be1c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3820]! @ 0xeec │ │ │ │ │ │ │ │ -0000be40 : │ │ │ │ +0000be28 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3812]! @ 0xee4 │ │ │ │ │ │ │ │ -0000be4c : │ │ │ │ +0000be34 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3804]! @ 0xedc │ │ │ │ │ │ │ │ -0000be58 : │ │ │ │ +0000be40 <__mktime64@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3796]! @ 0xed4 │ │ │ │ │ │ │ │ -0000be64 : │ │ │ │ +0000be4c <__timegm64@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3788]! @ 0xecc │ │ │ │ │ │ │ │ -0000be70 : │ │ │ │ +0000be58 <__localtime64_r@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3780]! @ 0xec4 │ │ │ │ │ │ │ │ -0000be7c : │ │ │ │ +0000be64 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3772]! @ 0xebc │ │ │ │ │ │ │ │ -0000be88 : │ │ │ │ +0000be70 <__gmtime64_r@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3764]! @ 0xeb4 │ │ │ │ │ │ │ │ -0000be94 : │ │ │ │ +0000be7c <__assert_fail@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3756]! @ 0xeac │ │ │ │ │ │ │ │ -0000bea0 : │ │ │ │ +0000be88 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3748]! @ 0xea4 │ │ │ │ │ │ │ │ -0000beac : │ │ │ │ +0000be94 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3740]! @ 0xe9c │ │ │ │ │ │ │ │ -0000beb8 : │ │ │ │ +0000bea0 <__gmpn_popcount@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3732]! @ 0xe94 │ │ │ │ │ │ │ │ -0000bec4 : │ │ │ │ +0000beac : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3724]! @ 0xe8c │ │ │ │ │ │ │ │ -0000bed0 : │ │ │ │ +0000beb8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3716]! @ 0xe84 │ │ │ │ │ │ │ │ -0000bedc <__fcntl_time64@plt>: │ │ │ │ +0000bec4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3708]! @ 0xe7c │ │ │ │ │ │ │ │ -0000bee8 : │ │ │ │ +0000bed0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3700]! @ 0xe74 │ │ │ │ │ │ │ │ -0000bef4 : │ │ │ │ +0000bedc : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3692]! @ 0xe6c │ │ │ │ │ │ │ │ -0000bf00 <__errno_location@plt>: │ │ │ │ +0000bee8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3684]! @ 0xe64 │ │ │ │ │ │ │ │ -0000bf0c : │ │ │ │ +0000bef4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3676]! @ 0xe5c │ │ │ │ │ │ │ │ -0000bf18 <_exit@plt>: │ │ │ │ +0000bf00 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3668]! @ 0xe54 │ │ │ │ │ │ │ │ -0000bf24 : │ │ │ │ +0000bf0c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3660]! @ 0xe4c │ │ │ │ │ │ │ │ -0000bf30 : │ │ │ │ +0000bf18 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3652]! @ 0xe44 │ │ │ │ │ │ │ │ -0000bf3c : │ │ │ │ +0000bf24 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3644]! @ 0xe3c │ │ │ │ │ │ │ │ -0000bf48 : │ │ │ │ +0000bf30 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3636]! @ 0xe34 │ │ │ │ │ │ │ │ -0000bf54 : │ │ │ │ +0000bf3c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3628]! @ 0xe2c │ │ │ │ │ │ │ │ -0000bf60 : │ │ │ │ +0000bf48 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3620]! @ 0xe24 │ │ │ │ │ │ │ │ -0000bf6c : │ │ │ │ +0000bf54 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3612]! @ 0xe1c │ │ │ │ │ │ │ │ -0000bf78 : │ │ │ │ +0000bf60 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3604]! @ 0xe14 │ │ │ │ │ │ │ │ -0000bf84 : │ │ │ │ +0000bf6c <__fcntl_time64@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3596]! @ 0xe0c │ │ │ │ │ │ │ │ -0000bf90 : │ │ │ │ +0000bf78 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3588]! @ 0xe04 │ │ │ │ │ │ │ │ -0000bf9c : │ │ │ │ +0000bf84 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3580]! @ 0xdfc │ │ │ │ │ │ │ │ -0000bfa8 : │ │ │ │ +0000bf90 <__errno_location@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3572]! @ 0xdf4 │ │ │ │ │ │ │ │ -0000bfb4 : │ │ │ │ +0000bf9c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3564]! @ 0xdec │ │ │ │ │ │ │ │ -0000bfc0 : │ │ │ │ +0000bfa8 <_exit@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3556]! @ 0xde4 │ │ │ │ │ │ │ │ -0000bfcc : │ │ │ │ +0000bfb4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3548]! @ 0xddc │ │ │ │ │ │ │ │ -0000bfd8 : │ │ │ │ +0000bfc0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3540]! @ 0xdd4 │ │ │ │ │ │ │ │ -0000bfe4 : │ │ │ │ +0000bfcc : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3532]! @ 0xdcc │ │ │ │ │ │ │ │ -0000bff0 : │ │ │ │ +0000bfd8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3524]! @ 0xdc4 │ │ │ │ │ │ │ │ -0000bffc : │ │ │ │ +0000bfe4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3516]! @ 0xdbc │ │ │ │ │ │ │ │ -0000c008 : │ │ │ │ +0000bff0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3508]! @ 0xdb4 │ │ │ │ │ │ │ │ -0000c014 : │ │ │ │ +0000bffc : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3500]! @ 0xdac │ │ │ │ │ │ │ │ -0000c020 : │ │ │ │ +0000c008 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3492]! @ 0xda4 │ │ │ │ │ │ │ │ -0000c02c : │ │ │ │ +0000c014 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3484]! @ 0xd9c │ │ │ │ │ │ │ │ -0000c038 : │ │ │ │ +0000c020 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3476]! @ 0xd94 │ │ │ │ │ │ │ │ -0000c044 : │ │ │ │ +0000c02c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3468]! @ 0xd8c │ │ │ │ │ │ │ │ -0000c050 : │ │ │ │ +0000c038 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3460]! @ 0xd84 │ │ │ │ │ │ │ │ -0000c05c : │ │ │ │ +0000c044 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3452]! @ 0xd7c │ │ │ │ │ │ │ │ -0000c068 : │ │ │ │ +0000c050 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3444]! @ 0xd74 │ │ │ │ │ │ │ │ -0000c074 : │ │ │ │ +0000c05c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3436]! @ 0xd6c │ │ │ │ │ │ │ │ -0000c080 : │ │ │ │ +0000c068 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3428]! @ 0xd64 │ │ │ │ │ │ │ │ -0000c08c : │ │ │ │ +0000c074 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3420]! @ 0xd5c │ │ │ │ │ │ │ │ -0000c098 : │ │ │ │ +0000c080 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3412]! @ 0xd54 │ │ │ │ │ │ │ │ -0000c0a4 : │ │ │ │ +0000c08c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3404]! @ 0xd4c │ │ │ │ │ │ │ │ -0000c0b0 : │ │ │ │ +0000c098 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3396]! @ 0xd44 │ │ │ │ │ │ │ │ -0000c0bc : │ │ │ │ +0000c0a4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3388]! @ 0xd3c │ │ │ │ │ │ │ │ -0000c0c8 : │ │ │ │ +0000c0b0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3380]! @ 0xd34 │ │ │ │ │ │ │ │ -0000c0d4 : │ │ │ │ +0000c0bc : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3372]! @ 0xd2c │ │ │ │ │ │ │ │ -0000c0e0 : │ │ │ │ +0000c0c8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3364]! @ 0xd24 │ │ │ │ │ │ │ │ -0000c0ec : │ │ │ │ +0000c0d4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3356]! @ 0xd1c │ │ │ │ │ │ │ │ -0000c0f8 : │ │ │ │ +0000c0e0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3348]! @ 0xd14 │ │ │ │ │ │ │ │ -0000c104 : │ │ │ │ +0000c0ec : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3340]! @ 0xd0c │ │ │ │ │ │ │ │ -0000c110 : │ │ │ │ +0000c0f8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3332]! @ 0xd04 │ │ │ │ │ │ │ │ -0000c11c : │ │ │ │ +0000c104 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3324]! @ 0xcfc │ │ │ │ │ │ │ │ -0000c128 : │ │ │ │ +0000c110 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3316]! @ 0xcf4 │ │ │ │ │ │ │ │ -0000c134 : │ │ │ │ +0000c11c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3308]! @ 0xcec │ │ │ │ │ │ │ │ -0000c140 : │ │ │ │ +0000c128 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3300]! @ 0xce4 │ │ │ │ │ │ │ │ -0000c14c : │ │ │ │ +0000c134 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3292]! @ 0xcdc │ │ │ │ │ │ │ │ -0000c158 : │ │ │ │ +0000c140 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3284]! @ 0xcd4 │ │ │ │ │ │ │ │ -0000c164 : │ │ │ │ +0000c14c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3276]! @ 0xccc │ │ │ │ │ │ │ │ -0000c170 : │ │ │ │ +0000c158 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3268]! @ 0xcc4 │ │ │ │ │ │ │ │ -0000c17c : │ │ │ │ +0000c164 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3260]! @ 0xcbc │ │ │ │ │ │ │ │ -0000c188 <__gettimeofday64@plt>: │ │ │ │ +0000c170 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3252]! @ 0xcb4 │ │ │ │ │ │ │ │ -0000c194 : │ │ │ │ +0000c17c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3244]! @ 0xcac │ │ │ │ │ │ │ │ -0000c1a0 : │ │ │ │ +0000c188 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3236]! @ 0xca4 │ │ │ │ │ │ │ │ -0000c1ac : │ │ │ │ +0000c194 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3228]! @ 0xc9c │ │ │ │ │ │ │ │ -0000c1b8 : │ │ │ │ +0000c1a0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3220]! @ 0xc94 │ │ │ │ │ │ │ │ -0000c1c4 : │ │ │ │ +0000c1ac : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3212]! @ 0xc8c │ │ │ │ │ │ │ │ -0000c1d0 <__mktime64@plt>: │ │ │ │ +0000c1b8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3204]! @ 0xc84 │ │ │ │ │ │ │ │ -0000c1dc <__timegm64@plt>: │ │ │ │ +0000c1c4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3196]! @ 0xc7c │ │ │ │ │ │ │ │ -0000c1e8 <__localtime64_r@plt>: │ │ │ │ +0000c1d0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3188]! @ 0xc74 │ │ │ │ │ │ │ │ -0000c1f4 : │ │ │ │ +0000c1dc : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3180]! @ 0xc6c │ │ │ │ │ │ │ │ -0000c200 <__gmtime64_r@plt>: │ │ │ │ +0000c1e8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3172]! @ 0xc64 │ │ │ │ │ │ │ │ -0000c20c : │ │ │ │ +0000c1f4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3164]! @ 0xc5c │ │ │ │ │ │ │ │ -0000c218 : │ │ │ │ +0000c200 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3156]! @ 0xc54 │ │ │ │ │ │ │ │ -0000c224 : │ │ │ │ +0000c20c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3148]! @ 0xc4c │ │ │ │ │ │ │ │ -0000c230 <__utimensat64@plt>: │ │ │ │ +0000c218 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3140]! @ 0xc44 │ │ │ │ │ │ │ │ -0000c23c : │ │ │ │ +0000c224 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3132]! @ 0xc3c │ │ │ │ │ │ │ │ -0000c248 : │ │ │ │ +0000c230 <__utimensat64@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3124]! @ 0xc34 │ │ │ │ │ │ │ │ -0000c254 <__time64@plt>: │ │ │ │ +0000c23c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3116]! @ 0xc2c │ │ │ │ │ │ │ │ -0000c260 : │ │ │ │ +0000c248 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3108]! @ 0xc24 │ │ │ │ │ │ │ │ -0000c26c : │ │ │ │ +0000c254 <__time64@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3100]! @ 0xc1c │ │ │ │ │ │ │ │ -0000c278 : │ │ │ │ +0000c260 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3092]! @ 0xc14 │ │ │ │ │ │ │ │ -0000c284 : │ │ │ │ +0000c26c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3084]! @ 0xc0c │ │ │ │ │ │ │ │ -0000c290 : │ │ │ │ +0000c278 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3076]! @ 0xc04 │ │ │ │ │ │ │ │ -0000c29c : │ │ │ │ +0000c284 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3068]! @ 0xbfc │ │ │ │ │ │ │ │ -0000c2a8 : │ │ │ │ +0000c290 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3060]! @ 0xbf4 │ │ │ │ │ │ │ │ -0000c2b4 : │ │ │ │ +0000c29c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3052]! @ 0xbec │ │ │ │ │ │ │ │ -0000c2c0 : │ │ │ │ +0000c2a8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3044]! @ 0xbe4 │ │ │ │ │ │ │ │ -0000c2cc <__lstat64_time64@plt>: │ │ │ │ +0000c2b4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3036]! @ 0xbdc │ │ │ │ │ │ │ │ -0000c2d8 : │ │ │ │ +0000c2c0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3028]! @ 0xbd4 │ │ │ │ │ │ │ │ -0000c2e4 : │ │ │ │ +0000c2cc <__lstat64_time64@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3020]! @ 0xbcc │ │ │ │ │ │ │ │ -0000c2f0 : │ │ │ │ +0000c2d8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3012]! @ 0xbc4 │ │ │ │ │ │ │ │ -0000c2fc : │ │ │ │ +0000c2e4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #3004]! @ 0xbbc │ │ │ │ │ │ │ │ -0000c308 : │ │ │ │ +0000c2f0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2996]! @ 0xbb4 │ │ │ │ │ │ │ │ -0000c314 : │ │ │ │ +0000c2fc : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2988]! @ 0xbac │ │ │ │ │ │ │ │ -0000c320 : │ │ │ │ +0000c308 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2980]! @ 0xba4 │ │ │ │ │ │ │ │ -0000c32c : │ │ │ │ +0000c314 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2972]! @ 0xb9c │ │ │ │ │ │ │ │ -0000c338 <__clock_getres64@plt>: │ │ │ │ +0000c320 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2964]! @ 0xb94 │ │ │ │ │ │ │ │ -0000c344 <__clock_gettime64@plt>: │ │ │ │ +0000c32c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2956]! @ 0xb8c │ │ │ │ │ │ │ │ -0000c350 : │ │ │ │ +0000c338 <__clock_getres64@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2948]! @ 0xb84 │ │ │ │ │ │ │ │ -0000c35c : │ │ │ │ +0000c344 <__clock_gettime64@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2940]! @ 0xb7c │ │ │ │ │ │ │ │ -0000c368 : │ │ │ │ +0000c350 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2932]! @ 0xb74 │ │ │ │ │ │ │ │ -0000c374 : │ │ │ │ +0000c35c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2924]! @ 0xb6c │ │ │ │ │ │ │ │ -0000c380 : │ │ │ │ +0000c368 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2916]! @ 0xb64 │ │ │ │ │ │ │ │ -0000c38c : │ │ │ │ +0000c374 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2908]! @ 0xb5c │ │ │ │ │ │ │ │ -0000c398 : │ │ │ │ +0000c380 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2900]! @ 0xb54 │ │ │ │ │ │ │ │ -0000c3a4 : │ │ │ │ +0000c38c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2892]! @ 0xb4c │ │ │ │ │ │ │ │ -0000c3b0 : │ │ │ │ +0000c398 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2884]! @ 0xb44 │ │ │ │ │ │ │ │ -0000c3bc : │ │ │ │ +0000c3a4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2876]! @ 0xb3c │ │ │ │ │ │ │ │ -0000c3c8 : │ │ │ │ +0000c3b0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2868]! @ 0xb34 │ │ │ │ │ │ │ │ -0000c3d4 : │ │ │ │ +0000c3bc : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2860]! @ 0xb2c │ │ │ │ │ │ │ │ -0000c3e0 : │ │ │ │ +0000c3c8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2852]! @ 0xb24 │ │ │ │ │ │ │ │ -0000c3ec : │ │ │ │ +0000c3d4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2844]! @ 0xb1c │ │ │ │ │ │ │ │ -0000c3f8 : │ │ │ │ +0000c3e0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2836]! @ 0xb14 │ │ │ │ │ │ │ │ -0000c404 : │ │ │ │ +0000c3ec : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2828]! @ 0xb0c │ │ │ │ │ │ │ │ -0000c410 : │ │ │ │ +0000c3f8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2820]! @ 0xb04 │ │ │ │ │ │ │ │ -0000c41c : │ │ │ │ +0000c404 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2812]! @ 0xafc │ │ │ │ │ │ │ │ -0000c428 <__stat64_time64@plt>: │ │ │ │ +0000c410 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2804]! @ 0xaf4 │ │ │ │ │ │ │ │ -0000c434 <__fstat64_time64@plt>: │ │ │ │ +0000c41c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2796]! @ 0xaec │ │ │ │ │ │ │ │ -0000c440 : │ │ │ │ +0000c428 <__stat64_time64@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2788]! @ 0xae4 │ │ │ │ │ │ │ │ -0000c44c : │ │ │ │ +0000c434 <__fstat64_time64@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2780]! @ 0xadc │ │ │ │ │ │ │ │ -0000c458 : │ │ │ │ +0000c440 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2772]! @ 0xad4 │ │ │ │ │ │ │ │ -0000c464 : │ │ │ │ +0000c44c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2764]! @ 0xacc │ │ │ │ │ │ │ │ -0000c470 : │ │ │ │ +0000c458 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2756]! @ 0xac4 │ │ │ │ │ │ │ │ -0000c47c : │ │ │ │ +0000c464 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2748]! @ 0xabc │ │ │ │ │ │ │ │ -0000c488 : │ │ │ │ +0000c470 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2740]! @ 0xab4 │ │ │ │ │ │ │ │ -0000c494 : │ │ │ │ +0000c47c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2732]! @ 0xaac │ │ │ │ │ │ │ │ -0000c4a0 : │ │ │ │ +0000c488 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2724]! @ 0xaa4 │ │ │ │ │ │ │ │ -0000c4ac : │ │ │ │ +0000c494 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2716]! @ 0xa9c │ │ │ │ │ │ │ │ -0000c4b8 : │ │ │ │ +0000c4a0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2708]! @ 0xa94 │ │ │ │ │ │ │ │ -0000c4c4 : │ │ │ │ +0000c4ac : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2700]! @ 0xa8c │ │ │ │ │ │ │ │ -0000c4d0 : │ │ │ │ +0000c4b8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2692]! @ 0xa84 │ │ │ │ │ │ │ │ -0000c4dc : │ │ │ │ +0000c4c4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2684]! @ 0xa7c │ │ │ │ │ │ │ │ -0000c4e8 : │ │ │ │ +0000c4d0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2676]! @ 0xa74 │ │ │ │ │ │ │ │ -0000c4f4 : │ │ │ │ +0000c4dc : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2668]! @ 0xa6c │ │ │ │ │ │ │ │ -0000c500 : │ │ │ │ +0000c4e8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2660]! @ 0xa64 │ │ │ │ │ │ │ │ -0000c50c : │ │ │ │ +0000c4f4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2652]! @ 0xa5c │ │ │ │ │ │ │ │ -0000c518 : │ │ │ │ +0000c500 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2644]! @ 0xa54 │ │ │ │ │ │ │ │ -0000c524 : │ │ │ │ +0000c50c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2636]! @ 0xa4c │ │ │ │ │ │ │ │ -0000c530 : │ │ │ │ +0000c518 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2628]! @ 0xa44 │ │ │ │ │ │ │ │ -0000c53c : │ │ │ │ +0000c524 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2620]! @ 0xa3c │ │ │ │ │ │ │ │ -0000c548 : │ │ │ │ +0000c530 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2612]! @ 0xa34 │ │ │ │ │ │ │ │ -0000c554 : │ │ │ │ +0000c53c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2604]! @ 0xa2c │ │ │ │ │ │ │ │ -0000c560 : │ │ │ │ +0000c548 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2596]! @ 0xa24 │ │ │ │ │ │ │ │ -0000c56c : │ │ │ │ +0000c554 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2588]! @ 0xa1c │ │ │ │ │ │ │ │ -0000c578 : │ │ │ │ +0000c560 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2580]! @ 0xa14 │ │ │ │ │ │ │ │ -0000c584 : │ │ │ │ +0000c56c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2572]! @ 0xa0c │ │ │ │ │ │ │ │ -0000c590 : │ │ │ │ +0000c578 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2564]! @ 0xa04 │ │ │ │ │ │ │ │ -0000c59c <__utime64@plt>: │ │ │ │ +0000c584 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2556]! @ 0x9fc │ │ │ │ │ │ │ │ -0000c5a8 : │ │ │ │ +0000c590 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2548]! @ 0x9f4 │ │ │ │ │ │ │ │ -0000c5b4 : │ │ │ │ +0000c59c <__utime64@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2540]! @ 0x9ec │ │ │ │ │ │ │ │ -0000c5c0 : │ │ │ │ +0000c5a8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2532]! @ 0x9e4 │ │ │ │ │ │ │ │ -0000c5cc : │ │ │ │ +0000c5b4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2524]! @ 0x9dc │ │ │ │ │ │ │ │ -0000c5d8 : │ │ │ │ +0000c5c0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2516]! @ 0x9d4 │ │ │ │ │ │ │ │ -0000c5e4 : │ │ │ │ +0000c5cc : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2508]! @ 0x9cc │ │ │ │ │ │ │ │ -0000c5f0 <__xpg_strerror_r@plt>: │ │ │ │ +0000c5d8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2500]! @ 0x9c4 │ │ │ │ │ │ │ │ -0000c5fc : │ │ │ │ +0000c5e4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2492]! @ 0x9bc │ │ │ │ │ │ │ │ -0000c608 : │ │ │ │ +0000c5f0 <__xpg_strerror_r@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2484]! @ 0x9b4 │ │ │ │ │ │ │ │ -0000c614 : │ │ │ │ +0000c5fc : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2476]! @ 0x9ac │ │ │ │ │ │ │ │ -0000c620 : │ │ │ │ +0000c608 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2468]! @ 0x9a4 │ │ │ │ │ │ │ │ -0000c62c : │ │ │ │ +0000c614 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2460]! @ 0x99c │ │ │ │ │ │ │ │ -0000c638 <__gmpn_rshift@plt>: │ │ │ │ +0000c620 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2452]! @ 0x994 │ │ │ │ │ │ │ │ -0000c644 <__gmpn_lshift@plt>: │ │ │ │ +0000c62c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2444]! @ 0x98c │ │ │ │ │ │ │ │ -0000c650 <__gmpz_get_d@plt>: │ │ │ │ +0000c638 <__gmpn_rshift@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2436]! @ 0x984 │ │ │ │ │ │ │ │ -0000c65c <__gmpz_get_d_2exp@plt>: │ │ │ │ +0000c644 <__gmpn_lshift@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2428]! @ 0x97c │ │ │ │ │ │ │ │ -0000c668 : │ │ │ │ +0000c650 <__gmpz_get_d@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2420]! @ 0x974 │ │ │ │ │ │ │ │ -0000c674 <__gmpn_gcd_1@plt>: │ │ │ │ +0000c65c <__gmpz_get_d_2exp@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2412]! @ 0x96c │ │ │ │ │ │ │ │ -0000c680 <__gmpz_init@plt>: │ │ │ │ +0000c668 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2404]! @ 0x964 │ │ │ │ │ │ │ │ -0000c68c <__gmpz_gcd@plt>: │ │ │ │ +0000c674 <__gmpn_gcd_1@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2396]! @ 0x95c │ │ │ │ │ │ │ │ -0000c698 <__gmpz_clear@plt>: │ │ │ │ +0000c680 <__gmpz_init@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2388]! @ 0x954 │ │ │ │ │ │ │ │ -0000c6a4 <__gmpz_gcdext@plt>: │ │ │ │ +0000c68c <__gmpz_gcd@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2380]! @ 0x94c │ │ │ │ │ │ │ │ -0000c6b0 <__gmpn_tdiv_qr@plt>: │ │ │ │ +0000c698 <__gmpz_clear@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2372]! @ 0x944 │ │ │ │ │ │ │ │ -0000c6bc <__gmpz_sizeinbase@plt>: │ │ │ │ +0000c6a4 <__gmpz_gcdext@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2364]! @ 0x93c │ │ │ │ │ │ │ │ -0000c6c8 <__gmpz_export@plt>: │ │ │ │ +0000c6b0 <__gmpn_tdiv_qr@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2356]! @ 0x934 │ │ │ │ │ │ │ │ -0000c6d4 <__gmpz_probab_prime_p@plt>: │ │ │ │ +0000c6bc <__gmpz_sizeinbase@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2348]! @ 0x92c │ │ │ │ │ │ │ │ -0000c6e0 <__gmpz_nextprime@plt>: │ │ │ │ +0000c6c8 <__gmpz_export@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2340]! @ 0x924 │ │ │ │ │ │ │ │ -0000c6ec <__gmpz_powm@plt>: │ │ │ │ +0000c6d4 <__gmpz_probab_prime_p@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2332]! @ 0x91c │ │ │ │ │ │ │ │ -0000c6f8 <__gmpz_powm_sec@plt>: │ │ │ │ +0000c6e0 <__gmpz_nextprime@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2324]! @ 0x914 │ │ │ │ │ │ │ │ -0000c704 <__gmpz_invert@plt>: │ │ │ │ +0000c6ec <__gmpz_powm@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2316]! @ 0x90c │ │ │ │ │ │ │ │ -0000c710 <__gmpn_and_n@plt>: │ │ │ │ +0000c6f8 <__gmpz_powm_sec@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2308]! @ 0x904 │ │ │ │ │ │ │ │ -0000c71c <__gmpn_andn_n@plt>: │ │ │ │ +0000c704 <__gmpz_invert@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2300]! @ 0x8fc │ │ │ │ │ │ │ │ -0000c728 <__gmpn_ior_n@plt>: │ │ │ │ +0000c710 <__gmpn_and_n@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2292]! @ 0x8f4 │ │ │ │ │ │ │ │ -0000c734 <__gmpn_xor_n@plt>: │ │ │ │ +0000c71c <__gmpn_andn_n@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2284]! @ 0x8ec │ │ │ │ │ │ │ │ -0000c740 <__gmpn_cmp@plt>: │ │ │ │ +0000c728 <__gmpn_ior_n@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2276]! @ 0x8e4 │ │ │ │ │ │ │ │ -0000c74c <__gmpn_divrem_1@plt>: │ │ │ │ +0000c734 <__gmpn_xor_n@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2268]! @ 0x8dc │ │ │ │ │ │ │ │ -0000c758 <__gmpn_add@plt>: │ │ │ │ +0000c740 <__gmpn_cmp@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2260]! @ 0x8d4 │ │ │ │ │ │ │ │ -0000c764 <__gmpn_sub@plt>: │ │ │ │ +0000c74c <__gmpn_divrem_1@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2252]! @ 0x8cc │ │ │ │ │ │ │ │ -0000c770 <__gmpn_mod_1@plt>: │ │ │ │ +0000c758 <__gmpn_add@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2244]! @ 0x8c4 │ │ │ │ │ │ │ │ -0000c77c <__gmpn_add_1@plt>: │ │ │ │ +0000c764 <__gmpn_sub@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2236]! @ 0x8bc │ │ │ │ │ │ │ │ -0000c788 <__gmpn_sub_1@plt>: │ │ │ │ +0000c770 <__gmpn_mod_1@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2228]! @ 0x8b4 │ │ │ │ │ │ │ │ -0000c794 <__gmpn_mul_1@plt>: │ │ │ │ +0000c77c <__gmpn_add_1@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2220]! @ 0x8ac │ │ │ │ │ │ │ │ -0000c7a0 <__gmpn_mul@plt>: │ │ │ │ +0000c788 <__gmpn_sub_1@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2212]! @ 0x8a4 │ │ │ │ │ │ │ │ -0000c7ac : │ │ │ │ +0000c794 <__gmpn_mul_1@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2204]! @ 0x89c │ │ │ │ │ │ │ │ -0000c7b8 : │ │ │ │ +0000c7a0 <__gmpn_mul@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2196]! @ 0x894 │ │ │ │ │ │ │ │ -0000c7c4 : │ │ │ │ +0000c7ac : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2188]! @ 0x88c │ │ │ │ │ │ │ │ -0000c7d0 : │ │ │ │ +0000c7b8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2180]! @ 0x884 │ │ │ │ │ │ │ │ -0000c7dc : │ │ │ │ +0000c7c4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2172]! @ 0x87c │ │ │ │ │ │ │ │ -0000c7e8 : │ │ │ │ +0000c7d0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2164]! @ 0x874 │ │ │ │ │ │ │ │ -0000c7f4 : │ │ │ │ +0000c7dc : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2156]! @ 0x86c │ │ │ │ │ │ │ │ -0000c800 <__ctype_b_loc@plt>: │ │ │ │ +0000c7e8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2148]! @ 0x864 │ │ │ │ │ │ │ │ -0000c80c : │ │ │ │ +0000c7f4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2140]! @ 0x85c │ │ │ │ │ │ │ │ -0000c818 : │ │ │ │ +0000c800 <__ctype_b_loc@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2132]! @ 0x854 │ │ │ │ │ │ │ │ -0000c824 : │ │ │ │ +0000c80c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2124]! @ 0x84c │ │ │ │ │ │ │ │ -0000c830 : │ │ │ │ +0000c818 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2116]! @ 0x844 │ │ │ │ │ │ │ │ -0000c83c <__isoc23_strtol@plt>: │ │ │ │ +0000c824 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2108]! @ 0x83c │ │ │ │ │ │ │ │ -0000c848 : │ │ │ │ +0000c830 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2100]! @ 0x834 │ │ │ │ │ │ │ │ -0000c854 <__isoc23_strtoul@plt>: │ │ │ │ +0000c83c <__isoc23_strtol@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2092]! @ 0x82c │ │ │ │ │ │ │ │ -0000c860 : │ │ │ │ +0000c848 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2084]! @ 0x824 │ │ │ │ │ │ │ │ -0000c86c : │ │ │ │ +0000c854 <__isoc23_strtoul@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2076]! @ 0x81c │ │ │ │ │ │ │ │ -0000c878 : │ │ │ │ +0000c860 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2068]! @ 0x814 │ │ │ │ │ │ │ │ -0000c884 : │ │ │ │ +0000c86c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2060]! @ 0x80c │ │ │ │ │ │ │ │ -0000c890 : │ │ │ │ +0000c878 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2052]! @ 0x804 │ │ │ │ │ │ │ │ -0000c89c : │ │ │ │ +0000c884 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2044]! @ 0x7fc │ │ │ │ │ │ │ │ -0000c8a8 : │ │ │ │ +0000c890 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2036]! @ 0x7f4 │ │ │ │ │ │ │ │ -0000c8b4 : │ │ │ │ +0000c89c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2028]! @ 0x7ec │ │ │ │ │ │ │ │ -0000c8c0 <__nanosleep64@plt>: │ │ │ │ +0000c8a8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2020]! @ 0x7e4 │ │ │ │ │ │ │ │ -0000c8cc <__ctime64_r@plt>: │ │ │ │ +0000c8b4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2012]! @ 0x7dc │ │ │ │ │ │ │ │ -0000c8d8 : │ │ │ │ +0000c8c0 <__nanosleep64@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #2004]! @ 0x7d4 │ │ │ │ │ │ │ │ -0000c8e4 : │ │ │ │ +0000c8cc <__ctime64_r@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1996]! @ 0x7cc │ │ │ │ │ │ │ │ -0000c8f0 : │ │ │ │ +0000c8d8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1988]! @ 0x7c4 │ │ │ │ │ │ │ │ -0000c8fc : │ │ │ │ +0000c8e4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1980]! @ 0x7bc │ │ │ │ │ │ │ │ -0000c908 : │ │ │ │ +0000c8f0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1972]! @ 0x7b4 │ │ │ │ │ │ │ │ -0000c914 : │ │ │ │ +0000c8fc : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1964]! @ 0x7ac │ │ │ │ │ │ │ │ -0000c920 : │ │ │ │ +0000c908 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1956]! @ 0x7a4 │ │ │ │ │ │ │ │ -0000c92c : │ │ │ │ +0000c914 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1948]! @ 0x79c │ │ │ │ │ │ │ │ -0000c938 : │ │ │ │ +0000c920 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1940]! @ 0x794 │ │ │ │ │ │ │ │ -0000c944 : │ │ │ │ +0000c92c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1932]! @ 0x78c │ │ │ │ │ │ │ │ -0000c950 : │ │ │ │ +0000c938 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1924]! @ 0x784 │ │ │ │ │ │ │ │ -0000c95c : │ │ │ │ +0000c944 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1916]! @ 0x77c │ │ │ │ │ │ │ │ -0000c968 : │ │ │ │ +0000c950 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1908]! @ 0x774 │ │ │ │ │ │ │ │ -0000c974 <__getrusage64@plt>: │ │ │ │ +0000c95c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1900]! @ 0x76c │ │ │ │ │ │ │ │ -0000c980 : │ │ │ │ +0000c968 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1892]! @ 0x764 │ │ │ │ │ │ │ │ -0000c98c <__timerfd_settime64@plt>: │ │ │ │ +0000c974 <__getrusage64@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1884]! @ 0x75c │ │ │ │ │ │ │ │ -0000c998 : │ │ │ │ +0000c980 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1876]! @ 0x754 │ │ │ │ │ │ │ │ -0000c9a4 : │ │ │ │ +0000c98c <__timerfd_settime64@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1868]! @ 0x74c │ │ │ │ │ │ │ │ -0000c9b0 : │ │ │ │ +0000c998 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1860]! @ 0x744 │ │ │ │ │ │ │ │ -0000c9bc : │ │ │ │ +0000c9a4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1852]! @ 0x73c │ │ │ │ │ │ │ │ -0000c9c8 : │ │ │ │ +0000c9b0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1844]! @ 0x734 │ │ │ │ │ │ │ │ -0000c9d4 : │ │ │ │ +0000c9bc : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1836]! @ 0x72c │ │ │ │ │ │ │ │ -0000c9e0 : │ │ │ │ +0000c9c8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1828]! @ 0x724 │ │ │ │ │ │ │ │ -0000c9ec : │ │ │ │ +0000c9d4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1820]! @ 0x71c │ │ │ │ │ │ │ │ -0000c9f8 : │ │ │ │ +0000c9e0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1812]! @ 0x714 │ │ │ │ │ │ │ │ -0000ca04 : │ │ │ │ +0000c9ec : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1804]! @ 0x70c │ │ │ │ │ │ │ │ -0000ca10 : │ │ │ │ +0000c9f8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1796]! @ 0x704 │ │ │ │ │ │ │ │ -0000ca1c : │ │ │ │ +0000ca04 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1788]! @ 0x6fc │ │ │ │ │ │ │ │ -0000ca28 : │ │ │ │ +0000ca10 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1780]! @ 0x6f4 │ │ │ │ │ │ │ │ -0000ca34 : │ │ │ │ +0000ca1c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1772]! @ 0x6ec │ │ │ │ │ │ │ │ -0000ca40 : │ │ │ │ +0000ca28 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1764]! @ 0x6e4 │ │ │ │ │ │ │ │ -0000ca4c : │ │ │ │ +0000ca34 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1756]! @ 0x6dc │ │ │ │ │ │ │ │ -0000ca58 : │ │ │ │ +0000ca40 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1748]! @ 0x6d4 │ │ │ │ │ │ │ │ -0000ca64 : │ │ │ │ +0000ca4c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1740]! @ 0x6cc │ │ │ │ │ │ │ │ -0000ca70 : │ │ │ │ +0000ca58 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1732]! @ 0x6c4 │ │ │ │ │ │ │ │ -0000ca7c : │ │ │ │ +0000ca64 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1724]! @ 0x6bc │ │ │ │ │ │ │ │ -0000ca88 : │ │ │ │ +0000ca70 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1716]! @ 0x6b4 │ │ │ │ │ │ │ │ -0000ca94 : │ │ │ │ +0000ca7c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1708]! @ 0x6ac │ │ │ │ │ │ │ │ -0000caa0 <__pthread_cond_timedwait64@plt>: │ │ │ │ +0000ca88 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1700]! @ 0x6a4 │ │ │ │ │ │ │ │ -0000caac : │ │ │ │ +0000ca94 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1692]! @ 0x69c │ │ │ │ │ │ │ │ -0000cab8 : │ │ │ │ +0000caa0 <__pthread_cond_timedwait64@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1684]! @ 0x694 │ │ │ │ │ │ │ │ -0000cac4 : │ │ │ │ +0000caac : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1676]! @ 0x68c │ │ │ │ │ │ │ │ -0000cad0 : │ │ │ │ +0000cab8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1668]! @ 0x684 │ │ │ │ │ │ │ │ -0000cadc : │ │ │ │ +0000cac4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1660]! @ 0x67c │ │ │ │ │ │ │ │ -0000cae8 : │ │ │ │ +0000cad0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1652]! @ 0x674 │ │ │ │ │ │ │ │ -0000caf4 : │ │ │ │ +0000cadc : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1644]! @ 0x66c │ │ │ │ │ │ │ │ -0000cb00 : │ │ │ │ +0000cae8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1636]! @ 0x664 │ │ │ │ │ │ │ │ -0000cb0c : │ │ │ │ +0000caf4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1628]! @ 0x65c │ │ │ │ │ │ │ │ -0000cb18 : │ │ │ │ +0000cb00 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1620]! @ 0x654 │ │ │ │ │ │ │ │ -0000cb24 : │ │ │ │ +0000cb0c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1612]! @ 0x64c │ │ │ │ │ │ │ │ -0000cb30 : │ │ │ │ +0000cb18 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1604]! @ 0x644 │ │ │ │ │ │ │ │ -0000cb3c : │ │ │ │ +0000cb24 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1596]! @ 0x63c │ │ │ │ │ │ │ │ -0000cb48 : │ │ │ │ +0000cb30 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1588]! @ 0x634 │ │ │ │ │ │ │ │ -0000cb54 : │ │ │ │ +0000cb3c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1580]! @ 0x62c │ │ │ │ │ │ │ │ -0000cb60 : │ │ │ │ +0000cb48 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1572]! @ 0x624 │ │ │ │ │ │ │ │ -0000cb6c : │ │ │ │ +0000cb54 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1564]! @ 0x61c │ │ │ │ │ │ │ │ -0000cb78 : │ │ │ │ +0000cb60 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1556]! @ 0x614 │ │ │ │ │ │ │ │ -0000cb84 : │ │ │ │ +0000cb6c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1548]! @ 0x60c │ │ │ │ │ │ │ │ -0000cb90 : │ │ │ │ +0000cb78 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1540]! @ 0x604 │ │ │ │ │ │ │ │ -0000cb9c : │ │ │ │ +0000cb84 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1532]! @ 0x5fc │ │ │ │ │ │ │ │ -0000cba8 : │ │ │ │ +0000cb90 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1524]! @ 0x5f4 │ │ │ │ │ │ │ │ -0000cbb4 : │ │ │ │ +0000cb9c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1516]! @ 0x5ec │ │ │ │ │ │ │ │ -0000cbc0 : │ │ │ │ +0000cba8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1508]! @ 0x5e4 │ │ │ │ │ │ │ │ -0000cbcc : │ │ │ │ +0000cbb4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1500]! @ 0x5dc │ │ │ │ │ │ │ │ -0000cbd8 : │ │ │ │ +0000cbc0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1492]! @ 0x5d4 │ │ │ │ │ │ │ │ -0000cbe4 : │ │ │ │ +0000cbcc : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1484]! @ 0x5cc │ │ │ │ │ │ │ │ -0000cbf0 : │ │ │ │ +0000cbd8 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1476]! @ 0x5c4 │ │ │ │ │ │ │ │ -0000cbfc <__isoc23_sscanf@plt>: │ │ │ │ +0000cbe4 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1468]! @ 0x5bc │ │ │ │ │ │ │ │ -0000cc08 : │ │ │ │ +0000cbf0 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1460]! @ 0x5b4 │ │ │ │ │ │ │ │ -0000cc14 : │ │ │ │ +0000cbfc <__isoc23_sscanf@plt>: │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1452]! @ 0x5ac │ │ │ │ │ │ │ │ -0000cc20 : │ │ │ │ +0000cc08 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1444]! @ 0x5a4 │ │ │ │ │ │ │ │ -0000cc2c : │ │ │ │ +0000cc14 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1436]! @ 0x59c │ │ │ │ │ │ │ │ -0000cc38 : │ │ │ │ +0000cc20 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1428]! @ 0x594 │ │ │ │ │ │ │ │ -0000cc44 : │ │ │ │ +0000cc2c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1420]! @ 0x58c │ │ │ │ │ │ │ │ -0000cc50 : │ │ │ │ +0000cc38 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1412]! @ 0x584 │ │ │ │ │ │ │ │ -0000cc5c : │ │ │ │ +0000cc44 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1404]! @ 0x57c │ │ │ │ │ │ │ │ -0000cc68 : │ │ │ │ +0000cc50 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1396]! @ 0x574 │ │ │ │ │ │ │ │ -0000cc74 : │ │ │ │ +0000cc5c : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1388]! @ 0x56c │ │ │ │ │ │ │ │ -0000cc80 : │ │ │ │ +0000cc68 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1380]! @ 0x564 │ │ │ │ │ │ │ │ -0000cc8c <__cxa_atexit@plt>: │ │ │ │ +0000cc74 : │ │ │ │ add ip, pc, #51380224 @ 0x3100000 │ │ │ │ add ip, ip, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [ip, #1372]! @ 0x55c │ │ │ │ + │ │ │ │ +0000cc80 : │ │ │ │ + add ip, pc, #51380224 @ 0x3100000 │ │ │ │ + add ip, ip, #172, 20 @ 0xac000 │ │ │ │ + ldr pc, [ip, #1364]! @ 0x554 │ │ │ │ + │ │ │ │ +0000cc8c <__cxa_atexit@plt>: │ │ │ │ + add ip, pc, #51380224 @ 0x3100000 │ │ │ │ + add ip, ip, #172, 20 @ 0xac000 │ │ │ │ + ldr pc, [ip, #1356]! @ 0x54c │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -33,15 +33,15 @@ │ │ │ │ cmp sl, r4 │ │ │ │ beq cd2c <__cxa_atexit@plt+0xa0> │ │ │ │ ands r2, r5, #1 │ │ │ │ bne ccf8 <__cxa_atexit@plt+0x6c> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ lsr r5, r5, #1 │ │ │ │ cmp sl, r4 │ │ │ │ bne cd08 <__cxa_atexit@plt+0x7c> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp sl, #0 │ │ │ │ beq cd2c <__cxa_atexit@plt+0xa0> │ │ │ │ @@ -111,15 +111,15 @@ │ │ │ │ ldrb r0, [r8, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq ce70 <__cxa_atexit@plt+0x1e4> │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 400114 <__cxa_atexit@plt+0x3f3488> │ │ │ │ + bl 3f3ecc <__cxa_atexit@plt+0x3e7240> │ │ │ │ ldr r0, [r8, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b cda4 <__cxa_atexit@plt+0x118> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -131,15 +131,15 @@ │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ bne d0b4 <__cxa_atexit@plt+0x428> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 40011c <__cxa_atexit@plt+0x3f3490> │ │ │ │ + bl 3f3ed4 <__cxa_atexit@plt+0x3e7248> │ │ │ │ ldr ip, [r8] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r8, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -225,15 +225,15 @@ │ │ │ │ ldrb r0, [r8, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq d038 <__cxa_atexit@plt+0x3ac> │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 400114 <__cxa_atexit@plt+0x3f3488> │ │ │ │ + bl 3f3ecc <__cxa_atexit@plt+0x3e7240> │ │ │ │ ldr r0, [r8, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b cf6c <__cxa_atexit@plt+0x2e0> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -245,15 +245,15 @@ │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ bne d0d4 <__cxa_atexit@plt+0x448> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 40011c <__cxa_atexit@plt+0x3f3490> │ │ │ │ + bl 3f3ed4 <__cxa_atexit@plt+0x3e7248> │ │ │ │ ldr ip, [r8] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r8, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -269,32 +269,32 @@ │ │ │ │ b cf6c <__cxa_atexit@plt+0x2e0> │ │ │ │ ldr r1, [pc, #72] @ d104 <__cxa_atexit@plt+0x478> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #68] @ d108 <__cxa_atexit@plt+0x47c> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ - bl 40012c <__cxa_atexit@plt+0x3f34a0> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ + bl 3f3ee4 <__cxa_atexit@plt+0x3e7258> │ │ │ │ ldr r1, [pc, #48] @ d10c <__cxa_atexit@plt+0x480> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #44] @ d110 <__cxa_atexit@plt+0x484> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ - tsteq sl, #240, 30 @ 0x3c0 │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ + tsteq sl, #224, 30 @ 0x380 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ tsteq sl, #200, 14 @ 0x3200000 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ tsteq sl, #0, 12 │ │ │ │ - sbcseq r3, lr, #48, 12 @ 0x3000000 │ │ │ │ - sbcseq sp, sp, #48, 30 @ 0xc0 │ │ │ │ - sbcseq r3, lr, #16, 12 @ 0x1000000 │ │ │ │ - sbcseq sp, sp, #16, 30 @ 0x40 │ │ │ │ + sbcseq r7, sp, #88 @ 0x58 │ │ │ │ + sbcseq r1, sp, #88, 18 @ 0x160000 │ │ │ │ + sbcseq r7, sp, #56 @ 0x38 │ │ │ │ + sbcseq r1, sp, #56, 18 @ 0xe0000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, r2 │ │ │ │ ldr r9, [pc, #1348] @ d668 <__cxa_atexit@plt+0x9dc> │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r9, pc, r9 │ │ │ │ bcs d218 <__cxa_atexit@plt+0x58c> │ │ │ │ ldr sl, [pc, #1336] @ d66c <__cxa_atexit@plt+0x9e0> │ │ │ │ @@ -334,39 +334,39 @@ │ │ │ │ cmp r4, r5 │ │ │ │ beq d1e0 <__cxa_atexit@plt+0x554> │ │ │ │ ands r2, r7, #1 │ │ │ │ bne d1ac <__cxa_atexit@plt+0x520> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, fp │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ lsr r7, r7, #1 │ │ │ │ cmp r4, r5 │ │ │ │ bne d1bc <__cxa_atexit@plt+0x530> │ │ │ │ ldr r5, [sp, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrh r3, [r6, #-2] │ │ │ │ add r4, r1, r5, lsl #2 │ │ │ │ cmp r3, #0 │ │ │ │ beq d2d8 <__cxa_atexit@plt+0x64c> │ │ │ │ ldr r1, [r6, #-12] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, r6, r1 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ bhi d158 <__cxa_atexit@plt+0x4cc> │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r6, r4, #8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r5, [r1, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq d2d4 <__cxa_atexit@plt+0x648> │ │ │ │ mov r0, r6 │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ @@ -385,15 +385,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r0 │ │ │ │ ands r2, r4, #1 │ │ │ │ bne d2a0 <__cxa_atexit@plt+0x614> │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, fp │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ lsr r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ subs r7, r7, #1 │ │ │ │ bne d28c <__cxa_atexit@plt+0x600> │ │ │ │ ldr r5, [sp, #4] │ │ │ │ add r0, r8, r5, lsl #2 │ │ │ │ add sl, sl, #4 │ │ │ │ @@ -409,20 +409,20 @@ │ │ │ │ bhi d158 <__cxa_atexit@plt+0x4cc> │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r4, r4, #8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ b d2d8 <__cxa_atexit@plt+0x64c> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldr r3, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-12] │ │ │ │ add r0, r4, #12 │ │ │ │ cmp r2, #0 │ │ │ │ beq d62c <__cxa_atexit@plt+0x9a0> │ │ │ │ @@ -446,15 +446,15 @@ │ │ │ │ cmp r8, r4 │ │ │ │ beq d3a0 <__cxa_atexit@plt+0x714> │ │ │ │ ands r2, r7, #1 │ │ │ │ bne d36c <__cxa_atexit@plt+0x6e0> │ │ │ │ ldr r1, [r8] │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #4 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ lsr r7, r7, #1 │ │ │ │ cmp r8, r4 │ │ │ │ bne d37c <__cxa_atexit@plt+0x6f0> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r0, r3, lsl #2 │ │ │ │ b d460 <__cxa_atexit@plt+0x7d4> │ │ │ │ @@ -483,15 +483,15 @@ │ │ │ │ mov r7, ip │ │ │ │ mov r4, sl │ │ │ │ str ip, [sp, #4] │ │ │ │ ands r2, r5, #1 │ │ │ │ bne d428 <__cxa_atexit@plt+0x79c> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ lsr r5, r5, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs r7, r7, #1 │ │ │ │ bne d414 <__cxa_atexit@plt+0x788> │ │ │ │ ldr ip, [sp, #4] │ │ │ │ add sl, sl, ip, lsl #2 │ │ │ │ add r8, r8, #4 │ │ │ │ @@ -581,29 +581,29 @@ │ │ │ │ add r4, r0, r4, lsl #2 │ │ │ │ b d460 <__cxa_atexit@plt+0x7d4> │ │ │ │ ldrb r0, [fp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq d5c8 <__cxa_atexit@plt+0x93c> │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 400114 <__cxa_atexit@plt+0x3f3488> │ │ │ │ + bl 3f3ecc <__cxa_atexit@plt+0x3e7240> │ │ │ │ ldr r0, [fp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, #0 │ │ │ │ movw r1, #8191 @ 0x1fff │ │ │ │ ldr ip, [r0] │ │ │ │ b d4e4 <__cxa_atexit@plt+0x858> │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl c7ac │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne d64c <__cxa_atexit@plt+0x9c0> │ │ │ │ mov r0, #16 │ │ │ │ - bl 40011c <__cxa_atexit@plt+0x3f3490> │ │ │ │ + bl 3f3ed4 <__cxa_atexit@plt+0x3e7248> │ │ │ │ ldr ip, [fp] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [fp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [fp, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -619,31 +619,31 @@ │ │ │ │ b d4e4 <__cxa_atexit@plt+0x858> │ │ │ │ ldr r7, [r3, #-20] @ 0xffffffec │ │ │ │ and r3, r7, #31 │ │ │ │ lsr r7, r7, #5 │ │ │ │ b d34c <__cxa_atexit@plt+0x6c0> │ │ │ │ ldr r0, [pc, #56] @ d67c <__cxa_atexit@plt+0x9f0> │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ - bl 40012c <__cxa_atexit@plt+0x3f34a0> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ + bl 3f3ee4 <__cxa_atexit@plt+0x3e7258> │ │ │ │ ldr r1, [pc, #44] @ d680 <__cxa_atexit@plt+0x9f4> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #40] @ d684 <__cxa_atexit@plt+0x9f8> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ - tsteq sl, #120, 22 @ 0x1e000 │ │ │ │ - rscseq r3, r7, #59392 @ 0xe800 │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ + tsteq sl, #104, 22 @ 0x1a000 │ │ │ │ + rscseq r3, r7, #211812352 @ 0xca00000 │ │ │ │ tsteq sl, #220, 6 @ 0x70000003 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - sbcseq r3, lr, #12, 2 │ │ │ │ - sbcseq r3, lr, #152 @ 0x98 │ │ │ │ - sbcseq sp, sp, #152, 18 @ 0x260000 │ │ │ │ + sbcseq r6, sp, #52, 22 @ 0xd000 │ │ │ │ + sbcseq r6, sp, #192, 20 @ 0xc0000 │ │ │ │ + sbcseq r1, sp, #192, 6 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ ldr fp, [pc, #2668] @ e104 <__cxa_atexit@plt+0x1478> │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r3, [pc, #2664] @ e108 <__cxa_atexit@plt+0x147c> │ │ │ │ add fp, pc, fp │ │ │ │ mov r7, r1 │ │ │ │ @@ -696,23 +696,23 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bhi dfa0 <__cxa_atexit@plt+0x1314> │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r0, r8 │ │ │ │ - bl 400134 <__cxa_atexit@plt+0x3f34a8> │ │ │ │ + bl 3f3eec <__cxa_atexit@plt+0x3e7260> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ ands r7, r3, #2 │ │ │ │ bne d8b4 <__cxa_atexit@plt+0xc28> │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne d9cc <__cxa_atexit@plt+0xd40> │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -834,15 +834,15 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r2, r4, #4 │ │ │ │ dmb ish │ │ │ │ ldr r7, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ubfx r3, r7, #0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, #0 │ │ │ │ beq d79c <__cxa_atexit@plt+0xb10> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ tst r3, #2 │ │ │ │ @@ -880,58 +880,58 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r1, [r3, #12] │ │ │ │ ldr r3, [r2] │ │ │ │ add r3, r3, r1, lsr #2 │ │ │ │ str r3, [r2] │ │ │ │ b d8f4 <__cxa_atexit@plt+0xc68> │ │ │ │ mov r0, r8 │ │ │ │ - bl 400134 <__cxa_atexit@plt+0x3f34a8> │ │ │ │ + bl 3f3eec <__cxa_atexit@plt+0x3e7260> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [sp, #20] │ │ │ │ movne sl, #0 │ │ │ │ beq d79c <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r1, [r4, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp sl, r3 │ │ │ │ bcc da70 <__cxa_atexit@plt+0xde4> │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne sl, r4, #8 │ │ │ │ movne r7, #0 │ │ │ │ beq d79c <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r1, [sl] │ │ │ │ dmb ish │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r7, #1 │ │ │ │ add sl, sl, #4 │ │ │ │ cmp r3, r7 │ │ │ │ bhi daac <__cxa_atexit@plt+0xe20> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40013c <__cxa_atexit@plt+0x3f34b0> │ │ │ │ + bl 3f3ef4 <__cxa_atexit@plt+0x3e7268> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ ldrh r0, [r7, #-8] │ │ │ │ ldrh r3, [r7, #-6] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ add r0, r0, r3 │ │ │ │ add r0, r0, #1 │ │ │ │ add r0, r4, r0, lsl #2 │ │ │ │ - bl 400144 <__cxa_atexit@plt+0x3f34b8> │ │ │ │ + bl 3f3efc <__cxa_atexit@plt+0x3e7270> │ │ │ │ cmp r0, #0 │ │ │ │ bne df58 <__cxa_atexit@plt+0x12cc> │ │ │ │ mov r5, #0 │ │ │ │ b d7b4 <__cxa_atexit@plt+0xb28> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r2] │ │ │ │ @@ -939,106 +939,106 @@ │ │ │ │ bne db38 <__cxa_atexit@plt+0xeac> │ │ │ │ strex r1, r6, [r2] │ │ │ │ cmp r1, #0 │ │ │ │ bne db20 <__cxa_atexit@plt+0xe94> │ │ │ │ dmb ish │ │ │ │ b d7ec <__cxa_atexit@plt+0xb60> │ │ │ │ mov r0, r8 │ │ │ │ - bl 40014c <__cxa_atexit@plt+0x3f34c0> │ │ │ │ + bl 3f3f04 <__cxa_atexit@plt+0x3e7278> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ mov r0, r8 │ │ │ │ - bl 40014c <__cxa_atexit@plt+0x3f34c0> │ │ │ │ + bl 3f3f04 <__cxa_atexit@plt+0x3e7278> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ mov r0, r8 │ │ │ │ - bl 400134 <__cxa_atexit@plt+0x3f34a8> │ │ │ │ + bl 3f3eec <__cxa_atexit@plt+0x3e7260> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ mov r0, r8 │ │ │ │ - bl 400134 <__cxa_atexit@plt+0x3f34a8> │ │ │ │ + bl 3f3eec <__cxa_atexit@plt+0x3e7260> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ mov r0, r8 │ │ │ │ - bl 40014c <__cxa_atexit@plt+0x3f34c0> │ │ │ │ + bl 3f3f04 <__cxa_atexit@plt+0x3e7278> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq d79c <__cxa_atexit@plt+0xb10> │ │ │ │ add r2, r4, #4 │ │ │ │ mov sl, r7 │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldrh r2, [sl, #-8] │ │ │ │ cmp r2, r4 │ │ │ │ bhi dc10 <__cxa_atexit@plt+0xf84> │ │ │ │ b da90 <__cxa_atexit@plt+0xe04> │ │ │ │ mov r0, r8 │ │ │ │ - bl 40014c <__cxa_atexit@plt+0x3f34c0> │ │ │ │ + bl 3f3f04 <__cxa_atexit@plt+0x3e7278> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400154 <__cxa_atexit@plt+0x3f34c8> │ │ │ │ + bl 3f3f0c <__cxa_atexit@plt+0x3e7280> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl d114 <__cxa_atexit@plt+0x488> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b d784 <__cxa_atexit@plt+0xaf8> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40015c <__cxa_atexit@plt+0x3f34d0> │ │ │ │ + bl 3f3f14 <__cxa_atexit@plt+0x3e7288> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r3, [pc, #1148] @ e13c <__cxa_atexit@plt+0x14b0> │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r2, #9]! │ │ │ │ ldrb ip, [r3] │ │ │ │ dmb ish │ │ │ │ @@ -1059,178 +1059,178 @@ │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ bl d114 <__cxa_atexit@plt+0x488> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq d79c <__cxa_atexit@plt+0xb10> │ │ │ │ mov r2, r4 │ │ │ │ mov sl, r7 │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldrh r1, [sl, #-8] │ │ │ │ uxth r2, r4 │ │ │ │ cmp r1, r2 │ │ │ │ bhi dd60 <__cxa_atexit@plt+0x10d4> │ │ │ │ b da90 <__cxa_atexit@plt+0xe04> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ bl cc98 <__cxa_atexit@plt+0xc> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldrh r3, [r4, #6] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ bl cc98 <__cxa_atexit@plt+0xc> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl d114 <__cxa_atexit@plt+0x488> │ │ │ │ b d79c <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq d79c <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r7, [r4, #4] │ │ │ │ b d9b8 <__cxa_atexit@plt+0xd2c> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r2, r4, #16 │ │ │ │ b d784 <__cxa_atexit@plt+0xaf8> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ orrs r3, r2, r3 │ │ │ │ beq db10 <__cxa_atexit@plt+0xe84> │ │ │ │ ldrh r0, [r7, #-6] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ add r0, r4, r0, lsl #2 │ │ │ │ - bl 400144 <__cxa_atexit@plt+0x3f34b8> │ │ │ │ + bl 3f3efc <__cxa_atexit@plt+0x3e7270> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq db10 <__cxa_atexit@plt+0xe84> │ │ │ │ mov r0, r8 │ │ │ │ - bl 400134 <__cxa_atexit@plt+0x3f34a8> │ │ │ │ + bl 3f3eec <__cxa_atexit@plt+0x3e7260> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq db10 <__cxa_atexit@plt+0xe84> │ │ │ │ mov sl, #0 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ uxth r3, sl │ │ │ │ cmp r2, r3 │ │ │ │ bhi ded4 <__cxa_atexit@plt+0x1248> │ │ │ │ b db10 <__cxa_atexit@plt+0xe84> │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq db10 <__cxa_atexit@plt+0xe84> │ │ │ │ add r0, r4, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 400144 <__cxa_atexit@plt+0x3f34b8> │ │ │ │ + bl 3f3efc <__cxa_atexit@plt+0x3e7270> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq db10 <__cxa_atexit@plt+0xe84> │ │ │ │ mov r0, r8 │ │ │ │ - bl 40014c <__cxa_atexit@plt+0x3f34c0> │ │ │ │ + bl 3f3f04 <__cxa_atexit@plt+0x3e7278> │ │ │ │ b db10 <__cxa_atexit@plt+0xe84> │ │ │ │ add r0, r4, #8 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ - bl 400144 <__cxa_atexit@plt+0x3f34b8> │ │ │ │ + bl 3f3efc <__cxa_atexit@plt+0x3e7270> │ │ │ │ cmp r0, #0 │ │ │ │ beq db10 <__cxa_atexit@plt+0xe84> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r8 │ │ │ │ add r2, r4, #4 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ b db10 <__cxa_atexit@plt+0xe84> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq db10 <__cxa_atexit@plt+0xe84> │ │ │ │ mov sl, #0 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ uxth r3, sl │ │ │ │ cmp r2, r3 │ │ │ │ bhi df68 <__cxa_atexit@plt+0x12dc> │ │ │ │ b db10 <__cxa_atexit@plt+0xe84> │ │ │ │ ldr r0, [pc, #424] @ e140 <__cxa_atexit@plt+0x14b4> │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ ldr r0, [pc, #412] @ e144 <__cxa_atexit@plt+0x14b8> │ │ │ │ mov r2, r4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ ldr r3, [pc, #396] @ e148 <__cxa_atexit@plt+0x14bc> │ │ │ │ ldr r2, [fp, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, r2 │ │ │ │ beq dfbc <__cxa_atexit@plt+0x1330> │ │ │ │ mov r7, r4 │ │ │ │ b d6cc <__cxa_atexit@plt+0xa40> │ │ │ │ @@ -1242,15 +1242,15 @@ │ │ │ │ mov r7, r4 │ │ │ │ b d6cc <__cxa_atexit@plt+0xa40> │ │ │ │ tst r2, #4 │ │ │ │ bne d7ec <__cxa_atexit@plt+0xb60> │ │ │ │ ldr r0, [pc, #336] @ e14c <__cxa_atexit@plt+0x14c0> │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r5, [r5, #8] │ │ │ │ ldr r3, [r5] │ │ │ │ movw r5, #8160 @ 0x1fe0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -1300,52 +1300,52 @@ │ │ │ │ b e058 <__cxa_atexit@plt+0x13cc> │ │ │ │ ldr r1, [pc, #132] @ e15c <__cxa_atexit@plt+0x14d0> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #128] @ e160 <__cxa_atexit@plt+0x14d4> │ │ │ │ movw r2, #1745 @ 0x6d1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ ldr r1, [pc, #112] @ e164 <__cxa_atexit@plt+0x14d8> │ │ │ │ movw r2, #1755 @ 0x6db │ │ │ │ ldr r0, [pc, #108] @ e168 <__cxa_atexit@plt+0x14dc> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ - tsteq sl, #0, 12 │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ + tsteq sl, #240, 10 @ 0x3c000000 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - rscseq r3, r7, #240, 10 @ 0x3c000000 │ │ │ │ + rscseq r3, r7, #128, 2 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - rscseq r3, r7, #24, 10 @ 0x6000000 │ │ │ │ + rscseq r3, r7, #168 @ 0xa8 │ │ │ │ tsteq sl, #100, 22 @ 0x19000 │ │ │ │ - tsteq sl, #128, 22 @ 0x20000 │ │ │ │ + tsteq sl, #112, 22 @ 0x1c000 │ │ │ │ tsteq sl, #180, 22 @ 0x2d000 │ │ │ │ tsteq sl, #144, 22 @ 0x24000 │ │ │ │ tsteq sl, #68, 22 @ 0x11000 │ │ │ │ tsteq sl, #40, 22 @ 0xa000 │ │ │ │ tsteq sl, #208, 18 @ 0x340000 │ │ │ │ - tsteq sl, #32, 20 @ 0x20000 │ │ │ │ + tsteq sl, #16, 20 @ 0x10000 │ │ │ │ tsteq sl, #144, 18 @ 0x240000 │ │ │ │ - tsteq sl, #72, 14 @ 0x1200000 │ │ │ │ - sbcseq r2, lr, #236, 14 @ 0x3b00000 │ │ │ │ - sbcseq r2, lr, #48, 16 @ 0x300000 │ │ │ │ + tsteq sl, #56, 14 @ 0xe00000 │ │ │ │ + sbcseq r6, sp, #20, 4 @ 0x40000001 │ │ │ │ + sbcseq r6, sp, #88, 4 @ 0x80000005 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - sbcseq r2, lr, #184, 14 @ 0x2e00000 │ │ │ │ + sbcseq r6, sp, #224, 2 @ 0x38 │ │ │ │ tsteq sl, #0, 8 │ │ │ │ tsteq sl, #228, 6 @ 0x90000003 │ │ │ │ tsteq sl, #172, 6 @ 0xb0000002 │ │ │ │ - sbcseq r2, lr, #20, 12 @ 0x1400000 │ │ │ │ - sbcseq ip, sp, #20, 30 @ 0x50 │ │ │ │ - sbcseq r2, lr, #252, 10 @ 0x3f000000 │ │ │ │ - sbcseq ip, sp, #28, 30 @ 0x70 │ │ │ │ + sbcseq r6, sp, #60 @ 0x3c │ │ │ │ + sbcseq r0, sp, #60, 18 @ 0xf0000 │ │ │ │ + sbcseq r6, sp, #36 @ 0x24 │ │ │ │ + sbcseq r0, sp, #68, 18 @ 0x110000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #28 │ │ │ │ - bl 400164 <__cxa_atexit@plt+0x3f34d8> │ │ │ │ + bl 3f3f1c <__cxa_atexit@plt+0x3e7290> │ │ │ │ ldr r3, [r9] │ │ │ │ ldr r2, [r9, #4] │ │ │ │ orrs r1, r3, r2 │ │ │ │ beq e370 <__cxa_atexit@plt+0x16e4> │ │ │ │ ldr r5, [pc, #944] @ e548 <__cxa_atexit@plt+0x18bc> │ │ │ │ movw r6, #52429 @ 0xcccd │ │ │ │ movt r6, #52428 @ 0xcccc │ │ │ │ @@ -1377,15 +1377,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ bl c7ac │ │ │ │ subs r3, r0, #0 │ │ │ │ bne e4a4 <__cxa_atexit@plt+0x1818> │ │ │ │ mov r0, fp │ │ │ │ - bl 40016c <__cxa_atexit@plt+0x3f34e0> │ │ │ │ + bl 3f3f24 <__cxa_atexit@plt+0x3e7298> │ │ │ │ mov r0, r5 │ │ │ │ bl c7b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne e48c <__cxa_atexit@plt+0x1800> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -1480,15 +1480,15 @@ │ │ │ │ add r3, sl, r7, lsl #2 │ │ │ │ add sl, r3, #12 │ │ │ │ ldr r1, [sl], #4 │ │ │ │ dmb ish │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 40010c <__cxa_atexit@plt+0x3f3480> │ │ │ │ + bl 3f3ec4 <__cxa_atexit@plt+0x3e7238> │ │ │ │ cmp fp, r7 │ │ │ │ bhi e3a4 <__cxa_atexit@plt+0x1718> │ │ │ │ b e35c <__cxa_atexit@plt+0x16d0> │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl d688 <__cxa_atexit@plt+0x9fc> │ │ │ │ @@ -1513,53 +1513,53 @@ │ │ │ │ ldr fp, [pc, #296] @ e550 <__cxa_atexit@plt+0x18c4> │ │ │ │ add fp, pc, fp │ │ │ │ mov r0, fp │ │ │ │ bl c7ac │ │ │ │ subs r3, r0, #0 │ │ │ │ bne e500 <__cxa_atexit@plt+0x1874> │ │ │ │ mov r0, r7 │ │ │ │ - bl 40016c <__cxa_atexit@plt+0x3f34e0> │ │ │ │ + bl 3f3f24 <__cxa_atexit@plt+0x3e7298> │ │ │ │ mov r0, fp │ │ │ │ bl c7b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq e35c <__cxa_atexit@plt+0x16d0> │ │ │ │ ldr r1, [pc, #252] @ e554 <__cxa_atexit@plt+0x18c8> │ │ │ │ movw r2, #1841 @ 0x731 │ │ │ │ ldr r0, [pc, #248] @ e558 <__cxa_atexit@plt+0x18cc> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ and r1, r3, #3 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ b e344 <__cxa_atexit@plt+0x16b8> │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 40013c <__cxa_atexit@plt+0x3f34b0> │ │ │ │ + bl 3f3ef4 <__cxa_atexit@plt+0x3e7268> │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b e394 <__cxa_atexit@plt+0x1708> │ │ │ │ ldr r1, [pc, #200] @ e55c <__cxa_atexit@plt+0x18d0> │ │ │ │ movw r2, #885 @ 0x375 │ │ │ │ ldr r0, [pc, #196] @ e560 <__cxa_atexit@plt+0x18d4> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ ldr r1, [pc, #184] @ e564 <__cxa_atexit@plt+0x18d8> │ │ │ │ movw r2, #883 @ 0x373 │ │ │ │ ldr r0, [pc, #180] @ e568 <__cxa_atexit@plt+0x18dc> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ mov r0, r3 │ │ │ │ add lr, sp, #16 │ │ │ │ b e320 <__cxa_atexit@plt+0x1694> │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f34e8> │ │ │ │ + b 3f3f2c <__cxa_atexit@plt+0x3e72a0> │ │ │ │ add r2, r7, #1 │ │ │ │ movw r0, #52429 @ 0xcccd │ │ │ │ movt r0, #52428 @ 0xcccc │ │ │ │ umull ip, r0, r0, r2 │ │ │ │ bic ip, r0, #3 │ │ │ │ add r0, ip, r0, lsr #2 │ │ │ │ sub r2, r2, r0 │ │ │ │ @@ -1567,42 +1567,42 @@ │ │ │ │ bne e304 <__cxa_atexit@plt+0x1678> │ │ │ │ b e46c <__cxa_atexit@plt+0x17e0> │ │ │ │ ldr r1, [pc, #100] @ e56c <__cxa_atexit@plt+0x18e0> │ │ │ │ movw r2, #1839 @ 0x72f │ │ │ │ ldr r0, [pc, #96] @ e570 <__cxa_atexit@plt+0x18e4> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ ldr r1, [pc, #84] @ e574 <__cxa_atexit@plt+0x18e8> │ │ │ │ movw r2, #1837 @ 0x72d │ │ │ │ ldr r0, [pc, #80] @ e578 <__cxa_atexit@plt+0x18ec> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ ldr r1, [pc, #68] @ e57c <__cxa_atexit@plt+0x18f0> │ │ │ │ movw r2, #1832 @ 0x728 │ │ │ │ ldr r0, [pc, #64] @ e580 <__cxa_atexit@plt+0x18f4> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ tsteq sl, #128, 6 │ │ │ │ tsteq sl, #200, 4 @ 0x8000000c │ │ │ │ tsteq sl, #0, 2 │ │ │ │ - sbcseq r2, lr, #152, 4 @ 0x80000009 │ │ │ │ - sbcseq ip, sp, #184, 22 @ 0x2e000 │ │ │ │ - sbcseq r2, lr, #92, 4 @ 0xc0000005 │ │ │ │ - sbcseq ip, sp, #124, 22 @ 0x1f000 │ │ │ │ - sbcseq r2, lr, #68, 4 @ 0x40000004 │ │ │ │ - sbcseq ip, sp, #68, 22 @ 0x11000 │ │ │ │ - sbcseq r2, lr, #232, 2 @ 0x3a │ │ │ │ - sbcseq ip, sp, #232, 20 @ 0xe8000 │ │ │ │ - sbcseq r2, lr, #208, 2 @ 0x34 │ │ │ │ - sbcseq ip, sp, #240, 20 @ 0xf0000 │ │ │ │ - sbcseq r2, lr, #184, 2 @ 0x2e │ │ │ │ - sbcseq ip, sp, #184, 20 @ 0xb8000 │ │ │ │ + sbcseq r5, sp, #192, 24 @ 0xc000 │ │ │ │ + sbcseq r0, sp, #224, 10 @ 0x38000000 │ │ │ │ + sbcseq r5, sp, #132, 24 @ 0x8400 │ │ │ │ + sbcseq r0, sp, #164, 10 @ 0x29000000 │ │ │ │ + sbcseq r5, sp, #108, 24 @ 0x6c00 │ │ │ │ + sbcseq r0, sp, #108, 10 @ 0x1b000000 │ │ │ │ + sbcseq r5, sp, #16, 24 @ 0x1000 │ │ │ │ + sbcseq r0, sp, #16, 10 @ 0x4000000 │ │ │ │ + sbcseq r5, sp, #248, 22 @ 0x3e000 │ │ │ │ + sbcseq r0, sp, #24, 10 @ 0x6000000 │ │ │ │ + sbcseq r5, sp, #224, 22 @ 0x38000 │ │ │ │ + sbcseq r0, sp, #224, 8 @ 0xe0000000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr sl, [pc, #720] @ e860 <__cxa_atexit@plt+0x1bd4> │ │ │ │ sub sp, sp, #32 │ │ │ │ add sl, pc, sl │ │ │ │ ldr fp, [sl, #20] │ │ │ │ cmp fp, #0 │ │ │ │ beq e780 <__cxa_atexit@plt+0x1af4> │ │ │ │ @@ -1728,15 +1728,15 @@ │ │ │ │ bne e5d8 <__cxa_atexit@plt+0x194c> │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r5, [sp, #4] │ │ │ │ cmp r7, #0 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bne e7a0 <__cxa_atexit@plt+0x1b14> │ │ │ │ - bl 40017c <__cxa_atexit@plt+0x3f34f0> │ │ │ │ + bl 3f3f34 <__cxa_atexit@plt+0x3e72a8> │ │ │ │ b e76c <__cxa_atexit@plt+0x1ae0> │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ mov r2, #20 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ ldrb r2, [r1] │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ @@ -1779,15 +1779,15 @@ │ │ │ │ add r2, r2, #7 │ │ │ │ clz r2, r2 │ │ │ │ rsb r2, r2, #32 │ │ │ │ sub r3, r3, r2 │ │ │ │ uxtb r3, r3 │ │ │ │ b e730 <__cxa_atexit@plt+0x1aa4> │ │ │ │ tsteq sl, #32, 28 @ 0x200 │ │ │ │ - tsteq sl, #92, 28 @ 0x5c0 │ │ │ │ + tsteq sl, #76, 28 @ 0x4c0 │ │ │ │ tsteq sl, #24, 28 @ 0x180 │ │ │ │ tsteq sl, #0, 28 │ │ │ │ tsteq sl, #64, 24 @ 0x4000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -1888,15 +1888,15 @@ │ │ │ │ add fp, fp, r6, lsl #2 │ │ │ │ cmp r7, r9 │ │ │ │ bhi e9b8 <__cxa_atexit@plt+0x1d2c> │ │ │ │ b e918 <__cxa_atexit@plt+0x1c8c> │ │ │ │ ldr r5, [sl, #-20] @ 0xffffffec │ │ │ │ lsr r5, r5, #5 │ │ │ │ b e8d4 <__cxa_atexit@plt+0x1c48> │ │ │ │ - tsteq sl, #12, 8 @ 0xc000000 │ │ │ │ + tsteq sl, #252, 6 @ 0xf0000003 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ ldr r3, [pc, #64] @ ea68 <__cxa_atexit@plt+0x1ddc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -2098,15 +2098,15 @@ │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #8 │ │ │ │ b ebd4 <__cxa_atexit@plt+0x1f48> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ - bl 400184 <__cxa_atexit@plt+0x3f34f8> │ │ │ │ + bl 3f3f3c <__cxa_atexit@plt+0x3e72b0> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq f448 <__cxa_atexit@plt+0x27bc> │ │ │ │ ldr r2, [pc, #2120] @ f5c4 <__cxa_atexit@plt+0x2938> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2130,15 +2130,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b ebd4 <__cxa_atexit@plt+0x1f48> │ │ │ │ mov r0, r5 │ │ │ │ - bl 400184 <__cxa_atexit@plt+0x3f34f8> │ │ │ │ + bl 3f3f3c <__cxa_atexit@plt+0x3e72b0> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq f3ac <__cxa_atexit@plt+0x2720> │ │ │ │ ldr r2, [pc, #2000] @ f5cc <__cxa_atexit@plt+0x2940> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2277,15 +2277,15 @@ │ │ │ │ add r6, r5, #12 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 103d4 <__cxa_atexit@plt+0x3748> │ │ │ │ b ebd4 <__cxa_atexit@plt+0x1f48> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r0, r5, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 40018c <__cxa_atexit@plt+0x3f3500> │ │ │ │ + bl 3f3f44 <__cxa_atexit@plt+0x3e72b8> │ │ │ │ ldr r6, [r5, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ b ebd4 <__cxa_atexit@plt+0x1f48> │ │ │ │ ldr r2, [pc, #1452] @ f5f4 <__cxa_atexit@plt+0x2968> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -2298,15 +2298,15 @@ │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ add r2, r6, r2 │ │ │ │ add r6, r5, #16 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 103d4 <__cxa_atexit@plt+0x3748> │ │ │ │ b ebd4 <__cxa_atexit@plt+0x1f48> │ │ │ │ mov r0, r5 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3508> │ │ │ │ + bl 3f3f4c <__cxa_atexit@plt+0x3e72c0> │ │ │ │ mov r6, r0 │ │ │ │ b ebd4 <__cxa_atexit@plt+0x1f48> │ │ │ │ add r0, r5, #4 │ │ │ │ bl 103d4 <__cxa_atexit@plt+0x3748> │ │ │ │ add r0, r5, #8 │ │ │ │ bl 103d4 <__cxa_atexit@plt+0x3748> │ │ │ │ add r0, r5, #12 │ │ │ │ @@ -2316,15 +2316,15 @@ │ │ │ │ b ebd4 <__cxa_atexit@plt+0x1f48> │ │ │ │ add r0, r5, #12 │ │ │ │ add r6, r5, #16 │ │ │ │ bl 103d4 <__cxa_atexit@plt+0x3748> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r1, r6, r1, lsl #2 │ │ │ │ - bl 40018c <__cxa_atexit@plt+0x3f3500> │ │ │ │ + bl 3f3f44 <__cxa_atexit@plt+0x3e72b8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r6, r6, r2, lsl #2 │ │ │ │ b ebd4 <__cxa_atexit@plt+0x1f48> │ │ │ │ mov r0, r5 │ │ │ │ bl e874 <__cxa_atexit@plt+0x1be8> │ │ │ │ mov r6, r0 │ │ │ │ b ebd4 <__cxa_atexit@plt+0x1f48> │ │ │ │ @@ -2372,15 +2372,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b ebd4 <__cxa_atexit@plt+0x1f48> │ │ │ │ mov r0, r5 │ │ │ │ add r6, r5, #88 @ 0x58 │ │ │ │ - bl 40019c <__cxa_atexit@plt+0x3f3510> │ │ │ │ + bl 3f3f54 <__cxa_atexit@plt+0x3e72c8> │ │ │ │ b ebd4 <__cxa_atexit@plt+0x1f48> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r3, r5, #4 │ │ │ │ ldrh r2, [r6, #-8] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -2450,27 +2450,27 @@ │ │ │ │ b ebe4 <__cxa_atexit@plt+0x1f58> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r1, r5, #16 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - bl 40018c <__cxa_atexit@plt+0x3f3500> │ │ │ │ + bl 3f3f44 <__cxa_atexit@plt+0x3e72b8> │ │ │ │ ldr r6, [r5, #4] │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ add r6, r6, #4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r2, [r5, #8] │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ strb r3, [r4, #45] @ 0x2d │ │ │ │ b ebd4 <__cxa_atexit@plt+0x1f48> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 4001a4 <__cxa_atexit@plt+0x3f3518> │ │ │ │ + bl 3f3f5c <__cxa_atexit@plt+0x3e72d0> │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr ip, [r4, #36] @ 0x24 │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -2490,15 +2490,15 @@ │ │ │ │ str r3, [r7, #12] │ │ │ │ ldr r3, [lr, #136] @ 0x88 │ │ │ │ cmp r3, r7 │ │ │ │ beq f384 <__cxa_atexit@plt+0x26f8> │ │ │ │ add r1, r2, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r1, lsl #6 │ │ │ │ - bl 4001ac <__cxa_atexit@plt+0x3f3520> │ │ │ │ + bl 3f3f64 <__cxa_atexit@plt+0x3e72d8> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #612] @ f600 <__cxa_atexit@plt+0x2974> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2627,25 +2627,25 @@ │ │ │ │ add r0, r5, #8 │ │ │ │ add r6, r5, #12 │ │ │ │ bl 103d4 <__cxa_atexit@plt+0x3748> │ │ │ │ b ebd4 <__cxa_atexit@plt+0x1f48> │ │ │ │ ldr r0, [pc, #128] @ f620 <__cxa_atexit@plt+0x2994> │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ - tsteq sl, #208, 2 @ 0x34 │ │ │ │ - rscseq r2, r7, #-134217726 @ 0xf8000002 │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ + tsteq sl, #192, 2 @ 0x30 │ │ │ │ + rscseq r1, r7, #312 @ 0x138 │ │ │ │ tsteq sl, #40, 16 @ 0x280000 │ │ │ │ tsteq sl, #148, 14 @ 0x2500000 │ │ │ │ - @ instruction: 0xffffe3a8 │ │ │ │ - @ instruction: 0xffffe39c │ │ │ │ + @ instruction: 0xffffd25c │ │ │ │ + @ instruction: 0xffffd250 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - @ instruction: 0xffffb9a8 │ │ │ │ + @ instruction: 0xffffb7bc │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0xffffb9a0 │ │ │ │ + @ instruction: 0xffffb7b4 │ │ │ │ tsteq sl, #116, 10 @ 0x1d000000 │ │ │ │ tsteq sl, #76, 10 @ 0x13000000 │ │ │ │ tsteq sl, #28, 10 @ 0x7000000 │ │ │ │ tsteq sl, #228, 8 @ 0xe4000000 │ │ │ │ tsteq sl, #180, 8 @ 0xb4000000 │ │ │ │ tsteq sl, #120, 8 @ 0x78000000 │ │ │ │ tsteq sl, #72, 8 @ 0x48000000 │ │ │ │ @@ -2658,15 +2658,15 @@ │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xffffb36c │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - sbcseq r1, lr, #0, 6 │ │ │ │ + sbcseq r4, sp, #40, 26 @ 0xa00 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #396] @ f7c8 <__cxa_atexit@plt+0x2b3c> │ │ │ │ bl 125c8 <__cxa_atexit@plt+0x593c> │ │ │ │ ldr r9, [r8, #8] │ │ │ │ @@ -2764,15 +2764,15 @@ │ │ │ │ add fp, fp, r6, lsl #2 │ │ │ │ cmp r7, r9 │ │ │ │ bhi f768 <__cxa_atexit@plt+0x2adc> │ │ │ │ b f6c8 <__cxa_atexit@plt+0x2a3c> │ │ │ │ ldr r5, [sl, #-20] @ 0xffffffec │ │ │ │ lsr r5, r5, #5 │ │ │ │ b f684 <__cxa_atexit@plt+0x29f8> │ │ │ │ - tsteq sl, #92, 12 @ 0x5c00000 │ │ │ │ + tsteq sl, #76, 12 @ 0x4c00000 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ ldr r3, [pc, #64] @ f818 <__cxa_atexit@plt+0x2b8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -2974,15 +2974,15 @@ │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #8 │ │ │ │ b f984 <__cxa_atexit@plt+0x2cf8> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ - bl 4001b4 <__cxa_atexit@plt+0x3f3528> │ │ │ │ + bl 3f3f6c <__cxa_atexit@plt+0x3e72e0> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 101f8 <__cxa_atexit@plt+0x356c> │ │ │ │ ldr r2, [pc, #2120] @ 10374 <__cxa_atexit@plt+0x36e8> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3006,15 +3006,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b f984 <__cxa_atexit@plt+0x2cf8> │ │ │ │ mov r0, r5 │ │ │ │ - bl 4001b4 <__cxa_atexit@plt+0x3f3528> │ │ │ │ + bl 3f3f6c <__cxa_atexit@plt+0x3e72e0> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 1015c <__cxa_atexit@plt+0x34d0> │ │ │ │ ldr r2, [pc, #2000] @ 1037c <__cxa_atexit@plt+0x36f0> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3153,15 +3153,15 @@ │ │ │ │ add r6, r5, #12 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 125c8 <__cxa_atexit@plt+0x593c> │ │ │ │ b f984 <__cxa_atexit@plt+0x2cf8> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r0, r5, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 4001bc <__cxa_atexit@plt+0x3f3530> │ │ │ │ + bl 3f3f74 <__cxa_atexit@plt+0x3e72e8> │ │ │ │ ldr r6, [r5, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ b f984 <__cxa_atexit@plt+0x2cf8> │ │ │ │ ldr r2, [pc, #1452] @ 103a4 <__cxa_atexit@plt+0x3718> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -3174,15 +3174,15 @@ │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ add r2, r6, r2 │ │ │ │ add r6, r5, #16 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 125c8 <__cxa_atexit@plt+0x593c> │ │ │ │ b f984 <__cxa_atexit@plt+0x2cf8> │ │ │ │ mov r0, r5 │ │ │ │ - bl 4001c4 <__cxa_atexit@plt+0x3f3538> │ │ │ │ + bl 3f3f7c <__cxa_atexit@plt+0x3e72f0> │ │ │ │ mov r6, r0 │ │ │ │ b f984 <__cxa_atexit@plt+0x2cf8> │ │ │ │ add r0, r5, #4 │ │ │ │ bl 125c8 <__cxa_atexit@plt+0x593c> │ │ │ │ add r0, r5, #8 │ │ │ │ bl 125c8 <__cxa_atexit@plt+0x593c> │ │ │ │ add r0, r5, #12 │ │ │ │ @@ -3192,15 +3192,15 @@ │ │ │ │ b f984 <__cxa_atexit@plt+0x2cf8> │ │ │ │ add r0, r5, #12 │ │ │ │ add r6, r5, #16 │ │ │ │ bl 125c8 <__cxa_atexit@plt+0x593c> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r1, r6, r1, lsl #2 │ │ │ │ - bl 4001bc <__cxa_atexit@plt+0x3f3530> │ │ │ │ + bl 3f3f74 <__cxa_atexit@plt+0x3e72e8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r6, r6, r2, lsl #2 │ │ │ │ b f984 <__cxa_atexit@plt+0x2cf8> │ │ │ │ mov r0, r5 │ │ │ │ bl f624 <__cxa_atexit@plt+0x2998> │ │ │ │ mov r6, r0 │ │ │ │ b f984 <__cxa_atexit@plt+0x2cf8> │ │ │ │ @@ -3248,15 +3248,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b f984 <__cxa_atexit@plt+0x2cf8> │ │ │ │ mov r0, r5 │ │ │ │ add r6, r5, #88 @ 0x58 │ │ │ │ - bl 4001cc <__cxa_atexit@plt+0x3f3540> │ │ │ │ + bl 3f3f84 <__cxa_atexit@plt+0x3e72f8> │ │ │ │ b f984 <__cxa_atexit@plt+0x2cf8> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r3, r5, #4 │ │ │ │ ldrh r2, [r6, #-8] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -3326,27 +3326,27 @@ │ │ │ │ b f994 <__cxa_atexit@plt+0x2d08> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r1, r5, #16 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - bl 4001bc <__cxa_atexit@plt+0x3f3530> │ │ │ │ + bl 3f3f74 <__cxa_atexit@plt+0x3e72e8> │ │ │ │ ldr r6, [r5, #4] │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ add r6, r6, #4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r2, [r5, #8] │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ strb r3, [r4, #45] @ 0x2d │ │ │ │ b f984 <__cxa_atexit@plt+0x2cf8> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 4001a4 <__cxa_atexit@plt+0x3f3518> │ │ │ │ + bl 3f3f5c <__cxa_atexit@plt+0x3e72d0> │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr ip, [r4, #36] @ 0x24 │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -3366,15 +3366,15 @@ │ │ │ │ str r3, [r7, #12] │ │ │ │ ldr r3, [lr, #136] @ 0x88 │ │ │ │ cmp r3, r7 │ │ │ │ beq 10134 <__cxa_atexit@plt+0x34a8> │ │ │ │ add r1, r2, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r1, lsl #6 │ │ │ │ - bl 4001ac <__cxa_atexit@plt+0x3f3520> │ │ │ │ + bl 3f3f64 <__cxa_atexit@plt+0x3e72d8> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #612] @ 103b0 <__cxa_atexit@plt+0x3724> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3503,25 +3503,25 @@ │ │ │ │ add r0, r5, #8 │ │ │ │ add r6, r5, #12 │ │ │ │ bl 125c8 <__cxa_atexit@plt+0x593c> │ │ │ │ b f984 <__cxa_atexit@plt+0x2cf8> │ │ │ │ ldr r0, [pc, #128] @ 103d0 <__cxa_atexit@plt+0x3744> │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ - tsteq sl, #32, 8 @ 0x20000000 │ │ │ │ - rscseq r1, r7, #228, 14 @ 0x3900000 │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ + tsteq sl, #16, 8 @ 0x10000000 │ │ │ │ + rscseq r1, r7, #116, 6 @ 0xd0000001 │ │ │ │ tsteq sl, #120, 20 @ 0x78000 │ │ │ │ tsteq sl, #228, 18 @ 0x390000 │ │ │ │ - @ instruction: 0xffffe3a8 │ │ │ │ - @ instruction: 0xffffe39c │ │ │ │ + @ instruction: 0xffffd25c │ │ │ │ + @ instruction: 0xffffd250 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - @ instruction: 0xffffb9a8 │ │ │ │ + @ instruction: 0xffffb7bc │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0xffffb9a0 │ │ │ │ + @ instruction: 0xffffb7b4 │ │ │ │ tsteq sl, #196, 14 @ 0x3100000 │ │ │ │ tsteq sl, #156, 14 @ 0x2700000 │ │ │ │ tsteq sl, #108, 14 @ 0x1b00000 │ │ │ │ tsteq sl, #52, 14 @ 0xd00000 │ │ │ │ tsteq sl, #4, 14 @ 0x100000 │ │ │ │ tsteq sl, #200, 12 @ 0xc800000 │ │ │ │ tsteq sl, #152, 12 @ 0x9800000 │ │ │ │ @@ -3534,15 +3534,15 @@ │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xffffb36c │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - sbcseq r0, lr, #80, 10 @ 0x14000000 │ │ │ │ + sbcseq r3, sp, #120, 30 @ 0x1e0 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [pc, #3980] @ 11370 <__cxa_atexit@plt+0x46e4> │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r2, [pc, #3968] @ 11374 <__cxa_atexit@plt+0x46e8> │ │ │ │ @@ -3630,15 +3630,15 @@ │ │ │ │ str r9, [r0, #4] │ │ │ │ str fp, [r3] │ │ │ │ str r6, [r5] │ │ │ │ b 109d4 <__cxa_atexit@plt+0x3d48> │ │ │ │ ldr r5, [pc, #3632] @ 1137c <__cxa_atexit@plt+0x46f0> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ ldr lr, [pc, #3732] @ 113f0 <__cxa_atexit@plt+0x4764> │ │ │ │ ldrh r9, [r6, #-8] │ │ │ │ ldrh r0, [r6, #-6] │ │ │ │ ldr r7, [r7, lr] │ │ │ │ add fp, r9, r0 │ │ │ │ ldrb r8, [r7, #80] @ 0x50 │ │ │ │ add r7, fp, #1 │ │ │ │ @@ -4011,15 +4011,15 @@ │ │ │ │ orr r0, r0, #1 │ │ │ │ str r0, [r3] │ │ │ │ str fp, [r5] │ │ │ │ b 109d4 <__cxa_atexit@plt+0x3d48> │ │ │ │ ldr r5, [pc, #2112] @ 11380 <__cxa_atexit@plt+0x46f4> │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ ldrb r9, [r4, #45] @ 0x2d │ │ │ │ cmp r9, #0 │ │ │ │ bne 1049c <__cxa_atexit@plt+0x3810> │ │ │ │ mov ip, #1 │ │ │ │ strb ip, [r4, #44] @ 0x2c │ │ │ │ b 10498 <__cxa_atexit@plt+0x380c> │ │ │ │ ldrb r0, [r4, #45] @ 0x2d │ │ │ │ @@ -4180,15 +4180,15 @@ │ │ │ │ orr r6, r2, #1 │ │ │ │ dmb ish │ │ │ │ str r6, [r3] │ │ │ │ ldr r5, [r5] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 4001d4 <__cxa_atexit@plt+0x3f3548> │ │ │ │ + bl 3f3f8c <__cxa_atexit@plt+0x3e7300> │ │ │ │ ldr r8, [sp] │ │ │ │ add ip, r8, #16 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ ldr sl, [r8, #12] │ │ │ │ add r7, ip, r1, lsl #2 │ │ │ │ cmp sl, r7 │ │ │ │ bcs 109d4 <__cxa_atexit@plt+0x3d48> │ │ │ │ @@ -4534,38 +4534,38 @@ │ │ │ │ bcs 104e0 <__cxa_atexit@plt+0x3854> │ │ │ │ ldr r3, [pc, #60] @ 1139c <__cxa_atexit@plt+0x4710> │ │ │ │ ldr r1, [r7, r3] │ │ │ │ add r6, r1, r2, lsl #3 │ │ │ │ orr fp, r6, fp │ │ │ │ str fp, [r5] │ │ │ │ b 109d4 <__cxa_atexit@plt+0x3d48> │ │ │ │ - tsteq sl, #184, 16 @ 0xb80000 │ │ │ │ + tsteq sl, #168, 16 @ 0xa80000 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - rscseq r1, r7, #792 @ 0x318 │ │ │ │ - sbcseq r5, lr, #188, 26 @ 0x2f00 │ │ │ │ - sbcseq r5, lr, #232, 14 @ 0x3a00000 │ │ │ │ + rscseq r1, r7, #88064 @ 0x15800 │ │ │ │ + sbcseq r9, sp, #228, 14 @ 0x3900000 │ │ │ │ + sbcseq r9, sp, #16, 4 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xffffb4f8 │ │ │ │ @ instruction: 0xffffb430 │ │ │ │ @ instruction: 0xffffb364 │ │ │ │ tsteq sl, #200, 18 @ 0x320000 │ │ │ │ tsteq sl, #2981888 @ 0x2d8000 │ │ │ │ - rscseq r0, r7, #352256 @ 0x56000 │ │ │ │ - sbcseq r4, lr, #204, 16 @ 0xcc0000 │ │ │ │ - tsteq r9, #176, 18 @ 0x2c0000 │ │ │ │ - tsteq r9, #152, 18 @ 0x260000 │ │ │ │ - tsteq r9, #32, 18 @ 0x80000 │ │ │ │ - tsteq r9, #8, 18 @ 0x20000 │ │ │ │ - tsteq r9, #188, 16 @ 0xbc0000 │ │ │ │ - tsteq r9, #160, 16 @ 0xa00000 │ │ │ │ - tsteq r9, #72, 16 @ 0x480000 │ │ │ │ - tsteq r9, #44, 16 @ 0x2c0000 │ │ │ │ + rscseq r0, r7, #964689920 @ 0x39800000 │ │ │ │ + sbcseq r8, sp, #244, 4 @ 0x4000000f │ │ │ │ + tsteq r9, #160, 18 @ 0x280000 │ │ │ │ + tsteq r9, #136, 18 @ 0x220000 │ │ │ │ + tsteq r9, #16, 18 @ 0x40000 │ │ │ │ + tsteq r9, #248, 16 @ 0xf80000 │ │ │ │ + tsteq r9, #172, 16 @ 0xac0000 │ │ │ │ + tsteq r9, #144, 16 @ 0x900000 │ │ │ │ + tsteq r9, #56, 16 @ 0x380000 │ │ │ │ + tsteq r9, #28, 16 @ 0x1c0000 │ │ │ │ tsteq sl, #60, 14 @ 0xf00000 │ │ │ │ tsteq sl, #12, 14 @ 0x300000 │ │ │ │ tsteq sl, #240, 12 @ 0xf000000 │ │ │ │ tsteq sl, #244, 12 @ 0xf400000 │ │ │ │ @ instruction: 0xffffb2a0 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ tsteq sl, #40, 2 │ │ │ │ @@ -4835,15 +4835,15 @@ │ │ │ │ bcc 117c0 <__cxa_atexit@plt+0x4b34> │ │ │ │ b 1069c <__cxa_atexit@plt+0x3a10> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f3550> │ │ │ │ + b 3f3f94 <__cxa_atexit@plt+0x3e7308> │ │ │ │ ldr r0, [pc, #-1088] @ 113f0 <__cxa_atexit@plt+0x4764> │ │ │ │ ldrh fp, [r6, #-8] │ │ │ │ ldrh r8, [r6, #-6] │ │ │ │ ldr lr, [r7, r0] │ │ │ │ add r7, fp, r8 │ │ │ │ add r0, r7, #2 │ │ │ │ ldrb ip, [lr, #80] @ 0x50 │ │ │ │ @@ -4926,22 +4926,22 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [r5] │ │ │ │ b 10404 <__cxa_atexit@plt+0x3778> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r8, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r3, [sp] │ │ │ │ b 104b8 <__cxa_atexit@plt+0x382c> │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r8, r3, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10524 <__cxa_atexit@plt+0x3898> │ │ │ │ ldr r8, [pc, #-1568] @ 113a0 <__cxa_atexit@plt+0x4714> │ │ │ │ add r5, pc, r8 │ │ │ │ ldrb sl, [r5] │ │ │ │ cmp sl, #0 │ │ │ │ beq 109d4 <__cxa_atexit@plt+0x3d48> │ │ │ │ @@ -4959,15 +4959,15 @@ │ │ │ │ bhi 11a0c <__cxa_atexit@plt+0x4d80> │ │ │ │ add r0, r6, r6 │ │ │ │ ldrsh r0, [r2, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r3, [pc, #-1640] @ 113ac <__cxa_atexit@plt+0x4720> │ │ │ │ add r0, pc, r3 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ ldr r5, [pc, #-1584] @ 113f0 <__cxa_atexit@plt+0x4764> │ │ │ │ ldr sl, [r7, r5] │ │ │ │ ldrb r9, [sl, #80] @ 0x50 │ │ │ │ cmp r9, #0 │ │ │ │ bne 12398 <__cxa_atexit@plt+0x570c> │ │ │ │ ldrh ip, [fp, #-8] │ │ │ │ ldrh r0, [fp, #-6] │ │ │ │ @@ -5149,265 +5149,265 @@ │ │ │ │ strb ip, [r4, #44] @ 0x2c │ │ │ │ b 109d4 <__cxa_atexit@plt+0x3d48> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, #22 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, lr, r3, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10e84 <__cxa_atexit@plt+0x41f8> │ │ │ │ str r3, [sp] │ │ │ │ add r3, ip, #2 │ │ │ │ add r1, r6, r3, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 10da8 <__cxa_atexit@plt+0x411c> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, r9, #2 │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10ccc <__cxa_atexit@plt+0x4040> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r3, [sp] │ │ │ │ b 115b8 <__cxa_atexit@plt+0x492c> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r8, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 105b8 <__cxa_atexit@plt+0x392c> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sl, #2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r9, r2, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10a40 <__cxa_atexit@plt+0x3db4> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sl, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r8, r2, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 1070c <__cxa_atexit@plt+0x3a80> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11708 <__cxa_atexit@plt+0x4a7c> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 11478 <__cxa_atexit@plt+0x47ec> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, ip, #2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 11890 <__cxa_atexit@plt+0x4c04> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, #4 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r3, [sp] │ │ │ │ b 109ac <__cxa_atexit@plt+0x3d20> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r9, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10bd0 <__cxa_atexit@plt+0x3f44> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 10858 <__cxa_atexit@plt+0x3bcc> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r9, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10f8c <__cxa_atexit@plt+0x4300> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, r9, #2 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ add r1, r7, r2, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 11238 <__cxa_atexit@plt+0x45ac> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, fp, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 110f0 <__cxa_atexit@plt+0x4464> │ │ │ │ sub r0, sl, #1 │ │ │ │ ldr sl, [sl, #-1] │ │ │ │ dmb ish │ │ │ │ b 10c10 <__cxa_atexit@plt+0x3f84> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ b 104b8 <__cxa_atexit@plt+0x382c> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10524 <__cxa_atexit@plt+0x3898> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11708 <__cxa_atexit@plt+0x4a7c> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ b 115b8 <__cxa_atexit@plt+0x492c> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 11478 <__cxa_atexit@plt+0x47ec> │ │ │ │ ldr r0, [pc, #-2988] @ 113e0 <__cxa_atexit@plt+0x4754> │ │ │ │ ldr r7, [r7, r0] │ │ │ │ add r8, r7, sl, lsl #3 │ │ │ │ orr sl, r8, fp │ │ │ │ str sl, [r5] │ │ │ │ b 109d4 <__cxa_atexit@plt+0x3d48> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 110f0 <__cxa_atexit@plt+0x4464> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 105b8 <__cxa_atexit@plt+0x392c> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 1070c <__cxa_atexit@plt+0x3a80> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10f8c <__cxa_atexit@plt+0x4300> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 11238 <__cxa_atexit@plt+0x45ac> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 11890 <__cxa_atexit@plt+0x4c04> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10858 <__cxa_atexit@plt+0x3bcc> │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10a40 <__cxa_atexit@plt+0x3db4> │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ b 109ac <__cxa_atexit@plt+0x3d20> │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10e84 <__cxa_atexit@plt+0x41f8> │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 10da8 <__cxa_atexit@plt+0x411c> │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10ccc <__cxa_atexit@plt+0x4040> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10bd0 <__cxa_atexit@plt+0x3f44> │ │ │ │ mov r0, r3 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f3568> │ │ │ │ + b 3f3fac <__cxa_atexit@plt+0x3e7320> │ │ │ │ ldrh r5, [r1, #20] │ │ │ │ ldr sl, [r4, #40] @ 0x28 │ │ │ │ uxth r9, r5 │ │ │ │ cmp r9, sl │ │ │ │ bcs 109d4 <__cxa_atexit@plt+0x3d48> │ │ │ │ b 11cec <__cxa_atexit@plt+0x5060> │ │ │ │ ldr r5, [r1, #28] │ │ │ │ @@ -5503,15 +5503,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ bne 109d4 <__cxa_atexit@plt+0x3d48> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r3 │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f3570> │ │ │ │ + b 3f3fb4 <__cxa_atexit@plt+0x3e7328> │ │ │ │ ldr lr, [pc, #-3760] @ 113f0 <__cxa_atexit@plt+0x4764> │ │ │ │ ldr ip, [r7, lr] │ │ │ │ ldrb r7, [ip, #80] @ 0x50 │ │ │ │ cmp r7, #0 │ │ │ │ bne 1241c <__cxa_atexit@plt+0x5790> │ │ │ │ ldr sl, [r4, #40] @ 0x28 │ │ │ │ mov r8, r4 │ │ │ │ @@ -5535,15 +5535,15 @@ │ │ │ │ ldr r6, [r3, #4] │ │ │ │ str r6, [r2, #4] │ │ │ │ str ip, [r3] │ │ │ │ str r2, [r5] │ │ │ │ b 109d4 <__cxa_atexit@plt+0x3d48> │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 400204 <__cxa_atexit@plt+0x3f3578> │ │ │ │ + bl 3f3fbc <__cxa_atexit@plt+0x3e7330> │ │ │ │ ldr r3, [sp] │ │ │ │ b 119e0 <__cxa_atexit@plt+0x4d54> │ │ │ │ ldr fp, [pc, #-3892] @ 113f4 <__cxa_atexit@plt+0x4768> │ │ │ │ add r0, pc, fp │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 109d4 <__cxa_atexit@plt+0x3d48> │ │ │ │ @@ -5559,15 +5559,15 @@ │ │ │ │ cmp r9, r1 │ │ │ │ bcs 109d4 <__cxa_atexit@plt+0x3d48> │ │ │ │ b 11cec <__cxa_atexit@plt+0x5060> │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r8, r3, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 122f0 <__cxa_atexit@plt+0x5664> │ │ │ │ ldr ip, [r4, #40] @ 0x28 │ │ │ │ cmp r9, ip │ │ │ │ movcc ip, #1 │ │ │ │ strbcc ip, [r4, #44] @ 0x2c │ │ │ │ @@ -5603,19 +5603,19 @@ │ │ │ │ add r8, pc, r6 │ │ │ │ ldrb r7, [r8] │ │ │ │ cmp r7, #0 │ │ │ │ bne 109d4 <__cxa_atexit@plt+0x3d48> │ │ │ │ b 12280 <__cxa_atexit@plt+0x55f4> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001ec <__cxa_atexit@plt+0x3f3560> │ │ │ │ + bl 3f3fa4 <__cxa_atexit@plt+0x3e7318> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 122f0 <__cxa_atexit@plt+0x5664> │ │ │ │ - bl 4001a4 <__cxa_atexit@plt+0x3f3518> │ │ │ │ + bl 3f3f5c <__cxa_atexit@plt+0x3e72d0> │ │ │ │ ldr r1, [pc, #368] @ 125b0 <__cxa_atexit@plt+0x5924> │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ add r6, pc, r1 │ │ │ │ str r0, [r8, #8] │ │ │ │ str fp, [r8, #12] │ │ │ │ str r8, [r6] │ │ │ │ @@ -5658,15 +5658,15 @@ │ │ │ │ str r5, [r8, #236] @ 0xec │ │ │ │ ldr r5, [r8, #240] @ 0xf0 │ │ │ │ ldr sl, [sl, #4] │ │ │ │ add r9, r5, sl, lsr #10 │ │ │ │ str r9, [r8, #240] @ 0xf0 │ │ │ │ b 12248 <__cxa_atexit@plt+0x55bc> │ │ │ │ str r2, [sp] │ │ │ │ - bl 40020c <__cxa_atexit@plt+0x3f3580> │ │ │ │ + bl 3f3fc4 <__cxa_atexit@plt+0x3e7338> │ │ │ │ ldr r2, [sp] │ │ │ │ b 12188 <__cxa_atexit@plt+0x54fc> │ │ │ │ ldr r1, [pc, #160] @ 125b4 <__cxa_atexit@plt+0x5928> │ │ │ │ add r2, pc, r1 │ │ │ │ ldrb r6, [r2] │ │ │ │ cmp r6, #0 │ │ │ │ beq 109d4 <__cxa_atexit@plt+0x3d48> │ │ │ │ @@ -5696,18 +5696,18 @@ │ │ │ │ ldrb r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ bne 12214 <__cxa_atexit@plt+0x5588> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ - bl 4001fc <__cxa_atexit@plt+0x3f3570> │ │ │ │ + bl 3f3fb4 <__cxa_atexit@plt+0x3e7328> │ │ │ │ ldr r3, [sp] │ │ │ │ b 12214 <__cxa_atexit@plt+0x5588> │ │ │ │ - bl 40020c <__cxa_atexit@plt+0x3f3580> │ │ │ │ + bl 3f3fc4 <__cxa_atexit@plt+0x3e7338> │ │ │ │ b 12490 <__cxa_atexit@plt+0x5804> │ │ │ │ tsteq sl, #500 @ 0x1f4 │ │ │ │ tsteq sl, #72, 30 @ 0x120 │ │ │ │ tsteq sl, #116, 28 @ 0x740 │ │ │ │ tsteq sl, #1552 @ 0x610 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ tsteq sl, #32, 28 @ 0x200 │ │ │ │ @@ -6676,42 +6676,42 @@ │ │ │ │ ldrex r3, [r9] │ │ │ │ cmp r3, sl │ │ │ │ bne 13988 <__cxa_atexit@plt+0x6cfc> │ │ │ │ strex r1, r5, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ beq 13988 <__cxa_atexit@plt+0x6cfc> │ │ │ │ b 134cc <__cxa_atexit@plt+0x6840> │ │ │ │ - tsteq sl, #192, 12 @ 0xc000000 │ │ │ │ + tsteq sl, #176, 12 @ 0xb000000 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - rscseq pc, r6, #200, 28 @ 0xc80 │ │ │ │ + rscseq pc, r6, #88, 20 @ 0x58000 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xffffb4f8 │ │ │ │ @ instruction: 0xffffb430 │ │ │ │ @ instruction: 0xffffb364 │ │ │ │ tsteq sl, #172, 12 @ 0xac00000 │ │ │ │ tsteq sl, #161480704 @ 0x9a00000 │ │ │ │ - rscseq lr, r6, #44, 16 @ 0x2c0000 │ │ │ │ + rscseq lr, r6, #188, 6 @ 0xf0000002 │ │ │ │ tsteq sl, #12, 12 @ 0xc00000 │ │ │ │ tsteq sl, #220, 10 @ 0x37000000 │ │ │ │ tsteq sl, #192, 10 @ 0x30000000 │ │ │ │ tsteq sl, #196, 10 @ 0x31000000 │ │ │ │ - sbcseq r2, lr, #228, 6 @ 0x90000003 │ │ │ │ - sbcseq r2, lr, #244, 6 @ 0xd0000003 │ │ │ │ - sbcseq r2, lr, #156, 6 @ 0x70000002 │ │ │ │ - tsteq r9, #104, 8 @ 0x68000000 │ │ │ │ - tsteq r9, #80, 8 @ 0x50000000 │ │ │ │ - tsteq r9, #244, 6 @ 0xd0000003 │ │ │ │ - tsteq r9, #216, 6 @ 0x60000003 │ │ │ │ - tsteq r9, #128, 6 │ │ │ │ - tsteq r9, #100, 6 @ 0x90000001 │ │ │ │ - tsteq r9, #252, 4 @ 0xc000000f │ │ │ │ - tsteq r9, #228, 4 @ 0x4000000e │ │ │ │ + sbcseq r5, sp, #12, 28 @ 0xc0 │ │ │ │ + sbcseq r5, sp, #28, 28 @ 0x1c0 │ │ │ │ + sbcseq r5, sp, #196, 26 @ 0x3100 │ │ │ │ + tsteq r9, #88, 8 @ 0x58000000 │ │ │ │ + tsteq r9, #64, 8 @ 0x40000000 │ │ │ │ + tsteq r9, #228, 6 @ 0x90000003 │ │ │ │ + tsteq r9, #200, 6 @ 0x20000003 │ │ │ │ + tsteq r9, #112, 6 @ 0xc0000001 │ │ │ │ + tsteq r9, #84, 6 @ 0x50000001 │ │ │ │ + tsteq r9, #236, 4 @ 0xc000000e │ │ │ │ + tsteq r9, #212, 4 @ 0x4000000d │ │ │ │ @ instruction: 0xffffb2a0 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ ldr lr, [pc, #-12] @ 13560 <__cxa_atexit@plt+0x68d4> │ │ │ │ ldrh ip, [r9, #6] │ │ │ │ add r5, ip, #3 │ │ │ │ ldr r0, [r6, lr] │ │ │ │ @@ -6900,15 +6900,15 @@ │ │ │ │ beq 13c2c <__cxa_atexit@plt+0x6fa0> │ │ │ │ b 13838 <__cxa_atexit@plt+0x6bac> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3588> │ │ │ │ + b 3f3fcc <__cxa_atexit@plt+0x3e7340> │ │ │ │ ldr r9, [r9, #4] │ │ │ │ str r9, [r8] │ │ │ │ b 1260c <__cxa_atexit@plt+0x5980> │ │ │ │ ldr r2, [pc, #-800] @ 13560 <__cxa_atexit@plt+0x68d4> │ │ │ │ ldr ip, [r6, r2] │ │ │ │ ldrb lr, [ip, #80] @ 0x50 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -7173,22 +7173,22 @@ │ │ │ │ orr sl, r3, sl │ │ │ │ str sl, [r8] │ │ │ │ b 12d48 <__cxa_atexit@plt+0x60bc> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r5, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r3, [sp] │ │ │ │ b 126d0 <__cxa_atexit@plt+0x5a44> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r9, r3, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r3, [sp] │ │ │ │ b 12d24 <__cxa_atexit@plt+0x6098> │ │ │ │ ldr sl, [pc, #-1996] @ 13510 <__cxa_atexit@plt+0x6884> │ │ │ │ add r7, pc, sl │ │ │ │ ldrb r5, [r7] │ │ │ │ cmp r5, #0 │ │ │ │ beq 12d48 <__cxa_atexit@plt+0x60bc> │ │ │ │ @@ -7332,22 +7332,22 @@ │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r4, #44] @ 0x2c │ │ │ │ mov r3, r1 │ │ │ │ b 133b0 <__cxa_atexit@plt+0x6724> │ │ │ │ ldr r7, [pc, #-2552] @ 1352c <__cxa_atexit@plt+0x68a0> │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r7 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ ldr lr, [pc, #-2564] @ 13530 <__cxa_atexit@plt+0x68a4> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, lr │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ ldr r9, [pc, #-2576] @ 13534 <__cxa_atexit@plt+0x68a8> │ │ │ │ add r0, pc, r9 │ │ │ │ - bl 400124 <__cxa_atexit@plt+0x3f3498> │ │ │ │ + bl 3f3edc <__cxa_atexit@plt+0x3e7250> │ │ │ │ ldrh r5, [r1, #20] │ │ │ │ ldr r9, [r4, #40] @ 0x28 │ │ │ │ uxth r8, r5 │ │ │ │ cmp r8, r9 │ │ │ │ bcs 12d48 <__cxa_atexit@plt+0x60bc> │ │ │ │ b 13e20 <__cxa_atexit@plt+0x7194> │ │ │ │ ldr r7, [pc, #-2568] @ 13560 <__cxa_atexit@plt+0x68d4> │ │ │ │ @@ -7469,177 +7469,177 @@ │ │ │ │ strex r0, lr, [sl] │ │ │ │ cmp r0, #0 │ │ │ │ beq 13fd0 <__cxa_atexit@plt+0x7344> │ │ │ │ b 14124 <__cxa_atexit@plt+0x7498> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #22 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ b 138c4 <__cxa_atexit@plt+0x6c38> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ b 13258 <__cxa_atexit@plt+0x65cc> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ b 13a24 <__cxa_atexit@plt+0x6d98> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ b 12a50 <__cxa_atexit@plt+0x5dc4> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ b 133d0 <__cxa_atexit@plt+0x6744> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, ip │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ mov lr, r0 │ │ │ │ b 13b24 <__cxa_atexit@plt+0x6e98> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, ip │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ mov lr, r0 │ │ │ │ b 13748 <__cxa_atexit@plt+0x6abc> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ mov lr, r0 │ │ │ │ b 13048 <__cxa_atexit@plt+0x63bc> │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, r2, #2 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, lr, r3, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ b 128cc <__cxa_atexit@plt+0x5c40> │ │ │ │ add r0, r5, #2 │ │ │ │ add r1, r2, r0, lsl #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ b 12e40 <__cxa_atexit@plt+0x61b4> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ mov lr, r0 │ │ │ │ b 135b8 <__cxa_atexit@plt+0x692c> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, r2, r0, lsl #6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ b 12edc <__cxa_atexit@plt+0x6250> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, ip, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, lr, r2, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 12bd4 <__cxa_atexit@plt+0x5f48> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ b 12754 <__cxa_atexit@plt+0x5ac8> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #4 │ │ │ │ add r1, r5, lr, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ b 12d9c <__cxa_atexit@plt+0x6110> │ │ │ │ sub r2, r5, #1 │ │ │ │ ldr r5, [r5, #-1] │ │ │ │ dmb ish │ │ │ │ b 131a0 <__cxa_atexit@plt+0x6514> │ │ │ │ mov r0, #3 │ │ │ │ str r5, [sp] │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ ldr r3, [sp] │ │ │ │ b 126d0 <__cxa_atexit@plt+0x5a44> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ ldr r3, [sp] │ │ │ │ b 12d24 <__cxa_atexit@plt+0x6098> │ │ │ │ mov r0, #4 │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ b 12d9c <__cxa_atexit@plt+0x6110> │ │ │ │ mov r0, ip │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ mov lr, r0 │ │ │ │ b 13b24 <__cxa_atexit@plt+0x6e98> │ │ │ │ ldr r1, [pc, #-3484] @ 13558 <__cxa_atexit@plt+0x68cc> │ │ │ │ ldr r9, [r6, r1] │ │ │ │ add r7, r9, fp, lsl #3 │ │ │ │ orr fp, r7, sl │ │ │ │ str fp, [r8] │ │ │ │ b 12d48 <__cxa_atexit@plt+0x60bc> │ │ │ │ mov r0, ip │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ b 13258 <__cxa_atexit@plt+0x65cc> │ │ │ │ mov r0, r5 │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ mov lr, r0 │ │ │ │ b 13048 <__cxa_atexit@plt+0x63bc> │ │ │ │ mov r0, #22 │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ b 138c4 <__cxa_atexit@plt+0x6c38> │ │ │ │ mov r0, ip │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ mov lr, r0 │ │ │ │ b 13748 <__cxa_atexit@plt+0x6abc> │ │ │ │ mov r0, r5 │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ mov lr, r0 │ │ │ │ b 135b8 <__cxa_atexit@plt+0x692c> │ │ │ │ mov r0, r3 │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ b 133d0 <__cxa_atexit@plt+0x6744> │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ b 128cc <__cxa_atexit@plt+0x5c40> │ │ │ │ mov r0, lr │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ b 12754 <__cxa_atexit@plt+0x5ac8> │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ b 13a24 <__cxa_atexit@plt+0x6d98> │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 12bd4 <__cxa_atexit@plt+0x5f48> │ │ │ │ mov r0, ip │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ b 12a50 <__cxa_atexit@plt+0x5dc4> │ │ │ │ mov r0, r5 │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ b 12edc <__cxa_atexit@plt+0x6250> │ │ │ │ mov r0, #3 │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ b 12e40 <__cxa_atexit@plt+0x61b4> │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 400224 <__cxa_atexit@plt+0x3f3598> │ │ │ │ + b 3f3fdc <__cxa_atexit@plt+0x3e7350> │ │ │ │ ldr r5, [r1, #28] │ │ │ │ movw r2, #8160 @ 0x1fe0 │ │ │ │ cmp r5, #0 │ │ │ │ ldreq r1, [r1, #8] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ lsr r7, r9, #20 │ │ │ │ @@ -7767,18 +7767,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 12d48 <__cxa_atexit@plt+0x60bc> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r9 │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f3570> │ │ │ │ + b 3f3fb4 <__cxa_atexit@plt+0x3e7328> │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp] │ │ │ │ - bl 400204 <__cxa_atexit@plt+0x3f3578> │ │ │ │ + bl 3f3fbc <__cxa_atexit@plt+0x3e7330> │ │ │ │ ldr r9, [sp] │ │ │ │ b 13cfc <__cxa_atexit@plt+0x7070> │ │ │ │ ldr r0, [pc, #912] @ 149a4 <__cxa_atexit@plt+0x7d18> │ │ │ │ add ip, pc, r0 │ │ │ │ ldrb r3, [ip] │ │ │ │ cmp r3, #0 │ │ │ │ beq 12d48 <__cxa_atexit@plt+0x60bc> │ │ │ │ @@ -7826,15 +7826,15 @@ │ │ │ │ orr fp, r6, #1 │ │ │ │ dmb ish │ │ │ │ str fp, [r3] │ │ │ │ ldr r8, [r8] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ - bl 4001d4 <__cxa_atexit@plt+0x3f3548> │ │ │ │ + bl 3f3f8c <__cxa_atexit@plt+0x3e7300> │ │ │ │ ldr sl, [sp] │ │ │ │ add ip, sl, #16 │ │ │ │ ldr r1, [sl, #4] │ │ │ │ ldr r2, [sl, #12] │ │ │ │ add r9, ip, r1, lsl #2 │ │ │ │ cmp r2, r9 │ │ │ │ bcs 12d48 <__cxa_atexit@plt+0x60bc> │ │ │ │ @@ -7855,22 +7855,22 @@ │ │ │ │ cmp sl, r6 │ │ │ │ movcc r6, #1 │ │ │ │ strbcc r6, [r4, #44] @ 0x2c │ │ │ │ b 1450c <__cxa_atexit@plt+0x7880> │ │ │ │ add lr, r5, #2 │ │ │ │ add r1, r0, lr, lsl #6 │ │ │ │ mov r0, #2 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ mov r2, r0 │ │ │ │ b 14574 <__cxa_atexit@plt+0x78e8> │ │ │ │ mov r0, #2 │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ mov r2, r0 │ │ │ │ b 14574 <__cxa_atexit@plt+0x78e8> │ │ │ │ - bl 4001a4 <__cxa_atexit@plt+0x3f3518> │ │ │ │ + bl 3f3f5c <__cxa_atexit@plt+0x3e72d0> │ │ │ │ ldr r2, [pc, #564] @ 149b0 <__cxa_atexit@plt+0x7d24> │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r2 │ │ │ │ str r0, [fp, #8] │ │ │ │ str r8, [fp, #12] │ │ │ │ str fp, [r7] │ │ │ │ @@ -7937,20 +7937,20 @@ │ │ │ │ ldrb fp, [r5] │ │ │ │ cmp fp, #0 │ │ │ │ bne 12d48 <__cxa_atexit@plt+0x60bc> │ │ │ │ b 145e0 <__cxa_atexit@plt+0x7954> │ │ │ │ str r3, [sp] │ │ │ │ add r3, lr, #2 │ │ │ │ add r1, fp, r3, lsl #6 │ │ │ │ - bl 4001e4 <__cxa_atexit@plt+0x3f3558> │ │ │ │ + bl 3f3f9c <__cxa_atexit@plt+0x3e7310> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r6, r0 │ │ │ │ b 146a0 <__cxa_atexit@plt+0x7a14> │ │ │ │ str r3, [sp] │ │ │ │ - bl 40021c <__cxa_atexit@plt+0x3f3590> │ │ │ │ + bl 3f3fd4 <__cxa_atexit@plt+0x3e7348> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r6, r0 │ │ │ │ b 146a0 <__cxa_atexit@plt+0x7a14> │ │ │ │ ldr ip, [pc, #260] @ 149cc <__cxa_atexit@plt+0x7d40> │ │ │ │ ldr r6, [r6, ip] │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r8, r1 │ │ │ │ @@ -7971,43 +7971,43 @@ │ │ │ │ cmp fp, #0 │ │ │ │ bne 144d8 <__cxa_atexit@plt+0x784c> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ str r3, [sp] │ │ │ │ - bl 4001fc <__cxa_atexit@plt+0x3f3570> │ │ │ │ + bl 3f3fb4 <__cxa_atexit@plt+0x3e7328> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 144d8 <__cxa_atexit@plt+0x784c> │ │ │ │ ldr r2, [r7, #236] @ 0xec │ │ │ │ strd r2, [r5, #8] │ │ │ │ ldr sl, [r7, #236] @ 0xec │ │ │ │ cmp sl, #0 │ │ │ │ strne r5, [sl, #12] │ │ │ │ str r5, [r7, #236] @ 0xec │ │ │ │ ldr r5, [r7, #240] @ 0xf0 │ │ │ │ ldr r9, [r9, #4] │ │ │ │ add r8, r5, r9, lsr #10 │ │ │ │ str r8, [r7, #240] @ 0xf0 │ │ │ │ b 1450c <__cxa_atexit@plt+0x7880> │ │ │ │ - bl 40020c <__cxa_atexit@plt+0x3f3580> │ │ │ │ + bl 3f3fc4 <__cxa_atexit@plt+0x3e7338> │ │ │ │ b 14450 <__cxa_atexit@plt+0x77c4> │ │ │ │ ldr r1, [pc, #104] @ 149d8 <__cxa_atexit@plt+0x7d4c> │ │ │ │ add r3, pc, r1 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq 12d48 <__cxa_atexit@plt+0x60bc> │ │ │ │ ldr sl, [pc, #88] @ 149dc <__cxa_atexit@plt+0x7d50> │ │ │ │ add r6, pc, sl │ │ │ │ ldrb r7, [r6] │ │ │ │ cmp r7, #0 │ │ │ │ bne 12d48 <__cxa_atexit@plt+0x60bc> │ │ │ │ b 145e0 <__cxa_atexit@plt+0x7954> │ │ │ │ - bl 40020c <__cxa_atexit@plt+0x3f3580> │ │ │ │ + bl 3f3fc4 <__cxa_atexit@plt+0x3e7338> │ │ │ │ b 14824 <__cxa_atexit@plt+0x7b98> │ │ │ │ tsteq sl, #200, 26 @ 0x3200 │ │ │ │ tsteq sl, #11584 @ 0x2d40 │ │ │ │ tsteq sl, #116, 26 @ 0x1d00 │ │ │ │ tsteq sl, #6208 @ 0x1840 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ tsteq sl, #12, 24 @ 0xc00 │ │ │ │ @@ -8021,67 +8021,67 @@ │ │ │ │ tsteq sl, #152, 20 @ 0x98000 │ │ │ │ tsteq sl, #544768 @ 0x85000 │ │ │ │ tsteq sl, #24, 20 @ 0x18000 │ │ │ │ tsteq sl, #20480 @ 0x5000 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f35a0> │ │ │ │ + b 3f3fe4 <__cxa_atexit@plt+0x3e7358> │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 400234 <__cxa_atexit@plt+0x3f35a8> │ │ │ │ + bl 3f3fec <__cxa_atexit@plt+0x3e7360> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r0, #1000] @ 0x3e8 │ │ │ │ ldr ip, [r0, #1004] @ 0x3ec │ │ │ │ adds r3, r3, r2 │ │ │ │ str r3, [r0, #1000] @ 0x3e8 │ │ │ │ adc ip, ip, #0 │ │ │ │ str ip, [r0, #1004] @ 0x3ec │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f35a0> │ │ │ │ + b 3f3fe4 <__cxa_atexit@plt+0x3e7358> │ │ │ │ bleq 50b7c <__cxa_atexit@plt+0x43ef0> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strbtmi fp, [sl], -r2, lsl #24 │ │ │ │ strlt fp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdami r4, {r3, sl, ip, sp, pc} │ │ │ │ andeq pc, r0, sl, asr r8 @ │ │ │ │ ldmdb r6!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmdb sl!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - tsteq sl, #64, 4 │ │ │ │ + tsteq sl, #48, 4 │ │ │ │ @ instruction: 0xffffb288 │ │ │ │ ldr r3, [pc, #20] @ 14a88 <__cxa_atexit@plt+0x7dfc> │ │ │ │ ldr r2, [pc, #20] @ 14a8c <__cxa_atexit@plt+0x7e00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ b bce4 <__gmon_start__@plt> │ │ │ │ - tsteq sl, #40, 4 @ 0x80000002 │ │ │ │ + tsteq sl, #24, 4 @ 0x80000001 │ │ │ │ @ instruction: 0xffffb28c │ │ │ │ - eorvc pc, ip, r3, asr #12 │ │ │ │ + andsvc pc, ip, r3, asr #12 │ │ │ │ andscc pc, fp, r0, asr #5 │ │ │ │ - msrvc CPSR_fs, #70254592 @ 0x4300000 │ │ │ │ + tstpvc ip, #70254592 @ p-variant is OBSOLETE @ 0x4300000 │ │ │ │ tstpcc fp, #192, 4 @ p-variant is OBSOLETE │ │ │ │ andle r4, r5, r3, lsl #5 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - eorvc pc, ip, r3, asr #12 │ │ │ │ + andsvc pc, ip, r3, asr #12 │ │ │ │ andscc pc, fp, r0, asr #5 │ │ │ │ - msrvc CPSR_fs, #70254592 @ 0x4300000 │ │ │ │ + tstpvc ip, #70254592 @ p-variant is OBSOLETE @ 0x4300000 │ │ │ │ tstpcc fp, #192, 4 @ p-variant is OBSOLETE │ │ │ │ svceq 0x00d91a1b │ │ │ │ @ instruction: 0x01a3eb01 │ │ │ │ andle r1, r5, r9, asr #32 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ @@ -8097,15 +8097,15 @@ │ │ │ │ svclt 0x00004770 │ │ │ │ svclt 0x0000e7d6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 14b20 <__cxa_atexit@plt+0x7e94> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3ff694 <__cxa_atexit@plt+0x3f2a08> │ │ │ │ + b 3f3544 <__cxa_atexit@plt+0x3e68b8> │ │ │ │ rscseq pc, r6, #100, 10 @ 0x19000000 │ │ │ │ rscseq pc, r6, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -8120,15 +8120,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r2, r8} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14ba4 <__cxa_atexit@plt+0x7f18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -8141,44 +8141,44 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 14bd0 <__cxa_atexit@plt+0x7f44> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq pc, r6, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 14bfc <__cxa_atexit@plt+0x7f70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 14c00 <__cxa_atexit@plt+0x7f74> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tstpeq r9, #60, 6 @ p-variant is OBSOLETE @ 0xf0000000 │ │ │ │ + tstpeq r9, #44, 6 @ p-variant is OBSOLETE @ 0xb0000000 │ │ │ │ rscseq pc, r6, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 14c38 <__cxa_atexit@plt+0x7fac> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 14c44 <__cxa_atexit@plt+0x7fb8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rscseq pc, r6, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #8] @ 14c64 <__cxa_atexit@plt+0x7fd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -8189,36 +8189,36 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 14c90 <__cxa_atexit@plt+0x8004> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 14c94 <__cxa_atexit@plt+0x8008> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ rscseq pc, r6, #24, 8 @ 0x18000000 │ │ │ │ rscseq pc, r6, #72, 8 @ 0x48000000 │ │ │ │ rscseq pc, r6, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 14cc4 <__cxa_atexit@plt+0x8038> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 14cc8 <__cxa_atexit@plt+0x803c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ rscseq pc, r6, #228, 6 @ 0x90000003 │ │ │ │ rscseq pc, r6, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 14ce4 <__cxa_atexit@plt+0x8058> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3ff694 <__cxa_atexit@plt+0x3f2a08> │ │ │ │ + b 3f3544 <__cxa_atexit@plt+0x3e68b8> │ │ │ │ rscseq pc, r6, #12, 8 @ 0xc000000 │ │ │ │ rscseq pc, r6, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -8233,15 +8233,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r2, r8} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14d68 <__cxa_atexit@plt+0x80dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -8254,44 +8254,44 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 14d94 <__cxa_atexit@plt+0x8108> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq pc, r6, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 14dc0 <__cxa_atexit@plt+0x8134> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 14dc4 <__cxa_atexit@plt+0x8138> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tstpeq r9, #120, 2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, #104, 2 @ p-variant is OBSOLETE │ │ │ │ rscseq pc, r6, #64, 6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 14dfc <__cxa_atexit@plt+0x8170> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 14e08 <__cxa_atexit@plt+0x817c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rscseq pc, r6, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #8] @ 14e28 <__cxa_atexit@plt+0x819c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -8302,36 +8302,36 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 14e54 <__cxa_atexit@plt+0x81c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 14e58 <__cxa_atexit@plt+0x81cc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ rscseq pc, r6, #192, 4 │ │ │ │ rscseq pc, r6, #240, 4 │ │ │ │ rscseq pc, r6, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 14e88 <__cxa_atexit@plt+0x81fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 14e8c <__cxa_atexit@plt+0x8200> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ rscseq pc, r6, #140, 4 @ 0xc0000008 │ │ │ │ rscseq pc, r6, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 14ea8 <__cxa_atexit@plt+0x821c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3ff694 <__cxa_atexit@plt+0x3f2a08> │ │ │ │ + b 3f3544 <__cxa_atexit@plt+0x3e68b8> │ │ │ │ rscseq pc, r6, #180, 4 @ 0x4000000b │ │ │ │ rscseq pc, r6, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -8346,15 +8346,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r2, r8} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14f2c <__cxa_atexit@plt+0x82a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -8367,44 +8367,44 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 14f58 <__cxa_atexit@plt+0x82cc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq pc, r6, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 14f84 <__cxa_atexit@plt+0x82f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 14f88 <__cxa_atexit@plt+0x82fc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, #180, 30 @ 0x2d0 │ │ │ │ + tsteq r9, #164, 30 @ 0x290 │ │ │ │ rscseq pc, r6, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 14fc0 <__cxa_atexit@plt+0x8334> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 14fcc <__cxa_atexit@plt+0x8340> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rscseq pc, r6, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #8] @ 14fec <__cxa_atexit@plt+0x8360> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -8415,36 +8415,36 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 15018 <__cxa_atexit@plt+0x838c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 1501c <__cxa_atexit@plt+0x8390> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ rscseq pc, r6, #104, 2 │ │ │ │ rscseq pc, r6, #152, 2 @ 0x26 │ │ │ │ rscseq pc, r6, #128, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 1504c <__cxa_atexit@plt+0x83c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 15050 <__cxa_atexit@plt+0x83c4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ rscseq pc, r6, #52, 2 │ │ │ │ rscseq pc, r6, #100, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 1506c <__cxa_atexit@plt+0x83e0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3ff694 <__cxa_atexit@plt+0x3f2a08> │ │ │ │ + b 3f3544 <__cxa_atexit@plt+0x3e68b8> │ │ │ │ rscseq pc, r6, #92, 2 │ │ │ │ rscseq pc, r6, #128, 2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -8459,15 +8459,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r2, r8} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 150f0 <__cxa_atexit@plt+0x8464> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -8480,44 +8480,44 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 1511c <__cxa_atexit@plt+0x8490> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq pc, r6, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 15148 <__cxa_atexit@plt+0x84bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 1514c <__cxa_atexit@plt+0x84c0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, #240, 26 @ 0x3c00 │ │ │ │ + tsteq r9, #224, 26 @ 0x3800 │ │ │ │ rscseq pc, r6, #144 @ 0x90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 15184 <__cxa_atexit@plt+0x84f8> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 15190 <__cxa_atexit@plt+0x8504> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rscseq pc, r6, #76 @ 0x4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #8] @ 151b0 <__cxa_atexit@plt+0x8524> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -8528,36 +8528,36 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 151dc <__cxa_atexit@plt+0x8550> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 151e0 <__cxa_atexit@plt+0x8554> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ rscseq pc, r6, #16 │ │ │ │ rscseq pc, r6, #64 @ 0x40 │ │ │ │ rscseq pc, r6, #40 @ 0x28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 15210 <__cxa_atexit@plt+0x8584> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 15214 <__cxa_atexit@plt+0x8588> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ rscseq lr, r6, #220, 30 @ 0x370 │ │ │ │ rscseq pc, r6, #12 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 15230 <__cxa_atexit@plt+0x85a4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3ff694 <__cxa_atexit@plt+0x3f2a08> │ │ │ │ + b 3f3544 <__cxa_atexit@plt+0x3e68b8> │ │ │ │ rscseq pc, r6, #4 │ │ │ │ rscseq pc, r6, #40 @ 0x28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -8572,15 +8572,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r2, r8} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 152b4 <__cxa_atexit@plt+0x8628> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -8593,44 +8593,44 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 152e0 <__cxa_atexit@plt+0x8654> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq lr, r6, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1530c <__cxa_atexit@plt+0x8680> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 15310 <__cxa_atexit@plt+0x8684> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, #44, 24 @ 0x2c00 │ │ │ │ + tsteq r9, #28, 24 @ 0x1c00 │ │ │ │ rscseq lr, r6, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 15348 <__cxa_atexit@plt+0x86bc> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 15354 <__cxa_atexit@plt+0x86c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rscseq lr, r6, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #8] @ 15374 <__cxa_atexit@plt+0x86e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -8641,36 +8641,36 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 153a0 <__cxa_atexit@plt+0x8714> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 153a4 <__cxa_atexit@plt+0x8718> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ rscseq lr, r6, #184, 28 @ 0xb80 │ │ │ │ rscseq lr, r6, #232, 28 @ 0xe80 │ │ │ │ rscseq lr, r6, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 153d4 <__cxa_atexit@plt+0x8748> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 153d8 <__cxa_atexit@plt+0x874c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ rscseq lr, r6, #132, 28 @ 0x840 │ │ │ │ rscseq lr, r6, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 153f4 <__cxa_atexit@plt+0x8768> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3ff694 <__cxa_atexit@plt+0x3f2a08> │ │ │ │ + b 3f3544 <__cxa_atexit@plt+0x3e68b8> │ │ │ │ rscseq lr, r6, #172, 28 @ 0xac0 │ │ │ │ rscseq lr, r6, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -8685,15 +8685,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r2, r8} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15478 <__cxa_atexit@plt+0x87ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -8706,44 +8706,44 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 154a4 <__cxa_atexit@plt+0x8818> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq lr, r6, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 154d0 <__cxa_atexit@plt+0x8844> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 154d4 <__cxa_atexit@plt+0x8848> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, #104, 20 @ 0x68000 │ │ │ │ + tsteq r9, #88, 20 @ 0x58000 │ │ │ │ rscseq lr, r6, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1550c <__cxa_atexit@plt+0x8880> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 15518 <__cxa_atexit@plt+0x888c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rscseq lr, r6, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #8] @ 15538 <__cxa_atexit@plt+0x88ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -8754,56 +8754,56 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 15564 <__cxa_atexit@plt+0x88d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 15568 <__cxa_atexit@plt+0x88dc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ rscseq lr, r6, #96, 26 @ 0x1800 │ │ │ │ rscseq lr, r6, #144, 26 @ 0x2400 │ │ │ │ rscseq lr, r6, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 15598 <__cxa_atexit@plt+0x890c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 1559c <__cxa_atexit@plt+0x8910> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ rscseq lr, r6, #44, 26 @ 0xb00 │ │ │ │ rscseq lr, r6, #92, 26 @ 0x1700 │ │ │ │ rscseq lr, r6, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 155f8 <__cxa_atexit@plt+0x896c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 155f0 <__cxa_atexit@plt+0x8964> │ │ │ │ ldr r3, [pc, #44] @ 15600 <__cxa_atexit@plt+0x8974> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 15604 <__cxa_atexit@plt+0x8978> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3ff6cc <__cxa_atexit@plt+0x3f2a40> │ │ │ │ + b 3f357c <__cxa_atexit@plt+0x3e68f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq lr, r6, #48, 28 @ 0x300 │ │ │ │ - tsteq r9, #88, 18 @ 0x160000 │ │ │ │ + tsteq r9, #72, 18 @ 0x120000 │ │ │ │ rscseq lr, r6, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1568c <__cxa_atexit@plt+0x8a00> │ │ │ │ @@ -8832,15 +8832,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #4, 18 @ 0x10000 │ │ │ │ + tsteq r9, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rscseq lr, r6, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #46 @ 0x2e │ │ │ │ @@ -8947,42 +8947,42 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 15870 <__cxa_atexit@plt+0x8be4> │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #84] @ 158cc <__cxa_atexit@plt+0x8c40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #80] @ 158d0 <__cxa_atexit@plt+0x8c44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r6, [pc, #28] @ 158c8 <__cxa_atexit@plt+0x8c3c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r9, #196, 12 @ 0xc400000 │ │ │ │ - tsteq r9, #192, 12 @ 0xc000000 │ │ │ │ + tsteq r9, #180, 12 @ 0xb400000 │ │ │ │ + tsteq r9, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 157dc <__cxa_atexit@plt+0x8b50> │ │ │ │ @@ -8998,36 +8998,36 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 15934 <__cxa_atexit@plt+0x8ca8> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r2, [pc, #68] @ 15980 <__cxa_atexit@plt+0x8cf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 15984 <__cxa_atexit@plt+0x8cf8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r3, [pc, #16] @ 1597c <__cxa_atexit@plt+0x8cf0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r9, #0, 12 │ │ │ │ - tsteq r9, #252, 10 @ 0x3f000000 │ │ │ │ + tsteq r9, #240, 10 @ 0x3c000000 │ │ │ │ + tsteq r9, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -9036,36 +9036,36 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 159cc <__cxa_atexit@plt+0x8d40> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r2, [pc, #68] @ 15a18 <__cxa_atexit@plt+0x8d8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 15a1c <__cxa_atexit@plt+0x8d90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r3, [pc, #16] @ 15a14 <__cxa_atexit@plt+0x8d88> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r9, #104, 10 @ 0x1a000000 │ │ │ │ - tsteq r9, #100, 10 @ 0x19000000 │ │ │ │ + tsteq r9, #88, 10 @ 0x16000000 │ │ │ │ + tsteq r9, #84, 10 @ 0x15000000 │ │ │ │ rscseq lr, r6, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15a90 <__cxa_atexit@plt+0x8e04> │ │ │ │ @@ -9081,15 +9081,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 15aac <__cxa_atexit@plt+0x8e20> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 15ab0 <__cxa_atexit@plt+0x8e24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -9108,15 +9108,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #28] @ 15af4 <__cxa_atexit@plt+0x8e68> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq lr, r6, #8, 14 @ 0x200000 │ │ │ │ rscseq lr, r6, #56, 14 @ 0xe00000 │ │ │ │ rscseq lr, r6, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 15b68 <__cxa_atexit@plt+0x8edc> │ │ │ │ @@ -9139,15 +9139,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ rscseq lr, r6, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -9161,15 +9161,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ rscseq lr, r6, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -9186,15 +9186,15 @@ │ │ │ │ ldr r1, [pc, #64] @ 15c4c <__cxa_atexit@plt+0x8fc0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r3] │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 15c50 <__cxa_atexit@plt+0x8fc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -9210,15 +9210,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15c84 <__cxa_atexit@plt+0x8ff8> │ │ │ │ ldr r5, [pc, #32] @ 15c94 <__cxa_atexit@plt+0x9008> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #12] @ 15c98 <__cxa_atexit@plt+0x900c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq lr, r6, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -9232,16 +9232,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #132, 4 @ 0x40000008 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15d24 <__cxa_atexit@plt+0x9098> │ │ │ │ ldr r7, [pc, #52] @ 15d34 <__cxa_atexit@plt+0x90a8> │ │ │ │ @@ -9288,15 +9288,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r1, sl} │ │ │ │ ldr r3, [pc, #72] @ 15df8 <__cxa_atexit@plt+0x916c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3ff6e4 <__cxa_atexit@plt+0x3f2a58> │ │ │ │ + b 3f3594 <__cxa_atexit@plt+0x3e6908> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 15dfc <__cxa_atexit@plt+0x9170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -9304,16 +9304,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ rscseq lr, r6, #224, 14 @ 0x3800000 │ │ │ │ - tsteq r9, #152, 2 @ 0x26 │ │ │ │ - tsteq r9, #124, 2 │ │ │ │ + tsteq r9, #136, 2 @ 0x22 │ │ │ │ + tsteq r9, #108, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15e70 <__cxa_atexit@plt+0x91e4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -9333,46 +9333,46 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r1, sl} │ │ │ │ ldr r3, [pc, #56] @ 15e9c <__cxa_atexit@plt+0x9210> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3ff6e4 <__cxa_atexit@plt+0x3f2a58> │ │ │ │ + b 3f3594 <__cxa_atexit@plt+0x3e6908> │ │ │ │ ldr r7, [pc, #40] @ 15ea0 <__cxa_atexit@plt+0x9214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ rscseq lr, r6, #44, 14 @ 0xb00000 │ │ │ │ - tsteq r9, #228 @ 0xe4 │ │ │ │ tsteq r9, #212 @ 0xd4 │ │ │ │ + tsteq r9, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 15ee0 <__cxa_atexit@plt+0x9254> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 15ee4 <__cxa_atexit@plt+0x9258> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, sl} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #20] @ 15ee8 <__cxa_atexit@plt+0x925c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ - b 3ff6e4 <__cxa_atexit@plt+0x3f2a58> │ │ │ │ + b 3f3594 <__cxa_atexit@plt+0x3e6908> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq lr, r6, #180, 12 @ 0xb400000 │ │ │ │ - tsteq r9, #116 @ 0x74 │ │ │ │ + tsteq r9, #100 @ 0x64 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15f30 <__cxa_atexit@plt+0x92a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -9390,22 +9390,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 15f68 <__cxa_atexit@plt+0x92dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff6e4 <__cxa_atexit@plt+0x3f2a58> │ │ │ │ + b 3f3594 <__cxa_atexit@plt+0x3e6908> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, #252, 30 @ 0x3f0 │ │ │ │ - tsteq r9, #48 @ 0x30 │ │ │ │ + tsteq r9, #236, 30 @ 0x3b0 │ │ │ │ + tsteq r9, #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15fb4 <__cxa_atexit@plt+0x9328> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -9428,17 +9428,17 @@ │ │ │ │ beq 15fd4 <__cxa_atexit@plt+0x9348> │ │ │ │ b 15d44 <__cxa_atexit@plt+0x90b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r9, #172, 30 @ 0x2b0 │ │ │ │ + tsteq r9, #156, 30 @ 0x270 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 16014 <__cxa_atexit@plt+0x9388> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -9473,15 +9473,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 16098 <__cxa_atexit@plt+0x940c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ rscseq lr, r6, #8, 10 @ 0x2000000 │ │ │ │ - tsteq r9, #232, 28 @ 0xe80 │ │ │ │ + tsteq r9, #216, 28 @ 0xd80 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 160dc <__cxa_atexit@plt+0x9450> │ │ │ │ ldr r2, [pc, #60] @ 160f8 <__cxa_atexit@plt+0x946c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -9497,15 +9497,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r9, #112, 28 @ 0x700 │ │ │ │ + tsteq r9, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov ip, r5 │ │ │ │ str r4, [sp] │ │ │ │ @@ -9589,15 +9589,15 @@ │ │ │ │ ldr r6, [pc, #332] @ 163a4 <__cxa_atexit@plt+0x9718> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r7] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r7 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #268] @ 16384 <__cxa_atexit@plt+0x96f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [ip, #24]! │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, ip │ │ │ │ ldmib sp, {r6, fp} │ │ │ │ @@ -9659,20 +9659,20 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ - tsteq r9, #220, 24 @ 0xdc00 │ │ │ │ + tsteq r9, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - tsteq r9, #16, 24 @ 0x1000 │ │ │ │ + tsteq r9, #0, 24 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - tsteq r9, #128, 24 @ 0x8000 │ │ │ │ + tsteq r9, #112, 24 @ 0x7000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq lr, r6, #248 @ 0xf8 │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -9693,15 +9693,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - tsteq r9, #96, 22 @ 0x18000 │ │ │ │ + tsteq r9, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -9721,15 +9721,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - tsteq r9, #240, 20 @ 0xf0000 │ │ │ │ + tsteq r9, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -9749,15 +9749,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - tsteq r9, #128, 20 @ 0x80000 │ │ │ │ + tsteq r9, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16534 <__cxa_atexit@plt+0x98a8> │ │ │ │ mov r3, r7 │ │ │ │ @@ -9775,15 +9775,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - tsteq r9, #24, 20 @ 0x18000 │ │ │ │ + tsteq r9, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1659c <__cxa_atexit@plt+0x9910> │ │ │ │ mov r3, r7 │ │ │ │ @@ -9801,24 +9801,24 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ - tsteq r9, #176, 18 @ 0x2c0000 │ │ │ │ + tsteq r9, #160, 18 @ 0x280000 │ │ │ │ rscseq sp, r6, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 16628 <__cxa_atexit@plt+0x999c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 16620 <__cxa_atexit@plt+0x9994> │ │ │ │ ldr r3, [pc, #60] @ 16630 <__cxa_atexit@plt+0x99a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 16634 <__cxa_atexit@plt+0x99a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 16638 <__cxa_atexit@plt+0x99ac> │ │ │ │ @@ -9832,32 +9832,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ rscseq sp, r6, #152, 30 @ 0x260 │ │ │ │ - tsteq r9, #48, 18 @ 0xc0000 │ │ │ │ + tsteq r9, #32, 18 @ 0x80000 │ │ │ │ rscseq sp, r6, #124, 30 @ 0x1f0 │ │ │ │ rscseq sp, r6, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff6ec <__cxa_atexit@plt+0x3f2a60> │ │ │ │ + b 3f359c <__cxa_atexit@plt+0x3e6910> │ │ │ │ rscseq sp, r6, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 166c4 <__cxa_atexit@plt+0x9a38> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 166bc <__cxa_atexit@plt+0x9a30> │ │ │ │ ldr r3, [pc, #60] @ 166cc <__cxa_atexit@plt+0x9a40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 166d0 <__cxa_atexit@plt+0x9a44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 166d4 <__cxa_atexit@plt+0x9a48> │ │ │ │ @@ -9871,32 +9871,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ rscseq sp, r6, #60, 30 @ 0xf0 │ │ │ │ - tsteq r9, #148, 16 @ 0x940000 │ │ │ │ + tsteq r9, #132, 16 @ 0x840000 │ │ │ │ rscseq sp, r6, #32, 30 @ 0x80 │ │ │ │ rscseq sp, r6, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff6ec <__cxa_atexit@plt+0x3f2a60> │ │ │ │ + b 3f359c <__cxa_atexit@plt+0x3e6910> │ │ │ │ rscseq sp, r6, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 16760 <__cxa_atexit@plt+0x9ad4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 16758 <__cxa_atexit@plt+0x9acc> │ │ │ │ ldr r3, [pc, #60] @ 16768 <__cxa_atexit@plt+0x9adc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 1676c <__cxa_atexit@plt+0x9ae0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 16770 <__cxa_atexit@plt+0x9ae4> │ │ │ │ @@ -9910,32 +9910,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ rscseq sp, r6, #212, 28 @ 0xd40 │ │ │ │ - tsteq r9, #248, 14 @ 0x3e00000 │ │ │ │ + tsteq r9, #232, 14 @ 0x3a00000 │ │ │ │ rscseq sp, r6, #184, 28 @ 0xb80 │ │ │ │ rscseq sp, r6, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff6ec <__cxa_atexit@plt+0x3f2a60> │ │ │ │ + b 3f359c <__cxa_atexit@plt+0x3e6910> │ │ │ │ rscseq sp, r6, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16800 <__cxa_atexit@plt+0x9b74> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 167f8 <__cxa_atexit@plt+0x9b6c> │ │ │ │ ldr r3, [pc, #64] @ 16808 <__cxa_atexit@plt+0x9b7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 1680c <__cxa_atexit@plt+0x9b80> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -9943,23 +9943,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 16814 <__cxa_atexit@plt+0x9b88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #12 │ │ │ │ - b 195e69c <__cxa_atexit@plt+0x1951a10> │ │ │ │ + b 1abbcb8 <__cxa_atexit@plt+0x1aaf02c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - sbcseq r8, r9, #-805306361 @ 0xd0000007 │ │ │ │ - tsteq r9, #88, 14 @ 0x1600000 │ │ │ │ - tsteq r9, #112, 14 @ 0x1c00000 │ │ │ │ + sbcseq r7, r9, #16192 @ 0x3f40 │ │ │ │ + tsteq r9, #72, 14 @ 0x1200000 │ │ │ │ + tsteq r9, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -9990,19 +9990,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 168c4 <__cxa_atexit@plt+0x9c38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq sp, r6, #12, 28 @ 0xc0 │ │ │ │ - tsteq r9, #20, 14 @ 0x500000 │ │ │ │ - tsteq r9, #12, 14 @ 0x300000 │ │ │ │ - tsteq r9, #220, 12 @ 0xdc00000 │ │ │ │ + tsteq r9, #4, 14 @ 0x100000 │ │ │ │ + tsteq r9, #252, 12 @ 0xfc00000 │ │ │ │ + tsteq r9, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -10033,73 +10033,73 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 16970 <__cxa_atexit@plt+0x9ce4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq sp, r6, #100, 26 @ 0x1900 │ │ │ │ - tsteq r9, #108, 12 @ 0x6c00000 │ │ │ │ - tsteq r9, #104, 12 @ 0x6800000 │ │ │ │ - tsteq r9, #100, 12 @ 0x6400000 │ │ │ │ + tsteq r9, #92, 12 @ 0x5c00000 │ │ │ │ + tsteq r9, #88, 12 @ 0x5800000 │ │ │ │ + tsteq r9, #84, 12 @ 0x5400000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq sp, r6, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 16994 <__cxa_atexit@plt+0x9d08> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 180f414 <__cxa_atexit@plt+0x1802788> │ │ │ │ + b e23cec <__cxa_atexit@plt+0xe17060> │ │ │ │ rscseq sp, r6, #104, 24 @ 0x6800 │ │ │ │ rscseq sp, r6, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 169b8 <__cxa_atexit@plt+0x9d2c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 180f414 <__cxa_atexit@plt+0x1802788> │ │ │ │ + b e23cec <__cxa_atexit@plt+0xe17060> │ │ │ │ rscseq sp, r6, #16, 24 @ 0x1000 │ │ │ │ rscseq sp, r6, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 169dc <__cxa_atexit@plt+0x9d50> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 180f414 <__cxa_atexit@plt+0x1802788> │ │ │ │ + b e23cec <__cxa_atexit@plt+0xe17060> │ │ │ │ rscseq sp, r6, #84, 24 @ 0x5400 │ │ │ │ rscseq sp, r6, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 16a38 <__cxa_atexit@plt+0x9dac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 16a30 <__cxa_atexit@plt+0x9da4> │ │ │ │ ldr r3, [pc, #44] @ 16a40 <__cxa_atexit@plt+0x9db4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 16a44 <__cxa_atexit@plt+0x9db8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3ff6fc <__cxa_atexit@plt+0x3f2a70> │ │ │ │ + b 3f35ac <__cxa_atexit@plt+0x3e6920> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq sp, r6, #40, 24 @ 0x2800 │ │ │ │ - tsteq r9, #24, 10 @ 0x6000000 │ │ │ │ + tsteq r9, #8, 10 @ 0x2000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 16b4c <__cxa_atexit@plt+0x9ec0> │ │ │ │ rscseq sp, r6, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #16 │ │ │ │ @@ -10141,16 +10141,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + tsteq r9, #160, 8 @ 0xa0000000 │ │ │ │ tsteq r9, #176, 8 @ 0xb0000000 │ │ │ │ - tsteq r9, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ rscseq sp, r6, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ @@ -10210,15 +10210,15 @@ │ │ │ │ ldr r3, [r8, #11] │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r3, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r8, #7] │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ str r8, [r5, #108] @ 0x6c │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #20] @ 16c40 <__cxa_atexit@plt+0x9fb4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @@ -10242,20 +10242,20 @@ │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r3, [pc, #24] @ 16cb4 <__cxa_atexit@plt+0xa028> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 19483dc <__cxa_atexit@plt+0x193b750> │ │ │ │ + b 19e7d78 <__cxa_atexit@plt+0x19db0ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r9, #208, 4 │ │ │ │ + tsteq r9, #192, 4 │ │ │ │ rscseq sp, r6, #240, 20 @ 0xf0000 │ │ │ │ stmdami r0, {r0, r1, r3, r4} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 16cf8 <__cxa_atexit@plt+0xa06c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -10263,19 +10263,19 @@ │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r3, [pc, #12] @ 16cfc <__cxa_atexit@plt+0xa070> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 19483dc <__cxa_atexit@plt+0x193b750> │ │ │ │ + b 19e7d78 <__cxa_atexit@plt+0x19db0ec> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, #124, 4 @ 0xc0000007 │ │ │ │ + tsteq r9, #108, 4 @ 0xc0000006 │ │ │ │ rscseq sp, r6, #152, 20 @ 0x98000 │ │ │ │ - sbcseq r7, r9, #244, 26 @ 0x3d00 │ │ │ │ + sbcseq r7, r9, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov ip, r6 │ │ │ │ mov sl, r5 │ │ │ │ mov r3, r4 │ │ │ │ ldr fp, [r5, #4]! │ │ │ │ ldr r6, [r5, #8] │ │ │ │ @@ -10318,15 +10318,15 @@ │ │ │ │ str r8, [sl, #12] │ │ │ │ str r7, [sl, #16] │ │ │ │ mov r4, r3 │ │ │ │ mov r6, ip │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ mov fp, lr │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r6, [pc, #132] @ 16e60 <__cxa_atexit@plt+0xa1d4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #1 │ │ │ │ str r6, [sl, #4] │ │ │ │ str r9, [sl, #8] │ │ │ │ str r8, [sl, #12] │ │ │ │ str r7, [sl, #16] │ │ │ │ @@ -10347,24 +10347,24 @@ │ │ │ │ b 6e288 <__cxa_atexit@plt+0x615fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r4, r3 │ │ │ │ mov r5, sl │ │ │ │ mov r6, ip │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r9, #1920 @ 0x780 │ │ │ │ + sbcseq r7, r9, #10354688 @ 0x9e0000 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ rscseq sp, r6, #84, 18 @ 0x150000 │ │ │ │ - tsteq r9, #232, 2 @ 0x3a │ │ │ │ + tsteq r9, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r9, #144, 2 @ 0x24 │ │ │ │ + tsteq r9, #128, 2 │ │ │ │ rscseq sp, r6, #36, 18 @ 0x90000 │ │ │ │ - sbcseq r7, r9, #152, 24 @ 0x9800 │ │ │ │ + sbcseq r7, r9, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [pc, #140] @ 16f08 <__cxa_atexit@plt+0xa27c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r5, [r3] │ │ │ │ tst r7, #3 │ │ │ │ @@ -10398,20 +10398,20 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 6e288 <__cxa_atexit@plt+0x615fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ - tsteq r9, #196 @ 0xc4 │ │ │ │ + tsteq r9, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ - tsteq r9, #156 @ 0x9c │ │ │ │ + tsteq r9, #140 @ 0x8c │ │ │ │ rscseq sp, r6, #104, 16 @ 0x680000 │ │ │ │ - sbcseq r7, r9, #228, 22 @ 0x39000 │ │ │ │ + sbcseq r7, r9, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r7, #1 │ │ │ │ blt 16f58 <__cxa_atexit@plt+0xa2cc> │ │ │ │ ldr r7, [pc, #88] @ 16fa0 <__cxa_atexit@plt+0xa314> │ │ │ │ @@ -10435,20 +10435,20 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ b 6e288 <__cxa_atexit@plt+0x615fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - tsteq r9, #32 │ │ │ │ + tsteq r9, #16 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - tsteq r9, #4 │ │ │ │ + tsteq r9, #244, 30 @ 0x3d0 │ │ │ │ rscseq sp, r6, #212, 14 @ 0x3500000 │ │ │ │ - sbcseq r7, r9, #88, 22 @ 0x16000 │ │ │ │ + sbcseq r7, r9, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [pc, #140] @ 17058 <__cxa_atexit@plt+0xa3cc> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r5, [r3] │ │ │ │ tst r7, #3 │ │ │ │ @@ -10482,20 +10482,20 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 6e288 <__cxa_atexit@plt+0x615fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq r9, #116, 30 @ 0x1d0 │ │ │ │ + tsteq r9, #100, 30 @ 0x190 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r9, #76, 30 @ 0x130 │ │ │ │ + tsteq r9, #60, 30 @ 0xf0 │ │ │ │ rscseq sp, r6, #24, 14 @ 0x600000 │ │ │ │ - sbcseq r7, r9, #164, 20 @ 0xa4000 │ │ │ │ + sbcseq r7, r9, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r7, #1 │ │ │ │ blt 170a8 <__cxa_atexit@plt+0xa41c> │ │ │ │ ldr r7, [pc, #88] @ 170f0 <__cxa_atexit@plt+0xa464> │ │ │ │ @@ -10519,29 +10519,29 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ b 6e288 <__cxa_atexit@plt+0x615fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r9, #208, 28 @ 0xd00 │ │ │ │ + tsteq r9, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r9, #180, 28 @ 0xb40 │ │ │ │ + tsteq r9, #164, 28 @ 0xa40 │ │ │ │ rscseq sp, r6, #132, 12 @ 0x8400000 │ │ │ │ - sbcseq r7, r9, #24, 20 @ 0x18000 │ │ │ │ + sbcseq r7, r9, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 17124 <__cxa_atexit@plt+0xa498> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 6e288 <__cxa_atexit@plt+0x615fc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq sp, r6, #76, 12 @ 0x4c00000 │ │ │ │ - sbcseq r7, r9, #252, 18 @ 0x3f0000 │ │ │ │ + sbcseq r7, r9, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 17168 <__cxa_atexit@plt+0xa4dc> │ │ │ │ ldr r3, [pc, #188] @ 1720c <__cxa_atexit@plt+0xa580> │ │ │ │ @@ -10600,18 +10600,18 @@ │ │ │ │ ldrsbeq pc, [pc, #244] @ 17318 <__cxa_atexit@plt+0xa68c> @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1723c <__cxa_atexit@plt+0xa5b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ rscseq sp, r6, #180, 8 @ 0xb4000000 │ │ │ │ rscseq sp, r6, #12, 10 @ 0x3000000 │ │ │ │ - sbcseq r7, r9, #236, 16 @ 0xec0000 │ │ │ │ + sbcseq r7, r9, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #80] @ 172a8 <__cxa_atexit@plt+0xa61c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #112] @ 0x70 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -10632,15 +10632,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffeacc │ │ │ │ rscseq sp, r6, #236, 4 @ 0xc000000e │ │ │ │ rscseq sp, r6, #152, 8 @ 0x98000000 │ │ │ │ - sbcseq r7, r9, #128, 16 @ 0x800000 │ │ │ │ + sbcseq r7, r9, #0, 8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17304 <__cxa_atexit@plt+0xa678> │ │ │ │ ldr r3, [pc, #88] @ 1732c <__cxa_atexit@plt+0xa6a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -10667,27 +10667,27 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ rscseq sp, r6, #228, 4 @ 0x4000000e │ │ │ │ rscseq sp, r6, #216, 4 @ 0x8000000d │ │ │ │ rscseq sp, r6, #12, 8 @ 0xc000000 │ │ │ │ - sbcseq r7, r9, #252, 14 @ 0x3f00000 │ │ │ │ + sbcseq r7, r9, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1736c <__cxa_atexit@plt+0xa6e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ b 16014 <__cxa_atexit@plt+0x9388> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq sp, r6, #220, 6 @ 0x70000003 │ │ │ │ - sbcseq r7, r9, #212, 14 @ 0x3500000 │ │ │ │ + sbcseq r7, r9, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 173b0 <__cxa_atexit@plt+0xa724> │ │ │ │ cmp r3, #3 │ │ │ │ bne 173d0 <__cxa_atexit@plt+0xa744> │ │ │ │ ldr r3, [pc, #332] @ 174e4 <__cxa_atexit@plt+0xa858> │ │ │ │ @@ -10766,36 +10766,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 174d4 <__cxa_atexit@plt+0xa848> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ rscseq sp, r6, #4, 4 @ 0x40000000 │ │ │ │ rscseq sp, r6, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ rscseq sp, r6, #88, 4 @ 0x80000005 │ │ │ │ rscseq sp, r6, #76, 4 @ 0xc0000004 │ │ │ │ - tsteq r9, #4, 22 @ 0x1000 │ │ │ │ - tsteq r9, #252, 20 @ 0xfc000 │ │ │ │ + tsteq r9, #244, 20 @ 0xf4000 │ │ │ │ + tsteq r9, #236, 20 @ 0xec000 │ │ │ │ rscseq sp, r6, #188, 2 @ 0x2f │ │ │ │ ldrsbeq pc, [pc, #244] @ 175f8 <__cxa_atexit@plt+0xa96c> @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1751c <__cxa_atexit@plt+0xa890> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ rscseq sp, r6, #176, 2 @ 0x2c │ │ │ │ rscseq sp, r6, #24, 4 @ 0x80000001 │ │ │ │ - sbcseq r7, r9, #44, 12 @ 0x2c00000 │ │ │ │ + sbcseq r7, r9, #172, 2 @ 0x2b │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 175cc <__cxa_atexit@plt+0xa940> │ │ │ │ ldr r8, [pc, #144] @ 175d8 <__cxa_atexit@plt+0xa94c> │ │ │ │ @@ -10828,24 +10828,24 @@ │ │ │ │ str r9, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ add r5, r5, #124 @ 0x7c │ │ │ │ sub r8, r6, #10 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff510 │ │ │ │ rscseq sp, r6, #128, 2 │ │ │ │ rscseq sp, r6, #40, 2 │ │ │ │ - tsteq r9, #252, 18 @ 0x3f0000 │ │ │ │ - tsteq r9, #232, 18 @ 0x3a0000 │ │ │ │ - tsteq r9, #156, 18 @ 0x270000 │ │ │ │ + tsteq r9, #236, 18 @ 0x3b0000 │ │ │ │ + tsteq r9, #216, 18 @ 0x360000 │ │ │ │ + tsteq r9, #140, 18 @ 0x230000 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #116] @ 0x74 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 17730 <__cxa_atexit@plt+0xaaa4> │ │ │ │ ldr r1, [r2, #1] │ │ │ │ @@ -10925,27 +10925,27 @@ │ │ │ │ ldr r7, [pc, #32] @ 17758 <__cxa_atexit@plt+0xaacc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ mov fp, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #240, 16 @ 0xf00000 │ │ │ │ - tsteq r9, #244, 16 @ 0xf40000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #224, 16 @ 0xe00000 │ │ │ │ + tsteq r9, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq ip, r6, #196, 30 @ 0x310 │ │ │ │ - sbcseq r7, r9, #248, 6 @ 0xe0000003 │ │ │ │ + sbcseq r6, r9, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #120] @ 0x78 │ │ │ │ add r5, r5, #4 │ │ │ │ b 175f0 <__cxa_atexit@plt+0xa964> │ │ │ │ rscseq ip, r6, #156, 30 @ 0x270 │ │ │ │ - sbcseq r7, r9, #228, 6 @ 0x90000003 │ │ │ │ + sbcseq r6, r9, #100, 30 @ 0x190 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #120] @ 0x78 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 177e4 <__cxa_atexit@plt+0xab58> │ │ │ │ @@ -10968,17 +10968,17 @@ │ │ │ │ sub sl, r6, #11 │ │ │ │ b 76dd4 <__cxa_atexit@plt+0x6a148> │ │ │ │ ldr r3, [pc, #24] @ 17804 <__cxa_atexit@plt+0xab78> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #176, 14 @ 0x2c00000 │ │ │ │ - tsteq r9, #168, 14 @ 0x2a00000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #160, 14 @ 0x2800000 │ │ │ │ + tsteq r9, #152, 14 @ 0x2600000 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #116] @ 0x74 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 1793c <__cxa_atexit@plt+0xacb0> │ │ │ │ @@ -11056,34 +11056,34 @@ │ │ │ │ ldr r7, [pc, #32] @ 17964 <__cxa_atexit@plt+0xacd8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ mov fp, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #212, 12 @ 0xd400000 │ │ │ │ - tsteq r9, #212, 12 @ 0xd400000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #196, 12 @ 0xc400000 │ │ │ │ + tsteq r9, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq ip, r6, #160, 26 @ 0x2800 │ │ │ │ - sbcseq r7, r9, #252, 2 @ 0x3f │ │ │ │ + sbcseq r6, r9, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #120] @ 0x78 │ │ │ │ add r5, r5, #4 │ │ │ │ b 17808 <__cxa_atexit@plt+0xab7c> │ │ │ │ rscseq ip, r6, #48, 26 @ 0xc00 │ │ │ │ ldrsbeq pc, [pc, #244] @ 17a84 <__cxa_atexit@plt+0xadf8> @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 179a8 <__cxa_atexit@plt+0xad1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ rscseq ip, r6, #36, 26 @ 0x900 │ │ │ │ ldr r7, [r5] │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 179e4 <__cxa_atexit@plt+0xad58> │ │ │ │ ldr r3, [pc, #56] @ 17a00 <__cxa_atexit@plt+0xad74> │ │ │ │ @@ -11344,15 +11344,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17ddc <__cxa_atexit@plt+0xb150> │ │ │ │ ldr r5, [pc, #32] @ 17dec <__cxa_atexit@plt+0xb160> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #12] @ 17df0 <__cxa_atexit@plt+0xb164> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq ip, r6, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -11366,29 +11366,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #44, 2 │ │ │ │ - sbcseq r6, r9, #52, 26 @ 0xd00 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #28, 2 │ │ │ │ + sbcseq r6, r9, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq r6, r9, #5504 @ 0x1580 │ │ │ │ + sbcseq r6, r9, #14024704 @ 0xd60000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq r6, r9, #7872 @ 0x1ec0 │ │ │ │ + sbcseq r6, r9, #16449536 @ 0xfb0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -11421,18 +11421,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq ip, r6, #244, 16 @ 0xf40000 │ │ │ │ - tsteq r9, #192 @ 0xc0 │ │ │ │ + tsteq r9, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17f50 <__cxa_atexit@plt+0xb2c4> │ │ │ │ @@ -11440,16 +11440,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #68 @ 0x44 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #52 @ 0x34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17fc8 <__cxa_atexit@plt+0xb33c> │ │ │ │ ldr r3, [pc, #112] @ 17ff0 <__cxa_atexit@plt+0xb364> │ │ │ │ @@ -11477,18 +11477,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq ip, r6, #24, 16 @ 0x180000 │ │ │ │ - tsteq r9, #228, 30 @ 0x390 │ │ │ │ + tsteq r9, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18030 <__cxa_atexit@plt+0xb3a4> │ │ │ │ @@ -11496,16 +11496,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #104, 30 @ 0x1a0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #88, 30 @ 0x160 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 180d0 <__cxa_atexit@plt+0xb444> │ │ │ │ ldr r7, [pc, #148] @ 180f4 <__cxa_atexit@plt+0xb468> │ │ │ │ @@ -11542,19 +11542,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq ip, r6, #20, 14 @ 0x500000 │ │ │ │ - tsteq r9, #240, 28 @ 0xf00 │ │ │ │ + tsteq r9, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 1816c <__cxa_atexit@plt+0xb4e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -11572,17 +11572,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, #76, 28 @ 0x4c0 │ │ │ │ + tsteq r9, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 181b4 <__cxa_atexit@plt+0xb528> │ │ │ │ @@ -11593,16 +11593,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #240, 26 @ 0x3c00 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 18208 <__cxa_atexit@plt+0xb57c> │ │ │ │ @@ -11657,18 +11657,18 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq r9, #16, 26 @ 0x400 │ │ │ │ + tsteq r9, #0, 26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #100] @ 18344 <__cxa_atexit@plt+0xb6b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -11690,17 +11690,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r9, #132, 24 @ 0x8400 │ │ │ │ + tsteq r9, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1838c <__cxa_atexit@plt+0xb700> │ │ │ │ @@ -11711,16 +11711,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #28, 24 @ 0x1c00 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #12, 24 @ 0xc00 │ │ │ │ rscseq ip, r6, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 18458 <__cxa_atexit@plt+0xb7cc> │ │ │ │ @@ -11821,25 +11821,25 @@ │ │ │ │ ldr r2, [pc, #56] @ 18570 <__cxa_atexit@plt+0xb8e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #48] @ 18574 <__cxa_atexit@plt+0xb8e8> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r8, [pc, #20] @ 1856c <__cxa_atexit@plt+0xb8e0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r8, [pc, #4] @ 18568 <__cxa_atexit@plt+0xb8dc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - sbcseq r6, r9, #180, 16 @ 0xb40000 │ │ │ │ - sbcseq r6, r9, #11927552 @ 0xb60000 │ │ │ │ - sbcseq r6, r9, #196, 16 @ 0xc40000 │ │ │ │ - sbcseq r6, r9, #12386304 @ 0xbd0000 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + sbcseq r6, r9, #52, 8 @ 0x34000000 │ │ │ │ + sbcseq r6, r9, #905969664 @ 0x36000000 │ │ │ │ + sbcseq r6, r9, #68, 8 @ 0x44000000 │ │ │ │ + sbcseq r6, r9, #1023410176 @ 0x3d000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 18614 <__cxa_atexit@plt+0xb988> │ │ │ │ ldr r3, [pc, #140] @ 18624 <__cxa_atexit@plt+0xb998> │ │ │ │ @@ -11870,56 +11870,56 @@ │ │ │ │ ldr r8, [pc, #44] @ 18628 <__cxa_atexit@plt+0xb99c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 18608 <__cxa_atexit@plt+0xb97c> │ │ │ │ ldr r8, [pc, #40] @ 18630 <__cxa_atexit@plt+0xb9a4> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r7, [pc, #28] @ 18638 <__cxa_atexit@plt+0xb9ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - sbcseq r6, r9, #28, 16 @ 0x1c0000 │ │ │ │ - sbcseq r6, r9, #1966080 @ 0x1e0000 │ │ │ │ - sbcseq r6, r9, #65273856 @ 0x3e40000 │ │ │ │ - sbcseq r6, r9, #40, 16 @ 0x280000 │ │ │ │ + sbcseq r6, r9, #156, 6 @ 0x70000002 │ │ │ │ + sbcseq r6, r9, #2013265922 @ 0x78000002 │ │ │ │ + sbcseq r6, r9, #-469762047 @ 0xe4000001 │ │ │ │ + sbcseq r6, r9, #168, 6 @ 0xa0000002 │ │ │ │ rscseq ip, r6, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 1866c <__cxa_atexit@plt+0xb9e0> │ │ │ │ cmp r3, #2 │ │ │ │ bne 18698 <__cxa_atexit@plt+0xba0c> │ │ │ │ ldr r8, [pc, #72] @ 186ac <__cxa_atexit@plt+0xba20> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #52] @ 186b0 <__cxa_atexit@plt+0xba24> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #44] @ 186b4 <__cxa_atexit@plt+0xba28> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r8, [pc, #8] @ 186a8 <__cxa_atexit@plt+0xba1c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - sbcseq r6, r9, #120, 14 @ 0x1e00000 │ │ │ │ - sbcseq r6, r9, #44564480 @ 0x2a80000 │ │ │ │ - sbcseq r6, r9, #128, 14 @ 0x2000000 │ │ │ │ - sbcseq r6, r9, #31719424 @ 0x1e40000 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + sbcseq r6, r9, #248, 4 @ 0x8000000f │ │ │ │ + sbcseq r6, r9, #-1476395008 @ 0xa8000000 │ │ │ │ + sbcseq r6, r9, #0, 6 │ │ │ │ + sbcseq r6, r9, #-1879048177 @ 0x9000000f │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18754 <__cxa_atexit@plt+0xbac8> │ │ │ │ ldr r7, [pc, #132] @ 1875c <__cxa_atexit@plt+0xbad0> │ │ │ │ @@ -11950,68 +11950,68 @@ │ │ │ │ ldr r3, [pc, #36] @ 18760 <__cxa_atexit@plt+0xbad4> │ │ │ │ add r3, pc, r3 │ │ │ │ b 18748 <__cxa_atexit@plt+0xbabc> │ │ │ │ ldr r3, [pc, #32] @ 18768 <__cxa_atexit@plt+0xbadc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - sbcseq r6, r9, #220, 12 @ 0xdc00000 │ │ │ │ - sbcseq r6, r9, #232783872 @ 0xde00000 │ │ │ │ - sbcseq r6, r9, #193986560 @ 0xb900000 │ │ │ │ - sbcseq r6, r9, #232, 12 @ 0xe800000 │ │ │ │ + sbcseq r6, r9, #92, 4 @ 0xc0000005 │ │ │ │ + sbcseq r6, r9, #-536870907 @ 0xe0000005 │ │ │ │ + sbcseq r6, r9, #-1879048189 @ 0x90000003 │ │ │ │ + sbcseq r6, r9, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 187a0 <__cxa_atexit@plt+0xbb14> │ │ │ │ cmp r3, #2 │ │ │ │ bne 187cc <__cxa_atexit@plt+0xbb40> │ │ │ │ ldr r8, [pc, #72] @ 187e0 <__cxa_atexit@plt+0xbb54> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #52] @ 187e4 <__cxa_atexit@plt+0xbb58> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #44] @ 187e8 <__cxa_atexit@plt+0xbb5c> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r8, [pc, #8] @ 187dc <__cxa_atexit@plt+0xbb50> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - sbcseq r6, r9, #68, 12 @ 0x4400000 │ │ │ │ - sbcseq r6, r9, #123731968 @ 0x7600000 │ │ │ │ - sbcseq r6, r9, #76, 12 @ 0x4c00000 │ │ │ │ - sbcseq r6, r9, #72351744 @ 0x4500000 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + sbcseq r6, r9, #196, 2 @ 0x31 │ │ │ │ + sbcseq r6, r9, #-2147483587 @ 0x8000003d │ │ │ │ + sbcseq r6, r9, #204, 2 @ 0x33 │ │ │ │ + sbcseq r6, r9, #1073741873 @ 0x40000031 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18828 <__cxa_atexit@plt+0xbb9c> │ │ │ │ ldr r2, [pc, #44] @ 18848 <__cxa_atexit@plt+0xbbbc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ ldr r7, [pc, #28] @ 1884c <__cxa_atexit@plt+0xbbc0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ @@ -12040,44 +12040,44 @@ │ │ │ │ ldr r3, [pc, #72] @ 188ec <__cxa_atexit@plt+0xbc60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #60] @ 188f0 <__cxa_atexit@plt+0xbc64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r7, [pc, #52] @ 188f8 <__cxa_atexit@plt+0xbc6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 188f4 <__cxa_atexit@plt+0xbc68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r9, #224, 12 @ 0xe000000 │ │ │ │ + tsteq r9, #208, 12 @ 0xd000000 │ │ │ │ rscseq ip, r6, #220, 2 @ 0x37 │ │ │ │ - tsteq r9, #212, 12 @ 0xd400000 │ │ │ │ + tsteq r9, #196, 12 @ 0xc400000 │ │ │ │ rscseq ip, r6, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 18928 <__cxa_atexit@plt+0xbc9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1892c <__cxa_atexit@plt+0xbca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r9, #116, 12 @ 0x7400000 │ │ │ │ + tsteq r9, #100, 12 @ 0x6400000 │ │ │ │ rscseq ip, r6, #120, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 18980 <__cxa_atexit@plt+0xbcf4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ @@ -12114,25 +12114,25 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ mov r8, r5 │ │ │ │ ldr r7, [r8, #4]! │ │ │ │ cmn sl, #1 │ │ │ │ beq 18a0c <__cxa_atexit@plt+0xbd80> │ │ │ │ - bl 3ff72c <__cxa_atexit@plt+0x3f2aa0> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ beq 18a18 <__cxa_atexit@plt+0xbd8c> │ │ │ │ ldr r7, [pc, #208] @ 18ac4 <__cxa_atexit@plt+0xbe38> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #200] @ 18ac8 <__cxa_atexit@plt+0xbe3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff734 <__cxa_atexit@plt+0x3f2aa8> │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r3, [pc, #168] @ 18abc <__cxa_atexit@plt+0xbe30> │ │ │ │ add r3, pc, r3 │ │ │ │ b 18a28 <__cxa_atexit@plt+0xbd9c> │ │ │ │ mov r0, sl │ │ │ │ bl bcfc │ │ │ │ ldr r3, [pc, #132] @ 18aac <__cxa_atexit@plt+0xbe20> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -12153,34 +12153,34 @@ │ │ │ │ ldr r2, [pc, #76] @ 18ab4 <__cxa_atexit@plt+0xbe28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #64] @ 18ab8 <__cxa_atexit@plt+0xbe2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 18ac0 <__cxa_atexit@plt+0xbe34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r9, #28, 10 @ 0x7000000 │ │ │ │ + tsteq r9, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r9, #4, 10 @ 0x1000000 │ │ │ │ + tsteq r9, #244, 8 @ 0xf4000000 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r9, #156, 10 @ 0x27000000 │ │ │ │ + tsteq r9, #140, 10 @ 0x23000000 │ │ │ │ rscseq fp, r6, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18b2c <__cxa_atexit@plt+0xbea0> │ │ │ │ @@ -12196,26 +12196,26 @@ │ │ │ │ ldr r3, [pc, #56] @ 18b4c <__cxa_atexit@plt+0xbec0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 18b50 <__cxa_atexit@plt+0xbec4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r7, [pc, #32] @ 18b54 <__cxa_atexit@plt+0xbec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq r9, #112, 8 @ 0x70000000 │ │ │ │ - tsteq r9, #100, 8 @ 0x64000000 │ │ │ │ + tsteq r9, #96, 8 @ 0x60000000 │ │ │ │ + tsteq r9, #84, 8 @ 0x54000000 │ │ │ │ rscseq fp, r6, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18bb8 <__cxa_atexit@plt+0xbf2c> │ │ │ │ @@ -12231,26 +12231,26 @@ │ │ │ │ ldr r3, [pc, #56] @ 18bd8 <__cxa_atexit@plt+0xbf4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 18bdc <__cxa_atexit@plt+0xbf50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r7, [pc, #32] @ 18be0 <__cxa_atexit@plt+0xbf54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - tsteq r9, #228, 6 @ 0x90000003 │ │ │ │ - tsteq r9, #216, 6 @ 0x60000003 │ │ │ │ + tsteq r9, #212, 6 @ 0x50000003 │ │ │ │ + tsteq r9, #200, 6 @ 0x20000003 │ │ │ │ rscseq fp, r6, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #136] @ 18c80 <__cxa_atexit@plt+0xbff4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -12270,31 +12270,31 @@ │ │ │ │ ldr r2, [pc, #76] @ 18c88 <__cxa_atexit@plt+0xbffc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #64] @ 18c8c <__cxa_atexit@plt+0xc000> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 18c90 <__cxa_atexit@plt+0xc004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - tsteq r9, #72, 6 @ 0x20000001 │ │ │ │ - tsteq r9, #48, 6 @ 0xc0000000 │ │ │ │ + tsteq r9, #56, 6 @ 0xe0000000 │ │ │ │ + tsteq r9, #32, 6 @ 0x80000000 │ │ │ │ rscseq fp, r6, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18cf4 <__cxa_atexit@plt+0xc068> │ │ │ │ @@ -12310,26 +12310,26 @@ │ │ │ │ ldr r3, [pc, #56] @ 18d14 <__cxa_atexit@plt+0xc088> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 18d18 <__cxa_atexit@plt+0xc08c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r7, [pc, #32] @ 18d1c <__cxa_atexit@plt+0xc090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - tsteq r9, #168, 4 @ 0x8000000a │ │ │ │ - tsteq r9, #156, 4 @ 0xc0000009 │ │ │ │ + tsteq r9, #152, 4 @ 0x80000009 │ │ │ │ + tsteq r9, #140, 4 @ 0xc0000008 │ │ │ │ rscseq fp, r6, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 18da8 <__cxa_atexit@plt+0xc11c> │ │ │ │ @@ -12348,44 +12348,44 @@ │ │ │ │ ldr r3, [pc, #72] @ 18dbc <__cxa_atexit@plt+0xc130> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #60] @ 18dc0 <__cxa_atexit@plt+0xc134> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r7, [pc, #52] @ 18dc8 <__cxa_atexit@plt+0xc13c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 18dc4 <__cxa_atexit@plt+0xc138> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r9, #16, 4 │ │ │ │ + tsteq r9, #0, 4 │ │ │ │ rscseq fp, r6, #20, 26 @ 0x500 │ │ │ │ - tsteq r9, #4, 4 @ 0x40000000 │ │ │ │ + tsteq r9, #244, 2 @ 0x3d │ │ │ │ rscseq fp, r6, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 18df8 <__cxa_atexit@plt+0xc16c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 18dfc <__cxa_atexit@plt+0xc170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r9, #164, 2 @ 0x29 │ │ │ │ + tsteq r9, #148, 2 @ 0x25 │ │ │ │ rscseq fp, r6, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 18e50 <__cxa_atexit@plt+0xc1c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ @@ -12422,25 +12422,25 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ mov r8, r5 │ │ │ │ ldr r7, [r8, #4]! │ │ │ │ cmn sl, #1 │ │ │ │ beq 18edc <__cxa_atexit@plt+0xc250> │ │ │ │ - bl 3ff72c <__cxa_atexit@plt+0x3f2aa0> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ beq 18ee8 <__cxa_atexit@plt+0xc25c> │ │ │ │ ldr r7, [pc, #208] @ 18f94 <__cxa_atexit@plt+0xc308> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #200] @ 18f98 <__cxa_atexit@plt+0xc30c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff734 <__cxa_atexit@plt+0x3f2aa8> │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r3, [pc, #168] @ 18f8c <__cxa_atexit@plt+0xc300> │ │ │ │ add r3, pc, r3 │ │ │ │ b 18ef8 <__cxa_atexit@plt+0xc26c> │ │ │ │ mov r0, sl │ │ │ │ bl bcfc │ │ │ │ ldr r3, [pc, #132] @ 18f7c <__cxa_atexit@plt+0xc2f0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -12461,34 +12461,34 @@ │ │ │ │ ldr r2, [pc, #76] @ 18f84 <__cxa_atexit@plt+0xc2f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #64] @ 18f88 <__cxa_atexit@plt+0xc2fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 18f90 <__cxa_atexit@plt+0xc304> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r9, #76 @ 0x4c │ │ │ │ + tsteq r9, #60 @ 0x3c │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r9, #52 @ 0x34 │ │ │ │ + tsteq r9, #36 @ 0x24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r9, #204 @ 0xcc │ │ │ │ + tsteq r9, #188 @ 0xbc │ │ │ │ rscseq fp, r6, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18ffc <__cxa_atexit@plt+0xc370> │ │ │ │ @@ -12504,26 +12504,26 @@ │ │ │ │ ldr r3, [pc, #56] @ 1901c <__cxa_atexit@plt+0xc390> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 19020 <__cxa_atexit@plt+0xc394> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r7, [pc, #32] @ 19024 <__cxa_atexit@plt+0xc398> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq r9, #160, 30 @ 0x280 │ │ │ │ - tsteq r9, #148, 30 @ 0x250 │ │ │ │ + tsteq r9, #144, 30 @ 0x240 │ │ │ │ + tsteq r9, #132, 30 @ 0x210 │ │ │ │ rscseq fp, r6, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 19088 <__cxa_atexit@plt+0xc3fc> │ │ │ │ @@ -12539,26 +12539,26 @@ │ │ │ │ ldr r3, [pc, #56] @ 190a8 <__cxa_atexit@plt+0xc41c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 190ac <__cxa_atexit@plt+0xc420> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r7, [pc, #32] @ 190b0 <__cxa_atexit@plt+0xc424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - tsteq r9, #20, 30 @ 0x50 │ │ │ │ - tsteq r9, #8, 30 │ │ │ │ + tsteq r9, #4, 30 │ │ │ │ + tsteq r9, #248, 28 @ 0xf80 │ │ │ │ rscseq fp, r6, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #136] @ 19150 <__cxa_atexit@plt+0xc4c4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -12578,31 +12578,31 @@ │ │ │ │ ldr r2, [pc, #76] @ 19158 <__cxa_atexit@plt+0xc4cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #64] @ 1915c <__cxa_atexit@plt+0xc4d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 19160 <__cxa_atexit@plt+0xc4d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - tsteq r9, #120, 28 @ 0x780 │ │ │ │ - tsteq r9, #96, 28 @ 0x600 │ │ │ │ + tsteq r9, #104, 28 @ 0x680 │ │ │ │ + tsteq r9, #80, 28 @ 0x500 │ │ │ │ rscseq fp, r6, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 191c4 <__cxa_atexit@plt+0xc538> │ │ │ │ @@ -12618,26 +12618,26 @@ │ │ │ │ ldr r3, [pc, #56] @ 191e4 <__cxa_atexit@plt+0xc558> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 191e8 <__cxa_atexit@plt+0xc55c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r7, [pc, #32] @ 191ec <__cxa_atexit@plt+0xc560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - tsteq r9, #216, 26 @ 0x3600 │ │ │ │ - tsteq r9, #204, 26 @ 0x3300 │ │ │ │ + tsteq r9, #200, 26 @ 0x3200 │ │ │ │ + tsteq r9, #188, 26 @ 0x2f00 │ │ │ │ rscseq fp, r6, #0, 18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19234 <__cxa_atexit@plt+0xc5a8> │ │ │ │ @@ -12681,26 +12681,26 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ b 192d0 <__cxa_atexit@plt+0xc644> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ b 192b4 <__cxa_atexit@plt+0xc628> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 18fdb38 <__cxa_atexit@plt+0x18f0eac> │ │ │ │ + b 192029c <__cxa_atexit@plt+0x1913610> │ │ │ │ ldr r7, [pc, #28] @ 192e4 <__cxa_atexit@plt+0xc658> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #16] @ 192e8 <__cxa_atexit@plt+0xc65c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ - tsteq r9, #188, 24 @ 0xbc00 │ │ │ │ + tsteq r9, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rscseq fp, r6, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #152] @ 1939c <__cxa_atexit@plt+0xc710> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -12711,130 +12711,130 @@ │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1936c <__cxa_atexit@plt+0xc6e0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmn r8, #1 │ │ │ │ beq 1937c <__cxa_atexit@plt+0xc6f0> │ │ │ │ - bl 3ff72c <__cxa_atexit@plt+0x3f2aa0> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ beq 19374 <__cxa_atexit@plt+0xc6e8> │ │ │ │ ldr r3, [pc, #100] @ 193ac <__cxa_atexit@plt+0xc720> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #92] @ 193b0 <__cxa_atexit@plt+0xc724> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff734 <__cxa_atexit@plt+0x3f2aa8> │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r8 │ │ │ │ bl bcfc │ │ │ │ ldr r3, [pc, #32] @ 193a4 <__cxa_atexit@plt+0xc718> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 193a8 <__cxa_atexit@plt+0xc71c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - tsteq r9, #0, 24 │ │ │ │ + tsteq r9, #240, 22 @ 0x3c000 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - tsteq r9, #72, 24 @ 0x4800 │ │ │ │ + tsteq r9, #56, 24 @ 0x3800 │ │ │ │ rscseq fp, r6, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 19440 <__cxa_atexit@plt+0xc7b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 19410 <__cxa_atexit@plt+0xc784> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmn r8, #1 │ │ │ │ beq 19420 <__cxa_atexit@plt+0xc794> │ │ │ │ - bl 3ff72c <__cxa_atexit@plt+0x3f2aa0> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ beq 19418 <__cxa_atexit@plt+0xc78c> │ │ │ │ ldr r3, [pc, #84] @ 1944c <__cxa_atexit@plt+0xc7c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #76] @ 19450 <__cxa_atexit@plt+0xc7c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff734 <__cxa_atexit@plt+0x3f2aa8> │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r8 │ │ │ │ bl bcfc │ │ │ │ ldr r3, [pc, #28] @ 19444 <__cxa_atexit@plt+0xc7b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 19448 <__cxa_atexit@plt+0xc7bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r9, #92, 22 @ 0x17000 │ │ │ │ + tsteq r9, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r9, #152, 22 @ 0x26000 │ │ │ │ + tsteq r9, #136, 22 @ 0x22000 │ │ │ │ rscseq fp, r6, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmn r8, #1 │ │ │ │ beq 194a0 <__cxa_atexit@plt+0xc814> │ │ │ │ - bl 3ff72c <__cxa_atexit@plt+0x3f2aa0> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ beq 19498 <__cxa_atexit@plt+0xc80c> │ │ │ │ ldr r3, [pc, #72] @ 194c8 <__cxa_atexit@plt+0xc83c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #64] @ 194cc <__cxa_atexit@plt+0xc840> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff734 <__cxa_atexit@plt+0x3f2aa8> │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ mov r0, r8 │ │ │ │ bl bcfc │ │ │ │ ldr r3, [pc, #24] @ 194c0 <__cxa_atexit@plt+0xc834> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 194c4 <__cxa_atexit@plt+0xc838> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r9, #220, 20 @ 0xdc000 │ │ │ │ + tsteq r9, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r9, #16, 22 @ 0x4000 │ │ │ │ + tsteq r9, #0, 22 │ │ │ │ rscseq fp, r6, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 194fc <__cxa_atexit@plt+0xc870> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 19500 <__cxa_atexit@plt+0xc874> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r9, #160, 20 @ 0xa0000 │ │ │ │ + tsteq r9, #144, 20 @ 0x90000 │ │ │ │ rscseq fp, r6, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 19554 <__cxa_atexit@plt+0xc8c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ @@ -12869,25 +12869,25 @@ │ │ │ │ rscseq fp, r6, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ beq 195d8 <__cxa_atexit@plt+0xc94c> │ │ │ │ - bl 3ff72c <__cxa_atexit@plt+0x3f2aa0> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ beq 19620 <__cxa_atexit@plt+0xc994> │ │ │ │ ldr r3, [pc, #288] @ 196e0 <__cxa_atexit@plt+0xca54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #280] @ 196e4 <__cxa_atexit@plt+0xca58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff734 <__cxa_atexit@plt+0x3f2aa8> │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 196a4 <__cxa_atexit@plt+0xca18> │ │ │ │ str r8, [r5, #4] │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 19684 <__cxa_atexit@plt+0xc9f8> │ │ │ │ @@ -12922,15 +12922,15 @@ │ │ │ │ ldr r3, [pc, #92] @ 196c8 <__cxa_atexit@plt+0xca3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #80] @ 196cc <__cxa_atexit@plt+0xca40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r7, [pc, #92] @ 196e8 <__cxa_atexit@plt+0xca5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -12941,22 +12941,22 @@ │ │ │ │ ldr r7, [pc, #24] @ 196d0 <__cxa_atexit@plt+0xca44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff2b8 │ │ │ │ @ instruction: 0xfffff2cc │ │ │ │ - tsteq r9, #24, 18 @ 0x60000 │ │ │ │ + tsteq r9, #8, 18 @ 0x20000 │ │ │ │ rscseq fp, r6, #4, 8 @ 0x4000000 │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ rscseq fp, r6, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq r9, #208, 18 @ 0x340000 │ │ │ │ - tsteq r9, #12, 18 @ 0x30000 │ │ │ │ + tsteq r9, #192, 18 @ 0x300000 │ │ │ │ + tsteq r9, #252, 16 @ 0xfc0000 │ │ │ │ rscseq fp, r6, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 19778 <__cxa_atexit@plt+0xcaec> │ │ │ │ @@ -12975,15 +12975,15 @@ │ │ │ │ ldr r3, [pc, #80] @ 19790 <__cxa_atexit@plt+0xcb04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #68] @ 19794 <__cxa_atexit@plt+0xcb08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r7, [pc, #60] @ 1979c <__cxa_atexit@plt+0xcb10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -12991,17 +12991,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 19798 <__cxa_atexit@plt+0xcb0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff1e4 │ │ │ │ @ instruction: 0xfffff1f8 │ │ │ │ - tsteq r9, #68, 16 @ 0x440000 │ │ │ │ + tsteq r9, #52, 16 @ 0x340000 │ │ │ │ rscseq fp, r6, #60, 6 @ 0xf0000000 │ │ │ │ - tsteq r9, #56, 16 @ 0x380000 │ │ │ │ + tsteq r9, #40, 16 @ 0x280000 │ │ │ │ rscseq fp, r6, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #132] @ 19838 <__cxa_atexit@plt+0xcbac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ @@ -13012,169 +13012,169 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 19820 <__cxa_atexit@plt+0xcb94> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ beq 19830 <__cxa_atexit@plt+0xcba4> │ │ │ │ - bl 3ff72c <__cxa_atexit@plt+0x3f2aa0> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ beq 19828 <__cxa_atexit@plt+0xcb9c> │ │ │ │ ldr r3, [pc, #68] @ 19840 <__cxa_atexit@plt+0xcbb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #60] @ 19844 <__cxa_atexit@plt+0xcbb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff734 <__cxa_atexit@plt+0x3f2aa8> │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl bcfc │ │ │ │ add r5, r5, #8 │ │ │ │ - b 18fdb38 <__cxa_atexit@plt+0x18f0eac> │ │ │ │ + b 192029c <__cxa_atexit@plt+0x1913610> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - tsteq r9, #148, 14 @ 0x2500000 │ │ │ │ + tsteq r9, #132, 14 @ 0x2100000 │ │ │ │ rscseq fp, r6, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 198c0 <__cxa_atexit@plt+0xcc34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 198a8 <__cxa_atexit@plt+0xcc1c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ beq 198b8 <__cxa_atexit@plt+0xcc2c> │ │ │ │ - bl 3ff72c <__cxa_atexit@plt+0x3f2aa0> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ beq 198b0 <__cxa_atexit@plt+0xcc24> │ │ │ │ ldr r3, [pc, #52] @ 198c4 <__cxa_atexit@plt+0xcc38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 198c8 <__cxa_atexit@plt+0xcc3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff734 <__cxa_atexit@plt+0x3f2aa8> │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, r9 │ │ │ │ bl bcfc │ │ │ │ add r5, r5, #8 │ │ │ │ - b 18fdb38 <__cxa_atexit@plt+0x18f0eac> │ │ │ │ + b 192029c <__cxa_atexit@plt+0x1913610> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r9, #0, 14 │ │ │ │ + tsteq r9, #240, 12 @ 0xf000000 │ │ │ │ rscseq fp, r6, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmn r9, #1 │ │ │ │ beq 1991c <__cxa_atexit@plt+0xcc90> │ │ │ │ - bl 3ff72c <__cxa_atexit@plt+0x3f2aa0> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ beq 19914 <__cxa_atexit@plt+0xcc88> │ │ │ │ ldr r3, [pc, #40] @ 19924 <__cxa_atexit@plt+0xcc98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 19928 <__cxa_atexit@plt+0xcc9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff734 <__cxa_atexit@plt+0x3f2aa8> │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ mov r0, r9 │ │ │ │ bl bcfc │ │ │ │ add r5, r5, #8 │ │ │ │ - b 18fdb38 <__cxa_atexit@plt+0x18f0eac> │ │ │ │ + b 192029c <__cxa_atexit@plt+0x1913610> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r9, #148, 12 @ 0x9400000 │ │ │ │ + tsteq r9, #132, 12 @ 0x8400000 │ │ │ │ rscseq fp, r6, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 18fdb38 <__cxa_atexit@plt+0x18f0eac> │ │ │ │ + b 192029c <__cxa_atexit@plt+0x1913610> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 19980 <__cxa_atexit@plt+0xccf4> │ │ │ │ ldr r2, [pc, #40] @ 1998c <__cxa_atexit@plt+0xcd00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #28] @ 19990 <__cxa_atexit@plt+0xcd04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ rsb r8, r3, #0 │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ + b 3f35ec <__cxa_atexit@plt+0x3e6960> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #212, 10 @ 0x35000000 │ │ │ │ - tsteq r9, #44, 12 @ 0x2c00000 │ │ │ │ + tsteq r9, #196, 10 @ 0x31000000 │ │ │ │ + tsteq r9, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 19a08 <__cxa_atexit@plt+0xcd7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 19a14 <__cxa_atexit@plt+0xcd88> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 19a00 <__cxa_atexit@plt+0xcd74> │ │ │ │ ldr r3, [pc, #80] @ 19a28 <__cxa_atexit@plt+0xcd9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #68] @ 19a24 <__cxa_atexit@plt+0xcd98> │ │ │ │ ldr r2, [pc, #72] @ 19a2c <__cxa_atexit@plt+0xcda0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ mvn r5, #7 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, sl │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ + b 3f35ec <__cxa_atexit@plt+0x3e6960> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ stcleq 12, cr12, [ip], {204} @ 0xcc │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r9, #80, 10 @ 0x14000000 │ │ │ │ + tsteq r9, #64, 10 @ 0x10000000 │ │ │ │ rscseq fp, r6, #20, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 19a9c <__cxa_atexit@plt+0xce10> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 19a94 <__cxa_atexit@plt+0xce08> │ │ │ │ ldr r3, [pc, #64] @ 19aa4 <__cxa_atexit@plt+0xce18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [pc, #60] @ 19aa8 <__cxa_atexit@plt+0xce1c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, #56] @ 19aac <__cxa_atexit@plt+0xce20> │ │ │ │ @@ -13182,32 +13182,32 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 19ab0 <__cxa_atexit@plt+0xce24> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq fp, r6, #216 @ 0xd8 │ │ │ │ rscseq fp, r6, #188 @ 0xbc │ │ │ │ - tsteq r9, #192, 8 @ 0xc0000000 │ │ │ │ - tsteq r9, #32, 10 @ 0x8000000 │ │ │ │ + tsteq r9, #176, 8 @ 0xb0000000 │ │ │ │ + tsteq r9, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #12] @ 19ad4 <__cxa_atexit@plt+0xce48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ rsb r8, r3, #0 │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ - tsteq r9, #216, 8 @ 0xd8000000 │ │ │ │ + b 3f35ec <__cxa_atexit@plt+0x3e6960> │ │ │ │ + tsteq r9, #200, 8 @ 0xc8000000 │ │ │ │ rscseq fp, r6, #140 @ 0x8c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19b80 <__cxa_atexit@plt+0xcef4> │ │ │ │ @@ -13222,15 +13222,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ ldr r6, [pc, #132] @ 19ba8 <__cxa_atexit@plt+0xcf1c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ + b 3f35ec <__cxa_atexit@plt+0x3e6960> │ │ │ │ cmp r8, #-2147483648 @ 0x80000000 │ │ │ │ bne 19b54 <__cxa_atexit@plt+0xcec8> │ │ │ │ ldr r7, [pc, #88] @ 19b9c <__cxa_atexit@plt+0xcf10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #84] @ 19ba0 <__cxa_atexit@plt+0xcf14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r2 │ │ │ │ @@ -13241,37 +13241,37 @@ │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ ldr r3, [pc, #64] @ 19bb4 <__cxa_atexit@plt+0xcf28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r2 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq fp, r6, #24 │ │ │ │ rscseq fp, r6, #16 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r9, #124, 8 @ 0x7c000000 │ │ │ │ + tsteq r9, #108, 8 @ 0x6c000000 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ rscseq sl, r6, #196, 30 @ 0x310 │ │ │ │ - tsteq r9, #48, 8 @ 0x30000000 │ │ │ │ + tsteq r9, #32, 8 @ 0x20000000 │ │ │ │ rscseq sl, r6, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 19bd8 <__cxa_atexit@plt+0xcf4c> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ rscseq sl, r6, #92, 30 @ 0x170 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -13290,35 +13290,35 @@ │ │ │ │ ldr r2, [pc, #60] @ 19c68 <__cxa_atexit@plt+0xcfdc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #56] @ 19c6c <__cxa_atexit@plt+0xcfe0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r7, [pc, #24] @ 19c64 <__cxa_atexit@plt+0xcfd8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ rscseq sl, r6, #0, 30 │ │ │ │ rscseq sl, r6, #248, 28 @ 0xf80 │ │ │ │ rscseq sl, r6, #48, 30 @ 0xc0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - sbcseq r5, r9, #-1073741814 @ 0xc000000a │ │ │ │ + sbcseq r4, r9, #43776 @ 0xab00 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #12] @ 19c90 <__cxa_atexit@plt+0xd004> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ rsb r8, r3, #0 │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ - tsteq r9, #28, 6 @ 0x70000000 │ │ │ │ + b 3f35ec <__cxa_atexit@plt+0x3e6960> │ │ │ │ + tsteq r9, #12, 6 @ 0x30000000 │ │ │ │ rscseq sl, r6, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19d3c <__cxa_atexit@plt+0xd0b0> │ │ │ │ @@ -13333,15 +13333,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ ldr r6, [pc, #132] @ 19d64 <__cxa_atexit@plt+0xd0d8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ + b 3f35ec <__cxa_atexit@plt+0x3e6960> │ │ │ │ cmp r8, #-2147483648 @ 0x80000000 │ │ │ │ bne 19d10 <__cxa_atexit@plt+0xd084> │ │ │ │ ldr r7, [pc, #88] @ 19d58 <__cxa_atexit@plt+0xd0cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #84] @ 19d5c <__cxa_atexit@plt+0xd0d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r2 │ │ │ │ @@ -13352,37 +13352,37 @@ │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ ldr r3, [pc, #64] @ 19d70 <__cxa_atexit@plt+0xd0e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r2 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq sl, r6, #92, 28 @ 0x5c0 │ │ │ │ rscseq sl, r6, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r9, #192, 4 │ │ │ │ + tsteq r9, #176, 4 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ rscseq sl, r6, #8, 28 @ 0x80 │ │ │ │ - tsteq r9, #116, 4 @ 0x40000007 │ │ │ │ + tsteq r9, #100, 4 @ 0x40000006 │ │ │ │ rscseq sl, r6, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 19d94 <__cxa_atexit@plt+0xd108> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ rscseq sl, r6, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -13399,55 +13399,55 @@ │ │ │ │ ldr r2, [pc, #60] @ 19e1c <__cxa_atexit@plt+0xd190> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #56] @ 19e20 <__cxa_atexit@plt+0xd194> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r7, [pc, #24] @ 19e18 <__cxa_atexit@plt+0xd18c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ rscseq sl, r6, #196, 26 @ 0x3100 │ │ │ │ rscseq sl, r6, #188, 26 @ 0x2f00 │ │ │ │ rscseq sl, r6, #160, 26 @ 0x2800 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - sbcseq r4, r9, #80, 30 @ 0x140 │ │ │ │ + sbcseq r4, r9, #208, 20 @ 0xd0000 │ │ │ │ rscseq sl, r6, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 19e84 <__cxa_atexit@plt+0xd1f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 19e7c <__cxa_atexit@plt+0xd1f0> │ │ │ │ ldr r3, [pc, #52] @ 19e8c <__cxa_atexit@plt+0xd200> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 19e90 <__cxa_atexit@plt+0xd204> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 19e94 <__cxa_atexit@plt+0xd208> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ + b 3f35fc <__cxa_atexit@plt+0x3e6970> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq sl, r6, #224, 26 @ 0x3800 │ │ │ │ rscseq sl, r6, #236, 26 @ 0x3b00 │ │ │ │ - tsteq r9, #204 @ 0xcc │ │ │ │ + tsteq r9, #188 @ 0xbc │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ cmp sl, #5 │ │ │ │ bge 19ef0 <__cxa_atexit@plt+0xd264> │ │ │ │ ldr r7, [pc, #184] @ 19f6c <__cxa_atexit@plt+0xd2e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -13491,18 +13491,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 19f70 <__cxa_atexit@plt+0xd2e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldclvs 8, cr6, [r4, #-184]! @ 0xffffff48 │ │ │ │ - sbcseq r4, r9, #244, 26 @ 0x3d00 │ │ │ │ - tsteq r9, #44 @ 0x2c │ │ │ │ - tsteq r9, #184 @ 0xb8 │ │ │ │ + sbcseq r4, r9, #116, 18 @ 0x1d0000 │ │ │ │ tsteq r9, #28 │ │ │ │ + tsteq r9, #168 @ 0xa8 │ │ │ │ + tsteq r9, #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19fc0 <__cxa_atexit@plt+0xd334> │ │ │ │ ldr r3, [pc, #60] @ 19fd0 <__cxa_atexit@plt+0xd344> │ │ │ │ @@ -13547,15 +13547,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r2, r8} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1a070 <__cxa_atexit@plt+0xd3e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -13568,28 +13568,28 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 1a09c <__cxa_atexit@plt+0xd410> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq sl, r6, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1a0c8 <__cxa_atexit@plt+0xd43c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 1a0cc <__cxa_atexit@plt+0xd440> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r9, #112, 28 @ 0x700 │ │ │ │ + tsteq r9, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1a114 <__cxa_atexit@plt+0xd488> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -13601,20 +13601,20 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #164, 28 @ 0xa40 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #148, 28 @ 0x940 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a15c <__cxa_atexit@plt+0xd4d0> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -13649,15 +13649,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r9, #228, 26 @ 0x3900 │ │ │ │ + tsteq r9, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 1a170 <__cxa_atexit@plt+0xd4e4> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -13671,67 +13671,67 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #40] @ 1a250 <__cxa_atexit@plt+0xd5c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r7, [pc, #20] @ 1a254 <__cxa_atexit@plt+0xd5c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, #132, 26 @ 0x2100 │ │ │ │ + tsteq r9, #116, 26 @ 0x1d00 │ │ │ │ rscseq sl, r6, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 1a270 <__cxa_atexit@plt+0xd5e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff754 <__cxa_atexit@plt+0x3f2ac8> │ │ │ │ + b 3f3604 <__cxa_atexit@plt+0x3e6978> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 1a290 <__cxa_atexit@plt+0xd604> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #20, 26 @ 0x500 │ │ │ │ + tsteq r9, #4, 26 @ 0x100 │ │ │ │ rscseq sl, r6, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1a2f4 <__cxa_atexit@plt+0xd668> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1a2ec <__cxa_atexit@plt+0xd660> │ │ │ │ ldr r3, [pc, #52] @ 1a2fc <__cxa_atexit@plt+0xd670> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 1a300 <__cxa_atexit@plt+0xd674> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 1a304 <__cxa_atexit@plt+0xd678> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ff75c <__cxa_atexit@plt+0x3f2ad0> │ │ │ │ + b 3f360c <__cxa_atexit@plt+0x3e6980> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ rscseq sl, r6, #188, 18 @ 0x2f0000 │ │ │ │ - tsteq r9, #92, 24 @ 0x5c00 │ │ │ │ + tsteq r9, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a33c <__cxa_atexit@plt+0xd6b0> │ │ │ │ @@ -13739,45 +13739,45 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #132, 24 @ 0x8400 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #116, 24 @ 0x7400 │ │ │ │ rscseq sl, r6, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1a3ac <__cxa_atexit@plt+0xd720> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1a3a4 <__cxa_atexit@plt+0xd718> │ │ │ │ ldr r3, [pc, #52] @ 1a3b4 <__cxa_atexit@plt+0xd728> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 1a3b8 <__cxa_atexit@plt+0xd72c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 1a3bc <__cxa_atexit@plt+0xd730> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ff75c <__cxa_atexit@plt+0x3f2ad0> │ │ │ │ + b 3f360c <__cxa_atexit@plt+0x3e6980> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ rscseq sl, r6, #44, 18 @ 0xb0000 │ │ │ │ - tsteq r9, #164, 22 @ 0x29000 │ │ │ │ + tsteq r9, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a3f4 <__cxa_atexit@plt+0xd768> │ │ │ │ @@ -13785,59 +13785,59 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #204, 22 @ 0x33000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #188, 22 @ 0x2f000 │ │ │ │ rscseq sl, r6, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1a43c <__cxa_atexit@plt+0xd7b0> │ │ │ │ ldr r0, [r7, #8] │ │ │ │ - bl 3ff764 <__cxa_atexit@plt+0x3f2ad8> │ │ │ │ + bl 3f3614 <__cxa_atexit@plt+0x3e6988> │ │ │ │ ldr r3, [pc, #24] @ 1a444 <__cxa_atexit@plt+0xd7b8> │ │ │ │ add r3, pc, r3 │ │ │ │ strd r0, [r8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ - b 3ff76c <__cxa_atexit@plt+0x3f2ae0> │ │ │ │ + b 3f361c <__cxa_atexit@plt+0x3e6990> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq sl, r6, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1a470 <__cxa_atexit@plt+0xd7e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff774 <__cxa_atexit@plt+0x3f2ae8> │ │ │ │ - tsteq r9, #68, 22 @ 0x11000 │ │ │ │ + b 3f3624 <__cxa_atexit@plt+0x3e6998> │ │ │ │ + tsteq r9, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a4a4 <__cxa_atexit@plt+0xd818> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1a4ac <__cxa_atexit@plt+0xd820> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff77c <__cxa_atexit@plt+0x3f2af0> │ │ │ │ + b 3f362c <__cxa_atexit@plt+0x3e69a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #164, 20 @ 0xa4000 │ │ │ │ + tsteq r9, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a4f0 <__cxa_atexit@plt+0xd864> │ │ │ │ ldr r7, [pc, #48] @ 1a500 <__cxa_atexit@plt+0xd874> │ │ │ │ @@ -13884,34 +13884,34 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r8, [pc, #76] @ 1a5d4 <__cxa_atexit@plt+0xd948> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r7, [pc, #52] @ 1a5c8 <__cxa_atexit@plt+0xd93c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r9, #12, 20 @ 0xc000 │ │ │ │ + tsteq r9, #252, 18 @ 0x3f0000 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r9, #44, 20 @ 0x2c000 │ │ │ │ + tsteq r9, #28, 20 @ 0x1c000 │ │ │ │ rscseq sl, r6, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -13923,21 +13923,21 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r8, [pc, #24] @ 1a63c <__cxa_atexit@plt+0xd9b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, #144, 18 @ 0x240000 │ │ │ │ + tsteq r9, #128, 18 @ 0x200000 │ │ │ │ rscseq sl, r6, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #56] @ 1a690 <__cxa_atexit@plt+0xda04> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -13960,15 +13960,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a6bc <__cxa_atexit@plt+0xda30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff784 <__cxa_atexit@plt+0x3f2af8> │ │ │ │ + b 3f3634 <__cxa_atexit@plt+0x3e69a8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq sl, r6, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5], #-8 │ │ │ │ b 1a6e4 <__cxa_atexit@plt+0xda58> │ │ │ │ @@ -14012,15 +14012,15 @@ │ │ │ │ ldr r2, [pc, #144] @ 1a804 <__cxa_atexit@plt+0xdb78> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff78c <__cxa_atexit@plt+0x3f2b00> │ │ │ │ + b 3f363c <__cxa_atexit@plt+0x3e69b0> │ │ │ │ ldr r5, [pc, #120] @ 1a80c <__cxa_atexit@plt+0xdb80> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #116] @ 1a810 <__cxa_atexit@plt+0xdb84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r5, [r3] │ │ │ │ ldr r0, [pc, #108] @ 1a814 <__cxa_atexit@plt+0xdb88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -14028,57 +14028,57 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #96] @ 1a818 <__cxa_atexit@plt+0xdb8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r9, [pc, #84] @ 1a81c <__cxa_atexit@plt+0xdb90> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ + b 3f35fc <__cxa_atexit@plt+0x3e6970> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #40] @ 1a808 <__cxa_atexit@plt+0xdb7c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r9, #8, 16 @ 0x80000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r9, #248, 14 @ 0x3e00000 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - tsteq r9, #44, 16 @ 0x2c0000 │ │ │ │ + tsteq r9, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ rscseq sl, r6, #112, 10 @ 0x1c000000 │ │ │ │ rscseq sl, r6, #100, 10 @ 0x19000000 │ │ │ │ - tsteq r9, #0, 16 │ │ │ │ - tsteq r9, #244, 14 @ 0x3d00000 │ │ │ │ + tsteq r9, #240, 14 @ 0x3c00000 │ │ │ │ + tsteq r9, #228, 14 @ 0x3900000 │ │ │ │ rscseq sl, r6, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1a848 <__cxa_atexit@plt+0xdbbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff78c <__cxa_atexit@plt+0x3f2b00> │ │ │ │ + b 3f363c <__cxa_atexit@plt+0x3e69b0> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ rscseq sl, r6, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1a874 <__cxa_atexit@plt+0xdbe8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff78c <__cxa_atexit@plt+0x3f2b00> │ │ │ │ + b 3f363c <__cxa_atexit@plt+0x3e69b0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rscseq sl, r6, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r7, #17 │ │ │ │ @@ -14290,18 +14290,18 @@ │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #44, 8 @ 0x2c000000 │ │ │ │ - tsteq r9, #160, 6 @ 0x80000002 │ │ │ │ - tsteq r9, #32, 8 @ 0x20000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #28, 8 @ 0x1c000000 │ │ │ │ + tsteq r9, #144, 6 @ 0x40000002 │ │ │ │ + tsteq r9, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ac58 <__cxa_atexit@plt+0xdfcc> │ │ │ │ @@ -14322,18 +14322,18 @@ │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #172, 6 @ 0xb0000002 │ │ │ │ - tsteq r9, #32, 6 @ 0x80000000 │ │ │ │ - tsteq r9, #164, 6 @ 0x90000002 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #156, 6 @ 0x70000002 │ │ │ │ + tsteq r9, #16, 6 @ 0x40000000 │ │ │ │ + tsteq r9, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1acd8 <__cxa_atexit@plt+0xe04c> │ │ │ │ @@ -14354,18 +14354,18 @@ │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #44, 6 @ 0xb0000000 │ │ │ │ - tsteq r9, #160, 4 │ │ │ │ - tsteq r9, #40, 6 @ 0xa0000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #28, 6 @ 0x70000000 │ │ │ │ + tsteq r9, #144, 4 │ │ │ │ + tsteq r9, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ad58 <__cxa_atexit@plt+0xe0cc> │ │ │ │ @@ -14386,18 +14386,18 @@ │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #172, 4 @ 0xc000000a │ │ │ │ - tsteq r9, #32, 4 │ │ │ │ - tsteq r9, #172, 4 @ 0xc000000a │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #156, 4 @ 0xc0000009 │ │ │ │ + tsteq r9, #16, 4 │ │ │ │ + tsteq r9, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1add8 <__cxa_atexit@plt+0xe14c> │ │ │ │ @@ -14418,18 +14418,18 @@ │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #44, 4 @ 0xc0000002 │ │ │ │ - tsteq r9, #160, 2 @ 0x28 │ │ │ │ - tsteq r9, #48, 4 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #28, 4 @ 0xc0000001 │ │ │ │ + tsteq r9, #144, 2 @ 0x24 │ │ │ │ + tsteq r9, #32, 4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ae58 <__cxa_atexit@plt+0xe1cc> │ │ │ │ @@ -14450,18 +14450,18 @@ │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #172, 2 @ 0x2b │ │ │ │ - tsteq r9, #32, 2 │ │ │ │ - tsteq r9, #176, 2 @ 0x2c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #156, 2 @ 0x27 │ │ │ │ + tsteq r9, #16, 2 │ │ │ │ + tsteq r9, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1aed8 <__cxa_atexit@plt+0xe24c> │ │ │ │ @@ -14482,18 +14482,18 @@ │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #44, 2 │ │ │ │ - tsteq r9, #160 @ 0xa0 │ │ │ │ - tsteq r9, #52, 2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #28, 2 │ │ │ │ + tsteq r9, #144 @ 0x90 │ │ │ │ + tsteq r9, #36, 2 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1af58 <__cxa_atexit@plt+0xe2cc> │ │ │ │ @@ -14514,18 +14514,18 @@ │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #172 @ 0xac │ │ │ │ - tsteq r9, #32 │ │ │ │ - tsteq r9, #184 @ 0xb8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #156 @ 0x9c │ │ │ │ + tsteq r9, #16 │ │ │ │ + tsteq r9, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1afd8 <__cxa_atexit@plt+0xe34c> │ │ │ │ @@ -14546,18 +14546,18 @@ │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #44 @ 0x2c │ │ │ │ - tsteq r9, #160, 30 @ 0x280 │ │ │ │ - tsteq r9, #40 @ 0x28 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #28 │ │ │ │ + tsteq r9, #144, 30 @ 0x240 │ │ │ │ + tsteq r9, #24 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b058 <__cxa_atexit@plt+0xe3cc> │ │ │ │ @@ -14578,18 +14578,18 @@ │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #156, 30 @ 0x270 │ │ │ │ + tsteq r9, #16, 30 @ 0x40 │ │ │ │ tsteq r9, #172, 30 @ 0x2b0 │ │ │ │ - tsteq r9, #32, 30 @ 0x80 │ │ │ │ - tsteq r9, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b0d8 <__cxa_atexit@plt+0xe44c> │ │ │ │ @@ -14610,47 +14610,47 @@ │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #44, 30 @ 0xb0 │ │ │ │ - tsteq r9, #160, 28 @ 0xa00 │ │ │ │ - tsteq r9, #64, 30 @ 0x100 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #28, 30 @ 0x70 │ │ │ │ + tsteq r9, #144, 28 @ 0x900 │ │ │ │ + tsteq r9, #48, 30 @ 0xc0 │ │ │ │ rscseq r9, r6, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1b150 <__cxa_atexit@plt+0xe4c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1b148 <__cxa_atexit@plt+0xe4bc> │ │ │ │ ldr r3, [pc, #52] @ 1b158 <__cxa_atexit@plt+0xe4cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 1b15c <__cxa_atexit@plt+0xe4d0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 1b160 <__cxa_atexit@plt+0xe4d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ff75c <__cxa_atexit@plt+0x3f2ad0> │ │ │ │ + b 3f360c <__cxa_atexit@plt+0x3e6980> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ rscseq r9, r6, #244, 22 @ 0x3d000 │ │ │ │ - tsteq r9, #0, 28 │ │ │ │ + tsteq r9, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b198 <__cxa_atexit@plt+0xe50c> │ │ │ │ @@ -14658,45 +14658,45 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #40, 28 @ 0x280 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #24, 28 @ 0x180 │ │ │ │ rscseq r9, r6, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1b208 <__cxa_atexit@plt+0xe57c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1b200 <__cxa_atexit@plt+0xe574> │ │ │ │ ldr r3, [pc, #52] @ 1b210 <__cxa_atexit@plt+0xe584> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 1b214 <__cxa_atexit@plt+0xe588> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 1b218 <__cxa_atexit@plt+0xe58c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ff75c <__cxa_atexit@plt+0x3f2ad0> │ │ │ │ + b 3f360c <__cxa_atexit@plt+0x3e6980> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ rscseq r9, r6, #140, 22 @ 0x23000 │ │ │ │ - tsteq r9, #72, 26 @ 0x1200 │ │ │ │ + tsteq r9, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b250 <__cxa_atexit@plt+0xe5c4> │ │ │ │ @@ -14704,16 +14704,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #112, 26 @ 0x1c00 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #96, 26 @ 0x1800 │ │ │ │ rscseq r9, r6, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b304 <__cxa_atexit@plt+0xe678> │ │ │ │ @@ -14751,15 +14751,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r9, #108, 24 @ 0x6c00 │ │ │ │ + tsteq r9, #92, 24 @ 0x5c00 │ │ │ │ rscseq r9, r6, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ ldr r2, [pc, #76] @ 1b384 <__cxa_atexit@plt+0xe6f8> │ │ │ │ @@ -14780,28 +14780,28 @@ │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 3cd3c <__cxa_atexit@plt+0x300b0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r9, #224, 22 @ 0x38000 │ │ │ │ + tsteq r9, #208, 22 @ 0x34000 │ │ │ │ rscseq r9, r6, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #8] @ 1b3bc <__cxa_atexit@plt+0xe730> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 3cd3c <__cxa_atexit@plt+0x300b0> │ │ │ │ - tsteq r9, #152, 22 @ 0x26000 │ │ │ │ + tsteq r9, #136, 22 @ 0x22000 │ │ │ │ rscseq r9, r6, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b40c <__cxa_atexit@plt+0xe780> │ │ │ │ @@ -14852,24 +14852,24 @@ │ │ │ │ rscseq r9, r6, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b4ac <__cxa_atexit@plt+0xe820> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b4cc <__cxa_atexit@plt+0xe840> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3ff79c <__cxa_atexit@plt+0x3f2b10> │ │ │ │ - tsteq r9, #40, 22 @ 0xa000 │ │ │ │ + b 19a4a38 <__cxa_atexit@plt+0x1997dac> │ │ │ │ + tsteq r9, #24, 22 @ 0x6000 │ │ │ │ rscseq r9, r6, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b51c <__cxa_atexit@plt+0xe890> │ │ │ │ @@ -14924,31 +14924,31 @@ │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 1b5cc <__cxa_atexit@plt+0xe940> │ │ │ │ ldr r3, [pc, #36] @ 1b5e4 <__cxa_atexit@plt+0xe958> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7a4 <__cxa_atexit@plt+0x3f2b18> │ │ │ │ + b 3f364c <__cxa_atexit@plt+0x3e69c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r9, #224, 18 @ 0x380000 │ │ │ │ + tsteq r9, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1b608 <__cxa_atexit@plt+0xe97c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7a4 <__cxa_atexit@plt+0x3f2b18> │ │ │ │ - tsteq r9, #168, 18 @ 0x2a0000 │ │ │ │ + b 3f364c <__cxa_atexit@plt+0x3e69c0> │ │ │ │ + tsteq r9, #152, 18 @ 0x260000 │ │ │ │ rscseq r9, r6, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b64c <__cxa_atexit@plt+0xe9c0> │ │ │ │ @@ -14999,23 +14999,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, #32] @ 1b714 <__cxa_atexit@plt+0xea88> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #40, 18 @ 0xa0000 │ │ │ │ tsteq r9, #56, 18 @ 0xe0000 │ │ │ │ tsteq r9, #72, 18 @ 0x120000 │ │ │ │ - tsteq r9, #88, 18 @ 0x160000 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - tsteq r9, #4, 18 @ 0x10000 │ │ │ │ + tsteq r9, #244, 16 @ 0xf40000 │ │ │ │ rscseq r9, r6, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -15023,36 +15023,36 @@ │ │ │ │ ldr r3, [pc, #40] @ 1b768 <__cxa_atexit@plt+0xeadc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 1b76c <__cxa_atexit@plt+0xeae0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - sbcseq r3, r9, #220, 8 @ 0xdc000000 │ │ │ │ + sbcseq r3, r9, #92 @ 0x5c │ │ │ │ rscseq r9, r6, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1b7ac <__cxa_atexit@plt+0xeb20> │ │ │ │ ldr r3, [pc, #36] @ 1b7bc <__cxa_atexit@plt+0xeb30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ rscseq r9, r6, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -15067,21 +15067,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #36] @ 1b81c <__cxa_atexit@plt+0xeb90> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - sbcseq r3, r9, #788529152 @ 0x2f000000 │ │ │ │ + sbcseq r2, r9, #700 @ 0x2bc │ │ │ │ rscseq r9, r6, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -15106,50 +15106,50 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1b8a4 <__cxa_atexit@plt+0xec18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff7ac <__cxa_atexit@plt+0x3f2b20> │ │ │ │ + b 3f3654 <__cxa_atexit@plt+0x3e69c8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r9, r6, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 1b8c4 <__cxa_atexit@plt+0xec38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff7b4 <__cxa_atexit@plt+0x3f2b28> │ │ │ │ + b 3f365c <__cxa_atexit@plt+0x3e69d0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ rscseq r9, r6, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b8f4 <__cxa_atexit@plt+0xec68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b8f8 <__cxa_atexit@plt+0xec6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff7bc <__cxa_atexit@plt+0x3f2b30> │ │ │ │ + b 3f3664 <__cxa_atexit@plt+0x3e69d8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r9, #20, 14 @ 0x500000 │ │ │ │ + tsteq r9, #4, 14 @ 0x100000 │ │ │ │ rscseq r9, r6, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b928 <__cxa_atexit@plt+0xec9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b92c <__cxa_atexit@plt+0xeca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff7c4 <__cxa_atexit@plt+0x3f2b38> │ │ │ │ + b 3f366c <__cxa_atexit@plt+0x3e69e0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r9, #228, 12 @ 0xe400000 │ │ │ │ + tsteq r9, #212, 12 @ 0xd400000 │ │ │ │ rscseq r9, r6, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ 1b990 <__cxa_atexit@plt+0xed04> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -15205,29 +15205,29 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ ldr r7, [pc, #44] @ 1ba64 <__cxa_atexit@plt+0xedd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r9, #96, 10 @ 0x18000000 │ │ │ │ + tsteq r9, #80, 10 @ 0x14000000 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ rscseq r9, r6, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -15241,39 +15241,39 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ rscseq r9, r6, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1baf8 <__cxa_atexit@plt+0xee6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r9, r6, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1bb20 <__cxa_atexit@plt+0xee94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r9, r6, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -15301,18 +15301,18 @@ │ │ │ │ sub sl, r6, #11 │ │ │ │ b 3ca88 <__cxa_atexit@plt+0x2fdfc> │ │ │ │ ldr r3, [pc, #28] @ 1bbbc <__cxa_atexit@plt+0xef30> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r9, #4, 8 @ 0x4000000 │ │ │ │ - tsteq r9, #0, 8 │ │ │ │ + tsteq r9, #244, 6 @ 0xd0000003 │ │ │ │ + tsteq r9, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rscseq r9, r6, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -15338,18 +15338,18 @@ │ │ │ │ sub sl, r6, #11 │ │ │ │ b 3ca88 <__cxa_atexit@plt+0x2fdfc> │ │ │ │ ldr r3, [pc, #28] @ 1bc50 <__cxa_atexit@plt+0xefc4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r9, #112, 6 @ 0xc0000001 │ │ │ │ - tsteq r9, #80, 6 @ 0x40000001 │ │ │ │ + tsteq r9, #96, 6 @ 0x80000001 │ │ │ │ + tsteq r9, #64, 6 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ rscseq r9, r6, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1bc8c <__cxa_atexit@plt+0xf000> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -15390,15 +15390,15 @@ │ │ │ │ add r9, r2, #1 │ │ │ │ b 53ec4 <__cxa_atexit@plt+0x47238> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ rscseq r8, r6, #192, 26 @ 0x3000 │ │ │ │ - tsteq r9, #32, 6 @ 0x80000000 │ │ │ │ + tsteq r9, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bd48 <__cxa_atexit@plt+0xf0bc> │ │ │ │ @@ -15406,16 +15406,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #208, 4 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #192, 4 │ │ │ │ rscseq r9, r6, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -15441,32 +15441,32 @@ │ │ │ │ ldr r0, [pc, #100] @ 1be2c <__cxa_atexit@plt+0xf1a0> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ sub r7, r3, #3 │ │ │ │ add r8, r0, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r7, [pc, #56] @ 1be20 <__cxa_atexit@plt+0xf194> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 1be1c <__cxa_atexit@plt+0xf190> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r9, #176, 2 @ 0x2c │ │ │ │ + tsteq r9, #160, 2 @ 0x28 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ rscseq r8, r6, #56, 30 @ 0xe0 │ │ │ │ rscseq r9, r6, #72, 2 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -15482,21 +15482,21 @@ │ │ │ │ ldr r0, [pc, #56] @ 1bea4 <__cxa_atexit@plt+0xf218> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r1, [r5] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r0, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r3, [pc, #28] @ 1bea8 <__cxa_atexit@plt+0xf21c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rscseq r8, r6, #148, 28 @ 0x940 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ rscseq r9, r6, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -15533,15 +15533,15 @@ │ │ │ │ bne 1bf24 <__cxa_atexit@plt+0xf298> │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [pc, #80] @ 1bf90 <__cxa_atexit@plt+0xf304> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 1bf50 <__cxa_atexit@plt+0xf2c4> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ ldr r3, [pc, #60] @ 1bf94 <__cxa_atexit@plt+0xf308> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #20 │ │ │ │ add sl, r3, #1 │ │ │ │ b 3ca88 <__cxa_atexit@plt+0x2fdfc> │ │ │ │ ldr r3, [pc, #28] @ 1bf88 <__cxa_atexit@plt+0xf2fc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -15550,15 +15550,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1bf80 <__cxa_atexit@plt+0xf2f4> │ │ │ │ b 1c010 <__cxa_atexit@plt+0xf384> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r9, #204 @ 0xcc │ │ │ │ + tsteq r9, #188 @ 0xbc │ │ │ │ rscseq r8, r6, #132, 26 @ 0x2100 │ │ │ │ rscseq r8, r6, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ @@ -15571,21 +15571,21 @@ │ │ │ │ bne 1bfbc <__cxa_atexit@plt+0xf330> │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [pc, #36] @ 1bffc <__cxa_atexit@plt+0xf370> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 1bfe8 <__cxa_atexit@plt+0xf35c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ ldr r3, [pc, #16] @ 1c000 <__cxa_atexit@plt+0xf374> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #20 │ │ │ │ add sl, r3, #1 │ │ │ │ b 3ca88 <__cxa_atexit@plt+0x2fdfc> │ │ │ │ - tsteq r9, #52 @ 0x34 │ │ │ │ + tsteq r9, #36 @ 0x24 │ │ │ │ rscseq r8, r6, #236, 24 @ 0xec00 │ │ │ │ rscseq r8, r6, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 1c0a0 <__cxa_atexit@plt+0xf414> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -15604,33 +15604,33 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1c098 <__cxa_atexit@plt+0xf40c> │ │ │ │ ldr r3, [pc, #72] @ 1c0a8 <__cxa_atexit@plt+0xf41c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 1c0ac <__cxa_atexit@plt+0xf420> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #36] @ 1c0b0 <__cxa_atexit@plt+0xf424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff7e4 <__cxa_atexit@plt+0x3f2b58> │ │ │ │ + b 3f368c <__cxa_atexit@plt+0x3e6a00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ - tsteq r9, #20, 30 @ 0x50 │ │ │ │ + tsteq r9, #4, 30 │ │ │ │ rscseq r8, r6, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ @@ -15641,37 +15641,37 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1c120 <__cxa_atexit@plt+0xf494> │ │ │ │ ldr r3, [pc, #56] @ 1c12c <__cxa_atexit@plt+0xf4a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ ldr r3, [pc, #40] @ 1c130 <__cxa_atexit@plt+0xf4a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 1c134 <__cxa_atexit@plt+0xf4a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7e4 <__cxa_atexit@plt+0x3f2b58> │ │ │ │ + b 3f368c <__cxa_atexit@plt+0x3e6a00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r9, #140, 28 @ 0x8c0 │ │ │ │ + tsteq r9, #124, 28 @ 0x7c0 │ │ │ │ rscseq r8, r6, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c158 <__cxa_atexit@plt+0xf4cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq r8, r6, #0, 28 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #48] @ 1c1a4 <__cxa_atexit@plt+0xf518> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -15680,28 +15680,28 @@ │ │ │ │ str r8, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ beq 1c19c <__cxa_atexit@plt+0xf510> │ │ │ │ ldr r3, [pc, #24] @ 1c1a8 <__cxa_atexit@plt+0xf51c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ rscseq r8, r6, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c1d0 <__cxa_atexit@plt+0xf544> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r8, r6, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -15728,17 +15728,17 @@ │ │ │ │ sub sl, r6, #11 │ │ │ │ b 3ca88 <__cxa_atexit@plt+0x2fdfc> │ │ │ │ ldr r3, [pc, #24] @ 1c264 <__cxa_atexit@plt+0xf5d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r9, #88, 26 @ 0x1600 │ │ │ │ - tsteq r9, #84, 26 @ 0x1500 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r9, #72, 26 @ 0x1200 │ │ │ │ + tsteq r9, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq r8, r6, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -15763,37 +15763,37 @@ │ │ │ │ sub sl, r6, #11 │ │ │ │ b 3ca88 <__cxa_atexit@plt+0x2fdfc> │ │ │ │ ldr r3, [pc, #24] @ 1c2f0 <__cxa_atexit@plt+0xf664> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r9, #208, 24 @ 0xd000 │ │ │ │ - tsteq r9, #204, 24 @ 0xcc00 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r9, #192, 24 @ 0xc000 │ │ │ │ + tsteq r9, #188, 24 @ 0xbc00 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ rscseq r8, r6, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c318 <__cxa_atexit@plt+0xf68c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r8, r6, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c340 <__cxa_atexit@plt+0xf6b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r8, r6, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -15820,17 +15820,17 @@ │ │ │ │ sub sl, r6, #11 │ │ │ │ b 3ca88 <__cxa_atexit@plt+0x2fdfc> │ │ │ │ ldr r3, [pc, #24] @ 1c3d4 <__cxa_atexit@plt+0xf748> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r9, #232, 22 @ 0x3a000 │ │ │ │ - tsteq r9, #228, 22 @ 0x39000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r9, #216, 22 @ 0x36000 │ │ │ │ + tsteq r9, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq r8, r6, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -15855,17 +15855,17 @@ │ │ │ │ sub sl, r6, #11 │ │ │ │ b 3ca88 <__cxa_atexit@plt+0x2fdfc> │ │ │ │ ldr r3, [pc, #24] @ 1c460 <__cxa_atexit@plt+0xf7d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r9, #96, 22 @ 0x18000 │ │ │ │ - tsteq r9, #92, 22 @ 0x17000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r9, #80, 22 @ 0x14000 │ │ │ │ + tsteq r9, #76, 22 @ 0x13000 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ rscseq r8, r6, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -15904,15 +15904,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r9, #104, 20 @ 0x68000 │ │ │ │ + tsteq r9, #88, 20 @ 0x58000 │ │ │ │ rscseq r8, r6, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ ldr r2, [pc, #76] @ 1c588 <__cxa_atexit@plt+0xf8fc> │ │ │ │ @@ -15933,28 +15933,28 @@ │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 3cd3c <__cxa_atexit@plt+0x300b0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r9, #220, 18 @ 0x370000 │ │ │ │ + tsteq r9, #204, 18 @ 0x330000 │ │ │ │ rscseq r8, r6, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #8] @ 1c5c0 <__cxa_atexit@plt+0xf934> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 3cd3c <__cxa_atexit@plt+0x300b0> │ │ │ │ - tsteq r9, #148, 18 @ 0x250000 │ │ │ │ + tsteq r9, #132, 18 @ 0x210000 │ │ │ │ rscseq r8, r6, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub sl, r5, #28 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1c674 <__cxa_atexit@plt+0xf9e8> │ │ │ │ @@ -16132,15 +16132,15 @@ │ │ │ │ stccs 0, cr0, [r0, #492]! @ 0x1ec │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c8ac <__cxa_atexit@plt+0xfc20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff7ac <__cxa_atexit@plt+0x3f2b20> │ │ │ │ + b 3f3654 <__cxa_atexit@plt+0x3e69c8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r8, r6, #228, 10 @ 0x39000000 │ │ │ │ stcge 0, cr0, [r0, #492]! @ 0x1ec │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #260 @ 0x104 │ │ │ │ @@ -16304,38 +16304,38 @@ │ │ │ │ sub r8, r6, #111 @ 0x6f │ │ │ │ ldr r9, [r5, #104] @ 0x68 │ │ │ │ sub sl, r6, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b a0cb8 <__cxa_atexit@plt+0x9402c> │ │ │ │ + b dd2694 <__cxa_atexit@plt+0xdc5a08> │ │ │ │ mov r3, #260 @ 0x104 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ cdpcc 8, 8, cr7, cr6, cr0, {2} │ │ │ │ - tsteq r9, #132, 12 @ 0x8400000 │ │ │ │ - tsteq r9, #120, 12 @ 0x7800000 │ │ │ │ - tsteq r9, #124, 12 @ 0x7c00000 │ │ │ │ + tsteq r9, #116, 12 @ 0x7400000 │ │ │ │ + tsteq r9, #104, 12 @ 0x6800000 │ │ │ │ + tsteq r9, #108, 12 @ 0x6c00000 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ rscseq r8, r6, #208, 6 @ 0x40000003 │ │ │ │ - tsteq r9, #92, 10 @ 0x17000000 │ │ │ │ - tsteq r9, #12, 12 @ 0xc00000 │ │ │ │ - tsteq r9, #88, 10 @ 0x16000000 │ │ │ │ - tsteq r9, #236, 10 @ 0x3b000000 │ │ │ │ - tsteq r9, #224, 10 @ 0x38000000 │ │ │ │ + tsteq r9, #76, 10 @ 0x13000000 │ │ │ │ + tsteq r9, #252, 10 @ 0x3f000000 │ │ │ │ + tsteq r9, #72, 10 @ 0x12000000 │ │ │ │ + tsteq r9, #220, 10 @ 0x37000000 │ │ │ │ tsteq r9, #208, 10 @ 0x34000000 │ │ │ │ - tsteq r9, #16, 10 @ 0x4000000 │ │ │ │ - tsteq r9, #188, 10 @ 0x2f000000 │ │ │ │ - tsteq r9, #176, 10 @ 0x2c000000 │ │ │ │ - tsteq r9, #164, 10 @ 0x29000000 │ │ │ │ - tsteq r9, #156, 10 @ 0x27000000 │ │ │ │ - tsteq r9, #124, 10 @ 0x1f000000 │ │ │ │ - tsteq r9, #112, 10 @ 0x1c000000 │ │ │ │ - tsteq r9, #112, 8 @ 0x70000000 │ │ │ │ + tsteq r9, #192, 10 @ 0x30000000 │ │ │ │ + tsteq r9, #0, 10 │ │ │ │ + tsteq r9, #172, 10 @ 0x2b000000 │ │ │ │ + tsteq r9, #160, 10 @ 0x28000000 │ │ │ │ + tsteq r9, #148, 10 @ 0x25000000 │ │ │ │ + tsteq r9, #140, 10 @ 0x23000000 │ │ │ │ + tsteq r9, #108, 10 @ 0x1b000000 │ │ │ │ + tsteq r9, #96, 10 @ 0x18000000 │ │ │ │ + tsteq r9, #96, 8 @ 0x60000000 │ │ │ │ rscseq r8, r6, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r4, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, r6 │ │ │ │ sub r3, r5, #116 @ 0x74 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -16427,81 +16427,81 @@ │ │ │ │ muleq r0, r7, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1cd48 <__cxa_atexit@plt+0x100bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #92] @ 0x5c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff7ac <__cxa_atexit@plt+0x3f2b20> │ │ │ │ + b 3f3654 <__cxa_atexit@plt+0x3e69c8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r8, r6, #192, 2 @ 0x30 │ │ │ │ stmdaeq r0, {r0, r1, r2, r4, r7, sl} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1cd70 <__cxa_atexit@plt+0x100e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r8, r6, #152, 2 @ 0x26 │ │ │ │ stmdaeq r0, {r0, r1, r2, r4, r7, sl} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1cd98 <__cxa_atexit@plt+0x1010c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r8, r6, #112, 2 │ │ │ │ stmdaeq r0, {r0, r1, r2, r4, r7, r8, sl} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1cdcc <__cxa_atexit@plt+0x10140> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #92] @ 0x5c │ │ │ │ str r8, [r5, #16] │ │ │ │ str r9, [r5] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rscseq r8, r6, #60, 2 │ │ │ │ andne r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1cdf4 <__cxa_atexit@plt+0x10168> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r8, r6, #20, 2 │ │ │ │ andne r1, r0, r8, lsr r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1ce28 <__cxa_atexit@plt+0x1019c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rscseq r8, r6, #224 @ 0xe0 │ │ │ │ @ instruction: 0x400064ba │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1ce50 <__cxa_atexit@plt+0x101c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r8, r6, #168 @ 0xa8 │ │ │ │ @ instruction: 0x400074ba │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #120] @ 1cee0 <__cxa_atexit@plt+0x10254> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -16529,22 +16529,22 @@ │ │ │ │ b 1cf98 <__cxa_atexit@plt+0x1030c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1cef0 <__cxa_atexit@plt+0x10264> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r9, #184, 2 @ 0x2e │ │ │ │ + tsteq r9, #168, 2 @ 0x2a │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r9, #160, 2 @ 0x28 │ │ │ │ + tsteq r9, #144, 2 @ 0x24 │ │ │ │ rscseq r7, r6, #156, 26 @ 0x2700 │ │ │ │ rscseq r7, r6, #248, 30 @ 0x3e0 │ │ │ │ - sbcseq r1, r9, #40, 30 @ 0xa0 │ │ │ │ + sbcseq r1, r9, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r7, [pc, #72] @ 1cf50 <__cxa_atexit@plt+0x102c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #64] @ 1cf54 <__cxa_atexit@plt+0x102c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -16557,32 +16557,32 @@ │ │ │ │ mov r7, fp │ │ │ │ b 1cf98 <__cxa_atexit@plt+0x1030c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1cf58 <__cxa_atexit@plt+0x102cc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r9, #44, 2 │ │ │ │ + tsteq r9, #28, 2 │ │ │ │ rscseq r7, r6, #44, 26 @ 0xb00 │ │ │ │ rscseq r7, r6, #128, 30 @ 0x200 │ │ │ │ - sbcseq r1, r9, #200, 28 @ 0xc80 │ │ │ │ + sbcseq r1, r9, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r7, [r5, #56] @ 0x38 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ bne 1cf84 <__cxa_atexit@plt+0x102f8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1cf98 <__cxa_atexit@plt+0x1030c> │ │ │ │ ldr r7, [pc, #8] @ 1cf94 <__cxa_atexit@plt+0x10308> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ rscseq r7, r6, #232, 24 @ 0xe800 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -16653,26 +16653,26 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ str lr, [r3, #120] @ 0x78 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ sub r7, r6, #103 @ 0x67 │ │ │ │ sub r8, r6, #114 @ 0x72 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r2, [pc, #24] @ 1d0f0 <__cxa_atexit@plt+0x10464> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #120 @ 0x78 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff474 │ │ │ │ @ instruction: 0xfffff6dc │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq r7, r6, #216, 26 @ 0x3600 │ │ │ │ - sbcseq r1, r9, #56, 26 @ 0xe00 │ │ │ │ + sbcseq r1, r9, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1cf98 <__cxa_atexit@plt+0x1030c> │ │ │ │ rscseq r7, r6, #88, 30 @ 0x160 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -16754,58 +16754,58 @@ │ │ │ │ cmpne r2, #5 │ │ │ │ bne 1d278 <__cxa_atexit@plt+0x105ec> │ │ │ │ ldr r3, [r3, #1] │ │ │ │ ldr r2, [pc, #88] @ 1d2b0 <__cxa_atexit@plt+0x10624> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ str r2, [r5] │ │ │ │ - b 1993cdc <__cxa_atexit@plt+0x1987050> │ │ │ │ + b d9b498 <__cxa_atexit@plt+0xd8e80c> │ │ │ │ ldr r2, [pc, #64] @ 1d2ac <__cxa_atexit@plt+0x10620> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #1] │ │ │ │ str r2, [r5] │ │ │ │ - b 1993cdc <__cxa_atexit@plt+0x1987050> │ │ │ │ + b d9b498 <__cxa_atexit@plt+0xd8e80c> │ │ │ │ ldr r3, [pc, #32] @ 1d2a0 <__cxa_atexit@plt+0x10614> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1d2a4 <__cxa_atexit@plt+0x10618> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ 1d2a8 <__cxa_atexit@plt+0x1061c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov sl, #14 │ │ │ │ - b 1992b04 <__cxa_atexit@plt+0x1985e78> │ │ │ │ + b d9a2c0 <__cxa_atexit@plt+0xd8d634> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r9, #208, 24 @ 0xd000 │ │ │ │ - tsteq r9, #172, 26 @ 0x2b00 │ │ │ │ + tsteq r9, #192, 24 @ 0xc000 │ │ │ │ + tsteq r9, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ rscseq r7, r6, #152, 26 @ 0x2600 │ │ │ │ andeq r3, r0, pc, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1d2e8 <__cxa_atexit@plt+0x1065c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1d2ec <__cxa_atexit@plt+0x10660> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ 1d2f0 <__cxa_atexit@plt+0x10664> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov sl, #14 │ │ │ │ - b 1992b04 <__cxa_atexit@plt+0x1985e78> │ │ │ │ + b d9a2c0 <__cxa_atexit@plt+0xd8d634> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, #136, 24 @ 0x8800 │ │ │ │ - tsteq r9, #100, 26 @ 0x1900 │ │ │ │ + tsteq r9, #120, 24 @ 0x7800 │ │ │ │ + tsteq r9, #84, 26 @ 0x1500 │ │ │ │ rscseq r7, r6, #72, 26 @ 0x1200 │ │ │ │ andeq r3, r0, pc, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 1d310 <__cxa_atexit@plt+0x10684> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ rscseq r7, r6, #40, 26 @ 0xa00 │ │ │ │ andeq r3, r0, pc, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 1d358 <__cxa_atexit@plt+0x106cc> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ @@ -16815,18 +16815,18 @@ │ │ │ │ add r8, r1, #1 │ │ │ │ ldr sl, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5] │ │ │ │ ldr r5, [pc, #20] @ 1d360 <__cxa_atexit@plt+0x106d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 18012e8 <__cxa_atexit@plt+0x17f465c> │ │ │ │ + b d8487c <__cxa_atexit@plt+0xd77bf0> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r9, #20, 24 @ 0x1400 │ │ │ │ - tsteq r9, #252, 24 @ 0xfc00 │ │ │ │ + tsteq r9, #4, 24 @ 0x400 │ │ │ │ + tsteq r9, #236, 24 @ 0xec00 │ │ │ │ rscseq r7, r6, #176, 24 @ 0xb000 │ │ │ │ andeq r3, r1, pc, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1d390 <__cxa_atexit@plt+0x10704> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -16921,41 +16921,41 @@ │ │ │ │ str r3, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r9, [r6, #32] │ │ │ │ sub r8, sl, #55 @ 0x37 │ │ │ │ mov r6, sl │ │ │ │ - b d08640 <__cxa_atexit@plt+0xcfb9b4> │ │ │ │ + b 15e03d8 <__cxa_atexit@plt+0x15d374c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #84, 24 @ 0x5400 │ │ │ │ - tsteq r9, #116, 24 @ 0x7400 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #68, 24 @ 0x4400 │ │ │ │ + tsteq r9, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ rscseq r7, r6, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ - tsteq r9, #20, 24 @ 0x1400 │ │ │ │ - tsteq r9, #12, 24 @ 0xc00 │ │ │ │ tsteq r9, #4, 24 @ 0x400 │ │ │ │ tsteq r9, #252, 22 @ 0x3f000 │ │ │ │ tsteq r9, #244, 22 @ 0x3d000 │ │ │ │ - tsteq r9, #212, 22 @ 0x35000 │ │ │ │ - tsteq r9, #204, 22 @ 0x33000 │ │ │ │ + tsteq r9, #236, 22 @ 0x3b000 │ │ │ │ + tsteq r9, #228, 22 @ 0x39000 │ │ │ │ tsteq r9, #196, 22 @ 0x31000 │ │ │ │ tsteq r9, #188, 22 @ 0x2f000 │ │ │ │ tsteq r9, #180, 22 @ 0x2d000 │ │ │ │ tsteq r9, #172, 22 @ 0x2b000 │ │ │ │ + tsteq r9, #164, 22 @ 0x29000 │ │ │ │ + tsteq r9, #156, 22 @ 0x27000 │ │ │ │ rscseq r7, r6, #172, 20 @ 0xac000 │ │ │ │ andeq r2, r0, pc, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17007,31 +17007,31 @@ │ │ │ │ add lr, lr, #1 │ │ │ │ stmib r3, {ip, lr} │ │ │ │ str r1, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r2, r7, sl} │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r8, r6, #55 @ 0x37 │ │ │ │ - b d08640 <__cxa_atexit@plt+0xcfb9b4> │ │ │ │ + b 15e03d8 <__cxa_atexit@plt+0x15d374c> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r7, r6, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r9, #180, 20 @ 0xb4000 │ │ │ │ - tsteq r9, #172, 20 @ 0xac000 │ │ │ │ tsteq r9, #164, 20 @ 0xa4000 │ │ │ │ tsteq r9, #156, 20 @ 0x9c000 │ │ │ │ tsteq r9, #148, 20 @ 0x94000 │ │ │ │ - tsteq r9, #112, 20 @ 0x70000 │ │ │ │ - tsteq r9, #104, 20 @ 0x68000 │ │ │ │ + tsteq r9, #140, 20 @ 0x8c000 │ │ │ │ + tsteq r9, #132, 20 @ 0x84000 │ │ │ │ tsteq r9, #96, 20 @ 0x60000 │ │ │ │ tsteq r9, #88, 20 @ 0x58000 │ │ │ │ tsteq r9, #80, 20 @ 0x50000 │ │ │ │ tsteq r9, #72, 20 @ 0x48000 │ │ │ │ + tsteq r9, #64, 20 @ 0x40000 │ │ │ │ + tsteq r9, #56, 20 @ 0x38000 │ │ │ │ rscseq r7, r6, #108, 18 @ 0x1b0000 │ │ │ │ andeq r2, r0, pc, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5, #20] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ @@ -17059,25 +17059,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ ldr r3, [pc, #48] @ 1d74c <__cxa_atexit@plt+0x10ac0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #1 │ │ │ │ - b 3ff7f4 <__cxa_atexit@plt+0x3f2b68> │ │ │ │ + b 198c834 <__cxa_atexit@plt+0x197fba8> │ │ │ │ ldr r3, [pc, #32] @ 1d750 <__cxa_atexit@plt+0x10ac4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xffffdcf4 │ │ │ │ - tsteq r9, #116, 18 @ 0x1d0000 │ │ │ │ - tsteq r9, #104, 18 @ 0x1a0000 │ │ │ │ + tsteq r9, #100, 18 @ 0x190000 │ │ │ │ + tsteq r9, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq r7, r6, #176, 16 @ 0xb00000 │ │ │ │ subeq r0, r1, r8, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -17101,25 +17101,25 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ ldr r3, [pc, #48] @ 1d7f4 <__cxa_atexit@plt+0x10b68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #1 │ │ │ │ - b 3ff7f4 <__cxa_atexit@plt+0x3f2b68> │ │ │ │ + b 198c834 <__cxa_atexit@plt+0x197fba8> │ │ │ │ ldr r3, [pc, #32] @ 1d7f8 <__cxa_atexit@plt+0x10b6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffdc48 │ │ │ │ - tsteq r9, #244, 16 @ 0xf40000 │ │ │ │ - tsteq r9, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r9, #228, 16 @ 0xe40000 │ │ │ │ + tsteq r9, #176, 16 @ 0xb00000 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ rscseq r7, r6, #8, 16 @ 0x80000 │ │ │ │ subeq r0, r1, r8, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -17140,22 +17140,22 @@ │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r1, r2, lr} │ │ │ │ str sl, [r3, #24] │ │ │ │ ldr r3, [pc, #36] @ 1d884 <__cxa_atexit@plt+0x10bf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #1 │ │ │ │ - b 3ff7f4 <__cxa_atexit@plt+0x3f2b68> │ │ │ │ + b 198c834 <__cxa_atexit@plt+0x197fba8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffdcb0 │ │ │ │ - tsteq r9, #76, 16 @ 0x4c0000 │ │ │ │ - tsteq r9, #40, 16 @ 0x280000 │ │ │ │ + tsteq r9, #60, 16 @ 0x3c0000 │ │ │ │ + tsteq r9, #24, 16 @ 0x180000 │ │ │ │ rscseq r7, r6, #92, 14 @ 0x1700000 │ │ │ │ subeq r0, r1, r8, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17174,22 +17174,22 @@ │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r1, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r3, [pc, #36] @ 1d90c <__cxa_atexit@plt+0x10c80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #1 │ │ │ │ - b 3ff7f4 <__cxa_atexit@plt+0x3f2b68> │ │ │ │ + b 198c834 <__cxa_atexit@plt+0x197fba8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffdf74 │ │ │ │ - tsteq r9, #192, 14 @ 0x3000000 │ │ │ │ - tsteq r9, #164, 14 @ 0x2900000 │ │ │ │ + tsteq r9, #176, 14 @ 0x2c00000 │ │ │ │ + tsteq r9, #148, 14 @ 0x2500000 │ │ │ │ rscseq r7, r6, #124, 12 @ 0x7c00000 │ │ │ │ subeq r0, r1, r8, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17212,38 +17212,38 @@ │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ str sl, [r3, #28] │ │ │ │ ldr r3, [pc, #36] @ 1d9a4 <__cxa_atexit@plt+0x10d18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #1 │ │ │ │ - b 3ff7f4 <__cxa_atexit@plt+0x3f2b68> │ │ │ │ + b 198c834 <__cxa_atexit@plt+0x197fba8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffe424 │ │ │ │ - tsteq r9, #56, 14 @ 0xe00000 │ │ │ │ - tsteq r9, #16, 14 @ 0x400000 │ │ │ │ + tsteq r9, #40, 14 @ 0xa00000 │ │ │ │ + tsteq r9, #0, 14 │ │ │ │ rscseq r7, r6, #152, 10 @ 0x26000000 │ │ │ │ cmpeq r1, r8, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1d9dc <__cxa_atexit@plt+0x10d50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1d9e0 <__cxa_atexit@plt+0x10d54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 1d9e4 <__cxa_atexit@plt+0x10d58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3ff7f4 <__cxa_atexit@plt+0x3f2b68> │ │ │ │ + b 198c834 <__cxa_atexit@plt+0x197fba8> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, #204, 12 @ 0xcc00000 │ │ │ │ - tsteq r9, #196, 12 @ 0xc400000 │ │ │ │ + tsteq r9, #188, 12 @ 0xbc00000 │ │ │ │ + tsteq r9, #180, 12 @ 0xb400000 │ │ │ │ rscseq r7, r6, #68, 10 @ 0x11000000 │ │ │ │ cmpeq r1, r8, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1da18 <__cxa_atexit@plt+0x10d8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1da1c <__cxa_atexit@plt+0x10d90> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -17318,19 +17318,19 @@ │ │ │ │ str r1, [r3, #84] @ 0x54 │ │ │ │ str r7, [r3, #88] @ 0x58 │ │ │ │ str r4, [r3, #92] @ 0x5c │ │ │ │ str r8, [r5] │ │ │ │ sub r8, r6, #87 @ 0x57 │ │ │ │ add fp, sp, #16 │ │ │ │ ldm fp, {r4, r7, fp} │ │ │ │ - b 3ff7fc <__cxa_atexit@plt+0x3f2b70> │ │ │ │ + b 3f369c <__cxa_atexit@plt+0x3e6a10> │ │ │ │ mov r7, #92 @ 0x5c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff128 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rscseq r7, r6, #44, 6 @ 0xb0000000 │ │ │ │ andeq pc, pc, pc, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1db78 <__cxa_atexit@plt+0x10eec> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -17345,21 +17345,21 @@ │ │ │ │ rscseq r7, r6, #236, 4 @ 0xc000000e │ │ │ │ andeq pc, r1, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 1dba0 <__cxa_atexit@plt+0x10f14> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #48]! @ 0x30 │ │ │ │ ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq r7, r6, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3ff804 <__cxa_atexit@plt+0x3f2b78> │ │ │ │ + b 3f36a4 <__cxa_atexit@plt+0x3e6a18> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1dc14 <__cxa_atexit@plt+0x10f88> │ │ │ │ ldr lr, [pc, #72] @ 1dc1c <__cxa_atexit@plt+0x10f90> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -17374,58 +17374,58 @@ │ │ │ │ str r0, [r5, #-8] │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r9, #68, 6 @ 0x10000001 │ │ │ │ + tsteq r9, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1dc48 <__cxa_atexit@plt+0x10fbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1dc70 <__cxa_atexit@plt+0x10fe4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1dc98 <__cxa_atexit@plt+0x1100c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1dcc0 <__cxa_atexit@plt+0x11034> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17442,16 +17442,16 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #176, 6 @ 0xc0000002 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #160, 6 @ 0x80000002 │ │ │ │ rscseq r7, r6, #48, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ddf0 <__cxa_atexit@plt+0x11164> │ │ │ │ @@ -17485,33 +17485,33 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r3, [pc, #80] @ 1de0c <__cxa_atexit@plt+0x11180> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #72] @ 1de10 <__cxa_atexit@plt+0x11184> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3ff80c <__cxa_atexit@plt+0x3f2b80> │ │ │ │ + b 15c4084 <__cxa_atexit@plt+0x15b73f8> │ │ │ │ ldr r7, [pc, #60] @ 1de14 <__cxa_atexit@plt+0x11188> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r9, #40, 6 @ 0xa0000000 │ │ │ │ + tsteq r9, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - tsteq r9, #20, 6 @ 0x50000000 │ │ │ │ - tsteq r9, #252, 2 @ 0x3f │ │ │ │ - tsteq r9, #236, 4 @ 0xc000000e │ │ │ │ - tsteq r9, #228, 4 @ 0x4000000e │ │ │ │ - tsteq r9, #216, 4 @ 0x8000000d │ │ │ │ + tsteq r9, #4, 6 @ 0x10000000 │ │ │ │ + tsteq r9, #236, 2 @ 0x3b │ │ │ │ + tsteq r9, #220, 4 @ 0xc000000d │ │ │ │ + tsteq r9, #212, 4 @ 0x4000000d │ │ │ │ + tsteq r9, #200, 4 @ 0x8000000c │ │ │ │ rscseq r7, r6, #52 @ 0x34 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 1de74 <__cxa_atexit@plt+0x111e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #64] @ 1de78 <__cxa_atexit@plt+0x111ec> │ │ │ │ @@ -17526,20 +17526,20 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #32] @ 1de80 <__cxa_atexit@plt+0x111f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #24] @ 1de84 <__cxa_atexit@plt+0x111f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3ff80c <__cxa_atexit@plt+0x3f2b80> │ │ │ │ + b 15c4084 <__cxa_atexit@plt+0x15b73f8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, #104, 2 │ │ │ │ - tsteq r9, #84, 4 @ 0x40000005 │ │ │ │ - tsteq r9, #72, 4 @ 0x80000004 │ │ │ │ - tsteq r9, #64, 4 │ │ │ │ + tsteq r9, #88, 2 │ │ │ │ + tsteq r9, #68, 4 @ 0x40000004 │ │ │ │ + tsteq r9, #56, 4 @ 0x80000003 │ │ │ │ + tsteq r9, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -17562,17 +17562,17 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 1df0c <__cxa_atexit@plt+0x11280> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - tsteq r9, #228, 2 @ 0x39 │ │ │ │ + tsteq r9, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17595,17 +17595,17 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 1df90 <__cxa_atexit@plt+0x11304> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - tsteq r9, #112, 2 │ │ │ │ + tsteq r9, #96, 2 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ rscseq r6, r6, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1dfe4 <__cxa_atexit@plt+0x11358> │ │ │ │ @@ -17618,39 +17618,39 @@ │ │ │ │ ldr r1, [pc, #40] @ 1dff4 <__cxa_atexit@plt+0x11368> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add sl, r1, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #0 │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, #120, 30 @ 0x1e0 │ │ │ │ - tsteq r9, #212, 30 @ 0x350 │ │ │ │ + tsteq r9, #104, 30 @ 0x1a0 │ │ │ │ + tsteq r9, #196, 30 @ 0x310 │ │ │ │ rscseq r6, r6, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1e018 <__cxa_atexit@plt+0x1138c> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ rscseq r6, r6, #236, 26 @ 0x3b00 │ │ │ │ rscseq r6, r6, #32, 28 @ 0x200 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #12] @ 1e040 <__cxa_atexit@plt+0x113b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3ff81c <__cxa_atexit@plt+0x3f2b90> │ │ │ │ - tsteq r9, #56, 30 @ 0xe0 │ │ │ │ + b 3f36b4 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ + tsteq r9, #40, 30 @ 0xa0 │ │ │ │ rscseq r6, r6, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e0c8 <__cxa_atexit@plt+0x1143c> │ │ │ │ @@ -17675,20 +17675,20 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1e0d4 <__cxa_atexit@plt+0x11448> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff824 <__cxa_atexit@plt+0x3f2b98> │ │ │ │ + b 3f36bc <__cxa_atexit@plt+0x3e6a30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r9, #252, 30 @ 0x3f0 │ │ │ │ - tsteq r9, #0, 30 │ │ │ │ + tsteq r9, #236, 30 @ 0x3b0 │ │ │ │ + tsteq r9, #240, 28 @ 0xf00 │ │ │ │ rscseq r6, r6, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ mov r1, #420 @ 0x1a4 │ │ │ │ bl bd08 │ │ │ │ @@ -17698,17 +17698,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 1e124 <__cxa_atexit@plt+0x11498> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 1e128 <__cxa_atexit@plt+0x1149c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff824 <__cxa_atexit@plt+0x3f2b98> │ │ │ │ - tsteq r9, #140, 28 @ 0x8c0 │ │ │ │ - tsteq r9, #152, 30 @ 0x260 │ │ │ │ + b 3f36bc <__cxa_atexit@plt+0x3e6a30> │ │ │ │ + tsteq r9, #124, 28 @ 0x7c0 │ │ │ │ + tsteq r9, #136, 30 @ 0x220 │ │ │ │ rscseq r6, r6, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r4, lr │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #76 @ 0x4c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e2ec <__cxa_atexit@plt+0x11660> │ │ │ │ @@ -17763,15 +17763,15 @@ │ │ │ │ ldr r7, [sp, #24] │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r5, #32] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r7, r3 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ + b 3f36c4 <__cxa_atexit@plt+0x3e6a38> │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ str fp, [r5, #-36] @ 0xffffffdc │ │ │ │ str ip, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [r5, #-72] @ 0xffffffb8 │ │ │ │ @@ -17812,32 +17812,32 @@ │ │ │ │ str r6, [r5, #-76]! @ 0xffffffb4 │ │ │ │ ldr r6, [pc, #84] @ 1e32c <__cxa_atexit@plt+0x116a0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #2 │ │ │ │ sub sl, fp, #2 │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b 3ff834 <__cxa_atexit@plt+0x3f2ba8> │ │ │ │ + b 3f36cc <__cxa_atexit@plt+0x3e6a40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1e318 <__cxa_atexit@plt+0x1168c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-76]! @ 0xffffffb4 │ │ │ │ mov r6, #20 │ │ │ │ ldr r7, [r5, #72] @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - tsteq r9, #228, 26 @ 0x3900 │ │ │ │ + tsteq r9, #212, 26 @ 0x3500 │ │ │ │ rscseq r6, r6, #120, 26 @ 0x1e00 │ │ │ │ umaaleq r7, r0, r2, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #72] @ 0x48 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -17855,26 +17855,26 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ add lr, r9, #8 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ ldr r3, [pc, #52] @ 1e3c0 <__cxa_atexit@plt+0x11734> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ sub sl, r6, #2 │ │ │ │ - b 3ff834 <__cxa_atexit@plt+0x3f2ba8> │ │ │ │ + b 3f36cc <__cxa_atexit@plt+0x3e6a40> │ │ │ │ ldr r3, [pc, #36] @ 1e3c4 <__cxa_atexit@plt+0x11738> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - tsteq r9, #48, 26 @ 0xc00 │ │ │ │ + tsteq r9, #32, 26 @ 0x800 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ rscseq r6, r6, #204, 24 @ 0xcc00 │ │ │ │ umaaleq r7, r0, r2, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -17884,18 +17884,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #36] @ 1e41c <__cxa_atexit@plt+0x11790> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ str r1, [r5] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r9, r6, #2 │ │ │ │ - b 3ff83c <__cxa_atexit@plt+0x3f2bb0> │ │ │ │ + b 3f36d4 <__cxa_atexit@plt+0x3e6a48> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r6, r6, #92, 24 @ 0x5c00 │ │ │ │ umaaleq r7, r4, r2, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -17926,15 +17926,15 @@ │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #16] @ 1e4b4 <__cxa_atexit@plt+0x11828> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5, #64] @ 0x40 │ │ │ │ str r1, [r5] │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ + b 3f36c4 <__cxa_atexit@plt+0x3e6a38> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r6, r6, #196, 22 @ 0x31000 │ │ │ │ muleq r2, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -17997,22 +17997,22 @@ │ │ │ │ add r9, r7, #2 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ sub r8, r6, #3 │ │ │ │ sub sl, r6, #66 @ 0x42 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r7, r1 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b 3ff844 <__cxa_atexit@plt+0x3f2bb8> │ │ │ │ + b 3f36dc <__cxa_atexit@plt+0x3e6a50> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffebdc │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ - tsteq r9, #16, 22 @ 0x4000 │ │ │ │ + tsteq r9, #0, 22 │ │ │ │ rscseq r6, r6, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -18036,31 +18036,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 1e6a4 <__cxa_atexit@plt+0x11a18> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #76] @ 1e6a8 <__cxa_atexit@plt+0x11a1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1e6a0 <__cxa_atexit@plt+0x11a14> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #36, 18 @ 0x90000 │ │ │ │ + tsteq r9, #20, 18 @ 0x50000 │ │ │ │ rscseq r6, r6, #80, 10 @ 0x14000000 │ │ │ │ rscseq r6, r6, #72, 10 @ 0x12000000 │ │ │ │ rscseq r6, r6, #28, 10 @ 0x7000000 │ │ │ │ @ instruction: 0xffffb648 │ │ │ │ - sbcseq r0, r9, #220, 12 @ 0xdc00000 │ │ │ │ + sbcseq r0, r9, #92, 4 @ 0xc0000005 │ │ │ │ rscseq r6, r6, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -18086,31 +18086,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 1e76c <__cxa_atexit@plt+0x11ae0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #76] @ 1e770 <__cxa_atexit@plt+0x11ae4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1e768 <__cxa_atexit@plt+0x11adc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #100, 16 @ 0x640000 │ │ │ │ + tsteq r9, #84, 16 @ 0x540000 │ │ │ │ rscseq r6, r6, #16, 8 @ 0x10000000 │ │ │ │ rscseq r6, r6, #8, 8 @ 0x8000000 │ │ │ │ rscseq r6, r6, #48, 8 @ 0x30000000 │ │ │ │ @ instruction: 0xffffb3c4 │ │ │ │ - sbcseq r0, r9, #61865984 @ 0x3b00000 │ │ │ │ + sbcseq r0, r9, #-1073741778 @ 0xc000002e │ │ │ │ rscseq r6, r6, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -18134,31 +18134,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 1e82c <__cxa_atexit@plt+0x11ba0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #76] @ 1e830 <__cxa_atexit@plt+0x11ba4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1e828 <__cxa_atexit@plt+0x11b9c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #156, 14 @ 0x2700000 │ │ │ │ + tsteq r9, #140, 14 @ 0x2300000 │ │ │ │ rscseq r6, r6, #200, 6 @ 0x20000003 │ │ │ │ rscseq r6, r6, #192, 6 │ │ │ │ rscseq r6, r6, #148, 6 @ 0x50000002 │ │ │ │ @ instruction: 0xffffb4c0 │ │ │ │ - sbcseq r0, r9, #84, 10 @ 0x15000000 │ │ │ │ + sbcseq r0, r9, #212 @ 0xd4 │ │ │ │ rscseq r6, r6, #64, 6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -18184,31 +18184,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 1e8f4 <__cxa_atexit@plt+0x11c68> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #76] @ 1e8f8 <__cxa_atexit@plt+0x11c6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1e8f0 <__cxa_atexit@plt+0x11c64> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #220, 12 @ 0xdc00000 │ │ │ │ + tsteq r9, #204, 12 @ 0xcc00000 │ │ │ │ rscseq r6, r6, #136, 4 @ 0x80000008 │ │ │ │ rscseq r6, r6, #128, 4 │ │ │ │ rscseq r6, r6, #168, 4 @ 0x8000000a │ │ │ │ @ instruction: 0xffffb23c │ │ │ │ - sbcseq r0, r9, #-1291845632 @ 0xb3000000 │ │ │ │ + sbcseq r0, r9, #51 @ 0x33 │ │ │ │ rscseq r6, r6, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e9a8 <__cxa_atexit@plt+0x11d1c> │ │ │ │ @@ -18234,31 +18234,31 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #2 │ │ │ │ ldr r7, [pc, #72] @ 1e9bc <__cxa_atexit@plt+0x11d30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b f25a7c <__cxa_atexit@plt+0xf18df0> │ │ │ │ + b 166c6a8 <__cxa_atexit@plt+0x165fa1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 1e9c0 <__cxa_atexit@plt+0x11d34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r9, #92, 14 @ 0x1700000 │ │ │ │ - tsteq r9, #84, 14 @ 0x1500000 │ │ │ │ - tsteq r9, #4, 12 @ 0x400000 │ │ │ │ + tsteq r9, #76, 14 @ 0x1300000 │ │ │ │ + tsteq r9, #68, 14 @ 0x1100000 │ │ │ │ + tsteq r9, #244, 10 @ 0x3d000000 │ │ │ │ rscseq r6, r6, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ea18 <__cxa_atexit@plt+0x11d8c> │ │ │ │ ldr r3, [pc, #76] @ 1ea30 <__cxa_atexit@plt+0x11da4> │ │ │ │ @@ -18271,24 +18271,24 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 1ea34 <__cxa_atexit@plt+0x11da8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #40] @ 1ea38 <__cxa_atexit@plt+0x11dac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b f25a7c <__cxa_atexit@plt+0xf18df0> │ │ │ │ + b 166c6a8 <__cxa_atexit@plt+0x165fa1c> │ │ │ │ ldr r7, [pc, #12] @ 1ea2c <__cxa_atexit@plt+0x11da0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #128, 10 @ 0x20000000 │ │ │ │ + tsteq r9, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, #192, 12 @ 0xc000000 │ │ │ │ - tsteq r9, #184, 12 @ 0xb800000 │ │ │ │ + tsteq r9, #176, 12 @ 0xb000000 │ │ │ │ + tsteq r9, #168, 12 @ 0xa800000 │ │ │ │ rscseq r6, r6, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ea68 <__cxa_atexit@plt+0x11ddc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -18311,16 +18311,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #168, 8 @ 0xa8000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #152, 8 @ 0x98000000 │ │ │ │ rscseq r6, r6, #220 @ 0xdc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -18344,31 +18344,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 1eb74 <__cxa_atexit@plt+0x11ee8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #76] @ 1eb78 <__cxa_atexit@plt+0x11eec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1eb70 <__cxa_atexit@plt+0x11ee4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #84, 8 @ 0x54000000 │ │ │ │ + tsteq r9, #68, 8 @ 0x44000000 │ │ │ │ rscseq r6, r6, #128 @ 0x80 │ │ │ │ rscseq r6, r6, #120 @ 0x78 │ │ │ │ rscseq r6, r6, #76 @ 0x4c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ - sbcseq r0, r9, #12, 4 @ 0xc0000000 │ │ │ │ + sbcseq pc, r8, #140, 26 @ 0x2300 │ │ │ │ rscseq r5, r6, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -18394,31 +18394,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 1ec3c <__cxa_atexit@plt+0x11fb0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #76] @ 1ec40 <__cxa_atexit@plt+0x11fb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1ec38 <__cxa_atexit@plt+0x11fac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #148, 6 @ 0x50000002 │ │ │ │ + tsteq r9, #132, 6 @ 0x10000002 │ │ │ │ rscseq r5, r6, #64, 30 @ 0x100 │ │ │ │ rscseq r5, r6, #56, 30 @ 0xe0 │ │ │ │ rscseq r5, r6, #96, 30 @ 0x180 │ │ │ │ @ instruction: 0xffffaef4 │ │ │ │ - sbcseq r0, r9, #-1073741798 @ 0xc000001a │ │ │ │ + sbcseq pc, r8, #60160 @ 0xeb00 │ │ │ │ rscseq r6, r6, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r7, pc │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #96 @ 0x60 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -18514,15 +18514,15 @@ │ │ │ │ muleq pc, r7, r0 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1ede4 <__cxa_atexit@plt+0x12158> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #92] @ 0x5c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff7ac <__cxa_atexit@plt+0x3f2b20> │ │ │ │ + b 3f3654 <__cxa_atexit@plt+0x3e69c8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r6, r6, #152, 6 @ 0x60000002 │ │ │ │ stmdaeq pc, {r0, r1, r2, r4, r7, lr, pc} @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1ee10 <__cxa_atexit@plt+0x12184> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #16] @ 1ee14 <__cxa_atexit@plt+0x12188> │ │ │ │ @@ -18535,30 +18535,30 @@ │ │ │ │ rscseq r6, r6, #88, 6 @ 0x60000001 │ │ │ │ stmdaeq pc, {r0, r1, r2, r4, r7, lr, pc} @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ee38 <__cxa_atexit@plt+0x121ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b f331ec <__cxa_atexit@plt+0xf26560> │ │ │ │ + b 1679e18 <__cxa_atexit@plt+0x166d18c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq r6, r6, #52, 6 @ 0xd0000000 │ │ │ │ stmdaeq pc, {r0, r1, r2, r4, r7, r8, lr, pc} @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1ee6c <__cxa_atexit@plt+0x121e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #92] @ 0x5c │ │ │ │ ldr r9, [r5, #64] @ 0x40 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1ee70 <__cxa_atexit@plt+0x121e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff84c <__cxa_atexit@plt+0x3f2bc0> │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, #104, 4 @ 0x80000006 │ │ │ │ + tsteq r9, #88, 4 @ 0x80000005 │ │ │ │ rscseq r6, r6, #232, 4 @ 0x8000000e │ │ │ │ mulseq pc, r7, r1 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18587,19 +18587,19 @@ │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ b 1eef8 <__cxa_atexit@plt+0x1226c> │ │ │ │ ldr r3, [pc, #32] @ 1ef18 <__cxa_atexit@plt+0x1228c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r6 │ │ │ │ str r2, [r8], #-3 │ │ │ │ - b f270a8 <__cxa_atexit@plt+0xf1a41c> │ │ │ │ + b 166dcd4 <__cxa_atexit@plt+0x1661048> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #40, 4 @ 0x80000002 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r4, lsr r5 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ rscseq r6, r6, #220, 2 @ 0x37 │ │ │ │ muleq pc, r7, r1 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -18615,20 +18615,20 @@ │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ ldr r9, [r5, #92] @ 0x5c │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b f270a8 <__cxa_atexit@plt+0xf1a41c> │ │ │ │ + b 166dcd4 <__cxa_atexit@plt+0x1661048> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r9, #120, 2 │ │ │ │ + tsteq r9, #104, 2 │ │ │ │ rscseq r6, r6, #104, 2 │ │ │ │ muleq sp, r7, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18648,18 +18648,18 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ b 1e90c <__cxa_atexit@plt+0x11c80> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ - tsteq r9, #12, 2 │ │ │ │ + tsteq r9, #252 @ 0xfc │ │ │ │ rscseq r6, r6, #220 @ 0xdc │ │ │ │ muleq sp, r7, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -18674,22 +18674,22 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 1f078 <__cxa_atexit@plt+0x123ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #28] @ 1f07c <__cxa_atexit@plt+0x123f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff81c <__cxa_atexit@plt+0x3f2b90> │ │ │ │ + b 3f36b4 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ - tsteq r9, #28, 30 @ 0x70 │ │ │ │ - tsteq r9, #116 @ 0x74 │ │ │ │ + tsteq r9, #12, 30 @ 0x30 │ │ │ │ + tsteq r9, #100 @ 0x64 │ │ │ │ rscseq r6, r6, #84 @ 0x54 │ │ │ │ muleq r5, r7, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -18703,40 +18703,40 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 1f0ec <__cxa_atexit@plt+0x12460> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #28] @ 1f0f0 <__cxa_atexit@plt+0x12464> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff81c <__cxa_atexit@plt+0x3f2b90> │ │ │ │ + b 3f36b4 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ - tsteq r9, #168, 28 @ 0xa80 │ │ │ │ - tsteq r9, #0 │ │ │ │ + tsteq r9, #152, 28 @ 0x980 │ │ │ │ + tsteq r9, #240, 30 @ 0x3c0 │ │ │ │ rscseq r5, r6, #204, 30 @ 0x330 │ │ │ │ muleq r5, r7, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1f12c <__cxa_atexit@plt+0x124a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 1f130 <__cxa_atexit@plt+0x124a4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1f134 <__cxa_atexit@plt+0x124a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ 1f138 <__cxa_atexit@plt+0x124ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff81c <__cxa_atexit@plt+0x3f2b90> │ │ │ │ + b 3f36b4 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq r5, r6, #76, 24 @ 0x4c00 │ │ │ │ - tsteq r9, #84, 28 @ 0x540 │ │ │ │ - tsteq r9, #172, 30 @ 0x2b0 │ │ │ │ + tsteq r9, #68, 28 @ 0x440 │ │ │ │ + tsteq r9, #156, 30 @ 0x270 │ │ │ │ rscseq r5, r6, #108, 30 @ 0x1b0 │ │ │ │ muleq r5, r7, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18753,16 +18753,16 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1f4f4 <__cxa_atexit@plt+0x12868> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #44, 28 @ 0x2c0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #28, 28 @ 0x1c0 │ │ │ │ rscseq r5, r6, #148, 30 @ 0x250 │ │ │ │ mulseq pc, r7, r1 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18774,20 +18774,20 @@ │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ ldr r9, [r5, #92] @ 0x5c │ │ │ │ str r7, [r5, #64] @ 0x40 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b f270a8 <__cxa_atexit@plt+0xf1a41c> │ │ │ │ + b 166dcd4 <__cxa_atexit@plt+0x1661048> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r9, #252, 28 @ 0xfc0 │ │ │ │ + tsteq r9, #236, 28 @ 0xec0 │ │ │ │ rscseq r5, r6, #32, 30 @ 0x80 │ │ │ │ muleq pc, r7, r1 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -18802,22 +18802,22 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 1f278 <__cxa_atexit@plt+0x125ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #28] @ 1f27c <__cxa_atexit@plt+0x125f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff81c <__cxa_atexit@plt+0x3f2b90> │ │ │ │ + b 3f36b4 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff544 │ │ │ │ - tsteq r9, #28, 26 @ 0x700 │ │ │ │ - tsteq r9, #116, 28 @ 0x740 │ │ │ │ + tsteq r9, #12, 26 @ 0x300 │ │ │ │ + tsteq r9, #100, 28 @ 0x640 │ │ │ │ rscseq r5, r6, #148, 28 @ 0x940 │ │ │ │ muleq r7, r7, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -18831,22 +18831,22 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 1f2ec <__cxa_atexit@plt+0x12660> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #28] @ 1f2f0 <__cxa_atexit@plt+0x12664> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff81c <__cxa_atexit@plt+0x3f2b90> │ │ │ │ + b 3f36b4 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff58c │ │ │ │ - tsteq r9, #168, 24 @ 0xa800 │ │ │ │ - tsteq r9, #0, 28 │ │ │ │ + tsteq r9, #152, 24 @ 0x9800 │ │ │ │ + tsteq r9, #240, 26 @ 0x3c00 │ │ │ │ rscseq r5, r6, #180, 26 @ 0x2d00 │ │ │ │ muleq r7, r7, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18861,16 +18861,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1f4f4 <__cxa_atexit@plt+0x12868> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #112, 24 @ 0x7000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #96, 24 @ 0x6000 │ │ │ │ rscseq r5, r6, #192, 26 @ 0x3000 │ │ │ │ mulseq pc, r7, r1 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -18885,22 +18885,22 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 1f3c4 <__cxa_atexit@plt+0x12738> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #28] @ 1f3c8 <__cxa_atexit@plt+0x1273c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff81c <__cxa_atexit@plt+0x3f2b90> │ │ │ │ + b 3f36b4 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff330 │ │ │ │ - tsteq r9, #208, 22 @ 0x34000 │ │ │ │ - tsteq r9, #40, 26 @ 0xa00 │ │ │ │ + tsteq r9, #192, 22 @ 0x30000 │ │ │ │ + tsteq r9, #24, 26 @ 0x600 │ │ │ │ rscseq r5, r6, #220, 24 @ 0xdc00 │ │ │ │ muleq pc, r7, r1 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18913,16 +18913,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1f4f4 <__cxa_atexit@plt+0x12868> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #148, 22 @ 0x25000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #132, 22 @ 0x21000 │ │ │ │ rscseq r5, r6, #36, 26 @ 0x900 │ │ │ │ mulseq pc, r7, r1 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -18937,22 +18937,22 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 1f494 <__cxa_atexit@plt+0x12808> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #28] @ 1f498 <__cxa_atexit@plt+0x1280c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff81c <__cxa_atexit@plt+0x3f2b90> │ │ │ │ + b 3f36b4 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff1a0 │ │ │ │ - tsteq r9, #0, 22 │ │ │ │ - tsteq r9, #88, 24 @ 0x5800 │ │ │ │ + tsteq r9, #240, 20 @ 0xf0000 │ │ │ │ + tsteq r9, #72, 24 @ 0x4800 │ │ │ │ rscseq r5, r6, #12, 24 @ 0xc00 │ │ │ │ muleq pc, r7, r1 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18965,16 +18965,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1f4f4 <__cxa_atexit@plt+0x12868> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #192, 20 @ 0xc0000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #176, 20 @ 0xb0000 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #60] @ 0x3c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f5fc <__cxa_atexit@plt+0x12970> │ │ │ │ @@ -19032,21 +19032,21 @@ │ │ │ │ str r7, [r3, #72] @ 0x48 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ str r7, [r3, #76] @ 0x4c │ │ │ │ sub r8, r6, #71 @ 0x47 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ ldr r2, [pc, #20] @ 1f618 <__cxa_atexit@plt+0x1298c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffebb8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rscseq r5, r6, #140, 20 @ 0x8c000 │ │ │ │ mulseq pc, r7, r1 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #64] @ 0x40 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -19062,34 +19062,34 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #28] @ 1f684 <__cxa_atexit@plt+0x129f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ rsb r8, r3, #0 │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ + b 3f35ec <__cxa_atexit@plt+0x3e6960> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #224, 16 @ 0xe00000 │ │ │ │ - tsteq r9, #56, 18 @ 0xe0000 │ │ │ │ + tsteq r9, #208, 16 @ 0xd00000 │ │ │ │ + tsteq r9, #40, 18 @ 0xa0000 │ │ │ │ rscseq r5, r6, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1f71c <__cxa_atexit@plt+0x12a90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ cmp r8, #0 │ │ │ │ bmi 1f6c0 <__cxa_atexit@plt+0x12a34> │ │ │ │ ldr r3, [pc, #124] @ 1f734 <__cxa_atexit@plt+0x12aa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ + b 3f35ec <__cxa_atexit@plt+0x3e6960> │ │ │ │ cmp r8, #-2147483648 @ 0x80000000 │ │ │ │ bne 1f6dc <__cxa_atexit@plt+0x12a50> │ │ │ │ ldr r7, [pc, #96] @ 1f730 <__cxa_atexit@plt+0x12aa4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ @@ -19111,18 +19111,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r5, r6, #76, 14 @ 0x1300000 │ │ │ │ - tsteq r9, #232, 16 @ 0xe80000 │ │ │ │ + tsteq r9, #216, 16 @ 0xd80000 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq r9, #184, 16 @ 0xb80000 │ │ │ │ - tsteq r9, #60, 16 @ 0x3c0000 │ │ │ │ + tsteq r9, #168, 16 @ 0xa80000 │ │ │ │ + tsteq r9, #44, 16 @ 0x2c0000 │ │ │ │ rscseq r5, r6, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub lr, r5, #92 @ 0x5c │ │ │ │ cmp fp, lr │ │ │ │ bhi 1f828 <__cxa_atexit@plt+0x12b9c> │ │ │ │ @@ -19171,15 +19171,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r0, [r8, #75] @ 0x4b │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r0, [r5] │ │ │ │ str r9, [r5, #4] │ │ │ │ stmda r5, {r0, sl} │ │ │ │ mov r5, lr │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #12] @ 1f83c <__cxa_atexit@plt+0x12bb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ rscseq r5, r6, #136, 18 @ 0x220000 │ │ │ │ rscseq r5, r6, #96, 18 @ 0x180000 │ │ │ │ @@ -19203,18 +19203,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #36] @ 1f8b8 <__cxa_atexit@plt+0x12c2c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ rscseq r5, r6, #212, 16 @ 0xd40000 │ │ │ │ rsbseq r6, lr, r8, lsr r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -19282,20 +19282,20 @@ │ │ │ │ b 1fab4 <__cxa_atexit@plt+0x12e28> │ │ │ │ ldr r6, [pc, #40] @ 1f9f8 <__cxa_atexit@plt+0x12d6c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #184, 14 @ 0x2e00000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #168, 14 @ 0x2a00000 │ │ │ │ rscseq r5, r6, #128, 8 @ 0x80000000 │ │ │ │ - tsteq r9, #120, 14 @ 0x1e00000 │ │ │ │ tsteq r9, #104, 14 @ 0x1a00000 │ │ │ │ - tsteq r9, #92, 14 @ 0x1700000 │ │ │ │ + tsteq r9, #88, 14 @ 0x1600000 │ │ │ │ + tsteq r9, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq r5, r6, #148, 14 @ 0x2500000 │ │ │ │ rsbseq r6, lr, r8, lsr r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -19330,18 +19330,18 @@ │ │ │ │ mov r7, fp │ │ │ │ b 1fab4 <__cxa_atexit@plt+0x12e28> │ │ │ │ ldr r3, [pc, #28] @ 1fab0 <__cxa_atexit@plt+0x12e24> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #168, 12 @ 0xa800000 │ │ │ │ - tsteq r9, #156, 12 @ 0x9c00000 │ │ │ │ - tsteq r9, #120, 12 @ 0x7800000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #152, 12 @ 0x9800000 │ │ │ │ + tsteq r9, #140, 12 @ 0x8c00000 │ │ │ │ + tsteq r9, #104, 12 @ 0x6800000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19401,21 +19401,21 @@ │ │ │ │ str r7, [r3, #100] @ 0x64 │ │ │ │ str r4, [r3, #104] @ 0x68 │ │ │ │ add r5, r5, #96 @ 0x60 │ │ │ │ sub r7, r6, #87 @ 0x57 │ │ │ │ sub r8, r6, #98 @ 0x62 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r2, [pc, #24] @ 1fbe0 <__cxa_atexit@plt+0x12f54> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffb794 │ │ │ │ @ instruction: 0xfffff168 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq r5, r6, #172, 10 @ 0x2b000000 │ │ │ │ rsbseq r3, lr, r8, lsr r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ @@ -19577,18 +19577,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq r5, r6, #112, 6 @ 0xc0000001 │ │ │ │ - tsteq r9, #80, 2 │ │ │ │ + tsteq r9, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fec0 <__cxa_atexit@plt+0x13234> │ │ │ │ @@ -19596,16 +19596,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #212 @ 0xd4 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #196 @ 0xc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ff38 <__cxa_atexit@plt+0x132ac> │ │ │ │ ldr r3, [pc, #112] @ 1ff60 <__cxa_atexit@plt+0x132d4> │ │ │ │ @@ -19633,18 +19633,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq r5, r6, #148, 4 @ 0x40000009 │ │ │ │ - tsteq r9, #116 @ 0x74 │ │ │ │ + tsteq r9, #100 @ 0x64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ffa0 <__cxa_atexit@plt+0x13314> │ │ │ │ @@ -19652,16 +19652,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #248, 30 @ 0x3e0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20040 <__cxa_atexit@plt+0x133b4> │ │ │ │ ldr r7, [pc, #148] @ 20064 <__cxa_atexit@plt+0x133d8> │ │ │ │ @@ -19698,19 +19698,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r5, r6, #144, 2 @ 0x24 │ │ │ │ - tsteq r9, #128, 30 @ 0x200 │ │ │ │ + tsteq r9, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 200dc <__cxa_atexit@plt+0x13450> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -19728,17 +19728,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, #220, 28 @ 0xdc0 │ │ │ │ + tsteq r9, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20124 <__cxa_atexit@plt+0x13498> │ │ │ │ @@ -19749,16 +19749,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #128, 28 @ 0x800 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #112, 28 @ 0x700 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 20178 <__cxa_atexit@plt+0x134ec> │ │ │ │ @@ -19813,18 +19813,18 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq r9, #160, 26 @ 0x2800 │ │ │ │ + tsteq r9, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #100] @ 202b4 <__cxa_atexit@plt+0x13628> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -19846,17 +19846,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r9, #20, 26 @ 0x500 │ │ │ │ + tsteq r9, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 202fc <__cxa_atexit@plt+0x13670> │ │ │ │ @@ -19867,163 +19867,163 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #172, 24 @ 0xac00 │ │ │ │ - sbcseq lr, r8, #40, 22 @ 0xa000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #156, 24 @ 0x9c00 │ │ │ │ + sbcseq lr, r8, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, r8, #78848 @ 0x13400 │ │ │ │ + sbcseq lr, r8, #214958080 @ 0xcd00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, r8, #117760 @ 0x1cc00 │ │ │ │ + sbcseq lr, r8, #254803968 @ 0xf300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, r8, #156, 22 @ 0x27000 │ │ │ │ + sbcseq lr, r8, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ rscseq r4, r6, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 203d0 <__cxa_atexit@plt+0x13744> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 203c8 <__cxa_atexit@plt+0x1373c> │ │ │ │ ldr r3, [pc, #56] @ 203d8 <__cxa_atexit@plt+0x1374c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 203dc <__cxa_atexit@plt+0x13750> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #36] @ 203e0 <__cxa_atexit@plt+0x13754> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff854 <__cxa_atexit@plt+0x3f2bc8> │ │ │ │ + b 3f36ec <__cxa_atexit@plt+0x3e6a60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #148, 22 @ 0x25000 │ │ │ │ - tsteq r9, #56, 26 @ 0xe00 │ │ │ │ - tsteq r9, #228, 22 @ 0x39000 │ │ │ │ + tsteq r9, #132, 22 @ 0x21000 │ │ │ │ + tsteq r9, #40, 26 @ 0xa00 │ │ │ │ + tsteq r9, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 20420 <__cxa_atexit@plt+0x13794> │ │ │ │ ldr r2, [pc, #40] @ 2042c <__cxa_atexit@plt+0x137a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #28] @ 20430 <__cxa_atexit@plt+0x137a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ rsb r8, r3, #0 │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ + b 3f35ec <__cxa_atexit@plt+0x3e6960> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #52, 22 @ 0xd000 │ │ │ │ - tsteq r9, #140, 22 @ 0x23000 │ │ │ │ + tsteq r9, #36, 22 @ 0x9000 │ │ │ │ + tsteq r9, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 204a8 <__cxa_atexit@plt+0x1381c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 204b4 <__cxa_atexit@plt+0x13828> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 204a0 <__cxa_atexit@plt+0x13814> │ │ │ │ ldr r3, [pc, #80] @ 204c8 <__cxa_atexit@plt+0x1383c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #68] @ 204c4 <__cxa_atexit@plt+0x13838> │ │ │ │ ldr r2, [pc, #72] @ 204cc <__cxa_atexit@plt+0x13840> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ mvn r5, #7 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, sl │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ + b 3f35ec <__cxa_atexit@plt+0x3e6960> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ stcleq 12, cr12, [ip], {204} @ 0xcc │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r9, #176, 20 @ 0xb0000 │ │ │ │ + tsteq r9, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2050c <__cxa_atexit@plt+0x13880> │ │ │ │ ldr r2, [pc, #40] @ 20518 <__cxa_atexit@plt+0x1388c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #28] @ 2051c <__cxa_atexit@plt+0x13890> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ rsb r8, r3, #0 │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ + b 3f35ec <__cxa_atexit@plt+0x3e6960> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #72, 20 @ 0x48000 │ │ │ │ - tsteq r9, #160, 20 @ 0xa0000 │ │ │ │ + tsteq r9, #56, 20 @ 0x38000 │ │ │ │ + tsteq r9, #144, 20 @ 0x90000 │ │ │ │ rscseq r4, r6, #24, 26 @ 0x600 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 205b4 <__cxa_atexit@plt+0x13928> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ cmp r8, #0 │ │ │ │ bmi 20558 <__cxa_atexit@plt+0x138cc> │ │ │ │ ldr r3, [pc, #124] @ 205cc <__cxa_atexit@plt+0x13940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ + b 3f35ec <__cxa_atexit@plt+0x3e6960> │ │ │ │ cmp r8, #-2147483648 @ 0x80000000 │ │ │ │ bne 20574 <__cxa_atexit@plt+0x138e8> │ │ │ │ ldr r7, [pc, #96] @ 205c8 <__cxa_atexit@plt+0x1393c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ @@ -20045,18 +20045,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r4, r6, #216, 24 @ 0xd800 │ │ │ │ - tsteq r9, #80, 20 @ 0x50000 │ │ │ │ + tsteq r9, #64, 20 @ 0x40000 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq r9, #32, 20 @ 0x20000 │ │ │ │ - tsteq r9, #164, 18 @ 0x290000 │ │ │ │ + tsteq r9, #16, 20 @ 0x10000 │ │ │ │ + tsteq r9, #148, 18 @ 0x250000 │ │ │ │ rscseq r4, r6, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -20070,15 +20070,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ ldr r7, [pc, #20] @ 20650 <__cxa_atexit@plt+0x139c4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -20116,15 +20116,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #84] @ 2072c <__cxa_atexit@plt+0x13aa0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ ldr r7, [pc, #52] @ 20728 <__cxa_atexit@plt+0x13a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 20724 <__cxa_atexit@plt+0x13a98> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -20156,15 +20156,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 207b0 <__cxa_atexit@plt+0x13b24> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ ldr r7, [pc, #24] @ 207ac <__cxa_atexit@plt+0x13b20> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r2 │ │ │ │ @@ -20175,15 +20175,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20820 <__cxa_atexit@plt+0x13b94> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 20818 <__cxa_atexit@plt+0x13b8c> │ │ │ │ ldr r3, [pc, #64] @ 20828 <__cxa_atexit@plt+0x13b9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [pc, #60] @ 2082c <__cxa_atexit@plt+0x13ba0> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, #56] @ 20830 <__cxa_atexit@plt+0x13ba4> │ │ │ │ @@ -20191,32 +20191,32 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 20834 <__cxa_atexit@plt+0x13ba8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r4, r6, #72, 20 @ 0x48000 │ │ │ │ rscseq r4, r6, #132, 20 @ 0x84000 │ │ │ │ - tsteq r9, #60, 14 @ 0xf00000 │ │ │ │ - tsteq r9, #156, 14 @ 0x2700000 │ │ │ │ + tsteq r9, #44, 14 @ 0xb00000 │ │ │ │ + tsteq r9, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #12] @ 20858 <__cxa_atexit@plt+0x13bcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ rsb r8, r3, #0 │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ - tsteq r9, #84, 14 @ 0x1500000 │ │ │ │ + b 3f35ec <__cxa_atexit@plt+0x3e6960> │ │ │ │ + tsteq r9, #68, 14 @ 0x1100000 │ │ │ │ rscseq r4, r6, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20904 <__cxa_atexit@plt+0x13c78> │ │ │ │ @@ -20231,15 +20231,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ ldr r6, [pc, #132] @ 2092c <__cxa_atexit@plt+0x13ca0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ + b 3f35ec <__cxa_atexit@plt+0x3e6960> │ │ │ │ cmp r8, #-2147483648 @ 0x80000000 │ │ │ │ bne 208d8 <__cxa_atexit@plt+0x13c4c> │ │ │ │ ldr r7, [pc, #88] @ 20920 <__cxa_atexit@plt+0x13c94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #84] @ 20924 <__cxa_atexit@plt+0x13c98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r2 │ │ │ │ @@ -20250,37 +20250,37 @@ │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ ldr r3, [pc, #64] @ 20938 <__cxa_atexit@plt+0x13cac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r2 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r4, r6, #208, 18 @ 0x340000 │ │ │ │ rscseq r4, r6, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r9, #248, 12 @ 0xf800000 │ │ │ │ + tsteq r9, #232, 12 @ 0xe800000 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ rscseq r4, r6, #140, 18 @ 0x230000 │ │ │ │ - tsteq r9, #172, 12 @ 0xac00000 │ │ │ │ + tsteq r9, #156, 12 @ 0x9c00000 │ │ │ │ rscseq r4, r6, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 2095c <__cxa_atexit@plt+0x13cd0> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ rscseq r4, r6, #36, 18 @ 0x90000 │ │ │ │ rscseq r4, r6, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -20289,21 +20289,21 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ cmp r2, #80 @ 0x50 │ │ │ │ bne 209a0 <__cxa_atexit@plt+0x13d14> │ │ │ │ ldr r9, [pc, #48] @ 209c8 <__cxa_atexit@plt+0x13d3c> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ ldr r1, [pc, #36] @ 209cc <__cxa_atexit@plt+0x13d40> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r2, [r3, #8] │ │ │ │ mov r9, r3 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ rscseq r4, r6, #220, 16 @ 0xdc0000 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ rscseq r4, r6, #0, 18 │ │ │ │ @@ -20326,25 +20326,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 20a58 <__cxa_atexit@plt+0x13dcc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - tsteq r9, #44, 10 @ 0xb000000 │ │ │ │ - sbcseq lr, r8, #692060160 @ 0x29400000 │ │ │ │ + tsteq r9, #28, 10 @ 0x7000000 │ │ │ │ + sbcseq lr, r8, #1073741833 @ 0x40000009 │ │ │ │ rscseq r4, r6, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r4, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 20ac0 <__cxa_atexit@plt+0x13e34> │ │ │ │ @@ -20357,15 +20357,15 @@ │ │ │ │ beq 20ab0 <__cxa_atexit@plt+0x13e24> │ │ │ │ ldr r7, [pc, #56] @ 20ad4 <__cxa_atexit@plt+0x13e48> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r9, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 20ad8 <__cxa_atexit@plt+0x13e4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -20378,15 +20378,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 20b04 <__cxa_atexit@plt+0x13e78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rscseq r4, r6, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 20b44 <__cxa_atexit@plt+0x13eb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #36] @ 20b48 <__cxa_atexit@plt+0x13ebc> │ │ │ │ @@ -20394,19 +20394,19 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ 20b4c <__cxa_atexit@plt+0x13ec0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ 20b50 <__cxa_atexit@plt+0x13ec4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff81c <__cxa_atexit@plt+0x3f2b90> │ │ │ │ + b 3f36b4 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rscseq r4, r6, #60, 14 @ 0xf00000 │ │ │ │ - tsteq r9, #60, 8 @ 0x3c000000 │ │ │ │ - tsteq r9, #148, 10 @ 0x25000000 │ │ │ │ + tsteq r9, #44, 8 @ 0x2c000000 │ │ │ │ + tsteq r9, #132, 10 @ 0x21000000 │ │ │ │ rscseq r4, r6, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -20422,22 +20422,22 @@ │ │ │ │ str r0, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r3, [pc, #36] @ 20bc8 <__cxa_atexit@plt+0x13f3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #28] @ 20bcc <__cxa_atexit@plt+0x13f40> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff81c <__cxa_atexit@plt+0x3f2b90> │ │ │ │ + b 3f36b4 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - tsteq r9, #204, 6 @ 0x30000003 │ │ │ │ - tsteq r9, #36, 10 @ 0x9000000 │ │ │ │ + tsteq r9, #188, 6 @ 0xf0000002 │ │ │ │ + tsteq r9, #20, 10 @ 0x5000000 │ │ │ │ rscseq r4, r6, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #108] @ 20c50 <__cxa_atexit@plt+0x13fc4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #100] @ 20c54 <__cxa_atexit@plt+0x13fc8> │ │ │ │ @@ -20461,20 +20461,20 @@ │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [pc, #28] @ 20c60 <__cxa_atexit@plt+0x13fd4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff85c <__cxa_atexit@plt+0x3f2bd0> │ │ │ │ + b 3f36f4 <__cxa_atexit@plt+0x3e6a68> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r9, #228, 8 @ 0xe4000000 │ │ │ │ + tsteq r9, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r9, #188, 8 @ 0xbc000000 │ │ │ │ tsteq r9, #172, 8 @ 0xac000000 │ │ │ │ + tsteq r9, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ rscseq r4, r6, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 20cc0 <__cxa_atexit@plt+0x14034> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 20cc4 <__cxa_atexit@plt+0x14038> │ │ │ │ @@ -20489,19 +20489,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 20cc8 <__cxa_atexit@plt+0x1403c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #20] @ 20ccc <__cxa_atexit@plt+0x14040> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff85c <__cxa_atexit@plt+0x3f2bd0> │ │ │ │ + b 3f36f4 <__cxa_atexit@plt+0x3e6a68> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, #68, 8 @ 0x44000000 │ │ │ │ - tsteq r9, #56, 8 @ 0x38000000 │ │ │ │ + tsteq r9, #52, 8 @ 0x34000000 │ │ │ │ + tsteq r9, #40, 8 @ 0x28000000 │ │ │ │ rscseq r4, r6, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3910c <__cxa_atexit@plt+0x2c480> │ │ │ │ rscseq r4, r6, #184, 10 @ 0x2e000000 │ │ │ │ @@ -20537,15 +20537,15 @@ │ │ │ │ beq 20d90 <__cxa_atexit@plt+0x14104> │ │ │ │ ldr r3, [pc, #92] @ 20dc8 <__cxa_atexit@plt+0x1413c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ @@ -20581,15 +20581,15 @@ │ │ │ │ beq 20e30 <__cxa_atexit@plt+0x141a4> │ │ │ │ ldr r3, [pc, #60] @ 20e58 <__cxa_atexit@plt+0x141cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 20e5c <__cxa_atexit@plt+0x141d0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -20622,15 +20622,15 @@ │ │ │ │ beq 20ed4 <__cxa_atexit@plt+0x14248> │ │ │ │ ldr r3, [pc, #56] @ 20ef8 <__cxa_atexit@plt+0x1426c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 20efc <__cxa_atexit@plt+0x14270> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -20648,34 +20648,34 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #28] @ 20f4c <__cxa_atexit@plt+0x142c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ rsb r8, r3, #0 │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ + b 3f35ec <__cxa_atexit@plt+0x3e6960> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #24 │ │ │ │ - tsteq r9, #112 @ 0x70 │ │ │ │ + tsteq r9, #8 │ │ │ │ + tsteq r9, #96 @ 0x60 │ │ │ │ rscseq r4, r6, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 20fe4 <__cxa_atexit@plt+0x14358> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ cmp r8, #0 │ │ │ │ bmi 20f88 <__cxa_atexit@plt+0x142fc> │ │ │ │ ldr r3, [pc, #124] @ 20ffc <__cxa_atexit@plt+0x14370> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ + b 3f35ec <__cxa_atexit@plt+0x3e6960> │ │ │ │ cmp r8, #-2147483648 @ 0x80000000 │ │ │ │ bne 20fa4 <__cxa_atexit@plt+0x14318> │ │ │ │ ldr r7, [pc, #96] @ 20ff8 <__cxa_atexit@plt+0x1436c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ @@ -20697,18 +20697,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r4, r6, #168, 4 @ 0x8000000a │ │ │ │ - tsteq r9, #32 │ │ │ │ + tsteq r9, #16 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq r9, #240, 30 @ 0x3c0 │ │ │ │ - tsteq r9, #116, 30 @ 0x1d0 │ │ │ │ + tsteq r9, #224, 30 @ 0x380 │ │ │ │ + tsteq r9, #100, 30 @ 0x190 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 210e0 <__cxa_atexit@plt+0x14454> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -20724,15 +20724,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #176] @ 2110c <__cxa_atexit@plt+0x14480> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #168] @ 21110 <__cxa_atexit@plt+0x14484> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff81c <__cxa_atexit@plt+0x3f2b90> │ │ │ │ + b 3f36b4 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r2, [r8, #23] │ │ │ │ ldr r0, [r8, #79] @ 0x4f │ │ │ │ cmp r0, #80 @ 0x50 │ │ │ │ bne 210a4 <__cxa_atexit@plt+0x14418> │ │ │ │ str r9, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ @@ -20753,36 +20753,36 @@ │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ mov r3, r6 │ │ │ │ b 210f0 <__cxa_atexit@plt+0x14464> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 21114 <__cxa_atexit@plt+0x14488> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ rscseq r4, r6, #212, 4 @ 0x4000000d │ │ │ │ - tsteq r9, #20, 30 @ 0x50 │ │ │ │ - tsteq r9, #140 @ 0x8c │ │ │ │ + tsteq r9, #4, 30 │ │ │ │ + tsteq r9, #124 @ 0x7c │ │ │ │ rscseq r4, r6, #104, 4 @ 0x80000006 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ rscseq r4, r6, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3ff864 <__cxa_atexit@plt+0x3f2bd8> │ │ │ │ + b 3f36fc <__cxa_atexit@plt+0x3e6a70> │ │ │ │ rscseq r4, r6, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ @@ -20854,38 +20854,38 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ 21280 <__cxa_atexit@plt+0x145f4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - tsteq r9, #196, 28 @ 0xc40 │ │ │ │ + tsteq r9, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r9, #76, 30 @ 0x130 │ │ │ │ - tsteq r9, #64, 30 @ 0x100 │ │ │ │ + tsteq r9, #60, 30 @ 0xf0 │ │ │ │ + tsteq r9, #48, 30 @ 0xc0 │ │ │ │ rscseq r4, r6, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r3, [pc, #32] @ 212c8 <__cxa_atexit@plt+0x1463c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #12] @ 212cc <__cxa_atexit@plt+0x14640> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 1f754 <__cxa_atexit@plt+0x12ac8> │ │ │ │ - tsteq r9, #84, 28 @ 0x540 │ │ │ │ - tsteq r9, #64, 28 @ 0x400 │ │ │ │ + tsteq r9, #68, 28 @ 0x440 │ │ │ │ + tsteq r9, #48, 28 @ 0x300 │ │ │ │ rscseq r4, r6, #120 @ 0x78 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -20921,32 +20921,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 2138c <__cxa_atexit@plt+0x14700> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r9, #172, 26 @ 0x2b00 │ │ │ │ + tsteq r9, #156, 26 @ 0x2700 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ rscseq r3, r6, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #8] @ 213c0 <__cxa_atexit@plt+0x14734> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 1f754 <__cxa_atexit@plt+0x12ac8> │ │ │ │ - tsteq r9, #64, 26 @ 0x1000 │ │ │ │ + tsteq r9, #48, 26 @ 0xc00 │ │ │ │ rscseq r4, r6, #56, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -20970,22 +20970,22 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 3ff86c <__cxa_atexit@plt+0x3f2be0> │ │ │ │ + b 1deaba0 <__cxa_atexit@plt+0x1dddf14> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #236, 24 @ 0xec00 │ │ │ │ - tsteq r9, #232, 24 @ 0xe800 │ │ │ │ - tsteq r9, #168, 24 @ 0xa800 │ │ │ │ + tsteq r9, #220, 24 @ 0xdc00 │ │ │ │ + tsteq r9, #216, 24 @ 0xd800 │ │ │ │ + tsteq r9, #152, 24 @ 0x9800 │ │ │ │ rscseq r4, r6, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 214e0 <__cxa_atexit@plt+0x14854> │ │ │ │ ldr r2, [pc, #104] @ 214e8 <__cxa_atexit@plt+0x1485c> │ │ │ │ @@ -21013,18 +21013,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r9, #164, 20 @ 0xa4000 │ │ │ │ - tsteq r9, #108, 24 @ 0x6c00 │ │ │ │ + tsteq r9, #148, 20 @ 0x94000 │ │ │ │ + tsteq r9, #92, 24 @ 0x5c00 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r9, #80, 24 @ 0x5000 │ │ │ │ + tsteq r9, #64, 24 @ 0x4000 │ │ │ │ rscseq r4, r6, #244 @ 0xf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 21534 <__cxa_atexit@plt+0x148a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -21032,15 +21032,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 2152c <__cxa_atexit@plt+0x148a0> │ │ │ │ b 21548 <__cxa_atexit@plt+0x148bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, #240, 22 @ 0x3c000 │ │ │ │ + tsteq r9, #224, 22 @ 0x38000 │ │ │ │ rscseq r4, r6, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #148] @ 215e4 <__cxa_atexit@plt+0x14958> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -21076,21 +21076,21 @@ │ │ │ │ b 21764 <__cxa_atexit@plt+0x14ad8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r9, #172, 22 @ 0x2b000 │ │ │ │ + tsteq r9, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq r9, #148, 22 @ 0x25000 │ │ │ │ + tsteq r9, #132, 22 @ 0x21000 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - tsteq r9, #116, 22 @ 0x1d000 │ │ │ │ + tsteq r9, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - tsteq r9, #88, 22 @ 0x16000 │ │ │ │ + tsteq r9, #72, 22 @ 0x12000 │ │ │ │ rscseq r3, r6, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #112] @ 21688 <__cxa_atexit@plt+0x149fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #104] @ 2168c <__cxa_atexit@plt+0x14a00> │ │ │ │ @@ -21117,19 +21117,19 @@ │ │ │ │ b 21764 <__cxa_atexit@plt+0x14ad8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r9, #240, 20 @ 0xf0000 │ │ │ │ + tsteq r9, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r9, #208, 20 @ 0xd0000 │ │ │ │ + tsteq r9, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r9, #180, 20 @ 0xb4000 │ │ │ │ + tsteq r9, #164, 20 @ 0xa4000 │ │ │ │ rscseq r3, r6, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 21708 <__cxa_atexit@plt+0x14a7c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -21149,17 +21149,17 @@ │ │ │ │ b 21764 <__cxa_atexit@plt+0x14ad8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, #80, 20 @ 0x50000 │ │ │ │ + tsteq r9, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r9, #52, 20 @ 0x34000 │ │ │ │ + tsteq r9, #36, 20 @ 0x24000 │ │ │ │ rscseq r3, r6, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 21750 <__cxa_atexit@plt+0x14ac4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -21167,15 +21167,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 21748 <__cxa_atexit@plt+0x14abc> │ │ │ │ b 21764 <__cxa_atexit@plt+0x14ad8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, #224, 18 @ 0x380000 │ │ │ │ + tsteq r9, #208, 18 @ 0x340000 │ │ │ │ rscseq r3, r6, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #120] @ 217e4 <__cxa_atexit@plt+0x14b58> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -21204,19 +21204,19 @@ │ │ │ │ b 218c0 <__cxa_atexit@plt+0x14c34> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r9, #160, 18 @ 0x280000 │ │ │ │ + tsteq r9, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r9, #128, 18 @ 0x200000 │ │ │ │ + tsteq r9, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r9, #100, 18 @ 0x190000 │ │ │ │ + tsteq r9, #84, 18 @ 0x150000 │ │ │ │ rscseq r3, r6, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 21864 <__cxa_atexit@plt+0x14bd8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -21236,17 +21236,17 @@ │ │ │ │ b 218c0 <__cxa_atexit@plt+0x14c34> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, #0, 18 │ │ │ │ + tsteq r9, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r9, #228, 16 @ 0xe40000 │ │ │ │ + tsteq r9, #212, 16 @ 0xd40000 │ │ │ │ rscseq r3, r6, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 218ac <__cxa_atexit@plt+0x14c20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -21254,15 +21254,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 218a4 <__cxa_atexit@plt+0x14c18> │ │ │ │ b 218c0 <__cxa_atexit@plt+0x14c34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, #144, 16 @ 0x900000 │ │ │ │ + tsteq r9, #128, 16 @ 0x800000 │ │ │ │ rscseq r3, r6, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #120] @ 21940 <__cxa_atexit@plt+0x14cb4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -21291,19 +21291,19 @@ │ │ │ │ b 21a1c <__cxa_atexit@plt+0x14d90> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r9, #80, 16 @ 0x500000 │ │ │ │ + tsteq r9, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r9, #48, 16 @ 0x300000 │ │ │ │ + tsteq r9, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r9, #20, 16 @ 0x140000 │ │ │ │ + tsteq r9, #4, 16 @ 0x40000 │ │ │ │ rscseq r3, r6, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 219c0 <__cxa_atexit@plt+0x14d34> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -21323,17 +21323,17 @@ │ │ │ │ b 21a1c <__cxa_atexit@plt+0x14d90> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, #176, 14 @ 0x2c00000 │ │ │ │ + tsteq r9, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r9, #148, 14 @ 0x2500000 │ │ │ │ + tsteq r9, #132, 14 @ 0x2100000 │ │ │ │ rscseq r3, r6, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 21a08 <__cxa_atexit@plt+0x14d7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -21341,15 +21341,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 21a00 <__cxa_atexit@plt+0x14d74> │ │ │ │ b 21a1c <__cxa_atexit@plt+0x14d90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, #64, 14 @ 0x1000000 │ │ │ │ + tsteq r9, #48, 14 @ 0xc00000 │ │ │ │ rscseq r3, r6, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ @@ -21421,19 +21421,19 @@ │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ mov r4, r9 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r4, #116 @ 0x74 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #8, 10 @ 0x2000000 │ │ │ │ - tsteq r9, #180, 12 @ 0xb400000 │ │ │ │ - tsteq r9, #164, 8 @ 0xa4000000 │ │ │ │ - tsteq r9, #136, 12 @ 0x8800000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #248, 8 @ 0xf8000000 │ │ │ │ + tsteq r9, #164, 12 @ 0xa400000 │ │ │ │ + tsteq r9, #148, 8 @ 0x94000000 │ │ │ │ + tsteq r9, #120, 12 @ 0x7800000 │ │ │ │ rscseq r3, r6, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21be0 <__cxa_atexit@plt+0x14f54> │ │ │ │ ldr r2, [pc, #104] @ 21be8 <__cxa_atexit@plt+0x14f5c> │ │ │ │ @@ -21461,18 +21461,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r9, #164, 6 @ 0x90000002 │ │ │ │ - tsteq r9, #108, 10 @ 0x1b000000 │ │ │ │ + tsteq r9, #148, 6 @ 0x50000002 │ │ │ │ + tsteq r9, #92, 10 @ 0x17000000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r9, #80, 10 @ 0x14000000 │ │ │ │ + tsteq r9, #64, 10 @ 0x10000000 │ │ │ │ rscseq r3, r6, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 21c34 <__cxa_atexit@plt+0x14fa8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -21480,15 +21480,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 21c2c <__cxa_atexit@plt+0x14fa0> │ │ │ │ b 21c48 <__cxa_atexit@plt+0x14fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, #240, 8 @ 0xf0000000 │ │ │ │ + tsteq r9, #224, 8 @ 0xe0000000 │ │ │ │ rscseq r3, r6, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #148] @ 21ce4 <__cxa_atexit@plt+0x15058> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -21524,21 +21524,21 @@ │ │ │ │ b 21e64 <__cxa_atexit@plt+0x151d8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r9, #172, 8 @ 0xac000000 │ │ │ │ + tsteq r9, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq r9, #148, 8 @ 0x94000000 │ │ │ │ + tsteq r9, #132, 8 @ 0x84000000 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - tsteq r9, #116, 8 @ 0x74000000 │ │ │ │ + tsteq r9, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - tsteq r9, #88, 8 @ 0x58000000 │ │ │ │ + tsteq r9, #72, 8 @ 0x48000000 │ │ │ │ rscseq r3, r6, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #112] @ 21d88 <__cxa_atexit@plt+0x150fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #104] @ 21d8c <__cxa_atexit@plt+0x15100> │ │ │ │ @@ -21565,19 +21565,19 @@ │ │ │ │ b 21e64 <__cxa_atexit@plt+0x151d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r9, #240, 6 @ 0xc0000003 │ │ │ │ + tsteq r9, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r9, #208, 6 @ 0x40000003 │ │ │ │ + tsteq r9, #192, 6 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r9, #180, 6 @ 0xd0000002 │ │ │ │ + tsteq r9, #164, 6 @ 0x90000002 │ │ │ │ rscseq r3, r6, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 21e08 <__cxa_atexit@plt+0x1517c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -21597,17 +21597,17 @@ │ │ │ │ b 21e64 <__cxa_atexit@plt+0x151d8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, #80, 6 @ 0x40000001 │ │ │ │ + tsteq r9, #64, 6 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r9, #52, 6 @ 0xd0000000 │ │ │ │ + tsteq r9, #36, 6 @ 0x90000000 │ │ │ │ rscseq r3, r6, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 21e50 <__cxa_atexit@plt+0x151c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -21615,15 +21615,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 21e48 <__cxa_atexit@plt+0x151bc> │ │ │ │ b 21e64 <__cxa_atexit@plt+0x151d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, #224, 4 │ │ │ │ + tsteq r9, #208, 4 │ │ │ │ rscseq r3, r6, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #120] @ 21ee4 <__cxa_atexit@plt+0x15258> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -21652,19 +21652,19 @@ │ │ │ │ b 21fc0 <__cxa_atexit@plt+0x15334> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r9, #160, 4 │ │ │ │ + tsteq r9, #144, 4 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r9, #128, 4 │ │ │ │ + tsteq r9, #112, 4 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r9, #100, 4 @ 0x40000006 │ │ │ │ + tsteq r9, #84, 4 @ 0x40000005 │ │ │ │ rscseq r3, r6, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 21f64 <__cxa_atexit@plt+0x152d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -21684,17 +21684,17 @@ │ │ │ │ b 21fc0 <__cxa_atexit@plt+0x15334> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, #0, 4 │ │ │ │ + tsteq r9, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r9, #228, 2 @ 0x39 │ │ │ │ + tsteq r9, #212, 2 @ 0x35 │ │ │ │ rscseq r3, r6, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 21fac <__cxa_atexit@plt+0x15320> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -21702,15 +21702,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 21fa4 <__cxa_atexit@plt+0x15318> │ │ │ │ b 21fc0 <__cxa_atexit@plt+0x15334> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, #144, 2 @ 0x24 │ │ │ │ + tsteq r9, #128, 2 │ │ │ │ rscseq r3, r6, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #120] @ 22040 <__cxa_atexit@plt+0x153b4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -21739,19 +21739,19 @@ │ │ │ │ b 2211c <__cxa_atexit@plt+0x15490> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r9, #80, 2 │ │ │ │ + tsteq r9, #64, 2 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r9, #48, 2 │ │ │ │ + tsteq r9, #32, 2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r9, #20, 2 │ │ │ │ + tsteq r9, #4, 2 │ │ │ │ rscseq r3, r6, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 220c0 <__cxa_atexit@plt+0x15434> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -21771,17 +21771,17 @@ │ │ │ │ b 2211c <__cxa_atexit@plt+0x15490> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, #176 @ 0xb0 │ │ │ │ + tsteq r9, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r9, #148 @ 0x94 │ │ │ │ + tsteq r9, #132 @ 0x84 │ │ │ │ rscseq r3, r6, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 22108 <__cxa_atexit@plt+0x1547c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -21789,15 +21789,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 22100 <__cxa_atexit@plt+0x15474> │ │ │ │ b 2211c <__cxa_atexit@plt+0x15490> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, #64 @ 0x40 │ │ │ │ + tsteq r9, #48 @ 0x30 │ │ │ │ rscseq r3, r6, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ @@ -21868,19 +21868,19 @@ │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ mov r4, r9 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r4, #116 @ 0x74 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #8, 28 @ 0x80 │ │ │ │ - tsteq r9, #180, 30 @ 0x2d0 │ │ │ │ - tsteq r9, #164, 26 @ 0x2900 │ │ │ │ - tsteq r9, #136, 30 @ 0x220 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #248, 26 @ 0x3e00 │ │ │ │ + tsteq r9, #164, 30 @ 0x290 │ │ │ │ + tsteq r9, #148, 26 @ 0x2500 │ │ │ │ + tsteq r9, #120, 30 @ 0x1e0 │ │ │ │ rscseq r3, r6, #160, 4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -21904,88 +21904,88 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 3ff86c <__cxa_atexit@plt+0x3f2be0> │ │ │ │ + b 1deaba0 <__cxa_atexit@plt+0x1dddf14> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, #84, 28 @ 0x540 │ │ │ │ - tsteq r9, #80, 28 @ 0x500 │ │ │ │ - tsteq r9, #16, 28 @ 0x100 │ │ │ │ + tsteq r9, #68, 28 @ 0x440 │ │ │ │ + tsteq r9, #64, 28 @ 0x400 │ │ │ │ + tsteq r9, #0, 28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #116 @ 0x74 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22330 <__cxa_atexit@plt+0x156a4> │ │ │ │ ldr r3, [pc, #40] @ 22340 <__cxa_atexit@plt+0x156b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 22344 <__cxa_atexit@plt+0x156b8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #32] @ 22348 <__cxa_atexit@plt+0x156bc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r7, [pc, #20] @ 2234c <__cxa_atexit@plt+0x156c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq ip, r8, #4352 @ 0x1100 │ │ │ │ + sbcseq ip, r8, #38010880 @ 0x2440000 │ │ │ │ rscseq r2, r6, #216, 28 @ 0xd80 │ │ │ │ rscseq r3, r6, #232, 6 @ 0xa0000003 │ │ │ │ rscseq r3, r6, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 22384 <__cxa_atexit@plt+0x156f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 22388 <__cxa_atexit@plt+0x156fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 3ff874 <__cxa_atexit@plt+0x3f2be8> │ │ │ │ + b 3f3704 <__cxa_atexit@plt+0x3e6a78> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r9, #204, 26 @ 0x3300 │ │ │ │ + tsteq r9, #188, 26 @ 0x2f00 │ │ │ │ rscseq r3, r6, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 223d0 <__cxa_atexit@plt+0x15744> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 223c8 <__cxa_atexit@plt+0x1573c> │ │ │ │ ldr r3, [pc, #32] @ 223d4 <__cxa_atexit@plt+0x15748> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rscseq r3, r6, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 22400 <__cxa_atexit@plt+0x15774> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rscseq r3, r6, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 22448 <__cxa_atexit@plt+0x157bc> │ │ │ │ cmp r7, #2 │ │ │ │ @@ -21995,15 +21995,15 @@ │ │ │ │ ldr r3, [pc, #384] @ 225b0 <__cxa_atexit@plt+0x15924> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r7, #2 │ │ │ │ mov sl, #0 │ │ │ │ - b 3ff87c <__cxa_atexit@plt+0x3f2bf0> │ │ │ │ + b 3f370c <__cxa_atexit@plt+0x3e6a80> │ │ │ │ ldr r8, [pc, #308] @ 22584 <__cxa_atexit@plt+0x158f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r7, [pc, #304] @ 22588 <__cxa_atexit@plt+0x158fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bl bd2c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -22038,15 +22038,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [pc, #152] @ 2257c <__cxa_atexit@plt+0x158f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #144] @ 22580 <__cxa_atexit@plt+0x158f4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff81c <__cxa_atexit@plt+0x3f2b90> │ │ │ │ + b 3f36b4 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 22554 <__cxa_atexit@plt+0x158c8> │ │ │ │ ldr r7, [pc, #132] @ 2258c <__cxa_atexit@plt+0x15900> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #128] @ 22590 <__cxa_atexit@plt+0x15904> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -22070,28 +22070,28 @@ │ │ │ │ ldr r6, [pc, #60] @ 22598 <__cxa_atexit@plt+0x1590c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r2, r0, ip, lsr r6 │ │ │ │ rscseq r2, r6, #188, 28 @ 0xbc0 │ │ │ │ - tsteq r9, #140, 20 @ 0x8c000 │ │ │ │ - tsteq r9, #4, 24 @ 0x400 │ │ │ │ - tsteq r9, #32, 22 @ 0x8000 │ │ │ │ - tsteq r9, #20, 22 @ 0x5000 │ │ │ │ + tsteq r9, #124, 20 @ 0x7c000 │ │ │ │ + tsteq r9, #244, 22 @ 0x3d000 │ │ │ │ + tsteq r9, #16, 22 @ 0x4000 │ │ │ │ + tsteq r9, #4, 22 @ 0x1000 │ │ │ │ andeq r1, r0, r4, asr #5 │ │ │ │ @ instruction: 0xffffef58 │ │ │ │ - tsteq r9, #224, 22 @ 0x38000 │ │ │ │ + tsteq r9, #208, 22 @ 0x34000 │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r0, r0, r4, ror #21 │ │ │ │ @ instruction: 0xfffff6cc │ │ │ │ - tsteq r9, #84, 24 @ 0x5400 │ │ │ │ + tsteq r9, #68, 24 @ 0x4400 │ │ │ │ muleq r0, ip, r9 │ │ │ │ muleq r0, r4, r1 │ │ │ │ rscseq r3, r6, #92 @ 0x5c │ │ │ │ rscseq r2, r6, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 225e8 <__cxa_atexit@plt+0x1595c> │ │ │ │ @@ -22099,31 +22099,31 @@ │ │ │ │ ldr r2, [pc, #28] @ 225ec <__cxa_atexit@plt+0x15960> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r8, r2, #2 │ │ │ │ mov sl, #1 │ │ │ │ - b 3ff87c <__cxa_atexit@plt+0x3f2bf0> │ │ │ │ + b 3f370c <__cxa_atexit@plt+0x3e6a80> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r2, r6, #132, 28 @ 0x840 │ │ │ │ rscseq r2, r6, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 22620 <__cxa_atexit@plt+0x15994> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 22624 <__cxa_atexit@plt+0x15998> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff884 <__cxa_atexit@plt+0x3f2bf8> │ │ │ │ + b 3f3714 <__cxa_atexit@plt+0x3e6a88> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, #48, 22 @ 0xc000 │ │ │ │ + tsteq r9, #32, 22 @ 0x8000 │ │ │ │ rscseq r2, r6, #8, 30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 22698 <__cxa_atexit@plt+0x15a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -22133,54 +22133,54 @@ │ │ │ │ bne 22670 <__cxa_atexit@plt+0x159e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #68] @ 226a8 <__cxa_atexit@plt+0x15a1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff88c <__cxa_atexit@plt+0x3f2c00> │ │ │ │ + b 1dbc468 <__cxa_atexit@plt+0x1daf7dc> │ │ │ │ ldr r7, [pc, #36] @ 2269c <__cxa_atexit@plt+0x15a10> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #28] @ 226a0 <__cxa_atexit@plt+0x15a14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #20] @ 226a4 <__cxa_atexit@plt+0x15a18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r9, #196, 20 @ 0xc4000 │ │ │ │ - tsteq r9, #188, 20 @ 0xbc000 │ │ │ │ + tsteq r9, #180, 20 @ 0xb4000 │ │ │ │ + tsteq r9, #172, 20 @ 0xac000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ rscseq r2, r6, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 226d8 <__cxa_atexit@plt+0x15a4c> │ │ │ │ ldr r3, [pc, #64] @ 2270c <__cxa_atexit@plt+0x15a80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff88c <__cxa_atexit@plt+0x3f2c00> │ │ │ │ + b 1dbc468 <__cxa_atexit@plt+0x1daf7dc> │ │ │ │ ldr r7, [pc, #32] @ 22700 <__cxa_atexit@plt+0x15a74> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #24] @ 22704 <__cxa_atexit@plt+0x15a78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #16] @ 22708 <__cxa_atexit@plt+0x15a7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ andeq r0, r0, r8, lsl #7 │ │ │ │ - tsteq r9, #92, 20 @ 0x5c000 │ │ │ │ - tsteq r9, #84, 20 @ 0x54000 │ │ │ │ + tsteq r9, #76, 20 @ 0x4c000 │ │ │ │ + tsteq r9, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ rscseq r2, r6, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22750 <__cxa_atexit@plt+0x15ac4> │ │ │ │ @@ -22189,24 +22189,24 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #48] @ 2276c <__cxa_atexit@plt+0x15ae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #40] @ 22770 <__cxa_atexit@plt+0x15ae4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r3, [pc, #12] @ 22764 <__cxa_atexit@plt+0x15ad8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 3825c <__cxa_atexit@plt+0x2b5d0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r8, lsr r3 │ │ │ │ - tsteq r9, #12, 20 @ 0xc000 │ │ │ │ - tsteq r9, #4, 20 @ 0x4000 │ │ │ │ + tsteq r9, #252, 18 @ 0x3f0000 │ │ │ │ + tsteq r9, #244, 18 @ 0x3d0000 │ │ │ │ rscseq r2, r6, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 227a0 <__cxa_atexit@plt+0x15b14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -22289,30 +22289,30 @@ │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, r3 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ b 53ec4 <__cxa_atexit@plt+0x47238> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - tsteq r9, #160, 16 @ 0xa00000 │ │ │ │ - tsteq r9, #152, 16 @ 0x980000 │ │ │ │ + tsteq r9, #144, 16 @ 0x900000 │ │ │ │ + tsteq r9, #136, 16 @ 0x880000 │ │ │ │ rscseq r2, r6, #116, 20 @ 0x74000 │ │ │ │ - sbcseq ip, r8, #64, 14 @ 0x1000000 │ │ │ │ + sbcseq ip, r8, #192, 4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 22910 <__cxa_atexit@plt+0x15c84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 22908 <__cxa_atexit@plt+0x15c7c> │ │ │ │ b 22920 <__cxa_atexit@plt+0x15c94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq r2, r6, #68, 20 @ 0x44000 │ │ │ │ - sbcseq ip, r8, #24, 14 @ 0x600000 │ │ │ │ + sbcseq ip, r8, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #124 @ 0x7c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22a4c <__cxa_atexit@plt+0x15dc0> │ │ │ │ ldr r8, [pc, #284] @ 22a58 <__cxa_atexit@plt+0x15dcc> │ │ │ │ @@ -22383,17 +22383,17 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ mov r9, r7 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ b 21018 <__cxa_atexit@plt+0x1438c> │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #20, 12 @ 0x1400000 │ │ │ │ - tsteq r9, #244, 14 @ 0x3d00000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #4, 12 @ 0x400000 │ │ │ │ + tsteq r9, #228, 14 @ 0x3900000 │ │ │ │ rscseq r2, r6, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 22aa8 <__cxa_atexit@plt+0x15e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -22401,30 +22401,30 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 22aac <__cxa_atexit@plt+0x15e20> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rscseq r2, r6, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 22adc <__cxa_atexit@plt+0x15e50> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r2, r6, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -22438,18 +22438,18 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ + b 3f3724 <__cxa_atexit@plt+0x3e6a98> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rscseq r2, r6, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 22b88 <__cxa_atexit@plt+0x15efc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -22457,38 +22457,38 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 22b80 <__cxa_atexit@plt+0x15ef4> │ │ │ │ ldr r3, [pc, #28] @ 22b8c <__cxa_atexit@plt+0x15f00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3ff8a4 <__cxa_atexit@plt+0x3f2c18> │ │ │ │ + b 1dc5b7c <__cxa_atexit@plt+0x1db8ef0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rscseq r2, r6, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 22bb4 <__cxa_atexit@plt+0x15f28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3ff8a4 <__cxa_atexit@plt+0x3f2c18> │ │ │ │ + b 1dc5b7c <__cxa_atexit@plt+0x1db8ef0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r2, r6, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 22bdc <__cxa_atexit@plt+0x15f50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff8ac <__cxa_atexit@plt+0x3f2c20> │ │ │ │ + b 1dc2494 <__cxa_atexit@plt+0x1db5808> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r2, r6, #0, 18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 22c04 <__cxa_atexit@plt+0x15f78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -22582,30 +22582,30 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r5, r3 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ b 53ec4 <__cxa_atexit@plt+0x47238> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r9, #12, 8 @ 0xc000000 │ │ │ │ - tsteq r9, #4, 8 @ 0x4000000 │ │ │ │ + tsteq r9, #252, 6 @ 0xf0000003 │ │ │ │ + tsteq r9, #244, 6 @ 0xd0000003 │ │ │ │ rscseq r2, r6, #224, 10 @ 0x38000000 │ │ │ │ - sbcseq ip, r8, #188, 4 @ 0xc000000b │ │ │ │ + sbcseq fp, r8, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 22da4 <__cxa_atexit@plt+0x16118> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 22d9c <__cxa_atexit@plt+0x16110> │ │ │ │ b 22db4 <__cxa_atexit@plt+0x16128> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq r2, r6, #176, 10 @ 0x2c000000 │ │ │ │ - sbcseq ip, r8, #148, 4 @ 0x40000009 │ │ │ │ + sbcseq fp, r8, #20, 28 @ 0x140 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #124 @ 0x7c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22ed0 <__cxa_atexit@plt+0x16244> │ │ │ │ ldr r8, [pc, #268] @ 22edc <__cxa_atexit@plt+0x16250> │ │ │ │ @@ -22672,17 +22672,17 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r9, r7 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ b 21018 <__cxa_atexit@plt+0x1438c> │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r9, #128, 2 │ │ │ │ - tsteq r9, #96, 6 @ 0x80000001 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r9, #112, 2 │ │ │ │ + tsteq r9, #80, 6 @ 0x40000001 │ │ │ │ rscseq r2, r6, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -22705,18 +22705,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 22f6c <__cxa_atexit@plt+0x162e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffec58 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, #216, 2 @ 0x36 │ │ │ │ + tsteq r9, #200, 2 @ 0x32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ rscseq r2, r6, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #120] @ 22ffc <__cxa_atexit@plt+0x16370> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ @@ -22746,19 +22746,19 @@ │ │ │ │ b 23160 <__cxa_atexit@plt+0x164d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r9, #120, 2 │ │ │ │ + tsteq r9, #104, 2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - tsteq r9, #88, 2 │ │ │ │ + tsteq r9, #72, 2 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - tsteq r9, #60, 2 │ │ │ │ + tsteq r9, #44, 2 │ │ │ │ rscseq r2, r6, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 23098 <__cxa_atexit@plt+0x1640c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -22785,19 +22785,19 @@ │ │ │ │ b 23160 <__cxa_atexit@plt+0x164d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r9, #212 @ 0xd4 │ │ │ │ + tsteq r9, #196 @ 0xc4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r9, #188 @ 0xbc │ │ │ │ + tsteq r9, #172 @ 0xac │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r9, #160 @ 0xa0 │ │ │ │ + tsteq r9, #144 @ 0x90 │ │ │ │ rscseq r2, r6, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #64] @ 23104 <__cxa_atexit@plt+0x16478> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #56] @ 23108 <__cxa_atexit@plt+0x1647c> │ │ │ │ @@ -22812,17 +22812,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 230fc <__cxa_atexit@plt+0x16470> │ │ │ │ b 23160 <__cxa_atexit@plt+0x164d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r9, #68 @ 0x44 │ │ │ │ + tsteq r9, #52 @ 0x34 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r9, #40 @ 0x28 │ │ │ │ + tsteq r9, #24 │ │ │ │ rscseq r2, r6, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 2314c <__cxa_atexit@plt+0x164c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -22830,15 +22830,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 23144 <__cxa_atexit@plt+0x164b8> │ │ │ │ b 23160 <__cxa_atexit@plt+0x164d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, #224, 30 @ 0x380 │ │ │ │ + tsteq r9, #208, 30 @ 0x340 │ │ │ │ rscseq r2, r6, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #120] @ 231e0 <__cxa_atexit@plt+0x16554> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -22867,19 +22867,19 @@ │ │ │ │ b 232bc <__cxa_atexit@plt+0x16630> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r9, #160, 30 @ 0x280 │ │ │ │ + tsteq r9, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r9, #128, 30 @ 0x200 │ │ │ │ + tsteq r9, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r9, #100, 30 @ 0x190 │ │ │ │ + tsteq r9, #84, 30 @ 0x150 │ │ │ │ rscseq r2, r6, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 23260 <__cxa_atexit@plt+0x165d4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -22899,17 +22899,17 @@ │ │ │ │ b 232bc <__cxa_atexit@plt+0x16630> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, #0, 30 │ │ │ │ + tsteq r9, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r9, #228, 28 @ 0xe40 │ │ │ │ + tsteq r9, #212, 28 @ 0xd40 │ │ │ │ rscseq r2, r6, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 232a8 <__cxa_atexit@plt+0x1661c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -22917,15 +22917,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 232a0 <__cxa_atexit@plt+0x16614> │ │ │ │ b 232bc <__cxa_atexit@plt+0x16630> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, #144, 28 @ 0x900 │ │ │ │ + tsteq r9, #128, 28 @ 0x800 │ │ │ │ rscseq r2, r6, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #120] @ 2333c <__cxa_atexit@plt+0x166b0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -22954,19 +22954,19 @@ │ │ │ │ b 23418 <__cxa_atexit@plt+0x1678c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r9, #80, 28 @ 0x500 │ │ │ │ + tsteq r9, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r9, #48, 28 @ 0x300 │ │ │ │ + tsteq r9, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r9, #20, 28 @ 0x140 │ │ │ │ + tsteq r9, #4, 28 @ 0x40 │ │ │ │ rscseq r2, r6, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 233bc <__cxa_atexit@plt+0x16730> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -22986,17 +22986,17 @@ │ │ │ │ b 23418 <__cxa_atexit@plt+0x1678c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, #176, 26 @ 0x2c00 │ │ │ │ + tsteq r9, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r9, #148, 26 @ 0x2500 │ │ │ │ + tsteq r9, #132, 26 @ 0x2100 │ │ │ │ rscseq r2, r6, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 23404 <__cxa_atexit@plt+0x16778> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -23004,15 +23004,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 233fc <__cxa_atexit@plt+0x16770> │ │ │ │ b 23418 <__cxa_atexit@plt+0x1678c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, #64, 26 @ 0x1000 │ │ │ │ + tsteq r9, #48, 26 @ 0xc00 │ │ │ │ rscseq r2, r6, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #256] @ 23520 <__cxa_atexit@plt+0x16894> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r1, r5 │ │ │ │ @@ -23066,31 +23066,31 @@ │ │ │ │ ldr r7, [pc, #80] @ 2353c <__cxa_atexit@plt+0x168b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, #72] @ 23540 <__cxa_atexit@plt+0x168b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - tsteq r9, #0, 26 │ │ │ │ + tsteq r9, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - tsteq r9, #232, 20 @ 0xe8000 │ │ │ │ - tsteq r9, #176, 24 @ 0xb000 │ │ │ │ - tsteq r9, #192, 20 @ 0xc0000 │ │ │ │ + tsteq r9, #216, 20 @ 0xd8000 │ │ │ │ + tsteq r9, #160, 24 @ 0xa000 │ │ │ │ + tsteq r9, #176, 20 @ 0xb0000 │ │ │ │ @ instruction: 0x00000ab4 │ │ │ │ - tsteq r9, #92, 24 @ 0x5c00 │ │ │ │ - tsteq r9, #84, 24 @ 0x5400 │ │ │ │ + tsteq r9, #76, 24 @ 0x4c00 │ │ │ │ + tsteq r9, #68, 24 @ 0x4400 │ │ │ │ rscseq r2, r6, #220 @ 0xdc │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #200] @ 23624 <__cxa_atexit@plt+0x16998> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ @@ -23136,24 +23136,24 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r6, [pc, #48] @ 2363c <__cxa_atexit@plt+0x169b0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r9, #208, 18 @ 0x340000 │ │ │ │ - tsteq r9, #156, 22 @ 0x27000 │ │ │ │ - tsteq r9, #168, 18 @ 0x2a0000 │ │ │ │ + tsteq r9, #192, 18 @ 0x300000 │ │ │ │ + tsteq r9, #140, 22 @ 0x23000 │ │ │ │ + tsteq r9, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0, lsr #19 │ │ │ │ - tsteq r9, #72, 22 @ 0x12000 │ │ │ │ - tsteq r9, #64, 22 @ 0x10000 │ │ │ │ + tsteq r9, #56, 22 @ 0xe000 │ │ │ │ + tsteq r9, #48, 22 @ 0xc000 │ │ │ │ rscseq r1, r6, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp] │ │ │ │ mov fp, r6 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #192] @ 23720 <__cxa_atexit@plt+0x16a94> │ │ │ │ @@ -23201,21 +23201,21 @@ │ │ │ │ ldr r5, [pc, #44] @ 23734 <__cxa_atexit@plt+0x16aa8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r4, r6 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - tsteq r9, #236, 16 @ 0xec0000 │ │ │ │ - tsteq r9, #196, 20 @ 0xc4000 │ │ │ │ - tsteq r9, #180, 16 @ 0xb40000 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + tsteq r9, #220, 16 @ 0xdc0000 │ │ │ │ + tsteq r9, #180, 20 @ 0xb4000 │ │ │ │ + tsteq r9, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, ip, lsr #17 │ │ │ │ - tsteq r9, #76, 20 @ 0x4c000 │ │ │ │ - tsteq r9, #68, 20 @ 0x44000 │ │ │ │ + tsteq r9, #60, 20 @ 0x3c000 │ │ │ │ + tsteq r9, #52, 20 @ 0x34000 │ │ │ │ rscseq r1, r6, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -23238,18 +23238,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 237c0 <__cxa_atexit@plt+0x16b34> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffdd04 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, #132, 18 @ 0x210000 │ │ │ │ + tsteq r9, #116, 18 @ 0x1d0000 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ rscseq r1, r6, #4, 30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #120] @ 23850 <__cxa_atexit@plt+0x16bc4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ @@ -23279,19 +23279,19 @@ │ │ │ │ b 239b4 <__cxa_atexit@plt+0x16d28> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r9, #36, 18 @ 0x90000 │ │ │ │ + tsteq r9, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - tsteq r9, #4, 18 @ 0x10000 │ │ │ │ + tsteq r9, #244, 16 @ 0xf40000 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - tsteq r9, #232, 16 @ 0xe80000 │ │ │ │ + tsteq r9, #216, 16 @ 0xd80000 │ │ │ │ rscseq r1, r6, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 238ec <__cxa_atexit@plt+0x16c60> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -23318,19 +23318,19 @@ │ │ │ │ b 239b4 <__cxa_atexit@plt+0x16d28> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r9, #128, 16 @ 0x800000 │ │ │ │ + tsteq r9, #112, 16 @ 0x700000 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r9, #104, 16 @ 0x680000 │ │ │ │ + tsteq r9, #88, 16 @ 0x580000 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r9, #76, 16 @ 0x4c0000 │ │ │ │ + tsteq r9, #60, 16 @ 0x3c0000 │ │ │ │ rscseq r1, r6, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #64] @ 23958 <__cxa_atexit@plt+0x16ccc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #56] @ 2395c <__cxa_atexit@plt+0x16cd0> │ │ │ │ @@ -23345,17 +23345,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 23950 <__cxa_atexit@plt+0x16cc4> │ │ │ │ b 239b4 <__cxa_atexit@plt+0x16d28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r9, #240, 14 @ 0x3c00000 │ │ │ │ + tsteq r9, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r9, #212, 14 @ 0x3500000 │ │ │ │ + tsteq r9, #196, 14 @ 0x3100000 │ │ │ │ rscseq r1, r6, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 239a0 <__cxa_atexit@plt+0x16d14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -23363,15 +23363,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 23998 <__cxa_atexit@plt+0x16d0c> │ │ │ │ b 239b4 <__cxa_atexit@plt+0x16d28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, #140, 14 @ 0x2300000 │ │ │ │ + tsteq r9, #124, 14 @ 0x1f00000 │ │ │ │ rscseq r1, r6, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #120] @ 23a34 <__cxa_atexit@plt+0x16da8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -23400,19 +23400,19 @@ │ │ │ │ b 23b10 <__cxa_atexit@plt+0x16e84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r9, #76, 14 @ 0x1300000 │ │ │ │ + tsteq r9, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r9, #44, 14 @ 0xb00000 │ │ │ │ + tsteq r9, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r9, #16, 14 @ 0x400000 │ │ │ │ + tsteq r9, #0, 14 │ │ │ │ rscseq r1, r6, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 23ab4 <__cxa_atexit@plt+0x16e28> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -23432,17 +23432,17 @@ │ │ │ │ b 23b10 <__cxa_atexit@plt+0x16e84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, #172, 12 @ 0xac00000 │ │ │ │ + tsteq r9, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r9, #144, 12 @ 0x9000000 │ │ │ │ + tsteq r9, #128, 12 @ 0x8000000 │ │ │ │ rscseq r1, r6, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 23afc <__cxa_atexit@plt+0x16e70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -23450,15 +23450,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 23af4 <__cxa_atexit@plt+0x16e68> │ │ │ │ b 23b10 <__cxa_atexit@plt+0x16e84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, #60, 12 @ 0x3c00000 │ │ │ │ + tsteq r9, #44, 12 @ 0x2c00000 │ │ │ │ rscseq r1, r6, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #120] @ 23b90 <__cxa_atexit@plt+0x16f04> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -23487,19 +23487,19 @@ │ │ │ │ b 23c6c <__cxa_atexit@plt+0x16fe0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r9, #252, 10 @ 0x3f000000 │ │ │ │ + tsteq r9, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r9, #220, 10 @ 0x37000000 │ │ │ │ + tsteq r9, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r9, #192, 10 @ 0x30000000 │ │ │ │ + tsteq r9, #176, 10 @ 0x2c000000 │ │ │ │ rscseq r1, r6, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 23c10 <__cxa_atexit@plt+0x16f84> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -23519,17 +23519,17 @@ │ │ │ │ b 23c6c <__cxa_atexit@plt+0x16fe0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r9, #92, 10 @ 0x17000000 │ │ │ │ + tsteq r9, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r9, #64, 10 @ 0x10000000 │ │ │ │ + tsteq r9, #48, 10 @ 0xc000000 │ │ │ │ rscseq r1, r6, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 23c58 <__cxa_atexit@plt+0x16fcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -23537,15 +23537,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 23c50 <__cxa_atexit@plt+0x16fc4> │ │ │ │ b 23c6c <__cxa_atexit@plt+0x16fe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, #236, 8 @ 0xec000000 │ │ │ │ + tsteq r9, #220, 8 @ 0xdc000000 │ │ │ │ rscseq r1, r6, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #256] @ 23d74 <__cxa_atexit@plt+0x170e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r1, r5 │ │ │ │ @@ -23599,31 +23599,31 @@ │ │ │ │ ldr r7, [pc, #80] @ 23d90 <__cxa_atexit@plt+0x17104> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, #72] @ 23d94 <__cxa_atexit@plt+0x17108> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - tsteq r9, #172, 8 @ 0xac000000 │ │ │ │ + tsteq r9, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - tsteq r9, #184, 4 @ 0x8000000b │ │ │ │ + tsteq r9, #168, 4 @ 0x8000000a │ │ │ │ muleq r0, r0, r2 │ │ │ │ - tsteq r9, #60, 4 @ 0xc0000003 │ │ │ │ - tsteq r9, #32, 8 @ 0x20000000 │ │ │ │ - tsteq r9, #8, 8 @ 0x8000000 │ │ │ │ - tsteq r9, #0, 8 │ │ │ │ + tsteq r9, #44, 4 @ 0xc0000002 │ │ │ │ + tsteq r9, #16, 8 @ 0x10000000 │ │ │ │ + tsteq r9, #248, 6 @ 0xe0000003 │ │ │ │ + tsteq r9, #240, 6 @ 0xc0000003 │ │ │ │ rscseq r1, r6, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ ldr r1, [pc, #212] @ 23e84 <__cxa_atexit@plt+0x171f8> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ @@ -23672,24 +23672,24 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, #48] @ 23e9c <__cxa_atexit@plt+0x17210> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r9, #160, 2 @ 0x28 │ │ │ │ + tsteq r9, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - tsteq r9, #28, 2 │ │ │ │ - tsteq r9, #0, 6 │ │ │ │ - tsteq r9, #232, 4 @ 0x8000000e │ │ │ │ - tsteq r9, #224, 4 │ │ │ │ + tsteq r9, #12, 2 │ │ │ │ + tsteq r9, #240, 4 │ │ │ │ + tsteq r9, #216, 4 @ 0x8000000d │ │ │ │ + tsteq r9, #208, 4 │ │ │ │ rscseq r1, r6, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #180] @ 23f68 <__cxa_atexit@plt+0x172dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r1, r3, #2 │ │ │ │ ldr lr, [r5, #48] @ 0x30 │ │ │ │ @@ -23731,21 +23731,21 @@ │ │ │ │ ldr r7, [pc, #40] @ 23f78 <__cxa_atexit@plt+0x172ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, #32] @ 23f7c <__cxa_atexit@plt+0x172f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - tsteq r9, #188 @ 0xbc │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + tsteq r9, #172 @ 0xac │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r9, #44 @ 0x2c │ │ │ │ - tsteq r9, #16, 4 │ │ │ │ - tsteq r9, #248, 2 @ 0x3e │ │ │ │ - tsteq r9, #240, 2 @ 0x3c │ │ │ │ + tsteq r9, #28 │ │ │ │ + tsteq r9, #0, 4 │ │ │ │ + tsteq r9, #232, 2 @ 0x3a │ │ │ │ + tsteq r9, #224, 2 @ 0x38 │ │ │ │ rscseq r1, r6, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 23fc8 <__cxa_atexit@plt+0x1733c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -23753,30 +23753,30 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 23fcc <__cxa_atexit@plt+0x17340> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rscseq r1, r6, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 23ffc <__cxa_atexit@plt+0x17370> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r1, r6, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -23790,18 +23790,18 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ + b 3f3724 <__cxa_atexit@plt+0x3e6a98> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffd3a8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rscseq r1, r6, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 24094 <__cxa_atexit@plt+0x17408> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -23843,24 +23843,24 @@ │ │ │ │ beq 24134 <__cxa_atexit@plt+0x174a8> │ │ │ │ ldr r7, [pc, #48] @ 24144 <__cxa_atexit@plt+0x174b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #40] @ 24148 <__cxa_atexit@plt+0x174bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r9, #84 @ 0x54 │ │ │ │ + tsteq r9, #68 @ 0x44 │ │ │ │ andeq r0, r0, r0, lsl #14 │ │ │ │ - tsteq r9, #56 @ 0x38 │ │ │ │ + tsteq r9, #40 @ 0x28 │ │ │ │ muleq r0, r4, r0 │ │ │ │ rscseq r1, r6, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -23891,33 +23891,33 @@ │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ bne 241fc <__cxa_atexit@plt+0x17570> │ │ │ │ ldr r3, [pc, #76] @ 24224 <__cxa_atexit@plt+0x17598> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 24228 <__cxa_atexit@plt+0x1759c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r3, [pc, #28] @ 2422c <__cxa_atexit@plt+0x175a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldmdb r5, {r8, r9} │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr r3 │ │ │ │ - tstpeq r8, #76, 30 @ p-variant is OBSOLETE @ 0x130 │ │ │ │ + tstpeq r8, #60, 30 @ p-variant is OBSOLETE @ 0xf0 │ │ │ │ rscseq r1, r6, #128, 4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 24170 <__cxa_atexit@plt+0x174e4> │ │ │ │ @@ -23928,35 +23928,35 @@ │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ bne 2427c <__cxa_atexit@plt+0x175f0> │ │ │ │ ldr r3, [pc, #56] @ 242a4 <__cxa_atexit@plt+0x17618> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ ldr r3, [pc, #24] @ 2429c <__cxa_atexit@plt+0x17610> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [pc, #16] @ 242a0 <__cxa_atexit@plt+0x17614> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldmdb r5, {r8, r9} │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ - tstpeq r8, #204, 28 @ p-variant is OBSOLETE @ 0xcc0 │ │ │ │ + tstpeq r8, #188, 28 @ p-variant is OBSOLETE @ 0xbc0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ rscseq r1, r6, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 242cc <__cxa_atexit@plt+0x17640> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r1, r6, #136 @ 0x88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -24016,22 +24016,22 @@ │ │ │ │ ldm sp, {r7, fp} │ │ │ │ b 21018 <__cxa_atexit@plt+0x1438c> │ │ │ │ ldr r2, [pc, #48] @ 243fc <__cxa_atexit@plt+0x17770> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq r1, r6, #188 @ 0xbc │ │ │ │ - tstpeq r8, #88, 24 @ p-variant is OBSOLETE @ 0x5800 │ │ │ │ - tstpeq r8, #80, 24 @ p-variant is OBSOLETE @ 0x5000 │ │ │ │ - tstpeq r8, #128, 24 @ p-variant is OBSOLETE @ 0x8000 │ │ │ │ - tstpeq r8, #12, 24 @ p-variant is OBSOLETE @ 0xc00 │ │ │ │ - tstpeq r8, #40, 28 @ p-variant is OBSOLETE @ 0x280 │ │ │ │ - tstpeq r8, #220, 26 @ p-variant is OBSOLETE @ 0x3700 │ │ │ │ + tstpeq r8, #72, 24 @ p-variant is OBSOLETE @ 0x4800 │ │ │ │ + tstpeq r8, #64, 24 @ p-variant is OBSOLETE @ 0x4000 │ │ │ │ + tstpeq r8, #112, 24 @ p-variant is OBSOLETE @ 0x7000 │ │ │ │ + tstpeq r8, #252, 22 @ p-variant is OBSOLETE @ 0x3f000 │ │ │ │ + tstpeq r8, #24, 28 @ p-variant is OBSOLETE @ 0x180 │ │ │ │ + tstpeq r8, #204, 26 @ p-variant is OBSOLETE @ 0x3300 │ │ │ │ rscseq r1, r6, #44 @ 0x2c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq r0, r6, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -24093,43 +24093,43 @@ │ │ │ │ ldm sp, {r7, fp} │ │ │ │ b 21018 <__cxa_atexit@plt+0x1438c> │ │ │ │ ldr r3, [pc, #48] @ 24530 <__cxa_atexit@plt+0x178a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq r0, r6, #148, 30 @ 0x250 │ │ │ │ - tstpeq r8, #48, 22 @ p-variant is OBSOLETE @ 0xc000 │ │ │ │ - tstpeq r8, #40, 22 @ p-variant is OBSOLETE @ 0xa000 │ │ │ │ - tstpeq r8, #88, 22 @ p-variant is OBSOLETE @ 0x16000 │ │ │ │ - tstpeq r8, #228, 20 @ p-variant is OBSOLETE @ 0xe4000 │ │ │ │ - tstpeq r8, #0, 26 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, #172, 24 @ p-variant is OBSOLETE @ 0xac00 │ │ │ │ + tstpeq r8, #32, 22 @ p-variant is OBSOLETE @ 0x8000 │ │ │ │ + tstpeq r8, #24, 22 @ p-variant is OBSOLETE @ 0x6000 │ │ │ │ + tstpeq r8, #72, 22 @ p-variant is OBSOLETE @ 0x12000 │ │ │ │ + tstpeq r8, #212, 20 @ p-variant is OBSOLETE @ 0xd4000 │ │ │ │ + tstpeq r8, #240, 24 @ p-variant is OBSOLETE @ 0xf000 │ │ │ │ + tstpeq r8, #156, 24 @ p-variant is OBSOLETE @ 0x9c00 │ │ │ │ rscseq r0, r6, #252, 28 @ 0xfc0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ rscseq r0, r6, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 24558 <__cxa_atexit@plt+0x178cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r0, r6, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 24580 <__cxa_atexit@plt+0x178f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r0, r6, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -24189,22 +24189,22 @@ │ │ │ │ ldm sp, {r7, fp} │ │ │ │ b 21018 <__cxa_atexit@plt+0x1438c> │ │ │ │ ldr r2, [pc, #48] @ 246b0 <__cxa_atexit@plt+0x17a24> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq r0, r6, #8, 28 @ 0x80 │ │ │ │ - tstpeq r8, #164, 18 @ p-variant is OBSOLETE @ 0x290000 │ │ │ │ - tstpeq r8, #156, 18 @ p-variant is OBSOLETE @ 0x270000 │ │ │ │ - tstpeq r8, #204, 18 @ p-variant is OBSOLETE @ 0x330000 │ │ │ │ - tstpeq r8, #88, 18 @ p-variant is OBSOLETE @ 0x160000 │ │ │ │ - tstpeq r8, #116, 22 @ p-variant is OBSOLETE @ 0x1d000 │ │ │ │ - tstpeq r8, #40, 22 @ p-variant is OBSOLETE @ 0xa000 │ │ │ │ + tstpeq r8, #148, 18 @ p-variant is OBSOLETE @ 0x250000 │ │ │ │ + tstpeq r8, #140, 18 @ p-variant is OBSOLETE @ 0x230000 │ │ │ │ + tstpeq r8, #188, 18 @ p-variant is OBSOLETE @ 0x2f0000 │ │ │ │ + tstpeq r8, #72, 18 @ p-variant is OBSOLETE @ 0x120000 │ │ │ │ + tstpeq r8, #100, 22 @ p-variant is OBSOLETE @ 0x19000 │ │ │ │ + tstpeq r8, #24, 22 @ p-variant is OBSOLETE @ 0x6000 │ │ │ │ rscseq r0, r6, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq r0, r6, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -24266,32 +24266,32 @@ │ │ │ │ ldm sp, {r7, fp} │ │ │ │ b 21018 <__cxa_atexit@plt+0x1438c> │ │ │ │ ldr r3, [pc, #48] @ 247e4 <__cxa_atexit@plt+0x17b58> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq r0, r6, #224, 24 @ 0xe000 │ │ │ │ - tstpeq r8, #124, 16 @ p-variant is OBSOLETE @ 0x7c0000 │ │ │ │ - tstpeq r8, #116, 16 @ p-variant is OBSOLETE @ 0x740000 │ │ │ │ - tstpeq r8, #164, 16 @ p-variant is OBSOLETE @ 0xa40000 │ │ │ │ - tstpeq r8, #48, 16 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ - tstpeq r8, #76, 20 @ p-variant is OBSOLETE @ 0x4c000 │ │ │ │ - tstpeq r8, #248, 18 @ p-variant is OBSOLETE @ 0x3e0000 │ │ │ │ + tstpeq r8, #108, 16 @ p-variant is OBSOLETE @ 0x6c0000 │ │ │ │ + tstpeq r8, #100, 16 @ p-variant is OBSOLETE @ 0x640000 │ │ │ │ + tstpeq r8, #148, 16 @ p-variant is OBSOLETE @ 0x940000 │ │ │ │ + tstpeq r8, #32, 16 @ p-variant is OBSOLETE @ 0x200000 │ │ │ │ + tstpeq r8, #60, 20 @ p-variant is OBSOLETE @ 0x3c000 │ │ │ │ + tstpeq r8, #232, 18 @ p-variant is OBSOLETE @ 0x3a0000 │ │ │ │ rscseq r0, r6, #72, 24 @ 0x4800 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ rscseq r0, r6, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 24808 <__cxa_atexit@plt+0x17b7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq r0, r6, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 24868 <__cxa_atexit@plt+0x17bdc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ @@ -24304,31 +24304,31 @@ │ │ │ │ ldr r7, [pc, #44] @ 24870 <__cxa_atexit@plt+0x17be4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #32] @ 24874 <__cxa_atexit@plt+0x17be8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tstpeq r8, #36, 18 @ p-variant is OBSOLETE @ 0x90000 │ │ │ │ + tstpeq r8, #20, 18 @ p-variant is OBSOLETE @ 0x50000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tstpeq r8, #4, 18 @ p-variant is OBSOLETE @ 0x10000 │ │ │ │ + tstpeq r8, #244, 16 @ p-variant is OBSOLETE @ 0xf40000 │ │ │ │ rscseq r0, r6, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2489c <__cxa_atexit@plt+0x17c10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r0, r6, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -24388,22 +24388,22 @@ │ │ │ │ ldm sp, {r7, fp} │ │ │ │ b 21018 <__cxa_atexit@plt+0x1438c> │ │ │ │ ldr r2, [pc, #48] @ 249cc <__cxa_atexit@plt+0x17d40> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq r0, r6, #236, 20 @ 0xec000 │ │ │ │ - tstpeq r8, #136, 12 @ p-variant is OBSOLETE @ 0x8800000 │ │ │ │ - tstpeq r8, #128, 12 @ p-variant is OBSOLETE @ 0x8000000 │ │ │ │ - tstpeq r8, #176, 12 @ p-variant is OBSOLETE @ 0xb000000 │ │ │ │ - tstpeq r8, #60, 12 @ p-variant is OBSOLETE @ 0x3c00000 │ │ │ │ - tstpeq r8, #88, 16 @ p-variant is OBSOLETE @ 0x580000 │ │ │ │ - tstpeq r8, #12, 16 @ p-variant is OBSOLETE @ 0xc0000 │ │ │ │ + tstpeq r8, #120, 12 @ p-variant is OBSOLETE @ 0x7800000 │ │ │ │ + tstpeq r8, #112, 12 @ p-variant is OBSOLETE @ 0x7000000 │ │ │ │ + tstpeq r8, #160, 12 @ p-variant is OBSOLETE @ 0xa000000 │ │ │ │ + tstpeq r8, #44, 12 @ p-variant is OBSOLETE @ 0x2c00000 │ │ │ │ + tstpeq r8, #72, 16 @ p-variant is OBSOLETE @ 0x480000 │ │ │ │ + tstpeq r8, #252, 14 @ p-variant is OBSOLETE @ 0x3f00000 │ │ │ │ rscseq r0, r6, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq r0, r6, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -24465,22 +24465,22 @@ │ │ │ │ ldm sp, {r7, fp} │ │ │ │ b 21018 <__cxa_atexit@plt+0x1438c> │ │ │ │ ldr r3, [pc, #48] @ 24b00 <__cxa_atexit@plt+0x17e74> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq r0, r6, #196, 18 @ 0x310000 │ │ │ │ - tstpeq r8, #96, 10 @ p-variant is OBSOLETE @ 0x18000000 │ │ │ │ - tstpeq r8, #88, 10 @ p-variant is OBSOLETE @ 0x16000000 │ │ │ │ - tstpeq r8, #136, 10 @ p-variant is OBSOLETE @ 0x22000000 │ │ │ │ - tstpeq r8, #20, 10 @ p-variant is OBSOLETE @ 0x5000000 │ │ │ │ - tstpeq r8, #48, 14 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ - tstpeq r8, #220, 12 @ p-variant is OBSOLETE @ 0xdc00000 │ │ │ │ + tstpeq r8, #80, 10 @ p-variant is OBSOLETE @ 0x14000000 │ │ │ │ + tstpeq r8, #72, 10 @ p-variant is OBSOLETE @ 0x12000000 │ │ │ │ + tstpeq r8, #120, 10 @ p-variant is OBSOLETE @ 0x1e000000 │ │ │ │ + tstpeq r8, #4, 10 @ p-variant is OBSOLETE @ 0x1000000 │ │ │ │ + tstpeq r8, #32, 14 @ p-variant is OBSOLETE @ 0x800000 │ │ │ │ + tstpeq r8, #204, 12 @ p-variant is OBSOLETE @ 0xcc00000 │ │ │ │ rscseq r0, r6, #44, 18 @ 0xb0000 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ rscseq r0, r6, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 24b3c <__cxa_atexit@plt+0x17eb0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -24488,63 +24488,63 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 24b44 <__cxa_atexit@plt+0x17eb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ 24b48 <__cxa_atexit@plt+0x17ebc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff81c <__cxa_atexit@plt+0x3f2b90> │ │ │ │ + b 3f36b4 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq r0, r6, #96, 16 @ 0x600000 │ │ │ │ - tstpeq r8, #68, 8 @ p-variant is OBSOLETE @ 0x44000000 │ │ │ │ - tstpeq r8, #188, 10 @ p-variant is OBSOLETE @ 0x2f000000 │ │ │ │ + tstpeq r8, #52, 8 @ p-variant is OBSOLETE @ 0x34000000 │ │ │ │ + tstpeq r8, #172, 10 @ p-variant is OBSOLETE @ 0x2b000000 │ │ │ │ rscseq r0, r6, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3ff864 <__cxa_atexit@plt+0x3f2bd8> │ │ │ │ + b 3f36fc <__cxa_atexit@plt+0x3e6a70> │ │ │ │ rscseq r0, r6, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #116 @ 0x74 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24b9c <__cxa_atexit@plt+0x17f10> │ │ │ │ ldr r3, [pc, #40] @ 24bac <__cxa_atexit@plt+0x17f20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 24bb0 <__cxa_atexit@plt+0x17f24> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #32] @ 24bb4 <__cxa_atexit@plt+0x17f28> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r7, [pc, #20] @ 24bb8 <__cxa_atexit@plt+0x17f2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd7d4 │ │ │ │ - sbcseq sl, r8, #-1811939326 @ 0x94000002 │ │ │ │ + sbcseq r9, r8, #37, 30 @ 0x94 │ │ │ │ rscseq r0, r6, #108, 12 @ 0x6c00000 │ │ │ │ rscseq r0, r6, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 24bd8 <__cxa_atexit@plt+0x17f4c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff8b4 <__cxa_atexit@plt+0x3f2c28> │ │ │ │ + b 3f372c <__cxa_atexit@plt+0x3e6aa0> │ │ │ │ rscseq r0, r6, #80, 22 @ 0x14000 │ │ │ │ rscseq r0, r6, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 24bfc <__cxa_atexit@plt+0x17f70> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff8b4 <__cxa_atexit@plt+0x3f2c28> │ │ │ │ + b 3f372c <__cxa_atexit@plt+0x3e6aa0> │ │ │ │ rscseq r0, r6, #44, 22 @ 0xb000 │ │ │ │ push {r4, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ str r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ str r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [pc, #156] @ 24cb8 <__cxa_atexit@plt+0x1802c> │ │ │ │ @@ -24583,24 +24583,24 @@ │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [lr] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [pc, #24] @ 24cc4 <__cxa_atexit@plt+0x18038> │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 3ff8bc <__cxa_atexit@plt+0x3f2c30> │ │ │ │ - tsteq r9, #132 @ 0x84 │ │ │ │ + bl 3f3734 <__cxa_atexit@plt+0x3e6aa8> │ │ │ │ + tsteq r9, #116 @ 0x74 │ │ │ │ @ instruction: 0xffffb4c8 │ │ │ │ - sbcseq sl, r8, #224, 6 @ 0x80000003 │ │ │ │ + sbcseq r9, r8, #96, 30 @ 0x180 │ │ │ │ @ instruction: 0xffffb4cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24d4c <__cxa_atexit@plt+0x180c0> │ │ │ │ ldr r3, [pc, #120] @ 24d74 <__cxa_atexit@plt+0x180e8> │ │ │ │ @@ -24630,18 +24630,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ rscseq r0, r6, #0, 20 │ │ │ │ - tstpeq r8, #80, 8 @ p-variant is OBSOLETE @ 0x50000000 │ │ │ │ + tstpeq r8, #64, 8 @ p-variant is OBSOLETE @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24db8 <__cxa_atexit@plt+0x1812c> │ │ │ │ @@ -24650,16 +24650,16 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r8, #204, 6 @ p-variant is OBSOLETE @ 0x30000003 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r8, #188, 6 @ p-variant is OBSOLETE @ 0xf0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24e30 <__cxa_atexit@plt+0x181a4> │ │ │ │ ldr r3, [pc, #112] @ 24e58 <__cxa_atexit@plt+0x181cc> │ │ │ │ @@ -24687,18 +24687,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq r0, r6, #32, 18 @ 0x80000 │ │ │ │ - tstpeq r8, #104, 6 @ p-variant is OBSOLETE @ 0xa0000001 │ │ │ │ + tstpeq r8, #88, 6 @ p-variant is OBSOLETE @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24e98 <__cxa_atexit@plt+0x1820c> │ │ │ │ @@ -24706,16 +24706,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r8, #236, 4 @ p-variant is OBSOLETE @ 0xc000000e │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r8, #220, 4 @ p-variant is OBSOLETE @ 0xc000000d │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24f10 <__cxa_atexit@plt+0x18284> │ │ │ │ ldr r3, [pc, #112] @ 24f38 <__cxa_atexit@plt+0x182ac> │ │ │ │ @@ -24743,18 +24743,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq r0, r6, #68, 16 @ 0x440000 │ │ │ │ - tstpeq r8, #140, 4 @ p-variant is OBSOLETE @ 0xc0000008 │ │ │ │ + tstpeq r8, #124, 4 @ p-variant is OBSOLETE @ 0xc0000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24f78 <__cxa_atexit@plt+0x182ec> │ │ │ │ @@ -24762,16 +24762,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r8, #16, 4 @ p-variant is OBSOLETE │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r8, #0, 4 @ p-variant is OBSOLETE │ │ │ │ ldr r7, [r5] │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ cmp fp, r5 │ │ │ │ bhi 24fbc <__cxa_atexit@plt+0x18330> │ │ │ │ ldr r3, [pc, #56] @ 24fd8 <__cxa_atexit@plt+0x1834c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -24787,15 +24787,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ rscseq r0, r6, #156, 14 @ 0x2700000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - sbcseq sl, r8, #200, 10 @ 0x32000000 │ │ │ │ + sbcseq sl, r8, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, ip, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -25540,16 +25540,16 @@ │ │ │ │ sub r7, r6, #111 @ 0x6f │ │ │ │ ldr r0, [r5, #112]! @ 0x70 │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ mov r0, #116 @ 0x74 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r7, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #132, 12 @ 0x8400000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #116, 12 @ 0x7400000 │ │ │ │ rscseq pc, r5, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -25559,49 +25559,49 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [pc, #48] @ 25c14 <__cxa_atexit@plt+0x18f88> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 25c18 <__cxa_atexit@plt+0x18f8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff6e4 <__cxa_atexit@plt+0x3f2a58> │ │ │ │ + b 3f3594 <__cxa_atexit@plt+0x3e6908> │ │ │ │ ldr r7, [pc, #28] @ 25c1c <__cxa_atexit@plt+0x18f90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rscseq pc, r5, #156, 26 @ 0x2700 │ │ │ │ - tsteq r8, #140, 10 @ 0x23000000 │ │ │ │ + tsteq r8, #124, 10 @ 0x1f000000 │ │ │ │ rscseq pc, r5, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 25c54 <__cxa_atexit@plt+0x18fc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 25c58 <__cxa_atexit@plt+0x18fcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #60, 6 @ 0xf0000000 │ │ │ │ - tsteq r8, #56, 6 @ 0xe0000000 │ │ │ │ + tsteq r8, #44, 6 @ 0xb0000000 │ │ │ │ + tsteq r8, #40, 6 @ 0xa0000000 │ │ │ │ rscseq pc, r5, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 25cdc <__cxa_atexit@plt+0x19050> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 25cd4 <__cxa_atexit@plt+0x19048> │ │ │ │ ldr r3, [pc, #84] @ 25ce4 <__cxa_atexit@plt+0x19058> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 25ce8 <__cxa_atexit@plt+0x1905c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -25614,24 +25614,24 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 25cf4 <__cxa_atexit@plt+0x19068> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff8c4 <__cxa_atexit@plt+0x3f2c38> │ │ │ │ + b 3f373c <__cxa_atexit@plt+0x3e6ab0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r8, #156, 4 @ 0xc0000009 │ │ │ │ - tsteq r8, #212, 8 @ 0xd4000000 │ │ │ │ - tsteq r8, #204, 8 @ 0xcc000000 │ │ │ │ + tsteq r8, #140, 4 @ 0xc0000008 │ │ │ │ tsteq r8, #196, 8 @ 0xc4000000 │ │ │ │ + tsteq r8, #188, 8 @ 0xbc000000 │ │ │ │ + tsteq r8, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25d2c <__cxa_atexit@plt+0x190a0> │ │ │ │ @@ -25639,79 +25639,79 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #112, 8 @ 0x70000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #96, 8 @ 0x60000000 │ │ │ │ rscseq pc, r5, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 25d90 <__cxa_atexit@plt+0x19104> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 25d88 <__cxa_atexit@plt+0x190fc> │ │ │ │ ldr r3, [pc, #40] @ 25d98 <__cxa_atexit@plt+0x1910c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 25d9c <__cxa_atexit@plt+0x19110> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ff8cc <__cxa_atexit@plt+0x3f2c40> │ │ │ │ + b 3f3744 <__cxa_atexit@plt+0x3e6ab8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #196, 2 @ 0x31 │ │ │ │ - tsteq r8, #16, 8 @ 0x10000000 │ │ │ │ + tsteq r8, #180, 2 @ 0x2d │ │ │ │ + tsteq r8, #0, 8 │ │ │ │ rscseq pc, r5, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 25df4 <__cxa_atexit@plt+0x19168> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 25dec <__cxa_atexit@plt+0x19160> │ │ │ │ ldr r3, [pc, #40] @ 25dfc <__cxa_atexit@plt+0x19170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 25e00 <__cxa_atexit@plt+0x19174> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ff8cc <__cxa_atexit@plt+0x3f2c40> │ │ │ │ + b 3f3744 <__cxa_atexit@plt+0x3e6ab8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #96, 2 │ │ │ │ - tsteq r8, #176, 6 @ 0xc0000002 │ │ │ │ + tsteq r8, #80, 2 │ │ │ │ + tsteq r8, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25e38 <__cxa_atexit@plt+0x191ac> │ │ │ │ ldr r3, [pc, #36] @ 25e4c <__cxa_atexit@plt+0x191c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #32] @ 25e50 <__cxa_atexit@plt+0x191c4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff8d4 <__cxa_atexit@plt+0x3f2c48> │ │ │ │ + b 3f374c <__cxa_atexit@plt+0x3e6ac0> │ │ │ │ ldr r7, [pc, #20] @ 25e54 <__cxa_atexit@plt+0x191c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq pc, r5, #192, 22 @ 0x30000 │ │ │ │ @@ -25719,15 +25719,15 @@ │ │ │ │ rscseq pc, r5, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 25e78 <__cxa_atexit@plt+0x191ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff8dc <__cxa_atexit@plt+0x3f2c50> │ │ │ │ + b 3f3754 <__cxa_atexit@plt+0x3e6ac8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq pc, r5, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25ed8 <__cxa_atexit@plt+0x1924c> │ │ │ │ @@ -25818,15 +25818,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 26018 <__cxa_atexit@plt+0x1938c> │ │ │ │ ldr r3, [pc, #72] @ 2603c <__cxa_atexit@plt+0x193b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #68] @ 26040 <__cxa_atexit@plt+0x193b4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3ff8d4 <__cxa_atexit@plt+0x3f2c48> │ │ │ │ + b 3f374c <__cxa_atexit@plt+0x3e6ac0> │ │ │ │ ldr r7, [pc, #44] @ 26038 <__cxa_atexit@plt+0x193ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 26034 <__cxa_atexit@plt+0x193a8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -25850,16 +25850,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r8, #8, 2 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r8, #248 @ 0xf8 │ │ │ │ rscseq pc, r5, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2612c <__cxa_atexit@plt+0x194a0> │ │ │ │ @@ -25892,32 +25892,32 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 26160 <__cxa_atexit@plt+0x194d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #136, 28 @ 0x880 │ │ │ │ + tsteq r8, #120, 28 @ 0x780 │ │ │ │ rscseq pc, r5, #140, 18 @ 0x230000 │ │ │ │ rscseq pc, r5, #132, 18 @ 0x210000 │ │ │ │ rscseq pc, r5, #60, 18 @ 0xf0000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r8, #60, 28 @ 0x3c0 │ │ │ │ - tsteq r8, #144 @ 0x90 │ │ │ │ + tsteq r8, #44, 28 @ 0x2c0 │ │ │ │ + tsteq r8, #128 @ 0x80 │ │ │ │ rscseq pc, r5, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -25954,26 +25954,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ rscseq pc, r5, #196, 16 @ 0xc40000 │ │ │ │ rscseq pc, r5, #188, 16 @ 0xbc0000 │ │ │ │ rscseq pc, r5, #124, 16 @ 0x7c0000 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - tsteq r8, #108, 26 @ 0x1b00 │ │ │ │ - tsteq r8, #192, 30 @ 0x300 │ │ │ │ + tsteq r8, #92, 26 @ 0x1700 │ │ │ │ + tsteq r8, #176, 30 @ 0x2c0 │ │ │ │ rscseq pc, r5, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 262c4 <__cxa_atexit@plt+0x19638> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 262b8 <__cxa_atexit@plt+0x1962c> │ │ │ │ ldr r7, [pc, #144] @ 262f0 <__cxa_atexit@plt+0x19664> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -25991,34 +25991,34 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, r1, r2, r7} │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8f4 <__cxa_atexit@plt+0x3f2c68> │ │ │ │ + b 3f376c <__cxa_atexit@plt+0x3e6ae0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 262f4 <__cxa_atexit@plt+0x19668> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #48 @ 0x30 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #212, 24 @ 0xd400 │ │ │ │ + tsteq r8, #196, 24 @ 0xc400 │ │ │ │ rscseq pc, r5, #164, 14 @ 0x2900000 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - tsteq r8, #172, 24 @ 0xac00 │ │ │ │ - tsteq r8, #252, 28 @ 0xfc0 │ │ │ │ + tsteq r8, #156, 24 @ 0x9c00 │ │ │ │ + tsteq r8, #236, 28 @ 0xec0 │ │ │ │ rscseq pc, r5, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 263a8 <__cxa_atexit@plt+0x1971c> │ │ │ │ @@ -26051,32 +26051,32 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 263dc <__cxa_atexit@plt+0x19750> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #12, 24 @ 0xc00 │ │ │ │ + tsteq r8, #252, 22 @ 0x3f000 │ │ │ │ rscseq pc, r5, #44, 14 @ 0xb00000 │ │ │ │ rscseq pc, r5, #36, 14 @ 0x900000 │ │ │ │ rscseq pc, r5, #216, 12 @ 0xd800000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r8, #192, 22 @ 0x30000 │ │ │ │ - tsteq r8, #20, 28 @ 0x140 │ │ │ │ + tsteq r8, #176, 22 @ 0x2c000 │ │ │ │ + tsteq r8, #4, 28 @ 0x40 │ │ │ │ rscseq pc, r5, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -26113,26 +26113,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ rscseq pc, r5, #100, 12 @ 0x6400000 │ │ │ │ rscseq pc, r5, #92, 12 @ 0x5c00000 │ │ │ │ rscseq pc, r5, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - tsteq r8, #240, 20 @ 0xf0000 │ │ │ │ - tsteq r8, #68, 26 @ 0x1100 │ │ │ │ + tsteq r8, #224, 20 @ 0xe0000 │ │ │ │ + tsteq r8, #52, 26 @ 0xd00 │ │ │ │ rscseq pc, r5, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 26540 <__cxa_atexit@plt+0x198b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 26534 <__cxa_atexit@plt+0x198a8> │ │ │ │ ldr r7, [pc, #144] @ 2656c <__cxa_atexit@plt+0x198e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -26150,34 +26150,34 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, r1, r2, r7} │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8f4 <__cxa_atexit@plt+0x3f2c68> │ │ │ │ + b 3f376c <__cxa_atexit@plt+0x3e6ae0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 26570 <__cxa_atexit@plt+0x198e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #65 @ 0x41 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #88, 20 @ 0x58000 │ │ │ │ + tsteq r8, #72, 20 @ 0x48000 │ │ │ │ rscseq pc, r5, #64, 10 @ 0x10000000 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - tsteq r8, #48, 20 @ 0x30000 │ │ │ │ - tsteq r8, #128, 24 @ 0x8000 │ │ │ │ + tsteq r8, #32, 20 @ 0x20000 │ │ │ │ + tsteq r8, #112, 24 @ 0x7000 │ │ │ │ rscseq pc, r5, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 26624 <__cxa_atexit@plt+0x19998> │ │ │ │ @@ -26210,32 +26210,32 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 26658 <__cxa_atexit@plt+0x199cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #144, 18 @ 0x240000 │ │ │ │ + tsteq r8, #128, 18 @ 0x200000 │ │ │ │ rscseq pc, r5, #200, 8 @ 0xc8000000 │ │ │ │ rscseq pc, r5, #192, 8 @ 0xc0000000 │ │ │ │ rscseq pc, r5, #116, 8 @ 0x74000000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r8, #68, 18 @ 0x110000 │ │ │ │ - tsteq r8, #152, 22 @ 0x26000 │ │ │ │ + tsteq r8, #52, 18 @ 0xd0000 │ │ │ │ + tsteq r8, #136, 22 @ 0x22000 │ │ │ │ rscseq pc, r5, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -26272,26 +26272,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ rscseq pc, r5, #0, 8 │ │ │ │ rscseq pc, r5, #248, 6 @ 0xe0000003 │ │ │ │ rscseq pc, r5, #180, 6 @ 0xd0000002 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - tsteq r8, #116, 16 @ 0x740000 │ │ │ │ - tsteq r8, #200, 20 @ 0xc8000 │ │ │ │ + tsteq r8, #100, 16 @ 0x640000 │ │ │ │ + tsteq r8, #184, 20 @ 0xb8000 │ │ │ │ rscseq pc, r5, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 267bc <__cxa_atexit@plt+0x19b30> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 267b0 <__cxa_atexit@plt+0x19b24> │ │ │ │ ldr r7, [pc, #144] @ 267e8 <__cxa_atexit@plt+0x19b5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -26309,65 +26309,65 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, r1, r2, r7} │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8f4 <__cxa_atexit@plt+0x3f2c68> │ │ │ │ + b 3f376c <__cxa_atexit@plt+0x3e6ae0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 267ec <__cxa_atexit@plt+0x19b60> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #97 @ 0x61 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #220, 14 @ 0x3700000 │ │ │ │ + tsteq r8, #204, 14 @ 0x3300000 │ │ │ │ rscseq pc, r5, #220, 4 @ 0xc000000d │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - tsteq r8, #180, 14 @ 0x2d00000 │ │ │ │ - tsteq r8, #4, 20 @ 0x4000 │ │ │ │ + tsteq r8, #164, 14 @ 0x2900000 │ │ │ │ + tsteq r8, #244, 18 @ 0x3d0000 │ │ │ │ rscseq pc, r5, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr sl, [pc, #16] @ 26828 <__cxa_atexit@plt+0x19b9c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #12] @ 2682c <__cxa_atexit@plt+0x19ba0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff6e4 <__cxa_atexit@plt+0x3f2a58> │ │ │ │ + b 3f3594 <__cxa_atexit@plt+0x3e6908> │ │ │ │ rscseq pc, r5, #156, 4 @ 0xc0000009 │ │ │ │ - tsteq r8, #92, 18 @ 0x170000 │ │ │ │ + tsteq r8, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26868 <__cxa_atexit@plt+0x19bdc> │ │ │ │ ldr r8, [pc, #36] @ 26870 <__cxa_atexit@plt+0x19be4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 26874 <__cxa_atexit@plt+0x19be8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r8, r8, #12032 @ 0x2f00 │ │ │ │ - tsteq r8, #224, 12 @ 0xe000000 │ │ │ │ + sbcseq r8, r8, #45875200 @ 0x2bc0000 │ │ │ │ + tsteq r8, #208, 12 @ 0xd000000 │ │ │ │ rscseq pc, r5, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -26389,26 +26389,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #60] @ 26918 <__cxa_atexit@plt+0x19c8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 26900 <__cxa_atexit@plt+0x19c74> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r8, #128, 12 @ 0x8000000 │ │ │ │ - tsteq r8, #204, 16 @ 0xcc0000 │ │ │ │ - tsteq r8, #96, 12 @ 0x6000000 │ │ │ │ + tsteq r8, #112, 12 @ 0x7000000 │ │ │ │ + tsteq r8, #188, 16 @ 0xbc0000 │ │ │ │ + tsteq r8, #80, 12 @ 0x5000000 │ │ │ │ rscseq pc, r5, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 269b4 <__cxa_atexit@plt+0x19d28> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -26435,34 +26435,34 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ sub r9, r3, #6 │ │ │ │ ldr r8, [pc, #80] @ 269f0 <__cxa_atexit@plt+0x19d64> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r8, [pc, #48] @ 269e0 <__cxa_atexit@plt+0x19d54> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 269dc <__cxa_atexit@plt+0x19d50> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - sbcseq r8, r8, #618496 @ 0x97000 │ │ │ │ + sbcseq r8, r8, #24117248 @ 0x1700000 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq r8, #36, 16 @ 0x240000 │ │ │ │ - tsteq r8, #184, 10 @ 0x2e000000 │ │ │ │ - tsteq r8, #0, 16 │ │ │ │ + tsteq r8, #20, 16 @ 0x140000 │ │ │ │ + tsteq r8, #168, 10 @ 0x2a000000 │ │ │ │ + tsteq r8, #240, 14 @ 0x3c00000 │ │ │ │ rscseq pc, r5, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -26482,25 +26482,25 @@ │ │ │ │ stm r8, {r0, r1, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r8, [pc, #40] @ 26a88 <__cxa_atexit@plt+0x19dfc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r3, [pc, #32] @ 26a8c <__cxa_atexit@plt+0x19e00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - tsteq r8, #104, 14 @ 0x1a00000 │ │ │ │ - tsteq r8, #252, 8 @ 0xfc000000 │ │ │ │ - tsteq r8, #64, 14 @ 0x1000000 │ │ │ │ + tsteq r8, #88, 14 @ 0x1600000 │ │ │ │ + tsteq r8, #236, 8 @ 0xec000000 │ │ │ │ + tsteq r8, #48, 14 @ 0xc00000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ rscseq pc, r5, #52 @ 0x34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -26518,25 +26518,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 26b18 <__cxa_atexit@plt+0x19e8c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - tsteq r8, #108, 8 @ 0x6c000000 │ │ │ │ - sbcseq r8, r8, #112, 18 @ 0x1c0000 │ │ │ │ + tsteq r8, #92, 8 @ 0x5c000000 │ │ │ │ + sbcseq r8, r8, #240, 8 @ 0xf0000000 │ │ │ │ rscseq lr, r5, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -26561,26 +26561,26 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 26bb0 <__cxa_atexit@plt+0x19f24> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r8, #220, 6 @ 0x70000003 │ │ │ │ - tsteq r8, #36, 12 @ 0x2400000 │ │ │ │ - tsteq r8, #184, 6 @ 0xe0000002 │ │ │ │ + tsteq r8, #204, 6 @ 0x30000003 │ │ │ │ + tsteq r8, #20, 12 @ 0x1400000 │ │ │ │ + tsteq r8, #168, 6 @ 0xa0000002 │ │ │ │ rscseq lr, r5, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -26601,23 +26601,23 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ add r8, r3, #12 │ │ │ │ stm r8, {r0, r2, r9} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - sbcseq r8, r8, #6160384 @ 0x5e0000 │ │ │ │ - tsteq r8, #136, 10 @ 0x22000000 │ │ │ │ - tsteq r8, #28, 6 @ 0x70000000 │ │ │ │ + sbcseq r8, r8, #2013265923 @ 0x78000003 │ │ │ │ + tsteq r8, #120, 10 @ 0x1e000000 │ │ │ │ + tsteq r8, #12, 6 @ 0x30000000 │ │ │ │ rscseq lr, r5, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -26639,23 +26639,23 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ add r8, r3, #12 │ │ │ │ stm r8, {r0, r2, r9} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - sbcseq r8, r8, #51904512 @ 0x3180000 │ │ │ │ - tsteq r8, #240, 8 @ 0xf0000000 │ │ │ │ - tsteq r8, #132, 4 @ 0x40000008 │ │ │ │ + sbcseq r8, r8, #402653185 @ 0x18000001 │ │ │ │ + tsteq r8, #224, 8 @ 0xe0000000 │ │ │ │ + tsteq r8, #116, 4 @ 0x40000007 │ │ │ │ rscseq lr, r5, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 26d8c <__cxa_atexit@plt+0x1a100> │ │ │ │ @@ -26684,28 +26684,28 @@ │ │ │ │ add r8, r6, #12 │ │ │ │ stm r8, {r0, r2, r9} │ │ │ │ str r1, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #28, 4 @ 0xc0000001 │ │ │ │ + tsteq r8, #12, 4 @ 0xc0000000 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - sbcseq r8, r8, #5767168 @ 0x580000 │ │ │ │ - tsteq r8, #64, 8 @ 0x40000000 │ │ │ │ - tsteq r8, #212, 2 @ 0x35 │ │ │ │ + sbcseq r8, r8, #1610612745 @ 0x60000009 │ │ │ │ + tsteq r8, #48, 8 @ 0x30000000 │ │ │ │ + tsteq r8, #196, 2 @ 0x31 │ │ │ │ rscseq lr, r5, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -26730,26 +26730,26 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 26e54 <__cxa_atexit@plt+0x1a1c8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - tsteq r8, #56, 2 │ │ │ │ - tsteq r8, #128, 6 │ │ │ │ - tsteq r8, #20, 2 │ │ │ │ + tsteq r8, #40, 2 │ │ │ │ + tsteq r8, #112, 6 @ 0xc0000001 │ │ │ │ + tsteq r8, #4, 2 │ │ │ │ rscseq lr, r5, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 26f48 <__cxa_atexit@plt+0x1a2bc> │ │ │ │ @@ -26782,53 +26782,53 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ str lr, [r9, #20] │ │ │ │ str r1, [r9, #24] │ │ │ │ str r9, [r9, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r8, [pc, #152] @ 26fa8 <__cxa_atexit@plt+0x1a31c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 26f70 <__cxa_atexit@plt+0x1a2e4> │ │ │ │ ldr r3, [pc, #104] @ 26f94 <__cxa_atexit@plt+0x1a308> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r8, [pc, #84] @ 26f98 <__cxa_atexit@plt+0x1a30c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 26f90 <__cxa_atexit@plt+0x1a304> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #20] @ 26f8c <__cxa_atexit@plt+0x1a300> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r3, #16 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - tsteq r8, #96, 4 │ │ │ │ + tsteq r8, #80, 4 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - tsteq r8, #188, 4 @ 0xc000000b │ │ │ │ - tsteq r8, #80 @ 0x50 │ │ │ │ - tsteq r8, #144, 4 │ │ │ │ + tsteq r8, #172, 4 @ 0xc000000a │ │ │ │ + tsteq r8, #64 @ 0x40 │ │ │ │ + tsteq r8, #128, 4 │ │ │ │ rscseq lr, r5, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -26849,25 +26849,25 @@ │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r8, [pc, #40] @ 27044 <__cxa_atexit@plt+0x1a3b8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r3, [pc, #32] @ 27048 <__cxa_atexit@plt+0x1a3bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - tsteq r8, #176, 2 @ 0x2c │ │ │ │ - tsteq r8, #68, 30 @ 0x110 │ │ │ │ - tsteq r8, #132, 2 @ 0x21 │ │ │ │ + tsteq r8, #160, 2 @ 0x28 │ │ │ │ + tsteq r8, #52, 30 @ 0xd0 │ │ │ │ + tsteq r8, #116, 2 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ rscseq lr, r5, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -26880,24 +26880,24 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r8, [pc, #36] @ 270bc <__cxa_atexit@plt+0x1a430> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r3, [pc, #28] @ 270c0 <__cxa_atexit@plt+0x1a434> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ - tsteq r8, #12, 2 │ │ │ │ + tsteq r8, #252 @ 0xfc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ rscseq lr, r5, #0, 20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -26917,25 +26917,25 @@ │ │ │ │ ldr r8, [pc, #60] @ 27154 <__cxa_atexit@plt+0x1a4c8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r8, #56, 28 @ 0x380 │ │ │ │ - sbcseq r8, r8, #-1073741785 @ 0xc0000027 │ │ │ │ + tsteq r8, #40, 28 @ 0x280 │ │ │ │ + sbcseq r7, r8, #1984 @ 0x7c0 │ │ │ │ rscseq lr, r5, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 271c0 <__cxa_atexit@plt+0x1a534> │ │ │ │ @@ -26953,25 +26953,25 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, #56] @ 271e4 <__cxa_atexit@plt+0x1a558> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #172, 26 @ 0x2b00 │ │ │ │ - tsteq r8, #4 │ │ │ │ - tsteq r8, #144, 26 @ 0x2400 │ │ │ │ + tsteq r8, #156, 26 @ 0x2700 │ │ │ │ + tsteq r8, #244, 30 @ 0x3d0 │ │ │ │ + tsteq r8, #128, 26 @ 0x2000 │ │ │ │ rscseq lr, r5, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -27002,29 +27002,29 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r8, [pc, #52] @ 272b4 <__cxa_atexit@plt+0x1a628> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r8, [pc, #44] @ 272b8 <__cxa_atexit@plt+0x1a62c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq r8, #68, 30 @ 0x110 │ │ │ │ - tsteq r8, #216, 24 @ 0xd800 │ │ │ │ - tsteq r8, #32, 30 @ 0x80 │ │ │ │ - tsteq r8, #24, 30 @ 0x60 │ │ │ │ + tsteq r8, #52, 30 @ 0xd0 │ │ │ │ + tsteq r8, #200, 24 @ 0xc800 │ │ │ │ + tsteq r8, #16, 30 @ 0x40 │ │ │ │ + tsteq r8, #8, 30 │ │ │ │ rscseq lr, r5, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27330 <__cxa_atexit@plt+0x1a6a4> │ │ │ │ @@ -27045,25 +27045,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - tsteq r8, #64, 24 @ 0x4000 │ │ │ │ - sbcseq r7, r8, #744 @ 0x2e8 │ │ │ │ + tsteq r8, #48, 24 @ 0x3000 │ │ │ │ + sbcseq r7, r8, #59392 @ 0xe800 │ │ │ │ rscseq lr, r5, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27390 <__cxa_atexit@plt+0x1a704> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -27072,15 +27072,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 2745c <__cxa_atexit@plt+0x1a7d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #184, 22 @ 0x2e000 │ │ │ │ + tsteq r8, #168, 22 @ 0x2a000 │ │ │ │ rscseq lr, r5, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -27105,26 +27105,26 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 27430 <__cxa_atexit@plt+0x1a7a4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r8, #92, 22 @ 0x17000 │ │ │ │ - tsteq r8, #164, 26 @ 0x2900 │ │ │ │ - tsteq r8, #56, 22 @ 0xe000 │ │ │ │ + tsteq r8, #76, 22 @ 0x13000 │ │ │ │ + tsteq r8, #148, 26 @ 0x2500 │ │ │ │ + tsteq r8, #40, 22 @ 0xa000 │ │ │ │ rscseq lr, r5, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27520 <__cxa_atexit@plt+0x1a894> │ │ │ │ @@ -27177,20 +27177,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - tsteq r8, #228, 24 @ 0xe400 │ │ │ │ - tsteq r8, #108, 20 @ 0x6c000 │ │ │ │ - tsteq r8, #196, 24 @ 0xc400 │ │ │ │ + tsteq r8, #212, 24 @ 0xd400 │ │ │ │ + tsteq r8, #92, 20 @ 0x5c000 │ │ │ │ + tsteq r8, #180, 24 @ 0xb400 │ │ │ │ rscseq lr, r5, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 275e8 <__cxa_atexit@plt+0x1a95c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -27226,19 +27226,19 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - tsteq r8, #0, 24 │ │ │ │ - tsteq r8, #136, 18 @ 0x220000 │ │ │ │ - tsteq r8, #224, 22 @ 0x38000 │ │ │ │ + tsteq r8, #240, 22 @ 0x3c000 │ │ │ │ + tsteq r8, #120, 18 @ 0x1e0000 │ │ │ │ + tsteq r8, #208, 22 @ 0x34000 │ │ │ │ rscseq lr, r5, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -27270,17 +27270,17 @@ │ │ │ │ b 276a0 <__cxa_atexit@plt+0x1aa14> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - tsteq r8, #228, 16 @ 0xe40000 │ │ │ │ - tsteq r8, #64, 22 @ 0x10000 │ │ │ │ - tsteq r8, #196, 16 @ 0xc40000 │ │ │ │ + tsteq r8, #212, 16 @ 0xd40000 │ │ │ │ + tsteq r8, #48, 22 @ 0xc000 │ │ │ │ + tsteq r8, #180, 16 @ 0xb40000 │ │ │ │ rscseq lr, r5, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -27305,26 +27305,26 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 27750 <__cxa_atexit@plt+0x1aac4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq r8, #60, 16 @ 0x3c0000 │ │ │ │ - tsteq r8, #132, 20 @ 0x84000 │ │ │ │ - tsteq r8, #24, 16 @ 0x180000 │ │ │ │ + tsteq r8, #44, 16 @ 0x2c0000 │ │ │ │ + tsteq r8, #116, 20 @ 0x74000 │ │ │ │ + tsteq r8, #8, 16 @ 0x80000 │ │ │ │ rscseq lr, r5, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -27367,25 +27367,25 @@ │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r8, [pc, #44] @ 2785c <__cxa_atexit@plt+0x1abd0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - tsteq r8, #200, 18 @ 0x320000 │ │ │ │ - tsteq r8, #168, 18 @ 0x2a0000 │ │ │ │ - tsteq r8, #60, 14 @ 0xf00000 │ │ │ │ - tsteq r8, #132, 18 @ 0x210000 │ │ │ │ + tsteq r8, #184, 18 @ 0x2e0000 │ │ │ │ + tsteq r8, #152, 18 @ 0x260000 │ │ │ │ + tsteq r8, #44, 14 @ 0xb00000 │ │ │ │ + tsteq r8, #116, 18 @ 0x1d0000 │ │ │ │ rscseq lr, r5, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -27406,25 +27406,25 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ ldr r8, [pc, #56] @ 278f8 <__cxa_atexit@plt+0x1ac6c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl} │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ b 278e4 <__cxa_atexit@plt+0x1ac58> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r8, #152, 12 @ 0x9800000 │ │ │ │ - sbcseq r7, r8, #155648 @ 0x26000 │ │ │ │ + tsteq r8, #136, 12 @ 0x8800000 │ │ │ │ + sbcseq r7, r8, #696254464 @ 0x29800000 │ │ │ │ rscseq lr, r5, #200, 2 @ 0x32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -27437,15 +27437,15 @@ │ │ │ │ ldm r9, {r0, r3, r8, r9} │ │ │ │ str lr, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ add lr, sl, #16 │ │ │ │ stm lr, {r0, r3, r8} │ │ │ │ mov r8, #0 │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ rscseq lr, r5, #96, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -27471,25 +27471,25 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ ldr r8, [pc, #56] @ 279fc <__cxa_atexit@plt+0x1ad70> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl, ip} │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ b 279e8 <__cxa_atexit@plt+0x1ad5c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r8, #148, 10 @ 0x25000000 │ │ │ │ - sbcseq r7, r8, #868352 @ 0xd4000 │ │ │ │ + tsteq r8, #132, 10 @ 0x21000000 │ │ │ │ + sbcseq r7, r8, #-1258291200 @ 0xb5000000 │ │ │ │ rscseq lr, r5, #196 @ 0xc4 │ │ │ │ andeq r0, r1, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -27521,26 +27521,26 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ ldr r2, [pc, #60] @ 27ac8 <__cxa_atexit@plt+0x1ae3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 27ab0 <__cxa_atexit@plt+0x1ae24> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r8, #248, 8 @ 0xf8000000 │ │ │ │ - tsteq r8, #52, 14 @ 0xd00000 │ │ │ │ - tsteq r8, #176, 8 @ 0xb0000000 │ │ │ │ + tsteq r8, #232, 8 @ 0xe8000000 │ │ │ │ + tsteq r8, #36, 14 @ 0x900000 │ │ │ │ + tsteq r8, #160, 8 @ 0xa0000000 │ │ │ │ rscseq sp, r5, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r1, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -27572,27 +27572,27 @@ │ │ │ │ str fp, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r9, sl, ip, lr} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 27b7c <__cxa_atexit@plt+0x1aef0> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tsteq r8, #44, 8 @ 0x2c000000 │ │ │ │ - tsteq r8, #108, 12 @ 0x6c00000 │ │ │ │ - tsteq r8, #252, 6 @ 0xf0000003 │ │ │ │ - sbcseq r7, r8, #196, 14 @ 0x3100000 │ │ │ │ + tsteq r8, #28, 8 @ 0x1c000000 │ │ │ │ + tsteq r8, #92, 12 @ 0x5c00000 │ │ │ │ + tsteq r8, #236, 6 @ 0xb0000003 │ │ │ │ + sbcseq r7, r8, #68, 6 @ 0x10000001 │ │ │ │ rscseq sp, r5, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r1, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -27624,26 +27624,26 @@ │ │ │ │ str fp, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r9, sl, ip, lr} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 27c4c <__cxa_atexit@plt+0x1afc0> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #100, 6 @ 0x90000001 │ │ │ │ + tsteq r8, #84, 6 @ 0x50000001 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - tsteq r8, #148, 10 @ 0x25000000 │ │ │ │ - tsteq r8, #36, 6 @ 0x90000000 │ │ │ │ + tsteq r8, #132, 10 @ 0x21000000 │ │ │ │ + tsteq r8, #20, 6 @ 0x50000000 │ │ │ │ rscseq sp, r5, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r1, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -27679,27 +27679,27 @@ │ │ │ │ str r8, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r8, [pc, #52] @ 27d44 <__cxa_atexit@plt+0x1b0b8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 27d28 <__cxa_atexit@plt+0x1b09c> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tsteq r8, #144, 4 │ │ │ │ - tsteq r8, #200, 8 @ 0xc8000000 │ │ │ │ - tsteq r8, #92, 4 @ 0xc0000005 │ │ │ │ - sbcseq r7, r8, #18874368 @ 0x1200000 │ │ │ │ + tsteq r8, #128, 4 │ │ │ │ + tsteq r8, #184, 8 @ 0xb8000000 │ │ │ │ + tsteq r8, #76, 4 @ 0xc0000004 │ │ │ │ + sbcseq r7, r8, #-2147483612 @ 0x80000024 │ │ │ │ rscseq sp, r5, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r1, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -27735,26 +27735,26 @@ │ │ │ │ ldr r4, [pc, #64] @ 27e20 <__cxa_atexit@plt+0x1b194> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r3, #40] @ 0x28 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldm sp, {r4, fp} │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 27e08 <__cxa_atexit@plt+0x1b17c> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #184, 2 @ 0x2e │ │ │ │ + tsteq r8, #168, 2 @ 0x2a │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - tsteq r8, #224, 6 @ 0x80000003 │ │ │ │ - tsteq r8, #92, 2 │ │ │ │ + tsteq r8, #208, 6 @ 0x40000003 │ │ │ │ + tsteq r8, #76, 2 │ │ │ │ rscseq sp, r5, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r1, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -27790,27 +27790,27 @@ │ │ │ │ str r8, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #52] @ 0x34 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r8, [pc, #52] @ 27f00 <__cxa_atexit@plt+0x1b274> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 27ee4 <__cxa_atexit@plt+0x1b258> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r8, #212 @ 0xd4 │ │ │ │ - tsteq r8, #12, 6 @ 0x30000000 │ │ │ │ - tsteq r8, #140 @ 0x8c │ │ │ │ - sbcseq r7, r8, #1862270976 @ 0x6f000000 │ │ │ │ + tsteq r8, #196 @ 0xc4 │ │ │ │ + tsteq r8, #252, 4 @ 0xc000000f │ │ │ │ + tsteq r8, #124 @ 0x7c │ │ │ │ + sbcseq r6, r8, #956 @ 0x3bc │ │ │ │ rscseq sp, r5, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r2, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -27837,15 +27837,15 @@ │ │ │ │ stm r1, {r0, r3, r8, ip} │ │ │ │ add r0, sl, #32 │ │ │ │ stm r0, {r4, fp, lr} │ │ │ │ ldm sp, {r4, r5} │ │ │ │ mov r8, #0 │ │ │ │ ldr r9, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ mov r1, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ rscseq sp, r5, #28, 22 @ 0x7000 │ │ │ │ @@ -27883,25 +27883,25 @@ │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl, ip} │ │ │ │ str r4, [r9, #32] │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldm sp, {r4, r6, fp} │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ b 28058 <__cxa_atexit@plt+0x1b3cc> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #88, 30 @ 0x160 │ │ │ │ + tsteq r8, #72, 30 @ 0x120 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - sbcseq r7, r8, #-1476395008 @ 0xa8000000 │ │ │ │ + sbcseq r6, r8, #2720 @ 0xaa0 │ │ │ │ rscseq sp, r5, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r3, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -27934,15 +27934,15 @@ │ │ │ │ stm lr, {r2, r3, r8, ip} │ │ │ │ str r5, [sl, #32] │ │ │ │ str fp, [sl, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r8, #0 │ │ │ │ ldr r9, [sp, #8] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ rscseq sp, r5, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r3, r8 │ │ │ │ @@ -27986,25 +27986,25 @@ │ │ │ │ str r0, [r9, #12] │ │ │ │ str r5, [r9, #16] │ │ │ │ add lr, r9, #20 │ │ │ │ stm lr, {r2, sl, ip} │ │ │ │ str r4, [r9, #32] │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldmib sp, {r4, r5, fp} │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ b 281f4 <__cxa_atexit@plt+0x1b568> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #216, 26 @ 0x3600 │ │ │ │ + tsteq r8, #200, 26 @ 0x3200 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - sbcseq r7, r8, #168, 2 @ 0x2a │ │ │ │ + sbcseq r6, r8, #40, 26 @ 0xa00 │ │ │ │ rscseq sp, r5, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r4, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -28039,15 +28039,15 @@ │ │ │ │ stm lr, {r2, r3, r8, ip} │ │ │ │ str r5, [sl, #32] │ │ │ │ str fp, [sl, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r8, #0 │ │ │ │ ldr r9, [sp, #8] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ rscseq sp, r5, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r4, r8 │ │ │ │ @@ -28098,25 +28098,25 @@ │ │ │ │ add lr, r9, #20 │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ str r4, [r9, #32] │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ b 283b4 <__cxa_atexit@plt+0x1b728> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #52, 24 @ 0x3400 │ │ │ │ + tsteq r8, #36, 24 @ 0x2400 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - sbcseq r7, r8, #5 │ │ │ │ + sbcseq r6, r8, #136192 @ 0x21400 │ │ │ │ rscseq sp, r5, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r5, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -28155,15 +28155,15 @@ │ │ │ │ stm lr, {r2, r3, r8, ip} │ │ │ │ str r5, [sl, #32] │ │ │ │ str fp, [sl, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r8, #0 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ rscseq sp, r5, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r5, r8 │ │ │ │ @@ -28216,25 +28216,25 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add lr, r9, #20 │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ str r4, [r9, #32] │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ b 2858c <__cxa_atexit@plt+0x1b900> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #100, 20 @ 0x64000 │ │ │ │ + tsteq r8, #84, 20 @ 0x54000 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - sbcseq r6, r8, #76, 28 @ 0x4c0 │ │ │ │ + sbcseq r6, r8, #204, 18 @ 0x330000 │ │ │ │ rscseq sp, r5, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r6, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -28278,15 +28278,15 @@ │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [sl, #32] │ │ │ │ str fp, [sl, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r8, #0 │ │ │ │ ldr r9, [sp, #24] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ rscseq sp, r5, #56, 8 @ 0x38000000 │ │ │ │ @@ -28342,25 +28342,25 @@ │ │ │ │ add lr, r9, #20 │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r9, #32] │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ b 28784 <__cxa_atexit@plt+0x1baf8> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #116, 16 @ 0x740000 │ │ │ │ + tsteq r8, #100, 16 @ 0x640000 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - sbcseq r6, r8, #28416 @ 0x6f00 │ │ │ │ + sbcseq r6, r8, #62652416 @ 0x3bc0000 │ │ │ │ rscseq sp, r5, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r6, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ @@ -28425,26 +28425,26 @@ │ │ │ │ str fp, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #72] @ 0x48 │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r4, r5 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [sp, #24] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 288d0 <__cxa_atexit@plt+0x1bc44> │ │ │ │ mov r5, #76 @ 0x4c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - tsteq r8, #92, 14 @ 0x1700000 │ │ │ │ - tsteq r8, #84, 18 @ 0x150000 │ │ │ │ - tsteq r8, #216, 12 @ 0xd800000 │ │ │ │ + tsteq r8, #76, 14 @ 0x1300000 │ │ │ │ + tsteq r8, #68, 18 @ 0x110000 │ │ │ │ + tsteq r8, #200, 12 @ 0xc800000 │ │ │ │ rscseq sp, r5, #216, 2 @ 0x36 │ │ │ │ andeq r0, r6, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r0, r5, #8 │ │ │ │ cmp fp, r0 │ │ │ │ @@ -28516,27 +28516,27 @@ │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #76] @ 0x4c │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r4, ip │ │ │ │ mov r5, fp │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 28a3c <__cxa_atexit@plt+0x1bdb0> │ │ │ │ mov r5, #80 @ 0x50 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - tsteq r8, #12, 12 @ 0xc00000 │ │ │ │ - tsteq r8, #248, 14 @ 0x3e00000 │ │ │ │ - tsteq r8, #136, 10 @ 0x22000000 │ │ │ │ - sbcseq r6, r8, #3915776 @ 0x3bc000 │ │ │ │ + tsteq r8, #252, 10 @ 0x3f000000 │ │ │ │ + tsteq r8, #232, 14 @ 0x3a00000 │ │ │ │ + tsteq r8, #120, 10 @ 0x1e000000 │ │ │ │ + sbcseq r6, r8, #465567744 @ 0x1bc00000 │ │ │ │ rscseq sp, r5, #104 @ 0x68 │ │ │ │ andeq r0, r6, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -28607,26 +28607,26 @@ │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #76] @ 0x4c │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r4, ip │ │ │ │ mov r5, fp │ │ │ │ ldr r8, [sp, #32] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 28ba8 <__cxa_atexit@plt+0x1bf1c> │ │ │ │ mov r5, #80 @ 0x50 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - tsteq r8, #156, 8 @ 0x9c000000 │ │ │ │ - tsteq r8, #136, 12 @ 0x8800000 │ │ │ │ - tsteq r8, #20, 8 @ 0x14000000 │ │ │ │ + tsteq r8, #140, 8 @ 0x8c000000 │ │ │ │ + tsteq r8, #120, 12 @ 0x7800000 │ │ │ │ + tsteq r8, #4, 8 @ 0x4000000 │ │ │ │ rscseq ip, r5, #0, 30 │ │ │ │ andeq r0, r6, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r0, r5, #8 │ │ │ │ cmp fp, r0 │ │ │ │ @@ -28699,27 +28699,27 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #80] @ 0x50 │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r4, ip │ │ │ │ ldr r5, [sp] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 28d18 <__cxa_atexit@plt+0x1c08c> │ │ │ │ mov r5, #84 @ 0x54 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r8, #52, 6 @ 0xd0000000 │ │ │ │ - tsteq r8, #28, 10 @ 0x7000000 │ │ │ │ - tsteq r8, #172, 4 @ 0xc000000a │ │ │ │ - sbcseq r6, r8, #44, 14 @ 0xb00000 │ │ │ │ + tsteq r8, #36, 6 @ 0x90000000 │ │ │ │ + tsteq r8, #12, 10 @ 0x3000000 │ │ │ │ + tsteq r8, #156, 4 @ 0xc0000009 │ │ │ │ + sbcseq r6, r8, #172, 4 @ 0xc000000a │ │ │ │ rscseq ip, r5, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r6, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -28789,26 +28789,26 @@ │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #80] @ 0x50 │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r4, ip │ │ │ │ add fp, sp, #32 │ │ │ │ ldm fp, {r5, r8, fp} │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 28e80 <__cxa_atexit@plt+0x1c1f4> │ │ │ │ mov r5, #84 @ 0x54 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - tsteq r8, #192, 2 @ 0x30 │ │ │ │ - tsteq r8, #176, 6 @ 0xc0000002 │ │ │ │ - tsteq r8, #60, 2 │ │ │ │ + tsteq r8, #176, 2 @ 0x2c │ │ │ │ + tsteq r8, #160, 6 @ 0x80000002 │ │ │ │ + tsteq r8, #44, 2 │ │ │ │ rscseq ip, r5, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r6, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r0, r5, #8 │ │ │ │ cmp fp, r0 │ │ │ │ @@ -28882,27 +28882,27 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #84] @ 0x54 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 28ff4 <__cxa_atexit@plt+0x1c368> │ │ │ │ mov r5, #88 @ 0x58 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - tsteq r8, #92 @ 0x5c │ │ │ │ - tsteq r8, #64, 4 │ │ │ │ - tsteq r8, #208, 30 @ 0x340 │ │ │ │ - sbcseq r6, r8, #1660944384 @ 0x63000000 │ │ │ │ + tsteq r8, #76 @ 0x4c │ │ │ │ + tsteq r8, #48, 4 │ │ │ │ + tsteq r8, #192, 30 @ 0x300 │ │ │ │ + sbcseq r5, r8, #908 @ 0x38c │ │ │ │ rscseq ip, r5, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r7, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #76 @ 0x4c │ │ │ │ cmp r3, ip │ │ │ │ bcc 29104 <__cxa_atexit@plt+0x1c478> │ │ │ │ @@ -28954,15 +28954,15 @@ │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r6, [sl, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ mov r6, ip │ │ │ │ mov r8, #0 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ rscseq ip, r5, #168, 18 @ 0x2a0000 │ │ │ │ @@ -29032,25 +29032,25 @@ │ │ │ │ str r0, [r9, #32] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [r9, #36] @ 0x24 │ │ │ │ mov r4, ip │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ b 2924c <__cxa_atexit@plt+0x1c5c0> │ │ │ │ mov r5, #80 @ 0x50 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #228, 26 @ 0x3900 │ │ │ │ + tsteq r8, #212, 26 @ 0x3500 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - sbcseq r6, r8, #-1342177279 @ 0xb0000001 │ │ │ │ + sbcseq r5, r8, #9920 @ 0x26c0 │ │ │ │ rscseq ip, r5, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r8, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -29104,15 +29104,15 @@ │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r6, [sl, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ mov r8, #0 │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ rscseq ip, r5, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r8, fp │ │ │ │ @@ -29180,25 +29180,25 @@ │ │ │ │ str r0, [r9, #28] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r9, #32] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r0, [r9, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldm sp, {r4, r5, fp} │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ b 2949c <__cxa_atexit@plt+0x1c810> │ │ │ │ mov r5, #84 @ 0x54 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #144, 22 @ 0x24000 │ │ │ │ + tsteq r8, #128, 22 @ 0x20000 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - sbcseq r5, r8, #888 @ 0x378 │ │ │ │ + sbcseq r5, r8, #96256 @ 0x17800 │ │ │ │ rscseq ip, r5, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r8, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -29279,26 +29279,26 @@ │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #92] @ 0x5c │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 29628 <__cxa_atexit@plt+0x1c99c> │ │ │ │ mov r5, #96 @ 0x60 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - tsteq r8, #68, 20 @ 0x44000 │ │ │ │ - tsteq r8, #32, 24 @ 0x2000 │ │ │ │ - tsteq r8, #172, 18 @ 0x2b0000 │ │ │ │ + tsteq r8, #52, 20 @ 0x34000 │ │ │ │ + tsteq r8, #16, 24 @ 0x1000 │ │ │ │ + tsteq r8, #156, 18 @ 0x270000 │ │ │ │ rscseq ip, r5, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r8, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -29388,25 +29388,25 @@ │ │ │ │ ldr r5, [sp, #24] │ │ │ │ str r5, [r3, #-4] │ │ │ │ str r3, [r3, #96] @ 0x60 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r1, #112 @ 0x70 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - tsteq r8, #148, 20 @ 0x94000 │ │ │ │ - tsteq r8, #36, 16 @ 0x240000 │ │ │ │ + tsteq r8, #132, 20 @ 0x84000 │ │ │ │ + tsteq r8, #20, 16 @ 0x140000 │ │ │ │ @ instruction: 0xffffd480 │ │ │ │ - sbcseq r5, r8, #53504 @ 0xd100 │ │ │ │ + sbcseq r5, r8, #5308416 @ 0x510000 │ │ │ │ rscseq ip, r5, #208, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 29654 <__cxa_atexit@plt+0x1c9c8> │ │ │ │ rscseq ip, r5, #184, 4 @ 0x8000000b │ │ │ │ @@ -29439,46 +29439,46 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r8, [pc, #124] @ 29910 <__cxa_atexit@plt+0x1cc84> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 298e0 <__cxa_atexit@plt+0x1cc54> │ │ │ │ ldr r2, [pc, #88] @ 29904 <__cxa_atexit@plt+0x1cc78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r8, [pc, #68] @ 29908 <__cxa_atexit@plt+0x1cc7c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 29900 <__cxa_atexit@plt+0x1cc74> │ │ │ │ add r7, pc, r7 │ │ │ │ b 298e8 <__cxa_atexit@plt+0x1cc5c> │ │ │ │ ldr r7, [pc, #20] @ 298fc <__cxa_atexit@plt+0x1cc70> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r3, #16 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq r8, #244, 16 @ 0xf40000 │ │ │ │ + tsteq r8, #228, 16 @ 0xe40000 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r8, #40, 18 @ 0xa0000 │ │ │ │ + tsteq r8, #24, 18 @ 0x60000 │ │ │ │ rscseq ip, r5, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -29490,24 +29490,24 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r8, [pc, #36] @ 29984 <__cxa_atexit@plt+0x1ccf8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r3, [pc, #28] @ 29988 <__cxa_atexit@plt+0x1ccfc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - tsteq r8, #92, 16 @ 0x5c0000 │ │ │ │ + tsteq r8, #76, 16 @ 0x4c0000 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ rscseq ip, r5, #56, 2 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -29520,24 +29520,24 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r8, [pc, #36] @ 299fc <__cxa_atexit@plt+0x1cd70> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r3, [pc, #28] @ 29a00 <__cxa_atexit@plt+0x1cd74> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - tsteq r8, #224, 14 @ 0x3800000 │ │ │ │ + tsteq r8, #208, 14 @ 0x3400000 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ rscseq ip, r5, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -29557,25 +29557,25 @@ │ │ │ │ ldr r8, [pc, #60] @ 29a94 <__cxa_atexit@plt+0x1ce08> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - tsteq r8, #248, 8 @ 0xf8000000 │ │ │ │ - sbcseq r5, r8, #655360 @ 0xa0000 │ │ │ │ + tsteq r8, #232, 8 @ 0xe8000000 │ │ │ │ + sbcseq r5, r8, #671088642 @ 0x28000002 │ │ │ │ rscseq ip, r5, #44 @ 0x2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -29602,26 +29602,26 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 29b34 <__cxa_atexit@plt+0x1cea8> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq r8, #96, 8 @ 0x60000000 │ │ │ │ - tsteq r8, #164, 12 @ 0xa400000 │ │ │ │ - tsteq r8, #56, 8 @ 0x38000000 │ │ │ │ + tsteq r8, #80, 8 @ 0x50000000 │ │ │ │ + tsteq r8, #148, 12 @ 0x9400000 │ │ │ │ + tsteq r8, #40, 8 @ 0x28000000 │ │ │ │ rscseq fp, r5, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -29650,27 +29650,27 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 29bf4 <__cxa_atexit@plt+0x1cf68> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq r8, #168, 6 @ 0xa0000002 │ │ │ │ - tsteq r8, #236, 10 @ 0x3b000000 │ │ │ │ - sbcseq r5, r8, #191889408 @ 0xb700000 │ │ │ │ - tsteq r8, #120, 6 @ 0xe0000001 │ │ │ │ + tsteq r8, #152, 6 @ 0x60000002 │ │ │ │ + tsteq r8, #220, 10 @ 0x37000000 │ │ │ │ + sbcseq r5, r8, #1879048195 @ 0x70000003 │ │ │ │ + tsteq r8, #104, 6 @ 0xa0000001 │ │ │ │ rscseq fp, r5, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -29698,26 +29698,26 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 29cb4 <__cxa_atexit@plt+0x1d028> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - tsteq r8, #228, 4 @ 0x4000000e │ │ │ │ - tsteq r8, #36, 10 @ 0x9000000 │ │ │ │ - tsteq r8, #184, 4 @ 0x8000000b │ │ │ │ + tsteq r8, #212, 4 @ 0x4000000d │ │ │ │ + tsteq r8, #20, 10 @ 0x5000000 │ │ │ │ + tsteq r8, #168, 4 @ 0x8000000a │ │ │ │ rscseq fp, r5, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -29746,27 +29746,27 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r9, sl, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 29d74 <__cxa_atexit@plt+0x1d0e8> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - tsteq r8, #40, 4 @ 0x80000002 │ │ │ │ - tsteq r8, #108, 8 @ 0x6c000000 │ │ │ │ - tsteq r8, #0, 4 │ │ │ │ - sbcseq r5, r8, #68, 10 @ 0x11000000 │ │ │ │ + tsteq r8, #24, 4 @ 0x80000001 │ │ │ │ + tsteq r8, #92, 8 @ 0x5c000000 │ │ │ │ + tsteq r8, #240, 2 @ 0x3c │ │ │ │ + sbcseq r5, r8, #196 @ 0xc4 │ │ │ │ rscseq fp, r5, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -29794,26 +29794,26 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r9, sl, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 29e34 <__cxa_atexit@plt+0x1d1a8> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - tsteq r8, #100, 2 │ │ │ │ - tsteq r8, #164, 6 @ 0x90000002 │ │ │ │ - tsteq r8, #56, 2 │ │ │ │ + tsteq r8, #84, 2 │ │ │ │ + tsteq r8, #148, 6 @ 0x50000002 │ │ │ │ + tsteq r8, #40, 2 │ │ │ │ rscseq fp, r5, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -29843,27 +29843,27 @@ │ │ │ │ stm lr, {r1, r9, sl, ip} │ │ │ │ str r8, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r8, [pc, #48] @ 29f14 <__cxa_atexit@plt+0x1d288> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 29ef8 <__cxa_atexit@plt+0x1d26c> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - tsteq r8, #168 @ 0xa8 │ │ │ │ - tsteq r8, #236, 4 @ 0xc000000e │ │ │ │ - tsteq r8, #128 @ 0x80 │ │ │ │ - sbcseq r5, r8, #-671088638 @ 0xd8000002 │ │ │ │ + tsteq r8, #152 @ 0x98 │ │ │ │ + tsteq r8, #220, 4 @ 0xc000000d │ │ │ │ + tsteq r8, #112 @ 0x70 │ │ │ │ + sbcseq r4, r8, #54, 30 @ 0xd8 │ │ │ │ rscseq fp, r5, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -29892,26 +29892,26 @@ │ │ │ │ stm lr, {r1, r9, sl, ip} │ │ │ │ ldr r2, [pc, #60] @ 29fd4 <__cxa_atexit@plt+0x1d348> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 29fbc <__cxa_atexit@plt+0x1d330> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #232, 30 @ 0x3a0 │ │ │ │ + tsteq r8, #216, 30 @ 0x360 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r8, #32, 4 │ │ │ │ - tsteq r8, #164, 30 @ 0x290 │ │ │ │ + tsteq r8, #16, 4 │ │ │ │ + tsteq r8, #148, 30 @ 0x250 │ │ │ │ rscseq fp, r5, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r8, r1, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #132 @ 0x84 │ │ │ │ @@ -30017,24 +30017,24 @@ │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [r3, #-56] @ 0xffffffc8 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #132 @ 0x84 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - tsteq r8, #224 @ 0xe0 │ │ │ │ - tsteq r8, #112, 28 @ 0x700 │ │ │ │ + tsteq r8, #208 @ 0xd0 │ │ │ │ + tsteq r8, #96, 28 @ 0x600 │ │ │ │ @ instruction: 0xfffff50c │ │ │ │ - sbcseq r5, r8, #1073741847 @ 0x40000017 │ │ │ │ + sbcseq r4, r8, #56576 @ 0xdd00 │ │ │ │ rscseq fp, r5, #0, 18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 29fe8 <__cxa_atexit@plt+0x1d35c> │ │ │ │ rscseq fp, r5, #232, 16 @ 0xe80000 │ │ │ │ @@ -30067,46 +30067,46 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r8, [pc, #124] @ 2a2e0 <__cxa_atexit@plt+0x1d654> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a2b0 <__cxa_atexit@plt+0x1d624> │ │ │ │ ldr r2, [pc, #88] @ 2a2d4 <__cxa_atexit@plt+0x1d648> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r8, [pc, #68] @ 2a2d8 <__cxa_atexit@plt+0x1d64c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 2a2d0 <__cxa_atexit@plt+0x1d644> │ │ │ │ add r7, pc, r7 │ │ │ │ b 2a2b8 <__cxa_atexit@plt+0x1d62c> │ │ │ │ ldr r7, [pc, #20] @ 2a2cc <__cxa_atexit@plt+0x1d640> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r3, #16 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq r8, #36, 30 @ 0x90 │ │ │ │ + tsteq r8, #20, 30 @ 0x50 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r8, #88, 30 @ 0x160 │ │ │ │ + tsteq r8, #72, 30 @ 0x120 │ │ │ │ rscseq fp, r5, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -30118,24 +30118,24 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r8, [pc, #36] @ 2a354 <__cxa_atexit@plt+0x1d6c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r3, [pc, #28] @ 2a358 <__cxa_atexit@plt+0x1d6cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - tsteq r8, #140, 28 @ 0x8c0 │ │ │ │ + tsteq r8, #124, 28 @ 0x7c0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ rscseq fp, r5, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -30148,24 +30148,24 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r8, [pc, #36] @ 2a3cc <__cxa_atexit@plt+0x1d740> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r3, [pc, #28] @ 2a3d0 <__cxa_atexit@plt+0x1d744> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - tsteq r8, #16, 28 @ 0x100 │ │ │ │ + tsteq r8, #0, 28 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ rscseq fp, r5, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -30185,25 +30185,25 @@ │ │ │ │ ldr r8, [pc, #60] @ 2a464 <__cxa_atexit@plt+0x1d7d8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - tsteq r8, #40, 22 @ 0xa000 │ │ │ │ - sbcseq r4, r8, #4, 28 @ 0x40 │ │ │ │ + tsteq r8, #24, 22 @ 0x6000 │ │ │ │ + sbcseq r4, r8, #132, 18 @ 0x210000 │ │ │ │ rscseq fp, r5, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -30230,26 +30230,26 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 2a504 <__cxa_atexit@plt+0x1d878> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq r8, #144, 20 @ 0x90000 │ │ │ │ - tsteq r8, #212, 24 @ 0xd400 │ │ │ │ - tsteq r8, #104, 20 @ 0x68000 │ │ │ │ + tsteq r8, #128, 20 @ 0x80000 │ │ │ │ + tsteq r8, #196, 24 @ 0xc400 │ │ │ │ + tsteq r8, #88, 20 @ 0x58000 │ │ │ │ rscseq fp, r5, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r8, r4, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r0, r5, #8 │ │ │ │ cmp fp, r0 │ │ │ │ @@ -30372,28 +30372,28 @@ │ │ │ │ str r5, [r3, #-80] @ 0xffffffb0 │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [r3, #-76] @ 0xffffffb4 │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 2a73c <__cxa_atexit@plt+0x1dab0> │ │ │ │ mov r5, #140 @ 0x8c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #224, 18 @ 0x380000 │ │ │ │ + tsteq r8, #208, 18 @ 0x340000 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - tsteq r8, #104, 22 @ 0x1a000 │ │ │ │ - tsteq r8, #248, 16 @ 0xf80000 │ │ │ │ + tsteq r8, #88, 22 @ 0x16000 │ │ │ │ + tsteq r8, #232, 16 @ 0xe80000 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ - sbcseq r4, r8, #100, 22 @ 0x19000 │ │ │ │ + sbcseq r4, r8, #228, 12 @ 0xe400000 │ │ │ │ rscseq fp, r5, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r9, r4, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -30496,15 +30496,15 @@ │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sl, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ mov r8, #0 │ │ │ │ ldr r9, [sp, #84] @ 0x54 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ mov r3, #120 @ 0x78 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ rscseq fp, r5, #144, 2 @ 0x24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -30615,21 +30615,21 @@ │ │ │ │ str r5, [r9, #32] │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [r9, #36] @ 0x24 │ │ │ │ mov r4, r6 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - sbcseq r4, r8, #44564480 @ 0x2a80000 │ │ │ │ + sbcseq r4, r8, #-1476395008 @ 0xa8000000 │ │ │ │ rscseq sl, r5, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2ab78 <__cxa_atexit@plt+0x1deec> │ │ │ │ @@ -30655,17 +30655,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #244, 6 @ 0xd0000003 │ │ │ │ - tsteq r8, #112, 12 @ 0x7000000 │ │ │ │ - tsteq r8, #216, 6 @ 0x60000003 │ │ │ │ + tsteq r8, #228, 6 @ 0x90000003 │ │ │ │ + tsteq r8, #96, 12 @ 0x6000000 │ │ │ │ + tsteq r8, #200, 6 @ 0x20000003 │ │ │ │ rscseq sl, r5, #32, 30 @ 0x80 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #144 @ 0x90 │ │ │ │ @@ -30799,16 +30799,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - tsteq r8, #104, 8 @ 0x68000000 │ │ │ │ - tsteq r8, #200, 2 @ 0x32 │ │ │ │ + tsteq r8, #88, 8 @ 0x58000000 │ │ │ │ + tsteq r8, #184, 2 @ 0x2e │ │ │ │ rscseq sl, r5, #28, 26 @ 0x700 │ │ │ │ rscseq sl, r5, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -30908,15 +30908,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 2af8c <__cxa_atexit@plt+0x1e300> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ rscseq sl, r5, #100, 22 @ 0x19000 │ │ │ │ rscseq sl, r5, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -30938,33 +30938,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2b004 <__cxa_atexit@plt+0x1e378> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r8, #212, 30 @ 0x350 │ │ │ │ + tsteq r8, #196, 30 @ 0x310 │ │ │ │ rscseq sl, r5, #8, 22 @ 0x2000 │ │ │ │ rscseq sl, r5, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2b030 <__cxa_atexit@plt+0x1e3a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 2abb0 <__cxa_atexit@plt+0x1df24> │ │ │ │ - tsteq r8, #132, 30 @ 0x210 │ │ │ │ + tsteq r8, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r8, #11 │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2b098 <__cxa_atexit@plt+0x1e40c> │ │ │ │ @@ -30975,21 +30975,21 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, #40] @ 2b0ac <__cxa_atexit@plt+0x1e420> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #80, 2 │ │ │ │ - tsteq r8, #184, 28 @ 0xb80 │ │ │ │ + tsteq r8, #64, 2 │ │ │ │ + tsteq r8, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2b110 <__cxa_atexit@plt+0x1e484> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -31005,39 +31005,39 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 2b134 <__cxa_atexit@plt+0x1e4a8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r8, #80, 28 @ 0x500 │ │ │ │ - sbcseq r4, r8, #1073741830 @ 0x40000006 │ │ │ │ + tsteq r8, #64, 28 @ 0x400 │ │ │ │ + sbcseq r3, r8, #39168 @ 0x9900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ and r3, r3, #3 │ │ │ │ ldr r2, [pc, #20] @ 2b168 <__cxa_atexit@plt+0x1e4dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r8, [pc, #12] @ 2b16c <__cxa_atexit@plt+0x1e4e0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - tsteq r8, #104 @ 0x68 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ tsteq r8, #88 @ 0x58 │ │ │ │ + tsteq r8, #72 @ 0x48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 2b210 <__cxa_atexit@plt+0x1e584> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -31056,49 +31056,49 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #148] @ 2b25c <__cxa_atexit@plt+0x1e5d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r8, [pc, #136] @ 2b260 <__cxa_atexit@plt+0x1e5d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 2b228 <__cxa_atexit@plt+0x1e59c> │ │ │ │ ldr r1, [pc, #92] @ 2b24c <__cxa_atexit@plt+0x1e5c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #84] @ 2b250 <__cxa_atexit@plt+0x1e5c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r8, [pc, #72] @ 2b254 <__cxa_atexit@plt+0x1e5c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 2b248 <__cxa_atexit@plt+0x1e5bc> │ │ │ │ add r7, pc, r7 │ │ │ │ b 2b230 <__cxa_atexit@plt+0x1e5a4> │ │ │ │ ldr r7, [pc, #20] @ 2b244 <__cxa_atexit@plt+0x1e5b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r3, #12 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r8, #208, 30 @ 0x340 │ │ │ │ - tsteq r8, #64, 26 @ 0x1000 │ │ │ │ - tsteq r8, #172, 30 @ 0x2b0 │ │ │ │ - tsteq r8, #4 │ │ │ │ - tsteq r8, #116, 26 @ 0x1d00 │ │ │ │ - tsteq r8, #228, 30 @ 0x390 │ │ │ │ + tsteq r8, #192, 30 @ 0x300 │ │ │ │ + tsteq r8, #48, 26 @ 0xc00 │ │ │ │ + tsteq r8, #156, 30 @ 0x270 │ │ │ │ + tsteq r8, #244, 30 @ 0x3d0 │ │ │ │ + tsteq r8, #100, 26 @ 0x1900 │ │ │ │ + tsteq r8, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -31111,25 +31111,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r8, [pc, #40] @ 2b2dc <__cxa_atexit@plt+0x1e650> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r3, [pc, #32] @ 2b2e0 <__cxa_atexit@plt+0x1e654> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #52, 30 @ 0xd0 │ │ │ │ - tsteq r8, #160, 24 @ 0xa000 │ │ │ │ - tsteq r8, #8, 30 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #36, 30 @ 0x90 │ │ │ │ + tsteq r8, #144, 24 @ 0x9000 │ │ │ │ + tsteq r8, #248, 28 @ 0xf80 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -31143,25 +31143,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r8, [pc, #40] @ 2b35c <__cxa_atexit@plt+0x1e6d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r3, [pc, #32] @ 2b360 <__cxa_atexit@plt+0x1e6d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #180, 28 @ 0xb40 │ │ │ │ - tsteq r8, #32, 24 @ 0x2000 │ │ │ │ - tsteq r8, #132, 28 @ 0x840 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #164, 28 @ 0xa40 │ │ │ │ + tsteq r8, #16, 24 @ 0x1000 │ │ │ │ + tsteq r8, #116, 28 @ 0x740 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2b3c4 <__cxa_atexit@plt+0x1e738> │ │ │ │ @@ -31178,25 +31178,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 2b3e8 <__cxa_atexit@plt+0x1e75c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - tsteq r8, #156, 22 @ 0x27000 │ │ │ │ - sbcseq r3, r8, #92, 28 @ 0x5c0 │ │ │ │ + tsteq r8, #140, 22 @ 0x23000 │ │ │ │ + sbcseq r3, r8, #220, 18 @ 0x370000 │ │ │ │ rscseq sl, r5, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2b454 <__cxa_atexit@plt+0x1e7c8> │ │ │ │ @@ -31214,25 +31214,25 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, #56] @ 2b478 <__cxa_atexit@plt+0x1e7ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #24, 22 @ 0x6000 │ │ │ │ - tsteq r8, #112, 26 @ 0x1c00 │ │ │ │ - tsteq r8, #252, 20 @ 0xfc000 │ │ │ │ + tsteq r8, #8, 22 @ 0x2000 │ │ │ │ + tsteq r8, #96, 26 @ 0x1800 │ │ │ │ + tsteq r8, #236, 20 @ 0xec000 │ │ │ │ rscseq sl, r5, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -31257,26 +31257,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 2b510 <__cxa_atexit@plt+0x1e884> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #132, 20 @ 0x84000 │ │ │ │ + tsteq r8, #116, 20 @ 0x74000 │ │ │ │ + tsteq r8, #192, 24 @ 0xc000 │ │ │ │ + tsteq r8, #84, 20 @ 0x54000 │ │ │ │ tsteq r8, #208, 24 @ 0xd000 │ │ │ │ - tsteq r8, #100, 20 @ 0x64000 │ │ │ │ - tsteq r8, #224, 24 @ 0xe000 │ │ │ │ rscseq sl, r5, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -31302,27 +31302,27 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 2b5c4 <__cxa_atexit@plt+0x1e938> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r8, #204, 18 @ 0x330000 │ │ │ │ - sbcseq r3, r8, #41216 @ 0xa100 │ │ │ │ - tsteq r8, #16, 24 @ 0x1000 │ │ │ │ - tsteq r8, #164, 18 @ 0x290000 │ │ │ │ + tsteq r8, #188, 18 @ 0x2f0000 │ │ │ │ + sbcseq r3, r8, #2162688 @ 0x210000 │ │ │ │ + tsteq r8, #0, 24 │ │ │ │ + tsteq r8, #148, 18 @ 0x250000 │ │ │ │ rscseq sl, r5, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -31409,30 +31409,30 @@ │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str lr, [r3, #4] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ add r6, r3, #16 │ │ │ │ ldr r0, [pc, #144] @ 2b7fc <__cxa_atexit@plt+0x1eb70> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [pc, #140] @ 2b800 <__cxa_atexit@plt+0x1eb74> │ │ │ │ add r8, pc, r8 │ │ │ │ b 2b78c <__cxa_atexit@plt+0x1eb00> │ │ │ │ add r6, r3, #16 │ │ │ │ ldr r0, [pc, #96] @ 2b7e4 <__cxa_atexit@plt+0x1eb58> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [pc, #92] @ 2b7e8 <__cxa_atexit@plt+0x1eb5c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #4] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r7, [pc, #120] @ 2b81c <__cxa_atexit@plt+0x1eb90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #96] @ 2b818 <__cxa_atexit@plt+0x1eb8c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -31442,34 +31442,34 @@ │ │ │ │ b 2b7d0 <__cxa_atexit@plt+0x1eb44> │ │ │ │ ldr r7, [pc, #40] @ 2b7f8 <__cxa_atexit@plt+0x1eb6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ - sbcseq r3, r8, #561152 @ 0x89000 │ │ │ │ + sbcseq r3, r8, #9437184 @ 0x900000 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ - tsteq r8, #212, 20 @ 0xd4000 │ │ │ │ - tsteq r8, #64, 16 @ 0x400000 │ │ │ │ + tsteq r8, #196, 20 @ 0xc4000 │ │ │ │ + tsteq r8, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ - sbcseq r3, r8, #152, 20 @ 0x98000 │ │ │ │ + sbcseq r3, r8, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r8, #100, 22 @ 0x19000 │ │ │ │ - tsteq r8, #208, 16 @ 0xd00000 │ │ │ │ + tsteq r8, #84, 22 @ 0x15000 │ │ │ │ + tsteq r8, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq sl, r5, #112, 6 @ 0xc0000001 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - sbcseq r3, r8, #987136 @ 0xf1000 │ │ │ │ - tsteq r8, #100, 20 @ 0x64000 │ │ │ │ - tsteq r8, #248, 14 @ 0x3e00000 │ │ │ │ + sbcseq r3, r8, #118489088 @ 0x7100000 │ │ │ │ + tsteq r8, #84, 20 @ 0x54000 │ │ │ │ + tsteq r8, #232, 14 @ 0x3a00000 │ │ │ │ rscseq sl, r5, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -31507,29 +31507,29 @@ │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str sl, [r3, #4] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r3, [pc, #28] @ 2b90c <__cxa_atexit@plt+0x1ec80> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - tsteq r8, #64, 18 @ 0x100000 │ │ │ │ - tsteq r8, #172, 12 @ 0xac00000 │ │ │ │ + tsteq r8, #48, 18 @ 0xc0000 │ │ │ │ + tsteq r8, #156, 12 @ 0x9c00000 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - sbcseq r3, r8, #1720320 @ 0x1a4000 │ │ │ │ - tsteq r8, #220, 16 @ 0xdc0000 │ │ │ │ - tsteq r8, #112, 12 @ 0x7000000 │ │ │ │ + sbcseq r3, r8, #-385875968 @ 0xe9000000 │ │ │ │ + tsteq r8, #204, 16 @ 0xcc0000 │ │ │ │ + tsteq r8, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -31559,27 +31559,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [pc, #64] @ 2b9e4 <__cxa_atexit@plt+0x1ed58> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r3, [pc, #28] @ 2b9dc <__cxa_atexit@plt+0x1ed50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ - tsteq r8, #96, 16 @ 0x600000 │ │ │ │ - tsteq r8, #204, 10 @ 0x33000000 │ │ │ │ + tsteq r8, #80, 16 @ 0x500000 │ │ │ │ + tsteq r8, #188, 10 @ 0x2f000000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ - sbcseq r3, r8, #104, 16 @ 0x680000 │ │ │ │ + sbcseq r3, r8, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -31609,27 +31609,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [pc, #64] @ 2baac <__cxa_atexit@plt+0x1ee20> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r3, [pc, #28] @ 2baa4 <__cxa_atexit@plt+0x1ee18> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff690 │ │ │ │ - tsteq r8, #152, 14 @ 0x2600000 │ │ │ │ - tsteq r8, #4, 10 @ 0x1000000 │ │ │ │ + tsteq r8, #136, 14 @ 0x2200000 │ │ │ │ + tsteq r8, #244, 8 @ 0xf4000000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - sbcseq r3, r8, #44302336 @ 0x2a40000 │ │ │ │ + sbcseq r3, r8, #-1543503872 @ 0xa4000000 │ │ │ │ rscseq sl, r5, #88 @ 0x58 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2bb2c <__cxa_atexit@plt+0x1eea0> │ │ │ │ @@ -31728,15 +31728,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 2bc5c <__cxa_atexit@plt+0x1efd0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ rscseq r9, r5, #208, 28 @ 0xd00 │ │ │ │ rscseq r9, r5, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -31759,36 +31759,36 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2bcd8 <__cxa_atexit@plt+0x1f04c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r8, #4, 6 @ 0x10000000 │ │ │ │ + tsteq r8, #244, 4 @ 0x4000000f │ │ │ │ rscseq r9, r5, #112, 28 @ 0x700 │ │ │ │ rscseq r9, r5, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2bd04 <__cxa_atexit@plt+0x1f078> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 2b5f4 <__cxa_atexit@plt+0x1e968> │ │ │ │ - tsteq r8, #176, 4 │ │ │ │ + tsteq r8, #160, 4 │ │ │ │ rscseq sl, r5, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2bd6c <__cxa_atexit@plt+0x1f0e0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bd64 <__cxa_atexit@plt+0x1f0d8> │ │ │ │ ldr r3, [pc, #56] @ 2bd74 <__cxa_atexit@plt+0x1f0e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #52] @ 2bd78 <__cxa_atexit@plt+0x1f0ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -31801,15 +31801,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rscseq sl, r5, #128, 6 │ │ │ │ - tsteq r8, #228, 2 @ 0x39 │ │ │ │ + tsteq r8, #212, 2 @ 0x35 │ │ │ │ rscseq sl, r5, #100, 6 @ 0x90000001 │ │ │ │ rscseq sl, r5, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 2bdb8 <__cxa_atexit@plt+0x1f12c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 2bdbc <__cxa_atexit@plt+0x1f130> │ │ │ │ @@ -32075,18 +32075,18 @@ │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ mov r4, r9 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r4, #116 @ 0x74 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #200, 28 @ 0xc80 │ │ │ │ - tsteq r8, #68 @ 0x44 │ │ │ │ - tsteq r8, #0, 28 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #184, 28 @ 0xb80 │ │ │ │ + tsteq r8, #52 @ 0x34 │ │ │ │ + tsteq r8, #240, 26 @ 0x3c00 │ │ │ │ rscseq r9, r5, #120, 28 @ 0x780 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2c248 <__cxa_atexit@plt+0x1f5bc> │ │ │ │ @@ -32117,18 +32117,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ rscseq r9, r5, #88, 30 @ 0x160 │ │ │ │ - tsteq r8, #180, 28 @ 0xb40 │ │ │ │ + tsteq r8, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c2b4 <__cxa_atexit@plt+0x1f628> │ │ │ │ @@ -32137,16 +32137,16 @@ │ │ │ │ ldr r7, [r7, #79] @ 0x4f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #48, 28 @ 0x300 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #32, 28 @ 0x200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2c30c <__cxa_atexit@plt+0x1f680> │ │ │ │ ldr r3, [pc, #56] @ 2c31c <__cxa_atexit@plt+0x1f690> │ │ │ │ @@ -32408,18 +32408,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ rscseq r9, r5, #240, 20 @ 0xf0000 │ │ │ │ - tsteq r8, #40, 20 @ 0x28000 │ │ │ │ + tsteq r8, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c740 <__cxa_atexit@plt+0x1fab4> │ │ │ │ @@ -32428,16 +32428,16 @@ │ │ │ │ ldr r7, [r7, #83] @ 0x53 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #164, 18 @ 0x290000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2c7c0 <__cxa_atexit@plt+0x1fb34> │ │ │ │ ldr r3, [pc, #120] @ 2c7e8 <__cxa_atexit@plt+0x1fb5c> │ │ │ │ @@ -32467,18 +32467,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ rscseq r9, r5, #8, 20 @ 0x8000 │ │ │ │ - tsteq r8, #60, 18 @ 0xf0000 │ │ │ │ + tsteq r8, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c82c <__cxa_atexit@plt+0x1fba0> │ │ │ │ @@ -32487,16 +32487,16 @@ │ │ │ │ ldr r7, [r7, #87] @ 0x57 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #184, 16 @ 0xb80000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2c884 <__cxa_atexit@plt+0x1fbf8> │ │ │ │ ldr r3, [pc, #56] @ 2c894 <__cxa_atexit@plt+0x1fc08> │ │ │ │ @@ -32613,18 +32613,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ rscseq r9, r5, #208, 14 @ 0x3400000 │ │ │ │ - tsteq r8, #244, 12 @ 0xf400000 │ │ │ │ + tsteq r8, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ca74 <__cxa_atexit@plt+0x1fde8> │ │ │ │ @@ -32633,16 +32633,16 @@ │ │ │ │ ldr r7, [r7, #91] @ 0x5b │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #112, 12 @ 0x7000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2caf4 <__cxa_atexit@plt+0x1fe68> │ │ │ │ ldr r3, [pc, #120] @ 2cb1c <__cxa_atexit@plt+0x1fe90> │ │ │ │ @@ -32672,18 +32672,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ rscseq r9, r5, #232, 12 @ 0xe800000 │ │ │ │ - tsteq r8, #8, 12 @ 0x800000 │ │ │ │ + tsteq r8, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2cb60 <__cxa_atexit@plt+0x1fed4> │ │ │ │ @@ -32692,16 +32692,16 @@ │ │ │ │ ldr r7, [r7, #95] @ 0x5f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #132, 10 @ 0x21000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2cbe0 <__cxa_atexit@plt+0x1ff54> │ │ │ │ ldr r3, [pc, #120] @ 2cc08 <__cxa_atexit@plt+0x1ff7c> │ │ │ │ @@ -32731,18 +32731,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ rscseq r9, r5, #0, 12 │ │ │ │ - tsteq r8, #28, 10 @ 0x7000000 │ │ │ │ + tsteq r8, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2cc4c <__cxa_atexit@plt+0x1ffc0> │ │ │ │ @@ -32751,16 +32751,16 @@ │ │ │ │ ldr r7, [r7, #99] @ 0x63 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #152, 8 @ 0x98000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2cccc <__cxa_atexit@plt+0x20040> │ │ │ │ ldr r3, [pc, #120] @ 2ccf4 <__cxa_atexit@plt+0x20068> │ │ │ │ @@ -32790,18 +32790,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ rscseq r9, r5, #24, 10 @ 0x6000000 │ │ │ │ - tsteq r8, #48, 8 @ 0x30000000 │ │ │ │ + tsteq r8, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2cd38 <__cxa_atexit@plt+0x200ac> │ │ │ │ @@ -32810,16 +32810,16 @@ │ │ │ │ ldr r7, [r7, #103] @ 0x67 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #172, 6 @ 0xb0000002 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2cdb8 <__cxa_atexit@plt+0x2012c> │ │ │ │ ldr r3, [pc, #120] @ 2cde0 <__cxa_atexit@plt+0x20154> │ │ │ │ @@ -32849,18 +32849,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ rscseq r9, r5, #48, 8 @ 0x30000000 │ │ │ │ - tsteq r8, #68, 6 @ 0x10000001 │ │ │ │ + tsteq r8, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ce24 <__cxa_atexit@plt+0x20198> │ │ │ │ @@ -32869,16 +32869,16 @@ │ │ │ │ ldr r7, [r7, #107] @ 0x6b │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #192, 4 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #176, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2ce7c <__cxa_atexit@plt+0x201f0> │ │ │ │ ldr r3, [pc, #56] @ 2ce8c <__cxa_atexit@plt+0x20200> │ │ │ │ @@ -32995,18 +32995,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ rscseq r9, r5, #248, 2 @ 0x3e │ │ │ │ - tsteq r8, #252 @ 0xfc │ │ │ │ + tsteq r8, #236 @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d06c <__cxa_atexit@plt+0x203e0> │ │ │ │ @@ -33015,16 +33015,16 @@ │ │ │ │ ldr r7, [r7, #111] @ 0x6f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #120 @ 0x78 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #104 @ 0x68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2d0c4 <__cxa_atexit@plt+0x20438> │ │ │ │ ldr r3, [pc, #56] @ 2d0d4 <__cxa_atexit@plt+0x20448> │ │ │ │ @@ -33170,31 +33170,31 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 2d314 <__cxa_atexit@plt+0x20688> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d30c <__cxa_atexit@plt+0x20680> │ │ │ │ ldr r8, [pc, #40] @ 2d31c <__cxa_atexit@plt+0x20690> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 2d320 <__cxa_atexit@plt+0x20694> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ff904 <__cxa_atexit@plt+0x3f2c78> │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r1, r8, #12928 @ 0x3280 │ │ │ │ - tsteq r8, #56, 24 @ 0x3800 │ │ │ │ + sbcseq r1, r8, #1212416 @ 0x128000 │ │ │ │ + tsteq r8, #40, 24 @ 0x2800 │ │ │ │ rscseq r8, r5, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -33251,15 +33251,15 @@ │ │ │ │ cmp r1, #3 │ │ │ │ bne 2d46c <__cxa_atexit@plt+0x207e0> │ │ │ │ cmp r2, #3 │ │ │ │ bne 2d498 <__cxa_atexit@plt+0x2080c> │ │ │ │ ldr r8, [r3, #1] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ ldr r7, [pc, #136] @ 2d4b8 <__cxa_atexit@plt+0x2082c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ cmp r2, #2 │ │ │ │ bne 2d498 <__cxa_atexit@plt+0x2080c> │ │ │ │ @@ -33286,17 +33286,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 2d4bc <__cxa_atexit@plt+0x20830> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #20] @ 2d4c0 <__cxa_atexit@plt+0x20834> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #68, 26 @ 0x1100 │ │ │ │ - tsteq r8, #112, 26 @ 0x1c00 │ │ │ │ - tsteq r8, #60, 22 @ 0xf000 │ │ │ │ + tsteq r8, #52, 26 @ 0xd00 │ │ │ │ + tsteq r8, #96, 26 @ 0x1800 │ │ │ │ + tsteq r8, #44, 22 @ 0xb000 │ │ │ │ rscseq r8, r5, #132, 26 @ 0x2100 │ │ │ │ rscseq r8, r5, #120, 26 @ 0x1e00 │ │ │ │ rscseq r8, r5, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -33354,16 +33354,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #208, 18 @ 0x340000 │ │ │ │ - tsteq r8, #204, 18 @ 0x330000 │ │ │ │ + tsteq r8, #192, 18 @ 0x300000 │ │ │ │ + tsteq r8, #188, 18 @ 0x2f0000 │ │ │ │ rscseq r8, r5, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #212 @ 0xd4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2d610 <__cxa_atexit@plt+0x20984> │ │ │ │ @@ -33493,15 +33493,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ mov r5, r9 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ rscseq r8, r5, #100, 20 @ 0x64000 │ │ │ │ - sbcseq r1, r8, #212, 26 @ 0x3500 │ │ │ │ + sbcseq r1, r8, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r4 │ │ │ │ ldr r3, [r7, #79] @ 0x4f │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ cmp r2, r3 │ │ │ │ bne 2d92c <__cxa_atexit@plt+0x20ca0> │ │ │ │ ldr r4, [r7, #3] │ │ │ │ @@ -33572,25 +33572,25 @@ │ │ │ │ str r6, [r5, #108] @ 0x6c │ │ │ │ str r4, [r5, #112] @ 0x70 │ │ │ │ mov r4, r8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r9, [sp, #32] │ │ │ │ add fp, sp, #20 │ │ │ │ ldm fp, {r6, r8, fp} │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ ldr r7, [pc, #16] @ 2d944 <__cxa_atexit@plt+0x20cb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #116]! @ 0x74 │ │ │ │ mov r4, r8 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #56, 12 @ 0x3800000 │ │ │ │ + tsteq r8, #40, 12 @ 0x2800000 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ rscseq r8, r5, #0, 18 │ │ │ │ - sbcseq r1, r8, #120, 24 @ 0x7800 │ │ │ │ + sbcseq r1, r8, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d978 <__cxa_atexit@plt+0x20cec> │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ ldr r2, [r5, #208] @ 0xd0 │ │ │ │ eor r3, r2, r3 │ │ │ │ @@ -33602,76 +33602,76 @@ │ │ │ │ ldr r0, [r5, #212]! @ 0xd4 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 2d9a4 <__cxa_atexit@plt+0x20d18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #104] @ 0x68 │ │ │ │ ldr r9, [r5, #204] @ 0xcc │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, #236, 10 @ 0x3b000000 │ │ │ │ + tsteq r8, #220, 10 @ 0x37000000 │ │ │ │ rscseq r8, r5, #160, 16 @ 0xa00000 │ │ │ │ - sbcseq r1, r8, #36, 24 @ 0x2400 │ │ │ │ + sbcseq r1, r8, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d9dc <__cxa_atexit@plt+0x20d50> │ │ │ │ ldr r3, [pc, #40] @ 2d9f4 <__cxa_atexit@plt+0x20d68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #96] @ 0x60 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ ldr r7, [pc, #12] @ 2d9f0 <__cxa_atexit@plt+0x20d64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #212]! @ 0xd4 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #136, 10 @ 0x22000000 │ │ │ │ + tsteq r8, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq r8, r5, #84, 16 @ 0x540000 │ │ │ │ - sbcseq r1, r8, #228, 22 @ 0x39000 │ │ │ │ + sbcseq r1, r8, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2da28 <__cxa_atexit@plt+0x20d9c> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #36] @ 2da40 <__cxa_atexit@plt+0x20db4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ ldr r7, [pc, #12] @ 2da3c <__cxa_atexit@plt+0x20db0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #212]! @ 0xd4 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #60, 10 @ 0xf000000 │ │ │ │ + tsteq r8, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r8, r5, #8, 16 @ 0x80000 │ │ │ │ - sbcseq r1, r8, #164, 22 @ 0x29000 │ │ │ │ + sbcseq r1, r8, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2da74 <__cxa_atexit@plt+0x20de8> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #36] @ 2da8c <__cxa_atexit@plt+0x20e00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ ldr r7, [pc, #12] @ 2da88 <__cxa_atexit@plt+0x20dfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #208]! @ 0xd0 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #240, 8 @ 0xf0000000 │ │ │ │ + tsteq r8, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r8, r5, #188, 14 @ 0x2f00000 │ │ │ │ - sbcseq r1, r8, #100, 22 @ 0x19000 │ │ │ │ + sbcseq r1, r8, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2dabc <__cxa_atexit@plt+0x20e30> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ eor r3, r3, r2 │ │ │ │ @@ -33683,19 +33683,19 @@ │ │ │ │ ldr r0, [r5, #204]! @ 0xcc │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ 2dae8 <__cxa_atexit@plt+0x20e5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r8, #168, 8 @ 0xa8000000 │ │ │ │ + tsteq r8, #152, 8 @ 0x98000000 │ │ │ │ rscseq r8, r5, #92, 14 @ 0x1700000 │ │ │ │ - sbcseq r1, r8, #16, 22 @ 0x4000 │ │ │ │ + sbcseq r1, r8, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2db40 <__cxa_atexit@plt+0x20eb4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -33705,62 +33705,62 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bne 2db40 <__cxa_atexit@plt+0x20eb4> │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr r3, [pc, #32] @ 2db54 <__cxa_atexit@plt+0x20ec8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ ldr r7, [pc, #16] @ 2db58 <__cxa_atexit@plt+0x20ecc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #196]! @ 0xc4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r8, #36, 8 @ 0x24000000 │ │ │ │ + tsteq r8, #20, 8 @ 0x14000000 │ │ │ │ rscseq r8, r5, #240, 12 @ 0xf000000 │ │ │ │ - sbcseq r1, r8, #176, 20 @ 0xb0000 │ │ │ │ + sbcseq r1, r8, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2db8c <__cxa_atexit@plt+0x20f00> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #36] @ 2dba4 <__cxa_atexit@plt+0x20f18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ ldr r7, [pc, #12] @ 2dba0 <__cxa_atexit@plt+0x20f14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #184]! @ 0xb8 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #216, 6 @ 0x60000003 │ │ │ │ + tsteq r8, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r8, r5, #164, 12 @ 0xa400000 │ │ │ │ - sbcseq r1, r8, #112, 20 @ 0x70000 │ │ │ │ + sbcseq r1, r8, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2dbd8 <__cxa_atexit@plt+0x20f4c> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #36] @ 2dbf0 <__cxa_atexit@plt+0x20f64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ ldr r7, [pc, #12] @ 2dbec <__cxa_atexit@plt+0x20f60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #180]! @ 0xb4 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #140, 6 @ 0x30000002 │ │ │ │ + tsteq r8, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r8, r5, #88, 12 @ 0x5800000 │ │ │ │ - sbcseq r1, r8, #48, 20 @ 0x30000 │ │ │ │ + sbcseq r1, r8, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2dc74 <__cxa_atexit@plt+0x20fe8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -33782,85 +33782,85 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bne 2dc74 <__cxa_atexit@plt+0x20fe8> │ │ │ │ ldr r9, [r5, #24]! │ │ │ │ ldr r3, [pc, #32] @ 2dc88 <__cxa_atexit@plt+0x20ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ ldr r7, [pc, #16] @ 2dc8c <__cxa_atexit@plt+0x21000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #176]! @ 0xb0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r8, #240, 4 │ │ │ │ + tsteq r8, #224, 4 │ │ │ │ rscseq r8, r5, #188, 10 @ 0x2f000000 │ │ │ │ - sbcseq r1, r8, #160, 18 @ 0x280000 │ │ │ │ + sbcseq r1, r8, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2dcc0 <__cxa_atexit@plt+0x21034> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #36] @ 2dcd8 <__cxa_atexit@plt+0x2104c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ ldr r7, [pc, #12] @ 2dcd4 <__cxa_atexit@plt+0x21048> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #152]! @ 0x98 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #164, 4 @ 0x4000000a │ │ │ │ + tsteq r8, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r8, r5, #112, 10 @ 0x1c000000 │ │ │ │ - sbcseq r1, r8, #96, 18 @ 0x180000 │ │ │ │ + sbcseq r1, r8, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2dd0c <__cxa_atexit@plt+0x21080> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #36] @ 2dd24 <__cxa_atexit@plt+0x21098> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ ldr r7, [pc, #12] @ 2dd20 <__cxa_atexit@plt+0x21094> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #148]! @ 0x94 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #88, 4 @ 0x80000005 │ │ │ │ + tsteq r8, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r8, r5, #36, 10 @ 0x9000000 │ │ │ │ - sbcseq r1, r8, #32, 18 @ 0x80000 │ │ │ │ + sbcseq r1, r8, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2dd68 <__cxa_atexit@plt+0x210dc> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ cmp r2, r3 │ │ │ │ bne 2dd68 <__cxa_atexit@plt+0x210dc> │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ 2dd7c <__cxa_atexit@plt+0x210f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff914 <__cxa_atexit@plt+0x3f2c88> │ │ │ │ + b 3f378c <__cxa_atexit@plt+0x3e6b00> │ │ │ │ ldr r7, [pc, #16] @ 2dd80 <__cxa_atexit@plt+0x210f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #144]! @ 0x90 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r8, #252, 2 @ 0x3f │ │ │ │ + tsteq r8, #236, 2 @ 0x3b │ │ │ │ rscseq r8, r5, #200, 8 @ 0xc8000000 │ │ │ │ - sbcseq r1, r8, #208, 16 @ 0xd00000 │ │ │ │ + sbcseq r1, r8, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2de1c <__cxa_atexit@plt+0x21190> │ │ │ │ mov r3, r5 │ │ │ │ ldr lr, [r3, #4]! │ │ │ │ ldr r2, [r3, #108] @ 0x6c │ │ │ │ @@ -33874,15 +33874,15 @@ │ │ │ │ bne 2de30 <__cxa_atexit@plt+0x211a4> │ │ │ │ ldr r0, [pc, #144] @ 2de60 <__cxa_atexit@plt+0x211d4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [lr, #2] │ │ │ │ ldr r8, [r2, #2] │ │ │ │ str r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ mov r3, r5 │ │ │ │ ldr lr, [r3, #8]! │ │ │ │ ldr r2, [r3, #108] @ 0x6c │ │ │ │ and r0, lr, #3 │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, r0 │ │ │ │ bne 2de1c <__cxa_atexit@plt+0x21190> │ │ │ │ @@ -33904,22 +33904,22 @@ │ │ │ │ add r5, r5, #136 @ 0x88 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr r3, [pc, #24] @ 2de68 <__cxa_atexit@plt+0x211dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r8, #72, 2 │ │ │ │ + tsteq r8, #56, 2 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - tsteq r8, #148, 6 @ 0x50000002 │ │ │ │ + tsteq r8, #132, 6 @ 0x10000002 │ │ │ │ rscseq r8, r5, #220, 6 @ 0x70000003 │ │ │ │ - sbcseq r1, r8, #240, 14 @ 0x3c00000 │ │ │ │ + sbcseq r1, r8, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2ded0 <__cxa_atexit@plt+0x21244> │ │ │ │ mov r3, r5 │ │ │ │ ldr lr, [r3, #4]! │ │ │ │ ldr r2, [r3, #108] @ 0x6c │ │ │ │ @@ -33933,56 +33933,56 @@ │ │ │ │ bne 2defc <__cxa_atexit@plt+0x21270> │ │ │ │ ldr r0, [pc, #84] @ 2df10 <__cxa_atexit@plt+0x21284> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [lr, #2] │ │ │ │ ldr r8, [r2, #2] │ │ │ │ str r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ ldr r7, [pc, #60] @ 2df14 <__cxa_atexit@plt+0x21288> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #132]! @ 0x84 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #40] @ 2df18 <__cxa_atexit@plt+0x2128c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ ldr r7, [pc, #24] @ 2df1c <__cxa_atexit@plt+0x21290> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #132 @ 0x84 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r8, #148 @ 0x94 │ │ │ │ + tsteq r8, #132 @ 0x84 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r8, #200, 4 @ 0x8000000c │ │ │ │ + tsteq r8, #184, 4 @ 0x8000000b │ │ │ │ rscseq r8, r5, #44, 6 @ 0xb0000000 │ │ │ │ - sbcseq r1, r8, #72, 14 @ 0x1200000 │ │ │ │ + sbcseq r1, r8, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2df50 <__cxa_atexit@plt+0x212c4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #36] @ 2df68 <__cxa_atexit@plt+0x212dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ ldr r7, [pc, #12] @ 2df64 <__cxa_atexit@plt+0x212d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #128]! @ 0x80 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #20 │ │ │ │ + tsteq r8, #4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r8, r5, #224, 4 │ │ │ │ - sbcseq r1, r8, #4, 14 @ 0x100000 │ │ │ │ + sbcseq r1, r8, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2dfbc <__cxa_atexit@plt+0x21330> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ and r1, r3, #3 │ │ │ │ @@ -33992,15 +33992,15 @@ │ │ │ │ cmp r0, #2 │ │ │ │ bne 2dfd0 <__cxa_atexit@plt+0x21344> │ │ │ │ cmp r1, #2 │ │ │ │ bne 2dfe4 <__cxa_atexit@plt+0x21358> │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r9, [r3, #2] │ │ │ │ add r5, r5, #124 @ 0x7c │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ ldr r7, [pc, #52] @ 2dff8 <__cxa_atexit@plt+0x2136c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 2dffc <__cxa_atexit@plt+0x21370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -34008,17 +34008,17 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2e000 <__cxa_atexit@plt+0x21374> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #124 @ 0x7c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #168, 30 @ 0x2a0 │ │ │ │ tsteq r8, #152, 30 @ 0x260 │ │ │ │ - tsteq r8, #224, 2 @ 0x38 │ │ │ │ + tsteq r8, #136, 30 @ 0x220 │ │ │ │ + tsteq r8, #208, 2 @ 0x34 │ │ │ │ rscseq r8, r5, #80, 4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e064 <__cxa_atexit@plt+0x213d8> │ │ │ │ @@ -34061,16 +34061,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #196, 28 @ 0xc40 │ │ │ │ - tsteq r8, #192, 28 @ 0xc00 │ │ │ │ + tsteq r8, #180, 28 @ 0xb40 │ │ │ │ + tsteq r8, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e108 <__cxa_atexit@plt+0x2147c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -34078,21 +34078,21 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 2e138 <__cxa_atexit@plt+0x214ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #64, 28 @ 0x400 │ │ │ │ + tsteq r8, #48, 28 @ 0x300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3ff91c <__cxa_atexit@plt+0x3f2c90> │ │ │ │ + b 3f3794 <__cxa_atexit@plt+0x3e6b08> │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2e1dc <__cxa_atexit@plt+0x21550> │ │ │ │ ldrb r7, [r8] │ │ │ │ @@ -34139,21 +34139,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 2e208 <__cxa_atexit@plt+0x2157c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r8, r5, #156 @ 0x9c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r8, #168, 26 @ 0x2a00 │ │ │ │ - tsteq r8, #248, 30 @ 0x3e0 │ │ │ │ + tsteq r8, #152, 26 @ 0x2600 │ │ │ │ + tsteq r8, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -34183,28 +34183,28 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 2e2c8 <__cxa_atexit@plt+0x2163c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - tsteq r8, #208, 24 @ 0xd000 │ │ │ │ - tsteq r8, #32, 30 @ 0x80 │ │ │ │ + tsteq r8, #192, 24 @ 0xc000 │ │ │ │ + tsteq r8, #16, 30 @ 0x40 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 2e328 <__cxa_atexit@plt+0x2169c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e320 <__cxa_atexit@plt+0x21694> │ │ │ │ ldr r8, [pc, #52] @ 2e330 <__cxa_atexit@plt+0x216a4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [pc, #48] @ 2e334 <__cxa_atexit@plt+0x216a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ @@ -34214,46 +34214,46 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ mov r5, sl │ │ │ │ b 2e138 <__cxa_atexit@plt+0x214ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r0, r8, #192, 26 @ 0x3000 │ │ │ │ - tsteq r8, #48, 24 @ 0x3000 │ │ │ │ - tsteq r8, #140, 24 @ 0x8c00 │ │ │ │ + sbcseq r0, r8, #64, 18 @ 0x100000 │ │ │ │ + tsteq r8, #32, 24 @ 0x2000 │ │ │ │ + tsteq r8, #124, 24 @ 0x7c00 │ │ │ │ rscseq r7, r5, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 2e39c <__cxa_atexit@plt+0x21710> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e394 <__cxa_atexit@plt+0x21708> │ │ │ │ ldr r3, [pc, #52] @ 2e3a4 <__cxa_atexit@plt+0x21718> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 2e3a8 <__cxa_atexit@plt+0x2171c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 2e3ac <__cxa_atexit@plt+0x21720> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ + b 3f35fc <__cxa_atexit@plt+0x3e6970> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r7, r5, #152, 30 @ 0x260 │ │ │ │ rscseq r7, r5, #164, 30 @ 0x290 │ │ │ │ - tsteq r8, #180, 22 @ 0x2d000 │ │ │ │ + tsteq r8, #164, 22 @ 0x29000 │ │ │ │ rscseq r7, r5, #164, 30 @ 0x290 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2e438 <__cxa_atexit@plt+0x217ac> │ │ │ │ @@ -34270,15 +34270,15 @@ │ │ │ │ ldr r3, [pc, #84] @ 2e450 <__cxa_atexit@plt+0x217c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r8, #1] │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 17520f8 <__cxa_atexit@plt+0x174546c> │ │ │ │ + b d7b5bc <__cxa_atexit@plt+0xd6e930> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 2e458 <__cxa_atexit@plt+0x217cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #40] @ 2e45c <__cxa_atexit@plt+0x217d0> │ │ │ │ @@ -34302,15 +34302,15 @@ │ │ │ │ bne 2e494 <__cxa_atexit@plt+0x21808> │ │ │ │ ldr r3, [pc, #52] @ 2e4b4 <__cxa_atexit@plt+0x21828> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 2e4b8 <__cxa_atexit@plt+0x2182c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - b 17520f8 <__cxa_atexit@plt+0x174546c> │ │ │ │ + b d7b5bc <__cxa_atexit@plt+0xd6e930> │ │ │ │ ldr r7, [pc, #16] @ 2e4ac <__cxa_atexit@plt+0x21820> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 2e4b0 <__cxa_atexit@plt+0x21824> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq r7, r5, #168, 28 @ 0xa80 │ │ │ │ @@ -34330,28 +34330,28 @@ │ │ │ │ str sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 2e50c <__cxa_atexit@plt+0x21880> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 2e510 <__cxa_atexit@plt+0x21884> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 1757d1c <__cxa_atexit@plt+0x174b090> │ │ │ │ + b d811e0 <__cxa_atexit@plt+0xd74554> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r8, #240, 24 @ 0xf000 │ │ │ │ - tsteq r8, #228, 24 @ 0xe400 │ │ │ │ - tsteq r8, #220, 24 @ 0xdc00 │ │ │ │ + tsteq r8, #224, 24 @ 0xe000 │ │ │ │ + tsteq r8, #212, 24 @ 0xd400 │ │ │ │ + tsteq r8, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e534 <__cxa_atexit@plt+0x218a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff84c <__cxa_atexit@plt+0x3f2bc0> │ │ │ │ - tsteq r8, #184, 24 @ 0xb800 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + tsteq r8, #168, 24 @ 0xa800 │ │ │ │ rscseq r7, r5, #48, 28 @ 0x300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2e5c0 <__cxa_atexit@plt+0x21934> │ │ │ │ @@ -34368,15 +34368,15 @@ │ │ │ │ ldr r3, [pc, #84] @ 2e5d8 <__cxa_atexit@plt+0x2194c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r8, #1] │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 17520f8 <__cxa_atexit@plt+0x174546c> │ │ │ │ + b d7b5bc <__cxa_atexit@plt+0xd6e930> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 2e5e0 <__cxa_atexit@plt+0x21954> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #40] @ 2e5e4 <__cxa_atexit@plt+0x21958> │ │ │ │ @@ -34396,35 +34396,35 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 2e648 <__cxa_atexit@plt+0x219bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e640 <__cxa_atexit@plt+0x219b4> │ │ │ │ ldr r3, [pc, #52] @ 2e650 <__cxa_atexit@plt+0x219c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 2e654 <__cxa_atexit@plt+0x219c8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 2e658 <__cxa_atexit@plt+0x219cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ + b 3f35fc <__cxa_atexit@plt+0x3e6970> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r7, r5, #140, 26 @ 0x2300 │ │ │ │ rscseq r7, r5, #248, 24 @ 0xf800 │ │ │ │ - tsteq r8, #8, 18 @ 0x20000 │ │ │ │ + tsteq r8, #248, 16 @ 0xf80000 │ │ │ │ rscseq r7, r5, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e70c <__cxa_atexit@plt+0x21a80> │ │ │ │ @@ -34472,22 +34472,22 @@ │ │ │ │ ldr r6, [pc, #28] @ 2e740 <__cxa_atexit@plt+0x21ab4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ rscseq r7, r5, #204, 24 @ 0xcc00 │ │ │ │ rscseq r7, r5, #228, 24 @ 0xe400 │ │ │ │ rscseq r7, r5, #220, 24 @ 0xdc00 │ │ │ │ - tsteq r8, #76, 16 @ 0x4c0000 │ │ │ │ - tsteq r8, #144, 16 @ 0x900000 │ │ │ │ + tsteq r8, #60, 16 @ 0x3c0000 │ │ │ │ + tsteq r8, #128, 16 @ 0x800000 │ │ │ │ rscseq r7, r5, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 2e7b0 <__cxa_atexit@plt+0x21b24> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ @@ -34519,20 +34519,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 2e7f8 <__cxa_atexit@plt+0x21b6c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq r7, r5, #24, 24 @ 0x1800 │ │ │ │ rscseq r7, r5, #12, 24 @ 0xc00 │ │ │ │ - tsteq r8, #124, 14 @ 0x1f00000 │ │ │ │ - tsteq r8, #180, 14 @ 0x2d00000 │ │ │ │ + tsteq r8, #108, 14 @ 0x1b00000 │ │ │ │ + tsteq r8, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -34544,51 +34544,51 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2e860 <__cxa_atexit@plt+0x21bd4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #28, 14 @ 0x700000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #12, 14 @ 0x300000 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ rscseq r7, r5, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 2e66c <__cxa_atexit@plt+0x219e0> │ │ │ │ rscseq r7, r5, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 2e8d8 <__cxa_atexit@plt+0x21c4c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8d0 <__cxa_atexit@plt+0x21c44> │ │ │ │ ldr r3, [pc, #52] @ 2e8e0 <__cxa_atexit@plt+0x21c54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 2e8e4 <__cxa_atexit@plt+0x21c58> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 2e8e8 <__cxa_atexit@plt+0x21c5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ + b 3f35fc <__cxa_atexit@plt+0x3e6970> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r7, r5, #104, 22 @ 0x1a000 │ │ │ │ rscseq r7, r5, #104, 20 @ 0x68000 │ │ │ │ - tsteq r8, #120, 12 @ 0x7800000 │ │ │ │ + tsteq r8, #104, 12 @ 0x6800000 │ │ │ │ rscseq r7, r5, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2e954 <__cxa_atexit@plt+0x21cc8> │ │ │ │ @@ -34674,35 +34674,35 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 2eaa0 <__cxa_atexit@plt+0x21e14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ea98 <__cxa_atexit@plt+0x21e0c> │ │ │ │ ldr r3, [pc, #52] @ 2eaa8 <__cxa_atexit@plt+0x21e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 2eaac <__cxa_atexit@plt+0x21e20> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 2eab0 <__cxa_atexit@plt+0x21e24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ + b 3f35fc <__cxa_atexit@plt+0x3e6970> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r7, r5, #12, 20 @ 0xc000 │ │ │ │ rscseq r7, r5, #24, 20 @ 0x18000 │ │ │ │ - tsteq r8, #176, 8 @ 0xb0000000 │ │ │ │ + tsteq r8, #160, 8 @ 0xa0000000 │ │ │ │ rscseq r7, r5, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2eb1c <__cxa_atexit@plt+0x21e90> │ │ │ │ @@ -34788,35 +34788,35 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 2ec68 <__cxa_atexit@plt+0x21fdc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ec60 <__cxa_atexit@plt+0x21fd4> │ │ │ │ ldr r3, [pc, #52] @ 2ec70 <__cxa_atexit@plt+0x21fe4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 2ec74 <__cxa_atexit@plt+0x21fe8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 2ec78 <__cxa_atexit@plt+0x21fec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ + b 3f35fc <__cxa_atexit@plt+0x3e6970> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r7, r5, #196, 16 @ 0xc40000 │ │ │ │ rscseq r7, r5, #208, 16 @ 0xd00000 │ │ │ │ - tsteq r8, #232, 4 @ 0x8000000e │ │ │ │ + tsteq r8, #216, 4 @ 0x8000000d │ │ │ │ rscseq r7, r5, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2ed0c <__cxa_atexit@plt+0x22080> │ │ │ │ @@ -34854,20 +34854,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ rscseq r7, r5, #56, 16 @ 0x380000 │ │ │ │ rscseq r7, r5, #60, 16 @ 0x3c0000 │ │ │ │ rscseq r7, r5, #52, 16 @ 0x340000 │ │ │ │ - tsteq r8, #4, 8 @ 0x4000000 │ │ │ │ + tsteq r8, #244, 6 @ 0xd0000003 │ │ │ │ rscseq r7, r5, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2ed90 <__cxa_atexit@plt+0x22104> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -34887,18 +34887,18 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 2edbc <__cxa_atexit@plt+0x22130> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r7, r5, #164, 14 @ 0x2900000 │ │ │ │ rscseq r7, r5, #152, 14 @ 0x2600000 │ │ │ │ - tsteq r8, #88, 6 @ 0x60000001 │ │ │ │ + tsteq r8, #72, 6 @ 0x20000001 │ │ │ │ rscseq r7, r5, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 2ec8c <__cxa_atexit@plt+0x22000> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -34916,24 +34916,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldrb r7, [r7] │ │ │ │ ldr r5, [pc, #48] @ 2ee4c <__cxa_atexit@plt+0x221c0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #48, 2 │ │ │ │ - tsteq r8, #124, 6 @ 0xf0000001 │ │ │ │ + tsteq r8, #32, 2 │ │ │ │ + tsteq r8, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2eea4 <__cxa_atexit@plt+0x22218> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -34946,24 +34946,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldrb r7, [r7] │ │ │ │ ldr r5, [pc, #48] @ 2eec4 <__cxa_atexit@plt+0x22238> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #184 @ 0xb8 │ │ │ │ - tsteq r8, #4, 6 @ 0x10000000 │ │ │ │ + tsteq r8, #168 @ 0xa8 │ │ │ │ + tsteq r8, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ef20 <__cxa_atexit@plt+0x22294> │ │ │ │ ldr r7, [pc, #72] @ 2ef30 <__cxa_atexit@plt+0x222a4> │ │ │ │ @@ -34973,15 +34973,15 @@ │ │ │ │ beq 2ef10 <__cxa_atexit@plt+0x22284> │ │ │ │ ldr r7, [pc, #56] @ 2ef34 <__cxa_atexit@plt+0x222a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r9, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2ef38 <__cxa_atexit@plt+0x222ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -34993,15 +34993,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2ef60 <__cxa_atexit@plt+0x222d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #28] @ 2ef94 <__cxa_atexit@plt+0x22308> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -35058,29 +35058,29 @@ │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ str r0, [r8, #-12] │ │ │ │ str r3, [r8, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r9, r6, #27 │ │ │ │ sub sl, r6, #59 @ 0x3b │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2f0ec <__cxa_atexit@plt+0x22460> │ │ │ │ ldr r2, [pc, #144] @ 2f108 <__cxa_atexit@plt+0x2247c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 2f10c <__cxa_atexit@plt+0x22480> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, r2, #2 │ │ │ │ stmib r8, {r1, r3} │ │ │ │ str r2, [r8, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [pc, #92] @ 2f100 <__cxa_atexit@plt+0x22474> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #32]! │ │ │ │ str lr, [r8, #8] │ │ │ │ ldr r2, [pc, #80] @ 2f104 <__cxa_atexit@plt+0x22478> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r8, #-16] │ │ │ │ @@ -35089,30 +35089,30 @@ │ │ │ │ mov r3, r8 │ │ │ │ str ip, [r3, #12]! │ │ │ │ add r5, r5, #20 │ │ │ │ sub r9, r6, #47 @ 0x2f │ │ │ │ sub sl, r6, #59 @ 0x3b │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #208, 30 @ 0x340 │ │ │ │ - tsteq r8, #236, 2 @ 0x3b │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #192, 30 @ 0x300 │ │ │ │ + tsteq r8, #220, 2 @ 0x37 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r8, #48, 2 │ │ │ │ + tsteq r8, #32, 2 │ │ │ │ rscseq r7, r5, #240, 8 @ 0xf0000000 │ │ │ │ - tsteq r8, #96, 2 │ │ │ │ + tsteq r8, #80, 2 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - tsteq r8, #188, 2 @ 0x2f │ │ │ │ - tsteq r8, #180, 2 @ 0x2d │ │ │ │ + tsteq r8, #172, 2 @ 0x2b │ │ │ │ + tsteq r8, #164, 2 @ 0x29 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2f1ac <__cxa_atexit@plt+0x22520> │ │ │ │ ldr r3, [pc, #148] @ 2f1d0 <__cxa_atexit@plt+0x22544> │ │ │ │ @@ -35132,15 +35132,15 @@ │ │ │ │ beq 2f19c <__cxa_atexit@plt+0x22510> │ │ │ │ ldr r5, [pc, #96] @ 2f1d8 <__cxa_atexit@plt+0x2254c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r9, [r7] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ @@ -35173,15 +35173,15 @@ │ │ │ │ beq 2f230 <__cxa_atexit@plt+0x225a4> │ │ │ │ ldr r3, [pc, #60] @ 2f258 <__cxa_atexit@plt+0x225cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2f25c <__cxa_atexit@plt+0x225d0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -35194,15 +35194,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 2f2f8 <__cxa_atexit@plt+0x2266c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f2e4 <__cxa_atexit@plt+0x22658> │ │ │ │ ldr r7, [pc, #136] @ 2f31c <__cxa_atexit@plt+0x22690> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #132] @ 2f320 <__cxa_atexit@plt+0x22694> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -35232,20 +35232,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 2f328 <__cxa_atexit@plt+0x2269c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r8, #152, 24 @ 0x9800 │ │ │ │ - tsteq r8, #60, 30 @ 0xf0 │ │ │ │ - tsteq r8, #220, 28 @ 0xdc0 │ │ │ │ - tsteq r8, #32, 30 @ 0x80 │ │ │ │ + tsteq r8, #136, 24 @ 0x8800 │ │ │ │ + tsteq r8, #44, 30 @ 0xb0 │ │ │ │ + tsteq r8, #204, 28 @ 0xcc0 │ │ │ │ + tsteq r8, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2f364 <__cxa_atexit@plt+0x226d8> │ │ │ │ @@ -35253,16 +35253,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #156, 28 @ 0x9c0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f3c4 <__cxa_atexit@plt+0x22738> │ │ │ │ ldr r2, [pc, #60] @ 2f3cc <__cxa_atexit@plt+0x22740> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -35278,15 +35278,15 @@ │ │ │ │ b 2f3dc <__cxa_atexit@plt+0x22750> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r8, #148, 22 @ 0x25000 │ │ │ │ + tsteq r8, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #108] @ 2f454 <__cxa_atexit@plt+0x227c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ @@ -35370,17 +35370,17 @@ │ │ │ │ cmp r1, r0 │ │ │ │ bge 2f4bc <__cxa_atexit@plt+0x22830> │ │ │ │ b 2f4e8 <__cxa_atexit@plt+0x2285c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #176, 20 @ 0xb0000 │ │ │ │ - tsteq r8, #228, 24 @ 0xe400 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #160, 20 @ 0xa0000 │ │ │ │ + tsteq r8, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -35391,40 +35391,40 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ ldr r3, [pc, #28] @ 2f5ac <__cxa_atexit@plt+0x22920> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - tsteq r8, #8, 20 @ 0x8000 │ │ │ │ + tsteq r8, #248, 18 @ 0x3e0000 │ │ │ │ rscseq r6, r5, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f5ec <__cxa_atexit@plt+0x22960> │ │ │ │ ldr r2, [pc, #36] @ 2f5f4 <__cxa_atexit@plt+0x22968> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 2f5f8 <__cxa_atexit@plt+0x2296c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff92c <__cxa_atexit@plt+0x3f2ca0> │ │ │ │ + b 3f37a4 <__cxa_atexit@plt+0x3e6b18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #104, 18 @ 0x1a0000 │ │ │ │ - tsteq r8, #24, 24 @ 0x1800 │ │ │ │ + tsteq r8, #88, 18 @ 0x160000 │ │ │ │ + tsteq r8, #8, 24 @ 0x800 │ │ │ │ rscseq r6, r5, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2f6cc <__cxa_atexit@plt+0x22a40> │ │ │ │ ldr r3, [pc, #204] @ 2f6e8 <__cxa_atexit@plt+0x22a5c> │ │ │ │ @@ -35475,23 +35475,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r8, #16, 18 @ 0x40000 │ │ │ │ + tsteq r8, #0, 18 │ │ │ │ rscseq r6, r5, #44, 30 @ 0xb0 │ │ │ │ rscseq r6, r5, #32, 30 @ 0x80 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r8, #88, 22 @ 0x16000 │ │ │ │ - tsteq r8, #88, 22 @ 0x16000 │ │ │ │ - tsteq r8, #144, 16 @ 0x900000 │ │ │ │ + tsteq r8, #72, 22 @ 0x12000 │ │ │ │ + tsteq r8, #72, 22 @ 0x12000 │ │ │ │ + tsteq r8, #128, 16 @ 0x800000 │ │ │ │ rscseq r6, r5, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2f798 <__cxa_atexit@plt+0x22b0c> │ │ │ │ @@ -35523,21 +35523,21 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r6, r5, #84, 28 @ 0x540 │ │ │ │ rscseq r6, r5, #72, 28 @ 0x480 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r8, #140, 20 @ 0x8c000 │ │ │ │ - tsteq r8, #140, 20 @ 0x8c000 │ │ │ │ - tsteq r8, #196, 14 @ 0x3100000 │ │ │ │ + tsteq r8, #124, 20 @ 0x7c000 │ │ │ │ + tsteq r8, #124, 20 @ 0x7c000 │ │ │ │ + tsteq r8, #180, 14 @ 0x2d00000 │ │ │ │ rscseq r6, r5, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2f8b4 <__cxa_atexit@plt+0x22c28> │ │ │ │ ldr lr, [pc, #240] @ 2f8d0 <__cxa_atexit@plt+0x22c44> │ │ │ │ @@ -35597,22 +35597,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - tsteq r8, #72, 14 @ 0x1200000 │ │ │ │ + tsteq r8, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - tsteq r8, #132, 18 @ 0x210000 │ │ │ │ - tsteq r8, #60, 14 @ 0xf00000 │ │ │ │ - tsteq r8, #204, 12 @ 0xcc00000 │ │ │ │ + tsteq r8, #116, 18 @ 0x1d0000 │ │ │ │ + tsteq r8, #44, 14 @ 0xb00000 │ │ │ │ + tsteq r8, #188, 12 @ 0xbc00000 │ │ │ │ rscseq r6, r5, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #156] @ 2f99c <__cxa_atexit@plt+0x22d10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -35648,20 +35648,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - tsteq r8, #152, 16 @ 0x980000 │ │ │ │ - tsteq r8, #80, 12 @ 0x5000000 │ │ │ │ - tsteq r8, #224, 10 @ 0x38000000 │ │ │ │ + tsteq r8, #136, 16 @ 0x880000 │ │ │ │ + tsteq r8, #64, 12 @ 0x4000000 │ │ │ │ + tsteq r8, #208, 10 @ 0x34000000 │ │ │ │ rscseq r6, r5, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -35686,38 +35686,38 @@ │ │ │ │ stm r1, {r3, r7, lr} │ │ │ │ str r2, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - tsteq r8, #248, 14 @ 0x3e00000 │ │ │ │ - tsteq r8, #168, 10 @ 0x2a000000 │ │ │ │ - tsteq r8, #56, 10 @ 0xe000000 │ │ │ │ + tsteq r8, #232, 14 @ 0x3a00000 │ │ │ │ + tsteq r8, #152, 10 @ 0x26000000 │ │ │ │ + tsteq r8, #40, 10 @ 0xa000000 │ │ │ │ rscseq r6, r5, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fa80 <__cxa_atexit@plt+0x22df4> │ │ │ │ ldr r2, [pc, #36] @ 2fa88 <__cxa_atexit@plt+0x22dfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 2fa8c <__cxa_atexit@plt+0x22e00> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff92c <__cxa_atexit@plt+0x3f2ca0> │ │ │ │ + b 3f37a4 <__cxa_atexit@plt+0x3e6b18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #212, 8 @ 0xd4000000 │ │ │ │ - tsteq r8, #132, 14 @ 0x2100000 │ │ │ │ + tsteq r8, #196, 8 @ 0xc4000000 │ │ │ │ + tsteq r8, #116, 14 @ 0x1d00000 │ │ │ │ rscseq r6, r5, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2fb60 <__cxa_atexit@plt+0x22ed4> │ │ │ │ ldr r3, [pc, #204] @ 2fb7c <__cxa_atexit@plt+0x22ef0> │ │ │ │ @@ -35768,23 +35768,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r8, #124, 8 @ 0x7c000000 │ │ │ │ + tsteq r8, #108, 8 @ 0x6c000000 │ │ │ │ rscseq r6, r5, #152, 20 @ 0x98000 │ │ │ │ rscseq r6, r5, #140, 20 @ 0x8c000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r8, #196, 12 @ 0xc400000 │ │ │ │ - tsteq r8, #196, 12 @ 0xc400000 │ │ │ │ - tsteq r8, #252, 6 @ 0xf0000003 │ │ │ │ + tsteq r8, #180, 12 @ 0xb400000 │ │ │ │ + tsteq r8, #180, 12 @ 0xb400000 │ │ │ │ + tsteq r8, #236, 6 @ 0xb0000003 │ │ │ │ rscseq r6, r5, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2fc2c <__cxa_atexit@plt+0x22fa0> │ │ │ │ @@ -35816,40 +35816,40 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r6, r5, #192, 18 @ 0x300000 │ │ │ │ rscseq r6, r5, #180, 18 @ 0x2d0000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r8, #248, 10 @ 0x3e000000 │ │ │ │ - tsteq r8, #248, 10 @ 0x3e000000 │ │ │ │ - tsteq r8, #48, 6 @ 0xc0000000 │ │ │ │ + tsteq r8, #232, 10 @ 0x3a000000 │ │ │ │ + tsteq r8, #232, 10 @ 0x3a000000 │ │ │ │ + tsteq r8, #32, 6 @ 0x80000000 │ │ │ │ rscseq r6, r5, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fc90 <__cxa_atexit@plt+0x23004> │ │ │ │ ldr r2, [pc, #36] @ 2fc98 <__cxa_atexit@plt+0x2300c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 2fc9c <__cxa_atexit@plt+0x23010> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff92c <__cxa_atexit@plt+0x3f2ca0> │ │ │ │ + b 3f37a4 <__cxa_atexit@plt+0x3e6b18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #196, 4 @ 0x4000000c │ │ │ │ - tsteq r8, #116, 10 @ 0x1d000000 │ │ │ │ + tsteq r8, #180, 4 @ 0x4000000b │ │ │ │ + tsteq r8, #100, 10 @ 0x19000000 │ │ │ │ rscseq r6, r5, #0, 18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2fd70 <__cxa_atexit@plt+0x230e4> │ │ │ │ ldr r3, [pc, #204] @ 2fd8c <__cxa_atexit@plt+0x23100> │ │ │ │ @@ -35900,23 +35900,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r8, #108, 4 @ 0xc0000006 │ │ │ │ + tsteq r8, #92, 4 @ 0xc0000005 │ │ │ │ rscseq r6, r5, #136, 16 @ 0x880000 │ │ │ │ rscseq r6, r5, #124, 16 @ 0x7c0000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r8, #180, 8 @ 0xb4000000 │ │ │ │ - tsteq r8, #180, 8 @ 0xb4000000 │ │ │ │ - tsteq r8, #236, 2 @ 0x3b │ │ │ │ + tsteq r8, #164, 8 @ 0xa4000000 │ │ │ │ + tsteq r8, #164, 8 @ 0xa4000000 │ │ │ │ + tsteq r8, #220, 2 @ 0x37 │ │ │ │ rscseq r6, r5, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2fe3c <__cxa_atexit@plt+0x231b0> │ │ │ │ @@ -35948,40 +35948,40 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r6, r5, #176, 14 @ 0x2c00000 │ │ │ │ rscseq r6, r5, #164, 14 @ 0x2900000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r8, #232, 6 @ 0xa0000003 │ │ │ │ - tsteq r8, #232, 6 @ 0xa0000003 │ │ │ │ - tsteq r8, #32, 2 │ │ │ │ + tsteq r8, #216, 6 @ 0x60000003 │ │ │ │ + tsteq r8, #216, 6 @ 0x60000003 │ │ │ │ + tsteq r8, #16, 2 │ │ │ │ rscseq r6, r5, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fea0 <__cxa_atexit@plt+0x23214> │ │ │ │ ldr r2, [pc, #36] @ 2fea8 <__cxa_atexit@plt+0x2321c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 2feac <__cxa_atexit@plt+0x23220> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff92c <__cxa_atexit@plt+0x3f2ca0> │ │ │ │ + b 3f37a4 <__cxa_atexit@plt+0x3e6b18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #180 @ 0xb4 │ │ │ │ - tsteq r8, #100, 6 @ 0x90000001 │ │ │ │ + tsteq r8, #164 @ 0xa4 │ │ │ │ + tsteq r8, #84, 6 @ 0x50000001 │ │ │ │ rscseq r6, r5, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2ff80 <__cxa_atexit@plt+0x232f4> │ │ │ │ ldr r3, [pc, #204] @ 2ff9c <__cxa_atexit@plt+0x23310> │ │ │ │ @@ -36032,23 +36032,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r8, #92 @ 0x5c │ │ │ │ + tsteq r8, #76 @ 0x4c │ │ │ │ rscseq r6, r5, #120, 12 @ 0x7800000 │ │ │ │ rscseq r6, r5, #108, 12 @ 0x6c00000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r8, #164, 4 @ 0x4000000a │ │ │ │ - tsteq r8, #164, 4 @ 0x4000000a │ │ │ │ - tsteq r8, #220, 30 @ 0x370 │ │ │ │ + tsteq r8, #148, 4 @ 0x40000009 │ │ │ │ + tsteq r8, #148, 4 @ 0x40000009 │ │ │ │ + tsteq r8, #204, 30 @ 0x330 │ │ │ │ rscseq r6, r5, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3004c <__cxa_atexit@plt+0x233c0> │ │ │ │ @@ -36080,21 +36080,21 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r6, r5, #160, 10 @ 0x28000000 │ │ │ │ rscseq r6, r5, #148, 10 @ 0x25000000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r8, #216, 2 @ 0x36 │ │ │ │ - tsteq r8, #216, 2 @ 0x36 │ │ │ │ - tsteq r8, #16, 30 @ 0x40 │ │ │ │ + tsteq r8, #200, 2 @ 0x32 │ │ │ │ + tsteq r8, #200, 2 @ 0x32 │ │ │ │ + tsteq r8, #0, 30 │ │ │ │ rscseq r6, r5, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30138 <__cxa_atexit@plt+0x234ac> │ │ │ │ ldr r3, [pc, #172] @ 30140 <__cxa_atexit@plt+0x234b4> │ │ │ │ @@ -36139,15 +36139,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r8, #136, 28 @ 0x880 │ │ │ │ + tsteq r8, #120, 28 @ 0x780 │ │ │ │ muleq r0, ip, r0 │ │ │ │ rscseq r6, r5, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #44] @ 30190 <__cxa_atexit@plt+0x23504> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -36230,30 +36230,30 @@ │ │ │ │ ldr r5, [pc, #64] @ 302dc <__cxa_atexit@plt+0x23650> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ str r5, [r3, #20]! │ │ │ │ sub sl, r6, #18 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ - tsteq r8, #192, 24 @ 0xc000 │ │ │ │ - tsteq r8, #4, 26 @ 0x100 │ │ │ │ + tsteq r8, #176, 24 @ 0xb000 │ │ │ │ + tsteq r8, #244, 24 @ 0xf400 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ - tsteq r8, #248, 30 @ 0x3e0 │ │ │ │ - tsteq r8, #176, 26 @ 0x2c00 │ │ │ │ - tsteq r8, #64, 26 @ 0x1000 │ │ │ │ + tsteq r8, #232, 30 @ 0x3a0 │ │ │ │ + tsteq r8, #160, 26 @ 0x2800 │ │ │ │ + tsteq r8, #48, 26 @ 0xc00 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -36311,22 +36311,22 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #216, 22 @ 0x36000 │ │ │ │ - tsteq r8, #88, 28 @ 0x580 │ │ │ │ - tsteq r8, #244, 22 @ 0x3d000 │ │ │ │ - tsteq r8, #72, 24 @ 0x4800 │ │ │ │ - tsteq r8, #124, 28 @ 0x7c0 │ │ │ │ - tsteq r8, #184, 28 @ 0xb80 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ tsteq r8, #200, 22 @ 0x32000 │ │ │ │ + tsteq r8, #72, 28 @ 0x480 │ │ │ │ + tsteq r8, #228, 22 @ 0x39000 │ │ │ │ + tsteq r8, #56, 24 @ 0x3800 │ │ │ │ + tsteq r8, #108, 28 @ 0x6c0 │ │ │ │ + tsteq r8, #168, 28 @ 0xa80 │ │ │ │ + tsteq r8, #184, 22 @ 0x2e000 │ │ │ │ rscseq r6, r5, #136, 2 @ 0x22 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 304ac <__cxa_atexit@plt+0x23820> │ │ │ │ @@ -36419,58 +36419,58 @@ │ │ │ │ str ip, [sl, #36] @ 0x24 │ │ │ │ str fp, [sl, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #108] @ 30604 <__cxa_atexit@plt+0x23978> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ add r6, sl, #20 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 305e8 <__cxa_atexit@plt+0x2395c> │ │ │ │ ldr r3, [pc, #60] @ 305f8 <__cxa_atexit@plt+0x2396c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ str r2, [sl, #16] │ │ │ │ ldr r3, [pc, #40] @ 305fc <__cxa_atexit@plt+0x23970> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ b 305ec <__cxa_atexit@plt+0x23960> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff20c │ │ │ │ - tsteq r8, #196, 18 @ 0x310000 │ │ │ │ + tsteq r8, #180, 18 @ 0x2d0000 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - tsteq r8, #0, 20 │ │ │ │ + tsteq r8, #240, 18 @ 0x3c0000 │ │ │ │ rscseq r5, r5, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30644 <__cxa_atexit@plt+0x239b8> │ │ │ │ ldr r2, [pc, #36] @ 3064c <__cxa_atexit@plt+0x239c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 30650 <__cxa_atexit@plt+0x239c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff92c <__cxa_atexit@plt+0x3f2ca0> │ │ │ │ + b 3f37a4 <__cxa_atexit@plt+0x3e6b18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #16, 18 @ 0x40000 │ │ │ │ - tsteq r8, #192, 22 @ 0x30000 │ │ │ │ + tsteq r8, #0, 18 │ │ │ │ + tsteq r8, #176, 22 @ 0x2c000 │ │ │ │ rscseq r5, r5, #76, 30 @ 0x130 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 30724 <__cxa_atexit@plt+0x23a98> │ │ │ │ ldr r3, [pc, #204] @ 30740 <__cxa_atexit@plt+0x23ab4> │ │ │ │ @@ -36521,23 +36521,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r8, #184, 16 @ 0xb80000 │ │ │ │ + tsteq r8, #168, 16 @ 0xa80000 │ │ │ │ rscseq r5, r5, #212, 28 @ 0xd40 │ │ │ │ rscseq r5, r5, #200, 28 @ 0xc80 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r8, #0, 22 │ │ │ │ - tsteq r8, #0, 22 │ │ │ │ - tsteq r8, #56, 16 @ 0x380000 │ │ │ │ + tsteq r8, #240, 20 @ 0xf0000 │ │ │ │ + tsteq r8, #240, 20 @ 0xf0000 │ │ │ │ + tsteq r8, #40, 16 @ 0x280000 │ │ │ │ rscseq r5, r5, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 307f0 <__cxa_atexit@plt+0x23b64> │ │ │ │ @@ -36569,21 +36569,21 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r5, r5, #252, 26 @ 0x3f00 │ │ │ │ rscseq r5, r5, #240, 26 @ 0x3c00 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r8, #52, 20 @ 0x34000 │ │ │ │ - tsteq r8, #52, 20 @ 0x34000 │ │ │ │ - tsteq r8, #108, 14 @ 0x1b00000 │ │ │ │ + tsteq r8, #36, 20 @ 0x24000 │ │ │ │ + tsteq r8, #36, 20 @ 0x24000 │ │ │ │ + tsteq r8, #92, 14 @ 0x1700000 │ │ │ │ rscseq r5, r5, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 308d8 <__cxa_atexit@plt+0x23c4c> │ │ │ │ @@ -36631,21 +36631,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r8, #236, 12 @ 0xec00000 │ │ │ │ + tsteq r8, #220, 12 @ 0xdc00000 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - tsteq r8, #80, 18 @ 0x140000 │ │ │ │ - tsteq r8, #8, 14 @ 0x200000 │ │ │ │ - tsteq r8, #152, 12 @ 0x9800000 │ │ │ │ + tsteq r8, #64, 18 @ 0x100000 │ │ │ │ + tsteq r8, #248, 12 @ 0xf800000 │ │ │ │ + tsteq r8, #136, 12 @ 0x8800000 │ │ │ │ rscseq r5, r5, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36671,38 +36671,38 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - tsteq r8, #140, 16 @ 0x8c0000 │ │ │ │ - tsteq r8, #68, 12 @ 0x4400000 │ │ │ │ - tsteq r8, #212, 10 @ 0x35000000 │ │ │ │ + tsteq r8, #124, 16 @ 0x7c0000 │ │ │ │ + tsteq r8, #52, 12 @ 0x3400000 │ │ │ │ + tsteq r8, #196, 10 @ 0x31000000 │ │ │ │ rscseq r5, r5, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 309e4 <__cxa_atexit@plt+0x23d58> │ │ │ │ ldr r2, [pc, #36] @ 309ec <__cxa_atexit@plt+0x23d60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 309f0 <__cxa_atexit@plt+0x23d64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff92c <__cxa_atexit@plt+0x3f2ca0> │ │ │ │ + b 3f37a4 <__cxa_atexit@plt+0x3e6b18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #112, 10 @ 0x1c000000 │ │ │ │ - tsteq r8, #32, 16 @ 0x200000 │ │ │ │ + tsteq r8, #96, 10 @ 0x18000000 │ │ │ │ + tsteq r8, #16, 16 @ 0x100000 │ │ │ │ rscseq r5, r5, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 30ac4 <__cxa_atexit@plt+0x23e38> │ │ │ │ ldr r3, [pc, #204] @ 30ae0 <__cxa_atexit@plt+0x23e54> │ │ │ │ @@ -36753,23 +36753,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r8, #24, 10 @ 0x6000000 │ │ │ │ + tsteq r8, #8, 10 @ 0x2000000 │ │ │ │ rscseq r5, r5, #52, 22 @ 0xd000 │ │ │ │ rscseq r5, r5, #40, 22 @ 0xa000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r8, #96, 14 @ 0x1800000 │ │ │ │ - tsteq r8, #96, 14 @ 0x1800000 │ │ │ │ - tsteq r8, #152, 8 @ 0x98000000 │ │ │ │ + tsteq r8, #80, 14 @ 0x1400000 │ │ │ │ + tsteq r8, #80, 14 @ 0x1400000 │ │ │ │ + tsteq r8, #136, 8 @ 0x88000000 │ │ │ │ rscseq r5, r5, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 30b90 <__cxa_atexit@plt+0x23f04> │ │ │ │ @@ -36801,21 +36801,21 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r5, r5, #92, 20 @ 0x5c000 │ │ │ │ rscseq r5, r5, #80, 20 @ 0x50000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r8, #148, 12 @ 0x9400000 │ │ │ │ - tsteq r8, #148, 12 @ 0x9400000 │ │ │ │ - tsteq r8, #204, 6 @ 0x30000003 │ │ │ │ + tsteq r8, #132, 12 @ 0x8400000 │ │ │ │ + tsteq r8, #132, 12 @ 0x8400000 │ │ │ │ + tsteq r8, #188, 6 @ 0xf0000002 │ │ │ │ rscseq r5, r5, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -36839,45 +36839,45 @@ │ │ │ │ ldr r0, [pc, #64] @ 30c60 <__cxa_atexit@plt+0x23fd4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ mov r6, r3 │ │ │ │ b 30c48 <__cxa_atexit@plt+0x23fbc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - tsteq r8, #64, 6 │ │ │ │ - tsteq r8, #140, 6 @ 0x30000002 │ │ │ │ - tsteq r8, #28, 6 @ 0x70000000 │ │ │ │ + tsteq r8, #48, 6 @ 0xc0000000 │ │ │ │ + tsteq r8, #124, 6 @ 0xf0000001 │ │ │ │ + tsteq r8, #12, 6 @ 0x30000000 │ │ │ │ rscseq r5, r5, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30ca0 <__cxa_atexit@plt+0x24014> │ │ │ │ ldr r2, [pc, #36] @ 30ca8 <__cxa_atexit@plt+0x2401c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 30cac <__cxa_atexit@plt+0x24020> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff92c <__cxa_atexit@plt+0x3f2ca0> │ │ │ │ + b 3f37a4 <__cxa_atexit@plt+0x3e6b18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #180, 4 @ 0x4000000b │ │ │ │ - tsteq r8, #100, 10 @ 0x19000000 │ │ │ │ + tsteq r8, #164, 4 @ 0x4000000a │ │ │ │ + tsteq r8, #84, 10 @ 0x15000000 │ │ │ │ rscseq r5, r5, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 30d80 <__cxa_atexit@plt+0x240f4> │ │ │ │ ldr r3, [pc, #204] @ 30d9c <__cxa_atexit@plt+0x24110> │ │ │ │ @@ -36928,23 +36928,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r8, #92, 4 @ 0xc0000005 │ │ │ │ + tsteq r8, #76, 4 @ 0xc0000004 │ │ │ │ rscseq r5, r5, #120, 16 @ 0x780000 │ │ │ │ rscseq r5, r5, #108, 16 @ 0x6c0000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r8, #164, 8 @ 0xa4000000 │ │ │ │ - tsteq r8, #164, 8 @ 0xa4000000 │ │ │ │ - tsteq r8, #220, 2 @ 0x37 │ │ │ │ + tsteq r8, #148, 8 @ 0x94000000 │ │ │ │ + tsteq r8, #148, 8 @ 0x94000000 │ │ │ │ + tsteq r8, #204, 2 @ 0x33 │ │ │ │ rscseq r5, r5, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 30e4c <__cxa_atexit@plt+0x241c0> │ │ │ │ @@ -36976,40 +36976,40 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r5, r5, #160, 14 @ 0x2800000 │ │ │ │ rscseq r5, r5, #148, 14 @ 0x2500000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r8, #216, 6 @ 0x60000003 │ │ │ │ - tsteq r8, #216, 6 @ 0x60000003 │ │ │ │ - tsteq r8, #16, 2 │ │ │ │ + tsteq r8, #200, 6 @ 0x20000003 │ │ │ │ + tsteq r8, #200, 6 @ 0x20000003 │ │ │ │ + tsteq r8, #0, 2 │ │ │ │ rscseq r5, r5, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30eb0 <__cxa_atexit@plt+0x24224> │ │ │ │ ldr r2, [pc, #36] @ 30eb8 <__cxa_atexit@plt+0x2422c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 30ebc <__cxa_atexit@plt+0x24230> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff92c <__cxa_atexit@plt+0x3f2ca0> │ │ │ │ + b 3f37a4 <__cxa_atexit@plt+0x3e6b18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #164 @ 0xa4 │ │ │ │ - tsteq r8, #84, 6 @ 0x50000001 │ │ │ │ + tsteq r8, #148 @ 0x94 │ │ │ │ + tsteq r8, #68, 6 @ 0x10000001 │ │ │ │ rscseq r5, r5, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 30f90 <__cxa_atexit@plt+0x24304> │ │ │ │ ldr r3, [pc, #204] @ 30fac <__cxa_atexit@plt+0x24320> │ │ │ │ @@ -37060,23 +37060,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r8, #76 @ 0x4c │ │ │ │ + tsteq r8, #60 @ 0x3c │ │ │ │ rscseq r5, r5, #104, 12 @ 0x6800000 │ │ │ │ rscseq r5, r5, #92, 12 @ 0x5c00000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r8, #148, 4 @ 0x40000009 │ │ │ │ - tsteq r8, #148, 4 @ 0x40000009 │ │ │ │ - tsteq r8, #204, 30 @ 0x330 │ │ │ │ + tsteq r8, #132, 4 @ 0x40000008 │ │ │ │ + tsteq r8, #132, 4 @ 0x40000008 │ │ │ │ + tsteq r8, #188, 30 @ 0x2f0 │ │ │ │ rscseq r5, r5, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3105c <__cxa_atexit@plt+0x243d0> │ │ │ │ @@ -37108,21 +37108,21 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r5, r5, #144, 10 @ 0x24000000 │ │ │ │ rscseq r5, r5, #132, 10 @ 0x21000000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r8, #200, 2 @ 0x32 │ │ │ │ - tsteq r8, #200, 2 @ 0x32 │ │ │ │ - tsteq r8, #0, 30 │ │ │ │ + tsteq r8, #184, 2 @ 0x2e │ │ │ │ + tsteq r8, #184, 2 @ 0x2e │ │ │ │ + tsteq r8, #240, 28 @ 0xf00 │ │ │ │ rscseq r5, r5, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 31108 <__cxa_atexit@plt+0x2447c> │ │ │ │ @@ -37152,15 +37152,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r8, #124, 28 @ 0x7c0 │ │ │ │ + tsteq r8, #108, 28 @ 0x6c0 │ │ │ │ rscseq r5, r5, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37239,25 +37239,25 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - tsteq r8, #176, 30 @ 0x2c0 │ │ │ │ + tsteq r8, #160, 30 @ 0x280 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - tsteq r8, #4 │ │ │ │ - tsteq r8, #188, 26 @ 0x2f00 │ │ │ │ - tsteq r8, #76, 26 @ 0x1300 │ │ │ │ + tsteq r8, #244, 30 @ 0x3d0 │ │ │ │ + tsteq r8, #172, 26 @ 0x2b00 │ │ │ │ + tsteq r8, #60, 26 @ 0xf00 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - tsteq r8, #112 @ 0x70 │ │ │ │ - tsteq r8, #40, 28 @ 0x280 │ │ │ │ - tsteq r8, #184, 26 @ 0x2e00 │ │ │ │ + tsteq r8, #96 @ 0x60 │ │ │ │ + tsteq r8, #24, 28 @ 0x180 │ │ │ │ + tsteq r8, #168, 26 @ 0x2a00 │ │ │ │ rscseq r5, r5, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3132c <__cxa_atexit@plt+0x246a0> │ │ │ │ @@ -37339,31 +37339,31 @@ │ │ │ │ str ip, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ str r0, [r8, #20] │ │ │ │ str r3, [r8, #24] │ │ │ │ add r0, r8, #28 │ │ │ │ stm r0, {r2, sl, lr} │ │ │ │ add r5, r5, #32 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 31438 <__cxa_atexit@plt+0x247ac> │ │ │ │ ldr r3, [pc, #44] @ 31448 <__cxa_atexit@plt+0x247bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ b 3143c <__cxa_atexit@plt+0x247b0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff404 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ rscseq r5, r5, #76, 2 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -37392,15 +37392,15 @@ │ │ │ │ str r0, [r7, #32] │ │ │ │ sub r1, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ mov r6, r7 │ │ │ │ b 314ec <__cxa_atexit@plt+0x24860> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 314fc <__cxa_atexit@plt+0x24870> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -37439,15 +37439,15 @@ │ │ │ │ str sl, [r2, #12] │ │ │ │ str r9, [r2, #16] │ │ │ │ add r1, r2, #20 │ │ │ │ stm r1, {r8, sl, lr} │ │ │ │ str r0, [r2, #32] │ │ │ │ sub r9, r6, #1 │ │ │ │ mov sl, r3 │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ mov r9, r8 │ │ │ │ mov r6, r2 │ │ │ │ b 315b0 <__cxa_atexit@plt+0x24924> │ │ │ │ mov r9, r8 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 315cc <__cxa_atexit@plt+0x24940> │ │ │ │ @@ -37474,15 +37474,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 3163c <__cxa_atexit@plt+0x249b0> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b e5a624 <__cxa_atexit@plt+0xe4d998> │ │ │ │ + b 185b6d4 <__cxa_atexit@plt+0x184ea48> │ │ │ │ ldr r7, [pc, #20] @ 31640 <__cxa_atexit@plt+0x249b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r4, r5, #212, 30 @ 0x350 │ │ │ │ rscseq r4, r5, #176, 30 @ 0x2c0 │ │ │ │ @@ -37522,19 +37522,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r8, #204, 16 @ 0xcc0000 │ │ │ │ + tsteq r8, #188, 16 @ 0xbc0000 │ │ │ │ rscseq r4, r5, #208, 28 @ 0xd00 │ │ │ │ - tsteq r8, #64, 22 @ 0x10000 │ │ │ │ + tsteq r8, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 31738 <__cxa_atexit@plt+0x24aac> │ │ │ │ @@ -37546,17 +37546,17 @@ │ │ │ │ add r2, r2, #2 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r4, r5, #80, 28 @ 0x500 │ │ │ │ - tsteq r8, #192, 20 @ 0xc0000 │ │ │ │ + tsteq r8, #176, 20 @ 0xb0000 │ │ │ │ rscseq r4, r5, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 317b8 <__cxa_atexit@plt+0x24b2c> │ │ │ │ @@ -37575,26 +37575,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r0, r1, r5} │ │ │ │ ldr r5, [pc, #56] @ 317e0 <__cxa_atexit@plt+0x24b54> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #184, 14 @ 0x2e00000 │ │ │ │ - tsteq r8, #20, 16 @ 0x140000 │ │ │ │ - tsteq r8, #160, 14 @ 0x2800000 │ │ │ │ - tsteq r8, #84, 20 @ 0x54000 │ │ │ │ + tsteq r8, #168, 14 @ 0x2a00000 │ │ │ │ + tsteq r8, #4, 16 @ 0x40000 │ │ │ │ + tsteq r8, #144, 14 @ 0x2400000 │ │ │ │ + tsteq r8, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31864 <__cxa_atexit@plt+0x24bd8> │ │ │ │ ldr lr, [pc, #128] @ 31884 <__cxa_atexit@plt+0x24bf8> │ │ │ │ @@ -37626,18 +37626,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r8, #36, 14 @ 0x900000 │ │ │ │ - tsteq r8, #156, 18 @ 0x270000 │ │ │ │ + tsteq r8, #20, 14 @ 0x500000 │ │ │ │ + tsteq r8, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 318cc <__cxa_atexit@plt+0x24c40> │ │ │ │ @@ -37647,16 +37647,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #36, 18 @ 0x90000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 31930 <__cxa_atexit@plt+0x24ca4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -37669,24 +37669,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldrb r7, [r7] │ │ │ │ ldr r5, [pc, #48] @ 31950 <__cxa_atexit@plt+0x24cc4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #44, 12 @ 0x2c00000 │ │ │ │ - tsteq r8, #120, 16 @ 0x780000 │ │ │ │ + tsteq r8, #28, 12 @ 0x1c00000 │ │ │ │ + tsteq r8, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 319a8 <__cxa_atexit@plt+0x24d1c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -37699,38 +37699,38 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldrb r7, [r7] │ │ │ │ ldr r5, [pc, #48] @ 319c8 <__cxa_atexit@plt+0x24d3c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #180, 10 @ 0x2d000000 │ │ │ │ - tsteq r8, #0, 16 │ │ │ │ + tsteq r8, #164, 10 @ 0x29000000 │ │ │ │ + tsteq r8, #240, 14 @ 0x3c00000 │ │ │ │ rscseq r4, r5, #244 @ 0xf4 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 31a04 <__cxa_atexit@plt+0x24d78> │ │ │ │ ldr r3, [pc, #36] @ 31a14 <__cxa_atexit@plt+0x24d88> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [r5] │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #12] @ 31a18 <__cxa_atexit@plt+0x24d8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq r4, r5, #240, 22 @ 0x3c000 │ │ │ │ rscseq r4, r5, #168 @ 0xa8 │ │ │ │ @@ -37784,37 +37784,37 @@ │ │ │ │ ldr r3, [pc, #120] @ 31b5c <__cxa_atexit@plt+0x24ed0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ add r0, r8, #4 │ │ │ │ ldr lr, [pc, #80] @ 31b58 <__cxa_atexit@plt+0x24ecc> │ │ │ │ add lr, pc, lr │ │ │ │ mov r6, r8 │ │ │ │ str r1, [r6, #16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ str lr, [r6, #-12] │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #48] @ 31b54 <__cxa_atexit@plt+0x24ec8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - tsteq r8, #44, 14 @ 0xb00000 │ │ │ │ + tsteq r8, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ rscseq r3, r5, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -37874,30 +37874,30 @@ │ │ │ │ add r0, r8, #16 │ │ │ │ stm r0, {r2, r8, r9} │ │ │ │ str r1, [r8, #28] │ │ │ │ str sl, [r8, #32] │ │ │ │ str r3, [r8, #36] @ 0x24 │ │ │ │ str lr, [r8, #44]! @ 0x2c │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - tsteq r8, #152, 6 @ 0x60000002 │ │ │ │ - tsteq r8, #224, 10 @ 0x38000000 │ │ │ │ - tsteq r8, #116, 10 @ 0x1d000000 │ │ │ │ - tsteq r8, #8, 6 @ 0x20000000 │ │ │ │ + tsteq r8, #136, 6 @ 0x20000002 │ │ │ │ + tsteq r8, #208, 10 @ 0x34000000 │ │ │ │ + tsteq r8, #100, 10 @ 0x19000000 │ │ │ │ + tsteq r8, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r6, lsl #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 31ce4 <__cxa_atexit@plt+0x25058> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -37990,29 +37990,29 @@ │ │ │ │ add r2, r3, #24 │ │ │ │ stm r2, {r0, r1, sl} │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ add r5, r5, #28 │ │ │ │ sub r9, r6, #11 │ │ │ │ sub sl, r6, #23 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #244, 8 @ 0xf4000000 │ │ │ │ - tsteq r8, #248, 6 @ 0xe0000003 │ │ │ │ - tsteq r8, #172, 2 @ 0x2b │ │ │ │ - tsteq r8, #224, 6 @ 0x80000003 │ │ │ │ - tsteq r8, #4, 4 @ 0x40000000 │ │ │ │ - tsteq r8, #28, 8 @ 0x1c000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #228, 8 @ 0xe4000000 │ │ │ │ + tsteq r8, #232, 6 @ 0xa0000003 │ │ │ │ + tsteq r8, #156, 2 @ 0x27 │ │ │ │ + tsteq r8, #208, 6 @ 0x40000003 │ │ │ │ + tsteq r8, #244, 2 @ 0x3d │ │ │ │ tsteq r8, #12, 8 @ 0xc000000 │ │ │ │ - tsteq r8, #80, 4 │ │ │ │ - tsteq r8, #132, 8 @ 0x84000000 │ │ │ │ - tsteq r8, #100, 8 @ 0x64000000 │ │ │ │ + tsteq r8, #252, 6 @ 0xf0000003 │ │ │ │ + tsteq r8, #64, 4 │ │ │ │ + tsteq r8, #116, 8 @ 0x74000000 │ │ │ │ + tsteq r8, #84, 8 @ 0x54000000 │ │ │ │ rscseq r3, r5, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31ed8 <__cxa_atexit@plt+0x2524c> │ │ │ │ @@ -38031,31 +38031,31 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r0, r1, r5} │ │ │ │ ldr r5, [pc, #56] @ 31f00 <__cxa_atexit@plt+0x25274> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #152 @ 0x98 │ │ │ │ - tsteq r8, #244 @ 0xf4 │ │ │ │ - tsteq r8, #128 @ 0x80 │ │ │ │ - tsteq r8, #52, 6 @ 0xd0000000 │ │ │ │ + tsteq r8, #136 @ 0x88 │ │ │ │ + tsteq r8, #228 @ 0xe4 │ │ │ │ + tsteq r8, #112 @ 0x70 │ │ │ │ + tsteq r8, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 3ff91c <__cxa_atexit@plt+0x3f2c90> │ │ │ │ + b 3f3794 <__cxa_atexit@plt+0x3e6b08> │ │ │ │ rscseq r4, r5, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -38088,28 +38088,28 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 31ff0 <__cxa_atexit@plt+0x25364> │ │ │ │ ldr r3, [pc, #100] @ 32010 <__cxa_atexit@plt+0x25384> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #20] @ 3200c <__cxa_atexit@plt+0x25380> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @@ -38140,18 +38140,18 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 32098 <__cxa_atexit@plt+0x2540c> │ │ │ │ ldr r3, [pc, #56] @ 320b4 <__cxa_atexit@plt+0x25428> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r9, sl} │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #16] @ 320b0 <__cxa_atexit@plt+0x25424> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ rscseq r4, r5, #92, 10 @ 0x17000000 │ │ │ │ @@ -38191,77 +38191,77 @@ │ │ │ │ stm r8, {r2, r3, r9} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, ip │ │ │ │ - b e5a624 <__cxa_atexit@plt+0xe4d998> │ │ │ │ + b 185b6d4 <__cxa_atexit@plt+0x184ea48> │ │ │ │ mov r6, r3 │ │ │ │ b 32168 <__cxa_atexit@plt+0x254dc> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 32180 <__cxa_atexit@plt+0x254f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ rscseq r4, r5, #148, 8 @ 0x94000000 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - tsteq r8, #144, 28 @ 0x900 │ │ │ │ - tsteq r8, #28, 28 @ 0x1c0 │ │ │ │ - tsteq r8, #116 @ 0x74 │ │ │ │ + tsteq r8, #128, 28 @ 0x800 │ │ │ │ + tsteq r8, #12, 28 @ 0xc0 │ │ │ │ + tsteq r8, #100 @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 321d0 <__cxa_atexit@plt+0x25544> │ │ │ │ ldr r2, [pc, #36] @ 321d8 <__cxa_atexit@plt+0x2554c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 321dc <__cxa_atexit@plt+0x25550> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #132, 26 @ 0x2100 │ │ │ │ - tsteq r8, #216, 26 @ 0x3600 │ │ │ │ + tsteq r8, #116, 26 @ 0x1d00 │ │ │ │ + tsteq r8, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32218 <__cxa_atexit@plt+0x2558c> │ │ │ │ ldr r2, [pc, #36] @ 32220 <__cxa_atexit@plt+0x25594> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 32224 <__cxa_atexit@plt+0x25598> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #60, 26 @ 0xf00 │ │ │ │ - tsteq r8, #144, 26 @ 0x2400 │ │ │ │ + tsteq r8, #44, 26 @ 0xb00 │ │ │ │ + tsteq r8, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ rscseq r4, r5, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov lr, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -38327,15 +38327,15 @@ │ │ │ │ stm r5, {r0, r1, r2} │ │ │ │ str r8, [lr, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, lr │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b e5a624 <__cxa_atexit@plt+0xe4d998> │ │ │ │ + b 185b6d4 <__cxa_atexit@plt+0x184ea48> │ │ │ │ mov r6, lr │ │ │ │ b 32388 <__cxa_atexit@plt+0x256fc> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #80] @ 323e0 <__cxa_atexit@plt+0x25754> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -38353,44 +38353,44 @@ │ │ │ │ ldr r9, [sp, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ rscseq r4, r5, #88, 4 @ 0x80000005 │ │ │ │ - tsteq r8, #140, 22 @ 0x23000 │ │ │ │ + tsteq r8, #124, 22 @ 0x1f000 │ │ │ │ rscseq r4, r5, #132, 4 @ 0x40000008 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - tsteq r8, #40, 24 @ 0x2800 │ │ │ │ - tsteq r8, #116, 24 @ 0x7400 │ │ │ │ - tsteq r8, #0, 24 │ │ │ │ - tsteq r8, #88, 28 @ 0x580 │ │ │ │ + tsteq r8, #24, 24 @ 0x1800 │ │ │ │ + tsteq r8, #100, 24 @ 0x6400 │ │ │ │ + tsteq r8, #240, 22 @ 0x3c000 │ │ │ │ + tsteq r8, #72, 28 @ 0x480 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 32438 <__cxa_atexit@plt+0x257ac> │ │ │ │ ldr r8, [pc, #44] @ 3244c <__cxa_atexit@plt+0x257c0> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r9, [pc, #36] @ 32450 <__cxa_atexit@plt+0x257c4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b e4f9fc <__cxa_atexit@plt+0xe42d70> │ │ │ │ + b 1850aac <__cxa_atexit@plt+0x1843e20> │ │ │ │ ldr r7, [pc, #20] @ 32454 <__cxa_atexit@plt+0x257c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r4, r5, #244, 2 @ 0x3d │ │ │ │ - tsteq r8, #220, 26 @ 0x3700 │ │ │ │ + tsteq r8, #204, 26 @ 0x3300 │ │ │ │ rscseq r4, r5, #220, 2 @ 0x37 │ │ │ │ rscseq r4, r5, #200, 2 @ 0x32 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -38411,15 +38411,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 3251c <__cxa_atexit@plt+0x25890> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add r3, r2, #1 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 32514 <__cxa_atexit@plt+0x25888> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -38452,15 +38452,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3258c <__cxa_atexit@plt+0x25900> │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r3, [pc, #28] @ 32590 <__cxa_atexit@plt+0x25904> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #24] @ 32594 <__cxa_atexit@plt+0x25908> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -38477,15 +38477,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 325d0 <__cxa_atexit@plt+0x25944> │ │ │ │ ldr r8, [pc, #40] @ 325e8 <__cxa_atexit@plt+0x2595c> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b e5f934 <__cxa_atexit@plt+0xe52ca8> │ │ │ │ + b 18609e4 <__cxa_atexit@plt+0x1853d58> │ │ │ │ ldr r7, [pc, #20] @ 325ec <__cxa_atexit@plt+0x25960> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r4, r5, #124 @ 0x7c │ │ │ │ @@ -38505,29 +38505,29 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #228, 20 @ 0xe4000 │ │ │ │ + tsteq r8, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 32678 <__cxa_atexit@plt+0x259ec> │ │ │ │ ldr r2, [pc, #32] @ 32688 <__cxa_atexit@plt+0x259fc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -38544,29 +38544,29 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #72, 20 @ 0x48000 │ │ │ │ + tsteq r8, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 32714 <__cxa_atexit@plt+0x25a88> │ │ │ │ ldr r2, [pc, #32] @ 32724 <__cxa_atexit@plt+0x25a98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -38596,29 +38596,29 @@ │ │ │ │ str lr, [r2, #4] │ │ │ │ str r3, [r2, #8] │ │ │ │ str ip, [r2, #12] │ │ │ │ str r9, [r2, #16] │ │ │ │ ldr r9, [pc, #60] @ 327e0 <__cxa_atexit@plt+0x25b54> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r1 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ mov r6, r2 │ │ │ │ b 327bc <__cxa_atexit@plt+0x25b30> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 327d0 <__cxa_atexit@plt+0x25b44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r3, r5, #144, 28 @ 0x900 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq r3, r5, #208, 28 @ 0xd00 │ │ │ │ - tsteq r8, #100, 20 @ 0x64000 │ │ │ │ + tsteq r8, #84, 20 @ 0x54000 │ │ │ │ rscseq r3, r5, #116, 28 @ 0x740 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32864 <__cxa_atexit@plt+0x25bd8> │ │ │ │ @@ -38638,15 +38638,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 328a8 <__cxa_atexit@plt+0x25c1c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add r3, r2, #1 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 328a0 <__cxa_atexit@plt+0x25c14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -38679,15 +38679,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 32918 <__cxa_atexit@plt+0x25c8c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r3, [pc, #28] @ 3291c <__cxa_atexit@plt+0x25c90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #24] @ 32920 <__cxa_atexit@plt+0x25c94> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -38916,19 +38916,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r8, #8, 6 @ 0x20000000 │ │ │ │ - tsteq r8, #68, 6 @ 0x10000001 │ │ │ │ - tsteq r8, #112, 10 @ 0x1c000000 │ │ │ │ + tsteq r8, #248, 4 @ 0x8000000f │ │ │ │ + tsteq r8, #52, 6 @ 0xd0000000 │ │ │ │ + tsteq r8, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 32d04 <__cxa_atexit@plt+0x26078> │ │ │ │ @@ -38941,36 +38941,36 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #192, 4 │ │ │ │ - tsteq r8, #236, 8 @ 0xec000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #176, 4 │ │ │ │ + tsteq r8, #220, 8 @ 0xdc000000 │ │ │ │ rscseq r2, r5, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32d54 <__cxa_atexit@plt+0x260c8> │ │ │ │ ldr r2, [pc, #36] @ 32d5c <__cxa_atexit@plt+0x260d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 32d60 <__cxa_atexit@plt+0x260d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #0, 4 │ │ │ │ - tsteq r8, #184, 8 @ 0xb8000000 │ │ │ │ + tsteq r8, #240, 2 @ 0x3c │ │ │ │ + tsteq r8, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32da0 <__cxa_atexit@plt+0x26114> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -38981,15 +38981,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 32dac <__cxa_atexit@plt+0x26120> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ b 32944 <__cxa_atexit@plt+0x25cb8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r8, #160, 2 @ 0x28 │ │ │ │ + tsteq r8, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -39007,16 +39007,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 32e1c <__cxa_atexit@plt+0x26190> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r8, #40, 8 @ 0x28000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r8, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -39032,16 +39032,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 32e80 <__cxa_atexit@plt+0x261f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r8, #176, 6 @ 0xc0000002 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r8, #160, 6 @ 0x80000002 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32f08 <__cxa_atexit@plt+0x2627c> │ │ │ │ ldr r2, [pc, #132] @ 32f24 <__cxa_atexit@plt+0x26298> │ │ │ │ @@ -39074,19 +39074,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r8, #140 @ 0x8c │ │ │ │ - tsteq r8, #200 @ 0xc8 │ │ │ │ - tsteq r8, #252, 4 @ 0xc000000f │ │ │ │ + tsteq r8, #124 @ 0x7c │ │ │ │ + tsteq r8, #184 @ 0xb8 │ │ │ │ + tsteq r8, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 32f78 <__cxa_atexit@plt+0x262ec> │ │ │ │ @@ -39098,17 +39098,17 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #72 @ 0x48 │ │ │ │ - tsteq r8, #124, 4 @ 0xc0000007 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #56 @ 0x38 │ │ │ │ + tsteq r8, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33020 <__cxa_atexit@plt+0x26394> │ │ │ │ ldr lr, [pc, #148] @ 33040 <__cxa_atexit@plt+0x263b4> │ │ │ │ @@ -39145,18 +39145,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r8, #124, 30 @ 0x1f0 │ │ │ │ - tsteq r8, #240, 2 @ 0x3c │ │ │ │ + tsteq r8, #108, 30 @ 0x1b0 │ │ │ │ + tsteq r8, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 33090 <__cxa_atexit@plt+0x26404> │ │ │ │ @@ -39168,16 +39168,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r8, #112, 2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r8, #96, 2 │ │ │ │ rscseq r2, r5, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -39203,27 +39203,27 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ ldr r3, [pc, #56] @ 33154 <__cxa_atexit@plt+0x264c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 33138 <__cxa_atexit@plt+0x264ac> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #96, 28 @ 0x600 │ │ │ │ - tsteq r8, #188, 28 @ 0xbc0 │ │ │ │ - tsteq r8, #68, 28 @ 0x440 │ │ │ │ - tsteq r8, #152 @ 0x98 │ │ │ │ - tsteq r8, #224 @ 0xe0 │ │ │ │ + tsteq r8, #80, 28 @ 0x500 │ │ │ │ + tsteq r8, #172, 28 @ 0xac0 │ │ │ │ + tsteq r8, #52, 28 @ 0x340 │ │ │ │ + tsteq r8, #136 @ 0x88 │ │ │ │ + tsteq r8, #208 @ 0xd0 │ │ │ │ rscseq r2, r5, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -39249,27 +39249,27 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ ldr r3, [pc, #56] @ 3320c <__cxa_atexit@plt+0x26580> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 331f0 <__cxa_atexit@plt+0x26564> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #168, 26 @ 0x2a00 │ │ │ │ - tsteq r8, #4, 28 @ 0x40 │ │ │ │ - tsteq r8, #140, 26 @ 0x2300 │ │ │ │ - tsteq r8, #224, 30 @ 0x380 │ │ │ │ - tsteq r8, #40 @ 0x28 │ │ │ │ + tsteq r8, #152, 26 @ 0x2600 │ │ │ │ + tsteq r8, #244, 26 @ 0x3d00 │ │ │ │ + tsteq r8, #124, 26 @ 0x1f00 │ │ │ │ + tsteq r8, #208, 30 @ 0x340 │ │ │ │ + tsteq r8, #24 │ │ │ │ rscseq r2, r5, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -39295,27 +39295,27 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ ldr r3, [pc, #56] @ 332c4 <__cxa_atexit@plt+0x26638> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 332a8 <__cxa_atexit@plt+0x2661c> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #240, 24 @ 0xf000 │ │ │ │ - tsteq r8, #76, 26 @ 0x1300 │ │ │ │ - tsteq r8, #212, 24 @ 0xd400 │ │ │ │ - tsteq r8, #40, 30 @ 0xa0 │ │ │ │ - tsteq r8, #112, 30 @ 0x1c0 │ │ │ │ + tsteq r8, #224, 24 @ 0xe000 │ │ │ │ + tsteq r8, #60, 26 @ 0xf00 │ │ │ │ + tsteq r8, #196, 24 @ 0xc400 │ │ │ │ + tsteq r8, #24, 30 @ 0x60 │ │ │ │ + tsteq r8, #96, 30 @ 0x180 │ │ │ │ rscseq r2, r5, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -39341,27 +39341,27 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ ldr r3, [pc, #56] @ 3337c <__cxa_atexit@plt+0x266f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 33360 <__cxa_atexit@plt+0x266d4> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, #56, 24 @ 0x3800 │ │ │ │ - tsteq r8, #148, 24 @ 0x9400 │ │ │ │ - tsteq r8, #28, 24 @ 0x1c00 │ │ │ │ - tsteq r8, #112, 28 @ 0x700 │ │ │ │ - tsteq r8, #184, 28 @ 0xb80 │ │ │ │ + tsteq r8, #40, 24 @ 0x2800 │ │ │ │ + tsteq r8, #132, 24 @ 0x8400 │ │ │ │ + tsteq r8, #12, 24 @ 0xc00 │ │ │ │ + tsteq r8, #96, 28 @ 0x600 │ │ │ │ + tsteq r8, #168, 28 @ 0xa80 │ │ │ │ rscseq r2, r5, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #56 @ 0x38 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 333c8 <__cxa_atexit@plt+0x2673c> │ │ │ │ @@ -39411,25 +39411,25 @@ │ │ │ │ str r7, [sl, #4]! │ │ │ │ str r9, [sl, #8] │ │ │ │ ldr r7, [pc, #52] @ 3348c <__cxa_atexit@plt+0x26800> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ - tsteq r8, #72, 22 @ 0x12000 │ │ │ │ + tsteq r8, #56, 22 @ 0xe000 │ │ │ │ rscseq r2, r5, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -39500,21 +39500,21 @@ │ │ │ │ mov r4, r9 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ rscseq r3, r5, #120 @ 0x78 │ │ │ │ - tsteq r8, #224, 24 @ 0xe000 │ │ │ │ - tsteq r8, #140, 24 @ 0x8c00 │ │ │ │ - tsteq r8, #32, 20 @ 0x20000 │ │ │ │ - tsteq r8, #192, 24 @ 0xc000 │ │ │ │ + tsteq r8, #208, 24 @ 0xd000 │ │ │ │ + tsteq r8, #124, 24 @ 0x7c00 │ │ │ │ + tsteq r8, #16, 20 @ 0x10000 │ │ │ │ + tsteq r8, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ rscseq r2, r5, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3363c <__cxa_atexit@plt+0x269b0> │ │ │ │ @@ -39532,15 +39532,15 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 33670 <__cxa_atexit@plt+0x269e4> │ │ │ │ b 3368c <__cxa_atexit@plt+0x26a00> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr lr, [pc, #36] @ 33678 <__cxa_atexit@plt+0x269ec> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ @@ -39609,28 +39609,28 @@ │ │ │ │ stm r2, {r1, r6, lr} │ │ │ │ str r0, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - tsteq r8, #220, 20 @ 0xdc000 │ │ │ │ - tsteq r8, #44, 16 @ 0x2c0000 │ │ │ │ - tsteq r8, #136, 16 @ 0x880000 │ │ │ │ - tsteq r8, #184, 20 @ 0xb8000 │ │ │ │ - tsteq r8, #76, 20 @ 0x4c000 │ │ │ │ + tsteq r8, #204, 20 @ 0xcc000 │ │ │ │ + tsteq r8, #28, 16 @ 0x1c0000 │ │ │ │ + tsteq r8, #120, 16 @ 0x780000 │ │ │ │ + tsteq r8, #168, 20 @ 0xa8000 │ │ │ │ + tsteq r8, #60, 20 @ 0x3c000 │ │ │ │ rscseq r2, r5, #16, 6 @ 0x40000000 │ │ │ │ andeq sp, r8, pc, asr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -39716,30 +39716,30 @@ │ │ │ │ str r7, [r6, #60] @ 0x3c │ │ │ │ str fp, [r6, #64] @ 0x40 │ │ │ │ str sl, [r6, #68] @ 0x44 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ ldmib sp, {r7, fp} │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - tsteq r8, #168, 18 @ 0x2a0000 │ │ │ │ - tsteq r8, #36, 14 @ 0x900000 │ │ │ │ - tsteq r8, #16, 18 @ 0x40000 │ │ │ │ - tsteq r8, #164, 12 @ 0xa400000 │ │ │ │ - tsteq r8, #44, 18 @ 0xb0000 │ │ │ │ + tsteq r8, #152, 18 @ 0x260000 │ │ │ │ + tsteq r8, #20, 14 @ 0x500000 │ │ │ │ + tsteq r8, #0, 18 │ │ │ │ + tsteq r8, #148, 12 @ 0x9400000 │ │ │ │ + tsteq r8, #28, 18 @ 0x70000 │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ - tsteq r8, #212, 16 @ 0xd40000 │ │ │ │ + tsteq r8, #196, 16 @ 0xc40000 │ │ │ │ rscseq r2, r5, #92, 2 │ │ │ │ andeq r3, r0, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -39788,24 +39788,24 @@ │ │ │ │ mov r9, sl │ │ │ │ ldr r0, [pc, #72] @ 33a80 <__cxa_atexit@plt+0x26df4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #36]! @ 0x24 │ │ │ │ str lr, [sl, #24]! │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r7, ip │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 33a70 <__cxa_atexit@plt+0x26de4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsr #15 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff378 │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ rscseq r2, r5, #64 @ 0x40 │ │ │ │ andeq r1, r0, sp, lsl #12 │ │ │ │ @@ -39845,15 +39845,15 @@ │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 3398c <__cxa_atexit@plt+0x26d00> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr lr, [pc, #272] @ 33c48 <__cxa_atexit@plt+0x26fbc> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #52] @ 0x34 │ │ │ │ str r2, [r5, #32] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str lr, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ @@ -39908,32 +39908,32 @@ │ │ │ │ stm lr, {r7, sl, ip} │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r6, [pc, #28] @ 33c50 <__cxa_atexit@plt+0x26fc4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, ip, asr #7 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff5dc │ │ │ │ - tsteq r8, #16, 8 @ 0x10000000 │ │ │ │ - tsteq r8, #244, 10 @ 0x3d000000 │ │ │ │ - tsteq r8, #136, 6 @ 0x20000002 │ │ │ │ - tsteq r8, #252, 10 @ 0x3f000000 │ │ │ │ - tsteq r8, #248, 10 @ 0x3e000000 │ │ │ │ + tsteq r8, #0, 8 │ │ │ │ + tsteq r8, #228, 10 @ 0x39000000 │ │ │ │ + tsteq r8, #120, 6 @ 0xe0000001 │ │ │ │ + tsteq r8, #236, 10 @ 0x3b000000 │ │ │ │ + tsteq r8, #232, 10 @ 0x3a000000 │ │ │ │ rscseq r1, r5, #84, 28 @ 0x540 │ │ │ │ andeq r0, r4, lr, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrb r7, [r3] │ │ │ │ cmp r2, r7 │ │ │ │ @@ -39995,32 +39995,32 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 33dac <__cxa_atexit@plt+0x27120> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffff484 │ │ │ │ - tsteq r8, #184, 4 @ 0x8000000b │ │ │ │ - tsteq r8, #152, 8 @ 0x98000000 │ │ │ │ - tsteq r8, #44, 4 @ 0xc0000002 │ │ │ │ - tsteq r8, #164, 8 @ 0xa4000000 │ │ │ │ - tsteq r8, #160, 8 @ 0xa0000000 │ │ │ │ + tsteq r8, #168, 4 @ 0x8000000a │ │ │ │ + tsteq r8, #136, 8 @ 0x88000000 │ │ │ │ + tsteq r8, #28, 4 @ 0xc0000001 │ │ │ │ + tsteq r8, #148, 8 @ 0x94000000 │ │ │ │ + tsteq r8, #144, 8 @ 0x90000000 │ │ │ │ rscseq r1, r5, #248, 24 @ 0xf800 │ │ │ │ andeq r6, r4, lr, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -40074,28 +40074,28 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r7, sl, ip} │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ sub r8, r6, #7 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r7, [pc, #44] @ 33ef8 <__cxa_atexit@plt+0x2726c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ @ instruction: 0xfffff340 │ │ │ │ - tsteq r8, #116, 2 │ │ │ │ - tsteq r8, #88, 6 @ 0x60000001 │ │ │ │ - tsteq r8, #236 @ 0xec │ │ │ │ - tsteq r8, #96, 6 @ 0x80000001 │ │ │ │ - tsteq r8, #92, 6 @ 0x70000001 │ │ │ │ + tsteq r8, #100, 2 │ │ │ │ + tsteq r8, #72, 6 @ 0x20000001 │ │ │ │ + tsteq r8, #220 @ 0xdc │ │ │ │ + tsteq r8, #80, 6 @ 0x40000001 │ │ │ │ + tsteq r8, #76, 6 @ 0x30000001 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ rscseq r1, r5, #200, 22 @ 0x32000 │ │ │ │ andeq r1, r8, pc, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -40177,42 +40177,42 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r6, [pc, #24] @ 340a8 <__cxa_atexit@plt+0x2741c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, #68 @ 0x44 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ str r6, [r5, #16]! │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r1 │ │ │ │ - tsteq r8, #160, 4 │ │ │ │ + tsteq r8, #144, 4 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ - tstpeq r7, #224, 30 @ p-variant is OBSOLETE @ 0x380 │ │ │ │ - tsteq r8, #196, 2 @ 0x31 │ │ │ │ - tstpeq r7, #88, 30 @ p-variant is OBSOLETE @ 0x160 │ │ │ │ - tsteq r8, #204, 2 @ 0x33 │ │ │ │ - tsteq r8, #200, 2 @ 0x32 │ │ │ │ + tstpeq r7, #208, 30 @ p-variant is OBSOLETE @ 0x340 │ │ │ │ + tsteq r8, #180, 2 @ 0x2d │ │ │ │ + tstpeq r7, #72, 30 @ p-variant is OBSOLETE @ 0x120 │ │ │ │ + tsteq r8, #188, 2 @ 0x2f │ │ │ │ + tsteq r8, #184, 2 @ 0x2e │ │ │ │ rscseq r1, r5, #248, 18 @ 0x3e0000 │ │ │ │ andeq r3, r0, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -40266,28 +40266,28 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r7, sl, ip} │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ sub r8, r6, #7 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r7, [pc, #44] @ 341f8 <__cxa_atexit@plt+0x2756c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ @ instruction: 0xffffef88 │ │ │ │ - tstpeq r7, #116, 28 @ p-variant is OBSOLETE @ 0x740 │ │ │ │ - tsteq r8, #88 @ 0x58 │ │ │ │ - tstpeq r7, #236, 26 @ p-variant is OBSOLETE @ 0x3b00 │ │ │ │ - tsteq r8, #96 @ 0x60 │ │ │ │ - tsteq r8, #92 @ 0x5c │ │ │ │ + tstpeq r7, #100, 28 @ p-variant is OBSOLETE @ 0x640 │ │ │ │ + tsteq r8, #72 @ 0x48 │ │ │ │ + tstpeq r7, #220, 26 @ p-variant is OBSOLETE @ 0x3700 │ │ │ │ + tsteq r8, #80 @ 0x50 │ │ │ │ + tsteq r8, #76 @ 0x4c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r5, r1, ip, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -40313,21 +40313,21 @@ │ │ │ │ mov r9, sl │ │ │ │ ldr r0, [pc, #52] @ 342a0 <__cxa_atexit@plt+0x27614> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #36]! @ 0x24 │ │ │ │ str lr, [sl, #24]! │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r7, ip │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ ldr r3, [pc, #28] @ 342a4 <__cxa_atexit@plt+0x27618> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffeb44 │ │ │ │ @ instruction: 0xffffec4c │ │ │ │ @ instruction: 0xffffed24 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -40337,33 +40337,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 342ec <__cxa_atexit@plt+0x27660> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r1, r5, #12, 14 @ 0x300000 │ │ │ │ - tstpeq r7, #108, 24 @ p-variant is OBSOLETE @ 0x6c00 │ │ │ │ + tstpeq r7, #92, 24 @ p-variant is OBSOLETE @ 0x5c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #12] @ 34310 <__cxa_atexit@plt+0x27684> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ rscseq r1, r5, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 343c8 <__cxa_atexit@plt+0x2773c> │ │ │ │ @@ -40435,33 +40435,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 34474 <__cxa_atexit@plt+0x277e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r1, r5, #100, 10 @ 0x19000000 │ │ │ │ - tstpeq r7, #228, 20 @ p-variant is OBSOLETE @ 0xe4000 │ │ │ │ + tstpeq r7, #212, 20 @ p-variant is OBSOLETE @ 0xd4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #12] @ 34498 <__cxa_atexit@plt+0x2780c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ rscseq r1, r5, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 34550 <__cxa_atexit@plt+0x278c4> │ │ │ │ @@ -40547,15 +40547,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #100] @ 3467c <__cxa_atexit@plt+0x279f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 34674 <__cxa_atexit@plt+0x279e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -40566,18 +40566,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ rscseq r1, r5, #172, 30 @ 0x2b0 │ │ │ │ - tstpeq r7, #184, 22 @ p-variant is OBSOLETE @ 0x2e000 │ │ │ │ + tstpeq r7, #168, 22 @ p-variant is OBSOLETE @ 0x2a000 │ │ │ │ rscseq r2, r5, #104 @ 0x68 │ │ │ │ @ instruction: 0xffffd418 │ │ │ │ - tstpeq r7, #248, 22 @ p-variant is OBSOLETE @ 0x3e000 │ │ │ │ + tstpeq r7, #232, 22 @ p-variant is OBSOLETE @ 0x3a000 │ │ │ │ rscseq r1, r5, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ @@ -40588,26 +40588,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 346ec <__cxa_atexit@plt+0x27a60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #28] @ 346f0 <__cxa_atexit@plt+0x27a64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 346f4 <__cxa_atexit@plt+0x27a68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd374 │ │ │ │ - tstpeq r7, #88, 22 @ p-variant is OBSOLETE @ 0x16000 │ │ │ │ + tstpeq r7, #72, 22 @ p-variant is OBSOLETE @ 0x12000 │ │ │ │ rscseq r1, r5, #40, 30 @ 0xa0 │ │ │ │ - tstpeq r7, #52, 22 @ p-variant is OBSOLETE @ 0xd000 │ │ │ │ + tstpeq r7, #36, 22 @ p-variant is OBSOLETE @ 0x9000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 34738 <__cxa_atexit@plt+0x27aac> │ │ │ │ @@ -40615,15 +40615,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 34750 <__cxa_atexit@plt+0x27ac4> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b e5a624 <__cxa_atexit@plt+0xe4d998> │ │ │ │ + b 185b6d4 <__cxa_atexit@plt+0x184ea48> │ │ │ │ ldr r7, [pc, #20] @ 34754 <__cxa_atexit@plt+0x27ac8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r1, r5, #168, 30 @ 0x2a0 │ │ │ │ rscseq r1, r5, #132, 30 @ 0x210 │ │ │ │ @@ -40648,30 +40648,30 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 347dc <__cxa_atexit@plt+0x27b50> │ │ │ │ ldr r3, [pc, #88] @ 34804 <__cxa_atexit@plt+0x27b78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #84] @ 34808 <__cxa_atexit@plt+0x27b7c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 3ff8d4 <__cxa_atexit@plt+0x3f2c48> │ │ │ │ + b 3f374c <__cxa_atexit@plt+0x3e6ac0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 34800 <__cxa_atexit@plt+0x27b74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 347fc <__cxa_atexit@plt+0x27b70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, #192, 14 @ p-variant is OBSOLETE @ 0x3000000 │ │ │ │ + tstpeq r7, #176, 14 @ p-variant is OBSOLETE @ 0x2c00000 │ │ │ │ @ instruction: 0xffff18b4 │ │ │ │ rscseq r1, r5, #108, 4 @ 0xc0000006 │ │ │ │ rscseq r1, r5, #148, 4 @ 0x40000009 │ │ │ │ @ instruction: 0xffff16b4 │ │ │ │ rscseq r1, r5, #60, 4 @ 0xc0000003 │ │ │ │ rscseq r1, r5, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -40684,15 +40684,15 @@ │ │ │ │ bcc 3484c <__cxa_atexit@plt+0x27bc0> │ │ │ │ ldr r2, [pc, #36] @ 3485c <__cxa_atexit@plt+0x27bd0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ rscseq r1, r5, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -40714,30 +40714,30 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 348e4 <__cxa_atexit@plt+0x27c58> │ │ │ │ ldr r3, [pc, #88] @ 3490c <__cxa_atexit@plt+0x27c80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #84] @ 34910 <__cxa_atexit@plt+0x27c84> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 3ff8d4 <__cxa_atexit@plt+0x3f2c48> │ │ │ │ + b 3f374c <__cxa_atexit@plt+0x3e6ac0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 34908 <__cxa_atexit@plt+0x27c7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 34904 <__cxa_atexit@plt+0x27c78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, #184, 12 @ p-variant is OBSOLETE @ 0xb800000 │ │ │ │ + tstpeq r7, #168, 12 @ p-variant is OBSOLETE @ 0xa800000 │ │ │ │ @ instruction: 0xffff17ac │ │ │ │ rscseq r1, r5, #100, 2 │ │ │ │ rscseq r1, r5, #140, 2 @ 0x23 │ │ │ │ @ instruction: 0xffff15ac │ │ │ │ rscseq r1, r5, #52, 2 │ │ │ │ rscseq r1, r5, #64, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -40750,15 +40750,15 @@ │ │ │ │ bcc 34954 <__cxa_atexit@plt+0x27cc8> │ │ │ │ ldr r2, [pc, #36] @ 34964 <__cxa_atexit@plt+0x27cd8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -40785,15 +40785,15 @@ │ │ │ │ ldr r0, [pc, #68] @ 34a0c <__cxa_atexit@plt+0x27d80> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #12] │ │ │ │ str r9, [r2, #16] │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, lr │ │ │ │ - b e5f934 <__cxa_atexit@plt+0xe52ca8> │ │ │ │ + b 18609e4 <__cxa_atexit@plt+0x1853d58> │ │ │ │ mov r6, r2 │ │ │ │ b 349f0 <__cxa_atexit@plt+0x27d64> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 34a00 <__cxa_atexit@plt+0x27d74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -40814,38 +40814,38 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r9, [pc, #36] @ 34a6c <__cxa_atexit@plt+0x27de0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ ldr r7, [pc, #20] @ 34a70 <__cxa_atexit@plt+0x27de4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r1, r5, #172, 24 @ 0xac00 │ │ │ │ - tstpeq r7, #204, 14 @ p-variant is OBSOLETE @ 0x3300000 │ │ │ │ + tstpeq r7, #188, 14 @ p-variant is OBSOLETE @ 0x2f00000 │ │ │ │ rscseq r1, r5, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34aa4 <__cxa_atexit@plt+0x27e18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 34aac <__cxa_atexit@plt+0x27e20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e3cb20 <__cxa_atexit@plt+0xe2fe94> │ │ │ │ + b 183dbd0 <__cxa_atexit@plt+0x1830f44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, #160, 8 @ p-variant is OBSOLETE @ 0xa0000000 │ │ │ │ + tstpeq r7, #144, 8 @ p-variant is OBSOLETE @ 0x90000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -40854,15 +40854,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -40871,18 +40871,18 @@ │ │ │ │ bhi 34b38 <__cxa_atexit@plt+0x27eac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 34b40 <__cxa_atexit@plt+0x27eb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e3cb20 <__cxa_atexit@plt+0xe2fe94> │ │ │ │ + b 183dbd0 <__cxa_atexit@plt+0x1830f44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r7, #12, 8 @ p-variant is OBSOLETE @ 0xc000000 │ │ │ │ + tstpeq r7, #252, 6 @ p-variant is OBSOLETE @ 0xf0000003 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -40892,15 +40892,15 @@ │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ rscseq r1, r5, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -40935,25 +40935,25 @@ │ │ │ │ str fp, [r5, #-4] │ │ │ │ ldr r9, [pc, #56] @ 34c5c <__cxa_atexit@plt+0x27fd0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #48] @ 34c60 <__cxa_atexit@plt+0x27fd4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp] │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tstpeq r7, #240, 10 @ p-variant is OBSOLETE @ 0x3c000000 │ │ │ │ + tstpeq r7, #224, 10 @ p-variant is OBSOLETE @ 0x38000000 │ │ │ │ rscseq r1, r5, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov ip, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r1, r5, #12 │ │ │ │ @@ -40978,28 +40978,28 @@ │ │ │ │ str r9, [r2, #16] │ │ │ │ str r0, [r2, #20] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r9, [pc, #60] @ 34d14 <__cxa_atexit@plt+0x28088> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r1 │ │ │ │ mov sl, ip │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ mov r6, r2 │ │ │ │ b 34cf4 <__cxa_atexit@plt+0x28068> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 34d08 <__cxa_atexit@plt+0x2807c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ rscseq r1, r5, #28, 20 @ 0x1c000 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ rscseq r1, r5, #228, 18 @ 0x390000 │ │ │ │ - tstpeq r7, #60, 10 @ p-variant is OBSOLETE @ 0xf000000 │ │ │ │ + tstpeq r7, #44, 10 @ p-variant is OBSOLETE @ 0xb000000 │ │ │ │ rscseq r1, r5, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov ip, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ @@ -41025,29 +41025,29 @@ │ │ │ │ str r9, [r2, #16] │ │ │ │ str r0, [r2, #20] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [pc, #64] @ 34dd4 <__cxa_atexit@plt+0x28148> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r1 │ │ │ │ mov sl, ip │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ mov r6, r2 │ │ │ │ b 34db0 <__cxa_atexit@plt+0x28124> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #12] @ 34dc8 <__cxa_atexit@plt+0x2813c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ rscseq r1, r5, #92, 18 @ 0x170000 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ rscseq r1, r5, #40, 18 @ 0xa0000 │ │ │ │ - tstpeq r7, #128, 8 @ p-variant is OBSOLETE @ 0x80000000 │ │ │ │ + tstpeq r7, #112, 8 @ p-variant is OBSOLETE @ 0x70000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 34e58 <__cxa_atexit@plt+0x281cc> │ │ │ │ ldr r2, [pc, #148] @ 34e8c <__cxa_atexit@plt+0x28200> │ │ │ │ @@ -41067,15 +41067,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 34e74 <__cxa_atexit@plt+0x281e8> │ │ │ │ ldr r7, [pc, #96] @ 34e98 <__cxa_atexit@plt+0x2820c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -41084,34 +41084,34 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r7, #64, 2 @ p-variant is OBSOLETE │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r7, #48, 2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffff0134 │ │ │ │ rscseq r0, r5, #240, 16 @ 0xf00000 │ │ │ │ - tstpeq r7, #64, 6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, #48, 6 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 34ed8 <__cxa_atexit@plt+0x2824c> │ │ │ │ ldr r2, [pc, #36] @ 34ee8 <__cxa_atexit@plt+0x2825c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -41136,15 +41136,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 34f88 <__cxa_atexit@plt+0x282fc> │ │ │ │ ldr r7, [pc, #96] @ 34fac <__cxa_atexit@plt+0x28320> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -41153,34 +41153,34 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r7, #44 @ p-variant is OBSOLETE @ 0x2c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r7, #28 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffff0020 │ │ │ │ rscseq r0, r5, #220, 14 @ 0x3700000 │ │ │ │ - tstpeq r7, #44, 4 @ p-variant is OBSOLETE @ 0xc0000002 │ │ │ │ + tstpeq r7, #28, 4 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 34fec <__cxa_atexit@plt+0x28360> │ │ │ │ ldr r2, [pc, #36] @ 34ffc <__cxa_atexit@plt+0x28370> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -41207,15 +41207,15 @@ │ │ │ │ ldr r0, [pc, #68] @ 350a4 <__cxa_atexit@plt+0x28418> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #12] │ │ │ │ str r9, [r2, #16] │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, lr │ │ │ │ - b e5e424 <__cxa_atexit@plt+0xe51798> │ │ │ │ + b 185f4d4 <__cxa_atexit@plt+0x1852848> │ │ │ │ mov r6, r2 │ │ │ │ b 35088 <__cxa_atexit@plt+0x283fc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 35098 <__cxa_atexit@plt+0x2840c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -41249,15 +41249,15 @@ │ │ │ │ add r2, r2, #8 │ │ │ │ stm r2, {r0, r1, r9} │ │ │ │ sub r0, r6, #11 │ │ │ │ str sl, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r9, lr │ │ │ │ - b e5e424 <__cxa_atexit@plt+0xe51798> │ │ │ │ + b 185f4d4 <__cxa_atexit@plt+0x1852848> │ │ │ │ mov r6, r2 │ │ │ │ b 35130 <__cxa_atexit@plt+0x284a4> │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 35148 <__cxa_atexit@plt+0x284bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -41278,22 +41278,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 351a8 <__cxa_atexit@plt+0x2851c> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r9, [pc, #36] @ 351ac <__cxa_atexit@plt+0x28520> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ ldr r7, [pc, #20] @ 351b0 <__cxa_atexit@plt+0x28524> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r1, r5, #196, 10 @ 0x31000000 │ │ │ │ - tstpeq r7, #140 @ p-variant is OBSOLETE @ 0x8c │ │ │ │ + tstpeq r7, #124 @ p-variant is OBSOLETE @ 0x7c │ │ │ │ rscseq r1, r5, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3523c <__cxa_atexit@plt+0x285b0> │ │ │ │ ldr r2, [pc, #136] @ 35258 <__cxa_atexit@plt+0x285cc> │ │ │ │ @@ -41327,19 +41327,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r7, #92, 26 @ 0x1700 │ │ │ │ - tsteq r7, #152, 26 @ 0x2600 │ │ │ │ - tsteq r7, #196, 30 @ 0x310 │ │ │ │ + tsteq r7, #76, 26 @ 0x1300 │ │ │ │ + tsteq r7, #136, 26 @ 0x2200 │ │ │ │ + tsteq r7, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 352b0 <__cxa_atexit@plt+0x28624> │ │ │ │ @@ -41352,32 +41352,32 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #20, 26 @ 0x500 │ │ │ │ - tsteq r7, #64, 30 @ 0x100 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r7, #4, 26 @ 0x100 │ │ │ │ + tsteq r7, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 352f4 <__cxa_atexit@plt+0x28668> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 352fc <__cxa_atexit@plt+0x28670> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e3cb20 <__cxa_atexit@plt+0xe2fe94> │ │ │ │ + b 183dbd0 <__cxa_atexit@plt+0x1830f44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #80, 24 @ 0x5000 │ │ │ │ + tsteq r7, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41386,15 +41386,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -41403,18 +41403,18 @@ │ │ │ │ bhi 35388 <__cxa_atexit@plt+0x286fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 35390 <__cxa_atexit@plt+0x28704> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e3cb20 <__cxa_atexit@plt+0xe2fe94> │ │ │ │ + b 183dbd0 <__cxa_atexit@plt+0x1830f44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #188, 22 @ 0x2f000 │ │ │ │ + tsteq r7, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41424,15 +41424,15 @@ │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -41549,33 +41549,33 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r3, r8, r9, sl} │ │ │ │ str r7, [r6, #28] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, ip │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 35604 <__cxa_atexit@plt+0x28978> │ │ │ │ ldr r3, [pc, #52] @ 35618 <__cxa_atexit@plt+0x2898c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r7, #28 │ │ │ │ b 35608 <__cxa_atexit@plt+0x2897c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ rscseq r1, r5, #76, 2 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ @@ -41608,15 +41608,15 @@ │ │ │ │ ldmdb r5, {r8, r9, sl} │ │ │ │ ldr r1, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r2, r8, r9, sl} │ │ │ │ str r0, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ ldr r7, [pc, #100] @ 35728 <__cxa_atexit@plt+0x28a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #68] @ 35720 <__cxa_atexit@plt+0x28a94> │ │ │ │ @@ -41631,15 +41631,15 @@ │ │ │ │ ldr r7, [pc, #28] @ 3571c <__cxa_atexit@plt+0x28a90> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, r7, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ rscseq r1, r5, #120 @ 0x78 │ │ │ │ rscseq r1, r5, #156 @ 0x9c │ │ │ │ rscseq r1, r5, #164 @ 0xa4 │ │ │ │ rscseq r1, r5, #200 @ 0xc8 │ │ │ │ rscseq r1, r5, #248 @ 0xf8 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @@ -41654,15 +41654,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 3578c <__cxa_atexit@plt+0x28b00> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b e4f9fc <__cxa_atexit@plt+0xe42d70> │ │ │ │ + b 1850aac <__cxa_atexit@plt+0x1843e20> │ │ │ │ ldr r7, [pc, #20] @ 35790 <__cxa_atexit@plt+0x28b04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r0, r5, #196, 28 @ 0xc40 │ │ │ │ rscseq r1, r5, #44 @ 0x2c │ │ │ │ @@ -41678,15 +41678,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 357ec <__cxa_atexit@plt+0x28b60> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b e5141c <__cxa_atexit@plt+0xe44790> │ │ │ │ + b 18524cc <__cxa_atexit@plt+0x1845840> │ │ │ │ ldr r7, [pc, #20] @ 357f0 <__cxa_atexit@plt+0x28b64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r0, r5, #156, 28 @ 0x9c0 │ │ │ │ rscseq r0, r5, #212, 30 @ 0x350 │ │ │ │ @@ -41701,35 +41701,35 @@ │ │ │ │ ldr r8, [pc, #44] @ 35844 <__cxa_atexit@plt+0x28bb8> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r9, [pc, #36] @ 35848 <__cxa_atexit@plt+0x28bbc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ ldr r7, [pc, #20] @ 3584c <__cxa_atexit@plt+0x28bc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r0, r5, #140, 30 @ 0x230 │ │ │ │ - tsteq r7, #244, 18 @ 0x3d0000 │ │ │ │ + tsteq r7, #228, 18 @ 0x390000 │ │ │ │ rscseq r0, r5, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r8, [pc, #16] @ 35880 <__cxa_atexit@plt+0x28bf4> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov sl, r3 │ │ │ │ - b e5e424 <__cxa_atexit@plt+0xe51798> │ │ │ │ + b 185f4d4 <__cxa_atexit@plt+0x1852848> │ │ │ │ rscseq r0, r5, #68, 30 @ 0x110 │ │ │ │ rscseq r0, r5, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -41739,22 +41739,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r8, [pc, #40] @ 358e0 <__cxa_atexit@plt+0x28c54> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b e4f9fc <__cxa_atexit@plt+0xe42d70> │ │ │ │ + b 1850aac <__cxa_atexit@plt+0x1843e20> │ │ │ │ ldr r7, [pc, #20] @ 358e4 <__cxa_atexit@plt+0x28c58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r0, r5, #24, 30 @ 0x60 │ │ │ │ - tsteq r7, #96, 18 @ 0x180000 │ │ │ │ + tsteq r7, #80, 18 @ 0x140000 │ │ │ │ rscseq r0, r5, #4, 30 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -41763,15 +41763,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 35940 <__cxa_atexit@plt+0x28cb4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ ldr r7, [pc, #20] @ 35944 <__cxa_atexit@plt+0x28cb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r0, r5, #200, 28 @ 0xc80 │ │ │ │ rscseq r0, r5, #216, 24 @ 0xd800 │ │ │ │ @@ -41799,43 +41799,43 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [pc, #52] @ 359e0 <__cxa_atexit@plt+0x28d54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r7, #184, 10 @ 0x2e000000 │ │ │ │ + tsteq r7, #168, 10 @ 0x2a000000 │ │ │ │ muleq r0, ip, r0 │ │ │ │ rscseq pc, r4, #208, 30 @ 0x340 │ │ │ │ - tsteq r7, #112, 16 @ 0x700000 │ │ │ │ + tsteq r7, #96, 16 @ 0x600000 │ │ │ │ rscseq r1, r5, #132 @ 0x84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 35a1c <__cxa_atexit@plt+0x28d90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 35a20 <__cxa_atexit@plt+0x28d94> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 35a24 <__cxa_atexit@plt+0x28d98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq pc, r4, #108, 30 @ 0x1b0 │ │ │ │ - tsteq r7, #12, 16 @ 0xc0000 │ │ │ │ + tsteq r7, #252, 14 @ 0x3f00000 │ │ │ │ rscseq r1, r5, #48 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 35a80 <__cxa_atexit@plt+0x28df4> │ │ │ │ ldr r3, [pc, #152] @ 35ae0 <__cxa_atexit@plt+0x28e54> │ │ │ │ @@ -41862,26 +41862,26 @@ │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 35adc <__cxa_atexit@plt+0x28e50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 35aec <__cxa_atexit@plt+0x28e60> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #32] @ 35af0 <__cxa_atexit@plt+0x28e64> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ rscseq pc, r4, #200, 28 @ 0xc80 │ │ │ │ - tsteq r7, #112, 14 @ 0x1c00000 │ │ │ │ + tsteq r7, #96, 14 @ 0x1800000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ rscseq pc, r4, #228, 28 @ 0xe40 │ │ │ │ rscseq r0, r5, #120, 20 @ 0x78000 │ │ │ │ rscseq r0, r5, #108, 20 @ 0x6c000 │ │ │ │ rscseq r0, r5, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -41896,26 +41896,26 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 35b64 <__cxa_atexit@plt+0x28ed8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 35b54 <__cxa_atexit@plt+0x28ec8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ 35b58 <__cxa_atexit@plt+0x28ecc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq r0, r5, #248, 18 @ 0x3e0000 │ │ │ │ rscseq r0, r5, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rscseq pc, r4, #56, 28 @ 0x380 │ │ │ │ - tsteq r7, #232, 12 @ 0xe800000 │ │ │ │ + tsteq r7, #216, 12 @ 0xd800000 │ │ │ │ rscseq r0, r5, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 35bd0 <__cxa_atexit@plt+0x28f44> │ │ │ │ ldr r3, [pc, #136] @ 35c10 <__cxa_atexit@plt+0x28f84> │ │ │ │ @@ -41933,15 +41933,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #84] @ 35c1c <__cxa_atexit@plt+0x28f90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r3, [pc, #72] @ 35c20 <__cxa_atexit@plt+0x28f94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #68] @ 35c24 <__cxa_atexit@plt+0x28f98> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #60] @ 35c28 <__cxa_atexit@plt+0x28f9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -41953,15 +41953,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [pc, #36] @ 35c30 <__cxa_atexit@plt+0x28fa4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ rscseq pc, r4, #144, 26 @ 0x2400 │ │ │ │ - tsteq r7, #84, 12 @ 0x5400000 │ │ │ │ + tsteq r7, #68, 12 @ 0x4400000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq r0, r5, #228, 8 @ 0xe4000000 │ │ │ │ rscseq r0, r5, #216, 8 @ 0xd8000000 │ │ │ │ rscseq r0, r5, #60, 16 @ 0x3c0000 │ │ │ │ rscseq r0, r5, #48, 16 @ 0x300000 │ │ │ │ rscseq r0, r5, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ @@ -41976,43 +41976,43 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 35ca4 <__cxa_atexit@plt+0x29018> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 35c94 <__cxa_atexit@plt+0x29008> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [pc, #8] @ 35c98 <__cxa_atexit@plt+0x2900c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq r0, r5, #184, 14 @ 0x2e00000 │ │ │ │ rscseq r0, r5, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ rscseq pc, r4, #228, 24 @ 0xe400 │ │ │ │ - tsteq r7, #168, 10 @ 0x2a000000 │ │ │ │ + tsteq r7, #152, 10 @ 0x26000000 │ │ │ │ rscseq r0, r5, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 35ce0 <__cxa_atexit@plt+0x29054> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 35ce4 <__cxa_atexit@plt+0x29058> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 35ce8 <__cxa_atexit@plt+0x2905c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq pc, r4, #128, 24 @ 0x8000 │ │ │ │ - tsteq r7, #68, 10 @ 0x11000000 │ │ │ │ + tsteq r7, #52, 10 @ 0xd000000 │ │ │ │ rscseq r0, r5, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 35d44 <__cxa_atexit@plt+0x290b8> │ │ │ │ ldr r3, [pc, #156] @ 35da8 <__cxa_atexit@plt+0x2911c> │ │ │ │ @@ -42040,30 +42040,30 @@ │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #64] @ 35db4 <__cxa_atexit@plt+0x29128> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 35db8 <__cxa_atexit@plt+0x2912c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [pc, #36] @ 35dbc <__cxa_atexit@plt+0x29130> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq pc, r4, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r7, #20, 4 @ 0x40000001 │ │ │ │ + tsteq r7, #4, 4 @ 0x40000000 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ rscseq pc, r4, #248, 22 @ 0x3e000 │ │ │ │ - tsteq r7, #168, 8 @ 0xa8000000 │ │ │ │ + tsteq r7, #152, 8 @ 0x98000000 │ │ │ │ rscseq r0, r5, #48, 14 @ 0xc00000 │ │ │ │ rscseq r0, r5, #36, 14 @ 0x900000 │ │ │ │ rscseq r0, r5, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -42075,26 +42075,26 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 35e30 <__cxa_atexit@plt+0x291a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 35e20 <__cxa_atexit@plt+0x29194> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [pc, #8] @ 35e24 <__cxa_atexit@plt+0x29198> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq r0, r5, #172, 12 @ 0xac00000 │ │ │ │ rscseq r0, r5, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rscseq pc, r4, #68, 22 @ 0x11000 │ │ │ │ - tsteq r7, #28, 8 @ 0x1c000000 │ │ │ │ + tsteq r7, #12, 8 @ 0xc000000 │ │ │ │ rscseq r0, r5, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 35e9c <__cxa_atexit@plt+0x29210> │ │ │ │ ldr r3, [pc, #136] @ 35edc <__cxa_atexit@plt+0x29250> │ │ │ │ @@ -42112,15 +42112,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #84] @ 35ee8 <__cxa_atexit@plt+0x2925c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r3, [pc, #72] @ 35eec <__cxa_atexit@plt+0x29260> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #68] @ 35ef0 <__cxa_atexit@plt+0x29264> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #60] @ 35ef4 <__cxa_atexit@plt+0x29268> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -42132,15 +42132,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [pc, #36] @ 35efc <__cxa_atexit@plt+0x29270> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ rscseq pc, r4, #156, 20 @ 0x9c000 │ │ │ │ - tsteq r7, #136, 6 @ 0x20000002 │ │ │ │ + tsteq r7, #120, 6 @ 0xe0000001 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq r0, r5, #4, 4 @ 0x40000000 │ │ │ │ rscseq r0, r5, #248, 2 @ 0x3e │ │ │ │ rscseq r0, r5, #112, 10 @ 0x1c000000 │ │ │ │ rscseq r0, r5, #100, 10 @ 0x19000000 │ │ │ │ rscseq r0, r5, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -42155,43 +42155,43 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 35f70 <__cxa_atexit@plt+0x292e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 35f60 <__cxa_atexit@plt+0x292d4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [pc, #8] @ 35f64 <__cxa_atexit@plt+0x292d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq r0, r5, #236, 8 @ 0xec000000 │ │ │ │ rscseq r0, r5, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ rscseq pc, r4, #240, 18 @ 0x3c0000 │ │ │ │ - tsteq r7, #220, 4 @ 0xc000000d │ │ │ │ + tsteq r7, #204, 4 @ 0xc000000c │ │ │ │ rscseq r0, r5, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 35fac <__cxa_atexit@plt+0x29320> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 35fb0 <__cxa_atexit@plt+0x29324> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 35fb4 <__cxa_atexit@plt+0x29328> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq pc, r4, #140, 18 @ 0x230000 │ │ │ │ - tsteq r7, #120, 4 @ 0x80000007 │ │ │ │ + tsteq r7, #104, 4 @ 0x80000006 │ │ │ │ rscseq r0, r5, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 36020 <__cxa_atexit@plt+0x29394> │ │ │ │ ldr r3, [pc, #136] @ 36060 <__cxa_atexit@plt+0x293d4> │ │ │ │ @@ -42209,15 +42209,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #84] @ 3606c <__cxa_atexit@plt+0x293e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r3, [pc, #72] @ 36070 <__cxa_atexit@plt+0x293e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #68] @ 36074 <__cxa_atexit@plt+0x293e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #60] @ 36078 <__cxa_atexit@plt+0x293ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -42229,15 +42229,15 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [pc, #36] @ 36080 <__cxa_atexit@plt+0x293f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ rscseq pc, r4, #4, 18 @ 0x10000 │ │ │ │ - tsteq r7, #4, 4 @ 0x40000000 │ │ │ │ + tsteq r7, #244, 2 @ 0x3d │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq r0, r5, #128 @ 0x80 │ │ │ │ rscseq r0, r5, #116 @ 0x74 │ │ │ │ rscseq r0, r5, #236, 6 @ 0xb0000003 │ │ │ │ rscseq r0, r5, #224, 6 @ 0x80000003 │ │ │ │ rscseq r0, r5, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ @@ -42252,43 +42252,43 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 360f4 <__cxa_atexit@plt+0x29468> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 360e4 <__cxa_atexit@plt+0x29458> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [pc, #8] @ 360e8 <__cxa_atexit@plt+0x2945c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq r0, r5, #104, 6 @ 0xa0000001 │ │ │ │ rscseq r0, r5, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ rscseq pc, r4, #88, 16 @ 0x580000 │ │ │ │ - tsteq r7, #88, 2 │ │ │ │ + tsteq r7, #72, 2 │ │ │ │ rscseq r0, r5, #0, 18 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 36130 <__cxa_atexit@plt+0x294a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 36134 <__cxa_atexit@plt+0x294a8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 36138 <__cxa_atexit@plt+0x294ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq pc, r4, #244, 14 @ 0x3d00000 │ │ │ │ - tsteq r7, #244 @ 0xf4 │ │ │ │ + tsteq r7, #228 @ 0xe4 │ │ │ │ rscseq r0, r5, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 361a4 <__cxa_atexit@plt+0x29518> │ │ │ │ ldr r3, [pc, #136] @ 361e4 <__cxa_atexit@plt+0x29558> │ │ │ │ @@ -42306,15 +42306,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #84] @ 361f0 <__cxa_atexit@plt+0x29564> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r3, [pc, #72] @ 361f4 <__cxa_atexit@plt+0x29568> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #68] @ 361f8 <__cxa_atexit@plt+0x2956c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #60] @ 361fc <__cxa_atexit@plt+0x29570> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -42326,15 +42326,15 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r0, [pc, #36] @ 36204 <__cxa_atexit@plt+0x29578> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ rscseq pc, r4, #108, 14 @ 0x1b00000 │ │ │ │ - tsteq r7, #128 @ 0x80 │ │ │ │ + tsteq r7, #112 @ 0x70 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq pc, r4, #232, 28 @ 0xe80 │ │ │ │ rscseq pc, r4, #220, 28 @ 0xdc0 │ │ │ │ rscseq r0, r5, #104, 4 @ 0x80000006 │ │ │ │ rscseq r0, r5, #92, 4 @ 0xc0000005 │ │ │ │ rscseq r0, r5, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ @@ -42349,43 +42349,43 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 36278 <__cxa_atexit@plt+0x295ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 36268 <__cxa_atexit@plt+0x295dc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r0, [pc, #8] @ 3626c <__cxa_atexit@plt+0x295e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq r0, r5, #228, 2 @ 0x39 │ │ │ │ rscseq r0, r5, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ rscseq pc, r4, #192, 12 @ 0xc000000 │ │ │ │ - tsteq r7, #212, 30 @ 0x350 │ │ │ │ + tsteq r7, #196, 30 @ 0x310 │ │ │ │ rscseq r0, r5, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 362b4 <__cxa_atexit@plt+0x29628> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 362b8 <__cxa_atexit@plt+0x2962c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 362bc <__cxa_atexit@plt+0x29630> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq pc, r4, #92, 12 @ 0x5c00000 │ │ │ │ - tsteq r7, #112, 30 @ 0x1c0 │ │ │ │ + tsteq r7, #96, 30 @ 0x180 │ │ │ │ rscseq r0, r5, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 36328 <__cxa_atexit@plt+0x2969c> │ │ │ │ ldr r3, [pc, #136] @ 36368 <__cxa_atexit@plt+0x296dc> │ │ │ │ @@ -42403,15 +42403,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #84] @ 36374 <__cxa_atexit@plt+0x296e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r3, [pc, #72] @ 36378 <__cxa_atexit@plt+0x296ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #68] @ 3637c <__cxa_atexit@plt+0x296f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #60] @ 36380 <__cxa_atexit@plt+0x296f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -42423,15 +42423,15 @@ │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r0, [pc, #36] @ 36388 <__cxa_atexit@plt+0x296fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ rscseq pc, r4, #212, 10 @ 0x35000000 │ │ │ │ - tsteq r7, #252, 28 @ 0xfc0 │ │ │ │ + tsteq r7, #236, 28 @ 0xec0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq pc, r4, #80, 26 @ 0x1400 │ │ │ │ rscseq pc, r4, #68, 26 @ 0x1100 │ │ │ │ rscseq r0, r5, #228 @ 0xe4 │ │ │ │ rscseq r0, r5, #216 @ 0xd8 │ │ │ │ rscseq r0, r5, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ @@ -42446,43 +42446,43 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 363fc <__cxa_atexit@plt+0x29770> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 363ec <__cxa_atexit@plt+0x29760> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r0, [pc, #8] @ 363f0 <__cxa_atexit@plt+0x29764> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq r0, r5, #96 @ 0x60 │ │ │ │ rscseq r0, r5, #84 @ 0x54 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ rscseq pc, r4, #40, 10 @ 0xa000000 │ │ │ │ - tsteq r7, #80, 28 @ 0x500 │ │ │ │ + tsteq r7, #64, 28 @ 0x400 │ │ │ │ rscseq r0, r5, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 36438 <__cxa_atexit@plt+0x297ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 3643c <__cxa_atexit@plt+0x297b0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 36440 <__cxa_atexit@plt+0x297b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq pc, r4, #196, 8 @ 0xc4000000 │ │ │ │ - tsteq r7, #236, 26 @ 0x3b00 │ │ │ │ + tsteq r7, #220, 26 @ 0x3700 │ │ │ │ rscseq r0, r5, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3649c <__cxa_atexit@plt+0x29810> │ │ │ │ ldr r3, [pc, #156] @ 36500 <__cxa_atexit@plt+0x29874> │ │ │ │ @@ -42510,30 +42510,30 @@ │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #64] @ 3650c <__cxa_atexit@plt+0x29880> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 36510 <__cxa_atexit@plt+0x29884> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr r0, [pc, #36] @ 36514 <__cxa_atexit@plt+0x29888> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq pc, r4, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r7, #188, 20 @ 0xbc000 │ │ │ │ + tsteq r7, #172, 20 @ 0xac000 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ rscseq pc, r4, #60, 8 @ 0x3c000000 │ │ │ │ - tsteq r7, #80, 26 @ 0x1400 │ │ │ │ + tsteq r7, #64, 26 @ 0x1000 │ │ │ │ rscseq pc, r4, #216, 30 @ 0x360 │ │ │ │ rscseq pc, r4, #204, 30 @ 0x330 │ │ │ │ rscseq r0, r5, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -42545,26 +42545,26 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #32] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 36588 <__cxa_atexit@plt+0x298fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 36578 <__cxa_atexit@plt+0x298ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr r0, [pc, #8] @ 3657c <__cxa_atexit@plt+0x298f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq pc, r4, #84, 30 @ 0x150 │ │ │ │ rscseq pc, r4, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rscseq pc, r4, #136, 6 @ 0x20000002 │ │ │ │ - tsteq r7, #196, 24 @ 0xc400 │ │ │ │ + tsteq r7, #180, 24 @ 0xb400 │ │ │ │ rscseq r0, r5, #8, 8 @ 0x8000000 │ │ │ │ andeq r1, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 365f4 <__cxa_atexit@plt+0x29968> │ │ │ │ ldr r3, [pc, #136] @ 36634 <__cxa_atexit@plt+0x299a8> │ │ │ │ @@ -42582,15 +42582,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #84] @ 36640 <__cxa_atexit@plt+0x299b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r3, [pc, #72] @ 36644 <__cxa_atexit@plt+0x299b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #68] @ 36648 <__cxa_atexit@plt+0x299bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #60] @ 3664c <__cxa_atexit@plt+0x299c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -42602,15 +42602,15 @@ │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ ldr r0, [pc, #36] @ 36654 <__cxa_atexit@plt+0x299c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ rscseq pc, r4, #224, 4 │ │ │ │ - tsteq r7, #48, 24 @ 0x3000 │ │ │ │ + tsteq r7, #32, 24 @ 0x2000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq pc, r4, #112, 20 @ 0x70000 │ │ │ │ rscseq pc, r4, #100, 20 @ 0x64000 │ │ │ │ rscseq pc, r4, #24, 28 @ 0x180 │ │ │ │ rscseq pc, r4, #12, 28 @ 0xc0 │ │ │ │ rscseq r0, r5, #44, 6 @ 0xb0000000 │ │ │ │ andeq r1, r0, r9 │ │ │ │ @@ -42625,43 +42625,43 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 366c8 <__cxa_atexit@plt+0x29a3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 366b8 <__cxa_atexit@plt+0x29a2c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ ldr r0, [pc, #8] @ 366bc <__cxa_atexit@plt+0x29a30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq pc, r4, #148, 26 @ 0x2500 │ │ │ │ rscseq pc, r4, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ rscseq pc, r4, #52, 4 @ 0x40000003 │ │ │ │ - tsteq r7, #132, 22 @ 0x21000 │ │ │ │ + tsteq r7, #116, 22 @ 0x1d000 │ │ │ │ rscseq r0, r5, #184, 4 @ 0x8000000b │ │ │ │ andeq r1, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 36704 <__cxa_atexit@plt+0x29a78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 36708 <__cxa_atexit@plt+0x29a7c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 3670c <__cxa_atexit@plt+0x29a80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq pc, r4, #208, 2 @ 0x34 │ │ │ │ - tsteq r7, #32, 22 @ 0x8000 │ │ │ │ + tsteq r7, #16, 22 @ 0x4000 │ │ │ │ rscseq r0, r5, #100, 4 @ 0x40000006 │ │ │ │ andeq r2, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 36768 <__cxa_atexit@plt+0x29adc> │ │ │ │ ldr r3, [pc, #148] @ 367c4 <__cxa_atexit@plt+0x29b38> │ │ │ │ @@ -42687,26 +42687,26 @@ │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 367c0 <__cxa_atexit@plt+0x29b34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 367d0 <__cxa_atexit@plt+0x29b44> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ ldr r0, [pc, #32] @ 367d4 <__cxa_atexit@plt+0x29b48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ rscseq pc, r4, #44, 2 │ │ │ │ - tsteq r7, #140, 20 @ 0x8c000 │ │ │ │ + tsteq r7, #124, 20 @ 0x7c000 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq pc, r4, #72, 2 │ │ │ │ rscseq pc, r4, #148, 26 @ 0x2500 │ │ │ │ rscseq pc, r4, #136, 26 @ 0x2200 │ │ │ │ rscseq r0, r5, #156, 2 @ 0x27 │ │ │ │ andeq r2, r0, sl │ │ │ │ @@ -42721,26 +42721,26 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 36848 <__cxa_atexit@plt+0x29bbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 36838 <__cxa_atexit@plt+0x29bac> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ ldr r0, [pc, #8] @ 3683c <__cxa_atexit@plt+0x29bb0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq pc, r4, #20, 26 @ 0x500 │ │ │ │ rscseq pc, r4, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rscseq pc, r4, #160 @ 0xa0 │ │ │ │ - tsteq r7, #4, 20 @ 0x4000 │ │ │ │ + tsteq r7, #244, 18 @ 0x3d0000 │ │ │ │ rscseq r0, r5, #24, 2 │ │ │ │ andeq r4, r0, fp, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 368a4 <__cxa_atexit@plt+0x29c18> │ │ │ │ ldr r3, [pc, #148] @ 36900 <__cxa_atexit@plt+0x29c74> │ │ │ │ @@ -42766,26 +42766,26 @@ │ │ │ │ mov r2, #10 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 368fc <__cxa_atexit@plt+0x29c70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 3690c <__cxa_atexit@plt+0x29c80> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ ldr r0, [pc, #32] @ 36910 <__cxa_atexit@plt+0x29c84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ rscseq lr, r4, #220, 30 @ 0x370 │ │ │ │ - tsteq r7, #80, 18 @ 0x140000 │ │ │ │ + tsteq r7, #64, 18 @ 0x100000 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq lr, r4, #248, 30 @ 0x3e0 │ │ │ │ rscseq pc, r4, #88, 24 @ 0x5800 │ │ │ │ rscseq pc, r4, #76, 24 @ 0x4c00 │ │ │ │ rscseq r0, r5, #80 @ 0x50 │ │ │ │ andeq r4, r0, fp, lsr #32 │ │ │ │ @@ -42800,26 +42800,26 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 36984 <__cxa_atexit@plt+0x29cf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 36974 <__cxa_atexit@plt+0x29ce8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ ldr r0, [pc, #8] @ 36978 <__cxa_atexit@plt+0x29cec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq pc, r4, #216, 22 @ 0x36000 │ │ │ │ rscseq pc, r4, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rscseq lr, r4, #80, 30 @ 0x140 │ │ │ │ - tsteq r7, #200, 16 @ 0xc80000 │ │ │ │ + tsteq r7, #184, 16 @ 0xb80000 │ │ │ │ rscseq pc, r4, #204, 30 @ 0x330 │ │ │ │ andeq r8, r0, ip, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 369f0 <__cxa_atexit@plt+0x29d64> │ │ │ │ ldr r3, [pc, #136] @ 36a30 <__cxa_atexit@plt+0x29da4> │ │ │ │ @@ -42837,15 +42837,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #84] @ 36a3c <__cxa_atexit@plt+0x29db0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r3, [pc, #72] @ 36a40 <__cxa_atexit@plt+0x29db4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #68] @ 36a44 <__cxa_atexit@plt+0x29db8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #60] @ 36a48 <__cxa_atexit@plt+0x29dbc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -42857,15 +42857,15 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ ldr r0, [pc, #36] @ 36a50 <__cxa_atexit@plt+0x29dc4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ rscseq lr, r4, #168, 28 @ 0xa80 │ │ │ │ - tsteq r7, #52, 16 @ 0x340000 │ │ │ │ + tsteq r7, #36, 16 @ 0x240000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq pc, r4, #96, 12 @ 0x6000000 │ │ │ │ rscseq pc, r4, #84, 12 @ 0x5400000 │ │ │ │ rscseq pc, r4, #28, 20 @ 0x1c000 │ │ │ │ rscseq pc, r4, #16, 20 @ 0x10000 │ │ │ │ rscseq pc, r4, #240, 28 @ 0xf00 │ │ │ │ andeq r8, r0, ip, rrx │ │ │ │ @@ -42880,43 +42880,43 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 36ac4 <__cxa_atexit@plt+0x29e38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 36ab4 <__cxa_atexit@plt+0x29e28> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ ldr r0, [pc, #8] @ 36ab8 <__cxa_atexit@plt+0x29e2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq pc, r4, #152, 18 @ 0x260000 │ │ │ │ rscseq pc, r4, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ rscseq lr, r4, #252, 26 @ 0x3f00 │ │ │ │ - tsteq r7, #136, 14 @ 0x2200000 │ │ │ │ + tsteq r7, #120, 14 @ 0x1e00000 │ │ │ │ rscseq pc, r4, #124, 28 @ 0x7c0 │ │ │ │ andeq r8, r0, ip, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 36b00 <__cxa_atexit@plt+0x29e74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 36b04 <__cxa_atexit@plt+0x29e78> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 36b08 <__cxa_atexit@plt+0x29e7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq lr, r4, #152, 26 @ 0x2600 │ │ │ │ - tsteq r7, #36, 14 @ 0x900000 │ │ │ │ + tsteq r7, #20, 14 @ 0x500000 │ │ │ │ rscseq pc, r4, #40, 28 @ 0x280 │ │ │ │ andeq r0, r1, sp, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 36b74 <__cxa_atexit@plt+0x29ee8> │ │ │ │ ldr r3, [pc, #136] @ 36bb4 <__cxa_atexit@plt+0x29f28> │ │ │ │ @@ -42934,15 +42934,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #52] @ 0x34 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #84] @ 36bc0 <__cxa_atexit@plt+0x29f34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r3, [pc, #72] @ 36bc4 <__cxa_atexit@plt+0x29f38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #68] @ 36bc8 <__cxa_atexit@plt+0x29f3c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #60] @ 36bcc <__cxa_atexit@plt+0x29f40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -42954,15 +42954,15 @@ │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ ldr r0, [pc, #36] @ 36bd4 <__cxa_atexit@plt+0x29f48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ rscseq lr, r4, #16, 26 @ 0x400 │ │ │ │ - tsteq r7, #176, 12 @ 0xb000000 │ │ │ │ + tsteq r7, #160, 12 @ 0xa000000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq pc, r4, #200, 8 @ 0xc8000000 │ │ │ │ rscseq pc, r4, #188, 8 @ 0xbc000000 │ │ │ │ rscseq pc, r4, #152, 16 @ 0x980000 │ │ │ │ rscseq pc, r4, #140, 16 @ 0x8c0000 │ │ │ │ rscseq pc, r4, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r1, sp, asr #1 │ │ │ │ @@ -42977,43 +42977,43 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #52] @ 0x34 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 36c48 <__cxa_atexit@plt+0x29fbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 36c38 <__cxa_atexit@plt+0x29fac> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ ldr r0, [pc, #8] @ 36c3c <__cxa_atexit@plt+0x29fb0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq pc, r4, #20, 16 @ 0x140000 │ │ │ │ rscseq pc, r4, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ rscseq lr, r4, #100, 24 @ 0x6400 │ │ │ │ - tsteq r7, #4, 12 @ 0x400000 │ │ │ │ + tsteq r7, #244, 10 @ 0x3d000000 │ │ │ │ rscseq pc, r4, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r1, sp, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 36c84 <__cxa_atexit@plt+0x29ff8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 36c88 <__cxa_atexit@plt+0x29ffc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 36c8c <__cxa_atexit@plt+0x2a000> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq lr, r4, #0, 24 │ │ │ │ - tsteq r7, #160, 10 @ 0x28000000 │ │ │ │ + tsteq r7, #144, 10 @ 0x24000000 │ │ │ │ rscseq pc, r4, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r2, lr, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 36cf8 <__cxa_atexit@plt+0x2a06c> │ │ │ │ ldr r3, [pc, #136] @ 36d38 <__cxa_atexit@plt+0x2a0ac> │ │ │ │ @@ -43031,15 +43031,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #56] @ 0x38 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #84] @ 36d44 <__cxa_atexit@plt+0x2a0b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r3, [pc, #72] @ 36d48 <__cxa_atexit@plt+0x2a0bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #68] @ 36d4c <__cxa_atexit@plt+0x2a0c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #60] @ 36d50 <__cxa_atexit@plt+0x2a0c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -43051,15 +43051,15 @@ │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ ldr r0, [pc, #36] @ 36d58 <__cxa_atexit@plt+0x2a0cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ rscseq lr, r4, #120, 22 @ 0x1e000 │ │ │ │ - tsteq r7, #44, 10 @ 0xb000000 │ │ │ │ + tsteq r7, #28, 10 @ 0x7000000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq pc, r4, #48, 6 @ 0xc0000000 │ │ │ │ rscseq pc, r4, #36, 6 @ 0x90000000 │ │ │ │ rscseq pc, r4, #20, 14 @ 0x500000 │ │ │ │ rscseq pc, r4, #8, 14 @ 0x200000 │ │ │ │ rscseq pc, r4, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r2, lr, lsl #3 │ │ │ │ @@ -43074,43 +43074,43 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #56] @ 0x38 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 36dcc <__cxa_atexit@plt+0x2a140> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 36dbc <__cxa_atexit@plt+0x2a130> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ ldr r0, [pc, #8] @ 36dc0 <__cxa_atexit@plt+0x2a134> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq pc, r4, #144, 12 @ 0x9000000 │ │ │ │ rscseq pc, r4, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ rscseq lr, r4, #204, 20 @ 0xcc000 │ │ │ │ - tsteq r7, #128, 8 @ 0x80000000 │ │ │ │ + tsteq r7, #112, 8 @ 0x70000000 │ │ │ │ rscseq pc, r4, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r2, lr, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 36e08 <__cxa_atexit@plt+0x2a17c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 36e0c <__cxa_atexit@plt+0x2a180> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 36e10 <__cxa_atexit@plt+0x2a184> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq lr, r4, #104, 20 @ 0x68000 │ │ │ │ - tsteq r7, #28, 8 @ 0x1c000000 │ │ │ │ + tsteq r7, #12, 8 @ 0xc000000 │ │ │ │ rscseq pc, r4, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r4, pc, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 36e6c <__cxa_atexit@plt+0x2a1e0> │ │ │ │ ldr r3, [pc, #148] @ 36ec8 <__cxa_atexit@plt+0x2a23c> │ │ │ │ @@ -43136,26 +43136,26 @@ │ │ │ │ mov r2, #30 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 36ec4 <__cxa_atexit@plt+0x2a238> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 36ed4 <__cxa_atexit@plt+0x2a248> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r0, [pc, #32] @ 36ed8 <__cxa_atexit@plt+0x2a24c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ rscseq lr, r4, #196, 18 @ 0x310000 │ │ │ │ - tsteq r7, #136, 6 @ 0x20000002 │ │ │ │ + tsteq r7, #120, 6 @ 0xe0000001 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq lr, r4, #224, 18 @ 0x380000 │ │ │ │ rscseq pc, r4, #144, 12 @ 0x9000000 │ │ │ │ rscseq pc, r4, #132, 12 @ 0x8400000 │ │ │ │ rscseq pc, r4, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r4, pc, lsl #6 │ │ │ │ @@ -43170,26 +43170,26 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #60] @ 0x3c │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 36f4c <__cxa_atexit@plt+0x2a2c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 36f3c <__cxa_atexit@plt+0x2a2b0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r0, [pc, #8] @ 36f40 <__cxa_atexit@plt+0x2a2b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq pc, r4, #16, 12 @ 0x1000000 │ │ │ │ rscseq pc, r4, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rscseq lr, r4, #56, 18 @ 0xe0000 │ │ │ │ - tsteq r7, #0, 6 │ │ │ │ + tsteq r7, #240, 4 │ │ │ │ rscseq pc, r4, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r8, r0, lsr r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 36fa8 <__cxa_atexit@plt+0x2a31c> │ │ │ │ ldr r3, [pc, #148] @ 37004 <__cxa_atexit@plt+0x2a378> │ │ │ │ @@ -43215,26 +43215,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #64] @ 0x40 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 37000 <__cxa_atexit@plt+0x2a374> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 37010 <__cxa_atexit@plt+0x2a384> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ ldr r0, [pc, #32] @ 37014 <__cxa_atexit@plt+0x2a388> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ rscseq lr, r4, #116, 16 @ 0x740000 │ │ │ │ - tsteq r7, #76, 4 @ 0xc0000004 │ │ │ │ + tsteq r7, #60, 4 @ 0xc0000003 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq lr, r4, #144, 16 @ 0x900000 │ │ │ │ rscseq pc, r4, #84, 10 @ 0x15000000 │ │ │ │ rscseq pc, r4, #72, 10 @ 0x12000000 │ │ │ │ rscseq pc, r4, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r8, r0, lsr r6 │ │ │ │ @@ -43249,26 +43249,26 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #64] @ 0x40 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 37088 <__cxa_atexit@plt+0x2a3fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 37078 <__cxa_atexit@plt+0x2a3ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ ldr r0, [pc, #8] @ 3707c <__cxa_atexit@plt+0x2a3f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq pc, r4, #212, 8 @ 0xd4000000 │ │ │ │ rscseq pc, r4, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rscseq lr, r4, #232, 14 @ 0x3a00000 │ │ │ │ - tsteq r7, #196, 2 @ 0x31 │ │ │ │ + tsteq r7, #180, 2 @ 0x2d │ │ │ │ rscseq pc, r4, #72, 16 @ 0x480000 │ │ │ │ andseq r0, r0, r1, ror ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 370e4 <__cxa_atexit@plt+0x2a458> │ │ │ │ ldr r3, [pc, #148] @ 37140 <__cxa_atexit@plt+0x2a4b4> │ │ │ │ @@ -43294,26 +43294,26 @@ │ │ │ │ mov r2, #10 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #68] @ 0x44 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 3713c <__cxa_atexit@plt+0x2a4b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 3714c <__cxa_atexit@plt+0x2a4c0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ ldr r0, [pc, #32] @ 37150 <__cxa_atexit@plt+0x2a4c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ rscseq lr, r4, #36, 14 @ 0x900000 │ │ │ │ - tsteq r7, #16, 2 │ │ │ │ + tsteq r7, #0, 2 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq lr, r4, #64, 14 @ 0x1000000 │ │ │ │ rscseq pc, r4, #24, 8 @ 0x18000000 │ │ │ │ rscseq pc, r4, #12, 8 @ 0xc000000 │ │ │ │ rscseq pc, r4, #128, 14 @ 0x2000000 │ │ │ │ andseq r0, r0, r1, ror ip │ │ │ │ @@ -43328,26 +43328,26 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #68] @ 0x44 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 371c4 <__cxa_atexit@plt+0x2a538> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 371b4 <__cxa_atexit@plt+0x2a528> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ ldr r0, [pc, #8] @ 371b8 <__cxa_atexit@plt+0x2a52c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq pc, r4, #152, 6 @ 0x60000002 │ │ │ │ rscseq pc, r4, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rscseq lr, r4, #152, 12 @ 0x9800000 │ │ │ │ - tsteq r7, #136 @ 0x88 │ │ │ │ + tsteq r7, #120 @ 0x78 │ │ │ │ rscseq pc, r4, #252, 12 @ 0xfc00000 │ │ │ │ strdeq r1, [r0], -r2 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 37220 <__cxa_atexit@plt+0x2a594> │ │ │ │ ldr r3, [pc, #148] @ 3727c <__cxa_atexit@plt+0x2a5f0> │ │ │ │ @@ -43373,26 +43373,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 37278 <__cxa_atexit@plt+0x2a5ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 37288 <__cxa_atexit@plt+0x2a5fc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #76 @ 0x4c │ │ │ │ ldr r0, [pc, #32] @ 3728c <__cxa_atexit@plt+0x2a600> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ rscseq lr, r4, #212, 10 @ 0x35000000 │ │ │ │ - tsteq r7, #212, 30 @ 0x350 │ │ │ │ + tsteq r7, #196, 30 @ 0x310 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq lr, r4, #240, 10 @ 0x3c000000 │ │ │ │ rscseq pc, r4, #220, 4 @ 0xc000000d │ │ │ │ rscseq pc, r4, #208, 4 │ │ │ │ rscseq pc, r4, #52, 12 @ 0x3400000 │ │ │ │ strdeq r1, [r0], -r2 @ │ │ │ │ @@ -43407,26 +43407,26 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #72] @ 0x48 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 37300 <__cxa_atexit@plt+0x2a674> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 372f0 <__cxa_atexit@plt+0x2a664> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #76 @ 0x4c │ │ │ │ ldr r0, [pc, #8] @ 372f4 <__cxa_atexit@plt+0x2a668> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq pc, r4, #92, 4 @ 0xc0000005 │ │ │ │ rscseq pc, r4, #80, 4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rscseq lr, r4, #72, 10 @ 0x12000000 │ │ │ │ - tsteq r7, #76, 30 @ 0x130 │ │ │ │ + tsteq r7, #60, 30 @ 0xf0 │ │ │ │ rscseq pc, r4, #176, 10 @ 0x2c000000 │ │ │ │ strdeq r3, [r0], #-19 @ 0xffffffed │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3735c <__cxa_atexit@plt+0x2a6d0> │ │ │ │ ldr r3, [pc, #152] @ 373bc <__cxa_atexit@plt+0x2a730> │ │ │ │ @@ -43453,26 +43453,26 @@ │ │ │ │ orr r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #76] @ 0x4c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 373b8 <__cxa_atexit@plt+0x2a72c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 373c8 <__cxa_atexit@plt+0x2a73c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ ldr r0, [pc, #32] @ 373cc <__cxa_atexit@plt+0x2a740> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ rscseq lr, r4, #132, 8 @ 0x84000000 │ │ │ │ - tsteq r7, #148, 28 @ 0x940 │ │ │ │ + tsteq r7, #132, 28 @ 0x840 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ rscseq lr, r4, #160, 8 @ 0xa0000000 │ │ │ │ rscseq pc, r4, #156, 2 @ 0x27 │ │ │ │ rscseq pc, r4, #144, 2 @ 0x24 │ │ │ │ rscseq pc, r4, #228, 8 @ 0xe4000000 │ │ │ │ strdeq r3, [r0], #-19 @ 0xffffffed │ │ │ │ @@ -43487,26 +43487,26 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #76] @ 0x4c │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 37440 <__cxa_atexit@plt+0x2a7b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 37430 <__cxa_atexit@plt+0x2a7a4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ ldr r0, [pc, #8] @ 37434 <__cxa_atexit@plt+0x2a7a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq pc, r4, #28, 2 │ │ │ │ rscseq pc, r4, #16, 2 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rscseq lr, r4, #244, 6 @ 0xd0000003 │ │ │ │ - tsteq r7, #12, 28 @ 0xc0 │ │ │ │ + tsteq r7, #252, 26 @ 0x3f00 │ │ │ │ rscseq pc, r4, #96, 8 @ 0x60000000 │ │ │ │ strdeq r6, [r0], r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 374ac <__cxa_atexit@plt+0x2a820> │ │ │ │ ldr r3, [pc, #136] @ 374ec <__cxa_atexit@plt+0x2a860> │ │ │ │ @@ -43524,15 +43524,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #80] @ 0x50 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #84] @ 374f8 <__cxa_atexit@plt+0x2a86c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r3, [pc, #72] @ 374fc <__cxa_atexit@plt+0x2a870> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #68] @ 37500 <__cxa_atexit@plt+0x2a874> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #60] @ 37504 <__cxa_atexit@plt+0x2a878> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -43544,15 +43544,15 @@ │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ ldr r0, [pc, #36] @ 3750c <__cxa_atexit@plt+0x2a880> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ rscseq lr, r4, #76, 6 @ 0x30000001 │ │ │ │ - tsteq r7, #120, 26 @ 0x1e00 │ │ │ │ + tsteq r7, #104, 26 @ 0x1a00 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq lr, r4, #104, 22 @ 0x1a000 │ │ │ │ rscseq lr, r4, #92, 22 @ 0x17000 │ │ │ │ rscseq lr, r4, #96, 30 @ 0x180 │ │ │ │ rscseq lr, r4, #84, 30 @ 0x150 │ │ │ │ rscseq pc, r4, #132, 6 @ 0x10000002 │ │ │ │ strdeq r6, [r0], r4 │ │ │ │ @@ -43567,43 +43567,43 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #80] @ 0x50 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 37580 <__cxa_atexit@plt+0x2a8f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 37570 <__cxa_atexit@plt+0x2a8e4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ ldr r0, [pc, #8] @ 37574 <__cxa_atexit@plt+0x2a8e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq lr, r4, #220, 28 @ 0xdc0 │ │ │ │ rscseq lr, r4, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ rscseq lr, r4, #160, 4 │ │ │ │ - tsteq r7, #204, 24 @ 0xcc00 │ │ │ │ + tsteq r7, #188, 24 @ 0xbc00 │ │ │ │ rscseq pc, r4, #16, 6 @ 0x40000000 │ │ │ │ strdeq r6, [r0], r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 375bc <__cxa_atexit@plt+0x2a930> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 375c0 <__cxa_atexit@plt+0x2a934> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #80] @ 0x50 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 375c4 <__cxa_atexit@plt+0x2a938> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq lr, r4, #60, 4 @ 0xc0000003 │ │ │ │ - tsteq r7, #104, 24 @ 0x6800 │ │ │ │ + tsteq r7, #88, 24 @ 0x5800 │ │ │ │ rscseq pc, r4, #188, 4 @ 0xc000000b │ │ │ │ ldrdeq ip, [r0, -r5] │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 37630 <__cxa_atexit@plt+0x2a9a4> │ │ │ │ ldr r3, [pc, #136] @ 37670 <__cxa_atexit@plt+0x2a9e4> │ │ │ │ @@ -43621,15 +43621,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #84] @ 3767c <__cxa_atexit@plt+0x2a9f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r3, [pc, #72] @ 37680 <__cxa_atexit@plt+0x2a9f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #68] @ 37684 <__cxa_atexit@plt+0x2a9f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #60] @ 37688 <__cxa_atexit@plt+0x2a9fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -43641,15 +43641,15 @@ │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #36] @ 37690 <__cxa_atexit@plt+0x2aa04> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ rscseq lr, r4, #180, 2 @ 0x2d │ │ │ │ - tsteq r7, #244, 22 @ 0x3d000 │ │ │ │ + tsteq r7, #228, 22 @ 0x39000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq lr, r4, #208, 18 @ 0x340000 │ │ │ │ rscseq lr, r4, #196, 18 @ 0x310000 │ │ │ │ rscseq lr, r4, #220, 26 @ 0x3700 │ │ │ │ rscseq lr, r4, #208, 26 @ 0x3400 │ │ │ │ rscseq pc, r4, #224, 2 @ 0x38 │ │ │ │ ldrdeq ip, [r0, -r5] │ │ │ │ @@ -43664,43 +43664,43 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 37704 <__cxa_atexit@plt+0x2aa78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 376f4 <__cxa_atexit@plt+0x2aa68> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #8] @ 376f8 <__cxa_atexit@plt+0x2aa6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq lr, r4, #88, 26 @ 0x1600 │ │ │ │ rscseq lr, r4, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ rscseq lr, r4, #8, 2 │ │ │ │ - tsteq r7, #72, 22 @ 0x12000 │ │ │ │ + tsteq r7, #56, 22 @ 0xe000 │ │ │ │ rscseq pc, r4, #108, 2 │ │ │ │ ldrdeq ip, [r0, -r5] │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 37740 <__cxa_atexit@plt+0x2aab4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 37744 <__cxa_atexit@plt+0x2aab8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #84] @ 0x54 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 37748 <__cxa_atexit@plt+0x2aabc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq lr, r4, #164 @ 0xa4 │ │ │ │ - tsteq r7, #228, 20 @ 0xe4000 │ │ │ │ + tsteq r7, #212, 20 @ 0xd4000 │ │ │ │ rscseq pc, r4, #20, 2 │ │ │ │ andeq r8, r1, #600 @ 0x258 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 377b4 <__cxa_atexit@plt+0x2ab28> │ │ │ │ ldr r3, [pc, #136] @ 377f4 <__cxa_atexit@plt+0x2ab68> │ │ │ │ @@ -43718,15 +43718,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #88] @ 0x58 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #84] @ 37800 <__cxa_atexit@plt+0x2ab74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r3, [pc, #72] @ 37804 <__cxa_atexit@plt+0x2ab78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #68] @ 37808 <__cxa_atexit@plt+0x2ab7c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #60] @ 3780c <__cxa_atexit@plt+0x2ab80> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -43738,15 +43738,15 @@ │ │ │ │ add r5, r5, #92 @ 0x5c │ │ │ │ ldr r0, [pc, #36] @ 37814 <__cxa_atexit@plt+0x2ab88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ rscseq lr, r4, #28 │ │ │ │ - tsteq r7, #112, 20 @ 0x70000 │ │ │ │ + tsteq r7, #96, 20 @ 0x60000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq lr, r4, #56, 16 @ 0x380000 │ │ │ │ rscseq lr, r4, #44, 16 @ 0x2c0000 │ │ │ │ rscseq lr, r4, #88, 24 @ 0x5800 │ │ │ │ rscseq lr, r4, #76, 24 @ 0x4c00 │ │ │ │ rscseq pc, r4, #52 @ 0x34 │ │ │ │ andeq r8, r1, #600 @ 0x258 │ │ │ │ @@ -43761,43 +43761,43 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #88] @ 0x58 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 37888 <__cxa_atexit@plt+0x2abfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 37878 <__cxa_atexit@plt+0x2abec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #92 @ 0x5c │ │ │ │ ldr r0, [pc, #8] @ 3787c <__cxa_atexit@plt+0x2abf0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq lr, r4, #212, 22 @ 0x35000 │ │ │ │ rscseq lr, r4, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ rscseq sp, r4, #112, 30 @ 0x1c0 │ │ │ │ - tsteq r7, #196, 18 @ 0x310000 │ │ │ │ + tsteq r7, #180, 18 @ 0x2d0000 │ │ │ │ rscseq lr, r4, #176, 30 @ 0x2c0 │ │ │ │ andeq r8, r1, #600 @ 0x258 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 378c4 <__cxa_atexit@plt+0x2ac38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 378c8 <__cxa_atexit@plt+0x2ac3c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #88] @ 0x58 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 378cc <__cxa_atexit@plt+0x2ac40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq sp, r4, #12, 30 @ 0x30 │ │ │ │ - tsteq r7, #96, 18 @ 0x180000 │ │ │ │ + tsteq r7, #80, 18 @ 0x140000 │ │ │ │ rscseq lr, r4, #88, 30 @ 0x160 │ │ │ │ streq r1, [r3], #-3863 @ 0xfffff0e9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 37928 <__cxa_atexit@plt+0x2ac9c> │ │ │ │ ldr r3, [pc, #152] @ 37988 <__cxa_atexit@plt+0x2acfc> │ │ │ │ @@ -43824,26 +43824,26 @@ │ │ │ │ orr r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #92] @ 0x5c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 37984 <__cxa_atexit@plt+0x2acf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 37994 <__cxa_atexit@plt+0x2ad08> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #96 @ 0x60 │ │ │ │ ldr r0, [pc, #32] @ 37998 <__cxa_atexit@plt+0x2ad0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ rscseq sp, r4, #104, 28 @ 0x680 │ │ │ │ - tsteq r7, #200, 16 @ 0xc80000 │ │ │ │ + tsteq r7, #184, 16 @ 0xb80000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ rscseq sp, r4, #132, 28 @ 0x840 │ │ │ │ rscseq lr, r4, #208, 22 @ 0x34000 │ │ │ │ rscseq lr, r4, #196, 22 @ 0x31000 │ │ │ │ rscseq lr, r4, #140, 28 @ 0x8c0 │ │ │ │ streq r1, [r3], #-3863 @ 0xfffff0e9 │ │ │ │ @@ -43858,26 +43858,26 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #92] @ 0x5c │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 37a0c <__cxa_atexit@plt+0x2ad80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #16] @ 379fc <__cxa_atexit@plt+0x2ad70> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #96 @ 0x60 │ │ │ │ ldr r0, [pc, #8] @ 37a00 <__cxa_atexit@plt+0x2ad74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq lr, r4, #80, 22 @ 0x14000 │ │ │ │ rscseq lr, r4, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ rscseq sp, r4, #216, 26 @ 0x3600 │ │ │ │ - tsteq r7, #64, 16 @ 0x400000 │ │ │ │ + tsteq r7, #48, 16 @ 0x300000 │ │ │ │ rscseq lr, r4, #4, 28 @ 0x40 │ │ │ │ stmdaeq r6, {r3, r4, r5, r9, sl, fp, ip, sp} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 37a88 <__cxa_atexit@plt+0x2adfc> │ │ │ │ ldr r2, [pc, #200] @ 37af8 <__cxa_atexit@plt+0x2ae6c> │ │ │ │ @@ -43899,29 +43899,29 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [pc, #144] @ 37b04 <__cxa_atexit@plt+0x2ae78> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r3, #1] │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 17520f8 <__cxa_atexit@plt+0x174546c> │ │ │ │ + b d7b5bc <__cxa_atexit@plt+0xd6e930> │ │ │ │ ldr r3, [pc, #124] @ 37b0c <__cxa_atexit@plt+0x2ae80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 37b10 <__cxa_atexit@plt+0x2ae84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [pc, #116] @ 37b14 <__cxa_atexit@plt+0x2ae88> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #96] @ 0x60 │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #96] @ 37b18 <__cxa_atexit@plt+0x2ae8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 37b1c <__cxa_atexit@plt+0x2ae90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #64] @ 37b20 <__cxa_atexit@plt+0x2ae94> │ │ │ │ @@ -43936,15 +43936,15 @@ │ │ │ │ @ instruction: 0xffff6a1c │ │ │ │ @ instruction: 0xffff6a58 │ │ │ │ rscseq lr, r4, #16, 16 @ 0x100000 │ │ │ │ rscseq lr, r4, #136, 16 @ 0x880000 │ │ │ │ rscseq lr, r4, #92, 10 @ 0x17000000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq sp, r4, #236, 24 @ 0xec00 │ │ │ │ - tsteq r7, #100, 14 @ 0x1900000 │ │ │ │ + tsteq r7, #84, 14 @ 0x1500000 │ │ │ │ rscseq lr, r4, #108, 16 @ 0x6c0000 │ │ │ │ rscseq lr, r4, #100, 16 @ 0x640000 │ │ │ │ rscseq lr, r4, #224, 24 @ 0xe000 │ │ │ │ stmdaeq r6, {r3, r4, r5, r9, sl, fp, ip, sp} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 37b5c <__cxa_atexit@plt+0x2aed0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -43952,18 +43952,18 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #96] @ 0x60 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 37b64 <__cxa_atexit@plt+0x2aed8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq sp, r4, #76, 24 @ 0x4c00 │ │ │ │ - tsteq r7, #200, 12 @ 0xc800000 │ │ │ │ + tsteq r7, #184, 12 @ 0xb800000 │ │ │ │ rscseq lr, r4, #140, 24 @ 0x8c00 │ │ │ │ andne r7, ip, r9, asr ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 37b9c <__cxa_atexit@plt+0x2af10> │ │ │ │ ldr r3, [pc, #84] @ 37bdc <__cxa_atexit@plt+0x2af50> │ │ │ │ @@ -43982,22 +43982,22 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #100] @ 0x64 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #32] @ 37bec <__cxa_atexit@plt+0x2af60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ rscseq sp, r4, #212, 22 @ 0x35000 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, #152, 6 @ 0x60000002 │ │ │ │ - tsteq r7, #80, 12 @ 0x5000000 │ │ │ │ + tsteq r7, #136, 6 @ 0x20000002 │ │ │ │ + tsteq r7, #64, 12 @ 0x4000000 │ │ │ │ rscseq lr, r4, #4, 24 @ 0x400 │ │ │ │ andne r7, ip, r9, asr ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 37c6c <__cxa_atexit@plt+0x2afe0> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -44020,15 +44020,15 @@ │ │ │ │ sub r6, r3, #2 │ │ │ │ str r6, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ldr r6, [pc, #164] @ 37d04 <__cxa_atexit@plt+0x2b078> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #108] @ 37ce0 <__cxa_atexit@plt+0x2b054> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ ldr r0, [pc, #100] @ 37ce4 <__cxa_atexit@plt+0x2b058> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #92] @ 37ce8 <__cxa_atexit@plt+0x2b05c> │ │ │ │ @@ -44040,34 +44040,34 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #100] @ 0x64 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #64] @ 37cf4 <__cxa_atexit@plt+0x2b068> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #24] @ 37cdc <__cxa_atexit@plt+0x2b050> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ rscseq lr, r4, #92, 14 @ 0x1700000 │ │ │ │ rscseq lr, r4, #80, 14 @ 0x1400000 │ │ │ │ rscseq sp, r4, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r7, #176, 4 │ │ │ │ - tsteq r7, #104, 10 @ 0x1a000000 │ │ │ │ + tsteq r7, #160, 4 │ │ │ │ + tsteq r7, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ rscseq sp, r4, #60, 22 @ 0xf000 │ │ │ │ - tsteq r7, #12, 6 @ 0x30000000 │ │ │ │ - tsteq r7, #188, 10 @ 0x2f000000 │ │ │ │ + tsteq r7, #252, 4 @ 0xc000000f │ │ │ │ + tsteq r7, #172, 10 @ 0x2b000000 │ │ │ │ rscseq lr, r4, #236, 20 @ 0xec000 │ │ │ │ andne r7, ip, r9, asr ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -44083,25 +44083,25 @@ │ │ │ │ ldr sl, [r5, #100] @ 0x64 │ │ │ │ sub r3, r6, #2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #44] @ 37d8c <__cxa_atexit@plt+0x2b100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r3, [pc, #32] @ 37d90 <__cxa_atexit@plt+0x2b104> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ rscseq sp, r4, #60, 20 @ 0x3c000 │ │ │ │ - tsteq r7, #12, 4 @ 0xc0000000 │ │ │ │ - tsteq r7, #188, 8 @ 0xbc000000 │ │ │ │ + tsteq r7, #252, 2 @ 0x3f │ │ │ │ + tsteq r7, #172, 8 @ 0xac000000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ rscseq lr, r4, #80, 20 @ 0x50000 │ │ │ │ mulsvs r8, sl, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 37dc8 <__cxa_atexit@plt+0x2b13c> │ │ │ │ @@ -44156,15 +44156,15 @@ │ │ │ │ ldr r0, [pc, #28] @ 37e90 <__cxa_atexit@plt+0x2b204> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - tsteq r7, #116, 2 │ │ │ │ + tsteq r7, #100, 2 │ │ │ │ rscseq sp, r4, #0, 18 │ │ │ │ rscseq sp, r4, #240, 16 @ 0xf00000 │ │ │ │ rscseq lr, r4, #80, 18 @ 0x140000 │ │ │ │ mulsvs r8, sl, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ @@ -44226,15 +44226,15 @@ │ │ │ │ str r2, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [pc, #24] @ 37fa8 <__cxa_atexit@plt+0x2b31c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq lr, r4, #252, 8 @ 0xfc000000 │ │ │ │ rscseq lr, r4, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - tsteq r7, #88 @ 0x58 │ │ │ │ + tsteq r7, #72 @ 0x48 │ │ │ │ rscseq sp, r4, #228, 14 @ 0x3900000 │ │ │ │ rscseq sp, r4, #212, 14 @ 0x3500000 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #100] @ 0x64 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -44289,17 +44289,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 380b0 <__cxa_atexit@plt+0x2b424> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - tsteq r7, #120, 30 @ 0x1e0 │ │ │ │ + tsteq r7, #104, 30 @ 0x1a0 │ │ │ │ rscseq sp, r4, #244, 12 @ 0xf400000 │ │ │ │ rscseq sp, r4, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq sp, r4, #168, 12 @ 0xa800000 │ │ │ │ mulsvs r8, sl, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #104] @ 0x68 │ │ │ │ @@ -44394,17 +44394,17 @@ │ │ │ │ ldr r0, [r5, #108]! @ 0x6c │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ mov r6, sl │ │ │ │ ldr fp, [sp, #28] │ │ │ │ bx r0 │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #64 @ 0x40 │ │ │ │ - tsteq r7, #4, 28 @ 0x40 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r7, #48 @ 0x30 │ │ │ │ + tsteq r7, #244, 26 @ 0x3d00 │ │ │ │ rscseq lr, r4, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -44460,15 +44460,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffd624 │ │ │ │ rscseq lr, r4, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ @@ -44516,15 +44516,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3842c <__cxa_atexit@plt+0x2b7a0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #112, 26 @ 0x1c00 │ │ │ │ + tsteq r7, #96, 26 @ 0x1800 │ │ │ │ rscseq lr, r4, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38498 <__cxa_atexit@plt+0x2b80c> │ │ │ │ @@ -44553,18 +44553,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq lr, r4, #8, 12 @ 0x800000 │ │ │ │ - tsteq r7, #0, 26 │ │ │ │ + tsteq r7, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 38500 <__cxa_atexit@plt+0x2b874> │ │ │ │ @@ -44572,16 +44572,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #132, 24 @ 0x8400 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r7, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38578 <__cxa_atexit@plt+0x2b8ec> │ │ │ │ ldr r3, [pc, #112] @ 385a0 <__cxa_atexit@plt+0x2b914> │ │ │ │ @@ -44609,18 +44609,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq lr, r4, #44, 10 @ 0xb000000 │ │ │ │ - tsteq r7, #36, 24 @ 0x2400 │ │ │ │ + tsteq r7, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 385e0 <__cxa_atexit@plt+0x2b954> │ │ │ │ @@ -44628,16 +44628,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #168, 22 @ 0x2a000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r7, #152, 22 @ 0x26000 │ │ │ │ ldm r5, {r1, r7} │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 38624 <__cxa_atexit@plt+0x2b998> │ │ │ │ ldr r3, [pc, #56] @ 38640 <__cxa_atexit@plt+0x2b9b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -44653,15 +44653,15 @@ │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ rscseq lr, r4, #132, 8 @ 0x84000000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - sbcseq r7, r7, #36 @ 0x24 │ │ │ │ + sbcseq r6, r7, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, ip, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -45189,35 +45189,35 @@ │ │ │ │ sub r7, r6, #111 @ 0x6f │ │ │ │ ldr r0, [r5, #112]! @ 0x70 │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ mov r0, #116 @ 0x74 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r7, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #128, 6 │ │ │ │ - sbcseq r6, r7, #204, 14 @ 0x3300000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r7, #112, 6 @ 0xc0000001 │ │ │ │ + sbcseq r6, r7, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq r6, r7, #252, 14 @ 0x3f00000 │ │ │ │ + sbcseq r6, r7, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq r6, r7, #2686976 @ 0x290000 │ │ │ │ + sbcseq r6, r7, #-1543503870 @ 0xa4000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq r6, r7, #88, 16 @ 0x580000 │ │ │ │ + sbcseq r6, r7, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r9, r3, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ rscseq sp, r4, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ @@ -45230,15 +45230,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r8, [pc, #28] @ 38f60 <__cxa_atexit@plt+0x2c2d4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 202e50c <__cxa_atexit@plt+0x2021880> │ │ │ │ + b 199a1dc <__cxa_atexit@plt+0x198d550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq sp, r4, #144, 22 @ 0x24000 │ │ │ │ rscseq sp, r4, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -45255,20 +45255,20 @@ │ │ │ │ beq 38fb8 <__cxa_atexit@plt+0x2c32c> │ │ │ │ mov r0, #2 │ │ │ │ bl bcfc │ │ │ │ cmn r0, #1 │ │ │ │ beq 38fb8 <__cxa_atexit@plt+0x2c32c> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #4] @ 38fc8 <__cxa_atexit@plt+0x2c33c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ - tsteq r7, #92, 4 @ 0xc0000005 │ │ │ │ + b 3f37bc <__cxa_atexit@plt+0x3e6b30> │ │ │ │ + tsteq r7, #76, 4 @ 0xc0000004 │ │ │ │ rscseq sp, r4, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39040 <__cxa_atexit@plt+0x2c3b4> │ │ │ │ @@ -45286,30 +45286,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #84] @ 39074 <__cxa_atexit@plt+0x2c3e8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 2038cb0 <__cxa_atexit@plt+0x202c024> │ │ │ │ + b 19a4980 <__cxa_atexit@plt+0x1997cf4> │ │ │ │ ldr r8, [pc, #48] @ 3906c <__cxa_atexit@plt+0x2c3e0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ + b 3f37bc <__cxa_atexit@plt+0x3e6b30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 39068 <__cxa_atexit@plt+0x2c3dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, #8 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r7, #232, 2 @ 0x3a │ │ │ │ + tsteq r7, #216, 2 @ 0x36 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ rscseq sp, r4, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -45321,43 +45321,43 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #52] @ 390e0 <__cxa_atexit@plt+0x2c454> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 2038cb0 <__cxa_atexit@plt+0x202c024> │ │ │ │ + b 19a4980 <__cxa_atexit@plt+0x1997cf4> │ │ │ │ ldr r3, [pc, #28] @ 390e4 <__cxa_atexit@plt+0x2c458> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ rscseq sp, r4, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3ff804 <__cxa_atexit@plt+0x3f2b78> │ │ │ │ + b 3f36a4 <__cxa_atexit@plt+0x3e6a18> │ │ │ │ rscseq sp, r4, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 39130 <__cxa_atexit@plt+0x2c4a4> │ │ │ │ ldr r5, [pc, #32] @ 39140 <__cxa_atexit@plt+0x2c4b4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #12] @ 39144 <__cxa_atexit@plt+0x2c4b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq sp, r4, #4, 20 @ 0x4000 │ │ │ │ rscseq sp, r4, #220, 18 @ 0x370000 │ │ │ │ @@ -45371,38 +45371,38 @@ │ │ │ │ ldr r2, [pc, #36] @ 39194 <__cxa_atexit@plt+0x2c508> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 39198 <__cxa_atexit@plt+0x2c50c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 2038cb0 <__cxa_atexit@plt+0x202c024> │ │ │ │ + b 19a4980 <__cxa_atexit@plt+0x1997cf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq sp, r4, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3ff804 <__cxa_atexit@plt+0x3f2b78> │ │ │ │ + b 3f36a4 <__cxa_atexit@plt+0x3e6a18> │ │ │ │ rscseq sp, r4, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 391e4 <__cxa_atexit@plt+0x2c558> │ │ │ │ ldr r5, [pc, #32] @ 391f4 <__cxa_atexit@plt+0x2c568> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #12] @ 391f8 <__cxa_atexit@plt+0x2c56c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq sp, r4, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -45426,16 +45426,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 39268 <__cxa_atexit@plt+0x2c5dc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #4 │ │ │ │ - tsteq r7, #0 │ │ │ │ + tsteq r7, #244, 30 @ 0x3d0 │ │ │ │ + tsteq r7, #240, 30 @ 0x3c0 │ │ │ │ rscseq sp, r4, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 392fc <__cxa_atexit@plt+0x2c670> │ │ │ │ @@ -45474,19 +45474,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ rscseq sp, r4, #76, 16 @ 0x4c0000 │ │ │ │ - tsteq r7, #128, 30 @ 0x200 │ │ │ │ - tsteq r7, #100, 30 @ 0x190 │ │ │ │ + tsteq r7, #112, 30 @ 0x1c0 │ │ │ │ + tsteq r7, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3938c <__cxa_atexit@plt+0x2c700> │ │ │ │ @@ -45503,17 +45503,17 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #216, 28 @ 0xd80 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ tsteq r7, #200, 28 @ 0xc80 │ │ │ │ + tsteq r7, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -45531,32 +45531,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3940c <__cxa_atexit@plt+0x2c780> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #108, 28 @ 0x6c0 │ │ │ │ tsteq r7, #92, 28 @ 0x5c0 │ │ │ │ + tsteq r7, #76, 28 @ 0x4c0 │ │ │ │ rscseq sp, r4, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39440 <__cxa_atexit@plt+0x2c7b4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 39448 <__cxa_atexit@plt+0x2c7bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e44cec <__cxa_atexit@plt+0xe38060> │ │ │ │ + b 1845d9c <__cxa_atexit@plt+0x1839110> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #4, 22 @ 0x1000 │ │ │ │ + tsteq r7, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -45576,15 +45576,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 394bc <__cxa_atexit@plt+0x2c830> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r7, #184, 26 @ 0x2e00 │ │ │ │ + tsteq r7, #168, 26 @ 0x2a00 │ │ │ │ rscseq sp, r4, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39544 <__cxa_atexit@plt+0x2c8b8> │ │ │ │ ldr r2, [pc, #132] @ 39560 <__cxa_atexit@plt+0x2c8d4> │ │ │ │ @@ -45617,19 +45617,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r7, #80, 20 @ 0x50000 │ │ │ │ + tsteq r7, #64, 20 @ 0x40000 │ │ │ │ rscseq sp, r4, #84, 12 @ 0x5400000 │ │ │ │ - tsteq r7, #196, 24 @ 0xc400 │ │ │ │ + tsteq r7, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 395b4 <__cxa_atexit@plt+0x2c928> │ │ │ │ @@ -45641,17 +45641,17 @@ │ │ │ │ add r2, r2, #2 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq sp, r4, #212, 10 @ 0x35000000 │ │ │ │ - tsteq r7, #68, 24 @ 0x4400 │ │ │ │ + tsteq r7, #52, 24 @ 0x3400 │ │ │ │ rscseq sp, r4, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39634 <__cxa_atexit@plt+0x2c9a8> │ │ │ │ @@ -45670,26 +45670,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r0, r1, r5} │ │ │ │ ldr r5, [pc, #56] @ 3965c <__cxa_atexit@plt+0x2c9d0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #60, 18 @ 0xf0000 │ │ │ │ - tsteq r7, #152, 18 @ 0x260000 │ │ │ │ - tsteq r7, #36, 18 @ 0x90000 │ │ │ │ - tsteq r7, #216, 22 @ 0x36000 │ │ │ │ + tsteq r7, #44, 18 @ 0xb0000 │ │ │ │ + tsteq r7, #136, 18 @ 0x220000 │ │ │ │ + tsteq r7, #20, 18 @ 0x50000 │ │ │ │ + tsteq r7, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 396e0 <__cxa_atexit@plt+0x2ca54> │ │ │ │ ldr lr, [pc, #128] @ 39700 <__cxa_atexit@plt+0x2ca74> │ │ │ │ @@ -45721,18 +45721,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r7, #168, 16 @ 0xa80000 │ │ │ │ - tsteq r7, #32, 22 @ 0x8000 │ │ │ │ + tsteq r7, #152, 16 @ 0x980000 │ │ │ │ + tsteq r7, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 39748 <__cxa_atexit@plt+0x2cabc> │ │ │ │ @@ -45742,16 +45742,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #168, 20 @ 0xa8000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r7, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 397ac <__cxa_atexit@plt+0x2cb20> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -45764,24 +45764,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldrb r7, [r7] │ │ │ │ ldr r5, [pc, #48] @ 397cc <__cxa_atexit@plt+0x2cb40> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #176, 14 @ 0x2c00000 │ │ │ │ - tsteq r7, #252, 18 @ 0x3f0000 │ │ │ │ + tsteq r7, #160, 14 @ 0x2800000 │ │ │ │ + tsteq r7, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 39824 <__cxa_atexit@plt+0x2cb98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -45794,38 +45794,38 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldrb r7, [r7] │ │ │ │ ldr r5, [pc, #48] @ 39844 <__cxa_atexit@plt+0x2cbb8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #56, 14 @ 0xe00000 │ │ │ │ - tsteq r7, #132, 18 @ 0x210000 │ │ │ │ + tsteq r7, #40, 14 @ 0xa00000 │ │ │ │ + tsteq r7, #116, 18 @ 0x1d0000 │ │ │ │ rscseq sp, r4, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 39880 <__cxa_atexit@plt+0x2cbf4> │ │ │ │ ldr r3, [pc, #36] @ 39890 <__cxa_atexit@plt+0x2cc04> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [r5] │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #12] @ 39894 <__cxa_atexit@plt+0x2cc08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq sp, r4, #252, 4 @ 0xc000000f │ │ │ │ rscseq sp, r4, #216, 4 @ 0x8000000d │ │ │ │ @@ -45879,37 +45879,37 @@ │ │ │ │ ldr r3, [pc, #120] @ 399d8 <__cxa_atexit@plt+0x2cd4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ add r0, r8, #4 │ │ │ │ ldr lr, [pc, #80] @ 399d4 <__cxa_atexit@plt+0x2cd48> │ │ │ │ add lr, pc, lr │ │ │ │ mov r6, r8 │ │ │ │ str r1, [r6, #16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ str lr, [r6, #-12] │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #48] @ 399d0 <__cxa_atexit@plt+0x2cd44> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - tsteq r7, #176, 16 @ 0xb00000 │ │ │ │ + tsteq r7, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ rscseq sp, r4, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -45969,30 +45969,30 @@ │ │ │ │ add r0, r8, #16 │ │ │ │ stm r0, {r2, r8, r9} │ │ │ │ str r1, [r8, #28] │ │ │ │ str sl, [r8, #32] │ │ │ │ str r3, [r8, #36] @ 0x24 │ │ │ │ str lr, [r8, #44]! @ 0x2c │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - tsteq r7, #28, 10 @ 0x7000000 │ │ │ │ - tsteq r7, #100, 14 @ 0x1900000 │ │ │ │ - tsteq r7, #248, 12 @ 0xf800000 │ │ │ │ - tsteq r7, #140, 8 @ 0x8c000000 │ │ │ │ + tsteq r7, #12, 10 @ 0x3000000 │ │ │ │ + tsteq r7, #84, 14 @ 0x1500000 │ │ │ │ + tsteq r7, #232, 12 @ 0xe800000 │ │ │ │ + tsteq r7, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, r6, lsl #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 39b60 <__cxa_atexit@plt+0x2ced4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -46085,29 +46085,29 @@ │ │ │ │ add r2, r3, #24 │ │ │ │ stm r2, {r0, r1, sl} │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ add r5, r5, #28 │ │ │ │ sub r9, r6, #11 │ │ │ │ sub sl, r6, #23 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #120, 12 @ 0x7800000 │ │ │ │ - tsteq r7, #124, 10 @ 0x1f000000 │ │ │ │ - tsteq r7, #48, 6 @ 0xc0000000 │ │ │ │ - tsteq r7, #100, 10 @ 0x19000000 │ │ │ │ - tsteq r7, #136, 6 @ 0x20000002 │ │ │ │ - tsteq r7, #160, 10 @ 0x28000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r7, #104, 12 @ 0x6800000 │ │ │ │ + tsteq r7, #108, 10 @ 0x1b000000 │ │ │ │ + tsteq r7, #32, 6 @ 0x80000000 │ │ │ │ + tsteq r7, #84, 10 @ 0x15000000 │ │ │ │ + tsteq r7, #120, 6 @ 0xe0000001 │ │ │ │ tsteq r7, #144, 10 @ 0x24000000 │ │ │ │ - tsteq r7, #212, 6 @ 0x50000003 │ │ │ │ - tsteq r7, #8, 12 @ 0x800000 │ │ │ │ - tsteq r7, #232, 10 @ 0x3a000000 │ │ │ │ + tsteq r7, #128, 10 @ 0x20000000 │ │ │ │ + tsteq r7, #196, 6 @ 0x10000003 │ │ │ │ + tsteq r7, #248, 10 @ 0x3e000000 │ │ │ │ + tsteq r7, #216, 10 @ 0x36000000 │ │ │ │ rscseq ip, r4, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39d54 <__cxa_atexit@plt+0x2d0c8> │ │ │ │ @@ -46126,31 +46126,31 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r0, r1, r5} │ │ │ │ ldr r5, [pc, #56] @ 39d7c <__cxa_atexit@plt+0x2d0f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #28, 4 @ 0xc0000001 │ │ │ │ - tsteq r7, #120, 4 @ 0x80000007 │ │ │ │ - tsteq r7, #4, 4 @ 0x40000000 │ │ │ │ - tsteq r7, #184, 8 @ 0xb8000000 │ │ │ │ + tsteq r7, #12, 4 @ 0xc0000000 │ │ │ │ + tsteq r7, #104, 4 @ 0x80000006 │ │ │ │ + tsteq r7, #244, 2 @ 0x3d │ │ │ │ + tsteq r7, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 3ff91c <__cxa_atexit@plt+0x3f2c90> │ │ │ │ + b 3f3794 <__cxa_atexit@plt+0x3e6b08> │ │ │ │ rscseq ip, r4, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -46183,28 +46183,28 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 39e6c <__cxa_atexit@plt+0x2d1e0> │ │ │ │ ldr r3, [pc, #100] @ 39e8c <__cxa_atexit@plt+0x2d200> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #20] @ 39e88 <__cxa_atexit@plt+0x2d1fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @@ -46235,18 +46235,18 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 39f14 <__cxa_atexit@plt+0x2d288> │ │ │ │ ldr r3, [pc, #56] @ 39f30 <__cxa_atexit@plt+0x2d2a4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r9, sl} │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #16] @ 39f2c <__cxa_atexit@plt+0x2d2a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ rscseq ip, r4, #104, 24 @ 0x6800 │ │ │ │ @@ -46286,31 +46286,31 @@ │ │ │ │ stm r8, {r2, r3, r9} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, ip │ │ │ │ - b e5a624 <__cxa_atexit@plt+0xe4d998> │ │ │ │ + b 185b6d4 <__cxa_atexit@plt+0x184ea48> │ │ │ │ mov r6, r3 │ │ │ │ b 39fe4 <__cxa_atexit@plt+0x2d358> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 39ffc <__cxa_atexit@plt+0x2d370> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ rscseq ip, r4, #160, 22 @ 0x28000 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - tsteq r7, #20 │ │ │ │ - tsteq r7, #160, 30 @ 0x280 │ │ │ │ - tsteq r7, #248, 2 @ 0x3e │ │ │ │ + tsteq r7, #4 │ │ │ │ + tsteq r7, #144, 30 @ 0x240 │ │ │ │ + tsteq r7, #232, 2 @ 0x3a │ │ │ │ rscseq ip, r4, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov lr, r8 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -46348,15 +46348,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b e5a624 <__cxa_atexit@plt+0xe4d998> │ │ │ │ + b 185b6d4 <__cxa_atexit@plt+0x184ea48> │ │ │ │ ldr r7, [pc, #84] @ 3a128 <__cxa_atexit@plt+0x2d49c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -46371,22 +46371,22 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #81 @ 0x51 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ rscseq ip, r4, #136, 20 @ 0x88000 │ │ │ │ - tsteq r7, #52, 28 @ 0x340 │ │ │ │ + tsteq r7, #36, 28 @ 0x240 │ │ │ │ rscseq ip, r4, #208, 20 @ 0xd0000 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - tsteq r7, #200, 28 @ 0xc80 │ │ │ │ - tsteq r7, #24, 30 @ 0x60 │ │ │ │ - tsteq r7, #164, 28 @ 0xa40 │ │ │ │ - tsteq r7, #252 @ 0xfc │ │ │ │ + tsteq r7, #184, 28 @ 0xb80 │ │ │ │ + tsteq r7, #8, 30 │ │ │ │ + tsteq r7, #148, 28 @ 0x940 │ │ │ │ + tsteq r7, #236 @ 0xec │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3a184 <__cxa_atexit@plt+0x2d4f8> │ │ │ │ @@ -46394,15 +46394,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 3a19c <__cxa_atexit@plt+0x2d510> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b e5a624 <__cxa_atexit@plt+0xe4d998> │ │ │ │ + b 185b6d4 <__cxa_atexit@plt+0x184ea48> │ │ │ │ ldr r7, [pc, #20] @ 3a1a0 <__cxa_atexit@plt+0x2d514> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq ip, r4, #88, 20 @ 0x58000 │ │ │ │ rscseq ip, r4, #52, 20 @ 0x34000 │ │ │ │ @@ -46415,18 +46415,18 @@ │ │ │ │ bhi 3a1d8 <__cxa_atexit@plt+0x2d54c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a1e0 <__cxa_atexit@plt+0x2d554> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b e37718 <__cxa_atexit@plt+0xe2aa8c> │ │ │ │ + b 18387c8 <__cxa_atexit@plt+0x182bb3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #112, 26 @ 0x1c00 │ │ │ │ + tsteq r7, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46456,42 +46456,42 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #64] @ 3a2ac <__cxa_atexit@plt+0x2d620> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ sub sl, r6, #23 │ │ │ │ add r8, lr, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ ldr r7, [pc, #44] @ 3a2b0 <__cxa_atexit@plt+0x2d624> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ rscseq ip, r4, #96, 20 @ 0x60000 │ │ │ │ - tsteq r7, #44, 26 @ 0xb00 │ │ │ │ - tsteq r7, #116, 26 @ 0x1d00 │ │ │ │ - tsteq r7, #0 │ │ │ │ - tsteq r7, #248, 30 @ 0x3e0 │ │ │ │ - tsteq r7, #212, 30 @ 0x350 │ │ │ │ + tsteq r7, #28, 26 @ 0x700 │ │ │ │ + tsteq r7, #100, 26 @ 0x1900 │ │ │ │ + tsteq r7, #240, 30 @ 0x3c0 │ │ │ │ + tsteq r7, #232, 30 @ 0x3a0 │ │ │ │ + tsteq r7, #196, 30 @ 0x310 │ │ │ │ rscseq ip, r4, #16, 20 @ 0x10000 │ │ │ │ rscseq ip, r4, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3a2e8 <__cxa_atexit@plt+0x2d65c> │ │ │ │ ldr r7, [pc, #32] @ 3a2f8 <__cxa_atexit@plt+0x2d66c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #12] @ 3a2fc <__cxa_atexit@plt+0x2d670> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq ip, r4, #40, 20 @ 0x28000 │ │ │ │ rscseq ip, r4, #0, 20 │ │ │ │ @@ -46507,33 +46507,33 @@ │ │ │ │ ldr r3, [pc, #36] @ 3a354 <__cxa_atexit@plt+0x2d6c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 3a358 <__cxa_atexit@plt+0x2d6cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff954 <__cxa_atexit@plt+0x3f2cc8> │ │ │ │ + b 3f37cc <__cxa_atexit@plt+0x3e6b40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, #8, 30 │ │ │ │ + tsteq r7, #248, 28 @ 0xf80 │ │ │ │ rscseq ip, r4, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3a388 <__cxa_atexit@plt+0x2d6fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 3a38c <__cxa_atexit@plt+0x2d700> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff954 <__cxa_atexit@plt+0x3f2cc8> │ │ │ │ + b 3f37cc <__cxa_atexit@plt+0x3e6b40> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, #200, 28 @ 0xc80 │ │ │ │ + tsteq r7, #184, 28 @ 0xb80 │ │ │ │ rscseq ip, r4, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 3a3dc <__cxa_atexit@plt+0x2d750> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -46542,42 +46542,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #28] @ 3a3e4 <__cxa_atexit@plt+0x2d758> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff95c <__cxa_atexit@plt+0x3f2cd0> │ │ │ │ + b 3f37d4 <__cxa_atexit@plt+0x3e6b48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r7, #128, 28 @ 0x800 │ │ │ │ + tsteq r7, #112, 28 @ 0x700 │ │ │ │ rscseq ip, r4, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3a418 <__cxa_atexit@plt+0x2d78c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 3a41c <__cxa_atexit@plt+0x2d790> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff95c <__cxa_atexit@plt+0x3f2cd0> │ │ │ │ + b 3f37d4 <__cxa_atexit@plt+0x3e6b48> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r7, #60, 28 @ 0x3c0 │ │ │ │ + tsteq r7, #44, 28 @ 0x2c0 │ │ │ │ rscseq ip, r4, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a440 <__cxa_atexit@plt+0x2d7b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff964 <__cxa_atexit@plt+0x3f2cd8> │ │ │ │ + b 3f37dc <__cxa_atexit@plt+0x3e6b50> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq ip, r4, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #172] @ 3a508 <__cxa_atexit@plt+0x2d87c> │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -46613,28 +46613,28 @@ │ │ │ │ str r0, [r5, #-4]! │ │ │ │ sub r8, r6, #11 │ │ │ │ ldr r0, [pc, #72] @ 3a528 <__cxa_atexit@plt+0x2d89c> │ │ │ │ add r0, pc, r0 │ │ │ │ add r9, r0, #3 │ │ │ │ add sl, lr, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq ip, r4, #64, 16 @ 0x400000 │ │ │ │ rscseq ip, r4, #196, 12 @ 0xc400000 │ │ │ │ rscseq ip, r4, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - tsteq r7, #248, 20 @ 0xf8000 │ │ │ │ - tsteq r7, #56, 26 @ 0xe00 │ │ │ │ + tsteq r7, #232, 20 @ 0xe8000 │ │ │ │ + tsteq r7, #40, 26 @ 0xa00 │ │ │ │ rscseq ip, r4, #152, 12 @ 0x9800000 │ │ │ │ rscseq ip, r4, #120, 12 @ 0x7800000 │ │ │ │ rscseq ip, r4, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -46666,24 +46666,24 @@ │ │ │ │ str r0, [r5, #-4]! │ │ │ │ sub r8, r6, #11 │ │ │ │ ldr r0, [pc, #56] @ 3a5ec <__cxa_atexit@plt+0x2d960> │ │ │ │ add r0, pc, r0 │ │ │ │ add r9, r0, #3 │ │ │ │ add sl, lr, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq ip, r4, #108, 14 @ 0x1b00000 │ │ │ │ rscseq ip, r4, #240, 10 @ 0x3c000000 │ │ │ │ rscseq ip, r4, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r7, #36, 20 @ 0x24000 │ │ │ │ - tsteq r7, #100, 24 @ 0x6400 │ │ │ │ + tsteq r7, #20, 20 @ 0x14000 │ │ │ │ + tsteq r7, #84, 24 @ 0x5400 │ │ │ │ rscseq ip, r4, #196, 10 @ 0x31000000 │ │ │ │ rscseq ip, r4, #164, 10 @ 0x29000000 │ │ │ │ rscseq ip, r4, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -46735,15 +46735,15 @@ │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #112] @ 3a734 <__cxa_atexit@plt+0x2daa8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ sub sl, r3, #23 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r3, #3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -46755,19 +46755,19 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ rscseq ip, r4, #148, 10 @ 0x25000000 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ rscseq ip, r4, #8, 12 @ 0x800000 │ │ │ │ - tsteq r7, #212, 16 @ 0xd40000 │ │ │ │ - tsteq r7, #28, 18 @ 0x70000 │ │ │ │ - tsteq r7, #168, 22 @ 0x2a000 │ │ │ │ - tsteq r7, #160, 22 @ 0x28000 │ │ │ │ - tsteq r7, #124, 22 @ 0x1f000 │ │ │ │ + tsteq r7, #196, 16 @ 0xc40000 │ │ │ │ + tsteq r7, #12, 18 @ 0x30000 │ │ │ │ + tsteq r7, #152, 22 @ 0x26000 │ │ │ │ + tsteq r7, #144, 22 @ 0x24000 │ │ │ │ + tsteq r7, #108, 22 @ 0x1b000 │ │ │ │ rscseq ip, r4, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3a7e4 <__cxa_atexit@plt+0x2db58> │ │ │ │ @@ -46802,46 +46802,46 @@ │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #88] @ 3a828 <__cxa_atexit@plt+0x2db9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ sub sl, r3, #23 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3a80c <__cxa_atexit@plt+0x2db80> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ rscseq ip, r4, #156, 8 @ 0x9c000000 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ rscseq ip, r4, #252, 8 @ 0xfc000000 │ │ │ │ - tsteq r7, #200, 14 @ 0x3200000 │ │ │ │ - tsteq r7, #16, 16 @ 0x100000 │ │ │ │ - tsteq r7, #156, 20 @ 0x9c000 │ │ │ │ - tsteq r7, #148, 20 @ 0x94000 │ │ │ │ - tsteq r7, #112, 20 @ 0x70000 │ │ │ │ + tsteq r7, #184, 14 @ 0x2e00000 │ │ │ │ + tsteq r7, #0, 16 │ │ │ │ + tsteq r7, #140, 20 @ 0x8c000 │ │ │ │ + tsteq r7, #132, 20 @ 0x84000 │ │ │ │ + tsteq r7, #96, 20 @ 0x60000 │ │ │ │ rscseq ip, r4, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3a860 <__cxa_atexit@plt+0x2dbd4> │ │ │ │ ldr r7, [pc, #32] @ 3a870 <__cxa_atexit@plt+0x2dbe4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #12] @ 3a874 <__cxa_atexit@plt+0x2dbe8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ rscseq ip, r4, #176, 8 @ 0xb0000000 │ │ │ │ rscseq ip, r4, #164, 8 @ 0xa4000000 │ │ │ │ @@ -46850,17 +46850,17 @@ │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr sl, [pc, #16] @ 3a8a4 <__cxa_atexit@plt+0x2dc18> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #12] @ 3a8a8 <__cxa_atexit@plt+0x2dc1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff6e4 <__cxa_atexit@plt+0x3f2a58> │ │ │ │ + b 3f3594 <__cxa_atexit@plt+0x3e6908> │ │ │ │ rscseq ip, r4, #148, 8 @ 0x94000000 │ │ │ │ - tsteq r7, #224, 16 @ 0xe00000 │ │ │ │ + tsteq r7, #208, 16 @ 0xd00000 │ │ │ │ rscseq ip, r4, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a92c <__cxa_atexit@plt+0x2dca0> │ │ │ │ @@ -46880,15 +46880,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 3a970 <__cxa_atexit@plt+0x2dce4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add r3, r2, #1 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 3a968 <__cxa_atexit@plt+0x2dcdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -46921,15 +46921,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3a9e0 <__cxa_atexit@plt+0x2dd54> │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r3, [pc, #28] @ 3a9e4 <__cxa_atexit@plt+0x2dd58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #24] @ 3a9e8 <__cxa_atexit@plt+0x2dd5c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -46951,47 +46951,47 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 3aa44 <__cxa_atexit@plt+0x2ddb8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #28, 10 @ 0x7000000 │ │ │ │ - tsteq r7, #112, 10 @ 0x1c000000 │ │ │ │ + tsteq r7, #12, 10 @ 0x3000000 │ │ │ │ + tsteq r7, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3aa80 <__cxa_atexit@plt+0x2ddf4> │ │ │ │ ldr r2, [pc, #36] @ 3aa88 <__cxa_atexit@plt+0x2ddfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 3aa8c <__cxa_atexit@plt+0x2de00> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #212, 8 @ 0xd4000000 │ │ │ │ - tsteq r7, #40, 10 @ 0xa000000 │ │ │ │ + tsteq r7, #196, 8 @ 0xc4000000 │ │ │ │ + tsteq r7, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov lr, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #4 │ │ │ │ cmp fp, ip │ │ │ │ @@ -47022,15 +47022,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2, #32] │ │ │ │ str r2, [r2, #36] @ 0x24 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, ip │ │ │ │ ldr r8, [pc, #60] @ 3ab8c <__cxa_atexit@plt+0x2df00> │ │ │ │ add r8, pc, r8 │ │ │ │ - b e5f934 <__cxa_atexit@plt+0xe52ca8> │ │ │ │ + b 18609e4 <__cxa_atexit@plt+0x1853d58> │ │ │ │ mov r6, r2 │ │ │ │ b 3ab64 <__cxa_atexit@plt+0x2ded8> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 3ab78 <__cxa_atexit@plt+0x2deec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -47077,15 +47077,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2, #32] │ │ │ │ str r2, [r2, #36] @ 0x24 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, ip │ │ │ │ ldr r8, [pc, #60] @ 3ac68 <__cxa_atexit@plt+0x2dfdc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b e5f934 <__cxa_atexit@plt+0xe52ca8> │ │ │ │ + b 18609e4 <__cxa_atexit@plt+0x1853d58> │ │ │ │ mov r6, r2 │ │ │ │ b 3ac40 <__cxa_atexit@plt+0x2dfb4> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 3ac54 <__cxa_atexit@plt+0x2dfc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -47106,47 +47106,47 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 3acb0 <__cxa_atexit@plt+0x2e024> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #176, 4 │ │ │ │ - tsteq r7, #4, 6 @ 0x10000000 │ │ │ │ + tsteq r7, #160, 4 │ │ │ │ + tsteq r7, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3acec <__cxa_atexit@plt+0x2e060> │ │ │ │ ldr r2, [pc, #36] @ 3acf4 <__cxa_atexit@plt+0x2e068> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 3acf8 <__cxa_atexit@plt+0x2e06c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #104, 4 @ 0x80000006 │ │ │ │ - tsteq r7, #188, 4 @ 0xc000000b │ │ │ │ + tsteq r7, #88, 4 @ 0x80000005 │ │ │ │ + tsteq r7, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov ip, r8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -47173,15 +47173,15 @@ │ │ │ │ str r1, [r2, #28] │ │ │ │ ldr r3, [pc, #64] @ 3addc <__cxa_atexit@plt+0x2e150> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #32] │ │ │ │ str r2, [r2, #36] @ 0x24 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r9, ip │ │ │ │ - b e5e424 <__cxa_atexit@plt+0xe51798> │ │ │ │ + b 185f4d4 <__cxa_atexit@plt+0x1852848> │ │ │ │ ldr r7, [pc, #40] @ 3ade0 <__cxa_atexit@plt+0x2e154> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @@ -47222,15 +47222,15 @@ │ │ │ │ str r1, [r2, #28] │ │ │ │ ldr r3, [pc, #64] @ 3aea0 <__cxa_atexit@plt+0x2e214> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #32] │ │ │ │ str r2, [r2, #36] @ 0x24 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r9, ip │ │ │ │ - b e5e424 <__cxa_atexit@plt+0xe51798> │ │ │ │ + b 185f4d4 <__cxa_atexit@plt+0x1852848> │ │ │ │ ldr r7, [pc, #40] @ 3aea4 <__cxa_atexit@plt+0x2e218> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @@ -47249,47 +47249,47 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 3aeec <__cxa_atexit@plt+0x2e260> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #116 @ 0x74 │ │ │ │ - tsteq r7, #200 @ 0xc8 │ │ │ │ + tsteq r7, #100 @ 0x64 │ │ │ │ + tsteq r7, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3af28 <__cxa_atexit@plt+0x2e29c> │ │ │ │ ldr r2, [pc, #36] @ 3af30 <__cxa_atexit@plt+0x2e2a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 3af34 <__cxa_atexit@plt+0x2e2a8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #44 @ 0x2c │ │ │ │ - tsteq r7, #128 @ 0x80 │ │ │ │ + tsteq r7, #28 │ │ │ │ + tsteq r7, #112 @ 0x70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ rscseq fp, r4, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov lr, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -47355,15 +47355,15 @@ │ │ │ │ stm r5, {r0, r1, r2} │ │ │ │ str r8, [lr, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, lr │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b e5a624 <__cxa_atexit@plt+0xe4d998> │ │ │ │ + b 185b6d4 <__cxa_atexit@plt+0x184ea48> │ │ │ │ mov r6, lr │ │ │ │ b 3b098 <__cxa_atexit@plt+0x2e40c> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #80] @ 3b0f0 <__cxa_atexit@plt+0x2e464> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -47381,22 +47381,22 @@ │ │ │ │ ldr r9, [sp, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ rscseq fp, r4, #208, 20 @ 0xd0000 │ │ │ │ - tsteq r7, #124, 28 @ 0x7c0 │ │ │ │ + tsteq r7, #108, 28 @ 0x6c0 │ │ │ │ rscseq fp, r4, #252, 24 @ 0xfc00 │ │ │ │ @ instruction: 0xffffece0 │ │ │ │ @ instruction: 0xffffed88 │ │ │ │ - tsteq r7, #24, 30 @ 0x60 │ │ │ │ - tsteq r7, #100, 30 @ 0x190 │ │ │ │ - tsteq r7, #240, 28 @ 0xf00 │ │ │ │ - tsteq r7, #72, 2 │ │ │ │ + tsteq r7, #8, 30 │ │ │ │ + tsteq r7, #84, 30 @ 0x150 │ │ │ │ + tsteq r7, #224, 28 @ 0xe00 │ │ │ │ + tsteq r7, #56, 2 │ │ │ │ rscseq fp, r4, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -47406,40 +47406,40 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [pc, #48] @ 3b170 <__cxa_atexit@plt+0x2e4e4> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 3b174 <__cxa_atexit@plt+0x2e4e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff6e4 <__cxa_atexit@plt+0x3f2a58> │ │ │ │ + b 3f3594 <__cxa_atexit@plt+0x3e6908> │ │ │ │ ldr r7, [pc, #28] @ 3b178 <__cxa_atexit@plt+0x2e4ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rscseq fp, r4, #100, 24 @ 0x6400 │ │ │ │ - tsteq r7, #48 @ 0x30 │ │ │ │ + tsteq r7, #32 │ │ │ │ rscseq fp, r4, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 3b1b0 <__cxa_atexit@plt+0x2e524> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 3b1b4 <__cxa_atexit@plt+0x2e528> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #224, 26 @ 0x3800 │ │ │ │ - tsteq r7, #220, 26 @ 0x3700 │ │ │ │ + tsteq r7, #208, 26 @ 0x3400 │ │ │ │ + tsteq r7, #204, 26 @ 0x3300 │ │ │ │ rscseq fp, r4, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b238 <__cxa_atexit@plt+0x2e5ac> │ │ │ │ @@ -47459,15 +47459,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 3b27c <__cxa_atexit@plt+0x2e5f0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add r3, r2, #1 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 3b274 <__cxa_atexit@plt+0x2e5e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -47500,15 +47500,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3b2ec <__cxa_atexit@plt+0x2e660> │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r3, [pc, #28] @ 3b2f0 <__cxa_atexit@plt+0x2e664> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #24] @ 3b2f4 <__cxa_atexit@plt+0x2e668> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -47523,15 +47523,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r8, [pc, #16] @ 3b328 <__cxa_atexit@plt+0x2e69c> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov sl, r3 │ │ │ │ - b e5e424 <__cxa_atexit@plt+0xe51798> │ │ │ │ + b 185f4d4 <__cxa_atexit@plt+0x1852848> │ │ │ │ rscseq fp, r4, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -47540,15 +47540,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 3b384 <__cxa_atexit@plt+0x2e6f8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ ldr r7, [pc, #20] @ 3b388 <__cxa_atexit@plt+0x2e6fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq fp, r4, #76, 20 @ 0x4c000 │ │ │ │ rscseq fp, r4, #128, 20 @ 0x80000 │ │ │ │ @@ -47565,15 +47565,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 3b3e8 <__cxa_atexit@plt+0x2e75c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ ldr r7, [pc, #20] @ 3b3ec <__cxa_atexit@plt+0x2e760> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq fp, r4, #232, 18 @ 0x3a0000 │ │ │ │ rscseq fp, r4, #28, 20 @ 0x1c000 │ │ │ │ @@ -47586,15 +47586,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r8, [pc, #16] @ 3b424 <__cxa_atexit@plt+0x2e798> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov sl, r3 │ │ │ │ - b e18d64 <__cxa_atexit@plt+0xe0c0d8> │ │ │ │ + b 1819e14 <__cxa_atexit@plt+0x180d188> │ │ │ │ rscseq fp, r4, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -47603,15 +47603,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 3b480 <__cxa_atexit@plt+0x2e7f4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b e4f9fc <__cxa_atexit@plt+0xe42d70> │ │ │ │ + b 1850aac <__cxa_atexit@plt+0x1843e20> │ │ │ │ ldr r7, [pc, #20] @ 3b484 <__cxa_atexit@plt+0x2e7f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq fp, r4, #48, 18 @ 0xc0000 │ │ │ │ rscseq fp, r4, #172, 18 @ 0x2b0000 │ │ │ │ @@ -47625,47 +47625,47 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 3b4cc <__cxa_atexit@plt+0x2e840> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #148, 20 @ 0x94000 │ │ │ │ - tsteq r7, #232, 20 @ 0xe8000 │ │ │ │ + tsteq r7, #132, 20 @ 0x84000 │ │ │ │ + tsteq r7, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b508 <__cxa_atexit@plt+0x2e87c> │ │ │ │ ldr r2, [pc, #36] @ 3b510 <__cxa_atexit@plt+0x2e884> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 3b514 <__cxa_atexit@plt+0x2e888> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #76, 20 @ 0x4c000 │ │ │ │ - tsteq r7, #160, 20 @ 0xa0000 │ │ │ │ + tsteq r7, #60, 20 @ 0x3c000 │ │ │ │ + tsteq r7, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #8 │ │ │ │ cmp fp, ip │ │ │ │ @@ -47699,15 +47699,15 @@ │ │ │ │ ldr r5, [pc, #80] @ 3b620 <__cxa_atexit@plt+0x2e994> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2, #32] │ │ │ │ str r2, [r2, #36] @ 0x24 │ │ │ │ mov r5, ip │ │ │ │ ldr r8, [pc, #64] @ 3b624 <__cxa_atexit@plt+0x2e998> │ │ │ │ add r8, pc, r8 │ │ │ │ - b e4f9fc <__cxa_atexit@plt+0xe42d70> │ │ │ │ + b 1850aac <__cxa_atexit@plt+0x1843e20> │ │ │ │ mov r6, r2 │ │ │ │ b 3b5f8 <__cxa_atexit@plt+0x2e96c> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 3b60c <__cxa_atexit@plt+0x2e980> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -47758,15 +47758,15 @@ │ │ │ │ ldr r5, [pc, #80] @ 3b70c <__cxa_atexit@plt+0x2ea80> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2, #32] │ │ │ │ str r2, [r2, #36] @ 0x24 │ │ │ │ mov r5, ip │ │ │ │ ldr r8, [pc, #64] @ 3b710 <__cxa_atexit@plt+0x2ea84> │ │ │ │ add r8, pc, r8 │ │ │ │ - b e4f9fc <__cxa_atexit@plt+0xe42d70> │ │ │ │ + b 1850aac <__cxa_atexit@plt+0x1843e20> │ │ │ │ mov r6, r2 │ │ │ │ b 3b6e4 <__cxa_atexit@plt+0x2ea58> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 3b6f8 <__cxa_atexit@plt+0x2ea6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -47788,47 +47788,47 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 3b758 <__cxa_atexit@plt+0x2eacc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #8, 16 @ 0x80000 │ │ │ │ - tsteq r7, #92, 16 @ 0x5c0000 │ │ │ │ + tsteq r7, #248, 14 @ 0x3e00000 │ │ │ │ + tsteq r7, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b794 <__cxa_atexit@plt+0x2eb08> │ │ │ │ ldr r2, [pc, #36] @ 3b79c <__cxa_atexit@plt+0x2eb10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 3b7a0 <__cxa_atexit@plt+0x2eb14> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #192, 14 @ 0x3000000 │ │ │ │ - tsteq r7, #20, 16 @ 0x140000 │ │ │ │ + tsteq r7, #176, 14 @ 0x2c00000 │ │ │ │ + tsteq r7, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ rscseq fp, r4, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov ip, r8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -47856,15 +47856,15 @@ │ │ │ │ str r1, [r2, #28] │ │ │ │ ldr r3, [pc, #64] @ 3b888 <__cxa_atexit@plt+0x2ebfc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #32] │ │ │ │ str r2, [r2, #36] @ 0x24 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r9, ip │ │ │ │ - b e5e424 <__cxa_atexit@plt+0xe51798> │ │ │ │ + b 185f4d4 <__cxa_atexit@plt+0x1852848> │ │ │ │ ldr r7, [pc, #40] @ 3b88c <__cxa_atexit@plt+0x2ec00> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @@ -47905,15 +47905,15 @@ │ │ │ │ str r1, [r2, #28] │ │ │ │ ldr r3, [pc, #64] @ 3b94c <__cxa_atexit@plt+0x2ecc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #32] │ │ │ │ str r2, [r2, #36] @ 0x24 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r9, ip │ │ │ │ - b e5e424 <__cxa_atexit@plt+0xe51798> │ │ │ │ + b 185f4d4 <__cxa_atexit@plt+0x1852848> │ │ │ │ ldr r7, [pc, #40] @ 3b950 <__cxa_atexit@plt+0x2ecc4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @@ -47963,19 +47963,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq fp, r4, #84, 8 @ 0x54000000 │ │ │ │ - tsteq r7, #156, 16 @ 0x9c0000 │ │ │ │ + tsteq r7, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 3ba80 <__cxa_atexit@plt+0x2edf4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -47993,17 +47993,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r7, #248, 14 @ 0x3e00000 │ │ │ │ + tsteq r7, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3bac8 <__cxa_atexit@plt+0x2ee3c> │ │ │ │ @@ -48014,16 +48014,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #156, 14 @ 0x2700000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r7, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3bb58 <__cxa_atexit@plt+0x2eecc> │ │ │ │ ldr r7, [pc, #112] @ 3bb68 <__cxa_atexit@plt+0x2eedc> │ │ │ │ @@ -48054,15 +48054,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3bb74 <__cxa_atexit@plt+0x2eee8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r7, #160, 12 @ 0xa000000 │ │ │ │ + tsteq r7, #144, 12 @ 0x9000000 │ │ │ │ rscseq fp, r4, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ 3bbc4 <__cxa_atexit@plt+0x2ef38> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -48076,27 +48076,27 @@ │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r7, #32, 12 @ 0x2000000 │ │ │ │ + tsteq r7, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ eor r7, r3, r7 │ │ │ │ ldr r3, [pc, #16] @ 3bbf8 <__cxa_atexit@plt+0x2ef6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #224, 10 @ 0x38000000 │ │ │ │ + tsteq r7, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3bc8c <__cxa_atexit@plt+0x2f000> │ │ │ │ ldr r7, [pc, #128] @ 3bc9c <__cxa_atexit@plt+0x2f010> │ │ │ │ @@ -48131,17 +48131,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3bca8 <__cxa_atexit@plt+0x2f01c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r7, #232, 4 @ 0x8000000e │ │ │ │ + tsteq r7, #216, 4 @ 0x8000000d │ │ │ │ rscseq fp, r4, #52, 6 @ 0xd0000000 │ │ │ │ - tsteq r7, #24, 6 @ 0x60000000 │ │ │ │ + tsteq r7, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #72] @ 3bd0c <__cxa_atexit@plt+0x2f080> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -48158,49 +48158,49 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3bd10 <__cxa_atexit@plt+0x2f084> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r7, #104, 4 @ 0x80000006 │ │ │ │ - tsteq r7, #132, 4 @ 0x40000008 │ │ │ │ + tsteq r7, #88, 4 @ 0x80000005 │ │ │ │ + tsteq r7, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ eor r3, r3, r7 │ │ │ │ ldr r2, [pc, #24] @ 3bd4c <__cxa_atexit@plt+0x2f0c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 3bd50 <__cxa_atexit@plt+0x2f0c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ tst r3, #3 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #56, 4 @ 0x80000003 │ │ │ │ - tsteq r7, #52, 4 @ 0x40000003 │ │ │ │ + tsteq r7, #40, 4 @ 0x80000002 │ │ │ │ + tsteq r7, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3bd8c <__cxa_atexit@plt+0x2f100> │ │ │ │ ldr r3, [pc, #36] @ 3bd94 <__cxa_atexit@plt+0x2f108> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #20] @ 3bd98 <__cxa_atexit@plt+0x2f10c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b 3ff96c <__cxa_atexit@plt+0x3f2ce0> │ │ │ │ + b 3f37e4 <__cxa_atexit@plt+0x3e6b58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r7, #180, 2 @ 0x2d │ │ │ │ + tsteq r7, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 3bddc <__cxa_atexit@plt+0x2f150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r3, [pc, #36] @ 3bde0 <__cxa_atexit@plt+0x2f154> │ │ │ │ @@ -48208,18 +48208,18 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #20] @ 3bde4 <__cxa_atexit@plt+0x2f158> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff974 <__cxa_atexit@plt+0x3f2ce8> │ │ │ │ - tsteq r7, #164, 8 @ 0xa4000000 │ │ │ │ - tsteq r7, #228, 2 @ 0x39 │ │ │ │ - tsteq r7, #132, 8 @ 0x84000000 │ │ │ │ + b 3f37ec <__cxa_atexit@plt+0x3e6b60> │ │ │ │ + tsteq r7, #148, 8 @ 0x94000000 │ │ │ │ + tsteq r7, #212, 2 @ 0x35 │ │ │ │ + tsteq r7, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3be54 <__cxa_atexit@plt+0x2f1c8> │ │ │ │ @@ -48238,36 +48238,36 @@ │ │ │ │ ldr r5, [pc, #68] @ 3be80 <__cxa_atexit@plt+0x2f1f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ ldr r8, [pc, #60] @ 3be84 <__cxa_atexit@plt+0x2f1f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3ff81c <__cxa_atexit@plt+0x3f2b90> │ │ │ │ + b 3f36b4 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ mov r6, r3 │ │ │ │ b 3be64 <__cxa_atexit@plt+0x2f1d8> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3be74 <__cxa_atexit@plt+0x2f1e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ rscseq fp, r4, #128, 2 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r7, #52, 2 │ │ │ │ - tsteq r7, #140, 4 @ 0xc0000008 │ │ │ │ + tsteq r7, #36, 2 │ │ │ │ + tsteq r7, #124, 4 @ 0xc0000007 │ │ │ │ rscseq fp, r4, #76, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, #4] @ 3bea4 <__cxa_atexit@plt+0x2f218> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff97c <__cxa_atexit@plt+0x3f2cf0> │ │ │ │ - tsteq r7, #52, 4 @ 0x40000003 │ │ │ │ + b 3f37f4 <__cxa_atexit@plt+0x3e6b68> │ │ │ │ + tsteq r7, #36, 4 @ 0x40000002 │ │ │ │ rscseq fp, r4, #56, 2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3bf94 <__cxa_atexit@plt+0x2f308> │ │ │ │ @@ -48310,15 +48310,15 @@ │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r8, [pc, #136] @ 3bfe8 <__cxa_atexit@plt+0x2f35c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 3ff81c <__cxa_atexit@plt+0x3f2b90> │ │ │ │ + b 3f36b4 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ @@ -48339,16 +48339,16 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ rscseq fp, r4, #48 @ 0x30 │ │ │ │ rscseq fp, r4, #96 @ 0x60 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - tsteq r7, #28 │ │ │ │ - tsteq r7, #116, 2 │ │ │ │ + tsteq r7, #12 │ │ │ │ + tsteq r7, #100, 2 │ │ │ │ rscseq sl, r4, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #192] @ 3c0c8 <__cxa_atexit@plt+0x2f43c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -48380,15 +48380,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r8, [pc, #96] @ 3c0dc <__cxa_atexit@plt+0x2f450> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff81c <__cxa_atexit@plt+0x3f2b90> │ │ │ │ + b 3f36b4 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r1, r6 │ │ │ │ b 3c0ac <__cxa_atexit@plt+0x2f420> │ │ │ │ mov r7, #16 │ │ │ │ @@ -48400,16 +48400,16 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ rscseq sl, r4, #56, 30 @ 0xe0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - tsteq r7, #0, 30 │ │ │ │ - tsteq r7, #88 @ 0x58 │ │ │ │ + tsteq r7, #240, 28 @ 0xf00 │ │ │ │ + tsteq r7, #72 @ 0x48 │ │ │ │ rscseq sl, r4, #4, 30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ cmp fp, r5 │ │ │ │ @@ -48428,31 +48428,31 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r2, [pc, #76] @ 3c184 <__cxa_atexit@plt+0x2f4f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #2 │ │ │ │ ldr r8, [pc, #68] @ 3c188 <__cxa_atexit@plt+0x2f4fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r3 │ │ │ │ - b 3ff81c <__cxa_atexit@plt+0x3f2b90> │ │ │ │ + b 3f36b4 <__cxa_atexit@plt+0x3e6a28> │ │ │ │ mov r8, r7 │ │ │ │ mov r6, r3 │ │ │ │ b 3c164 <__cxa_atexit@plt+0x2f4d8> │ │ │ │ mov r8, r7 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ 3c178 <__cxa_atexit@plt+0x2f4ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ rscseq sl, r4, #124, 28 @ 0x7c0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - tsteq r7, #56, 28 @ 0x380 │ │ │ │ - tsteq r7, #144, 30 @ 0x240 │ │ │ │ + tsteq r7, #40, 28 @ 0x280 │ │ │ │ + tsteq r7, #128, 30 @ 0x200 │ │ │ │ rscseq sl, r4, #100, 28 @ 0x640 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 3beb8 <__cxa_atexit@plt+0x2f22c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -48475,36 +48475,36 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3c208 <__cxa_atexit@plt+0x2f57c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r7, #196, 26 @ 0x3100 │ │ │ │ + tsteq r7, #180, 26 @ 0x2d00 │ │ │ │ rscseq sl, r4, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3c228 <__cxa_atexit@plt+0x2f59c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #124, 26 @ 0x1f00 │ │ │ │ + tsteq r7, #108, 26 @ 0x1b00 │ │ │ │ rscseq sl, r4, #116, 28 @ 0x740 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c2bc <__cxa_atexit@plt+0x2f630> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, r9, #8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 19b9568 <__cxa_atexit@plt+0x19ac8dc> │ │ │ │ + bl fbb0c4 <__cxa_atexit@plt+0xfae438> │ │ │ │ cmn r0, #1 │ │ │ │ beq 3c2b0 <__cxa_atexit@plt+0x2f624> │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ @@ -48520,28 +48520,28 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #48] @ 3c2e8 <__cxa_atexit@plt+0x2f65c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ + b 3f37bc <__cxa_atexit@plt+0x3e6b30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3c2e4 <__cxa_atexit@plt+0x2f658> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, #16 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, #160, 30 @ 0x280 │ │ │ │ - tsteq r7, #216, 30 @ 0x360 │ │ │ │ + tsteq r7, #144, 30 @ 0x240 │ │ │ │ + tsteq r7, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -48559,16 +48559,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 3c35c <__cxa_atexit@plt+0x2f6d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r7, #52, 30 @ 0xd0 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r7, #36, 30 @ 0x90 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ rscseq sl, r4, #0, 26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -48584,33 +48584,33 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr sl, [r7, #6] │ │ │ │ ldr r0, [r7, #10] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff984 <__cxa_atexit@plt+0x3f2cf8> │ │ │ │ + b 3f37fc <__cxa_atexit@plt+0x3e6b70> │ │ │ │ ldr r7, [pc, #20] @ 3c3d8 <__cxa_atexit@plt+0x2f74c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #212, 22 @ 0x35000 │ │ │ │ + tsteq r7, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r7, #216, 22 @ 0x36000 │ │ │ │ + tsteq r7, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3c400 <__cxa_atexit@plt+0x2f774> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #164, 22 @ 0x29000 │ │ │ │ + tsteq r7, #148, 22 @ 0x25000 │ │ │ │ rscseq sl, r4, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c454 <__cxa_atexit@plt+0x2f7c8> │ │ │ │ @@ -48622,49 +48622,49 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ ldr r3, [pc, #28] @ 3c460 <__cxa_atexit@plt+0x2f7d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r0 │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r7, #92, 22 @ 0x17000 │ │ │ │ + tsteq r7, #76, 22 @ 0x13000 │ │ │ │ rscseq sl, r4, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c488 <__cxa_atexit@plt+0x2f7fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq sl, r4, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c4b0 <__cxa_atexit@plt+0x2f824> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq sl, r4, #0, 24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3c4dc <__cxa_atexit@plt+0x2f850> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r7, #16 │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rscseq sl, r4, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -48673,18 +48673,18 @@ │ │ │ │ ldr r2, [pc, #36] @ 3c52c <__cxa_atexit@plt+0x2f8a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3c530 <__cxa_atexit@plt+0x2f8a4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ + b 3f3724 <__cxa_atexit@plt+0x3e6a98> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq sl, r4, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 3c594 <__cxa_atexit@plt+0x2f908> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -48700,22 +48700,22 @@ │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 3c5a0 <__cxa_atexit@plt+0x2f914> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #28] @ 3c5a4 <__cxa_atexit@plt+0x2f918> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 19b0f98 <__cxa_atexit@plt+0x19a430c> │ │ │ │ + b fb2af4 <__cxa_atexit@plt+0xfa5e68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - sbcseq r3, r7, #805306383 @ 0x3000000f │ │ │ │ - tsteq r7, #224, 18 @ 0x380000 │ │ │ │ - tsteq r7, #216, 24 @ 0xd800 │ │ │ │ + sbcseq r2, r7, #1840 @ 0x730 │ │ │ │ + tsteq r7, #208, 18 @ 0x340000 │ │ │ │ + tsteq r7, #200, 24 @ 0xc800 │ │ │ │ rscseq sl, r4, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 3c5ec <__cxa_atexit@plt+0x2f960> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r9, [pc, #40] @ 3c5f0 <__cxa_atexit@plt+0x2f964> │ │ │ │ @@ -48724,19 +48724,19 @@ │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #24] @ 3c5f4 <__cxa_atexit@plt+0x2f968> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ 3c5f8 <__cxa_atexit@plt+0x2f96c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 19b0f98 <__cxa_atexit@plt+0x19a430c> │ │ │ │ + b fb2af4 <__cxa_atexit@plt+0xfa5e68> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - sbcseq r3, r7, #805306377 @ 0x30000009 │ │ │ │ - tsteq r7, #128, 18 @ 0x200000 │ │ │ │ - tsteq r7, #120, 24 @ 0x7800 │ │ │ │ + sbcseq r2, r7, #304 @ 0x130 │ │ │ │ + tsteq r7, #112, 18 @ 0x1c0000 │ │ │ │ + tsteq r7, #104, 24 @ 0x6800 │ │ │ │ rscseq sl, r4, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #256] @ 3c710 <__cxa_atexit@plt+0x2fa84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -48791,29 +48791,29 @@ │ │ │ │ str r2, [r6, #68] @ 0x44 │ │ │ │ str sl, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #32] │ │ │ │ str lr, [r6, #48] @ 0x30 │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #84 @ 0x54 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ rscseq sl, r4, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ rscseq sl, r4, #200, 18 @ 0x320000 │ │ │ │ rscseq sl, r4, #212, 18 @ 0x350000 │ │ │ │ - tsteq r7, #232, 16 @ 0xe80000 │ │ │ │ - tsteq r7, #0, 18 │ │ │ │ - tsteq r7, #244, 16 @ 0xf40000 │ │ │ │ + tsteq r7, #216, 16 @ 0xd80000 │ │ │ │ + tsteq r7, #240, 16 @ 0xf00000 │ │ │ │ + tsteq r7, #228, 16 @ 0xe40000 │ │ │ │ rscseq sl, r4, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -48863,25 +48863,25 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ str sl, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #48] @ 0x30 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq sl, r4, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ rscseq sl, r4, #164, 16 @ 0xa40000 │ │ │ │ rscseq sl, r4, #176, 16 @ 0xb00000 │ │ │ │ - tsteq r7, #196, 14 @ 0x3100000 │ │ │ │ - tsteq r7, #220, 14 @ 0x3700000 │ │ │ │ - tsteq r7, #208, 14 @ 0x3400000 │ │ │ │ + tsteq r7, #180, 14 @ 0x2d00000 │ │ │ │ + tsteq r7, #204, 14 @ 0x3300000 │ │ │ │ + tsteq r7, #192, 14 @ 0x3000000 │ │ │ │ rscseq sl, r4, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r9, [r5, #-4] │ │ │ │ @@ -48915,26 +48915,26 @@ │ │ │ │ stm r2, {r0, r1, fp} │ │ │ │ str r9, [r3, #32] │ │ │ │ ldr r3, [pc, #56] @ 3c910 <__cxa_atexit@plt+0x2fc84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ sub sl, r6, #14 │ │ │ │ mov fp, lr │ │ │ │ - b 3ff994 <__cxa_atexit@plt+0x3f2d08> │ │ │ │ + b 3f380c <__cxa_atexit@plt+0x3e6b80> │ │ │ │ ldr r3, [pc, #36] @ 3c914 <__cxa_atexit@plt+0x2fc88> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r7, #76, 16 @ 0x4c0000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r7, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - tsteq r7, #88, 16 @ 0x580000 │ │ │ │ + tsteq r7, #72, 16 @ 0x480000 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - tsteq r7, #140, 18 @ 0x230000 │ │ │ │ + tsteq r7, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq sl, r4, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -48965,26 +48965,26 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ ldr r3, [pc, #52] @ 3c9d8 <__cxa_atexit@plt+0x2fd4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ sub sl, r6, #14 │ │ │ │ - b 3ff994 <__cxa_atexit@plt+0x3f2d08> │ │ │ │ + b 3f380c <__cxa_atexit@plt+0x3e6b80> │ │ │ │ ldr r3, [pc, #36] @ 3c9dc <__cxa_atexit@plt+0x2fd50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r7, #148, 14 @ 0x2500000 │ │ │ │ - tsteq r7, #76, 14 @ 0x1300000 │ │ │ │ - tsteq r7, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r7, #132, 14 @ 0x2100000 │ │ │ │ + tsteq r7, #60, 14 @ 0xf00000 │ │ │ │ + tsteq r7, #176, 16 @ 0xb00000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ rscseq sl, r4, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -48998,32 +48998,32 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r8, [pc, #32] @ 3ca50 <__cxa_atexit@plt+0x2fdc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff984 <__cxa_atexit@plt+0x3f2cf8> │ │ │ │ + b 3f37fc <__cxa_atexit@plt+0x3e6b70> │ │ │ │ ldr r7, [pc, #24] @ 3ca54 <__cxa_atexit@plt+0x2fdc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r7, #88, 10 @ 0x16000000 │ │ │ │ - tsteq r7, #164, 12 @ 0xa400000 │ │ │ │ - tsteq r7, #92, 10 @ 0x17000000 │ │ │ │ + tsteq r7, #72, 10 @ 0x12000000 │ │ │ │ + tsteq r7, #148, 12 @ 0x9400000 │ │ │ │ + tsteq r7, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3ca74 <__cxa_atexit@plt+0x2fde8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #48, 10 @ 0xc000000 │ │ │ │ + tsteq r7, #32, 10 @ 0x8000000 │ │ │ │ rscseq sl, r4, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -49032,15 +49032,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 3cad4 <__cxa_atexit@plt+0x2fe48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 3cad8 <__cxa_atexit@plt+0x2fe4c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ sub r7, r6, #11 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r7, [pc, #24] @ 3cadc <__cxa_atexit@plt+0x2fe50> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff96c │ │ │ │ @@ -49081,15 +49081,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ sub r7, r2, #11 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ @@ -49138,15 +49138,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #76] @ 3cc9c <__cxa_atexit@plt+0x30010> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r7, r8, r9, sl} │ │ │ │ sub r7, r3, #11 │ │ │ │ add r8, r2, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3cc94 <__cxa_atexit@plt+0x30008> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ @@ -49174,15 +49174,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 3cd0c <__cxa_atexit@plt+0x30080> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 3cd10 <__cxa_atexit@plt+0x30084> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ sub r7, r6, #11 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r7, [pc, #24] @ 3cd14 <__cxa_atexit@plt+0x30088> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff734 │ │ │ │ @@ -49201,15 +49201,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cd60 <__cxa_atexit@plt+0x300d4> │ │ │ │ ldr r3, [pc, #32] @ 3cd70 <__cxa_atexit@plt+0x300e4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ ldr r8, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r7, [pc, #12] @ 3cd74 <__cxa_atexit@plt+0x300e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq sl, r4, #224, 6 @ 0x80000003 │ │ │ │ rscseq sl, r4, #184, 6 @ 0xe0000002 │ │ │ │ @@ -49217,17 +49217,17 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3cda0 <__cxa_atexit@plt+0x30114> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3cda4 <__cxa_atexit@plt+0x30118> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r7, #208, 8 @ 0xd0000000 │ │ │ │ + tsteq r7, #192, 8 @ 0xc0000000 │ │ │ │ rscseq sl, r4, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3cdd4 <__cxa_atexit@plt+0x30148> │ │ │ │ ldr r7, [pc, #36] @ 3cdec <__cxa_atexit@plt+0x30160> │ │ │ │ @@ -49235,45 +49235,45 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 3cde8 <__cxa_atexit@plt+0x3015c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r7, #208, 2 @ 0x34 │ │ │ │ + tsteq r7, #192, 2 @ 0x30 │ │ │ │ rscseq sl, r4, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3ce18 <__cxa_atexit@plt+0x3018c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3ce1c <__cxa_atexit@plt+0x30190> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r7, #32, 2 │ │ │ │ + tsteq r7, #16, 2 │ │ │ │ rscseq sl, r4, #240, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ce4c <__cxa_atexit@plt+0x301c0> │ │ │ │ ldr r3, [pc, #36] @ 3ce64 <__cxa_atexit@plt+0x301d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r3, [pc, #12] @ 3ce60 <__cxa_atexit@plt+0x301d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ andeq r0, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq sl, r4, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -49311,18 +49311,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3cf24 <__cxa_atexit@plt+0x30298> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff96c <__cxa_atexit@plt+0x3f2ce0> │ │ │ │ + b 3f37e4 <__cxa_atexit@plt+0x3e6b58> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r7, #180 @ 0xb4 │ │ │ │ + tsteq r7, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ rscseq sl, r4, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ @@ -49349,17 +49349,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #24] @ 3cfb8 <__cxa_atexit@plt+0x3032c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff96c <__cxa_atexit@plt+0x3f2ce0> │ │ │ │ + b 3f37e4 <__cxa_atexit@plt+0x3e6b58> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r7, #24 │ │ │ │ + tsteq r7, #8 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ rscseq sl, r4, #48, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ @@ -49370,17 +49370,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 3d004 <__cxa_atexit@plt+0x30378> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff96c <__cxa_atexit@plt+0x3f2ce0> │ │ │ │ + b 3f37e4 <__cxa_atexit@plt+0x3e6b58> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r7, #180, 30 @ 0x2d0 │ │ │ │ + tsteq r7, #164, 30 @ 0x290 │ │ │ │ rscseq sl, r4, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 3d058 <__cxa_atexit@plt+0x303cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3d05c <__cxa_atexit@plt+0x303d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -49391,38 +49391,38 @@ │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r0, r1, r3} │ │ │ │ ldr r3, [pc, #24] @ 3d064 <__cxa_atexit@plt+0x303d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff974 <__cxa_atexit@plt+0x3f2ce8> │ │ │ │ + b 3f37ec <__cxa_atexit@plt+0x3e6b60> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r7, #40, 4 @ 0x80000002 │ │ │ │ - tsteq r7, #108, 30 @ 0x1b0 │ │ │ │ - tsteq r7, #8, 4 @ 0x80000000 │ │ │ │ + tsteq r7, #24, 4 @ 0x80000001 │ │ │ │ + tsteq r7, #92, 30 @ 0x170 │ │ │ │ + tsteq r7, #248, 2 @ 0x3e │ │ │ │ rscseq sl, r4, #132 @ 0x84 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d08c <__cxa_atexit@plt+0x30400> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq sl, r4, #92 @ 0x5c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d0b4 <__cxa_atexit@plt+0x30428> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq sl, r4, #28 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r9, [r5] │ │ │ │ @@ -49454,31 +49454,31 @@ │ │ │ │ ldr r2, [pc, #100] @ 3d1a0 <__cxa_atexit@plt+0x30514> │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, r6, #28 │ │ │ │ stm lr, {r7, r8, r9, sl} │ │ │ │ sub r7, r3, #11 │ │ │ │ add r8, r2, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r6, [pc, #60] @ 3d198 <__cxa_atexit@plt+0x3050c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ ldr r7, [pc, #28] @ 3d194 <__cxa_atexit@plt+0x30508> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #120, 28 @ 0x780 │ │ │ │ - tsteq r7, #100, 28 @ 0x640 │ │ │ │ + tsteq r7, #104, 28 @ 0x680 │ │ │ │ + tsteq r7, #84, 28 @ 0x540 │ │ │ │ rscseq r9, r4, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff2dc │ │ │ │ rscseq r9, r4, #12, 30 @ 0x30 │ │ │ │ rscseq r9, r4, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -49511,47 +49511,47 @@ │ │ │ │ ldr r2, [pc, #100] @ 3d284 <__cxa_atexit@plt+0x305f8> │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, r6, #28 │ │ │ │ stm lr, {r7, r8, r9, sl} │ │ │ │ sub r7, r3, #11 │ │ │ │ add r8, r2, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r6, [pc, #60] @ 3d27c <__cxa_atexit@plt+0x305f0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ ldr r7, [pc, #28] @ 3d278 <__cxa_atexit@plt+0x305ec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #152, 26 @ 0x2600 │ │ │ │ - tsteq r7, #128, 26 @ 0x2000 │ │ │ │ + tsteq r7, #136, 26 @ 0x2200 │ │ │ │ + tsteq r7, #112, 26 @ 0x1c00 │ │ │ │ rscseq r9, r4, #128, 28 @ 0x800 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffff1f8 │ │ │ │ rscseq r9, r4, #40, 28 @ 0x280 │ │ │ │ rscseq r9, r4, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3d2b0 <__cxa_atexit@plt+0x30624> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3d2b4 <__cxa_atexit@plt+0x30628> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r7, #196, 30 @ 0x310 │ │ │ │ + tsteq r7, #180, 30 @ 0x2d0 │ │ │ │ rscseq r9, r4, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3d2e4 <__cxa_atexit@plt+0x30658> │ │ │ │ ldr r7, [pc, #36] @ 3d2fc <__cxa_atexit@plt+0x30670> │ │ │ │ @@ -49559,29 +49559,29 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 3d2f8 <__cxa_atexit@plt+0x3066c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r7, #192, 24 @ 0xc000 │ │ │ │ + tsteq r7, #176, 24 @ 0xb000 │ │ │ │ rscseq r9, r4, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3d328 <__cxa_atexit@plt+0x3069c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3d32c <__cxa_atexit@plt+0x306a0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r7, #80, 30 @ 0x140 │ │ │ │ + tsteq r7, #64, 30 @ 0x100 │ │ │ │ rscseq r9, r4, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3d35c <__cxa_atexit@plt+0x306d0> │ │ │ │ ldr r7, [pc, #36] @ 3d374 <__cxa_atexit@plt+0x306e8> │ │ │ │ @@ -49589,17 +49589,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 3d370 <__cxa_atexit@plt+0x306e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff96c <__cxa_atexit@plt+0x3f2ce0> │ │ │ │ + b 3f37e4 <__cxa_atexit@plt+0x3e6b58> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r7, #72, 24 @ 0x4800 │ │ │ │ + tsteq r7, #56, 24 @ 0x3800 │ │ │ │ rscseq r9, r4, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 3d3c4 <__cxa_atexit@plt+0x30738> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3d3c8 <__cxa_atexit@plt+0x3073c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -49610,38 +49610,38 @@ │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r0, r1, r3} │ │ │ │ ldr r3, [pc, #24] @ 3d3d0 <__cxa_atexit@plt+0x30744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff974 <__cxa_atexit@plt+0x3f2ce8> │ │ │ │ + b 3f37ec <__cxa_atexit@plt+0x3e6b60> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r7, #188, 28 @ 0xbc0 │ │ │ │ - tsteq r7, #0, 24 │ │ │ │ - tsteq r7, #156, 28 @ 0x9c0 │ │ │ │ + tsteq r7, #172, 28 @ 0xac0 │ │ │ │ + tsteq r7, #240, 22 @ 0x3c000 │ │ │ │ + tsteq r7, #140, 28 @ 0x8c0 │ │ │ │ rscseq r9, r4, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d3f8 <__cxa_atexit@plt+0x3076c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r9, r4, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d420 <__cxa_atexit@plt+0x30794> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r9, r4, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r9, [r5] │ │ │ │ @@ -49673,31 +49673,31 @@ │ │ │ │ ldr r2, [pc, #100] @ 3d50c <__cxa_atexit@plt+0x30880> │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, r6, #28 │ │ │ │ stm lr, {r7, r8, r9, sl} │ │ │ │ sub r7, r3, #11 │ │ │ │ add r8, r2, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r6, [pc, #60] @ 3d504 <__cxa_atexit@plt+0x30878> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ ldr r7, [pc, #28] @ 3d500 <__cxa_atexit@plt+0x30874> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #12, 22 @ 0x3000 │ │ │ │ - tsteq r7, #248, 20 @ 0xf8000 │ │ │ │ + tsteq r7, #252, 20 @ 0xfc000 │ │ │ │ + tsteq r7, #232, 20 @ 0xe8000 │ │ │ │ rscseq r9, r4, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffef70 │ │ │ │ rscseq r9, r4, #160, 22 @ 0x28000 │ │ │ │ rscseq r9, r4, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -49730,31 +49730,31 @@ │ │ │ │ ldr r2, [pc, #100] @ 3d5f0 <__cxa_atexit@plt+0x30964> │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, r6, #28 │ │ │ │ stm lr, {r7, r8, r9, sl} │ │ │ │ sub r7, r3, #11 │ │ │ │ add r8, r2, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r6, [pc, #60] @ 3d5e8 <__cxa_atexit@plt+0x3095c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ ldr r7, [pc, #28] @ 3d5e4 <__cxa_atexit@plt+0x30958> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #44, 20 @ 0x2c000 │ │ │ │ - tsteq r7, #20, 20 @ 0x14000 │ │ │ │ + tsteq r7, #28, 20 @ 0x1c000 │ │ │ │ + tsteq r7, #4, 20 @ 0x4000 │ │ │ │ rscseq r9, r4, #20, 22 @ 0x5000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xffffee8c │ │ │ │ rscseq r9, r4, #188, 20 @ 0xbc000 │ │ │ │ rscseq r9, r4, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -49840,15 +49840,15 @@ │ │ │ │ sub r1, r3, #20 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 3d770 <__cxa_atexit@plt+0x30ae4> │ │ │ │ ldr r2, [pc, #64] @ 3d790 <__cxa_atexit@plt+0x30b04> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r3, {r2, r8} │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3d78c <__cxa_atexit@plt+0x30b00> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -49878,15 +49878,15 @@ │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3d7fc <__cxa_atexit@plt+0x30b70> │ │ │ │ ldr r3, [pc, #48] @ 3d818 <__cxa_atexit@plt+0x30b8c> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3d814 <__cxa_atexit@plt+0x30b88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -49905,15 +49905,15 @@ │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3d860 <__cxa_atexit@plt+0x30bd4> │ │ │ │ ldr r3, [pc, #32] @ 3d874 <__cxa_atexit@plt+0x30be8> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8, r9} │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r7, [pc, #16] @ 3d878 <__cxa_atexit@plt+0x30bec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff52c │ │ │ │ rscseq r9, r4, #224, 16 @ 0xe00000 │ │ │ │ @@ -49957,15 +49957,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3d954 <__cxa_atexit@plt+0x30cc8> │ │ │ │ ldr r3, [pc, #100] @ 3d984 <__cxa_atexit@plt+0x30cf8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -49978,15 +49978,15 @@ │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ rscseq r9, r4, #236, 14 @ 0x3b00000 │ │ │ │ - tsteq r7, #232, 10 @ 0x3a000000 │ │ │ │ + tsteq r7, #216, 10 @ 0x36000000 │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ rscseq r9, r4, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -50007,29 +50007,29 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3da04 <__cxa_atexit@plt+0x30d78> │ │ │ │ ldr r3, [pc, #72] @ 3da30 <__cxa_atexit@plt+0x30da4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r8, r9} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3da28 <__cxa_atexit@plt+0x30d9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #24] @ 3da2c <__cxa_atexit@plt+0x30da0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ rscseq r9, r4, #60, 14 @ 0xf00000 │ │ │ │ - tsteq r7, #56, 10 @ 0xe000000 │ │ │ │ + tsteq r7, #40, 10 @ 0xa000000 │ │ │ │ @ instruction: 0xfffff398 │ │ │ │ rscseq r9, r4, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ @@ -50040,26 +50040,26 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3da7c <__cxa_atexit@plt+0x30df0> │ │ │ │ ldr r3, [pc, #48] @ 3da9c <__cxa_atexit@plt+0x30e10> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r8, r9} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r7, [pc, #28] @ 3daa0 <__cxa_atexit@plt+0x30e14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #24] @ 3daa4 <__cxa_atexit@plt+0x30e18> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff314 │ │ │ │ rscseq r9, r4, #196, 12 @ 0xc400000 │ │ │ │ - tsteq r7, #192, 8 @ 0xc0000000 │ │ │ │ + tsteq r7, #176, 8 @ 0xb0000000 │ │ │ │ rscseq r9, r4, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3db14 <__cxa_atexit@plt+0x30e88> │ │ │ │ @@ -50074,15 +50074,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3db2c <__cxa_atexit@plt+0x30ea0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -50096,15 +50096,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #16] @ 3db5c <__cxa_atexit@plt+0x30ed0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r9, r4, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -50115,18 +50115,18 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ rscseq r9, r4, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -50142,15 +50142,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3dc3c <__cxa_atexit@plt+0x30fb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -50198,19 +50198,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r9, r4, #152, 8 @ 0x98000000 │ │ │ │ - tsteq r7, #176, 10 @ 0x2c000000 │ │ │ │ + tsteq r7, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 3dd6c <__cxa_atexit@plt+0x310e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -50228,17 +50228,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r7, #12, 10 @ 0x3000000 │ │ │ │ + tsteq r7, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3ddb4 <__cxa_atexit@plt+0x31128> │ │ │ │ @@ -50249,16 +50249,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #176, 8 @ 0xb0000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r7, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3de08 <__cxa_atexit@plt+0x3117c> │ │ │ │ @@ -50328,21 +50328,21 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ rscseq r9, r4, #192, 4 │ │ │ │ - tsteq r7, #144, 6 @ 0x40000002 │ │ │ │ + tsteq r7, #128, 6 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ rscseq r9, r4, #4, 6 @ 0x10000000 │ │ │ │ - tsteq r7, #208, 6 @ 0x40000003 │ │ │ │ + tsteq r7, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3df54 <__cxa_atexit@plt+0x312c8> │ │ │ │ @@ -50353,17 +50353,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r2, r2, #2 │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r9, r4, #64, 4 │ │ │ │ - tsteq r7, #12, 6 @ 0x30000000 │ │ │ │ + tsteq r7, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3dfa8 <__cxa_atexit@plt+0x3131c> │ │ │ │ @@ -50374,30 +50374,30 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r9, r4, #232, 2 @ 0x3a │ │ │ │ - tsteq r7, #184, 4 @ 0x8000000b │ │ │ │ - sbcseq r1, r7, #638976 @ 0x9c000 │ │ │ │ + tsteq r7, #168, 4 @ 0x8000000a │ │ │ │ + sbcseq r1, r7, #-1493172224 @ 0xa7000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq r1, r7, #1392640 @ 0x154000 │ │ │ │ + sbcseq r1, r7, #-721420288 @ 0xd5000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq r1, r7, #2146304 @ 0x20c000 │ │ │ │ + sbcseq r1, r7, #12582912 @ 0xc00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -50408,31 +50408,31 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bl bd2c │ │ │ │ ldr r1, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r8, #2 │ │ │ │ bx r1 │ │ │ │ - tsteq r7, #88, 30 @ 0x160 │ │ │ │ - tsteq r7, #76, 30 @ 0x130 │ │ │ │ + tsteq r7, #72, 30 @ 0x120 │ │ │ │ + tsteq r7, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #32] @ 3e074 <__cxa_atexit@plt+0x313e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r7, [pc, #28] @ 3e078 <__cxa_atexit@plt+0x313ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bl bd2c │ │ │ │ ldr r1, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r8, #2 │ │ │ │ bx r1 │ │ │ │ - tsteq r7, #28, 30 @ 0x70 │ │ │ │ - tsteq r7, #16, 30 @ 0x40 │ │ │ │ + tsteq r7, #12, 30 @ 0x30 │ │ │ │ + tsteq r7, #0, 30 │ │ │ │ rscseq r9, r4, #76, 2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3e118 <__cxa_atexit@plt+0x3148c> │ │ │ │ @@ -50463,24 +50463,24 @@ │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #40] @ 3e130 <__cxa_atexit@plt+0x314a4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sl] │ │ │ │ mov r5, sl │ │ │ │ mov r8, r7 │ │ │ │ - b 2023480 <__cxa_atexit@plt+0x20167f4> │ │ │ │ + b 198f150 <__cxa_atexit@plt+0x19824c4> │ │ │ │ ldr r7, [pc, #20] @ 3e134 <__cxa_atexit@plt+0x314a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ rscseq r9, r4, #196 @ 0xc4 │ │ │ │ - tsteq r7, #148, 28 @ 0x940 │ │ │ │ + tsteq r7, #132, 28 @ 0x840 │ │ │ │ rscseq r9, r4, #144 @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #76] @ 3e1a0 <__cxa_atexit@plt+0x31514> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -50497,18 +50497,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 3e1a4 <__cxa_atexit@plt+0x31518> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 2023480 <__cxa_atexit@plt+0x20167f4> │ │ │ │ + b 198f150 <__cxa_atexit@plt+0x19824c4> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, #244, 26 @ 0x3d00 │ │ │ │ + tsteq r7, #228, 26 @ 0x3900 │ │ │ │ rscseq r9, r4, #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bl bd2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e1d8 <__cxa_atexit@plt+0x3154c> │ │ │ │ ldr r7, [pc, #32] @ 3e1ec <__cxa_atexit@plt+0x31560> │ │ │ │ @@ -50516,16 +50516,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 3e1f0 <__cxa_atexit@plt+0x31564> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 2023480 <__cxa_atexit@plt+0x20167f4> │ │ │ │ - tsteq r7, #160, 26 @ 0x2800 │ │ │ │ + b 198f150 <__cxa_atexit@plt+0x19824c4> │ │ │ │ + tsteq r7, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r8, r4, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 3e270 <__cxa_atexit@plt+0x315e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -50543,24 +50543,24 @@ │ │ │ │ bl bd50 │ │ │ │ cmn r0, #1 │ │ │ │ beq 3e260 <__cxa_atexit@plt+0x315d4> │ │ │ │ ldr r5, [pc, #48] @ 3e27c <__cxa_atexit@plt+0x315f0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r9] │ │ │ │ mov r5, r9 │ │ │ │ - b 2023f54 <__cxa_atexit@plt+0x20172c8> │ │ │ │ + b 198fc24 <__cxa_atexit@plt+0x1982f98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #12] @ 3e278 <__cxa_atexit@plt+0x315ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ + b 3f37bc <__cxa_atexit@plt+0x3e6b30> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r7, #8 │ │ │ │ + tsteq r7, #248, 30 @ 0x3e0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ rscseq r8, r4, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 3e2e8 <__cxa_atexit@plt+0x3165c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -50573,43 +50573,43 @@ │ │ │ │ bl bd50 │ │ │ │ cmn r0, #1 │ │ │ │ beq 3e2d8 <__cxa_atexit@plt+0x3164c> │ │ │ │ ldr r5, [pc, #44] @ 3e2f0 <__cxa_atexit@plt+0x31664> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r9] │ │ │ │ mov r5, r9 │ │ │ │ - b 2023f54 <__cxa_atexit@plt+0x20172c8> │ │ │ │ + b 198fc24 <__cxa_atexit@plt+0x1982f98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #8] @ 3e2ec <__cxa_atexit@plt+0x31660> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ + b 3f37bc <__cxa_atexit@plt+0x3e6b30> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, #144, 30 @ 0x240 │ │ │ │ + tsteq r7, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ rscseq r8, r4, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r0, [r7, #3] │ │ │ │ bl bd50 │ │ │ │ cmn r0, #1 │ │ │ │ beq 3e328 <__cxa_atexit@plt+0x3169c> │ │ │ │ ldr r3, [pc, #24] @ 3e338 <__cxa_atexit@plt+0x316ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 2023f54 <__cxa_atexit@plt+0x20172c8> │ │ │ │ + b 198fc24 <__cxa_atexit@plt+0x1982f98> │ │ │ │ add r5, r9, #8 │ │ │ │ ldr r8, [pc, #8] @ 3e33c <__cxa_atexit@plt+0x316b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ + b 3f37bc <__cxa_atexit@plt+0x3e6b30> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, #64, 30 @ 0x100 │ │ │ │ + tsteq r7, #48, 30 @ 0xc0 │ │ │ │ rscseq r8, r4, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 3e3b4 <__cxa_atexit@plt+0x31728> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -50630,19 +50630,19 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #12] @ 3e3bc <__cxa_atexit@plt+0x31730> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ + b 3f37bc <__cxa_atexit@plt+0x3e6b30> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r7, #200, 28 @ 0xc80 │ │ │ │ - tsteq r7, #220, 22 @ 0x37000 │ │ │ │ + tsteq r7, #184, 28 @ 0xb80 │ │ │ │ + tsteq r7, #204, 22 @ 0x33000 │ │ │ │ rscseq r8, r4, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 3e424 <__cxa_atexit@plt+0x31798> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ @@ -50658,18 +50658,18 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 3e428 <__cxa_atexit@plt+0x3179c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ + b 3f37bc <__cxa_atexit@plt+0x3e6b30> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r7, #88, 28 @ 0x580 │ │ │ │ - tsteq r7, #108, 22 @ 0x1b000 │ │ │ │ + tsteq r7, #72, 28 @ 0x480 │ │ │ │ + tsteq r7, #92, 22 @ 0x17000 │ │ │ │ rscseq r8, r4, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ bl bd5c │ │ │ │ add r5, r5, #4 │ │ │ │ cmn r0, #1 │ │ │ │ @@ -50677,17 +50677,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3e470 <__cxa_atexit@plt+0x317e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 3e474 <__cxa_atexit@plt+0x317e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ - tsteq r7, #24, 22 @ 0x6000 │ │ │ │ - tsteq r7, #12, 28 @ 0xc0 │ │ │ │ + b 3f37bc <__cxa_atexit@plt+0x3e6b30> │ │ │ │ + tsteq r7, #8, 22 @ 0x2000 │ │ │ │ + tsteq r7, #252, 26 @ 0x3f00 │ │ │ │ rscseq r8, r4, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 3e08c <__cxa_atexit@plt+0x31400> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -50710,24 +50710,24 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3e4f4 <__cxa_atexit@plt+0x31868> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r7, #216, 20 @ 0xd8000 │ │ │ │ + tsteq r7, #200, 20 @ 0xc8000 │ │ │ │ rscseq r8, r4, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3e514 <__cxa_atexit@plt+0x31888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #144, 20 @ 0x90000 │ │ │ │ + tsteq r7, #128, 20 @ 0x80000 │ │ │ │ rscseq r8, r4, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 3e5dc <__cxa_atexit@plt+0x31950> │ │ │ │ @@ -50738,15 +50738,15 @@ │ │ │ │ bne 3e564 <__cxa_atexit@plt+0x318d8> │ │ │ │ ldr r1, [pc, #156] @ 3e5ec <__cxa_atexit@plt+0x31960> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r8, [r3, #1] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3ff99c <__cxa_atexit@plt+0x3f2d10> │ │ │ │ + b 3f3814 <__cxa_atexit@plt+0x3e6b88> │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mvn r8, #0 │ │ │ │ str r8, [r1] │ │ │ │ str r8, [r1, #4] │ │ │ │ mov r1, r2 │ │ │ │ str r8, [r1, #8]! │ │ │ │ @@ -50754,35 +50754,35 @@ │ │ │ │ tst r0, #3 │ │ │ │ bne 3e5a4 <__cxa_atexit@plt+0x31918> │ │ │ │ ldr r2, [pc, #84] @ 3e5e8 <__cxa_atexit@plt+0x3195c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #1] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 3ff99c <__cxa_atexit@plt+0x3f2d10> │ │ │ │ + b 3f3814 <__cxa_atexit@plt+0x3e6b88> │ │ │ │ str r8, [r2, #16] │ │ │ │ str r8, [r2, #20] │ │ │ │ mov r0, #7 │ │ │ │ - bl 201f9c8 <__cxa_atexit@plt+0x2012d3c> │ │ │ │ + bl 198b698 <__cxa_atexit@plt+0x197ea0c> │ │ │ │ cmn r0, #1 │ │ │ │ beq 3e5d0 <__cxa_atexit@plt+0x31944> │ │ │ │ ldr r7, [pc, #44] @ 3e5f0 <__cxa_atexit@plt+0x31964> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #12] @ 3e5e4 <__cxa_atexit@plt+0x31958> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ + b 3f37bc <__cxa_atexit@plt+0x3e6b30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #164, 24 @ 0xa400 │ │ │ │ + tsteq r7, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r7, #212, 18 @ 0x350000 │ │ │ │ + tsteq r7, #196, 18 @ 0x310000 │ │ │ │ rscseq r8, r4, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr lr, [r3, #4]! │ │ │ │ ldr r8, [r4, #784] @ 0x310 │ │ │ │ ldr r9, [r4, #788] @ 0x314 │ │ │ │ @@ -50795,100 +50795,100 @@ │ │ │ │ tst r2, #3 │ │ │ │ bne 3e648 <__cxa_atexit@plt+0x319bc> │ │ │ │ ldr r0, [pc, #84] @ 3e68c <__cxa_atexit@plt+0x31a00> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [lr, #1] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff99c <__cxa_atexit@plt+0x3f2d10> │ │ │ │ + b 3f3814 <__cxa_atexit@plt+0x3e6b88> │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r0, #16] │ │ │ │ str r3, [r0, #20] │ │ │ │ mov r0, #7 │ │ │ │ - bl 201f9c8 <__cxa_atexit@plt+0x2012d3c> │ │ │ │ + bl 198b698 <__cxa_atexit@plt+0x197ea0c> │ │ │ │ add r5, r5, #12 │ │ │ │ cmn r0, #1 │ │ │ │ beq 3e67c <__cxa_atexit@plt+0x319f0> │ │ │ │ ldr r7, [pc, #32] @ 3e690 <__cxa_atexit@plt+0x31a04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #4] @ 3e688 <__cxa_atexit@plt+0x319fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ - tsteq r7, #248, 22 @ 0x3e000 │ │ │ │ + b 3f37bc <__cxa_atexit@plt+0x3e6b30> │ │ │ │ + tsteq r7, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r7, #40, 18 @ 0xa0000 │ │ │ │ + tsteq r7, #24, 18 @ 0x60000 │ │ │ │ rscseq r8, r4, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ ldr r3, [r4, #788] @ 0x314 │ │ │ │ str r0, [r1, #8] │ │ │ │ str r3, [r1, #12] │ │ │ │ mov r0, #7 │ │ │ │ - bl 201f9c8 <__cxa_atexit@plt+0x2012d3c> │ │ │ │ + bl 198b698 <__cxa_atexit@plt+0x197ea0c> │ │ │ │ add r5, r5, #8 │ │ │ │ cmn r0, #1 │ │ │ │ beq 3e6dc <__cxa_atexit@plt+0x31a50> │ │ │ │ ldr r7, [pc, #24] @ 3e6e8 <__cxa_atexit@plt+0x31a5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 3e6ec <__cxa_atexit@plt+0x31a60> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ - tsteq r7, #200, 16 @ 0xc80000 │ │ │ │ - tsteq r7, #152, 22 @ 0x26000 │ │ │ │ + b 3f37bc <__cxa_atexit@plt+0x3e6b30> │ │ │ │ + tsteq r7, #184, 16 @ 0xb80000 │ │ │ │ + tsteq r7, #136, 22 @ 0x22000 │ │ │ │ rscseq r8, r4, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e72c <__cxa_atexit@plt+0x31aa0> │ │ │ │ ldr r2, [pc, #32] @ 3e734 <__cxa_atexit@plt+0x31aa8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff99c <__cxa_atexit@plt+0x3f2d10> │ │ │ │ + b 3f3814 <__cxa_atexit@plt+0x3e6b88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq r8, r4, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r4, #784] @ 0x310 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ str r3, [r1, #8]! │ │ │ │ mvn r3, #0 │ │ │ │ stmib r1, {r2, r3} │ │ │ │ str r3, [r1, #12] │ │ │ │ mov r0, #7 │ │ │ │ - bl 201f9c8 <__cxa_atexit@plt+0x2012d3c> │ │ │ │ + bl 198b698 <__cxa_atexit@plt+0x197ea0c> │ │ │ │ add r5, r5, #8 │ │ │ │ cmn r0, #1 │ │ │ │ beq 3e788 <__cxa_atexit@plt+0x31afc> │ │ │ │ ldr r7, [pc, #24] @ 3e794 <__cxa_atexit@plt+0x31b08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 3e798 <__cxa_atexit@plt+0x31b0c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ - tsteq r7, #28, 16 @ 0x1c0000 │ │ │ │ - tsteq r7, #236, 20 @ 0xec000 │ │ │ │ + b 3f37bc <__cxa_atexit@plt+0x3e6b30> │ │ │ │ + tsteq r7, #12, 16 @ 0xc0000 │ │ │ │ + tsteq r7, #220, 20 @ 0xdc000 │ │ │ │ rscseq r8, r4, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e7e0 <__cxa_atexit@plt+0x31b54> │ │ │ │ @@ -50897,19 +50897,19 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #24] @ 3e7ec <__cxa_atexit@plt+0x31b60> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 201fdf4 <__cxa_atexit@plt+0x2013168> │ │ │ │ + b 198bac4 <__cxa_atexit@plt+0x197ee38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r7, #172, 20 @ 0xac000 │ │ │ │ + tsteq r7, #156, 20 @ 0x9c000 │ │ │ │ rscseq r8, r4, #0, 20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 3e864 <__cxa_atexit@plt+0x31bd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -50925,20 +50925,20 @@ │ │ │ │ bne 3e850 <__cxa_atexit@plt+0x31bc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 3e870 <__cxa_atexit@plt+0x31be4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #16 │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr r3, [pc, #20] @ 3e86c <__cxa_atexit@plt+0x31be0> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, #16 │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ rscseq r8, r4, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -50953,39 +50953,39 @@ │ │ │ │ bne 3e8c0 <__cxa_atexit@plt+0x31c34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 3e8dc <__cxa_atexit@plt+0x31c50> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #16 │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr r3, [pc, #16] @ 3e8d8 <__cxa_atexit@plt+0x31c4c> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, #16 │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ rscseq r8, r4, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 3e90c <__cxa_atexit@plt+0x31c80> │ │ │ │ ldr r7, [pc, #36] @ 3e924 <__cxa_atexit@plt+0x31c98> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #16 │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr r3, [pc, #12] @ 3e920 <__cxa_atexit@plt+0x31c94> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, #16 │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r8, r4, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -50995,18 +50995,18 @@ │ │ │ │ ldr r2, [pc, #36] @ 3e974 <__cxa_atexit@plt+0x31ce8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ + b 3f3724 <__cxa_atexit@plt+0x3e6a98> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ rscseq r8, r4, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -51016,18 +51016,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ + b 3f3724 <__cxa_atexit@plt+0x3e6a98> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ rscseq r8, r4, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -51045,29 +51045,29 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #88] @ 3ea74 <__cxa_atexit@plt+0x31de8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r7, r8} │ │ │ │ sub r7, r3, #3 │ │ │ │ add r8, r2, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 3ea6c <__cxa_atexit@plt+0x31de0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r0, r0 │ │ │ │ rscseq r8, r4, #208, 14 @ 0x3400000 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ rscseq r8, r4, #216, 14 @ 0x3600000 │ │ │ │ rscseq r8, r4, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -51080,18 +51080,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #36] @ 3eacc <__cxa_atexit@plt+0x31e40> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ add r5, r5, #4 │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ rscseq r8, r4, #76, 14 @ 0x1300000 │ │ │ │ rscseq r8, r4, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -51110,29 +51110,29 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #88] @ 3eb78 <__cxa_atexit@plt+0x31eec> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r7, r8} │ │ │ │ sub r7, r3, #3 │ │ │ │ add r8, r2, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 3eb70 <__cxa_atexit@plt+0x31ee4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ rscseq r8, r4, #204, 12 @ 0xcc00000 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ rscseq r8, r4, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -51173,19 +51173,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r8, r4, #20, 12 @ 0x1400000 │ │ │ │ - tsteq r7, #140, 10 @ 0x23000000 │ │ │ │ + tsteq r7, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 3eca8 <__cxa_atexit@plt+0x3201c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -51203,17 +51203,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r7, #232, 8 @ 0xe8000000 │ │ │ │ + tsteq r7, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3ecf0 <__cxa_atexit@plt+0x32064> │ │ │ │ @@ -51224,16 +51224,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #140, 8 @ 0x8c000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r7, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ed90 <__cxa_atexit@plt+0x32104> │ │ │ │ ldr r7, [pc, #148] @ 3edb4 <__cxa_atexit@plt+0x32128> │ │ │ │ @@ -51270,19 +51270,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r8, r4, #148, 8 @ 0x94000000 │ │ │ │ - tsteq r7, #4, 8 @ 0x4000000 │ │ │ │ + tsteq r7, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 3ee2c <__cxa_atexit@plt+0x321a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -51300,17 +51300,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r7, #96, 6 @ 0x80000001 │ │ │ │ + tsteq r7, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3ee74 <__cxa_atexit@plt+0x321e8> │ │ │ │ @@ -51321,16 +51321,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #4, 6 @ 0x10000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r7, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ef14 <__cxa_atexit@plt+0x32288> │ │ │ │ ldr r7, [pc, #148] @ 3ef38 <__cxa_atexit@plt+0x322ac> │ │ │ │ @@ -51367,19 +51367,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r8, r4, #20, 6 @ 0x50000000 │ │ │ │ - tsteq r7, #164, 6 @ 0x90000002 │ │ │ │ + tsteq r7, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 3efb0 <__cxa_atexit@plt+0x32324> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -51397,17 +51397,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r7, #0, 6 │ │ │ │ + tsteq r7, #240, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3eff8 <__cxa_atexit@plt+0x3236c> │ │ │ │ @@ -51418,16 +51418,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #164, 4 @ 0x4000000a │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r7, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f098 <__cxa_atexit@plt+0x3240c> │ │ │ │ ldr r7, [pc, #148] @ 3f0bc <__cxa_atexit@plt+0x32430> │ │ │ │ @@ -51464,19 +51464,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r8, r4, #148, 2 @ 0x25 │ │ │ │ - tsteq r7, #36, 4 @ 0x40000002 │ │ │ │ + tsteq r7, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 3f134 <__cxa_atexit@plt+0x324a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -51494,17 +51494,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r7, #128, 2 │ │ │ │ + tsteq r7, #112, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3f17c <__cxa_atexit@plt+0x324f0> │ │ │ │ @@ -51515,16 +51515,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #36, 2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r7, #20, 2 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3f1f0 <__cxa_atexit@plt+0x32564> │ │ │ │ @@ -51605,18 +51605,18 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r7, #236, 30 @ 0x3b0 │ │ │ │ + tsteq r7, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 3f388 <__cxa_atexit@plt+0x326fc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -51643,17 +51643,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r7, #84, 30 @ 0x150 │ │ │ │ + tsteq r7, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3f3e4 <__cxa_atexit@plt+0x32758> │ │ │ │ @@ -51669,16 +51669,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #13 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #216, 28 @ 0xd80 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r7, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3f444 <__cxa_atexit@plt+0x327b8> │ │ │ │ @@ -51687,15 +51687,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ beq 3f438 <__cxa_atexit@plt+0x327ac> │ │ │ │ ldr r7, [pc, #48] @ 3f45c <__cxa_atexit@plt+0x327d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ + b 3f36c4 <__cxa_atexit@plt+0x3e6a38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3f460 <__cxa_atexit@plt+0x327d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -51704,15 +51704,15 @@ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rscseq r7, r4, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 3f47c <__cxa_atexit@plt+0x327f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ + b 3f36c4 <__cxa_atexit@plt+0x3e6a38> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -51721,16 +51721,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #236, 26 @ 0x3b00 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r7, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3f514 <__cxa_atexit@plt+0x32888> │ │ │ │ @@ -51739,15 +51739,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ beq 3f508 <__cxa_atexit@plt+0x3287c> │ │ │ │ ldr r7, [pc, #48] @ 3f52c <__cxa_atexit@plt+0x328a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ + b 3f36c4 <__cxa_atexit@plt+0x3e6a38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3f530 <__cxa_atexit@plt+0x328a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -51768,85 +51768,85 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [pc, #48] @ 3f598 <__cxa_atexit@plt+0x3290c> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 3f59c <__cxa_atexit@plt+0x32910> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff6e4 <__cxa_atexit@plt+0x3f2a58> │ │ │ │ + b 3f3594 <__cxa_atexit@plt+0x3e6908> │ │ │ │ ldr r7, [pc, #28] @ 3f5a0 <__cxa_atexit@plt+0x32914> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rscseq r7, r4, #220, 24 @ 0xdc00 │ │ │ │ - tsteq r7, #8, 24 @ 0x800 │ │ │ │ + tsteq r7, #248, 22 @ 0x3e000 │ │ │ │ rscseq r7, r4, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 3f5d8 <__cxa_atexit@plt+0x3294c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 3f5dc <__cxa_atexit@plt+0x32950> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #184, 18 @ 0x2e0000 │ │ │ │ - tsteq r7, #180, 18 @ 0x2d0000 │ │ │ │ + tsteq r7, #168, 18 @ 0x2a0000 │ │ │ │ + tsteq r7, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 3f630 <__cxa_atexit@plt+0x329a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f628 <__cxa_atexit@plt+0x3299c> │ │ │ │ ldr r3, [pc, #40] @ 3f638 <__cxa_atexit@plt+0x329ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #48 @ 0x30 │ │ │ │ mov r9, #57 @ 0x39 │ │ │ │ - b 3ff9a4 <__cxa_atexit@plt+0x3f2d18> │ │ │ │ + b 3f381c <__cxa_atexit@plt+0x3e6b90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #36, 18 @ 0x90000 │ │ │ │ + tsteq r7, #20, 18 @ 0x50000 │ │ │ │ rscseq r7, r4, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr sl, [pc, #16] @ 3f668 <__cxa_atexit@plt+0x329dc> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #12] @ 3f66c <__cxa_atexit@plt+0x329e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff6e4 <__cxa_atexit@plt+0x3f2a58> │ │ │ │ + b 3f3594 <__cxa_atexit@plt+0x3e6908> │ │ │ │ rscseq r7, r4, #8, 24 @ 0x800 │ │ │ │ - tsteq r7, #28, 22 @ 0x7000 │ │ │ │ + tsteq r7, #12, 22 @ 0x3000 │ │ │ │ rscseq r7, r4, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 3f6f0 <__cxa_atexit@plt+0x32a64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f6e8 <__cxa_atexit@plt+0x32a5c> │ │ │ │ ldr r3, [pc, #84] @ 3f6f8 <__cxa_atexit@plt+0x32a6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3f6fc <__cxa_atexit@plt+0x32a70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -51859,24 +51859,24 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 3f708 <__cxa_atexit@plt+0x32a7c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff8c4 <__cxa_atexit@plt+0x3f2c38> │ │ │ │ + b 3f373c <__cxa_atexit@plt+0x3e6ab0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r7, #136, 16 @ 0x880000 │ │ │ │ - tsteq r7, #192, 20 @ 0xc0000 │ │ │ │ - tsteq r7, #184, 20 @ 0xb8000 │ │ │ │ + tsteq r7, #120, 16 @ 0x780000 │ │ │ │ tsteq r7, #176, 20 @ 0xb0000 │ │ │ │ + tsteq r7, #168, 20 @ 0xa8000 │ │ │ │ + tsteq r7, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3f740 <__cxa_atexit@plt+0x32ab4> │ │ │ │ @@ -51884,79 +51884,79 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #92, 20 @ 0x5c000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r7, #76, 20 @ 0x4c000 │ │ │ │ rscseq r7, r4, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3f7a4 <__cxa_atexit@plt+0x32b18> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f79c <__cxa_atexit@plt+0x32b10> │ │ │ │ ldr r3, [pc, #40] @ 3f7ac <__cxa_atexit@plt+0x32b20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 3f7b0 <__cxa_atexit@plt+0x32b24> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ff8cc <__cxa_atexit@plt+0x3f2c40> │ │ │ │ + b 3f3744 <__cxa_atexit@plt+0x3e6ab8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #176, 14 @ 0x2c00000 │ │ │ │ - tsteq r7, #252, 18 @ 0x3f0000 │ │ │ │ + tsteq r7, #160, 14 @ 0x2800000 │ │ │ │ + tsteq r7, #236, 18 @ 0x3b0000 │ │ │ │ rscseq r7, r4, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3f808 <__cxa_atexit@plt+0x32b7c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f800 <__cxa_atexit@plt+0x32b74> │ │ │ │ ldr r3, [pc, #40] @ 3f810 <__cxa_atexit@plt+0x32b84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 3f814 <__cxa_atexit@plt+0x32b88> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ff8cc <__cxa_atexit@plt+0x3f2c40> │ │ │ │ + b 3f3744 <__cxa_atexit@plt+0x3e6ab8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #76, 14 @ 0x1300000 │ │ │ │ - tsteq r7, #156, 18 @ 0x270000 │ │ │ │ + tsteq r7, #60, 14 @ 0xf00000 │ │ │ │ + tsteq r7, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f84c <__cxa_atexit@plt+0x32bc0> │ │ │ │ ldr r3, [pc, #36] @ 3f860 <__cxa_atexit@plt+0x32bd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #32] @ 3f864 <__cxa_atexit@plt+0x32bd8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff8d4 <__cxa_atexit@plt+0x3f2c48> │ │ │ │ + b 3f374c <__cxa_atexit@plt+0x3e6ac0> │ │ │ │ ldr r7, [pc, #20] @ 3f868 <__cxa_atexit@plt+0x32bdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq r7, r4, #72, 20 @ 0x48000 │ │ │ │ @@ -51964,15 +51964,15 @@ │ │ │ │ rscseq r7, r4, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3f88c <__cxa_atexit@plt+0x32c00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff8dc <__cxa_atexit@plt+0x3f2c50> │ │ │ │ + b 3f3754 <__cxa_atexit@plt+0x3e6ac8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq r7, r4, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3f8ec <__cxa_atexit@plt+0x32c60> │ │ │ │ @@ -52043,86 +52043,86 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [pc, #48] @ 3f9e4 <__cxa_atexit@plt+0x32d58> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 3f9e8 <__cxa_atexit@plt+0x32d5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff6e4 <__cxa_atexit@plt+0x3f2a58> │ │ │ │ + b 3f3594 <__cxa_atexit@plt+0x3e6908> │ │ │ │ ldr r7, [pc, #28] @ 3f9ec <__cxa_atexit@plt+0x32d60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rscseq r7, r4, #152, 18 @ 0x260000 │ │ │ │ - tsteq r7, #188, 14 @ 0x2f00000 │ │ │ │ + tsteq r7, #172, 14 @ 0x2b00000 │ │ │ │ rscseq r7, r4, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 3fa24 <__cxa_atexit@plt+0x32d98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 3fa28 <__cxa_atexit@plt+0x32d9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #108, 10 @ 0x1b000000 │ │ │ │ - tsteq r7, #104, 10 @ 0x1a000000 │ │ │ │ + tsteq r7, #92, 10 @ 0x17000000 │ │ │ │ + tsteq r7, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3fa64 <__cxa_atexit@plt+0x32dd8> │ │ │ │ ldr r2, [pc, #36] @ 3fa6c <__cxa_atexit@plt+0x32de0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 3fa70 <__cxa_atexit@plt+0x32de4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #240, 8 @ 0xf0000000 │ │ │ │ - tsteq r7, #68, 10 @ 0x11000000 │ │ │ │ + tsteq r7, #224, 8 @ 0xe0000000 │ │ │ │ + tsteq r7, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3faac <__cxa_atexit@plt+0x32e20> │ │ │ │ ldr r2, [pc, #36] @ 3fab4 <__cxa_atexit@plt+0x32e28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 3fab8 <__cxa_atexit@plt+0x32e2c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #168, 8 @ 0xa8000000 │ │ │ │ - tsteq r7, #252, 8 @ 0xfc000000 │ │ │ │ + tsteq r7, #152, 8 @ 0x98000000 │ │ │ │ + tsteq r7, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #4 │ │ │ │ cmp fp, lr │ │ │ │ @@ -52153,30 +52153,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #32] │ │ │ │ str r2, [r2, #36] @ 0x24 │ │ │ │ sub sl, r6, #3 │ │ │ │ ldr r8, [pc, #64] @ 3fbb8 <__cxa_atexit@plt+0x32f2c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, lr │ │ │ │ - b e5f934 <__cxa_atexit@plt+0xe52ca8> │ │ │ │ + b 18609e4 <__cxa_atexit@plt+0x1853d58> │ │ │ │ mov r6, r2 │ │ │ │ b 3fb90 <__cxa_atexit@plt+0x32f04> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 3fba4 <__cxa_atexit@plt+0x32f18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r7, r4, #208, 14 @ 0x3400000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r7, #28, 14 @ 0x700000 │ │ │ │ + tsteq r7, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3fc74 <__cxa_atexit@plt+0x32fe8> │ │ │ │ ldr r7, [pc, #168] @ 3fc84 <__cxa_atexit@plt+0x32ff8> │ │ │ │ @@ -52202,15 +52202,15 @@ │ │ │ │ bne 3fc18 <__cxa_atexit@plt+0x32f8c> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #88] @ 3fc8c <__cxa_atexit@plt+0x33000> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 3fc44 <__cxa_atexit@plt+0x32fb8> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ ldr r7, [pc, #68] @ 3fc90 <__cxa_atexit@plt+0x33004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -52221,16 +52221,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3fc94 <__cxa_atexit@plt+0x33008> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - tsteq r7, #216, 6 @ 0x60000003 │ │ │ │ - tsteq r7, #76, 6 @ 0x30000001 │ │ │ │ + tsteq r7, #200, 6 @ 0x20000003 │ │ │ │ + tsteq r7, #60, 6 @ 0xf0000000 │ │ │ │ rscseq r7, r4, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 3fd18 <__cxa_atexit@plt+0x3308c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -52248,25 +52248,25 @@ │ │ │ │ bne 3fcd0 <__cxa_atexit@plt+0x33044> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #48] @ 3fd1c <__cxa_atexit@plt+0x33090> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 3fcfc <__cxa_atexit@plt+0x33070> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ ldr r7, [pc, #28] @ 3fd20 <__cxa_atexit@plt+0x33094> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r7, #32, 6 @ 0x80000000 │ │ │ │ - tsteq r7, #148, 4 @ 0x40000009 │ │ │ │ + tsteq r7, #16, 6 @ 0x40000000 │ │ │ │ + tsteq r7, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ mov r0, #0 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ @@ -52276,22 +52276,22 @@ │ │ │ │ bne 3fd40 <__cxa_atexit@plt+0x330b4> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #36] @ 3fd80 <__cxa_atexit@plt+0x330f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 3fd6c <__cxa_atexit@plt+0x330e0> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ ldr r7, [pc, #16] @ 3fd84 <__cxa_atexit@plt+0x330f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #176, 4 │ │ │ │ - tsteq r7, #36, 4 @ 0x40000002 │ │ │ │ + tsteq r7, #160, 4 │ │ │ │ + tsteq r7, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 3fbc8 <__cxa_atexit@plt+0x32f3c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -52365,19 +52365,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 3fed8 <__cxa_atexit@plt+0x3324c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 3fedc <__cxa_atexit@plt+0x33250> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #128 @ 0x80 │ │ │ │ - tsteq r7, #224 @ 0xe0 │ │ │ │ + tsteq r7, #112 @ 0x70 │ │ │ │ + tsteq r7, #208 @ 0xd0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ff20 <__cxa_atexit@plt+0x33294> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -52385,19 +52385,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 3ff28 <__cxa_atexit@plt+0x3329c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 3ff2c <__cxa_atexit@plt+0x332a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #48 @ 0x30 │ │ │ │ - tsteq r7, #144 @ 0x90 │ │ │ │ + tsteq r7, #32 │ │ │ │ + tsteq r7, #128 @ 0x80 │ │ │ │ rscseq r7, r4, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3ff98 <__cxa_atexit@plt+0x3330c> │ │ │ │ @@ -52415,25 +52415,25 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, #56] @ 3ffbc <__cxa_atexit@plt+0x33330> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #212, 30 @ 0x350 │ │ │ │ - tsteq r7, #44, 4 @ 0xc0000002 │ │ │ │ - tsteq r7, #184, 30 @ 0x2e0 │ │ │ │ + tsteq r7, #196, 30 @ 0x310 │ │ │ │ + tsteq r7, #28, 4 @ 0xc0000001 │ │ │ │ + tsteq r7, #168, 30 @ 0x2a0 │ │ │ │ rscseq r7, r4, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -52467,27 +52467,27 @@ │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r2, r3} │ │ │ │ add r1, r3, #28 │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 40078 <__cxa_atexit@plt+0x333ec> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r7, #56, 30 @ 0xe0 │ │ │ │ - tsteq r7, #116, 4 @ 0x40000007 │ │ │ │ - tsteq r7, #108, 2 │ │ │ │ - tsteq r7, #0, 30 │ │ │ │ + tsteq r7, #40, 30 @ 0xa0 │ │ │ │ + tsteq r7, #100, 4 @ 0x40000006 │ │ │ │ + tsteq r7, #92, 2 │ │ │ │ + tsteq r7, #240, 28 @ 0xf00 │ │ │ │ rscseq r7, r4, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -52507,23 +52507,23 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r0, r2, r8, r9} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - sbcseq pc, r6, #1933312 @ 0x1d8000 │ │ │ │ - tsteq r7, #188 @ 0xbc │ │ │ │ - tsteq r7, #80, 28 @ 0x500 │ │ │ │ + sbcseq pc, r6, #-167772160 @ 0xf6000000 │ │ │ │ + tsteq r7, #172 @ 0xac │ │ │ │ + tsteq r7, #64, 28 @ 0x400 │ │ │ │ rscseq r7, r4, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -52548,26 +52548,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 401bc <__cxa_atexit@plt+0x33530> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #216, 26 @ 0x3600 │ │ │ │ + tsteq r7, #200, 26 @ 0x3200 │ │ │ │ + tsteq r7, #20 │ │ │ │ + tsteq r7, #168, 26 @ 0x2a00 │ │ │ │ tsteq r7, #36 @ 0x24 │ │ │ │ - tsteq r7, #184, 26 @ 0x2e00 │ │ │ │ - tsteq r7, #52 @ 0x34 │ │ │ │ rscseq r7, r4, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -52601,27 +52601,27 @@ │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r2, r3} │ │ │ │ add r1, r3, #28 │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 40290 <__cxa_atexit@plt+0x33604> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r7, #32, 26 @ 0x800 │ │ │ │ - tsteq r7, #92 @ 0x5c │ │ │ │ - tsteq r7, #84, 30 @ 0x150 │ │ │ │ - tsteq r7, #232, 24 @ 0xe800 │ │ │ │ + tsteq r7, #16, 26 @ 0x400 │ │ │ │ + tsteq r7, #76 @ 0x4c │ │ │ │ + tsteq r7, #68, 30 @ 0x110 │ │ │ │ + tsteq r7, #216, 24 @ 0xd800 │ │ │ │ rscseq r7, r4, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -52649,27 +52649,27 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 40350 <__cxa_atexit@plt+0x336c4> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - tsteq r7, #72, 24 @ 0x4800 │ │ │ │ - sbcseq pc, r6, #17301504 @ 0x1080000 │ │ │ │ - tsteq r7, #136, 28 @ 0x880 │ │ │ │ - tsteq r7, #28, 24 @ 0x1c00 │ │ │ │ + tsteq r7, #56, 24 @ 0x3800 │ │ │ │ + sbcseq pc, r6, #536870924 @ 0x2000000c │ │ │ │ + tsteq r7, #120, 28 @ 0x780 │ │ │ │ + tsteq r7, #12, 24 @ 0xc00 │ │ │ │ rscseq r7, r4, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -52693,16 +52693,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r7, #32, 28 @ 0x200 │ │ │ │ - tsteq r7, #124, 22 @ 0x1f000 │ │ │ │ + tsteq r7, #16, 28 @ 0x100 │ │ │ │ + tsteq r7, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40434 <__cxa_atexit@plt+0x337a8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -52710,19 +52710,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 4043c <__cxa_atexit@plt+0x337b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 40440 <__cxa_atexit@plt+0x337b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #28, 22 @ 0x7000 │ │ │ │ - tsteq r7, #124, 22 @ 0x1f000 │ │ │ │ + tsteq r7, #12, 22 @ 0x3000 │ │ │ │ + tsteq r7, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40484 <__cxa_atexit@plt+0x337f8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -52730,19 +52730,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 4048c <__cxa_atexit@plt+0x33800> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 40490 <__cxa_atexit@plt+0x33804> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #204, 20 @ 0xcc000 │ │ │ │ - tsteq r7, #44, 22 @ 0xb000 │ │ │ │ + tsteq r7, #188, 20 @ 0xbc000 │ │ │ │ + tsteq r7, #28, 22 @ 0x7000 │ │ │ │ rscseq r7, r4, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 404fc <__cxa_atexit@plt+0x33870> │ │ │ │ @@ -52760,25 +52760,25 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, #56] @ 40520 <__cxa_atexit@plt+0x33894> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #112, 20 @ 0x70000 │ │ │ │ - tsteq r7, #200, 24 @ 0xc800 │ │ │ │ - tsteq r7, #84, 20 @ 0x54000 │ │ │ │ + tsteq r7, #96, 20 @ 0x60000 │ │ │ │ + tsteq r7, #184, 24 @ 0xb800 │ │ │ │ + tsteq r7, #68, 20 @ 0x44000 │ │ │ │ rscseq r7, r4, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -52812,27 +52812,27 @@ │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r2, r3} │ │ │ │ add r1, r3, #28 │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 405dc <__cxa_atexit@plt+0x33950> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r7, #212, 18 @ 0x350000 │ │ │ │ - tsteq r7, #16, 26 @ 0x400 │ │ │ │ - tsteq r7, #8, 24 @ 0x800 │ │ │ │ - tsteq r7, #156, 18 @ 0x270000 │ │ │ │ + tsteq r7, #196, 18 @ 0x310000 │ │ │ │ + tsteq r7, #0, 26 │ │ │ │ + tsteq r7, #248, 22 @ 0x3e000 │ │ │ │ + tsteq r7, #140, 18 @ 0x230000 │ │ │ │ rscseq r7, r4, #184, 2 @ 0x2e │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -52852,23 +52852,23 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r0, r2, r8, r9} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - sbcseq pc, r6, #486539264 @ 0x1d000000 │ │ │ │ - tsteq r7, #88, 22 @ 0x16000 │ │ │ │ - tsteq r7, #236, 16 @ 0xec0000 │ │ │ │ + sbcseq lr, r6, #628 @ 0x274 │ │ │ │ + tsteq r7, #72, 22 @ 0x12000 │ │ │ │ + tsteq r7, #220, 16 @ 0xdc0000 │ │ │ │ rscseq r7, r4, #44, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -52893,26 +52893,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 40720 <__cxa_atexit@plt+0x33a94> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #116, 16 @ 0x740000 │ │ │ │ + tsteq r7, #100, 16 @ 0x640000 │ │ │ │ + tsteq r7, #176, 20 @ 0xb0000 │ │ │ │ + tsteq r7, #68, 16 @ 0x440000 │ │ │ │ tsteq r7, #192, 20 @ 0xc0000 │ │ │ │ - tsteq r7, #84, 16 @ 0x540000 │ │ │ │ - tsteq r7, #208, 20 @ 0xd0000 │ │ │ │ rscseq r7, r4, #124 @ 0x7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -52946,27 +52946,27 @@ │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r2, r3} │ │ │ │ add r1, r3, #28 │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 407f4 <__cxa_atexit@plt+0x33b68> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r7, #188, 14 @ 0x2f00000 │ │ │ │ - tsteq r7, #248, 20 @ 0xf8000 │ │ │ │ - tsteq r7, #240, 18 @ 0x3c0000 │ │ │ │ - tsteq r7, #132, 14 @ 0x2100000 │ │ │ │ + tsteq r7, #172, 14 @ 0x2b00000 │ │ │ │ + tsteq r7, #232, 20 @ 0xe8000 │ │ │ │ + tsteq r7, #224, 18 @ 0x380000 │ │ │ │ + tsteq r7, #116, 14 @ 0x1d00000 │ │ │ │ rscseq r6, r4, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -52994,27 +52994,27 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 408b4 <__cxa_atexit@plt+0x33c28> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - tsteq r7, #228, 12 @ 0xe400000 │ │ │ │ - sbcseq pc, r6, #1073741882 @ 0x4000003a │ │ │ │ - tsteq r7, #36, 18 @ 0x90000 │ │ │ │ - tsteq r7, #184, 12 @ 0xb800000 │ │ │ │ + tsteq r7, #212, 12 @ 0xd400000 │ │ │ │ + sbcseq lr, r6, #6720 @ 0x1a40 │ │ │ │ + tsteq r7, #20, 18 @ 0x50000 │ │ │ │ + tsteq r7, #168, 12 @ 0xa800000 │ │ │ │ rscseq r6, r4, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -53038,16 +53038,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r7, #188, 16 @ 0xbc0000 │ │ │ │ - tsteq r7, #24, 12 @ 0x1800000 │ │ │ │ + tsteq r7, #172, 16 @ 0xac0000 │ │ │ │ + tsteq r7, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40998 <__cxa_atexit@plt+0x33d0c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -53055,19 +53055,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 409a0 <__cxa_atexit@plt+0x33d14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 409a4 <__cxa_atexit@plt+0x33d18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #184, 10 @ 0x2e000000 │ │ │ │ - tsteq r7, #24, 12 @ 0x1800000 │ │ │ │ + tsteq r7, #168, 10 @ 0x2a000000 │ │ │ │ + tsteq r7, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 409e8 <__cxa_atexit@plt+0x33d5c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -53075,19 +53075,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 409f0 <__cxa_atexit@plt+0x33d64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 409f4 <__cxa_atexit@plt+0x33d68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #104, 10 @ 0x1a000000 │ │ │ │ - tsteq r7, #200, 10 @ 0x32000000 │ │ │ │ + tsteq r7, #88, 10 @ 0x16000000 │ │ │ │ + tsteq r7, #184, 10 @ 0x2e000000 │ │ │ │ rscseq r6, r4, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 40a60 <__cxa_atexit@plt+0x33dd4> │ │ │ │ @@ -53105,25 +53105,25 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, #56] @ 40a84 <__cxa_atexit@plt+0x33df8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #12, 10 @ 0x3000000 │ │ │ │ - tsteq r7, #100, 14 @ 0x1900000 │ │ │ │ - tsteq r7, #240, 8 @ 0xf0000000 │ │ │ │ + tsteq r7, #252, 8 @ 0xfc000000 │ │ │ │ + tsteq r7, #84, 14 @ 0x1500000 │ │ │ │ + tsteq r7, #224, 8 @ 0xe0000000 │ │ │ │ rscseq r6, r4, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -53157,27 +53157,27 @@ │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r2, r3} │ │ │ │ add r1, r3, #28 │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 40b40 <__cxa_atexit@plt+0x33eb4> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r7, #112, 8 @ 0x70000000 │ │ │ │ - tsteq r7, #172, 14 @ 0x2b00000 │ │ │ │ - tsteq r7, #164, 12 @ 0xa400000 │ │ │ │ - tsteq r7, #56, 8 @ 0x38000000 │ │ │ │ + tsteq r7, #96, 8 @ 0x60000000 │ │ │ │ + tsteq r7, #156, 14 @ 0x2700000 │ │ │ │ + tsteq r7, #148, 12 @ 0x9400000 │ │ │ │ + tsteq r7, #40, 8 @ 0x28000000 │ │ │ │ rscseq r6, r4, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -53197,23 +53197,23 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r0, r2, r8, r9} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - sbcseq lr, r6, #200, 28 @ 0xc80 │ │ │ │ - tsteq r7, #244, 10 @ 0x3d000000 │ │ │ │ - tsteq r7, #136, 6 @ 0x20000002 │ │ │ │ + sbcseq lr, r6, #72, 20 @ 0x48000 │ │ │ │ + tsteq r7, #228, 10 @ 0x39000000 │ │ │ │ + tsteq r7, #120, 6 @ 0xe0000001 │ │ │ │ rscseq r6, r4, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -53238,26 +53238,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 40c84 <__cxa_atexit@plt+0x33ff8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #16, 6 @ 0x40000000 │ │ │ │ + tsteq r7, #0, 6 │ │ │ │ + tsteq r7, #76, 10 @ 0x13000000 │ │ │ │ + tsteq r7, #224, 4 │ │ │ │ tsteq r7, #92, 10 @ 0x17000000 │ │ │ │ - tsteq r7, #240, 4 │ │ │ │ - tsteq r7, #108, 10 @ 0x1b000000 │ │ │ │ rscseq r6, r4, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -53291,27 +53291,27 @@ │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r2, r3} │ │ │ │ add r1, r3, #28 │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 40d58 <__cxa_atexit@plt+0x340cc> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r7, #88, 4 @ 0x80000005 │ │ │ │ - tsteq r7, #148, 10 @ 0x25000000 │ │ │ │ - tsteq r7, #140, 8 @ 0x8c000000 │ │ │ │ - tsteq r7, #32, 4 │ │ │ │ + tsteq r7, #72, 4 @ 0x80000004 │ │ │ │ + tsteq r7, #132, 10 @ 0x21000000 │ │ │ │ + tsteq r7, #124, 8 @ 0x7c000000 │ │ │ │ + tsteq r7, #16, 4 │ │ │ │ rscseq r6, r4, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -53339,27 +53339,27 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 40e18 <__cxa_atexit@plt+0x3418c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - tsteq r7, #128, 2 │ │ │ │ - sbcseq lr, r6, #148, 24 @ 0x9400 │ │ │ │ - tsteq r7, #192, 6 │ │ │ │ - tsteq r7, #84, 2 │ │ │ │ + tsteq r7, #112, 2 │ │ │ │ + sbcseq lr, r6, #20, 16 @ 0x140000 │ │ │ │ + tsteq r7, #176, 6 @ 0xc0000002 │ │ │ │ + tsteq r7, #68, 2 │ │ │ │ rscseq r6, r4, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -53383,16 +53383,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r7, #88, 6 @ 0x60000001 │ │ │ │ - tsteq r7, #180 @ 0xb4 │ │ │ │ + tsteq r7, #72, 6 @ 0x20000001 │ │ │ │ + tsteq r7, #164 @ 0xa4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40efc <__cxa_atexit@plt+0x34270> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -53400,19 +53400,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 40f04 <__cxa_atexit@plt+0x34278> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 40f08 <__cxa_atexit@plt+0x3427c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #84 @ 0x54 │ │ │ │ - tsteq r7, #180 @ 0xb4 │ │ │ │ + tsteq r7, #68 @ 0x44 │ │ │ │ + tsteq r7, #164 @ 0xa4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40f4c <__cxa_atexit@plt+0x342c0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -53420,19 +53420,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 40f54 <__cxa_atexit@plt+0x342c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 40f58 <__cxa_atexit@plt+0x342cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #4 │ │ │ │ - tsteq r7, #100 @ 0x64 │ │ │ │ + tsteq r7, #244, 30 @ 0x3d0 │ │ │ │ + tsteq r7, #84 @ 0x54 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40f9c <__cxa_atexit@plt+0x34310> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -53440,35 +53440,35 @@ │ │ │ │ ldr r2, [pc, #32] @ 40fa4 <__cxa_atexit@plt+0x34318> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 40fa8 <__cxa_atexit@plt+0x3431c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #180, 30 @ 0x2d0 │ │ │ │ - tsteq r7, #20 │ │ │ │ + tsteq r7, #164, 30 @ 0x290 │ │ │ │ + tsteq r7, #4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40fe0 <__cxa_atexit@plt+0x34354> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #24] @ 40fe8 <__cxa_atexit@plt+0x3435c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #104, 30 @ 0x1a0 │ │ │ │ + tsteq r7, #88, 30 @ 0x160 │ │ │ │ rscseq r6, r4, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -53498,27 +53498,27 @@ │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 41094 <__cxa_atexit@plt+0x34408> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r7, #12, 30 @ 0x30 │ │ │ │ - tsteq r7, #80, 2 │ │ │ │ - tsteq r7, #64, 4 │ │ │ │ - tsteq r7, #216, 28 @ 0xd80 │ │ │ │ + tsteq r7, #252, 28 @ 0xfc0 │ │ │ │ + tsteq r7, #64, 2 │ │ │ │ + tsteq r7, #48, 4 │ │ │ │ + tsteq r7, #200, 28 @ 0xc80 │ │ │ │ rscseq r6, r4, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -53556,27 +53556,27 @@ │ │ │ │ add r0, r3, #12 │ │ │ │ stm r0, {r9, ip, lr} │ │ │ │ add r0, r3, #24 │ │ │ │ stm r0, {r1, r3, lr} │ │ │ │ str fp, [r3, #36] @ 0x24 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 4117c <__cxa_atexit@plt+0x344f0> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - tsteq r7, #68, 28 @ 0x440 │ │ │ │ - tsteq r7, #124, 2 │ │ │ │ - tsteq r7, #112 @ 0x70 │ │ │ │ - tsteq r7, #4, 28 @ 0x40 │ │ │ │ + tsteq r7, #52, 28 @ 0x340 │ │ │ │ + tsteq r7, #108, 2 │ │ │ │ + tsteq r7, #96 @ 0x60 │ │ │ │ + tsteq r7, #244, 26 @ 0x3d00 │ │ │ │ rscseq r6, r4, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r8, r4 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -53621,28 +53621,28 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r4, r8 │ │ │ │ ldm sp, {r8, fp} │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 41280 <__cxa_atexit@plt+0x345f4> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r8, #828] @ 0x33c │ │ │ │ ldr r0, [r8, #-12] │ │ │ │ mov r4, r8 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq r7, #88, 26 @ 0x1600 │ │ │ │ - tsteq r7, #132 @ 0x84 │ │ │ │ - tsteq r7, #124, 30 @ 0x1f0 │ │ │ │ - tsteq r7, #16, 26 @ 0x400 │ │ │ │ + tsteq r7, #72, 26 @ 0x1200 │ │ │ │ + tsteq r7, #116 @ 0x74 │ │ │ │ + tsteq r7, #108, 30 @ 0x1b0 │ │ │ │ + tsteq r7, #0, 26 │ │ │ │ rscseq r6, r4, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -53667,23 +53667,23 @@ │ │ │ │ str sl, [r3, #16] │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r9, ip} │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - tsteq r7, #176, 28 @ 0xb00 │ │ │ │ - sbcseq lr, r6, #17563648 @ 0x10c0000 │ │ │ │ - tsteq r7, #60, 24 @ 0x3c00 │ │ │ │ + tsteq r7, #160, 28 @ 0xa00 │ │ │ │ + sbcseq lr, r6, #805306380 @ 0x3000000c │ │ │ │ + tsteq r7, #44, 24 @ 0x2c00 │ │ │ │ rscseq r6, r4, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -53724,35 +53724,35 @@ │ │ │ │ add r1, r6, #16 │ │ │ │ stm r1, {r2, sl, ip, lr} │ │ │ │ str r9, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r0 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r2, r6 │ │ │ │ b 4141c <__cxa_atexit@plt+0x34790> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #184, 22 @ 0x2e000 │ │ │ │ - tsteq r7, #52, 28 @ 0x340 │ │ │ │ - tsteq r7, #156, 22 @ 0x27000 │ │ │ │ + tsteq r7, #168, 22 @ 0x2a000 │ │ │ │ + tsteq r7, #36, 28 @ 0x240 │ │ │ │ + tsteq r7, #140, 22 @ 0x23000 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - tsteq r7, #196, 26 @ 0x3100 │ │ │ │ - sbcseq lr, r6, #91226112 @ 0x5700000 │ │ │ │ + tsteq r7, #180, 26 @ 0x2d00 │ │ │ │ + sbcseq lr, r6, #-1073741771 @ 0xc0000035 │ │ │ │ rscseq r6, r4, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -53776,16 +53776,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - tsteq r7, #52, 26 @ 0xd00 │ │ │ │ - tsteq r7, #148, 20 @ 0x94000 │ │ │ │ + tsteq r7, #36, 26 @ 0x900 │ │ │ │ + tsteq r7, #132, 20 @ 0x84000 │ │ │ │ rscseq r6, r4, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4155c <__cxa_atexit@plt+0x348d0> │ │ │ │ @@ -53887,15 +53887,15 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #36] @ 416ac <__cxa_atexit@plt+0x34a20> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r6, r4, #8, 2 │ │ │ │ @@ -53948,15 +53948,15 @@ │ │ │ │ str r1, [r2, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 4179c <__cxa_atexit@plt+0x34b10> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff264 │ │ │ │ @ instruction: 0xfffff28c │ │ │ │ @ instruction: 0xfffff40c │ │ │ │ @ instruction: 0xfffff6f0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq r6, r4, #24 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ @@ -54008,15 +54008,15 @@ │ │ │ │ str r1, [r2, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 4188c <__cxa_atexit@plt+0x34c00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffec10 │ │ │ │ @ instruction: 0xffffec38 │ │ │ │ @ instruction: 0xffffedb8 │ │ │ │ @ instruction: 0xfffff09c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq r5, r4, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ @@ -54068,15 +54068,15 @@ │ │ │ │ str r1, [r2, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 4197c <__cxa_atexit@plt+0x34cf0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffe5bc │ │ │ │ @ instruction: 0xffffe5e4 │ │ │ │ @ instruction: 0xffffe764 │ │ │ │ @ instruction: 0xffffea48 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq r5, r4, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ @@ -54169,36 +54169,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 41b00 <__cxa_atexit@plt+0x34e74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r7, #216, 14 @ 0x3600000 │ │ │ │ + tsteq r7, #200, 14 @ 0x3200000 │ │ │ │ rscseq r5, r4, #244, 24 @ 0xf400 │ │ │ │ rscseq r5, r4, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 41b28 <__cxa_atexit@plt+0x34e9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 414f0 <__cxa_atexit@plt+0x34864> │ │ │ │ - tsteq r7, #132, 14 @ 0x2100000 │ │ │ │ + tsteq r7, #116, 14 @ 0x1d00000 │ │ │ │ rscseq r5, r4, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 41b54 <__cxa_atexit@plt+0x34ec8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ rscseq r5, r4, #144, 24 @ 0x9000 │ │ │ │ rscseq r5, r4, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -54225,32 +54225,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 41be4 <__cxa_atexit@plt+0x34f58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r7, #4, 14 @ 0x100000 │ │ │ │ - tsteq r7, #252, 6 @ 0xf0000003 │ │ │ │ + tsteq r7, #244, 12 @ 0xf400000 │ │ │ │ + tsteq r7, #236, 6 @ 0xb0000003 │ │ │ │ rscseq r5, r4, #32, 24 @ 0x2000 │ │ │ │ rscseq r5, r4, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 41c1c <__cxa_atexit@plt+0x34f90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 41c20 <__cxa_atexit@plt+0x34f94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 414f0 <__cxa_atexit@plt+0x34864> │ │ │ │ - tsteq r7, #164, 6 @ 0x90000002 │ │ │ │ - tsteq r7, #144, 12 @ 0x9000000 │ │ │ │ + tsteq r7, #148, 6 @ 0x50000002 │ │ │ │ + tsteq r7, #128, 12 @ 0x8000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 42aec <__cxa_atexit@plt+0x35e60> │ │ │ │ rscseq r5, r4, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -54261,15 +54261,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 41d68 <__cxa_atexit@plt+0x350dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #228, 4 @ 0x4000000e │ │ │ │ + tsteq r7, #212, 4 @ 0x4000000d │ │ │ │ rscseq r5, r4, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -54307,27 +54307,27 @@ │ │ │ │ b 41d14 <__cxa_atexit@plt+0x35088> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r7, #132, 4 @ 0x40000008 │ │ │ │ + tsteq r7, #116, 4 @ 0x40000007 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - tsteq r7, #176, 10 @ 0x2c000000 │ │ │ │ + tsteq r7, #160, 10 @ 0x28000000 │ │ │ │ rscseq r5, r4, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 41d54 <__cxa_atexit@plt+0x350c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 414f0 <__cxa_atexit@plt+0x34864> │ │ │ │ - tsteq r7, #88, 10 @ 0x16000000 │ │ │ │ + tsteq r7, #72, 10 @ 0x12000000 │ │ │ │ rscseq r5, r4, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 41e14 <__cxa_atexit@plt+0x35188> │ │ │ │ @@ -54374,19 +54374,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - tsteq r7, #224, 6 @ 0x80000003 │ │ │ │ - tsteq r7, #104, 2 │ │ │ │ + tsteq r7, #208, 6 @ 0x40000003 │ │ │ │ + tsteq r7, #88, 2 │ │ │ │ rscseq r5, r4, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 41ec0 <__cxa_atexit@plt+0x35234> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -54416,18 +54416,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - tsteq r7, #24, 6 @ 0x60000000 │ │ │ │ - tsteq r7, #160 @ 0xa0 │ │ │ │ + tsteq r7, #8, 6 @ 0x20000000 │ │ │ │ + tsteq r7, #144 @ 0x90 │ │ │ │ rscseq r5, r4, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -54459,17 +54459,17 @@ │ │ │ │ b 41f74 <__cxa_atexit@plt+0x352e8> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - tsteq r7, #16 │ │ │ │ - tsteq r7, #108, 4 @ 0xc0000006 │ │ │ │ - tsteq r7, #240, 30 @ 0x3c0 │ │ │ │ + tsteq r7, #0 │ │ │ │ + tsteq r7, #92, 4 @ 0xc0000005 │ │ │ │ + tsteq r7, #224, 30 @ 0x380 │ │ │ │ rscseq r5, r4, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -54507,27 +54507,27 @@ │ │ │ │ b 42034 <__cxa_atexit@plt+0x353a8> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r7, #100, 30 @ 0x190 │ │ │ │ + tsteq r7, #84, 30 @ 0x150 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - tsteq r7, #144, 4 │ │ │ │ + tsteq r7, #128, 4 │ │ │ │ rscseq r5, r4, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 42074 <__cxa_atexit@plt+0x353e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 414f0 <__cxa_atexit@plt+0x34864> │ │ │ │ - tsteq r7, #56, 4 @ 0x80000003 │ │ │ │ + tsteq r7, #40, 4 @ 0x80000002 │ │ │ │ rscseq r5, r4, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 42138 <__cxa_atexit@plt+0x354ac> │ │ │ │ @@ -54567,31 +54567,31 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #60] @ 42168 <__cxa_atexit@plt+0x354dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 42164 <__cxa_atexit@plt+0x354d8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r7, #156, 28 @ 0x9c0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r7, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r7, #136 @ 0x88 │ │ │ │ + tsteq r7, #120 @ 0x78 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq r7, #204 @ 0xcc │ │ │ │ - tsteq r7, #60, 28 @ 0x3c0 │ │ │ │ + tsteq r7, #188 @ 0xbc │ │ │ │ + tsteq r7, #44, 28 @ 0x2c0 │ │ │ │ rscseq r5, r4, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -54618,18 +54618,18 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 42210 <__cxa_atexit@plt+0x35584> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - tsteq r7, #240, 30 @ 0x3c0 │ │ │ │ - tsteq r7, #112, 26 @ 0x1c00 │ │ │ │ + tsteq r7, #224, 30 @ 0x380 │ │ │ │ + tsteq r7, #96, 26 @ 0x1800 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ rscseq r5, r4, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4224c <__cxa_atexit@plt+0x355c0> │ │ │ │ @@ -54639,15 +54639,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 42444 <__cxa_atexit@plt+0x357b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #252, 24 @ 0xfc00 │ │ │ │ + tsteq r7, #236, 24 @ 0xec00 │ │ │ │ rscseq r5, r4, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -54693,32 +54693,32 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str lr, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq r7, #168, 24 @ 0xa800 │ │ │ │ + tsteq r7, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - tsteq r7, #212, 24 @ 0xd400 │ │ │ │ + tsteq r7, #196, 24 @ 0xc400 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r7, #148, 28 @ 0x940 │ │ │ │ - tsteq r7, #40, 24 @ 0x2800 │ │ │ │ + tsteq r7, #132, 28 @ 0x840 │ │ │ │ + tsteq r7, #24, 24 @ 0x1800 │ │ │ │ rscseq r5, r4, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -54743,30 +54743,30 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ ldr lr, [pc, #48] @ 42414 <__cxa_atexit@plt+0x35788> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r7, #252, 22 @ 0x3f000 │ │ │ │ + tsteq r7, #236, 22 @ 0x3b000 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r7, #196, 26 @ 0x3100 │ │ │ │ - tsteq r7, #88, 22 @ 0x16000 │ │ │ │ + tsteq r7, #180, 26 @ 0x2d00 │ │ │ │ + tsteq r7, #72, 22 @ 0x12000 │ │ │ │ rscseq r5, r4, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ rscseq r5, r4, #128, 6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42500 <__cxa_atexit@plt+0x35874> │ │ │ │ @@ -54817,20 +54817,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - tsteq r7, #0, 26 │ │ │ │ - tsteq r7, #232, 24 @ 0xe800 │ │ │ │ - tsteq r7, #124, 20 @ 0x7c000 │ │ │ │ + tsteq r7, #240, 24 @ 0xf000 │ │ │ │ + tsteq r7, #216, 24 @ 0xd800 │ │ │ │ + tsteq r7, #108, 20 @ 0x6c000 │ │ │ │ rscseq r5, r4, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 425c4 <__cxa_atexit@plt+0x35938> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -54865,19 +54865,19 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - tsteq r7, #32, 24 @ 0x2000 │ │ │ │ - tsteq r7, #168, 18 @ 0x2a0000 │ │ │ │ - tsteq r7, #0, 24 │ │ │ │ + tsteq r7, #16, 24 @ 0x1000 │ │ │ │ + tsteq r7, #152, 18 @ 0x260000 │ │ │ │ + tsteq r7, #240, 22 @ 0x3c000 │ │ │ │ rscseq r5, r4, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -54909,17 +54909,17 @@ │ │ │ │ b 4267c <__cxa_atexit@plt+0x359f0> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - tsteq r7, #8, 18 @ 0x20000 │ │ │ │ - tsteq r7, #100, 22 @ 0x19000 │ │ │ │ - tsteq r7, #232, 16 @ 0xe80000 │ │ │ │ + tsteq r7, #248, 16 @ 0xf80000 │ │ │ │ + tsteq r7, #84, 22 @ 0x15000 │ │ │ │ + tsteq r7, #216, 16 @ 0xd80000 │ │ │ │ rscseq r5, r4, #32, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -54965,32 +54965,32 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str lr, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq r7, #104, 16 @ 0x680000 │ │ │ │ + tsteq r7, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - tsteq r7, #148, 16 @ 0x940000 │ │ │ │ + tsteq r7, #132, 16 @ 0x840000 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq r7, #84, 20 @ 0x54000 │ │ │ │ - tsteq r7, #232, 14 @ 0x3a00000 │ │ │ │ + tsteq r7, #68, 20 @ 0x44000 │ │ │ │ + tsteq r7, #216, 14 @ 0x3600000 │ │ │ │ rscseq r5, r4, #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55015,30 +55015,30 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ ldr lr, [pc, #48] @ 42854 <__cxa_atexit@plt+0x35bc8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r7, #188, 14 @ 0x2f00000 │ │ │ │ + tsteq r7, #172, 14 @ 0x2b00000 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - tsteq r7, #132, 18 @ 0x210000 │ │ │ │ - tsteq r7, #24, 14 @ 0x600000 │ │ │ │ + tsteq r7, #116, 18 @ 0x1d0000 │ │ │ │ + tsteq r7, #8, 14 @ 0x200000 │ │ │ │ rscseq r4, r4, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ rscseq r4, r4, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -55087,26 +55087,26 @@ │ │ │ │ str lr, [r0, #32] │ │ │ │ str r2, [r0, #36] @ 0x24 │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ add r6, r3, #24 │ │ │ │ ldr r8, [pc, #44] @ 42980 <__cxa_atexit@plt+0x35cf4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7e4 │ │ │ │ - tsteq r7, #224, 18 @ 0x380000 │ │ │ │ - tsteq r7, #120, 12 @ 0x7800000 │ │ │ │ + tsteq r7, #208, 18 @ 0x340000 │ │ │ │ + tsteq r7, #104, 12 @ 0x6800000 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r7, #164, 16 @ 0xa40000 │ │ │ │ - tsteq r7, #132, 16 @ 0x840000 │ │ │ │ - tsteq r7, #96, 16 @ 0x600000 │ │ │ │ + tsteq r7, #148, 16 @ 0x940000 │ │ │ │ + tsteq r7, #116, 16 @ 0x740000 │ │ │ │ + tsteq r7, #80, 16 @ 0x500000 │ │ │ │ rscseq r4, r4, #120, 28 @ 0x780 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -55119,21 +55119,21 @@ │ │ │ │ ldr r3, [pc, #44] @ 429ec <__cxa_atexit@plt+0x35d60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - sbcseq sp, r6, #116 @ 0x74 │ │ │ │ + sbcseq ip, r6, #244, 22 @ 0x3d000 │ │ │ │ rscseq r4, r4, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -55165,32 +55165,32 @@ │ │ │ │ ldr r3, [pc, #88] @ 42ad0 <__cxa_atexit@plt+0x35e44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #16]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ b 42aa0 <__cxa_atexit@plt+0x35e14> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #12, 10 @ 0x3000000 │ │ │ │ - tsteq r7, #136, 14 @ 0x2200000 │ │ │ │ - tsteq r7, #240, 8 @ 0xf0000000 │ │ │ │ + tsteq r7, #252, 8 @ 0xfc000000 │ │ │ │ + tsteq r7, #120, 14 @ 0x1e00000 │ │ │ │ + tsteq r7, #224, 8 @ 0xe0000000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - sbcseq ip, r6, #188, 30 @ 0x2f0 │ │ │ │ + sbcseq ip, r6, #60, 22 @ 0xf000 │ │ │ │ @ instruction: 0xfffff138 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq r4, r4, #32, 26 @ 0x800 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r8 │ │ │ │ @@ -55234,34 +55234,34 @@ │ │ │ │ ldr r3, [pc, #96] @ 42bec <__cxa_atexit@plt+0x35f60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r2, #8] │ │ │ │ str r8, [r2, #12] │ │ │ │ str r0, [r2, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r7, [pc, #56] @ 42be4 <__cxa_atexit@plt+0x35f58> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r7, #148, 12 @ 0x9400000 │ │ │ │ - tsteq r7, #248, 6 @ 0xe0000003 │ │ │ │ + tsteq r7, #132, 12 @ 0x8400000 │ │ │ │ + tsteq r7, #232, 6 @ 0xa0000003 │ │ │ │ rscseq r4, r4, #108, 24 @ 0x6c00 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - sbcseq ip, r6, #168, 28 @ 0xa80 │ │ │ │ + sbcseq ip, r6, #40, 20 @ 0x28000 │ │ │ │ rscseq r4, r4, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42c6c <__cxa_atexit@plt+0x35fe0> │ │ │ │ @@ -55358,15 +55358,15 @@ │ │ │ │ ldr r2, [pc, #136] @ 42e04 <__cxa_atexit@plt+0x36178> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #76] @ 42dfc <__cxa_atexit@plt+0x36170> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -55387,15 +55387,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ rscseq r4, r4, #84, 20 @ 0x54000 │ │ │ │ rscseq r4, r4, #120, 20 @ 0x78000 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ - sbcseq ip, r6, #184, 24 @ 0xb800 │ │ │ │ + sbcseq ip, r6, #56, 16 @ 0x380000 │ │ │ │ rscseq r4, r4, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -55421,15 +55421,15 @@ │ │ │ │ ldr r1, [r9, #-4] │ │ │ │ ldr r3, [pc, #88] @ 42ed4 <__cxa_atexit@plt+0x36248> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r7, [pc, #52] @ 42ecc <__cxa_atexit@plt+0x36240> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r3, {r1, r2} │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -55439,25 +55439,25 @@ │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ rscseq r4, r4, #128, 18 @ 0x200000 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ - sbcseq ip, r6, #184, 22 @ 0x2e000 │ │ │ │ + sbcseq ip, r6, #56, 14 @ 0xe00000 │ │ │ │ rscseq r4, r4, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 42f00 <__cxa_atexit@plt+0x36274> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ rscseq r4, r4, #48, 18 @ 0xc0000 │ │ │ │ rscseq r4, r4, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -55495,15 +55495,15 @@ │ │ │ │ str r2, [r9, #16]! │ │ │ │ ldr r2, [r9, #-8] │ │ │ │ ldr r1, [r9, #-4] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #84] @ 43028 <__cxa_atexit@plt+0x3639c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -55521,20 +55521,20 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tsteq r7, #92 @ 0x5c │ │ │ │ + tsteq r7, #76 @ 0x4c │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ rscseq r4, r4, #44, 16 @ 0x2c0000 │ │ │ │ rscseq r4, r4, #100, 16 @ 0x640000 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - sbcseq ip, r6, #156, 20 @ 0x9c000 │ │ │ │ + sbcseq ip, r6, #28, 12 @ 0x1c00000 │ │ │ │ rscseq r4, r4, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #172] @ 430f8 <__cxa_atexit@plt+0x3646c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ @@ -55562,58 +55562,58 @@ │ │ │ │ str r2, [r9, #16]! │ │ │ │ ldr r2, [r9, #-8] │ │ │ │ ldr r1, [r9, #-4] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r7, [pc, #52] @ 43100 <__cxa_atexit@plt+0x36474> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #84, 30 @ 0x150 │ │ │ │ + tsteq r7, #68, 30 @ 0x110 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ rscseq r4, r4, #76, 14 @ 0x1300000 │ │ │ │ @ instruction: 0xfffff7e0 │ │ │ │ - sbcseq ip, r6, #144, 18 @ 0x240000 │ │ │ │ + sbcseq ip, r6, #16, 10 @ 0x4000000 │ │ │ │ rscseq r4, r4, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 43160 <__cxa_atexit@plt+0x364d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 43158 <__cxa_atexit@plt+0x364cc> │ │ │ │ ldr r8, [pc, #40] @ 43168 <__cxa_atexit@plt+0x364dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4316c <__cxa_atexit@plt+0x364e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ff904 <__cxa_atexit@plt+0x3f2c78> │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq ip, r6, #13500416 @ 0xce0000 │ │ │ │ - tsteq r7, #236, 26 @ 0x3b00 │ │ │ │ + sbcseq ip, r6, #1308622848 @ 0x4e000000 │ │ │ │ + tsteq r7, #220, 26 @ 0x3700 │ │ │ │ rscseq r4, r4, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #72 @ 0x48 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -55901,15 +55901,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #388] @ 437a4 <__cxa_atexit@plt+0x36b18> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-52] @ 0xffffffcc │ │ │ │ ldr r1, [r8, #3] │ │ │ │ str r1, [sp] │ │ │ │ @@ -55943,15 +55943,15 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [r5, #-56] @ 0xffffffc8 │ │ │ │ str sl, [r5, #-60] @ 0xffffffc4 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, ip │ │ │ │ ldr r9, [sp] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #220] @ 437a0 <__cxa_atexit@plt+0x36b14> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [r3, #3] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ @@ -55967,27 +55967,27 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ ldr lr, [pc, #100] @ 43784 <__cxa_atexit@plt+0x36af8> │ │ │ │ add lr, pc, lr │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r3, #-8]! │ │ │ │ str lr, [r5, #4] │ │ │ │ ldr r9, [r5] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ bic r0, lr, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ b 43254 <__cxa_atexit@plt+0x365c8> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ @@ -55998,16 +55998,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ andeq r0, r0, ip, lsr r5 │ │ │ │ andeq r0, r0, r0, lsr #14 │ │ │ │ - tsteq r7, #124, 20 @ 0x7c000 │ │ │ │ - tsteq r7, #248, 14 @ 0x3e00000 │ │ │ │ + tsteq r7, #108, 20 @ 0x6c000 │ │ │ │ + tsteq r7, #232, 14 @ 0x3a00000 │ │ │ │ rscseq r4, r4, #208, 4 │ │ │ │ rscseq r4, r4, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r6, r7, lr, asr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -56017,15 +56017,15 @@ │ │ │ │ mov r8, fp │ │ │ │ b 437e0 <__cxa_atexit@plt+0x36b54> │ │ │ │ ldr r7, [pc, #12] @ 437dc <__cxa_atexit@plt+0x36b50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #156, 14 @ 0x2700000 │ │ │ │ + tsteq r7, #140, 14 @ 0x2300000 │ │ │ │ mov fp, r8 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ cmp sl, r3 │ │ │ │ bne 4384c <__cxa_atexit@plt+0x36bc0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ @@ -56057,26 +56057,26 @@ │ │ │ │ ldr r1, [pc, #68] @ 438ac <__cxa_atexit@plt+0x36c20> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ ldr lr, [pc, #40] @ 438b0 <__cxa_atexit@plt+0x36c24> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ str r1, [r5, #4] │ │ │ │ add r1, r5, #8 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - tsteq r7, #140, 18 @ 0x230000 │ │ │ │ - tsteq r7, #24, 14 @ 0x600000 │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + tsteq r7, #124, 18 @ 0x1f0000 │ │ │ │ + tsteq r7, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq lr, r7, lr, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 43910 <__cxa_atexit@plt+0x36c84> │ │ │ │ @@ -56107,17 +56107,17 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ str r1, [r5, #8] │ │ │ │ add r1, r5, #12 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - tsteq r7, #200, 16 @ 0xc80000 │ │ │ │ - tsteq r7, #84, 12 @ 0x5400000 │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + tsteq r7, #184, 16 @ 0xb80000 │ │ │ │ + tsteq r7, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r3, r0, r9, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 4398c <__cxa_atexit@plt+0x36d00> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -56130,16 +56130,16 @@ │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 439a0 <__cxa_atexit@plt+0x36d14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #216, 10 @ 0x36000000 │ │ │ │ - tsteq r7, #80, 16 @ 0x500000 │ │ │ │ + tsteq r7, #200, 10 @ 0x32000000 │ │ │ │ + tsteq r7, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r6, ror #10 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 439f0 <__cxa_atexit@plt+0x36d64> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -56162,17 +56162,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 43a2c <__cxa_atexit@plt+0x36da0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - tsteq r7, #140, 10 @ 0x23000000 │ │ │ │ - tsteq r7, #116, 10 @ 0x1d000000 │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + tsteq r7, #124, 10 @ 0x1f000000 │ │ │ │ + tsteq r7, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ mov fp, r8 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp sl, r3 │ │ │ │ bne 43a68 <__cxa_atexit@plt+0x36ddc> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -56192,33 +56192,33 @@ │ │ │ │ ldr r1, [pc, #32] @ 43aa4 <__cxa_atexit@plt+0x36e18> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - tsteq r7, #20, 10 @ 0x5000000 │ │ │ │ - tsteq r7, #252, 8 @ 0xfc000000 │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + tsteq r7, #4, 10 @ 0x1000000 │ │ │ │ + tsteq r7, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 43adc <__cxa_atexit@plt+0x36e50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 43ae0 <__cxa_atexit@plt+0x36e54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #184, 8 @ 0xb8000000 │ │ │ │ - tsteq r7, #172, 8 @ 0xac000000 │ │ │ │ + tsteq r7, #168, 8 @ 0xa8000000 │ │ │ │ + tsteq r7, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r6, ror #10 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 43b2c <__cxa_atexit@plt+0x36ea0> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -56241,33 +56241,33 @@ │ │ │ │ ldr r1, [pc, #32] @ 43b68 <__cxa_atexit@plt+0x36edc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - tsteq r7, #80, 8 @ 0x50000000 │ │ │ │ - tsteq r7, #56, 8 @ 0x38000000 │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + tsteq r7, #64, 8 @ 0x40000000 │ │ │ │ + tsteq r7, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 43ba0 <__cxa_atexit@plt+0x36f14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 43ba4 <__cxa_atexit@plt+0x36f18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #244, 6 @ 0xd0000003 │ │ │ │ - tsteq r7, #232, 6 @ 0xa0000003 │ │ │ │ + tsteq r7, #228, 6 @ 0x90000003 │ │ │ │ + tsteq r7, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r6, ror #10 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 43bf0 <__cxa_atexit@plt+0x36f64> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -56290,33 +56290,33 @@ │ │ │ │ ldr r1, [pc, #32] @ 43c2c <__cxa_atexit@plt+0x36fa0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - tsteq r7, #140, 6 @ 0x30000002 │ │ │ │ - tsteq r7, #116, 6 @ 0xd0000001 │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + tsteq r7, #124, 6 @ 0xf0000001 │ │ │ │ + tsteq r7, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 43c64 <__cxa_atexit@plt+0x36fd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 43c68 <__cxa_atexit@plt+0x36fdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #48, 6 @ 0xc0000000 │ │ │ │ - tsteq r7, #36, 6 @ 0x90000000 │ │ │ │ + tsteq r7, #32, 6 @ 0x80000000 │ │ │ │ + tsteq r7, #20, 6 @ 0x50000000 │ │ │ │ rscseq r3, r4, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43d00 <__cxa_atexit@plt+0x37074> │ │ │ │ @@ -56373,16 +56373,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #36, 4 @ 0x40000002 │ │ │ │ - tsteq r7, #32, 4 │ │ │ │ + tsteq r7, #20, 4 @ 0x40000001 │ │ │ │ + tsteq r7, #16, 4 │ │ │ │ rscseq r3, r4, #0, 22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 43e1c <__cxa_atexit@plt+0x37190> │ │ │ │ @@ -56409,30 +56409,30 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #68] @ 43e38 <__cxa_atexit@plt+0x371ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9bc <__cxa_atexit@plt+0x3f2d30> │ │ │ │ + b 3f3834 <__cxa_atexit@plt+0x3e6ba8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 43e3c <__cxa_atexit@plt+0x371b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq r7, #84, 2 │ │ │ │ + tsteq r7, #68, 2 │ │ │ │ rscseq r3, r4, #108, 20 @ 0x6c000 │ │ │ │ rscseq r3, r4, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #84] @ 43eb0 <__cxa_atexit@plt+0x37224> │ │ │ │ @@ -56450,55 +56450,55 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r5, [pc, #32] @ 43eb8 <__cxa_atexit@plt+0x3722c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9bc <__cxa_atexit@plt+0x3f2d30> │ │ │ │ + b 3f3834 <__cxa_atexit@plt+0x3e6ba8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r7, #176 @ 0xb0 │ │ │ │ + tsteq r7, #160 @ 0xa0 │ │ │ │ rscseq r3, r4, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 43ef4 <__cxa_atexit@plt+0x37268> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #12] @ 43ef8 <__cxa_atexit@plt+0x3726c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff9bc <__cxa_atexit@plt+0x3f2d30> │ │ │ │ + b 3f3834 <__cxa_atexit@plt+0x3e6ba8> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r7, #92 @ 0x5c │ │ │ │ + tsteq r7, #76 @ 0x4c │ │ │ │ rscseq r3, r4, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 43f2c <__cxa_atexit@plt+0x372a0> │ │ │ │ ldr r3, [pc, #40] @ 43f44 <__cxa_atexit@plt+0x372b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff9bc <__cxa_atexit@plt+0x3f2d30> │ │ │ │ + b 3f3834 <__cxa_atexit@plt+0x3e6ba8> │ │ │ │ ldr r7, [pc, #12] @ 43f40 <__cxa_atexit@plt+0x372b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - tsteq r7, #56 @ 0x38 │ │ │ │ + tsteq r7, #40 @ 0x28 │ │ │ │ rscseq r3, r4, #100, 18 @ 0x190000 │ │ │ │ rscseq r3, r4, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -56526,30 +56526,30 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #68] @ 4400c <__cxa_atexit@plt+0x37380> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9bc <__cxa_atexit@plt+0x3f2d30> │ │ │ │ + b 3f3834 <__cxa_atexit@plt+0x3e6ba8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 44010 <__cxa_atexit@plt+0x37384> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tstpeq r6, #128, 30 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ + tstpeq r6, #112, 30 @ p-variant is OBSOLETE @ 0x1c0 │ │ │ │ rscseq r3, r4, #160, 16 @ 0xa00000 │ │ │ │ rscseq r3, r4, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #84] @ 44084 <__cxa_atexit@plt+0x373f8> │ │ │ │ @@ -56567,58 +56567,58 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r5, [pc, #32] @ 4408c <__cxa_atexit@plt+0x37400> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9bc <__cxa_atexit@plt+0x3f2d30> │ │ │ │ + b 3f3834 <__cxa_atexit@plt+0x3e6ba8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tstpeq r6, #220, 28 @ p-variant is OBSOLETE @ 0xdc0 │ │ │ │ + tstpeq r6, #204, 28 @ p-variant is OBSOLETE @ 0xcc0 │ │ │ │ rscseq r3, r4, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 440c8 <__cxa_atexit@plt+0x3743c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #12] @ 440cc <__cxa_atexit@plt+0x37440> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff9bc <__cxa_atexit@plt+0x3f2d30> │ │ │ │ + b 3f3834 <__cxa_atexit@plt+0x3e6ba8> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tstpeq r6, #136, 28 @ p-variant is OBSOLETE @ 0x880 │ │ │ │ + tstpeq r6, #120, 28 @ p-variant is OBSOLETE @ 0x780 │ │ │ │ rscseq r3, r4, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4410c <__cxa_atexit@plt+0x37480> │ │ │ │ ldr r3, [pc, #52] @ 44124 <__cxa_atexit@plt+0x37498> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r2, [pc, #44] @ 44128 <__cxa_atexit@plt+0x3749c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3ff9bc <__cxa_atexit@plt+0x3f2d30> │ │ │ │ + b 3f3834 <__cxa_atexit@plt+0x3e6ba8> │ │ │ │ ldr r7, [pc, #12] @ 44120 <__cxa_atexit@plt+0x37494> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, #92, 28 @ p-variant is OBSOLETE @ 0x5c0 │ │ │ │ + tstpeq r6, #76, 28 @ p-variant is OBSOLETE @ 0x4c0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rscseq r3, r4, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 44160 <__cxa_atexit@plt+0x374d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 44164 <__cxa_atexit@plt+0x374d8> │ │ │ │ @@ -56626,16 +56626,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, #48, 28 @ p-variant is OBSOLETE @ 0x300 │ │ │ │ - tstpeq r6, #44, 28 @ p-variant is OBSOLETE @ 0x2c0 │ │ │ │ + tstpeq r6, #32, 28 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ + tstpeq r6, #28, 28 @ p-variant is OBSOLETE @ 0x1c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 441ec <__cxa_atexit@plt+0x37560> │ │ │ │ ldr r2, [pc, #132] @ 44208 <__cxa_atexit@plt+0x3757c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -56667,19 +56667,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tstpeq r6, #168, 26 @ p-variant is OBSOLETE @ 0x2a00 │ │ │ │ + tstpeq r6, #152, 26 @ p-variant is OBSOLETE @ 0x2600 │ │ │ │ rscseq r3, r4, #0, 14 │ │ │ │ - tsteq r7, #28 │ │ │ │ + tsteq r7, #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4425c <__cxa_atexit@plt+0x375d0> │ │ │ │ @@ -56691,17 +56691,17 @@ │ │ │ │ add r2, r2, #2 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r3, r4, #128, 12 @ 0x8000000 │ │ │ │ - tstpeq r6, #156, 30 @ p-variant is OBSOLETE @ 0x270 │ │ │ │ + tstpeq r6, #140, 30 @ p-variant is OBSOLETE @ 0x230 │ │ │ │ rscseq r3, r4, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 442dc <__cxa_atexit@plt+0x37650> │ │ │ │ @@ -56720,26 +56720,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r0, r1, r5} │ │ │ │ ldr r5, [pc, #56] @ 44304 <__cxa_atexit@plt+0x37678> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, #148, 24 @ p-variant is OBSOLETE @ 0x9400 │ │ │ │ - tstpeq r6, #240, 24 @ p-variant is OBSOLETE @ 0xf000 │ │ │ │ - tstpeq r6, #124, 24 @ p-variant is OBSOLETE @ 0x7c00 │ │ │ │ - tstpeq r6, #48, 30 @ p-variant is OBSOLETE @ 0xc0 │ │ │ │ + tstpeq r6, #132, 24 @ p-variant is OBSOLETE @ 0x8400 │ │ │ │ + tstpeq r6, #224, 24 @ p-variant is OBSOLETE @ 0xe000 │ │ │ │ + tstpeq r6, #108, 24 @ p-variant is OBSOLETE @ 0x6c00 │ │ │ │ + tstpeq r6, #32, 30 @ p-variant is OBSOLETE @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44388 <__cxa_atexit@plt+0x376fc> │ │ │ │ ldr lr, [pc, #128] @ 443a8 <__cxa_atexit@plt+0x3771c> │ │ │ │ @@ -56771,18 +56771,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tstpeq r6, #0, 24 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, #120, 28 @ p-variant is OBSOLETE @ 0x780 │ │ │ │ + tstpeq r6, #240, 22 @ p-variant is OBSOLETE @ 0x3c000 │ │ │ │ + tstpeq r6, #104, 28 @ p-variant is OBSOLETE @ 0x680 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 443f0 <__cxa_atexit@plt+0x37764> │ │ │ │ @@ -56792,16 +56792,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r6, #0, 28 @ p-variant is OBSOLETE │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r6, #240, 26 @ p-variant is OBSOLETE @ 0x3c00 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 44454 <__cxa_atexit@plt+0x377c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -56814,24 +56814,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldrb r7, [r7] │ │ │ │ ldr r5, [pc, #48] @ 44474 <__cxa_atexit@plt+0x377e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, #8, 22 @ p-variant is OBSOLETE @ 0x2000 │ │ │ │ - tstpeq r6, #84, 26 @ p-variant is OBSOLETE @ 0x1500 │ │ │ │ + tstpeq r6, #248, 20 @ p-variant is OBSOLETE @ 0xf8000 │ │ │ │ + tstpeq r6, #68, 26 @ p-variant is OBSOLETE @ 0x1100 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 444cc <__cxa_atexit@plt+0x37840> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -56844,38 +56844,38 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldrb r7, [r7] │ │ │ │ ldr r5, [pc, #48] @ 444ec <__cxa_atexit@plt+0x37860> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, #144, 20 @ p-variant is OBSOLETE @ 0x90000 │ │ │ │ - tstpeq r6, #220, 24 @ p-variant is OBSOLETE @ 0xdc00 │ │ │ │ + tstpeq r6, #128, 20 @ p-variant is OBSOLETE @ 0x80000 │ │ │ │ + tstpeq r6, #204, 24 @ p-variant is OBSOLETE @ 0xcc00 │ │ │ │ rscseq r3, r4, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 44528 <__cxa_atexit@plt+0x3789c> │ │ │ │ ldr r3, [pc, #36] @ 44538 <__cxa_atexit@plt+0x378ac> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [r5] │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #12] @ 4453c <__cxa_atexit@plt+0x378b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq r3, r4, #156, 6 @ 0x70000002 │ │ │ │ rscseq r3, r4, #120, 4 @ 0x80000007 │ │ │ │ @@ -56929,37 +56929,37 @@ │ │ │ │ ldr r3, [pc, #120] @ 44680 <__cxa_atexit@plt+0x379f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ add r0, r8, #4 │ │ │ │ ldr lr, [pc, #80] @ 4467c <__cxa_atexit@plt+0x379f0> │ │ │ │ add lr, pc, lr │ │ │ │ mov r6, r8 │ │ │ │ str r1, [r6, #16]! │ │ │ │ str r2, [r6, #-4] │ │ │ │ str lr, [r6, #-12] │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #48] @ 44678 <__cxa_atexit@plt+0x379ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - tstpeq r6, #8, 24 @ p-variant is OBSOLETE @ 0x800 │ │ │ │ + tstpeq r6, #248, 22 @ p-variant is OBSOLETE @ 0x3e000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ rscseq r3, r4, #52, 2 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -57019,30 +57019,30 @@ │ │ │ │ add r0, r8, #16 │ │ │ │ stm r0, {r2, r8, r9} │ │ │ │ str r1, [r8, #28] │ │ │ │ str sl, [r8, #32] │ │ │ │ str r3, [r8, #36] @ 0x24 │ │ │ │ str lr, [r8, #44]! @ 0x2c │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - tstpeq r6, #116, 16 @ p-variant is OBSOLETE @ 0x740000 │ │ │ │ - tstpeq r6, #188, 20 @ p-variant is OBSOLETE @ 0xbc000 │ │ │ │ - tstpeq r6, #80, 20 @ p-variant is OBSOLETE @ 0x50000 │ │ │ │ - tstpeq r6, #228, 14 @ p-variant is OBSOLETE @ 0x3900000 │ │ │ │ + tstpeq r6, #100, 16 @ p-variant is OBSOLETE @ 0x640000 │ │ │ │ + tstpeq r6, #172, 20 @ p-variant is OBSOLETE @ 0xac000 │ │ │ │ + tstpeq r6, #64, 20 @ p-variant is OBSOLETE @ 0x40000 │ │ │ │ + tstpeq r6, #212, 14 @ p-variant is OBSOLETE @ 0x3500000 │ │ │ │ andeq r0, r0, r6, lsl #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 44808 <__cxa_atexit@plt+0x37b7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -57135,29 +57135,29 @@ │ │ │ │ add r2, r3, #24 │ │ │ │ stm r2, {r0, r1, sl} │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ add r5, r5, #28 │ │ │ │ sub r9, r6, #11 │ │ │ │ sub sl, r6, #23 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r6, #208, 18 @ p-variant is OBSOLETE @ 0x340000 │ │ │ │ - tstpeq r6, #212, 16 @ p-variant is OBSOLETE @ 0xd40000 │ │ │ │ - tstpeq r6, #136, 12 @ p-variant is OBSOLETE @ 0x8800000 │ │ │ │ - tstpeq r6, #188, 16 @ p-variant is OBSOLETE @ 0xbc0000 │ │ │ │ - tstpeq r6, #224, 12 @ p-variant is OBSOLETE @ 0xe000000 │ │ │ │ - tstpeq r6, #248, 16 @ p-variant is OBSOLETE @ 0xf80000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r6, #192, 18 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ + tstpeq r6, #196, 16 @ p-variant is OBSOLETE @ 0xc40000 │ │ │ │ + tstpeq r6, #120, 12 @ p-variant is OBSOLETE @ 0x7800000 │ │ │ │ + tstpeq r6, #172, 16 @ p-variant is OBSOLETE @ 0xac0000 │ │ │ │ + tstpeq r6, #208, 12 @ p-variant is OBSOLETE @ 0xd000000 │ │ │ │ tstpeq r6, #232, 16 @ p-variant is OBSOLETE @ 0xe80000 │ │ │ │ - tstpeq r6, #44, 14 @ p-variant is OBSOLETE @ 0xb00000 │ │ │ │ - tstpeq r6, #96, 18 @ p-variant is OBSOLETE @ 0x180000 │ │ │ │ - tstpeq r6, #64, 18 @ p-variant is OBSOLETE @ 0x100000 │ │ │ │ + tstpeq r6, #216, 16 @ p-variant is OBSOLETE @ 0xd80000 │ │ │ │ + tstpeq r6, #28, 14 @ p-variant is OBSOLETE @ 0x700000 │ │ │ │ + tstpeq r6, #80, 18 @ p-variant is OBSOLETE @ 0x140000 │ │ │ │ + tstpeq r6, #48, 18 @ p-variant is OBSOLETE @ 0xc0000 │ │ │ │ rscseq r2, r4, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 449fc <__cxa_atexit@plt+0x37d70> │ │ │ │ @@ -57176,31 +57176,31 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r0, r1, r5} │ │ │ │ ldr r5, [pc, #56] @ 44a24 <__cxa_atexit@plt+0x37d98> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, #116, 10 @ p-variant is OBSOLETE @ 0x1d000000 │ │ │ │ - tstpeq r6, #208, 10 @ p-variant is OBSOLETE @ 0x34000000 │ │ │ │ - tstpeq r6, #92, 10 @ p-variant is OBSOLETE @ 0x17000000 │ │ │ │ - tstpeq r6, #16, 16 @ p-variant is OBSOLETE @ 0x100000 │ │ │ │ + tstpeq r6, #100, 10 @ p-variant is OBSOLETE @ 0x19000000 │ │ │ │ + tstpeq r6, #192, 10 @ p-variant is OBSOLETE @ 0x30000000 │ │ │ │ + tstpeq r6, #76, 10 @ p-variant is OBSOLETE @ 0x13000000 │ │ │ │ + tstpeq r6, #0, 16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 3ff91c <__cxa_atexit@plt+0x3f2c90> │ │ │ │ + b 3f3794 <__cxa_atexit@plt+0x3e6b08> │ │ │ │ rscseq r2, r4, #132, 28 @ 0x840 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -57233,28 +57233,28 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 44b14 <__cxa_atexit@plt+0x37e88> │ │ │ │ ldr r3, [pc, #100] @ 44b34 <__cxa_atexit@plt+0x37ea8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #20] @ 44b30 <__cxa_atexit@plt+0x37ea4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @@ -57285,18 +57285,18 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 44bbc <__cxa_atexit@plt+0x37f30> │ │ │ │ ldr r3, [pc, #56] @ 44bd8 <__cxa_atexit@plt+0x37f4c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r9, sl} │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #16] @ 44bd4 <__cxa_atexit@plt+0x37f48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ rscseq r2, r4, #8, 26 @ 0x200 │ │ │ │ @@ -57336,77 +57336,77 @@ │ │ │ │ stm r8, {r2, r3, r9} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, ip │ │ │ │ - b e5a624 <__cxa_atexit@plt+0xe4d998> │ │ │ │ + b 185b6d4 <__cxa_atexit@plt+0x184ea48> │ │ │ │ mov r6, r3 │ │ │ │ b 44c8c <__cxa_atexit@plt+0x38000> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 44ca4 <__cxa_atexit@plt+0x38018> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ rscseq r2, r4, #64, 24 @ 0x4000 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - tstpeq r6, #108, 6 @ p-variant is OBSOLETE @ 0xb0000001 │ │ │ │ - tstpeq r6, #248, 4 @ p-variant is OBSOLETE @ 0x8000000f │ │ │ │ - tstpeq r6, #80, 10 @ p-variant is OBSOLETE @ 0x14000000 │ │ │ │ + tstpeq r6, #92, 6 @ p-variant is OBSOLETE @ 0x70000001 │ │ │ │ + tstpeq r6, #232, 4 @ p-variant is OBSOLETE @ 0x8000000e │ │ │ │ + tstpeq r6, #64, 10 @ p-variant is OBSOLETE @ 0x10000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44cf4 <__cxa_atexit@plt+0x38068> │ │ │ │ ldr r2, [pc, #36] @ 44cfc <__cxa_atexit@plt+0x38070> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 44d00 <__cxa_atexit@plt+0x38074> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, #96, 4 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, #180, 4 @ p-variant is OBSOLETE @ 0x4000000b │ │ │ │ + tstpeq r6, #80, 4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, #164, 4 @ p-variant is OBSOLETE @ 0x4000000a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44d3c <__cxa_atexit@plt+0x380b0> │ │ │ │ ldr r2, [pc, #36] @ 44d44 <__cxa_atexit@plt+0x380b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 44d48 <__cxa_atexit@plt+0x380bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, #24, 4 @ p-variant is OBSOLETE @ 0x80000001 │ │ │ │ - tstpeq r6, #108, 4 @ p-variant is OBSOLETE @ 0xc0000006 │ │ │ │ + tstpeq r6, #8, 4 @ p-variant is OBSOLETE @ 0x80000000 │ │ │ │ + tstpeq r6, #92, 4 @ p-variant is OBSOLETE @ 0xc0000005 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ rscseq r2, r4, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov lr, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -57472,15 +57472,15 @@ │ │ │ │ stm r5, {r0, r1, r2} │ │ │ │ str r8, [lr, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, lr │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b e5a624 <__cxa_atexit@plt+0xe4d998> │ │ │ │ + b 185b6d4 <__cxa_atexit@plt+0x184ea48> │ │ │ │ mov r6, lr │ │ │ │ b 44eac <__cxa_atexit@plt+0x38220> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #80] @ 44f04 <__cxa_atexit@plt+0x38278> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -57498,91 +57498,91 @@ │ │ │ │ ldr r9, [sp, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ rscseq r2, r4, #4, 20 @ 0x4000 │ │ │ │ - tstpeq r6, #104 @ p-variant is OBSOLETE @ 0x68 │ │ │ │ + tstpeq r6, #88 @ p-variant is OBSOLETE @ 0x58 │ │ │ │ rscseq r2, r4, #48, 20 @ 0x30000 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - tstpeq r6, #4, 2 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, #80, 2 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, #220 @ p-variant is OBSOLETE @ 0xdc │ │ │ │ - tstpeq r6, #52, 6 @ p-variant is OBSOLETE @ 0xd0000000 │ │ │ │ + tstpeq r6, #244 @ p-variant is OBSOLETE @ 0xf4 │ │ │ │ + tstpeq r6, #64, 2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, #204 @ p-variant is OBSOLETE @ 0xcc │ │ │ │ + tstpeq r6, #36, 6 @ p-variant is OBSOLETE @ 0x90000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 44f5c <__cxa_atexit@plt+0x382d0> │ │ │ │ ldr r8, [pc, #44] @ 44f70 <__cxa_atexit@plt+0x382e4> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r9, [pc, #36] @ 44f74 <__cxa_atexit@plt+0x382e8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b e4f9fc <__cxa_atexit@plt+0xe42d70> │ │ │ │ + b 1850aac <__cxa_atexit@plt+0x1843e20> │ │ │ │ ldr r7, [pc, #20] @ 44f78 <__cxa_atexit@plt+0x382ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r2, r4, #160, 18 @ 0x280000 │ │ │ │ - tstpeq r6, #184, 4 @ p-variant is OBSOLETE @ 0x8000000b │ │ │ │ + tstpeq r6, #168, 4 @ p-variant is OBSOLETE @ 0x8000000a │ │ │ │ rscseq r2, r4, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44fb4 <__cxa_atexit@plt+0x38328> │ │ │ │ ldr r2, [pc, #36] @ 44fbc <__cxa_atexit@plt+0x38330> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 44fc0 <__cxa_atexit@plt+0x38334> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #160, 30 @ 0x280 │ │ │ │ - tsteq r6, #244, 30 @ 0x3d0 │ │ │ │ + tsteq r6, #144, 30 @ 0x240 │ │ │ │ + tsteq r6, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44ffc <__cxa_atexit@plt+0x38370> │ │ │ │ ldr r2, [pc, #36] @ 45004 <__cxa_atexit@plt+0x38378> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 45008 <__cxa_atexit@plt+0x3837c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #88, 30 @ 0x160 │ │ │ │ - tsteq r6, #172, 30 @ 0x2b0 │ │ │ │ + tsteq r6, #72, 30 @ 0x120 │ │ │ │ + tsteq r6, #156, 30 @ 0x270 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ rscseq r2, r4, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov lr, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -57648,15 +57648,15 @@ │ │ │ │ stm r5, {r0, r1, r2} │ │ │ │ str r8, [lr, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, lr │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b e5a624 <__cxa_atexit@plt+0xe4d998> │ │ │ │ + b 185b6d4 <__cxa_atexit@plt+0x184ea48> │ │ │ │ mov r6, lr │ │ │ │ b 4516c <__cxa_atexit@plt+0x384e0> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #80] @ 451c4 <__cxa_atexit@plt+0x38538> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -57674,91 +57674,91 @@ │ │ │ │ ldr r9, [sp, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ rscseq r2, r4, #68, 14 @ 0x1100000 │ │ │ │ - tsteq r6, #168, 26 @ 0x2a00 │ │ │ │ + tsteq r6, #152, 26 @ 0x2600 │ │ │ │ rscseq r2, r4, #136, 14 @ 0x2200000 │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ - tsteq r6, #68, 28 @ 0x440 │ │ │ │ - tsteq r6, #144, 28 @ 0x900 │ │ │ │ - tsteq r6, #28, 28 @ 0x1c0 │ │ │ │ - tstpeq r6, #116 @ p-variant is OBSOLETE @ 0x74 │ │ │ │ + tsteq r6, #52, 28 @ 0x340 │ │ │ │ + tsteq r6, #128, 28 @ 0x800 │ │ │ │ + tsteq r6, #12, 28 @ 0xc0 │ │ │ │ + tstpeq r6, #100 @ p-variant is OBSOLETE @ 0x64 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4521c <__cxa_atexit@plt+0x38590> │ │ │ │ ldr r8, [pc, #44] @ 45230 <__cxa_atexit@plt+0x385a4> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r9, [pc, #36] @ 45234 <__cxa_atexit@plt+0x385a8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b e4f9fc <__cxa_atexit@plt+0xe42d70> │ │ │ │ + b 1850aac <__cxa_atexit@plt+0x1843e20> │ │ │ │ ldr r7, [pc, #20] @ 45238 <__cxa_atexit@plt+0x385ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r2, r4, #248, 12 @ 0xf800000 │ │ │ │ - tsteq r6, #248, 30 @ 0x3e0 │ │ │ │ + tsteq r6, #232, 30 @ 0x3a0 │ │ │ │ rscseq r2, r4, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 45274 <__cxa_atexit@plt+0x385e8> │ │ │ │ ldr r2, [pc, #36] @ 4527c <__cxa_atexit@plt+0x385f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 45280 <__cxa_atexit@plt+0x385f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #224, 24 @ 0xe000 │ │ │ │ - tsteq r6, #52, 26 @ 0xd00 │ │ │ │ + tsteq r6, #208, 24 @ 0xd000 │ │ │ │ + tsteq r6, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 452bc <__cxa_atexit@plt+0x38630> │ │ │ │ ldr r2, [pc, #36] @ 452c4 <__cxa_atexit@plt+0x38638> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 452c8 <__cxa_atexit@plt+0x3863c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #152, 24 @ 0x9800 │ │ │ │ - tsteq r6, #236, 24 @ 0xec00 │ │ │ │ + tsteq r6, #136, 24 @ 0x8800 │ │ │ │ + tsteq r6, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ rscseq r2, r4, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov lr, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -57824,15 +57824,15 @@ │ │ │ │ stm r5, {r0, r1, r2} │ │ │ │ str r8, [lr, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, lr │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b e5a624 <__cxa_atexit@plt+0xe4d998> │ │ │ │ + b 185b6d4 <__cxa_atexit@plt+0x184ea48> │ │ │ │ mov r6, lr │ │ │ │ b 4542c <__cxa_atexit@plt+0x387a0> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #80] @ 45484 <__cxa_atexit@plt+0x387f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -57850,22 +57850,22 @@ │ │ │ │ ldr r9, [sp, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ rscseq r2, r4, #132, 8 @ 0x84000000 │ │ │ │ - tsteq r6, #232, 20 @ 0xe8000 │ │ │ │ + tsteq r6, #216, 20 @ 0xd8000 │ │ │ │ rscseq r2, r4, #224, 8 @ 0xe0000000 │ │ │ │ @ instruction: 0xfffff5f4 │ │ │ │ @ instruction: 0xfffff69c │ │ │ │ - tsteq r6, #132, 22 @ 0x21000 │ │ │ │ - tsteq r6, #208, 22 @ 0x34000 │ │ │ │ - tsteq r6, #92, 22 @ 0x17000 │ │ │ │ - tsteq r6, #180, 26 @ 0x2d00 │ │ │ │ + tsteq r6, #116, 22 @ 0x1d000 │ │ │ │ + tsteq r6, #192, 22 @ 0x30000 │ │ │ │ + tsteq r6, #76, 22 @ 0x13000 │ │ │ │ + tsteq r6, #164, 26 @ 0x2900 │ │ │ │ rscseq r2, r4, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 45520 <__cxa_atexit@plt+0x38894> │ │ │ │ @@ -57885,15 +57885,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 45564 <__cxa_atexit@plt+0x388d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add r3, r2, #1 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 4555c <__cxa_atexit@plt+0x388d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -57926,15 +57926,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 455d4 <__cxa_atexit@plt+0x38948> │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r3, [pc, #28] @ 455d8 <__cxa_atexit@plt+0x3894c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #24] @ 455dc <__cxa_atexit@plt+0x38950> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -57950,18 +57950,18 @@ │ │ │ │ bhi 45614 <__cxa_atexit@plt+0x38988> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 4561c <__cxa_atexit@plt+0x38990> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9c4 <__cxa_atexit@plt+0x3f2d38> │ │ │ │ + b 3f383c <__cxa_atexit@plt+0x3e6bb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #52, 18 @ 0xd0000 │ │ │ │ + tsteq r6, #36, 18 @ 0x90000 │ │ │ │ rscseq r2, r4, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -57969,15 +57969,15 @@ │ │ │ │ bcc 45660 <__cxa_atexit@plt+0x389d4> │ │ │ │ ldr r2, [pc, #36] @ 45670 <__cxa_atexit@plt+0x389e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ rscseq r2, r4, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -57987,18 +57987,18 @@ │ │ │ │ bhi 456a8 <__cxa_atexit@plt+0x38a1c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 456b0 <__cxa_atexit@plt+0x38a24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9c4 <__cxa_atexit@plt+0x3f2d38> │ │ │ │ + b 3f383c <__cxa_atexit@plt+0x3e6bb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #160, 16 @ 0xa00000 │ │ │ │ + tsteq r6, #144, 16 @ 0x900000 │ │ │ │ rscseq r2, r4, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -58006,15 +58006,15 @@ │ │ │ │ bcc 456f4 <__cxa_atexit@plt+0x38a68> │ │ │ │ ldr r2, [pc, #36] @ 45704 <__cxa_atexit@plt+0x38a78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -58041,15 +58041,15 @@ │ │ │ │ ldr r0, [pc, #68] @ 457ac <__cxa_atexit@plt+0x38b20> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #12] │ │ │ │ str r9, [r2, #16] │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, lr │ │ │ │ - b e5e424 <__cxa_atexit@plt+0xe51798> │ │ │ │ + b 185f4d4 <__cxa_atexit@plt+0x1852848> │ │ │ │ mov r6, r2 │ │ │ │ b 45790 <__cxa_atexit@plt+0x38b04> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 457a0 <__cxa_atexit@plt+0x38b14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -58083,15 +58083,15 @@ │ │ │ │ add r2, r2, #8 │ │ │ │ stm r2, {r0, r1, r9} │ │ │ │ sub r0, r6, #11 │ │ │ │ str sl, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r9, lr │ │ │ │ - b e5e424 <__cxa_atexit@plt+0xe51798> │ │ │ │ + b 185f4d4 <__cxa_atexit@plt+0x1852848> │ │ │ │ mov r6, r2 │ │ │ │ b 45838 <__cxa_atexit@plt+0x38bac> │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 45850 <__cxa_atexit@plt+0x38bc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -58120,33 +58120,33 @@ │ │ │ │ ldr r0, [pc, #56] @ 458dc <__cxa_atexit@plt+0x38c50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ sub r8, r6, #6 │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r6, #152, 12 @ 0x9800000 │ │ │ │ + tsteq r6, #136, 12 @ 0x8800000 │ │ │ │ rscseq r2, r4, #116 @ 0x74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 45904 <__cxa_atexit@plt+0x38c78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -58170,17 +58170,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 4598c <__cxa_atexit@plt+0x38d00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r6, #44, 12 @ 0x2c00000 │ │ │ │ - tsteq r6, #32, 12 @ 0x2000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r6, #28, 12 @ 0x1c00000 │ │ │ │ + tsteq r6, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -58201,17 +58201,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 45a08 <__cxa_atexit@plt+0x38d7c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r6, #172, 10 @ 0x2b000000 │ │ │ │ - tsteq r6, #168, 10 @ 0x2a000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r6, #156, 10 @ 0x27000000 │ │ │ │ + tsteq r6, #152, 10 @ 0x26000000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ rscseq r1, r4, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -58235,29 +58235,29 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r8} │ │ │ │ str r3, [r5, #-16]! │ │ │ │ sub r8, r2, #6 │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 45aa4 <__cxa_atexit@plt+0x38e18> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #0, 10 │ │ │ │ + tsteq r6, #240, 8 @ 0xf0000000 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq r6, #208, 8 @ 0xd0000000 │ │ │ │ + tsteq r6, #192, 8 @ 0xc0000000 │ │ │ │ rscseq r1, r4, #144, 28 @ 0x900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -58267,15 +58267,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ rscseq r1, r4, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -58303,29 +58303,29 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r8} │ │ │ │ str r3, [r5, #-16]! │ │ │ │ sub r8, r2, #6 │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 45bb4 <__cxa_atexit@plt+0x38f28> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #240, 6 @ 0xc0000003 │ │ │ │ + tsteq r6, #224, 6 @ 0x80000003 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - tsteq r6, #192, 6 │ │ │ │ + tsteq r6, #176, 6 @ 0xc0000002 │ │ │ │ rscseq r1, r4, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -58335,15 +58335,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ rscseq r1, r4, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -58368,15 +58368,15 @@ │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r0, [r2, #20] │ │ │ │ str r9, [r2, #24] │ │ │ │ sub sl, r6, #7 │ │ │ │ ldr r8, [pc, #36] @ 45cb8 <__cxa_atexit@plt+0x3902c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r3 │ │ │ │ - b e5e424 <__cxa_atexit@plt+0xe51798> │ │ │ │ + b 185f4d4 <__cxa_atexit@plt+0x1852848> │ │ │ │ mov r2, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @@ -58410,34 +58410,34 @@ │ │ │ │ ldr r9, [pc, #96] @ 45d8c <__cxa_atexit@plt+0x39100> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 45d80 <__cxa_atexit@plt+0x390f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ rscseq r1, r4, #48, 24 @ 0x3000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ - tsteq r6, #220, 8 @ 0xdc000000 │ │ │ │ + tsteq r6, #204, 8 @ 0xcc000000 │ │ │ │ rscseq r1, r4, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -58451,36 +58451,36 @@ │ │ │ │ str r3, [r8, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ stmdb r8, {r2, r7} │ │ │ │ ldr r9, [pc, #28] @ 45dfc <__cxa_atexit@plt+0x39170> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ - tsteq r6, #40, 8 @ 0x28000000 │ │ │ │ + tsteq r6, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 45e30 <__cxa_atexit@plt+0x391a4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 45e38 <__cxa_atexit@plt+0x391ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #20, 2 │ │ │ │ + tsteq r6, #4, 2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 45ef0 <__cxa_atexit@plt+0x39264> │ │ │ │ ldr lr, [pc, #160] @ 45efc <__cxa_atexit@plt+0x39270> │ │ │ │ @@ -58522,15 +58522,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, #188 @ 0xbc │ │ │ │ + tsteq r6, #172 @ 0xac │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -58588,17 +58588,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r6, #28, 4 @ 0xc0000001 │ │ │ │ + tsteq r6, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -58617,15 +58617,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -58634,18 +58634,18 @@ │ │ │ │ bhi 460c4 <__cxa_atexit@plt+0x39438> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 460cc <__cxa_atexit@plt+0x39440> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #128, 28 @ 0x800 │ │ │ │ + tsteq r6, #112, 28 @ 0x700 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 46184 <__cxa_atexit@plt+0x394f8> │ │ │ │ ldr lr, [pc, #160] @ 46190 <__cxa_atexit@plt+0x39504> │ │ │ │ @@ -58687,15 +58687,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, #40, 28 @ 0x280 │ │ │ │ + tsteq r6, #24, 28 @ 0x180 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -58753,17 +58753,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r6, #136, 30 @ 0x220 │ │ │ │ + tsteq r6, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -58785,15 +58785,15 @@ │ │ │ │ str sl, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ mov r7, r9 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ mov sl, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ rscseq r1, r4, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -58939,15 +58939,15 @@ │ │ │ │ str r1, [r6, #4] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ ldr r9, [pc, #344] @ 466d0 <__cxa_atexit@plt+0x39a44> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ str r2, [r5, #32] │ │ │ │ str lr, [r5, #36] @ 0x24 │ │ │ │ str r9, [r5, #40] @ 0x28 │ │ │ │ add r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 46634 <__cxa_atexit@plt+0x399a8> │ │ │ │ ldr r3, [pc, #252] @ 466a4 <__cxa_atexit@plt+0x39a18> │ │ │ │ @@ -58970,27 +58970,27 @@ │ │ │ │ stmdb r6, {r2, r8} │ │ │ │ ldr r9, [pc, #212] @ 466c4 <__cxa_atexit@plt+0x39a38> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r7] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r3 │ │ │ │ bx r1 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r0 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #108] @ 466a8 <__cxa_atexit@plt+0x39a1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, sl │ │ │ │ mov sl, ip │ │ │ │ bx r2 │ │ │ │ @@ -59005,47 +59005,47 @@ │ │ │ │ ldr sl, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ rscseq r1, r4, #80, 6 @ 0x40000001 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ rscseq r1, r4, #52, 6 @ 0xd0000000 │ │ │ │ @ instruction: 0xfffff668 │ │ │ │ @ instruction: 0xfffff294 │ │ │ │ - tsteq r6, #24, 24 @ 0x1800 │ │ │ │ + tsteq r6, #8, 24 @ 0x800 │ │ │ │ @ instruction: 0xfffff6e0 │ │ │ │ @ instruction: 0xfffff30c │ │ │ │ - tsteq r6, #144, 24 @ 0x9000 │ │ │ │ + tsteq r6, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 46704 <__cxa_atexit@plt+0x39a78> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 4670c <__cxa_atexit@plt+0x39a80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #64, 16 @ 0x400000 │ │ │ │ + tsteq r6, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 467c4 <__cxa_atexit@plt+0x39b38> │ │ │ │ ldr lr, [pc, #160] @ 467d0 <__cxa_atexit@plt+0x39b44> │ │ │ │ @@ -59087,15 +59087,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, #232, 14 @ 0x3a00000 │ │ │ │ + tsteq r6, #216, 14 @ 0x3600000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -59153,17 +59153,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r6, #72, 18 @ 0x120000 │ │ │ │ + tsteq r6, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -59182,15 +59182,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -59199,18 +59199,18 @@ │ │ │ │ bhi 46998 <__cxa_atexit@plt+0x39d0c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 469a0 <__cxa_atexit@plt+0x39d14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #172, 10 @ 0x2b000000 │ │ │ │ + tsteq r6, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 46a58 <__cxa_atexit@plt+0x39dcc> │ │ │ │ ldr lr, [pc, #160] @ 46a64 <__cxa_atexit@plt+0x39dd8> │ │ │ │ @@ -59252,15 +59252,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, #84, 10 @ 0x15000000 │ │ │ │ + tsteq r6, #68, 10 @ 0x11000000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -59318,17 +59318,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r6, #180, 12 @ 0xb400000 │ │ │ │ + tsteq r6, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -59350,15 +59350,15 @@ │ │ │ │ str sl, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ mov r7, r9 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ mov sl, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ rscseq r0, r4, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -59496,15 +59496,15 @@ │ │ │ │ sub r3, r0, #11 │ │ │ │ str r3, [r6, #4] │ │ │ │ stmdb r6, {r2, r7} │ │ │ │ ldr r9, [pc, #336] @ 46f80 <__cxa_atexit@plt+0x3a2f4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r0 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ str r2, [r5, #28] │ │ │ │ str r9, [r5, #32] │ │ │ │ add r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 46ee0 <__cxa_atexit@plt+0x3a254> │ │ │ │ ldr r0, [pc, #252] @ 46f54 <__cxa_atexit@plt+0x3a2c8> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -59525,27 +59525,27 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ stmdb r6, {r1, lr} │ │ │ │ ldr r9, [pc, #212] @ 46f74 <__cxa_atexit@plt+0x3a2e8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #112] @ 46f58 <__cxa_atexit@plt+0x3a2cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ mov r8, lr │ │ │ │ mov r9, sl │ │ │ │ mov sl, r2 │ │ │ │ @@ -59561,32 +59561,32 @@ │ │ │ │ ldr sl, [sp, #8] │ │ │ │ bx r1 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffef40 │ │ │ │ rscseq r0, r4, #164, 20 @ 0xa4000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ @ instruction: 0xffffefc4 │ │ │ │ rscseq r0, r4, #132, 20 @ 0x84000 │ │ │ │ @ instruction: 0xffffedb8 │ │ │ │ @ instruction: 0xffffe9e4 │ │ │ │ - tsteq r6, #104, 6 @ 0xa0000001 │ │ │ │ + tsteq r6, #88, 6 @ 0x60000001 │ │ │ │ @ instruction: 0xffffee28 │ │ │ │ @ instruction: 0xffffea54 │ │ │ │ - tsteq r6, #216, 6 @ 0x60000003 │ │ │ │ + tsteq r6, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -59644,15 +59644,15 @@ │ │ │ │ str r3, [r0, #32] │ │ │ │ str lr, [r0, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, r0 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b e5a624 <__cxa_atexit@plt+0xe4d998> │ │ │ │ + b 185b6d4 <__cxa_atexit@plt+0x184ea48> │ │ │ │ mov r6, r0 │ │ │ │ b 4709c <__cxa_atexit@plt+0x3a410> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #72] @ 470ec <__cxa_atexit@plt+0x3a460> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -59668,22 +59668,22 @@ │ │ │ │ add r8, r3, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r9, [sp, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff380 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ rscseq r0, r4, #20, 16 @ 0x140000 │ │ │ │ - tsteq r6, #120, 28 @ 0x780 │ │ │ │ + tsteq r6, #104, 28 @ 0x680 │ │ │ │ rscseq r0, r4, #240, 16 @ 0xf00000 │ │ │ │ @ instruction: 0xffffd98c │ │ │ │ @ instruction: 0xffffda34 │ │ │ │ - tsteq r6, #28, 30 @ 0x70 │ │ │ │ - tsteq r6, #104, 30 @ 0x1a0 │ │ │ │ - tsteq r6, #244, 28 @ 0xf40 │ │ │ │ - tsteq r6, #76, 2 │ │ │ │ + tsteq r6, #12, 30 @ 0x30 │ │ │ │ + tsteq r6, #88, 30 @ 0x160 │ │ │ │ + tsteq r6, #228, 28 @ 0xe40 │ │ │ │ + tsteq r6, #60, 2 │ │ │ │ rscseq r0, r4, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47188 <__cxa_atexit@plt+0x3a4fc> │ │ │ │ @@ -59703,15 +59703,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 471cc <__cxa_atexit@plt+0x3a540> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add r3, r2, #1 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 471c4 <__cxa_atexit@plt+0x3a538> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -59744,15 +59744,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 4723c <__cxa_atexit@plt+0x3a5b0> │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r3, [pc, #28] @ 47240 <__cxa_atexit@plt+0x3a5b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #24] @ 47244 <__cxa_atexit@plt+0x3a5b8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -59768,18 +59768,18 @@ │ │ │ │ bhi 4727c <__cxa_atexit@plt+0x3a5f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 47284 <__cxa_atexit@plt+0x3a5f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9c4 <__cxa_atexit@plt+0x3f2d38> │ │ │ │ + b 3f383c <__cxa_atexit@plt+0x3e6bb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #204, 24 @ 0xcc00 │ │ │ │ + tsteq r6, #188, 24 @ 0xbc00 │ │ │ │ rscseq r0, r4, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -59787,15 +59787,15 @@ │ │ │ │ bcc 472c8 <__cxa_atexit@plt+0x3a63c> │ │ │ │ ldr r2, [pc, #36] @ 472d8 <__cxa_atexit@plt+0x3a64c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ rscseq r0, r4, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -59805,18 +59805,18 @@ │ │ │ │ bhi 47310 <__cxa_atexit@plt+0x3a684> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 47318 <__cxa_atexit@plt+0x3a68c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9c4 <__cxa_atexit@plt+0x3f2d38> │ │ │ │ + b 3f383c <__cxa_atexit@plt+0x3e6bb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #56, 24 @ 0x3800 │ │ │ │ + tsteq r6, #40, 24 @ 0x2800 │ │ │ │ rscseq r0, r4, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -59824,15 +59824,15 @@ │ │ │ │ bcc 4735c <__cxa_atexit@plt+0x3a6d0> │ │ │ │ ldr r2, [pc, #36] @ 4736c <__cxa_atexit@plt+0x3a6e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -59859,15 +59859,15 @@ │ │ │ │ ldr r0, [pc, #68] @ 47414 <__cxa_atexit@plt+0x3a788> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #12] │ │ │ │ str r9, [r2, #16] │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, lr │ │ │ │ - b e5f934 <__cxa_atexit@plt+0xe52ca8> │ │ │ │ + b 18609e4 <__cxa_atexit@plt+0x1853d58> │ │ │ │ mov r6, r2 │ │ │ │ b 473f8 <__cxa_atexit@plt+0x3a76c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 47408 <__cxa_atexit@plt+0x3a77c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -59887,15 +59887,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 47470 <__cxa_atexit@plt+0x3a7e4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b e1daa4 <__cxa_atexit@plt+0xe10e18> │ │ │ │ + b 181eb54 <__cxa_atexit@plt+0x1811ec8> │ │ │ │ ldr r7, [pc, #20] @ 47474 <__cxa_atexit@plt+0x3a7e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r0, r4, #112, 10 @ 0x1c000000 │ │ │ │ rscseq pc, r3, #36, 30 @ 0x90 │ │ │ │ @@ -59910,22 +59910,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 474c8 <__cxa_atexit@plt+0x3a83c> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r9, [pc, #36] @ 474cc <__cxa_atexit@plt+0x3a840> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ ldr r7, [pc, #20] @ 474d0 <__cxa_atexit@plt+0x3a844> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r0, r4, #36, 10 @ 0x9000000 │ │ │ │ - tsteq r6, #96, 26 @ 0x1800 │ │ │ │ + tsteq r6, #80, 26 @ 0x1400 │ │ │ │ rscseq r0, r4, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -59934,15 +59934,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 4752c <__cxa_atexit@plt+0x3a8a0> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b e4f9fc <__cxa_atexit@plt+0xe42d70> │ │ │ │ + b 1850aac <__cxa_atexit@plt+0x1843e20> │ │ │ │ ldr r7, [pc, #20] @ 47530 <__cxa_atexit@plt+0x3a8a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r0, r4, #12, 8 @ 0xc000000 │ │ │ │ rscseq r0, r4, #212, 8 @ 0xd4000000 │ │ │ │ @@ -59958,15 +59958,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 4758c <__cxa_atexit@plt+0x3a900> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ ldr r7, [pc, #20] @ 47590 <__cxa_atexit@plt+0x3a904> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r0, r4, #140, 8 @ 0x8c000000 │ │ │ │ rscseq r0, r4, #140, 6 @ 0x30000002 │ │ │ │ @@ -59981,22 +59981,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 475e4 <__cxa_atexit@plt+0x3a958> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r9, [pc, #36] @ 475e8 <__cxa_atexit@plt+0x3a95c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ ldr r7, [pc, #20] @ 475ec <__cxa_atexit@plt+0x3a960> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r0, r4, #60, 8 @ 0x3c000000 │ │ │ │ - tsteq r6, #80, 24 @ 0x5000 │ │ │ │ + tsteq r6, #64, 24 @ 0x4000 │ │ │ │ rscseq r0, r4, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 3eb88 <__cxa_atexit@plt+0x31efc> │ │ │ │ @@ -60009,15 +60009,15 @@ │ │ │ │ cmp r2, r6 │ │ │ │ bcc 47640 <__cxa_atexit@plt+0x3a9b4> │ │ │ │ ldr r2, [pc, #32] @ 47650 <__cxa_atexit@plt+0x3a9c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -60034,15 +60034,15 @@ │ │ │ │ cmp r2, r6 │ │ │ │ bcc 476a4 <__cxa_atexit@plt+0x3aa18> │ │ │ │ ldr r2, [pc, #32] @ 476b4 <__cxa_atexit@plt+0x3aa28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -60072,29 +60072,29 @@ │ │ │ │ str lr, [r2, #4] │ │ │ │ str r3, [r2, #8] │ │ │ │ str ip, [r2, #12] │ │ │ │ str r9, [r2, #16] │ │ │ │ ldr r9, [pc, #60] @ 47770 <__cxa_atexit@plt+0x3aae4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r1 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ mov r6, r2 │ │ │ │ b 4774c <__cxa_atexit@plt+0x3aac0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 47760 <__cxa_atexit@plt+0x3aad4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r0, r4, #192, 4 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq r0, r4, #0, 6 │ │ │ │ - tsteq r6, #228, 20 @ 0xe4000 │ │ │ │ + tsteq r6, #212, 20 @ 0xd4000 │ │ │ │ rscseq r0, r4, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 477f4 <__cxa_atexit@plt+0x3ab68> │ │ │ │ @@ -60114,15 +60114,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 47838 <__cxa_atexit@plt+0x3abac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add r3, r2, #1 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 47830 <__cxa_atexit@plt+0x3aba4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -60155,15 +60155,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 478a8 <__cxa_atexit@plt+0x3ac1c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r3, [pc, #28] @ 478ac <__cxa_atexit@plt+0x3ac20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #24] @ 478b0 <__cxa_atexit@plt+0x3ac24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -60185,24 +60185,24 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 47908 <__cxa_atexit@plt+0x3ac7c> │ │ │ │ ldr r3, [pc, #56] @ 47928 <__cxa_atexit@plt+0x3ac9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #52] @ 4792c <__cxa_atexit@plt+0x3aca0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff8d4 <__cxa_atexit@plt+0x3f2c48> │ │ │ │ + b 3f374c <__cxa_atexit@plt+0x3e6ac0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 47924 <__cxa_atexit@plt+0x3ac98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #100, 12 @ 0x6400000 │ │ │ │ + tsteq r6, #84, 12 @ 0x5400000 │ │ │ │ rscseq pc, r3, #220, 18 @ 0x370000 │ │ │ │ @ instruction: 0xffff7f84 │ │ │ │ rscseq pc, r3, #148, 18 @ 0x250000 │ │ │ │ rscseq pc, r3, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -60213,15 +60213,15 @@ │ │ │ │ bcc 47970 <__cxa_atexit@plt+0x3ace4> │ │ │ │ ldr r2, [pc, #36] @ 47980 <__cxa_atexit@plt+0x3acf4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ rscseq pc, r3, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -60237,24 +60237,24 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 479d8 <__cxa_atexit@plt+0x3ad4c> │ │ │ │ ldr r3, [pc, #56] @ 479f8 <__cxa_atexit@plt+0x3ad6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #52] @ 479fc <__cxa_atexit@plt+0x3ad70> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff8d4 <__cxa_atexit@plt+0x3f2c48> │ │ │ │ + b 3f374c <__cxa_atexit@plt+0x3e6ac0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 479f4 <__cxa_atexit@plt+0x3ad68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #148, 10 @ 0x25000000 │ │ │ │ + tsteq r6, #132, 10 @ 0x21000000 │ │ │ │ rscseq pc, r3, #12, 18 @ 0x30000 │ │ │ │ @ instruction: 0xffff7eb4 │ │ │ │ rscseq pc, r3, #196, 16 @ 0xc40000 │ │ │ │ rscseq pc, r3, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -60265,15 +60265,15 @@ │ │ │ │ bcc 47a40 <__cxa_atexit@plt+0x3adb4> │ │ │ │ ldr r2, [pc, #36] @ 47a50 <__cxa_atexit@plt+0x3adc4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -60300,15 +60300,15 @@ │ │ │ │ ldr r0, [pc, #68] @ 47af8 <__cxa_atexit@plt+0x3ae6c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #12] │ │ │ │ str r9, [r2, #16] │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, lr │ │ │ │ - b e5f934 <__cxa_atexit@plt+0xe52ca8> │ │ │ │ + b 18609e4 <__cxa_atexit@plt+0x1853d58> │ │ │ │ mov r6, r2 │ │ │ │ b 47adc <__cxa_atexit@plt+0x3ae50> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 47aec <__cxa_atexit@plt+0x3ae60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -60328,15 +60328,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 47b54 <__cxa_atexit@plt+0x3aec8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b e4f9fc <__cxa_atexit@plt+0xe42d70> │ │ │ │ + b 1850aac <__cxa_atexit@plt+0x1843e20> │ │ │ │ ldr r7, [pc, #20] @ 47b58 <__cxa_atexit@plt+0x3aecc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq pc, r3, #244, 26 @ 0x3d00 │ │ │ │ rscseq pc, r3, #20, 30 @ 0x50 │ │ │ │ @@ -60364,15 +60364,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 47c20 <__cxa_atexit@plt+0x3af94> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add r3, r2, #1 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 47c18 <__cxa_atexit@plt+0x3af8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -60405,15 +60405,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 47c90 <__cxa_atexit@plt+0x3b004> │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r3, [pc, #28] @ 47c94 <__cxa_atexit@plt+0x3b008> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #24] @ 47c98 <__cxa_atexit@plt+0x3b00c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -60439,31 +60439,31 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ beq 47cf8 <__cxa_atexit@plt+0x3b06c> │ │ │ │ ldr r3, [pc, #40] @ 47d14 <__cxa_atexit@plt+0x3b088> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r6, #104, 4 @ 0x80000006 │ │ │ │ + tsteq r6, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rscseq pc, r3, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 47d38 <__cxa_atexit@plt+0x3b0ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq pc, r3, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [pc, #56] @ 47d8c <__cxa_atexit@plt+0x3b100> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -60474,28 +60474,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 47d84 <__cxa_atexit@plt+0x3b0f8> │ │ │ │ ldr r5, [pc, #28] @ 47d90 <__cxa_atexit@plt+0x3b104> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ rscseq pc, r3, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 47db8 <__cxa_atexit@plt+0x3b12c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -60519,17 +60519,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 47e40 <__cxa_atexit@plt+0x3b1b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r6, #120, 2 │ │ │ │ - tsteq r6, #108, 2 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r6, #104, 2 │ │ │ │ + tsteq r6, #92, 2 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -60550,17 +60550,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 47ebc <__cxa_atexit@plt+0x3b230> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r6, #248 @ 0xf8 │ │ │ │ - tsteq r6, #244 @ 0xf4 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r6, #232 @ 0xe8 │ │ │ │ + tsteq r6, #228 @ 0xe4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -60573,15 +60573,15 @@ │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #208 @ 0xd0 │ │ │ │ + tsteq r6, #192 @ 0xc0 │ │ │ │ rscseq pc, r3, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -60593,15 +60593,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ rscseq pc, r3, #220, 18 @ 0x370000 │ │ │ │ @@ -60622,31 +60622,31 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ beq 47fd4 <__cxa_atexit@plt+0x3b348> │ │ │ │ ldr r3, [pc, #40] @ 47ff0 <__cxa_atexit@plt+0x3b364> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r6, #140, 30 @ 0x230 │ │ │ │ + tsteq r6, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rscseq pc, r3, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 48014 <__cxa_atexit@plt+0x3b388> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq pc, r3, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [pc, #56] @ 48068 <__cxa_atexit@plt+0x3b3dc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -60657,28 +60657,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 48060 <__cxa_atexit@plt+0x3b3d4> │ │ │ │ ldr r5, [pc, #28] @ 4806c <__cxa_atexit@plt+0x3b3e0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ rscseq pc, r3, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 48094 <__cxa_atexit@plt+0x3b408> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -60702,17 +60702,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 4811c <__cxa_atexit@plt+0x3b490> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r6, #156, 28 @ 0x9c0 │ │ │ │ - tsteq r6, #144, 28 @ 0x900 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r6, #140, 28 @ 0x8c0 │ │ │ │ + tsteq r6, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -60733,17 +60733,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 48198 <__cxa_atexit@plt+0x3b50c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r6, #28, 28 @ 0x1c0 │ │ │ │ - tsteq r6, #24, 28 @ 0x180 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r6, #12, 28 @ 0xc0 │ │ │ │ + tsteq r6, #8, 28 @ 0x80 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -60756,15 +60756,15 @@ │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #244, 26 @ 0x3d00 │ │ │ │ + tsteq r6, #228, 26 @ 0x3900 │ │ │ │ rscseq pc, r3, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -60776,15 +60776,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -60812,15 +60812,15 @@ │ │ │ │ ldr r0, [pc, #68] @ 482f8 <__cxa_atexit@plt+0x3b66c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #12] │ │ │ │ str r9, [r2, #16] │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, lr │ │ │ │ - b e5f934 <__cxa_atexit@plt+0xe52ca8> │ │ │ │ + b 18609e4 <__cxa_atexit@plt+0x1853d58> │ │ │ │ mov r6, r2 │ │ │ │ b 482dc <__cxa_atexit@plt+0x3b650> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 482ec <__cxa_atexit@plt+0x3b660> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -60840,15 +60840,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 48354 <__cxa_atexit@plt+0x3b6c8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b e5141c <__cxa_atexit@plt+0xe44790> │ │ │ │ + b 18524cc <__cxa_atexit@plt+0x1845840> │ │ │ │ ldr r7, [pc, #20] @ 48358 <__cxa_atexit@plt+0x3b6cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq pc, r3, #88, 14 @ 0x1600000 │ │ │ │ rscseq pc, r3, #40, 14 @ 0xa00000 │ │ │ │ @@ -61074,19 +61074,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r6, #208, 16 @ 0xd00000 │ │ │ │ - tsteq r6, #12, 18 @ 0x30000 │ │ │ │ - tsteq r6, #56, 22 @ 0xe000 │ │ │ │ + tsteq r6, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r6, #252, 16 @ 0xfc0000 │ │ │ │ + tsteq r6, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4873c <__cxa_atexit@plt+0x3bab0> │ │ │ │ @@ -61099,36 +61099,36 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #136, 16 @ 0x880000 │ │ │ │ - tsteq r6, #180, 20 @ 0xb4000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #120, 16 @ 0x780000 │ │ │ │ + tsteq r6, #164, 20 @ 0xa4000 │ │ │ │ rscseq pc, r3, #104 @ 0x68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4878c <__cxa_atexit@plt+0x3bb00> │ │ │ │ ldr r2, [pc, #36] @ 48794 <__cxa_atexit@plt+0x3bb08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 48798 <__cxa_atexit@plt+0x3bb0c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #200, 14 @ 0x3200000 │ │ │ │ - tsteq r6, #128, 20 @ 0x80000 │ │ │ │ + tsteq r6, #184, 14 @ 0x2e00000 │ │ │ │ + tsteq r6, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 487d8 <__cxa_atexit@plt+0x3bb4c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -61139,15 +61139,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 487e4 <__cxa_atexit@plt+0x3bb58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ b 4837c <__cxa_atexit@plt+0x3b6f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, #104, 14 @ 0x1a00000 │ │ │ │ + tsteq r6, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -61165,16 +61165,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 48854 <__cxa_atexit@plt+0x3bbc8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r6, #240, 18 @ 0x3c0000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r6, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -61190,16 +61190,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 488b8 <__cxa_atexit@plt+0x3bc2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r6, #120, 18 @ 0x1e0000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r6, #104, 18 @ 0x1a0000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48940 <__cxa_atexit@plt+0x3bcb4> │ │ │ │ ldr r2, [pc, #132] @ 4895c <__cxa_atexit@plt+0x3bcd0> │ │ │ │ @@ -61232,19 +61232,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r6, #84, 12 @ 0x5400000 │ │ │ │ - tsteq r6, #144, 12 @ 0x9000000 │ │ │ │ - tsteq r6, #196, 16 @ 0xc40000 │ │ │ │ + tsteq r6, #68, 12 @ 0x4400000 │ │ │ │ + tsteq r6, #128, 12 @ 0x8000000 │ │ │ │ + tsteq r6, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 489b0 <__cxa_atexit@plt+0x3bd24> │ │ │ │ @@ -61256,17 +61256,17 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #16, 12 @ 0x1000000 │ │ │ │ - tsteq r6, #68, 16 @ 0x440000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #0, 12 │ │ │ │ + tsteq r6, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48a58 <__cxa_atexit@plt+0x3bdcc> │ │ │ │ ldr lr, [pc, #148] @ 48a78 <__cxa_atexit@plt+0x3bdec> │ │ │ │ @@ -61303,18 +61303,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r6, #68, 10 @ 0x11000000 │ │ │ │ - tsteq r6, #184, 14 @ 0x2e00000 │ │ │ │ + tsteq r6, #52, 10 @ 0xd000000 │ │ │ │ + tsteq r6, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 48ac8 <__cxa_atexit@plt+0x3be3c> │ │ │ │ @@ -61326,16 +61326,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #56, 14 @ 0xe00000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #40, 14 @ 0xa00000 │ │ │ │ rscseq lr, r3, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -61361,27 +61361,27 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ ldr r3, [pc, #56] @ 48b8c <__cxa_atexit@plt+0x3bf00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 48b70 <__cxa_atexit@plt+0x3bee4> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #40, 8 @ 0x28000000 │ │ │ │ - tsteq r6, #132, 8 @ 0x84000000 │ │ │ │ - tsteq r6, #12, 8 @ 0xc000000 │ │ │ │ - tsteq r6, #96, 12 @ 0x6000000 │ │ │ │ - tsteq r6, #168, 12 @ 0xa800000 │ │ │ │ + tsteq r6, #24, 8 @ 0x18000000 │ │ │ │ + tsteq r6, #116, 8 @ 0x74000000 │ │ │ │ + tsteq r6, #252, 6 @ 0xf0000003 │ │ │ │ + tsteq r6, #80, 12 @ 0x5000000 │ │ │ │ + tsteq r6, #152, 12 @ 0x9800000 │ │ │ │ rscseq lr, r3, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -61407,27 +61407,27 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ ldr r3, [pc, #56] @ 48c44 <__cxa_atexit@plt+0x3bfb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 48c28 <__cxa_atexit@plt+0x3bf9c> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #112, 6 @ 0xc0000001 │ │ │ │ - tsteq r6, #204, 6 @ 0x30000003 │ │ │ │ - tsteq r6, #84, 6 @ 0x50000001 │ │ │ │ - tsteq r6, #168, 10 @ 0x2a000000 │ │ │ │ - tsteq r6, #240, 10 @ 0x3c000000 │ │ │ │ + tsteq r6, #96, 6 @ 0x80000001 │ │ │ │ + tsteq r6, #188, 6 @ 0xf0000002 │ │ │ │ + tsteq r6, #68, 6 @ 0x10000001 │ │ │ │ + tsteq r6, #152, 10 @ 0x26000000 │ │ │ │ + tsteq r6, #224, 10 @ 0x38000000 │ │ │ │ rscseq lr, r3, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -61453,27 +61453,27 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ ldr r3, [pc, #56] @ 48cfc <__cxa_atexit@plt+0x3c070> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 48ce0 <__cxa_atexit@plt+0x3c054> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #184, 4 @ 0x8000000b │ │ │ │ - tsteq r6, #20, 6 @ 0x50000000 │ │ │ │ - tsteq r6, #156, 4 @ 0xc0000009 │ │ │ │ - tsteq r6, #240, 8 @ 0xf0000000 │ │ │ │ - tsteq r6, #56, 10 @ 0xe000000 │ │ │ │ + tsteq r6, #168, 4 @ 0x8000000a │ │ │ │ + tsteq r6, #4, 6 @ 0x10000000 │ │ │ │ + tsteq r6, #140, 4 @ 0xc0000008 │ │ │ │ + tsteq r6, #224, 8 @ 0xe0000000 │ │ │ │ + tsteq r6, #40, 10 @ 0xa000000 │ │ │ │ rscseq lr, r3, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -61499,27 +61499,27 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ ldr r3, [pc, #56] @ 48db4 <__cxa_atexit@plt+0x3c128> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 48d98 <__cxa_atexit@plt+0x3c10c> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #0, 4 │ │ │ │ - tsteq r6, #92, 4 @ 0xc0000005 │ │ │ │ - tsteq r6, #228, 2 @ 0x39 │ │ │ │ - tsteq r6, #56, 8 @ 0x38000000 │ │ │ │ - tsteq r6, #128, 8 @ 0x80000000 │ │ │ │ + tsteq r6, #240, 2 @ 0x3c │ │ │ │ + tsteq r6, #76, 4 @ 0xc0000004 │ │ │ │ + tsteq r6, #212, 2 @ 0x35 │ │ │ │ + tsteq r6, #40, 8 @ 0x28000000 │ │ │ │ + tsteq r6, #112, 8 @ 0x70000000 │ │ │ │ rscseq lr, r3, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #56 @ 0x38 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 48e00 <__cxa_atexit@plt+0x3c174> │ │ │ │ @@ -61569,25 +61569,25 @@ │ │ │ │ str r7, [sl, #4]! │ │ │ │ str r9, [sl, #8] │ │ │ │ ldr r7, [pc, #52] @ 48ec4 <__cxa_atexit@plt+0x3c238> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ - tsteq r6, #16, 2 │ │ │ │ + tsteq r6, #0, 2 │ │ │ │ rscseq lr, r3, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -61658,21 +61658,21 @@ │ │ │ │ mov r4, r9 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ rscseq lr, r3, #148, 18 @ 0x250000 │ │ │ │ - tsteq r6, #168, 4 @ 0x8000000a │ │ │ │ - tsteq r6, #84, 4 @ 0x40000005 │ │ │ │ - tsteq r6, #232, 30 @ 0x3a0 │ │ │ │ - tsteq r6, #136, 4 @ 0x80000008 │ │ │ │ + tsteq r6, #152, 4 @ 0x80000009 │ │ │ │ + tsteq r6, #68, 4 @ 0x40000004 │ │ │ │ + tsteq r6, #216, 30 @ 0x360 │ │ │ │ + tsteq r6, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ rscseq lr, r3, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 49074 <__cxa_atexit@plt+0x3c3e8> │ │ │ │ @@ -61690,15 +61690,15 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 490a8 <__cxa_atexit@plt+0x3c41c> │ │ │ │ b 490c4 <__cxa_atexit@plt+0x3c438> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr lr, [pc, #36] @ 490b0 <__cxa_atexit@plt+0x3c424> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ @@ -61767,28 +61767,28 @@ │ │ │ │ stm r2, {r1, r6, lr} │ │ │ │ str r0, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - tsteq r6, #164 @ 0xa4 │ │ │ │ - tsteq r6, #244, 26 @ 0x3d00 │ │ │ │ - tsteq r6, #80, 28 @ 0x500 │ │ │ │ - tsteq r6, #128 @ 0x80 │ │ │ │ - tsteq r6, #20 │ │ │ │ + tsteq r6, #148 @ 0x94 │ │ │ │ + tsteq r6, #228, 26 @ 0x3900 │ │ │ │ + tsteq r6, #64, 28 @ 0x400 │ │ │ │ + tsteq r6, #112 @ 0x70 │ │ │ │ + tsteq r6, #4 │ │ │ │ rscseq lr, r3, #204, 10 @ 0x33000000 │ │ │ │ andeq sp, r8, pc, asr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -61874,30 +61874,30 @@ │ │ │ │ str r7, [r6, #60] @ 0x3c │ │ │ │ str fp, [r6, #64] @ 0x40 │ │ │ │ str sl, [r6, #68] @ 0x44 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ ldmib sp, {r7, fp} │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - tsteq r6, #112, 30 @ 0x1c0 │ │ │ │ - tsteq r6, #236, 24 @ 0xec00 │ │ │ │ - tsteq r6, #216, 28 @ 0xd80 │ │ │ │ - tsteq r6, #108, 24 @ 0x6c00 │ │ │ │ - tsteq r6, #244, 28 @ 0xf40 │ │ │ │ + tsteq r6, #96, 30 @ 0x180 │ │ │ │ + tsteq r6, #220, 24 @ 0xdc00 │ │ │ │ + tsteq r6, #200, 28 @ 0xc80 │ │ │ │ + tsteq r6, #92, 24 @ 0x5c00 │ │ │ │ + tsteq r6, #228, 28 @ 0xe40 │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ - tsteq r6, #156, 28 @ 0x9c0 │ │ │ │ + tsteq r6, #140, 28 @ 0x8c0 │ │ │ │ rscseq lr, r3, #24, 8 @ 0x18000000 │ │ │ │ andeq r3, r0, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -61946,24 +61946,24 @@ │ │ │ │ mov r9, sl │ │ │ │ ldr r0, [pc, #72] @ 494b8 <__cxa_atexit@plt+0x3c82c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #36]! @ 0x24 │ │ │ │ str lr, [sl, #24]! │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r7, ip │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 494a8 <__cxa_atexit@plt+0x3c81c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsr #15 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff378 │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ rscseq lr, r3, #252, 4 @ 0xc000000f │ │ │ │ andeq r1, r0, sp, lsl #12 │ │ │ │ @@ -62003,15 +62003,15 @@ │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 493c4 <__cxa_atexit@plt+0x3c738> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr lr, [pc, #272] @ 49680 <__cxa_atexit@plt+0x3c9f4> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #52] @ 0x34 │ │ │ │ str r2, [r5, #32] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str lr, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ @@ -62066,32 +62066,32 @@ │ │ │ │ stm lr, {r7, sl, ip} │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r6, [pc, #28] @ 49688 <__cxa_atexit@plt+0x3c9fc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, ip, asr #7 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff5dc │ │ │ │ - tsteq r6, #216, 18 @ 0x360000 │ │ │ │ - tsteq r6, #188, 22 @ 0x2f000 │ │ │ │ - tsteq r6, #80, 18 @ 0x140000 │ │ │ │ - tsteq r6, #196, 22 @ 0x31000 │ │ │ │ - tsteq r6, #192, 22 @ 0x30000 │ │ │ │ + tsteq r6, #200, 18 @ 0x320000 │ │ │ │ + tsteq r6, #172, 22 @ 0x2b000 │ │ │ │ + tsteq r6, #64, 18 @ 0x100000 │ │ │ │ + tsteq r6, #180, 22 @ 0x2d000 │ │ │ │ + tsteq r6, #176, 22 @ 0x2c000 │ │ │ │ rscseq lr, r3, #16, 2 │ │ │ │ andeq r0, r4, lr, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrb r7, [r3] │ │ │ │ cmp r2, r7 │ │ │ │ @@ -62153,32 +62153,32 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 497e4 <__cxa_atexit@plt+0x3cb58> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffff484 │ │ │ │ - tsteq r6, #128, 16 @ 0x800000 │ │ │ │ - tsteq r6, #96, 20 @ 0x60000 │ │ │ │ - tsteq r6, #244, 14 @ 0x3d00000 │ │ │ │ - tsteq r6, #108, 20 @ 0x6c000 │ │ │ │ - tsteq r6, #104, 20 @ 0x68000 │ │ │ │ + tsteq r6, #112, 16 @ 0x700000 │ │ │ │ + tsteq r6, #80, 20 @ 0x50000 │ │ │ │ + tsteq r6, #228, 14 @ 0x3900000 │ │ │ │ + tsteq r6, #92, 20 @ 0x5c000 │ │ │ │ + tsteq r6, #88, 20 @ 0x58000 │ │ │ │ rscseq sp, r3, #180, 30 @ 0x2d0 │ │ │ │ andeq r6, r4, lr, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -62232,28 +62232,28 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r7, sl, ip} │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ sub r8, r6, #7 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r7, [pc, #44] @ 49930 <__cxa_atexit@plt+0x3cca4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ @ instruction: 0xfffff340 │ │ │ │ - tsteq r6, #60, 14 @ 0xf00000 │ │ │ │ - tsteq r6, #32, 18 @ 0x80000 │ │ │ │ - tsteq r6, #180, 12 @ 0xb400000 │ │ │ │ - tsteq r6, #40, 18 @ 0xa0000 │ │ │ │ - tsteq r6, #36, 18 @ 0x90000 │ │ │ │ + tsteq r6, #44, 14 @ 0xb00000 │ │ │ │ + tsteq r6, #16, 18 @ 0x40000 │ │ │ │ + tsteq r6, #164, 12 @ 0xa400000 │ │ │ │ + tsteq r6, #24, 18 @ 0x60000 │ │ │ │ + tsteq r6, #20, 18 @ 0x50000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ rscseq sp, r3, #132, 28 @ 0x840 │ │ │ │ andeq r1, r8, pc, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -62335,42 +62335,42 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r6, [pc, #24] @ 49ae0 <__cxa_atexit@plt+0x3ce54> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, #68 @ 0x44 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ str r6, [r5, #16]! │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r1 │ │ │ │ - tsteq r6, #104, 16 @ 0x680000 │ │ │ │ + tsteq r6, #88, 16 @ 0x580000 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ - tsteq r6, #168, 10 @ 0x2a000000 │ │ │ │ - tsteq r6, #140, 14 @ 0x2300000 │ │ │ │ - tsteq r6, #32, 10 @ 0x8000000 │ │ │ │ - tsteq r6, #148, 14 @ 0x2500000 │ │ │ │ - tsteq r6, #144, 14 @ 0x2400000 │ │ │ │ + tsteq r6, #152, 10 @ 0x26000000 │ │ │ │ + tsteq r6, #124, 14 @ 0x1f00000 │ │ │ │ + tsteq r6, #16, 10 @ 0x4000000 │ │ │ │ + tsteq r6, #132, 14 @ 0x2100000 │ │ │ │ + tsteq r6, #128, 14 @ 0x2000000 │ │ │ │ rscseq sp, r3, #180, 24 @ 0xb400 │ │ │ │ andeq r3, r0, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -62424,28 +62424,28 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r7, sl, ip} │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ sub r8, r6, #7 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r7, [pc, #44] @ 49c30 <__cxa_atexit@plt+0x3cfa4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ @ instruction: 0xffffef88 │ │ │ │ - tsteq r6, #60, 8 @ 0x3c000000 │ │ │ │ - tsteq r6, #32, 12 @ 0x2000000 │ │ │ │ - tsteq r6, #180, 6 @ 0xd0000002 │ │ │ │ - tsteq r6, #40, 12 @ 0x2800000 │ │ │ │ - tsteq r6, #36, 12 @ 0x2400000 │ │ │ │ + tsteq r6, #44, 8 @ 0x2c000000 │ │ │ │ + tsteq r6, #16, 12 @ 0x1000000 │ │ │ │ + tsteq r6, #164, 6 @ 0x90000002 │ │ │ │ + tsteq r6, #24, 12 @ 0x1800000 │ │ │ │ + tsteq r6, #20, 12 @ 0x1400000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r5, r1, ip, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -62471,21 +62471,21 @@ │ │ │ │ mov r9, sl │ │ │ │ ldr r0, [pc, #52] @ 49cd8 <__cxa_atexit@plt+0x3d04c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #36]! @ 0x24 │ │ │ │ str lr, [sl, #24]! │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r7, ip │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ ldr r3, [pc, #28] @ 49cdc <__cxa_atexit@plt+0x3d050> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffeb44 │ │ │ │ @ instruction: 0xffffec4c │ │ │ │ @ instruction: 0xffffed24 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -62502,24 +62502,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldrb r7, [r7] │ │ │ │ ldr r5, [pc, #48] @ 49d54 <__cxa_atexit@plt+0x3d0c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #40, 4 @ 0x80000002 │ │ │ │ - tsteq r6, #116, 8 @ 0x74000000 │ │ │ │ + tsteq r6, #24, 4 @ 0x80000001 │ │ │ │ + tsteq r6, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 49dac <__cxa_atexit@plt+0x3d120> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -62532,24 +62532,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldrb r7, [r7] │ │ │ │ ldr r5, [pc, #48] @ 49dcc <__cxa_atexit@plt+0x3d140> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #176, 2 @ 0x2c │ │ │ │ - tsteq r6, #252, 6 @ 0xf0000003 │ │ │ │ + tsteq r6, #160, 2 @ 0x28 │ │ │ │ + tsteq r6, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49e28 <__cxa_atexit@plt+0x3d19c> │ │ │ │ ldr r7, [pc, #72] @ 49e38 <__cxa_atexit@plt+0x3d1ac> │ │ │ │ @@ -62559,15 +62559,15 @@ │ │ │ │ beq 49e18 <__cxa_atexit@plt+0x3d18c> │ │ │ │ ldr r7, [pc, #56] @ 49e3c <__cxa_atexit@plt+0x3d1b0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r9, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 49e40 <__cxa_atexit@plt+0x3d1b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -62579,15 +62579,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 49e68 <__cxa_atexit@plt+0x3d1dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #28] @ 49e9c <__cxa_atexit@plt+0x3d210> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -62644,29 +62644,29 @@ │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ str r0, [r8, #-12] │ │ │ │ str r3, [r8, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r9, r6, #27 │ │ │ │ sub sl, r6, #59 @ 0x3b │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 49ff4 <__cxa_atexit@plt+0x3d368> │ │ │ │ ldr r2, [pc, #144] @ 4a010 <__cxa_atexit@plt+0x3d384> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 4a014 <__cxa_atexit@plt+0x3d388> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, r2, #2 │ │ │ │ stmib r8, {r1, r3} │ │ │ │ str r2, [r8, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [pc, #92] @ 4a008 <__cxa_atexit@plt+0x3d37c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #32]! │ │ │ │ str lr, [r8, #8] │ │ │ │ ldr r2, [pc, #80] @ 4a00c <__cxa_atexit@plt+0x3d380> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r8, #-16] │ │ │ │ @@ -62675,30 +62675,30 @@ │ │ │ │ mov r3, r8 │ │ │ │ str ip, [r3, #12]! │ │ │ │ add r5, r5, #20 │ │ │ │ sub r9, r6, #47 @ 0x2f │ │ │ │ sub sl, r6, #59 @ 0x3b │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #200 @ 0xc8 │ │ │ │ - tsteq r6, #228, 4 @ 0x4000000e │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #184 @ 0xb8 │ │ │ │ + tsteq r6, #212, 4 @ 0x4000000d │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r6, #40, 4 @ 0x80000002 │ │ │ │ + tsteq r6, #24, 4 @ 0x80000001 │ │ │ │ rscseq sp, r3, #60, 18 @ 0xf0000 │ │ │ │ - tsteq r6, #88, 4 @ 0x80000005 │ │ │ │ + tsteq r6, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - tsteq r6, #180, 4 @ 0x4000000b │ │ │ │ - tsteq r6, #172, 4 @ 0xc000000a │ │ │ │ + tsteq r6, #164, 4 @ 0x4000000a │ │ │ │ + tsteq r6, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4a0b4 <__cxa_atexit@plt+0x3d428> │ │ │ │ ldr r3, [pc, #148] @ 4a0d8 <__cxa_atexit@plt+0x3d44c> │ │ │ │ @@ -62718,15 +62718,15 @@ │ │ │ │ beq 4a0a4 <__cxa_atexit@plt+0x3d418> │ │ │ │ ldr r5, [pc, #96] @ 4a0e0 <__cxa_atexit@plt+0x3d454> │ │ │ │ add r5, pc, r5 │ │ │ │ str r9, [r7] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ @@ -62759,15 +62759,15 @@ │ │ │ │ beq 4a138 <__cxa_atexit@plt+0x3d4ac> │ │ │ │ ldr r3, [pc, #60] @ 4a160 <__cxa_atexit@plt+0x3d4d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4a164 <__cxa_atexit@plt+0x3d4d8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -62780,15 +62780,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 4a200 <__cxa_atexit@plt+0x3d574> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4a1ec <__cxa_atexit@plt+0x3d560> │ │ │ │ ldr r7, [pc, #136] @ 4a224 <__cxa_atexit@plt+0x3d598> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #132] @ 4a228 <__cxa_atexit@plt+0x3d59c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -62818,20 +62818,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 4a230 <__cxa_atexit@plt+0x3d5a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r6, #144, 26 @ 0x2400 │ │ │ │ - tsteq r6, #52 @ 0x34 │ │ │ │ - tsteq r6, #212, 30 @ 0x350 │ │ │ │ - tsteq r6, #24 │ │ │ │ + tsteq r6, #128, 26 @ 0x2000 │ │ │ │ + tsteq r6, #36 @ 0x24 │ │ │ │ + tsteq r6, #196, 30 @ 0x310 │ │ │ │ + tsteq r6, #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4a26c <__cxa_atexit@plt+0x3d5e0> │ │ │ │ @@ -62839,16 +62839,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #148, 30 @ 0x250 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4a2cc <__cxa_atexit@plt+0x3d640> │ │ │ │ ldr r2, [pc, #60] @ 4a2d4 <__cxa_atexit@plt+0x3d648> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -62864,15 +62864,15 @@ │ │ │ │ b 4a2e4 <__cxa_atexit@plt+0x3d658> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r6, #140, 24 @ 0x8c00 │ │ │ │ + tsteq r6, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #108] @ 4a35c <__cxa_atexit@plt+0x3d6d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ @@ -62956,17 +62956,17 @@ │ │ │ │ cmp r1, r0 │ │ │ │ bge 4a3c4 <__cxa_atexit@plt+0x3d738> │ │ │ │ b 4a3f0 <__cxa_atexit@plt+0x3d764> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #168, 22 @ 0x2a000 │ │ │ │ - tsteq r6, #220, 26 @ 0x3700 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #152, 22 @ 0x26000 │ │ │ │ + tsteq r6, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -62977,40 +62977,40 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ ldr r3, [pc, #28] @ 4a4b4 <__cxa_atexit@plt+0x3d828> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - tsteq r6, #0, 22 │ │ │ │ + tsteq r6, #240, 20 @ 0xf0000 │ │ │ │ rscseq sp, r3, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4a4f4 <__cxa_atexit@plt+0x3d868> │ │ │ │ ldr r2, [pc, #36] @ 4a4fc <__cxa_atexit@plt+0x3d870> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 4a500 <__cxa_atexit@plt+0x3d874> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff92c <__cxa_atexit@plt+0x3f2ca0> │ │ │ │ + b 3f37a4 <__cxa_atexit@plt+0x3e6b18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #96, 20 @ 0x60000 │ │ │ │ - tsteq r6, #16, 26 @ 0x400 │ │ │ │ + tsteq r6, #80, 20 @ 0x50000 │ │ │ │ + tsteq r6, #0, 26 │ │ │ │ rscseq sp, r3, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4a5d4 <__cxa_atexit@plt+0x3d948> │ │ │ │ ldr r3, [pc, #204] @ 4a5f0 <__cxa_atexit@plt+0x3d964> │ │ │ │ @@ -63061,23 +63061,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r6, #8, 20 @ 0x8000 │ │ │ │ + tsteq r6, #248, 18 @ 0x3e0000 │ │ │ │ rscseq sp, r3, #84, 10 @ 0x15000000 │ │ │ │ rscseq sp, r3, #72, 10 @ 0x12000000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r6, #80, 24 @ 0x5000 │ │ │ │ - tsteq r6, #80, 24 @ 0x5000 │ │ │ │ - tsteq r6, #136, 18 @ 0x220000 │ │ │ │ + tsteq r6, #64, 24 @ 0x4000 │ │ │ │ + tsteq r6, #64, 24 @ 0x4000 │ │ │ │ + tsteq r6, #120, 18 @ 0x1e0000 │ │ │ │ rscseq sp, r3, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4a6a0 <__cxa_atexit@plt+0x3da14> │ │ │ │ @@ -63109,21 +63109,21 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq sp, r3, #124, 8 @ 0x7c000000 │ │ │ │ rscseq sp, r3, #112, 8 @ 0x70000000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r6, #132, 22 @ 0x21000 │ │ │ │ - tsteq r6, #132, 22 @ 0x21000 │ │ │ │ - tsteq r6, #188, 16 @ 0xbc0000 │ │ │ │ + tsteq r6, #116, 22 @ 0x1d000 │ │ │ │ + tsteq r6, #116, 22 @ 0x1d000 │ │ │ │ + tsteq r6, #172, 16 @ 0xac0000 │ │ │ │ rscseq sp, r3, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4a7bc <__cxa_atexit@plt+0x3db30> │ │ │ │ ldr lr, [pc, #240] @ 4a7d8 <__cxa_atexit@plt+0x3db4c> │ │ │ │ @@ -63183,22 +63183,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - tsteq r6, #64, 16 @ 0x400000 │ │ │ │ + tsteq r6, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - tsteq r6, #124, 20 @ 0x7c000 │ │ │ │ - tsteq r6, #52, 16 @ 0x340000 │ │ │ │ - tsteq r6, #196, 14 @ 0x3100000 │ │ │ │ + tsteq r6, #108, 20 @ 0x6c000 │ │ │ │ + tsteq r6, #36, 16 @ 0x240000 │ │ │ │ + tsteq r6, #180, 14 @ 0x2d00000 │ │ │ │ rscseq sp, r3, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #156] @ 4a8a4 <__cxa_atexit@plt+0x3dc18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -63234,20 +63234,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - tsteq r6, #144, 18 @ 0x240000 │ │ │ │ - tsteq r6, #72, 14 @ 0x1200000 │ │ │ │ - tsteq r6, #216, 12 @ 0xd800000 │ │ │ │ + tsteq r6, #128, 18 @ 0x200000 │ │ │ │ + tsteq r6, #56, 14 @ 0xe00000 │ │ │ │ + tsteq r6, #200, 12 @ 0xc800000 │ │ │ │ rscseq sp, r3, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63272,38 +63272,38 @@ │ │ │ │ stm r1, {r3, r7, lr} │ │ │ │ str r2, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - tsteq r6, #240, 16 @ 0xf00000 │ │ │ │ - tsteq r6, #160, 12 @ 0xa000000 │ │ │ │ - tsteq r6, #48, 12 @ 0x3000000 │ │ │ │ + tsteq r6, #224, 16 @ 0xe00000 │ │ │ │ + tsteq r6, #144, 12 @ 0x9000000 │ │ │ │ + tsteq r6, #32, 12 @ 0x2000000 │ │ │ │ rscseq sp, r3, #120, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4a988 <__cxa_atexit@plt+0x3dcfc> │ │ │ │ ldr r2, [pc, #36] @ 4a990 <__cxa_atexit@plt+0x3dd04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 4a994 <__cxa_atexit@plt+0x3dd08> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff92c <__cxa_atexit@plt+0x3f2ca0> │ │ │ │ + b 3f37a4 <__cxa_atexit@plt+0x3e6b18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #204, 10 @ 0x33000000 │ │ │ │ - tsteq r6, #124, 16 @ 0x7c0000 │ │ │ │ + tsteq r6, #188, 10 @ 0x2f000000 │ │ │ │ + tsteq r6, #108, 16 @ 0x6c0000 │ │ │ │ rscseq sp, r3, #56, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4aa68 <__cxa_atexit@plt+0x3dddc> │ │ │ │ ldr r3, [pc, #204] @ 4aa84 <__cxa_atexit@plt+0x3ddf8> │ │ │ │ @@ -63354,23 +63354,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r6, #116, 10 @ 0x1d000000 │ │ │ │ + tsteq r6, #100, 10 @ 0x19000000 │ │ │ │ rscseq sp, r3, #192 @ 0xc0 │ │ │ │ rscseq sp, r3, #180 @ 0xb4 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r6, #188, 14 @ 0x2f00000 │ │ │ │ - tsteq r6, #188, 14 @ 0x2f00000 │ │ │ │ - tsteq r6, #244, 8 @ 0xf4000000 │ │ │ │ + tsteq r6, #172, 14 @ 0x2b00000 │ │ │ │ + tsteq r6, #172, 14 @ 0x2b00000 │ │ │ │ + tsteq r6, #228, 8 @ 0xe4000000 │ │ │ │ rscseq sp, r3, #44 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4ab34 <__cxa_atexit@plt+0x3dea8> │ │ │ │ @@ -63402,40 +63402,40 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq ip, r3, #232, 30 @ 0x3a0 │ │ │ │ rscseq ip, r3, #220, 30 @ 0x370 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r6, #240, 12 @ 0xf000000 │ │ │ │ - tsteq r6, #240, 12 @ 0xf000000 │ │ │ │ - tsteq r6, #40, 8 @ 0x28000000 │ │ │ │ + tsteq r6, #224, 12 @ 0xe000000 │ │ │ │ + tsteq r6, #224, 12 @ 0xe000000 │ │ │ │ + tsteq r6, #24, 8 @ 0x18000000 │ │ │ │ rscseq ip, r3, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ab98 <__cxa_atexit@plt+0x3df0c> │ │ │ │ ldr r2, [pc, #36] @ 4aba0 <__cxa_atexit@plt+0x3df14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 4aba4 <__cxa_atexit@plt+0x3df18> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff92c <__cxa_atexit@plt+0x3f2ca0> │ │ │ │ + b 3f37a4 <__cxa_atexit@plt+0x3e6b18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #188, 6 @ 0xf0000002 │ │ │ │ - tsteq r6, #108, 12 @ 0x6c00000 │ │ │ │ + tsteq r6, #172, 6 @ 0xb0000002 │ │ │ │ + tsteq r6, #92, 12 @ 0x5c00000 │ │ │ │ rscseq ip, r3, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4ac78 <__cxa_atexit@plt+0x3dfec> │ │ │ │ ldr r3, [pc, #204] @ 4ac94 <__cxa_atexit@plt+0x3e008> │ │ │ │ @@ -63486,23 +63486,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r6, #100, 6 @ 0x90000001 │ │ │ │ + tsteq r6, #84, 6 @ 0x50000001 │ │ │ │ rscseq ip, r3, #176, 28 @ 0xb00 │ │ │ │ rscseq ip, r3, #164, 28 @ 0xa40 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r6, #172, 10 @ 0x2b000000 │ │ │ │ - tsteq r6, #172, 10 @ 0x2b000000 │ │ │ │ - tsteq r6, #228, 4 @ 0x4000000e │ │ │ │ + tsteq r6, #156, 10 @ 0x27000000 │ │ │ │ + tsteq r6, #156, 10 @ 0x27000000 │ │ │ │ + tsteq r6, #212, 4 @ 0x4000000d │ │ │ │ rscseq ip, r3, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4ad44 <__cxa_atexit@plt+0x3e0b8> │ │ │ │ @@ -63534,40 +63534,40 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq ip, r3, #216, 26 @ 0x3600 │ │ │ │ rscseq ip, r3, #204, 26 @ 0x3300 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r6, #224, 8 @ 0xe0000000 │ │ │ │ - tsteq r6, #224, 8 @ 0xe0000000 │ │ │ │ - tsteq r6, #24, 4 @ 0x80000001 │ │ │ │ + tsteq r6, #208, 8 @ 0xd0000000 │ │ │ │ + tsteq r6, #208, 8 @ 0xd0000000 │ │ │ │ + tsteq r6, #8, 4 @ 0x80000000 │ │ │ │ rscseq ip, r3, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ada8 <__cxa_atexit@plt+0x3e11c> │ │ │ │ ldr r2, [pc, #36] @ 4adb0 <__cxa_atexit@plt+0x3e124> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 4adb4 <__cxa_atexit@plt+0x3e128> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff92c <__cxa_atexit@plt+0x3f2ca0> │ │ │ │ + b 3f37a4 <__cxa_atexit@plt+0x3e6b18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #172, 2 @ 0x2b │ │ │ │ - tsteq r6, #92, 8 @ 0x5c000000 │ │ │ │ + tsteq r6, #156, 2 @ 0x27 │ │ │ │ + tsteq r6, #76, 8 @ 0x4c000000 │ │ │ │ rscseq ip, r3, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4ae88 <__cxa_atexit@plt+0x3e1fc> │ │ │ │ ldr r3, [pc, #204] @ 4aea4 <__cxa_atexit@plt+0x3e218> │ │ │ │ @@ -63618,23 +63618,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r6, #84, 2 │ │ │ │ + tsteq r6, #68, 2 │ │ │ │ rscseq ip, r3, #160, 24 @ 0xa000 │ │ │ │ rscseq ip, r3, #148, 24 @ 0x9400 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r6, #156, 6 @ 0x70000002 │ │ │ │ - tsteq r6, #156, 6 @ 0x70000002 │ │ │ │ - tsteq r6, #212 @ 0xd4 │ │ │ │ + tsteq r6, #140, 6 @ 0x30000002 │ │ │ │ + tsteq r6, #140, 6 @ 0x30000002 │ │ │ │ + tsteq r6, #196 @ 0xc4 │ │ │ │ rscseq ip, r3, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4af54 <__cxa_atexit@plt+0x3e2c8> │ │ │ │ @@ -63666,21 +63666,21 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq ip, r3, #200, 22 @ 0x32000 │ │ │ │ rscseq ip, r3, #188, 22 @ 0x2f000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r6, #208, 4 │ │ │ │ - tsteq r6, #208, 4 │ │ │ │ - tsteq r6, #8 │ │ │ │ + tsteq r6, #192, 4 │ │ │ │ + tsteq r6, #192, 4 │ │ │ │ + tsteq r6, #248, 30 @ 0x3e0 │ │ │ │ rscseq ip, r3, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b040 <__cxa_atexit@plt+0x3e3b4> │ │ │ │ ldr r3, [pc, #172] @ 4b048 <__cxa_atexit@plt+0x3e3bc> │ │ │ │ @@ -63725,15 +63725,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r6, #128, 30 @ 0x200 │ │ │ │ + tsteq r6, #112, 30 @ 0x1c0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ rscseq ip, r3, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #44] @ 4b098 <__cxa_atexit@plt+0x3e40c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -63816,30 +63816,30 @@ │ │ │ │ ldr r5, [pc, #64] @ 4b1e4 <__cxa_atexit@plt+0x3e558> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ str r5, [r3, #20]! │ │ │ │ sub sl, r6, #18 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ - tsteq r6, #184, 26 @ 0x2e00 │ │ │ │ - tsteq r6, #252, 26 @ 0x3f00 │ │ │ │ + tsteq r6, #168, 26 @ 0x2a00 │ │ │ │ + tsteq r6, #236, 26 @ 0x3b00 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ - tsteq r6, #240 @ 0xf0 │ │ │ │ - tsteq r6, #168, 28 @ 0xa80 │ │ │ │ - tsteq r6, #56, 28 @ 0x380 │ │ │ │ + tsteq r6, #224 @ 0xe0 │ │ │ │ + tsteq r6, #152, 28 @ 0x980 │ │ │ │ + tsteq r6, #40, 28 @ 0x280 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -63897,22 +63897,22 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #208, 24 @ 0xd000 │ │ │ │ - tsteq r6, #80, 30 @ 0x140 │ │ │ │ - tsteq r6, #236, 24 @ 0xec00 │ │ │ │ - tsteq r6, #64, 26 @ 0x1000 │ │ │ │ - tsteq r6, #116, 30 @ 0x1d0 │ │ │ │ - tsteq r6, #176, 30 @ 0x2c0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ tsteq r6, #192, 24 @ 0xc000 │ │ │ │ + tsteq r6, #64, 30 @ 0x100 │ │ │ │ + tsteq r6, #220, 24 @ 0xdc00 │ │ │ │ + tsteq r6, #48, 26 @ 0xc00 │ │ │ │ + tsteq r6, #100, 30 @ 0x190 │ │ │ │ + tsteq r6, #160, 30 @ 0x280 │ │ │ │ + tsteq r6, #176, 24 @ 0xb000 │ │ │ │ rscseq ip, r3, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b3b4 <__cxa_atexit@plt+0x3e728> │ │ │ │ @@ -64005,58 +64005,58 @@ │ │ │ │ str ip, [sl, #36] @ 0x24 │ │ │ │ str fp, [sl, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #108] @ 4b50c <__cxa_atexit@plt+0x3e880> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ add r6, sl, #20 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 4b4f0 <__cxa_atexit@plt+0x3e864> │ │ │ │ ldr r3, [pc, #60] @ 4b500 <__cxa_atexit@plt+0x3e874> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ str r2, [sl, #16] │ │ │ │ ldr r3, [pc, #40] @ 4b504 <__cxa_atexit@plt+0x3e878> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ b 4b4f4 <__cxa_atexit@plt+0x3e868> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff20c │ │ │ │ - tsteq r6, #188, 20 @ 0xbc000 │ │ │ │ + tsteq r6, #172, 20 @ 0xac000 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - tsteq r6, #248, 20 @ 0xf8000 │ │ │ │ + tsteq r6, #232, 20 @ 0xe8000 │ │ │ │ rscseq ip, r3, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b54c <__cxa_atexit@plt+0x3e8c0> │ │ │ │ ldr r2, [pc, #36] @ 4b554 <__cxa_atexit@plt+0x3e8c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 4b558 <__cxa_atexit@plt+0x3e8cc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff92c <__cxa_atexit@plt+0x3f2ca0> │ │ │ │ + b 3f37a4 <__cxa_atexit@plt+0x3e6b18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #8, 20 @ 0x8000 │ │ │ │ - tsteq r6, #184, 24 @ 0xb800 │ │ │ │ + tsteq r6, #248, 18 @ 0x3e0000 │ │ │ │ + tsteq r6, #168, 24 @ 0xa800 │ │ │ │ rscseq ip, r3, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4b62c <__cxa_atexit@plt+0x3e9a0> │ │ │ │ ldr r3, [pc, #204] @ 4b648 <__cxa_atexit@plt+0x3e9bc> │ │ │ │ @@ -64107,23 +64107,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r6, #176, 18 @ 0x2c0000 │ │ │ │ + tsteq r6, #160, 18 @ 0x280000 │ │ │ │ rscseq ip, r3, #252, 8 @ 0xfc000000 │ │ │ │ rscseq ip, r3, #240, 8 @ 0xf0000000 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r6, #248, 22 @ 0x3e000 │ │ │ │ - tsteq r6, #248, 22 @ 0x3e000 │ │ │ │ - tsteq r6, #48, 18 @ 0xc0000 │ │ │ │ + tsteq r6, #232, 22 @ 0x3a000 │ │ │ │ + tsteq r6, #232, 22 @ 0x3a000 │ │ │ │ + tsteq r6, #32, 18 @ 0x80000 │ │ │ │ rscseq ip, r3, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4b6f8 <__cxa_atexit@plt+0x3ea6c> │ │ │ │ @@ -64155,21 +64155,21 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq ip, r3, #36, 8 @ 0x24000000 │ │ │ │ rscseq ip, r3, #24, 8 @ 0x18000000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r6, #44, 22 @ 0xb000 │ │ │ │ - tsteq r6, #44, 22 @ 0xb000 │ │ │ │ - tsteq r6, #100, 16 @ 0x640000 │ │ │ │ + tsteq r6, #28, 22 @ 0x7000 │ │ │ │ + tsteq r6, #28, 22 @ 0x7000 │ │ │ │ + tsteq r6, #84, 16 @ 0x540000 │ │ │ │ rscseq ip, r3, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b7e0 <__cxa_atexit@plt+0x3eb54> │ │ │ │ @@ -64217,21 +64217,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, #228, 14 @ 0x3900000 │ │ │ │ + tsteq r6, #212, 14 @ 0x3500000 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - tsteq r6, #72, 20 @ 0x48000 │ │ │ │ - tsteq r6, #0, 16 │ │ │ │ - tsteq r6, #144, 14 @ 0x2400000 │ │ │ │ + tsteq r6, #56, 20 @ 0x38000 │ │ │ │ + tsteq r6, #240, 14 @ 0x3c00000 │ │ │ │ + tsteq r6, #128, 14 @ 0x2000000 │ │ │ │ rscseq ip, r3, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -64257,38 +64257,38 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - tsteq r6, #132, 18 @ 0x210000 │ │ │ │ - tsteq r6, #60, 14 @ 0xf00000 │ │ │ │ - tsteq r6, #204, 12 @ 0xcc00000 │ │ │ │ + tsteq r6, #116, 18 @ 0x1d0000 │ │ │ │ + tsteq r6, #44, 14 @ 0xb00000 │ │ │ │ + tsteq r6, #188, 12 @ 0xbc00000 │ │ │ │ rscseq ip, r3, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b8ec <__cxa_atexit@plt+0x3ec60> │ │ │ │ ldr r2, [pc, #36] @ 4b8f4 <__cxa_atexit@plt+0x3ec68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 4b8f8 <__cxa_atexit@plt+0x3ec6c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff92c <__cxa_atexit@plt+0x3f2ca0> │ │ │ │ + b 3f37a4 <__cxa_atexit@plt+0x3e6b18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #104, 12 @ 0x6800000 │ │ │ │ - tsteq r6, #24, 18 @ 0x60000 │ │ │ │ + tsteq r6, #88, 12 @ 0x5800000 │ │ │ │ + tsteq r6, #8, 18 @ 0x20000 │ │ │ │ rscseq ip, r3, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4b9cc <__cxa_atexit@plt+0x3ed40> │ │ │ │ ldr r3, [pc, #204] @ 4b9e8 <__cxa_atexit@plt+0x3ed5c> │ │ │ │ @@ -64339,23 +64339,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r6, #16, 12 @ 0x1000000 │ │ │ │ + tsteq r6, #0, 12 │ │ │ │ rscseq ip, r3, #92, 2 │ │ │ │ rscseq ip, r3, #80, 2 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r6, #88, 16 @ 0x580000 │ │ │ │ - tsteq r6, #88, 16 @ 0x580000 │ │ │ │ - tsteq r6, #144, 10 @ 0x24000000 │ │ │ │ + tsteq r6, #72, 16 @ 0x480000 │ │ │ │ + tsteq r6, #72, 16 @ 0x480000 │ │ │ │ + tsteq r6, #128, 10 @ 0x20000000 │ │ │ │ rscseq ip, r3, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4ba98 <__cxa_atexit@plt+0x3ee0c> │ │ │ │ @@ -64387,21 +64387,21 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq ip, r3, #132 @ 0x84 │ │ │ │ rscseq ip, r3, #120 @ 0x78 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r6, #140, 14 @ 0x2300000 │ │ │ │ - tsteq r6, #140, 14 @ 0x2300000 │ │ │ │ - tsteq r6, #196, 8 @ 0xc4000000 │ │ │ │ + tsteq r6, #124, 14 @ 0x1f00000 │ │ │ │ + tsteq r6, #124, 14 @ 0x1f00000 │ │ │ │ + tsteq r6, #180, 8 @ 0xb4000000 │ │ │ │ rscseq ip, r3, #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -64425,45 +64425,45 @@ │ │ │ │ ldr r0, [pc, #64] @ 4bb68 <__cxa_atexit@plt+0x3eedc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ mov r6, r3 │ │ │ │ b 4bb50 <__cxa_atexit@plt+0x3eec4> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - tsteq r6, #56, 8 @ 0x38000000 │ │ │ │ - tsteq r6, #132, 8 @ 0x84000000 │ │ │ │ - tsteq r6, #20, 8 @ 0x14000000 │ │ │ │ + tsteq r6, #40, 8 @ 0x28000000 │ │ │ │ + tsteq r6, #116, 8 @ 0x74000000 │ │ │ │ + tsteq r6, #4, 8 @ 0x4000000 │ │ │ │ rscseq fp, r3, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4bba8 <__cxa_atexit@plt+0x3ef1c> │ │ │ │ ldr r2, [pc, #36] @ 4bbb0 <__cxa_atexit@plt+0x3ef24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 4bbb4 <__cxa_atexit@plt+0x3ef28> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff92c <__cxa_atexit@plt+0x3f2ca0> │ │ │ │ + b 3f37a4 <__cxa_atexit@plt+0x3e6b18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #172, 6 @ 0xb0000002 │ │ │ │ - tsteq r6, #92, 12 @ 0x5c00000 │ │ │ │ + tsteq r6, #156, 6 @ 0x70000002 │ │ │ │ + tsteq r6, #76, 12 @ 0x4c00000 │ │ │ │ rscseq fp, r3, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4bc88 <__cxa_atexit@plt+0x3effc> │ │ │ │ ldr r3, [pc, #204] @ 4bca4 <__cxa_atexit@plt+0x3f018> │ │ │ │ @@ -64514,23 +64514,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r6, #84, 6 @ 0x50000001 │ │ │ │ + tsteq r6, #68, 6 @ 0x10000001 │ │ │ │ rscseq fp, r3, #160, 28 @ 0xa00 │ │ │ │ rscseq fp, r3, #148, 28 @ 0x940 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r6, #156, 10 @ 0x27000000 │ │ │ │ - tsteq r6, #156, 10 @ 0x27000000 │ │ │ │ - tsteq r6, #212, 4 @ 0x4000000d │ │ │ │ + tsteq r6, #140, 10 @ 0x23000000 │ │ │ │ + tsteq r6, #140, 10 @ 0x23000000 │ │ │ │ + tsteq r6, #196, 4 @ 0x4000000c │ │ │ │ rscseq fp, r3, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4bd54 <__cxa_atexit@plt+0x3f0c8> │ │ │ │ @@ -64562,40 +64562,40 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq fp, r3, #200, 26 @ 0x3200 │ │ │ │ rscseq fp, r3, #188, 26 @ 0x2f00 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r6, #208, 8 @ 0xd0000000 │ │ │ │ - tsteq r6, #208, 8 @ 0xd0000000 │ │ │ │ - tsteq r6, #8, 4 @ 0x80000000 │ │ │ │ + tsteq r6, #192, 8 @ 0xc0000000 │ │ │ │ + tsteq r6, #192, 8 @ 0xc0000000 │ │ │ │ + tsteq r6, #248, 2 @ 0x3e │ │ │ │ rscseq fp, r3, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4bdb8 <__cxa_atexit@plt+0x3f12c> │ │ │ │ ldr r2, [pc, #36] @ 4bdc0 <__cxa_atexit@plt+0x3f134> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 4bdc4 <__cxa_atexit@plt+0x3f138> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff92c <__cxa_atexit@plt+0x3f2ca0> │ │ │ │ + b 3f37a4 <__cxa_atexit@plt+0x3e6b18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #156, 2 @ 0x27 │ │ │ │ - tsteq r6, #76, 8 @ 0x4c000000 │ │ │ │ + tsteq r6, #140, 2 @ 0x23 │ │ │ │ + tsteq r6, #60, 8 @ 0x3c000000 │ │ │ │ rscseq fp, r3, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4be98 <__cxa_atexit@plt+0x3f20c> │ │ │ │ ldr r3, [pc, #204] @ 4beb4 <__cxa_atexit@plt+0x3f228> │ │ │ │ @@ -64646,23 +64646,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r6, #68, 2 │ │ │ │ + tsteq r6, #52, 2 │ │ │ │ rscseq fp, r3, #144, 24 @ 0x9000 │ │ │ │ rscseq fp, r3, #132, 24 @ 0x8400 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r6, #140, 6 @ 0x30000002 │ │ │ │ - tsteq r6, #140, 6 @ 0x30000002 │ │ │ │ - tsteq r6, #196 @ 0xc4 │ │ │ │ + tsteq r6, #124, 6 @ 0xf0000001 │ │ │ │ + tsteq r6, #124, 6 @ 0xf0000001 │ │ │ │ + tsteq r6, #180 @ 0xb4 │ │ │ │ rscseq fp, r3, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4bf64 <__cxa_atexit@plt+0x3f2d8> │ │ │ │ @@ -64694,21 +64694,21 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq fp, r3, #184, 22 @ 0x2e000 │ │ │ │ rscseq fp, r3, #172, 22 @ 0x2b000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r6, #192, 4 │ │ │ │ - tsteq r6, #192, 4 │ │ │ │ - tsteq r6, #248, 30 @ 0x3e0 │ │ │ │ + tsteq r6, #176, 4 │ │ │ │ + tsteq r6, #176, 4 │ │ │ │ + tsteq r6, #232, 30 @ 0x3a0 │ │ │ │ rscseq fp, r3, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4c010 <__cxa_atexit@plt+0x3f384> │ │ │ │ @@ -64738,15 +64738,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r6, #116, 30 @ 0x1d0 │ │ │ │ + tsteq r6, #100, 30 @ 0x190 │ │ │ │ rscseq fp, r3, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -64825,25 +64825,25 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - tsteq r6, #168 @ 0xa8 │ │ │ │ + tsteq r6, #152 @ 0x98 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - tsteq r6, #252 @ 0xfc │ │ │ │ - tsteq r6, #180, 28 @ 0xb40 │ │ │ │ - tsteq r6, #68, 28 @ 0x440 │ │ │ │ + tsteq r6, #236 @ 0xec │ │ │ │ + tsteq r6, #164, 28 @ 0xa40 │ │ │ │ + tsteq r6, #52, 28 @ 0x340 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - tsteq r6, #104, 2 │ │ │ │ - tsteq r6, #32, 30 @ 0x80 │ │ │ │ - tsteq r6, #176, 28 @ 0xb00 │ │ │ │ + tsteq r6, #88, 2 │ │ │ │ + tsteq r6, #16, 30 @ 0x40 │ │ │ │ + tsteq r6, #160, 28 @ 0xa00 │ │ │ │ rscseq fp, r3, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c234 <__cxa_atexit@plt+0x3f5a8> │ │ │ │ @@ -64925,31 +64925,31 @@ │ │ │ │ str ip, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ str r0, [r8, #20] │ │ │ │ str r3, [r8, #24] │ │ │ │ add r0, r8, #28 │ │ │ │ stm r0, {r2, sl, lr} │ │ │ │ add r5, r5, #32 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 4c340 <__cxa_atexit@plt+0x3f6b4> │ │ │ │ ldr r3, [pc, #44] @ 4c350 <__cxa_atexit@plt+0x3f6c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ b 4c344 <__cxa_atexit@plt+0x3f6b8> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff404 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ rscseq fp, r3, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -64978,15 +64978,15 @@ │ │ │ │ str r0, [r7, #32] │ │ │ │ sub r1, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ mov r6, r7 │ │ │ │ b 4c3f4 <__cxa_atexit@plt+0x3f768> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 4c404 <__cxa_atexit@plt+0x3f778> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -65025,15 +65025,15 @@ │ │ │ │ str sl, [r2, #12] │ │ │ │ str r9, [r2, #16] │ │ │ │ add r1, r2, #20 │ │ │ │ stm r1, {r8, sl, lr} │ │ │ │ str r0, [r2, #32] │ │ │ │ sub r9, r6, #1 │ │ │ │ mov sl, r3 │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ mov r9, r8 │ │ │ │ mov r6, r2 │ │ │ │ b 4c4b8 <__cxa_atexit@plt+0x3f82c> │ │ │ │ mov r9, r8 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 4c4d4 <__cxa_atexit@plt+0x3f848> │ │ │ │ @@ -65060,15 +65060,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 4c544 <__cxa_atexit@plt+0x3f8b8> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b e5a624 <__cxa_atexit@plt+0xe4d998> │ │ │ │ + b 185b6d4 <__cxa_atexit@plt+0x184ea48> │ │ │ │ ldr r7, [pc, #20] @ 4c548 <__cxa_atexit@plt+0x3f8bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq fp, r3, #252, 10 @ 0x3f000000 │ │ │ │ rscseq fp, r3, #216, 10 @ 0x36000000 │ │ │ │ @@ -65082,73 +65082,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 4c590 <__cxa_atexit@plt+0x3f904> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq fp, r3, #196, 10 @ 0x31000000 │ │ │ │ - tsteq r6, #200, 18 @ 0x320000 │ │ │ │ + tsteq r6, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c5cc <__cxa_atexit@plt+0x3f940> │ │ │ │ ldr r2, [pc, #36] @ 4c5d4 <__cxa_atexit@plt+0x3f948> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 4c5d8 <__cxa_atexit@plt+0x3f94c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq fp, r3, #136, 10 @ 0x22000000 │ │ │ │ - tsteq r6, #128, 18 @ 0x200000 │ │ │ │ + tsteq r6, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c614 <__cxa_atexit@plt+0x3f988> │ │ │ │ ldr r2, [pc, #36] @ 4c61c <__cxa_atexit@plt+0x3f990> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 4c620 <__cxa_atexit@plt+0x3f994> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq fp, r3, #56, 10 @ 0xe000000 │ │ │ │ - tsteq r6, #56, 18 @ 0xe0000 │ │ │ │ + tsteq r6, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c65c <__cxa_atexit@plt+0x3f9d0> │ │ │ │ ldr r2, [pc, #36] @ 4c664 <__cxa_atexit@plt+0x3f9d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 4c668 <__cxa_atexit@plt+0x3f9dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq fp, r3, #244, 8 @ 0xf4000000 │ │ │ │ - tsteq r6, #240, 16 @ 0xf00000 │ │ │ │ + tsteq r6, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c730 <__cxa_atexit@plt+0x3faa4> │ │ │ │ ldr lr, [pc, #176] @ 4c738 <__cxa_atexit@plt+0x3faac> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -65193,15 +65193,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r6, #144, 16 @ 0x900000 │ │ │ │ + tsteq r6, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 4c7b8 <__cxa_atexit@plt+0x3fb2c> │ │ │ │ @@ -65277,15 +65277,15 @@ │ │ │ │ beq 4c8ac <__cxa_atexit@plt+0x3fc20> │ │ │ │ ldr r2, [pc, #72] @ 4c8c4 <__cxa_atexit@plt+0x3fc38> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -65317,15 +65317,15 @@ │ │ │ │ beq 4c940 <__cxa_atexit@plt+0x3fcb4> │ │ │ │ ldr r3, [pc, #56] @ 4c954 <__cxa_atexit@plt+0x3fcc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -65346,29 +65346,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 4c9b0 <__cxa_atexit@plt+0x3fd24> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 4c9dc <__cxa_atexit@plt+0x3fd50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 4ca78 <__cxa_atexit@plt+0x3fdec> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -65390,15 +65390,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 4ca84 <__cxa_atexit@plt+0x3fdf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -65425,15 +65425,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4caec <__cxa_atexit@plt+0x3fe60> │ │ │ │ ldr r3, [pc, #44] @ 4cafc <__cxa_atexit@plt+0x3fe70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -65449,29 +65449,29 @@ │ │ │ │ beq 4cb40 <__cxa_atexit@plt+0x3feb4> │ │ │ │ ldr r3, [pc, #32] @ 4cb4c <__cxa_atexit@plt+0x3fec0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 4cb78 <__cxa_atexit@plt+0x3feec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 4cc20 <__cxa_atexit@plt+0x3ff94> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -65497,15 +65497,15 @@ │ │ │ │ beq 4cc18 <__cxa_atexit@plt+0x3ff8c> │ │ │ │ ldr r5, [pc, #64] @ 4cc2c <__cxa_atexit@plt+0x3ffa0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -65534,15 +65534,15 @@ │ │ │ │ beq 4cca0 <__cxa_atexit@plt+0x40014> │ │ │ │ ldr r2, [pc, #48] @ 4ccb0 <__cxa_atexit@plt+0x40024> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -65561,29 +65561,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 4cd0c <__cxa_atexit@plt+0x40080> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 4cd38 <__cxa_atexit@plt+0x400ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 4cdb4 <__cxa_atexit@plt+0x40128> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -65606,17 +65606,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r6, #104, 8 @ 0x68000000 │ │ │ │ + tsteq r6, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4cdf8 <__cxa_atexit@plt+0x4016c> │ │ │ │ @@ -65626,16 +65626,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #248, 6 @ 0xe0000003 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65647,15 +65647,15 @@ │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -65705,15 +65705,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r6, #144 @ 0x90 │ │ │ │ + tsteq r6, #128 @ 0x80 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 4cfb8 <__cxa_atexit@plt+0x4032c> │ │ │ │ @@ -65789,15 +65789,15 @@ │ │ │ │ beq 4d0ac <__cxa_atexit@plt+0x40420> │ │ │ │ ldr r2, [pc, #72] @ 4d0c4 <__cxa_atexit@plt+0x40438> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -65829,15 +65829,15 @@ │ │ │ │ beq 4d140 <__cxa_atexit@plt+0x404b4> │ │ │ │ ldr r3, [pc, #56] @ 4d154 <__cxa_atexit@plt+0x404c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -65858,29 +65858,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 4d1b0 <__cxa_atexit@plt+0x40524> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 4d1dc <__cxa_atexit@plt+0x40550> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 4d278 <__cxa_atexit@plt+0x405ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -65902,15 +65902,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 4d284 <__cxa_atexit@plt+0x405f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -65937,15 +65937,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4d2ec <__cxa_atexit@plt+0x40660> │ │ │ │ ldr r3, [pc, #44] @ 4d2fc <__cxa_atexit@plt+0x40670> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -65961,29 +65961,29 @@ │ │ │ │ beq 4d340 <__cxa_atexit@plt+0x406b4> │ │ │ │ ldr r3, [pc, #32] @ 4d34c <__cxa_atexit@plt+0x406c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 4d378 <__cxa_atexit@plt+0x406ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 4d420 <__cxa_atexit@plt+0x40794> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -66009,15 +66009,15 @@ │ │ │ │ beq 4d418 <__cxa_atexit@plt+0x4078c> │ │ │ │ ldr r5, [pc, #64] @ 4d42c <__cxa_atexit@plt+0x407a0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -66046,15 +66046,15 @@ │ │ │ │ beq 4d4a0 <__cxa_atexit@plt+0x40814> │ │ │ │ ldr r2, [pc, #48] @ 4d4b0 <__cxa_atexit@plt+0x40824> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -66073,29 +66073,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 4d50c <__cxa_atexit@plt+0x40880> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 4d538 <__cxa_atexit@plt+0x408ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 4d5b4 <__cxa_atexit@plt+0x40928> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -66118,17 +66118,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r6, #104, 24 @ 0x6800 │ │ │ │ + tsteq r6, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d5f8 <__cxa_atexit@plt+0x4096c> │ │ │ │ @@ -66138,16 +66138,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #248, 22 @ 0x3e000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -66162,28 +66162,28 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ add r8, r8, #3 │ │ │ │ mov sl, r3 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ rscseq sl, r3, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r8, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r9, sl │ │ │ │ - b 3ff9cc <__cxa_atexit@plt+0x3f2d40> │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ rscseq sl, r3, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -66300,15 +66300,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r6, #24, 14 @ 0x600000 │ │ │ │ + tsteq r6, #8, 14 @ 0x200000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 4d8c8 <__cxa_atexit@plt+0x40c3c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -66352,15 +66352,15 @@ │ │ │ │ beq 4d978 <__cxa_atexit@plt+0x40cec> │ │ │ │ ldr r2, [pc, #72] @ 4d990 <__cxa_atexit@plt+0x40d04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -66392,15 +66392,15 @@ │ │ │ │ beq 4da0c <__cxa_atexit@plt+0x40d80> │ │ │ │ ldr r3, [pc, #56] @ 4da20 <__cxa_atexit@plt+0x40d94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -66421,29 +66421,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 4da7c <__cxa_atexit@plt+0x40df0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 4daa8 <__cxa_atexit@plt+0x40e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 4db44 <__cxa_atexit@plt+0x40eb8> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -66465,15 +66465,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 4db50 <__cxa_atexit@plt+0x40ec4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -66500,15 +66500,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4dbb8 <__cxa_atexit@plt+0x40f2c> │ │ │ │ ldr r3, [pc, #44] @ 4dbc8 <__cxa_atexit@plt+0x40f3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -66524,29 +66524,29 @@ │ │ │ │ beq 4dc0c <__cxa_atexit@plt+0x40f80> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 4dc18 <__cxa_atexit@plt+0x40f8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 4dc44 <__cxa_atexit@plt+0x40fb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 4dcc0 <__cxa_atexit@plt+0x41034> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -66569,17 +66569,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r6, #92, 10 @ 0x17000000 │ │ │ │ + tsteq r6, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4dd04 <__cxa_atexit@plt+0x41078> │ │ │ │ @@ -66589,16 +66589,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #236, 8 @ 0xec000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -66612,28 +66612,28 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ add r8, lr, #2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ rscseq r9, r3, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r8, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r9, sl │ │ │ │ - b 3ff9cc <__cxa_atexit@plt+0x3f2d40> │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ rscseq r9, r3, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -66721,18 +66721,18 @@ │ │ │ │ bhi 4df20 <__cxa_atexit@plt+0x41294> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 4df28 <__cxa_atexit@plt+0x4129c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e3cb20 <__cxa_atexit@plt+0xe2fe94> │ │ │ │ + b 183dbd0 <__cxa_atexit@plt+0x1830f44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #36 @ 0x24 │ │ │ │ + tsteq r6, #20 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -66745,28 +66745,28 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r8, r0, #3 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ rscseq r9, r3, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r8, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r9, sl │ │ │ │ - b 3ff9cc <__cxa_atexit@plt+0x3f2d40> │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ rscseq r9, r3, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ @@ -66846,21 +66846,21 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #12] @ 4e114 <__cxa_atexit@plt+0x41488> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ rscseq r9, r3, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #4 │ │ │ │ cmp fp, ip │ │ │ │ bhi 4e1ec <__cxa_atexit@plt+0x41560> │ │ │ │ @@ -66948,30 +66948,30 @@ │ │ │ │ stmib r3, {r1, r2, r7, r8} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #52, 26 @ 0xd00 │ │ │ │ + tsteq r6, #36, 26 @ 0x900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e2e8 <__cxa_atexit@plt+0x4165c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 4e2f8 <__cxa_atexit@plt+0x4166c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -66989,30 +66989,30 @@ │ │ │ │ stmib r3, {r1, r2, r7, r8} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #144, 24 @ 0x9000 │ │ │ │ + tsteq r6, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e38c <__cxa_atexit@plt+0x41700> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 4e39c <__cxa_atexit@plt+0x41710> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ rscseq r9, r3, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -67043,15 +67043,15 @@ │ │ │ │ str r9, [r2, #24] │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #52] @ 4e44c <__cxa_atexit@plt+0x417c0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #48] @ 4e450 <__cxa_atexit@plt+0x417c4> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r3 │ │ │ │ - b e4f9fc <__cxa_atexit@plt+0xe42d70> │ │ │ │ + b 1850aac <__cxa_atexit@plt+0x1843e20> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -67077,31 +67077,31 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ beq 4e4b0 <__cxa_atexit@plt+0x41824> │ │ │ │ ldr r3, [pc, #40] @ 4e4cc <__cxa_atexit@plt+0x41840> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r6, #176, 20 @ 0xb0000 │ │ │ │ + tsteq r6, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rscseq r9, r3, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4e4f0 <__cxa_atexit@plt+0x41864> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq r9, r3, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [pc, #56] @ 4e544 <__cxa_atexit@plt+0x418b8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -67112,28 +67112,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4e53c <__cxa_atexit@plt+0x418b0> │ │ │ │ ldr r5, [pc, #28] @ 4e548 <__cxa_atexit@plt+0x418bc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ rscseq r9, r3, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4e570 <__cxa_atexit@plt+0x418e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -67157,17 +67157,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 4e5f8 <__cxa_atexit@plt+0x4196c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r6, #192, 18 @ 0x300000 │ │ │ │ - tsteq r6, #180, 18 @ 0x2d0000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r6, #176, 18 @ 0x2c0000 │ │ │ │ + tsteq r6, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -67188,17 +67188,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 4e674 <__cxa_atexit@plt+0x419e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r6, #64, 18 @ 0x100000 │ │ │ │ - tsteq r6, #60, 18 @ 0xf0000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r6, #48, 18 @ 0xc0000 │ │ │ │ + tsteq r6, #44, 18 @ 0xb0000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -67212,15 +67212,15 @@ │ │ │ │ stmib r3, {r1, r2, r7, r8} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #20, 18 @ 0x50000 │ │ │ │ + tsteq r6, #4, 18 @ 0x10000 │ │ │ │ rscseq r9, r3, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -67234,15 +67234,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ rscseq r9, r3, #24, 4 @ 0x80000001 │ │ │ │ @@ -67263,31 +67263,31 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ beq 4e798 <__cxa_atexit@plt+0x41b0c> │ │ │ │ ldr r3, [pc, #40] @ 4e7b4 <__cxa_atexit@plt+0x41b28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r6, #200, 14 @ 0x3200000 │ │ │ │ + tsteq r6, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rscseq r9, r3, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4e7d8 <__cxa_atexit@plt+0x41b4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq r9, r3, #120, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [pc, #56] @ 4e82c <__cxa_atexit@plt+0x41ba0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -67298,28 +67298,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4e824 <__cxa_atexit@plt+0x41b98> │ │ │ │ ldr r5, [pc, #28] @ 4e830 <__cxa_atexit@plt+0x41ba4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ rscseq r9, r3, #32, 2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4e858 <__cxa_atexit@plt+0x41bcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -67343,17 +67343,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 4e8e0 <__cxa_atexit@plt+0x41c54> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r6, #216, 12 @ 0xd800000 │ │ │ │ - tsteq r6, #204, 12 @ 0xcc00000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r6, #200, 12 @ 0xc800000 │ │ │ │ + tsteq r6, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -67374,17 +67374,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 4e95c <__cxa_atexit@plt+0x41cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r6, #88, 12 @ 0x5800000 │ │ │ │ - tsteq r6, #84, 12 @ 0x5400000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r6, #72, 12 @ 0x4800000 │ │ │ │ + tsteq r6, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -67398,15 +67398,15 @@ │ │ │ │ stmib r3, {r1, r2, r7, r8} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #44, 12 @ 0x2c00000 │ │ │ │ + tsteq r6, #28, 12 @ 0x1c00000 │ │ │ │ rscseq r8, r3, #156, 30 @ 0x270 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -67420,15 +67420,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ rscseq r9, r3, #72 @ 0x48 │ │ │ │ @@ -67459,15 +67459,15 @@ │ │ │ │ str r0, [r2, #16] │ │ │ │ str lr, [r2, #20] │ │ │ │ str ip, [r2, #24] │ │ │ │ sub sl, r6, #7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #40] @ 4eacc <__cxa_atexit@plt+0x41e40> │ │ │ │ add r8, pc, r8 │ │ │ │ - b e5f934 <__cxa_atexit@plt+0xe52ca8> │ │ │ │ + b 18609e4 <__cxa_atexit@plt+0x1853d58> │ │ │ │ mov r6, r2 │ │ │ │ b 4eab8 <__cxa_atexit@plt+0x41e2c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ @@ -67510,18 +67510,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r6, #56, 8 @ 0x38000000 │ │ │ │ - tsteq r6, #52, 12 @ 0x3400000 │ │ │ │ + tsteq r6, #40, 8 @ 0x28000000 │ │ │ │ + tsteq r6, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4ebc0 <__cxa_atexit@plt+0x41f34> │ │ │ │ @@ -67532,16 +67532,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #184, 10 @ 0x2e000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -67550,15 +67550,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -67596,18 +67596,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r6, #224, 4 │ │ │ │ - tsteq r6, #220, 8 @ 0xdc000000 │ │ │ │ + tsteq r6, #208, 4 │ │ │ │ + tsteq r6, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4ed18 <__cxa_atexit@plt+0x4208c> │ │ │ │ @@ -67618,16 +67618,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #96, 8 @ 0x60000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -67636,15 +67636,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ rscseq r8, r3, #8, 24 @ 0x800 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -67713,18 +67713,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r6, #12, 2 │ │ │ │ - tsteq r6, #48, 8 @ 0x30000000 │ │ │ │ + tsteq r6, #252 @ 0xfc │ │ │ │ + tsteq r6, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4eeec <__cxa_atexit@plt+0x42260> │ │ │ │ @@ -67735,16 +67735,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #180, 6 @ 0xd0000002 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -67753,15 +67753,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -67799,18 +67799,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r6, #180, 30 @ 0x2d0 │ │ │ │ - tsteq r6, #216, 4 @ 0x8000000d │ │ │ │ + tsteq r6, #164, 30 @ 0x290 │ │ │ │ + tsteq r6, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f044 <__cxa_atexit@plt+0x423b8> │ │ │ │ @@ -67821,16 +67821,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #92, 4 @ 0xc0000005 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -67839,15 +67839,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ rscseq r8, r3, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -67916,18 +67916,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r6, #224, 26 @ 0x3800 │ │ │ │ - tsteq r6, #0, 2 │ │ │ │ + tsteq r6, #208, 26 @ 0x3400 │ │ │ │ + tsteq r6, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f218 <__cxa_atexit@plt+0x4258c> │ │ │ │ @@ -67938,16 +67938,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #132 @ 0x84 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #116 @ 0x74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -67956,15 +67956,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -68002,18 +68002,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r6, #136, 24 @ 0x8800 │ │ │ │ - tsteq r6, #168, 30 @ 0x2a0 │ │ │ │ + tsteq r6, #120, 24 @ 0x7800 │ │ │ │ + tsteq r6, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f370 <__cxa_atexit@plt+0x426e4> │ │ │ │ @@ -68024,16 +68024,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #44, 30 @ 0xb0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #28, 30 @ 0x70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -68042,15 +68042,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ rscseq r8, r3, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -68085,25 +68085,25 @@ │ │ │ │ ldr r9, [pc, #60] @ 4f494 <__cxa_atexit@plt+0x42808> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #52] @ 4f498 <__cxa_atexit@plt+0x4280c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r6, #176, 26 @ 0x2c00 │ │ │ │ + tsteq r6, #160, 26 @ 0x2800 │ │ │ │ rscseq r8, r3, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f524 <__cxa_atexit@plt+0x42898> │ │ │ │ ldr r2, [pc, #136] @ 4f540 <__cxa_atexit@plt+0x428b4> │ │ │ │ @@ -68137,19 +68137,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r6, #116, 20 @ 0x74000 │ │ │ │ - tsteq r6, #176, 20 @ 0xb0000 │ │ │ │ - tsteq r6, #220, 24 @ 0xdc00 │ │ │ │ + tsteq r6, #100, 20 @ 0x64000 │ │ │ │ + tsteq r6, #160, 20 @ 0xa0000 │ │ │ │ + tsteq r6, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f598 <__cxa_atexit@plt+0x4290c> │ │ │ │ @@ -68162,17 +68162,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #44, 20 @ 0x2c000 │ │ │ │ - tsteq r6, #88, 24 @ 0x5800 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #28, 20 @ 0x1c000 │ │ │ │ + tsteq r6, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4f610 <__cxa_atexit@plt+0x42984> │ │ │ │ ldr lr, [pc, #80] @ 4f61c <__cxa_atexit@plt+0x42990> │ │ │ │ @@ -68194,15 +68194,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r6, #84, 18 @ 0x150000 │ │ │ │ + tsteq r6, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #152] @ 4f6d0 <__cxa_atexit@plt+0x42a44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -68237,18 +68237,18 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r6, #12, 24 @ 0xc00 │ │ │ │ + tsteq r6, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 4f768 <__cxa_atexit@plt+0x42adc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -68275,17 +68275,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r6, #116, 22 @ 0x1d000 │ │ │ │ + tsteq r6, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f7c4 <__cxa_atexit@plt+0x42b38> │ │ │ │ @@ -68301,16 +68301,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #13 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #248, 20 @ 0xf8000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f860 <__cxa_atexit@plt+0x42bd4> │ │ │ │ ldr lr, [pc, #140] @ 4f880 <__cxa_atexit@plt+0x42bf4> │ │ │ │ @@ -68345,18 +68345,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r6, #52, 14 @ 0xd00000 │ │ │ │ - tsteq r6, #160, 18 @ 0x280000 │ │ │ │ + tsteq r6, #36, 14 @ 0x900000 │ │ │ │ + tsteq r6, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f8cc <__cxa_atexit@plt+0x42c40> │ │ │ │ @@ -68367,16 +68367,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #36, 18 @ 0x90000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4f940 <__cxa_atexit@plt+0x42cb4> │ │ │ │ ldr lr, [pc, #80] @ 4f94c <__cxa_atexit@plt+0x42cc0> │ │ │ │ @@ -68398,15 +68398,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r6, #36, 12 @ 0x2400000 │ │ │ │ + tsteq r6, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #152] @ 4fa00 <__cxa_atexit@plt+0x42d74> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -68441,18 +68441,18 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r6, #220, 16 @ 0xdc0000 │ │ │ │ + tsteq r6, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 4fa98 <__cxa_atexit@plt+0x42e0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -68479,17 +68479,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r6, #68, 16 @ 0x440000 │ │ │ │ + tsteq r6, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4faf4 <__cxa_atexit@plt+0x42e68> │ │ │ │ @@ -68505,16 +68505,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #13 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #200, 14 @ 0x3200000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -68551,15 +68551,15 @@ │ │ │ │ add r1, r3, #32 │ │ │ │ stm r1, {r0, r8, ip} │ │ │ │ mov r8, r3 │ │ │ │ str lr, [r8, #20]! │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ str r6, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ @@ -68580,32 +68580,32 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ mov r8, r3 │ │ │ │ str lr, [r8, #12]! │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r3 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 4fc74 <__cxa_atexit@plt+0x42fe8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #20] @ 4fc70 <__cxa_atexit@plt+0x42fe4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @@ -68634,21 +68634,21 @@ │ │ │ │ str r0, [sl, #32] │ │ │ │ str r8, [sl, #36] @ 0x24 │ │ │ │ str r2, [sl, #40] @ 0x28 │ │ │ │ mov r8, sl │ │ │ │ str lr, [r8, #20]! │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r7, ip │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ ldr r3, [pc, #24] @ 4fd24 <__cxa_atexit@plt+0x43098> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -68671,22 +68671,22 @@ │ │ │ │ str r1, [sl, #20] │ │ │ │ str r0, [sl, #24] │ │ │ │ str r3, [sl, #28] │ │ │ │ str r2, [sl, #32] │ │ │ │ mov r8, sl │ │ │ │ str lr, [r8, #12]! │ │ │ │ add r5, r5, #32 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ ldr r3, [pc, #28] @ 4fdbc <__cxa_atexit@plt+0x43130> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #28 │ │ │ │ @@ -68820,19 +68820,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r6, #200, 30 @ 0x320 │ │ │ │ - tsteq r6, #4 │ │ │ │ - tsteq r6, #48, 4 │ │ │ │ + tsteq r6, #184, 30 @ 0x2e0 │ │ │ │ + tsteq r6, #244, 30 @ 0x3d0 │ │ │ │ + tsteq r6, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 50044 <__cxa_atexit@plt+0x433b8> │ │ │ │ @@ -68845,17 +68845,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #128, 30 @ 0x200 │ │ │ │ - tsteq r6, #172, 2 @ 0x2b │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #112, 30 @ 0x1c0 │ │ │ │ + tsteq r6, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 500bc <__cxa_atexit@plt+0x43430> │ │ │ │ ldr lr, [pc, #80] @ 500c8 <__cxa_atexit@plt+0x4343c> │ │ │ │ @@ -68877,15 +68877,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r6, #168, 28 @ 0xa80 │ │ │ │ + tsteq r6, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #152] @ 5017c <__cxa_atexit@plt+0x434f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -68920,18 +68920,18 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r6, #96, 2 │ │ │ │ + tsteq r6, #80, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 50214 <__cxa_atexit@plt+0x43588> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -68958,17 +68958,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r6, #200 @ 0xc8 │ │ │ │ + tsteq r6, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 50270 <__cxa_atexit@plt+0x435e4> │ │ │ │ @@ -68984,16 +68984,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #13 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #76 @ 0x4c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #60 @ 0x3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5030c <__cxa_atexit@plt+0x43680> │ │ │ │ ldr lr, [pc, #140] @ 5032c <__cxa_atexit@plt+0x436a0> │ │ │ │ @@ -69028,18 +69028,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r6, #136, 24 @ 0x8800 │ │ │ │ - tsteq r6, #244, 28 @ 0xf40 │ │ │ │ + tsteq r6, #120, 24 @ 0x7800 │ │ │ │ + tsteq r6, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 50378 <__cxa_atexit@plt+0x436ec> │ │ │ │ @@ -69050,16 +69050,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #120, 28 @ 0x780 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 503ec <__cxa_atexit@plt+0x43760> │ │ │ │ ldr lr, [pc, #80] @ 503f8 <__cxa_atexit@plt+0x4376c> │ │ │ │ @@ -69081,15 +69081,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r6, #120, 22 @ 0x1e000 │ │ │ │ + tsteq r6, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #152] @ 504ac <__cxa_atexit@plt+0x43820> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -69124,18 +69124,18 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r6, #48, 28 @ 0x300 │ │ │ │ + tsteq r6, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 50544 <__cxa_atexit@plt+0x438b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -69162,17 +69162,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r6, #152, 26 @ 0x2600 │ │ │ │ + tsteq r6, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 505a0 <__cxa_atexit@plt+0x43914> │ │ │ │ @@ -69188,16 +69188,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #13 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #28, 26 @ 0x700 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #12, 26 @ 0x300 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -69234,15 +69234,15 @@ │ │ │ │ add r1, r3, #32 │ │ │ │ stm r1, {r0, r8, ip} │ │ │ │ mov r8, r3 │ │ │ │ str lr, [r8, #20]! │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ str r6, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ @@ -69263,32 +69263,32 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ mov r8, r3 │ │ │ │ str lr, [r8, #12]! │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r3 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 50720 <__cxa_atexit@plt+0x43a94> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #20] @ 5071c <__cxa_atexit@plt+0x43a90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @@ -69317,21 +69317,21 @@ │ │ │ │ str r0, [sl, #32] │ │ │ │ str r8, [sl, #36] @ 0x24 │ │ │ │ str r2, [sl, #40] @ 0x28 │ │ │ │ mov r8, sl │ │ │ │ str lr, [r8, #20]! │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r7, ip │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ ldr r3, [pc, #24] @ 507d0 <__cxa_atexit@plt+0x43b44> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -69354,22 +69354,22 @@ │ │ │ │ str r1, [sl, #20] │ │ │ │ str r0, [sl, #24] │ │ │ │ str r3, [sl, #28] │ │ │ │ str r2, [sl, #32] │ │ │ │ mov r8, sl │ │ │ │ str lr, [r8, #12]! │ │ │ │ add r5, r5, #32 │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ ldr r3, [pc, #28] @ 50868 <__cxa_atexit@plt+0x43bdc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -69404,15 +69404,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r6, #152, 12 @ 0x9800000 │ │ │ │ + tsteq r6, #136, 12 @ 0x8800000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 50948 <__cxa_atexit@plt+0x43cbc> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -69456,15 +69456,15 @@ │ │ │ │ beq 509f8 <__cxa_atexit@plt+0x43d6c> │ │ │ │ ldr r2, [pc, #72] @ 50a10 <__cxa_atexit@plt+0x43d84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -69496,15 +69496,15 @@ │ │ │ │ beq 50a8c <__cxa_atexit@plt+0x43e00> │ │ │ │ ldr r3, [pc, #56] @ 50aa0 <__cxa_atexit@plt+0x43e14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -69525,29 +69525,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 50afc <__cxa_atexit@plt+0x43e70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 50b28 <__cxa_atexit@plt+0x43e9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 50bc4 <__cxa_atexit@plt+0x43f38> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -69569,15 +69569,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 50bd0 <__cxa_atexit@plt+0x43f44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -69604,15 +69604,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 50c38 <__cxa_atexit@plt+0x43fac> │ │ │ │ ldr r3, [pc, #44] @ 50c48 <__cxa_atexit@plt+0x43fbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -69628,29 +69628,29 @@ │ │ │ │ beq 50c8c <__cxa_atexit@plt+0x44000> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 50c98 <__cxa_atexit@plt+0x4400c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 50cc4 <__cxa_atexit@plt+0x44038> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 50d40 <__cxa_atexit@plt+0x440b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -69673,17 +69673,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r6, #220, 8 @ 0xdc000000 │ │ │ │ + tsteq r6, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 50d84 <__cxa_atexit@plt+0x440f8> │ │ │ │ @@ -69693,16 +69693,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #108, 8 @ 0x6c000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -69713,15 +69713,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -69827,15 +69827,15 @@ │ │ │ │ beq 50fc4 <__cxa_atexit@plt+0x44338> │ │ │ │ ldr r2, [pc, #72] @ 50fdc <__cxa_atexit@plt+0x44350> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -69867,15 +69867,15 @@ │ │ │ │ beq 51058 <__cxa_atexit@plt+0x443cc> │ │ │ │ ldr r3, [pc, #56] @ 5106c <__cxa_atexit@plt+0x443e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -69896,29 +69896,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 510c8 <__cxa_atexit@plt+0x4443c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 510f4 <__cxa_atexit@plt+0x44468> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 51190 <__cxa_atexit@plt+0x44504> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #32] │ │ │ │ @@ -69940,15 +69940,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 5119c <__cxa_atexit@plt+0x44510> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -69975,15 +69975,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 51204 <__cxa_atexit@plt+0x44578> │ │ │ │ ldr r3, [pc, #44] @ 51214 <__cxa_atexit@plt+0x44588> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -69999,29 +69999,29 @@ │ │ │ │ beq 51258 <__cxa_atexit@plt+0x445cc> │ │ │ │ ldr r3, [pc, #32] @ 51264 <__cxa_atexit@plt+0x445d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 51290 <__cxa_atexit@plt+0x44604> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, lsl #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 51308 <__cxa_atexit@plt+0x4467c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ @@ -70127,15 +70127,15 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [sp, #4] │ │ │ │ ldr r9, [pc, #48] @ 5147c <__cxa_atexit@plt+0x447f0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b e5141c <__cxa_atexit@plt+0xe44790> │ │ │ │ + b 18524cc <__cxa_atexit@plt+0x1845840> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -70229,15 +70229,15 @@ │ │ │ │ beq 5160c <__cxa_atexit@plt+0x44980> │ │ │ │ ldr r2, [pc, #72] @ 51624 <__cxa_atexit@plt+0x44998> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -70269,15 +70269,15 @@ │ │ │ │ beq 516a0 <__cxa_atexit@plt+0x44a14> │ │ │ │ ldr r3, [pc, #56] @ 516b4 <__cxa_atexit@plt+0x44a28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -70298,29 +70298,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 51710 <__cxa_atexit@plt+0x44a84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 5173c <__cxa_atexit@plt+0x44ab0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b e3c9b8 <__cxa_atexit@plt+0xe2fd2c> │ │ │ │ + b 183da68 <__cxa_atexit@plt+0x1830ddc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 517b0 <__cxa_atexit@plt+0x44b24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ @@ -70423,15 +70423,15 @@ │ │ │ │ stmdb r5, {r4, r9} │ │ │ │ ldmib sp, {r4, r5} │ │ │ │ ldr r8, [pc, #52] @ 5191c <__cxa_atexit@plt+0x44c90> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #48] @ 51920 <__cxa_atexit@plt+0x44c94> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b e5141c <__cxa_atexit@plt+0xe44790> │ │ │ │ + b 18524cc <__cxa_atexit@plt+0x1845840> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -70591,15 +70591,15 @@ │ │ │ │ b 51b88 <__cxa_atexit@plt+0x44efc> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ b 51b88 <__cxa_atexit@plt+0x44efc> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r9, [pc, #216] @ 51c6c <__cxa_atexit@plt+0x44fe0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 51c5c <__cxa_atexit@plt+0x44fd0> │ │ │ │ ldr r2, [pc, #192] @ 51c70 <__cxa_atexit@plt+0x44fe4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #188] @ 51c74 <__cxa_atexit@plt+0x44fe8> │ │ │ │ @@ -70640,20 +70640,20 @@ │ │ │ │ ldr r0, [pc, #60] @ 51c80 <__cxa_atexit@plt+0x44ff4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #60] @ 0x3c │ │ │ │ str lr, [r6, #64] @ 0x40 │ │ │ │ mov r6, r3 │ │ │ │ ldr r9, [pc, #44] @ 51c84 <__cxa_atexit@plt+0x44ff8> │ │ │ │ add r9, pc, r9 │ │ │ │ - b e5141c <__cxa_atexit@plt+0xe44790> │ │ │ │ + b 18524cc <__cxa_atexit@plt+0x1845840> │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r6, #128, 12 @ 0x8000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r6, #112, 12 @ 0x7000000 │ │ │ │ @ instruction: 0xffffdf5c │ │ │ │ @ instruction: 0xffffe210 │ │ │ │ @ instruction: 0xffffe9d4 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ rscseq r5, r3, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -70663,18 +70663,18 @@ │ │ │ │ bhi 51cb8 <__cxa_atexit@plt+0x4502c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 51cc0 <__cxa_atexit@plt+0x45034> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #140, 4 @ 0xc0000008 │ │ │ │ + tsteq r6, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 51d78 <__cxa_atexit@plt+0x450ec> │ │ │ │ ldr lr, [pc, #160] @ 51d84 <__cxa_atexit@plt+0x450f8> │ │ │ │ @@ -70716,15 +70716,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, #52, 4 @ 0x40000003 │ │ │ │ + tsteq r6, #36, 4 @ 0x40000002 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -70782,17 +70782,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r6, #148, 6 @ 0x50000002 │ │ │ │ + tsteq r6, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70811,15 +70811,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -70828,18 +70828,18 @@ │ │ │ │ bhi 51f4c <__cxa_atexit@plt+0x452c0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 51f54 <__cxa_atexit@plt+0x452c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #248, 30 @ 0x3e0 │ │ │ │ + tsteq r6, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5200c <__cxa_atexit@plt+0x45380> │ │ │ │ ldr lr, [pc, #160] @ 52018 <__cxa_atexit@plt+0x4538c> │ │ │ │ @@ -70881,15 +70881,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, #160, 30 @ 0x280 │ │ │ │ + tsteq r6, #144, 30 @ 0x240 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -70947,17 +70947,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r6, #0, 2 │ │ │ │ + tsteq r6, #240 @ 0xf0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70979,15 +70979,15 @@ │ │ │ │ str sl, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ mov r7, r9 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ mov sl, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ rscseq r5, r3, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -71122,32 +71122,32 @@ │ │ │ │ ldr sl, [sp, #20] │ │ │ │ b 51abc <__cxa_atexit@plt+0x44e30> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, ip │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5241c <__cxa_atexit@plt+0x45790> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 52424 <__cxa_atexit@plt+0x45798> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #40, 22 @ 0xa000 │ │ │ │ + tsteq r6, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 524dc <__cxa_atexit@plt+0x45850> │ │ │ │ ldr lr, [pc, #160] @ 524e8 <__cxa_atexit@plt+0x4585c> │ │ │ │ @@ -71189,15 +71189,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, #208, 20 @ 0xd0000 │ │ │ │ + tsteq r6, #192, 20 @ 0xc0000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -71255,17 +71255,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r6, #48, 24 @ 0x3000 │ │ │ │ + tsteq r6, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71284,15 +71284,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -71301,18 +71301,18 @@ │ │ │ │ bhi 526b0 <__cxa_atexit@plt+0x45a24> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 526b8 <__cxa_atexit@plt+0x45a2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #148, 16 @ 0x940000 │ │ │ │ + tsteq r6, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 52770 <__cxa_atexit@plt+0x45ae4> │ │ │ │ ldr lr, [pc, #160] @ 5277c <__cxa_atexit@plt+0x45af0> │ │ │ │ @@ -71354,15 +71354,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, #60, 16 @ 0x3c0000 │ │ │ │ + tsteq r6, #44, 16 @ 0x2c0000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -71420,17 +71420,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r6, #156, 18 @ 0x270000 │ │ │ │ + tsteq r6, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71452,15 +71452,15 @@ │ │ │ │ str sl, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ mov r7, r9 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ mov sl, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ rscseq r5, r3, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -71587,15 +71587,15 @@ │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ b 51abc <__cxa_atexit@plt+0x44e30> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ rscseq r5, r3, #148 @ 0x94 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -71667,36 +71667,36 @@ │ │ │ │ str r0, [r6, #88] @ 0x58 │ │ │ │ ldr r9, [pc, #100] @ 52cb8 <__cxa_atexit@plt+0x4602c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, ip │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #92 @ 0x5c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, ip │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffffc208 │ │ │ │ @ instruction: 0xffffc840 │ │ │ │ @ instruction: 0xffffc50c │ │ │ │ @ instruction: 0xffffef04 │ │ │ │ @ instruction: 0xfffff5c8 │ │ │ │ rscseq r4, r3, #72, 30 @ 0x120 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - tsteq r6, #180, 10 @ 0x2d000000 │ │ │ │ + tsteq r6, #164, 10 @ 0x29000000 │ │ │ │ rscseq r4, r3, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71748,41 +71748,41 @@ │ │ │ │ stm lr, {r0, r1, r8, r9} │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ str r0, [r3, #88] @ 0x58 │ │ │ │ ldr r9, [pc, #48] @ 52dd0 <__cxa_atexit@plt+0x46144> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r8, [pc, #44] @ 52dd4 <__cxa_atexit@plt+0x46148> │ │ │ │ add r8, pc, r8 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffc0a8 │ │ │ │ @ instruction: 0xffffc6f8 │ │ │ │ @ instruction: 0xffffc3a0 │ │ │ │ @ instruction: 0xffffed90 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffff46c │ │ │ │ - tsteq r6, #104, 8 @ 0x68000000 │ │ │ │ + tsteq r6, #88, 8 @ 0x58000000 │ │ │ │ rscseq r4, r3, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 52e08 <__cxa_atexit@plt+0x4617c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 52e10 <__cxa_atexit@plt+0x46184> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #60, 2 │ │ │ │ + tsteq r6, #44, 2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 52ec8 <__cxa_atexit@plt+0x4623c> │ │ │ │ ldr lr, [pc, #160] @ 52ed4 <__cxa_atexit@plt+0x46248> │ │ │ │ @@ -71824,15 +71824,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, #228 @ 0xe4 │ │ │ │ + tsteq r6, #212 @ 0xd4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -71890,17 +71890,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r6, #68, 4 @ 0x40000004 │ │ │ │ + tsteq r6, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71919,15 +71919,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -71936,18 +71936,18 @@ │ │ │ │ bhi 5309c <__cxa_atexit@plt+0x46410> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 530a4 <__cxa_atexit@plt+0x46418> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #168, 28 @ 0xa80 │ │ │ │ + tsteq r6, #152, 28 @ 0x980 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5315c <__cxa_atexit@plt+0x464d0> │ │ │ │ ldr lr, [pc, #160] @ 53168 <__cxa_atexit@plt+0x464dc> │ │ │ │ @@ -71989,15 +71989,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, #80, 28 @ 0x500 │ │ │ │ + tsteq r6, #64, 28 @ 0x400 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -72055,17 +72055,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r6, #176, 30 @ 0x2c0 │ │ │ │ + tsteq r6, #160, 30 @ 0x280 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72087,15 +72087,15 @@ │ │ │ │ str sl, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ mov r7, r9 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ mov sl, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ rscseq r4, r3, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -72233,32 +72233,32 @@ │ │ │ │ b 52b40 <__cxa_atexit@plt+0x45eb4> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 53578 <__cxa_atexit@plt+0x468ec> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 53580 <__cxa_atexit@plt+0x468f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #204, 18 @ 0x330000 │ │ │ │ + tsteq r6, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 53638 <__cxa_atexit@plt+0x469ac> │ │ │ │ ldr lr, [pc, #160] @ 53644 <__cxa_atexit@plt+0x469b8> │ │ │ │ @@ -72300,15 +72300,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, #116, 18 @ 0x1d0000 │ │ │ │ + tsteq r6, #100, 18 @ 0x190000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -72366,17 +72366,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r6, #212, 20 @ 0xd4000 │ │ │ │ + tsteq r6, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72395,15 +72395,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -72412,18 +72412,18 @@ │ │ │ │ bhi 5380c <__cxa_atexit@plt+0x46b80> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 53814 <__cxa_atexit@plt+0x46b88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #56, 14 @ 0xe00000 │ │ │ │ + tsteq r6, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 538cc <__cxa_atexit@plt+0x46c40> │ │ │ │ ldr lr, [pc, #160] @ 538d8 <__cxa_atexit@plt+0x46c4c> │ │ │ │ @@ -72465,15 +72465,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, #224, 12 @ 0xe000000 │ │ │ │ + tsteq r6, #208, 12 @ 0xd000000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -72531,17 +72531,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r6, #64, 16 @ 0x400000 │ │ │ │ + tsteq r6, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72563,15 +72563,15 @@ │ │ │ │ str sl, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ mov r7, r9 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ mov sl, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff924 <__cxa_atexit@plt+0x3f2c98> │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ rscseq r4, r3, #72, 2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -72693,15 +72693,15 @@ │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ b 52b40 <__cxa_atexit@plt+0x45eb4> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ rscseq r3, r3, #76, 30 @ 0x130 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -72743,31 +72743,31 @@ │ │ │ │ bhi 53d38 <__cxa_atexit@plt+0x470ac> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r9, [pc, #24] @ 53d44 <__cxa_atexit@plt+0x470b8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #236, 8 @ 0xec000000 │ │ │ │ + tsteq r6, #220, 8 @ 0xdc000000 │ │ │ │ rscseq r3, r3, #64, 28 @ 0x400 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r8, [r7, #4] │ │ │ │ str sl, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov sl, r3 │ │ │ │ - b e5e424 <__cxa_atexit@plt+0xe51798> │ │ │ │ + b 185f4d4 <__cxa_atexit@plt+0x1852848> │ │ │ │ rscseq r3, r3, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -72776,15 +72776,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b e5141c <__cxa_atexit@plt+0xe44790> │ │ │ │ + b 18524cc <__cxa_atexit@plt+0x1845840> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r3, r3, #116, 24 @ 0x7400 │ │ │ │ rscseq r3, r3, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -72794,15 +72794,15 @@ │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 53e04 <__cxa_atexit@plt+0x47178> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b e5f934 <__cxa_atexit@plt+0xe52ca8> │ │ │ │ + b 18609e4 <__cxa_atexit@plt+0x1853d58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r3, r3, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -72813,19 +72813,19 @@ │ │ │ │ bhi 53e50 <__cxa_atexit@plt+0x471c4> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r9, [r7, #4] │ │ │ │ ldr r8, [pc, #24] @ 53e5c <__cxa_atexit@plt+0x471d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b e4f9fc <__cxa_atexit@plt+0xe42d70> │ │ │ │ + b 1850aac <__cxa_atexit@plt+0x1843e20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, #212, 6 @ 0x50000003 │ │ │ │ + tsteq r6, #196, 6 @ 0x10000003 │ │ │ │ rscseq r3, r3, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -72834,15 +72834,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r8, [r7, #4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b e53178 <__cxa_atexit@plt+0xe464ec> │ │ │ │ + b 1854228 <__cxa_atexit@plt+0x184759c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ rscseq r3, r3, #148, 24 @ 0x9400 │ │ │ │ rscseq r3, r3, #36, 26 @ 0x900 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -72960,15 +72960,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ b 3a2c4 <__cxa_atexit@plt+0x2d638> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xffffa3f0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @@ -73035,15 +73035,15 @@ │ │ │ │ str r8, [r8, #24] │ │ │ │ str r3, [r8, #76]! @ 0x4c │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3a2c4 <__cxa_atexit@plt+0x2d638> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffa2bc │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @@ -73125,19 +73125,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r3, r3, #4, 18 @ 0x10000 │ │ │ │ - tstpeq r5, #140, 28 @ p-variant is OBSOLETE @ 0x8c0 │ │ │ │ + tstpeq r5, #124, 28 @ p-variant is OBSOLETE @ 0x7c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 543a8 <__cxa_atexit@plt+0x4771c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -73155,17 +73155,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tstpeq r5, #232, 26 @ p-variant is OBSOLETE @ 0x3a00 │ │ │ │ + tstpeq r5, #216, 26 @ p-variant is OBSOLETE @ 0x3600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 543f0 <__cxa_atexit@plt+0x47764> │ │ │ │ @@ -73176,16 +73176,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r5, #140, 26 @ p-variant is OBSOLETE @ 0x2300 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r5, #124, 26 @ p-variant is OBSOLETE @ 0x1f00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54490 <__cxa_atexit@plt+0x47804> │ │ │ │ ldr r7, [pc, #148] @ 544b4 <__cxa_atexit@plt+0x47828> │ │ │ │ @@ -73222,19 +73222,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r3, r3, #132, 14 @ 0x2100000 │ │ │ │ - tstpeq r5, #4, 26 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ + tstpeq r5, #244, 24 @ p-variant is OBSOLETE @ 0xf400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 5452c <__cxa_atexit@plt+0x478a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -73252,17 +73252,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tstpeq r5, #96, 24 @ p-variant is OBSOLETE @ 0x6000 │ │ │ │ + tstpeq r5, #80, 24 @ p-variant is OBSOLETE @ 0x5000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 54574 <__cxa_atexit@plt+0x478e8> │ │ │ │ @@ -73273,16 +73273,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r5, #4, 24 @ p-variant is OBSOLETE @ 0x400 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r5, #244, 22 @ p-variant is OBSOLETE @ 0x3d000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54614 <__cxa_atexit@plt+0x47988> │ │ │ │ ldr r7, [pc, #148] @ 54638 <__cxa_atexit@plt+0x479ac> │ │ │ │ @@ -73319,19 +73319,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r3, r3, #4, 12 @ 0x400000 │ │ │ │ - tstpeq r5, #164, 24 @ p-variant is OBSOLETE @ 0xa400 │ │ │ │ + tstpeq r5, #148, 24 @ p-variant is OBSOLETE @ 0x9400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 546b0 <__cxa_atexit@plt+0x47a24> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -73349,17 +73349,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tstpeq r5, #0, 24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, #240, 22 @ p-variant is OBSOLETE @ 0x3c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 546f8 <__cxa_atexit@plt+0x47a6c> │ │ │ │ @@ -73370,16 +73370,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r5, #164, 22 @ p-variant is OBSOLETE @ 0x29000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r5, #148, 22 @ p-variant is OBSOLETE @ 0x25000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54798 <__cxa_atexit@plt+0x47b0c> │ │ │ │ ldr r7, [pc, #148] @ 547bc <__cxa_atexit@plt+0x47b30> │ │ │ │ @@ -73416,19 +73416,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r3, r3, #132, 8 @ 0x84000000 │ │ │ │ - tstpeq r5, #36, 22 @ p-variant is OBSOLETE @ 0x9000 │ │ │ │ + tstpeq r5, #20, 22 @ p-variant is OBSOLETE @ 0x5000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 54834 <__cxa_atexit@plt+0x47ba8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -73446,17 +73446,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tstpeq r5, #128, 20 @ p-variant is OBSOLETE @ 0x80000 │ │ │ │ + tstpeq r5, #112, 20 @ p-variant is OBSOLETE @ 0x70000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5487c <__cxa_atexit@plt+0x47bf0> │ │ │ │ @@ -73467,16 +73467,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r5, #36, 20 @ p-variant is OBSOLETE @ 0x24000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r5, #20, 20 @ p-variant is OBSOLETE @ 0x14000 │ │ │ │ ldr r7, [r5] │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ cmp fp, r5 │ │ │ │ bhi 548c0 <__cxa_atexit@plt+0x47c34> │ │ │ │ ldr r3, [pc, #56] @ 548dc <__cxa_atexit@plt+0x47c50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -73558,18 +73558,18 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tstpeq r5, #216, 16 @ p-variant is OBSOLETE @ 0xd80000 │ │ │ │ + tstpeq r5, #200, 16 @ p-variant is OBSOLETE @ 0xc80000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #108] @ 54a80 <__cxa_atexit@plt+0x47df4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -73593,17 +73593,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tstpeq r5, #76, 16 @ p-variant is OBSOLETE @ 0x4c0000 │ │ │ │ + tstpeq r5, #60, 16 @ p-variant is OBSOLETE @ 0x3c0000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 54ad4 <__cxa_atexit@plt+0x47e48> │ │ │ │ @@ -73617,138 +73617,138 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r0, [r3, #20] │ │ │ │ sub r7, r6, #13 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r5, #220, 14 @ p-variant is OBSOLETE @ 0x3700000 │ │ │ │ - sbcseq fp, r5, #97 @ 0x61 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r5, #204, 14 @ p-variant is OBSOLETE @ 0x3300000 │ │ │ │ + sbcseq sl, r5, #230400 @ 0x38400 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq fp, r5, #140 @ 0x8c │ │ │ │ + sbcseq sl, r5, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq fp, r5, #182 @ 0xb6 │ │ │ │ + sbcseq sl, r5, #13824 @ 0x3600 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq fp, r5, #229 @ 0xe5 │ │ │ │ + sbcseq sl, r5, #25856 @ 0x6500 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq fp, r5, #20, 2 │ │ │ │ + sbcseq sl, r5, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq fp, r5, #-2147483633 @ 0x8000000f │ │ │ │ + sbcseq sl, r5, #48640 @ 0xbe00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq fp, r5, #108, 2 │ │ │ │ + sbcseq sl, r5, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq fp, r5, #-2147483609 @ 0x80000027 │ │ │ │ + sbcseq sl, r5, #1920 @ 0x780 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq fp, r5, #-1073741774 @ 0xc0000032 │ │ │ │ + sbcseq sl, r5, #4800 @ 0x12c0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 54c10 <__cxa_atexit@plt+0x47f84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 54c08 <__cxa_atexit@plt+0x47f7c> │ │ │ │ ldr r3, [pc, #44] @ 54c18 <__cxa_atexit@plt+0x47f8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 54c1c <__cxa_atexit@plt+0x47f90> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 1958da0 <__cxa_atexit@plt+0x194c114> │ │ │ │ + b 1ab63bc <__cxa_atexit@plt+0x1aa9730> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r5, #72, 6 @ p-variant is OBSOLETE @ 0x20000001 │ │ │ │ - tstpeq r5, #76, 6 @ p-variant is OBSOLETE @ 0x30000001 │ │ │ │ + tstpeq r5, #56, 6 @ p-variant is OBSOLETE @ 0xe0000000 │ │ │ │ + tstpeq r5, #60, 6 @ p-variant is OBSOLETE @ 0xf0000000 │ │ │ │ rscseq r3, r3, #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54c84 <__cxa_atexit@plt+0x47ff8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 54c7c <__cxa_atexit@plt+0x47ff0> │ │ │ │ ldr r3, [pc, #56] @ 54c8c <__cxa_atexit@plt+0x48000> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #48] @ 54c90 <__cxa_atexit@plt+0x48004> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 54c94 <__cxa_atexit@plt+0x48008> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq r5, #212, 4 @ p-variant is OBSOLETE @ 0x4000000d │ │ │ │ - tstpeq r5, #48, 6 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ + tstpeq r5, #196, 4 @ p-variant is OBSOLETE @ 0x4000000c │ │ │ │ + tstpeq r5, #32, 6 @ p-variant is OBSOLETE @ 0x80000000 │ │ │ │ rscseq r2, r3, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 54cc4 <__cxa_atexit@plt+0x48038> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 54cc8 <__cxa_atexit@plt+0x4803c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tstpeq r5, #232, 4 @ p-variant is OBSOLETE @ 0x8000000e │ │ │ │ + tstpeq r5, #216, 4 @ p-variant is OBSOLETE @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -73771,17 +73771,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 54d50 <__cxa_atexit@plt+0x480c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tstpeq r5, #104, 4 @ p-variant is OBSOLETE @ 0x80000006 │ │ │ │ - tstpeq r5, #92, 4 @ p-variant is OBSOLETE @ 0xc0000005 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tstpeq r5, #88, 4 @ p-variant is OBSOLETE @ 0x80000005 │ │ │ │ + tstpeq r5, #76, 4 @ p-variant is OBSOLETE @ 0xc0000004 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -73802,17 +73802,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 54dcc <__cxa_atexit@plt+0x48140> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tstpeq r5, #232, 2 @ p-variant is OBSOLETE @ 0x3a │ │ │ │ - tstpeq r5, #228, 2 @ p-variant is OBSOLETE @ 0x39 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tstpeq r5, #216, 2 @ p-variant is OBSOLETE @ 0x36 │ │ │ │ + tstpeq r5, #212, 2 @ p-variant is OBSOLETE @ 0x35 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ rscseq r2, r3, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -73835,29 +73835,29 @@ │ │ │ │ ldr r3, [pc, #72] @ 54e78 <__cxa_atexit@plt+0x481ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #60] @ 54e7c <__cxa_atexit@plt+0x481f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 102f8d0 <__cxa_atexit@plt+0x1022c44> │ │ │ │ + b 16e796c <__cxa_atexit@plt+0x16dace0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 54e80 <__cxa_atexit@plt+0x481f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tstpeq r5, #96, 8 @ p-variant is OBSOLETE @ 0x60000000 │ │ │ │ + tstpeq r5, #80, 8 @ p-variant is OBSOLETE @ 0x50000000 │ │ │ │ rscseq r2, r3, #84, 28 @ 0x540 │ │ │ │ rscseq r2, r3, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -73870,104 +73870,104 @@ │ │ │ │ ldr r3, [pc, #36] @ 54ee0 <__cxa_atexit@plt+0x48254> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 54ee4 <__cxa_atexit@plt+0x48258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 102f8d0 <__cxa_atexit@plt+0x1022c44> │ │ │ │ + b 16e796c <__cxa_atexit@plt+0x16dace0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tstpeq r5, #212, 6 @ p-variant is OBSOLETE @ 0x50000003 │ │ │ │ + tstpeq r5, #196, 6 @ p-variant is OBSOLETE @ 0x10000003 │ │ │ │ rscseq r2, r3, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 54f14 <__cxa_atexit@plt+0x48288> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 54f18 <__cxa_atexit@plt+0x4828c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 102f8d0 <__cxa_atexit@plt+0x1022c44> │ │ │ │ + b 16e796c <__cxa_atexit@plt+0x16dace0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tstpeq r5, #148, 6 @ p-variant is OBSOLETE @ 0x50000002 │ │ │ │ + tstpeq r5, #132, 6 @ p-variant is OBSOLETE @ 0x10000002 │ │ │ │ rscseq r2, r3, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 54f5c <__cxa_atexit@plt+0x482d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 54f54 <__cxa_atexit@plt+0x482c8> │ │ │ │ ldr r3, [pc, #24] @ 54f60 <__cxa_atexit@plt+0x482d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff9d4 <__cxa_atexit@plt+0x3f2d48> │ │ │ │ + b 3f384c <__cxa_atexit@plt+0x3e6bc0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rscseq r2, r3, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 54f84 <__cxa_atexit@plt+0x482f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff9d4 <__cxa_atexit@plt+0x3f2d48> │ │ │ │ + b 3f384c <__cxa_atexit@plt+0x3e6bc0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq r2, r3, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #44] @ 54fc8 <__cxa_atexit@plt+0x4833c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 54fc0 <__cxa_atexit@plt+0x48334> │ │ │ │ ldr r3, [pc, #24] @ 54fcc <__cxa_atexit@plt+0x48340> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff9d4 <__cxa_atexit@plt+0x3f2d48> │ │ │ │ + b 3f384c <__cxa_atexit@plt+0x3e6bc0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ rscseq r2, r3, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 54ff0 <__cxa_atexit@plt+0x48364> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff9d4 <__cxa_atexit@plt+0x3f2d48> │ │ │ │ + b 3f384c <__cxa_atexit@plt+0x3e6bc0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 55010 <__cxa_atexit@plt+0x48384> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #148, 30 @ 0x250 │ │ │ │ + tsteq r5, #132, 30 @ 0x210 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ ldr r3, [pc, #8] @ 55034 <__cxa_atexit@plt+0x483a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - tsteq r5, #108, 30 @ 0x1b0 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + tsteq r5, #92, 30 @ 0x170 │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 550f4 <__cxa_atexit@plt+0x48468> │ │ │ │ ldr r7, [pc, #172] @ 55104 <__cxa_atexit@plt+0x48478> │ │ │ │ @@ -74006,26 +74006,26 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r7, [pc, #48] @ 5511c <__cxa_atexit@plt+0x48490> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ ldr r7, [pc, #24] @ 55114 <__cxa_atexit@plt+0x48488> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tstpeq r5, #64, 4 @ p-variant is OBSOLETE │ │ │ │ - tsteq r5, #212, 28 @ 0xd40 │ │ │ │ - tsteq r5, #184, 28 @ 0xb80 │ │ │ │ + tstpeq r5, #48, 4 @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, #196, 28 @ 0xc40 │ │ │ │ + tsteq r5, #168, 28 @ 0xa80 │ │ │ │ rscseq r2, r3, #204, 22 @ 0x33000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tstpeq r5, #184, 2 @ p-variant is OBSOLETE @ 0x2e │ │ │ │ + tstpeq r5, #168, 2 @ p-variant is OBSOLETE @ 0x2a │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r3, [r2, #11] │ │ │ │ cmp sl, r3 │ │ │ │ bne 55160 <__cxa_atexit@plt+0x484d4> │ │ │ │ @@ -74046,33 +74046,33 @@ │ │ │ │ ldr r0, [pc, #32] @ 5519c <__cxa_atexit@plt+0x48510> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5] │ │ │ │ ldr r2, [r2, #3] │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - tsteq r5, #24, 28 @ 0x180 │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ tsteq r5, #8, 28 @ 0x80 │ │ │ │ + tsteq r5, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 551d4 <__cxa_atexit@plt+0x48548> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 551d8 <__cxa_atexit@plt+0x4854c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #188, 26 @ 0x2f00 │ │ │ │ - tsteq r5, #184, 26 @ 0x2e00 │ │ │ │ + tsteq r5, #172, 26 @ 0x2b00 │ │ │ │ + tsteq r5, #168, 26 @ 0x2a00 │ │ │ │ rscseq r2, r3, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55254 <__cxa_atexit@plt+0x485c8> │ │ │ │ @@ -74169,107 +74169,107 @@ │ │ │ │ bx r0 │ │ │ │ rscseq r2, r3, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 55380 <__cxa_atexit@plt+0x486f4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3ff9dc <__cxa_atexit@plt+0x3f2d50> │ │ │ │ + b 3f3854 <__cxa_atexit@plt+0x3e6bc8> │ │ │ │ rscseq r2, r3, #116, 18 @ 0x1d0000 │ │ │ │ rscseq r2, r3, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 553e4 <__cxa_atexit@plt+0x48758> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 553dc <__cxa_atexit@plt+0x48750> │ │ │ │ ldr r3, [pc, #52] @ 553ec <__cxa_atexit@plt+0x48760> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 553f0 <__cxa_atexit@plt+0x48764> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 553f4 <__cxa_atexit@plt+0x48768> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff9e4 <__cxa_atexit@plt+0x3f2d58> │ │ │ │ + b 3f385c <__cxa_atexit@plt+0x3e6bd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r2, r3, #136, 22 @ 0x22000 │ │ │ │ rscseq r2, r3, #248, 20 @ 0xf8000 │ │ │ │ - tsteq r5, #108, 22 @ 0x1b000 │ │ │ │ + tsteq r5, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5542c <__cxa_atexit@plt+0x487a0> │ │ │ │ ldr r7, [pc, #36] @ 5543c <__cxa_atexit@plt+0x487b0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #28] @ 55440 <__cxa_atexit@plt+0x487b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ ldr r7, [pc, #16] @ 55444 <__cxa_atexit@plt+0x487b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r5, #132, 28 @ 0x840 │ │ │ │ + tsteq r5, #116, 28 @ 0x740 │ │ │ │ rscseq r2, r3, #104, 22 @ 0x1a000 │ │ │ │ rscseq r2, r3, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 55484 <__cxa_atexit@plt+0x487f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 5547c <__cxa_atexit@plt+0x487f0> │ │ │ │ ldr r3, [pc, #24] @ 55488 <__cxa_atexit@plt+0x487fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rscseq r2, r3, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 554ac <__cxa_atexit@plt+0x48820> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq r2, r3, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 554e4 <__cxa_atexit@plt+0x48858> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 554e8 <__cxa_atexit@plt+0x4885c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 554ec <__cxa_atexit@plt+0x48860> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff9ec <__cxa_atexit@plt+0x3f2d60> │ │ │ │ + b 3f3864 <__cxa_atexit@plt+0x3e6bd8> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq r2, r3, #132, 16 @ 0x840000 │ │ │ │ - tsteq r5, #212, 26 @ 0x3500 │ │ │ │ + tsteq r5, #196, 26 @ 0x3100 │ │ │ │ rscseq r2, r3, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 5553c <__cxa_atexit@plt+0x488b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -74280,30 +74280,30 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #12] @ 55540 <__cxa_atexit@plt+0x488b4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3ff9f4 <__cxa_atexit@plt+0x3f2d68> │ │ │ │ + b 3f386c <__cxa_atexit@plt+0x3e6be0> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rscseq r2, r3, #28, 16 @ 0x1c0000 │ │ │ │ rscseq r2, r3, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 55568 <__cxa_atexit@plt+0x488dc> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 55578 <__cxa_atexit@plt+0x488ec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3ff9f4 <__cxa_atexit@plt+0x3f2d68> │ │ │ │ + b 3f386c <__cxa_atexit@plt+0x3e6be0> │ │ │ │ rscseq r2, r3, #224, 14 @ 0x3800000 │ │ │ │ rscseq r2, r3, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -74317,29 +74317,29 @@ │ │ │ │ bhi 555e4 <__cxa_atexit@plt+0x48958> │ │ │ │ ldr r7, [pc, #68] @ 55600 <__cxa_atexit@plt+0x48974> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #60] @ 55604 <__cxa_atexit@plt+0x48978> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ ldr r7, [pc, #36] @ 555fc <__cxa_atexit@plt+0x48970> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 555f8 <__cxa_atexit@plt+0x4896c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ rscseq r2, r3, #176, 18 @ 0x2c0000 │ │ │ │ rscseq r2, r3, #212, 18 @ 0x350000 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tsteq r5, #224, 24 @ 0xe000 │ │ │ │ + tsteq r5, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5563c <__cxa_atexit@plt+0x489b0> │ │ │ │ @@ -74347,16 +74347,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #220, 18 @ 0x370000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #204, 18 @ 0x330000 │ │ │ │ rscseq r2, r3, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 556b4 <__cxa_atexit@plt+0x48a28> │ │ │ │ @@ -74370,15 +74370,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r2, r8} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 556cc <__cxa_atexit@plt+0x48a40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -74391,28 +74391,28 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 556f8 <__cxa_atexit@plt+0x48a6c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq r2, r3, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 55724 <__cxa_atexit@plt+0x48a98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 55728 <__cxa_atexit@plt+0x48a9c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r5, #20, 16 @ 0x140000 │ │ │ │ + tsteq r5, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 55770 <__cxa_atexit@plt+0x48ae4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -74424,57 +74424,57 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #72, 16 @ 0x480000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #56, 16 @ 0x380000 │ │ │ │ rscseq r2, r3, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 557f0 <__cxa_atexit@plt+0x48b64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 557e8 <__cxa_atexit@plt+0x48b5c> │ │ │ │ ldr r3, [pc, #52] @ 557f8 <__cxa_atexit@plt+0x48b6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 557fc <__cxa_atexit@plt+0x48b70> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 55800 <__cxa_atexit@plt+0x48b74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff9e4 <__cxa_atexit@plt+0x3f2d58> │ │ │ │ + b 3f385c <__cxa_atexit@plt+0x3e6bd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r2, r3, #104, 16 @ 0x680000 │ │ │ │ rscseq r2, r3, #236, 12 @ 0xec00000 │ │ │ │ - tsteq r5, #96, 14 @ 0x1800000 │ │ │ │ + tsteq r5, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 55880 <__cxa_atexit@plt+0x48bf4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 55878 <__cxa_atexit@plt+0x48bec> │ │ │ │ ldr r3, [pc, #84] @ 55888 <__cxa_atexit@plt+0x48bfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 5588c <__cxa_atexit@plt+0x48c00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #76] @ 55890 <__cxa_atexit@plt+0x48c04> │ │ │ │ @@ -74487,24 +74487,24 @@ │ │ │ │ add r3, r5, #1 │ │ │ │ ldr r5, [pc, #52] @ 55898 <__cxa_atexit@plt+0x48c0c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 25dfd4 <__cxa_atexit@plt+0x251348> │ │ │ │ + b 8a094 <__cxa_atexit@plt+0x7d408> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ rscseq r2, r3, #136, 8 @ 0x88000000 │ │ │ │ - tsteq r5, #240, 12 @ 0xf000000 │ │ │ │ - tsteq r5, #88, 20 @ 0x58000 │ │ │ │ - tsteq r5, #60, 14 @ 0xf00000 │ │ │ │ + tsteq r5, #224, 12 @ 0xe000000 │ │ │ │ + tsteq r5, #72, 20 @ 0x48000 │ │ │ │ + tsteq r5, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 558d0 <__cxa_atexit@plt+0x48c44> │ │ │ │ @@ -74512,16 +74512,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff9fc <__cxa_atexit@plt+0x3f2d70> │ │ │ │ - tsteq r5, #244, 18 @ 0x3d0000 │ │ │ │ + b 3f3874 <__cxa_atexit@plt+0x3e6be8> │ │ │ │ + tsteq r5, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55948 <__cxa_atexit@plt+0x48cbc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -74547,15 +74547,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5596c <__cxa_atexit@plt+0x48ce0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #52, 12 @ 0x3400000 │ │ │ │ + tsteq r5, #36, 12 @ 0x2400000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq r2, r3, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 559d8 <__cxa_atexit@plt+0x48d4c> │ │ │ │ @@ -74583,15 +74583,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 559fc <__cxa_atexit@plt+0x48d70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #164, 10 @ 0x29000000 │ │ │ │ + tsteq r5, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ rscseq r2, r3, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -74599,15 +74599,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 55a40 <__cxa_atexit@plt+0x48db4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -74621,15 +74621,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 55ad8 <__cxa_atexit@plt+0x48e4c> │ │ │ │ @@ -74745,33 +74745,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #48] @ 55cb8 <__cxa_atexit@plt+0x4902c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffff0 │ │ │ │ - tsteq r5, #172, 14 @ 0x2b00000 │ │ │ │ + tsteq r5, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ rscseq r2, r3, #240, 6 @ 0xc0000003 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq r5, #208, 12 @ 0xd000000 │ │ │ │ + tsteq r5, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55d08 <__cxa_atexit@plt+0x4907c> │ │ │ │ ldr r2, [pc, #40] @ 55d10 <__cxa_atexit@plt+0x49084> │ │ │ │ @@ -74779,15 +74779,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -74821,15 +74821,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -74881,15 +74881,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 55ea4 <__cxa_atexit@plt+0x49218> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #252 @ 0xfc │ │ │ │ + tsteq r5, #236 @ 0xec │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ rscseq r2, r3, #232, 2 @ 0x3a │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -74899,15 +74899,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -74921,15 +74921,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55fac <__cxa_atexit@plt+0x49320> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -74956,15 +74956,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 55fd0 <__cxa_atexit@plt+0x49344> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #208, 30 @ 0x340 │ │ │ │ + tsteq r5, #192, 30 @ 0x300 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ rscseq r2, r3, #188 @ 0xbc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -75056,15 +75056,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 561d8 <__cxa_atexit@plt+0x4954c> │ │ │ │ ldr lr, [pc, #140] @ 56200 <__cxa_atexit@plt+0x49574> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ @@ -75083,33 +75083,33 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #60] @ 561f0 <__cxa_atexit@plt+0x49564> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, #1] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ b 561dc <__cxa_atexit@plt+0x49550> │ │ │ │ mov r7, #32 │ │ │ │ b 561dc <__cxa_atexit@plt+0x49550> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - tsteq r5, #188, 2 @ 0x2f │ │ │ │ + tsteq r5, #172, 2 @ 0x2b │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - tsteq r5, #52, 2 │ │ │ │ + tsteq r5, #36, 2 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - tsteq r5, #24, 4 @ 0x80000001 │ │ │ │ + tsteq r5, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -75174,15 +75174,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 56334 <__cxa_atexit@plt+0x496a8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #192, 30 @ 0x300 │ │ │ │ + tsteq r5, #176, 30 @ 0x2c0 │ │ │ │ rscseq r1, r3, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -75196,15 +75196,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5638c <__cxa_atexit@plt+0x49700> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #104, 30 @ 0x1a0 │ │ │ │ + tsteq r5, #88, 30 @ 0x160 │ │ │ │ rscseq r1, r3, #8, 26 @ 0x200 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 597d8 <__cxa_atexit@plt+0x4cb4c> │ │ │ │ rscseq r1, r3, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -75219,21 +75219,21 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1, r2, r7} │ │ │ │ ldr r5, [pc, #36] @ 563fc <__cxa_atexit@plt+0x49770> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 106ba44 <__cxa_atexit@plt+0x105edb8> │ │ │ │ + b 6940f0 <__cxa_atexit@plt+0x687464> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #128, 22 @ 0x20000 │ │ │ │ - tsteq r5, #12, 30 @ 0x30 │ │ │ │ - tsteq r5, #208, 28 @ 0xd00 │ │ │ │ - tsteq r5, #248, 28 @ 0xf80 │ │ │ │ + tsteq r5, #112, 22 @ 0x1c000 │ │ │ │ + tsteq r5, #252, 28 @ 0xfc0 │ │ │ │ + tsteq r5, #192, 28 @ 0xc00 │ │ │ │ + tsteq r5, #232, 28 @ 0xe80 │ │ │ │ rscseq r1, r3, #16, 28 @ 0x100 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -75254,27 +75254,27 @@ │ │ │ │ str r0, [r9, #8] │ │ │ │ ldr r5, [pc, #60] @ 5649c <__cxa_atexit@plt+0x49810> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr sl, [pc, #52] @ 564a0 <__cxa_atexit@plt+0x49814> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r5, r3 │ │ │ │ - b 10d7b34 <__cxa_atexit@plt+0x10caea8> │ │ │ │ + b 7001e0 <__cxa_atexit@plt+0x6f3554> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - tsteq r5, #40, 22 @ 0xa000 │ │ │ │ - tsteq r5, #116, 28 @ 0x740 │ │ │ │ - tsteq r5, #108, 28 @ 0x6c0 │ │ │ │ + tsteq r5, #24, 22 @ 0x6000 │ │ │ │ + tsteq r5, #100, 28 @ 0x640 │ │ │ │ + tsteq r5, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 564e4 <__cxa_atexit@plt+0x49858> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 564dc <__cxa_atexit@plt+0x49850> │ │ │ │ @@ -75300,15 +75300,15 @@ │ │ │ │ b 5c198 <__cxa_atexit@plt+0x4f50c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 5652c <__cxa_atexit@plt+0x498a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75319,16 +75319,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #168, 22 @ 0x2a000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 565c4 <__cxa_atexit@plt+0x49938> │ │ │ │ ldr r2, [pc, #52] @ 565cc <__cxa_atexit@plt+0x49940> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -75338,20 +75338,20 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [pc, #28] @ 565d4 <__cxa_atexit@plt+0x49948> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 25dfd4 <__cxa_atexit@plt+0x251348> │ │ │ │ + b 8a094 <__cxa_atexit@plt+0x7d408> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r5, #144, 18 @ 0x240000 │ │ │ │ - tsteq r5, #36, 26 @ 0x900 │ │ │ │ + tsteq r5, #128, 18 @ 0x200000 │ │ │ │ + tsteq r5, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5660c <__cxa_atexit@plt+0x49980> │ │ │ │ @@ -75359,16 +75359,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff9fc <__cxa_atexit@plt+0x3f2d70> │ │ │ │ - tsteq r5, #184, 24 @ 0xb800 │ │ │ │ + b 3f3874 <__cxa_atexit@plt+0x3e6be8> │ │ │ │ + tsteq r5, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 56690 <__cxa_atexit@plt+0x49a04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -75389,25 +75389,25 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r5, r2 │ │ │ │ - b 25dfd4 <__cxa_atexit@plt+0x251348> │ │ │ │ + b 8a094 <__cxa_atexit@plt+0x7d408> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r5, #224, 16 @ 0xe00000 │ │ │ │ - tsteq r5, #108, 24 @ 0x6c00 │ │ │ │ + tsteq r5, #208, 16 @ 0xd00000 │ │ │ │ + tsteq r5, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 566ec <__cxa_atexit@plt+0x49a60> │ │ │ │ @@ -75415,16 +75415,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff9fc <__cxa_atexit@plt+0x3f2d70> │ │ │ │ - tsteq r5, #216, 22 @ 0x36000 │ │ │ │ + b 3f3874 <__cxa_atexit@plt+0x3e6be8> │ │ │ │ + tsteq r5, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 56754 <__cxa_atexit@plt+0x49ac8> │ │ │ │ ldr r2, [pc, #68] @ 5675c <__cxa_atexit@plt+0x49ad0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -75438,21 +75438,21 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #32] @ 56768 <__cxa_atexit@plt+0x49adc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 25d000 <__cxa_atexit@plt+0x250374> │ │ │ │ + b 890c0 <__cxa_atexit@plt+0x7c434> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r1, r3, #100, 18 @ 0x190000 │ │ │ │ - tsteq r5, #20, 16 @ 0x140000 │ │ │ │ - tsteq r5, #108, 22 @ 0x1b000 │ │ │ │ - tsteq r5, #136, 22 @ 0x22000 │ │ │ │ + tsteq r5, #4, 16 @ 0x40000 │ │ │ │ + tsteq r5, #92, 22 @ 0x17000 │ │ │ │ + tsteq r5, #120, 22 @ 0x1e000 │ │ │ │ rscseq r1, r3, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 567c8 <__cxa_atexit@plt+0x49b3c> │ │ │ │ @@ -75498,54 +75498,54 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #100] @ 56898 <__cxa_atexit@plt+0x49c0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 106c414 <__cxa_atexit@plt+0x105f788> │ │ │ │ + b 694ac0 <__cxa_atexit@plt+0x687e34> │ │ │ │ ldr r1, [pc, #56] @ 56884 <__cxa_atexit@plt+0x49bf8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ beq 56878 <__cxa_atexit@plt+0x49bec> │ │ │ │ ldr r5, [pc, #40] @ 56888 <__cxa_atexit@plt+0x49bfc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff9d4 <__cxa_atexit@plt+0x3f2d48> │ │ │ │ + b 3f384c <__cxa_atexit@plt+0x3e6bc0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ rscseq r1, r3, #88, 16 @ 0x580000 │ │ │ │ - tsteq r5, #156, 20 @ 0x9c000 │ │ │ │ + tsteq r5, #140, 20 @ 0x8c000 │ │ │ │ rscseq r1, r3, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 568d4 <__cxa_atexit@plt+0x49c48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 568d8 <__cxa_atexit@plt+0x49c4c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 568dc <__cxa_atexit@plt+0x49c50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 106c414 <__cxa_atexit@plt+0x105f788> │ │ │ │ + b 694ac0 <__cxa_atexit@plt+0x687e34> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ rscseq r1, r3, #200, 14 @ 0x3200000 │ │ │ │ - tsteq r5, #12, 20 @ 0xc000 │ │ │ │ + tsteq r5, #252, 18 @ 0x3f0000 │ │ │ │ rscseq r1, r3, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -75573,15 +75573,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #20] @ 5698c <__cxa_atexit@plt+0x49d00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffff1bc │ │ │ │ @@ -75592,61 +75592,61 @@ │ │ │ │ ldr r3, [pc, #24] @ 569bc <__cxa_atexit@plt+0x49d30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 569c0 <__cxa_atexit@plt+0x49d34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 10c8ff8 <__cxa_atexit@plt+0x10bc36c> │ │ │ │ + b 6f16a4 <__cxa_atexit@plt+0x6e4a18> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, #36, 18 @ 0x90000 │ │ │ │ + tsteq r5, #20, 18 @ 0x50000 │ │ │ │ rscseq r1, r3, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 569fc <__cxa_atexit@plt+0x49d70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 56a00 <__cxa_atexit@plt+0x49d74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 56a04 <__cxa_atexit@plt+0x49d78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 10c8480 <__cxa_atexit@plt+0x10bb7f4> │ │ │ │ + b 6f0b2c <__cxa_atexit@plt+0x6e3ea0> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r5, #144, 10 @ 0x24000000 │ │ │ │ - tsteq r5, #228, 16 @ 0xe40000 │ │ │ │ + tsteq r5, #128, 10 @ 0x20000000 │ │ │ │ + tsteq r5, #212, 16 @ 0xd40000 │ │ │ │ rscseq r1, r3, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [pc, #44] @ 56a4c <__cxa_atexit@plt+0x49dc0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 56a44 <__cxa_atexit@plt+0x49db8> │ │ │ │ ldr r3, [pc, #24] @ 56a50 <__cxa_atexit@plt+0x49dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff9d4 <__cxa_atexit@plt+0x3f2d48> │ │ │ │ + b 3f384c <__cxa_atexit@plt+0x3e6bc0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rscseq r1, r3, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 56a74 <__cxa_atexit@plt+0x49de8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff9d4 <__cxa_atexit@plt+0x3f2d48> │ │ │ │ + b 3f384c <__cxa_atexit@plt+0x3e6bc0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq r1, r3, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 56af4 <__cxa_atexit@plt+0x49e68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -75664,21 +75664,21 @@ │ │ │ │ ldr r0, [pc, #60] @ 56b00 <__cxa_atexit@plt+0x49e74> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ sub r7, r3, #3 │ │ │ │ add r8, r0, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ rscseq r1, r3, #40, 4 @ 0x80000002 │ │ │ │ rscseq r1, r3, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -75693,18 +75693,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #40] @ 56b64 <__cxa_atexit@plt+0x49ed8> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ sub r7, r6, #3 │ │ │ │ add r8, r0, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq r1, r3, #176, 2 @ 0x2c │ │ │ │ rscseq r1, r3, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 56be4 <__cxa_atexit@plt+0x49f58> │ │ │ │ @@ -75725,15 +75725,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 56bf0 <__cxa_atexit@plt+0x49f64> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ffa04 <__cxa_atexit@plt+0x3f2d78> │ │ │ │ + b 3f387c <__cxa_atexit@plt+0x3e6bf0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @@ -75755,15 +75755,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 56c5c <__cxa_atexit@plt+0x49fd0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ffa04 <__cxa_atexit@plt+0x3f2d78> │ │ │ │ + b 3f387c <__cxa_atexit@plt+0x3e6bf0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ rscseq r1, r3, #160 @ 0xa0 │ │ │ │ rscseq r1, r3, #152, 10 @ 0x26000000 │ │ │ │ @@ -75773,57 +75773,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 56c94 <__cxa_atexit@plt+0x4a008> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ffa04 <__cxa_atexit@plt+0x3f2d78> │ │ │ │ + b 3f387c <__cxa_atexit@plt+0x3e6bf0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq r1, r3, #88 @ 0x58 │ │ │ │ rscseq r1, r3, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 56ccc <__cxa_atexit@plt+0x4a040> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #28] @ 56cd0 <__cxa_atexit@plt+0x4a044> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r9, [pc, #12] @ 56cd4 <__cxa_atexit@plt+0x4a048> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq r0, r3, #136, 30 @ 0x220 │ │ │ │ - tsteq r5, #28, 12 @ 0x1c00000 │ │ │ │ + tsteq r5, #12, 12 @ 0xc00000 │ │ │ │ rscseq r1, r3, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 56d14 <__cxa_atexit@plt+0x4a088> │ │ │ │ ldr r3, [pc, #52] @ 56d2c <__cxa_atexit@plt+0x4a0a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 56d30 <__cxa_atexit@plt+0x4a0a4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #36] @ 56d34 <__cxa_atexit@plt+0x4a0a8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r8, [pc, #12] @ 56d28 <__cxa_atexit@plt+0x4a09c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ rscseq r1, r3, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rscseq r0, r3, #60, 30 @ 0xf0 │ │ │ │ - tsteq r5, #148, 10 @ 0x25000000 │ │ │ │ + tsteq r5, #132, 10 @ 0x21000000 │ │ │ │ rscseq r1, r3, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 56d88 <__cxa_atexit@plt+0x4a0fc> │ │ │ │ ldr r3, [pc, #76] @ 56da4 <__cxa_atexit@plt+0x4a118> │ │ │ │ @@ -75835,20 +75835,20 @@ │ │ │ │ ldr r3, [pc, #56] @ 56da8 <__cxa_atexit@plt+0x4a11c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffa0c <__cxa_atexit@plt+0x3f2d80> │ │ │ │ + b 3f3884 <__cxa_atexit@plt+0x3e6bf8> │ │ │ │ ldr r7, [pc, #28] @ 56dac <__cxa_atexit@plt+0x4a120> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ rscseq r1, r3, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @@ -75856,15 +75856,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 56ddc <__cxa_atexit@plt+0x4a150> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffa0c <__cxa_atexit@plt+0x3f2d80> │ │ │ │ + b 3f3884 <__cxa_atexit@plt+0x3e6bf8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq r1, r3, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 56e2c <__cxa_atexit@plt+0x4a1a0> │ │ │ │ @@ -75876,34 +75876,34 @@ │ │ │ │ beq 56e40 <__cxa_atexit@plt+0x4a1b4> │ │ │ │ ldr r3, [pc, #52] @ 56e4c <__cxa_atexit@plt+0x4a1c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r8, [pc, #28] @ 56e50 <__cxa_atexit@plt+0x4a1c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ rscseq r1, r3, #48, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 56e78 <__cxa_atexit@plt+0x4a1ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -75916,18 +75916,18 @@ │ │ │ │ str lr, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ str r2, [r8, #16] │ │ │ │ str r0, [r8, #20] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff780 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -75937,18 +75937,18 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff680 │ │ │ │ rscseq r1, r3, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 56fb4 <__cxa_atexit@plt+0x4a328> │ │ │ │ @@ -75978,15 +75978,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r5, #212, 30 @ 0x350 │ │ │ │ + tsteq r5, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ rscseq r0, r3, #12, 26 @ 0x300 │ │ │ │ rscseq r0, r3, #236, 24 @ 0xec00 │ │ │ │ rscseq r1, r3, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 57010 <__cxa_atexit@plt+0x4a384> │ │ │ │ @@ -76023,44 +76023,44 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [r5, #12]! │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ cmp sl, #1 │ │ │ │ blt 570c0 <__cxa_atexit@plt+0x4a434> │ │ │ │ ldr r5, [pc, #96] @ 570e8 <__cxa_atexit@plt+0x4a45c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ str r5, [r2] │ │ │ │ add r8, r8, #1 │ │ │ │ sub sl, sl, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [pc, #60] @ 570e4 <__cxa_atexit@plt+0x4a458> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ str r2, [r5] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ ldr r7, [pc, #20] @ 570dc <__cxa_atexit@plt+0x4a450> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [pc, #12] @ 570e0 <__cxa_atexit@plt+0x4a454> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #72, 30 @ 0x120 │ │ │ │ + tsteq r5, #56, 30 @ 0xe0 │ │ │ │ rscseq r0, r3, #160, 28 @ 0xa00 │ │ │ │ rscseq r0, r3, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r5, #24, 30 @ 0x60 │ │ │ │ + tsteq r5, #8, 30 │ │ │ │ rscseq r0, r3, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5712c <__cxa_atexit@plt+0x4a4a0> │ │ │ │ ldr r3, [pc, #112] @ 5717c <__cxa_atexit@plt+0x4a4f0> │ │ │ │ @@ -76068,37 +76068,37 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #24]! │ │ │ │ ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #1 │ │ │ │ blt 5715c <__cxa_atexit@plt+0x4a4d0> │ │ │ │ ldr r2, [pc, #64] @ 57180 <__cxa_atexit@plt+0x4a4f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #24]! │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5] │ │ │ │ sub sl, r3, #1 │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ add r8, r1, #1 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r7, [pc, #16] @ 57174 <__cxa_atexit@plt+0x4a4e8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r0, [pc, #8] @ 57178 <__cxa_atexit@plt+0x4a4ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ rscseq r0, r3, #4, 28 @ 0x40 │ │ │ │ rscseq r0, r3, #248, 26 @ 0x3e00 │ │ │ │ - tsteq r5, #148, 28 @ 0x940 │ │ │ │ - tsteq r5, #96, 28 @ 0x600 │ │ │ │ + tsteq r5, #132, 28 @ 0x840 │ │ │ │ + tsteq r5, #80, 28 @ 0x500 │ │ │ │ rscseq r0, r3, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 571ec <__cxa_atexit@plt+0x4a560> │ │ │ │ @@ -76113,45 +76113,45 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 571e0 <__cxa_atexit@plt+0x4a554> │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r3, [pc, #44] @ 57200 <__cxa_atexit@plt+0x4a574> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r3} │ │ │ │ - b 3ff76c <__cxa_atexit@plt+0x3f2ae0> │ │ │ │ + b 3f361c <__cxa_atexit@plt+0x3e6990> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, #124, 26 @ 0x1f00 │ │ │ │ + tsteq r5, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rscseq r0, r3, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 57228 <__cxa_atexit@plt+0x4a59c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 3ff76c <__cxa_atexit@plt+0x3f2ae0> │ │ │ │ + b 3f361c <__cxa_atexit@plt+0x3e6990> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r0, r3, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 57254 <__cxa_atexit@plt+0x4a5c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff774 <__cxa_atexit@plt+0x3f2ae8> │ │ │ │ - tsteq r5, #96, 26 @ 0x1800 │ │ │ │ + b 3f3624 <__cxa_atexit@plt+0x3e6998> │ │ │ │ + tsteq r5, #80, 26 @ 0x1400 │ │ │ │ rscseq r0, r3, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 572c0 <__cxa_atexit@plt+0x4a634> │ │ │ │ @@ -76166,45 +76166,45 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 572b4 <__cxa_atexit@plt+0x4a628> │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r3, [pc, #44] @ 572d4 <__cxa_atexit@plt+0x4a648> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r3} │ │ │ │ - b 3ff76c <__cxa_atexit@plt+0x3f2ae0> │ │ │ │ + b 3f361c <__cxa_atexit@plt+0x3e6990> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, #168, 24 @ 0xa800 │ │ │ │ + tsteq r5, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rscseq r0, r3, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 572fc <__cxa_atexit@plt+0x4a670> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 3ff76c <__cxa_atexit@plt+0x3f2ae0> │ │ │ │ + b 3f361c <__cxa_atexit@plt+0x3e6990> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r0, r3, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 57328 <__cxa_atexit@plt+0x4a69c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff774 <__cxa_atexit@plt+0x3f2ae8> │ │ │ │ - tsteq r5, #140, 24 @ 0x8c00 │ │ │ │ + b 3f3624 <__cxa_atexit@plt+0x3e6998> │ │ │ │ + tsteq r5, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5736c <__cxa_atexit@plt+0x4a6e0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -76212,19 +76212,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 57374 <__cxa_atexit@plt+0x4a6e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 57378 <__cxa_atexit@plt+0x4a6ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #228, 22 @ 0x39000 │ │ │ │ - tsteq r5, #68, 24 @ 0x4400 │ │ │ │ + tsteq r5, #212, 22 @ 0x35000 │ │ │ │ + tsteq r5, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 573d4 <__cxa_atexit@plt+0x4a748> │ │ │ │ ldr r2, [pc, #68] @ 573dc <__cxa_atexit@plt+0x4a750> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -76235,28 +76235,28 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 573c8 <__cxa_atexit@plt+0x4a73c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 194e80c <__cxa_atexit@plt+0x1941b80> │ │ │ │ + b 19ee1a8 <__cxa_atexit@plt+0x19e151c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r5, #148, 22 @ 0x25000 │ │ │ │ + tsteq r5, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 194e80c <__cxa_atexit@plt+0x1941b80> │ │ │ │ + b 19ee1a8 <__cxa_atexit@plt+0x19e151c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 57464 <__cxa_atexit@plt+0x4a7d8> │ │ │ │ ldr r2, [pc, #84] @ 57470 <__cxa_atexit@plt+0x4a7e4> │ │ │ │ @@ -76272,34 +76272,34 @@ │ │ │ │ ldr r3, [pc, #52] @ 57478 <__cxa_atexit@plt+0x4a7ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, #16, 22 @ 0x4000 │ │ │ │ - tsteq r5, #92, 22 @ 0x17000 │ │ │ │ + tsteq r5, #0, 22 │ │ │ │ + tsteq r5, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 574a4 <__cxa_atexit@plt+0x4a818> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - tsteq r5, #20, 22 @ 0x5000 │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ + tsteq r5, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 57510 <__cxa_atexit@plt+0x4a884> │ │ │ │ ldr r2, [pc, #84] @ 5751c <__cxa_atexit@plt+0x4a890> │ │ │ │ @@ -76315,34 +76315,34 @@ │ │ │ │ ldr r3, [pc, #52] @ 57524 <__cxa_atexit@plt+0x4a898> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, #100, 20 @ 0x64000 │ │ │ │ - tsteq r5, #176, 20 @ 0xb0000 │ │ │ │ + tsteq r5, #84, 20 @ 0x54000 │ │ │ │ + tsteq r5, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 57550 <__cxa_atexit@plt+0x4a8c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - tsteq r5, #104, 20 @ 0x68000 │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ + tsteq r5, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 575bc <__cxa_atexit@plt+0x4a930> │ │ │ │ ldr r2, [pc, #84] @ 575c8 <__cxa_atexit@plt+0x4a93c> │ │ │ │ @@ -76358,34 +76358,34 @@ │ │ │ │ ldr r3, [pc, #52] @ 575d0 <__cxa_atexit@plt+0x4a944> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, #184, 18 @ 0x2e0000 │ │ │ │ - tsteq r5, #4, 20 @ 0x4000 │ │ │ │ + tsteq r5, #168, 18 @ 0x2a0000 │ │ │ │ + tsteq r5, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 575fc <__cxa_atexit@plt+0x4a970> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - tsteq r5, #188, 18 @ 0x2f0000 │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ + tsteq r5, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57640 <__cxa_atexit@plt+0x4a9b4> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -76393,19 +76393,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 57648 <__cxa_atexit@plt+0x4a9bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 5764c <__cxa_atexit@plt+0x4a9c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #16, 18 @ 0x40000 │ │ │ │ - tsteq r5, #112, 18 @ 0x1c0000 │ │ │ │ + tsteq r5, #0, 18 │ │ │ │ + tsteq r5, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 576a8 <__cxa_atexit@plt+0x4aa1c> │ │ │ │ ldr r2, [pc, #68] @ 576b0 <__cxa_atexit@plt+0x4aa24> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -76416,28 +76416,28 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 5769c <__cxa_atexit@plt+0x4aa10> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 194e80c <__cxa_atexit@plt+0x1941b80> │ │ │ │ + b 19ee1a8 <__cxa_atexit@plt+0x19e151c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r5, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r5, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 194e80c <__cxa_atexit@plt+0x1941b80> │ │ │ │ + b 19ee1a8 <__cxa_atexit@plt+0x19e151c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 57738 <__cxa_atexit@plt+0x4aaac> │ │ │ │ ldr r2, [pc, #84] @ 57744 <__cxa_atexit@plt+0x4aab8> │ │ │ │ @@ -76453,34 +76453,34 @@ │ │ │ │ ldr r3, [pc, #52] @ 5774c <__cxa_atexit@plt+0x4aac0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, #60, 16 @ 0x3c0000 │ │ │ │ - tsteq r5, #136, 16 @ 0x880000 │ │ │ │ + tsteq r5, #44, 16 @ 0x2c0000 │ │ │ │ + tsteq r5, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 57778 <__cxa_atexit@plt+0x4aaec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - tsteq r5, #64, 16 @ 0x400000 │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ + tsteq r5, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 577e4 <__cxa_atexit@plt+0x4ab58> │ │ │ │ ldr r2, [pc, #84] @ 577f0 <__cxa_atexit@plt+0x4ab64> │ │ │ │ @@ -76496,34 +76496,34 @@ │ │ │ │ ldr r3, [pc, #52] @ 577f8 <__cxa_atexit@plt+0x4ab6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, #144, 14 @ 0x2400000 │ │ │ │ - tsteq r5, #220, 14 @ 0x3700000 │ │ │ │ + tsteq r5, #128, 14 @ 0x2000000 │ │ │ │ + tsteq r5, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 57824 <__cxa_atexit@plt+0x4ab98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - tsteq r5, #148, 14 @ 0x2500000 │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ + tsteq r5, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 57890 <__cxa_atexit@plt+0x4ac04> │ │ │ │ ldr r2, [pc, #84] @ 5789c <__cxa_atexit@plt+0x4ac10> │ │ │ │ @@ -76539,49 +76539,49 @@ │ │ │ │ ldr r3, [pc, #52] @ 578a4 <__cxa_atexit@plt+0x4ac18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, #228, 12 @ 0xe400000 │ │ │ │ - tsteq r5, #48, 14 @ 0xc00000 │ │ │ │ + tsteq r5, #212, 12 @ 0xd400000 │ │ │ │ + tsteq r5, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 578d0 <__cxa_atexit@plt+0x4ac44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - tsteq r5, #232, 12 @ 0xe800000 │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ + tsteq r5, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57904 <__cxa_atexit@plt+0x4ac78> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 5790c <__cxa_atexit@plt+0x4ac80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ffa14 <__cxa_atexit@plt+0x3f2d88> │ │ │ │ + b 3f388c <__cxa_atexit@plt+0x3e6c00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #68, 12 @ 0x4400000 │ │ │ │ + tsteq r5, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57950 <__cxa_atexit@plt+0x4acc4> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -76589,19 +76589,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 57958 <__cxa_atexit@plt+0x4accc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 5795c <__cxa_atexit@plt+0x4acd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #0, 12 │ │ │ │ - tsteq r5, #96, 12 @ 0x6000000 │ │ │ │ + tsteq r5, #240, 10 @ 0x3c000000 │ │ │ │ + tsteq r5, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 579b8 <__cxa_atexit@plt+0x4ad2c> │ │ │ │ ldr r2, [pc, #68] @ 579c0 <__cxa_atexit@plt+0x4ad34> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -76612,28 +76612,28 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 579ac <__cxa_atexit@plt+0x4ad20> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 194e80c <__cxa_atexit@plt+0x1941b80> │ │ │ │ + b 19ee1a8 <__cxa_atexit@plt+0x19e151c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r5, #176, 10 @ 0x2c000000 │ │ │ │ + tsteq r5, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 194e80c <__cxa_atexit@plt+0x1941b80> │ │ │ │ + b 19ee1a8 <__cxa_atexit@plt+0x19e151c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 57a48 <__cxa_atexit@plt+0x4adbc> │ │ │ │ ldr r2, [pc, #84] @ 57a54 <__cxa_atexit@plt+0x4adc8> │ │ │ │ @@ -76649,34 +76649,34 @@ │ │ │ │ ldr r3, [pc, #52] @ 57a5c <__cxa_atexit@plt+0x4add0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, #44, 10 @ 0xb000000 │ │ │ │ - tsteq r5, #120, 10 @ 0x1e000000 │ │ │ │ + tsteq r5, #28, 10 @ 0x7000000 │ │ │ │ + tsteq r5, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 57a88 <__cxa_atexit@plt+0x4adfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - tsteq r5, #48, 10 @ 0xc000000 │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ + tsteq r5, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 57af4 <__cxa_atexit@plt+0x4ae68> │ │ │ │ ldr r2, [pc, #84] @ 57b00 <__cxa_atexit@plt+0x4ae74> │ │ │ │ @@ -76692,34 +76692,34 @@ │ │ │ │ ldr r3, [pc, #52] @ 57b08 <__cxa_atexit@plt+0x4ae7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, #128, 8 @ 0x80000000 │ │ │ │ - tsteq r5, #204, 8 @ 0xcc000000 │ │ │ │ + tsteq r5, #112, 8 @ 0x70000000 │ │ │ │ + tsteq r5, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 57b34 <__cxa_atexit@plt+0x4aea8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - tsteq r5, #132, 8 @ 0x84000000 │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ + tsteq r5, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 57ba0 <__cxa_atexit@plt+0x4af14> │ │ │ │ ldr r2, [pc, #84] @ 57bac <__cxa_atexit@plt+0x4af20> │ │ │ │ @@ -76735,49 +76735,49 @@ │ │ │ │ ldr r3, [pc, #52] @ 57bb4 <__cxa_atexit@plt+0x4af28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, #212, 6 @ 0x50000003 │ │ │ │ - tsteq r5, #32, 8 @ 0x20000000 │ │ │ │ + tsteq r5, #196, 6 @ 0x10000003 │ │ │ │ + tsteq r5, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 57be0 <__cxa_atexit@plt+0x4af54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - tsteq r5, #216, 6 @ 0x60000003 │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ + tsteq r5, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57c14 <__cxa_atexit@plt+0x4af88> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 57c1c <__cxa_atexit@plt+0x4af90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ffa14 <__cxa_atexit@plt+0x3f2d88> │ │ │ │ + b 3f388c <__cxa_atexit@plt+0x3e6c00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #52, 6 @ 0xd0000000 │ │ │ │ + tsteq r5, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57c60 <__cxa_atexit@plt+0x4afd4> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -76785,19 +76785,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 57c68 <__cxa_atexit@plt+0x4afdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 57c6c <__cxa_atexit@plt+0x4afe0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #240, 4 │ │ │ │ - tsteq r5, #80, 6 @ 0x40000001 │ │ │ │ + tsteq r5, #224, 4 │ │ │ │ + tsteq r5, #64, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57cc8 <__cxa_atexit@plt+0x4b03c> │ │ │ │ ldr r2, [pc, #68] @ 57cd0 <__cxa_atexit@plt+0x4b044> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -76808,28 +76808,28 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 57cbc <__cxa_atexit@plt+0x4b030> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 194e80c <__cxa_atexit@plt+0x1941b80> │ │ │ │ + b 19ee1a8 <__cxa_atexit@plt+0x19e151c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r5, #160, 4 │ │ │ │ + tsteq r5, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 194e80c <__cxa_atexit@plt+0x1941b80> │ │ │ │ + b 19ee1a8 <__cxa_atexit@plt+0x19e151c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 57d58 <__cxa_atexit@plt+0x4b0cc> │ │ │ │ ldr r2, [pc, #84] @ 57d64 <__cxa_atexit@plt+0x4b0d8> │ │ │ │ @@ -76845,34 +76845,34 @@ │ │ │ │ ldr r3, [pc, #52] @ 57d6c <__cxa_atexit@plt+0x4b0e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, #28, 4 @ 0xc0000001 │ │ │ │ - tsteq r5, #104, 4 @ 0x80000006 │ │ │ │ + tsteq r5, #12, 4 @ 0xc0000000 │ │ │ │ + tsteq r5, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 57d98 <__cxa_atexit@plt+0x4b10c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - tsteq r5, #32, 4 │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ + tsteq r5, #16, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 57e04 <__cxa_atexit@plt+0x4b178> │ │ │ │ ldr r2, [pc, #84] @ 57e10 <__cxa_atexit@plt+0x4b184> │ │ │ │ @@ -76888,34 +76888,34 @@ │ │ │ │ ldr r3, [pc, #52] @ 57e18 <__cxa_atexit@plt+0x4b18c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, #112, 2 │ │ │ │ - tsteq r5, #188, 2 @ 0x2f │ │ │ │ + tsteq r5, #96, 2 │ │ │ │ + tsteq r5, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 57e44 <__cxa_atexit@plt+0x4b1b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - tsteq r5, #116, 2 │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ + tsteq r5, #100, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 57eb0 <__cxa_atexit@plt+0x4b224> │ │ │ │ ldr r2, [pc, #84] @ 57ebc <__cxa_atexit@plt+0x4b230> │ │ │ │ @@ -76931,64 +76931,64 @@ │ │ │ │ ldr r3, [pc, #52] @ 57ec4 <__cxa_atexit@plt+0x4b238> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, #196 @ 0xc4 │ │ │ │ - tsteq r5, #16, 2 │ │ │ │ + tsteq r5, #180 @ 0xb4 │ │ │ │ + tsteq r5, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 57ef0 <__cxa_atexit@plt+0x4b264> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - tsteq r5, #200 @ 0xc8 │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ + tsteq r5, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57f24 <__cxa_atexit@plt+0x4b298> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 57f2c <__cxa_atexit@plt+0x4b2a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ffa14 <__cxa_atexit@plt+0x3f2d88> │ │ │ │ + b 3f388c <__cxa_atexit@plt+0x3e6c00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #36 @ 0x24 │ │ │ │ + tsteq r5, #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57f60 <__cxa_atexit@plt+0x4b2d4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 57f68 <__cxa_atexit@plt+0x4b2dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ffa14 <__cxa_atexit@plt+0x3f2d88> │ │ │ │ + b 3f388c <__cxa_atexit@plt+0x3e6c00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #232, 30 @ 0x3a0 │ │ │ │ + tsteq r5, #216, 30 @ 0x360 │ │ │ │ rscseq r0, r3, #48, 4 │ │ │ │ andeq r0, r2, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #68 @ 0x44 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58020 <__cxa_atexit@plt+0x4b394> │ │ │ │ ldr lr, [pc, #156] @ 58028 <__cxa_atexit@plt+0x4b39c> │ │ │ │ @@ -77029,15 +77029,15 @@ │ │ │ │ b 6e288 <__cxa_atexit@plt+0x615fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r5, #144, 30 @ 0x240 │ │ │ │ + tsteq r5, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rscseq r0, r3, #104, 2 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 58054 <__cxa_atexit@plt+0x4b3c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -77073,28 +77073,28 @@ │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r6, [r5, #32] │ │ │ │ str r2, [r6, #8] │ │ │ │ ldr r9, [pc, #60] @ 58110 <__cxa_atexit@plt+0x4b484> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r6, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffee8c │ │ │ │ rscseq pc, r2, #136, 22 @ 0x22000 │ │ │ │ - tsteq r5, #16, 4 │ │ │ │ + tsteq r5, #0, 4 │ │ │ │ rscseq r0, r3, #116 @ 0x74 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77110,22 +77110,22 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5, #28] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ldr r9, [pc, #32] @ 5818c <__cxa_atexit@plt+0x4b500> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov sl, r7 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffedfc │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ rscseq pc, r2, #240, 20 @ 0xf0000 │ │ │ │ - tsteq r5, #120, 2 │ │ │ │ + tsteq r5, #104, 2 │ │ │ │ rscseq pc, r2, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, lr, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -77140,18 +77140,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #24] @ 581f0 <__cxa_atexit@plt+0x4b564> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r9, [pc, #16] @ 581f4 <__cxa_atexit@plt+0x4b568> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ rscseq pc, r2, #100, 20 @ 0x64000 │ │ │ │ - tsteq r5, #4, 2 │ │ │ │ + tsteq r5, #244 @ 0xf4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ rscseq pc, r2, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, lr, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, r6 │ │ │ │ ldmib r5, {r1, r6} │ │ │ │ str r6, [sp, #8] │ │ │ │ @@ -77522,18 +77522,18 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ beq 587d0 <__cxa_atexit@plt+0x4bb44> │ │ │ │ b 58eb8 <__cxa_atexit@plt+0x4c22c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #368 @ 0x170 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r3, #332 @ 0x14c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff3e0 │ │ │ │ rscseq pc, r2, #232, 14 @ 0x3a00000 │ │ │ │ rscseq pc, r2, #44, 16 @ 0x2c0000 │ │ │ │ rscseq pc, r2, #52, 16 @ 0x340000 │ │ │ │ rscseq pc, r2, #84, 16 @ 0x540000 │ │ │ │ rscseq pc, r2, #72, 16 @ 0x480000 │ │ │ │ rscseq pc, r2, #64, 16 @ 0x400000 │ │ │ │ @@ -77541,19 +77541,19 @@ │ │ │ │ rscseq pc, r2, #44, 16 @ 0x2c0000 │ │ │ │ rscseq pc, r2, #192, 14 @ 0x3000000 │ │ │ │ rscseq pc, r2, #24, 16 @ 0x180000 │ │ │ │ rscseq pc, r2, #172, 14 @ 0x2b00000 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ @ instruction: 0xfffff4b8 │ │ │ │ @ instruction: 0xfffff3d4 │ │ │ │ - tsteq r5, #204, 16 @ 0xcc0000 │ │ │ │ + tsteq r5, #188, 16 @ 0xbc0000 │ │ │ │ @ instruction: 0xfffff2f8 │ │ │ │ - tsteq r5, #68, 16 @ 0x440000 │ │ │ │ + tsteq r5, #52, 16 @ 0x340000 │ │ │ │ @ instruction: 0xfffff234 │ │ │ │ - tsteq r5, #200, 18 @ 0x320000 │ │ │ │ + tsteq r5, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ rscseq pc, r2, #160, 20 @ 0xa0000 │ │ │ │ rscseq pc, r2, #132, 20 @ 0x84000 │ │ │ │ rscseq pc, r2, #220, 20 @ 0xdc000 │ │ │ │ rscseq pc, r2, #224, 20 @ 0xe0000 │ │ │ │ rscseq pc, r2, #212, 20 @ 0xd4000 │ │ │ │ @@ -77563,19 +77563,19 @@ │ │ │ │ rscseq pc, r2, #96, 20 @ 0x60000 │ │ │ │ rscseq pc, r2, #184, 20 @ 0xb8000 │ │ │ │ rscseq pc, r2, #172, 20 @ 0xac000 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ rscseq pc, r2, #8, 20 @ 0x8000 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ - tsteq r5, #96, 22 @ 0x18000 │ │ │ │ + tsteq r5, #80, 22 @ 0x14000 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ - tsteq r5, #216, 20 @ 0xd8000 │ │ │ │ + tsteq r5, #200, 20 @ 0xc8000 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ - tsteq r5, #84, 24 @ 0x5400 │ │ │ │ + tsteq r5, #68, 24 @ 0x4400 │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ rscseq pc, r2, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ @@ -77914,35 +77914,35 @@ │ │ │ │ ldr r4, [sp, #28] │ │ │ │ beq 58df0 <__cxa_atexit@plt+0x4c164> │ │ │ │ b 58eb8 <__cxa_atexit@plt+0x4c22c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #332 @ 0x14c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r3, #296 @ 0x128 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffe790 │ │ │ │ rscseq pc, r2, #200, 2 @ 0x32 │ │ │ │ rscseq pc, r2, #208, 2 @ 0x34 │ │ │ │ rscseq pc, r2, #240, 2 @ 0x3c │ │ │ │ rscseq pc, r2, #252, 2 @ 0x3f │ │ │ │ rscseq pc, r2, #248, 2 @ 0x3e │ │ │ │ rscseq pc, r2, #236, 2 @ 0x3b │ │ │ │ rscseq pc, r2, #128, 2 │ │ │ │ rscseq pc, r2, #212, 2 @ 0x35 │ │ │ │ @ instruction: 0xffffe8d8 │ │ │ │ @ instruction: 0xffffe810 │ │ │ │ rscseq pc, r2, #64, 2 │ │ │ │ @ instruction: 0xffffe710 │ │ │ │ - tsteq r5, #156, 4 @ 0xc0000009 │ │ │ │ + tsteq r5, #140, 4 @ 0xc0000008 │ │ │ │ @ instruction: 0xffffe668 │ │ │ │ - tsteq r5, #28, 4 @ 0xc0000001 │ │ │ │ - tsteq r5, #184, 6 @ 0xe0000002 │ │ │ │ + tsteq r5, #12, 4 @ 0xc0000000 │ │ │ │ + tsteq r5, #168, 6 @ 0xa0000002 │ │ │ │ rscseq pc, r2, #136 @ 0x88 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffece8 │ │ │ │ rscseq pc, r2, #240, 6 @ 0xc0000003 │ │ │ │ rscseq pc, r2, #68, 8 @ 0x44000000 │ │ │ │ rscseq pc, r2, #76, 8 @ 0x4c000000 │ │ │ │ rscseq pc, r2, #88, 8 @ 0x58000000 │ │ │ │ @@ -77952,19 +77952,19 @@ │ │ │ │ rscseq pc, r2, #68, 8 @ 0x44000000 │ │ │ │ rscseq pc, r2, #56, 8 @ 0x38000000 │ │ │ │ rscseq pc, r2, #44, 8 @ 0x2c000000 │ │ │ │ @ instruction: 0xffffeeb0 │ │ │ │ @ instruction: 0xffffedc8 │ │ │ │ rscseq pc, r2, #144, 6 @ 0x40000002 │ │ │ │ @ instruction: 0xffffecdc │ │ │ │ - tsteq r5, #228, 8 @ 0xe4000000 │ │ │ │ + tsteq r5, #212, 8 @ 0xd4000000 │ │ │ │ @ instruction: 0xffffec00 │ │ │ │ - tsteq r5, #92, 8 @ 0x5c000000 │ │ │ │ + tsteq r5, #76, 8 @ 0x4c000000 │ │ │ │ @ instruction: 0xffffeb38 │ │ │ │ - tsteq r5, #220, 10 @ 0x37000000 │ │ │ │ + tsteq r5, #204, 10 @ 0x33000000 │ │ │ │ rscseq pc, r2, #48, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r1, r2, #3 │ │ │ │ @@ -78069,38 +78069,38 @@ │ │ │ │ ldr r7, [pc, #56] @ 59090 <__cxa_atexit@plt+0x4c404> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #28] @ 59094 <__cxa_atexit@plt+0x4c408> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ rscseq lr, r2, #180, 26 @ 0x2d00 │ │ │ │ - tsteq r5, #140, 30 @ 0x230 │ │ │ │ - tsteq r5, #76, 2 │ │ │ │ + tsteq r5, #124, 30 @ 0x1f0 │ │ │ │ + tsteq r5, #60, 2 │ │ │ │ @ instruction: 0xffffe19c │ │ │ │ rscseq lr, r2, #68, 26 @ 0x1100 │ │ │ │ - tsteq r5, #48, 30 @ 0xc0 │ │ │ │ - tsteq r5, #240 @ 0xf0 │ │ │ │ + tsteq r5, #32, 30 @ 0x80 │ │ │ │ + tsteq r5, #224 @ 0xe0 │ │ │ │ @ instruction: 0xffffe360 │ │ │ │ rscseq lr, r2, #72, 28 @ 0x480 │ │ │ │ rscseq lr, r2, #44, 28 @ 0x2c0 │ │ │ │ - tsteq r5, #16 │ │ │ │ - tsteq r5, #188, 2 @ 0x2f │ │ │ │ + tsteq r5, #0 │ │ │ │ + tsteq r5, #172, 2 @ 0x2b │ │ │ │ rscseq lr, r2, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -78142,19 +78142,19 @@ │ │ │ │ mov r0, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 591a8 <__cxa_atexit@plt+0x4c51c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffe168 │ │ │ │ - tsteq r5, #232, 30 @ 0x3a0 │ │ │ │ + tsteq r5, #216, 30 @ 0x360 │ │ │ │ rscseq lr, r2, #40, 24 @ 0x2800 │ │ │ │ - tsteq r5, #4, 28 @ 0x40 │ │ │ │ + tsteq r5, #244, 26 @ 0x3d00 │ │ │ │ rscseq lr, r2, #232, 22 @ 0x3a000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ rscseq lr, r2, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -78183,19 +78183,19 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 59248 <__cxa_atexit@plt+0x4c5bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffdfb4 │ │ │ │ rscseq lr, r2, #92, 22 @ 0x17000 │ │ │ │ - tsteq r5, #68, 26 @ 0x1100 │ │ │ │ - tsteq r5, #4, 30 │ │ │ │ + tsteq r5, #52, 26 @ 0xd00 │ │ │ │ + tsteq r5, #244, 28 @ 0xf40 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ rscseq lr, r2, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -78220,18 +78220,18 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 592d8 <__cxa_atexit@plt+0x4c64c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq lr, r2, #216, 20 @ 0xd8000 │ │ │ │ - tsteq r5, #176, 24 @ 0xb000 │ │ │ │ - tsteq r5, #112, 28 @ 0x700 │ │ │ │ + tsteq r5, #160, 24 @ 0xa000 │ │ │ │ + tsteq r5, #96, 28 @ 0x600 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ rscseq lr, r2, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -78267,15 +78267,15 @@ │ │ │ │ sub lr, r5, #44 @ 0x2c │ │ │ │ stm lr, {r1, r8, sl} │ │ │ │ str r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ str r9, [r5, #-52] @ 0xffffffcc │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r0, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ rscseq lr, r2, #80, 24 @ 0x5000 │ │ │ │ rscseq lr, r2, #92, 24 @ 0x5c00 │ │ │ │ rscseq lr, r2, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, sp, lsr #1 │ │ │ │ @@ -78371,28 +78371,28 @@ │ │ │ │ str r9, [r3, #92] @ 0x5c │ │ │ │ str r2, [r3, #96] @ 0x60 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ str r3, [r3, #64] @ 0x40 │ │ │ │ str r1, [r5] │ │ │ │ sub r8, r6, #59 @ 0x3b │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 1022b24 <__cxa_atexit@plt+0x1015e98> │ │ │ │ + b 16dabc0 <__cxa_atexit@plt+0x16cdf34> │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffeb80 │ │ │ │ - tsteq r5, #172, 28 @ 0xac0 │ │ │ │ + tsteq r5, #156, 28 @ 0x9c0 │ │ │ │ + tsteq r5, #244, 20 @ 0xf4000 │ │ │ │ tsteq r5, #4, 22 @ 0x1000 │ │ │ │ - tsteq r5, #20, 22 @ 0x5000 │ │ │ │ + tsteq r5, #216, 20 @ 0xd8000 │ │ │ │ tsteq r5, #232, 20 @ 0xe8000 │ │ │ │ - tsteq r5, #248, 20 @ 0xf8000 │ │ │ │ - tsteq r5, #108, 28 @ 0x6c0 │ │ │ │ - tsteq r5, #68, 28 @ 0x440 │ │ │ │ + tsteq r5, #92, 28 @ 0x5c0 │ │ │ │ tsteq r5, #52, 28 @ 0x340 │ │ │ │ - tsteq r5, #212, 20 @ 0xd4000 │ │ │ │ + tsteq r5, #36, 28 @ 0x240 │ │ │ │ + tsteq r5, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ rscseq lr, r2, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5958c <__cxa_atexit@plt+0x4c900> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -78433,26 +78433,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 59648 <__cxa_atexit@plt+0x4c9bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3ff95c <__cxa_atexit@plt+0x3f2cd0> │ │ │ │ + b 3f37d4 <__cxa_atexit@plt+0x3e6b48> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #24] @ 5964c <__cxa_atexit@plt+0x4c9c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3ff9dc <__cxa_atexit@plt+0x3f2d50> │ │ │ │ + b 3f3854 <__cxa_atexit@plt+0x3e6bc8> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - tsteq r5, #48, 24 @ 0x3000 │ │ │ │ + tsteq r5, #32, 24 @ 0x2000 │ │ │ │ rscseq lr, r2, #188, 12 @ 0xbc00000 │ │ │ │ rscseq lr, r2, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 596b4 <__cxa_atexit@plt+0x4ca28> │ │ │ │ @@ -78470,60 +78470,60 @@ │ │ │ │ ldr r3, [pc, #56] @ 596d4 <__cxa_atexit@plt+0x4ca48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #44] @ 596d8 <__cxa_atexit@plt+0x4ca4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3ff95c <__cxa_atexit@plt+0x3f2cd0> │ │ │ │ + b 3f37d4 <__cxa_atexit@plt+0x3e6b48> │ │ │ │ ldr r8, [pc, #20] @ 596d0 <__cxa_atexit@plt+0x4ca44> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3ff9dc <__cxa_atexit@plt+0x3f2d50> │ │ │ │ + b 3f3854 <__cxa_atexit@plt+0x3e6bc8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ rscseq lr, r2, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r5, #156, 22 @ 0x27000 │ │ │ │ + tsteq r5, #140, 22 @ 0x23000 │ │ │ │ rscseq lr, r2, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 59718 <__cxa_atexit@plt+0x4ca8c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [pc, #44] @ 5972c <__cxa_atexit@plt+0x4caa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #32] @ 59730 <__cxa_atexit@plt+0x4caa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3ff95c <__cxa_atexit@plt+0x3f2cd0> │ │ │ │ + b 3f37d4 <__cxa_atexit@plt+0x3e6b48> │ │ │ │ ldr r8, [pc, #8] @ 59728 <__cxa_atexit@plt+0x4ca9c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3ff9dc <__cxa_atexit@plt+0x3f2d50> │ │ │ │ + b 3f3854 <__cxa_atexit@plt+0x3e6bc8> │ │ │ │ rscseq lr, r2, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, #56, 22 @ 0xe000 │ │ │ │ + tsteq r5, #40, 22 @ 0xa000 │ │ │ │ rscseq lr, r2, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 59760 <__cxa_atexit@plt+0x4cad4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 59764 <__cxa_atexit@plt+0x4cad8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3ff95c <__cxa_atexit@plt+0x3f2cd0> │ │ │ │ + b 3f37d4 <__cxa_atexit@plt+0x3e6b48> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #240, 20 @ 0xf0000 │ │ │ │ + tsteq r5, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 597b0 <__cxa_atexit@plt+0x4cb24> │ │ │ │ @@ -78536,16 +78536,16 @@ │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #36, 16 @ 0x240000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #20, 16 @ 0x140000 │ │ │ │ @ instruction: 0xffffcbb8 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ rscseq lr, r2, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #96 @ 0x60 │ │ │ │ @@ -78589,15 +78589,15 @@ │ │ │ │ str r8, [r5, #76] @ 0x4c │ │ │ │ str r2, [r5, #64] @ 0x40 │ │ │ │ str r9, [r5, #88] @ 0x58 │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ str sl, [r5, #84] @ 0x54 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ str r2, [r5, #80] @ 0x50 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #20] @ 598ac <__cxa_atexit@plt+0x4cc20> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @@ -78708,43 +78708,43 @@ │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmda r5, {r1, r9, ip} │ │ │ │ str fp, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldm sp, {r9, fp} │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ ldr r3, [pc, #92] @ 59ad8 <__cxa_atexit@plt+0x4ce4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ mov r8, r6 │ │ │ │ str r3, [r5] │ │ │ │ mov r6, r8 │ │ │ │ ldr r8, [sp, #4] │ │ │ │ b 59cdc <__cxa_atexit@plt+0x4d050> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r6, [pc, #48] @ 59adc <__cxa_atexit@plt+0x4ce50> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r8 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #176, 10 @ 0x2c000000 │ │ │ │ - tsteq r5, #68, 18 @ 0x110000 │ │ │ │ - tsteq r5, #36, 12 @ 0x2400000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #160, 10 @ 0x28000000 │ │ │ │ + tsteq r5, #52, 18 @ 0xd0000 │ │ │ │ + tsteq r5, #20, 12 @ 0x1400000 │ │ │ │ rscseq lr, r2, #244, 4 @ 0x4000000f │ │ │ │ - tsteq r5, #76, 10 @ 0x13000000 │ │ │ │ - tsteq r5, #128, 16 @ 0x800000 │ │ │ │ + tsteq r5, #60, 10 @ 0xf000000 │ │ │ │ + tsteq r5, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ rscseq lr, r2, #184, 14 @ 0x2e00000 │ │ │ │ andmi sl, r0, #92160 @ 0x16800 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ and r5, r7, #3 │ │ │ │ @@ -78807,17 +78807,17 @@ │ │ │ │ b 59cdc <__cxa_atexit@plt+0x4d050> │ │ │ │ ldr r6, [pc, #28] @ 59c00 <__cxa_atexit@plt+0x4cf74> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #232, 6 @ 0xa0000003 │ │ │ │ - tsteq r5, #56, 14 @ 0xe00000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #216, 6 @ 0x60000003 │ │ │ │ + tsteq r5, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq lr, r2, #128, 2 │ │ │ │ rscseq lr, r2, #148, 12 @ 0x9400000 │ │ │ │ stmdbcs r0, {r0, r3, r4, r5, r8, sl, ip, lr} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -78861,17 +78861,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 59cdc <__cxa_atexit@plt+0x4d050> │ │ │ │ ldr r3, [pc, #24] @ 59cd8 <__cxa_atexit@plt+0x4d04c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #252, 4 @ 0xc000000f │ │ │ │ - tsteq r5, #92, 12 @ 0x5c00000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #236, 4 @ 0xc000000e │ │ │ │ + tsteq r5, #76, 12 @ 0x4c00000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ str r8, [sp] │ │ │ │ ldr fp, [r5, #28] │ │ │ │ ldr r1, [r5, #80] @ 0x50 │ │ │ │ ldr r9, [pc, #696] @ 59fa8 <__cxa_atexit@plt+0x4d31c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r8, [r1, #7] │ │ │ │ @@ -78946,15 +78946,15 @@ │ │ │ │ str r8, [r5, #48] @ 0x30 │ │ │ │ str lr, [r5, #36] @ 0x24 │ │ │ │ str ip, [r5, #4] │ │ │ │ str fp, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ mov r2, r5 │ │ │ │ str r0, [r2, #-4]! │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ str ip, [r2, #24] │ │ │ │ str lr, [r2, #28] │ │ │ │ str r8, [r2, #32] │ │ │ │ add r1, r6, #36 @ 0x24 │ │ │ │ @@ -78981,15 +78981,15 @@ │ │ │ │ stm lr, {r3, r8, sl, ip} │ │ │ │ str r8, [r6, #28] │ │ │ │ str r9, [r6, #32] │ │ │ │ sub r8, r1, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ mov r3, r5 │ │ │ │ str lr, [r3, #-8]! │ │ │ │ add r0, r3, #24 │ │ │ │ stm r0, {r8, ip, lr} │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ str ip, [r3, #4] │ │ │ │ b 59f54 <__cxa_atexit@plt+0x4d2c8> │ │ │ │ @@ -79033,41 +79033,41 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r1, [pc, #88] @ 59fc4 <__cxa_atexit@plt+0x4d338> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r7, [pc, #44] @ 59fb4 <__cxa_atexit@plt+0x4d328> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #124, 4 @ 0xc0000007 │ │ │ │ - tsteq r5, #96, 4 │ │ │ │ - tsteq r5, #56, 4 @ 0x80000003 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #108, 4 @ 0xc0000006 │ │ │ │ + tsteq r5, #80, 4 │ │ │ │ + tsteq r5, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r8, lsl #7 │ │ │ │ - tsteq r5, #28, 8 @ 0x1c000000 │ │ │ │ + tsteq r5, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r0, ip, ror #7 │ │ │ │ - tsteq r5, #52 @ 0x34 │ │ │ │ + tsteq r5, #36 @ 0x24 │ │ │ │ rscseq lr, r2, #88, 2 │ │ │ │ rscseq lr, r2, #76, 2 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ @ instruction: 0x000004b4 │ │ │ │ - tsteq r5, #228 @ 0xe4 │ │ │ │ - tsteq r5, #156, 8 @ 0x9c000000 │ │ │ │ - tsteq r5, #44, 2 │ │ │ │ + tsteq r5, #212 @ 0xd4 │ │ │ │ + tsteq r5, #140, 8 @ 0x8c000000 │ │ │ │ + tsteq r5, #28, 2 │ │ │ │ rscseq lr, r2, #180, 4 @ 0x4000000b │ │ │ │ strhi r5, [r1], #-1531 @ 0xfffffa05 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -79104,21 +79104,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ sub r9, r6, #1 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #24, 30 @ 0x60 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #8, 30 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ - tsteq r5, #32, 30 @ 0x80 │ │ │ │ + tsteq r5, #16, 30 @ 0x40 │ │ │ │ rscseq lr, r2, #232, 2 @ 0x3a │ │ │ │ strhi r5, [r1], #-1531 @ 0xfffffa05 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -79155,21 +79155,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ sub r9, r6, #1 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #76, 28 @ 0x4c0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ - tsteq r5, #84, 28 @ 0x540 │ │ │ │ + tsteq r5, #68, 28 @ 0x440 │ │ │ │ rscseq lr, r2, #28, 2 │ │ │ │ strhi r5, [r1], #-1531 @ 0xfffffa05 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -79206,21 +79206,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ sub r9, r6, #1 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #128, 26 @ 0x2000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - tsteq r5, #136, 26 @ 0x2200 │ │ │ │ + tsteq r5, #120, 26 @ 0x1e00 │ │ │ │ rscseq lr, r2, #80 @ 0x50 │ │ │ │ stmdaeq r0, {r0, r1, r2, r4, r6, r8, sl, ip}^ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -79245,25 +79245,25 @@ │ │ │ │ stmib r3, {r9, ip} │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r3, [pc, #32] @ 5a2f8 <__cxa_atexit@plt+0x4d66c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r5, #188, 24 @ 0xbc00 │ │ │ │ - tsteq r5, #116 @ 0x74 │ │ │ │ - tsteq r5, #4, 26 @ 0x100 │ │ │ │ + tsteq r5, #172, 24 @ 0xac00 │ │ │ │ + tsteq r5, #100 @ 0x64 │ │ │ │ + tsteq r5, #244, 24 @ 0xf400 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq sp, r2, #160, 30 @ 0x280 │ │ │ │ stmdaeq r0, {r0, r1, r2, r4, r6, r8, r9, sl, ip}^ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #32] @ 5a338 <__cxa_atexit@plt+0x4d6ac> │ │ │ │ @@ -79271,17 +79271,17 @@ │ │ │ │ str r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 5a33c <__cxa_atexit@plt+0x4d6b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r5, #120, 24 @ 0x7800 │ │ │ │ + tsteq r5, #104, 24 @ 0x6800 │ │ │ │ rscseq sp, r2, #92, 30 @ 0x170 │ │ │ │ stmdaeq r0, {r0, r1, r2, r4, r6, r8, r9, sl, ip}^ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #608] @ 5a5b4 <__cxa_atexit@plt+0x4d928> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr ip, [r5, #24] │ │ │ │ @@ -79351,15 +79351,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #84] @ 0x54 │ │ │ │ str r9, [r5, #76] @ 0x4c │ │ │ │ str r3, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ str r3, [r5, #28] │ │ │ │ str r7, [r5, #32] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5a594 <__cxa_atexit@plt+0x4d908> │ │ │ │ ldr lr, [pc, #332] @ 5a5e4 <__cxa_atexit@plt+0x4d958> │ │ │ │ @@ -79382,15 +79382,15 @@ │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ str r0, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ str sl, [r5, #76] @ 0x4c │ │ │ │ str r7, [r5, #84] @ 0x54 │ │ │ │ str ip, [r5, #28] │ │ │ │ b 5a564 <__cxa_atexit@plt+0x4d8d8> │ │ │ │ ldr r7, [pc, #188] @ 5a5c8 <__cxa_atexit@plt+0x4d93c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -79422,39 +79422,39 @@ │ │ │ │ ldr r9, [r5, #32] │ │ │ │ ldr r8, [r5, #76] @ 0x4c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #72] @ 5a5d0 <__cxa_atexit@plt+0x4d944> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r6, [pc, #36] @ 5a5c0 <__cxa_atexit@plt+0x4d934> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #24, 24 @ 0x1800 │ │ │ │ - tsteq r5, #248, 22 @ 0x3e000 │ │ │ │ - tsteq r5, #208, 22 @ 0x34000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #8, 24 @ 0x800 │ │ │ │ + tsteq r5, #232, 22 @ 0x3a000 │ │ │ │ + tsteq r5, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ - tsteq r5, #244, 26 @ 0x3d00 │ │ │ │ + tsteq r5, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ - tsteq r5, #24, 20 @ 0x18000 │ │ │ │ + tsteq r5, #8, 20 @ 0x8000 │ │ │ │ rscseq sp, r2, #40, 22 @ 0xa000 │ │ │ │ rscseq sp, r2, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, r4, ror #8 │ │ │ │ - tsteq r5, #156, 20 @ 0x9c000 │ │ │ │ - tsteq r5, #84, 28 @ 0x540 │ │ │ │ - tsteq r5, #228, 20 @ 0xe4000 │ │ │ │ + tsteq r5, #140, 20 @ 0x8c000 │ │ │ │ + tsteq r5, #68, 28 @ 0x440 │ │ │ │ + tsteq r5, #212, 20 @ 0xd4000 │ │ │ │ rscseq sp, r2, #136, 24 @ 0x8800 │ │ │ │ stmiaeq r0, {r0, r1, r2, r4, r6, r8, r9, sl, ip}^ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -79489,21 +79489,21 @@ │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [pc, #40] @ 5a6b4 <__cxa_atexit@plt+0x4da28> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add r4, r4, #1 │ │ │ │ str r4, [r5, #-4]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #16, 18 @ 0x40000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #0, 18 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ - tsteq r5, #20, 18 @ 0x50000 │ │ │ │ + tsteq r5, #4, 18 @ 0x10000 │ │ │ │ rscseq sp, r2, #196, 22 @ 0x31000 │ │ │ │ stmiaeq r0, {r0, r1, r2, r4, r6, r8, r9, sl, ip}^ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -79538,21 +79538,21 @@ │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [pc, #40] @ 5a778 <__cxa_atexit@plt+0x4daec> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add r4, r4, #1 │ │ │ │ str r4, [r5, #-4]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #76, 16 @ 0x4c0000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ - tsteq r5, #80, 16 @ 0x500000 │ │ │ │ + tsteq r5, #64, 16 @ 0x400000 │ │ │ │ rscseq sp, r2, #0, 22 │ │ │ │ stmiaeq r0, {r0, r1, r2, r4, r6, r8, r9, sl, ip}^ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -79587,21 +79587,21 @@ │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [pc, #40] @ 5a83c <__cxa_atexit@plt+0x4dbb0> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add r4, r4, #1 │ │ │ │ str r4, [r5, #-4]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #136, 14 @ 0x2200000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - tsteq r5, #140, 14 @ 0x2300000 │ │ │ │ + tsteq r5, #124, 14 @ 0x1f00000 │ │ │ │ rscseq sp, r2, #76, 20 @ 0x4c000 │ │ │ │ stmdaeq r0, {r0, r1, r2, r4, r6, r7, r8, r9, sl, fp}^ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -79626,26 +79626,26 @@ │ │ │ │ stmib r3, {r9, ip} │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r3, [pc, #36] @ 5a8f0 <__cxa_atexit@plt+0x4dc64> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r5, #200, 12 @ 0xc800000 │ │ │ │ - tsteq r5, #128, 20 @ 0x80000 │ │ │ │ - tsteq r5, #16, 14 @ 0x400000 │ │ │ │ + tsteq r5, #184, 12 @ 0xb800000 │ │ │ │ + tsteq r5, #112, 20 @ 0x70000 │ │ │ │ + tsteq r5, #0, 14 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq sp, r2, #136, 18 @ 0x220000 │ │ │ │ beq ff05e85c <__cxa_atexit@plt+0xff051bd0> │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #48] @ 5a940 <__cxa_atexit@plt+0x4dcb4> │ │ │ │ @@ -79657,17 +79657,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #20] @ 5a944 <__cxa_atexit@plt+0x4dcb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, #112, 12 @ 0x7000000 │ │ │ │ + tsteq r5, #96, 12 @ 0x6000000 │ │ │ │ rscseq sp, r2, #52, 18 @ 0xd0000 │ │ │ │ stmiaeq r0, {r0, r1, r2, r4, r6, r7, r8, r9, sl, fp, ip}^ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #80] @ 5a9b0 <__cxa_atexit@plt+0x4dd24> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -79682,46 +79682,46 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r2, [r5, #28]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r5, #24, 12 @ 0x1800000 │ │ │ │ + tsteq r5, #8, 12 @ 0x800000 │ │ │ │ rscseq sp, r2, #192, 16 @ 0xc00000 │ │ │ │ andeq r4, r8, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 5a9f4 <__cxa_atexit@plt+0x4dd68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 5a9f8 <__cxa_atexit@plt+0x4dd6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r5, #184, 10 @ 0x2e000000 │ │ │ │ + tsteq r5, #168, 10 @ 0x2a000000 │ │ │ │ rscseq sp, r2, #128, 16 @ 0x800000 │ │ │ │ andeq r4, r8, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5aa20 <__cxa_atexit@plt+0x4dd94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #28] │ │ │ │ - b 272bd8 <__cxa_atexit@plt+0x265f4c> │ │ │ │ + b 9ec98 <__cxa_atexit@plt+0x9200c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq sp, r2, #64, 16 @ 0x400000 │ │ │ │ andeq r4, r8, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ @@ -79780,30 +79780,30 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [r3, #72] @ 0x48 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ sub r8, r6, #51 @ 0x33 │ │ │ │ sub sl, r6, #66 @ 0x42 │ │ │ │ add r9, r2, #2 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b 3ff844 <__cxa_atexit@plt+0x3f2bb8> │ │ │ │ + b 3f36dc <__cxa_atexit@plt+0x3e6a50> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffbcd4 │ │ │ │ @ instruction: 0xffffe830 │ │ │ │ rscseq sp, r2, #236, 2 @ 0x3b │ │ │ │ rscseq sp, r2, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 5abac <__cxa_atexit@plt+0x4df20> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 5aba4 <__cxa_atexit@plt+0x4df18> │ │ │ │ ldr r3, [pc, #60] @ 5abb4 <__cxa_atexit@plt+0x4df28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 5abb8 <__cxa_atexit@plt+0x4df2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 5abbc <__cxa_atexit@plt+0x4df30> │ │ │ │ @@ -79817,31 +79817,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ rscseq sp, r2, #64, 14 @ 0x1000000 │ │ │ │ - tsteq r5, #172, 6 @ 0xb0000002 │ │ │ │ + tsteq r5, #156, 6 @ 0x70000002 │ │ │ │ rscseq sp, r2, #36, 14 @ 0x900000 │ │ │ │ rscseq sp, r2, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff6ec <__cxa_atexit@plt+0x3f2a60> │ │ │ │ + b 3f359c <__cxa_atexit@plt+0x3e6910> │ │ │ │ rscseq sp, r2, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 5ac00 <__cxa_atexit@plt+0x4df74> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 180f414 <__cxa_atexit@plt+0x1802788> │ │ │ │ + b e23cec <__cxa_atexit@plt+0xe17060> │ │ │ │ rscseq sp, r2, #244, 12 @ 0xf400000 │ │ │ │ ldr r9, [r5] │ │ │ │ ldmib r5, {r8, lr} │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5ac60 <__cxa_atexit@plt+0x4dfd4> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -79857,15 +79857,15 @@ │ │ │ │ str sl, [r3, #-4]! │ │ │ │ ldr r0, [r0, #3] │ │ │ │ str r9, [r5, #28] │ │ │ │ str r8, [r5, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #20] @ 5ac7c <__cxa_atexit@plt+0x4dff0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5] │ │ │ │ stmib r5, {r8, lr} │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @@ -79891,15 +79891,15 @@ │ │ │ │ str lr, [r3, #-16]! │ │ │ │ ldr r0, [r0, #3] │ │ │ │ str r8, [r5, #16] │ │ │ │ str r9, [r5, #12] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r0, r1, r2, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #20] @ 5ad04 <__cxa_atexit@plt+0x4e078> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -79913,18 +79913,18 @@ │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 5ad44 <__cxa_atexit@plt+0x4e0b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [pc, #12] @ 5ad48 <__cxa_atexit@plt+0x4e0bc> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r5, #24, 4 @ 0x80000001 │ │ │ │ - tsteq r5, #204, 10 @ 0x33000000 │ │ │ │ + tsteq r5, #8, 4 @ 0x80000000 │ │ │ │ + tsteq r5, #188, 10 @ 0x2f000000 │ │ │ │ rscseq sp, r2, #200, 10 @ 0x32000000 │ │ │ │ andeq r2, r0, r9, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -79958,23 +79958,23 @@ │ │ │ │ beq 5adf4 <__cxa_atexit@plt+0x4e168> │ │ │ │ b 5ae24 <__cxa_atexit@plt+0x4e198> │ │ │ │ ldr r3, [pc, #48] @ 5ae14 <__cxa_atexit@plt+0x4e188> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #8, 4 @ 0x80000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, #136, 4 @ 0x80000008 │ │ │ │ + tsteq r5, #120, 4 @ 0x80000007 │ │ │ │ rscseq sp, r2, #36, 10 @ 0x9000000 │ │ │ │ rscseq sp, r2, #252, 8 @ 0xfc000000 │ │ │ │ andeq r2, r0, r9, lsl #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldmib r5, {r7, r8, lr} │ │ │ │ ldr r0, [r5, #20] │ │ │ │ @@ -80005,18 +80005,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ b 597d8 <__cxa_atexit@plt+0x4cb4c> │ │ │ │ ldr r3, [pc, #12] @ 5aeb0 <__cxa_atexit@plt+0x4e224> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ rscseq sp, r2, #100, 8 @ 0x64000000 │ │ │ │ - tsteq r5, #216 @ 0xd8 │ │ │ │ - tsteq r5, #0, 2 │ │ │ │ + tsteq r5, #200 @ 0xc8 │ │ │ │ + tsteq r5, #240 @ 0xf0 │ │ │ │ rscseq sp, r2, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5af70 <__cxa_atexit@plt+0x4e2e4> │ │ │ │ @@ -80144,15 +80144,15 @@ │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r9, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ str r8, [r5, #24] │ │ │ │ stmib r5, {r0, r1, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5b104 <__cxa_atexit@plt+0x4e478> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmda r5, {r8, lr} │ │ │ │ @@ -80187,15 +80187,15 @@ │ │ │ │ str sl, [r3, #-4]! │ │ │ │ ldr r0, [r0, #3] │ │ │ │ str r9, [r5, #28] │ │ │ │ str r8, [r5, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #20] @ 5b1a4 <__cxa_atexit@plt+0x4e518> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5] │ │ │ │ stmib r5, {r8, lr} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @@ -80235,15 +80235,15 @@ │ │ │ │ ldr r9, [r8, #3] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str sl, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov sl, fp │ │ │ │ mov fp, ip │ │ │ │ - b 3ffa1c <__cxa_atexit@plt+0x3f2d90> │ │ │ │ + b 3f3894 <__cxa_atexit@plt+0x3e6c08> │ │ │ │ ldr r7, [pc, #132] @ 5b2d4 <__cxa_atexit@plt+0x4e648> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8, lr} │ │ │ │ str sl, [r6, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r9, #9 │ │ │ │ mov r6, r9 │ │ │ │ @@ -80259,28 +80259,28 @@ │ │ │ │ add r7, fp, sl │ │ │ │ ldr r3, [pc, #68] @ 5b2d8 <__cxa_atexit@plt+0x4e64c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r6, {r3, r7} │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r9, #11 │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ mov r9, r6 │ │ │ │ b 5b2b8 <__cxa_atexit@plt+0x4e62c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 5b2dc <__cxa_atexit@plt+0x4e650> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ b 5b260 <__cxa_atexit@plt+0x4e5d4> │ │ │ │ - tsteq r5, #188 @ 0xbc │ │ │ │ - tsteq r5, #124 @ 0x7c │ │ │ │ + tsteq r5, #172 @ 0xac │ │ │ │ + tsteq r5, #108 @ 0x6c │ │ │ │ rscseq sp, r2, #148 @ 0x94 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5b36c <__cxa_atexit@plt+0x4e6e0> │ │ │ │ @@ -80368,15 +80368,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5b45c <__cxa_atexit@plt+0x4e7d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #152, 28 @ 0x980 │ │ │ │ + tsteq r5, #136, 28 @ 0x880 │ │ │ │ rscseq ip, r2, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ @@ -80414,16 +80414,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ rscseq ip, r2, #224, 28 @ 0xe00 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - tsteq r5, #4, 28 @ 0x40 │ │ │ │ - tsteq r5, #88, 28 @ 0x580 │ │ │ │ + tsteq r5, #244, 26 @ 0x3d00 │ │ │ │ + tsteq r5, #72, 28 @ 0x480 │ │ │ │ rscseq ip, r2, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -80437,15 +80437,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5b570 <__cxa_atexit@plt+0x4e8e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #132, 26 @ 0x2100 │ │ │ │ + tsteq r5, #116, 26 @ 0x1d00 │ │ │ │ rscseq ip, r2, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5b5b8 <__cxa_atexit@plt+0x4e92c> │ │ │ │ @@ -80455,21 +80455,21 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [pc, #36] @ 5b5cc <__cxa_atexit@plt+0x4e940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add sl, r2, #1 │ │ │ │ - b 10bb81c <__cxa_atexit@plt+0x10aeb90> │ │ │ │ + b 6e3ec8 <__cxa_atexit@plt+0x6d723c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ rscseq ip, r2, #4, 28 @ 0x40 │ │ │ │ - tsteq r5, #156, 18 @ 0x270000 │ │ │ │ - tsteq r5, #44, 26 @ 0xb00 │ │ │ │ + tsteq r5, #140, 18 @ 0x230000 │ │ │ │ + tsteq r5, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5b654 <__cxa_atexit@plt+0x4e9c8> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -80501,15 +80501,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #60, 18 @ 0xf0000 │ │ │ │ + tsteq r5, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5b6f8 <__cxa_atexit@plt+0x4ea6c> │ │ │ │ @@ -80542,15 +80542,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #152, 16 @ 0x980000 │ │ │ │ + tsteq r5, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b754 <__cxa_atexit@plt+0x4eac8> │ │ │ │ @@ -80558,15 +80558,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -80581,15 +80581,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b80c <__cxa_atexit@plt+0x4eb80> │ │ │ │ @@ -80714,37 +80714,37 @@ │ │ │ │ add r7, r0, #21 │ │ │ │ bx r1 │ │ │ │ add r6, r6, r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffff0 │ │ │ │ - tsteq r5, #132, 20 @ 0x84000 │ │ │ │ + tsteq r5, #116, 20 @ 0x74000 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - tsteq r5, #128, 18 @ 0x200000 │ │ │ │ + tsteq r5, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5ba60 <__cxa_atexit@plt+0x4edd4> │ │ │ │ ldr lr, [pc, #44] @ 5ba68 <__cxa_atexit@plt+0x4eddc> │ │ │ │ @@ -80753,15 +80753,15 @@ │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -80799,15 +80799,15 @@ │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -80866,15 +80866,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #132, 6 @ 0x10000002 │ │ │ │ + tsteq r5, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bc6c <__cxa_atexit@plt+0x4efe0> │ │ │ │ @@ -80884,15 +80884,15 @@ │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -80910,15 +80910,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bd54 <__cxa_atexit@plt+0x4f0c8> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -80949,15 +80949,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #56, 4 @ 0x80000003 │ │ │ │ + tsteq r5, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -81048,15 +81048,15 @@ │ │ │ │ ldr r7, [pc, #164] @ 5bf88 <__cxa_atexit@plt+0x4f2fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #28 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 5bf74 <__cxa_atexit@plt+0x4f2e8> │ │ │ │ ldr lr, [pc, #136] @ 5bf9c <__cxa_atexit@plt+0x4f310> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ @@ -81074,33 +81074,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #56] @ 5bf8c <__cxa_atexit@plt+0x4f300> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #16] │ │ │ │ ldr r8, [r2, #1] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ b 5bf78 <__cxa_atexit@plt+0x4f2ec> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ b 5bf78 <__cxa_atexit@plt+0x4f2ec> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r5, #32, 8 @ 0x20000000 │ │ │ │ + tsteq r5, #16, 8 @ 0x10000000 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - tsteq r5, #148, 6 @ 0x50000002 │ │ │ │ + tsteq r5, #132, 6 @ 0x10000002 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - tsteq r5, #116, 8 @ 0x74000000 │ │ │ │ + tsteq r5, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5c008 <__cxa_atexit@plt+0x4f37c> │ │ │ │ @@ -81253,15 +81253,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r8, r0 │ │ │ │ rscseq ip, r2, #140, 2 @ 0x23 │ │ │ │ @ instruction: 0xfffff3a8 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -81278,15 +81278,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff314 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -81321,46 +81321,46 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ rscseq ip, r2, #124 @ 0x7c │ │ │ │ @ instruction: 0xfffff298 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 5c3ac <__cxa_atexit@plt+0x4f720> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 5c3a4 <__cxa_atexit@plt+0x4f718> │ │ │ │ ldr r3, [pc, #52] @ 5c3b4 <__cxa_atexit@plt+0x4f728> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 5c3b8 <__cxa_atexit@plt+0x4f72c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #10 │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #180, 22 @ 0x2d000 │ │ │ │ - tsteq r5, #16, 24 @ 0x1000 │ │ │ │ + tsteq r5, #164, 22 @ 0x29000 │ │ │ │ + tsteq r5, #0, 24 │ │ │ │ rscseq ip, r2, #24 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -81418,42 +81418,42 @@ │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ sub r6, r2, #11 │ │ │ │ str r6, [r5, #20] │ │ │ │ sub r9, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #72] @ 5c520 <__cxa_atexit@plt+0x4f894> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #68] @ 5c524 <__cxa_atexit@plt+0x4f898> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #16]! │ │ │ │ add r2, r7, #2 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ ldr r7, [pc, #28] @ 5c51c <__cxa_atexit@plt+0x4f890> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #10 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ rscseq fp, r2, #228, 28 @ 0xe40 │ │ │ │ rscseq fp, r2, #236, 28 @ 0xec0 │ │ │ │ - tsteq r5, #72, 24 @ 0x4800 │ │ │ │ - tsteq r5, #124, 28 @ 0x7c0 │ │ │ │ + tsteq r5, #56, 24 @ 0x3800 │ │ │ │ + tsteq r5, #108, 28 @ 0x6c0 │ │ │ │ rscseq fp, r2, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldrb r1, [r5, #12] │ │ │ │ cmp r1, #10 │ │ │ │ bne 5c5b4 <__cxa_atexit@plt+0x4f928> │ │ │ │ @@ -81478,38 +81478,38 @@ │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ sub r6, r2, #11 │ │ │ │ str r6, [r5, #20] │ │ │ │ sub r9, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r7, [pc, #68] @ 5c600 <__cxa_atexit@plt+0x4f974> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #64] @ 5c604 <__cxa_atexit@plt+0x4f978> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #16]! │ │ │ │ add r2, r7, #2 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ ldr r7, [pc, #24] @ 5c5fc <__cxa_atexit@plt+0x4f970> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #10 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq fp, r2, #0, 28 │ │ │ │ rscseq fp, r2, #8, 28 @ 0x80 │ │ │ │ - tsteq r5, #88, 22 @ 0x16000 │ │ │ │ - tsteq r5, #140, 26 @ 0x2300 │ │ │ │ + tsteq r5, #72, 22 @ 0x12000 │ │ │ │ + tsteq r5, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81527,23 +81527,23 @@ │ │ │ │ str r1, [r5] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldrb r1, [r5, #-8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ strb r1, [r3, #8] │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r3, [pc, #24] @ 5c698 <__cxa_atexit@plt+0x4fa0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r5, #224, 24 @ 0xe000 │ │ │ │ - tsteq r5, #140, 20 @ 0x8c000 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r5, #208, 24 @ 0xd000 │ │ │ │ + tsteq r5, #124, 20 @ 0x7c000 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ rscseq fp, r2, #4, 26 @ 0x100 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -81556,21 +81556,21 @@ │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r0, [pc, #40] @ 5c700 <__cxa_atexit@plt+0x4fa74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r6, #6 │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r0, lr} │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ rscseq fp, r2, #228, 24 @ 0xe400 │ │ │ │ - tsteq r5, #100, 16 @ 0x640000 │ │ │ │ + tsteq r5, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81588,15 +81588,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #216, 22 @ 0x36000 │ │ │ │ + tsteq r5, #200, 22 @ 0x32000 │ │ │ │ rscseq fp, r2, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5c7d4 <__cxa_atexit@plt+0x4fb48> │ │ │ │ @@ -81610,15 +81610,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 5c7e8 <__cxa_atexit@plt+0x4fb5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r9, [r5, #8] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5c7ec <__cxa_atexit@plt+0x4fb60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -81632,15 +81632,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 5c81c <__cxa_atexit@plt+0x4fb90> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq fp, r2, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -81667,15 +81667,15 @@ │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r3, [pc, #108] @ 5c904 <__cxa_atexit@plt+0x4fc78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #137 @ 0x89 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 1788a5c <__cxa_atexit@plt+0x177bdd0> │ │ │ │ + b 10b40f0 <__cxa_atexit@plt+0x10a7464> │ │ │ │ ldr r8, [pc, #68] @ 5c8f4 <__cxa_atexit@plt+0x4fc68> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [pc, #64] @ 5c8f8 <__cxa_atexit@plt+0x4fc6c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -81683,23 +81683,23 @@ │ │ │ │ str r1, [r3, #16]! │ │ │ │ str r8, [r3, #-12] │ │ │ │ stmdb r3, {r0, r2} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ + b 3f3724 <__cxa_atexit@plt+0x3e6a98> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - tsteq r5, #108, 14 @ 0x1b00000 │ │ │ │ + tsteq r5, #92, 14 @ 0x1700000 │ │ │ │ rscseq fp, r2, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #184] @ 5c9d4 <__cxa_atexit@plt+0x4fd48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -81722,40 +81722,40 @@ │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r7, r0, #1 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #72] @ 5c9dc <__cxa_atexit@plt+0x4fd50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20]! │ │ │ │ ldr r2, [pc, #64] @ 5c9e0 <__cxa_atexit@plt+0x4fd54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldmdb r5, {r9, sl} │ │ │ │ add r2, r2, #2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ ldr r7, [pc, #28] @ 5c9d8 <__cxa_atexit@plt+0x4fd4c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #10 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ rscseq fp, r2, #56, 20 @ 0x38000 │ │ │ │ rscseq fp, r2, #28, 20 @ 0x1c000 │ │ │ │ - tsteq r5, #116, 14 @ 0x1d00000 │ │ │ │ + tsteq r5, #100, 14 @ 0x1900000 │ │ │ │ rscseq fp, r2, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #10 │ │ │ │ bne 5ca50 <__cxa_atexit@plt+0x4fdc4> │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -81773,37 +81773,37 @@ │ │ │ │ ldr r0, [pc, #108] @ 5caa4 <__cxa_atexit@plt+0x4fe18> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5] │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r6, {r0, r2} │ │ │ │ sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r3, [pc, #68] @ 5ca9c <__cxa_atexit@plt+0x4fe10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20]! │ │ │ │ ldr r2, [pc, #60] @ 5caa0 <__cxa_atexit@plt+0x4fe14> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldmdb r5, {r9, sl} │ │ │ │ add r2, r2, #2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ ldr r6, [pc, #24] @ 5ca98 <__cxa_atexit@plt+0x4fe0c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq fp, r2, #116, 18 @ 0x1d0000 │ │ │ │ rscseq fp, r2, #88, 18 @ 0x160000 │ │ │ │ - tsteq r5, #152, 12 @ 0x9800000 │ │ │ │ + tsteq r5, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -81815,34 +81815,34 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r0, [pc, #48] @ 5cb14 <__cxa_atexit@plt+0x4fe88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5] │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r3, {r0, r2} │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r3, [pc, #24] @ 5cb18 <__cxa_atexit@plt+0x4fe8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r5, #236, 10 @ 0x3b000000 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r5, #220, 10 @ 0x37000000 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ 5cb40 <__cxa_atexit@plt+0x4feb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ - tsteq r5, #104, 8 @ 0x68000000 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + tsteq r5, #88, 8 @ 0x58000000 │ │ │ │ mov r3, r5 │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ str r2, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 5cba0 <__cxa_atexit@plt+0x4ff14> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -81850,16 +81850,16 @@ │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [pc, #20] @ 5cb84 <__cxa_atexit@plt+0x4fef8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ - tsteq r5, #40, 8 @ 0x28000000 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + tsteq r5, #24, 8 @ 0x18000000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ rscseq fp, r2, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -81896,15 +81896,15 @@ │ │ │ │ beq 5cc3c <__cxa_atexit@plt+0x4ffb0> │ │ │ │ ldr r7, [pc, #80] @ 5cc78 <__cxa_atexit@plt+0x4ffec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r3, r9} │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -81953,33 +81953,33 @@ │ │ │ │ beq 5cd20 <__cxa_atexit@plt+0x50094> │ │ │ │ ldr r7, [pc, #96] @ 5cd6c <__cxa_atexit@plt+0x500e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r6, #-12] │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r3, r9} │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r6, #-15] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 5cd74 <__cxa_atexit@plt+0x500e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r3, #20 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ ldr r7, [pc, #28] @ 5cd70 <__cxa_atexit@plt+0x500e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - tsteq r5, #40, 8 @ 0x28000000 │ │ │ │ + tsteq r5, #24, 8 @ 0x18000000 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ rscseq fp, r2, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rscseq fp, r2, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -82115,15 +82115,15 @@ │ │ │ │ beq 5cfa8 <__cxa_atexit@plt+0x5031c> │ │ │ │ ldr r7, [pc, #56] @ 5cfcc <__cxa_atexit@plt+0x50340> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r3, r9} │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5cfd0 <__cxa_atexit@plt+0x50344> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -82152,15 +82152,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #8, 6 @ 0x20000000 │ │ │ │ + tsteq r5, #248, 4 @ 0x8000000f │ │ │ │ rscseq fp, r2, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5d0a4 <__cxa_atexit@plt+0x50418> │ │ │ │ @@ -82174,15 +82174,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 5d0b8 <__cxa_atexit@plt+0x5042c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r9, [r5, #8] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5d0bc <__cxa_atexit@plt+0x50430> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -82196,15 +82196,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 5d0ec <__cxa_atexit@plt+0x50460> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq fp, r2, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -82252,15 +82252,15 @@ │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #124] @ 5d234 <__cxa_atexit@plt+0x505a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #137 @ 0x89 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 1788a5c <__cxa_atexit@plt+0x177bdd0> │ │ │ │ + b 10b40f0 <__cxa_atexit@plt+0x10a7464> │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ 5d224 <__cxa_atexit@plt+0x50598> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #72] @ 5d228 <__cxa_atexit@plt+0x5059c> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ @@ -82269,25 +82269,25 @@ │ │ │ │ ldr r1, [sp] │ │ │ │ str r1, [r0, #40] @ 0x28 │ │ │ │ str ip, [r0, #44] @ 0x2c │ │ │ │ str lr, [r5] │ │ │ │ sub r8, r6, #19 │ │ │ │ mov r6, r3 │ │ │ │ ldmib sp, {r7, fp} │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ + b 3f3724 <__cxa_atexit@plt+0x3e6a98> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - tsteq r5, #76, 28 @ 0x4c0 │ │ │ │ + tsteq r5, #60, 28 @ 0x3c0 │ │ │ │ rscseq fp, r2, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 5d27c <__cxa_atexit@plt+0x505f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -82350,34 +82350,34 @@ │ │ │ │ str r5, [r2] │ │ │ │ ldr r6, [pc, #92] @ 5d39c <__cxa_atexit@plt+0x50710> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ sub r8, r1, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ffa2c <__cxa_atexit@plt+0x3f2da0> │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r5, #-8]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r5, #76, 24 @ 0x4c00 │ │ │ │ + tsteq r5, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq r5, #20, 24 @ 0x1400 │ │ │ │ - tsteq r5, #96, 24 @ 0x6000 │ │ │ │ + tsteq r5, #4, 24 @ 0x400 │ │ │ │ + tsteq r5, #80, 24 @ 0x5000 │ │ │ │ rscseq fp, r2, #132 @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -82393,35 +82393,35 @@ │ │ │ │ stmib r6, {r0, r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ ldr r6, [pc, #60] @ 5d42c <__cxa_atexit@plt+0x507a0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ sub r8, r1, #6 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ffa2c <__cxa_atexit@plt+0x3f2da0> │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r5, #92, 22 @ 0x17000 │ │ │ │ - tsteq r5, #176, 22 @ 0x2c000 │ │ │ │ + tsteq r5, #76, 22 @ 0x13000 │ │ │ │ + tsteq r5, #160, 22 @ 0x28000 │ │ │ │ rscseq sl, r2, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5d450 <__cxa_atexit@plt+0x507c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -82440,16 +82440,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5d4c0 <__cxa_atexit@plt+0x50834> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #228, 20 @ 0xe4000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -82466,16 +82466,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5d528 <__cxa_atexit@plt+0x5089c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #108, 20 @ 0x6c000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #92, 20 @ 0x5c000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ rscseq sl, r2, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -82509,34 +82509,34 @@ │ │ │ │ str r5, [r2] │ │ │ │ ldr r6, [pc, #92] @ 5d618 <__cxa_atexit@plt+0x5098c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ sub r8, r1, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ffa2c <__cxa_atexit@plt+0x3f2da0> │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r5, #-8]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r5, #208, 18 @ 0x340000 │ │ │ │ + tsteq r5, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq r5, #152, 18 @ 0x260000 │ │ │ │ - tsteq r5, #228, 18 @ 0x390000 │ │ │ │ + tsteq r5, #136, 18 @ 0x220000 │ │ │ │ + tsteq r5, #212, 18 @ 0x350000 │ │ │ │ rscseq sl, r2, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -82552,35 +82552,35 @@ │ │ │ │ stmib r6, {r0, r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ ldr r6, [pc, #60] @ 5d6a8 <__cxa_atexit@plt+0x50a1c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ sub r8, r1, #6 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ffa2c <__cxa_atexit@plt+0x3f2da0> │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r5, #224, 16 @ 0xe00000 │ │ │ │ - tsteq r5, #52, 18 @ 0xd0000 │ │ │ │ + tsteq r5, #208, 16 @ 0xd00000 │ │ │ │ + tsteq r5, #36, 18 @ 0x90000 │ │ │ │ rscseq sl, r2, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5d6cc <__cxa_atexit@plt+0x50a40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -82599,16 +82599,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5d73c <__cxa_atexit@plt+0x50ab0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #104, 16 @ 0x680000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -82625,16 +82625,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5d7a4 <__cxa_atexit@plt+0x50b18> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #240, 14 @ 0x3c00000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #224, 14 @ 0x3800000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ rscseq sl, r2, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -82660,26 +82660,26 @@ │ │ │ │ stm lr, {r0, r1, r5, r7} │ │ │ │ ldr r7, [pc, #60] @ 5d854 <__cxa_atexit@plt+0x50bc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, ip │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - tsteq r5, #80, 14 @ 0x1400000 │ │ │ │ - tsteq r5, #200, 16 @ 0xc80000 │ │ │ │ - tsteq r5, #4, 22 @ 0x1000 │ │ │ │ + tsteq r5, #64, 14 @ 0x1000000 │ │ │ │ + tsteq r5, #184, 16 @ 0xb80000 │ │ │ │ + tsteq r5, #244, 20 @ 0xf4000 │ │ │ │ rscseq sl, r2, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r6, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #72 @ 0x48 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5d8e8 <__cxa_atexit@plt+0x50c5c> │ │ │ │ @@ -82740,15 +82740,15 @@ │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r1, #0 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r2, [pc, #136] @ 5d9e8 <__cxa_atexit@plt+0x50d5c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 177b794 <__cxa_atexit@plt+0x176eb08> │ │ │ │ + b 10a6e28 <__cxa_atexit@plt+0x109a19c> │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ mov lr, #0 │ │ │ │ ldr r1, [pc, #84] @ 5d9e0 <__cxa_atexit@plt+0x50d54> │ │ │ │ @@ -82769,32 +82769,32 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ sub r9, r3, #23 │ │ │ │ mov r6, r3 │ │ │ │ b 5da3c <__cxa_atexit@plt+0x50db0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #148, 18 @ 0x250000 │ │ │ │ - tsteq r5, #116, 18 @ 0x1d0000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #132, 18 @ 0x210000 │ │ │ │ + tsteq r5, #100, 18 @ 0x190000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ rscseq sl, r2, #68, 20 @ 0x44000 │ │ │ │ andeq r5, r0, sl, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #36]! @ 0x24 │ │ │ │ ldr r3, [pc, #28] @ 5da20 <__cxa_atexit@plt+0x50d94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ b 5da3c <__cxa_atexit@plt+0x50db0> │ │ │ │ - tsteq r5, #32, 18 @ 0x80000 │ │ │ │ + tsteq r5, #16, 18 @ 0x40000 │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ @@ -82903,26 +82903,26 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp] │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ ldr r7, [pc, #36] @ 5dc24 <__cxa_atexit@plt+0x50f98> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r5, #104, 8 @ 0x68000000 │ │ │ │ - tsteq r5, #224, 6 @ 0x80000003 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r5, #88, 8 @ 0x58000000 │ │ │ │ + tsteq r5, #208, 6 @ 0x40000003 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rscseq sl, r2, #120, 16 @ 0x780000 │ │ │ │ rscseq sl, r2, #0, 16 │ │ │ │ andeq pc, r0, sp, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -82945,16 +82945,16 @@ │ │ │ │ mov r8, fp │ │ │ │ b 5dd20 <__cxa_atexit@plt+0x51094> │ │ │ │ ldr r3, [pc, #20] @ 5dca4 <__cxa_atexit@plt+0x51018> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #12, 6 @ 0x30000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #252, 4 @ 0xc000000f │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ rscseq sl, r2, #136, 14 @ 0x2200000 │ │ │ │ andeq pc, r0, sp, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -82975,16 +82975,16 @@ │ │ │ │ mov r8, fp │ │ │ │ b 5dd20 <__cxa_atexit@plt+0x51094> │ │ │ │ ldr r3, [pc, #20] @ 5dd1c <__cxa_atexit@plt+0x51090> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r5, #144, 4 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r5, #128, 4 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ add r2, r0, r2 │ │ │ │ @@ -83009,15 +83009,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r7, [pc, #64] @ 5dde8 <__cxa_atexit@plt+0x5115c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ tst r7, #3 │ │ │ │ @@ -83027,19 +83027,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 5ddec <__cxa_atexit@plt+0x51160> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ - tsteq r5, #76, 6 @ 0x30000001 │ │ │ │ + tsteq r5, #60, 6 @ 0xf0000000 │ │ │ │ rscseq sl, r2, #56, 12 @ 0x3800000 │ │ │ │ andeq r7, r0, sp, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5ded4 <__cxa_atexit@plt+0x51248> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -83107,33 +83107,33 @@ │ │ │ │ ldmdb r5, {r0, r2, sl} │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r6, #92 @ 0x5c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r6, [pc, #20] @ 5df54 <__cxa_atexit@plt+0x512c8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ - tsteq r5, #208, 2 @ 0x34 │ │ │ │ + tsteq r5, #192, 2 @ 0x30 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - tsteq r5, #236 @ 0xec │ │ │ │ - tsteq r5, #136, 8 @ 0x88000000 │ │ │ │ + tsteq r5, #220 @ 0xdc │ │ │ │ + tsteq r5, #120, 8 @ 0x78000000 │ │ │ │ rscseq sl, r2, #180, 8 @ 0xb4000000 │ │ │ │ andeq r7, r0, sp, asr #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -83149,23 +83149,23 @@ │ │ │ │ ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldmdb r5, {r0, r2, sl} │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r3, [pc, #24] @ 5dff0 <__cxa_atexit@plt+0x51364> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ @ instruction: 0xfffff320 │ │ │ │ - tsteq r5, #36, 2 │ │ │ │ + tsteq r5, #20, 2 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5e274 <__cxa_atexit@plt+0x515e8> │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -83192,26 +83192,26 @@ │ │ │ │ str r7, [r2, #8] │ │ │ │ ldr r7, [pc, #60] @ 5e0a4 <__cxa_atexit@plt+0x51418> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #8, 30 │ │ │ │ - tsteq r5, #136 @ 0x88 │ │ │ │ - tsteq r5, #72, 30 @ 0x120 │ │ │ │ - tsteq r5, #180, 4 @ 0x4000000b │ │ │ │ + tsteq r5, #248, 28 @ 0xf80 │ │ │ │ + tsteq r5, #120 @ 0x78 │ │ │ │ + tsteq r5, #56, 30 @ 0xe0 │ │ │ │ + tsteq r5, #164, 4 @ 0x4000000a │ │ │ │ rscseq sl, r2, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r6, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #68 @ 0x44 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5e130 <__cxa_atexit@plt+0x514a4> │ │ │ │ @@ -83270,15 +83270,15 @@ │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r1, #0 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r2, [pc, #128] @ 5e228 <__cxa_atexit@plt+0x5159c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 177b794 <__cxa_atexit@plt+0x176eb08> │ │ │ │ + b 10a6e28 <__cxa_atexit@plt+0x109a19c> │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bx r0 │ │ │ │ mov lr, #0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -83297,30 +83297,30 @@ │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ sub r8, r3, #23 │ │ │ │ mov r6, r3 │ │ │ │ b 5e274 <__cxa_atexit@plt+0x515e8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #72, 2 │ │ │ │ - tsteq r5, #40, 2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #56, 2 │ │ │ │ + tsteq r5, #24, 2 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ rscseq sl, r2, #20, 4 @ 0x40000001 │ │ │ │ andeq r3, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ ldr r3, [pc, #16] @ 5e258 <__cxa_atexit@plt+0x515cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ b 5e274 <__cxa_atexit@plt+0x515e8> │ │ │ │ - tsteq r5, #220 @ 0xdc │ │ │ │ + tsteq r5, #204 @ 0xcc │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ @@ -83386,15 +83386,15 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r5, #40]! @ 0x28 │ │ │ │ add r6, r6, #1 │ │ │ │ str r6, [r5] │ │ │ │ ldr r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r3, [pc, #72] @ 5e3d4 <__cxa_atexit@plt+0x51748> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #4] │ │ │ │ tst sl, #3 │ │ │ │ beq 5e3a8 <__cxa_atexit@plt+0x5171c> │ │ │ │ mov r5, r2 │ │ │ │ @@ -83406,18 +83406,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ 5e3e0 <__cxa_atexit@plt+0x51754> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r5, #116, 26 @ 0x1d00 │ │ │ │ - tsteq r5, #48, 24 @ 0x3000 │ │ │ │ + tsteq r5, #100, 26 @ 0x1900 │ │ │ │ + tsteq r5, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq sl, r2, #92 @ 0x5c │ │ │ │ andeq r7, r0, fp, lsr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -83482,31 +83482,31 @@ │ │ │ │ str r6, [r3] │ │ │ │ ldr r6, [pc, #68] @ 5e534 <__cxa_atexit@plt+0x518a8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ sub r9, r1, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #0, 24 │ │ │ │ - tsteq r5, #184, 20 @ 0xb8000 │ │ │ │ - tsteq r5, #44, 28 @ 0x2c0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #240, 22 @ 0x3c000 │ │ │ │ + tsteq r5, #168, 20 @ 0xa8000 │ │ │ │ + tsteq r5, #28, 28 @ 0x1c0 │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - tsteq r5, #152, 28 @ 0x980 │ │ │ │ + tsteq r5, #136, 28 @ 0x880 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5edd4 <__cxa_atexit@plt+0x52148> │ │ │ │ rscseq r9, r2, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ @@ -83541,34 +83541,34 @@ │ │ │ │ str r5, [r2] │ │ │ │ ldr r6, [pc, #92] @ 5e638 <__cxa_atexit@plt+0x519ac> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ sub r8, r1, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ffa2c <__cxa_atexit@plt+0x3f2da0> │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r5, #-8]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r5, #176, 18 @ 0x2c0000 │ │ │ │ + tsteq r5, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq r5, #120, 18 @ 0x1e0000 │ │ │ │ - tsteq r5, #196, 18 @ 0x310000 │ │ │ │ + tsteq r5, #104, 18 @ 0x1a0000 │ │ │ │ + tsteq r5, #180, 18 @ 0x2d0000 │ │ │ │ rscseq r9, r2, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -83584,35 +83584,35 @@ │ │ │ │ stmib r6, {r0, r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ ldr r6, [pc, #60] @ 5e6c8 <__cxa_atexit@plt+0x51a3c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ sub r8, r1, #6 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ffa2c <__cxa_atexit@plt+0x3f2da0> │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r5, #192, 16 @ 0xc00000 │ │ │ │ - tsteq r5, #20, 18 @ 0x50000 │ │ │ │ + tsteq r5, #176, 16 @ 0xb00000 │ │ │ │ + tsteq r5, #4, 18 @ 0x10000 │ │ │ │ rscseq r9, r2, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5e6ec <__cxa_atexit@plt+0x51a60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -83631,16 +83631,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5e75c <__cxa_atexit@plt+0x51ad0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #72, 16 @ 0x480000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -83657,16 +83657,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5e7c4 <__cxa_atexit@plt+0x51b38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #208, 14 @ 0x3400000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #192, 14 @ 0x3000000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ rscseq r9, r2, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -83700,34 +83700,34 @@ │ │ │ │ str r5, [r2] │ │ │ │ ldr r6, [pc, #92] @ 5e8b4 <__cxa_atexit@plt+0x51c28> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ sub r8, r1, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ffa2c <__cxa_atexit@plt+0x3f2da0> │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r5, #-8]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r5, #52, 14 @ 0xd00000 │ │ │ │ + tsteq r5, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq r5, #252, 12 @ 0xfc00000 │ │ │ │ - tsteq r5, #72, 14 @ 0x1200000 │ │ │ │ + tsteq r5, #236, 12 @ 0xec00000 │ │ │ │ + tsteq r5, #56, 14 @ 0xe00000 │ │ │ │ rscseq r9, r2, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -83743,35 +83743,35 @@ │ │ │ │ stmib r6, {r0, r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ ldr r6, [pc, #60] @ 5e944 <__cxa_atexit@plt+0x51cb8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ sub r8, r1, #6 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ffa2c <__cxa_atexit@plt+0x3f2da0> │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r5, #68, 12 @ 0x4400000 │ │ │ │ - tsteq r5, #152, 12 @ 0x9800000 │ │ │ │ + tsteq r5, #52, 12 @ 0x3400000 │ │ │ │ + tsteq r5, #136, 12 @ 0x8800000 │ │ │ │ rscseq r9, r2, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5e968 <__cxa_atexit@plt+0x51cdc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -83790,16 +83790,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5e9d8 <__cxa_atexit@plt+0x51d4c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #204, 10 @ 0x33000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -83816,16 +83816,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5ea40 <__cxa_atexit@plt+0x51db4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #84, 10 @ 0x15000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #68, 10 @ 0x11000000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ rscseq r9, r2, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -83851,26 +83851,26 @@ │ │ │ │ stm lr, {r0, r1, r5, r7} │ │ │ │ ldr r7, [pc, #60] @ 5eaf0 <__cxa_atexit@plt+0x51e64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, ip │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - tsteq r5, #180, 8 @ 0xb4000000 │ │ │ │ - tsteq r5, #44, 12 @ 0x2c00000 │ │ │ │ - tsteq r5, #104, 16 @ 0x680000 │ │ │ │ + tsteq r5, #164, 8 @ 0xa4000000 │ │ │ │ + tsteq r5, #28, 12 @ 0x1c00000 │ │ │ │ + tsteq r5, #88, 16 @ 0x580000 │ │ │ │ rscseq r9, r2, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r6, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #72 @ 0x48 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5eb84 <__cxa_atexit@plt+0x51ef8> │ │ │ │ @@ -83934,15 +83934,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r2, [pc, #256] @ 5ed04 <__cxa_atexit@plt+0x52078> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r3 │ │ │ │ - b 177b794 <__cxa_atexit@plt+0x176eb08> │ │ │ │ + b 10a6e28 <__cxa_atexit@plt+0x109a19c> │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r8, #0 │ │ │ │ @@ -83984,24 +83984,24 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #24] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ mov r8, fp │ │ │ │ b 5ee54 <__cxa_atexit@plt+0x521c8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #28] @ 5ed00 <__cxa_atexit@plt+0x52074> │ │ │ │ add r7, pc, r7 │ │ │ │ str lr, [r5, #24]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str sl, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #220, 12 @ 0xdc00000 │ │ │ │ - tsteq r5, #192, 12 @ 0xc000000 │ │ │ │ + tsteq r5, #204, 12 @ 0xcc00000 │ │ │ │ + tsteq r5, #176, 12 @ 0xb000000 │ │ │ │ rscseq r9, r2, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ rscseq r9, r2, #40, 14 @ 0xa00000 │ │ │ │ andeq r5, r0, sl, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #152] @ 5edb4 <__cxa_atexit@plt+0x52128> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -84039,15 +84039,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5edb8 <__cxa_atexit@plt+0x5212c> │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [r5, #24]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r7, r9} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #8, 12 @ 0x800000 │ │ │ │ + tsteq r5, #248, 10 @ 0x3e000000 │ │ │ │ rscseq r9, r2, #212, 12 @ 0xd400000 │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ rscseq r9, r2, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -84105,15 +84105,15 @@ │ │ │ │ strb r2, [r6, #8] │ │ │ │ ldr r6, [pc, #172] @ 5ef58 <__cxa_atexit@plt+0x522cc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ sub r9, r3, #3 │ │ │ │ add sl, r1, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6e4 <__cxa_atexit@plt+0x3f2a58> │ │ │ │ + b 3f3594 <__cxa_atexit@plt+0x3e6908> │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 5ef28 <__cxa_atexit@plt+0x5229c> │ │ │ │ ldr lr, [pc, #136] @ 5ef5c <__cxa_atexit@plt+0x522d0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ @@ -84131,29 +84131,29 @@ │ │ │ │ ldr r7, [pc, #56] @ 5ef48 <__cxa_atexit@plt+0x522bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ ldr r6, [pc, #20] @ 5ef44 <__cxa_atexit@plt+0x522b8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ rscseq r9, r2, #208, 10 @ 0x34000000 │ │ │ │ - tsteq r5, #124, 8 @ 0x7c000000 │ │ │ │ - tsteq r5, #128, 8 @ 0x80000000 │ │ │ │ - tsteq r5, #144 @ 0x90 │ │ │ │ + tsteq r5, #108, 8 @ 0x6c000000 │ │ │ │ + tsteq r5, #112, 8 @ 0x70000000 │ │ │ │ + tsteq r5, #128 @ 0x80 │ │ │ │ rscseq r9, r2, #208, 8 @ 0xd0000000 │ │ │ │ andeq pc, r1, lr, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ add r5, r5, #4 │ │ │ │ b 5ee54 <__cxa_atexit@plt+0x521c8> │ │ │ │ @@ -84181,16 +84181,16 @@ │ │ │ │ mov r8, fp │ │ │ │ b 5f110 <__cxa_atexit@plt+0x52484> │ │ │ │ ldr r3, [pc, #20] @ 5eff4 <__cxa_atexit@plt+0x52368> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #192, 30 @ 0x300 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #176, 30 @ 0x2c0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ rscseq r9, r2, #56, 8 @ 0x38000000 │ │ │ │ andeq pc, r1, lr, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5f058 <__cxa_atexit@plt+0x523cc> │ │ │ │ @@ -84221,17 +84221,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 5f090 <__cxa_atexit@plt+0x52404> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, #56, 30 @ 0xe0 │ │ │ │ + tsteq r5, #40, 30 @ 0xa0 │ │ │ │ rscseq r9, r2, #152, 6 @ 0x60000002 │ │ │ │ andeq pc, r1, lr, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -84251,16 +84251,16 @@ │ │ │ │ mov r8, fp │ │ │ │ b 5f110 <__cxa_atexit@plt+0x52484> │ │ │ │ ldr r3, [pc, #20] @ 5f10c <__cxa_atexit@plt+0x52480> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r5, #160, 28 @ 0xa00 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r5, #144, 28 @ 0x900 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ add r2, r0, r2 │ │ │ │ @@ -84285,15 +84285,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r7, [pc, #64] @ 5f1d8 <__cxa_atexit@plt+0x5254c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ str r2, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ tst r7, #3 │ │ │ │ @@ -84303,19 +84303,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 5f1dc <__cxa_atexit@plt+0x52550> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0xfffff404 │ │ │ │ - tsteq r5, #92, 30 @ 0x170 │ │ │ │ + tsteq r5, #76, 30 @ 0x130 │ │ │ │ rscseq r9, r2, #72, 4 @ 0x80000004 │ │ │ │ andeq pc, r0, lr, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5f2c4 <__cxa_atexit@plt+0x52638> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -84383,33 +84383,33 @@ │ │ │ │ ldmdb r5, {r0, r2, sl} │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r6, #92 @ 0x5c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r6, [pc, #20] @ 5f344 <__cxa_atexit@plt+0x526b8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffff278 │ │ │ │ - tsteq r5, #224, 26 @ 0x3800 │ │ │ │ + tsteq r5, #208, 26 @ 0x3400 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ - tsteq r5, #252, 24 @ 0xfc00 │ │ │ │ - tsteq r5, #152 @ 0x98 │ │ │ │ + tsteq r5, #236, 24 @ 0xec00 │ │ │ │ + tsteq r5, #136 @ 0x88 │ │ │ │ rscseq r9, r2, #196 @ 0xc4 │ │ │ │ andeq pc, r0, lr, asr #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -84425,51 +84425,51 @@ │ │ │ │ ldr r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ ldmdb r5, {r0, r2, sl} │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r3, [pc, #24] @ 5f3e0 <__cxa_atexit@plt+0x52754> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ @ instruction: 0xfffff1cc │ │ │ │ - tsteq r5, #52, 26 @ 0xd00 │ │ │ │ + tsteq r5, #36, 26 @ 0x900 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 5f440 <__cxa_atexit@plt+0x527b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 5f438 <__cxa_atexit@plt+0x527ac> │ │ │ │ ldr r3, [pc, #52] @ 5f448 <__cxa_atexit@plt+0x527bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 5f44c <__cxa_atexit@plt+0x527c0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #58 @ 0x3a │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #32, 22 @ 0x8000 │ │ │ │ - tsteq r5, #124, 22 @ 0x1f000 │ │ │ │ + tsteq r5, #16, 22 @ 0x4000 │ │ │ │ + tsteq r5, #108, 22 @ 0x1b000 │ │ │ │ rscseq r9, r2, #32 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -84481,21 +84481,21 @@ │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r0, [pc, #40] @ 5f4b4 <__cxa_atexit@plt+0x52828> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r6, #6 │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r0, lr} │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ rscseq r9, r2, #0 │ │ │ │ - tsteq r5, #176, 20 @ 0xb0000 │ │ │ │ + tsteq r5, #160, 20 @ 0xa0000 │ │ │ │ rscseq r9, r2, #12 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f4fc <__cxa_atexit@plt+0x52870> │ │ │ │ ldr r3, [pc, #44] @ 5f504 <__cxa_atexit@plt+0x52878> │ │ │ │ @@ -84504,19 +84504,19 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr sl, [r7, #20] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #20] @ 5f508 <__cxa_atexit@plt+0x5287c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b 195e69c <__cxa_atexit@plt+0x1951a10> │ │ │ │ + b 1abbcb8 <__cxa_atexit@plt+0x1aaf02c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r5, #68, 20 @ 0x44000 │ │ │ │ + tsteq r5, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -84547,18 +84547,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 5f5b4 <__cxa_atexit@plt+0x52928> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [ip, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r4, ip │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #32, 20 @ 0x20000 │ │ │ │ - tsteq r5, #4, 20 @ 0x4000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #16, 20 @ 0x10000 │ │ │ │ tsteq r5, #244, 18 @ 0x3d0000 │ │ │ │ + tsteq r5, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -84587,18 +84587,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 5f654 <__cxa_atexit@plt+0x529c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #132, 18 @ 0x210000 │ │ │ │ - tsteq r5, #128, 18 @ 0x200000 │ │ │ │ - tsteq r5, #72, 18 @ 0x120000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #116, 18 @ 0x1d0000 │ │ │ │ + tsteq r5, #112, 18 @ 0x1c0000 │ │ │ │ + tsteq r5, #56, 18 @ 0xe0000 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5f6dc <__cxa_atexit@plt+0x52a50> │ │ │ │ @@ -84620,29 +84620,29 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub r2, r3, #6 │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r5, #152, 16 @ 0x980000 │ │ │ │ + tsteq r5, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -84653,20 +84653,20 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldmdb r5, {r2, r8, sl} │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #16, 16 @ 0x100000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #0, 16 │ │ │ │ rscseq r8, r2, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f7d0 <__cxa_atexit@plt+0x52b44> │ │ │ │ @@ -84799,30 +84799,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #32] @ 5f9dc <__cxa_atexit@plt+0x52d50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - tsteq r5, #0, 16 │ │ │ │ + tsteq r5, #240, 14 @ 0x3c00000 │ │ │ │ @ instruction: 0xffffd768 │ │ │ │ @ instruction: 0xffffd77c │ │ │ │ rscseq r8, r2, #104, 20 @ 0x68000 │ │ │ │ rscseq r8, r2, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ @@ -84855,17 +84855,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #32, 10 @ 0x8000000 │ │ │ │ - tsteq r5, #156, 12 @ 0x9c00000 │ │ │ │ - tsteq r5, #216, 16 @ 0xd80000 │ │ │ │ + tsteq r5, #16, 10 @ 0x4000000 │ │ │ │ + tsteq r5, #140, 12 @ 0x8c00000 │ │ │ │ + tsteq r5, #200, 16 @ 0xc80000 │ │ │ │ rscseq r8, r2, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r6, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #72 @ 0x48 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5fb10 <__cxa_atexit@plt+0x52e84> │ │ │ │ @@ -84929,15 +84929,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r2, [pc, #256] @ 5fc90 <__cxa_atexit@plt+0x53004> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r3 │ │ │ │ - b 177b794 <__cxa_atexit@plt+0x176eb08> │ │ │ │ + b 10a6e28 <__cxa_atexit@plt+0x109a19c> │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r8, #0 │ │ │ │ @@ -84979,24 +84979,24 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #24] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ mov r8, fp │ │ │ │ b 5ee54 <__cxa_atexit@plt+0x521c8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #28] @ 5fc8c <__cxa_atexit@plt+0x53000> │ │ │ │ add r7, pc, r7 │ │ │ │ str lr, [r5, #24]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str sl, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #80, 14 @ 0x1400000 │ │ │ │ - tsteq r5, #52, 14 @ 0xd00000 │ │ │ │ + tsteq r5, #64, 14 @ 0x1000000 │ │ │ │ + tsteq r5, #36, 14 @ 0x900000 │ │ │ │ rscseq r8, r2, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ rscseq r8, r2, #216, 14 @ 0x3600000 │ │ │ │ andeq r5, r0, sl, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #152] @ 5fd40 <__cxa_atexit@plt+0x530b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -85034,15 +85034,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5fd44 <__cxa_atexit@plt+0x530b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [r5, #24]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r7, r9} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #124, 12 @ 0x7c00000 │ │ │ │ + tsteq r5, #108, 12 @ 0x6c00000 │ │ │ │ rscseq r8, r2, #72, 14 @ 0x1200000 │ │ │ │ rscseq r8, r2, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -85059,15 +85059,15 @@ │ │ │ │ ldr r2, [pc, #52] @ 5fdc4 <__cxa_atexit@plt+0x53138> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r9, #3] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @@ -85077,15 +85077,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 5fdf0 <__cxa_atexit@plt+0x53164> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rscseq r8, r2, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -85131,15 +85131,15 @@ │ │ │ │ strb r2, [r6, #8] │ │ │ │ ldr r6, [pc, #176] @ 5ff64 <__cxa_atexit@plt+0x532d8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ sub r9, r3, #3 │ │ │ │ add sl, r1, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6e4 <__cxa_atexit@plt+0x3f2a58> │ │ │ │ + b 3f3594 <__cxa_atexit@plt+0x3e6908> │ │ │ │ sub r8, r5, #4 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 5ff30 <__cxa_atexit@plt+0x532a4> │ │ │ │ ldr lr, [pc, #136] @ 5ff68 <__cxa_atexit@plt+0x532dc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ @@ -85157,30 +85157,30 @@ │ │ │ │ ldr r7, [pc, #60] @ 5ff54 <__cxa_atexit@plt+0x532c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ ldr r6, [pc, #24] @ 5ff50 <__cxa_atexit@plt+0x532c4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ rscseq r8, r2, #200, 10 @ 0x32000000 │ │ │ │ - tsteq r5, #116, 8 @ 0x74000000 │ │ │ │ - tsteq r5, #120, 8 @ 0x78000000 │ │ │ │ - tsteq r5, #132 @ 0x84 │ │ │ │ + tsteq r5, #100, 8 @ 0x64000000 │ │ │ │ + tsteq r5, #104, 8 @ 0x68000000 │ │ │ │ + tsteq r5, #116 @ 0x74 │ │ │ │ rscseq r8, r2, #100, 10 @ 0x19000000 │ │ │ │ andeq fp, r0, sp, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ b 5fe5c <__cxa_atexit@plt+0x531d0> │ │ │ │ @@ -85206,16 +85206,16 @@ │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ b 60110 <__cxa_atexit@plt+0x53484> │ │ │ │ ldr r3, [pc, #20] @ 5fff8 <__cxa_atexit@plt+0x5336c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #180, 30 @ 0x2d0 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #164, 30 @ 0x290 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ rscseq r8, r2, #212, 8 @ 0xd4000000 │ │ │ │ andeq fp, r0, sp, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 60054 <__cxa_atexit@plt+0x533c8> │ │ │ │ @@ -85244,17 +85244,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 6008c <__cxa_atexit@plt+0x53400> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, #52, 30 @ 0xd0 │ │ │ │ + tsteq r5, #36, 30 @ 0x90 │ │ │ │ rscseq r8, r2, #60, 8 @ 0x3c000000 │ │ │ │ andeq fp, r0, sp, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -85272,16 +85272,16 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ b 60110 <__cxa_atexit@plt+0x53484> │ │ │ │ ldr r3, [pc, #20] @ 60100 <__cxa_atexit@plt+0x53474> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r5, #164, 28 @ 0xa40 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r5, #148, 28 @ 0x940 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ rscseq r8, r2, #204, 6 @ 0x30000003 │ │ │ │ andeq sl, r0, sp, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -85317,17 +85317,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 601b8 <__cxa_atexit@plt+0x5352c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, #136, 30 @ 0x220 │ │ │ │ + tsteq r5, #120, 30 @ 0x1e0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ rscseq r8, r2, #20, 6 @ 0x50000000 │ │ │ │ andeq fp, r0, sp, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #52]! @ 0x34 │ │ │ │ @@ -85398,27 +85398,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ b 5f810 <__cxa_atexit@plt+0x52b84> │ │ │ │ mov r7, #88 @ 0x58 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #20, 28 @ 0x140 │ │ │ │ - tsteq r5, #80 @ 0x50 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #4, 28 @ 0x40 │ │ │ │ + tsteq r5, #64 @ 0x40 │ │ │ │ @ instruction: 0xfffff7e4 │ │ │ │ - tsteq r5, #144, 26 @ 0x2400 │ │ │ │ - tsteq r5, #12, 26 @ 0x300 │ │ │ │ + tsteq r5, #128, 26 @ 0x2000 │ │ │ │ + tsteq r5, #252, 24 @ 0xfc00 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ - tsteq r5, #172 @ 0xac │ │ │ │ + tsteq r5, #156 @ 0x9c │ │ │ │ rscseq r8, r2, #120, 2 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -85478,15 +85478,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 6044c <__cxa_atexit@plt+0x537c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ rscseq r8, r2, #120 @ 0x78 │ │ │ │ rscseq r7, r2, #176, 30 @ 0x2c0 │ │ │ │ @@ -85517,15 +85517,15 @@ │ │ │ │ ldr r3, [pc, #44] @ 604e4 <__cxa_atexit@plt+0x53858> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ rscseq r7, r2, #220, 30 @ 0x370 │ │ │ │ rscseq r7, r2, #20, 30 @ 0x50 │ │ │ │ rscseq r7, r2, #88, 30 @ 0x160 │ │ │ │ @@ -85558,15 +85558,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #208, 26 @ 0x3400 │ │ │ │ + tsteq r5, #192, 26 @ 0x3000 │ │ │ │ rscseq r7, r2, #88, 30 @ 0x160 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60638 <__cxa_atexit@plt+0x539ac> │ │ │ │ @@ -85600,15 +85600,15 @@ │ │ │ │ str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str r7, [r5, #32] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -85639,15 +85639,15 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str r7, [r5, #32] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ rscseq r7, r2, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ @@ -85659,15 +85659,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq r7, r2, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #64 @ 0x40 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -85735,15 +85735,15 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #137 @ 0x89 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r7 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b 1788a5c <__cxa_atexit@plt+0x177bdd0> │ │ │ │ + b 10b40f0 <__cxa_atexit@plt+0x10a7464> │ │ │ │ ldr r4, [pc, #100] @ 608a4 <__cxa_atexit@plt+0x53c18> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #96] @ 608a8 <__cxa_atexit@plt+0x53c1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ str r4, [r6, #52] @ 0x34 │ │ │ │ @@ -85755,26 +85755,26 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ sub r8, r6, #11 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r5, ip │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ + b 3f3724 <__cxa_atexit@plt+0x3e6a98> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffed84 │ │ │ │ @ instruction: 0xfffff0c8 │ │ │ │ @ instruction: 0xfffff5a8 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ - tsteq r5, #232, 14 @ 0x3a00000 │ │ │ │ + tsteq r5, #216, 14 @ 0x3600000 │ │ │ │ rscseq r7, r2, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 60934 <__cxa_atexit@plt+0x53ca8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -85798,15 +85798,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq r7, r2, #188, 20 @ 0xbc000 │ │ │ │ rscseq r7, r2, #116, 22 @ 0x1d000 │ │ │ │ rscseq r7, r2, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -85826,15 +85826,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ rscseq r7, r2, #76, 20 @ 0x4c000 │ │ │ │ rscseq r7, r2, #4, 22 @ 0x1000 │ │ │ │ rscseq r7, r2, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -85866,17 +85866,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #84, 10 @ 0x15000000 │ │ │ │ - tsteq r5, #208, 12 @ 0xd000000 │ │ │ │ - tsteq r5, #12, 18 @ 0x30000 │ │ │ │ + tsteq r5, #68, 10 @ 0x11000000 │ │ │ │ + tsteq r5, #192, 12 @ 0xc000000 │ │ │ │ + tsteq r5, #252, 16 @ 0xfc0000 │ │ │ │ rscseq r7, r2, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r6, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #72 @ 0x48 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60adc <__cxa_atexit@plt+0x53e50> │ │ │ │ @@ -85937,15 +85937,15 @@ │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r1, #0 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r2, [pc, #136] @ 60bdc <__cxa_atexit@plt+0x53f50> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 177b794 <__cxa_atexit@plt+0x176eb08> │ │ │ │ + b 10a6e28 <__cxa_atexit@plt+0x109a19c> │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ mov lr, #0 │ │ │ │ ldr r1, [pc, #84] @ 60bd4 <__cxa_atexit@plt+0x53f48> │ │ │ │ @@ -85966,32 +85966,32 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ sub r9, r3, #23 │ │ │ │ mov r6, r3 │ │ │ │ b 5da3c <__cxa_atexit@plt+0x50db0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #160, 14 @ 0x2800000 │ │ │ │ - tsteq r5, #128, 14 @ 0x2000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #144, 14 @ 0x2400000 │ │ │ │ + tsteq r5, #112, 14 @ 0x1c00000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ rscseq r7, r2, #80, 16 @ 0x500000 │ │ │ │ andeq r5, r0, sl, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #36]! @ 0x24 │ │ │ │ ldr r3, [pc, #28] @ 60c14 <__cxa_atexit@plt+0x53f88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ b 5da3c <__cxa_atexit@plt+0x50db0> │ │ │ │ - tsteq r5, #44, 14 @ 0xb00000 │ │ │ │ + tsteq r5, #28, 14 @ 0x700000 │ │ │ │ rscseq r7, r2, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60c60 <__cxa_atexit@plt+0x53fd4> │ │ │ │ @@ -86093,26 +86093,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ ldr r7, [pc, #36] @ 60dfc <__cxa_atexit@plt+0x54170> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r5, #80, 4 │ │ │ │ - tsteq r5, #232, 2 @ 0x3a │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r5, #64, 4 │ │ │ │ + tsteq r5, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rscseq r7, r2, #204, 12 @ 0xcc00000 │ │ │ │ andeq r9, r0, ip, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -86132,16 +86132,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ b 60ef0 <__cxa_atexit@plt+0x54264> │ │ │ │ ldr r3, [pc, #20] @ 60e70 <__cxa_atexit@plt+0x541e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #56, 2 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #40, 2 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ rscseq r7, r2, #92, 12 @ 0x5c00000 │ │ │ │ andeq r9, r0, ip, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #32] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -86160,16 +86160,16 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ b 60ef0 <__cxa_atexit@plt+0x54264> │ │ │ │ ldr r3, [pc, #20] @ 60ee0 <__cxa_atexit@plt+0x54254> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r5, #196 @ 0xc4 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r5, #180 @ 0xb4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ rscseq r7, r2, #236, 10 @ 0x3b000000 │ │ │ │ andeq r9, r0, ip, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -86208,17 +86208,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 60fa4 <__cxa_atexit@plt+0x54318> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, #156, 2 @ 0x27 │ │ │ │ + tsteq r5, #140, 2 @ 0x23 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ rscseq r7, r2, #40, 10 @ 0xa000000 │ │ │ │ andeq r9, r0, ip, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ @@ -86291,37 +86291,37 @@ │ │ │ │ b 60584 <__cxa_atexit@plt+0x538f8> │ │ │ │ mov r7, #88 @ 0x58 │ │ │ │ b 610d8 <__cxa_atexit@plt+0x5444c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #40 @ 0x28 │ │ │ │ - tsteq r5, #100, 4 @ 0x40000006 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #24 │ │ │ │ + tsteq r5, #84, 4 @ 0x40000005 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ - tsteq r5, #156, 30 @ 0x270 │ │ │ │ - tsteq r5, #44, 30 @ 0xb0 │ │ │ │ + tsteq r5, #140, 30 @ 0x230 │ │ │ │ + tsteq r5, #28, 30 @ 0x70 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ - tsteq r5, #192, 4 │ │ │ │ + tsteq r5, #176, 4 │ │ │ │ rscseq r7, r2, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61140 <__cxa_atexit@plt+0x544b4> │ │ │ │ ldr r2, [pc, #32] @ 61148 <__cxa_atexit@plt+0x544bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ stmda r5, {r2, sl} │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq r7, r2, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -86349,26 +86349,26 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ 611d0 <__cxa_atexit@plt+0x54544> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ - tsteq r5, #224, 26 @ 0x3800 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + tsteq r5, #208, 26 @ 0x3400 │ │ │ │ rscseq r7, r2, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r9, [r7, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 1769e58 <__cxa_atexit@plt+0x175d1cc> │ │ │ │ + b 10954ec <__cxa_atexit@plt+0x1088860> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -86426,15 +86426,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r9, #3] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #72] @ 61364 <__cxa_atexit@plt+0x546d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ @@ -86460,15 +86460,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 613d8 <__cxa_atexit@plt+0x5474c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 613d0 <__cxa_atexit@plt+0x54744> │ │ │ │ ldr r3, [pc, #68] @ 613e0 <__cxa_atexit@plt+0x54754> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 613e4 <__cxa_atexit@plt+0x54758> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ @@ -86477,48 +86477,48 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #44] @ 613ec <__cxa_atexit@plt+0x54760> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ mov sl, r3 │ │ │ │ - b f0e428 <__cxa_atexit@plt+0xf0179c> │ │ │ │ + b 686ff8 <__cxa_atexit@plt+0x67a36c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r7, r2, #60, 2 │ │ │ │ - tsteq r5, #144, 22 @ 0x24000 │ │ │ │ - tsteq r5, #124, 30 @ 0x1f0 │ │ │ │ - tsteq r5, #116, 30 @ 0x1d0 │ │ │ │ + tsteq r5, #128, 22 @ 0x20000 │ │ │ │ + tsteq r5, #108, 30 @ 0x1b0 │ │ │ │ + tsteq r5, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 61444 <__cxa_atexit@plt+0x547b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6143c <__cxa_atexit@plt+0x547b0> │ │ │ │ ldr r3, [pc, #44] @ 6144c <__cxa_atexit@plt+0x547c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 61450 <__cxa_atexit@plt+0x547c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 1958da0 <__cxa_atexit@plt+0x194c114> │ │ │ │ + b 1ab63bc <__cxa_atexit@plt+0x1aa9730> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #20, 22 @ 0x5000 │ │ │ │ - tsteq r5, #24, 22 @ 0x6000 │ │ │ │ + tsteq r5, #4, 22 @ 0x1000 │ │ │ │ + tsteq r5, #8, 22 @ 0x2000 │ │ │ │ rscseq r7, r2, #216 @ 0xd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 614f0 <__cxa_atexit@plt+0x54864> │ │ │ │ @@ -86559,21 +86559,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ rscseq r7, r2, #76 @ 0x4c │ │ │ │ - tsteq r5, #4, 22 @ 0x1000 │ │ │ │ - tsteq r5, #148, 20 @ 0x94000 │ │ │ │ - tsteq r5, #136, 28 @ 0x880 │ │ │ │ - tsteq r5, #76, 24 @ 0x4c00 │ │ │ │ + tsteq r5, #244, 20 @ 0xf4000 │ │ │ │ + tsteq r5, #132, 20 @ 0x84000 │ │ │ │ + tsteq r5, #120, 28 @ 0x780 │ │ │ │ + tsteq r5, #60, 24 @ 0x3c00 │ │ │ │ rscseq r7, r2, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -86595,55 +86595,55 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #72, 20 @ 0x48000 │ │ │ │ - tsteq r5, #216, 18 @ 0x360000 │ │ │ │ - tsteq r5, #204, 26 @ 0x3300 │ │ │ │ - tsteq r5, #144, 22 @ 0x24000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #56, 20 @ 0x38000 │ │ │ │ + tsteq r5, #200, 18 @ 0x320000 │ │ │ │ + tsteq r5, #188, 26 @ 0x2f00 │ │ │ │ + tsteq r5, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 615e4 <__cxa_atexit@plt+0x54958> │ │ │ │ ldr r3, [pc, #28] @ 615f4 <__cxa_atexit@plt+0x54968> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 272bd8 <__cxa_atexit@plt+0x265f4c> │ │ │ │ + b 9ec98 <__cxa_atexit@plt+0x9200c> │ │ │ │ ldr r7, [pc, #12] @ 615f8 <__cxa_atexit@plt+0x5496c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq r6, r2, #124, 30 @ 0x1f0 │ │ │ │ rscseq r6, r2, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 61620 <__cxa_atexit@plt+0x54994> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r6, r2, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 61648 <__cxa_atexit@plt+0x549bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r6, r2, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -86685,20 +86685,20 @@ │ │ │ │ bx ip │ │ │ │ ldr r4, [pc, #40] @ 61724 <__cxa_atexit@plt+0x54a98> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ str r4, [r5, #-12]! │ │ │ │ mov r4, sl │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #200, 16 @ 0xc80000 │ │ │ │ - tsteq r5, #188, 16 @ 0xbc0000 │ │ │ │ - tsteq r5, #68, 20 @ 0x44000 │ │ │ │ - tsteq r5, #112, 24 @ 0x7000 │ │ │ │ - tsteq r5, #96, 16 @ 0x600000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #184, 16 @ 0xb80000 │ │ │ │ + tsteq r5, #172, 16 @ 0xac0000 │ │ │ │ + tsteq r5, #52, 20 @ 0x34000 │ │ │ │ + tsteq r5, #96, 24 @ 0x6000 │ │ │ │ + tsteq r5, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq r6, r2, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -86736,20 +86736,20 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #36] @ 617f0 <__cxa_atexit@plt+0x54b64> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #16, 16 @ 0x100000 │ │ │ │ - tsteq r5, #12, 16 @ 0xc0000 │ │ │ │ - tsteq r5, #220, 14 @ 0x3700000 │ │ │ │ - tsteq r5, #92, 18 @ 0x170000 │ │ │ │ - tsteq r5, #136, 22 @ 0x22000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #0, 16 │ │ │ │ + tsteq r5, #252, 14 @ 0x3f00000 │ │ │ │ + tsteq r5, #204, 14 @ 0x3300000 │ │ │ │ + tsteq r5, #76, 18 @ 0x130000 │ │ │ │ + tsteq r5, #120, 22 @ 0x1e000 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ rscseq r6, r2, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -86775,15 +86775,15 @@ │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 618a4 <__cxa_atexit@plt+0x54c18> │ │ │ │ ldr r7, [pc, #88] @ 618c4 <__cxa_atexit@plt+0x54c38> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ mov r7, r9 │ │ │ │ - b 272bd8 <__cxa_atexit@plt+0x265f4c> │ │ │ │ + b 9ec98 <__cxa_atexit@plt+0x9200c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 618c0 <__cxa_atexit@plt+0x54c34> │ │ │ │ @@ -86818,15 +86818,15 @@ │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6193c <__cxa_atexit@plt+0x54cb0> │ │ │ │ ldr r7, [pc, #68] @ 6195c <__cxa_atexit@plt+0x54cd0> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r9} │ │ │ │ mov r7, r9 │ │ │ │ - b 272bd8 <__cxa_atexit@plt+0x265f4c> │ │ │ │ + b 9ec98 <__cxa_atexit@plt+0x9200c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 61958 <__cxa_atexit@plt+0x54ccc> │ │ │ │ @@ -86851,15 +86851,15 @@ │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 619b4 <__cxa_atexit@plt+0x54d28> │ │ │ │ ldr r7, [pc, #52] @ 619d0 <__cxa_atexit@plt+0x54d44> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r9} │ │ │ │ mov r7, r9 │ │ │ │ - b 272bd8 <__cxa_atexit@plt+0x265f4c> │ │ │ │ + b 9ec98 <__cxa_atexit@plt+0x9200c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 619cc <__cxa_atexit@plt+0x54d40> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -86875,15 +86875,15 @@ │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 61a08 <__cxa_atexit@plt+0x54d7c> │ │ │ │ ldr r7, [pc, #32] @ 61a1c <__cxa_atexit@plt+0x54d90> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r9} │ │ │ │ mov r7, r9 │ │ │ │ - b 272bd8 <__cxa_atexit@plt+0x265f4c> │ │ │ │ + b 9ec98 <__cxa_atexit@plt+0x9200c> │ │ │ │ ldr r7, [pc, #16] @ 61a20 <__cxa_atexit@plt+0x54d94> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ rscseq r6, r2, #88, 22 @ 0x16000 │ │ │ │ @@ -86891,49 +86891,49 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61a88 <__cxa_atexit@plt+0x54dfc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 61a80 <__cxa_atexit@plt+0x54df4> │ │ │ │ ldr r3, [pc, #56] @ 61a90 <__cxa_atexit@plt+0x54e04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #48] @ 61a94 <__cxa_atexit@plt+0x54e08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 61a98 <__cxa_atexit@plt+0x54e0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r5, #208, 8 @ 0xd0000000 │ │ │ │ - tsteq r5, #44, 10 @ 0xb000000 │ │ │ │ + tsteq r5, #192, 8 @ 0xc0000000 │ │ │ │ + tsteq r5, #28, 10 @ 0x7000000 │ │ │ │ rscseq r6, r2, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 61ac8 <__cxa_atexit@plt+0x54e3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 61acc <__cxa_atexit@plt+0x54e40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, #228, 8 @ 0xe4000000 │ │ │ │ + tsteq r5, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -86956,17 +86956,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 61b54 <__cxa_atexit@plt+0x54ec8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #100, 8 @ 0x64000000 │ │ │ │ - tsteq r5, #88, 8 @ 0x58000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #84, 8 @ 0x54000000 │ │ │ │ + tsteq r5, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -86987,47 +86987,47 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 61bd0 <__cxa_atexit@plt+0x54f44> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #228, 6 @ 0x90000003 │ │ │ │ - tsteq r5, #224, 6 @ 0x80000003 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #212, 6 @ 0x50000003 │ │ │ │ + tsteq r5, #208, 6 @ 0x40000003 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ rscseq r6, r2, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 61c34 <__cxa_atexit@plt+0x54fa8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 61c2c <__cxa_atexit@plt+0x54fa0> │ │ │ │ ldr r3, [pc, #52] @ 61c3c <__cxa_atexit@plt+0x54fb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 61c40 <__cxa_atexit@plt+0x54fb4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 61c44 <__cxa_atexit@plt+0x54fb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff9e4 <__cxa_atexit@plt+0x3f2d58> │ │ │ │ + b 3f385c <__cxa_atexit@plt+0x3e6bd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r6, r2, #152, 20 @ 0x98000 │ │ │ │ rscseq r6, r2, #8, 20 @ 0x8000 │ │ │ │ - tsteq r5, #28, 6 @ 0x70000000 │ │ │ │ + tsteq r5, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61c80 <__cxa_atexit@plt+0x54ff4> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -87036,15 +87036,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 61c98 <__cxa_atexit@plt+0x5500c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #204, 4 @ 0xc000000c │ │ │ │ + tsteq r5, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -87108,20 +87108,20 @@ │ │ │ │ mov r6, r9 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #80, 4 │ │ │ │ - tsteq r5, #212, 2 @ 0x35 │ │ │ │ - tsteq r5, #244, 2 @ 0x3d │ │ │ │ + tsteq r5, #64, 4 │ │ │ │ + tsteq r5, #196, 2 @ 0x31 │ │ │ │ + tsteq r5, #228, 2 @ 0x39 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - tsteq r5, #60, 4 @ 0xc0000003 │ │ │ │ - tsteq r5, #84, 4 @ 0x40000005 │ │ │ │ + tsteq r5, #44, 4 @ 0xc0000002 │ │ │ │ + tsteq r5, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 61e3c <__cxa_atexit@plt+0x551b0> │ │ │ │ @@ -87144,24 +87144,24 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ mov r8, #0 │ │ │ │ b 61c98 <__cxa_atexit@plt+0x5500c> │ │ │ │ ldr r7, [pc, #44] @ 61e5c <__cxa_atexit@plt+0x551d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ mov r6, r3 │ │ │ │ b 61e4c <__cxa_atexit@plt+0x551c0> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #68, 2 │ │ │ │ - tsteq r5, #112, 2 │ │ │ │ + tsteq r5, #52, 2 │ │ │ │ + tsteq r5, #96, 2 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #56 @ 0x38 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 61edc <__cxa_atexit@plt+0x55250> │ │ │ │ @@ -87190,15 +87190,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 61efc <__cxa_atexit@plt+0x55270> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r5, #184 @ 0xb8 │ │ │ │ + tsteq r5, #168 @ 0xa8 │ │ │ │ rscseq r6, r2, #212, 12 @ 0xd400000 │ │ │ │ rscseq r6, r2, #180, 12 @ 0xb400000 │ │ │ │ rscseq r6, r2, #244, 14 @ 0x3d00000 │ │ │ │ rscseq r6, r2, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -87245,26 +87245,26 @@ │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r7} │ │ │ │ str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ ldr r7, [pc, #36] @ 61ffc <__cxa_atexit@plt+0x55370> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r0, [pc, #28] @ 62000 <__cxa_atexit@plt+0x55374> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #248, 30 @ 0x3e0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #232, 30 @ 0x3a0 │ │ │ │ rscseq r6, r2, #240, 12 @ 0xf000000 │ │ │ │ rscseq r6, r2, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rscseq r6, r2, #184, 12 @ 0xb800000 │ │ │ │ andeq r5, r0, sl, lsr #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -87313,16 +87313,16 @@ │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ ldr r0, [pc, #28] @ 620e8 <__cxa_atexit@plt+0x5545c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r5, #244, 28 @ 0xf40 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r5, #228, 28 @ 0xe40 │ │ │ │ rscseq r6, r2, #8, 12 @ 0x800000 │ │ │ │ rscseq r6, r2, #252, 10 @ 0x3f000000 │ │ │ │ mov fp, r8 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -87363,27 +87363,27 @@ │ │ │ │ ldr lr, [pc, #60] @ 621cc <__cxa_atexit@plt+0x55540> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r3, lr} │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ ldr r6, [pc, #24] @ 621c8 <__cxa_atexit@plt+0x5553c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #132, 28 @ 0x840 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #116, 28 @ 0x740 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - tsteq r5, #216, 26 @ 0x3600 │ │ │ │ + tsteq r5, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 62200 <__cxa_atexit@plt+0x55574> │ │ │ │ ldr r7, [pc, #136] @ 6227c <__cxa_atexit@plt+0x555f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -87415,19 +87415,19 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ 62278 <__cxa_atexit@plt+0x555ec> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, #172, 26 @ 0x2b00 │ │ │ │ + tsteq r5, #156, 26 @ 0x2700 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - tsteq r5, #4, 26 @ 0x100 │ │ │ │ + tsteq r5, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 622ec <__cxa_atexit@plt+0x55660> │ │ │ │ @@ -87450,17 +87450,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 6230c <__cxa_atexit@plt+0x55680> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - tsteq r5, #112, 24 @ 0x7000 │ │ │ │ + tsteq r5, #96, 24 @ 0x6000 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ rscseq r6, r2, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -87516,15 +87516,15 @@ │ │ │ │ mov r8, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ rscseq r6, r2, #240, 4 │ │ │ │ rscseq r6, r2, #16, 6 @ 0x40000000 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - tsteq r5, #216, 22 @ 0x36000 │ │ │ │ + tsteq r5, #200, 22 @ 0x32000 │ │ │ │ rscseq r6, r2, #244, 2 @ 0x3d │ │ │ │ rscseq r6, r2, #208, 2 @ 0x34 │ │ │ │ rscseq r6, r2, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -87559,15 +87559,15 @@ │ │ │ │ ldr r7, [pc, #28] @ 624bc <__cxa_atexit@plt+0x55830> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ rscseq r6, r2, #52, 2 │ │ │ │ - tsteq r5, #248, 20 @ 0xf8000 │ │ │ │ + tsteq r5, #232, 20 @ 0xe8000 │ │ │ │ rscseq r6, r2, #248 @ 0xf8 │ │ │ │ rscseq r6, r2, #56, 4 @ 0x80000003 │ │ │ │ rscseq r6, r2, #180 @ 0xb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -87576,41 +87576,41 @@ │ │ │ │ ldr r3, [pc, #40] @ 6250c <__cxa_atexit@plt+0x55880> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 62510 <__cxa_atexit@plt+0x55884> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 3ffa34 <__cxa_atexit@plt+0x3f2da8> │ │ │ │ + b 3f38ac <__cxa_atexit@plt+0x3e6c20> │ │ │ │ ldr r7, [pc, #16] @ 62514 <__cxa_atexit@plt+0x55888> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, #176, 26 @ 0x2c00 │ │ │ │ + tsteq r5, #160, 26 @ 0x2800 │ │ │ │ rscseq r6, r2, #236, 2 @ 0x3b │ │ │ │ rscseq r6, r2, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6253c <__cxa_atexit@plt+0x558b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r6, r2, #56 @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 62564 <__cxa_atexit@plt+0x558d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -87634,17 +87634,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 625ec <__cxa_atexit@plt+0x55960> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #204, 18 @ 0x330000 │ │ │ │ - tsteq r5, #192, 18 @ 0x300000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #188, 18 @ 0x2f0000 │ │ │ │ + tsteq r5, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -87665,17 +87665,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 62668 <__cxa_atexit@plt+0x559dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #76, 18 @ 0x130000 │ │ │ │ - tsteq r5, #72, 18 @ 0x120000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #60, 18 @ 0xf0000 │ │ │ │ + tsteq r5, #56, 18 @ 0xe0000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 629e4 <__cxa_atexit@plt+0x55d58> │ │ │ │ rscseq r5, r2, #4, 30 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ @@ -87687,39 +87687,39 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ 626c4 <__cxa_atexit@plt+0x55a38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ ldr r3, [pc, #24] @ 626c8 <__cxa_atexit@plt+0x55a3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3ffa3c <__cxa_atexit@plt+0x3f2db0> │ │ │ │ + b 3f38b4 <__cxa_atexit@plt+0x3e6c28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, #148, 16 @ 0x940000 │ │ │ │ - tsteq r5, #240, 16 @ 0xf00000 │ │ │ │ + tsteq r5, #132, 16 @ 0x840000 │ │ │ │ + tsteq r5, #224, 16 @ 0xe00000 │ │ │ │ rscseq r5, r2, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 626f0 <__cxa_atexit@plt+0x55a64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r5, r2, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 62718 <__cxa_atexit@plt+0x55a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -87743,17 +87743,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 627a0 <__cxa_atexit@plt+0x55b14> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #24, 16 @ 0x180000 │ │ │ │ - tsteq r5, #12, 16 @ 0xc0000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #8, 16 @ 0x80000 │ │ │ │ + tsteq r5, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -87774,17 +87774,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 6281c <__cxa_atexit@plt+0x55b90> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #152, 14 @ 0x2600000 │ │ │ │ - tsteq r5, #148, 14 @ 0x2500000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #136, 14 @ 0x2200000 │ │ │ │ + tsteq r5, #132, 14 @ 0x2100000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ rscseq r5, r2, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62864 <__cxa_atexit@plt+0x55bd8> │ │ │ │ @@ -87794,39 +87794,39 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ 62870 <__cxa_atexit@plt+0x55be4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ ldr r3, [pc, #24] @ 62874 <__cxa_atexit@plt+0x55be8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3ffa3c <__cxa_atexit@plt+0x3f2db0> │ │ │ │ + b 3f38b4 <__cxa_atexit@plt+0x3e6c28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, #232, 12 @ 0xe800000 │ │ │ │ - tsteq r5, #68, 14 @ 0x1100000 │ │ │ │ + tsteq r5, #216, 12 @ 0xd800000 │ │ │ │ + tsteq r5, #52, 14 @ 0xd00000 │ │ │ │ rscseq r5, r2, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6289c <__cxa_atexit@plt+0x55c10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r5, r2, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 628c4 <__cxa_atexit@plt+0x55c38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -87850,17 +87850,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 6294c <__cxa_atexit@plt+0x55cc0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #108, 12 @ 0x6c00000 │ │ │ │ - tsteq r5, #96, 12 @ 0x6000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #92, 12 @ 0x5c00000 │ │ │ │ + tsteq r5, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -87881,17 +87881,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 629c8 <__cxa_atexit@plt+0x55d3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #236, 10 @ 0x3b000000 │ │ │ │ - tsteq r5, #232, 10 @ 0x3a000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #220, 10 @ 0x37000000 │ │ │ │ + tsteq r5, #216, 10 @ 0x36000000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -88012,28 +88012,28 @@ │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r9, [r3, #48] @ 0x30 │ │ │ │ str r7, [r3, #52] @ 0x34 │ │ │ │ str r2, [r3, #56] @ 0x38 │ │ │ │ sub r8, r6, #6 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r7, [pc, #52] @ 62c08 <__cxa_atexit@plt+0x55f7c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ rscseq r5, r2, #28, 24 @ 0x1c00 │ │ │ │ rscseq r5, r2, #40, 24 @ 0x2800 │ │ │ │ rscseq r5, r2, #72, 24 @ 0x4800 │ │ │ │ rscseq r5, r2, #220, 22 @ 0x37000 │ │ │ │ - tsteq r5, #236, 6 @ 0xb0000003 │ │ │ │ + tsteq r5, #220, 6 @ 0x70000003 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rscseq r5, r2, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ @@ -88076,19 +88076,19 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 62cdc <__cxa_atexit@plt+0x56050> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #160, 8 @ 0xa0000000 │ │ │ │ - tsteq r5, #236, 4 @ 0xc000000e │ │ │ │ - tsteq r5, #176, 12 @ 0xb000000 │ │ │ │ - tsteq r5, #156, 4 @ 0xc0000009 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #144, 8 @ 0x90000000 │ │ │ │ + tsteq r5, #220, 4 @ 0xc000000d │ │ │ │ + tsteq r5, #160, 12 @ 0xa000000 │ │ │ │ + tsteq r5, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq r5, r2, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -88120,19 +88120,19 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 62d8c <__cxa_atexit@plt+0x56100> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #92, 4 @ 0xc0000005 │ │ │ │ - tsteq r5, #48, 12 @ 0x3000000 │ │ │ │ - tsteq r5, #236, 6 @ 0xb0000003 │ │ │ │ - tsteq r5, #232, 2 @ 0x3a │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #76, 4 @ 0xc0000004 │ │ │ │ + tsteq r5, #32, 12 @ 0x2000000 │ │ │ │ + tsteq r5, #220, 6 @ 0x70000003 │ │ │ │ + tsteq r5, #216, 2 @ 0x36 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq r5, r2, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -88322,15 +88322,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 630a8 <__cxa_atexit@plt+0x5641c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #248, 28 @ 0xf80 │ │ │ │ + tsteq r5, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ rscseq r5, r2, #132, 14 @ 0x2100000 │ │ │ │ rscseq r5, r2, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -88339,38 +88339,38 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 630f4 <__cxa_atexit@plt+0x56468> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 1baf1ac <__cxa_atexit@plt+0x1ba2520> │ │ │ │ + b 1ce35bc <__cxa_atexit@plt+0x1cd6930> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r5, #88, 28 @ 0x580 │ │ │ │ + tsteq r5, #72, 28 @ 0x480 │ │ │ │ rscseq r5, r2, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6311c <__cxa_atexit@plt+0x56490> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r5, r2, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 63144 <__cxa_atexit@plt+0x564b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -88394,17 +88394,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 631cc <__cxa_atexit@plt+0x56540> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #236, 26 @ 0x3b00 │ │ │ │ - tsteq r5, #224, 26 @ 0x3800 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #220, 26 @ 0x3700 │ │ │ │ + tsteq r5, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88425,17 +88425,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 63248 <__cxa_atexit@plt+0x565bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #108, 26 @ 0x1b00 │ │ │ │ - tsteq r5, #104, 26 @ 0x1a00 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #92, 26 @ 0x1700 │ │ │ │ + tsteq r5, #88, 26 @ 0x1600 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ rscseq r5, r2, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -88525,29 +88525,29 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - tsteq r5, #192, 26 @ 0x3000 │ │ │ │ - tsteq r5, #228, 22 @ 0x39000 │ │ │ │ + tsteq r5, #176, 26 @ 0x2c00 │ │ │ │ + tsteq r5, #212, 22 @ 0x35000 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ rscseq r5, r2, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 63478 <__cxa_atexit@plt+0x567ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 63464 <__cxa_atexit@plt+0x567d8> │ │ │ │ ldr r7, [pc, #144] @ 634a8 <__cxa_atexit@plt+0x5681c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -88580,30 +88580,30 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r9, [pc, #36] @ 634c0 <__cxa_atexit@plt+0x56834> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - tsteq r5, #28, 22 @ 0x7000 │ │ │ │ + tsteq r5, #12, 22 @ 0x3000 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - tsteq r5, #8, 30 │ │ │ │ - tsteq r5, #92, 22 @ 0x17000 │ │ │ │ + tsteq r5, #248, 28 @ 0xf80 │ │ │ │ + tsteq r5, #76, 22 @ 0x13000 │ │ │ │ rscseq r5, r2, #144, 6 @ 0x40000002 │ │ │ │ - tsteq r5, #16, 22 @ 0x4000 │ │ │ │ - tsteq r5, #168, 28 @ 0xa80 │ │ │ │ + tsteq r5, #0, 22 │ │ │ │ + tsteq r5, #152, 28 @ 0x980 │ │ │ │ rscseq r5, r2, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 63528 <__cxa_atexit@plt+0x5689c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 63520 <__cxa_atexit@plt+0x56894> │ │ │ │ ldr r3, [pc, #56] @ 63530 <__cxa_atexit@plt+0x568a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #52] @ 63534 <__cxa_atexit@plt+0x568a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -88616,25 +88616,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rscseq r5, r2, #48, 6 @ 0xc0000000 │ │ │ │ - tsteq r5, #40, 20 @ 0x28000 │ │ │ │ + tsteq r5, #24, 20 @ 0x18000 │ │ │ │ rscseq r5, r2, #20, 6 @ 0x50000000 │ │ │ │ rscseq r5, r2, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 63564 <__cxa_atexit@plt+0x568d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r5, r2, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 6359c <__cxa_atexit@plt+0x56910> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 635a0 <__cxa_atexit@plt+0x56914> │ │ │ │ @@ -88658,18 +88658,18 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #24] @ 635e8 <__cxa_atexit@plt+0x5695c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 635ec <__cxa_atexit@plt+0x56960> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 2613ec <__cxa_atexit@plt+0x254760> │ │ │ │ + b 8d4ac <__cxa_atexit@plt+0x80820> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r5, #120, 26 @ 0x1e00 │ │ │ │ - tsteq r5, #112, 26 @ 0x1c00 │ │ │ │ + tsteq r5, #104, 26 @ 0x1a00 │ │ │ │ + tsteq r5, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -88696,17 +88696,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 63684 <__cxa_atexit@plt+0x569f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #180, 20 @ 0xb4000 │ │ │ │ - tsteq r5, #36, 26 @ 0x900 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #164, 20 @ 0xa4000 │ │ │ │ + tsteq r5, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88733,17 +88733,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 63718 <__cxa_atexit@plt+0x56a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r5, #36, 20 @ 0x24000 │ │ │ │ - tsteq r5, #156, 24 @ 0x9c00 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r5, #20, 20 @ 0x14000 │ │ │ │ + tsteq r5, #140, 24 @ 0x8c00 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ rscseq r5, r2, #80, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -88810,18 +88810,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ 63848 <__cxa_atexit@plt+0x56bbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 6384c <__cxa_atexit@plt+0x56bc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 25e244 <__cxa_atexit@plt+0x2515b8> │ │ │ │ - tsteq r5, #36, 14 @ 0x900000 │ │ │ │ - tsteq r5, #24, 22 @ 0x6000 │ │ │ │ - tsteq r5, #16, 22 @ 0x4000 │ │ │ │ + b 8a304 <__cxa_atexit@plt+0x7d678> │ │ │ │ + tsteq r5, #20, 14 @ 0x500000 │ │ │ │ + tsteq r5, #8, 22 @ 0x2000 │ │ │ │ + tsteq r5, #0, 22 │ │ │ │ rscseq r5, r2, #44 @ 0x2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 63904 <__cxa_atexit@plt+0x56c78> │ │ │ │ @@ -88877,15 +88877,15 @@ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ rscseq r4, r2, #144, 30 @ 0x240 │ │ │ │ rscseq r4, r2, #128, 30 @ 0x200 │ │ │ │ rscseq r4, r2, #108, 30 @ 0x1b0 │ │ │ │ rscseq r4, r2, #132, 30 @ 0x210 │ │ │ │ - tsteq r5, #104, 20 @ 0x68000 │ │ │ │ + tsteq r5, #88, 20 @ 0x58000 │ │ │ │ rscseq r4, r2, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6397c <__cxa_atexit@plt+0x56cf0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -88945,15 +88945,15 @@ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ rscseq r4, r2, #112, 28 @ 0x700 │ │ │ │ rscseq r4, r2, #96, 28 @ 0x600 │ │ │ │ rscseq r4, r2, #80, 28 @ 0x500 │ │ │ │ - tsteq r5, #64, 18 @ 0x100000 │ │ │ │ + tsteq r5, #48, 18 @ 0xc0000 │ │ │ │ rscseq r4, r2, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 63ae0 <__cxa_atexit@plt+0x56e54> │ │ │ │ @@ -88998,15 +88998,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ rscseq r4, r2, #144, 26 @ 0x2400 │ │ │ │ rscseq r4, r2, #128, 26 @ 0x2000 │ │ │ │ rscseq r4, r2, #124, 26 @ 0x1f00 │ │ │ │ - tsteq r5, #108, 16 @ 0x6c0000 │ │ │ │ + tsteq r5, #92, 16 @ 0x5c0000 │ │ │ │ rscseq r4, r2, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 63bfc <__cxa_atexit@plt+0x56f70> │ │ │ │ @@ -89065,15 +89065,15 @@ │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, ip, r1 │ │ │ │ rscseq r4, r2, #196, 20 @ 0xc4000 │ │ │ │ rscseq r4, r2, #164, 24 @ 0xa400 │ │ │ │ @ instruction: 0xffffe368 │ │ │ │ - tsteq r5, #172, 6 @ 0xb0000002 │ │ │ │ + tsteq r5, #156, 6 @ 0x70000002 │ │ │ │ rscseq r4, r2, #200, 18 @ 0x320000 │ │ │ │ rscseq r4, r2, #164, 18 @ 0x290000 │ │ │ │ rscseq r4, r2, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #140] @ 63ce8 <__cxa_atexit@plt+0x5705c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -89110,15 +89110,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 63cfc <__cxa_atexit@plt+0x57070> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffe278 │ │ │ │ - tsteq r5, #188, 4 @ 0xc000000b │ │ │ │ + tsteq r5, #172, 4 @ 0xc000000a │ │ │ │ rscseq r4, r2, #216, 16 @ 0xd80000 │ │ │ │ rscseq r4, r2, #184, 16 @ 0xb80000 │ │ │ │ rscseq r4, r2, #248, 18 @ 0x3e0000 │ │ │ │ rscseq r4, r2, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -89172,18 +89172,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 63dec <__cxa_atexit@plt+0x57160> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r5, #228, 2 @ 0x39 │ │ │ │ + tsteq r5, #212, 2 @ 0x35 │ │ │ │ rscseq r4, r2, #0, 18 │ │ │ │ @ instruction: 0xffffe188 │ │ │ │ - tsteq r5, #204, 2 @ 0x33 │ │ │ │ + tsteq r5, #188, 2 @ 0x2f │ │ │ │ rscseq r4, r2, #232, 14 @ 0x3a00000 │ │ │ │ rscseq r4, r2, #200, 14 @ 0x3200000 │ │ │ │ rscseq r4, r2, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ @@ -89249,23 +89249,23 @@ │ │ │ │ ldr r7, [pc, #24] @ 63f20 <__cxa_atexit@plt+0x57294> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rscseq r4, r2, #132, 18 @ 0x210000 │ │ │ │ rscseq r4, r2, #208, 18 @ 0x340000 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - tsteq r5, #8, 2 │ │ │ │ - tsteq r5, #144 @ 0x90 │ │ │ │ - tsteq r5, #48, 8 @ 0x30000000 │ │ │ │ - tsteq r5, #72, 4 @ 0x80000004 │ │ │ │ + tsteq r5, #248 @ 0xf8 │ │ │ │ + tsteq r5, #128 @ 0x80 │ │ │ │ + tsteq r5, #32, 8 @ 0x20000000 │ │ │ │ + tsteq r5, #56, 4 @ 0x80000003 │ │ │ │ rscseq r4, r2, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -89301,20 +89301,20 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #40] @ 64004 <__cxa_atexit@plt+0x57378> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - tsteq r5, #36 @ 0x24 │ │ │ │ - tstpeq r4, #160, 30 @ p-variant is OBSOLETE @ 0x280 │ │ │ │ - tsteq r5, #64, 6 │ │ │ │ - tsteq r5, #88, 2 │ │ │ │ + tsteq r5, #20 │ │ │ │ + tstpeq r4, #144, 30 @ p-variant is OBSOLETE @ 0x240 │ │ │ │ + tsteq r5, #48, 6 @ 0xc0000000 │ │ │ │ + tsteq r5, #72, 2 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ rscseq r4, r2, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -89400,24 +89400,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 64194 <__cxa_atexit@plt+0x57508> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 64198 <__cxa_atexit@plt+0x5750c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #36] @ 6419c <__cxa_atexit@plt+0x57510> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r7, [pc, #28] @ 641a0 <__cxa_atexit@plt+0x57514> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ rscseq r4, r2, #188, 6 @ 0xf0000002 │ │ │ │ - tsteq r5, #224, 2 @ 0x38 │ │ │ │ + tsteq r5, #208, 2 @ 0x34 │ │ │ │ rscseq r4, r2, #96, 14 @ 0x1800000 │ │ │ │ rscseq r4, r2, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 641c8 <__cxa_atexit@plt+0x5753c> │ │ │ │ @@ -89425,15 +89425,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ b 759ac <__cxa_atexit@plt+0x68d20> │ │ │ │ ldr r7, [pc, #12] @ 641dc <__cxa_atexit@plt+0x57550> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tstpeq r4, #208, 26 @ p-variant is OBSOLETE @ 0x3400 │ │ │ │ + tstpeq r4, #192, 26 @ p-variant is OBSOLETE @ 0x3000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 64244 <__cxa_atexit@plt+0x575b8> │ │ │ │ @@ -89513,18 +89513,18 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r5, #104 @ 0x68 │ │ │ │ + tsteq r5, #88 @ 0x58 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #108] @ 643cc <__cxa_atexit@plt+0x57740> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ @@ -89548,17 +89548,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tstpeq r4, #208, 30 @ p-variant is OBSOLETE @ 0x340 │ │ │ │ + tstpeq r4, #192, 30 @ p-variant is OBSOLETE @ 0x300 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 64424 <__cxa_atexit@plt+0x57798> │ │ │ │ @@ -89573,16 +89573,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r4, #96, 30 @ p-variant is OBSOLETE @ 0x180 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r4, #80, 30 @ p-variant is OBSOLETE @ 0x140 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6449c <__cxa_atexit@plt+0x57810> │ │ │ │ ldr r3, [pc, #112] @ 644c4 <__cxa_atexit@plt+0x57838> │ │ │ │ @@ -89610,18 +89610,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq r4, r2, #88, 8 @ 0x58000000 │ │ │ │ - tstpeq r4, #232, 28 @ p-variant is OBSOLETE @ 0xe80 │ │ │ │ + tstpeq r4, #216, 28 @ p-variant is OBSOLETE @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 64504 <__cxa_atexit@plt+0x57878> │ │ │ │ @@ -89629,16 +89629,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r4, #108, 28 @ p-variant is OBSOLETE @ 0x6c0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r4, #92, 28 @ p-variant is OBSOLETE @ 0x5c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 645a4 <__cxa_atexit@plt+0x57918> │ │ │ │ ldr r7, [pc, #148] @ 645c8 <__cxa_atexit@plt+0x5793c> │ │ │ │ @@ -89675,19 +89675,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r4, r2, #84, 6 @ 0x50000001 │ │ │ │ - tstpeq r4, #244, 26 @ p-variant is OBSOLETE @ 0x3d00 │ │ │ │ + tstpeq r4, #228, 26 @ p-variant is OBSOLETE @ 0x3900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 64640 <__cxa_atexit@plt+0x579b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -89705,17 +89705,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tstpeq r4, #80, 26 @ p-variant is OBSOLETE @ 0x1400 │ │ │ │ + tstpeq r4, #64, 26 @ p-variant is OBSOLETE @ 0x1000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 64688 <__cxa_atexit@plt+0x579fc> │ │ │ │ @@ -89726,16 +89726,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r4, #244, 24 @ p-variant is OBSOLETE @ 0xf400 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r4, #228, 24 @ p-variant is OBSOLETE @ 0xe400 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 646dc <__cxa_atexit@plt+0x57a50> │ │ │ │ @@ -89790,18 +89790,18 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tstpeq r4, #20, 24 @ p-variant is OBSOLETE @ 0x1400 │ │ │ │ + tstpeq r4, #4, 24 @ p-variant is OBSOLETE @ 0x400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #100] @ 64818 <__cxa_atexit@plt+0x57b8c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -89823,17 +89823,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tstpeq r4, #136, 22 @ p-variant is OBSOLETE @ 0x22000 │ │ │ │ + tstpeq r4, #120, 22 @ p-variant is OBSOLETE @ 0x1e000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 64860 <__cxa_atexit@plt+0x57bd4> │ │ │ │ @@ -89844,92 +89844,92 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r4, #32, 22 @ p-variant is OBSOLETE @ 0x8000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r4, #16, 22 @ p-variant is OBSOLETE @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 648c4 <__cxa_atexit@plt+0x57c38> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 648bc <__cxa_atexit@plt+0x57c30> │ │ │ │ ldr r3, [pc, #44] @ 648cc <__cxa_atexit@plt+0x57c40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 648d0 <__cxa_atexit@plt+0x57c44> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 1958da0 <__cxa_atexit@plt+0x194c114> │ │ │ │ + b 1ab63bc <__cxa_atexit@plt+0x1aa9730> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r4, #148, 12 @ p-variant is OBSOLETE @ 0x9400000 │ │ │ │ - tstpeq r4, #152, 12 @ p-variant is OBSOLETE @ 0x9800000 │ │ │ │ + tstpeq r4, #132, 12 @ p-variant is OBSOLETE @ 0x8400000 │ │ │ │ + tstpeq r4, #136, 12 @ p-variant is OBSOLETE @ 0x8800000 │ │ │ │ rscseq r4, r2, #44 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 64934 <__cxa_atexit@plt+0x57ca8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6492c <__cxa_atexit@plt+0x57ca0> │ │ │ │ ldr r8, [pc, #52] @ 6493c <__cxa_atexit@plt+0x57cb0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #48] @ 64940 <__cxa_atexit@plt+0x57cb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 64944 <__cxa_atexit@plt+0x57cb8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3ffa44 <__cxa_atexit@plt+0x3f2db8> │ │ │ │ + b 3f38bc <__cxa_atexit@plt+0x3e6c30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r4, r2, #0 │ │ │ │ - tstpeq r4, #36, 12 @ p-variant is OBSOLETE @ 0x2400000 │ │ │ │ - tstpeq r4, #40, 12 @ p-variant is OBSOLETE @ 0x2800000 │ │ │ │ + tstpeq r4, #20, 12 @ p-variant is OBSOLETE @ 0x1400000 │ │ │ │ + tstpeq r4, #24, 12 @ p-variant is OBSOLETE @ 0x1800000 │ │ │ │ rscseq r3, r2, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 64980 <__cxa_atexit@plt+0x57cf4> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [pc, #24] @ 64988 <__cxa_atexit@plt+0x57cfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 193f5ac <__cxa_atexit@plt+0x1932920> │ │ │ │ + b 19def48 <__cxa_atexit@plt+0x19d22bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r4, #200, 10 @ p-variant is OBSOLETE @ 0x32000000 │ │ │ │ + tstpeq r4, #184, 10 @ p-variant is OBSOLETE @ 0x2e000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -89939,21 +89939,21 @@ │ │ │ │ ldr r3, [pc, #44] @ 649fc <__cxa_atexit@plt+0x57d70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - sbcseq fp, r4, #10944512 @ 0xa70000 │ │ │ │ + sbcseq fp, r4, #654311424 @ 0x27000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 64a48 <__cxa_atexit@plt+0x57dbc> │ │ │ │ @@ -89963,21 +89963,21 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #36] @ 64a5c <__cxa_atexit@plt+0x57dd0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r4, #156, 14 @ p-variant is OBSOLETE @ 0x2700000 │ │ │ │ - tstpeq r4, #4, 10 @ p-variant is OBSOLETE @ 0x1000000 │ │ │ │ + tstpeq r4, #140, 14 @ p-variant is OBSOLETE @ 0x2300000 │ │ │ │ + tstpeq r4, #244, 8 @ p-variant is OBSOLETE @ 0xf4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 64ac0 <__cxa_atexit@plt+0x57e34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -89993,25 +89993,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 64ae4 <__cxa_atexit@plt+0x57e58> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tstpeq r4, #160, 8 @ p-variant is OBSOLETE @ 0xa0000000 │ │ │ │ - sbcseq fp, r4, #53215232 @ 0x32c0000 │ │ │ │ + tstpeq r4, #144, 8 @ p-variant is OBSOLETE @ 0x90000000 │ │ │ │ + sbcseq fp, r4, #738197505 @ 0x2c000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90034,33 +90034,33 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tstpeq r4, #172, 12 @ p-variant is OBSOLETE @ 0xac00000 │ │ │ │ - tstpeq r4, #12, 8 @ p-variant is OBSOLETE @ 0xc000000 │ │ │ │ + tstpeq r4, #156, 12 @ p-variant is OBSOLETE @ 0x9c00000 │ │ │ │ + tstpeq r4, #252, 6 @ p-variant is OBSOLETE @ 0xf0000003 │ │ │ │ rscseq r3, r2, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 64ba0 <__cxa_atexit@plt+0x57f14> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [pc, #24] @ 64ba8 <__cxa_atexit@plt+0x57f1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 193f5ac <__cxa_atexit@plt+0x1932920> │ │ │ │ + b 19def48 <__cxa_atexit@plt+0x19d22bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r4, #168, 6 @ p-variant is OBSOLETE @ 0xa0000002 │ │ │ │ + tstpeq r4, #152, 6 @ p-variant is OBSOLETE @ 0x60000002 │ │ │ │ rscseq r3, r2, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 64be4 <__cxa_atexit@plt+0x57f58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -90069,15 +90069,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 652f8 <__cxa_atexit@plt+0x5866c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r4, #100, 6 @ p-variant is OBSOLETE @ 0x90000001 │ │ │ │ + tstpeq r4, #84, 6 @ p-variant is OBSOLETE @ 0x50000001 │ │ │ │ rscseq r3, r2, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 64cb0 <__cxa_atexit@plt+0x58024> │ │ │ │ @@ -90114,32 +90114,32 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ sub r0, r3, #6 │ │ │ │ str r0, [r5, #8] │ │ │ │ str ip, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tstpeq r4, #12, 6 @ p-variant is OBSOLETE @ 0x30000000 │ │ │ │ + tstpeq r4, #252, 4 @ p-variant is OBSOLETE @ 0xc000000f │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tstpeq r4, #68, 10 @ p-variant is OBSOLETE @ 0x11000000 │ │ │ │ - tstpeq r4, #204, 4 @ p-variant is OBSOLETE @ 0xc000000c │ │ │ │ - tstpeq r4, #40, 6 @ p-variant is OBSOLETE @ 0xa0000000 │ │ │ │ + tstpeq r4, #52, 10 @ p-variant is OBSOLETE @ 0xd000000 │ │ │ │ + tstpeq r4, #188, 4 @ p-variant is OBSOLETE @ 0xc000000b │ │ │ │ + tstpeq r4, #24, 6 @ p-variant is OBSOLETE @ 0x60000000 │ │ │ │ rscseq r3, r2, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90161,29 +90161,29 @@ │ │ │ │ str ip, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r3, [pc, #36] @ 64d78 <__cxa_atexit@plt+0x580ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tstpeq r4, #132, 8 @ p-variant is OBSOLETE @ 0x84000000 │ │ │ │ - tstpeq r4, #8, 4 @ p-variant is OBSOLETE @ 0x80000000 │ │ │ │ - tstpeq r4, #76, 4 @ p-variant is OBSOLETE @ 0xc0000004 │ │ │ │ + tstpeq r4, #116, 8 @ p-variant is OBSOLETE @ 0x74000000 │ │ │ │ + tstpeq r4, #248, 2 @ p-variant is OBSOLETE @ 0x3e │ │ │ │ + tstpeq r4, #60, 4 @ p-variant is OBSOLETE @ 0xc0000003 │ │ │ │ rscseq r3, r2, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ rscseq r3, r2, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -90207,16 +90207,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - tstpeq r4, #208, 6 @ p-variant is OBSOLETE @ 0x40000003 │ │ │ │ - tstpeq r4, #88, 2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, #192, 6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, #72, 2 @ p-variant is OBSOLETE │ │ │ │ rscseq r3, r2, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -90246,28 +90246,28 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r2, r3, r8, r9} │ │ │ │ ldr r3, [pc, #64] @ 64ee4 <__cxa_atexit@plt+0x58258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub r8, r6, #3 │ │ │ │ sub sl, r6, #14 │ │ │ │ - b 3ffa4c <__cxa_atexit@plt+0x3f2dc0> │ │ │ │ + b 3f38c4 <__cxa_atexit@plt+0x3e6c38> │ │ │ │ mov r6, r3 │ │ │ │ b 64ec4 <__cxa_atexit@plt+0x58238> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - tstpeq r4, #220 @ p-variant is OBSOLETE @ 0xdc │ │ │ │ + tstpeq r4, #204 @ p-variant is OBSOLETE @ 0xcc │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tstpeq r4, #64, 6 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r4, #176 @ p-variant is OBSOLETE @ 0xb0 │ │ │ │ - tstpeq r4, #252 @ p-variant is OBSOLETE @ 0xfc │ │ │ │ + tstpeq r4, #48, 6 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ + tstpeq r4, #160 @ p-variant is OBSOLETE @ 0xa0 │ │ │ │ + tstpeq r4, #236 @ p-variant is OBSOLETE @ 0xec │ │ │ │ rscseq r3, r2, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 64ffc <__cxa_atexit@plt+0x58370> │ │ │ │ @@ -90325,34 +90325,34 @@ │ │ │ │ str ip, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ ldr r9, [sp] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - tstpeq r4, #28 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - tstpeq r4, #68 @ p-variant is OBSOLETE @ 0x44 │ │ │ │ + tstpeq r4, #52 @ p-variant is OBSOLETE @ 0x34 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tstpeq r4, #244, 2 @ p-variant is OBSOLETE @ 0x3d │ │ │ │ - tsteq r4, #136, 30 @ 0x220 │ │ │ │ - tstpeq r4, #236, 2 @ p-variant is OBSOLETE @ 0x3b │ │ │ │ + tstpeq r4, #228, 2 @ p-variant is OBSOLETE @ 0x39 │ │ │ │ + tsteq r4, #120, 30 @ 0x1e0 │ │ │ │ + tstpeq r4, #220, 2 @ p-variant is OBSOLETE @ 0x37 │ │ │ │ rscseq r3, r2, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90390,31 +90390,31 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str fp, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r2, r3, fp} │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r4, #48, 30 @ 0xc0 │ │ │ │ + tsteq r4, #32, 30 @ 0x80 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - tstpeq r4, #228 @ p-variant is OBSOLETE @ 0xe4 │ │ │ │ - tsteq r4, #120, 28 @ 0x780 │ │ │ │ - tstpeq r4, #220 @ p-variant is OBSOLETE @ 0xdc │ │ │ │ + tstpeq r4, #212 @ p-variant is OBSOLETE @ 0xd4 │ │ │ │ + tsteq r4, #104, 28 @ 0x680 │ │ │ │ + tstpeq r4, #204 @ p-variant is OBSOLETE @ 0xcc │ │ │ │ rscseq r3, r2, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ rscseq r3, r2, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6520c <__cxa_atexit@plt+0x58580> │ │ │ │ @@ -90468,21 +90468,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, #208, 26 @ 0x3400 │ │ │ │ + tsteq r4, #192, 26 @ 0x3000 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - tstpeq r4, #12 @ p-variant is OBSOLETE │ │ │ │ - tsteq r4, #208, 30 @ 0x340 │ │ │ │ - tsteq r4, #100, 26 @ 0x1900 │ │ │ │ + tsteq r4, #252, 30 @ 0x3f0 │ │ │ │ + tsteq r4, #192, 30 @ 0x300 │ │ │ │ + tsteq r4, #84, 26 @ 0x1500 │ │ │ │ rscseq r3, r2, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90511,19 +90511,19 @@ │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ add r0, r3, #28 │ │ │ │ stm r0, {r2, r3, lr} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - tsteq r4, #60, 30 @ 0xf0 │ │ │ │ - tsteq r4, #0, 30 │ │ │ │ - tsteq r4, #148, 24 @ 0x9400 │ │ │ │ + tsteq r4, #44, 30 @ 0xb0 │ │ │ │ + tsteq r4, #240, 28 @ 0xf00 │ │ │ │ + tsteq r4, #132, 24 @ 0x8400 │ │ │ │ rscseq r3, r2, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 653a4 <__cxa_atexit@plt+0x58718> │ │ │ │ @@ -90570,19 +90570,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - tsteq r4, #80, 28 @ 0x500 │ │ │ │ - tsteq r4, #216, 22 @ 0x36000 │ │ │ │ + tsteq r4, #64, 28 @ 0x400 │ │ │ │ + tsteq r4, #200, 22 @ 0x32000 │ │ │ │ rscseq r3, r2, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 65450 <__cxa_atexit@plt+0x587c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -90612,18 +90612,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - tsteq r4, #136, 26 @ 0x2200 │ │ │ │ - tsteq r4, #16, 22 @ 0x4000 │ │ │ │ + tsteq r4, #120, 26 @ 0x1e00 │ │ │ │ + tsteq r4, #0, 22 │ │ │ │ rscseq r3, r2, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -90655,17 +90655,17 @@ │ │ │ │ b 65504 <__cxa_atexit@plt+0x58878> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - tsteq r4, #128, 20 @ 0x80000 │ │ │ │ - tsteq r4, #220, 24 @ 0xdc00 │ │ │ │ - tsteq r4, #96, 20 @ 0x60000 │ │ │ │ + tsteq r4, #112, 20 @ 0x70000 │ │ │ │ + tsteq r4, #204, 24 @ 0xcc00 │ │ │ │ + tsteq r4, #80, 20 @ 0x50000 │ │ │ │ rscseq r3, r2, #0, 8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 655e0 <__cxa_atexit@plt+0x58954> │ │ │ │ @@ -90702,32 +90702,32 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ sub r0, r3, #6 │ │ │ │ str r0, [r5, #8] │ │ │ │ str ip, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r4, #220, 18 @ 0x370000 │ │ │ │ + tsteq r4, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq r4, #20, 24 @ 0x1400 │ │ │ │ - tsteq r4, #156, 18 @ 0x270000 │ │ │ │ - tsteq r4, #248, 18 @ 0x3e0000 │ │ │ │ + tsteq r4, #4, 24 @ 0x400 │ │ │ │ + tsteq r4, #140, 18 @ 0x230000 │ │ │ │ + tsteq r4, #232, 18 @ 0x3a0000 │ │ │ │ rscseq r3, r2, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90749,29 +90749,29 @@ │ │ │ │ str ip, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r3, [pc, #36] @ 656a8 <__cxa_atexit@plt+0x58a1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r4, #84, 22 @ 0x15000 │ │ │ │ - tsteq r4, #216, 16 @ 0xd80000 │ │ │ │ - tsteq r4, #28, 18 @ 0x70000 │ │ │ │ + tsteq r4, #68, 22 @ 0x11000 │ │ │ │ + tsteq r4, #200, 16 @ 0xc80000 │ │ │ │ + tsteq r4, #12, 18 @ 0x30000 │ │ │ │ rscseq r3, r2, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ rscseq r3, r2, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -90795,16 +90795,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - tsteq r4, #160, 20 @ 0xa0000 │ │ │ │ - tsteq r4, #40, 16 @ 0x280000 │ │ │ │ + tsteq r4, #144, 20 @ 0x90000 │ │ │ │ + tsteq r4, #24, 16 @ 0x180000 │ │ │ │ rscseq r3, r2, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -90835,28 +90835,28 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r3, r8, r9} │ │ │ │ ldr r3, [pc, #64] @ 65818 <__cxa_atexit@plt+0x58b8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub r8, r6, #3 │ │ │ │ sub sl, r6, #14 │ │ │ │ - b 3ffa4c <__cxa_atexit@plt+0x3f2dc0> │ │ │ │ + b 3f38c4 <__cxa_atexit@plt+0x3e6c38> │ │ │ │ mov r6, r3 │ │ │ │ b 657f8 <__cxa_atexit@plt+0x58b6c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - tsteq r4, #172, 14 @ 0x2b00000 │ │ │ │ + tsteq r4, #156, 14 @ 0x2700000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq r4, #16, 20 @ 0x10000 │ │ │ │ - tsteq r4, #128, 14 @ 0x2000000 │ │ │ │ - tsteq r4, #200, 14 @ 0x3200000 │ │ │ │ + tsteq r4, #0, 20 │ │ │ │ + tsteq r4, #112, 14 @ 0x1c00000 │ │ │ │ + tsteq r4, #184, 14 @ 0x2e00000 │ │ │ │ rscseq r3, r2, #4, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 65924 <__cxa_atexit@plt+0x58c98> │ │ │ │ @@ -90911,34 +90911,34 @@ │ │ │ │ str lr, [r6, #20] │ │ │ │ add r2, r6, #24 │ │ │ │ stm r2, {r1, r6, lr} │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ ldr r9, [sp] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - tsteq r4, #232, 12 @ 0xe800000 │ │ │ │ + tsteq r4, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - tsteq r4, #20, 14 @ 0x500000 │ │ │ │ + tsteq r4, #4, 14 @ 0x100000 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tsteq r4, #200, 16 @ 0xc80000 │ │ │ │ - tsteq r4, #200, 16 @ 0xc80000 │ │ │ │ - tsteq r4, #80, 12 @ 0x5000000 │ │ │ │ + tsteq r4, #184, 16 @ 0xb80000 │ │ │ │ + tsteq r4, #184, 16 @ 0xb80000 │ │ │ │ + tsteq r4, #64, 12 @ 0x4000000 │ │ │ │ rscseq r2, r2, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90976,31 +90976,31 @@ │ │ │ │ str fp, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r1, r3, ip} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r4, #12, 12 @ 0xc00000 │ │ │ │ + tsteq r4, #252, 10 @ 0x3f000000 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq r4, #188, 14 @ 0x2f00000 │ │ │ │ - tsteq r4, #188, 14 @ 0x2f00000 │ │ │ │ - tsteq r4, #68, 10 @ 0x11000000 │ │ │ │ + tsteq r4, #172, 14 @ 0x2b00000 │ │ │ │ + tsteq r4, #172, 14 @ 0x2b00000 │ │ │ │ + tsteq r4, #52, 10 @ 0xd000000 │ │ │ │ rscseq r2, r2, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ rscseq r2, r2, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 65b30 <__cxa_atexit@plt+0x58ea4> │ │ │ │ @@ -91053,21 +91053,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r4, #168, 8 @ 0xa8000000 │ │ │ │ + tsteq r4, #152, 8 @ 0x98000000 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - tsteq r4, #228, 12 @ 0xe400000 │ │ │ │ - tsteq r4, #168, 12 @ 0xa800000 │ │ │ │ - tsteq r4, #60, 8 @ 0x3c000000 │ │ │ │ + tsteq r4, #212, 12 @ 0xd400000 │ │ │ │ + tsteq r4, #152, 12 @ 0x9800000 │ │ │ │ + tsteq r4, #44, 8 @ 0x2c000000 │ │ │ │ rscseq r2, r2, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91095,19 +91095,19 @@ │ │ │ │ stm r1, {r0, r7, r8, lr} │ │ │ │ add r0, r3, #28 │ │ │ │ stm r0, {r2, r3, lr} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - tsteq r4, #24, 12 @ 0x1800000 │ │ │ │ - tsteq r4, #220, 10 @ 0x37000000 │ │ │ │ - tsteq r4, #112, 6 @ 0xc0000001 │ │ │ │ + tsteq r4, #8, 12 @ 0x800000 │ │ │ │ + tsteq r4, #204, 10 @ 0x33000000 │ │ │ │ + tsteq r4, #96, 6 @ 0x80000001 │ │ │ │ rscseq r2, r2, #20, 26 @ 0x500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -91142,31 +91142,31 @@ │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #56] @ 65ce4 <__cxa_atexit@plt+0x59058> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 65ce0 <__cxa_atexit@plt+0x59054> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r4, #8, 10 @ 0x2000000 │ │ │ │ + tsteq r4, #248, 8 @ 0xf8000000 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - tsteq r4, #76, 10 @ 0x13000000 │ │ │ │ - tsteq r4, #188, 4 @ 0xc000000b │ │ │ │ + tsteq r4, #60, 10 @ 0xf000000 │ │ │ │ + tsteq r4, #172, 4 @ 0xc000000a │ │ │ │ rscseq r2, r2, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -91193,18 +91193,18 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 65d8c <__cxa_atexit@plt+0x59100> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - tsteq r4, #116, 8 @ 0x74000000 │ │ │ │ - tsteq r4, #244, 2 @ 0x3d │ │ │ │ + tsteq r4, #100, 8 @ 0x64000000 │ │ │ │ + tsteq r4, #228, 2 @ 0x39 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ rscseq r2, r2, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 65dc8 <__cxa_atexit@plt+0x5913c> │ │ │ │ @@ -91214,15 +91214,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 65c18 <__cxa_atexit@plt+0x58f8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #128, 2 │ │ │ │ + tsteq r4, #112, 2 │ │ │ │ rscseq r2, r2, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91240,22 +91240,22 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r4, #132, 8 @ 0x84000000 │ │ │ │ - tsteq r4, #28, 2 │ │ │ │ + tsteq r4, #116, 8 @ 0x74000000 │ │ │ │ + tsteq r4, #12, 2 │ │ │ │ rscseq r2, r2, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -91268,21 +91268,21 @@ │ │ │ │ ldr r3, [pc, #44] @ 65ec0 <__cxa_atexit@plt+0x59234> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - sbcseq sl, r4, #216, 6 @ 0x60000003 │ │ │ │ + sbcseq r9, r4, #88, 30 @ 0x160 │ │ │ │ rscseq r2, r2, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 65f2c <__cxa_atexit@plt+0x592a0> │ │ │ │ @@ -91308,17 +91308,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #64 @ 0x40 │ │ │ │ - tsteq r4, #188, 4 @ 0xc000000b │ │ │ │ - tsteq r4, #36 @ 0x24 │ │ │ │ + tsteq r4, #48 @ 0x30 │ │ │ │ + tsteq r4, #172, 4 @ 0xc000000a │ │ │ │ + tsteq r4, #20 │ │ │ │ rscseq r2, r2, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91336,22 +91336,22 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq r4, #4, 6 @ 0x10000000 │ │ │ │ - tsteq r4, #156, 30 @ 0x270 │ │ │ │ + tsteq r4, #244, 4 @ 0x4000000f │ │ │ │ + tsteq r4, #140, 30 @ 0x230 │ │ │ │ rscseq r2, r2, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66044 <__cxa_atexit@plt+0x593b8> │ │ │ │ @@ -91370,25 +91370,25 @@ │ │ │ │ ldr r8, [pc, #60] @ 66068 <__cxa_atexit@plt+0x593dc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq r4, #36, 30 @ 0x90 │ │ │ │ - sbcseq sl, r4, #64, 4 │ │ │ │ + tsteq r4, #20, 30 @ 0x50 │ │ │ │ + sbcseq r9, r4, #192, 26 @ 0x3000 │ │ │ │ rscseq r2, r2, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -91414,33 +91414,33 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq r4, #36, 2 │ │ │ │ - tsteq r4, #128, 28 @ 0x800 │ │ │ │ + tsteq r4, #20, 2 │ │ │ │ + tsteq r4, #112, 28 @ 0x700 │ │ │ │ rscseq r2, r2, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66130 <__cxa_atexit@plt+0x594a4> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [pc, #24] @ 66138 <__cxa_atexit@plt+0x594ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 193f5ac <__cxa_atexit@plt+0x1932920> │ │ │ │ + b 19def48 <__cxa_atexit@plt+0x19d22bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #24, 28 @ 0x180 │ │ │ │ + tsteq r4, #8, 28 @ 0x80 │ │ │ │ rscseq r2, r2, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 661a4 <__cxa_atexit@plt+0x59518> │ │ │ │ @@ -91458,25 +91458,25 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, #56] @ 661c8 <__cxa_atexit@plt+0x5953c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #200, 26 @ 0x3200 │ │ │ │ - tsteq r4, #32 │ │ │ │ - tsteq r4, #172, 26 @ 0x2b00 │ │ │ │ + tsteq r4, #184, 26 @ 0x2e00 │ │ │ │ + tsteq r4, #16 │ │ │ │ + tsteq r4, #156, 26 @ 0x2700 │ │ │ │ rscseq r2, r2, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66204 <__cxa_atexit@plt+0x59578> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -91485,15 +91485,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 66918 <__cxa_atexit@plt+0x59c8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #68, 26 @ 0x1100 │ │ │ │ + tsteq r4, #52, 26 @ 0xd00 │ │ │ │ rscseq r2, r2, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 662d0 <__cxa_atexit@plt+0x59644> │ │ │ │ @@ -91530,32 +91530,32 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ sub r0, r3, #6 │ │ │ │ str r0, [r5, #8] │ │ │ │ str ip, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r4, #236, 24 @ 0xec00 │ │ │ │ + tsteq r4, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq r4, #36, 30 @ 0x90 │ │ │ │ - tsteq r4, #172, 24 @ 0xac00 │ │ │ │ - tsteq r4, #8, 26 @ 0x200 │ │ │ │ + tsteq r4, #20, 30 @ 0x50 │ │ │ │ + tsteq r4, #156, 24 @ 0x9c00 │ │ │ │ + tsteq r4, #248, 24 @ 0xf800 │ │ │ │ rscseq r2, r2, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91577,29 +91577,29 @@ │ │ │ │ str ip, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r3, [pc, #36] @ 66398 <__cxa_atexit@plt+0x5970c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r4, #100, 28 @ 0x640 │ │ │ │ - tsteq r4, #232, 22 @ 0x3a000 │ │ │ │ - tsteq r4, #44, 24 @ 0x2c00 │ │ │ │ + tsteq r4, #84, 28 @ 0x540 │ │ │ │ + tsteq r4, #216, 22 @ 0x36000 │ │ │ │ + tsteq r4, #28, 24 @ 0x1c00 │ │ │ │ rscseq r2, r2, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ rscseq r2, r2, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -91623,16 +91623,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - tsteq r4, #176, 26 @ 0x2c00 │ │ │ │ - tsteq r4, #56, 22 @ 0xe000 │ │ │ │ + tsteq r4, #160, 26 @ 0x2800 │ │ │ │ + tsteq r4, #40, 22 @ 0xa000 │ │ │ │ rscseq r2, r2, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -91662,28 +91662,28 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r2, r3, r8, r9} │ │ │ │ ldr r3, [pc, #64] @ 66504 <__cxa_atexit@plt+0x59878> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub r8, r6, #3 │ │ │ │ sub sl, r6, #14 │ │ │ │ - b 3ffa4c <__cxa_atexit@plt+0x3f2dc0> │ │ │ │ + b 3f38c4 <__cxa_atexit@plt+0x3e6c38> │ │ │ │ mov r6, r3 │ │ │ │ b 664e4 <__cxa_atexit@plt+0x59858> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - tsteq r4, #188, 20 @ 0xbc000 │ │ │ │ + tsteq r4, #172, 20 @ 0xac000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq r4, #32, 26 @ 0x800 │ │ │ │ - tsteq r4, #144, 20 @ 0x90000 │ │ │ │ - tsteq r4, #220, 20 @ 0xdc000 │ │ │ │ + tsteq r4, #16, 26 @ 0x400 │ │ │ │ + tsteq r4, #128, 20 @ 0x80000 │ │ │ │ + tsteq r4, #204, 20 @ 0xcc000 │ │ │ │ rscseq r2, r2, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 6661c <__cxa_atexit@plt+0x59990> │ │ │ │ @@ -91741,34 +91741,34 @@ │ │ │ │ str ip, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ ldr r9, [sp] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - tsteq r4, #252, 18 @ 0x3f0000 │ │ │ │ + tsteq r4, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - tsteq r4, #36, 20 @ 0x24000 │ │ │ │ + tsteq r4, #20, 20 @ 0x14000 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tsteq r4, #212, 22 @ 0x35000 │ │ │ │ - tsteq r4, #104, 18 @ 0x1a0000 │ │ │ │ - tsteq r4, #204, 22 @ 0x33000 │ │ │ │ + tsteq r4, #196, 22 @ 0x31000 │ │ │ │ + tsteq r4, #88, 18 @ 0x160000 │ │ │ │ + tsteq r4, #188, 22 @ 0x2f000 │ │ │ │ rscseq r2, r2, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91806,31 +91806,31 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str fp, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r2, r3, fp} │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r4, #16, 18 @ 0x40000 │ │ │ │ + tsteq r4, #0, 18 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - tsteq r4, #196, 20 @ 0xc4000 │ │ │ │ - tsteq r4, #88, 16 @ 0x580000 │ │ │ │ - tsteq r4, #188, 20 @ 0xbc000 │ │ │ │ + tsteq r4, #180, 20 @ 0xb4000 │ │ │ │ + tsteq r4, #72, 16 @ 0x480000 │ │ │ │ + tsteq r4, #172, 20 @ 0xac000 │ │ │ │ rscseq r2, r2, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ rscseq r2, r2, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6682c <__cxa_atexit@plt+0x59ba0> │ │ │ │ @@ -91884,21 +91884,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, #176, 14 @ 0x2c00000 │ │ │ │ + tsteq r4, #160, 14 @ 0x2800000 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - tsteq r4, #236, 18 @ 0x3b0000 │ │ │ │ - tsteq r4, #176, 18 @ 0x2c0000 │ │ │ │ - tsteq r4, #68, 14 @ 0x1100000 │ │ │ │ + tsteq r4, #220, 18 @ 0x370000 │ │ │ │ + tsteq r4, #160, 18 @ 0x280000 │ │ │ │ + tsteq r4, #52, 14 @ 0xd00000 │ │ │ │ rscseq r2, r2, #188 @ 0xbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91927,19 +91927,19 @@ │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ add r0, r3, #28 │ │ │ │ stm r0, {r2, r3, lr} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - tsteq r4, #28, 18 @ 0x70000 │ │ │ │ - tsteq r4, #224, 16 @ 0xe00000 │ │ │ │ - tsteq r4, #116, 12 @ 0x7400000 │ │ │ │ + tsteq r4, #12, 18 @ 0x30000 │ │ │ │ + tsteq r4, #208, 16 @ 0xd00000 │ │ │ │ + tsteq r4, #100, 12 @ 0x6400000 │ │ │ │ rscseq r2, r2, #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 669c4 <__cxa_atexit@plt+0x59d38> │ │ │ │ @@ -91986,19 +91986,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - tsteq r4, #48, 16 @ 0x300000 │ │ │ │ - tsteq r4, #184, 10 @ 0x2e000000 │ │ │ │ + tsteq r4, #32, 16 @ 0x200000 │ │ │ │ + tsteq r4, #168, 10 @ 0x2a000000 │ │ │ │ rscseq r1, r2, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 66a70 <__cxa_atexit@plt+0x59de4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -92028,18 +92028,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - tsteq r4, #104, 14 @ 0x1a00000 │ │ │ │ - tsteq r4, #240, 8 @ 0xf0000000 │ │ │ │ + tsteq r4, #88, 14 @ 0x1600000 │ │ │ │ + tsteq r4, #224, 8 @ 0xe0000000 │ │ │ │ rscseq r1, r2, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -92071,17 +92071,17 @@ │ │ │ │ b 66b24 <__cxa_atexit@plt+0x59e98> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - tsteq r4, #96, 8 @ 0x60000000 │ │ │ │ - tsteq r4, #188, 12 @ 0xbc00000 │ │ │ │ - tsteq r4, #64, 8 @ 0x40000000 │ │ │ │ + tsteq r4, #80, 8 @ 0x50000000 │ │ │ │ + tsteq r4, #172, 12 @ 0xac00000 │ │ │ │ + tsteq r4, #48, 8 @ 0x30000000 │ │ │ │ rscseq r1, r2, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 66c00 <__cxa_atexit@plt+0x59f74> │ │ │ │ @@ -92118,32 +92118,32 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ sub r0, r3, #6 │ │ │ │ str r0, [r5, #8] │ │ │ │ str ip, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r4, #188, 6 @ 0xf0000002 │ │ │ │ + tsteq r4, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq r4, #244, 10 @ 0x3d000000 │ │ │ │ - tsteq r4, #124, 6 @ 0xf0000001 │ │ │ │ - tsteq r4, #216, 6 @ 0x60000003 │ │ │ │ + tsteq r4, #228, 10 @ 0x39000000 │ │ │ │ + tsteq r4, #108, 6 @ 0xb0000001 │ │ │ │ + tsteq r4, #200, 6 @ 0x20000003 │ │ │ │ rscseq r1, r2, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -92165,29 +92165,29 @@ │ │ │ │ str ip, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r3, [pc, #36] @ 66cc8 <__cxa_atexit@plt+0x5a03c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r4, #52, 10 @ 0xd000000 │ │ │ │ - tsteq r4, #184, 4 @ 0x8000000b │ │ │ │ - tsteq r4, #252, 4 @ 0xc000000f │ │ │ │ + tsteq r4, #36, 10 @ 0x9000000 │ │ │ │ + tsteq r4, #168, 4 @ 0x8000000a │ │ │ │ + tsteq r4, #236, 4 @ 0xc000000e │ │ │ │ rscseq r1, r2, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ rscseq r1, r2, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -92211,16 +92211,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - tsteq r4, #128, 8 @ 0x80000000 │ │ │ │ - tsteq r4, #8, 4 @ 0x80000000 │ │ │ │ + tsteq r4, #112, 8 @ 0x70000000 │ │ │ │ + tsteq r4, #248, 2 @ 0x3e │ │ │ │ rscseq r1, r2, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -92251,28 +92251,28 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r3, r8, r9} │ │ │ │ ldr r3, [pc, #64] @ 66e38 <__cxa_atexit@plt+0x5a1ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub r8, r6, #3 │ │ │ │ sub sl, r6, #14 │ │ │ │ - b 3ffa4c <__cxa_atexit@plt+0x3f2dc0> │ │ │ │ + b 3f38c4 <__cxa_atexit@plt+0x3e6c38> │ │ │ │ mov r6, r3 │ │ │ │ b 66e18 <__cxa_atexit@plt+0x5a18c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - tsteq r4, #140, 2 @ 0x23 │ │ │ │ + tsteq r4, #124, 2 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq r4, #240, 6 @ 0xc0000003 │ │ │ │ - tsteq r4, #96, 2 │ │ │ │ - tsteq r4, #168, 2 @ 0x2a │ │ │ │ + tsteq r4, #224, 6 @ 0x80000003 │ │ │ │ + tsteq r4, #80, 2 │ │ │ │ + tsteq r4, #152, 2 @ 0x26 │ │ │ │ rscseq r1, r2, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 66f44 <__cxa_atexit@plt+0x5a2b8> │ │ │ │ @@ -92327,34 +92327,34 @@ │ │ │ │ str lr, [r6, #20] │ │ │ │ add r2, r6, #24 │ │ │ │ stm r2, {r1, r6, lr} │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ ldr r9, [sp] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - tsteq r4, #200 @ 0xc8 │ │ │ │ + tsteq r4, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - tsteq r4, #244 @ 0xf4 │ │ │ │ + tsteq r4, #228 @ 0xe4 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tsteq r4, #168, 4 @ 0x8000000a │ │ │ │ - tsteq r4, #168, 4 @ 0x8000000a │ │ │ │ - tsteq r4, #48 @ 0x30 │ │ │ │ + tsteq r4, #152, 4 @ 0x80000009 │ │ │ │ + tsteq r4, #152, 4 @ 0x80000009 │ │ │ │ + tsteq r4, #32 │ │ │ │ rscseq r1, r2, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -92392,31 +92392,31 @@ │ │ │ │ str fp, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r1, r3, ip} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r4, #236, 30 @ 0x3b0 │ │ │ │ + tsteq r4, #220, 30 @ 0x370 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq r4, #156, 2 @ 0x27 │ │ │ │ - tsteq r4, #156, 2 @ 0x27 │ │ │ │ - tsteq r4, #36, 30 @ 0x90 │ │ │ │ + tsteq r4, #140, 2 @ 0x23 │ │ │ │ + tsteq r4, #140, 2 @ 0x23 │ │ │ │ + tsteq r4, #20, 30 @ 0x50 │ │ │ │ rscseq r1, r2, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ rscseq r1, r2, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67150 <__cxa_atexit@plt+0x5a4c4> │ │ │ │ @@ -92469,21 +92469,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r4, #136, 28 @ 0x880 │ │ │ │ + tsteq r4, #120, 28 @ 0x780 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - tsteq r4, #196 @ 0xc4 │ │ │ │ - tsteq r4, #136 @ 0x88 │ │ │ │ - tsteq r4, #28, 28 @ 0x1c0 │ │ │ │ + tsteq r4, #180 @ 0xb4 │ │ │ │ + tsteq r4, #120 @ 0x78 │ │ │ │ + tsteq r4, #12, 28 @ 0xc0 │ │ │ │ rscseq r1, r2, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -92511,19 +92511,19 @@ │ │ │ │ stm r1, {r0, r7, r8, lr} │ │ │ │ add r0, r3, #28 │ │ │ │ stm r0, {r2, r3, lr} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - tsteq r4, #248, 30 @ 0x3e0 │ │ │ │ - tsteq r4, #188, 30 @ 0x2f0 │ │ │ │ - tsteq r4, #80, 26 @ 0x1400 │ │ │ │ + tsteq r4, #232, 30 @ 0x3a0 │ │ │ │ + tsteq r4, #172, 30 @ 0x2b0 │ │ │ │ + tsteq r4, #64, 26 @ 0x1000 │ │ │ │ rscseq r1, r2, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -92572,34 +92572,34 @@ │ │ │ │ str r3, [r1, #8] │ │ │ │ str r9, [r1, #12] │ │ │ │ str r2, [r1, #16] │ │ │ │ str lr, [r1, #20] │ │ │ │ str r0, [r1, #24] │ │ │ │ str r1, [r1, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ ldr r8, [pc, #64] @ 67354 <__cxa_atexit@plt+0x5a6c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r1 │ │ │ │ b 6732c <__cxa_atexit@plt+0x5a6a0> │ │ │ │ mov r5, #72 @ 0x48 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeee4 │ │ │ │ - tsteq r4, #208, 24 @ 0xd000 │ │ │ │ - tsteq r4, #16 │ │ │ │ - tsteq r4, #168, 24 @ 0xa800 │ │ │ │ - tsteq r4, #0, 30 │ │ │ │ + tsteq r4, #192, 24 @ 0xc000 │ │ │ │ + tsteq r4, #0 │ │ │ │ + tsteq r4, #152, 24 @ 0x9800 │ │ │ │ + tsteq r4, #240, 28 @ 0xf00 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r4, #200, 28 @ 0xc80 │ │ │ │ - tsteq r4, #160, 28 @ 0xa00 │ │ │ │ + tsteq r4, #184, 28 @ 0xb80 │ │ │ │ + tsteq r4, #144, 28 @ 0x900 │ │ │ │ rscseq r1, r2, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -92619,22 +92619,22 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq r4, #252, 28 @ 0xfc0 │ │ │ │ - tsteq r4, #148, 22 @ 0x25000 │ │ │ │ + tsteq r4, #236, 28 @ 0xec0 │ │ │ │ + tsteq r4, #132, 22 @ 0x21000 │ │ │ │ rscseq r1, r2, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -92649,21 +92649,21 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - sbcseq r8, r4, #992 @ 0x3e0 │ │ │ │ + sbcseq r8, r4, #3112960 @ 0x2f8000 │ │ │ │ rscseq r1, r2, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -92697,32 +92697,32 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #16]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ b 67510 <__cxa_atexit@plt+0x5a884> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #164, 20 @ 0xa4000 │ │ │ │ - tsteq r4, #32, 26 @ 0x800 │ │ │ │ - tsteq r4, #136, 20 @ 0x88000 │ │ │ │ + tsteq r4, #148, 20 @ 0x94000 │ │ │ │ + tsteq r4, #16, 26 @ 0x400 │ │ │ │ + tsteq r4, #120, 20 @ 0x78000 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - sbcseq r8, r4, #8064 @ 0x1f80 │ │ │ │ + sbcseq r8, r4, #16646144 @ 0xfe0000 │ │ │ │ rscseq r1, r2, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -92746,16 +92746,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - tsteq r4, #76, 24 @ 0x4c00 │ │ │ │ - tsteq r4, #172, 18 @ 0x2b0000 │ │ │ │ + tsteq r4, #60, 24 @ 0x3c00 │ │ │ │ + tsteq r4, #156, 18 @ 0x270000 │ │ │ │ rscseq r1, r2, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 67688 <__cxa_atexit@plt+0x5a9fc> │ │ │ │ @@ -92806,15 +92806,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ 676c0 <__cxa_atexit@plt+0x5aa34> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffd314 │ │ │ │ @ instruction: 0xffffd334 │ │ │ │ @ instruction: 0xffffd488 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ rscseq r1, r2, #192, 4 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ @@ -92854,15 +92854,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 67780 <__cxa_atexit@plt+0x5aaf4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffea08 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rscseq r1, r2, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -92910,15 +92910,15 @@ │ │ │ │ str r1, [r2, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 67860 <__cxa_atexit@plt+0x5abd4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffd3a4 │ │ │ │ @ instruction: 0xffffe440 │ │ │ │ @ instruction: 0xffffe86c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffe63c │ │ │ │ rscseq r1, r2, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ @@ -92960,15 +92960,15 @@ │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 67928 <__cxa_atexit@plt+0x5ac9c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffd09c │ │ │ │ @ instruction: 0xffffd0b4 │ │ │ │ @ instruction: 0xffffd208 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ rscseq r1, r2, #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -93053,36 +93053,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 67a90 <__cxa_atexit@plt+0x5ae04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r4, #72, 16 @ 0x480000 │ │ │ │ + tsteq r4, #56, 16 @ 0x380000 │ │ │ │ rscseq r0, r2, #232, 28 @ 0xe80 │ │ │ │ rscseq r0, r2, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 67ab8 <__cxa_atexit@plt+0x5ae2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 675d8 <__cxa_atexit@plt+0x5a94c> │ │ │ │ - tsteq r4, #244, 14 @ 0x3d00000 │ │ │ │ + tsteq r4, #228, 14 @ 0x3900000 │ │ │ │ rscseq r0, r2, #152, 28 @ 0x980 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 67ae4 <__cxa_atexit@plt+0x5ae58> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ rscseq r0, r2, #132, 28 @ 0x840 │ │ │ │ rscseq r0, r2, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -93109,57 +93109,57 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 67b74 <__cxa_atexit@plt+0x5aee8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r4, #116, 14 @ 0x1d00000 │ │ │ │ - tsteq r4, #108, 8 @ 0x6c000000 │ │ │ │ + tsteq r4, #100, 14 @ 0x1900000 │ │ │ │ + tsteq r4, #92, 8 @ 0x5c000000 │ │ │ │ rscseq r0, r2, #20, 28 @ 0x140 │ │ │ │ rscseq r0, r2, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 67bac <__cxa_atexit@plt+0x5af20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 67bb0 <__cxa_atexit@plt+0x5af24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 675d8 <__cxa_atexit@plt+0x5a94c> │ │ │ │ - tsteq r4, #20, 8 @ 0x14000000 │ │ │ │ - tsteq r4, #0, 14 │ │ │ │ + tsteq r4, #4, 8 @ 0x4000000 │ │ │ │ + tsteq r4, #240, 12 @ 0xf000000 │ │ │ │ rscseq r0, r2, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 67c08 <__cxa_atexit@plt+0x5af7c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 67c00 <__cxa_atexit@plt+0x5af74> │ │ │ │ ldr r8, [pc, #40] @ 67c10 <__cxa_atexit@plt+0x5af84> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 67c14 <__cxa_atexit@plt+0x5af88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ff904 <__cxa_atexit@plt+0x3f2c78> │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r8, r4, #68, 12 @ 0x4400000 │ │ │ │ - tsteq r4, #68, 6 @ 0x10000001 │ │ │ │ + sbcseq r8, r4, #196, 2 @ 0x31 │ │ │ │ + tsteq r4, #52, 6 @ 0xd0000000 │ │ │ │ rscseq r0, r2, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -93250,15 +93250,15 @@ │ │ │ │ ldr r3, [pc, #260] @ 67e90 <__cxa_atexit@plt+0x5b204> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-12]! │ │ │ │ ldr r8, [pc, #252] @ 67e94 <__cxa_atexit@plt+0x5b208> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9bc <__cxa_atexit@plt+0x3f2d30> │ │ │ │ + b 3f3834 <__cxa_atexit@plt+0x3e6ba8> │ │ │ │ cmp r2, #2 │ │ │ │ bne 67e58 <__cxa_atexit@plt+0x5b1cc> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r0, [pc, #192] @ 67e7c <__cxa_atexit@plt+0x5b1f0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ @@ -93282,28 +93282,28 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bne 67e24 <__cxa_atexit@plt+0x5b198> │ │ │ │ ldr r8, [pc, #112] @ 67e84 <__cxa_atexit@plt+0x5b1f8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3ff9bc <__cxa_atexit@plt+0x3f2d30> │ │ │ │ + b 3f3834 <__cxa_atexit@plt+0x3e6ba8> │ │ │ │ ldr r7, [pc, #116] @ 67ea0 <__cxa_atexit@plt+0x5b214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ cmp r2, #1 │ │ │ │ bne 67e58 <__cxa_atexit@plt+0x5b1cc> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr r9, [r2, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3ffa54 <__cxa_atexit@plt+0x3f2dc8> │ │ │ │ + b 3f38cc <__cxa_atexit@plt+0x3e6c40> │ │ │ │ ldr r7, [pc, #56] @ 67e98 <__cxa_atexit@plt+0x5b20c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #48] @ 67e9c <__cxa_atexit@plt+0x5b210> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -93314,15 +93314,15 @@ │ │ │ │ rscseq r0, r2, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ rscseq r0, r2, #128, 22 @ 0x20000 │ │ │ │ rscseq r0, r2, #56, 22 @ 0xe000 │ │ │ │ rscseq r0, r2, #44, 22 @ 0xb000 │ │ │ │ - tsteq r4, #64, 2 │ │ │ │ + tsteq r4, #48, 2 │ │ │ │ rscseq r0, r2, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #96] @ 67f18 <__cxa_atexit@plt+0x5b28c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -93336,64 +93336,64 @@ │ │ │ │ ldr r3, [pc, #56] @ 67f1c <__cxa_atexit@plt+0x5b290> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r8, [pc, #48] @ 67f20 <__cxa_atexit@plt+0x5b294> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9bc <__cxa_atexit@plt+0x3f2d30> │ │ │ │ + b 3f3834 <__cxa_atexit@plt+0x3e6ba8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 67f24 <__cxa_atexit@plt+0x5b298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ rscseq r0, r2, #40, 20 @ 0x28000 │ │ │ │ - tsteq r4, #96 @ 0x60 │ │ │ │ + tsteq r4, #80 @ 0x50 │ │ │ │ rscseq r0, r2, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, r3 │ │ │ │ bne 67f64 <__cxa_atexit@plt+0x5b2d8> │ │ │ │ ldr r3, [pc, #48] @ 67f7c <__cxa_atexit@plt+0x5b2f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r8, [pc, #40] @ 67f80 <__cxa_atexit@plt+0x5b2f4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff9bc <__cxa_atexit@plt+0x3f2d30> │ │ │ │ + b 3f3834 <__cxa_atexit@plt+0x3e6ba8> │ │ │ │ ldr r7, [pc, #12] @ 67f78 <__cxa_atexit@plt+0x5b2ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #0 │ │ │ │ + tsteq r4, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq r0, r2, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 67fa8 <__cxa_atexit@plt+0x5b31c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ ldr r7, [pc, #12] @ 67fbc <__cxa_atexit@plt+0x5b330> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #188, 30 @ 0x2f0 │ │ │ │ + tsteq r4, #172, 30 @ 0x2b0 │ │ │ │ rscseq r0, r2, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 68028 <__cxa_atexit@plt+0x5b39c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -93404,44 +93404,44 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne 68014 <__cxa_atexit@plt+0x5b388> │ │ │ │ ldr r8, [pc, #48] @ 6802c <__cxa_atexit@plt+0x5b3a0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3ff9bc <__cxa_atexit@plt+0x3f2d30> │ │ │ │ + b 3f3834 <__cxa_atexit@plt+0x3e6ba8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 68030 <__cxa_atexit@plt+0x5b3a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ rscseq r0, r2, #28, 18 @ 0x70000 │ │ │ │ - tsteq r4, #80, 30 @ 0x140 │ │ │ │ + tsteq r4, #64, 30 @ 0x100 │ │ │ │ rscseq r0, r2, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bne 68068 <__cxa_atexit@plt+0x5b3dc> │ │ │ │ ldr r8, [pc, #40] @ 68080 <__cxa_atexit@plt+0x5b3f4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3ff9bc <__cxa_atexit@plt+0x3f2d30> │ │ │ │ + b 3f3834 <__cxa_atexit@plt+0x3e6ba8> │ │ │ │ ldr r7, [pc, #12] @ 6807c <__cxa_atexit@plt+0x5b3f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #252, 28 @ 0xfc0 │ │ │ │ + tsteq r4, #236, 28 @ 0xec0 │ │ │ │ rscseq r0, r2, #192, 16 @ 0xc00000 │ │ │ │ rscseq r0, r2, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -93499,16 +93499,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #12, 28 @ 0xc0 │ │ │ │ - tsteq r4, #8, 28 @ 0x80 │ │ │ │ + tsteq r4, #252, 26 @ 0x3f00 │ │ │ │ + tsteq r4, #248, 26 @ 0x3e00 │ │ │ │ rscseq r0, r2, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 681d0 <__cxa_atexit@plt+0x5b544> │ │ │ │ ldr r2, [pc, #44] @ 681d8 <__cxa_atexit@plt+0x5b54c> │ │ │ │ @@ -93521,15 +93521,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 61e70 <__cxa_atexit@plt+0x551e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r4, #120, 26 @ 0x1e00 │ │ │ │ + tsteq r4, #104, 26 @ 0x1a00 │ │ │ │ rscseq r0, r2, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 63860 <__cxa_atexit@plt+0x56bd4> │ │ │ │ rscseq r0, r2, #44, 22 @ 0xb000 │ │ │ │ @@ -93541,15 +93541,15 @@ │ │ │ │ bhi 68230 <__cxa_atexit@plt+0x5b5a4> │ │ │ │ ldr r3, [pc, #36] @ 68240 <__cxa_atexit@plt+0x5b5b4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [r5] │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #12] @ 68244 <__cxa_atexit@plt+0x5b5b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq r0, r2, #8, 22 @ 0x2000 │ │ │ │ rscseq r0, r2, #224, 20 @ 0xe0000 │ │ │ │ @@ -93565,15 +93565,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #244] @ 68370 <__cxa_atexit@plt+0x5b6e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr r0, [r8, #11] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r2, r3} │ │ │ │ @@ -93611,32 +93611,32 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r5, [r6, #36] @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r7, [pc, #24] @ 68368 <__cxa_atexit@plt+0x5b6dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - tsteq r4, #240 @ 0xf0 │ │ │ │ + tsteq r4, #224 @ 0xe0 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - tsteq r4, #168, 24 @ 0xa800 │ │ │ │ - tsteq r4, #48, 24 @ 0x3000 │ │ │ │ - tsteq r4, #208, 30 @ 0x340 │ │ │ │ - tsteq r4, #232, 26 @ 0x3a00 │ │ │ │ + tsteq r4, #152, 24 @ 0x9800 │ │ │ │ + tsteq r4, #32, 24 @ 0x2000 │ │ │ │ + tsteq r4, #192, 30 @ 0x300 │ │ │ │ + tsteq r4, #216, 26 @ 0x3600 │ │ │ │ rscseq r0, r2, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -93671,45 +93671,45 @@ │ │ │ │ str sl, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ ldr r2, [pc, #60] @ 68468 <__cxa_atexit@plt+0x5b7dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #32] │ │ │ │ str ip, [r3, #36] @ 0x24 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r3, [pc, #44] @ 6846c <__cxa_atexit@plt+0x5b7e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - tsteq r4, #204, 22 @ 0x33000 │ │ │ │ - tsteq r4, #252, 28 @ 0xfc0 │ │ │ │ - tsteq r4, #20, 26 @ 0x500 │ │ │ │ - tsteq r4, #16, 22 @ 0x4000 │ │ │ │ + tsteq r4, #188, 22 @ 0x2f000 │ │ │ │ + tsteq r4, #236, 28 @ 0xec0 │ │ │ │ + tsteq r4, #4, 26 @ 0x100 │ │ │ │ + tsteq r4, #0, 22 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ rscseq r0, r2, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 684a8 <__cxa_atexit@plt+0x5b81c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 684ac <__cxa_atexit@plt+0x5b820> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, #4, 22 @ 0x1000 │ │ │ │ + tsteq r4, #244, 20 @ 0xf4000 │ │ │ │ rscseq r0, r2, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #140] @ 68550 <__cxa_atexit@plt+0x5b8c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -93735,23 +93735,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 68558 <__cxa_atexit@plt+0x5b8cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ eor r8, r3, r3, lsr #16 │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ + b e32d50 <__cxa_atexit@plt+0xe260c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ tsthi ip, r5, asr #27 │ │ │ │ strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ adcsgt sl, r2, #848 @ 0x350 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r4, #152, 28 @ 0x980 │ │ │ │ + tsteq r4, #136, 28 @ 0x880 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ rscseq r0, r2, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r2, [pc, #72] @ 685c0 <__cxa_atexit@plt+0x5b934> │ │ │ │ @@ -93769,15 +93769,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 685cc <__cxa_atexit@plt+0x5b940> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ eor r8, r3, r3, lsr #16 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ + b e32d50 <__cxa_atexit@plt+0xe260c4> │ │ │ │ tsthi ip, r5, asr #27 │ │ │ │ strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ adcsgt sl, r2, #848 @ 0x350 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r0, r2, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -93785,17 +93785,17 @@ │ │ │ │ bne 68600 <__cxa_atexit@plt+0x5b974> │ │ │ │ ldr r7, [pc, #28] @ 68608 <__cxa_atexit@plt+0x5b97c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ add r5, r5, #16 │ │ │ │ - b 90c04 <__cxa_atexit@plt+0x83f78> │ │ │ │ + b dc25e0 <__cxa_atexit@plt+0xdb5954> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 68654 <__cxa_atexit@plt+0x5b9c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -93808,70 +93808,70 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, #200 @ 0xc8 │ │ │ │ mov r9, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r4, #52, 26 @ 0xd00 │ │ │ │ + tsteq r4, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r8, [pc, #12] @ 68688 <__cxa_atexit@plt+0x5b9fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, #200 @ 0xc8 │ │ │ │ mov r9, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #248, 24 @ 0xf800 │ │ │ │ + tsteq r4, #232, 24 @ 0xe800 │ │ │ │ rscseq r0, r2, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 686f0 <__cxa_atexit@plt+0x5ba64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 686e8 <__cxa_atexit@plt+0x5ba5c> │ │ │ │ ldr r3, [pc, #56] @ 686f8 <__cxa_atexit@plt+0x5ba6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #48] @ 686fc <__cxa_atexit@plt+0x5ba70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 68700 <__cxa_atexit@plt+0x5ba74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, #104, 16 @ 0x680000 │ │ │ │ - tsteq r4, #196, 16 @ 0xc40000 │ │ │ │ + tsteq r4, #88, 16 @ 0x580000 │ │ │ │ + tsteq r4, #180, 16 @ 0xb40000 │ │ │ │ rscseq r0, r2, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 68730 <__cxa_atexit@plt+0x5baa4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 68734 <__cxa_atexit@plt+0x5baa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r4, #124, 16 @ 0x7c0000 │ │ │ │ + tsteq r4, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -93894,17 +93894,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 687bc <__cxa_atexit@plt+0x5bb30> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #252, 14 @ 0x3f00000 │ │ │ │ - tsteq r4, #240, 14 @ 0x3c00000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #236, 14 @ 0x3b00000 │ │ │ │ + tsteq r4, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -93925,17 +93925,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 68838 <__cxa_atexit@plt+0x5bbac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #124, 14 @ 0x1f00000 │ │ │ │ - tsteq r4, #120, 14 @ 0x1e00000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #108, 14 @ 0x1b00000 │ │ │ │ + tsteq r4, #104, 14 @ 0x1a00000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 68924 <__cxa_atexit@plt+0x5bc98> │ │ │ │ @@ -93974,15 +93974,15 @@ │ │ │ │ str sl, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ str ip, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ sub r8, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r2, [pc, #84] @ 68950 <__cxa_atexit@plt+0x5bcc4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #80] @ 68954 <__cxa_atexit@plt+0x5bcc8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r0, [pc, #72] @ 68958 <__cxa_atexit@plt+0x5bccc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -93995,24 +93995,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ rscseq r0, r2, #140, 8 @ 0x8c000000 │ │ │ │ muleq r0, ip, r2 │ │ │ │ rscseq r0, r2, #120, 8 @ 0x78000000 │ │ │ │ rscseq r0, r2, #108, 8 @ 0x6c000000 │ │ │ │ rscseq r0, r2, #180, 8 @ 0xb4000000 │ │ │ │ rscseq r0, r2, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - tsteq r4, #144, 12 @ 0x9000000 │ │ │ │ + tsteq r4, #128, 12 @ 0x8000000 │ │ │ │ rscseq r0, r2, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -94037,22 +94037,22 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r0, r2, #180, 6 @ 0xd0000002 │ │ │ │ rscseq r0, r2, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r4, #144, 10 @ 0x24000000 │ │ │ │ + tsteq r4, #128, 10 @ 0x20000000 │ │ │ │ rscseq r0, r2, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -94088,20 +94088,20 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #36] @ 68ad0 <__cxa_atexit@plt+0x5be44> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #40, 10 @ 0xa000000 │ │ │ │ - tsteq r4, #84, 10 @ 0x15000000 │ │ │ │ - tsteq r4, #224, 8 @ 0xe0000000 │ │ │ │ - tsteq r4, #212, 16 @ 0xd40000 │ │ │ │ - tsteq r4, #152, 12 @ 0x9800000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #24, 10 @ 0x6000000 │ │ │ │ + tsteq r4, #68, 10 @ 0x11000000 │ │ │ │ + tsteq r4, #208, 8 @ 0xd0000000 │ │ │ │ + tsteq r4, #196, 16 @ 0xc40000 │ │ │ │ + tsteq r4, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r0, r2, #192, 4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -94135,20 +94135,20 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #36] @ 68b8c <__cxa_atexit@plt+0x5bf00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #104, 8 @ 0x68000000 │ │ │ │ - tsteq r4, #156, 8 @ 0x9c000000 │ │ │ │ - tsteq r4, #40, 8 @ 0x28000000 │ │ │ │ - tsteq r4, #28, 16 @ 0x1c0000 │ │ │ │ - tsteq r4, #224, 10 @ 0x38000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #88, 8 @ 0x58000000 │ │ │ │ + tsteq r4, #140, 8 @ 0x8c000000 │ │ │ │ + tsteq r4, #24, 8 @ 0x18000000 │ │ │ │ + tsteq r4, #12, 16 @ 0xc0000 │ │ │ │ + tsteq r4, #208, 10 @ 0x34000000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ rscseq r0, r2, #16, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -94174,22 +94174,22 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r0, r2, #144, 2 @ 0x24 │ │ │ │ rscseq r0, r2, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r4, #108, 6 @ 0xb0000001 │ │ │ │ + tsteq r4, #92, 6 @ 0x70000001 │ │ │ │ rscseq r0, r2, #100, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -94225,20 +94225,20 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #36] @ 68cf4 <__cxa_atexit@plt+0x5c068> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #4, 6 @ 0x10000000 │ │ │ │ - tsteq r4, #48, 6 @ 0xc0000000 │ │ │ │ - tsteq r4, #188, 4 @ 0xc000000b │ │ │ │ - tsteq r4, #176, 12 @ 0xb000000 │ │ │ │ - tsteq r4, #116, 8 @ 0x74000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #244, 4 @ 0x4000000f │ │ │ │ + tsteq r4, #32, 6 @ 0x80000000 │ │ │ │ + tsteq r4, #172, 4 @ 0xc000000a │ │ │ │ + tsteq r4, #160, 12 @ 0xa000000 │ │ │ │ + tsteq r4, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r0, r2, #156 @ 0x9c │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -94272,20 +94272,20 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #36] @ 68db0 <__cxa_atexit@plt+0x5c124> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #68, 4 @ 0x40000004 │ │ │ │ - tsteq r4, #120, 4 @ 0x80000007 │ │ │ │ - tsteq r4, #4, 4 @ 0x40000000 │ │ │ │ - tsteq r4, #248, 10 @ 0x3e000000 │ │ │ │ - tsteq r4, #188, 6 @ 0xf0000002 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #52, 4 @ 0x40000003 │ │ │ │ + tsteq r4, #104, 4 @ 0x80000006 │ │ │ │ + tsteq r4, #244, 2 @ 0x3d │ │ │ │ + tsteq r4, #232, 10 @ 0x3a000000 │ │ │ │ + tsteq r4, #172, 6 @ 0xb0000002 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ rscseq pc, r1, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -94382,15 +94382,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r4, #36 @ 0x24 │ │ │ │ + tsteq r4, #20 │ │ │ │ rscseq pc, r1, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 68848 <__cxa_atexit@plt+0x5bbbc> │ │ │ │ @@ -94428,19 +94428,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r4, #160, 30 @ 0x280 │ │ │ │ - tsteq r4, #180, 30 @ 0x2d0 │ │ │ │ - tsteq r4, #148, 6 @ 0x50000002 │ │ │ │ + tsteq r4, #144, 30 @ 0x240 │ │ │ │ + tsteq r4, #164, 30 @ 0x290 │ │ │ │ + tsteq r4, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6905c <__cxa_atexit@plt+0x5c3d0> │ │ │ │ @@ -94451,17 +94451,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #56, 30 @ 0xe0 │ │ │ │ - tsteq r4, #24, 6 @ 0x60000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #40, 30 @ 0xa0 │ │ │ │ + tsteq r4, #8, 6 @ 0x20000000 │ │ │ │ rscseq pc, r1, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 69434 <__cxa_atexit@plt+0x5c7a8> │ │ │ │ @@ -94479,15 +94479,15 @@ │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq pc, r1, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #52] @ 6912c <__cxa_atexit@plt+0x5c4a0> │ │ │ │ @@ -94497,46 +94497,46 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ beq 69120 <__cxa_atexit@plt+0x5c494> │ │ │ │ ldr r3, [pc, #28] @ 69130 <__cxa_atexit@plt+0x5c4a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rscseq pc, r1, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 69158 <__cxa_atexit@plt+0x5c4cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq pc, r1, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 69194 <__cxa_atexit@plt+0x5c508> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 69198 <__cxa_atexit@plt+0x5c50c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, #24, 28 @ 0x180 │ │ │ │ + tsteq r4, #8, 28 @ 0x80 │ │ │ │ rscseq pc, r1, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #188] @ 6926c <__cxa_atexit@plt+0x5c5e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ @@ -94572,25 +94572,25 @@ │ │ │ │ ldr r1, [pc, #68] @ 69278 <__cxa_atexit@plt+0x5c5ec> │ │ │ │ add r1, pc, r1 │ │ │ │ eor r8, r2, r2, lsr #16 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ + b e32d50 <__cxa_atexit@plt+0xe260c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ tsthi ip, r5, asr #27 │ │ │ │ strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ adcsgt sl, r2, #848 @ 0x350 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, #176, 2 @ 0x2c │ │ │ │ + tsteq r4, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ rscseq pc, r1, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -94622,15 +94622,15 @@ │ │ │ │ ldr r1, [pc, #52] @ 69330 <__cxa_atexit@plt+0x5c6a4> │ │ │ │ add r1, pc, r1 │ │ │ │ eor r8, r2, r2, lsr #16 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ + b e32d50 <__cxa_atexit@plt+0xe260c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ tsthi ip, r5, asr #27 │ │ │ │ strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ adcsgt sl, r2, #848 @ 0x350 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -94655,15 +94655,15 @@ │ │ │ │ mul r3, r3, r2 │ │ │ │ ldr r2, [pc, #32] @ 693a4 <__cxa_atexit@plt+0x5c718> │ │ │ │ add r2, pc, r2 │ │ │ │ eor r8, r3, r3, lsr #16 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ + b e32d50 <__cxa_atexit@plt+0xe260c4> │ │ │ │ strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ tsthi ip, r5, asr #27 │ │ │ │ adcsgt sl, r2, #848 @ 0x350 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq pc, r1, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -94671,17 +94671,17 @@ │ │ │ │ bne 693d8 <__cxa_atexit@plt+0x5c74c> │ │ │ │ ldr r7, [pc, #28] @ 693e0 <__cxa_atexit@plt+0x5c754> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ add r5, r5, #12 │ │ │ │ - b 90c04 <__cxa_atexit@plt+0x83f78> │ │ │ │ + b dc25e0 <__cxa_atexit@plt+0xdb5954> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 6940c <__cxa_atexit@plt+0x5c780> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -94740,32 +94740,32 @@ │ │ │ │ str r7, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ sub r2, r3, #19 │ │ │ │ sub r9, r3, #31 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 3ffa5c <__cxa_atexit@plt+0x3f2dd0> │ │ │ │ + b 3f38d4 <__cxa_atexit@plt+0x3e6c48> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 6952c <__cxa_atexit@plt+0x5c8a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r4, #116, 28 @ 0x740 │ │ │ │ + tsteq r4, #100, 28 @ 0x640 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ rscseq pc, r1, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -94793,24 +94793,24 @@ │ │ │ │ stm lr, {r1, r2, ip} │ │ │ │ str r9, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r3, #19 │ │ │ │ sub r9, r3, #31 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa5c <__cxa_atexit@plt+0x3f2dd0> │ │ │ │ + b 3f38d4 <__cxa_atexit@plt+0x3e6c48> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, #20] @ 695e0 <__cxa_atexit@plt+0x5c954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #172, 26 @ 0x2b00 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #156, 26 @ 0x2700 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ rscseq pc, r1, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -94853,25 +94853,25 @@ │ │ │ │ str lr, [r6, #28] │ │ │ │ add lr, r6, #32 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ str r6, [r6, #44] @ 0x2c │ │ │ │ sub r7, r2, #14 │ │ │ │ mov r6, r2 │ │ │ │ b 69434 <__cxa_atexit@plt+0x5c7a8> │ │ │ │ - b 3ffa64 <__cxa_atexit@plt+0x3f2dd8> │ │ │ │ + b 3f38dc <__cxa_atexit@plt+0x3e6c50> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ rscseq pc, r1, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -94898,15 +94898,15 @@ │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r6, #14 │ │ │ │ b 69434 <__cxa_atexit@plt+0x5c7a8> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ rscseq pc, r1, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ @@ -94938,15 +94938,15 @@ │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r3, [pc, #100] @ 69854 <__cxa_atexit@plt+0x5cbc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 69848 <__cxa_atexit@plt+0x5cbbc> │ │ │ │ @@ -94955,19 +94955,19 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - tsteq r4, #60, 18 @ 0xf0000 │ │ │ │ + tsteq r4, #44, 18 @ 0xb0000 │ │ │ │ rscseq pc, r1, #28, 10 @ 0x7000000 │ │ │ │ - tsteq r4, #64, 14 @ 0x1000000 │ │ │ │ + tsteq r4, #48, 14 @ 0xc00000 │ │ │ │ @ instruction: 0xffffea6c │ │ │ │ - tsteq r4, #124, 14 @ 0x1f00000 │ │ │ │ + tsteq r4, #108, 14 @ 0x1b00000 │ │ │ │ rscseq pc, r1, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #100] @ 698d4 <__cxa_atexit@plt+0x5cc48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #96] @ 698d8 <__cxa_atexit@plt+0x5cc4c> │ │ │ │ @@ -94983,28 +94983,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 698e0 <__cxa_atexit@plt+0x5cc54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r2, r8} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #36] @ 698e4 <__cxa_atexit@plt+0x5cc58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #32] @ 698e8 <__cxa_atexit@plt+0x5cc5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r4, #132, 16 @ 0x840000 │ │ │ │ + tsteq r4, #116, 16 @ 0x740000 │ │ │ │ @ instruction: 0xffffe9b4 │ │ │ │ - tsteq r4, #200, 12 @ 0xc800000 │ │ │ │ + tsteq r4, #184, 12 @ 0xb800000 │ │ │ │ rscseq pc, r1, #128, 8 @ 0x80000000 │ │ │ │ - tsteq r4, #164, 12 @ 0xa400000 │ │ │ │ + tsteq r4, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -95053,20 +95053,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 699e4 <__cxa_atexit@plt+0x5cd58> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [ip, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r4, ip │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #64, 12 @ 0x4000000 │ │ │ │ - tsteq r4, #64, 20 @ 0x40000 │ │ │ │ - tsteq r4, #252, 10 @ 0x3f000000 │ │ │ │ - tsteq r4, #84, 14 @ 0x1500000 │ │ │ │ - tsteq r4, #84, 18 @ 0x150000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #48, 12 @ 0x3000000 │ │ │ │ + tsteq r4, #48, 20 @ 0x30000 │ │ │ │ + tsteq r4, #236, 10 @ 0x3b000000 │ │ │ │ + tsteq r4, #68, 14 @ 0x1100000 │ │ │ │ + tsteq r4, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, ror #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -95108,20 +95108,20 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #40] @ 69ac0 <__cxa_atexit@plt+0x5ce34> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #76, 10 @ 0x13000000 │ │ │ │ - tsteq r4, #72, 10 @ 0x12000000 │ │ │ │ - tsteq r4, #68, 18 @ 0x110000 │ │ │ │ - tsteq r4, #108, 12 @ 0x6c00000 │ │ │ │ - tsteq r4, #108, 16 @ 0x6c0000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #60, 10 @ 0xf000000 │ │ │ │ + tsteq r4, #56, 10 @ 0xe000000 │ │ │ │ + tsteq r4, #52, 18 @ 0xd0000 │ │ │ │ + tsteq r4, #92, 12 @ 0x5c00000 │ │ │ │ + tsteq r4, #92, 16 @ 0x5c0000 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ rscseq pc, r1, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -95159,15 +95159,15 @@ │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r3, [pc, #96] @ 69bc4 <__cxa_atexit@plt+0x5cf38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 69bb8 <__cxa_atexit@plt+0x5cf2c> │ │ │ │ @@ -95177,17 +95177,17 @@ │ │ │ │ add sl, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ rscseq pc, r1, #168, 2 @ 0x2a │ │ │ │ - tsteq r4, #208, 6 @ 0x40000003 │ │ │ │ + tsteq r4, #192, 6 │ │ │ │ @ instruction: 0xffffe6f8 │ │ │ │ - tsteq r4, #12, 8 @ 0xc000000 │ │ │ │ + tsteq r4, #252, 6 @ 0xf0000003 │ │ │ │ rscseq pc, r1, #112, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ ldr r2, [pc, #92] @ 69c44 <__cxa_atexit@plt+0x5cfb8> │ │ │ │ @@ -95202,28 +95202,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 69c4c <__cxa_atexit@plt+0x5cfc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ str r9, [r5, #-4] │ │ │ │ stm r5, {r2, r8} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #36] @ 69c50 <__cxa_atexit@plt+0x5cfc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 69c54 <__cxa_atexit@plt+0x5cfc8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffe648 │ │ │ │ - tsteq r4, #96, 6 @ 0x80000001 │ │ │ │ + tsteq r4, #80, 6 @ 0x40000001 │ │ │ │ rscseq pc, r1, #20, 2 │ │ │ │ - tsteq r4, #60, 6 @ 0xf0000000 │ │ │ │ + tsteq r4, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -95272,20 +95272,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 69d50 <__cxa_atexit@plt+0x5d0c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [ip, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r4, ip │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #212, 4 @ 0x4000000d │ │ │ │ - tsteq r4, #212, 12 @ 0xd400000 │ │ │ │ - tsteq r4, #144, 4 │ │ │ │ - tsteq r4, #232, 6 @ 0xa0000003 │ │ │ │ - tsteq r4, #232, 10 @ 0x3a000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #196, 4 @ 0x4000000c │ │ │ │ + tsteq r4, #196, 12 @ 0xc400000 │ │ │ │ + tsteq r4, #128, 4 │ │ │ │ + tsteq r4, #216, 6 @ 0x60000003 │ │ │ │ + tsteq r4, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, ror #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -95327,20 +95327,20 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #40] @ 69e2c <__cxa_atexit@plt+0x5d1a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #224, 2 @ 0x38 │ │ │ │ - tsteq r4, #220, 2 @ 0x37 │ │ │ │ - tsteq r4, #216, 10 @ 0x36000000 │ │ │ │ - tsteq r4, #0, 6 │ │ │ │ - tsteq r4, #0, 10 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #208, 2 @ 0x34 │ │ │ │ + tsteq r4, #204, 2 @ 0x33 │ │ │ │ + tsteq r4, #200, 10 @ 0x32000000 │ │ │ │ + tsteq r4, #240, 4 │ │ │ │ + tsteq r4, #240, 8 @ 0xf0000000 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ rscseq lr, r1, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -95375,32 +95375,32 @@ │ │ │ │ add lr, r6, #20 │ │ │ │ stm lr, {r0, r7, sl} │ │ │ │ sub r2, r3, #11 │ │ │ │ sub r9, r3, #23 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 3ffa5c <__cxa_atexit@plt+0x3f2dd0> │ │ │ │ + b 3f38d4 <__cxa_atexit@plt+0x3e6c48> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 69f18 <__cxa_atexit@plt+0x5d28c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r4, #136, 8 @ 0x88000000 │ │ │ │ + tsteq r4, #120, 8 @ 0x78000000 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ rscseq lr, r1, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -95423,24 +95423,24 @@ │ │ │ │ str r2, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #11 │ │ │ │ sub r9, r3, #23 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa5c <__cxa_atexit@plt+0x3f2dd0> │ │ │ │ + b 3f38d4 <__cxa_atexit@plt+0x3e6c48> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, #20] @ 69fb8 <__cxa_atexit@plt+0x5d32c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #212, 6 @ 0x50000003 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #196, 6 @ 0x10000003 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ rscseq lr, r1, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -95497,15 +95497,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 6a0c0 <__cxa_atexit@plt+0x5d434> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, #12 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff718 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ rscseq lr, r1, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -95528,15 +95528,15 @@ │ │ │ │ b 69e40 <__cxa_atexit@plt+0x5d1b4> │ │ │ │ ldr r3, [pc, #24] @ 6a140 <__cxa_atexit@plt+0x5d4b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ rscseq lr, r1, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -95556,24 +95556,24 @@ │ │ │ │ b 69780 <__cxa_atexit@plt+0x5caf4> │ │ │ │ ldr r3, [pc, #24] @ 6a1b0 <__cxa_atexit@plt+0x5d524> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff60c │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ rscseq lr, r1, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3ffa5c <__cxa_atexit@plt+0x3f2dd0> │ │ │ │ + b 3f38d4 <__cxa_atexit@plt+0x3e6c48> │ │ │ │ @ instruction: 0xffffecf4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r1, fp │ │ │ │ @@ -95610,15 +95610,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ ldr r7, [pc, #64] @ 6a2b4 <__cxa_atexit@plt+0x5d628> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ffa5c <__cxa_atexit@plt+0x3f2dd0> │ │ │ │ + b 3f38d4 <__cxa_atexit@plt+0x3e6c48> │ │ │ │ ldr r7, [pc, #44] @ 6a2b8 <__cxa_atexit@plt+0x5d62c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -95633,41 +95633,41 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 6a318 <__cxa_atexit@plt+0x5d68c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6a310 <__cxa_atexit@plt+0x5d684> │ │ │ │ ldr r3, [pc, #48] @ 6a320 <__cxa_atexit@plt+0x5d694> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 6a324 <__cxa_atexit@plt+0x5d698> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #32 │ │ │ │ - b 3ff6ec <__cxa_atexit@plt+0x3f2a60> │ │ │ │ + b 3f359c <__cxa_atexit@plt+0x3e6910> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #68, 24 @ 0x4400 │ │ │ │ - tsteq r4, #160, 24 @ 0xa000 │ │ │ │ + tsteq r4, #52, 24 @ 0x3400 │ │ │ │ + tsteq r4, #144, 24 @ 0x9000 │ │ │ │ rscseq lr, r1, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 6a348 <__cxa_atexit@plt+0x5d6bc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 180f414 <__cxa_atexit@plt+0x1802788> │ │ │ │ + b e23cec <__cxa_atexit@plt+0xe17060> │ │ │ │ rscseq lr, r1, #24, 22 @ 0x6000 │ │ │ │ rscseq lr, r1, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -95691,32 +95691,32 @@ │ │ │ │ add r3, r2, #2 │ │ │ │ stmib r6, {r1, r8} │ │ │ │ str r3, [r6, #12] │ │ │ │ sub r3, r7, #6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6a3fc <__cxa_atexit@plt+0x5d770> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ rscseq lr, r1, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ rscseq lr, r1, #252, 20 @ 0xfc000 │ │ │ │ - tsteq r4, #152, 22 @ 0x26000 │ │ │ │ + tsteq r4, #136, 22 @ 0x22000 │ │ │ │ rscseq lr, r1, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95728,21 +95728,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 6a470 <__cxa_atexit@plt+0x5d7e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5] │ │ │ │ add r2, r1, #2 │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ rscseq lr, r1, #92, 20 @ 0x5c000 │ │ │ │ - tsteq r4, #248, 20 @ 0xf8000 │ │ │ │ + tsteq r4, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -95760,16 +95760,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6a4e0 <__cxa_atexit@plt+0x5d854> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #196, 20 @ 0xc4000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #180, 20 @ 0xb4000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95786,16 +95786,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6a548 <__cxa_atexit@plt+0x5d8bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #76, 20 @ 0x4c000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #60, 20 @ 0x3c000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ rscseq lr, r1, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a580 <__cxa_atexit@plt+0x5d8f4> │ │ │ │ @@ -95804,15 +95804,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 6a834 <__cxa_atexit@plt+0x5dba8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #200, 18 @ 0x320000 │ │ │ │ + tsteq r4, #184, 18 @ 0x2e0000 │ │ │ │ rscseq lr, r1, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a638 <__cxa_atexit@plt+0x5d9ac> │ │ │ │ @@ -95844,29 +95844,29 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r8, r1, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - tsteq r4, #52, 18 @ 0xd0000 │ │ │ │ + tsteq r4, #36, 18 @ 0x90000 │ │ │ │ rscseq lr, r1, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 6a6e8 <__cxa_atexit@plt+0x5da5c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ @@ -95885,24 +95885,24 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r8, r2, #6 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r4, #144, 16 @ 0x900000 │ │ │ │ + tsteq r4, #128, 16 @ 0x800000 │ │ │ │ rscseq lr, r1, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95912,20 +95912,20 @@ │ │ │ │ str r2, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 6a74c <__cxa_atexit@plt+0x5dac0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r4, #16, 16 @ 0x100000 │ │ │ │ + tsteq r4, #0, 16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -95943,16 +95943,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6a7bc <__cxa_atexit@plt+0x5db30> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #232, 14 @ 0x3a00000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95969,16 +95969,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6a824 <__cxa_atexit@plt+0x5db98> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #112, 14 @ 0x1c00000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #96, 14 @ 0x1800000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a918 <__cxa_atexit@plt+0x5dc8c> │ │ │ │ @@ -96041,22 +96041,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ rscseq lr, r1, #188, 10 @ 0x2f000000 │ │ │ │ rscseq lr, r1, #192, 10 @ 0x30000000 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - tsteq r4, #172, 12 @ 0xac00000 │ │ │ │ - tsteq r4, #220, 20 @ 0xdc000 │ │ │ │ - tsteq r4, #244, 12 @ 0xf400000 │ │ │ │ + tsteq r4, #156, 12 @ 0x9c00000 │ │ │ │ + tsteq r4, #204, 20 @ 0xcc000 │ │ │ │ + tsteq r4, #228, 12 @ 0xe400000 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ rscseq lr, r1, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6aa10 <__cxa_atexit@plt+0x5dd84> │ │ │ │ @@ -96102,20 +96102,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq lr, r1, #180, 8 @ 0xb4000000 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - tsteq r4, #144, 10 @ 0x24000000 │ │ │ │ - tsteq r4, #192, 18 @ 0x300000 │ │ │ │ - tsteq r4, #216, 10 @ 0x36000000 │ │ │ │ + tsteq r4, #128, 10 @ 0x20000000 │ │ │ │ + tsteq r4, #176, 18 @ 0x2c0000 │ │ │ │ + tsteq r4, #200, 10 @ 0x32000000 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ ldm r5, {r3, r8} │ │ │ │ ldr r1, [r5, #8] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6aab4 <__cxa_atexit@plt+0x5de28> │ │ │ │ ldr lr, [pc, #100] @ 6aacc <__cxa_atexit@plt+0x5de40> │ │ │ │ @@ -96134,29 +96134,29 @@ │ │ │ │ ldr r2, [r0, #43] @ 0x2b │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r2, [r0, #51] @ 0x33 │ │ │ │ str r1, [r5, #20] │ │ │ │ str r8, [r5, #24] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #20] @ 6aad0 <__cxa_atexit@plt+0x5de44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r3, r8} │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ rscseq lr, r1, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 180f414 <__cxa_atexit@plt+0x1802788> │ │ │ │ + b e23cec <__cxa_atexit@plt+0xe17060> │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ rscseq lr, r1, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ @@ -96176,15 +96176,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ ldr r2, [r3, #43] @ 0x2b │ │ │ │ str r2, [r5, #20] │ │ │ │ ldr r3, [r3, #51] @ 0x33 │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ str r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #24] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #20] @ 6ab78 <__cxa_atexit@plt+0x5deec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @@ -96204,36 +96204,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #32] @ 6abdc <__cxa_atexit@plt+0x5df50> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #28] @ 6abe0 <__cxa_atexit@plt+0x5df54> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov sl, r7 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r4, #196, 14 @ 0x3100000 │ │ │ │ - tsteq r4, #148, 14 @ 0x2500000 │ │ │ │ + tsteq r4, #180, 14 @ 0x2d00000 │ │ │ │ + tsteq r4, #132, 14 @ 0x2100000 │ │ │ │ rscseq lr, r1, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 6ac14 <__cxa_atexit@plt+0x5df88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #20] @ 6ac18 <__cxa_atexit@plt+0x5df8c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #16] @ 6ac1c <__cxa_atexit@plt+0x5df90> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov sl, r7 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r4, #124, 14 @ 0x1f00000 │ │ │ │ - tsteq r4, #76, 14 @ 0x1300000 │ │ │ │ + tsteq r4, #108, 14 @ 0x1b00000 │ │ │ │ + tsteq r4, #60, 14 @ 0xf00000 │ │ │ │ rscseq lr, r1, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6ac4c <__cxa_atexit@plt+0x5dfc0> │ │ │ │ ldr r3, [pc, #48] @ 6ac70 <__cxa_atexit@plt+0x5dfe4> │ │ │ │ @@ -96245,15 +96245,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 6ac6c <__cxa_atexit@plt+0x5dfe0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ b 6a834 <__cxa_atexit@plt+0x5dba8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, #64, 6 │ │ │ │ + tsteq r4, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq lr, r1, #240, 4 │ │ │ │ andeq r0, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6ac94 <__cxa_atexit@plt+0x5e008> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -96321,17 +96321,17 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 6cb0c <__cxa_atexit@plt+0x5fe80> │ │ │ │ ldr r3, [pc, #24] @ 6ada8 <__cxa_atexit@plt+0x5e11c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r4, #12, 4 @ 0xc0000000 │ │ │ │ + tsteq r4, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq lr, r1, #152, 2 @ 0x26 │ │ │ │ andeq r4, r0, ip, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -96354,28 +96354,28 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 6cb0c <__cxa_atexit@plt+0x5fe80> │ │ │ │ ldr r3, [pc, #24] @ 6ae2c <__cxa_atexit@plt+0x5e1a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r4, #136, 2 @ 0x22 │ │ │ │ + tsteq r4, #120, 2 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ rscseq lr, r1, #4, 2 │ │ │ │ andeq r1, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #16] @ 6ae58 <__cxa_atexit@plt+0x5e1cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r8, [r5, #40] @ 0x28 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq lr, r1, #216 @ 0xd8 │ │ │ │ andeq r1, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6ae84 <__cxa_atexit@plt+0x5e1f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -96393,18 +96393,18 @@ │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6aec4 <__cxa_atexit@plt+0x5e238> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [pc, #12] @ 6aec8 <__cxa_atexit@plt+0x5e23c> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r4, #152 @ 0x98 │ │ │ │ - tsteq r4, #76, 8 @ 0x4c000000 │ │ │ │ + tsteq r4, #136 @ 0x88 │ │ │ │ + tsteq r4, #60, 8 @ 0x3c000000 │ │ │ │ rscseq lr, r1, #72 @ 0x48 │ │ │ │ andeq r1, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -96444,18 +96444,18 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 6b23c <__cxa_atexit@plt+0x5e5b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #136 @ 0x88 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #120 @ 0x78 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r4, #8, 2 │ │ │ │ + tsteq r4, #248 @ 0xf8 │ │ │ │ rscseq sp, r1, #116, 20 @ 0x74000 │ │ │ │ rscseq sp, r1, #120, 30 @ 0x1e0 │ │ │ │ andeq r1, r0, fp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr ip, [r3, #4]! │ │ │ │ and r0, r7, #3 │ │ │ │ @@ -96551,15 +96551,15 @@ │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r6, [pc, #76] @ 6b174 <__cxa_atexit@plt+0x5e4e8> │ │ │ │ add r6, pc, r6 │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3ffa5c <__cxa_atexit@plt+0x3f2dd0> │ │ │ │ + b 3f38d4 <__cxa_atexit@plt+0x3e6c48> │ │ │ │ ldr r7, [pc, #72] @ 6b188 <__cxa_atexit@plt+0x5e4fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5, #4] │ │ │ │ @@ -96644,15 +96644,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r8} │ │ │ │ str r2, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ sub r8, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 6b3a0 <__cxa_atexit@plt+0x5e714> │ │ │ │ ldr r2, [pc, #268] @ 6b3d4 <__cxa_atexit@plt+0x5e748> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -96664,15 +96664,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ sub r8, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [pc, #180] @ 6b3bc <__cxa_atexit@plt+0x5e730> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r3, #24] │ │ │ │ @@ -96712,25 +96712,25 @@ │ │ │ │ b 6b3ac <__cxa_atexit@plt+0x5e720> │ │ │ │ ldr r6, [pc, #36] @ 6b3cc <__cxa_atexit@plt+0x5e740> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - tsteq r4, #32, 24 @ 0x2000 │ │ │ │ + tsteq r4, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rscseq sp, r1, #164, 22 @ 0x29000 │ │ │ │ - tsteq r4, #172, 24 @ 0xac00 │ │ │ │ - tsteq r4, #216, 24 @ 0xd800 │ │ │ │ - tsteq r4, #244 @ 0xf4 │ │ │ │ + tsteq r4, #156, 24 @ 0x9c00 │ │ │ │ + tsteq r4, #200, 24 @ 0xc800 │ │ │ │ + tsteq r4, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96745,23 +96745,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 6b45c <__cxa_atexit@plt+0x5e7d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r8} │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ add r5, r5, #32 │ │ │ │ sub r8, r6, #15 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ ldr r3, [pc, #24] @ 6b460 <__cxa_atexit@plt+0x5e7d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #64, 22 @ 0x10000 │ │ │ │ - tsteq r4, #92, 30 @ 0x170 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #48, 22 @ 0xc000 │ │ │ │ + tsteq r4, #76, 30 @ 0x130 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ rscseq sp, r1, #0, 20 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -96777,23 +96777,23 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ add r5, r5, #32 │ │ │ │ sub r8, r6, #10 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ ldr r3, [pc, #24] @ 6b4e0 <__cxa_atexit@plt+0x5e854> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq sp, r1, #220, 18 @ 0x370000 │ │ │ │ - tsteq r4, #228, 20 @ 0xe4000 │ │ │ │ + tsteq r4, #212, 20 @ 0xd4000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ rscseq sp, r1, #32, 20 @ 0x20000 │ │ │ │ andeq r3, r0, fp, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #64] @ 6b53c <__cxa_atexit@plt+0x5e8b0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -96811,30 +96811,30 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ b 794fc <__cxa_atexit@plt+0x6c870> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r4, #80, 20 @ 0x50000 │ │ │ │ + tsteq r4, #64, 20 @ 0x40000 │ │ │ │ rscseq sp, r1, #188, 18 @ 0x2f0000 │ │ │ │ andeq r3, r0, fp, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 6b57c <__cxa_atexit@plt+0x5e8f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ ldr r2, [pc, #16] @ 6b580 <__cxa_atexit@plt+0x5e8f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ b 794fc <__cxa_atexit@plt+0x6c870> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r4, #4, 20 @ 0x4000 │ │ │ │ + tsteq r4, #244, 18 @ 0x3d0000 │ │ │ │ rscseq sp, r1, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 6b5b0 <__cxa_atexit@plt+0x5e924> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -96876,15 +96876,15 @@ │ │ │ │ ldr r3, [pc, #160] @ 6b6d4 <__cxa_atexit@plt+0x5ea48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ ldr sl, [r2, #11] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 6b6b4 <__cxa_atexit@plt+0x5ea28> │ │ │ │ ldr lr, [pc, #96] @ 6b6c4 <__cxa_atexit@plt+0x5ea38> │ │ │ │ add lr, pc, lr │ │ │ │ sub r0, r2, #19 │ │ │ │ @@ -96900,29 +96900,29 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ add r5, r5, #32 │ │ │ │ sub r8, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ mov r6, #16 │ │ │ │ b 6b6b8 <__cxa_atexit@plt+0x5ea2c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff478 │ │ │ │ - tsteq r4, #20, 26 @ 0x500 │ │ │ │ - tsteq r4, #252, 16 @ 0xfc0000 │ │ │ │ + tsteq r4, #4, 26 @ 0x100 │ │ │ │ + tsteq r4, #236, 16 @ 0xec0000 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r4, #108, 18 @ 0x1b0000 │ │ │ │ + tsteq r4, #92, 18 @ 0x170000 │ │ │ │ rscseq sp, r1, #120, 16 @ 0x780000 │ │ │ │ - tsteq r4, #164, 18 @ 0x290000 │ │ │ │ - tsteq r4, #116, 18 @ 0x1d0000 │ │ │ │ + tsteq r4, #148, 18 @ 0x250000 │ │ │ │ + tsteq r4, #100, 18 @ 0x190000 │ │ │ │ rscseq sp, r1, #0, 16 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -96955,24 +96955,24 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #28] │ │ │ │ str fp, [r3, #32] │ │ │ │ add r5, r5, #32 │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, ip │ │ │ │ mov fp, r9 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq sp, r1, #56, 14 @ 0xe00000 │ │ │ │ - tsteq r4, #44, 16 @ 0x2c0000 │ │ │ │ - tsteq r4, #64, 24 @ 0x4000 │ │ │ │ - tsteq r4, #60, 24 @ 0x3c00 │ │ │ │ - tsteq r4, #24, 24 @ 0x1800 │ │ │ │ + tsteq r4, #28, 16 @ 0x1c0000 │ │ │ │ + tsteq r4, #48, 24 @ 0x3000 │ │ │ │ + tsteq r4, #44, 24 @ 0x2c00 │ │ │ │ + tsteq r4, #8, 24 @ 0x800 │ │ │ │ rscseq sp, r1, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6b854 <__cxa_atexit@plt+0x5ebc8> │ │ │ │ @@ -97103,15 +97103,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [r7, #51] @ 0x33 │ │ │ │ str r8, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6ba00 <__cxa_atexit@plt+0x5ed74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmda r5, {r2, lr} │ │ │ │ @@ -97148,15 +97148,15 @@ │ │ │ │ ldr r0, [r2, #43] @ 0x2b │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r0, [r2, #51] @ 0x33 │ │ │ │ str lr, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #20] @ 6baa8 <__cxa_atexit@plt+0x5ee1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff144 │ │ │ │ @@ -97249,18 +97249,18 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r4, #136, 14 @ 0x2200000 │ │ │ │ + tsteq r4, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #108] @ 6bcac <__cxa_atexit@plt+0x5f020> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ @@ -97284,17 +97284,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r4, #240, 12 @ 0xf000000 │ │ │ │ + tsteq r4, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6bd04 <__cxa_atexit@plt+0x5f078> │ │ │ │ @@ -97309,16 +97309,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #128, 12 @ 0x8000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6bd7c <__cxa_atexit@plt+0x5f0f0> │ │ │ │ ldr r3, [pc, #112] @ 6bda4 <__cxa_atexit@plt+0x5f118> │ │ │ │ @@ -97346,18 +97346,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq sp, r1, #56, 4 @ 0x80000003 │ │ │ │ - tsteq r4, #8, 12 @ 0x800000 │ │ │ │ + tsteq r4, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6bde4 <__cxa_atexit@plt+0x5f158> │ │ │ │ @@ -97365,16 +97365,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #140, 10 @ 0x23000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6be84 <__cxa_atexit@plt+0x5f1f8> │ │ │ │ ldr r7, [pc, #148] @ 6bea8 <__cxa_atexit@plt+0x5f21c> │ │ │ │ @@ -97411,19 +97411,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq sp, r1, #52, 2 │ │ │ │ - tsteq r4, #20, 10 @ 0x5000000 │ │ │ │ + tsteq r4, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 6bf20 <__cxa_atexit@plt+0x5f294> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -97441,17 +97441,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r4, #112, 8 @ 0x70000000 │ │ │ │ + tsteq r4, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6bf68 <__cxa_atexit@plt+0x5f2dc> │ │ │ │ @@ -97462,16 +97462,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #20, 8 @ 0x14000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6bfbc <__cxa_atexit@plt+0x5f330> │ │ │ │ @@ -97526,18 +97526,18 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq r4, #52, 6 @ 0xd0000000 │ │ │ │ + tsteq r4, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #100] @ 6c0f8 <__cxa_atexit@plt+0x5f46c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -97559,17 +97559,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r4, #168, 4 @ 0x8000000a │ │ │ │ + tsteq r4, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6c140 <__cxa_atexit@plt+0x5f4b4> │ │ │ │ @@ -97580,69 +97580,69 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #64, 4 │ │ │ │ - sbcseq r4, r4, #-1073741815 @ 0xc0000009 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #48, 4 │ │ │ │ + sbcseq r3, r4, #42752 @ 0xa700 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq r4, r4, #-1073741797 @ 0xc000001b │ │ │ │ + sbcseq r3, r4, #61184 @ 0xef00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq r4, r4, #-2147483604 @ 0x8000002c │ │ │ │ + sbcseq r3, r4, #3200 @ 0xc80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq r4, r4, #248, 2 @ 0x3e │ │ │ │ + sbcseq r3, r4, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ rscseq ip, r1, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6c210 <__cxa_atexit@plt+0x5f584> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6c208 <__cxa_atexit@plt+0x5f57c> │ │ │ │ ldr r3, [pc, #52] @ 6c218 <__cxa_atexit@plt+0x5f58c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 6c21c <__cxa_atexit@plt+0x5f590> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 6c220 <__cxa_atexit@plt+0x5f594> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff9e4 <__cxa_atexit@plt+0x3f2d58> │ │ │ │ + b 3f385c <__cxa_atexit@plt+0x3e6bd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq ip, r1, #232, 28 @ 0xe80 │ │ │ │ rscseq ip, r1, #88, 28 @ 0x580 │ │ │ │ - tsteq r4, #64, 26 @ 0x1000 │ │ │ │ + tsteq r4, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ mov ip, r6 │ │ │ │ sub r2, r5, #32 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -97778,15 +97778,15 @@ │ │ │ │ stm lr, {r6, r7, r8} │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r5, [sp] │ │ │ │ mov r6, ip │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ add r6, ip, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, r6 │ │ │ │ bcc 6c564 <__cxa_atexit@plt+0x5f8d8> │ │ │ │ @@ -97806,15 +97806,15 @@ │ │ │ │ add lr, ip, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r3, [ip, #20] │ │ │ │ add lr, ip, #24 │ │ │ │ stm lr, {r0, r7, sl} │ │ │ │ sub r8, r6, #6 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, ip │ │ │ │ ldr r8, [sp, #16] │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -97849,32 +97849,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 6c598 <__cxa_atexit@plt+0x5f90c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #52 @ 0x34 │ │ │ │ - tsteq r4, #136, 24 @ 0x8800 │ │ │ │ - tsteq r4, #212, 24 @ 0xd400 │ │ │ │ - tsteq r4, #124, 24 @ 0x7c00 │ │ │ │ - tsteq r4, #104, 24 @ 0x6800 │ │ │ │ - tsteq r4, #48, 24 @ 0x3000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #36 @ 0x24 │ │ │ │ + tsteq r4, #120, 24 @ 0x7800 │ │ │ │ + tsteq r4, #196, 24 @ 0xc400 │ │ │ │ + tsteq r4, #108, 24 @ 0x6c00 │ │ │ │ + tsteq r4, #88, 24 @ 0x5800 │ │ │ │ + tsteq r4, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ - tsteq r4, #248, 26 @ 0x3e00 │ │ │ │ + tsteq r4, #232, 26 @ 0x3a00 │ │ │ │ rscseq ip, r1, #216, 22 @ 0x36000 │ │ │ │ rscseq ip, r1, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ rscseq ip, r1, #184, 22 @ 0x2e000 │ │ │ │ - tsteq r4, #180, 20 @ 0xb4000 │ │ │ │ - tsteq r4, #116, 28 @ 0x740 │ │ │ │ - tsteq r4, #4, 22 @ 0x1000 │ │ │ │ + tsteq r4, #164, 20 @ 0xa4000 │ │ │ │ + tsteq r4, #100, 28 @ 0x640 │ │ │ │ + tsteq r4, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -97901,16 +97901,16 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ sub r8, r6, #1 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #68, 18 @ 0x110000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -97937,16 +97937,16 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ sub r8, r6, #1 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #180, 16 @ 0xb40000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -97974,16 +97974,16 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ sub r8, r6, #1 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #36, 16 @ 0x240000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #20, 16 @ 0x140000 │ │ │ │ rscseq ip, r1, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -98005,25 +98005,25 @@ │ │ │ │ stmib r3, {r8, sl} │ │ │ │ add r0, r3, #12 │ │ │ │ stm r0, {r2, r8, r9} │ │ │ │ add r0, r3, #24 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r3, [pc, #32] @ 6c818 <__cxa_atexit@plt+0x5fb8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #152, 14 @ 0x2600000 │ │ │ │ - tsteq r4, #80, 22 @ 0x14000 │ │ │ │ - tsteq r4, #224, 14 @ 0x3800000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #136, 14 @ 0x2200000 │ │ │ │ + tsteq r4, #64, 22 @ 0x10000 │ │ │ │ + tsteq r4, #208, 14 @ 0x3400000 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ rscseq ip, r1, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -98173,16 +98173,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6ca94 <__cxa_atexit@plt+0x5fe08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #16, 10 @ 0x4000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #0, 10 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -98199,16 +98199,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6cafc <__cxa_atexit@plt+0x5fe70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #152, 8 @ 0x98000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #136, 8 @ 0x88000000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6cce8 <__cxa_atexit@plt+0x6005c> │ │ │ │ @@ -98272,15 +98272,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r7, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ mov r7, r0 │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ cmp lr, #2 │ │ │ │ bne 6cc58 <__cxa_atexit@plt+0x5ffcc> │ │ │ │ str ip, [r5, #-32]! @ 0xffffffe0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ @@ -98319,15 +98319,15 @@ │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r2, r9, sl, ip} │ │ │ │ str r9, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r7, [pc, #68] @ 6cd24 <__cxa_atexit@plt+0x60098> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 6cd34 <__cxa_atexit@plt+0x600a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -98335,27 +98335,27 @@ │ │ │ │ ldr r7, [pc, #28] @ 6cd1c <__cxa_atexit@plt+0x60090> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #32, 8 @ 0x20000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - tsteq r4, #32, 12 @ 0x2000000 │ │ │ │ + tsteq r4, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - tsteq r4, #20, 8 @ 0x14000000 │ │ │ │ - tsteq r4, #216, 6 @ 0x60000003 │ │ │ │ + tsteq r4, #4, 8 @ 0x4000000 │ │ │ │ + tsteq r4, #200, 6 @ 0x20000003 │ │ │ │ rscseq ip, r1, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r0, r8, lsr #9 │ │ │ │ - tsteq r4, #184, 4 @ 0x8000000b │ │ │ │ - tsteq r4, #120, 12 @ 0x7800000 │ │ │ │ - tsteq r4, #8, 6 @ 0x20000000 │ │ │ │ + tsteq r4, #168, 4 @ 0x8000000a │ │ │ │ + tsteq r4, #104, 12 @ 0x6800000 │ │ │ │ + tsteq r4, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6cde4 <__cxa_atexit@plt+0x60158> │ │ │ │ @@ -98389,17 +98389,17 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ sub r7, r6, #11 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #192, 2 @ 0x30 │ │ │ │ - tsteq r4, #164, 2 @ 0x29 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #176, 2 @ 0x2c │ │ │ │ + tsteq r4, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6ce94 <__cxa_atexit@plt+0x60208> │ │ │ │ @@ -98433,17 +98433,17 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ sub r7, r6, #11 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #16, 2 │ │ │ │ - tsteq r4, #244 @ 0xf4 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #0, 2 │ │ │ │ + tsteq r4, #228 @ 0xe4 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 6cf6c <__cxa_atexit@plt+0x602e0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r7, #1 │ │ │ │ @@ -98457,15 +98457,15 @@ │ │ │ │ bmi 6cf58 <__cxa_atexit@plt+0x602cc> │ │ │ │ ldr r1, [pc, #180] @ 6cfa0 <__cxa_atexit@plt+0x60314> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ str r3, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ str r7, [r5, #16] │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr r7, [pc, #140] @ 6cf94 <__cxa_atexit@plt+0x60308> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r0, [pc, #132] @ 6cf98 <__cxa_atexit@plt+0x6030c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #112] @ 6cf90 <__cxa_atexit@plt+0x60304> │ │ │ │ @@ -98492,17 +98492,17 @@ │ │ │ │ ldr r7, [pc, #40] @ 6cf9c <__cxa_atexit@plt+0x60310> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #16 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #160, 6 @ 0x80000002 │ │ │ │ - tsteq r4, #68 @ 0x44 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #144, 6 @ 0x40000002 │ │ │ │ + tsteq r4, #52 @ 0x34 │ │ │ │ rscseq ip, r1, #236, 2 @ 0x3b │ │ │ │ rscseq ip, r1, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq ip, r1, #128, 2 │ │ │ │ andeq r1, r0, r8, lsr #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -98548,17 +98548,17 @@ │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #72, 30 @ 0x120 │ │ │ │ - tsteq r4, #40, 30 @ 0xa0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #56, 30 @ 0xe0 │ │ │ │ + tsteq r4, #24, 30 @ 0x60 │ │ │ │ rscseq ip, r1, #136 @ 0x88 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -98581,26 +98581,26 @@ │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r8, [r3, #4] │ │ │ │ add r1, r3, #8 │ │ │ │ stm r1, {r0, r2, r8, r9, sl} │ │ │ │ str r8, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r3, [pc, #36] @ 6d11c <__cxa_atexit@plt+0x60490> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r4, #148, 28 @ 0x940 │ │ │ │ - tsteq r4, #84, 4 @ 0x40000005 │ │ │ │ - tsteq r4, #228, 28 @ 0xe40 │ │ │ │ + tsteq r4, #132, 28 @ 0x840 │ │ │ │ + tsteq r4, #68, 4 @ 0x40000004 │ │ │ │ + tsteq r4, #212, 28 @ 0xd40 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -98619,16 +98619,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6d18c <__cxa_atexit@plt+0x60500> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #24, 28 @ 0x180 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -98645,16 +98645,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6d1f4 <__cxa_atexit@plt+0x60568> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #160, 26 @ 0x2800 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #144, 26 @ 0x2400 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ rscseq fp, r1, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -98788,15 +98788,15 @@ │ │ │ │ str ip, [r5, #12] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str sl, [r5, #24] │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ cmp r2, #2 │ │ │ │ bne 6d464 <__cxa_atexit@plt+0x607d8> │ │ │ │ str fp, [r5, #-40]! @ 0xffffffd8 │ │ │ │ ldr r7, [sp] │ │ │ │ stmib r5, {r7, sl} │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -98835,23 +98835,23 @@ │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ str r8, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r8, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ ldr r7, [pc, #84] @ 6d564 <__cxa_atexit@plt+0x608d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ @@ -98860,27 +98860,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #48, 24 @ 0x3000 │ │ │ │ - tsteq r4, #52, 24 @ 0x3400 │ │ │ │ - tsteq r4, #12, 24 @ 0xc00 │ │ │ │ - tsteq r4, #232, 22 @ 0x3a000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #32, 24 @ 0x2000 │ │ │ │ + tsteq r4, #36, 24 @ 0x2400 │ │ │ │ + tsteq r4, #252, 22 @ 0x3f000 │ │ │ │ + tsteq r4, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0, lsl #7 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ - tsteq r4, #240, 26 @ 0x3c00 │ │ │ │ + tsteq r4, #224, 26 @ 0x3800 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ - tsteq r4, #164, 20 @ 0xa4000 │ │ │ │ - tsteq r4, #100, 28 @ 0x640 │ │ │ │ - tsteq r4, #244, 20 @ 0xf4000 │ │ │ │ + tsteq r4, #148, 20 @ 0x94000 │ │ │ │ + tsteq r4, #84, 28 @ 0x540 │ │ │ │ + tsteq r4, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6d618 <__cxa_atexit@plt+0x6098c> │ │ │ │ @@ -98914,17 +98914,17 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ sub r7, r6, #11 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #140, 18 @ 0x230000 │ │ │ │ - tsteq r4, #112, 18 @ 0x1c0000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #124, 18 @ 0x1f0000 │ │ │ │ + tsteq r4, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6d6c8 <__cxa_atexit@plt+0x60a3c> │ │ │ │ @@ -98958,17 +98958,17 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ sub r7, r6, #11 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #220, 16 @ 0xdc0000 │ │ │ │ - tsteq r4, #192, 16 @ 0xc00000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #204, 16 @ 0xcc0000 │ │ │ │ + tsteq r4, #176, 16 @ 0xb00000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 6d7a0 <__cxa_atexit@plt+0x60b14> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r7, #1 │ │ │ │ @@ -98982,15 +98982,15 @@ │ │ │ │ bmi 6d78c <__cxa_atexit@plt+0x60b00> │ │ │ │ ldr r1, [pc, #180] @ 6d7d4 <__cxa_atexit@plt+0x60b48> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ str r3, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ str r7, [r5, #16] │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr r7, [pc, #140] @ 6d7c8 <__cxa_atexit@plt+0x60b3c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r0, [pc, #132] @ 6d7cc <__cxa_atexit@plt+0x60b40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #112] @ 6d7c4 <__cxa_atexit@plt+0x60b38> │ │ │ │ @@ -99017,17 +99017,17 @@ │ │ │ │ ldr r7, [pc, #40] @ 6d7d0 <__cxa_atexit@plt+0x60b44> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #16 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #108, 22 @ 0x1b000 │ │ │ │ - tsteq r4, #16, 16 @ 0x100000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #92, 22 @ 0x17000 │ │ │ │ + tsteq r4, #0, 16 │ │ │ │ rscseq fp, r1, #184, 18 @ 0x2e0000 │ │ │ │ rscseq fp, r1, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq fp, r1, #76, 18 @ 0x130000 │ │ │ │ andeq r1, r0, r8, lsr #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -99073,17 +99073,17 @@ │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #20, 14 @ 0x500000 │ │ │ │ - tsteq r4, #244, 12 @ 0xf400000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #4, 14 @ 0x100000 │ │ │ │ + tsteq r4, #228, 12 @ 0xe400000 │ │ │ │ rscseq fp, r1, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -99106,26 +99106,26 @@ │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r8, [r3, #4] │ │ │ │ add r1, r3, #8 │ │ │ │ stm r1, {r0, r2, r8, r9, sl} │ │ │ │ str r8, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r3, [pc, #36] @ 6d950 <__cxa_atexit@plt+0x60cc4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r4, #96, 12 @ 0x6000000 │ │ │ │ - tsteq r4, #32, 20 @ 0x20000 │ │ │ │ - tsteq r4, #176, 12 @ 0xb000000 │ │ │ │ + tsteq r4, #80, 12 @ 0x5000000 │ │ │ │ + tsteq r4, #16, 20 @ 0x10000 │ │ │ │ + tsteq r4, #160, 12 @ 0xa000000 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -99144,16 +99144,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6d9c0 <__cxa_atexit@plt+0x60d34> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #228, 10 @ 0x39000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -99170,16 +99170,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6da28 <__cxa_atexit@plt+0x60d9c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #108, 10 @ 0x1b000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #92, 10 @ 0x17000000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ rscseq fp, r1, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -99246,20 +99246,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp] │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ ldmib sp, {r7, fp} │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r4, #200, 8 @ 0xc8000000 │ │ │ │ + tsteq r4, #184, 8 @ 0xb8000000 │ │ │ │ rscseq fp, r1, #44, 12 @ 0x2c00000 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - tsteq r4, #100, 8 @ 0x64000000 │ │ │ │ + tsteq r4, #84, 8 @ 0x54000000 │ │ │ │ rscseq fp, r1, #204, 10 @ 0x33000000 │ │ │ │ andeq r1, r0, r8, asr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -99287,17 +99287,17 @@ │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 6dc00 <__cxa_atexit@plt+0x60f74> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ @ instruction: 0xfffff75c │ │ │ │ - tsteq r4, #156, 6 @ 0x70000002 │ │ │ │ + tsteq r4, #140, 6 @ 0x30000002 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ rscseq fp, r1, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -99358,78 +99358,78 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6dd50 <__cxa_atexit@plt+0x610c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6dd48 <__cxa_atexit@plt+0x610bc> │ │ │ │ ldr r3, [pc, #52] @ 6dd58 <__cxa_atexit@plt+0x610cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 6dd5c <__cxa_atexit@plt+0x610d0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 6dd60 <__cxa_atexit@plt+0x610d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff9e4 <__cxa_atexit@plt+0x3f2d58> │ │ │ │ + b 3f385c <__cxa_atexit@plt+0x3e6bd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq fp, r1, #172, 10 @ 0x2b000000 │ │ │ │ rscseq fp, r1, #28, 10 @ 0x7000000 │ │ │ │ - tsteq r4, #0, 4 │ │ │ │ + tsteq r4, #240, 2 @ 0x3c │ │ │ │ rscseq fp, r1, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ddc8 <__cxa_atexit@plt+0x6113c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6ddc0 <__cxa_atexit@plt+0x61134> │ │ │ │ ldr r3, [pc, #56] @ 6ddd0 <__cxa_atexit@plt+0x61144> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #48] @ 6ddd4 <__cxa_atexit@plt+0x61148> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6ddd8 <__cxa_atexit@plt+0x6114c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, #144, 2 @ 0x24 │ │ │ │ - tsteq r4, #236, 2 @ 0x3b │ │ │ │ + tsteq r4, #128, 2 │ │ │ │ + tsteq r4, #220, 2 @ 0x37 │ │ │ │ rscseq fp, r1, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 6de08 <__cxa_atexit@plt+0x6117c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 6de0c <__cxa_atexit@plt+0x61180> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r4, #164, 2 @ 0x29 │ │ │ │ + tsteq r4, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -99452,17 +99452,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 6de94 <__cxa_atexit@plt+0x61208> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #36, 2 │ │ │ │ - tsteq r4, #24, 2 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #20, 2 │ │ │ │ + tsteq r4, #8, 2 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -99483,17 +99483,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 6df10 <__cxa_atexit@plt+0x61284> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #164 @ 0xa4 │ │ │ │ - tsteq r4, #160 @ 0xa0 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #148 @ 0x94 │ │ │ │ + tsteq r4, #144 @ 0x90 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldm r5, {r1, r2, r3} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6df48 <__cxa_atexit@plt+0x612bc> │ │ │ │ ldr r0, [pc, #48] @ 6df5c <__cxa_atexit@plt+0x612d0> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -99536,32 +99536,32 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ ldr r0, [pc, #84] @ 6e01c <__cxa_atexit@plt+0x61390> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ ldr r7, [pc, #48] @ 6e014 <__cxa_atexit@plt+0x61388> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #44] @ 6e018 <__cxa_atexit@plt+0x6138c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 6e004 <__cxa_atexit@plt+0x61378> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #148, 30 @ 0x250 │ │ │ │ + tsteq r4, #132, 30 @ 0x210 │ │ │ │ rscseq fp, r1, #20, 6 @ 0x50000000 │ │ │ │ rscseq fp, r1, #12, 6 @ 0x30000000 │ │ │ │ - tsteq r4, #156, 30 @ 0x270 │ │ │ │ + tsteq r4, #140, 30 @ 0x230 │ │ │ │ rscseq fp, r1, #208, 4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -99581,32 +99581,32 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ ldr r0, [pc, #84] @ 6e0d0 <__cxa_atexit@plt+0x61444> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ ldr r7, [pc, #48] @ 6e0c8 <__cxa_atexit@plt+0x6143c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #44] @ 6e0cc <__cxa_atexit@plt+0x61440> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 6e0b8 <__cxa_atexit@plt+0x6142c> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #224, 28 @ 0xe00 │ │ │ │ + tsteq r4, #208, 28 @ 0xd00 │ │ │ │ rscseq fp, r1, #96, 4 │ │ │ │ rscseq fp, r1, #88, 4 @ 0x80000005 │ │ │ │ - tsteq r4, #232, 28 @ 0xe80 │ │ │ │ + tsteq r4, #216, 28 @ 0xd80 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ @@ -99663,19 +99663,19 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 6e1f0 <__cxa_atexit@plt+0x61564> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ stmda r5, {r0, r1, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq fp, r1, #52 @ 0x34 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq fp, r1, #252 @ 0xfc │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -99701,15 +99701,15 @@ │ │ │ │ str lr, [r8, #4]! │ │ │ │ add lr, r8, #8 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq sl, r1, #156, 30 @ 0x270 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ rscseq fp, r1, #160 @ 0xa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -99808,15 +99808,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #76] @ 6e470 <__cxa_atexit@plt+0x617e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r4 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ stmib r5, {r0, r6} │ │ │ │ @@ -99829,24 +99829,24 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #12, 24 @ 0xc00 │ │ │ │ + tsteq r4, #252, 22 @ 0x3f000 │ │ │ │ rscseq sl, r1, #0, 30 │ │ │ │ rscseq sl, r1, #220, 28 @ 0xdc0 │ │ │ │ - tsteq r4, #8, 22 @ 0x2000 │ │ │ │ + tsteq r4, #248, 20 @ 0xf8000 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ rscseq sl, r1, #128, 30 @ 0x200 │ │ │ │ rscseq sl, r1, #104, 30 @ 0x1a0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ rscseq sl, r1, #56, 30 @ 0xe0 │ │ │ │ - tsteq r4, #116, 22 @ 0x1d000 │ │ │ │ + tsteq r4, #100, 22 @ 0x19000 │ │ │ │ rscseq sl, r1, #20, 30 @ 0x50 │ │ │ │ rscseq sl, r1, #144, 28 @ 0x900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -99942,23 +99942,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ add r7, r6, #1 │ │ │ │ add r8, r2, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa6c <__cxa_atexit@plt+0x3f2de0> │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ rscseq sl, r1, #148, 22 @ 0x25000 │ │ │ │ rscseq sl, r1, #160, 22 @ 0x28000 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ rscseq sl, r1, #52, 26 @ 0xd00 │ │ │ │ rscseq sl, r1, #232, 22 @ 0x3a000 │ │ │ │ rscseq sl, r1, #244, 22 @ 0x3d000 │ │ │ │ - tsteq r4, #56, 22 @ 0xe000 │ │ │ │ + tsteq r4, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e688 <__cxa_atexit@plt+0x619fc> │ │ │ │ @@ -99969,26 +99969,26 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6e6a4 <__cxa_atexit@plt+0x61a18> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffa6c <__cxa_atexit@plt+0x3f2de0> │ │ │ │ - tsteq r4, #140, 20 @ 0x8c000 │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + tsteq r4, #124, 20 @ 0x7c000 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ rscseq sl, r1, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e714 <__cxa_atexit@plt+0x61a88> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6e70c <__cxa_atexit@plt+0x61a80> │ │ │ │ ldr r3, [pc, #64] @ 6e71c <__cxa_atexit@plt+0x61a90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 6e720 <__cxa_atexit@plt+0x61a94> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -99996,23 +99996,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 6e728 <__cxa_atexit@plt+0x61a9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #15 │ │ │ │ - b 195e69c <__cxa_atexit@plt+0x1951a10> │ │ │ │ + b 1abbcb8 <__cxa_atexit@plt+0x1aaf02c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - sbcseq r1, r4, #1552 @ 0x610 │ │ │ │ - tsteq r4, #68, 16 @ 0x440000 │ │ │ │ - tsteq r4, #92, 16 @ 0x5c0000 │ │ │ │ + sbcseq r1, r4, #3686400 @ 0x384000 │ │ │ │ + tsteq r4, #52, 16 @ 0x340000 │ │ │ │ + tsteq r4, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -100043,19 +100043,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 6e7d8 <__cxa_atexit@plt+0x61b4c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq sl, r1, #236, 22 @ 0x3b000 │ │ │ │ - tsteq r4, #0, 16 │ │ │ │ - tsteq r4, #248, 14 @ 0x3e00000 │ │ │ │ - tsteq r4, #200, 14 @ 0x3200000 │ │ │ │ + tsteq r4, #240, 14 @ 0x3c00000 │ │ │ │ + tsteq r4, #232, 14 @ 0x3a00000 │ │ │ │ + tsteq r4, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -100086,29 +100086,29 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 6e884 <__cxa_atexit@plt+0x61bf8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq sl, r1, #68, 22 @ 0x11000 │ │ │ │ - tsteq r4, #88, 14 @ 0x1600000 │ │ │ │ - tsteq r4, #84, 14 @ 0x1500000 │ │ │ │ - tsteq r4, #80, 14 @ 0x1400000 │ │ │ │ + tsteq r4, #72, 14 @ 0x1200000 │ │ │ │ + tsteq r4, #68, 14 @ 0x1100000 │ │ │ │ + tsteq r4, #64, 14 @ 0x1000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq sl, r1, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e8f4 <__cxa_atexit@plt+0x61c68> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6e8ec <__cxa_atexit@plt+0x61c60> │ │ │ │ ldr r3, [pc, #64] @ 6e8fc <__cxa_atexit@plt+0x61c70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 6e900 <__cxa_atexit@plt+0x61c74> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -100116,23 +100116,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 6e908 <__cxa_atexit@plt+0x61c7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #17 │ │ │ │ - b 195e69c <__cxa_atexit@plt+0x1951a10> │ │ │ │ + b 1abbcb8 <__cxa_atexit@plt+0x1aaf02c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - sbcseq r1, r4, #28416 @ 0x6f00 │ │ │ │ - tsteq r4, #100, 12 @ 0x6400000 │ │ │ │ - tsteq r4, #124, 12 @ 0x7c00000 │ │ │ │ + sbcseq r1, r4, #62652416 @ 0x3bc0000 │ │ │ │ + tsteq r4, #84, 12 @ 0x5400000 │ │ │ │ + tsteq r4, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -100163,19 +100163,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 6e9b8 <__cxa_atexit@plt+0x61d2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq sl, r1, #60, 20 @ 0x3c000 │ │ │ │ - tsteq r4, #32, 12 @ 0x2000000 │ │ │ │ - tsteq r4, #24, 12 @ 0x1800000 │ │ │ │ - tsteq r4, #232, 10 @ 0x3a000000 │ │ │ │ + tsteq r4, #16, 12 @ 0x1000000 │ │ │ │ + tsteq r4, #8, 12 @ 0x800000 │ │ │ │ + tsteq r4, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -100206,29 +100206,29 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 6ea64 <__cxa_atexit@plt+0x61dd8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq sl, r1, #148, 18 @ 0x250000 │ │ │ │ - tsteq r4, #120, 10 @ 0x1e000000 │ │ │ │ - tsteq r4, #116, 10 @ 0x1d000000 │ │ │ │ - tsteq r4, #112, 10 @ 0x1c000000 │ │ │ │ + tsteq r4, #104, 10 @ 0x1a000000 │ │ │ │ + tsteq r4, #100, 10 @ 0x19000000 │ │ │ │ + tsteq r4, #96, 10 @ 0x18000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq sl, r1, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ead4 <__cxa_atexit@plt+0x61e48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6eacc <__cxa_atexit@plt+0x61e40> │ │ │ │ ldr r3, [pc, #64] @ 6eadc <__cxa_atexit@plt+0x61e50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 6eae0 <__cxa_atexit@plt+0x61e54> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -100236,23 +100236,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 6eae8 <__cxa_atexit@plt+0x61e5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #3 │ │ │ │ - b 195e69c <__cxa_atexit@plt+0x1951a10> │ │ │ │ + b 1abbcb8 <__cxa_atexit@plt+0x1aaf02c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - sbcseq r1, r4, #569344 @ 0x8b000 │ │ │ │ - tsteq r4, #132, 8 @ 0x84000000 │ │ │ │ - tsteq r4, #156, 8 @ 0x9c000000 │ │ │ │ + sbcseq r1, r4, #11534336 @ 0xb00000 │ │ │ │ + tsteq r4, #116, 8 @ 0x74000000 │ │ │ │ + tsteq r4, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -100283,19 +100283,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 6eb98 <__cxa_atexit@plt+0x61f0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq sl, r1, #128, 16 @ 0x800000 │ │ │ │ - tsteq r4, #64, 8 @ 0x40000000 │ │ │ │ - tsteq r4, #56, 8 @ 0x38000000 │ │ │ │ - tsteq r4, #8, 8 @ 0x8000000 │ │ │ │ + tsteq r4, #48, 8 @ 0x30000000 │ │ │ │ + tsteq r4, #40, 8 @ 0x28000000 │ │ │ │ + tsteq r4, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -100326,29 +100326,29 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 6ec44 <__cxa_atexit@plt+0x61fb8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq sl, r1, #216, 14 @ 0x3600000 │ │ │ │ - tsteq r4, #152, 6 @ 0x60000002 │ │ │ │ - tsteq r4, #148, 6 @ 0x50000002 │ │ │ │ - tsteq r4, #144, 6 @ 0x40000002 │ │ │ │ + tsteq r4, #136, 6 @ 0x20000002 │ │ │ │ + tsteq r4, #132, 6 @ 0x10000002 │ │ │ │ + tsteq r4, #128, 6 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq sl, r1, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ecb4 <__cxa_atexit@plt+0x62028> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6ecac <__cxa_atexit@plt+0x62020> │ │ │ │ ldr r3, [pc, #64] @ 6ecbc <__cxa_atexit@plt+0x62030> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 6ecc0 <__cxa_atexit@plt+0x62034> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -100356,23 +100356,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 6ecc8 <__cxa_atexit@plt+0x6203c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #15 │ │ │ │ - b 195e69c <__cxa_atexit@plt+0x1951a10> │ │ │ │ + b 1abbcb8 <__cxa_atexit@plt+0x1aaf02c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - sbcseq r1, r4, #10158080 @ 0x9b0000 │ │ │ │ - tsteq r4, #164, 4 @ 0x4000000a │ │ │ │ - tsteq r4, #188, 4 @ 0xc000000b │ │ │ │ + sbcseq r1, r4, #452984832 @ 0x1b000000 │ │ │ │ + tsteq r4, #148, 4 @ 0x40000009 │ │ │ │ + tsteq r4, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -100403,19 +100403,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 6ed78 <__cxa_atexit@plt+0x620ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq sl, r1, #196, 12 @ 0xc400000 │ │ │ │ - tsteq r4, #96, 4 │ │ │ │ - tsteq r4, #88, 4 @ 0x80000005 │ │ │ │ - tsteq r4, #40, 4 @ 0x80000002 │ │ │ │ + tsteq r4, #80, 4 │ │ │ │ + tsteq r4, #72, 4 @ 0x80000004 │ │ │ │ + tsteq r4, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -100446,29 +100446,29 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 6ee24 <__cxa_atexit@plt+0x62198> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq sl, r1, #28, 12 @ 0x1c00000 │ │ │ │ - tsteq r4, #184, 2 @ 0x2e │ │ │ │ - tsteq r4, #180, 2 @ 0x2d │ │ │ │ - tsteq r4, #176, 2 @ 0x2c │ │ │ │ + tsteq r4, #168, 2 @ 0x2a │ │ │ │ + tsteq r4, #164, 2 @ 0x29 │ │ │ │ + tsteq r4, #160, 2 @ 0x28 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq sl, r1, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ee94 <__cxa_atexit@plt+0x62208> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6ee8c <__cxa_atexit@plt+0x62200> │ │ │ │ ldr r3, [pc, #64] @ 6ee9c <__cxa_atexit@plt+0x62210> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 6eea0 <__cxa_atexit@plt+0x62214> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -100476,23 +100476,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 6eea8 <__cxa_atexit@plt+0x6221c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #6 │ │ │ │ - b 195e69c <__cxa_atexit@plt+0x1951a10> │ │ │ │ + b 1abbcb8 <__cxa_atexit@plt+0x1aaf02c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - sbcseq r1, r4, #180, 12 @ 0xb400000 │ │ │ │ - tsteq r4, #196 @ 0xc4 │ │ │ │ - tsteq r4, #220 @ 0xdc │ │ │ │ + sbcseq r1, r4, #52, 4 @ 0x40000003 │ │ │ │ + tsteq r4, #180 @ 0xb4 │ │ │ │ + tsteq r4, #204 @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -100523,19 +100523,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 6ef58 <__cxa_atexit@plt+0x622cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq sl, r1, #8, 10 @ 0x2000000 │ │ │ │ - tsteq r4, #128 @ 0x80 │ │ │ │ - tsteq r4, #120 @ 0x78 │ │ │ │ - tsteq r4, #72 @ 0x48 │ │ │ │ + tsteq r4, #112 @ 0x70 │ │ │ │ + tsteq r4, #104 @ 0x68 │ │ │ │ + tsteq r4, #56 @ 0x38 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -100566,29 +100566,29 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 6f004 <__cxa_atexit@plt+0x62378> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq sl, r1, #96, 8 @ 0x60000000 │ │ │ │ - tsteq r4, #216, 30 @ 0x360 │ │ │ │ - tsteq r4, #212, 30 @ 0x350 │ │ │ │ - tsteq r4, #208, 30 @ 0x340 │ │ │ │ + tsteq r4, #200, 30 @ 0x320 │ │ │ │ + tsteq r4, #196, 30 @ 0x310 │ │ │ │ + tsteq r4, #192, 30 @ 0x300 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq sl, r1, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f074 <__cxa_atexit@plt+0x623e8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6f06c <__cxa_atexit@plt+0x623e0> │ │ │ │ ldr r3, [pc, #64] @ 6f07c <__cxa_atexit@plt+0x623f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 6f080 <__cxa_atexit@plt+0x623f4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -100596,23 +100596,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ 6f088 <__cxa_atexit@plt+0x623fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #19 │ │ │ │ - b 195e69c <__cxa_atexit@plt+0x1951a10> │ │ │ │ + b 1abbcb8 <__cxa_atexit@plt+0x1aaf02c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - sbcseq r1, r4, #192, 8 @ 0xc0000000 │ │ │ │ - tsteq r4, #228, 28 @ 0xe40 │ │ │ │ - tsteq r4, #252, 28 @ 0xfc0 │ │ │ │ + sbcseq r1, r4, #64 @ 0x40 │ │ │ │ + tsteq r4, #212, 28 @ 0xd40 │ │ │ │ + tsteq r4, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -100643,19 +100643,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 6f138 <__cxa_atexit@plt+0x624ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq sl, r1, #76, 6 @ 0x30000001 │ │ │ │ - tsteq r4, #160, 28 @ 0xa00 │ │ │ │ - tsteq r4, #152, 28 @ 0x980 │ │ │ │ - tsteq r4, #104, 28 @ 0x680 │ │ │ │ + tsteq r4, #144, 28 @ 0x900 │ │ │ │ + tsteq r4, #136, 28 @ 0x880 │ │ │ │ + tsteq r4, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -100686,19 +100686,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 6f1e4 <__cxa_atexit@plt+0x62558> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ rscseq sl, r1, #164, 4 @ 0x4000000a │ │ │ │ - tsteq r4, #248, 26 @ 0x3e00 │ │ │ │ - tsteq r4, #244, 26 @ 0x3d00 │ │ │ │ - tsteq r4, #240, 26 @ 0x3c00 │ │ │ │ + tsteq r4, #232, 26 @ 0x3a00 │ │ │ │ + tsteq r4, #228, 26 @ 0x3900 │ │ │ │ + tsteq r4, #224, 26 @ 0x3800 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ mov r3, r5 │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ str r2, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 6f324 <__cxa_atexit@plt+0x62698> │ │ │ │ @@ -100726,29 +100726,29 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub r2, r3, #6 │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r4, #240, 24 @ 0xf000 │ │ │ │ + tsteq r4, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -100759,20 +100759,20 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldmdb r5, {r2, r8, sl} │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #104, 24 @ 0x6800 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #88, 24 @ 0x5800 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ rscseq sl, r1, #40, 2 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ @@ -100817,41 +100817,41 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r5, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r3, [pc, #76] @ 6f434 <__cxa_atexit@plt+0x627a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #4] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, r2 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r1, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 6f430 <__cxa_atexit@plt+0x627a4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r4, #184, 22 @ 0x2e000 │ │ │ │ + tsteq r4, #168, 22 @ 0x2a000 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - tsteq r4, #232, 26 @ 0x3a00 │ │ │ │ - tsteq r4, #20, 26 @ 0x500 │ │ │ │ + tsteq r4, #216, 26 @ 0x3600 │ │ │ │ + tsteq r4, #4, 26 @ 0x100 │ │ │ │ rscseq r9, r1, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -100877,25 +100877,25 @@ │ │ │ │ sub r1, r6, #23 │ │ │ │ add r0, lr, #1 │ │ │ │ str r9, [r3, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r3, [pc, #32] @ 6f4f8 <__cxa_atexit@plt+0x6286c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - tsteq r4, #12, 26 @ 0x300 │ │ │ │ - tsteq r4, #32, 24 @ 0x2000 │ │ │ │ + tsteq r4, #252, 24 @ 0xfc00 │ │ │ │ + tsteq r4, #16, 24 @ 0x1000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ rscseq r9, r1, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -100978,16 +100978,16 @@ │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [pc, #20] @ 6f664 <__cxa_atexit@plt+0x629d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ - tsteq r4, #80, 18 @ 0x140000 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + tsteq r4, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -101005,15 +101005,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #116, 24 @ 0x7400 │ │ │ │ + tsteq r4, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r0, r6 │ │ │ │ sub ip, r5, #16 │ │ │ │ @@ -101055,15 +101055,15 @@ │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [pc, #164] @ 6f828 <__cxa_atexit@plt+0x62b9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #137 @ 0x89 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ mov sl, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 1788a5c <__cxa_atexit@plt+0x177bdd0> │ │ │ │ + b 10b40f0 <__cxa_atexit@plt+0x10a7464> │ │ │ │ add r3, r2, #24 │ │ │ │ ldr lr, [pc, #112] @ 6f814 <__cxa_atexit@plt+0x62b88> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, #108] @ 6f818 <__cxa_atexit@plt+0x62b8c> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r0, #16] │ │ │ │ str fp, [r0, #20] │ │ │ │ @@ -101075,15 +101075,15 @@ │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ str r2, [r5] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r5, ip │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ + b 3f3724 <__cxa_atexit@plt+0x3e6a98> │ │ │ │ mov r6, r0 │ │ │ │ b 6f7f8 <__cxa_atexit@plt+0x62b6c> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 6f81c <__cxa_atexit@plt+0x62b90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -101092,15 +101092,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ rscseq r9, r1, #72, 24 @ 0x4800 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r4, #128, 16 @ 0x800000 │ │ │ │ + tsteq r4, #112, 16 @ 0x700000 │ │ │ │ rscseq r9, r1, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 6f870 <__cxa_atexit@plt+0x62be4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -101151,29 +101151,29 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub r2, r3, #6 │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r4, #76, 12 @ 0x4c00000 │ │ │ │ + tsteq r4, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -101184,20 +101184,20 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldmdb r5, {r2, r8, sl} │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #196, 10 @ 0x31000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6fa08 <__cxa_atexit@plt+0x62d7c> │ │ │ │ @@ -101256,54 +101256,54 @@ │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r0, ip, #1 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16]! │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ ldr r2, [pc, #88] @ 6fb1c <__cxa_atexit@plt+0x62e90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r0] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r1 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r1, [pc, #40] @ 6fb20 <__cxa_atexit@plt+0x62e94> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str ip, [r5, #4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r7, r8} │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - tsteq r4, #220, 8 @ 0xdc000000 │ │ │ │ + tsteq r4, #204, 8 @ 0xcc000000 │ │ │ │ rscseq r9, r1, #92, 18 @ 0x170000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [pc, #20] @ 6fb54 <__cxa_atexit@plt+0x62ec8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ - tsteq r4, #96, 8 @ 0x60000000 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + tsteq r4, #80, 8 @ 0x50000000 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r1, r6 │ │ │ │ @@ -101332,34 +101332,34 @@ │ │ │ │ str ip, [r1, #16]! │ │ │ │ str r1, [r0] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ ldr r0, [pc, #64] @ 6fc34 <__cxa_atexit@plt+0x62fa8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r7, [pc, #28] @ 6fc38 <__cxa_atexit@plt+0x62fac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #172, 6 @ 0xb0000002 │ │ │ │ + tsteq r4, #156, 6 @ 0x70000002 │ │ │ │ rscseq r9, r1, #56, 16 @ 0x380000 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 7038c <__cxa_atexit@plt+0x63700> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -101368,18 +101368,18 @@ │ │ │ │ bhi 6fc7c <__cxa_atexit@plt+0x62ff0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 6fc84 <__cxa_atexit@plt+0x62ff8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #200, 4 @ 0x8000000c │ │ │ │ + tsteq r4, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6fd08 <__cxa_atexit@plt+0x6307c> │ │ │ │ ldr r3, [pc, #128] @ 6fd28 <__cxa_atexit@plt+0x6309c> │ │ │ │ @@ -101399,27 +101399,27 @@ │ │ │ │ ldmdb r5, {r1, r8, sl} │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r6, [r5] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -101431,19 +101431,19 @@ │ │ │ │ ldr r2, [r5, #20]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldmdb r5, {r1, r8, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -101503,40 +101503,40 @@ │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r0, ip, #1 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16]! │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ ldr r2, [pc, #88] @ 6fef8 <__cxa_atexit@plt+0x6326c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r0] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r1 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r1, [pc, #40] @ 6fefc <__cxa_atexit@plt+0x63270> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str ip, [r5, #4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r7, r8} │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r4, #0, 2 │ │ │ │ + tsteq r4, #240 @ 0xf0 │ │ │ │ rscseq r9, r1, #128, 10 @ 0x20000000 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 702cc <__cxa_atexit@plt+0x63640> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -101562,29 +101562,29 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub r2, r3, #6 │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r4, #224, 30 @ 0x380 │ │ │ │ + tsteq r4, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -101595,20 +101595,20 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldmdb r5, {r2, r8, sl} │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #88, 30 @ 0x160 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #72, 30 @ 0x120 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 70074 <__cxa_atexit@plt+0x633e8> │ │ │ │ @@ -101677,18 +101677,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6] │ │ │ │ str r0, [r5, #28] │ │ │ │ str r1, [r0] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, lr │ │ │ │ ldr r9, [sp] │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str ip, [r5, #8]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [r5, #8] │ │ │ │ @@ -101724,30 +101724,30 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ sub r2, r3, #6 │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r4, #96, 26 @ 0x1800 │ │ │ │ - tsteq r4, #180, 26 @ 0x2d00 │ │ │ │ + tsteq r4, #80, 26 @ 0x1400 │ │ │ │ + tsteq r4, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -101760,21 +101760,21 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r2, r6, #6 │ │ │ │ ldmdb r5, {r7, r8, sl} │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #204, 24 @ 0xcc00 │ │ │ │ - tsteq r4, #40, 26 @ 0xa00 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #188, 24 @ 0xbc00 │ │ │ │ + tsteq r4, #24, 26 @ 0x600 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov lr, sl │ │ │ │ @@ -101795,26 +101795,26 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r0, [pc, #92] @ 70370 <__cxa_atexit@plt+0x636e4> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r1, {r0, r3, lr} │ │ │ │ str r7, [r1, #16] │ │ │ │ str r2, [r1, #20] │ │ │ │ mov r7, ip │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ add r6, r1, #8 │ │ │ │ ldr r7, [pc, #56] @ 7036c <__cxa_atexit@plt+0x636e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r6] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r7, [r0] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, ip │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, lr} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @@ -101898,15 +101898,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r6] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r7, [r0] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #96] @ 70540 <__cxa_atexit@plt+0x638b4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -101925,15 +101925,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ - tsteq r4, #84, 22 @ 0x15000 │ │ │ │ + tsteq r4, #68, 22 @ 0x11000 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ rscseq r8, r1, #120, 30 @ 0x1e0 │ │ │ │ mov r3, r5 │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ @@ -101969,36 +101969,36 @@ │ │ │ │ str r0, [r5] │ │ │ │ add r0, r2, #1 │ │ │ │ str r9, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r6, [pc, #76] @ 70634 <__cxa_atexit@plt+0x639a8> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [pc, #72] @ 70638 <__cxa_atexit@plt+0x639ac> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r1, r1, #2 │ │ │ │ stmda r5, {r1, r6} │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ mov r6, r3 │ │ │ │ b 70618 <__cxa_atexit@plt+0x6398c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r1, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #28, 22 @ 0x7000 │ │ │ │ - tsteq r4, #220, 22 @ 0x37000 │ │ │ │ + tsteq r4, #12, 22 @ 0x3000 │ │ │ │ + tsteq r4, #204, 22 @ 0x33000 │ │ │ │ rscseq r8, r1, #252, 28 @ 0xfc0 │ │ │ │ rscseq r8, r1, #228, 28 @ 0xe40 │ │ │ │ rscseq r8, r1, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -102084,21 +102084,21 @@ │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r0, [pc, #40] @ 707c0 <__cxa_atexit@plt+0x63b34> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r6, #6 │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r0, lr} │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ rscseq r8, r1, #56, 26 @ 0xe00 │ │ │ │ - tsteq r4, #164, 14 @ 0x2900000 │ │ │ │ + tsteq r4, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -102116,15 +102116,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #24, 22 @ 0x6000 │ │ │ │ + tsteq r4, #8, 22 @ 0x2000 │ │ │ │ rscseq r8, r1, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 70894 <__cxa_atexit@plt+0x63c08> │ │ │ │ @@ -102138,15 +102138,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 708a8 <__cxa_atexit@plt+0x63c1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r9, [r5, #8] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 708ac <__cxa_atexit@plt+0x63c20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -102160,15 +102160,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 708dc <__cxa_atexit@plt+0x63c50> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq r8, r1, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -102207,39 +102207,39 @@ │ │ │ │ str r9, [r0, #16] │ │ │ │ str r3, [r0, #20] │ │ │ │ str lr, [r0, #24] │ │ │ │ str ip, [r0, #28] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 1788a5c <__cxa_atexit@plt+0x177bdd0> │ │ │ │ + b 10b40f0 <__cxa_atexit@plt+0x10a7464> │ │ │ │ ldr r2, [pc, #68] @ 709e4 <__cxa_atexit@plt+0x63d58> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #64] @ 709e8 <__cxa_atexit@plt+0x63d5c> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r2, [r0, #16] │ │ │ │ str r9, [r0, #20] │ │ │ │ str r8, [r0, #24] │ │ │ │ str fp, [r0, #28] │ │ │ │ str lr, [r5, #4] │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r5, r1 │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ + b 3f3724 <__cxa_atexit@plt+0x3e6a98> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - tsteq r4, #148, 12 @ 0x9400000 │ │ │ │ + tsteq r4, #132, 12 @ 0x8400000 │ │ │ │ rscseq r8, r1, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 70a3c <__cxa_atexit@plt+0x63db0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -102268,15 +102268,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 70ae8 <__cxa_atexit@plt+0x63e5c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 70ae0 <__cxa_atexit@plt+0x63e54> │ │ │ │ ldr r3, [pc, #84] @ 70af0 <__cxa_atexit@plt+0x63e64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 70af4 <__cxa_atexit@plt+0x63e68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -102289,24 +102289,24 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 70b00 <__cxa_atexit@plt+0x63e74> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff8c4 <__cxa_atexit@plt+0x3f2c38> │ │ │ │ + b 3f373c <__cxa_atexit@plt+0x3e6ab0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r4, #144, 8 @ 0x90000000 │ │ │ │ - tsteq r4, #200, 12 @ 0xc800000 │ │ │ │ - tsteq r4, #192, 12 @ 0xc000000 │ │ │ │ + tsteq r4, #128, 8 @ 0x80000000 │ │ │ │ tsteq r4, #184, 12 @ 0xb800000 │ │ │ │ + tsteq r4, #176, 12 @ 0xb000000 │ │ │ │ + tsteq r4, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 70b38 <__cxa_atexit@plt+0x63eac> │ │ │ │ @@ -102314,16 +102314,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #100, 12 @ 0x6400000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #84, 12 @ 0x5400000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 713d8 <__cxa_atexit@plt+0x6474c> │ │ │ │ rscseq r8, r1, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ @@ -102358,34 +102358,34 @@ │ │ │ │ str r5, [r2] │ │ │ │ ldr r6, [pc, #92] @ 70c3c <__cxa_atexit@plt+0x63fb0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ sub r8, r1, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ffa2c <__cxa_atexit@plt+0x3f2da0> │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r5, #-8]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, #172, 6 @ 0xb0000002 │ │ │ │ + tsteq r4, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq r4, #116, 6 @ 0xd0000001 │ │ │ │ - tsteq r4, #192, 6 │ │ │ │ + tsteq r4, #100, 6 @ 0x90000001 │ │ │ │ + tsteq r4, #176, 6 @ 0xc0000002 │ │ │ │ rscseq r8, r1, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -102401,35 +102401,35 @@ │ │ │ │ stmib r6, {r0, r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ ldr r6, [pc, #60] @ 70ccc <__cxa_atexit@plt+0x64040> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ sub r8, r1, #6 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ffa2c <__cxa_atexit@plt+0x3f2da0> │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r4, #188, 4 @ 0xc000000b │ │ │ │ - tsteq r4, #16, 6 @ 0x40000000 │ │ │ │ + tsteq r4, #172, 4 @ 0xc000000a │ │ │ │ + tsteq r4, #0, 6 │ │ │ │ rscseq r8, r1, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 70cf0 <__cxa_atexit@plt+0x64064> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -102448,16 +102448,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 70d60 <__cxa_atexit@plt+0x640d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #68, 4 @ 0x40000004 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -102474,16 +102474,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 70dc8 <__cxa_atexit@plt+0x6413c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #204, 2 @ 0x33 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #188, 2 @ 0x2f │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ rscseq r8, r1, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -102517,34 +102517,34 @@ │ │ │ │ str r5, [r2] │ │ │ │ ldr r6, [pc, #92] @ 70eb8 <__cxa_atexit@plt+0x6422c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ sub r8, r1, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ffa2c <__cxa_atexit@plt+0x3f2da0> │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r5, #-8]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, #48, 2 │ │ │ │ + tsteq r4, #32, 2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq r4, #248 @ 0xf8 │ │ │ │ - tsteq r4, #68, 2 │ │ │ │ + tsteq r4, #232 @ 0xe8 │ │ │ │ + tsteq r4, #52, 2 │ │ │ │ rscseq r8, r1, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -102560,35 +102560,35 @@ │ │ │ │ stmib r6, {r0, r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ ldr r6, [pc, #60] @ 70f48 <__cxa_atexit@plt+0x642bc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ sub r8, r1, #6 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ffa2c <__cxa_atexit@plt+0x3f2da0> │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r4, #64 @ 0x40 │ │ │ │ - tsteq r4, #148 @ 0x94 │ │ │ │ + tsteq r4, #48 @ 0x30 │ │ │ │ + tsteq r4, #132 @ 0x84 │ │ │ │ rscseq r8, r1, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 70f6c <__cxa_atexit@plt+0x642e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -102607,16 +102607,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 70fdc <__cxa_atexit@plt+0x64350> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #200, 30 @ 0x320 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -102633,16 +102633,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 71044 <__cxa_atexit@plt+0x643b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #80, 30 @ 0x140 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #64, 30 @ 0x100 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ rscseq r8, r1, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -102668,26 +102668,26 @@ │ │ │ │ stm lr, {r0, r1, r5, r7} │ │ │ │ ldr r7, [pc, #60] @ 710f4 <__cxa_atexit@plt+0x64468> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, ip │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - tsteq r4, #176, 28 @ 0xb00 │ │ │ │ - tsteq r4, #40 @ 0x28 │ │ │ │ - tsteq r4, #100, 4 @ 0x40000006 │ │ │ │ + tsteq r4, #160, 28 @ 0xa00 │ │ │ │ + tsteq r4, #24 │ │ │ │ + tsteq r4, #84, 4 @ 0x40000005 │ │ │ │ rscseq r8, r1, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r6, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #72 @ 0x48 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71188 <__cxa_atexit@plt+0x644fc> │ │ │ │ @@ -102751,15 +102751,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r2, [pc, #256] @ 71308 <__cxa_atexit@plt+0x6467c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r3 │ │ │ │ - b 177b794 <__cxa_atexit@plt+0x176eb08> │ │ │ │ + b 10a6e28 <__cxa_atexit@plt+0x109a19c> │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r8, #0 │ │ │ │ @@ -102801,24 +102801,24 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #24] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ mov r8, fp │ │ │ │ b 71458 <__cxa_atexit@plt+0x647cc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #28] @ 71304 <__cxa_atexit@plt+0x64678> │ │ │ │ add r7, pc, r7 │ │ │ │ str lr, [r5, #24]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str sl, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #216 @ 0xd8 │ │ │ │ - tsteq r4, #188 @ 0xbc │ │ │ │ + tsteq r4, #200 @ 0xc8 │ │ │ │ + tsteq r4, #172 @ 0xac │ │ │ │ rscseq r8, r1, #128, 4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ rscseq r8, r1, #84, 4 @ 0x40000005 │ │ │ │ andeq r5, r0, sl, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #152] @ 713b8 <__cxa_atexit@plt+0x6472c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -102856,15 +102856,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 713bc <__cxa_atexit@plt+0x64730> │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [r5, #24]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r7, r9} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #4 │ │ │ │ + tsteq r4, #244, 30 @ 0x3d0 │ │ │ │ rscseq r8, r1, #196, 2 @ 0x31 │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -102922,15 +102922,15 @@ │ │ │ │ strb r2, [r6, #8] │ │ │ │ ldr r6, [pc, #172] @ 7155c <__cxa_atexit@plt+0x648d0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ sub r9, r3, #3 │ │ │ │ add sl, r1, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6e4 <__cxa_atexit@plt+0x3f2a58> │ │ │ │ + b 3f3594 <__cxa_atexit@plt+0x3e6908> │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 7152c <__cxa_atexit@plt+0x648a0> │ │ │ │ ldr lr, [pc, #136] @ 71560 <__cxa_atexit@plt+0x648d4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ @@ -102948,29 +102948,29 @@ │ │ │ │ ldr r7, [pc, #56] @ 7154c <__cxa_atexit@plt+0x648c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ ldr r6, [pc, #20] @ 71548 <__cxa_atexit@plt+0x648bc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ rscseq r7, r1, #252, 30 @ 0x3f0 │ │ │ │ - tsteq r4, #120, 28 @ 0x780 │ │ │ │ - tsteq r4, #124, 28 @ 0x7c0 │ │ │ │ - tsteq r4, #140, 20 @ 0x8c000 │ │ │ │ + tsteq r4, #104, 28 @ 0x680 │ │ │ │ + tsteq r4, #108, 28 @ 0x6c0 │ │ │ │ + tsteq r4, #124, 20 @ 0x7c000 │ │ │ │ rscseq r7, r1, #252, 30 @ 0x3f0 │ │ │ │ andeq pc, r1, lr, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ add r5, r5, #4 │ │ │ │ b 71458 <__cxa_atexit@plt+0x647cc> │ │ │ │ @@ -102998,16 +102998,16 @@ │ │ │ │ mov r8, fp │ │ │ │ b 71714 <__cxa_atexit@plt+0x64a88> │ │ │ │ ldr r3, [pc, #20] @ 715f8 <__cxa_atexit@plt+0x6496c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r4, #188, 18 @ 0x2f0000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r4, #172, 18 @ 0x2b0000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ rscseq r7, r1, #100, 30 @ 0x190 │ │ │ │ andeq pc, r1, lr, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7165c <__cxa_atexit@plt+0x649d0> │ │ │ │ @@ -103038,17 +103038,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 71694 <__cxa_atexit@plt+0x64a08> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, #52, 18 @ 0xd0000 │ │ │ │ + tsteq r4, #36, 18 @ 0x90000 │ │ │ │ rscseq r7, r1, #196, 28 @ 0xc40 │ │ │ │ andeq pc, r1, lr, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -103068,16 +103068,16 @@ │ │ │ │ mov r8, fp │ │ │ │ b 71714 <__cxa_atexit@plt+0x64a88> │ │ │ │ ldr r3, [pc, #20] @ 71710 <__cxa_atexit@plt+0x64a84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r4, #156, 16 @ 0x9c0000 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r4, #140, 16 @ 0x8c0000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ add r2, r0, r2 │ │ │ │ @@ -103102,15 +103102,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r7, [pc, #64] @ 717dc <__cxa_atexit@plt+0x64b50> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ str r2, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ tst r7, #3 │ │ │ │ @@ -103120,19 +103120,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 717e0 <__cxa_atexit@plt+0x64b54> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0xfffff404 │ │ │ │ - tsteq r4, #88, 18 @ 0x160000 │ │ │ │ + tsteq r4, #72, 18 @ 0x120000 │ │ │ │ rscseq r7, r1, #116, 26 @ 0x1d00 │ │ │ │ andeq pc, r0, lr, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 718c8 <__cxa_atexit@plt+0x64c3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -103200,33 +103200,33 @@ │ │ │ │ ldmdb r5, {r0, r2, sl} │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r6, #92 @ 0x5c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r6, [pc, #20] @ 71948 <__cxa_atexit@plt+0x64cbc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffff278 │ │ │ │ - tsteq r4, #220, 14 @ 0x3700000 │ │ │ │ + tsteq r4, #204, 14 @ 0x3300000 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ - tsteq r4, #248, 12 @ 0xf800000 │ │ │ │ - tsteq r4, #148, 20 @ 0x94000 │ │ │ │ + tsteq r4, #232, 12 @ 0xe800000 │ │ │ │ + tsteq r4, #132, 20 @ 0x84000 │ │ │ │ rscseq r7, r1, #240, 22 @ 0x3c000 │ │ │ │ andeq pc, r0, lr, asr #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -103242,74 +103242,74 @@ │ │ │ │ ldr r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ ldmdb r5, {r0, r2, sl} │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r3, [pc, #24] @ 719e4 <__cxa_atexit@plt+0x64d58> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ @ instruction: 0xfffff1cc │ │ │ │ - tsteq r4, #48, 14 @ 0xc00000 │ │ │ │ + tsteq r4, #32, 14 @ 0x800000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ rscseq r7, r1, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 71a3c <__cxa_atexit@plt+0x64db0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 71a34 <__cxa_atexit@plt+0x64da8> │ │ │ │ ldr r3, [pc, #40] @ 71a44 <__cxa_atexit@plt+0x64db8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 71a48 <__cxa_atexit@plt+0x64dbc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ff8cc <__cxa_atexit@plt+0x3f2c40> │ │ │ │ + b 3f3744 <__cxa_atexit@plt+0x3e6ab8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #24, 10 @ 0x6000000 │ │ │ │ - tsteq r4, #100, 14 @ 0x1900000 │ │ │ │ + tsteq r4, #8, 10 @ 0x2000000 │ │ │ │ + tsteq r4, #84, 14 @ 0x1500000 │ │ │ │ rscseq r7, r1, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 71aa0 <__cxa_atexit@plt+0x64e14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 71a98 <__cxa_atexit@plt+0x64e0c> │ │ │ │ ldr r3, [pc, #40] @ 71aa8 <__cxa_atexit@plt+0x64e1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 71aac <__cxa_atexit@plt+0x64e20> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ff8cc <__cxa_atexit@plt+0x3f2c40> │ │ │ │ + b 3f3744 <__cxa_atexit@plt+0x3e6ab8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #180, 8 @ 0xb4000000 │ │ │ │ - tsteq r4, #4, 14 @ 0x100000 │ │ │ │ + tsteq r4, #164, 8 @ 0xa4000000 │ │ │ │ + tsteq r4, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 71b48 <__cxa_atexit@plt+0x64ebc> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -103323,15 +103323,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 71b54 <__cxa_atexit@plt+0x64ec8> │ │ │ │ cmp r8, #1 │ │ │ │ bne 71b08 <__cxa_atexit@plt+0x64e7c> │ │ │ │ ldr r7, [pc, #116] @ 71b74 <__cxa_atexit@plt+0x64ee8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ ldr r7, [pc, #108] @ 71b7c <__cxa_atexit@plt+0x64ef0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ 71b80 <__cxa_atexit@plt+0x64ef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ @@ -103339,31 +103339,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 71b78 <__cxa_atexit@plt+0x64eec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #100, 8 @ 0x64000000 │ │ │ │ + tsteq r4, #84, 8 @ 0x54000000 │ │ │ │ rscseq r7, r1, #184, 20 @ 0xb8000 │ │ │ │ rscseq r7, r1, #108, 20 @ 0x6c000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq r4, #36, 8 @ 0x24000000 │ │ │ │ - tsteq r4, #16, 8 @ 0x10000000 │ │ │ │ + tsteq r4, #20, 8 @ 0x14000000 │ │ │ │ + tsteq r4, #0, 8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -103397,16 +103397,16 @@ │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ rscseq r7, r1, #0, 20 │ │ │ │ rscseq r7, r1, #184, 18 @ 0x2e0000 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq r4, #104, 6 @ 0xa0000001 │ │ │ │ - tsteq r4, #76, 6 @ 0x30000001 │ │ │ │ + tsteq r4, #88, 6 @ 0x60000001 │ │ │ │ + tsteq r4, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71c94 <__cxa_atexit@plt+0x65008> │ │ │ │ ldr r2, [pc, #76] @ 71c9c <__cxa_atexit@plt+0x65010> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -103426,15 +103426,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r4, #216, 4 @ 0x8000000d │ │ │ │ + tsteq r4, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 71cc8 <__cxa_atexit@plt+0x6503c> │ │ │ │ andeq r0, r2, lr │ │ │ │ @@ -103513,32 +103513,32 @@ │ │ │ │ ldr r7, [pc, #92] @ 71e44 <__cxa_atexit@plt+0x651b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #40] @ 71e30 <__cxa_atexit@plt+0x651a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - tsteq r4, #164, 2 @ 0x29 │ │ │ │ - tsteq r4, #136, 2 @ 0x22 │ │ │ │ + tsteq r4, #148, 2 @ 0x25 │ │ │ │ + tsteq r4, #120, 2 │ │ │ │ rscseq r7, r1, #108, 16 @ 0x6c0000 │ │ │ │ rscseq r7, r1, #192, 14 @ 0x3000000 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - tsteq r4, #200, 2 @ 0x32 │ │ │ │ - tsteq r4, #148, 4 @ 0x40000009 │ │ │ │ - tsteq r4, #28, 4 @ 0xc0000001 │ │ │ │ + tsteq r4, #184, 2 @ 0x2e │ │ │ │ + tsteq r4, #132, 4 @ 0x40000008 │ │ │ │ + tsteq r4, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ rscseq r7, r1, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -103576,20 +103576,20 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 71f04 <__cxa_atexit@plt+0x65278> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r4, #28, 2 │ │ │ │ - tsteq r4, #164 @ 0xa4 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r4, #12, 2 │ │ │ │ + tsteq r4, #148 @ 0x94 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - tsteq r4, #116 @ 0x74 │ │ │ │ + tsteq r4, #100 @ 0x64 │ │ │ │ ldm r5, {r2, r9, lr} │ │ │ │ sub r0, r5, #40 @ 0x28 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 71f7c <__cxa_atexit@plt+0x652f0> │ │ │ │ ldr r8, [r2, #3] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ ldr sl, [r2, #11] │ │ │ │ @@ -103632,52 +103632,52 @@ │ │ │ │ stmdb r5, {r1, r8, sl} │ │ │ │ str r7, [r5] │ │ │ │ tst r9, #3 │ │ │ │ beq 71fdc <__cxa_atexit@plt+0x65350> │ │ │ │ ldmdb r5, {r3, r8, sl} │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #16]! │ │ │ │ ldmdb r5, {r3, r8, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r9, [r7, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72064 <__cxa_atexit@plt+0x653d8> │ │ │ │ ldr r2, [pc, #28] @ 7206c <__cxa_atexit@plt+0x653e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #3 │ │ │ │ b 71cc8 <__cxa_atexit@plt+0x6503c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #232, 28 @ 0xe80 │ │ │ │ + tsteq r4, #216, 28 @ 0xd80 │ │ │ │ rscseq r7, r1, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -103701,27 +103701,27 @@ │ │ │ │ ldr r2, [pc, #76] @ 72124 <__cxa_atexit@plt+0x65498> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #72] @ 72128 <__cxa_atexit@plt+0x6549c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - b 3ff8d4 <__cxa_atexit@plt+0x3f2c48> │ │ │ │ + b 3f374c <__cxa_atexit@plt+0x3e6ac0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r4, #144, 28 @ 0x900 │ │ │ │ + tsteq r4, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ rscseq r7, r1, #108, 8 @ 0x6c000000 │ │ │ │ rscseq r7, r1, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -103734,29 +103734,29 @@ │ │ │ │ ldr r2, [pc, #40] @ 72184 <__cxa_atexit@plt+0x654f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #36] @ 72188 <__cxa_atexit@plt+0x654fc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - b 3ff8d4 <__cxa_atexit@plt+0x3f2c48> │ │ │ │ + b 3f374c <__cxa_atexit@plt+0x3e6ac0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ rscseq r7, r1, #232, 6 @ 0xa0000003 │ │ │ │ rscseq r7, r1, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 721ac <__cxa_atexit@plt+0x65520> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff8dc <__cxa_atexit@plt+0x3f2c50> │ │ │ │ + b 3f3754 <__cxa_atexit@plt+0x3e6ac8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq r7, r1, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7220c <__cxa_atexit@plt+0x65580> │ │ │ │ @@ -103843,30 +103843,30 @@ │ │ │ │ ldr r2, [pc, #80] @ 72360 <__cxa_atexit@plt+0x656d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq r4, #244, 26 @ 0x3d00 │ │ │ │ + tsteq r4, #228, 26 @ 0x3900 │ │ │ │ rscseq r7, r1, #144, 4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -103881,21 +103881,21 @@ │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr r0, [pc, #36] @ 723d4 <__cxa_atexit@plt+0x65748> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - tsteq r4, #84, 26 @ 0x1500 │ │ │ │ + tsteq r4, #68, 26 @ 0x1100 │ │ │ │ mov r3, r5 │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ str r2, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 726e8 <__cxa_atexit@plt+0x65a5c> │ │ │ │ rscseq r7, r1, #16, 4 │ │ │ │ @@ -104010,19 +104010,19 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, #46 @ 0x2e │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq r6, r1, #152, 30 @ 0x260 │ │ │ │ rscseq r6, r1, #228, 30 @ 0x390 │ │ │ │ - tsteq r4, #144, 22 @ 0x24000 │ │ │ │ + tsteq r4, #128, 22 @ 0x20000 │ │ │ │ rscseq r6, r1, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -104048,17 +104048,17 @@ │ │ │ │ mov r9, #3 │ │ │ │ b 7038c <__cxa_atexit@plt+0x63700> │ │ │ │ ldr r3, [pc, #24] @ 72664 <__cxa_atexit@plt+0x659d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ rscseq r6, r1, #28, 30 @ 0x70 │ │ │ │ - tsteq r4, #200, 20 @ 0xc8000 │ │ │ │ + tsteq r4, #184, 20 @ 0xb8000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -104077,15 +104077,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #116, 24 @ 0x7400 │ │ │ │ + tsteq r4, #100, 24 @ 0x6400 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ rscseq r6, r1, #76, 30 @ 0x130 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -104097,20 +104097,20 @@ │ │ │ │ ldr r3, [pc, #64] @ 72748 <__cxa_atexit@plt+0x65abc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ rscseq r6, r1, #220, 28 @ 0xdc0 │ │ │ │ @@ -104157,15 +104157,15 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r5, [pc, #116] @ 72870 <__cxa_atexit@plt+0x65be4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #137 @ 0x89 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r7 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 1788a5c <__cxa_atexit@plt+0x177bdd0> │ │ │ │ + b 10b40f0 <__cxa_atexit@plt+0x10a7464> │ │ │ │ ldr r1, [pc, #76] @ 72864 <__cxa_atexit@plt+0x65bd8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #72] @ 72868 <__cxa_atexit@plt+0x65bdc> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-8] │ │ │ │ sub r7, r5, #4 │ │ │ │ stm r7, {r2, r3, sl} │ │ │ │ @@ -104173,24 +104173,24 @@ │ │ │ │ str r9, [r0, #28] │ │ │ │ ldr r1, [sp] │ │ │ │ str r1, [r0, #32] │ │ │ │ str r2, [r0, #36] @ 0x24 │ │ │ │ str lr, [r5, #-12]! │ │ │ │ sub r8, r6, #11 │ │ │ │ ldmib sp, {r7, fp} │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ + b 3f3724 <__cxa_atexit@plt+0x3e6a98> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - tsteq r4, #40, 18 @ 0xa0000 │ │ │ │ + tsteq r4, #24, 18 @ 0x60000 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - tsteq r4, #8, 16 @ 0x80000 │ │ │ │ + tsteq r4, #248, 14 @ 0x3e00000 │ │ │ │ rscseq r6, r1, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 728a0 <__cxa_atexit@plt+0x65c14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -104240,19 +104240,19 @@ │ │ │ │ ldr r6, [pc, #24] @ 7295c <__cxa_atexit@plt+0x65cd0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r6, r1, #248, 22 @ 0x3e000 │ │ │ │ rscseq r6, r1, #64, 24 @ 0x4000 │ │ │ │ - tsteq r4, #236, 14 @ 0x3b00000 │ │ │ │ + tsteq r4, #220, 14 @ 0x3700000 │ │ │ │ rscseq r6, r1, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -104278,17 +104278,17 @@ │ │ │ │ b 7038c <__cxa_atexit@plt+0x63700> │ │ │ │ ldr r3, [pc, #28] @ 729fc <__cxa_atexit@plt+0x65d70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ rscseq r6, r1, #132, 22 @ 0x21000 │ │ │ │ - tsteq r4, #48, 14 @ 0xc00000 │ │ │ │ + tsteq r4, #32, 14 @ 0x800000 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ rscseq r6, r1, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -104337,23 +104337,23 @@ │ │ │ │ ldr r0, [pc, #80] @ 72b18 <__cxa_atexit@plt+0x65e8c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r7, #4] │ │ │ │ stmib r5, {r0, lr} │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ str r1, [r5, #16] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @@ -104376,21 +104376,21 @@ │ │ │ │ ldr r3, [pc, #68] @ 72ba8 <__cxa_atexit@plt+0x65f1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ str r3, [r5, #4]! │ │ │ │ stmib r5, {r2, sl} │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ str r8, [r5, #4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r2, sl} │ │ │ │ str r1, [r5, #12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ @@ -104414,15 +104414,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #48, 14 @ 0xc00000 │ │ │ │ + tsteq r4, #32, 14 @ 0x800000 │ │ │ │ rscseq r6, r1, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp fp, lr │ │ │ │ @@ -104441,15 +104441,15 @@ │ │ │ │ str r9, [r5, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r2, [pc, #144] @ 72d04 <__cxa_atexit@plt+0x66078> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #137 @ 0x89 │ │ │ │ mov r9, r3 │ │ │ │ - b 1788a5c <__cxa_atexit@plt+0x177bdd0> │ │ │ │ + b 10b40f0 <__cxa_atexit@plt+0x10a7464> │ │ │ │ ldr sl, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr ip, [r7, #2] │ │ │ │ ldr r7, [r7, #18] │ │ │ │ ldr r8, [pc, #96] @ 72cfc <__cxa_atexit@plt+0x66070> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -104464,26 +104464,26 @@ │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ sub r8, r2, #11 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ + b 3f3724 <__cxa_atexit@plt+0x3e6a98> │ │ │ │ mov r2, r6 │ │ │ │ b 72cec <__cxa_atexit@plt+0x66060> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r4, #144, 6 @ 0x40000002 │ │ │ │ + tsteq r4, #128, 6 │ │ │ │ rscseq r6, r1, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 72da4 <__cxa_atexit@plt+0x66118> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -104502,22 +104502,22 @@ │ │ │ │ ldr r2, [pc, #76] @ 72da8 <__cxa_atexit@plt+0x6611c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ str r2, [r3] │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r3] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ @@ -104538,21 +104538,21 @@ │ │ │ │ ldr r3, [pc, #68] @ 72e30 <__cxa_atexit@plt+0x661a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ str r3, [r5, #4]! │ │ │ │ stmib r5, {r2, sl} │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ str r8, [r5, #4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r2, sl} │ │ │ │ str r1, [r5, #12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ mov r3, r5 │ │ │ │ @@ -104564,15 +104564,15 @@ │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r9, [r7, #4] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ rscseq r6, r1, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -104662,25 +104662,25 @@ │ │ │ │ b 7038c <__cxa_atexit@plt+0x63700> │ │ │ │ ldr r7, [r5, #32]! │ │ │ │ ldr r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r7, [pc, #24] @ 73014 <__cxa_atexit@plt+0x66388> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r6, #8 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r4, #60, 2 │ │ │ │ + tsteq r4, #44, 2 │ │ │ │ rscseq r6, r1, #100, 10 @ 0x19000000 │ │ │ │ rscseq r6, r1, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -104707,16 +104707,16 @@ │ │ │ │ b 7038c <__cxa_atexit@plt+0x63700> │ │ │ │ ldr r3, [pc, #28] @ 730b0 <__cxa_atexit@plt+0x66424> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r4, #132 @ 0x84 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r4, #116 @ 0x74 │ │ │ │ rscseq r6, r1, #172, 8 @ 0xac000000 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -104736,15 +104736,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #40, 4 @ 0x80000002 │ │ │ │ + tsteq r4, #24, 4 @ 0x80000001 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ rscseq r6, r1, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -104818,15 +104818,15 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ ldr r7, [pc, #144] @ 732e0 <__cxa_atexit@plt+0x66654> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #137 @ 0x89 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 1788a5c <__cxa_atexit@plt+0x177bdd0> │ │ │ │ + b 10b40f0 <__cxa_atexit@plt+0x10a7464> │ │ │ │ ldr r7, [pc, #100] @ 732d0 <__cxa_atexit@plt+0x66644> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #96] @ 732d4 <__cxa_atexit@plt+0x66648> │ │ │ │ add r2, pc, r2 │ │ │ │ str fp, [r0, #40]! @ 0x28 │ │ │ │ str r7, [r0, #-12] │ │ │ │ ldr r7, [sp] │ │ │ │ @@ -104835,30 +104835,30 @@ │ │ │ │ str sl, [r5, #28] │ │ │ │ str r3, [r5, #20] │ │ │ │ str fp, [r5, #4] │ │ │ │ sub r8, r6, #19 │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ + b 3f3724 <__cxa_atexit@plt+0x3e6a98> │ │ │ │ ldr r7, [pc, #40] @ 732d8 <__cxa_atexit@plt+0x6664c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - tsteq r4, #216, 28 @ 0xd80 │ │ │ │ + tsteq r4, #200, 28 @ 0xc80 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - tsteq r4, #180, 26 @ 0x2d00 │ │ │ │ + tsteq r4, #164, 26 @ 0x2900 │ │ │ │ rscseq r6, r1, #240, 4 │ │ │ │ andeq r0, r0, r7, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ b 7319c <__cxa_atexit@plt+0x66510> │ │ │ │ @@ -104907,26 +104907,26 @@ │ │ │ │ b 7038c <__cxa_atexit@plt+0x63700> │ │ │ │ ldr r7, [r5, #32]! │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r6, [pc, #24] @ 733e8 <__cxa_atexit@plt+0x6675c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq r6, r1, #180, 2 @ 0x2d │ │ │ │ - tsteq r4, #96, 26 @ 0x1800 │ │ │ │ + tsteq r4, #80, 26 @ 0x1400 │ │ │ │ rscseq r6, r1, #32, 2 │ │ │ │ andeq r1, r0, r8, ror #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #32] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -104952,17 +104952,17 @@ │ │ │ │ b 7038c <__cxa_atexit@plt+0x63700> │ │ │ │ ldr r3, [pc, #28] @ 73484 <__cxa_atexit@plt+0x667f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ rscseq r6, r1, #252 @ 0xfc │ │ │ │ - tsteq r4, #168, 24 @ 0xa800 │ │ │ │ + tsteq r4, #152, 24 @ 0x9800 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ rscseq r6, r1, #176, 2 @ 0x2c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -105078,15 +105078,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 7367c <__cxa_atexit@plt+0x669f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ stmda r5, {r2, sl} │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ rscseq r5, r1, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -105115,15 +105115,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #60, 24 @ 0x3c00 │ │ │ │ + tsteq r4, #44, 24 @ 0x2c00 │ │ │ │ rscseq r5, r1, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, sl │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -105191,15 +105191,15 @@ │ │ │ │ str lr, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ ldr r4, [pc, #164] @ 738cc <__cxa_atexit@plt+0x66c40> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add r8, r4, #137 @ 0x89 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b 1788a5c <__cxa_atexit@plt+0x177bdd0> │ │ │ │ + b 10b40f0 <__cxa_atexit@plt+0x10a7464> │ │ │ │ ldr r1, [pc, #124] @ 738bc <__cxa_atexit@plt+0x66c30> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #120] @ 738c0 <__cxa_atexit@plt+0x66c34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ @@ -105213,15 +105213,15 @@ │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ sub r8, r6, #11 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ + b 3f3724 <__cxa_atexit@plt+0x3e6a98> │ │ │ │ mov r6, r0 │ │ │ │ b 738a0 <__cxa_atexit@plt+0x66c14> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ @@ -105229,15 +105229,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - tsteq r4, #220, 14 @ 0x3700000 │ │ │ │ + tsteq r4, #204, 14 @ 0x3300000 │ │ │ │ rscseq r5, r1, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 73914 <__cxa_atexit@plt+0x66c88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -105274,15 +105274,15 @@ │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r7, [r7, #4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq r5, r1, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -105325,47 +105325,47 @@ │ │ │ │ cmp r7, #1 │ │ │ │ blt 73a50 <__cxa_atexit@plt+0x66dc4> │ │ │ │ cmp r7, #2 │ │ │ │ ble 73a60 <__cxa_atexit@plt+0x66dd4> │ │ │ │ ldr r7, [pc, #116] @ 73abc <__cxa_atexit@plt+0x66e30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ ldr r7, [pc, #104] @ 73ac0 <__cxa_atexit@plt+0x66e34> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ ldr lr, [pc, #92] @ 73ac4 <__cxa_atexit@plt+0x66e38> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, #88] @ 73ac8 <__cxa_atexit@plt+0x66e3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #80] @ 73acc <__cxa_atexit@plt+0x66e40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ rsb r2, r7, #3 │ │ │ │ add r7, r7, lr │ │ │ │ stmib r6, {r0, r1, r7} │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ mov r3, r6 │ │ │ │ b 73aa8 <__cxa_atexit@plt+0x66e1c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #16, 10 @ 0x4000000 │ │ │ │ - tsteq r4, #180, 16 @ 0xb40000 │ │ │ │ + tsteq r4, #0, 10 │ │ │ │ + tsteq r4, #164, 16 @ 0xa40000 │ │ │ │ rscseq r5, r1, #84, 20 @ 0x54000 │ │ │ │ - sbcseq ip, r3, #40704 @ 0x9f00 │ │ │ │ - tsteq r4, #236, 8 @ 0xec000000 │ │ │ │ - tsteq r4, #232, 8 @ 0xe8000000 │ │ │ │ + sbcseq ip, r3, #2031616 @ 0x1f0000 │ │ │ │ + tsteq r4, #220, 8 @ 0xdc000000 │ │ │ │ + tsteq r4, #216, 8 @ 0xd8000000 │ │ │ │ rscseq r5, r1, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73b3c <__cxa_atexit@plt+0x66eb0> │ │ │ │ @@ -105380,15 +105380,15 @@ │ │ │ │ ldr r7, [pc, #52] @ 73b48 <__cxa_atexit@plt+0x66ebc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r9, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -105400,15 +105400,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rscseq r5, r1, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ @@ -105534,15 +105534,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #2 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov sl, #3 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b 1799304 <__cxa_atexit@plt+0x178c678> │ │ │ │ + b 10c4998 <__cxa_atexit@plt+0x10b7d0c> │ │ │ │ ldr lr, [pc, #396] @ 73f28 <__cxa_atexit@plt+0x6729c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r2, r2, r1 │ │ │ │ add r1, r2, r0 │ │ │ │ cmp r1, lr │ │ │ │ @@ -105587,15 +105587,15 @@ │ │ │ │ beq 73e7c <__cxa_atexit@plt+0x671f0> │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ ldr r8, [sp, #28] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #172] @ 73f30 <__cxa_atexit@plt+0x672a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -105609,45 +105609,45 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r7, fp │ │ │ │ ldr r8, [sp, #28] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ b 73718 <__cxa_atexit@plt+0x66a8c> │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r0, [pc, #92] @ 73f24 <__cxa_atexit@plt+0x67298> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ @ instruction: 0xffffe6f8 │ │ │ │ rscseq r5, r1, #232, 16 @ 0xe80000 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - tsteq r4, #12, 10 @ 0x3000000 │ │ │ │ + tsteq r4, #252, 8 @ 0xfc000000 │ │ │ │ @ instruction: 0xffffe394 │ │ │ │ @ instruction: 0xffffead0 │ │ │ │ @ instruction: 0xffffede8 │ │ │ │ @ instruction: 0xffffe3e8 │ │ │ │ - sbcseq ip, r3, #245760 @ 0x3c000 │ │ │ │ + sbcseq ip, r3, #-1895825408 @ 0x8f000000 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - sbcseq ip, r3, #3129344 @ 0x2fc000 │ │ │ │ - tsteq r4, #172, 6 @ 0xb0000002 │ │ │ │ - tsteq r4, #228, 2 @ 0x39 │ │ │ │ + sbcseq ip, r3, #264241152 @ 0xfc00000 │ │ │ │ + tsteq r4, #156, 6 @ 0x70000002 │ │ │ │ + tsteq r4, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - sbcseq ip, r3, #1753088 @ 0x1ac000 │ │ │ │ - sbcseq ip, r3, #13303808 @ 0xcb0000 │ │ │ │ - tsteq r4, #76, 4 @ 0xc0000004 │ │ │ │ - tsteq r4, #20, 6 @ 0x50000000 │ │ │ │ + sbcseq ip, r3, #-352321536 @ 0xeb000000 │ │ │ │ + sbcseq ip, r3, #1258291200 @ 0x4b000000 │ │ │ │ + tsteq r4, #60, 4 @ 0xc0000003 │ │ │ │ + tsteq r4, #4, 6 @ 0x10000000 │ │ │ │ rscseq r5, r1, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -105687,30 +105687,30 @@ │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str lr, [r5, #24] │ │ │ │ ldr r3, [pc, #68] @ 74030 <__cxa_atexit@plt+0x673a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #3 │ │ │ │ - b 1799304 <__cxa_atexit@plt+0x178c678> │ │ │ │ + b 10c4998 <__cxa_atexit@plt+0x10b7d0c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 74034 <__cxa_atexit@plt+0x673a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ - sbcseq ip, r3, #22806528 @ 0x15c0000 │ │ │ │ - tsteq r4, #68, 2 │ │ │ │ - tstpeq r3, #112, 30 @ p-variant is OBSOLETE @ 0x1c0 │ │ │ │ + sbcseq ip, r3, #1879048205 @ 0x7000000d │ │ │ │ + tsteq r4, #52, 2 │ │ │ │ + tstpeq r3, #96, 30 @ p-variant is OBSOLETE @ 0x180 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ rscseq r5, r1, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ @@ -105726,18 +105726,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 7409c <__cxa_atexit@plt+0x67410> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, #3 │ │ │ │ - b 1799304 <__cxa_atexit@plt+0x178c678> │ │ │ │ - sbcseq ip, r3, #179306496 @ 0xab00000 │ │ │ │ - tsteq r4, #132 @ 0x84 │ │ │ │ - tstpeq r3, #212, 28 @ p-variant is OBSOLETE @ 0xd40 │ │ │ │ + b 10c4998 <__cxa_atexit@plt+0x10b7d0c> │ │ │ │ + sbcseq ip, r3, #-1342177278 @ 0xb0000002 │ │ │ │ + tsteq r4, #116 @ 0x74 │ │ │ │ + tstpeq r3, #196, 28 @ p-variant is OBSOLETE @ 0xc40 │ │ │ │ rscseq r5, r1, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp fp, lr │ │ │ │ bhi 7416c <__cxa_atexit@plt+0x674e0> │ │ │ │ @@ -105776,15 +105776,15 @@ │ │ │ │ beq 7415c <__cxa_atexit@plt+0x674d0> │ │ │ │ ldr r7, [pc, #108] @ 741b4 <__cxa_atexit@plt+0x67528> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str r9, [r5, #12] │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r6, #-3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -105795,20 +105795,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 741b8 <__cxa_atexit@plt+0x6752c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, #96, 28 @ p-variant is OBSOLETE @ 0x600 │ │ │ │ - tstpeq r3, #220, 30 @ p-variant is OBSOLETE @ 0x370 │ │ │ │ + tstpeq r3, #80, 28 @ p-variant is OBSOLETE @ 0x500 │ │ │ │ + tstpeq r3, #204, 30 @ p-variant is OBSOLETE @ 0x330 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ - tsteq r4, #252, 2 @ 0x3f │ │ │ │ + tsteq r4, #236, 2 @ 0x3b │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ - tsteq r4, #140, 2 @ 0x23 │ │ │ │ + tsteq r4, #124, 2 │ │ │ │ rscseq r5, r1, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r6, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7424c <__cxa_atexit@plt+0x675c0> │ │ │ │ @@ -105871,15 +105871,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ str ip, [r5, #8] │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 177b794 <__cxa_atexit@plt+0x176eb08> │ │ │ │ + b 10a6e28 <__cxa_atexit@plt+0x109a19c> │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r8, #0 │ │ │ │ @@ -105919,24 +105919,24 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #24] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ mov r8, fp │ │ │ │ b 71458 <__cxa_atexit@plt+0x647cc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #28] @ 743bc <__cxa_atexit@plt+0x67730> │ │ │ │ add r7, pc, r7 │ │ │ │ str lr, [r5, #24]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str sl, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, #28 │ │ │ │ - tsteq r4, #4 │ │ │ │ + tsteq r4, #12 │ │ │ │ + tstpeq r3, #244, 30 @ p-variant is OBSOLETE @ 0x3d0 │ │ │ │ rscseq r5, r1, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ rscseq r5, r1, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #156] @ 74474 <__cxa_atexit@plt+0x677e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -105975,15 +105975,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 74478 <__cxa_atexit@plt+0x677ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r7, r9} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, #76, 30 @ p-variant is OBSOLETE @ 0x130 │ │ │ │ + tstpeq r3, #60, 30 @ p-variant is OBSOLETE @ 0xf0 │ │ │ │ rscseq r5, r1, #8, 2 │ │ │ │ @ instruction: 0xffffda7c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ rscseq r5, r1, #212, 2 @ 0x35 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -106041,15 +106041,15 @@ │ │ │ │ strb r2, [r6, #8] │ │ │ │ ldr r6, [pc, #176] @ 7461c <__cxa_atexit@plt+0x67990> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ sub r9, r3, #3 │ │ │ │ add sl, r1, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6e4 <__cxa_atexit@plt+0x3f2a58> │ │ │ │ + b 3f3594 <__cxa_atexit@plt+0x3e6908> │ │ │ │ sub r8, r5, #4 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 745e8 <__cxa_atexit@plt+0x6795c> │ │ │ │ ldr lr, [pc, #136] @ 74620 <__cxa_atexit@plt+0x67994> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ @@ -106067,30 +106067,30 @@ │ │ │ │ ldr r7, [pc, #60] @ 7460c <__cxa_atexit@plt+0x67980> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ ldr r6, [pc, #24] @ 74608 <__cxa_atexit@plt+0x6797c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ rscseq r4, r1, #64, 30 @ 0x100 │ │ │ │ - tstpeq r3, #188, 26 @ p-variant is OBSOLETE @ 0x2f00 │ │ │ │ - tstpeq r3, #192, 26 @ p-variant is OBSOLETE @ 0x3000 │ │ │ │ - tstpeq r3, #204, 18 @ p-variant is OBSOLETE @ 0x330000 │ │ │ │ + tstpeq r3, #172, 26 @ p-variant is OBSOLETE @ 0x2b00 │ │ │ │ + tstpeq r3, #176, 26 @ p-variant is OBSOLETE @ 0x2c00 │ │ │ │ + tstpeq r3, #188, 18 @ p-variant is OBSOLETE @ 0x2f0000 │ │ │ │ rscseq r5, r1, #56 @ 0x38 │ │ │ │ andeq pc, r1, sp, lsr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ add r5, r5, #4 │ │ │ │ b 74514 <__cxa_atexit@plt+0x67888> │ │ │ │ @@ -106116,16 +106116,16 @@ │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ b 747c8 <__cxa_atexit@plt+0x67b3c> │ │ │ │ ldr r3, [pc, #20] @ 746b0 <__cxa_atexit@plt+0x67a24> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tstpeq r3, #252, 16 @ p-variant is OBSOLETE @ 0xfc0000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tstpeq r3, #236, 16 @ p-variant is OBSOLETE @ 0xec0000 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ rscseq r4, r1, #168, 30 @ 0x2a0 │ │ │ │ andeq pc, r1, sp, lsr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7470c <__cxa_atexit@plt+0x67a80> │ │ │ │ @@ -106154,17 +106154,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 74744 <__cxa_atexit@plt+0x67ab8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tstpeq r3, #124, 16 @ p-variant is OBSOLETE @ 0x7c0000 │ │ │ │ + tstpeq r3, #108, 16 @ p-variant is OBSOLETE @ 0x6c0000 │ │ │ │ rscseq r4, r1, #16, 30 @ 0x40 │ │ │ │ andeq pc, r1, sp, lsr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -106182,16 +106182,16 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ b 747c8 <__cxa_atexit@plt+0x67b3c> │ │ │ │ ldr r3, [pc, #20] @ 747b8 <__cxa_atexit@plt+0x67b2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tstpeq r3, #236, 14 @ p-variant is OBSOLETE @ 0x3b00000 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tstpeq r3, #220, 14 @ p-variant is OBSOLETE @ 0x3700000 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ rscseq r4, r1, #160, 28 @ 0xa00 │ │ │ │ andeq r7, r1, sp, lsr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -106234,15 +106234,15 @@ │ │ │ │ beq 748c8 <__cxa_atexit@plt+0x67c3c> │ │ │ │ ldr r0, [pc, #156] @ 7490c <__cxa_atexit@plt+0x67c80> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #32]! │ │ │ │ str r9, [r5, #12] │ │ │ │ str lr, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r1, [pc, #116] @ 74900 <__cxa_atexit@plt+0x67c74> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r5, #44] @ 0x2c │ │ │ │ str r8, [r5, #48] @ 0x30 │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ str r1, [r5, #8] │ │ │ │ tst sl, #3 │ │ │ │ @@ -106261,21 +106261,21 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 74910 <__cxa_atexit@plt+0x67c84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff2f0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tstpeq r3, #168, 16 @ p-variant is OBSOLETE @ 0xa80000 │ │ │ │ + tstpeq r3, #152, 16 @ p-variant is OBSOLETE @ 0x980000 │ │ │ │ @ instruction: 0xfffff304 │ │ │ │ @ instruction: 0xfffff318 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ rscseq r4, r1, #72, 26 @ 0x1200 │ │ │ │ andeq r3, r0, fp, asr #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ @@ -106360,44 +106360,44 @@ │ │ │ │ ldr r0, [pc, #112] @ 74ad4 <__cxa_atexit@plt+0x67e48> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #24]! │ │ │ │ str r9, [r5, #12] │ │ │ │ str lr, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r3, #-3] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #88 @ 0x58 │ │ │ │ b 74a9c <__cxa_atexit@plt+0x67e10> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r6, [pc, #36] @ 74ad8 <__cxa_atexit@plt+0x67e4c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, #188, 12 @ p-variant is OBSOLETE @ 0xbc00000 │ │ │ │ + tstpeq r3, #172, 12 @ p-variant is OBSOLETE @ 0xac00000 │ │ │ │ @ instruction: 0xfffff120 │ │ │ │ - tstpeq r3, #224, 16 @ p-variant is OBSOLETE @ 0xe00000 │ │ │ │ + tstpeq r3, #208, 16 @ p-variant is OBSOLETE @ 0xd00000 │ │ │ │ @ instruction: 0xfffff124 │ │ │ │ - tstpeq r3, #104, 16 @ p-variant is OBSOLETE @ 0x680000 │ │ │ │ + tstpeq r3, #88, 16 @ p-variant is OBSOLETE @ 0x580000 │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ - tstpeq r3, #56, 12 @ p-variant is OBSOLETE @ 0x3800000 │ │ │ │ - tstpeq r3, #180, 10 @ p-variant is OBSOLETE @ 0x2d000000 │ │ │ │ + tstpeq r3, #40, 12 @ p-variant is OBSOLETE @ 0x2800000 │ │ │ │ + tstpeq r3, #164, 10 @ p-variant is OBSOLETE @ 0x29000000 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - tstpeq r3, #84, 18 @ p-variant is OBSOLETE @ 0x150000 │ │ │ │ + tstpeq r3, #68, 18 @ p-variant is OBSOLETE @ 0x110000 │ │ │ │ rscseq r4, r1, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74b54 <__cxa_atexit@plt+0x67ec8> │ │ │ │ @@ -106410,15 +106410,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 74b68 <__cxa_atexit@plt+0x67edc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r9, #3] │ │ │ │ ldr r7, [r5] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 74b6c <__cxa_atexit@plt+0x67ee0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -106431,15 +106431,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 74b98 <__cxa_atexit@plt+0x67f0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rscseq r4, r1, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ @@ -106490,31 +106490,31 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub r1, r6, #6 │ │ │ │ str r1, [r5] │ │ │ │ add r1, r2, #2 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ rscseq r4, r1, #44, 20 @ 0x2c000 │ │ │ │ - tstpeq r3, #220, 4 @ p-variant is OBSOLETE @ 0xc000000d │ │ │ │ + tstpeq r3, #204, 4 @ p-variant is OBSOLETE @ 0xc000000c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #16] @ 74cc0 <__cxa_atexit@plt+0x68034> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffa24 <__cxa_atexit@plt+0x3f2d98> │ │ │ │ - tstpeq r3, #232, 4 @ p-variant is OBSOLETE @ 0x8000000e │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + tstpeq r3, #216, 4 @ p-variant is OBSOLETE @ 0x8000000d │ │ │ │ mov r3, r5 │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ str r2, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 74cf4 <__cxa_atexit@plt+0x68068> │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ @@ -106552,42 +106552,42 @@ │ │ │ │ str r7, [r5, #-16] │ │ │ │ add r0, r0, #1 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r3, [pc, #84] @ 74dd8 <__cxa_atexit@plt+0x6814c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 74ddc <__cxa_atexit@plt+0x68150> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r3, r2, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 74dd4 <__cxa_atexit@plt+0x68148> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, #8 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq r4, r1, #96, 14 @ 0x1800000 │ │ │ │ rscseq r4, r1, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - tstpeq r3, #128, 6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, #112, 6 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ rscseq r4, r1, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -106600,24 +106600,24 @@ │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ sub r0, r6, #3 │ │ │ │ str r0, [r5, #12] │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r3, [pc, #28] @ 74e60 <__cxa_atexit@plt+0x681d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tstpeq r3, #180, 4 @ p-variant is OBSOLETE @ 0x4000000b │ │ │ │ + tstpeq r3, #164, 4 @ p-variant is OBSOLETE @ 0x4000000a │ │ │ │ @ instruction: 0xffffffac │ │ │ │ rscseq r4, r1, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ @@ -106716,15 +106716,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, #56, 6 @ p-variant is OBSOLETE @ 0xe0000000 │ │ │ │ + tstpeq r3, #40, 6 @ p-variant is OBSOLETE @ 0xa0000000 │ │ │ │ rscseq r4, r1, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75088 <__cxa_atexit@plt+0x683fc> │ │ │ │ @@ -106743,15 +106743,15 @@ │ │ │ │ ldr r7, [pc, #52] @ 75094 <__cxa_atexit@plt+0x68408> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r9, [r5, #20] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -106763,15 +106763,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rscseq r4, r1, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -106787,15 +106787,15 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #104] @ 75184 <__cxa_atexit@plt+0x684f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #137 @ 0x89 │ │ │ │ mov r9, r7 │ │ │ │ - b 1788a5c <__cxa_atexit@plt+0x177bdd0> │ │ │ │ + b 10b40f0 <__cxa_atexit@plt+0x10a7464> │ │ │ │ ldr lr, [pc, #76] @ 7517c <__cxa_atexit@plt+0x684f0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, #72] @ 75180 <__cxa_atexit@plt+0x684f4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -106804,22 +106804,22 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ + b 3f3724 <__cxa_atexit@plt+0x3e6a98> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r3, #232, 28 @ 0xe80 │ │ │ │ + tsteq r3, #216, 28 @ 0xd80 │ │ │ │ rscseq r4, r1, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r7, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #188] @ 75258 <__cxa_atexit@plt+0x685cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -106855,28 +106855,28 @@ │ │ │ │ ldr r3, [pc, #68] @ 75264 <__cxa_atexit@plt+0x685d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #24]! │ │ │ │ add r2, r7, #2 │ │ │ │ ldmdb r5, {r8, r9} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ ldr r7, [pc, #28] @ 7525c <__cxa_atexit@plt+0x685d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ rscseq r4, r1, #124, 8 @ 0x7c000000 │ │ │ │ rscseq r4, r1, #196, 4 @ 0x4000000c │ │ │ │ - tsteq r3, #232, 28 @ 0xe80 │ │ │ │ + tsteq r3, #216, 28 @ 0xd80 │ │ │ │ rscseq r4, r1, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r7, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ bne 752cc <__cxa_atexit@plt+0x68640> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ @@ -106902,27 +106902,27 @@ │ │ │ │ ldr r3, [pc, #64] @ 7531c <__cxa_atexit@plt+0x68690> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #24]! │ │ │ │ add r2, r7, #2 │ │ │ │ ldmdb r5, {r8, r9} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3ff934 <__cxa_atexit@plt+0x3f2ca8> │ │ │ │ + b 3f37ac <__cxa_atexit@plt+0x3e6b20> │ │ │ │ ldr r6, [pc, #24] @ 75314 <__cxa_atexit@plt+0x68688> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r4, r1, #192, 6 │ │ │ │ rscseq r4, r1, #8, 4 @ 0x80000000 │ │ │ │ - tsteq r3, #24, 28 @ 0x180 │ │ │ │ + tsteq r3, #8, 28 @ 0x80 │ │ │ │ rscseq r4, r1, #28, 2 │ │ │ │ andeq r0, r0, r7, ror #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -106941,16 +106941,16 @@ │ │ │ │ b 6f6dc <__cxa_atexit@plt+0x62a50> │ │ │ │ ldr r3, [pc, #24] @ 75394 <__cxa_atexit@plt+0x68708> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r3, #108, 26 @ 0x1b00 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r3, #92, 26 @ 0x1700 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ rscseq r4, r1, #0, 6 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -106998,29 +106998,29 @@ │ │ │ │ str r1, [r6, #20] │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ str r0, [r6, #44] @ 0x2c │ │ │ │ str r6, [r6, #48] @ 0x30 │ │ │ │ str r5, [r6, #52] @ 0x34 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 754b0 <__cxa_atexit@plt+0x68824> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, ip │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ rscseq r4, r1, #40, 4 @ 0x80000002 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ @@ -107066,19 +107066,19 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ str r6, [r6, #48] @ 0x30 │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, ip │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ rscseq r3, r1, #148, 28 @ 0x940 │ │ │ │ @@ -107132,15 +107132,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 7568c <__cxa_atexit@plt+0x68a00> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3ffa74 <__cxa_atexit@plt+0x3f2de8> │ │ │ │ + b 3f38ec <__cxa_atexit@plt+0x3e6c60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -107155,15 +107155,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 756e8 <__cxa_atexit@plt+0x68a5c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3ffa74 <__cxa_atexit@plt+0x3f2de8> │ │ │ │ + b 3f38ec <__cxa_atexit@plt+0x3e6c60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 75730 <__cxa_atexit@plt+0x68aa4> │ │ │ │ @@ -107171,53 +107171,53 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 75728 <__cxa_atexit@plt+0x68a9c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3ffa74 <__cxa_atexit@plt+0x3f2de8> │ │ │ │ + b 3f38ec <__cxa_atexit@plt+0x3e6c60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3ffa74 <__cxa_atexit@plt+0x3f2de8> │ │ │ │ + b 3f38ec <__cxa_atexit@plt+0x3e6c60> │ │ │ │ rscseq r4, r1, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 757ac <__cxa_atexit@plt+0x68b20> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 757a4 <__cxa_atexit@plt+0x68b18> │ │ │ │ ldr r3, [pc, #52] @ 757b4 <__cxa_atexit@plt+0x68b28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 757b8 <__cxa_atexit@plt+0x68b2c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 757bc <__cxa_atexit@plt+0x68b30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ + b 3f35fc <__cxa_atexit@plt+0x3e6970> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r3, r1, #188, 30 @ 0x2f0 │ │ │ │ rscseq r3, r1, #200, 30 @ 0x320 │ │ │ │ - tsteq r3, #164, 14 @ 0x2900000 │ │ │ │ + tsteq r3, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75870 <__cxa_atexit@plt+0x68be4> │ │ │ │ @@ -107253,30 +107253,30 @@ │ │ │ │ str ip, [r5, #-4] │ │ │ │ sub sl, r6, #23 │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #72] @ 758ac <__cxa_atexit@plt+0x68c20> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #68] @ 758b0 <__cxa_atexit@plt+0x68c24> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 17600bc <__cxa_atexit@plt+0x1753430> │ │ │ │ + b 108b750 <__cxa_atexit@plt+0x107eac4> │ │ │ │ mov r6, r2 │ │ │ │ b 75880 <__cxa_atexit@plt+0x68bf4> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 75890 <__cxa_atexit@plt+0x68c04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ rscseq r3, r1, #8, 30 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r3, #32, 22 @ 0x8000 │ │ │ │ - tsteq r3, #108, 22 @ 0x1b000 │ │ │ │ - tsteq r3, #104, 22 @ 0x1a000 │ │ │ │ - tsteq r3, #232, 20 @ 0xe8000 │ │ │ │ - tsteq r3, #196, 14 @ 0x3100000 │ │ │ │ + tsteq r3, #16, 22 @ 0x4000 │ │ │ │ + tsteq r3, #92, 22 @ 0x17000 │ │ │ │ + tsteq r3, #88, 22 @ 0x16000 │ │ │ │ + tsteq r3, #216, 20 @ 0xd8000 │ │ │ │ + tsteq r3, #180, 14 @ 0x2d00000 │ │ │ │ rscseq r3, r1, #24, 28 @ 0x180 │ │ │ │ rscseq r3, r1, #72, 28 @ 0x480 │ │ │ │ rscseq r3, r1, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -107286,15 +107286,15 @@ │ │ │ │ ldr r3, [pc, #116] @ 75950 <__cxa_atexit@plt+0x68cc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 75954 <__cxa_atexit@plt+0x68cc8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #5] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3ff7c4 <__cxa_atexit@plt+0x3f2b38> │ │ │ │ + b 3f366c <__cxa_atexit@plt+0x3e69e0> │ │ │ │ ldr r7, [pc, #76] @ 75948 <__cxa_atexit@plt+0x68cbc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #68] @ 7594c <__cxa_atexit@plt+0x68cc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 75940 <__cxa_atexit@plt+0x68cb4> │ │ │ │ @@ -107307,36 +107307,36 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r3, #116, 12 @ 0x7400000 │ │ │ │ + tsteq r3, #100, 12 @ 0x6400000 │ │ │ │ rscseq r3, r1, #124, 28 @ 0x7c0 │ │ │ │ rscseq r3, r1, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq r3, r1, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 75978 <__cxa_atexit@plt+0x68cec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff84c <__cxa_atexit@plt+0x3f2bc0> │ │ │ │ - tsteq r3, #48, 20 @ 0x30000 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + tsteq r3, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 75998 <__cxa_atexit@plt+0x68d0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #20, 12 @ 0x1400000 │ │ │ │ + tsteq r3, #4, 12 @ 0x400000 │ │ │ │ rscseq r3, r1, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 75a88 <__cxa_atexit@plt+0x68dfc> │ │ │ │ @@ -107383,15 +107383,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r8 │ │ │ │ ldr r8, [pc, #120] @ 75ae4 <__cxa_atexit@plt+0x68e58> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #116] @ 75ae8 <__cxa_atexit@plt+0x68e5c> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 17600bc <__cxa_atexit@plt+0x1753430> │ │ │ │ + b 108b750 <__cxa_atexit@plt+0x107eac4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 75ac8 <__cxa_atexit@plt+0x68e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -107406,19 +107406,19 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r2 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ rscseq r3, r1, #224, 24 @ 0xe000 │ │ │ │ rscseq r3, r1, #20, 26 @ 0x500 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - tsteq r3, #24, 18 @ 0x60000 │ │ │ │ - tsteq r3, #100, 18 @ 0x190000 │ │ │ │ - tsteq r3, #96, 18 @ 0x180000 │ │ │ │ - tsteq r3, #224, 16 @ 0xe00000 │ │ │ │ - tsteq r3, #188, 10 @ 0x2f000000 │ │ │ │ + tsteq r3, #8, 18 @ 0x20000 │ │ │ │ + tsteq r3, #84, 18 @ 0x150000 │ │ │ │ + tsteq r3, #80, 18 @ 0x140000 │ │ │ │ + tsteq r3, #208, 16 @ 0xd00000 │ │ │ │ + tsteq r3, #172, 10 @ 0x2b000000 │ │ │ │ rscseq r3, r1, #16, 24 @ 0x1000 │ │ │ │ rscseq r3, r1, #64, 24 @ 0x4000 │ │ │ │ rscseq r3, r1, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -107458,37 +107458,37 @@ │ │ │ │ str ip, [r5] │ │ │ │ sub sl, r6, #23 │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #76] @ 75be4 <__cxa_atexit@plt+0x68f58> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #72] @ 75be8 <__cxa_atexit@plt+0x68f5c> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 17600bc <__cxa_atexit@plt+0x1753430> │ │ │ │ + b 108b750 <__cxa_atexit@plt+0x107eac4> │ │ │ │ mov r6, r2 │ │ │ │ b 75bb4 <__cxa_atexit@plt+0x68f28> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ 75bc8 <__cxa_atexit@plt+0x68f3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ rscseq r3, r1, #208, 22 @ 0x34000 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - tsteq r3, #232, 14 @ 0x3a00000 │ │ │ │ - tsteq r3, #52, 16 @ 0x340000 │ │ │ │ - tsteq r3, #48, 16 @ 0x300000 │ │ │ │ - tsteq r3, #176, 14 @ 0x2c00000 │ │ │ │ - tsteq r3, #140, 8 @ 0x8c000000 │ │ │ │ + tsteq r3, #216, 14 @ 0x3600000 │ │ │ │ + tsteq r3, #36, 16 @ 0x240000 │ │ │ │ + tsteq r3, #32, 16 @ 0x200000 │ │ │ │ + tsteq r3, #160, 14 @ 0x2800000 │ │ │ │ + tsteq r3, #124, 8 @ 0x7c000000 │ │ │ │ rscseq r3, r1, #228, 20 @ 0xe4000 │ │ │ │ rscseq r3, r1, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 3ffa14 <__cxa_atexit@plt+0x3f2d88> │ │ │ │ + b 3f388c <__cxa_atexit@plt+0x3e6c00> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 75c80 <__cxa_atexit@plt+0x68ff4> │ │ │ │ ldr r3, [pc, #116] @ 75c90 <__cxa_atexit@plt+0x69004> │ │ │ │ @@ -107576,21 +107576,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #156, 10 @ 0x27000000 │ │ │ │ - tsteq r3, #72, 4 @ 0x80000004 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #140, 10 @ 0x23000000 │ │ │ │ + tsteq r3, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 3ffa7c <__cxa_atexit@plt+0x3f2df0> │ │ │ │ + b 3f38f4 <__cxa_atexit@plt+0x3e6c68> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 75e14 <__cxa_atexit@plt+0x69188> │ │ │ │ ldr r3, [pc, #112] @ 75e24 <__cxa_atexit@plt+0x69198> │ │ │ │ @@ -107620,17 +107620,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 75e2c <__cxa_atexit@plt+0x691a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r3, #140, 2 @ 0x23 │ │ │ │ + tsteq r3, #124, 2 │ │ │ │ rscseq r3, r1, #8, 22 @ 0x2000 │ │ │ │ - tsteq r3, #116, 2 │ │ │ │ + tsteq r3, #100, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 75e80 <__cxa_atexit@plt+0x691f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #1 │ │ │ │ blt 75e74 <__cxa_atexit@plt+0x691e8> │ │ │ │ @@ -107642,16 +107642,16 @@ │ │ │ │ cmp r1, #47 @ 0x2f │ │ │ │ addeq r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ add r7, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #40, 2 │ │ │ │ - tsteq r3, #20, 2 │ │ │ │ + tsteq r3, #24, 2 │ │ │ │ + tsteq r3, #4, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 75f0c <__cxa_atexit@plt+0x69280> │ │ │ │ ldr r3, [pc, #116] @ 75f1c <__cxa_atexit@plt+0x69290> │ │ │ │ @@ -107682,17 +107682,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 75f24 <__cxa_atexit@plt+0x69298> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r3, #148 @ 0x94 │ │ │ │ + tsteq r3, #132 @ 0x84 │ │ │ │ rscseq r3, r1, #20, 20 @ 0x14000 │ │ │ │ - tsteq r3, #124 @ 0x7c │ │ │ │ + tsteq r3, #108 @ 0x6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 75f7c <__cxa_atexit@plt+0x692f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #1 │ │ │ │ blt 75f70 <__cxa_atexit@plt+0x692e4> │ │ │ │ @@ -107705,16 +107705,16 @@ │ │ │ │ cmp r1, #47 @ 0x2f │ │ │ │ addeq r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ add r7, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #48 @ 0x30 │ │ │ │ - tsteq r3, #24 │ │ │ │ + tsteq r3, #32 │ │ │ │ + tsteq r3, #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 75fc8 <__cxa_atexit@plt+0x6933c> │ │ │ │ @@ -107782,48 +107782,48 @@ │ │ │ │ stmdb r8, {r3, r7} │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ mov r6, r8 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #124, 4 @ 0xc0000007 │ │ │ │ - tsteq r3, #112 @ 0x70 │ │ │ │ - tsteq r3, #212 @ 0xd4 │ │ │ │ - tsteq r3, #44, 30 @ 0xb0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #108, 4 @ 0xc0000006 │ │ │ │ + tsteq r3, #96 @ 0x60 │ │ │ │ + tsteq r3, #196 @ 0xc4 │ │ │ │ + tsteq r3, #28, 30 @ 0x70 │ │ │ │ rscseq r3, r1, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 76124 <__cxa_atexit@plt+0x69498> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7611c <__cxa_atexit@plt+0x69490> │ │ │ │ ldr r3, [pc, #52] @ 7612c <__cxa_atexit@plt+0x694a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 76130 <__cxa_atexit@plt+0x694a4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 76134 <__cxa_atexit@plt+0x694a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff9e4 <__cxa_atexit@plt+0x3f2d58> │ │ │ │ + b 3f385c <__cxa_atexit@plt+0x3e6bd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r3, r1, #196, 16 @ 0xc40000 │ │ │ │ rscseq r3, r1, #112, 16 @ 0x700000 │ │ │ │ - tsteq r3, #44, 28 @ 0x2c0 │ │ │ │ + tsteq r3, #28, 28 @ 0x1c0 │ │ │ │ rscseq r3, r1, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 761c0 <__cxa_atexit@plt+0x69534> │ │ │ │ @@ -107938,15 +107938,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #16] │ │ │ │ str r9, [r5, #8] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str ip, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ cmp r2, #2 │ │ │ │ bne 76340 <__cxa_atexit@plt+0x696b4> │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ str r9, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ b 76598 <__cxa_atexit@plt+0x6990c> │ │ │ │ @@ -107977,15 +107977,15 @@ │ │ │ │ stm lr, {r0, r3, r9} │ │ │ │ str r1, [r6, #20] │ │ │ │ str ip, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ sub r8, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 76420 <__cxa_atexit@plt+0x69794> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -107996,26 +107996,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #48, 26 @ 0xc00 │ │ │ │ - tsteq r3, #12, 26 @ 0x300 │ │ │ │ - tsteq r3, #228, 24 @ 0xe400 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #32, 26 @ 0x800 │ │ │ │ + tsteq r3, #252, 24 @ 0xfc00 │ │ │ │ + tsteq r3, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - tsteq r3, #36, 30 @ 0x90 │ │ │ │ + tsteq r3, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0x000004b8 │ │ │ │ rscseq r3, r1, #200, 10 @ 0x32000000 │ │ │ │ - tsteq r3, #204, 22 @ 0x33000 │ │ │ │ - tsteq r3, #40, 24 @ 0x2800 │ │ │ │ + tsteq r3, #188, 22 @ 0x2f000 │ │ │ │ + tsteq r3, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r7, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 764d4 <__cxa_atexit@plt+0x69848> │ │ │ │ @@ -108049,17 +108049,17 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ sub r7, r6, #11 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #208, 20 @ 0xd0000 │ │ │ │ - tsteq r3, #180, 20 @ 0xb4000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #192, 20 @ 0xc0000 │ │ │ │ + tsteq r3, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, r7, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 76584 <__cxa_atexit@plt+0x698f8> │ │ │ │ @@ -108093,17 +108093,17 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ sub r7, r6, #11 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #32, 20 @ 0x20000 │ │ │ │ - tsteq r3, #4, 20 @ 0x4000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #16, 20 @ 0x10000 │ │ │ │ + tsteq r3, #244, 18 @ 0x3d0000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 7665c <__cxa_atexit@plt+0x699d0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r7, #1 │ │ │ │ @@ -108117,15 +108117,15 @@ │ │ │ │ bmi 76648 <__cxa_atexit@plt+0x699bc> │ │ │ │ ldr r1, [pc, #180] @ 76690 <__cxa_atexit@plt+0x69a04> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ str r2, [r5, #32] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r7, [r5, #12] │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr r7, [pc, #140] @ 76684 <__cxa_atexit@plt+0x699f8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r0, [pc, #132] @ 76688 <__cxa_atexit@plt+0x699fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #112] @ 76680 <__cxa_atexit@plt+0x699f4> │ │ │ │ @@ -108152,17 +108152,17 @@ │ │ │ │ ldr r7, [pc, #40] @ 7668c <__cxa_atexit@plt+0x69a00> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #16 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #176, 24 @ 0xb000 │ │ │ │ - tsteq r3, #84, 18 @ 0x150000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #160, 24 @ 0xa000 │ │ │ │ + tsteq r3, #68, 18 @ 0x110000 │ │ │ │ rscseq r3, r1, #236, 6 @ 0xb0000003 │ │ │ │ rscseq r3, r1, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq r3, r1, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r8, asr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -108207,17 +108207,17 @@ │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #88, 16 @ 0x580000 │ │ │ │ - tsteq r3, #60, 16 @ 0x3c0000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #72, 16 @ 0x480000 │ │ │ │ + tsteq r3, #44, 16 @ 0x2c0000 │ │ │ │ rscseq r3, r1, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -108243,25 +108243,25 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r3, [pc, #32] @ 76810 <__cxa_atexit@plt+0x69b84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ rscseq r3, r1, #156, 2 @ 0x27 │ │ │ │ - tsteq r3, #160, 14 @ 0x2800000 │ │ │ │ - tsteq r3, #252, 14 @ 0x3f00000 │ │ │ │ + tsteq r3, #144, 14 @ 0x2400000 │ │ │ │ + tsteq r3, #236, 14 @ 0x3b00000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -108280,16 +108280,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 76880 <__cxa_atexit@plt+0x69bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r3, #36, 14 @ 0x900000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r3, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -108306,16 +108306,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 768e8 <__cxa_atexit@plt+0x69c5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r3, #172, 12 @ 0xac00000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r3, #156, 12 @ 0x9c00000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ rscseq r3, r1, #252 @ 0xfc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -108356,15 +108356,15 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ add lr, r6, #20 │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ str r8, [r6, #32] │ │ │ │ sub r8, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -108372,22 +108372,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ rscseq r3, r1, #108 @ 0x6c │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ rscseq r3, r1, #204 @ 0xcc │ │ │ │ - tsteq r3, #216, 10 @ 0x36000000 │ │ │ │ - tsteq r3, #52, 12 @ 0x3400000 │ │ │ │ + tsteq r3, #200, 10 @ 0x32000000 │ │ │ │ + tsteq r3, #36, 12 @ 0x2400000 │ │ │ │ rscseq r2, r1, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #168] @ 76acc <__cxa_atexit@plt+0x69e40> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -108420,28 +108420,28 @@ │ │ │ │ str r9, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r3, [r6, #32] │ │ │ │ sub r8, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ rscseq r2, r1, #208, 30 @ 0x340 │ │ │ │ - tsteq r3, #220, 8 @ 0xdc000000 │ │ │ │ - tsteq r3, #56, 10 @ 0xe000000 │ │ │ │ + tsteq r3, #204, 8 @ 0xcc000000 │ │ │ │ + tsteq r3, #40, 10 @ 0xa000000 │ │ │ │ rscseq r2, r1, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -108465,22 +108465,22 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ rscseq r2, r1, #24, 30 @ 0x60 │ │ │ │ - tsteq r3, #36, 8 @ 0x24000000 │ │ │ │ - tsteq r3, #128, 8 @ 0x80000000 │ │ │ │ + tsteq r3, #20, 8 @ 0x14000000 │ │ │ │ + tsteq r3, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -108498,16 +108498,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 76be8 <__cxa_atexit@plt+0x69f5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r3, #188, 6 @ 0xf0000002 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r3, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -108524,82 +108524,82 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 76c50 <__cxa_atexit@plt+0x69fc4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r3, #68, 6 @ 0x10000001 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r3, #52, 6 @ 0xd0000000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ rscseq r2, r1, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 76cb0 <__cxa_atexit@plt+0x6a024> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 76ca8 <__cxa_atexit@plt+0x6a01c> │ │ │ │ ldr r3, [pc, #48] @ 76cb8 <__cxa_atexit@plt+0x6a02c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 76cbc <__cxa_atexit@plt+0x6a030> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #32 │ │ │ │ - b 3ff6ec <__cxa_atexit@plt+0x3f2a60> │ │ │ │ + b 3f359c <__cxa_atexit@plt+0x3e6910> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #172, 4 @ 0xc000000a │ │ │ │ - tsteq r3, #8, 6 @ 0x20000000 │ │ │ │ + tsteq r3, #156, 4 @ 0xc0000009 │ │ │ │ + tsteq r3, #248, 4 @ 0x8000000f │ │ │ │ rscseq r2, r1, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 76ce0 <__cxa_atexit@plt+0x6a054> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 180f414 <__cxa_atexit@plt+0x1802788> │ │ │ │ + b e23cec <__cxa_atexit@plt+0xe17060> │ │ │ │ rscseq r2, r1, #148, 26 @ 0x2500 │ │ │ │ rscseq r2, r1, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 76d44 <__cxa_atexit@plt+0x6a0b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 76d3c <__cxa_atexit@plt+0x6a0b0> │ │ │ │ ldr r3, [pc, #52] @ 76d4c <__cxa_atexit@plt+0x6a0c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 76d50 <__cxa_atexit@plt+0x6a0c4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 76d54 <__cxa_atexit@plt+0x6a0c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff9e4 <__cxa_atexit@plt+0x3f2d58> │ │ │ │ + b 3f385c <__cxa_atexit@plt+0x3e6bd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r2, r1, #116, 28 @ 0x740 │ │ │ │ rscseq r2, r1, #228, 26 @ 0x3900 │ │ │ │ - tsteq r3, #12, 4 @ 0xc0000000 │ │ │ │ + tsteq r3, #252, 2 @ 0x3f │ │ │ │ ldr r8, [r5] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 76d9c <__cxa_atexit@plt+0x6a110> │ │ │ │ ldr lr, [pc, #64] @ 76db4 <__cxa_atexit@plt+0x6a128> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -108608,15 +108608,15 @@ │ │ │ │ ldr r2, [r1, #11] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r0, r2, r8} │ │ │ │ str lr, [r5, #-12]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #20] @ 76db8 <__cxa_atexit@plt+0x6a12c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5] │ │ │ │ stmib r5, {r1, r9} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @@ -108638,15 +108638,15 @@ │ │ │ │ str r9, [r5, #-16] │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r0, r8} │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #20] @ 76e30 <__cxa_atexit@plt+0x6a1a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -108757,15 +108757,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ str ip, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r7, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ str r2, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r5, #24] │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r9, r3 │ │ │ │ bcc 7715c <__cxa_atexit@plt+0x6a4d0> │ │ │ │ @@ -108791,15 +108791,15 @@ │ │ │ │ str r2, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ str r4, [r6, #32] │ │ │ │ sub r8, r3, #6 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ str fp, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str sl, [r5, #20] │ │ │ │ b 770e0 <__cxa_atexit@plt+0x6a454> │ │ │ │ str r8, [r5, #20] │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -108831,61 +108831,61 @@ │ │ │ │ adds r7, r7, #2 │ │ │ │ bmi 77134 <__cxa_atexit@plt+0x6a4a8> │ │ │ │ ldr r4, [pc, #200] @ 771d0 <__cxa_atexit@plt+0x6a544> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #4]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr r4, [pc, #140] @ 771ac <__cxa_atexit@plt+0x6a520> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ add r8, r4, #2 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r7, [pc, #108] @ 771a8 <__cxa_atexit@plt+0x6a51c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #56] @ 7719c <__cxa_atexit@plt+0x6a510> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #84, 8 @ 0x54000000 │ │ │ │ - tsteq r3, #168 @ 0xa8 │ │ │ │ - tsteq r3, #220 @ 0xdc │ │ │ │ - tsteq r3, #164 @ 0xa4 │ │ │ │ - tsteq r3, #144 @ 0x90 │ │ │ │ - tsteq r3, #108 @ 0x6c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #68, 8 @ 0x44000000 │ │ │ │ + tsteq r3, #152 @ 0x98 │ │ │ │ + tsteq r3, #204 @ 0xcc │ │ │ │ + tsteq r3, #148 @ 0x94 │ │ │ │ + tsteq r3, #128 @ 0x80 │ │ │ │ + tsteq r3, #92 @ 0x5c │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - tsteq r3, #92, 4 @ 0xc0000005 │ │ │ │ - tsteq r3, #196, 2 @ 0x31 │ │ │ │ + tsteq r3, #76, 4 @ 0xc0000004 │ │ │ │ + tsteq r3, #180, 2 @ 0x2d │ │ │ │ rscseq r2, r1, #216, 20 @ 0xd8000 │ │ │ │ rscseq r2, r1, #248, 20 @ 0xf8000 │ │ │ │ rscseq r2, r1, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ - tsteq r3, #32, 30 @ 0x80 │ │ │ │ - tsteq r3, #224, 4 │ │ │ │ - tsteq r3, #112, 30 @ 0x1c0 │ │ │ │ + tsteq r3, #16, 30 @ 0x40 │ │ │ │ + tsteq r3, #208, 4 │ │ │ │ + tsteq r3, #96, 30 @ 0x180 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ rscseq r2, r1, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -108919,33 +108919,33 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ bmi 77298 <__cxa_atexit@plt+0x6a60c> │ │ │ │ ldr r3, [pc, #88] @ 772c4 <__cxa_atexit@plt+0x6a638> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr r4, [pc, #64] @ 772c0 <__cxa_atexit@plt+0x6a634> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r8, r4, #2 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r7, [pc, #28] @ 772bc <__cxa_atexit@plt+0x6a630> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #52, 26 @ 0xd00 │ │ │ │ - tsteq r3, #96 @ 0x60 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #36, 26 @ 0x900 │ │ │ │ + tsteq r3, #80 @ 0x50 │ │ │ │ rscseq r2, r1, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ rscseq r2, r1, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -108980,33 +108980,33 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ bmi 7738c <__cxa_atexit@plt+0x6a700> │ │ │ │ ldr r3, [pc, #88] @ 773b8 <__cxa_atexit@plt+0x6a72c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr r4, [pc, #64] @ 773b4 <__cxa_atexit@plt+0x6a728> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r8, r4, #2 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r7, [pc, #28] @ 773b0 <__cxa_atexit@plt+0x6a724> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #64, 24 @ 0x4000 │ │ │ │ - tsteq r3, #108, 30 @ 0x1b0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #48, 24 @ 0x3000 │ │ │ │ + tsteq r3, #92, 30 @ 0x170 │ │ │ │ rscseq r2, r1, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ rscseq r2, r1, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -109042,34 +109042,34 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ bmi 77484 <__cxa_atexit@plt+0x6a7f8> │ │ │ │ ldr r3, [pc, #96] @ 774b4 <__cxa_atexit@plt+0x6a828> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr r4, [pc, #68] @ 774b0 <__cxa_atexit@plt+0x6a824> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r8, r4, #2 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r7, [pc, #32] @ 774ac <__cxa_atexit@plt+0x6a820> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #76, 22 @ 0x13000 │ │ │ │ - tsteq r3, #116, 28 @ 0x740 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #60, 22 @ 0xf000 │ │ │ │ + tsteq r3, #100, 28 @ 0x640 │ │ │ │ rscseq r2, r1, #140, 14 @ 0x2300000 │ │ │ │ muleq r0, r0, r1 │ │ │ │ rscseq r2, r1, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -109095,26 +109095,26 @@ │ │ │ │ str lr, [r5] │ │ │ │ str r8, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r8, r9, sl} │ │ │ │ str r8, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r3, [pc, #36] @ 77564 <__cxa_atexit@plt+0x6a8d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, #80, 20 @ 0x50000 │ │ │ │ - tsteq r3, #16, 28 @ 0x100 │ │ │ │ - tsteq r3, #160, 20 @ 0xa0000 │ │ │ │ + tsteq r3, #64, 20 @ 0x40000 │ │ │ │ + tsteq r3, #0, 28 │ │ │ │ + tsteq r3, #144, 20 @ 0x90000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ rscseq r2, r1, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -109122,27 +109122,27 @@ │ │ │ │ beq 775a4 <__cxa_atexit@plt+0x6a918> │ │ │ │ adds r7, r9, #2 │ │ │ │ bmi 775bc <__cxa_atexit@plt+0x6a930> │ │ │ │ ldr r3, [pc, #64] @ 775d8 <__cxa_atexit@plt+0x6a94c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr r3, [pc, #40] @ 775d4 <__cxa_atexit@plt+0x6a948> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r7, [pc, #12] @ 775d0 <__cxa_atexit@plt+0x6a944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #60, 26 @ 0xf00 │ │ │ │ + tsteq r3, #44, 26 @ 0xb00 │ │ │ │ rscseq r2, r1, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ rscseq r2, r1, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r6 │ │ │ │ @@ -109197,28 +109197,28 @@ │ │ │ │ str r9, [r8, #24] │ │ │ │ str r0, [r8, #28] │ │ │ │ str ip, [r8, #32] │ │ │ │ str r2, [r8, #36] @ 0x24 │ │ │ │ str lr, [r8, #40] @ 0x28 │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #10 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #56, 18 @ 0xe0000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #40, 18 @ 0xa0000 │ │ │ │ rscseq r2, r1, #68, 8 @ 0x44000000 │ │ │ │ - tsteq r3, #44, 18 @ 0xb0000 │ │ │ │ - tsteq r3, #36, 18 @ 0x90000 │ │ │ │ - tsteq r3, #64, 18 @ 0x100000 │ │ │ │ - tsteq r3, #184, 16 @ 0xb80000 │ │ │ │ - tsteq r3, #168, 24 @ 0xa800 │ │ │ │ - tsteq r3, #108, 20 @ 0x6c000 │ │ │ │ - tsteq r3, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r3, #28, 18 @ 0x70000 │ │ │ │ + tsteq r3, #20, 18 @ 0x50000 │ │ │ │ + tsteq r3, #48, 18 @ 0xc0000 │ │ │ │ + tsteq r3, #168, 16 @ 0xa80000 │ │ │ │ + tsteq r3, #152, 24 @ 0x9800 │ │ │ │ + tsteq r3, #92, 20 @ 0x5c000 │ │ │ │ + tsteq r3, #176, 16 @ 0xb00000 │ │ │ │ rscseq r2, r1, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 77768 <__cxa_atexit@plt+0x6aadc> │ │ │ │ @@ -109294,15 +109294,15 @@ │ │ │ │ str r0, [r5, #-8] │ │ │ │ str r7, [r5, #-12] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r8} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #32] @ 77888 <__cxa_atexit@plt+0x6abfc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ @@ -109335,15 +109335,15 @@ │ │ │ │ ldr r2, [r1, #11] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r0, r2, r8} │ │ │ │ str lr, [r5, #-12]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 77920 <__cxa_atexit@plt+0x6ac94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5] │ │ │ │ stmib r5, {r1, r7} │ │ │ │ @@ -109367,15 +109367,15 @@ │ │ │ │ ldr r2, [r1, #11] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r0, r2, r8} │ │ │ │ str lr, [r5, #-12]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r3, [pc, #24] @ 77998 <__cxa_atexit@plt+0x6ad0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5] │ │ │ │ stmib r5, {r1, r7} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -109410,29 +109410,29 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r1, [r5] │ │ │ │ add r1, lr, #2 │ │ │ │ stmib r6, {r0, r2} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa84 <__cxa_atexit@plt+0x3f2df8> │ │ │ │ + b 3f38fc <__cxa_atexit@plt+0x3e6c70> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r3, #112, 10 @ 0x1c000000 │ │ │ │ + tsteq r3, #96, 10 @ 0x18000000 │ │ │ │ rscseq r2, r1, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r3, #56, 10 @ 0xe000000 │ │ │ │ + tsteq r3, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 77aac <__cxa_atexit@plt+0x6ae20> │ │ │ │ @@ -109444,21 +109444,21 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r1, [r5] │ │ │ │ add r1, lr, #2 │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ffa84 <__cxa_atexit@plt+0x3f2df8> │ │ │ │ + b 3f38fc <__cxa_atexit@plt+0x3e6c70> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r2, r1, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r3, #172, 8 @ 0xac000000 │ │ │ │ + tsteq r3, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 77af8 <__cxa_atexit@plt+0x6ae6c> │ │ │ │ @@ -109466,16 +109466,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #180, 16 @ 0xb40000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -109500,55 +109500,55 @@ │ │ │ │ ldr r7, [pc, #28] @ 77b90 <__cxa_atexit@plt+0x6af04> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - tsteq r3, #204, 10 @ 0x33000000 │ │ │ │ - tsteq r3, #84, 16 @ 0x540000 │ │ │ │ + tsteq r3, #188, 10 @ 0x2f000000 │ │ │ │ + tsteq r3, #68, 16 @ 0x440000 │ │ │ │ rscseq r2, r1, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 77bf4 <__cxa_atexit@plt+0x6af68> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 77bec <__cxa_atexit@plt+0x6af60> │ │ │ │ ldr r3, [pc, #56] @ 77bfc <__cxa_atexit@plt+0x6af70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 77c00 <__cxa_atexit@plt+0x6af74> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #48] @ 77c04 <__cxa_atexit@plt+0x6af78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff84c <__cxa_atexit@plt+0x3f2bc0> │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r2, r1, #168, 2 @ 0x2a │ │ │ │ rscseq r2, r1, #196 @ 0xc4 │ │ │ │ - tsteq r3, #96, 6 @ 0x80000001 │ │ │ │ + tsteq r3, #80, 6 @ 0x40000001 │ │ │ │ rscseq r2, r1, #124, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 77c6c <__cxa_atexit@plt+0x6afe0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 77c64 <__cxa_atexit@plt+0x6afd8> │ │ │ │ ldr r3, [pc, #56] @ 77c74 <__cxa_atexit@plt+0x6afe8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #52] @ 77c78 <__cxa_atexit@plt+0x6afec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -109561,25 +109561,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rscseq r2, r1, #44, 2 │ │ │ │ - tsteq r3, #228, 4 @ 0x4000000e │ │ │ │ + tsteq r3, #212, 4 @ 0x4000000d │ │ │ │ rscseq r2, r1, #16, 2 │ │ │ │ rscseq r2, r1, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 77ca8 <__cxa_atexit@plt+0x6b01c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r2, r1, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 77ce0 <__cxa_atexit@plt+0x6b054> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 77ce4 <__cxa_atexit@plt+0x6b058> │ │ │ │ @@ -109603,18 +109603,18 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #24] @ 77d2c <__cxa_atexit@plt+0x6b0a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 77d30 <__cxa_atexit@plt+0x6b0a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 2613ec <__cxa_atexit@plt+0x254760> │ │ │ │ + b 8d4ac <__cxa_atexit@plt+0x80820> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r3, #144, 12 @ 0x9000000 │ │ │ │ - tsteq r3, #136, 12 @ 0x8800000 │ │ │ │ + tsteq r3, #128, 12 @ 0x8000000 │ │ │ │ + tsteq r3, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -109641,17 +109641,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 77dc8 <__cxa_atexit@plt+0x6b13c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r3, #112, 6 @ 0xc0000001 │ │ │ │ - tsteq r3, #224, 10 @ 0x38000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r3, #96, 6 @ 0x80000001 │ │ │ │ + tsteq r3, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -109678,17 +109678,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 77e5c <__cxa_atexit@plt+0x6b1d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r3, #224, 4 │ │ │ │ - tsteq r3, #88, 10 @ 0x16000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r3, #208, 4 │ │ │ │ + tsteq r3, #72, 10 @ 0x12000000 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ rscseq r1, r1, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 77ee8 <__cxa_atexit@plt+0x6b25c> │ │ │ │ @@ -109710,27 +109710,27 @@ │ │ │ │ ldr r3, [pc, #64] @ 77efc <__cxa_atexit@plt+0x6b270> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #52] @ 77f00 <__cxa_atexit@plt+0x6b274> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3ffa3c <__cxa_atexit@plt+0x3f2db0> │ │ │ │ + b 3f38b4 <__cxa_atexit@plt+0x3e6c28> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, #168 @ 0xa8 │ │ │ │ + tsteq r3, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r3, #212 @ 0xd4 │ │ │ │ + tsteq r3, #196 @ 0xc4 │ │ │ │ rscseq r1, r1, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 77f50 <__cxa_atexit@plt+0x6b2c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -109739,64 +109739,64 @@ │ │ │ │ ldr r3, [pc, #36] @ 77f54 <__cxa_atexit@plt+0x6b2c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 77f58 <__cxa_atexit@plt+0x6b2cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3ffa3c <__cxa_atexit@plt+0x3f2db0> │ │ │ │ + b 3f38b4 <__cxa_atexit@plt+0x3e6c28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r3, #96 @ 0x60 │ │ │ │ + tsteq r3, #80 @ 0x50 │ │ │ │ rscseq r1, r1, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 77f88 <__cxa_atexit@plt+0x6b2fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 77f8c <__cxa_atexit@plt+0x6b300> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3ffa3c <__cxa_atexit@plt+0x3f2db0> │ │ │ │ + b 3f38b4 <__cxa_atexit@plt+0x3e6c28> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r3, #32 │ │ │ │ + tsteq r3, #16 │ │ │ │ rscseq r1, r1, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 77fb8 <__cxa_atexit@plt+0x6b32c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 77fbc <__cxa_atexit@plt+0x6b330> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq r1, r1, #0, 28 │ │ │ │ rscseq r1, r1, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 77fe4 <__cxa_atexit@plt+0x6b358> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r1, r1, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7800c <__cxa_atexit@plt+0x6b380> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -109820,17 +109820,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 78094 <__cxa_atexit@plt+0x6b408> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r3, #36, 30 @ 0x90 │ │ │ │ - tsteq r3, #24, 30 @ 0x60 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r3, #20, 30 @ 0x50 │ │ │ │ + tsteq r3, #8, 30 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -109851,17 +109851,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 78110 <__cxa_atexit@plt+0x6b484> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r3, #164, 28 @ 0xa40 │ │ │ │ - tsteq r3, #160, 28 @ 0xa00 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r3, #148, 28 @ 0x940 │ │ │ │ + tsteq r3, #144, 28 @ 0x900 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ rscseq r1, r1, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -109888,56 +109888,56 @@ │ │ │ │ ldr r7, [pc, #28] @ 781a0 <__cxa_atexit@plt+0x6b514> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - tsteq r3, #188, 30 @ 0x2f0 │ │ │ │ - tsteq r3, #68, 4 @ 0x40000004 │ │ │ │ + tsteq r3, #172, 30 @ 0x2b0 │ │ │ │ + tsteq r3, #52, 4 @ 0x40000003 │ │ │ │ rscseq r1, r1, #88, 24 @ 0x5800 │ │ │ │ rscseq r1, r1, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 78208 <__cxa_atexit@plt+0x6b57c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 78200 <__cxa_atexit@plt+0x6b574> │ │ │ │ ldr r3, [pc, #56] @ 78210 <__cxa_atexit@plt+0x6b584> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 78214 <__cxa_atexit@plt+0x6b588> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #48] @ 78218 <__cxa_atexit@plt+0x6b58c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff84c <__cxa_atexit@plt+0x3f2bc0> │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r1, r1, #4, 24 @ 0x400 │ │ │ │ rscseq r1, r1, #176, 20 @ 0xb0000 │ │ │ │ - tsteq r3, #76, 26 @ 0x1300 │ │ │ │ + tsteq r3, #60, 26 @ 0xf00 │ │ │ │ rscseq r1, r1, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 78280 <__cxa_atexit@plt+0x6b5f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 78278 <__cxa_atexit@plt+0x6b5ec> │ │ │ │ ldr r3, [pc, #56] @ 78288 <__cxa_atexit@plt+0x6b5fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #52] @ 7828c <__cxa_atexit@plt+0x6b600> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -109950,25 +109950,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rscseq r1, r1, #140, 22 @ 0x23000 │ │ │ │ - tsteq r3, #208, 24 @ 0xd000 │ │ │ │ + tsteq r3, #192, 24 @ 0xc000 │ │ │ │ rscseq r1, r1, #112, 22 @ 0x1c000 │ │ │ │ rscseq r1, r1, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 782bc <__cxa_atexit@plt+0x6b630> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ rscseq r1, r1, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 782f4 <__cxa_atexit@plt+0x6b668> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 782f8 <__cxa_atexit@plt+0x6b66c> │ │ │ │ @@ -109992,18 +109992,18 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #24] @ 78340 <__cxa_atexit@plt+0x6b6b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 78344 <__cxa_atexit@plt+0x6b6b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 2613ec <__cxa_atexit@plt+0x254760> │ │ │ │ + b 8d4ac <__cxa_atexit@plt+0x80820> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r3, #124 @ 0x7c │ │ │ │ - tsteq r3, #116 @ 0x74 │ │ │ │ + tsteq r3, #108 @ 0x6c │ │ │ │ + tsteq r3, #100 @ 0x64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -110030,17 +110030,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 783dc <__cxa_atexit@plt+0x6b750> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r3, #92, 26 @ 0x1700 │ │ │ │ - tsteq r3, #204, 30 @ 0x330 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r3, #76, 26 @ 0x1300 │ │ │ │ + tsteq r3, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -110067,72 +110067,72 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 78470 <__cxa_atexit@plt+0x6b7e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r3, #204, 24 @ 0xcc00 │ │ │ │ - tsteq r3, #68, 30 @ 0x110 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r3, #188, 24 @ 0xbc00 │ │ │ │ + tsteq r3, #52, 30 @ 0xd0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ rscseq r1, r1, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 784d4 <__cxa_atexit@plt+0x6b848> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 784cc <__cxa_atexit@plt+0x6b840> │ │ │ │ ldr r3, [pc, #52] @ 784dc <__cxa_atexit@plt+0x6b850> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 784e0 <__cxa_atexit@plt+0x6b854> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 784e4 <__cxa_atexit@plt+0x6b858> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff9e4 <__cxa_atexit@plt+0x3f2d58> │ │ │ │ + b 3f385c <__cxa_atexit@plt+0x3e6bd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r1, r1, #92, 20 @ 0x5c000 │ │ │ │ rscseq r1, r1, #224, 18 @ 0x380000 │ │ │ │ - tsteq r3, #124, 20 @ 0x7c000 │ │ │ │ + tsteq r3, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #32] @ 7851c <__cxa_atexit@plt+0x6b890> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 78520 <__cxa_atexit@plt+0x6b894> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #24] @ 78524 <__cxa_atexit@plt+0x6b898> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ rscseq r1, r1, #84, 20 @ 0x54000 │ │ │ │ rscseq r1, r1, #48, 16 @ 0x300000 │ │ │ │ - tsteq r3, #52, 26 @ 0xd00 │ │ │ │ + tsteq r3, #36, 26 @ 0x900 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 78548 <__cxa_atexit@plt+0x6b8bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #112, 28 @ 0x700 │ │ │ │ + tsteq r3, #96, 28 @ 0x600 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ rscseq r1, r1, #164, 20 @ 0xa4000 │ │ │ │ @@ -110176,19 +110176,19 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 78624 <__cxa_atexit@plt+0x6b998> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 78628 <__cxa_atexit@plt+0x6b99c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 25e244 <__cxa_atexit@plt+0x2515b8> │ │ │ │ + b 8a304 <__cxa_atexit@plt+0x7d678> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r3, #180, 26 @ 0x2d00 │ │ │ │ - tsteq r3, #156, 26 @ 0x2700 │ │ │ │ - tsteq r3, #148, 26 @ 0x2500 │ │ │ │ + tsteq r3, #164, 26 @ 0x2900 │ │ │ │ + tsteq r3, #140, 26 @ 0x2300 │ │ │ │ + tsteq r3, #132, 26 @ 0x2100 │ │ │ │ rscseq r1, r1, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 78670 <__cxa_atexit@plt+0x6b9e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -110208,22 +110208,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ 786b4 <__cxa_atexit@plt+0x6ba28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r2, #2 │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ rscseq r1, r1, #216, 16 @ 0xd80000 │ │ │ │ rscseq r1, r1, #180, 12 @ 0xb400000 │ │ │ │ - tsteq r3, #184, 22 @ 0x2e000 │ │ │ │ + tsteq r3, #168, 22 @ 0x2a000 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ rscseq r1, r1, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -110265,18 +110265,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r3, #48, 16 @ 0x300000 │ │ │ │ - tsteq r3, #132, 24 @ 0x8400 │ │ │ │ + tsteq r3, #32, 16 @ 0x200000 │ │ │ │ + tsteq r3, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 787d0 <__cxa_atexit@plt+0x6bb44> │ │ │ │ @@ -110288,31 +110288,31 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #4, 24 @ 0x400 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7881c <__cxa_atexit@plt+0x6bb90> │ │ │ │ ldr r2, [pc, #36] @ 78824 <__cxa_atexit@plt+0x6bb98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -110326,15 +110326,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ rscseq r1, r1, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -110364,32 +110364,32 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 7894c <__cxa_atexit@plt+0x6bcc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - tsteq r3, #176, 12 @ 0xb000000 │ │ │ │ - tsteq r3, #84, 20 @ 0x54000 │ │ │ │ + tsteq r3, #160, 12 @ 0xa000000 │ │ │ │ + tsteq r3, #68, 20 @ 0x44000 │ │ │ │ rscseq r1, r1, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 789bc <__cxa_atexit@plt+0x6bd30> │ │ │ │ mov r3, r7 │ │ │ │ @@ -110408,42 +110408,42 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #28] @ 789e4 <__cxa_atexit@plt+0x6bd58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r3, #0, 12 │ │ │ │ - tsteq r3, #176, 18 @ 0x2c0000 │ │ │ │ + tsteq r3, #240, 10 @ 0x3c000000 │ │ │ │ + tsteq r3, #160, 18 @ 0x280000 │ │ │ │ rscseq r1, r1, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 78a20 <__cxa_atexit@plt+0x6bd94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #16] @ 78a24 <__cxa_atexit@plt+0x6bd98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, #140, 10 @ 0x23000000 │ │ │ │ + tsteq r3, #124, 10 @ 0x1f000000 │ │ │ │ rscseq r1, r1, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -110462,18 +110462,18 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #11 │ │ │ │ sub r9, r6, #23 │ │ │ │ - b 3ffa5c <__cxa_atexit@plt+0x3f2dd0> │ │ │ │ + b 3f38d4 <__cxa_atexit@plt+0x3e6c48> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ rscseq r1, r1, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ @@ -110498,15 +110498,15 @@ │ │ │ │ b 78b30 <__cxa_atexit@plt+0x6bea4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r3, #80, 8 @ 0x50000000 │ │ │ │ + tsteq r3, #64, 8 @ 0x40000000 │ │ │ │ rscseq r1, r1, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #448] @ 78cf8 <__cxa_atexit@plt+0x6c06c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -110560,15 +110560,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #16] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ cmp r0, #2 │ │ │ │ bne 78c38 <__cxa_atexit@plt+0x6bfac> │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r3, r9} │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ b 78e84 <__cxa_atexit@plt+0x6c1f8> │ │ │ │ @@ -110597,15 +110597,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ add r1, r6, #12 │ │ │ │ stm r1, {r0, r9, sl} │ │ │ │ add r0, r6, #24 │ │ │ │ stm r0, {r3, r9, lr} │ │ │ │ sub r8, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 78d0c <__cxa_atexit@plt+0x6c080> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -110615,26 +110615,26 @@ │ │ │ │ ldr r6, [pc, #36] @ 78d04 <__cxa_atexit@plt+0x6c078> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #52, 8 @ 0x34000000 │ │ │ │ - tsteq r3, #20, 8 @ 0x14000000 │ │ │ │ - tsteq r3, #236, 6 @ 0xb0000003 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #36, 8 @ 0x24000000 │ │ │ │ + tsteq r3, #4, 8 @ 0x4000000 │ │ │ │ + tsteq r3, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r3, #52, 12 @ 0x3400000 │ │ │ │ + tsteq r3, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r4, lsr #9 │ │ │ │ - tsteq r3, #220, 4 @ 0xc000000d │ │ │ │ - tsteq r3, #156, 12 @ 0x9c00000 │ │ │ │ - tsteq r3, #44, 6 @ 0xb0000000 │ │ │ │ + tsteq r3, #204, 4 @ 0xc000000c │ │ │ │ + tsteq r3, #140, 12 @ 0x8c00000 │ │ │ │ + tsteq r3, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r7, ror #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 78dc0 <__cxa_atexit@plt+0x6c134> │ │ │ │ @@ -110668,17 +110668,17 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ sub r7, r6, #11 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #228, 2 @ 0x39 │ │ │ │ - tsteq r3, #200, 2 @ 0x32 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #212, 2 @ 0x35 │ │ │ │ + tsteq r3, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r7, ror #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 78e70 <__cxa_atexit@plt+0x6c1e4> │ │ │ │ @@ -110712,17 +110712,17 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ sub r7, r6, #11 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #52, 2 │ │ │ │ - tsteq r3, #24, 2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #36, 2 │ │ │ │ + tsteq r3, #8, 2 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 78f44 <__cxa_atexit@plt+0x6c2b8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r7, #1 │ │ │ │ @@ -110735,15 +110735,15 @@ │ │ │ │ adds r7, r2, r3 │ │ │ │ bmi 78f30 <__cxa_atexit@plt+0x6c2a4> │ │ │ │ ldr r2, [pc, #176] @ 78f78 <__cxa_atexit@plt+0x6c2ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ str r3, [r5, #20] │ │ │ │ str r7, [r5, #12] │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr r7, [pc, #140] @ 78f6c <__cxa_atexit@plt+0x6c2e0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r0, [pc, #132] @ 78f70 <__cxa_atexit@plt+0x6c2e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #112] @ 78f68 <__cxa_atexit@plt+0x6c2dc> │ │ │ │ @@ -110770,17 +110770,17 @@ │ │ │ │ ldr r7, [pc, #40] @ 78f74 <__cxa_atexit@plt+0x6c2e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #16 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #200, 6 @ 0x20000003 │ │ │ │ - tsteq r3, #108 @ 0x6c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #184, 6 @ 0xe0000002 │ │ │ │ + tsteq r3, #92 @ 0x5c │ │ │ │ rscseq r1, r1, #76 @ 0x4c │ │ │ │ rscseq r1, r1, #64 @ 0x40 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ rscseq r1, r1, #32 │ │ │ │ andeq r1, r0, r8, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -110825,17 +110825,17 @@ │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #112, 30 @ 0x1c0 │ │ │ │ - tsteq r3, #84, 30 @ 0x150 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #96, 30 @ 0x180 │ │ │ │ + tsteq r3, #68, 30 @ 0x110 │ │ │ │ rscseq r0, r1, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -110859,26 +110859,26 @@ │ │ │ │ str lr, [r5] │ │ │ │ str r8, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r8, r9, sl} │ │ │ │ str r8, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r3, [pc, #36] @ 790f4 <__cxa_atexit@plt+0x6c468> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r3, #192, 28 @ 0xc00 │ │ │ │ - tsteq r3, #128, 4 │ │ │ │ - tsteq r3, #16, 30 @ 0x40 │ │ │ │ + tsteq r3, #176, 28 @ 0xb00 │ │ │ │ + tsteq r3, #112, 4 │ │ │ │ + tsteq r3, #0, 30 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -110897,16 +110897,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 79164 <__cxa_atexit@plt+0x6c4d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r3, #64, 28 @ 0x400 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r3, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -110923,24 +110923,24 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 791cc <__cxa_atexit@plt+0x6c540> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r3, #200, 26 @ 0x3200 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r3, #184, 26 @ 0x2e00 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ rscseq r0, r1, #0, 28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls lr, [pc, #96] @ 7926c <__cxa_atexit@plt+0x6c5e0> │ │ │ │ @@ -110966,15 +110966,15 @@ │ │ │ │ strls r9, [r5, #12] │ │ │ │ strls r1, [r5, #8] │ │ │ │ strls r8, [r5, #4] │ │ │ │ ldrls r0, [pc, #16] @ 79278 <__cxa_atexit@plt+0x6c5ec> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r3, #16, 26 @ 0x400 │ │ │ │ + tsteq r3, #0, 26 │ │ │ │ rscseq r0, r1, #188, 22 @ 0x2f000 │ │ │ │ rscseq r0, r1, #156, 22 @ 0x27000 │ │ │ │ rscseq r0, r1, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -110993,19 +110993,19 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 792e8 <__cxa_atexit@plt+0x6c65c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 792ec <__cxa_atexit@plt+0x6c660> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 25e244 <__cxa_atexit@plt+0x2515b8> │ │ │ │ + b 8a304 <__cxa_atexit@plt+0x7d678> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r3, #240 @ 0xf0 │ │ │ │ - tsteq r3, #216 @ 0xd8 │ │ │ │ - tsteq r3, #208 @ 0xd0 │ │ │ │ + tsteq r3, #224 @ 0xe0 │ │ │ │ + tsteq r3, #200 @ 0xc8 │ │ │ │ + tsteq r3, #192 @ 0xc0 │ │ │ │ rscseq r0, r1, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r7, asr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 79368 <__cxa_atexit@plt+0x6c6dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -111027,15 +111027,15 @@ │ │ │ │ add ip, r6, #8 │ │ │ │ stm ip, {r0, r1, r8, sl} │ │ │ │ str r2, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff84c <__cxa_atexit@plt+0x3f2bc0> │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ ldr r7, [pc, #116] @ 793e4 <__cxa_atexit@plt+0x6c758> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r3, #24]! │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ @@ -111045,29 +111045,29 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ add r5, r5, #32 │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #32] @ 793e8 <__cxa_atexit@plt+0x6c75c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #48, 24 @ 0x3000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ rscseq r0, r1, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -111082,22 +111082,22 @@ │ │ │ │ ldr r3, [pc, #52] @ 79460 <__cxa_atexit@plt+0x6c7d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r7, #4] │ │ │ │ str r2, [r7, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r7, r6, #2 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r7, [pc, #24] @ 79464 <__cxa_atexit@plt+0x6c7d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff458 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq r0, r1, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -111109,31 +111109,31 @@ │ │ │ │ ldr r3, [pc, #52] @ 794cc <__cxa_atexit@plt+0x6c840> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r7, #4] │ │ │ │ str r2, [r7, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r7, r6, #2 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r7, [pc, #24] @ 794d0 <__cxa_atexit@plt+0x6c844> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ rscseq r0, r1, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3ffa5c <__cxa_atexit@plt+0x3f2dd0> │ │ │ │ + b 3f38d4 <__cxa_atexit@plt+0x3e6c48> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79544 <__cxa_atexit@plt+0x6c8b8> │ │ │ │ ldr lr, [pc, #68] @ 79554 <__cxa_atexit@plt+0x6c8c8> │ │ │ │ @@ -111146,15 +111146,15 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str ip, [r5, #-20] @ 0xffffffec │ │ │ │ stmda r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 90d1c <__cxa_atexit@plt+0x84090> │ │ │ │ + b dc26f8 <__cxa_atexit@plt+0xdb5a6c> │ │ │ │ ldr r7, [pc, #12] @ 79558 <__cxa_atexit@plt+0x6c8cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ rscseq r0, r1, #236, 20 @ 0xec000 │ │ │ │ rscseq r0, r1, #192, 20 @ 0xc0000 │ │ │ │ @@ -111192,22 +111192,22 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #7 │ │ │ │ ldr r3, [pc, #36] @ 79618 <__cxa_atexit@plt+0x6c98c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3ff9cc <__cxa_atexit@plt+0x3f2d40> │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xffffefe4 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq r3, #216, 26 @ 0x3600 │ │ │ │ + tsteq r3, #200, 26 @ 0x3200 │ │ │ │ rscseq r0, r1, #148, 18 @ 0x250000 │ │ │ │ rscseq r0, r1, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -111338,15 +111338,15 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ sub lr, r5, #8 │ │ │ │ stm lr, {r0, r1, r3, sl} │ │ │ │ str r7, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 90d1c <__cxa_atexit@plt+0x84090> │ │ │ │ + b dc26f8 <__cxa_atexit@plt+0xdb5a6c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 79874 <__cxa_atexit@plt+0x6cbe8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -111382,15 +111382,15 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ sub lr, r5, #8 │ │ │ │ stm lr, {r0, r1, r3, sl} │ │ │ │ str r7, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 90d1c <__cxa_atexit@plt+0x84090> │ │ │ │ + b dc26f8 <__cxa_atexit@plt+0xdb5a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 79914 <__cxa_atexit@plt+0x6cc88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -111415,15 +111415,15 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ sub lr, r5, #8 │ │ │ │ stm lr, {r0, r1, r2, sl} │ │ │ │ str r7, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 90d1c <__cxa_atexit@plt+0x84090> │ │ │ │ + b dc26f8 <__cxa_atexit@plt+0xdb5a6c> │ │ │ │ ldr r7, [pc, #16] @ 79990 <__cxa_atexit@plt+0x6cd04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ rscseq r0, r1, #184, 12 @ 0xb800000 │ │ │ │ @@ -111511,18 +111511,18 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r3, #20, 18 @ 0x50000 │ │ │ │ + tsteq r3, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 79b90 <__cxa_atexit@plt+0x6cf04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -111549,17 +111549,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r3, #124, 16 @ 0x7c0000 │ │ │ │ + tsteq r3, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79bec <__cxa_atexit@plt+0x6cf60> │ │ │ │ @@ -111575,16 +111575,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #0, 16 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 79c64 <__cxa_atexit@plt+0x6cfd8> │ │ │ │ ldr r3, [pc, #112] @ 79c8c <__cxa_atexit@plt+0x6d000> │ │ │ │ @@ -111612,18 +111612,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq r0, r1, #232, 6 @ 0xa0000003 │ │ │ │ - tsteq r3, #128, 14 @ 0x2000000 │ │ │ │ + tsteq r3, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79ccc <__cxa_atexit@plt+0x6d040> │ │ │ │ @@ -111631,16 +111631,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #4, 14 @ 0x100000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79d6c <__cxa_atexit@plt+0x6d0e0> │ │ │ │ ldr r7, [pc, #148] @ 79d90 <__cxa_atexit@plt+0x6d104> │ │ │ │ @@ -111677,19 +111677,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r0, r1, #228, 4 @ 0x4000000e │ │ │ │ - tsteq r3, #140, 12 @ 0x8c00000 │ │ │ │ + tsteq r3, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 79e08 <__cxa_atexit@plt+0x6d17c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -111707,17 +111707,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, #232, 10 @ 0x3a000000 │ │ │ │ + tsteq r3, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79e50 <__cxa_atexit@plt+0x6d1c4> │ │ │ │ @@ -111728,16 +111728,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #140, 10 @ 0x23000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 79ec8 <__cxa_atexit@plt+0x6d23c> │ │ │ │ ldr r3, [pc, #112] @ 79ef0 <__cxa_atexit@plt+0x6d264> │ │ │ │ @@ -111765,18 +111765,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq r0, r1, #140, 2 @ 0x23 │ │ │ │ - tsteq r3, #36, 10 @ 0x9000000 │ │ │ │ + tsteq r3, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79f30 <__cxa_atexit@plt+0x6d2a4> │ │ │ │ @@ -111784,16 +111784,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #168, 8 @ 0xa8000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79fd0 <__cxa_atexit@plt+0x6d344> │ │ │ │ ldr r7, [pc, #148] @ 79ff4 <__cxa_atexit@plt+0x6d368> │ │ │ │ @@ -111830,19 +111830,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r0, r1, #136 @ 0x88 │ │ │ │ - tsteq r3, #48, 8 @ 0x30000000 │ │ │ │ + tsteq r3, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 7a06c <__cxa_atexit@plt+0x6d3e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -111860,17 +111860,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, #140, 6 @ 0x30000002 │ │ │ │ + tsteq r3, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7a0b4 <__cxa_atexit@plt+0x6d428> │ │ │ │ @@ -111881,16 +111881,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #48, 6 @ 0xc0000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a154 <__cxa_atexit@plt+0x6d4c8> │ │ │ │ ldr r7, [pc, #148] @ 7a178 <__cxa_atexit@plt+0x6d4ec> │ │ │ │ @@ -111927,19 +111927,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq pc, r0, #8, 30 │ │ │ │ - tsteq r3, #176, 4 │ │ │ │ + tsteq r3, #160, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 7a1f0 <__cxa_atexit@plt+0x6d564> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -111957,17 +111957,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, #12, 4 @ 0xc0000000 │ │ │ │ + tsteq r3, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7a238 <__cxa_atexit@plt+0x6d5ac> │ │ │ │ @@ -111978,16 +111978,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #176, 2 @ 0x2c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #160, 2 @ 0x28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a2a0 <__cxa_atexit@plt+0x6d614> │ │ │ │ ldr r7, [pc, #72] @ 7a2b0 <__cxa_atexit@plt+0x6d624> │ │ │ │ @@ -111997,15 +111997,15 @@ │ │ │ │ beq 7a290 <__cxa_atexit@plt+0x6d604> │ │ │ │ ldr r7, [pc, #56] @ 7a2b4 <__cxa_atexit@plt+0x6d628> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7a2b8 <__cxa_atexit@plt+0x6d62c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -112017,15 +112017,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7a2e0 <__cxa_atexit@plt+0x6d654> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112037,16 +112037,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #200 @ 0xc8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #184 @ 0xb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7a39c <__cxa_atexit@plt+0x6d710> │ │ │ │ ldr r3, [pc, #112] @ 7a3c4 <__cxa_atexit@plt+0x6d738> │ │ │ │ @@ -112074,18 +112074,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq pc, r0, #200, 24 @ 0xc800 │ │ │ │ - tsteq r3, #36 @ 0x24 │ │ │ │ + tsteq r3, #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7a404 <__cxa_atexit@plt+0x6d778> │ │ │ │ @@ -112093,16 +112093,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #168, 30 @ 0x2a0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #152, 30 @ 0x260 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a4a4 <__cxa_atexit@plt+0x6d818> │ │ │ │ ldr r7, [pc, #148] @ 7a4c8 <__cxa_atexit@plt+0x6d83c> │ │ │ │ @@ -112139,19 +112139,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq pc, r0, #196, 22 @ 0x31000 │ │ │ │ - tsteq r3, #68, 30 @ 0x110 │ │ │ │ + tsteq r3, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 7a540 <__cxa_atexit@plt+0x6d8b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -112169,17 +112169,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, #160, 28 @ 0xa00 │ │ │ │ + tsteq r3, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7a588 <__cxa_atexit@plt+0x6d8fc> │ │ │ │ @@ -112190,16 +112190,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #68, 28 @ 0x440 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #52, 28 @ 0x340 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a628 <__cxa_atexit@plt+0x6d99c> │ │ │ │ ldr r7, [pc, #148] @ 7a64c <__cxa_atexit@plt+0x6d9c0> │ │ │ │ @@ -112236,19 +112236,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq pc, r0, #68, 20 @ 0x44000 │ │ │ │ - tsteq r3, #228, 26 @ 0x3900 │ │ │ │ + tsteq r3, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 7a6c4 <__cxa_atexit@plt+0x6da38> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -112266,17 +112266,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, #64, 26 @ 0x1000 │ │ │ │ + tsteq r3, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7a70c <__cxa_atexit@plt+0x6da80> │ │ │ │ @@ -112287,39 +112287,39 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #228, 24 @ 0xe400 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 7a738 <__cxa_atexit@plt+0x6daac> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - sbcseq r6, r3, #13631488 @ 0xd00000 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + sbcseq r6, r3, #1073741859 @ 0x40000023 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a76c <__cxa_atexit@plt+0x6dae0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 7a774 <__cxa_atexit@plt+0x6dae8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ffa8c <__cxa_atexit@plt+0x3f2e00> │ │ │ │ + b 3f3904 <__cxa_atexit@plt+0x3e6c78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #220, 14 @ 0x3700000 │ │ │ │ + tsteq r3, #204, 14 @ 0x3300000 │ │ │ │ rscseq pc, r0, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7a7e0 <__cxa_atexit@plt+0x6db54> │ │ │ │ @@ -112337,25 +112337,25 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, #56] @ 7a804 <__cxa_atexit@plt+0x6db78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #140, 14 @ 0x2300000 │ │ │ │ - tsteq r3, #228, 18 @ 0x390000 │ │ │ │ - tsteq r3, #112, 14 @ 0x1c00000 │ │ │ │ + tsteq r3, #124, 14 @ 0x1f00000 │ │ │ │ + tsteq r3, #212, 18 @ 0x350000 │ │ │ │ + tsteq r3, #96, 14 @ 0x1800000 │ │ │ │ rscseq pc, r0, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -112375,23 +112375,23 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - sbcseq r6, r3, #-218103808 @ 0xf3000000 │ │ │ │ - tsteq r3, #80, 18 @ 0x140000 │ │ │ │ - tsteq r3, #228, 12 @ 0xe400000 │ │ │ │ + sbcseq r6, r3, #115 @ 0x73 │ │ │ │ + tsteq r3, #64, 18 @ 0x100000 │ │ │ │ + tsteq r3, #212, 12 @ 0xd400000 │ │ │ │ rscseq pc, r0, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -112416,26 +112416,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7a92c <__cxa_atexit@plt+0x6dca0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #104, 12 @ 0x6800000 │ │ │ │ + tsteq r3, #88, 12 @ 0x5800000 │ │ │ │ + tsteq r3, #164, 16 @ 0xa40000 │ │ │ │ + tsteq r3, #56, 12 @ 0x3800000 │ │ │ │ tsteq r3, #180, 16 @ 0xb40000 │ │ │ │ - tsteq r3, #72, 12 @ 0x4800000 │ │ │ │ - tsteq r3, #196, 16 @ 0xc40000 │ │ │ │ rscseq pc, r0, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -112461,27 +112461,27 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 7a9e0 <__cxa_atexit@plt+0x6dd54> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r3, #176, 10 @ 0x2c000000 │ │ │ │ - sbcseq r6, r3, #1275068418 @ 0x4c000002 │ │ │ │ - tsteq r3, #244, 14 @ 0x3d00000 │ │ │ │ - tsteq r3, #136, 10 @ 0x22000000 │ │ │ │ + tsteq r3, #160, 10 @ 0x28000000 │ │ │ │ + sbcseq r5, r3, #19, 30 @ 0x4c │ │ │ │ + tsteq r3, #228, 14 @ 0x3900000 │ │ │ │ + tsteq r3, #120, 10 @ 0x1e000000 │ │ │ │ rscseq pc, r0, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -112505,16 +112505,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq r3, #144, 14 @ 0x2400000 │ │ │ │ - tsteq r3, #240, 8 @ 0xf0000000 │ │ │ │ + tsteq r3, #128, 14 @ 0x2000000 │ │ │ │ + tsteq r3, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7aac4 <__cxa_atexit@plt+0x6de38> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -112522,36 +112522,36 @@ │ │ │ │ ldr r2, [pc, #32] @ 7aacc <__cxa_atexit@plt+0x6de40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 7aad0 <__cxa_atexit@plt+0x6de44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #140, 8 @ 0x8c000000 │ │ │ │ - tsteq r3, #236, 8 @ 0xec000000 │ │ │ │ + tsteq r3, #124, 8 @ 0x7c000000 │ │ │ │ + tsteq r3, #220, 8 @ 0xdc000000 │ │ │ │ rscseq pc, r0, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ab0c <__cxa_atexit@plt+0x6de80> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [pc, #24] @ 7ab14 <__cxa_atexit@plt+0x6de88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 3ff774 <__cxa_atexit@plt+0x3f2ae8> │ │ │ │ + b 3f3624 <__cxa_atexit@plt+0x3e6998> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #60, 8 @ 0x3c000000 │ │ │ │ + tsteq r3, #44, 8 @ 0x2c000000 │ │ │ │ rscseq pc, r0, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -112581,27 +112581,27 @@ │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7abc0 <__cxa_atexit@plt+0x6df34> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r3, #224, 6 @ 0x80000003 │ │ │ │ - tsteq r3, #36, 12 @ 0x2400000 │ │ │ │ - tsteq r3, #20, 14 @ 0x500000 │ │ │ │ - tsteq r3, #172, 6 @ 0xb0000002 │ │ │ │ + tsteq r3, #208, 6 @ 0x40000003 │ │ │ │ + tsteq r3, #20, 12 @ 0x1400000 │ │ │ │ + tsteq r3, #4, 14 @ 0x100000 │ │ │ │ + tsteq r3, #156, 6 @ 0x70000002 │ │ │ │ rscseq pc, r0, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -112621,23 +112621,23 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r0, r2, r8, r9} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - sbcseq r6, r3, #48, 2 │ │ │ │ - tsteq r3, #116, 10 @ 0x1d000000 │ │ │ │ - tsteq r3, #8, 6 @ 0x20000000 │ │ │ │ + sbcseq r5, r3, #176, 24 @ 0xb000 │ │ │ │ + tsteq r3, #100, 10 @ 0x19000000 │ │ │ │ + tsteq r3, #248, 4 @ 0x8000000f │ │ │ │ rscseq pc, r0, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7acdc <__cxa_atexit@plt+0x6e050> │ │ │ │ @@ -112656,25 +112656,25 @@ │ │ │ │ ldr r0, [pc, #60] @ 7ad00 <__cxa_atexit@plt+0x6e074> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, #11 │ │ │ │ - b 3ff774 <__cxa_atexit@plt+0x3f2ae8> │ │ │ │ + b 3f3624 <__cxa_atexit@plt+0x3e6998> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #148, 4 @ 0x40000009 │ │ │ │ - tsteq r3, #16, 10 @ 0x4000000 │ │ │ │ - tsteq r3, #120, 4 @ 0x80000007 │ │ │ │ + tsteq r3, #132, 4 @ 0x40000008 │ │ │ │ + tsteq r3, #0, 10 │ │ │ │ + tsteq r3, #104, 4 @ 0x80000006 │ │ │ │ rscseq pc, r0, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -112704,27 +112704,27 @@ │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7adac <__cxa_atexit@plt+0x6e120> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq r3, #244, 2 @ 0x3d │ │ │ │ - tsteq r3, #56, 8 @ 0x38000000 │ │ │ │ - tsteq r3, #40, 10 @ 0xa000000 │ │ │ │ - tsteq r3, #192, 2 @ 0x30 │ │ │ │ + tsteq r3, #228, 2 @ 0x39 │ │ │ │ + tsteq r3, #40, 8 @ 0x28000000 │ │ │ │ + tsteq r3, #24, 10 @ 0x6000000 │ │ │ │ + tsteq r3, #176, 2 @ 0x2c │ │ │ │ rscseq pc, r0, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -112752,27 +112752,27 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 7ae6c <__cxa_atexit@plt+0x6e1e0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - tsteq r3, #44, 2 │ │ │ │ - sbcseq r5, r3, #40, 30 @ 0xa0 │ │ │ │ - tsteq r3, #108, 6 @ 0xb0000001 │ │ │ │ - tsteq r3, #0, 2 │ │ │ │ + tsteq r3, #28, 2 │ │ │ │ + sbcseq r5, r3, #168, 20 @ 0xa8000 │ │ │ │ + tsteq r3, #92, 6 @ 0x70000001 │ │ │ │ + tsteq r3, #240 @ 0xf0 │ │ │ │ rscseq pc, r0, #240, 2 @ 0x3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -112796,16 +112796,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r3, #4, 6 @ 0x10000000 │ │ │ │ - tsteq r3, #96 @ 0x60 │ │ │ │ + tsteq r3, #244, 4 @ 0x4000000f │ │ │ │ + tsteq r3, #80 @ 0x50 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7afc0 <__cxa_atexit@plt+0x6e334> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -112853,15 +112853,15 @@ │ │ │ │ ldr r7, [pc, #36] @ 7affc <__cxa_atexit@plt+0x6e370> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ rscseq pc, r0, #52, 2 │ │ │ │ rscseq pc, r0, #220 @ 0xdc │ │ │ │ mov fp, r7 │ │ │ │ @@ -112898,15 +112898,15 @@ │ │ │ │ str r8, [r1, #32] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 7b0b0 <__cxa_atexit@plt+0x6e424> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rscseq lr, r0, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -112944,15 +112944,15 @@ │ │ │ │ str r3, [r2, #20] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 7b168 <__cxa_atexit@plt+0x6e4dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff644 │ │ │ │ @ instruction: 0xfffff6e0 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ rscseq lr, r0, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -113037,36 +113037,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 7b2d0 <__cxa_atexit@plt+0x6e644> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r3, #8 │ │ │ │ + tsteq r3, #248, 30 @ 0x3e0 │ │ │ │ rscseq lr, r0, #4, 28 @ 0x40 │ │ │ │ rscseq lr, r0, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7b2f8 <__cxa_atexit@plt+0x6e66c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 7af1c <__cxa_atexit@plt+0x6e290> │ │ │ │ - tsteq r3, #180, 30 @ 0x2d0 │ │ │ │ + tsteq r3, #164, 30 @ 0x290 │ │ │ │ rscseq lr, r0, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 7b324 <__cxa_atexit@plt+0x6e698> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ rscseq lr, r0, #160, 26 @ 0x2800 │ │ │ │ rscseq lr, r0, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -113093,57 +113093,57 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 7b3b4 <__cxa_atexit@plt+0x6e728> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r3, #52, 30 @ 0xd0 │ │ │ │ - tsteq r3, #44, 24 @ 0x2c00 │ │ │ │ + tsteq r3, #36, 30 @ 0x90 │ │ │ │ + tsteq r3, #28, 24 @ 0x1c00 │ │ │ │ rscseq lr, r0, #48, 26 @ 0xc00 │ │ │ │ rscseq lr, r0, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 7b3ec <__cxa_atexit@plt+0x6e760> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 7b3f0 <__cxa_atexit@plt+0x6e764> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 7af1c <__cxa_atexit@plt+0x6e290> │ │ │ │ - tsteq r3, #212, 22 @ 0x35000 │ │ │ │ - tsteq r3, #192, 28 @ 0xc00 │ │ │ │ + tsteq r3, #196, 22 @ 0x31000 │ │ │ │ + tsteq r3, #176, 28 @ 0xb00 │ │ │ │ rscseq lr, r0, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 7b448 <__cxa_atexit@plt+0x6e7bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7b440 <__cxa_atexit@plt+0x6e7b4> │ │ │ │ ldr r8, [pc, #40] @ 7b450 <__cxa_atexit@plt+0x6e7c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 7b454 <__cxa_atexit@plt+0x6e7c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ff904 <__cxa_atexit@plt+0x3f2c78> │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r5, r3, #208, 16 @ 0xd00000 │ │ │ │ - tsteq r3, #4, 22 @ 0x1000 │ │ │ │ + sbcseq r5, r3, #80, 8 @ 0x50000000 │ │ │ │ + tsteq r3, #244, 20 @ 0xf4000 │ │ │ │ rscseq lr, r0, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -113230,15 +113230,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ cmp r2, #1 │ │ │ │ bne 7b5d4 <__cxa_atexit@plt+0x6e948> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3ffa94 <__cxa_atexit@plt+0x3f2e08> │ │ │ │ + b 3f390c <__cxa_atexit@plt+0x3e6c80> │ │ │ │ ldr r7, [pc, #64] @ 7b61c <__cxa_atexit@plt+0x6e990> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #56] @ 7b620 <__cxa_atexit@plt+0x6e994> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r0, #3] │ │ │ │ @@ -113246,17 +113246,17 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r0, [pc, #32] @ 7b624 <__cxa_atexit@plt+0x6e998> │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r5, {r0, ip} │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r5, #-16]! │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - tsteq r3, #188, 18 @ 0x2f0000 │ │ │ │ - tsteq r3, #28, 20 @ 0x1c000 │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + tsteq r3, #172, 18 @ 0x2b0000 │ │ │ │ + tsteq r3, #12, 20 @ 0xc000 │ │ │ │ rscseq lr, r0, #24, 22 @ 0x6000 │ │ │ │ rscseq lr, r0, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -113265,15 +113265,15 @@ │ │ │ │ mov r8, fp │ │ │ │ b 7b660 <__cxa_atexit@plt+0x6e9d4> │ │ │ │ ldr r7, [pc, #12] @ 7b65c <__cxa_atexit@plt+0x6e9d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #28, 18 @ 0x70000 │ │ │ │ + tsteq r3, #12, 18 @ 0x30000 │ │ │ │ mov fp, r8 │ │ │ │ ldr r1, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr lr, [r3, #4]! │ │ │ │ and r0, r1, #3 │ │ │ │ and r2, lr, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -113291,15 +113291,15 @@ │ │ │ │ bne 7b6f4 <__cxa_atexit@plt+0x6ea68> │ │ │ │ ldr r0, [pc, #88] @ 7b70c <__cxa_atexit@plt+0x6ea80> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [r1, #2] │ │ │ │ ldr r8, [lr, #2] │ │ │ │ str r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ffa9c <__cxa_atexit@plt+0x3f2e10> │ │ │ │ + b 3f3914 <__cxa_atexit@plt+0x3e6c88> │ │ │ │ cmp r0, #1 │ │ │ │ bne 7b6f4 <__cxa_atexit@plt+0x6ea68> │ │ │ │ ldr r0, [r1, #3] │ │ │ │ ldr r7, [lr, #3] │ │ │ │ ldr r3, [pc, #40] @ 7b708 <__cxa_atexit@plt+0x6ea7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r0 │ │ │ │ @@ -113308,36 +113308,36 @@ │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 7b714 <__cxa_atexit@plt+0x6ea88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #232, 20 @ 0xe8000 │ │ │ │ + tsteq r3, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r3, #112, 16 @ 0x700000 │ │ │ │ + tsteq r3, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r3, [pc, #12] @ 7b738 <__cxa_atexit@plt+0x6eaac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #156, 20 @ 0x9c000 │ │ │ │ + tsteq r3, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r3, [pc, #12] @ 7b75c <__cxa_atexit@plt+0x6ead0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #120, 20 @ 0x78000 │ │ │ │ + tsteq r3, #104, 20 @ 0x68000 │ │ │ │ rscseq lr, r0, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b7f4 <__cxa_atexit@plt+0x6eb68> │ │ │ │ @@ -113394,16 +113394,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #48, 14 @ 0xc00000 │ │ │ │ - tsteq r3, #44, 14 @ 0xb00000 │ │ │ │ + tsteq r3, #32, 14 @ 0x800000 │ │ │ │ + tsteq r3, #28, 14 @ 0x700000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 7c000 <__cxa_atexit@plt+0x6f374> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b8b0 <__cxa_atexit@plt+0x6ec24> │ │ │ │ @@ -113413,19 +113413,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 7b8b8 <__cxa_atexit@plt+0x6ec2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 7b8bc <__cxa_atexit@plt+0x6ec30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #160, 12 @ 0xa000000 │ │ │ │ - tsteq r3, #0, 14 │ │ │ │ + tsteq r3, #144, 12 @ 0x9000000 │ │ │ │ + tsteq r3, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b900 <__cxa_atexit@plt+0x6ec74> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -113433,37 +113433,37 @@ │ │ │ │ ldr r2, [pc, #32] @ 7b908 <__cxa_atexit@plt+0x6ec7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 7b90c <__cxa_atexit@plt+0x6ec80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #80, 12 @ 0x5000000 │ │ │ │ - tsteq r3, #176, 12 @ 0xb000000 │ │ │ │ + tsteq r3, #64, 12 @ 0x4000000 │ │ │ │ + tsteq r3, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b948 <__cxa_atexit@plt+0x6ecbc> │ │ │ │ ldr r8, [pc, #36] @ 7b950 <__cxa_atexit@plt+0x6ecc4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 7b954 <__cxa_atexit@plt+0x6ecc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r5, r3, #-1677721598 @ 0x9c000002 │ │ │ │ - tsteq r3, #0, 12 │ │ │ │ + sbcseq r4, r3, #39, 30 @ 0x9c │ │ │ │ + tsteq r3, #240, 10 @ 0x3c000000 │ │ │ │ rscseq lr, r0, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -113485,26 +113485,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #60] @ 7b9f8 <__cxa_atexit@plt+0x6ed6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7b9e0 <__cxa_atexit@plt+0x6ed54> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r3, #160, 10 @ 0x28000000 │ │ │ │ - tsteq r3, #236, 14 @ 0x3b00000 │ │ │ │ - tsteq r3, #128, 10 @ 0x20000000 │ │ │ │ + tsteq r3, #144, 10 @ 0x24000000 │ │ │ │ + tsteq r3, #220, 14 @ 0x3700000 │ │ │ │ + tsteq r3, #112, 10 @ 0x1c000000 │ │ │ │ rscseq lr, r0, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -113530,27 +113530,27 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 7ba94 <__cxa_atexit@plt+0x6ee08> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq r3, #252, 8 @ 0xfc000000 │ │ │ │ - sbcseq r5, r3, #1342177288 @ 0x50000008 │ │ │ │ - tsteq r3, #64, 14 @ 0x1000000 │ │ │ │ - tsteq r3, #212, 8 @ 0xd4000000 │ │ │ │ + tsteq r3, #236, 8 @ 0xec000000 │ │ │ │ + sbcseq r4, r3, #5, 28 @ 0x50 │ │ │ │ + tsteq r3, #48, 14 @ 0xc00000 │ │ │ │ + tsteq r3, #196, 8 @ 0xc4000000 │ │ │ │ rscseq lr, r0, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -113575,26 +113575,26 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7bb48 <__cxa_atexit@plt+0x6eebc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq r3, #68, 8 @ 0x44000000 │ │ │ │ - tsteq r3, #140, 12 @ 0x8c00000 │ │ │ │ - tsteq r3, #32, 8 @ 0x20000000 │ │ │ │ + tsteq r3, #52, 8 @ 0x34000000 │ │ │ │ + tsteq r3, #124, 12 @ 0x7c00000 │ │ │ │ + tsteq r3, #16, 8 @ 0x10000000 │ │ │ │ rscseq lr, r0, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -113616,23 +113616,23 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - sbcseq r5, r3, #-2147483632 @ 0x80000010 │ │ │ │ - tsteq r3, #240, 10 @ 0x3c000000 │ │ │ │ - tsteq r3, #132, 6 @ 0x10000002 │ │ │ │ + sbcseq r4, r3, #49664 @ 0xc200 │ │ │ │ + tsteq r3, #224, 10 @ 0x38000000 │ │ │ │ + tsteq r3, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7bc64 <__cxa_atexit@plt+0x6efd8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -113650,26 +113650,26 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [pc, #60] @ 7bc8c <__cxa_atexit@plt+0x6f000> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r5, r3, #167 @ 0xa7 │ │ │ │ - tsteq r3, #4, 6 @ 0x10000000 │ │ │ │ - tsteq r3, #128, 10 @ 0x20000000 │ │ │ │ - tsteq r3, #236, 4 @ 0xc000000e │ │ │ │ + sbcseq r4, r3, #9984 @ 0x2700 │ │ │ │ + tsteq r3, #244, 4 @ 0x4000000f │ │ │ │ + tsteq r3, #112, 10 @ 0x1c000000 │ │ │ │ + tsteq r3, #220, 4 @ 0xc000000d │ │ │ │ rscseq lr, r0, #0, 8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -113691,26 +113691,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #60] @ 7bd30 <__cxa_atexit@plt+0x6f0a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7bd18 <__cxa_atexit@plt+0x6f08c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r3, #104, 4 @ 0x80000006 │ │ │ │ - tsteq r3, #180, 8 @ 0xb4000000 │ │ │ │ - tsteq r3, #72, 4 @ 0x80000004 │ │ │ │ + tsteq r3, #88, 4 @ 0x80000005 │ │ │ │ + tsteq r3, #164, 8 @ 0xa4000000 │ │ │ │ + tsteq r3, #56, 4 @ 0x80000003 │ │ │ │ rscseq lr, r0, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -113736,27 +113736,27 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 7bdcc <__cxa_atexit@plt+0x6f140> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq r3, #196, 2 @ 0x31 │ │ │ │ - sbcseq r4, r3, #308 @ 0x134 │ │ │ │ - tsteq r3, #8, 8 @ 0x8000000 │ │ │ │ - tsteq r3, #156, 2 @ 0x27 │ │ │ │ + tsteq r3, #180, 2 @ 0x2d │ │ │ │ + sbcseq r4, r3, #839680 @ 0xcd000 │ │ │ │ + tsteq r3, #248, 6 @ 0xe0000003 │ │ │ │ + tsteq r3, #140, 2 @ 0x23 │ │ │ │ rscseq lr, r0, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -113781,26 +113781,26 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7be80 <__cxa_atexit@plt+0x6f1f4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq r3, #12, 2 │ │ │ │ - tsteq r3, #84, 6 @ 0x50000001 │ │ │ │ - tsteq r3, #232 @ 0xe8 │ │ │ │ + tsteq r3, #252 @ 0xfc │ │ │ │ + tsteq r3, #68, 6 @ 0x10000001 │ │ │ │ + tsteq r3, #216 @ 0xd8 │ │ │ │ rscseq lr, r0, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -113828,27 +113828,27 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 7bf3c <__cxa_atexit@plt+0x6f2b0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r3, #92 @ 0x5c │ │ │ │ - sbcseq r4, r3, #15232 @ 0x3b80 │ │ │ │ - tsteq r3, #156, 4 @ 0xc0000009 │ │ │ │ - tsteq r3, #48 @ 0x30 │ │ │ │ + tsteq r3, #76 @ 0x4c │ │ │ │ + sbcseq r4, r3, #1802240 @ 0x1b8000 │ │ │ │ + tsteq r3, #140, 4 @ 0xc0000008 │ │ │ │ + tsteq r3, #32 │ │ │ │ rscseq lr, r0, #48, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -113874,16 +113874,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r3, #52, 4 @ 0x40000003 │ │ │ │ - tsteq r3, #144, 30 @ 0x240 │ │ │ │ + tsteq r3, #36, 4 @ 0x40000002 │ │ │ │ + tsteq r3, #128, 30 @ 0x200 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ andeq r0, r0, r7, ror #22 │ │ │ │ rscseq lr, r0, #156 @ 0x9c │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ @@ -114098,29 +114098,29 @@ │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #0 │ │ │ │ + tsteq r3, #240, 30 @ 0x3c0 │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ @ instruction: 0xfffff5bc │ │ │ │ rscseq sp, r0, #232, 26 @ 0x3a00 │ │ │ │ rscseq sp, r0, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 7c39c <__cxa_atexit@plt+0x6f710> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ rscseq sp, r0, #160, 26 @ 0x2800 │ │ │ │ rscseq sp, r0, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -114197,16 +114197,16 @@ │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #-32]! @ 0xffffffe0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #144, 22 @ 0x24000 │ │ │ │ - tsteq r3, #120, 28 @ 0x780 │ │ │ │ + tsteq r3, #128, 22 @ 0x20000 │ │ │ │ + tsteq r3, #104, 28 @ 0x680 │ │ │ │ @ instruction: 0xfffff410 │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ @ instruction: 0xfffff450 │ │ │ │ rscseq sp, r0, #92, 24 @ 0x5c00 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 7c524 <__cxa_atexit@plt+0x6f898> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -114255,33 +114255,33 @@ │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r1, [r5, #16] │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r7, [r5, #-12] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ ldr r3, [pc, #72] @ 7c628 <__cxa_atexit@plt+0x6f99c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str ip, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r3, [r5, #24] │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ ldr r7, [pc, #24] @ 7c620 <__cxa_atexit@plt+0x6f994> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #232, 18 @ 0x3a0000 │ │ │ │ - tsteq r3, #208, 18 @ 0x340000 │ │ │ │ + tsteq r3, #216, 18 @ 0x360000 │ │ │ │ + tsteq r3, #192, 18 @ 0x300000 │ │ │ │ rscseq sp, r0, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r7, lsr #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -114307,33 +114307,33 @@ │ │ │ │ ldr r1, [pc, #32] @ 7c6b0 <__cxa_atexit@plt+0x6fa24> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #16]! │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - tsteq r3, #8, 18 @ 0x20000 │ │ │ │ - tsteq r3, #240, 16 @ 0xf00000 │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + tsteq r3, #248, 16 @ 0xf80000 │ │ │ │ + tsteq r3, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7c6e8 <__cxa_atexit@plt+0x6fa5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 7c6ec <__cxa_atexit@plt+0x6fa60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #172, 16 @ 0xac0000 │ │ │ │ - tsteq r3, #160, 16 @ 0xa00000 │ │ │ │ + tsteq r3, #156, 16 @ 0x9c0000 │ │ │ │ + tsteq r3, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7c734 <__cxa_atexit@plt+0x6faa8> │ │ │ │ ldr r7, [pc, #52] @ 7c744 <__cxa_atexit@plt+0x6fab8> │ │ │ │ @@ -114516,16 +114516,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #168, 10 @ 0x2a000000 │ │ │ │ - tsteq r3, #164, 10 @ 0x29000000 │ │ │ │ + tsteq r3, #152, 10 @ 0x26000000 │ │ │ │ + tsteq r3, #148, 10 @ 0x25000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 7d188 <__cxa_atexit@plt+0x704fc> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ca38 <__cxa_atexit@plt+0x6fdac> │ │ │ │ @@ -114535,19 +114535,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 7ca40 <__cxa_atexit@plt+0x6fdb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 7ca44 <__cxa_atexit@plt+0x6fdb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #24, 10 @ 0x6000000 │ │ │ │ - tsteq r3, #120, 10 @ 0x1e000000 │ │ │ │ + tsteq r3, #8, 10 @ 0x2000000 │ │ │ │ + tsteq r3, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ca88 <__cxa_atexit@plt+0x6fdfc> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -114555,37 +114555,37 @@ │ │ │ │ ldr r2, [pc, #32] @ 7ca90 <__cxa_atexit@plt+0x6fe04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 7ca94 <__cxa_atexit@plt+0x6fe08> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #200, 8 @ 0xc8000000 │ │ │ │ - tsteq r3, #40, 10 @ 0xa000000 │ │ │ │ + tsteq r3, #184, 8 @ 0xb8000000 │ │ │ │ + tsteq r3, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7cad0 <__cxa_atexit@plt+0x6fe44> │ │ │ │ ldr r8, [pc, #36] @ 7cad8 <__cxa_atexit@plt+0x6fe4c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 7cadc <__cxa_atexit@plt+0x6fe50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r4, r3, #-268435455 @ 0xf0000001 │ │ │ │ - tsteq r3, #120, 8 @ 0x78000000 │ │ │ │ + sbcseq r3, r3, #10176 @ 0x27c0 │ │ │ │ + tsteq r3, #104, 8 @ 0x68000000 │ │ │ │ rscseq sp, r0, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -114607,26 +114607,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #60] @ 7cb80 <__cxa_atexit@plt+0x6fef4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7cb68 <__cxa_atexit@plt+0x6fedc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r3, #24, 8 @ 0x18000000 │ │ │ │ - tsteq r3, #100, 12 @ 0x6400000 │ │ │ │ - tsteq r3, #248, 6 @ 0xe0000003 │ │ │ │ + tsteq r3, #8, 8 @ 0x8000000 │ │ │ │ + tsteq r3, #84, 12 @ 0x5400000 │ │ │ │ + tsteq r3, #232, 6 @ 0xa0000003 │ │ │ │ rscseq sp, r0, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -114652,27 +114652,27 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 7cc1c <__cxa_atexit@plt+0x6ff90> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq r3, #116, 6 @ 0xd0000001 │ │ │ │ - sbcseq r4, r3, #204 @ 0xcc │ │ │ │ - tsteq r3, #184, 10 @ 0x2e000000 │ │ │ │ - tsteq r3, #76, 6 @ 0x30000001 │ │ │ │ + tsteq r3, #100, 6 @ 0x90000001 │ │ │ │ + sbcseq r3, r3, #76, 24 @ 0x4c00 │ │ │ │ + tsteq r3, #168, 10 @ 0x2a000000 │ │ │ │ + tsteq r3, #60, 6 @ 0xf0000000 │ │ │ │ rscseq sp, r0, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -114697,26 +114697,26 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7ccd0 <__cxa_atexit@plt+0x70044> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq r3, #188, 4 @ 0xc000000b │ │ │ │ - tsteq r3, #4, 10 @ 0x1000000 │ │ │ │ - tsteq r3, #152, 4 @ 0x80000009 │ │ │ │ + tsteq r3, #172, 4 @ 0xc000000a │ │ │ │ + tsteq r3, #244, 8 @ 0xf4000000 │ │ │ │ + tsteq r3, #136, 4 @ 0x80000008 │ │ │ │ rscseq sp, r0, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -114738,23 +114738,23 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - sbcseq r3, r3, #564 @ 0x234 │ │ │ │ - tsteq r3, #104, 8 @ 0x68000000 │ │ │ │ - tsteq r3, #252, 2 @ 0x3f │ │ │ │ + sbcseq r3, r3, #13312 @ 0x3400 │ │ │ │ + tsteq r3, #88, 8 @ 0x58000000 │ │ │ │ + tsteq r3, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7cdec <__cxa_atexit@plt+0x70160> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -114772,26 +114772,26 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [pc, #60] @ 7ce14 <__cxa_atexit@plt+0x70188> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r3, r3, #31, 30 @ 0x7c │ │ │ │ - tsteq r3, #124, 2 │ │ │ │ - tsteq r3, #248, 6 @ 0xe0000003 │ │ │ │ - tsteq r3, #100, 2 │ │ │ │ + sbcseq r3, r3, #651264 @ 0x9f000 │ │ │ │ + tsteq r3, #108, 2 │ │ │ │ + tsteq r3, #232, 6 @ 0xa0000003 │ │ │ │ + tsteq r3, #84, 2 │ │ │ │ rscseq sp, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -114813,26 +114813,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #60] @ 7ceb8 <__cxa_atexit@plt+0x7022c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7cea0 <__cxa_atexit@plt+0x70214> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r3, #224 @ 0xe0 │ │ │ │ - tsteq r3, #44, 6 @ 0xb0000000 │ │ │ │ - tsteq r3, #192 @ 0xc0 │ │ │ │ + tsteq r3, #208 @ 0xd0 │ │ │ │ + tsteq r3, #28, 6 @ 0x70000000 │ │ │ │ + tsteq r3, #176 @ 0xb0 │ │ │ │ rscseq sp, r0, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -114858,27 +114858,27 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 7cf54 <__cxa_atexit@plt+0x702c8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq r3, #60 @ 0x3c │ │ │ │ - sbcseq r3, r3, #148, 26 @ 0x2500 │ │ │ │ - tsteq r3, #128, 4 │ │ │ │ - tsteq r3, #20 │ │ │ │ + tsteq r3, #44 @ 0x2c │ │ │ │ + sbcseq r3, r3, #20, 18 @ 0x50000 │ │ │ │ + tsteq r3, #112, 4 │ │ │ │ + tsteq r3, #4 │ │ │ │ rscseq sp, r0, #28, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -114903,26 +114903,26 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7d008 <__cxa_atexit@plt+0x7037c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq r3, #132, 30 @ 0x210 │ │ │ │ - tsteq r3, #204, 2 @ 0x33 │ │ │ │ - tsteq r3, #96, 30 @ 0x180 │ │ │ │ + tsteq r3, #116, 30 @ 0x1d0 │ │ │ │ + tsteq r3, #188, 2 @ 0x2f │ │ │ │ + tsteq r3, #80, 30 @ 0x140 │ │ │ │ rscseq sp, r0, #108 @ 0x6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -114950,27 +114950,27 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 7d0c4 <__cxa_atexit@plt+0x70438> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r3, #212, 28 @ 0xd40 │ │ │ │ - sbcseq r3, r3, #14592 @ 0x3900 │ │ │ │ - tsteq r3, #20, 2 │ │ │ │ - tsteq r3, #168, 28 @ 0xa80 │ │ │ │ + tsteq r3, #196, 28 @ 0xc40 │ │ │ │ + sbcseq r3, r3, #48496640 @ 0x2e40000 │ │ │ │ + tsteq r3, #4, 2 │ │ │ │ + tsteq r3, #152, 28 @ 0x980 │ │ │ │ rscseq ip, r0, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -114996,16 +114996,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r3, #172 @ 0xac │ │ │ │ - tsteq r3, #8, 28 @ 0x80 │ │ │ │ + tsteq r3, #156 @ 0x9c │ │ │ │ + tsteq r3, #248, 26 @ 0x3e00 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ andeq r0, r0, r7, ror #22 │ │ │ │ rscseq ip, r0, #20, 30 @ 0x50 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ @@ -115220,29 +115220,29 @@ │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #120, 28 @ 0x780 │ │ │ │ + tsteq r3, #104, 28 @ 0x680 │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ @ instruction: 0xfffff5bc │ │ │ │ rscseq ip, r0, #192, 24 @ 0xc000 │ │ │ │ rscseq ip, r0, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 7d524 <__cxa_atexit@plt+0x70898> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ rscseq ip, r0, #120, 24 @ 0x7800 │ │ │ │ rscseq ip, r0, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -115319,16 +115319,16 @@ │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #-32]! @ 0xffffffe0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #8, 20 @ 0x8000 │ │ │ │ - tsteq r3, #240, 24 @ 0xf000 │ │ │ │ + tsteq r3, #248, 18 @ 0x3e0000 │ │ │ │ + tsteq r3, #224, 24 @ 0xe000 │ │ │ │ @ instruction: 0xfffff410 │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ @ instruction: 0xfffff450 │ │ │ │ rscseq ip, r0, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -115515,16 +115515,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #12, 12 @ 0xc00000 │ │ │ │ - tsteq r3, #8, 12 @ 0x800000 │ │ │ │ + tsteq r3, #252, 10 @ 0x3f000000 │ │ │ │ + tsteq r3, #248, 10 @ 0x3e000000 │ │ │ │ mov r1, r6 │ │ │ │ ldr lr, [r5] │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7d9fc <__cxa_atexit@plt+0x70d70> │ │ │ │ @@ -115572,37 +115572,37 @@ │ │ │ │ ldr r2, [pc, #32] @ 7da74 <__cxa_atexit@plt+0x70de8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 7da78 <__cxa_atexit@plt+0x70dec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #228, 8 @ 0xe4000000 │ │ │ │ - tsteq r3, #68, 10 @ 0x11000000 │ │ │ │ + tsteq r3, #212, 8 @ 0xd4000000 │ │ │ │ + tsteq r3, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7dab4 <__cxa_atexit@plt+0x70e28> │ │ │ │ ldr r8, [pc, #36] @ 7dabc <__cxa_atexit@plt+0x70e30> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 7dac0 <__cxa_atexit@plt+0x70e34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r3, r3, #-1342177277 @ 0xb0000003 │ │ │ │ - tsteq r3, #148, 8 @ 0x94000000 │ │ │ │ + sbcseq r2, r3, #11968 @ 0x2ec0 │ │ │ │ + tsteq r3, #132, 8 @ 0x84000000 │ │ │ │ rscseq ip, r0, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -115624,26 +115624,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #60] @ 7db64 <__cxa_atexit@plt+0x70ed8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7db4c <__cxa_atexit@plt+0x70ec0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r3, #52, 8 @ 0x34000000 │ │ │ │ - tsteq r3, #128, 12 @ 0x8000000 │ │ │ │ - tsteq r3, #20, 8 @ 0x14000000 │ │ │ │ + tsteq r3, #36, 8 @ 0x24000000 │ │ │ │ + tsteq r3, #112, 12 @ 0x7000000 │ │ │ │ + tsteq r3, #4, 8 @ 0x4000000 │ │ │ │ rscseq ip, r0, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -115663,23 +115663,23 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - sbcseq r3, r3, #240 @ 0xf0 │ │ │ │ - tsteq r3, #240, 10 @ 0x3c000000 │ │ │ │ - tsteq r3, #132, 6 @ 0x10000002 │ │ │ │ + sbcseq r2, r3, #112, 24 @ 0x7000 │ │ │ │ + tsteq r3, #224, 10 @ 0x38000000 │ │ │ │ + tsteq r3, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7dc60 <__cxa_atexit@plt+0x70fd4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -115697,26 +115697,26 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [pc, #60] @ 7dc88 <__cxa_atexit@plt+0x70ffc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r3, r3, #171 @ 0xab │ │ │ │ - tsteq r3, #8, 6 @ 0x20000000 │ │ │ │ - tsteq r3, #132, 10 @ 0x21000000 │ │ │ │ - tsteq r3, #240, 4 │ │ │ │ + sbcseq r2, r3, #11008 @ 0x2b00 │ │ │ │ + tsteq r3, #248, 4 @ 0x8000000f │ │ │ │ + tsteq r3, #116, 10 @ 0x1d000000 │ │ │ │ + tsteq r3, #224, 4 │ │ │ │ rscseq ip, r0, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -115738,26 +115738,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #60] @ 7dd2c <__cxa_atexit@plt+0x710a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7dd14 <__cxa_atexit@plt+0x71088> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r3, #108, 4 @ 0xc0000006 │ │ │ │ - tsteq r3, #184, 8 @ 0xb8000000 │ │ │ │ - tsteq r3, #76, 4 @ 0xc0000004 │ │ │ │ + tsteq r3, #92, 4 @ 0xc0000005 │ │ │ │ + tsteq r3, #168, 8 @ 0xa8000000 │ │ │ │ + tsteq r3, #60, 4 @ 0xc0000003 │ │ │ │ rscseq ip, r0, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -115783,27 +115783,27 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 7ddc8 <__cxa_atexit@plt+0x7113c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq r3, #200, 2 @ 0x32 │ │ │ │ - sbcseq r2, r3, #8, 30 │ │ │ │ - tsteq r3, #12, 8 @ 0xc000000 │ │ │ │ - tsteq r3, #160, 2 @ 0x28 │ │ │ │ + tsteq r3, #184, 2 @ 0x2e │ │ │ │ + sbcseq r2, r3, #136, 20 @ 0x88000 │ │ │ │ + tsteq r3, #252, 6 @ 0xf0000003 │ │ │ │ + tsteq r3, #144, 2 @ 0x24 │ │ │ │ rscseq ip, r0, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -115827,16 +115827,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq r3, #168, 6 @ 0xa0000002 │ │ │ │ - tsteq r3, #8, 2 │ │ │ │ + tsteq r3, #152, 6 @ 0x60000002 │ │ │ │ + tsteq r3, #248 @ 0xf8 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ rscseq ip, r0, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ @@ -116006,15 +116006,15 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r5, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffaa4 <__cxa_atexit@plt+0x3f2e18> │ │ │ │ + b 3f391c <__cxa_atexit@plt+0x3e6c90> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 7e188 <__cxa_atexit@plt+0x714fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -116026,15 +116026,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ stmib r5, {r0, lr} │ │ │ │ mov r6, r3 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r3, #196, 2 @ 0x31 │ │ │ │ + tsteq r3, #180, 2 @ 0x2d │ │ │ │ rscseq ip, r0, #124 @ 0x7c │ │ │ │ rscseq ip, r0, #156 @ 0x9c │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ rscseq ip, r0, #60 @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -116068,28 +116068,28 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #236 @ 0xec │ │ │ │ + tsteq r3, #220 @ 0xdc │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ rscseq fp, r0, #204, 30 @ 0x330 │ │ │ │ rscseq fp, r0, #164, 30 @ 0x290 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 7e260 <__cxa_atexit@plt+0x715d4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ rscseq fp, r0, #144, 30 @ 0x240 │ │ │ │ rscseq fp, r0, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -116126,15 +116126,15 @@ │ │ │ │ str r8, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ffaa4 <__cxa_atexit@plt+0x3f2e18> │ │ │ │ + b 3f391c <__cxa_atexit@plt+0x3e6c90> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 7e36c <__cxa_atexit@plt+0x716e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -116146,16 +116146,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r8, lr} │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r3, #252, 30 @ 0x3f0 │ │ │ │ - tsteq r3, #236, 24 @ 0xec00 │ │ │ │ + tsteq r3, #236, 30 @ 0x3b0 │ │ │ │ + tsteq r3, #220, 24 @ 0xdc00 │ │ │ │ rscseq fp, r0, #156, 28 @ 0x9c0 │ │ │ │ rscseq fp, r0, #204, 28 @ 0xcc0 │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ rscseq fp, r0, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -116192,16 +116192,16 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #16, 24 @ 0x1000 │ │ │ │ - tsteq r3, #252, 28 @ 0xfc0 │ │ │ │ + tsteq r3, #0, 24 │ │ │ │ + tsteq r3, #236, 28 @ 0xec0 │ │ │ │ @ instruction: 0xfffff664 │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ rscseq fp, r0, #220, 26 @ 0x3700 │ │ │ │ ldm r5, {r8, r9} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ cmp fp, r3 │ │ │ │ @@ -116226,22 +116226,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ ldr r7, [pc, #20] @ 7e4c0 <__cxa_atexit@plt+0x71834> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #16, 22 @ 0x4000 │ │ │ │ - tsteq r3, #248, 20 @ 0xf8000 │ │ │ │ + tsteq r3, #0, 22 │ │ │ │ + tsteq r3, #232, 20 @ 0xe8000 │ │ │ │ rscseq fp, r0, #104, 26 @ 0x1a00 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -116268,23 +116268,23 @@ │ │ │ │ ldr r0, [pc, #60] @ 7e570 <__cxa_atexit@plt+0x718e4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ ldr r7, [pc, #24] @ 7e56c <__cxa_atexit@plt+0x718e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #100, 20 @ 0x64000 │ │ │ │ - tsteq r3, #76, 20 @ 0x4c000 │ │ │ │ + tsteq r3, #84, 20 @ 0x54000 │ │ │ │ + tsteq r3, #60, 20 @ 0x3c000 │ │ │ │ rscseq fp, r0, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7e5a8 <__cxa_atexit@plt+0x7191c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 7e5ac <__cxa_atexit@plt+0x71920> │ │ │ │ @@ -116292,16 +116292,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #236, 18 @ 0x3b0000 │ │ │ │ - tsteq r3, #224, 18 @ 0x380000 │ │ │ │ + tsteq r3, #220, 18 @ 0x370000 │ │ │ │ + tsteq r3, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7e630 <__cxa_atexit@plt+0x719a4> │ │ │ │ ldr r3, [pc, #112] @ 7e640 <__cxa_atexit@plt+0x719b4> │ │ │ │ @@ -116387,23 +116387,23 @@ │ │ │ │ ldr r1, [pc, #60] @ 7e74c <__cxa_atexit@plt+0x71ac0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ ldr r7, [pc, #24] @ 7e748 <__cxa_atexit@plt+0x71abc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #136, 16 @ 0x880000 │ │ │ │ - tsteq r3, #112, 16 @ 0x700000 │ │ │ │ + tsteq r3, #120, 16 @ 0x780000 │ │ │ │ + tsteq r3, #96, 16 @ 0x600000 │ │ │ │ rscseq fp, r0, #228, 20 @ 0xe4000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -116466,18 +116466,18 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r0, [r1, #3] │ │ │ │ str lr, [r5, #4] │ │ │ │ ldr r9, [r5] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r3, #88, 14 @ 0x1600000 │ │ │ │ - tsteq r3, #60, 14 @ 0xf00000 │ │ │ │ + tsteq r3, #72, 14 @ 0x1200000 │ │ │ │ + tsteq r3, #44, 14 @ 0xb00000 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r2, #11] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -116499,33 +116499,33 @@ │ │ │ │ ldr r0, [pc, #32] @ 7e8f0 <__cxa_atexit@plt+0x71c64> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5] │ │ │ │ ldr r2, [r2, #3] │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - tsteq r3, #196, 12 @ 0xc400000 │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ tsteq r3, #180, 12 @ 0xb400000 │ │ │ │ + tsteq r3, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7e928 <__cxa_atexit@plt+0x71c9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 7e92c <__cxa_atexit@plt+0x71ca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #104, 12 @ 0x6800000 │ │ │ │ - tsteq r3, #100, 12 @ 0x6400000 │ │ │ │ + tsteq r3, #88, 12 @ 0x5800000 │ │ │ │ + tsteq r3, #84, 12 @ 0x5400000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 7f0c8 <__cxa_atexit@plt+0x7243c> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e978 <__cxa_atexit@plt+0x71cec> │ │ │ │ @@ -116535,19 +116535,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 7e980 <__cxa_atexit@plt+0x71cf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 7e984 <__cxa_atexit@plt+0x71cf8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #216, 10 @ 0x36000000 │ │ │ │ - tsteq r3, #56, 12 @ 0x3800000 │ │ │ │ + tsteq r3, #200, 10 @ 0x32000000 │ │ │ │ + tsteq r3, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e9c8 <__cxa_atexit@plt+0x71d3c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -116555,37 +116555,37 @@ │ │ │ │ ldr r2, [pc, #32] @ 7e9d0 <__cxa_atexit@plt+0x71d44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 7e9d4 <__cxa_atexit@plt+0x71d48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #136, 10 @ 0x22000000 │ │ │ │ - tsteq r3, #232, 10 @ 0x3a000000 │ │ │ │ + tsteq r3, #120, 10 @ 0x1e000000 │ │ │ │ + tsteq r3, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ea10 <__cxa_atexit@plt+0x71d84> │ │ │ │ ldr r8, [pc, #36] @ 7ea18 <__cxa_atexit@plt+0x71d8c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 7ea1c <__cxa_atexit@plt+0x71d90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r2, r3, #-268435443 @ 0xf000000d │ │ │ │ - tsteq r3, #56, 10 @ 0xe000000 │ │ │ │ + sbcseq r1, r3, #1520 @ 0x5f0 │ │ │ │ + tsteq r3, #40, 10 @ 0xa000000 │ │ │ │ rscseq fp, r0, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -116607,26 +116607,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #60] @ 7eac0 <__cxa_atexit@plt+0x71e34> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7eaa8 <__cxa_atexit@plt+0x71e1c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r3, #216, 8 @ 0xd8000000 │ │ │ │ - tsteq r3, #36, 14 @ 0x900000 │ │ │ │ - tsteq r3, #184, 8 @ 0xb8000000 │ │ │ │ + tsteq r3, #200, 8 @ 0xc8000000 │ │ │ │ + tsteq r3, #20, 14 @ 0x500000 │ │ │ │ + tsteq r3, #168, 8 @ 0xa8000000 │ │ │ │ rscseq fp, r0, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -116652,27 +116652,27 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 7eb5c <__cxa_atexit@plt+0x71ed0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq r3, #52, 8 @ 0x34000000 │ │ │ │ - sbcseq r2, r3, #84, 2 │ │ │ │ - tsteq r3, #120, 12 @ 0x7800000 │ │ │ │ - tsteq r3, #12, 8 @ 0xc000000 │ │ │ │ + tsteq r3, #36, 8 @ 0x24000000 │ │ │ │ + sbcseq r1, r3, #212, 24 @ 0xd400 │ │ │ │ + tsteq r3, #104, 12 @ 0x6800000 │ │ │ │ + tsteq r3, #252, 6 @ 0xf0000003 │ │ │ │ rscseq fp, r0, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -116697,26 +116697,26 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7ec10 <__cxa_atexit@plt+0x71f84> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq r3, #124, 6 @ 0xf0000001 │ │ │ │ - tsteq r3, #196, 10 @ 0x31000000 │ │ │ │ - tsteq r3, #88, 6 @ 0x60000001 │ │ │ │ + tsteq r3, #108, 6 @ 0xb0000001 │ │ │ │ + tsteq r3, #180, 10 @ 0x2d000000 │ │ │ │ + tsteq r3, #72, 6 @ 0x20000001 │ │ │ │ rscseq fp, r0, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -116738,23 +116738,23 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - sbcseq r2, r3, #16 │ │ │ │ - tsteq r3, #40, 10 @ 0xa000000 │ │ │ │ - tsteq r3, #188, 4 @ 0xc000000b │ │ │ │ + sbcseq r1, r3, #144, 22 @ 0x24000 │ │ │ │ + tsteq r3, #24, 10 @ 0x6000000 │ │ │ │ + tsteq r3, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7ed2c <__cxa_atexit@plt+0x720a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -116772,26 +116772,26 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [pc, #60] @ 7ed54 <__cxa_atexit@plt+0x720c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r1, r3, #892 @ 0x37c │ │ │ │ - tsteq r3, #60, 4 @ 0xc0000003 │ │ │ │ - tsteq r3, #184, 8 @ 0xb8000000 │ │ │ │ - tsteq r3, #36, 4 @ 0x40000002 │ │ │ │ + sbcseq r1, r3, #97280 @ 0x17c00 │ │ │ │ + tsteq r3, #44, 4 @ 0xc0000002 │ │ │ │ + tsteq r3, #168, 8 @ 0xa8000000 │ │ │ │ + tsteq r3, #20, 4 @ 0x40000001 │ │ │ │ rscseq fp, r0, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -116813,26 +116813,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #60] @ 7edf8 <__cxa_atexit@plt+0x7216c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7ede0 <__cxa_atexit@plt+0x72154> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r3, #160, 2 @ 0x28 │ │ │ │ - tsteq r3, #236, 6 @ 0xb0000003 │ │ │ │ - tsteq r3, #128, 2 │ │ │ │ + tsteq r3, #144, 2 @ 0x24 │ │ │ │ + tsteq r3, #220, 6 @ 0x70000003 │ │ │ │ + tsteq r3, #112, 2 │ │ │ │ rscseq fp, r0, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -116858,27 +116858,27 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 7ee94 <__cxa_atexit@plt+0x72208> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq r3, #252 @ 0xfc │ │ │ │ - sbcseq r1, r3, #28, 28 @ 0x1c0 │ │ │ │ - tsteq r3, #64, 6 │ │ │ │ - tsteq r3, #212 @ 0xd4 │ │ │ │ + tsteq r3, #236 @ 0xec │ │ │ │ + sbcseq r1, r3, #156, 18 @ 0x270000 │ │ │ │ + tsteq r3, #48, 6 @ 0xc0000000 │ │ │ │ + tsteq r3, #196 @ 0xc4 │ │ │ │ rscseq fp, r0, #220, 2 @ 0x37 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -116903,26 +116903,26 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7ef48 <__cxa_atexit@plt+0x722bc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq r3, #68 @ 0x44 │ │ │ │ - tsteq r3, #140, 4 @ 0xc0000008 │ │ │ │ - tsteq r3, #32 │ │ │ │ + tsteq r3, #52 @ 0x34 │ │ │ │ + tsteq r3, #124, 4 @ 0xc0000007 │ │ │ │ + tsteq r3, #16 │ │ │ │ rscseq fp, r0, #44, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -116950,27 +116950,27 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 7f004 <__cxa_atexit@plt+0x72378> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r3, #148, 30 @ 0x250 │ │ │ │ - sbcseq r1, r3, #188, 24 @ 0xbc00 │ │ │ │ - tsteq r3, #212, 2 @ 0x35 │ │ │ │ - tsteq r3, #104, 30 @ 0x1a0 │ │ │ │ + tsteq r3, #132, 30 @ 0x210 │ │ │ │ + sbcseq r1, r3, #60, 16 @ 0x3c0000 │ │ │ │ + tsteq r3, #196, 2 @ 0x31 │ │ │ │ + tsteq r3, #88, 30 @ 0x160 │ │ │ │ rscseq fp, r0, #104 @ 0x68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -116996,16 +116996,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r3, #108, 2 │ │ │ │ - tsteq r3, #200, 28 @ 0xc80 │ │ │ │ + tsteq r3, #92, 2 │ │ │ │ + tsteq r3, #184, 28 @ 0xb80 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ andeq r0, r0, r7, ror #22 │ │ │ │ rscseq sl, r0, #212, 30 @ 0x350 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ @@ -117220,29 +117220,29 @@ │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #56, 30 @ 0xe0 │ │ │ │ + tsteq r3, #40, 30 @ 0xa0 │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ @ instruction: 0xfffff5bc │ │ │ │ rscseq sl, r0, #44, 28 @ 0x2c0 │ │ │ │ rscseq sl, r0, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 7f464 <__cxa_atexit@plt+0x727d8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ rscseq sl, r0, #228, 26 @ 0x3900 │ │ │ │ rscseq sl, r0, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -117319,16 +117319,16 @@ │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #-32]! @ 0xffffffe0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #200, 20 @ 0xc8000 │ │ │ │ - tsteq r3, #176, 26 @ 0x2c00 │ │ │ │ + tsteq r3, #184, 20 @ 0xb8000 │ │ │ │ + tsteq r3, #160, 26 @ 0x2800 │ │ │ │ @ instruction: 0xfffff410 │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ @ instruction: 0xfffff450 │ │ │ │ rscseq sl, r0, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -117515,16 +117515,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #204, 12 @ 0xcc00000 │ │ │ │ - tsteq r3, #200, 12 @ 0xc800000 │ │ │ │ + tsteq r3, #188, 12 @ 0xbc00000 │ │ │ │ + tsteq r3, #184, 12 @ 0xb800000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 800d8 <__cxa_atexit@plt+0x7344c> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f914 <__cxa_atexit@plt+0x72c88> │ │ │ │ @@ -117534,19 +117534,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 7f91c <__cxa_atexit@plt+0x72c90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 7f920 <__cxa_atexit@plt+0x72c94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #60, 12 @ 0x3c00000 │ │ │ │ - tsteq r3, #156, 12 @ 0x9c00000 │ │ │ │ + tsteq r3, #44, 12 @ 0x2c00000 │ │ │ │ + tsteq r3, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f964 <__cxa_atexit@plt+0x72cd8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -117554,19 +117554,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 7f96c <__cxa_atexit@plt+0x72ce0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 7f970 <__cxa_atexit@plt+0x72ce4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #236, 10 @ 0x3b000000 │ │ │ │ - tsteq r3, #76, 12 @ 0x4c00000 │ │ │ │ + tsteq r3, #220, 10 @ 0x37000000 │ │ │ │ + tsteq r3, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f9b4 <__cxa_atexit@plt+0x72d28> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ @@ -117574,52 +117574,52 @@ │ │ │ │ ldr r2, [pc, #32] @ 7f9bc <__cxa_atexit@plt+0x72d30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #28] @ 7f9c0 <__cxa_atexit@plt+0x72d34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 3f3824 <__cxa_atexit@plt+0x3e6b98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #156, 10 @ 0x27000000 │ │ │ │ - tsteq r3, #252, 10 @ 0x3f000000 │ │ │ │ + tsteq r3, #140, 10 @ 0x23000000 │ │ │ │ + tsteq r3, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f9fc <__cxa_atexit@plt+0x72d70> │ │ │ │ ldr r8, [pc, #36] @ 7fa04 <__cxa_atexit@plt+0x72d78> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 7fa08 <__cxa_atexit@plt+0x72d7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbcseq r1, r3, #805306383 @ 0x3000000f │ │ │ │ - tsteq r3, #76, 10 @ 0x13000000 │ │ │ │ + sbcseq r0, r3, #1840 @ 0x730 │ │ │ │ + tsteq r3, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7fa48 <__cxa_atexit@plt+0x72dbc> │ │ │ │ ldr r3, [pc, #40] @ 7fa58 <__cxa_atexit@plt+0x72dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ mov r8, #0 │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -117640,25 +117640,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 7fae0 <__cxa_atexit@plt+0x72e54> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r3, #164, 8 @ 0xa4000000 │ │ │ │ - sbcseq r1, r3, #-1073741797 @ 0xc000001b │ │ │ │ + tsteq r3, #148, 8 @ 0x94000000 │ │ │ │ + sbcseq r0, r3, #61184 @ 0xef00 │ │ │ │ rscseq sl, r0, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -117683,26 +117683,26 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7fb78 <__cxa_atexit@plt+0x72eec> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r3, #20, 8 @ 0x14000000 │ │ │ │ - tsteq r3, #92, 12 @ 0x5c00000 │ │ │ │ - tsteq r3, #240, 6 @ 0xc0000003 │ │ │ │ + tsteq r3, #4, 8 @ 0x4000000 │ │ │ │ + tsteq r3, #76, 12 @ 0x4c00000 │ │ │ │ + tsteq r3, #224, 6 @ 0x80000003 │ │ │ │ rscseq sl, r0, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -117730,27 +117730,27 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 7fc34 <__cxa_atexit@plt+0x72fa8> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r3, #100, 6 @ 0x90000001 │ │ │ │ - sbcseq r1, r3, #61 @ 0x3d │ │ │ │ - tsteq r3, #164, 10 @ 0x29000000 │ │ │ │ - tsteq r3, #56, 6 @ 0xe0000000 │ │ │ │ + tsteq r3, #84, 6 @ 0x50000001 │ │ │ │ + sbcseq r0, r3, #193536 @ 0x2f400 │ │ │ │ + tsteq r3, #148, 10 @ 0x25000000 │ │ │ │ + tsteq r3, #40, 6 @ 0xa0000000 │ │ │ │ rscseq sl, r0, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -117777,26 +117777,26 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7fcf0 <__cxa_atexit@plt+0x73064> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq r3, #164, 4 @ 0x4000000a │ │ │ │ - tsteq r3, #232, 8 @ 0xe8000000 │ │ │ │ - tsteq r3, #124, 4 @ 0xc0000007 │ │ │ │ + tsteq r3, #148, 4 @ 0x40000009 │ │ │ │ + tsteq r3, #216, 8 @ 0xd8000000 │ │ │ │ + tsteq r3, #108, 4 @ 0xc0000006 │ │ │ │ rscseq sl, r0, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -117825,27 +117825,27 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ b 7fdb0 <__cxa_atexit@plt+0x73124> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq r3, #236, 2 @ 0x3b │ │ │ │ - tsteq r3, #48, 8 @ 0x30000000 │ │ │ │ - sbcseq r0, r3, #3152 @ 0xc50 │ │ │ │ - tsteq r3, #188, 2 @ 0x2f │ │ │ │ + tsteq r3, #220, 2 @ 0x37 │ │ │ │ + tsteq r3, #32, 8 @ 0x20000000 │ │ │ │ + sbcseq r0, r3, #282624 @ 0x45000 │ │ │ │ + tsteq r3, #172, 2 @ 0x2b │ │ │ │ rscseq sl, r0, #192, 4 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -117872,26 +117872,26 @@ │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ str r0, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ b 7fe6c <__cxa_atexit@plt+0x731e0> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - tsteq r3, #40, 2 │ │ │ │ - tsteq r3, #108, 6 @ 0xb0000001 │ │ │ │ - tsteq r3, #0, 2 │ │ │ │ + tsteq r3, #24, 2 │ │ │ │ + tsteq r3, #92, 6 @ 0x70000001 │ │ │ │ + tsteq r3, #240 @ 0xf0 │ │ │ │ rscseq sl, r0, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -117916,23 +117916,23 @@ │ │ │ │ str sl, [r3, #16] │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r9, ip} │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq r3, #204, 4 @ 0xc000000c │ │ │ │ - sbcseq r0, r3, #7296 @ 0x1c80 │ │ │ │ - tsteq r3, #88 @ 0x58 │ │ │ │ + tsteq r3, #188, 4 @ 0xc000000b │ │ │ │ + sbcseq r0, r3, #15859712 @ 0xf20000 │ │ │ │ + tsteq r3, #72 @ 0x48 │ │ │ │ rscseq sl, r0, #100, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -117972,35 +117972,35 @@ │ │ │ │ add r8, r6, #12 │ │ │ │ stm r8, {r1, r2, sl, ip, lr} │ │ │ │ str r9, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r0 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r2, r6 │ │ │ │ b 7fffc <__cxa_atexit@plt+0x73370> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #212, 30 @ 0x350 │ │ │ │ - tsteq r3, #80, 4 │ │ │ │ - tsteq r3, #184, 30 @ 0x2e0 │ │ │ │ + tsteq r3, #196, 30 @ 0x310 │ │ │ │ + tsteq r3, #64, 4 │ │ │ │ + tsteq r3, #168, 30 @ 0x2a0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - tsteq r3, #224, 2 @ 0x38 │ │ │ │ - sbcseq r0, r3, #34304 @ 0x8600 │ │ │ │ + tsteq r3, #208, 2 @ 0x34 │ │ │ │ + sbcseq r0, r3, #393216 @ 0x60000 │ │ │ │ rscseq sl, r0, #80 @ 0x50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -118024,16 +118024,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - tsteq r3, #84, 2 │ │ │ │ - tsteq r3, #180, 28 @ 0xb40 │ │ │ │ + tsteq r3, #68, 2 │ │ │ │ + tsteq r3, #164, 28 @ 0xa40 │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ andeq r2, r0, r9, ror #22 │ │ │ │ rscseq r9, r0, #196, 30 @ 0x310 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -118291,30 +118291,30 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-36]! @ 0xffffffdc │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r8, lr} │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #176, 28 @ 0xb00 │ │ │ │ + tsteq r3, #160, 28 @ 0xa00 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ @ instruction: 0xfffff4c8 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ rscseq r9, r0, #192, 26 @ 0x3000 │ │ │ │ rscseq r9, r0, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 80524 <__cxa_atexit@plt+0x73898> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ rscseq r9, r0, #120, 26 @ 0x1e00 │ │ │ │ rscseq r9, r0, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -118404,16 +118404,16 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-40]! @ 0xffffffd8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r8, lr} │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #8, 20 @ 0x8000 │ │ │ │ - tsteq r3, #236, 24 @ 0xec00 │ │ │ │ + tsteq r3, #248, 18 @ 0x3e0000 │ │ │ │ + tsteq r3, #220, 24 @ 0xdc00 │ │ │ │ @ instruction: 0xfffff2c4 │ │ │ │ @ instruction: 0xfffff30c │ │ │ │ @ instruction: 0xfffff354 │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ rscseq r9, r0, #252, 22 @ 0x3f000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 806e4 <__cxa_atexit@plt+0x73a58> │ │ │ │ @@ -118512,22 +118512,22 @@ │ │ │ │ str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ str r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ mov r5, ip │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r9, [sp] │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ ldr r7, [pc, #20] @ 80878 <__cxa_atexit@plt+0x73bec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #152, 14 @ 0x2600000 │ │ │ │ + tsteq r3, #136, 14 @ 0x2200000 │ │ │ │ rscseq r9, r0, #92, 20 @ 0x5c000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq lr, r6, lr, ror #22 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 808a0 <__cxa_atexit@plt+0x73c14> │ │ │ │ @@ -118535,15 +118535,15 @@ │ │ │ │ mov r8, fp │ │ │ │ b 808b8 <__cxa_atexit@plt+0x73c2c> │ │ │ │ ldr r7, [pc, #12] @ 808b4 <__cxa_atexit@plt+0x73c28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #196, 12 @ 0xc400000 │ │ │ │ + tsteq r3, #180, 12 @ 0xb400000 │ │ │ │ mov fp, r8 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ cmp sl, r3 │ │ │ │ bne 80920 <__cxa_atexit@plt+0x73c94> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ @@ -118574,25 +118574,25 @@ │ │ │ │ ldr r1, [pc, #64] @ 8097c <__cxa_atexit@plt+0x73cf0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ ldr r1, [pc, #36] @ 80980 <__cxa_atexit@plt+0x73cf4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #20]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - tsteq r3, #184, 16 @ 0xb80000 │ │ │ │ - tsteq r3, #68, 12 @ 0x4400000 │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + tsteq r3, #168, 16 @ 0xa80000 │ │ │ │ + tsteq r3, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r7, r3, sp, lsr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 809dc <__cxa_atexit@plt+0x73d50> │ │ │ │ @@ -118621,17 +118621,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 80a18 <__cxa_atexit@plt+0x73d8c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #20]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - tsteq r3, #252, 14 @ 0x3f00000 │ │ │ │ - tsteq r3, #136, 10 @ 0x22000000 │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + tsteq r3, #236, 14 @ 0x3b00000 │ │ │ │ + tsteq r3, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 80a54 <__cxa_atexit@plt+0x73dc8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -118644,16 +118644,16 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 80a68 <__cxa_atexit@plt+0x73ddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #16, 10 @ 0x4000000 │ │ │ │ - tsteq r3, #136, 14 @ 0x2200000 │ │ │ │ + tsteq r3, #0, 10 │ │ │ │ + tsteq r3, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 80ab4 <__cxa_atexit@plt+0x73e28> │ │ │ │ ldr r7, [pc, #52] @ 80ac4 <__cxa_atexit@plt+0x73e38> │ │ │ │ @@ -118820,16 +118820,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #104, 4 @ 0x80000006 │ │ │ │ - tsteq r3, #100, 4 @ 0x40000006 │ │ │ │ + tsteq r3, #88, 4 @ 0x80000005 │ │ │ │ + tsteq r3, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 80d78 <__cxa_atexit@plt+0x740ec> │ │ │ │ ldr r3, [pc, #56] @ 80d88 <__cxa_atexit@plt+0x740fc> │ │ │ │ @@ -119207,18 +119207,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ rscseq r8, r0, #244, 30 @ 0x3d0 │ │ │ │ - tsteq r3, #236, 26 @ 0x3b00 │ │ │ │ + tsteq r3, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8137c <__cxa_atexit@plt+0x746f0> │ │ │ │ @@ -119227,16 +119227,16 @@ │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #104, 26 @ 0x1a00 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 813d4 <__cxa_atexit@plt+0x74748> │ │ │ │ ldr r3, [pc, #56] @ 813e4 <__cxa_atexit@plt+0x74758> │ │ │ │ @@ -119405,18 +119405,18 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tsteq r3, #172, 26 @ 0x2b00 │ │ │ │ + tsteq r3, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #108] @ 816dc <__cxa_atexit@plt+0x74a50> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -119440,17 +119440,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r3, #32, 26 @ 0x800 │ │ │ │ + tsteq r3, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 81730 <__cxa_atexit@plt+0x74aa4> │ │ │ │ @@ -119464,16 +119464,16 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r0, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #176, 24 @ 0xb000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 817a8 <__cxa_atexit@plt+0x74b1c> │ │ │ │ ldr r3, [pc, #112] @ 817d0 <__cxa_atexit@plt+0x74b44> │ │ │ │ @@ -119501,18 +119501,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq r9, r0, #128, 2 │ │ │ │ - tsteq r3, #60, 24 @ 0x3c00 │ │ │ │ + tsteq r3, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 81810 <__cxa_atexit@plt+0x74b84> │ │ │ │ @@ -119520,16 +119520,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #192, 22 @ 0x30000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 818b0 <__cxa_atexit@plt+0x74c24> │ │ │ │ ldr r7, [pc, #148] @ 818d4 <__cxa_atexit@plt+0x74c48> │ │ │ │ @@ -119566,19 +119566,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r9, r0, #124 @ 0x7c │ │ │ │ - tsteq r3, #72, 22 @ 0x12000 │ │ │ │ + tsteq r3, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 8194c <__cxa_atexit@plt+0x74cc0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -119596,17 +119596,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, #164, 20 @ 0xa4000 │ │ │ │ + tsteq r3, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 81994 <__cxa_atexit@plt+0x74d08> │ │ │ │ @@ -119617,16 +119617,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #72, 20 @ 0x48000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 81a0c <__cxa_atexit@plt+0x74d80> │ │ │ │ ldr r3, [pc, #112] @ 81a34 <__cxa_atexit@plt+0x74da8> │ │ │ │ @@ -119654,18 +119654,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq r8, r0, #36, 30 @ 0x90 │ │ │ │ - tsteq r3, #224, 18 @ 0x380000 │ │ │ │ + tsteq r3, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 81a74 <__cxa_atexit@plt+0x74de8> │ │ │ │ @@ -119673,16 +119673,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #100, 18 @ 0x190000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81b14 <__cxa_atexit@plt+0x74e88> │ │ │ │ ldr r7, [pc, #148] @ 81b38 <__cxa_atexit@plt+0x74eac> │ │ │ │ @@ -119719,19 +119719,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r8, r0, #32, 28 @ 0x200 │ │ │ │ - tsteq r3, #236, 16 @ 0xec0000 │ │ │ │ + tsteq r3, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 81bb0 <__cxa_atexit@plt+0x74f24> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -119749,17 +119749,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, #72, 16 @ 0x480000 │ │ │ │ + tsteq r3, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 81bf8 <__cxa_atexit@plt+0x74f6c> │ │ │ │ @@ -119770,16 +119770,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #236, 14 @ 0x3b00000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81c98 <__cxa_atexit@plt+0x7500c> │ │ │ │ ldr r7, [pc, #148] @ 81cbc <__cxa_atexit@plt+0x75030> │ │ │ │ @@ -119816,19 +119816,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r8, r0, #160, 24 @ 0xa000 │ │ │ │ - tsteq r3, #108, 14 @ 0x1b00000 │ │ │ │ + tsteq r3, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 81d34 <__cxa_atexit@plt+0x750a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -119846,17 +119846,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, #200, 12 @ 0xc800000 │ │ │ │ + tsteq r3, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 81d7c <__cxa_atexit@plt+0x750f0> │ │ │ │ @@ -119867,16 +119867,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #108, 12 @ 0x6c00000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81de4 <__cxa_atexit@plt+0x75158> │ │ │ │ ldr r7, [pc, #72] @ 81df4 <__cxa_atexit@plt+0x75168> │ │ │ │ @@ -119886,15 +119886,15 @@ │ │ │ │ beq 81dd4 <__cxa_atexit@plt+0x75148> │ │ │ │ ldr r7, [pc, #56] @ 81df8 <__cxa_atexit@plt+0x7516c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 81dfc <__cxa_atexit@plt+0x75170> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -119906,15 +119906,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 81e24 <__cxa_atexit@plt+0x75198> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -119926,16 +119926,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #132, 10 @ 0x21000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 81ee0 <__cxa_atexit@plt+0x75254> │ │ │ │ ldr r3, [pc, #112] @ 81f08 <__cxa_atexit@plt+0x7527c> │ │ │ │ @@ -119963,18 +119963,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq r8, r0, #96, 20 @ 0x60000 │ │ │ │ - tsteq r3, #224, 8 @ 0xe0000000 │ │ │ │ + tsteq r3, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 81f48 <__cxa_atexit@plt+0x752bc> │ │ │ │ @@ -119982,16 +119982,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #100, 8 @ 0x64000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81fe8 <__cxa_atexit@plt+0x7535c> │ │ │ │ ldr r7, [pc, #148] @ 8200c <__cxa_atexit@plt+0x75380> │ │ │ │ @@ -120028,19 +120028,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r8, r0, #92, 18 @ 0x170000 │ │ │ │ - tsteq r3, #0, 8 │ │ │ │ + tsteq r3, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 82084 <__cxa_atexit@plt+0x753f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -120058,17 +120058,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, #92, 6 @ 0x70000001 │ │ │ │ + tsteq r3, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 820cc <__cxa_atexit@plt+0x75440> │ │ │ │ @@ -120079,16 +120079,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #0, 6 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #240, 4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8216c <__cxa_atexit@plt+0x754e0> │ │ │ │ ldr r7, [pc, #148] @ 82190 <__cxa_atexit@plt+0x75504> │ │ │ │ @@ -120125,19 +120125,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ rscseq r8, r0, #224, 14 @ 0x3800000 │ │ │ │ - tsteq r3, #160, 4 │ │ │ │ + tsteq r3, #144, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 82208 <__cxa_atexit@plt+0x7557c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -120155,17 +120155,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, #252, 2 @ 0x3f │ │ │ │ + tsteq r3, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 82250 <__cxa_atexit@plt+0x755c4> │ │ │ │ @@ -120176,77 +120176,77 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #160, 2 @ 0x28 │ │ │ │ - sbcseq lr, r2, #240, 20 @ 0xf0000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #144, 2 @ 0x24 │ │ │ │ + sbcseq lr, r2, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, r2, #60416 @ 0xec00 │ │ │ │ + sbcseq lr, r2, #196083712 @ 0xbb00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, r2, #136, 22 @ 0x22000 │ │ │ │ + sbcseq lr, r2, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, r2, #210944 @ 0x33800 │ │ │ │ + sbcseq lr, r2, #20447232 @ 0x1380000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, r2, #5632 @ 0x1600 │ │ │ │ + sbcseq lr, r2, #39321600 @ 0x2580000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, r2, #24832 @ 0x6100 │ │ │ │ + sbcseq lr, r2, #58982400 @ 0x3840000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, r2, #168, 24 @ 0xa800 │ │ │ │ + sbcseq lr, r2, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, r2, #61696 @ 0xf100 │ │ │ │ + sbcseq lr, r2, #7405568 @ 0x710000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, r2, #4032 @ 0xfc0 │ │ │ │ + sbcseq lr, r2, #12517376 @ 0xbf0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, r2, #8640 @ 0x21c0 │ │ │ │ + sbcseq lr, r2, #114688 @ 0x1c000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sbcseq lr, r2, #13248 @ 0x33c0 │ │ │ │ + sbcseq lr, r2, #1294336 @ 0x13c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r2 │ │ │ │ @@ -120296,15 +120296,15 @@ │ │ │ │ cmp sl, r2 │ │ │ │ ble 82468 <__cxa_atexit@plt+0x757dc> │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ stm r5, {r7, r8, fp} │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov fp, lr │ │ │ │ - b 3ffa1c <__cxa_atexit@plt+0x3f2d90> │ │ │ │ + b 3f3894 <__cxa_atexit@plt+0x3e6c08> │ │ │ │ ldr r3, [pc, #116] @ 824b8 <__cxa_atexit@plt+0x7582c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r6, #4] │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r2, r7, r8} │ │ │ │ @@ -120320,23 +120320,23 @@ │ │ │ │ add r3, r8, sl │ │ │ │ ldr r2, [pc, #44] @ 824b4 <__cxa_atexit@plt+0x75828> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r9, #11 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov fp, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #136, 28 @ 0x880 │ │ │ │ - tsteq r3, #200, 28 @ 0xc80 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #120, 28 @ 0x780 │ │ │ │ + tsteq r3, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp fp, lr │ │ │ │ bhi 82550 <__cxa_atexit@plt+0x758c4> │ │ │ │ ldr r0, [pc, #172] @ 82588 <__cxa_atexit@plt+0x758fc> │ │ │ │ @@ -120379,19 +120379,19 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ bx r1 │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r3, #76, 20 @ 0x4c000 │ │ │ │ + tsteq r3, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ - tsteq r3, #132, 26 @ 0x2100 │ │ │ │ + tsteq r3, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 825cc <__cxa_atexit@plt+0x75940> │ │ │ │ @@ -120399,16 +120399,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #0, 26 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 826e0 <__cxa_atexit@plt+0x75a54> │ │ │ │ ldr lr, [pc, #260] @ 82700 <__cxa_atexit@plt+0x75a74> │ │ │ │ @@ -120465,30 +120465,30 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 82708 <__cxa_atexit@plt+0x75a7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, sl │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - tsteq r3, #44, 18 @ 0xb0000 │ │ │ │ - tsteq r3, #200, 16 @ 0xc80000 │ │ │ │ + tsteq r3, #28, 18 @ 0x70000 │ │ │ │ + tsteq r3, #184, 16 @ 0xb80000 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - tsteq r3, #136, 24 @ 0x8800 │ │ │ │ - tsteq r3, #28, 24 @ 0x1c00 │ │ │ │ + tsteq r3, #120, 24 @ 0x7800 │ │ │ │ + tsteq r3, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 827d0 <__cxa_atexit@plt+0x75b44> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -120525,39 +120525,39 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r7, [pc, #32] @ 827e0 <__cxa_atexit@plt+0x75b54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, sl │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #216, 14 @ 0x3600000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #200, 14 @ 0x3200000 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - tsteq r3, #140, 22 @ 0x23000 │ │ │ │ - tsteq r3, #32, 22 @ 0x8000 │ │ │ │ + tsteq r3, #124, 22 @ 0x1f000 │ │ │ │ + tsteq r3, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82830 <__cxa_atexit@plt+0x75ba4> │ │ │ │ ldr r2, [pc, #36] @ 82838 <__cxa_atexit@plt+0x75bac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -120572,15 +120572,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -120680,25 +120680,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r2, [r2, #3] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r7, [pc, #40] @ 82a60 <__cxa_atexit@plt+0x75dd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ ldr r7, [pc, #20] @ 82a58 <__cxa_atexit@plt+0x75dcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r3, #32, 20 @ 0x20000 │ │ │ │ - tsteq r3, #120, 10 @ 0x1e000000 │ │ │ │ + tsteq r3, #16, 20 @ 0x10000 │ │ │ │ + tsteq r3, #104, 10 @ 0x1a000000 │ │ │ │ rscseq r7, r0, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r3, #164, 18 @ 0x290000 │ │ │ │ + tsteq r3, #148, 18 @ 0x250000 │ │ │ │ rscseq r7, r0, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r2, [r1, #11] │ │ │ │ add r3, r5, #4 │ │ │ │ @@ -120718,16 +120718,16 @@ │ │ │ │ b 82b18 <__cxa_atexit@plt+0x75e8c> │ │ │ │ ldr r3, [pc, #24] @ 82ad8 <__cxa_atexit@plt+0x75e4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r1, #3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - tsteq r3, #204, 8 @ 0xcc000000 │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + tsteq r3, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq r7, r0, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 82b08 <__cxa_atexit@plt+0x75e7c> │ │ │ │ @@ -120735,15 +120735,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 82b18 <__cxa_atexit@plt+0x75e8c> │ │ │ │ - tsteq r3, #112, 8 @ 0x70000000 │ │ │ │ + tsteq r3, #96, 8 @ 0x60000000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #140] @ 82bb0 <__cxa_atexit@plt+0x75f24> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [pc, #128] @ 82bb4 <__cxa_atexit@plt+0x75f28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -120773,20 +120773,20 @@ │ │ │ │ str r2, [r5, #-16]! │ │ │ │ ldr r3, [r3, #3] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ str r1, [r5, #12] │ │ │ │ ldr r7, [pc, #20] @ 82bc0 <__cxa_atexit@plt+0x75f34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r3, #172, 16 @ 0xac0000 │ │ │ │ - tsteq r3, #4, 8 @ 0x4000000 │ │ │ │ + tsteq r3, #156, 16 @ 0x9c0000 │ │ │ │ + tsteq r3, #244, 6 @ 0xd0000003 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r3, #52, 16 @ 0x340000 │ │ │ │ + tsteq r3, #36, 16 @ 0x240000 │ │ │ │ rscseq r7, r0, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r2, [r1, #11] │ │ │ │ add r3, r5, #4 │ │ │ │ @@ -120806,16 +120806,16 @@ │ │ │ │ b 82c78 <__cxa_atexit@plt+0x75fec> │ │ │ │ ldr r3, [pc, #24] @ 82c38 <__cxa_atexit@plt+0x75fac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r1, #3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - tsteq r3, #108, 6 @ 0xb0000001 │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + tsteq r3, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq r7, r0, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 82c68 <__cxa_atexit@plt+0x75fdc> │ │ │ │ @@ -120823,15 +120823,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 82c78 <__cxa_atexit@plt+0x75fec> │ │ │ │ - tsteq r3, #16, 6 @ 0x40000000 │ │ │ │ + tsteq r3, #0, 6 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #140] @ 82d10 <__cxa_atexit@plt+0x76084> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [pc, #128] @ 82d14 <__cxa_atexit@plt+0x76088> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -120861,20 +120861,20 @@ │ │ │ │ str r2, [r5, #-16]! │ │ │ │ ldr r3, [r3, #3] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ str r1, [r5, #12] │ │ │ │ ldr r7, [pc, #20] @ 82d20 <__cxa_atexit@plt+0x76094> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r3, #80, 14 @ 0x1400000 │ │ │ │ - tsteq r3, #164, 4 @ 0x4000000a │ │ │ │ + tsteq r3, #64, 14 @ 0x1000000 │ │ │ │ + tsteq r3, #148, 4 @ 0x40000009 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r3, #216, 12 @ 0xd800000 │ │ │ │ + tsteq r3, #200, 12 @ 0xc800000 │ │ │ │ rscseq r7, r0, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r2, [r1, #11] │ │ │ │ add r3, r5, #4 │ │ │ │ @@ -120894,16 +120894,16 @@ │ │ │ │ b 82dd8 <__cxa_atexit@plt+0x7614c> │ │ │ │ ldr r3, [pc, #24] @ 82d98 <__cxa_atexit@plt+0x7610c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r1, #3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - tsteq r3, #12, 4 @ 0xc0000000 │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + tsteq r3, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ rscseq r7, r0, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 82dc8 <__cxa_atexit@plt+0x7613c> │ │ │ │ @@ -120911,15 +120911,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 82dd8 <__cxa_atexit@plt+0x7614c> │ │ │ │ - tsteq r3, #176, 2 @ 0x2c │ │ │ │ + tsteq r3, #160, 2 @ 0x28 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #156] @ 82e80 <__cxa_atexit@plt+0x761f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [pc, #144] @ 82e84 <__cxa_atexit@plt+0x761f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -120953,21 +120953,21 @@ │ │ │ │ ldr r2, [r2, #3] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ ldr r7, [pc, #28] @ 82e94 <__cxa_atexit@plt+0x76208> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r3, #244, 10 @ 0x3d000000 │ │ │ │ - tsteq r3, #68, 2 │ │ │ │ - tsteq r3, #40, 2 │ │ │ │ + tsteq r3, #228, 10 @ 0x39000000 │ │ │ │ + tsteq r3, #52, 2 │ │ │ │ + tsteq r3, #24, 2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r3, #112, 10 @ 0x1c000000 │ │ │ │ + tsteq r3, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r3, [r2, #11] │ │ │ │ cmp sl, r3 │ │ │ │ bne 82ed8 <__cxa_atexit@plt+0x7624c> │ │ │ │ @@ -120988,33 +120988,33 @@ │ │ │ │ ldr r0, [pc, #32] @ 82f14 <__cxa_atexit@plt+0x76288> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5] │ │ │ │ ldr r2, [r2, #3] │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - tsteq r3, #160 @ 0xa0 │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ tsteq r3, #144 @ 0x90 │ │ │ │ + tsteq r3, #128 @ 0x80 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 82f4c <__cxa_atexit@plt+0x762c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 82f50 <__cxa_atexit@plt+0x762c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #68 @ 0x44 │ │ │ │ - tsteq r3, #64 @ 0x40 │ │ │ │ + tsteq r3, #52 @ 0x34 │ │ │ │ + tsteq r3, #48 @ 0x30 │ │ │ │ rscseq r7, r0, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82fcc <__cxa_atexit@plt+0x76340> │ │ │ │ @@ -121079,15 +121079,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 83074 <__cxa_atexit@plt+0x763e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #8, 30 │ │ │ │ + tsteq r3, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 830f0 <__cxa_atexit@plt+0x76464> │ │ │ │ ldr r3, [pc, #104] @ 83100 <__cxa_atexit@plt+0x76474> │ │ │ │ @@ -121116,15 +121116,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8310c <__cxa_atexit@plt+0x76480> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r3, #208, 28 @ 0xd00 │ │ │ │ + tsteq r3, #192, 28 @ 0xc00 │ │ │ │ rscseq r7, r0, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #52] @ 83154 <__cxa_atexit@plt+0x764c8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -121136,77 +121136,77 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r3, #92, 28 @ 0x5c0 │ │ │ │ + tsteq r3, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 83178 <__cxa_atexit@plt+0x764ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #44, 28 @ 0x2c0 │ │ │ │ + tsteq r3, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 831d0 <__cxa_atexit@plt+0x76544> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 831c8 <__cxa_atexit@plt+0x7653c> │ │ │ │ ldr r3, [pc, #44] @ 831d8 <__cxa_atexit@plt+0x7654c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 831dc <__cxa_atexit@plt+0x76550> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 1958da0 <__cxa_atexit@plt+0x194c114> │ │ │ │ + b 1ab63bc <__cxa_atexit@plt+0x1aa9730> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, #136, 26 @ 0x2200 │ │ │ │ - tsteq r3, #140, 26 @ 0x2300 │ │ │ │ + tsteq r3, #120, 26 @ 0x1e00 │ │ │ │ + tsteq r3, #124, 26 @ 0x1f00 │ │ │ │ rscseq r7, r0, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 83240 <__cxa_atexit@plt+0x765b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 83238 <__cxa_atexit@plt+0x765ac> │ │ │ │ ldr r3, [pc, #52] @ 83248 <__cxa_atexit@plt+0x765bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 8324c <__cxa_atexit@plt+0x765c0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 83250 <__cxa_atexit@plt+0x765c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3ff9e4 <__cxa_atexit@plt+0x3f2d58> │ │ │ │ + b 3f385c <__cxa_atexit@plt+0x3e6bd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r7, r0, #200, 16 @ 0xc80000 │ │ │ │ rscseq r7, r0, #56, 16 @ 0x380000 │ │ │ │ - tsteq r3, #16, 26 @ 0x400 │ │ │ │ + tsteq r3, #0, 26 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 83e58 <__cxa_atexit@plt+0x771cc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -121263,20 +121263,20 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff5f4 │ │ │ │ @ instruction: 0xfffff53c │ │ │ │ rscseq r7, r0, #92, 12 @ 0x5c00000 │ │ │ │ - tsteq r3, #212, 30 @ 0x350 │ │ │ │ + tsteq r3, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 833a0 <__cxa_atexit@plt+0x76714> │ │ │ │ @@ -121284,16 +121284,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #44, 30 @ 0xb0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8341c <__cxa_atexit@plt+0x76790> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -121312,24 +121312,24 @@ │ │ │ │ ldr r1, [pc, #60] @ 83440 <__cxa_atexit@plt+0x767b4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 25dfd4 <__cxa_atexit@plt+0x251348> │ │ │ │ + b 8a094 <__cxa_atexit@plt+0x7d408> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq r3, #76, 22 @ 0x13000 │ │ │ │ + tsteq r3, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -121338,16 +121338,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff9fc <__cxa_atexit@plt+0x3f2d70> │ │ │ │ - tsteq r3, #76, 28 @ 0x4c0 │ │ │ │ + b 3f3874 <__cxa_atexit@plt+0x3e6be8> │ │ │ │ + tsteq r3, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -121402,20 +121402,20 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff3c8 │ │ │ │ @ instruction: 0xfffff310 │ │ │ │ rscseq r7, r0, #48, 8 @ 0x30000000 │ │ │ │ - tsteq r3, #168, 26 @ 0x2a00 │ │ │ │ + tsteq r3, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 835cc <__cxa_atexit@plt+0x76940> │ │ │ │ @@ -121423,16 +121423,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #0, 26 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 83648 <__cxa_atexit@plt+0x769bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -121451,24 +121451,24 @@ │ │ │ │ ldr r1, [pc, #60] @ 8366c <__cxa_atexit@plt+0x769e0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 25dfd4 <__cxa_atexit@plt+0x251348> │ │ │ │ + b 8a094 <__cxa_atexit@plt+0x7d408> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq r3, #32, 18 @ 0x80000 │ │ │ │ + tsteq r3, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -121477,35 +121477,35 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff9fc <__cxa_atexit@plt+0x3f2d70> │ │ │ │ - tsteq r3, #32, 24 @ 0x2000 │ │ │ │ + b 3f3874 <__cxa_atexit@plt+0x3e6be8> │ │ │ │ + tsteq r3, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 836f0 <__cxa_atexit@plt+0x76a64> │ │ │ │ ldr r2, [pc, #40] @ 836f8 <__cxa_atexit@plt+0x76a6c> │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [pc, #28] @ 836fc <__cxa_atexit@plt+0x76a70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 25dfd4 <__cxa_atexit@plt+0x251348> │ │ │ │ + b 8a094 <__cxa_atexit@plt+0x7d408> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, #88, 16 @ 0x580000 │ │ │ │ + tsteq r3, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 83734 <__cxa_atexit@plt+0x76aa8> │ │ │ │ @@ -121513,16 +121513,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff9fc <__cxa_atexit@plt+0x3f2d70> │ │ │ │ - tsteq r3, #144, 22 @ 0x24000 │ │ │ │ + b 3f3874 <__cxa_atexit@plt+0x3e6be8> │ │ │ │ + tsteq r3, #128, 22 @ 0x20000 │ │ │ │ rscseq r7, r0, #0, 8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 837c4 <__cxa_atexit@plt+0x76b38> │ │ │ │ @@ -121542,15 +121542,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 837d0 <__cxa_atexit@plt+0x76b44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ ldr r7, [r8, #15] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @@ -121561,15 +121561,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r1, [pc, #12] @ 83800 <__cxa_atexit@plt+0x76b74> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ rscseq r7, r0, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #72] @ 83864 <__cxa_atexit@plt+0x76bd8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -121584,15 +121584,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [pc, #36] @ 8386c <__cxa_atexit@plt+0x76be0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r8, r0, #1 │ │ │ │ - b 3ffa04 <__cxa_atexit@plt+0x3f2d78> │ │ │ │ + b 3f387c <__cxa_atexit@plt+0x3e6bf0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ rscseq r7, r0, #112, 2 │ │ │ │ rscseq r7, r0, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -121603,15 +121603,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [pc, #24] @ 838ac <__cxa_atexit@plt+0x76c20> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r8, r0, #1 │ │ │ │ - b 3ffa04 <__cxa_atexit@plt+0x3f2d78> │ │ │ │ + b 3f387c <__cxa_atexit@plt+0x3e6bf0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq r7, r0, #36, 2 │ │ │ │ rscseq r7, r0, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r7, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #64] @ 83908 <__cxa_atexit@plt+0x76c7c> │ │ │ │ @@ -121655,18 +121655,18 @@ │ │ │ │ ldr r8, [pc, #28] @ 8397c <__cxa_atexit@plt+0x76cf0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #16] @ 83980 <__cxa_atexit@plt+0x76cf4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov sl, r7 │ │ │ │ - b 3ff93c <__cxa_atexit@plt+0x3f2cb0> │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq r7, r0, #104 @ 0x68 │ │ │ │ - tsteq r3, #116, 18 @ 0x1d0000 │ │ │ │ + tsteq r3, #100, 18 @ 0x190000 │ │ │ │ rscseq r7, r0, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 839c0 <__cxa_atexit@plt+0x76d34> │ │ │ │ @@ -121696,26 +121696,26 @@ │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ rscseq r7, r0, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ @@ -121753,31 +121753,31 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r7, [pc, #56] @ 83b40 <__cxa_atexit@plt+0x76eb4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ b 889f8 <__cxa_atexit@plt+0x7bd6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r4, r1 │ │ │ │ - sbcseq sp, r2, #51904512 @ 0x3180000 │ │ │ │ - sbcseq sp, r2, #45613056 @ 0x2b80000 │ │ │ │ + sbcseq sp, r2, #402653185 @ 0x18000001 │ │ │ │ + sbcseq sp, r2, #-1207959552 @ 0xb8000000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [pc, #120] @ 83bd8 <__cxa_atexit@plt+0x76f4c> │ │ │ │ @@ -121799,23 +121799,23 @@ │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -121828,18 +121828,18 @@ │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -121851,18 +121851,18 @@ │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -121874,40 +121874,40 @@ │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ rscseq r6, r0, #20, 28 @ 0x140 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b cfe548 <__cxa_atexit@plt+0xcf18bc> │ │ │ │ + b 15d62e0 <__cxa_atexit@plt+0x15c9654> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 83dc8 <__cxa_atexit@plt+0x7713c> │ │ │ │ ldr r2, [pc, #128] @ 83de4 <__cxa_atexit@plt+0x77158> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -121938,18 +121938,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r3, #200, 2 @ 0x32 │ │ │ │ - tsteq r3, #80, 12 @ 0x5000000 │ │ │ │ + tsteq r3, #184, 2 @ 0x2e │ │ │ │ + tsteq r3, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 83e30 <__cxa_atexit@plt+0x771a4> │ │ │ │ @@ -121960,16 +121960,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r2 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #216, 10 @ 0x36000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #200, 10 @ 0x32000000 │ │ │ │ @ instruction: 0xfffff3fc │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ rscseq r6, r0, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #80 @ 0x50 │ │ │ │ @@ -122008,15 +122008,15 @@ │ │ │ │ ldr r2, [r1, #51] @ 0x33 │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r8, [r5, #12] │ │ │ │ str sl, [r5, #16] │ │ │ │ stm r5, {r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #20] @ 83f18 <__cxa_atexit@plt+0x7728c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -122026,15 +122026,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 83f44 <__cxa_atexit@plt+0x772b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rscseq r6, r0, #112, 24 @ 0x7000 │ │ │ │ subseq r0, r0, r2, asr r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 83f80 <__cxa_atexit@plt+0x772f4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -122252,40 +122252,40 @@ │ │ │ │ str r2, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ sub r8, r3, #6 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r6, [pc, #56] @ 8431c <__cxa_atexit@plt+0x77690> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r3, #132, 2 @ 0x21 │ │ │ │ - tstpeq r2, #216, 26 @ p-variant is OBSOLETE @ 0x3600 │ │ │ │ - tstpeq r2, #20, 28 @ p-variant is OBSOLETE @ 0x140 │ │ │ │ - tstpeq r2, #212, 26 @ p-variant is OBSOLETE @ 0x3500 │ │ │ │ - tstpeq r2, #192, 26 @ p-variant is OBSOLETE @ 0x3000 │ │ │ │ - tstpeq r2, #156, 26 @ p-variant is OBSOLETE @ 0x2700 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r3, #116, 2 │ │ │ │ + tstpeq r2, #200, 26 @ p-variant is OBSOLETE @ 0x3200 │ │ │ │ + tstpeq r2, #4, 28 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ + tstpeq r2, #196, 26 @ p-variant is OBSOLETE @ 0x3100 │ │ │ │ + tstpeq r2, #176, 26 @ p-variant is OBSOLETE @ 0x2c00 │ │ │ │ + tstpeq r2, #140, 26 @ p-variant is OBSOLETE @ 0x2300 │ │ │ │ andeq r0, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0, lsr #15 │ │ │ │ - tstpeq r2, #204, 24 @ p-variant is OBSOLETE @ 0xcc00 │ │ │ │ - tsteq r3, #132 @ 0x84 │ │ │ │ - tstpeq r2, #20, 26 @ p-variant is OBSOLETE @ 0x500 │ │ │ │ + tstpeq r2, #188, 24 @ p-variant is OBSOLETE @ 0xbc00 │ │ │ │ + tsteq r3, #116 @ 0x74 │ │ │ │ + tstpeq r2, #4, 26 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 843fc <__cxa_atexit@plt+0x77770> │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ @@ -122295,15 +122295,15 @@ │ │ │ │ beq 843c0 <__cxa_atexit@plt+0x77734> │ │ │ │ adds r7, r1, r2 │ │ │ │ bmi 843e8 <__cxa_atexit@plt+0x7775c> │ │ │ │ ldr r3, [pc, #204] @ 84438 <__cxa_atexit@plt+0x777ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #24] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr lr, [pc, #168] @ 84428 <__cxa_atexit@plt+0x7779c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [pc, #164] @ 8442c <__cxa_atexit@plt+0x777a0> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r8, [pc, #160] @ 84430 <__cxa_atexit@plt+0x777a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ @@ -122313,44 +122313,44 @@ │ │ │ │ sub r1, r3, #11 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ stmib r6, {r8, ip} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ add r8, lr, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa04 <__cxa_atexit@plt+0x3f2d78> │ │ │ │ + b 3f387c <__cxa_atexit@plt+0x3e6bf0> │ │ │ │ ldr r3, [pc, #88] @ 84420 <__cxa_atexit@plt+0x77794> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #72] @ 84424 <__cxa_atexit@plt+0x77798> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3ffa04 <__cxa_atexit@plt+0x3f2d78> │ │ │ │ + b 3f387c <__cxa_atexit@plt+0x3e6bf0> │ │ │ │ ldr r7, [pc, #44] @ 8441c <__cxa_atexit@plt+0x77790> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #96 @ 0x60 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 84434 <__cxa_atexit@plt+0x777a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #16 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r2, #16, 30 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r2, #0, 30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, ror #14 │ │ │ │ rscseq r6, r0, #220, 10 @ 0x37000000 │ │ │ │ rscseq r6, r0, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r0, lsr #15 │ │ │ │ - tstpeq r2, #212, 22 @ p-variant is OBSOLETE @ 0x35000 │ │ │ │ + tstpeq r2, #196, 22 @ p-variant is OBSOLETE @ 0x31000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ rscseq r6, r0, #72, 14 @ 0x1200000 │ │ │ │ strne r5, [r0], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -122396,22 +122396,22 @@ │ │ │ │ str r2, [r8, #24] │ │ │ │ sub r2, r6, #11 │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ str r0, [r5, #8]! │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3ffa04 <__cxa_atexit@plt+0x3f2d78> │ │ │ │ + b 3f387c <__cxa_atexit@plt+0x3e6bf0> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r2, #176, 20 @ p-variant is OBSOLETE @ 0xb0000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r2, #160, 20 @ p-variant is OBSOLETE @ 0xa0000 │ │ │ │ andeq r0, r0, ip, asr r6 │ │ │ │ rscseq r6, r0, #228, 8 @ 0xe4000000 │ │ │ │ - tstpeq r2, #132, 20 @ p-variant is OBSOLETE @ 0x84000 │ │ │ │ + tstpeq r2, #116, 20 @ p-variant is OBSOLETE @ 0x74000 │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 845f4 <__cxa_atexit@plt+0x77968> │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ @@ -122421,15 +122421,15 @@ │ │ │ │ beq 845b8 <__cxa_atexit@plt+0x7792c> │ │ │ │ adds r7, r1, r2 │ │ │ │ bmi 845e0 <__cxa_atexit@plt+0x77954> │ │ │ │ ldr r3, [pc, #204] @ 84630 <__cxa_atexit@plt+0x779a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #24] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr lr, [pc, #168] @ 84620 <__cxa_atexit@plt+0x77994> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [pc, #164] @ 84624 <__cxa_atexit@plt+0x77998> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r8, [pc, #160] @ 84628 <__cxa_atexit@plt+0x7799c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ @@ -122439,44 +122439,44 @@ │ │ │ │ sub r1, r3, #11 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ stmib r6, {r8, ip} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ add r8, lr, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa04 <__cxa_atexit@plt+0x3f2d78> │ │ │ │ + b 3f387c <__cxa_atexit@plt+0x3e6bf0> │ │ │ │ ldr r3, [pc, #88] @ 84618 <__cxa_atexit@plt+0x7798c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #72] @ 8461c <__cxa_atexit@plt+0x77990> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3ffa04 <__cxa_atexit@plt+0x3f2d78> │ │ │ │ + b 3f387c <__cxa_atexit@plt+0x3e6bf0> │ │ │ │ ldr r7, [pc, #44] @ 84614 <__cxa_atexit@plt+0x77988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #96 @ 0x60 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 8462c <__cxa_atexit@plt+0x779a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #16 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r2, #24, 26 @ p-variant is OBSOLETE @ 0x600 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r2, #8, 26 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ andeq r0, r0, r8, ror #10 │ │ │ │ rscseq r6, r0, #228, 6 @ 0x90000003 │ │ │ │ rscseq r6, r0, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r8, lsr #11 │ │ │ │ - tstpeq r2, #220, 18 @ p-variant is OBSOLETE @ 0x370000 │ │ │ │ + tstpeq r2, #204, 18 @ p-variant is OBSOLETE @ 0x330000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ rscseq r6, r0, #80, 10 @ 0x14000000 │ │ │ │ strne r5, [r0], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -122522,22 +122522,22 @@ │ │ │ │ str r2, [r8, #24] │ │ │ │ sub r2, r6, #11 │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ str r0, [r5, #8]! │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3ffa04 <__cxa_atexit@plt+0x3f2d78> │ │ │ │ + b 3f387c <__cxa_atexit@plt+0x3e6bf0> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r2, #184, 16 @ p-variant is OBSOLETE @ 0xb80000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r2, #168, 16 @ p-variant is OBSOLETE @ 0xa80000 │ │ │ │ andeq r0, r0, r4, ror #8 │ │ │ │ rscseq r6, r0, #236, 4 @ 0xc000000e │ │ │ │ - tstpeq r2, #140, 16 @ p-variant is OBSOLETE @ 0x8c0000 │ │ │ │ + tstpeq r2, #124, 16 @ p-variant is OBSOLETE @ 0x7c0000 │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 84818 <__cxa_atexit@plt+0x77b8c> │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, #1 │ │ │ │ @@ -122549,15 +122549,15 @@ │ │ │ │ beq 847dc <__cxa_atexit@plt+0x77b50> │ │ │ │ adds r7, r1, r3 │ │ │ │ bmi 84804 <__cxa_atexit@plt+0x77b78> │ │ │ │ ldr r2, [pc, #248] @ 8485c <__cxa_atexit@plt+0x77bd0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #24] │ │ │ │ stm r5, {r2, r7} │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr r7, [pc, #216] @ 84850 <__cxa_atexit@plt+0x77bc4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #96 @ 0x60 │ │ │ │ ldr r0, [pc, #208] @ 84854 <__cxa_atexit@plt+0x77bc8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #180] @ 84844 <__cxa_atexit@plt+0x77bb8> │ │ │ │ @@ -122576,44 +122576,44 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ add r8, lr, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa04 <__cxa_atexit@plt+0x3f2d78> │ │ │ │ + b 3f387c <__cxa_atexit@plt+0x3e6bf0> │ │ │ │ ldr r3, [pc, #88] @ 8483c <__cxa_atexit@plt+0x77bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #72] @ 84840 <__cxa_atexit@plt+0x77bb4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3ffa04 <__cxa_atexit@plt+0x3f2d78> │ │ │ │ + b 3f387c <__cxa_atexit@plt+0x3e6bf0> │ │ │ │ ldr r7, [pc, #44] @ 84838 <__cxa_atexit@plt+0x77bac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #96 @ 0x60 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 84858 <__cxa_atexit@plt+0x77bcc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #16 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r2, #244, 20 @ p-variant is OBSOLETE @ 0xf4000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r2, #228, 20 @ p-variant is OBSOLETE @ 0xe4000 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ rscseq r6, r0, #192, 2 @ 0x30 │ │ │ │ rscseq r6, r0, #40, 4 @ 0x80000002 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - tstpeq r2, #196, 14 @ p-variant is OBSOLETE @ 0x3100000 │ │ │ │ + tstpeq r2, #180, 14 @ p-variant is OBSOLETE @ 0x2d00000 │ │ │ │ rscseq r6, r0, #140, 6 @ 0x30000002 │ │ │ │ rscseq r6, r0, #128, 6 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ rscseq r6, r0, #52, 6 @ 0xd0000000 │ │ │ │ strne r5, [r0], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -122661,22 +122661,22 @@ │ │ │ │ str r2, [r8, #24] │ │ │ │ sub r2, r6, #11 │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ str r0, [r5, #8]! │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3ffa04 <__cxa_atexit@plt+0x3f2d78> │ │ │ │ + b 3f387c <__cxa_atexit@plt+0x3e6bf0> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r2, #140, 12 @ p-variant is OBSOLETE @ 0x8c00000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r2, #124, 12 @ p-variant is OBSOLETE @ 0x7c00000 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ rscseq r6, r0, #192 @ 0xc0 │ │ │ │ - tstpeq r2, #96, 12 @ p-variant is OBSOLETE @ 0x6000000 │ │ │ │ + tstpeq r2, #80, 12 @ p-variant is OBSOLETE @ 0x5000000 │ │ │ │ rscseq r6, r0, #92, 4 @ 0xc0000005 │ │ │ │ ldrdeq r0, [r0], r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -122701,26 +122701,26 @@ │ │ │ │ stmib r3, {r9, ip} │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ ldr r3, [pc, #36] @ 849fc <__cxa_atexit@plt+0x77d70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tstpeq r2, #188, 10 @ p-variant is OBSOLETE @ 0x2f000000 │ │ │ │ - tstpeq r2, #116, 18 @ p-variant is OBSOLETE @ 0x1d0000 │ │ │ │ - tstpeq r2, #4, 12 @ p-variant is OBSOLETE @ 0x400000 │ │ │ │ + tstpeq r2, #172, 10 @ p-variant is OBSOLETE @ 0x2b000000 │ │ │ │ + tstpeq r2, #100, 18 @ p-variant is OBSOLETE @ 0x190000 │ │ │ │ + tstpeq r2, #244, 10 @ p-variant is OBSOLETE @ 0x3d000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq r6, r0, #116, 2 │ │ │ │ addeq r0, r0, #852 @ 0x354 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #84] @ 0x54 │ │ │ │ str r9, [r5, #24] │ │ │ │ @@ -122739,24 +122739,24 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ sub r3, r6, #11 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5] │ │ │ │ add r8, r1, #1 │ │ │ │ - b 3ffa04 <__cxa_atexit@plt+0x3f2d78> │ │ │ │ + b 3f387c <__cxa_atexit@plt+0x3e6bf0> │ │ │ │ ldr r3, [pc, #28] @ 84a8c <__cxa_atexit@plt+0x77e00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ rscseq r5, r0, #124, 30 @ 0x1f0 │ │ │ │ - tstpeq r2, #32, 10 @ p-variant is OBSOLETE @ 0x8000000 │ │ │ │ + tstpeq r2, #16, 10 @ p-variant is OBSOLETE @ 0x4000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ rscseq r6, r0, #228 @ 0xe4 │ │ │ │ addeq r0, r0, #55836672 @ 0x3540000 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -122775,22 +122775,22 @@ │ │ │ │ str r1, [r5] │ │ │ │ ldr r1, [pc, #52] @ 84b18 <__cxa_atexit@plt+0x77e8c> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ add r8, r1, #1 │ │ │ │ - b 3ffa04 <__cxa_atexit@plt+0x3f2d78> │ │ │ │ + b 3f387c <__cxa_atexit@plt+0x3e6bf0> │ │ │ │ ldr r3, [pc, #28] @ 84b1c <__cxa_atexit@plt+0x77e90> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tstpeq r2, #172, 8 @ p-variant is OBSOLETE @ 0xac000000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tstpeq r2, #156, 8 @ p-variant is OBSOLETE @ 0x9c000000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rscseq r5, r0, #212, 28 @ 0xd40 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ rscseq r6, r0, #84 @ 0x54 │ │ │ │ ldrdeq r4, [r0], r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ @@ -122861,17 +122861,17 @@ │ │ │ │ ldr r6, [pc, #24] @ 84c50 <__cxa_atexit@plt+0x77fc4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tstpeq r2, #128, 6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, #112, 6 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ rscseq r5, r0, #0, 30 │ │ │ │ ldrdeq r4, [r1], r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -122895,16 +122895,16 @@ │ │ │ │ b 84ce0 <__cxa_atexit@plt+0x78054> │ │ │ │ ldr r3, [pc, #24] @ 84cdc <__cxa_atexit@plt+0x78050> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tstpeq r2, #224, 4 @ p-variant is OBSOLETE │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tstpeq r2, #208, 4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 84d70 <__cxa_atexit@plt+0x780e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -122975,23 +122975,23 @@ │ │ │ │ b 84e08 <__cxa_atexit@plt+0x7817c> │ │ │ │ ldr r6, [pc, #32] @ 84e24 <__cxa_atexit@plt+0x78198> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ @ instruction: 0xffffef88 │ │ │ │ - tstpeq r2, #88, 12 @ p-variant is OBSOLETE @ 0x5800000 │ │ │ │ + tstpeq r2, #72, 12 @ p-variant is OBSOLETE @ 0x4800000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ @ instruction: 0xfffff038 │ │ │ │ @ instruction: 0xfffff018 │ │ │ │ - tstpeq r2, #176, 12 @ p-variant is OBSOLETE @ 0xb000000 │ │ │ │ + tstpeq r2, #160, 12 @ p-variant is OBSOLETE @ 0xa000000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ rscseq r5, r0, #28, 26 @ 0x700 │ │ │ │ andeq r0, r1, lr, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -123028,19 +123028,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #36] @ 84efc <__cxa_atexit@plt+0x78270> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r5, [r1] │ │ │ │ mov r5, r1 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ @ instruction: 0xffffeeb4 │ │ │ │ - tstpeq r2, #76, 10 @ p-variant is OBSOLETE @ 0x13000000 │ │ │ │ + tstpeq r2, #60, 10 @ p-variant is OBSOLETE @ 0xf000000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ rscseq r5, r0, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r1, lr, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -123073,18 +123073,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 84fac <__cxa_atexit@plt+0x78320> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffede0 │ │ │ │ - tstpeq r2, #176, 8 @ p-variant is OBSOLETE @ 0xb0000000 │ │ │ │ + tstpeq r2, #160, 8 @ p-variant is OBSOLETE @ 0xa0000000 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ rscseq r5, r0, #168, 22 @ 0x2a000 │ │ │ │ andeq r8, r0, sp, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #140 @ 0x8c │ │ │ │ @@ -123190,36 +123190,36 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ sub r8, r6, #7 │ │ │ │ sub sl, r6, #135 @ 0x87 │ │ │ │ ldr r7, [sp] │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ - b 3ff844 <__cxa_atexit@plt+0x3f2bb8> │ │ │ │ + b 3f36dc <__cxa_atexit@plt+0x3e6a50> │ │ │ │ mov r3, #140 @ 0x8c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffe778 │ │ │ │ - tstpeq r2, #240 @ p-variant is OBSOLETE @ 0xf0 │ │ │ │ + tstpeq r2, #224 @ p-variant is OBSOLETE @ 0xe0 │ │ │ │ @ instruction: 0xffffecf0 │ │ │ │ - tsteq r2, #84, 30 @ 0x150 │ │ │ │ - tstpeq r2, #176, 6 @ p-variant is OBSOLETE @ 0xc0000002 │ │ │ │ - tstpeq r2, #140, 6 @ p-variant is OBSOLETE @ 0x30000002 │ │ │ │ - tstpeq r2, #128, 6 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r2, #120, 6 @ p-variant is OBSOLETE @ 0xe0000001 │ │ │ │ - tstpeq r2, #108, 6 @ p-variant is OBSOLETE @ 0xb0000001 │ │ │ │ - tstpeq r2, #96, 6 @ p-variant is OBSOLETE @ 0x80000001 │ │ │ │ - tstpeq r2, #84, 6 @ p-variant is OBSOLETE @ 0x50000001 │ │ │ │ - tstpeq r2, #72, 6 @ p-variant is OBSOLETE @ 0x20000001 │ │ │ │ - tsteq r2, #116, 30 @ 0x1d0 │ │ │ │ + tsteq r2, #68, 30 @ 0x110 │ │ │ │ + tstpeq r2, #160, 6 @ p-variant is OBSOLETE @ 0x80000002 │ │ │ │ + tstpeq r2, #124, 6 @ p-variant is OBSOLETE @ 0xf0000001 │ │ │ │ + tstpeq r2, #112, 6 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ + tstpeq r2, #104, 6 @ p-variant is OBSOLETE @ 0xa0000001 │ │ │ │ + tstpeq r2, #92, 6 @ p-variant is OBSOLETE @ 0x70000001 │ │ │ │ + tstpeq r2, #80, 6 @ p-variant is OBSOLETE @ 0x40000001 │ │ │ │ + tstpeq r2, #68, 6 @ p-variant is OBSOLETE @ 0x10000001 │ │ │ │ + tstpeq r2, #56, 6 @ p-variant is OBSOLETE @ 0xe0000000 │ │ │ │ + tsteq r2, #100, 30 @ 0x190 │ │ │ │ rscseq r5, r0, #220, 16 @ 0xdc0000 │ │ │ │ rscseq r5, r0, #212, 16 @ 0xd40000 │ │ │ │ - tsteq r2, #8, 30 │ │ │ │ - tsteq r2, #64, 28 @ 0x400 │ │ │ │ - tstpeq r2, #192, 4 @ p-variant is OBSOLETE │ │ │ │ + tsteq r2, #248, 28 @ 0xf80 │ │ │ │ + tsteq r2, #48, 28 @ 0x300 │ │ │ │ + tstpeq r2, #176, 4 @ p-variant is OBSOLETE │ │ │ │ rscseq r5, r0, #0, 20 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -123352,16 +123352,16 @@ │ │ │ │ b 851d8 <__cxa_atexit@plt+0x7854c> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 853fc <__cxa_atexit@plt+0x78770> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3ffa3c <__cxa_atexit@plt+0x3f2db0> │ │ │ │ - tsteq r2, #176, 22 @ 0x2c000 │ │ │ │ + b 3f38b4 <__cxa_atexit@plt+0x3e6c28> │ │ │ │ + tsteq r2, #160, 22 @ 0x28000 │ │ │ │ rscseq r5, r0, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -123377,48 +123377,48 @@ │ │ │ │ ldr r2, [pc, #68] @ 8548c <__cxa_atexit@plt+0x78800> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ b 85470 <__cxa_atexit@plt+0x787e4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 85480 <__cxa_atexit@plt+0x787f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ rscseq r5, r0, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - sbcseq fp, r2, #3184 @ 0xc70 │ │ │ │ + sbcseq fp, r2, #290816 @ 0x47000 │ │ │ │ rscseq r5, r0, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 854bc <__cxa_atexit@plt+0x78830> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #20] @ 854c0 <__cxa_atexit@plt+0x78834> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ - b 3ffaac <__cxa_atexit@plt+0x3f2e20> │ │ │ │ + b 3f3924 <__cxa_atexit@plt+0x3e6c98> │ │ │ │ rscseq r5, r0, #76, 16 @ 0x4c0000 │ │ │ │ rscseq r5, r0, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 854e0 <__cxa_atexit@plt+0x78854> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3ffa3c <__cxa_atexit@plt+0x3f2db0> │ │ │ │ - tsteq r2, #204, 20 @ 0xcc000 │ │ │ │ + b 3f38b4 <__cxa_atexit@plt+0x3e6c28> │ │ │ │ + tsteq r2, #188, 20 @ 0xbc000 │ │ │ │ rscseq r5, r0, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -123434,38 +123434,38 @@ │ │ │ │ ldr r2, [pc, #68] @ 85570 <__cxa_atexit@plt+0x788e4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ b 85554 <__cxa_atexit@plt+0x788c8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 85564 <__cxa_atexit@plt+0x788d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ rscseq r5, r0, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - sbcseq fp, r2, #14528 @ 0x38c0 │ │ │ │ + sbcseq fp, r2, #1622016 @ 0x18c000 │ │ │ │ rscseq r5, r0, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 855a0 <__cxa_atexit@plt+0x78914> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #20] @ 855a4 <__cxa_atexit@plt+0x78918> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ - b 3ffaac <__cxa_atexit@plt+0x3f2e20> │ │ │ │ + b 3f3924 <__cxa_atexit@plt+0x3e6c98> │ │ │ │ rscseq r5, r0, #208, 14 @ 0x3400000 │ │ │ │ rscseq r5, r0, #232, 12 @ 0xe800000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 855c8 <__cxa_atexit@plt+0x7893c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -123511,15 +123511,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r7, #10 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r7, r2 │ │ │ │ bcc 85718 <__cxa_atexit@plt+0x78a8c> │ │ │ │ @@ -123560,24 +123560,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #10 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r2, #44, 18 @ 0xb0000 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r2, #28, 18 @ 0x70000 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ rscseq r5, r0, #116, 12 @ 0x7400000 │ │ │ │ rscseq r5, r0, #168, 12 @ 0xa800000 │ │ │ │ - tsteq r2, #52, 20 @ 0x34000 │ │ │ │ - tsteq r2, #172, 16 @ 0xac0000 │ │ │ │ + tsteq r2, #36, 20 @ 0x24000 │ │ │ │ + tsteq r2, #156, 16 @ 0x9c0000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - sbcseq fp, r2, #45824 @ 0xb300 │ │ │ │ + sbcseq fp, r2, #3342336 @ 0x330000 │ │ │ │ mov fp, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8588c <__cxa_atexit@plt+0x78c00> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -123633,15 +123633,15 @@ │ │ │ │ ldr r2, [pc, #172] @ 858f4 <__cxa_atexit@plt+0x78c68> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ str r0, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ ldr lr, [pc, #116] @ 858e4 <__cxa_atexit@plt+0x78c58> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [pc, #112] @ 858e8 <__cxa_atexit@plt+0x78c5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ @@ -123651,35 +123651,35 @@ │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #76] @ 858e0 <__cxa_atexit@plt+0x78c54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r3, #16 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ mov r6, r9 │ │ │ │ b 858b8 <__cxa_atexit@plt+0x78c2c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, #16] @ 858d4 <__cxa_atexit@plt+0x78c48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #140, 14 @ 0x2300000 │ │ │ │ - tsteq r2, #4, 18 @ 0x10000 │ │ │ │ + tsteq r2, #124, 14 @ 0x1f00000 │ │ │ │ + tsteq r2, #244, 16 @ 0xf40000 │ │ │ │ rscseq r5, r0, #84, 8 @ 0x54000000 │ │ │ │ - tsteq r2, #92, 14 @ 0x1700000 │ │ │ │ - tsteq r2, #212, 16 @ 0xd40000 │ │ │ │ + tsteq r2, #76, 14 @ 0x1300000 │ │ │ │ + tsteq r2, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r2, #224, 12 @ 0xe000000 │ │ │ │ - tsteq r2, #88, 16 @ 0x580000 │ │ │ │ + tsteq r2, #208, 12 @ 0xd000000 │ │ │ │ + tsteq r2, #72, 16 @ 0x480000 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - sbcseq fp, r2, #815104 @ 0xc7000 │ │ │ │ + sbcseq fp, r2, #74448896 @ 0x4700000 │ │ │ │ rscseq r5, r0, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r5, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ b 85760 <__cxa_atexit@plt+0x78ad4> │ │ │ │ @@ -123706,70 +123706,70 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 8598c <__cxa_atexit@plt+0x78d00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r2, #148, 14 @ 0x2500000 │ │ │ │ - tsteq r2, #12, 12 @ 0xc00000 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r2, #132, 14 @ 0x2100000 │ │ │ │ + tsteq r2, #252, 10 @ 0x3f000000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ rscseq r5, r0, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 859e8 <__cxa_atexit@plt+0x78d5c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 859e0 <__cxa_atexit@plt+0x78d54> │ │ │ │ ldr r3, [pc, #44] @ 859f0 <__cxa_atexit@plt+0x78d64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 859f4 <__cxa_atexit@plt+0x78d68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3ff6cc <__cxa_atexit@plt+0x3f2a40> │ │ │ │ + b 3f357c <__cxa_atexit@plt+0x3e68f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r5, r0, #180, 8 @ 0xb4000000 │ │ │ │ - tsteq r2, #104, 10 @ 0x1a000000 │ │ │ │ + tsteq r2, #88, 10 @ 0x16000000 │ │ │ │ rscseq r5, r0, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85a50 <__cxa_atexit@plt+0x78dc4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 85a48 <__cxa_atexit@plt+0x78dbc> │ │ │ │ ldr r3, [pc, #44] @ 85a58 <__cxa_atexit@plt+0x78dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 85a5c <__cxa_atexit@plt+0x78dd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3ffab4 <__cxa_atexit@plt+0x3f2e28> │ │ │ │ + b 3f392c <__cxa_atexit@plt+0x3e6ca0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r5, r0, #184, 8 @ 0xb8000000 │ │ │ │ - tsteq r2, #0, 10 │ │ │ │ + tsteq r2, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85a88 <__cxa_atexit@plt+0x78dfc> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -123823,19 +123823,19 @@ │ │ │ │ mov r0, #241 @ 0xf1 │ │ │ │ orr r0, r0, #7936 @ 0x1f00 │ │ │ │ cmp r7, r0 │ │ │ │ addlt r2, r2, #4 │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r7, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #156, 12 @ 0x9c00000 │ │ │ │ - tsteq r2, #4, 8 @ 0x4000000 │ │ │ │ + tsteq r2, #140, 12 @ 0x8c00000 │ │ │ │ + tsteq r2, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85bc0 <__cxa_atexit@plt+0x78f34> │ │ │ │ ldr r2, [pc, #88] @ 85bdc <__cxa_atexit@plt+0x78f50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -123857,15 +123857,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 85be4 <__cxa_atexit@plt+0x78f58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #180, 6 @ 0xd0000002 │ │ │ │ + tsteq r2, #164, 6 @ 0x90000002 │ │ │ │ muleq r0, r0, r2 │ │ │ │ rscseq r5, r0, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -123943,15 +123943,15 @@ │ │ │ │ ble 85d6c <__cxa_atexit@plt+0x790e0> │ │ │ │ str r9, [r5, #28] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ - b 3ffa1c <__cxa_atexit@plt+0x3f2d90> │ │ │ │ + b 3f3894 <__cxa_atexit@plt+0x3e6c08> │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 85db8 <__cxa_atexit@plt+0x7912c> │ │ │ │ ldr r3, [pc, #132] @ 85dd0 <__cxa_atexit@plt+0x79144> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -123970,27 +123970,27 @@ │ │ │ │ ldr r2, [pc, #64] @ 85dcc <__cxa_atexit@plt+0x79140> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r3, r9} │ │ │ │ add r5, r5, #32 │ │ │ │ sub r8, fp, #7 │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #132, 10 @ 0x21000000 │ │ │ │ - tsteq r2, #192, 10 @ 0x30000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #116, 10 @ 0x1d000000 │ │ │ │ + tsteq r2, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85e14 <__cxa_atexit@plt+0x79188> │ │ │ │ ldr r7, [pc, #48] @ 85e24 <__cxa_atexit@plt+0x79198> │ │ │ │ @@ -124078,21 +124078,21 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #80 @ 0x50 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - tsteq r2, #120 @ 0x78 │ │ │ │ + tsteq r2, #104 @ 0x68 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - tsteq r2, #148 @ 0x94 │ │ │ │ - tsteq r2, #88, 8 @ 0x58000000 │ │ │ │ - tsteq r2, #72, 10 @ 0x12000000 │ │ │ │ + tsteq r2, #132 @ 0x84 │ │ │ │ + tsteq r2, #72, 8 @ 0x48000000 │ │ │ │ + tsteq r2, #56, 10 @ 0xe000000 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ @@ -124137,19 +124137,19 @@ │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ sub r7, r6, #6 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ - tsteq r2, #124, 30 @ 0x1f0 │ │ │ │ - tsteq r2, #64, 6 │ │ │ │ - tsteq r2, #48, 8 @ 0x30000000 │ │ │ │ + tsteq r2, #108, 30 @ 0x1b0 │ │ │ │ + tsteq r2, #48, 6 @ 0xc0000000 │ │ │ │ + tsteq r2, #32, 8 @ 0x20000000 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ rscseq r4, r0, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -124175,16 +124175,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #180, 28 @ 0xb40 │ │ │ │ - tsteq r2, #108, 4 @ 0xc0000006 │ │ │ │ + tsteq r2, #164, 28 @ 0xa40 │ │ │ │ + tsteq r2, #92, 4 @ 0xc0000005 │ │ │ │ rscseq r4, r0, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ bhi 86170 <__cxa_atexit@plt+0x794e4> │ │ │ │ @@ -124226,16 +124226,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r9 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #40, 28 @ 0x280 │ │ │ │ - tsteq r2, #52, 28 @ 0x340 │ │ │ │ + tsteq r2, #24, 28 @ 0x180 │ │ │ │ + tsteq r2, #36, 28 @ 0x240 │ │ │ │ rscseq r4, r0, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 861fc <__cxa_atexit@plt+0x79570> │ │ │ │ @@ -124256,15 +124256,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #96, 26 @ 0x1800 │ │ │ │ + tsteq r2, #80, 26 @ 0x1400 │ │ │ │ rscseq r4, r0, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ stmib r3, {r8, r9} │ │ │ │ @@ -124312,16 +124312,16 @@ │ │ │ │ mov r0, #12 │ │ │ │ ldm r5!, {r7, r8, r9} │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r2, #232, 24 @ 0xe800 │ │ │ │ - tsteq r2, #120, 24 @ 0x7800 │ │ │ │ + tsteq r2, #216, 24 @ 0xd800 │ │ │ │ + tsteq r2, #104, 24 @ 0x6800 │ │ │ │ rscseq r4, r0, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r7, asr #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 86350 <__cxa_atexit@plt+0x796c4> │ │ │ │ ldr r3, [pc, #88] @ 86378 <__cxa_atexit@plt+0x796ec> │ │ │ │ @@ -124451,22 +124451,22 @@ │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ sub r7, r6, #50 @ 0x32 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #52, 20 @ 0x34000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #36, 20 @ 0x24000 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - tsteq r2, #60, 28 @ 0x3c0 │ │ │ │ - tsteq r2, #104, 20 @ 0x68000 │ │ │ │ + tsteq r2, #44, 28 @ 0x2c0 │ │ │ │ + tsteq r2, #88, 20 @ 0x58000 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - tsteq r2, #216, 20 @ 0xd8000 │ │ │ │ - tsteq r2, #196, 20 @ 0xc4000 │ │ │ │ + tsteq r2, #200, 20 @ 0xc8000 │ │ │ │ + tsteq r2, #180, 20 @ 0xb4000 │ │ │ │ rscseq r4, r0, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 865ac <__cxa_atexit@plt+0x79920> │ │ │ │ ldr r1, [pc, #80] @ 865b4 <__cxa_atexit@plt+0x79928> │ │ │ │ @@ -124479,23 +124479,23 @@ │ │ │ │ bne 86598 <__cxa_atexit@plt+0x7990c> │ │ │ │ ldr r5, [pc, #52] @ 865b8 <__cxa_atexit@plt+0x7992c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r9, [r2, #6] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ffabc <__cxa_atexit@plt+0x3f2e30> │ │ │ │ + b 3f3934 <__cxa_atexit@plt+0x3e6ca8> │ │ │ │ ldr r7, [pc, #28] @ 865bc <__cxa_atexit@plt+0x79930> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #24] @ 865c0 <__cxa_atexit@plt+0x79934> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #212, 18 @ 0x350000 │ │ │ │ + tsteq r2, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ rscseq r4, r0, #104, 18 @ 0x1a0000 │ │ │ │ rscseq r4, r0, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -124543,15 +124543,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 86698 <__cxa_atexit@plt+0x79a0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #20] @ 8669c <__cxa_atexit@plt+0x79a10> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #248, 16 @ 0xf80000 │ │ │ │ + tsteq r2, #232, 16 @ 0xe80000 │ │ │ │ rscseq r4, r0, #152, 16 @ 0x980000 │ │ │ │ rscseq r4, r0, #20, 16 @ 0x140000 │ │ │ │ rscseq r4, r0, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -124618,15 +124618,15 @@ │ │ │ │ str r7, [r8, #20] │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r8 │ │ │ │ str r2, [r7, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 867ec <__cxa_atexit@plt+0x79b60> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -124655,15 +124655,15 @@ │ │ │ │ str r6, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ ldr r2, [pc, #432] @ 86a10 <__cxa_atexit@plt+0x79d84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r1, {r2, r9} │ │ │ │ str r3, [r1, #12] │ │ │ │ str sl, [r1, #16] │ │ │ │ sub r9, r6, #11 │ │ │ │ add r3, r5, #8 │ │ │ │ @@ -124760,21 +124760,21 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #28] @ 86a0c <__cxa_atexit@plt+0x79d80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #144, 18 @ 0x240000 │ │ │ │ - tsteq r2, #128, 12 @ 0x8000000 │ │ │ │ + tsteq r2, #128, 18 @ 0x200000 │ │ │ │ + tsteq r2, #112, 12 @ 0x7000000 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ @ instruction: 0xfffff8fc │ │ │ │ rscseq r4, r0, #64, 10 @ 0x10000000 │ │ │ │ - tsteq r2, #4, 14 @ 0x100000 │ │ │ │ + tsteq r2, #244, 12 @ 0xf400000 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ rscseq r4, r0, #96, 10 @ 0x18000000 │ │ │ │ rscseq r4, r0, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ rscseq r4, r0, #252, 8 @ 0xfc000000 │ │ │ │ @@ -124844,15 +124844,15 @@ │ │ │ │ mov r6, fp │ │ │ │ mov r8, r9 │ │ │ │ b 86258 <__cxa_atexit@plt+0x795cc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, fp │ │ │ │ mov fp, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, sl, #4 │ │ │ │ ldr r7, [pc, #68] @ 86ba4 <__cxa_atexit@plt+0x79f18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, fp │ │ │ │ @@ -124862,16 +124862,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ mov r6, fp │ │ │ │ mov r8, r3 │ │ │ │ mov fp, r9 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #208, 8 @ 0xd0000000 │ │ │ │ - tsteq r2, #176, 8 @ 0xb0000000 │ │ │ │ + tsteq r2, #192, 8 @ 0xc0000000 │ │ │ │ + tsteq r2, #160, 8 @ 0xa0000000 │ │ │ │ @ instruction: 0xfffff578 │ │ │ │ @ instruction: 0xfffff738 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ rscseq r4, r0, #208, 6 @ 0x40000003 │ │ │ │ rscseq r4, r0, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -124981,59 +124981,59 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ffa6c <__cxa_atexit@plt+0x3f2de0> │ │ │ │ - tsteq r2, #176, 6 @ 0xc0000002 │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + tsteq r2, #160, 6 @ 0x80000002 │ │ │ │ rscseq r4, r0, #220, 2 @ 0x37 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86dd8 <__cxa_atexit@plt+0x7a14c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 86dd0 <__cxa_atexit@plt+0x7a144> │ │ │ │ ldr r3, [pc, #56] @ 86de0 <__cxa_atexit@plt+0x7a154> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #48] @ 86de4 <__cxa_atexit@plt+0x7a158> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 86de8 <__cxa_atexit@plt+0x7a15c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r2, #128, 2 │ │ │ │ - tsteq r2, #220, 2 @ 0x37 │ │ │ │ + tsteq r2, #112, 2 │ │ │ │ + tsteq r2, #204, 2 @ 0x33 │ │ │ │ rscseq r4, r0, #100, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 86e18 <__cxa_atexit@plt+0x7a18c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 86e1c <__cxa_atexit@plt+0x7a190> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r2, #148, 2 @ 0x25 │ │ │ │ + tsteq r2, #132, 2 @ 0x21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -125056,17 +125056,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 86ea4 <__cxa_atexit@plt+0x7a218> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r2, #20, 2 │ │ │ │ - tsteq r2, #8, 2 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r2, #4, 2 │ │ │ │ + tsteq r2, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -125087,17 +125087,17 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 86f20 <__cxa_atexit@plt+0x7a294> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r2, #148 @ 0x94 │ │ │ │ - tsteq r2, #144 @ 0x90 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r2, #132 @ 0x84 │ │ │ │ + tsteq r2, #128 @ 0x80 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86f8c <__cxa_atexit@plt+0x7a300> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -125124,15 +125124,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 86fb0 <__cxa_atexit@plt+0x7a324> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #240, 30 @ 0x3c0 │ │ │ │ + tsteq r2, #224, 30 @ 0x380 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rscseq r3, r0, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8701c <__cxa_atexit@plt+0x7a390> │ │ │ │ @@ -125160,15 +125160,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87040 <__cxa_atexit@plt+0x7a3b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #96, 30 @ 0x180 │ │ │ │ + tsteq r2, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ rscseq r3, r0, #72, 30 @ 0x120 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -125176,15 +125176,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 87084 <__cxa_atexit@plt+0x7a3f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -125198,15 +125198,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8711c <__cxa_atexit@plt+0x7a490> │ │ │ │ @@ -125322,33 +125322,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldr r7, [pc, #48] @ 872fc <__cxa_atexit@plt+0x7a670> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffff0 │ │ │ │ - tsteq r2, #104, 2 │ │ │ │ + tsteq r2, #88, 2 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ rscseq r3, r0, #172, 24 @ 0xac00 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq r2, #140 @ 0x8c │ │ │ │ + tsteq r2, #124 @ 0x7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8734c <__cxa_atexit@plt+0x7a6c0> │ │ │ │ ldr r2, [pc, #40] @ 87354 <__cxa_atexit@plt+0x7a6c8> │ │ │ │ @@ -125356,15 +125356,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -125398,15 +125398,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -125458,15 +125458,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 874e8 <__cxa_atexit@plt+0x7a85c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #184, 20 @ 0xb8000 │ │ │ │ + tsteq r2, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ rscseq r3, r0, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -125476,15 +125476,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -125498,15 +125498,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 875f0 <__cxa_atexit@plt+0x7a964> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -125533,15 +125533,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87614 <__cxa_atexit@plt+0x7a988> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #140, 18 @ 0x230000 │ │ │ │ + tsteq r2, #124, 18 @ 0x1f0000 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ rscseq r3, r0, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -125633,15 +125633,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 8781c <__cxa_atexit@plt+0x7ab90> │ │ │ │ ldr lr, [pc, #140] @ 87844 <__cxa_atexit@plt+0x7abb8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ @@ -125660,33 +125660,33 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #60] @ 87834 <__cxa_atexit@plt+0x7aba8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, #1] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r1 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ b 87820 <__cxa_atexit@plt+0x7ab94> │ │ │ │ mov r7, #32 │ │ │ │ b 87820 <__cxa_atexit@plt+0x7ab94> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - tsteq r2, #120, 22 @ 0x1e000 │ │ │ │ + tsteq r2, #104, 22 @ 0x1a000 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - tsteq r2, #240, 20 @ 0xf0000 │ │ │ │ + tsteq r2, #224, 20 @ 0xe0000 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - tsteq r2, #212, 22 @ 0x35000 │ │ │ │ + tsteq r2, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -125751,15 +125751,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87978 <__cxa_atexit@plt+0x7acec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #124, 18 @ 0x1f0000 │ │ │ │ + tsteq r2, #108, 18 @ 0x1b0000 │ │ │ │ rscseq r3, r0, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 879ac <__cxa_atexit@plt+0x7ad20> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -125767,15 +125767,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 879b4 <__cxa_atexit@plt+0x7ad28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 879c4 <__cxa_atexit@plt+0x7ad38> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #152, 10 @ 0x26000000 │ │ │ │ + tsteq r2, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 87a5c <__cxa_atexit@plt+0x7add0> │ │ │ │ ldr r7, [pc, #172] @ 87a84 <__cxa_atexit@plt+0x7adf8> │ │ │ │ @@ -125808,30 +125808,30 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #56] @ 87a8c <__cxa_atexit@plt+0x7ae00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r7, [pc, #36] @ 87a88 <__cxa_atexit@plt+0x7adfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ rscseq r3, r0, #28, 10 @ 0x7000000 │ │ │ │ - tsteq r2, #68, 10 @ 0x11000000 │ │ │ │ + tsteq r2, #52, 10 @ 0xd000000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r2, #152, 16 @ 0x980000 │ │ │ │ + tsteq r2, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 87b00 <__cxa_atexit@plt+0x7ae74> │ │ │ │ @@ -125854,23 +125854,23 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 87b28 <__cxa_atexit@plt+0x7ae9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #144, 8 @ 0x90000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #128, 8 @ 0x80000000 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - tsteq r2, #212, 14 @ 0x3500000 │ │ │ │ + tsteq r2, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #8] @ 87b50 <__cxa_atexit@plt+0x7aec4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #1 │ │ │ │ b 879c4 <__cxa_atexit@plt+0x7ad38> │ │ │ │ @@ -125900,15 +125900,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87bcc <__cxa_atexit@plt+0x7af40> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #40, 14 @ 0xa00000 │ │ │ │ + tsteq r2, #24, 14 @ 0x600000 │ │ │ │ rscseq r3, r0, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 87bf0 <__cxa_atexit@plt+0x7af64> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -125919,15 +125919,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 87c5c <__cxa_atexit@plt+0x7afd0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 87c54 <__cxa_atexit@plt+0x7afc8> │ │ │ │ ldr r3, [pc, #60] @ 87c64 <__cxa_atexit@plt+0x7afd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 87c68 <__cxa_atexit@plt+0x7afdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 87c6c <__cxa_atexit@plt+0x7afe0> │ │ │ │ @@ -125941,30 +125941,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ rscseq r3, r0, #52, 6 @ 0xd0000000 │ │ │ │ - tsteq r2, #252, 4 @ 0xc000000f │ │ │ │ + tsteq r2, #236, 4 @ 0xc000000e │ │ │ │ rscseq r3, r0, #24, 6 @ 0x60000000 │ │ │ │ rscseq r3, r0, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 87cac <__cxa_atexit@plt+0x7b020> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 87cb0 <__cxa_atexit@plt+0x7b024> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #28] @ 87cb4 <__cxa_atexit@plt+0x7b028> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ add sl, r1, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 10b2240 <__cxa_atexit@plt+0x10a55b4> │ │ │ │ + b 6da8ec <__cxa_atexit@plt+0x6cdc60> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ rscseq r3, r0, #192, 4 │ │ │ │ rscseq r3, r0, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -125978,26 +125978,26 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 87d08 <__cxa_atexit@plt+0x7b07c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffa6c <__cxa_atexit@plt+0x3f2de0> │ │ │ │ - tsteq r2, #228, 10 @ 0x39000000 │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + tsteq r2, #212, 10 @ 0x35000000 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ rscseq r3, r0, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 87d98 <__cxa_atexit@plt+0x7b10c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ beq 87d90 <__cxa_atexit@plt+0x7b104> │ │ │ │ ldr r7, [pc, #136] @ 87dc8 <__cxa_atexit@plt+0x7b13c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -126028,15 +126028,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #28] @ 87dd4 <__cxa_atexit@plt+0x7b148> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #244, 2 @ 0x3d │ │ │ │ + tsteq r2, #228, 2 @ 0x39 │ │ │ │ rscseq r3, r0, #220, 2 @ 0x37 │ │ │ │ rscseq r3, r0, #196, 2 @ 0x31 │ │ │ │ rscseq r3, r0, #8, 4 @ 0x80000000 │ │ │ │ rscseq r3, r0, #40, 4 @ 0x80000002 │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ rscseq r3, r0, #76, 4 @ 0xc0000004 │ │ │ │ rscseq r3, r0, #56, 4 @ 0x80000003 │ │ │ │ @@ -126057,21 +126057,21 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #32] @ 87e54 <__cxa_atexit@plt+0x7b1c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 28648c <__cxa_atexit@plt+0x279800> │ │ │ │ + b 9fc1c <__cxa_atexit@plt+0x92f90> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ rscseq r3, r0, #152, 2 @ 0x26 │ │ │ │ - tsteq r2, #40, 2 │ │ │ │ - tsteq r2, #128, 8 @ 0x80000000 │ │ │ │ - tsteq r2, #156, 8 @ 0x9c000000 │ │ │ │ + tsteq r2, #24, 2 │ │ │ │ + tsteq r2, #112, 8 @ 0x70000000 │ │ │ │ + tsteq r2, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 87edc <__cxa_atexit@plt+0x7b250> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -126103,15 +126103,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #180 @ 0xb4 │ │ │ │ + tsteq r2, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 87f80 <__cxa_atexit@plt+0x7b2f4> │ │ │ │ @@ -126144,15 +126144,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #16 │ │ │ │ + tsteq r2, #0 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 87fdc <__cxa_atexit@plt+0x7b350> │ │ │ │ @@ -126160,15 +126160,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -126183,15 +126183,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88094 <__cxa_atexit@plt+0x7b408> │ │ │ │ @@ -126316,37 +126316,37 @@ │ │ │ │ add r7, r0, #21 │ │ │ │ bx r1 │ │ │ │ add r6, r6, r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffff0 │ │ │ │ - tsteq r2, #252, 2 @ 0x3f │ │ │ │ + tsteq r2, #236, 2 @ 0x3b │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - tsteq r2, #248 @ 0xf8 │ │ │ │ + tsteq r2, #232 @ 0xe8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 882e8 <__cxa_atexit@plt+0x7b65c> │ │ │ │ ldr lr, [pc, #44] @ 882f0 <__cxa_atexit@plt+0x7b664> │ │ │ │ @@ -126355,15 +126355,15 @@ │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -126401,15 +126401,15 @@ │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -126468,15 +126468,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #252, 20 @ 0xfc000 │ │ │ │ + tsteq r2, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 884f4 <__cxa_atexit@plt+0x7b868> │ │ │ │ @@ -126486,15 +126486,15 @@ │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -126512,15 +126512,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 885dc <__cxa_atexit@plt+0x7b950> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -126551,15 +126551,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #176, 18 @ 0x2c0000 │ │ │ │ + tsteq r2, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -126650,15 +126650,15 @@ │ │ │ │ ldr r7, [pc, #164] @ 88810 <__cxa_atexit@plt+0x7bb84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #28 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 887fc <__cxa_atexit@plt+0x7bb70> │ │ │ │ ldr lr, [pc, #136] @ 88824 <__cxa_atexit@plt+0x7bb98> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ @@ -126676,33 +126676,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #56] @ 88814 <__cxa_atexit@plt+0x7bb88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #16] │ │ │ │ ldr r8, [r2, #1] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ b 88800 <__cxa_atexit@plt+0x7bb74> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ b 88800 <__cxa_atexit@plt+0x7bb74> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r2, #152, 22 @ 0x26000 │ │ │ │ + tsteq r2, #136, 22 @ 0x22000 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - tsteq r2, #12, 22 @ 0x3000 │ │ │ │ + tsteq r2, #252, 20 @ 0xfc000 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - tsteq r2, #236, 22 @ 0x3b000 │ │ │ │ + tsteq r2, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 88890 <__cxa_atexit@plt+0x7bc04> │ │ │ │ @@ -126816,15 +126816,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 88a1c <__cxa_atexit@plt+0x7bd90> │ │ │ │ ldr r5, [pc, #32] @ 88a2c <__cxa_atexit@plt+0x7bda0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r7, [pc, #12] @ 88a30 <__cxa_atexit@plt+0x7bda4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r2, r0, #188, 10 @ 0x2f000000 │ │ │ │ rscseq r2, r0, #148, 10 @ 0x25000000 │ │ │ │ @@ -126844,147429 +126844,154778 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ @ instruction: 0xfffff390 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 88afc <__cxa_atexit@plt+0x7be70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 88b08 <__cxa_atexit@plt+0x7be7c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #80] @ 88b18 <__cxa_atexit@plt+0x7be8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 88b1c <__cxa_atexit@plt+0x7be90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #56] @ 88b20 <__cxa_atexit@plt+0x7be94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #96, 8 @ 0x60000000 │ │ │ │ + tsteq r2, #176, 14 @ 0x2c00000 │ │ │ │ + tsteq r2, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 88b5c <__cxa_atexit@plt+0x7bed0> │ │ │ │ + ldr r2, [pc, #36] @ 88b64 <__cxa_atexit@plt+0x7bed8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 88b68 <__cxa_atexit@plt+0x7bedc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #232, 6 @ 0xa0000003 │ │ │ │ + tsteq r2, #60, 8 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub lr, r5, #12 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 88c0c <__cxa_atexit@plt+0x7bf80> │ │ │ │ + ldr r1, [pc, #188] @ 88c48 <__cxa_atexit@plt+0x7bfbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r3, [pc, #176] @ 88c4c <__cxa_atexit@plt+0x7bfc0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 88c18 <__cxa_atexit@plt+0x7bf8c> │ │ │ │ + ldr r9, [pc, #144] @ 88c50 <__cxa_atexit@plt+0x7bfc4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #4]! │ │ │ │ + str r3, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ + str r7, [r2, #20] │ │ │ │ + add r1, r2, #28 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 88c30 <__cxa_atexit@plt+0x7bfa4> │ │ │ │ + ldr r7, [pc, #96] @ 88c54 <__cxa_atexit@plt+0x7bfc8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r1, #1 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r0, #24 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r2 │ │ │ │ + bx r1 │ │ │ │ + mov r0, #8 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + tsteq r2, #140, 6 @ 0x30000002 │ │ │ │ + @ instruction: 0x000002b8 │ │ │ │ + tsteq r2, #184, 12 @ 0xb800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 88ae0 <__cxa_atexit@plt+0x7be54> │ │ │ │ - ldr r2, [pc, #32] @ 88af0 <__cxa_atexit@plt+0x7be64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + bcc 88c8c <__cxa_atexit@plt+0x7c000> │ │ │ │ + ldr r2, [pc, #28] @ 88c98 <__cxa_atexit@plt+0x7c00c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #48, 12 @ 0x3000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 88d4c <__cxa_atexit@plt+0x7c0c0> │ │ │ │ + ldr lr, [pc, #176] @ 88d6c <__cxa_atexit@plt+0x7c0e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #164] @ 88d70 <__cxa_atexit@plt+0x7c0e4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 88d2c <__cxa_atexit@plt+0x7c0a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 88d58 <__cxa_atexit@plt+0x7c0cc> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt 88d38 <__cxa_atexit@plt+0x7c0ac> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #100] @ 88d74 <__cxa_atexit@plt+0x7c0e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 88b64 <__cxa_atexit@plt+0x7bed8> │ │ │ │ - ldr r7, [pc, #96] @ 88b78 <__cxa_atexit@plt+0x7beec> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 88b50 <__cxa_atexit@plt+0x7bec4> │ │ │ │ - ldr r2, [pc, #72] @ 88b7c <__cxa_atexit@plt+0x7bef0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 88b5c <__cxa_atexit@plt+0x7bed0> │ │ │ │ - b 88bc4 <__cxa_atexit@plt+0x7bf38> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 88b80 <__cxa_atexit@plt+0x7bef4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r2, r0, #124, 8 @ 0x7c000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + tsteq r2, #92, 4 @ 0xc0000005 │ │ │ │ + tsteq r2, #152, 10 @ 0x26000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 88bb8 <__cxa_atexit@plt+0x7bf2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 88dd8 <__cxa_atexit@plt+0x7c14c> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + cmp r2, #1 │ │ │ │ + blt 88dc4 <__cxa_atexit@plt+0x7c138> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #64] @ 88de8 <__cxa_atexit@plt+0x7c15c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 88bb0 <__cxa_atexit@plt+0x7bf24> │ │ │ │ - b 88bc4 <__cxa_atexit@plt+0x7bf38> │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc 88d68 <__cxa_atexit@plt+0x7c0dc> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #32] │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - ldr r6, [r7, #99] @ 0x63 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r6, [r7, #103] @ 0x67 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #107] @ 0x6b │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #111] @ 0x6f │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r6, [r7, #27] │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - str fp, [sp, #64] @ 0x40 │ │ │ │ - ldr fp, [r7, #35] @ 0x23 │ │ │ │ - ldr ip, [r7, #39] @ 0x27 │ │ │ │ - ldr sl, [r7, #43] @ 0x2b │ │ │ │ - ldr r6, [r7, #47] @ 0x2f │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r6, [r7, #59] @ 0x3b │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r2, [r7, #63] @ 0x3f │ │ │ │ - add r6, r7, #67 @ 0x43 │ │ │ │ - ldm r6, {r0, r1, r6} │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, r8, #3 │ │ │ │ - ldr r9, [pc, #220] @ 88d78 <__cxa_atexit@plt+0x7c0ec> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str fp, [r5, #-68] @ 0xffffffbc │ │ │ │ - str ip, [r5, #-64] @ 0xffffffc0 │ │ │ │ - str sl, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - b 88d7c <__cxa_atexit@plt+0x7c0f0> │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - mov fp, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #0, 10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 88e50 <__cxa_atexit@plt+0x7c1c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 88e5c <__cxa_atexit@plt+0x7c1d0> │ │ │ │ + ldr lr, [pc, #76] @ 88e6c <__cxa_atexit@plt+0x7c1e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r0, r1, r9} │ │ │ │ + ldr sl, [pc, #64] @ 88e70 <__cxa_atexit@plt+0x7c1e4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3f3944 <__cxa_atexit@plt+0x3e6cb8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + tsteq r2, #92, 8 @ 0x5c000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 88f14 <__cxa_atexit@plt+0x7c288> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 88f20 <__cxa_atexit@plt+0x7c294> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #136] @ 88f30 <__cxa_atexit@plt+0x7c2a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + sub r2, r6, #11 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #104] @ 88f34 <__cxa_atexit@plt+0x7c2a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #96] @ 88f38 <__cxa_atexit@plt+0x7c2ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr sl, [pc, #88] @ 88f3c <__cxa_atexit@plt+0x7c2b0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #84] @ 88f40 <__cxa_atexit@plt+0x7c2b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r0, r9, sl} │ │ │ │ + add r0, r3, #32 │ │ │ │ + stm r0, {r1, r3, r8} │ │ │ │ + mov r5, lr │ │ │ │ + b 3f394c <__cxa_atexit@plt+0x3e6cc0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #128 @ 0x80 │ │ │ │ + tsteq r2, #72, 10 @ 0x12000000 │ │ │ │ + @ instruction: 0xfffffc50 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 88e88 <__cxa_atexit@plt+0x7c1fc> │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #248] @ 88ea0 <__cxa_atexit@plt+0x7c214> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr lr, [r5, #56] @ 0x38 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - add ip, r5, #64 @ 0x40 │ │ │ │ - ldm ip, {r0, r8, r9, sl, fp, ip} │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [r5, #108] @ 0x6c │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - add lr, r3, #68 @ 0x44 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ - str r7, [r3, #84] @ 0x54 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r1, [r3, #92] @ 0x5c │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ + bcc 88f90 <__cxa_atexit@plt+0x7c304> │ │ │ │ + ldr lr, [pc, #52] @ 88fa0 <__cxa_atexit@plt+0x7c314> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 88ea4 <__cxa_atexit@plt+0x7c218> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #108, 4 @ 0xc0000006 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r8, r2, #0, 12 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 88d7c <__cxa_atexit@plt+0x7c0f0> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ + sub r9, r5, #4 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8902c <__cxa_atexit@plt+0x7c3a0> │ │ │ │ + ldr r2, [pc, #160] @ 89064 <__cxa_atexit@plt+0x7c3d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r9] │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 89034 <__cxa_atexit@plt+0x7c3a8> │ │ │ │ + ldr lr, [pc, #132] @ 89068 <__cxa_atexit@plt+0x7c3dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + add lr, r2, #8 │ │ │ │ + stm lr, {r1, r3, r8} │ │ │ │ + str r7, [r2, #20] │ │ │ │ + add r1, r2, #28 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 8904c <__cxa_atexit@plt+0x7c3c0> │ │ │ │ + ldr r7, [pc, #88] @ 8906c <__cxa_atexit@plt+0x7c3e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r1, #1 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + tsteq r2, #152, 4 @ 0x80000009 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 88f0c <__cxa_atexit@plt+0x7c280> │ │ │ │ - ldr r2, [pc, #32] @ 88f1c <__cxa_atexit@plt+0x7c290> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + bcc 890a4 <__cxa_atexit@plt+0x7c418> │ │ │ │ + ldr r2, [pc, #28] @ 890b0 <__cxa_atexit@plt+0x7c424> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 88f88 <__cxa_atexit@plt+0x7c2fc> │ │ │ │ - ldr r7, [pc, #88] @ 88f9c <__cxa_atexit@plt+0x7c310> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 88f74 <__cxa_atexit@plt+0x7c2e8> │ │ │ │ - ldr r2, [pc, #64] @ 88fa0 <__cxa_atexit@plt+0x7c314> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 890e0 <__cxa_atexit@plt+0x7c454> │ │ │ │ + ldr r2, [pc, #28] @ 890f0 <__cxa_atexit@plt+0x7c464> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 88f80 <__cxa_atexit@plt+0x7c2f4> │ │ │ │ - b 88fe4 <__cxa_atexit@plt+0x7c358> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 88fa4 <__cxa_atexit@plt+0x7c318> │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3954 <__cxa_atexit@plt+0x3e6cc8> │ │ │ │ + ldr r7, [pc, #12] @ 890f4 <__cxa_atexit@plt+0x7c468> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r2, r0, #92 @ 0x5c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rscseq r1, r0, #0, 30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 88fd8 <__cxa_atexit@plt+0x7c34c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 89160 <__cxa_atexit@plt+0x7c4d4> │ │ │ │ + ldr r2, [pc, #80] @ 8916c <__cxa_atexit@plt+0x7c4e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 88fd0 <__cxa_atexit@plt+0x7c344> │ │ │ │ - b 88fe4 <__cxa_atexit@plt+0x7c358> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #76] @ 89170 <__cxa_atexit@plt+0x7c4e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #72] @ 89174 <__cxa_atexit@plt+0x7c4e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r0, r1, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff97c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 891a8 <__cxa_atexit@plt+0x7c51c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 891b0 <__cxa_atexit@plt+0x7c524> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + tsteq r2, #144, 26 @ 0x2400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 891fc <__cxa_atexit@plt+0x7c570> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 89204 <__cxa_atexit@plt+0x7c578> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #60, 26 @ 0xf00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89264 <__cxa_atexit@plt+0x7c5d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #8 │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 8918c <__cxa_atexit@plt+0x7c500> │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 89270 <__cxa_atexit@plt+0x7c5e4> │ │ │ │ + ldr r2, [pc, #72] @ 89280 <__cxa_atexit@plt+0x7c5f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 89284 <__cxa_atexit@plt+0x7c5f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + tsteq r2, #232, 24 @ 0xe800 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #71] @ 0x47 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [r7, #75] @ 0x4b │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r9, [r7, #79] @ 0x4f │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - ldr r8, [r7, #99] @ 0x63 │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r6, [r7, #27] │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - str fp, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #35] @ 0x23 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr ip, [r7, #39] @ 0x27 │ │ │ │ - ldr r6, [r7, #43] @ 0x2b │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #47] @ 0x2f │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r6, [r7, #59] @ 0x3b │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r1, [r7, #63] @ 0x3f │ │ │ │ - ldr r0, [r7, #67] @ 0x43 │ │ │ │ - str r4, [sp, #32] │ │ │ │ - ldr r4, [r7, #103] @ 0x67 │ │ │ │ - ldr r2, [r7, #107] @ 0x6b │ │ │ │ - ldr r6, [r7, #111] @ 0x6f │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, sl, #3 │ │ │ │ - ldr fp, [pc, #220] @ 8919c <__cxa_atexit@plt+0x7c510> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r4, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-68] @ 0xffffffbc │ │ │ │ - str ip, [r5, #-64] @ 0xffffffc0 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - mov r6, sl │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - b 891a0 <__cxa_atexit@plt+0x7c514> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - mov fp, r7 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 89308 <__cxa_atexit@plt+0x7c67c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 89314 <__cxa_atexit@plt+0x7c688> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 89324 <__cxa_atexit@plt+0x7c698> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr lr, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r1, [pc, #76] @ 89328 <__cxa_atexit@plt+0x7c69c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #68] @ 8932c <__cxa_atexit@plt+0x7c6a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3f394c <__cxa_atexit@plt+0x3e6cc0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #108, 24 @ 0x6c00 │ │ │ │ + tsteq r2, #56, 2 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 892ac <__cxa_atexit@plt+0x7c620> │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #248] @ 892c4 <__cxa_atexit@plt+0x7c638> │ │ │ │ + bcc 89398 <__cxa_atexit@plt+0x7c70c> │ │ │ │ + ldr lr, [pc, #80] @ 893a8 <__cxa_atexit@plt+0x7c71c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 893ac <__cxa_atexit@plt+0x7c720> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #108] @ 0x6c │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr lr, [r5, #56] @ 0x38 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - add ip, r5, #64 @ 0x40 │ │ │ │ - ldm ip, {r0, r8, r9, sl, fp, ip} │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - add lr, r3, #68 @ 0x44 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ - str r7, [r3, #84] @ 0x54 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r1, [r3, #92] @ 0x5c │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + add r1, r3, #20 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 892c8 <__cxa_atexit@plt+0x7c63c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #72, 28 @ 0x480 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r8, r2, #228, 2 @ 0x39 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 891a0 <__cxa_atexit@plt+0x7c514> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + tsteq r2, #56, 30 @ 0xe0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 893f0 <__cxa_atexit@plt+0x7c764> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 893f8 <__cxa_atexit@plt+0x7c76c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 893fc <__cxa_atexit@plt+0x7c770> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3944 <__cxa_atexit@plt+0x3e6cb8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #84, 22 @ 0x15000 │ │ │ │ + tsteq r2, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 89330 <__cxa_atexit@plt+0x7c6a4> │ │ │ │ - ldr r2, [pc, #32] @ 89340 <__cxa_atexit@plt+0x7c6b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 8948c <__cxa_atexit@plt+0x7c800> │ │ │ │ + ldr r0, [pc, #116] @ 8949c <__cxa_atexit@plt+0x7c810> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #112] @ 894a0 <__cxa_atexit@plt+0x7c814> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr sl, [pc, #96] @ 894a4 <__cxa_atexit@plt+0x7c818> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r3, #44]! @ 0x2c │ │ │ │ + str r1, [r3, #8] │ │ │ │ + sub r0, r6, #43 @ 0x2b │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + ldr r8, [pc, #76] @ 894a8 <__cxa_atexit@plt+0x7c81c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r6, #51 @ 0x33 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #22 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str sl, [r3, #-40] @ 0xffffffd8 │ │ │ │ + str r3, [r3, #-36] @ 0xffffffdc │ │ │ │ + str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str ip, [r3, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r3, #20 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + bx r0 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89374 <__cxa_atexit@plt+0x7c6e8> │ │ │ │ - ldr r7, [pc, #32] @ 89384 <__cxa_atexit@plt+0x7c6f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ 89388 <__cxa_atexit@plt+0x7c6fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + tsteq r2, #84, 28 @ 0x540 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 894ec <__cxa_atexit@plt+0x7c860> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 894f4 <__cxa_atexit@plt+0x7c868> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 894f8 <__cxa_atexit@plt+0x7c86c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r1, r0, #116, 24 @ 0x7400 │ │ │ │ + tsteq r2, #88, 20 @ 0x58000 │ │ │ │ + tsteq r2, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89534 <__cxa_atexit@plt+0x7c8a8> │ │ │ │ + ldr r2, [pc, #36] @ 8953c <__cxa_atexit@plt+0x7c8b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 89540 <__cxa_atexit@plt+0x7c8b4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #16, 20 @ 0x10000 │ │ │ │ + tsteq r2, #100, 20 @ 0x64000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub lr, r5, #12 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 895e4 <__cxa_atexit@plt+0x7c958> │ │ │ │ + ldr r1, [pc, #188] @ 89620 <__cxa_atexit@plt+0x7c994> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r3, [pc, #176] @ 89624 <__cxa_atexit@plt+0x7c998> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 895f0 <__cxa_atexit@plt+0x7c964> │ │ │ │ + ldr r9, [pc, #144] @ 89628 <__cxa_atexit@plt+0x7c99c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #4]! │ │ │ │ + str r3, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ + str r7, [r2, #20] │ │ │ │ + add r1, r2, #28 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 89608 <__cxa_atexit@plt+0x7c97c> │ │ │ │ + ldr r7, [pc, #96] @ 8962c <__cxa_atexit@plt+0x7c9a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r1, #1 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r0, #24 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r2 │ │ │ │ + bx r1 │ │ │ │ + mov r0, #8 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + tsteq r2, #180, 18 @ 0x2d0000 │ │ │ │ + @ instruction: 0x000002b8 │ │ │ │ + tsteq r2, #224, 24 @ 0xe000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 893bc <__cxa_atexit@plt+0x7c730> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 89664 <__cxa_atexit@plt+0x7c9d8> │ │ │ │ + ldr r2, [pc, #28] @ 89670 <__cxa_atexit@plt+0x7c9e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #88, 24 @ 0x5800 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89724 <__cxa_atexit@plt+0x7ca98> │ │ │ │ + ldr lr, [pc, #176] @ 89744 <__cxa_atexit@plt+0x7cab8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #164] @ 89748 <__cxa_atexit@plt+0x7cabc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 893b4 <__cxa_atexit@plt+0x7c728> │ │ │ │ - b 893c8 <__cxa_atexit@plt+0x7c73c> │ │ │ │ + beq 89704 <__cxa_atexit@plt+0x7ca78> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 89730 <__cxa_atexit@plt+0x7caa4> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt 89710 <__cxa_atexit@plt+0x7ca84> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #100] @ 8974c <__cxa_atexit@plt+0x7cac0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + tsteq r2, #132, 16 @ 0x840000 │ │ │ │ + tsteq r2, #192, 22 @ 0x30000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #8 │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 8956c <__cxa_atexit@plt+0x7c8e0> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 897b0 <__cxa_atexit@plt+0x7cb24> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + cmp r2, #1 │ │ │ │ + blt 8979c <__cxa_atexit@plt+0x7cb10> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #64] @ 897c0 <__cxa_atexit@plt+0x7cb34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #40, 22 @ 0xa000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #75] @ 0x4b │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r6, [r7, #79] @ 0x4f │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - ldr r9, [r7, #99] @ 0x63 │ │ │ │ - ldr r8, [r7, #103] @ 0x67 │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r6, [r7, #27] │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [r7, #35] @ 0x23 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr ip, [r7, #39] @ 0x27 │ │ │ │ - str fp, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #43] @ 0x2b │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r7, #47] @ 0x2f │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #59] @ 0x3b │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r2, [r7, #63] @ 0x3f │ │ │ │ - ldr r0, [r7, #67] @ 0x43 │ │ │ │ - ldr r1, [r7, #71] @ 0x47 │ │ │ │ - str r4, [sp, #32] │ │ │ │ - ldr r4, [r7, #107] @ 0x6b │ │ │ │ - ldr r6, [r7, #111] @ 0x6f │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, sl, #3 │ │ │ │ - ldr fp, [pc, #216] @ 8957c <__cxa_atexit@plt+0x7c8f0> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - sub lr, r5, #32 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-68] @ 0xffffffbc │ │ │ │ - str ip, [r5, #-64] @ 0xffffffc0 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - mov r6, sl │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - b 89580 <__cxa_atexit@plt+0x7c8f4> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - mov fp, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 89828 <__cxa_atexit@plt+0x7cb9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 89834 <__cxa_atexit@plt+0x7cba8> │ │ │ │ + ldr lr, [pc, #76] @ 89844 <__cxa_atexit@plt+0x7cbb8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r0, r1, r9} │ │ │ │ + ldr sl, [pc, #64] @ 89848 <__cxa_atexit@plt+0x7cbbc> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3f3944 <__cxa_atexit@plt+0x3e6cb8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + tsteq r2, #132, 20 @ 0x84000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 898ec <__cxa_atexit@plt+0x7cc60> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 898f8 <__cxa_atexit@plt+0x7cc6c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #136] @ 89908 <__cxa_atexit@plt+0x7cc7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + sub r2, r6, #11 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #104] @ 8990c <__cxa_atexit@plt+0x7cc80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #96] @ 89910 <__cxa_atexit@plt+0x7cc84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr sl, [pc, #88] @ 89914 <__cxa_atexit@plt+0x7cc88> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #84] @ 89918 <__cxa_atexit@plt+0x7cc8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r0, r9, sl} │ │ │ │ + add r0, r3, #32 │ │ │ │ + stm r0, {r1, r3, r8} │ │ │ │ + mov r5, lr │ │ │ │ + b 3f394c <__cxa_atexit@plt+0x3e6cc0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #168, 12 @ 0xa800000 │ │ │ │ + tsteq r2, #112, 22 @ 0x1c000 │ │ │ │ + @ instruction: 0xfffffc50 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 89680 <__cxa_atexit@plt+0x7c9f4> │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #236] @ 89698 <__cxa_atexit@plt+0x7ca0c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, sl, ip} │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #108] @ 0x6c │ │ │ │ - add r9, r5, #32 │ │ │ │ - ldm r9, {r2, r7, r9} │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, sl, ip} │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str fp, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr lr, [r5, #56] @ 0x38 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - add ip, r5, #64 @ 0x40 │ │ │ │ - ldm ip, {r0, r8, r9, sl, fp, ip} │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - add lr, r3, #68 @ 0x44 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ - str r7, [r3, #84] @ 0x54 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r1, [r3, #92] @ 0x5c │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ + bcc 89968 <__cxa_atexit@plt+0x7ccdc> │ │ │ │ + ldr lr, [pc, #52] @ 89978 <__cxa_atexit@plt+0x7ccec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8969c <__cxa_atexit@plt+0x7ca10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #104, 20 @ 0x68000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r7, r2, #24, 28 @ 0x180 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 89580 <__cxa_atexit@plt+0x7c8f4> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ + sub r9, r5, #4 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 89a04 <__cxa_atexit@plt+0x7cd78> │ │ │ │ + ldr r2, [pc, #160] @ 89a3c <__cxa_atexit@plt+0x7cdb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r9] │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 89a0c <__cxa_atexit@plt+0x7cd80> │ │ │ │ + ldr lr, [pc, #132] @ 89a40 <__cxa_atexit@plt+0x7cdb4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + add lr, r2, #8 │ │ │ │ + stm lr, {r1, r3, r8} │ │ │ │ + str r7, [r2, #20] │ │ │ │ + add r1, r2, #28 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 89a24 <__cxa_atexit@plt+0x7cd98> │ │ │ │ + ldr r7, [pc, #88] @ 89a44 <__cxa_atexit@plt+0x7cdb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r1, #1 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + tsteq r2, #192, 16 @ 0xc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 89704 <__cxa_atexit@plt+0x7ca78> │ │ │ │ - ldr r2, [pc, #32] @ 89714 <__cxa_atexit@plt+0x7ca88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + bcc 89a7c <__cxa_atexit@plt+0x7cdf0> │ │ │ │ + ldr r2, [pc, #28] @ 89a88 <__cxa_atexit@plt+0x7cdfc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #64, 16 @ 0x400000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 89b24 <__cxa_atexit@plt+0x7ce98> │ │ │ │ + ldr lr, [pc, #128] @ 89b34 <__cxa_atexit@plt+0x7cea8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + add r7, r7, #10 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + str lr, [r3, #20]! │ │ │ │ + sub r0, r6, #15 │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [pc, #96] @ 89b38 <__cxa_atexit@plt+0x7ceac> │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [r3, #-16] │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + ldr r1, [pc, #72] @ 89b3c <__cxa_atexit@plt+0x7ceb0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r1, [pc, #56] @ 89b40 <__cxa_atexit@plt+0x7ceb4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r9, r6, #47 @ 0x2f │ │ │ │ + mov r7, sl │ │ │ │ + mov fp, lr │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffff9fc │ │ │ │ + @ instruction: 0xfffff930 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89748 <__cxa_atexit@plt+0x7cabc> │ │ │ │ - ldr r7, [pc, #32] @ 89758 <__cxa_atexit@plt+0x7cacc> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 89b94 <__cxa_atexit@plt+0x7cf08> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 89b9c <__cxa_atexit@plt+0x7cf10> │ │ │ │ + ldr r1, [pc, #64] @ 89bb8 <__cxa_atexit@plt+0x7cf2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 89bbc <__cxa_atexit@plt+0x7cf30> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3f3954 <__cxa_atexit@plt+0x3e6cc8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 89ba4 <__cxa_atexit@plt+0x7cf18> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 89bb4 <__cxa_atexit@plt+0x7cf28> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ 8975c <__cxa_atexit@plt+0x7cad0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rscseq r1, r0, #64, 8 @ 0x40000000 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffff5fc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 89be0 <__cxa_atexit@plt+0x7cf54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + b 3f3954 <__cxa_atexit@plt+0x3e6cc8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 89c48 <__cxa_atexit@plt+0x7cfbc> │ │ │ │ + ldr r8, [pc, #76] @ 89c54 <__cxa_atexit@plt+0x7cfc8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + sub r9, r6, #30 │ │ │ │ + ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ + ldmdb r5, {r0, r1, r2, lr} │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r0, [pc, #32] @ 89c58 <__cxa_atexit@plt+0x7cfcc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r3, #28 │ │ │ │ + stm r1, {r0, r9, lr} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + tsteq r2, #224, 14 @ 0x3800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 89c94 <__cxa_atexit@plt+0x7d008> │ │ │ │ + ldr r3, [pc, #40] @ 89cac <__cxa_atexit@plt+0x7d020> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 89cb0 <__cxa_atexit@plt+0x7d024> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r1, r0, #164, 16 @ 0xa40000 │ │ │ │ + tsteq r2, #52, 12 @ 0x3400000 │ │ │ │ + rscseq r1, r0, #116, 6 @ 0xd0000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89cec <__cxa_atexit@plt+0x7d060> │ │ │ │ + ldr r2, [pc, #36] @ 89cf4 <__cxa_atexit@plt+0x7d068> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 89cf8 <__cxa_atexit@plt+0x7d06c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rscseq r1, r0, #64, 6 │ │ │ │ + tsteq r2, #80, 4 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89d44 <__cxa_atexit@plt+0x7d0b8> │ │ │ │ + ldr r3, [pc, #48] @ 89d4c <__cxa_atexit@plt+0x7d0c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 89d3c <__cxa_atexit@plt+0x7d0b0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 89d64 <__cxa_atexit@plt+0x7d0d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 89790 <__cxa_atexit@plt+0x7cb04> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 89d64 <__cxa_atexit@plt+0x7d0d8> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #328] @ 89eb8 <__cxa_atexit@plt+0x7d22c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #324] @ 89ebc <__cxa_atexit@plt+0x7d230> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 89dd0 <__cxa_atexit@plt+0x7d144> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 89df8 <__cxa_atexit@plt+0x7d16c> │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 89e88 <__cxa_atexit@plt+0x7d1fc> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 89e94 <__cxa_atexit@plt+0x7d208> │ │ │ │ + str r7, [r5] │ │ │ │ + b 89d78 <__cxa_atexit@plt+0x7d0ec> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89e14 <__cxa_atexit@plt+0x7d188> │ │ │ │ + ldr r3, [pc, #232] @ 89ec8 <__cxa_atexit@plt+0x7d23c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #220] @ 89ecc <__cxa_atexit@plt+0x7d240> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 89e58 <__cxa_atexit@plt+0x7d1cc> │ │ │ │ + ldr r3, [pc, #208] @ 89ed8 <__cxa_atexit@plt+0x7d24c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #156] @ 89ec0 <__cxa_atexit@plt+0x7d234> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 89e88 <__cxa_atexit@plt+0x7d1fc> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 89e9c <__cxa_atexit@plt+0x7d210> │ │ │ │ + ldr r2, [pc, #124] @ 89ec4 <__cxa_atexit@plt+0x7d238> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ + ldr r2, [pc, #112] @ 89ed0 <__cxa_atexit@plt+0x7d244> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 89e88 <__cxa_atexit@plt+0x7d1fc> │ │ │ │ + ldr r7, [pc, #88] @ 89ed4 <__cxa_atexit@plt+0x7d248> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #56] @ 89edc <__cxa_atexit@plt+0x7d250> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + tsteq r2, #152, 2 @ 0x26 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + tsteq r2, #12, 2 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 89f14 <__cxa_atexit@plt+0x7d288> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 89788 <__cxa_atexit@plt+0x7cafc> │ │ │ │ - b 8979c <__cxa_atexit@plt+0x7cb10> │ │ │ │ + beq 89f0c <__cxa_atexit@plt+0x7d280> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 89d64 <__cxa_atexit@plt+0x7d0d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc 89940 <__cxa_atexit@plt+0x7ccb4> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #79] @ 0x4f │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - ldr r6, [r7, #99] @ 0x63 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #103] @ 0x67 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #107] @ 0x6b │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r6, [r7, #27] │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [r7, #35] @ 0x23 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr ip, [r7, #39] @ 0x27 │ │ │ │ - str fp, [sp, #48] @ 0x30 │ │ │ │ - ldr fp, [r7, #43] @ 0x2b │ │ │ │ - ldr sl, [r7, #47] @ 0x2f │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #59] @ 0x3b │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r2, [r7, #63] @ 0x3f │ │ │ │ - add r6, r7, #67 @ 0x43 │ │ │ │ - ldm r6, {r0, r1, r6} │ │ │ │ - str r4, [sp, #32] │ │ │ │ - ldr r4, [r7, #111] @ 0x6f │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, r8, #3 │ │ │ │ - ldr r9, [pc, #220] @ 89950 <__cxa_atexit@plt+0x7ccc4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ str r7, [r5] │ │ │ │ - str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r4, [r5, #-8] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-68] @ 0xffffffbc │ │ │ │ - str ip, [r5, #-64] @ 0xffffffc0 │ │ │ │ - str fp, [r5, #-60] @ 0xffffffc4 │ │ │ │ - str sl, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - b 89954 <__cxa_atexit@plt+0x7ccc8> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 89a5c <__cxa_atexit@plt+0x7cdd0> │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #244] @ 89a74 <__cxa_atexit@plt+0x7cde8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldmib r5, {r0, sl} │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr r7, [r5, #108] @ 0x6c │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r7, sl} │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str fp, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr lr, [r5, #56] @ 0x38 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - add ip, r5, #64 @ 0x40 │ │ │ │ - ldm ip, {r0, r8, r9, sl, fp, ip} │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - add lr, r3, #68 @ 0x44 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ - str r7, [r3, #84] @ 0x54 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r1, [r3, #92] @ 0x5c │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ + mov r7, fp │ │ │ │ + b 89d64 <__cxa_atexit@plt+0x7d0d8> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 89f5c <__cxa_atexit@plt+0x7d2d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 89f54 <__cxa_atexit@plt+0x7d2c8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 89d64 <__cxa_atexit@plt+0x7d0d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 89d64 <__cxa_atexit@plt+0x7d0d8> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 89f90 <__cxa_atexit@plt+0x7d304> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 89d64 <__cxa_atexit@plt+0x7d0d8> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89fd0 <__cxa_atexit@plt+0x7d344> │ │ │ │ + ldr r3, [pc, #40] @ 89fec <__cxa_atexit@plt+0x7d360> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ + ldr r3, [pc, #16] @ 89fe8 <__cxa_atexit@plt+0x7d35c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 8a024 <__cxa_atexit@plt+0x7d398> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8a01c <__cxa_atexit@plt+0x7d390> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 89d64 <__cxa_atexit@plt+0x7d0d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 89a78 <__cxa_atexit@plt+0x7cdec> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 89d64 <__cxa_atexit@plt+0x7d0d8> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 8a070 <__cxa_atexit@plt+0x7d3e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #148, 12 @ 0x9400000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r7, r2, #68, 20 @ 0x44000 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8a068 <__cxa_atexit@plt+0x7d3dc> │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 89954 <__cxa_atexit@plt+0x7ccc8> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 89ae0 <__cxa_atexit@plt+0x7ce54> │ │ │ │ - ldr r2, [pc, #32] @ 89af0 <__cxa_atexit@plt+0x7ce64> │ │ │ │ + b 89d64 <__cxa_atexit@plt+0x7d0d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 89d64 <__cxa_atexit@plt+0x7d0d8> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a0e0 <__cxa_atexit@plt+0x7d454> │ │ │ │ + ldr r3, [pc, #72] @ 8a0f8 <__cxa_atexit@plt+0x7d46c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #68] @ 8a0fc <__cxa_atexit@plt+0x7d470> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r3, r6, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 8a100 <__cxa_atexit@plt+0x7d474> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffc08 │ │ │ │ + @ instruction: 0xfffffc4c │ │ │ │ + rscseq r0, r0, #44, 30 @ 0xb0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89b24 <__cxa_atexit@plt+0x7ce98> │ │ │ │ - ldr r7, [pc, #32] @ 89b34 <__cxa_atexit@plt+0x7cea8> │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 8a190 <__cxa_atexit@plt+0x7d504> │ │ │ │ + ldr r3, [pc, #188] @ 8a1e0 <__cxa_atexit@plt+0x7d554> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r1] │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 8a1a0 <__cxa_atexit@plt+0x7d514> │ │ │ │ + ldr r2, [pc, #164] @ 8a1e4 <__cxa_atexit@plt+0x7d558> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #160] @ 8a1e8 <__cxa_atexit@plt+0x7d55c> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #4]! │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str lr, [r0, #12] │ │ │ │ + str r0, [r0, #16] │ │ │ │ + add r2, r0, #32 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 8a1c0 <__cxa_atexit@plt+0x7d534> │ │ │ │ + ldr r7, [pc, #128] @ 8a1f4 <__cxa_atexit@plt+0x7d568> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r2, #9 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #88] @ 8a1f0 <__cxa_atexit@plt+0x7d564> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ 89b38 <__cxa_atexit@plt+0x7ceac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 8a1ec <__cxa_atexit@plt+0x7d560> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r1, r0, #204, 8 @ 0xcc000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3f3874 <__cxa_atexit@plt+0x3e6be8> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + @ instruction: 0xfffffbbc │ │ │ │ + rscseq r0, r0, #108, 28 @ 0x6c0 │ │ │ │ + rscseq r0, r0, #128, 28 @ 0x800 │ │ │ │ + tsteq r2, #48, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 89b6c <__cxa_atexit@plt+0x7cee0> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8a22c <__cxa_atexit@plt+0x7d5a0> │ │ │ │ + ldr r2, [pc, #28] @ 8a238 <__cxa_atexit@plt+0x7d5ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f3874 <__cxa_atexit@plt+0x3e6be8> │ │ │ │ + tsteq r2, #136 @ 0x88 │ │ │ │ + andeq r0, r3, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8a278 <__cxa_atexit@plt+0x7d5ec> │ │ │ │ + ldr r5, [pc, #44] @ 8a28c <__cxa_atexit@plt+0x7d600> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 3f395c <__cxa_atexit@plt+0x3e6cd0> │ │ │ │ + ldr r7, [pc, #16] @ 8a290 <__cxa_atexit@plt+0x7d604> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + rscseq r0, r0, #228, 30 @ 0x390 │ │ │ │ + rscseq r0, r0, #216, 30 @ 0x360 │ │ │ │ + ldm r5, {r1, r2, r8} │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a2cc <__cxa_atexit@plt+0x7d640> │ │ │ │ + ldr lr, [pc, #52] @ 8a2e0 <__cxa_atexit@plt+0x7d654> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #48] @ 8a2e4 <__cxa_atexit@plt+0x7d658> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + stmda r5, {r0, lr} │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1af0678 <__cxa_atexit@plt+0x1ae39ec> │ │ │ │ + ldr r7, [pc, #20] @ 8a2e8 <__cxa_atexit@plt+0x7d65c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r1, r2, r8} │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + tsteq r2, #216, 30 @ 0x360 │ │ │ │ + rscseq r0, r0, #164, 30 @ 0x290 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r7, lsl #12 │ │ │ │ + rscseq r0, r0, #104, 30 @ 0x1a0 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a338 <__cxa_atexit@plt+0x7d6ac> │ │ │ │ + ldr r2, [pc, #60] @ 8a354 <__cxa_atexit@plt+0x7d6c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 89b64 <__cxa_atexit@plt+0x7ced8> │ │ │ │ - b 89b78 <__cxa_atexit@plt+0x7ceec> │ │ │ │ + ldr r1, [pc, #56] @ 8a358 <__cxa_atexit@plt+0x7d6cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r0, r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, sl │ │ │ │ + b 1af0678 <__cxa_atexit@plt+0x1ae39ec> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + ldr r7, [pc, #24] @ 8a35c <__cxa_atexit@plt+0x7d6d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + tsteq r2, #108, 30 @ 0x1b0 │ │ │ │ + rscseq r0, r0, #52, 30 @ 0xd0 │ │ │ │ + rscseq r0, r0, #0, 30 │ │ │ │ + andeq r0, r0, r6, lsl #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ + mov lr, r4 │ │ │ │ + ldr fp, [r5, #20] │ │ │ │ + cmn fp, #1 │ │ │ │ + beq 8a45c <__cxa_atexit@plt+0x7d7d0> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + mov sl, #0 │ │ │ │ + cmn fp, #2 │ │ │ │ + beq 8a3f8 <__cxa_atexit@plt+0x7d76c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r8, fp, #1 │ │ │ │ + mov sl, r0 │ │ │ │ + mov r0, r9 │ │ │ │ + mov r1, r8 │ │ │ │ + str ip, [sp] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + mov r7, r2 │ │ │ │ + mov r4, lr │ │ │ │ + bl 3f3964 <__cxa_atexit@plt+0x3e6cd8> │ │ │ │ + mov r0, sl │ │ │ │ + mov sl, #0 │ │ │ │ + mov lr, r4 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr ip, [sp] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 8a3f8 <__cxa_atexit@plt+0x7d76c> │ │ │ │ + lsr r3, r9, #31 │ │ │ │ + bic r4, r3, r8, lsr #31 │ │ │ │ + cmp r9, #0 │ │ │ │ + orrgt r4, r3, r8, lsr #31 │ │ │ │ + rsb r3, r4, #0 │ │ │ │ + and r3, r8, r3 │ │ │ │ + add sl, r3, r1 │ │ │ │ + cmp sl, r2 │ │ │ │ + blt 8a474 <__cxa_atexit@plt+0x7d7e8> │ │ │ │ + cmp sl, fp │ │ │ │ + bgt 8a474 <__cxa_atexit@plt+0x7d7e8> │ │ │ │ + sub r7, sl, r2 │ │ │ │ + add r7, r0, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #276] @ 8a52c <__cxa_atexit@plt+0x7d8a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + str r2, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 8a4a4 <__cxa_atexit@plt+0x7d818> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 8a4ac <__cxa_atexit@plt+0x7d820> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 8a4e4 <__cxa_atexit@plt+0x7d858> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + add r5, r5, #28 │ │ │ │ + mov r4, lr │ │ │ │ + mov fp, ip │ │ │ │ + b 1fcf96c <__cxa_atexit@plt+0x1fc2ce0> │ │ │ │ + add r5, r5, #28 │ │ │ │ + ldr r7, [pc, #212] @ 8a53c <__cxa_atexit@plt+0x7d8b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r4, lr │ │ │ │ + mov fp, ip │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + add r3, r5, #24 │ │ │ │ + cmp ip, r3 │ │ │ │ + bhi 8a500 <__cxa_atexit@plt+0x7d874> │ │ │ │ + ldr r5, [pc, #184] @ 8a540 <__cxa_atexit@plt+0x7d8b4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r4, lr │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, fp │ │ │ │ + mov fp, ip │ │ │ │ + b 3f395c <__cxa_atexit@plt+0x3e6cd0> │ │ │ │ ldr r0, [r7] │ │ │ │ + b 8a4f4 <__cxa_atexit@plt+0x7d868> │ │ │ │ + ldr r0, [pc, #128] @ 8a534 <__cxa_atexit@plt+0x7d8a8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #124] @ 8a538 <__cxa_atexit@plt+0x7d8ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + mov r4, lr │ │ │ │ + mov fp, ip │ │ │ │ + b 3f396c <__cxa_atexit@plt+0x3e6ce0> │ │ │ │ + ldr r7, [pc, #68] @ 8a530 <__cxa_atexit@plt+0x7d8a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + mov r4, lr │ │ │ │ + mov fp, ip │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + ldr r7, [pc, #32] @ 8a528 <__cxa_atexit@plt+0x7d89c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #28 │ │ │ │ + ldr r0, [lr, #-8] │ │ │ │ + mov r4, lr │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r2 │ │ │ │ + mov sl, fp │ │ │ │ + mov fp, ip │ │ │ │ + bx r0 │ │ │ │ + rscseq r0, r0, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + tsteq r2, #80, 20 @ 0x50000 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + tsteq r2, #88, 30 @ 0x160 │ │ │ │ + tsteq r2, #180, 30 @ 0x2d0 │ │ │ │ + rscseq r0, r0, #188, 26 @ 0x2f00 │ │ │ │ + andeq r0, r0, r6, lsl #14 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 8a574 <__cxa_atexit@plt+0x7d8e8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 8a5a4 <__cxa_atexit@plt+0x7d918> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1fcf96c <__cxa_atexit@plt+0x1fc2ce0> │ │ │ │ + ldr r3, [pc, #64] @ 8a5bc <__cxa_atexit@plt+0x7d930> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 8a5c0 <__cxa_atexit@plt+0x7d934> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + str r2, [r5, #8]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + b 3f396c <__cxa_atexit@plt+0x3e6ce0> │ │ │ │ + ldr r7, [pc, #12] @ 8a5b8 <__cxa_atexit@plt+0x7d92c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #144, 18 @ 0x240000 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + tsteq r2, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8a608 <__cxa_atexit@plt+0x7d97c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc 89d1c <__cxa_atexit@plt+0x7d090> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - ldr r6, [r7, #99] @ 0x63 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r6, [r7, #103] @ 0x67 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #107] @ 0x6b │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #111] @ 0x6f │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r6, [r7, #27] │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [r7, #35] @ 0x23 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str fp, [sp, #48] @ 0x30 │ │ │ │ - ldr fp, [r7, #39] @ 0x27 │ │ │ │ - ldr ip, [r7, #43] @ 0x2b │ │ │ │ - ldr sl, [r7, #47] @ 0x2f │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r6, [r7, #59] @ 0x3b │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r2, [r7, #63] @ 0x3f │ │ │ │ - str r4, [sp, #32] │ │ │ │ - ldr r4, [r7, #67] @ 0x43 │ │ │ │ - ldr r1, [r7, #71] @ 0x47 │ │ │ │ - ldr r6, [r7, #75] @ 0x4b │ │ │ │ - ldr r0, [r7, #79] @ 0x4f │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, r8, #3 │ │ │ │ - ldr r9, [pc, #216] @ 89d2c <__cxa_atexit@plt+0x7d0a0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r4, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - sub lr, r5, #68 @ 0x44 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - str sl, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - b 89d30 <__cxa_atexit@plt+0x7d0a4> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8a61c <__cxa_atexit@plt+0x7d990> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #56] @ 8a630 <__cxa_atexit@plt+0x7d9a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 8a62c <__cxa_atexit@plt+0x7d9a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 89e38 <__cxa_atexit@plt+0x7d1ac> │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #244] @ 89e50 <__cxa_atexit@plt+0x7d1c4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #44, 18 @ 0xb0000 │ │ │ │ + tsteq r2, #72, 18 @ 0x120000 │ │ │ │ + rscseq r0, r0, #56, 24 @ 0x3800 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8a67c <__cxa_atexit@plt+0x7d9f0> │ │ │ │ + ldr r7, [pc, #52] @ 8a68c <__cxa_atexit@plt+0x7da00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r8, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8a674 <__cxa_atexit@plt+0x7d9e8> │ │ │ │ + b 8a6a0 <__cxa_atexit@plt+0x7da14> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8a690 <__cxa_atexit@plt+0x7da04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rscseq r0, r0, #252, 22 @ 0x3f000 │ │ │ │ + rscseq r0, r0, #220, 22 @ 0x37000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + ldr r0, [pc, #156] @ 8a75c <__cxa_atexit@plt+0x7dad0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8a730 <__cxa_atexit@plt+0x7daa4> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldm r5, {r0, lr} │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r0, [r5, #108] @ 0x6c │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r0, r8, fp} │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr lr, [r5, #56] @ 0x38 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - add ip, r5, #64 @ 0x40 │ │ │ │ - ldm ip, {r0, r8, r9, sl, fp, ip} │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - add lr, r3, #68 @ 0x44 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ - str r7, [r3, #84] @ 0x54 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r1, [r3, #92] @ 0x5c │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8a73c <__cxa_atexit@plt+0x7dab0> │ │ │ │ + ldr r0, [pc, #84] @ 8a764 <__cxa_atexit@plt+0x7dad8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #80] @ 8a768 <__cxa_atexit@plt+0x7dadc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmda r5, {r0, r8, lr} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1af0678 <__cxa_atexit@plt+0x1ae39ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #28] @ 8a760 <__cxa_atexit@plt+0x7dad4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, lr} │ │ │ │ + str r7, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 89e54 <__cxa_atexit@plt+0x7d1c8> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rscseq r0, r0, #52, 22 @ 0xd000 │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + tsteq r2, #116, 22 @ 0x1d000 │ │ │ │ + rscseq r0, r0, #4, 22 @ 0x1000 │ │ │ │ + andeq r0, r0, r6, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + add r9, r5, #12 │ │ │ │ + stm r9, {r0, r2, r3} │ │ │ │ + str r1, [r5, #24] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a7d0 <__cxa_atexit@plt+0x7db44> │ │ │ │ + ldr r1, [pc, #60] @ 8a7ec <__cxa_atexit@plt+0x7db60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #56] @ 8a7f0 <__cxa_atexit@plt+0x7db64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + stm r2, {r0, r1, r8, lr} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1af0678 <__cxa_atexit@plt+0x1ae39ec> │ │ │ │ + ldr r3, [pc, #28] @ 8a7f4 <__cxa_atexit@plt+0x7db68> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #184, 4 @ 0x8000000b │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r7, r2, #112, 12 @ 0x7000000 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 89d30 <__cxa_atexit@plt+0x7d0a4> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r8, lr} │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbb8 │ │ │ │ + tsteq r2, #212, 20 @ 0xd4000 │ │ │ │ + rscseq r0, r0, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 8a814 <__cxa_atexit@plt+0x7db88> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + sbcseq r6, r2, #7405568 @ 0x710000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a868 <__cxa_atexit@plt+0x7dbdc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 8a870 <__cxa_atexit@plt+0x7dbe4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 8a874 <__cxa_atexit@plt+0x7dbe8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 8a878 <__cxa_atexit@plt+0x7dbec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f37ec <__cxa_atexit@plt+0x3e6b60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #236, 12 @ 0xec00000 │ │ │ │ + tsteq r2, #176, 14 @ 0x2c00000 │ │ │ │ + tsteq r2, #196, 22 @ 0x31000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a8cc <__cxa_atexit@plt+0x7dc40> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 8a8d4 <__cxa_atexit@plt+0x7dc48> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 8a8d8 <__cxa_atexit@plt+0x7dc4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 8a8dc <__cxa_atexit@plt+0x7dc50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f37ec <__cxa_atexit@plt+0x3e6b60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #136, 12 @ 0x8800000 │ │ │ │ + tsteq r2, #76, 14 @ 0x1300000 │ │ │ │ + tsteq r2, #96, 22 @ 0x18000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a914 <__cxa_atexit@plt+0x7dc88> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 8a91c <__cxa_atexit@plt+0x7dc90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #36, 12 @ 0x2400000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 89ebc <__cxa_atexit@plt+0x7d230> │ │ │ │ - ldr r2, [pc, #32] @ 89ecc <__cxa_atexit@plt+0x7d240> │ │ │ │ + bcc 8a984 <__cxa_atexit@plt+0x7dcf8> │ │ │ │ + ldr r1, [pc, #80] @ 8a994 <__cxa_atexit@plt+0x7dd08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 8a998 <__cxa_atexit@plt+0x7dd0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 8a99c <__cxa_atexit@plt+0x7dd10> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + tsteq r2, #44, 18 @ 0xb0000 │ │ │ │ + tsteq r2, #196, 10 @ 0x31000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a9f0 <__cxa_atexit@plt+0x7dd64> │ │ │ │ + ldr r2, [pc, #56] @ 8aa00 <__cxa_atexit@plt+0x7dd74> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 8aa04 <__cxa_atexit@plt+0x7dd78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89f00 <__cxa_atexit@plt+0x7d274> │ │ │ │ - ldr r7, [pc, #32] @ 89f10 <__cxa_atexit@plt+0x7d284> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ 89f14 <__cxa_atexit@plt+0x7d288> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + sbcseq r6, r2, #164, 12 @ 0xa400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8aa6c <__cxa_atexit@plt+0x7dde0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8aa78 <__cxa_atexit@plt+0x7ddec> │ │ │ │ + ldr r1, [pc, #80] @ 8aa88 <__cxa_atexit@plt+0x7ddfc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 8aa8c <__cxa_atexit@plt+0x7de00> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 8aa90 <__cxa_atexit@plt+0x7de04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r1, r0, #244 @ 0xf4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 89f48 <__cxa_atexit@plt+0x7d2bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 89f40 <__cxa_atexit@plt+0x7d2b4> │ │ │ │ - b 89f54 <__cxa_atexit@plt+0x7d2c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + tsteq r2, #240, 8 @ 0xf0000000 │ │ │ │ + tsteq r2, #108, 14 @ 0x1b00000 │ │ │ │ + tsteq r2, #212, 8 @ 0xd4000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8a0f0 <__cxa_atexit@plt+0x7d464> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [r7, #55] @ 0x37 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [r7, #59] @ 0x3b │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [r7, #63] @ 0x3f │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [r7, #67] @ 0x43 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r2, [r7, #71] @ 0x47 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r7, #75] @ 0x4b │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr ip, [r7, #79] @ 0x4f │ │ │ │ - ldr r2, [r7, #83] @ 0x53 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r7, #27] │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - ldr sl, [r7, #31] │ │ │ │ - ldr r2, [r7, #35] @ 0x23 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r7, #43] @ 0x2b │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r7, #47] @ 0x2f │ │ │ │ - str r2, [sp, #4] │ │ │ │ - str fp, [sp, #60] @ 0x3c │ │ │ │ - ldr fp, [r7, #51] @ 0x33 │ │ │ │ - ldr r2, [r7, #87] @ 0x57 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [r7, #91] @ 0x5b │ │ │ │ - str r2, [sp, #32] │ │ │ │ - ldr r8, [r7, #95] @ 0x5f │ │ │ │ - ldr r2, [r7, #99] @ 0x63 │ │ │ │ - add r7, r7, #103 @ 0x67 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - sub lr, r6, #3 │ │ │ │ - ldr r9, [pc, #208] @ 8a0fc <__cxa_atexit@plt+0x7d470> │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str ip, [r5] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - str fp, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - b 8a100 <__cxa_atexit@plt+0x7d474> │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 8aaf8 <__cxa_atexit@plt+0x7de6c> │ │ │ │ + ldr r2, [pc, #80] @ 8ab08 <__cxa_atexit@plt+0x7de7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 8ab0c <__cxa_atexit@plt+0x7de80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 8ab10 <__cxa_atexit@plt+0x7de84> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - mov fp, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + tsteq r2, #184, 14 @ 0x2e00000 │ │ │ │ + tsteq r2, #80, 8 @ 0x50000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ab7c <__cxa_atexit@plt+0x7def0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8ab88 <__cxa_atexit@plt+0x7defc> │ │ │ │ + ldr r2, [pc, #84] @ 8ab98 <__cxa_atexit@plt+0x7df0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 8ab9c <__cxa_atexit@plt+0x7df10> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 8aba0 <__cxa_atexit@plt+0x7df14> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + tsteq r2, #220, 6 @ 0x70000003 │ │ │ │ + sbcseq r6, r2, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8a208 <__cxa_atexit@plt+0x7d57c> │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #244] @ 8a220 <__cxa_atexit@plt+0x7d594> │ │ │ │ + bcc 8ac10 <__cxa_atexit@plt+0x7df84> │ │ │ │ + ldr lr, [pc, #84] @ 8ac20 <__cxa_atexit@plt+0x7df94> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 8ac24 <__cxa_atexit@plt+0x7df98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 8ac28 <__cxa_atexit@plt+0x7df9c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #108] @ 0x6c │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr lr, [r5, #56] @ 0x38 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - add ip, r5, #64 @ 0x40 │ │ │ │ - ldm ip, {r0, r8, r9, sl, fp, ip} │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - add lr, r3, #68 @ 0x44 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ - str r7, [r3, #84] @ 0x54 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r1, [r3, #92] @ 0x5c │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8a224 <__cxa_atexit@plt+0x7d598> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #232, 28 @ 0xe80 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r7, r2, #168, 4 @ 0x8000000a │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8a100 <__cxa_atexit@plt+0x7d474> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + tsteq r2, #224, 10 @ 0x38000000 │ │ │ │ + tsteq r2, #60, 6 @ 0xf0000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ac68 <__cxa_atexit@plt+0x7dfdc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #28] @ 8ac70 <__cxa_atexit@plt+0x7dfe4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, #11 │ │ │ │ + b 1fc6dac <__cxa_atexit@plt+0x1fba120> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #212, 4 @ 0x4000000d │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8acd0 <__cxa_atexit@plt+0x7e044> │ │ │ │ + ldr r2, [pc, #48] @ 8ace0 <__cxa_atexit@plt+0x7e054> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ 8ace4 <__cxa_atexit@plt+0x7e058> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + sbcseq r6, r2, #-134217726 @ 0xf8000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8ad30 <__cxa_atexit@plt+0x7e0a4> │ │ │ │ + ldr r1, [pc, #52] @ 8ad40 <__cxa_atexit@plt+0x7e0b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 8ad44 <__cxa_atexit@plt+0x7e0b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #164, 8 @ 0xa4000000 │ │ │ │ + tsteq r2, #12, 4 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ada8 <__cxa_atexit@plt+0x7e11c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8adb4 <__cxa_atexit@plt+0x7e128> │ │ │ │ + ldr r2, [pc, #76] @ 8adc4 <__cxa_atexit@plt+0x7e138> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 8adc8 <__cxa_atexit@plt+0x7e13c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 8adcc <__cxa_atexit@plt+0x7e140> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + tsteq r2, #168, 2 @ 0x2a │ │ │ │ + sbcseq r6, r2, #536870926 @ 0x2000000e │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8a28c <__cxa_atexit@plt+0x7d600> │ │ │ │ - ldr r2, [pc, #32] @ 8a29c <__cxa_atexit@plt+0x7d610> │ │ │ │ + bcc 8ae34 <__cxa_atexit@plt+0x7e1a8> │ │ │ │ + ldr r2, [pc, #76] @ 8ae44 <__cxa_atexit@plt+0x7e1b8> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 8ae48 <__cxa_atexit@plt+0x7e1bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 8ae4c <__cxa_atexit@plt+0x7e1c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + tsteq r2, #180, 6 @ 0xd0000002 │ │ │ │ + tsteq r2, #20, 2 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8a310 <__cxa_atexit@plt+0x7d684> │ │ │ │ - ldr r7, [pc, #96] @ 8a324 <__cxa_atexit@plt+0x7d698> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8a2fc <__cxa_atexit@plt+0x7d670> │ │ │ │ - ldr r2, [pc, #72] @ 8a328 <__cxa_atexit@plt+0x7d69c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ + bhi 8ae94 <__cxa_atexit@plt+0x7e208> │ │ │ │ + ldr r3, [pc, #52] @ 8aea4 <__cxa_atexit@plt+0x7e218> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8a308 <__cxa_atexit@plt+0x7d67c> │ │ │ │ - b 8a370 <__cxa_atexit@plt+0x7d6e4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + beq 8ae8c <__cxa_atexit@plt+0x7e200> │ │ │ │ + b 8aeb4 <__cxa_atexit@plt+0x7e228> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8a32c <__cxa_atexit@plt+0x7d6a0> │ │ │ │ + ldr r7, [pc, #12] @ 8aea8 <__cxa_atexit@plt+0x7e21c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r0, r0, #232, 24 @ 0xe800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rscseq r0, r0, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8a364 <__cxa_atexit@plt+0x7d6d8> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 8af40 <__cxa_atexit@plt+0x7e2b4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 8afec <__cxa_atexit@plt+0x7e360> │ │ │ │ + ldr r1, [pc, #432] @ 8b088 <__cxa_atexit@plt+0x7e3fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8b000 <__cxa_atexit@plt+0x7e374> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #28 │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc 8b050 <__cxa_atexit@plt+0x7e3c4> │ │ │ │ + ldr lr, [pc, #392] @ 8b08c <__cxa_atexit@plt+0x7e400> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r3, [r1, #8] │ │ │ │ + str r0, [r1, #12] │ │ │ │ + str r2, [r1, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r8, #3 │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 8b014 <__cxa_atexit@plt+0x7e388> │ │ │ │ + ldr r3, [pc, #344] @ 8b094 <__cxa_atexit@plt+0x7e408> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + b 8b01c <__cxa_atexit@plt+0x7e390> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #296] @ 8b078 <__cxa_atexit@plt+0x7e3ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8a35c <__cxa_atexit@plt+0x7d6d0> │ │ │ │ - b 8a370 <__cxa_atexit@plt+0x7d6e4> │ │ │ │ + beq 8b008 <__cxa_atexit@plt+0x7e37c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r9 │ │ │ │ + bcc 8b060 <__cxa_atexit@plt+0x7e3d4> │ │ │ │ + ldr lr, [pc, #252] @ 8b07c <__cxa_atexit@plt+0x7e3f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr lr, [pc, #220] @ 8b080 <__cxa_atexit@plt+0x7e3f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str r1, [r2, #24] │ │ │ │ + str r7, [r2, #28] │ │ │ │ + mov r1, r2 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r9, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 8b030 <__cxa_atexit@plt+0x7e3a4> │ │ │ │ + ldr r3, [pc, #176] @ 8b084 <__cxa_atexit@plt+0x7e3f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #128] @ 8b074 <__cxa_atexit@plt+0x7e3e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc 8a510 <__cxa_atexit@plt+0x7d884> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - ldr r6, [r7, #99] @ 0x63 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #103] @ 0x67 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #107] @ 0x6b │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r6, [r7, #111] @ 0x6f │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [r7, #27] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r6, [r7, #35] @ 0x23 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr sl, [r7, #39] @ 0x27 │ │ │ │ - str fp, [sp, #44] @ 0x2c │ │ │ │ - ldr fp, [r7, #43] @ 0x2b │ │ │ │ - ldr ip, [r7, #47] @ 0x2f │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #59] @ 0x3b │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r2, [r7, #63] @ 0x3f │ │ │ │ - str r4, [sp, #32] │ │ │ │ - ldr r4, [r7, #67] @ 0x43 │ │ │ │ - ldr r1, [r7, #71] @ 0x47 │ │ │ │ - ldr r6, [r7, #75] @ 0x4b │ │ │ │ - ldr r0, [r7, #79] @ 0x4f │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, r8, #3 │ │ │ │ - ldr r9, [pc, #212] @ 8a520 <__cxa_atexit@plt+0x7d894> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r4, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - sub lr, r5, #68 @ 0x44 │ │ │ │ - stm lr, {r7, sl, fp, ip} │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #116] @ 8b090 <__cxa_atexit@plt+0x7e404> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ mov r6, r8 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - b 8a524 <__cxa_atexit@plt+0x7d898> │ │ │ │ - mov r6, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #96] @ 8b098 <__cxa_atexit@plt+0x7e40c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8a62c <__cxa_atexit@plt+0x7d9a0> │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #244] @ 8a644 <__cxa_atexit@plt+0x7d9b8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr lr, [r5, #56] @ 0x38 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - add ip, r5, #64 @ 0x40 │ │ │ │ - ldm ip, {r0, r8, r9, sl, fp, ip} │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - ldr r2, [r5, #108] @ 0x6c │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - add lr, r3, #68 @ 0x44 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ - str r7, [r3, #84] @ 0x54 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r1, [r3, #92] @ 0x5c │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rscseq r0, r0, #148, 4 @ 0x40000009 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + @ instruction: 0xfffff89c │ │ │ │ + @ instruction: 0xfffff8dc │ │ │ │ + @ instruction: 0xfffffbd8 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + @ instruction: 0xfffffc74 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + @ instruction: 0xfffff970 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8b118 <__cxa_atexit@plt+0x7e48c> │ │ │ │ + ldr lr, [pc, #100] @ 8b124 <__cxa_atexit@plt+0x7e498> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 8b100 <__cxa_atexit@plt+0x7e474> │ │ │ │ + ldr r1, [pc, #48] @ 8b12c <__cxa_atexit@plt+0x7e4a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 8b108 <__cxa_atexit@plt+0x7e47c> │ │ │ │ + ldr r1, [pc, #32] @ 8b128 <__cxa_atexit@plt+0x7e49c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #24] │ │ │ │ + str r3, [r2, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8a648 <__cxa_atexit@plt+0x7d9bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #196, 20 @ 0xc4000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r6, r2, #140, 28 @ 0x8c0 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8a524 <__cxa_atexit@plt+0x7d898> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8b1d8 <__cxa_atexit@plt+0x7e54c> │ │ │ │ + ldr lr, [pc, #144] @ 8b1e4 <__cxa_atexit@plt+0x7e558> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #112] @ 8b1e8 <__cxa_atexit@plt+0x7e55c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 8b1bc <__cxa_atexit@plt+0x7e530> │ │ │ │ + ldr lr, [pc, #68] @ 8b1ec <__cxa_atexit@plt+0x7e560> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r2, #44] @ 0x2c │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #44] @ 8b1f0 <__cxa_atexit@plt+0x7e564> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff6c8 │ │ │ │ + @ instruction: 0xfffff708 │ │ │ │ + @ instruction: 0xfffffa04 │ │ │ │ + @ instruction: 0xfffff7e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8b264 <__cxa_atexit@plt+0x7e5d8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8b26c <__cxa_atexit@plt+0x7e5e0> │ │ │ │ + ldr r7, [pc, #100] @ 8b290 <__cxa_atexit@plt+0x7e604> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #92] @ 8b294 <__cxa_atexit@plt+0x7e608> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8b258 <__cxa_atexit@plt+0x7e5cc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8aeb4 <__cxa_atexit@plt+0x7e228> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 8b298 <__cxa_atexit@plt+0x7e60c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ 8b29c <__cxa_atexit@plt+0x7e610> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #129 @ 0x81 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + tsteq r2, #188, 26 @ 0x2f00 │ │ │ │ + rscseq r0, r0, #32 │ │ │ │ + tsteq r2, #120, 26 @ 0x1e00 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8a6b0 <__cxa_atexit@plt+0x7da24> │ │ │ │ - ldr r2, [pc, #32] @ 8a6c0 <__cxa_atexit@plt+0x7da34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 8b2e0 <__cxa_atexit@plt+0x7e654> │ │ │ │ + ldr r1, [pc, #48] @ 8b2f8 <__cxa_atexit@plt+0x7e66c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + stmib r3, {r1, r8, r9} │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r2 │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ + ldr r7, [pc, #20] @ 8b2fc <__cxa_atexit@plt+0x7e670> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + rsceq pc, pc, #176, 30 @ 0x2c0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b380 <__cxa_atexit@plt+0x7e6f4> │ │ │ │ + ldr r7, [pc, #144] @ 8b3b0 <__cxa_atexit@plt+0x7e724> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #136] @ 8b3b4 <__cxa_atexit@plt+0x7e728> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8a72c <__cxa_atexit@plt+0x7daa0> │ │ │ │ - ldr r7, [pc, #88] @ 8a740 <__cxa_atexit@plt+0x7dab4> │ │ │ │ + bhi 8b390 <__cxa_atexit@plt+0x7e704> │ │ │ │ + ldr r7, [pc, #112] @ 8b3b8 <__cxa_atexit@plt+0x7e72c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r7, [pc, #104] @ 8b3bc <__cxa_atexit@plt+0x7e730> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8b374 <__cxa_atexit@plt+0x7e6e8> │ │ │ │ + mov r7, sl │ │ │ │ + b 8aeb4 <__cxa_atexit@plt+0x7e228> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 8b3c8 <__cxa_atexit@plt+0x7e73c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 8b3c0 <__cxa_atexit@plt+0x7e734> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 8b3c4 <__cxa_atexit@plt+0x7e738> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #129 @ 0x81 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #112, 24 @ 0x7000 │ │ │ │ + tsteq r2, #96, 30 @ 0x180 │ │ │ │ + @ instruction: 0xfffffb68 │ │ │ │ + tsteq r2, #160, 24 @ 0xa000 │ │ │ │ + rsceq pc, pc, #252, 28 @ 0xfc0 │ │ │ │ + tsteq r2, #84, 24 @ 0x5400 │ │ │ │ + rsceq pc, pc, #20, 30 @ 0x50 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 8b428 <__cxa_atexit@plt+0x7e79c> │ │ │ │ + str r3, [r1] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 8b438 <__cxa_atexit@plt+0x7e7ac> │ │ │ │ + ldr r1, [pc, #76] @ 8b45c <__cxa_atexit@plt+0x7e7d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r6, {r1, r8, r9} │ │ │ │ + sub r8, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 8b458 <__cxa_atexit@plt+0x7e7cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, pc, #88, 28 @ 0x580 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b4ec <__cxa_atexit@plt+0x7e860> │ │ │ │ + ldr r7, [pc, #144] @ 8b51c <__cxa_atexit@plt+0x7e890> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #136] @ 8b520 <__cxa_atexit@plt+0x7e894> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8b4fc <__cxa_atexit@plt+0x7e870> │ │ │ │ + ldr r7, [pc, #112] @ 8b524 <__cxa_atexit@plt+0x7e898> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r7, [pc, #104] @ 8b528 <__cxa_atexit@plt+0x7e89c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8a718 <__cxa_atexit@plt+0x7da8c> │ │ │ │ - ldr r2, [pc, #64] @ 8a744 <__cxa_atexit@plt+0x7dab8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8a724 <__cxa_atexit@plt+0x7da98> │ │ │ │ - b 8a788 <__cxa_atexit@plt+0x7dafc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8b4e0 <__cxa_atexit@plt+0x7e854> │ │ │ │ + mov r7, sl │ │ │ │ + b 8aeb4 <__cxa_atexit@plt+0x7e228> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #64] @ 8b534 <__cxa_atexit@plt+0x7e8a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8a748 <__cxa_atexit@plt+0x7dabc> │ │ │ │ + ldr r7, [pc, #40] @ 8b52c <__cxa_atexit@plt+0x7e8a0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 8b530 <__cxa_atexit@plt+0x7e8a4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r0, r0, #208, 16 @ 0xd00000 │ │ │ │ + tsteq r2, #4, 22 @ 0x1000 │ │ │ │ + tsteq r2, #244, 26 @ 0x3d00 │ │ │ │ + @ instruction: 0xfffff9fc │ │ │ │ + tsteq r2, #52, 22 @ 0xd000 │ │ │ │ + rsceq pc, pc, #144, 26 @ 0x2400 │ │ │ │ + tsteq r2, #232, 20 @ 0xe8000 │ │ │ │ + rsceq pc, pc, #168, 26 @ 0x2a00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8b59c <__cxa_atexit@plt+0x7e910> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8b5a8 <__cxa_atexit@plt+0x7e91c> │ │ │ │ + ldr r7, [pc, #76] @ 8b5c0 <__cxa_atexit@plt+0x7e934> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r3, sl} │ │ │ │ + str r8, [r5, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 8b590 <__cxa_atexit@plt+0x7e904> │ │ │ │ + mov r7, r9 │ │ │ │ + b 8aeb4 <__cxa_atexit@plt+0x7e228> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8b5c4 <__cxa_atexit@plt+0x7e938> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff93c │ │ │ │ + rsceq pc, pc, #228, 24 @ 0xe400 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8b650 <__cxa_atexit@plt+0x7e9c4> │ │ │ │ + ldr sl, [pc, #120] @ 8b668 <__cxa_atexit@plt+0x7e9dc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #116] @ 8b66c <__cxa_atexit@plt+0x7e9e0> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #112] @ 8b670 <__cxa_atexit@plt+0x7e9e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #46 @ 0x2e │ │ │ │ + sub r2, r6, #35 @ 0x23 │ │ │ │ + sub lr, r6, #22 │ │ │ │ + str r9, [r7, #36] @ 0x24 │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + str lr, [r7, #44] @ 0x2c │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + str ip, [r7, #4] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + ldr r3, [pc, #52] @ 8b674 <__cxa_atexit@plt+0x7e9e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #28] │ │ │ │ + str r8, [r7, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 8b678 <__cxa_atexit@plt+0x7e9ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + tsteq r2, #32, 28 @ 0x200 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + rsceq pc, pc, #72, 24 @ 0x4800 │ │ │ │ + rsceq pc, pc, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8b6d4 <__cxa_atexit@plt+0x7ea48> │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #56] @ 8b6e0 <__cxa_atexit@plt+0x7ea54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r0, #11 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [pc, #36] @ 8b6e4 <__cxa_atexit@plt+0x7ea58> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 8b6e8 <__cxa_atexit@plt+0x7ea5c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3f3974 <__cxa_atexit@plt+0x3e6ce8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #128, 16 @ 0x800000 │ │ │ │ + tsteq r2, #100, 26 @ 0x1900 │ │ │ │ + tsteq r2, #92, 26 @ 0x1700 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 8a77c <__cxa_atexit@plt+0x7daf0> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8b748 <__cxa_atexit@plt+0x7eabc> │ │ │ │ + ldr r2, [pc, #48] @ 8b758 <__cxa_atexit@plt+0x7eacc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8a774 <__cxa_atexit@plt+0x7dae8> │ │ │ │ - b 8a788 <__cxa_atexit@plt+0x7dafc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #44] @ 8b75c <__cxa_atexit@plt+0x7ead0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + sbcseq r5, r2, #950272 @ 0xe8000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8a934 <__cxa_atexit@plt+0x7dca8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [r7, #59] @ 0x3b │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [r7, #63] @ 0x3f │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r2, [r7, #67] @ 0x43 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r7, #71] @ 0x47 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r7, #75] @ 0x4b │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [r7, #79] @ 0x4f │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r7, #83] @ 0x53 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [r7, #87] @ 0x57 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #91] @ 0x5b │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r7, #95] @ 0x5f │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [r7, #99] @ 0x63 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr sl, [r7, #103] @ 0x67 │ │ │ │ - str fp, [sp, #56] @ 0x38 │ │ │ │ - ldr fp, [r7, #107] @ 0x6b │ │ │ │ - ldr r2, [r7, #111] @ 0x6f │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r7, #27] │ │ │ │ - str r2, [sp, #32] │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr lr, [r7, #31] │ │ │ │ - ldr r9, [r7, #35] @ 0x23 │ │ │ │ - add r8, r7, #39 @ 0x27 │ │ │ │ - ldm r8, {r1, r2, r4, r8} │ │ │ │ - ldr r7, [r7, #55] @ 0x37 │ │ │ │ - ldr ip, [pc, #232] @ 8a940 <__cxa_atexit@plt+0x7dcb4> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - ldr r0, [pc, #224] @ 8a944 <__cxa_atexit@plt+0x7dcb8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4] │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - sub r0, r6, #2 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str lr, [r3, #8] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [sp] │ │ │ │ - sub lr, r5, #24 │ │ │ │ - stm lr, {r0, sl, fp} │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str r9, [r5, #-68] @ 0xffffffbc │ │ │ │ - sub lr, r5, #64 @ 0x40 │ │ │ │ - stm lr, {r1, r2, r4, r8} │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - str ip, [r3, #16] │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - b 8a948 <__cxa_atexit@plt+0x7dcbc> │ │ │ │ - mov r3, #16 │ │ │ │ + bcc 8b7a8 <__cxa_atexit@plt+0x7eb1c> │ │ │ │ + ldr r1, [pc, #52] @ 8b7b8 <__cxa_atexit@plt+0x7eb2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 8b7bc <__cxa_atexit@plt+0x7eb30> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #248, 12 @ 0xf800000 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #44, 20 @ 0x2c000 │ │ │ │ + tsteq r2, #148, 14 @ 0x2500000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b820 <__cxa_atexit@plt+0x7eb94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8aa50 <__cxa_atexit@plt+0x7ddc4> │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #244] @ 8aa68 <__cxa_atexit@plt+0x7dddc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r0, [r5, #108] @ 0x6c │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr lr, [r5, #56] @ 0x38 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - add ip, r5, #64 @ 0x40 │ │ │ │ - ldm ip, {r0, r8, r9, sl, fp, ip} │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - add lr, r3, #68 @ 0x44 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ - str r7, [r3, #84] @ 0x54 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r1, [r3, #92] @ 0x5c │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ + bcc 8b82c <__cxa_atexit@plt+0x7eba0> │ │ │ │ + ldr r2, [pc, #76] @ 8b83c <__cxa_atexit@plt+0x7ebb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 8b840 <__cxa_atexit@plt+0x7ebb4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 8b844 <__cxa_atexit@plt+0x7ebb8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8aa6c <__cxa_atexit@plt+0x7dde0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #160, 12 @ 0xa000000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r6, r2, #112, 20 @ 0x70000 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8a948 <__cxa_atexit@plt+0x7dcbc> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + tsteq r2, #48, 14 @ 0xc00000 │ │ │ │ + sbcseq r5, r2, #6160384 @ 0x5e0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8b8ac <__cxa_atexit@plt+0x7ec20> │ │ │ │ + ldr r2, [pc, #76] @ 8b8bc <__cxa_atexit@plt+0x7ec30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 8b8c0 <__cxa_atexit@plt+0x7ec34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 8b8c4 <__cxa_atexit@plt+0x7ec38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + tsteq r2, #60, 18 @ 0xf0000 │ │ │ │ + tsteq r2, #156, 12 @ 0x9c00000 │ │ │ │ + rsceq pc, pc, #208, 18 @ 0x340000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b974 <__cxa_atexit@plt+0x7ece8> │ │ │ │ + ldr r2, [pc, #168] @ 8b994 <__cxa_atexit@plt+0x7ed08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r2, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8b948 <__cxa_atexit@plt+0x7ecbc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 8b97c <__cxa_atexit@plt+0x7ecf0> │ │ │ │ + ldr r7, [pc, #132] @ 8b998 <__cxa_atexit@plt+0x7ed0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + cmp lr, #10 │ │ │ │ + ble 8b958 <__cxa_atexit@plt+0x7eccc> │ │ │ │ + ldr r1, [pc, #92] @ 8b9a0 <__cxa_atexit@plt+0x7ed14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 8b960 <__cxa_atexit@plt+0x7ecd4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #60] @ 8b99c <__cxa_atexit@plt+0x7ed10> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + rsceq pc, pc, #248, 16 @ 0xf80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8ba18 <__cxa_atexit@plt+0x7ed8c> │ │ │ │ + ldr lr, [pc, #88] @ 8ba24 <__cxa_atexit@plt+0x7ed98> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 8ba00 <__cxa_atexit@plt+0x7ed74> │ │ │ │ + ldr r1, [pc, #48] @ 8ba2c <__cxa_atexit@plt+0x7eda0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 8ba08 <__cxa_atexit@plt+0x7ed7c> │ │ │ │ + ldr r1, [pc, #32] @ 8ba28 <__cxa_atexit@plt+0x7ed9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + rsceq pc, pc, #104, 16 @ 0x680000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub sl, r5, #4 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8baf4 <__cxa_atexit@plt+0x7ee68> │ │ │ │ + ldr r7, [pc, #228] @ 8bb38 <__cxa_atexit@plt+0x7eeac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r7, [sl] │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8bb04 <__cxa_atexit@plt+0x7ee78> │ │ │ │ + ldr ip, [pc, #204] @ 8bb3c <__cxa_atexit@plt+0x7eeb0> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r7, [pc, #200] @ 8bb40 <__cxa_atexit@plt+0x7eeb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + sub r0, r3, #46 @ 0x2e │ │ │ │ + sub lr, r3, #35 @ 0x23 │ │ │ │ + sub r2, r3, #22 │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + ldr r7, [pc, #152] @ 8bb44 <__cxa_atexit@plt+0x7eeb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + ldr r7, [pc, #140] @ 8bb48 <__cxa_atexit@plt+0x7eebc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8bb24 <__cxa_atexit@plt+0x7ee98> │ │ │ │ + ldr r2, [pc, #120] @ 8bb54 <__cxa_atexit@plt+0x7eec8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ + str r7, [r6, #60] @ 0x3c │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 8bb50 <__cxa_atexit@plt+0x7eec4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 8bb4c <__cxa_atexit@plt+0x7eec0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0xfffff964 │ │ │ │ + tsteq r2, #168, 18 @ 0x2a0000 │ │ │ │ + @ instruction: 0xfffff9bc │ │ │ │ + @ instruction: 0xfffffa84 │ │ │ │ + rsceq pc, pc, #148, 14 @ 0x2500000 │ │ │ │ + rsceq pc, pc, #184, 14 @ 0x2e00000 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + rsceq pc, pc, #68, 14 @ 0x1100000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8aad4 <__cxa_atexit@plt+0x7de48> │ │ │ │ - ldr r2, [pc, #32] @ 8aae4 <__cxa_atexit@plt+0x7de58> │ │ │ │ + bcc 8bb90 <__cxa_atexit@plt+0x7ef04> │ │ │ │ + ldr r2, [pc, #28] @ 8bb9c <__cxa_atexit@plt+0x7ef10> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + rsceq pc, pc, #12, 14 @ 0x300000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8bbe8 <__cxa_atexit@plt+0x7ef5c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #40] @ 8bbf0 <__cxa_atexit@plt+0x7ef64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #36] @ 8bbf4 <__cxa_atexit@plt+0x7ef68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + ldr r0, [pc, #28] @ 8bbf8 <__cxa_atexit@plt+0x7ef6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1, r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 8ba40 <__cxa_atexit@plt+0x7edb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #96, 6 @ 0x80000001 │ │ │ │ + tsteq r2, #36, 8 @ 0x24000000 │ │ │ │ + tsteq r2, #176, 12 @ 0xb000000 │ │ │ │ + rsceq pc, pc, #172, 12 @ 0xac00000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8bc48 <__cxa_atexit@plt+0x7efbc> │ │ │ │ + ldr r1, [pc, #56] @ 8bc60 <__cxa_atexit@plt+0x7efd4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r2 │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ + ldr r7, [pc, #20] @ 8bc64 <__cxa_atexit@plt+0x7efd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + rsceq pc, pc, #108, 12 @ 0x6c00000 │ │ │ │ + rsceq pc, pc, #64, 12 @ 0x4000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8bcb8 <__cxa_atexit@plt+0x7f02c> │ │ │ │ + ldr r3, [pc, #60] @ 8bcc8 <__cxa_atexit@plt+0x7f03c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #52] @ 8bccc <__cxa_atexit@plt+0x7f040> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + ldr r1, [pc, #44] @ 8bcd0 <__cxa_atexit@plt+0x7f044> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + b 8ba40 <__cxa_atexit@plt+0x7edb4> │ │ │ │ + ldr r7, [pc, #20] @ 8bcd4 <__cxa_atexit@plt+0x7f048> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #4, 6 @ 0x10000000 │ │ │ │ + tsteq r2, #92, 6 @ 0x70000001 │ │ │ │ + tsteq r2, #160, 10 @ 0x28000000 │ │ │ │ + rsceq pc, pc, #4, 12 @ 0x400000 │ │ │ │ + rsceq pc, pc, #216, 10 @ 0x36000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 8bd40 <__cxa_atexit@plt+0x7f0b4> │ │ │ │ + str r3, [r1] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 8bd54 <__cxa_atexit@plt+0x7f0c8> │ │ │ │ + ldr r1, [pc, #80] @ 8bd74 <__cxa_atexit@plt+0x7f0e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8bd70 <__cxa_atexit@plt+0x7f0e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, pc, #96, 10 @ 0x18000000 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + rsceq pc, pc, #64, 10 @ 0x10000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8ab58 <__cxa_atexit@plt+0x7decc> │ │ │ │ - ldr r7, [pc, #96] @ 8ab6c <__cxa_atexit@plt+0x7dee0> │ │ │ │ + bhi 8bdd4 <__cxa_atexit@plt+0x7f148> │ │ │ │ + ldr r3, [pc, #60] @ 8bde4 <__cxa_atexit@plt+0x7f158> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #52] @ 8bde8 <__cxa_atexit@plt+0x7f15c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + ldr r1, [pc, #44] @ 8bdec <__cxa_atexit@plt+0x7f160> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + b 8ba40 <__cxa_atexit@plt+0x7edb4> │ │ │ │ + ldr r7, [pc, #20] @ 8bdf0 <__cxa_atexit@plt+0x7f164> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #232, 2 @ 0x3a │ │ │ │ + tsteq r2, #64, 4 │ │ │ │ + tsteq r2, #132, 8 @ 0x84000000 │ │ │ │ + rsceq pc, pc, #232, 8 @ 0xe8000000 │ │ │ │ + rsceq pc, pc, #184, 8 @ 0xb8000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8be28 <__cxa_atexit@plt+0x7f19c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 8be30 <__cxa_atexit@plt+0x7f1a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + b 8ba40 <__cxa_atexit@plt+0x7edb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #12, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8beac <__cxa_atexit@plt+0x7f220> │ │ │ │ + ldr r3, [pc, #104] @ 8bec4 <__cxa_atexit@plt+0x7f238> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #100] @ 8bec8 <__cxa_atexit@plt+0x7f23c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #96] @ 8becc <__cxa_atexit@plt+0x7f240> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + sub r3, r6, #50 @ 0x32 │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + ldr sl, [pc, #76] @ 8bed0 <__cxa_atexit@plt+0x7f244> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub ip, r7, #24 │ │ │ │ + stm ip, {r1, r8, r9, lr} │ │ │ │ + stmdb r7, {r8, r9} │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 8bed4 <__cxa_atexit@plt+0x7f248> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + tsteq r2, #156, 10 @ 0x27000000 │ │ │ │ + rsceq pc, pc, #24, 8 @ 0x18000000 │ │ │ │ + rsceq pc, pc, #16, 10 @ 0x4000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8bf30 <__cxa_atexit@plt+0x7f2a4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8bf28 <__cxa_atexit@plt+0x7f29c> │ │ │ │ + ldr r3, [pc, #44] @ 8bf38 <__cxa_atexit@plt+0x7f2ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 8bf3c <__cxa_atexit@plt+0x7f2b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f397c <__cxa_atexit@plt+0x3e6cf0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, pc, #208, 8 @ 0xd0000000 │ │ │ │ + tsteq r2, #16 │ │ │ │ + rsceq pc, pc, #200, 8 @ 0xc8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8bf94 <__cxa_atexit@plt+0x7f308> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8bf8c <__cxa_atexit@plt+0x7f300> │ │ │ │ + ldr r8, [pc, #40] @ 8bf9c <__cxa_atexit@plt+0x7f310> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 8bfa0 <__cxa_atexit@plt+0x7f314> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r5, r2, #93 @ 0x5d │ │ │ │ + tsteq r2, #168, 30 @ 0x2a0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c010 <__cxa_atexit@plt+0x7f384> │ │ │ │ + ldr r7, [pc, #92] @ 8c020 <__cxa_atexit@plt+0x7f394> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 8ab44 <__cxa_atexit@plt+0x7deb8> │ │ │ │ - ldr r2, [pc, #72] @ 8ab70 <__cxa_atexit@plt+0x7dee4> │ │ │ │ + beq 8bff4 <__cxa_atexit@plt+0x7f368> │ │ │ │ + ldr r2, [pc, #76] @ 8c024 <__cxa_atexit@plt+0x7f398> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 8ab50 <__cxa_atexit@plt+0x7dec4> │ │ │ │ - b 8abb8 <__cxa_atexit@plt+0x7df2c> │ │ │ │ + beq 8c004 <__cxa_atexit@plt+0x7f378> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 3f38cc <__cxa_atexit@plt+0x3e6c40> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8ab74 <__cxa_atexit@plt+0x7dee8> │ │ │ │ + ldr r7, [pc, #16] @ 8c028 <__cxa_atexit@plt+0x7f39c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r0, r0, #168, 8 @ 0xa8000000 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq pc, pc, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8abac <__cxa_atexit@plt+0x7df20> │ │ │ │ + ldr r3, [pc, #40] @ 8c064 <__cxa_atexit@plt+0x7f3d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 8aba4 <__cxa_atexit@plt+0x7df18> │ │ │ │ - b 8abb8 <__cxa_atexit@plt+0x7df2c> │ │ │ │ + beq 8c05c <__cxa_atexit@plt+0x7f3d0> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f38cc <__cxa_atexit@plt+0x3e6c40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add r9, r3, #8 │ │ │ │ - cmp r6, r9 │ │ │ │ - bcc 8ad48 <__cxa_atexit@plt+0x7e0bc> │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #27] │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [r7, #35] @ 0x23 │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r6, [r7, #39] @ 0x27 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [r7, #43] @ 0x2b │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r6, [r7, #47] @ 0x2f │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #59] @ 0x3b │ │ │ │ - str r6, [sp, #32] │ │ │ │ - str fp, [sp, #40] @ 0x28 │ │ │ │ - ldr r6, [r7, #63] @ 0x3f │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr ip, [r7, #67] @ 0x43 │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr lr, [r7, #71] @ 0x47 │ │ │ │ - ldr r4, [r7, #75] @ 0x4b │ │ │ │ - add fp, r7, #99 @ 0x63 │ │ │ │ - ldm fp, {r0, r1, r2, fp} │ │ │ │ - ldr r8, [r7, #79] @ 0x4f │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - mov r6, r9 │ │ │ │ - sub r9, r9, #3 │ │ │ │ - ldr sl, [pc, #200] @ 8ad58 <__cxa_atexit@plt+0x7e0cc> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r3, [sp] │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - stm r7, {r3, ip, lr} │ │ │ │ - sub lr, r5, #24 │ │ │ │ - stm lr, {r0, r1, r2, r4, fp} │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - b 8ad5c <__cxa_atexit@plt+0x7e0d0> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8ae64 <__cxa_atexit@plt+0x7e1d8> │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #244] @ 8ae7c <__cxa_atexit@plt+0x7e1f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr lr, [r5, #56] @ 0x38 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - add ip, r5, #64 @ 0x40 │ │ │ │ - ldm ip, {r0, r8, r9, sl, fp, ip} │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - ldr r2, [r5, #108] @ 0x6c │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - add lr, r3, #68 @ 0x44 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ - str r7, [r3, #84] @ 0x54 │ │ │ │ - str r1, [r3, #88] @ 0x58 │ │ │ │ - str r2, [r3, #92] @ 0x5c │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8ae80 <__cxa_atexit@plt+0x7e1f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #140, 4 @ 0xc0000008 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r6, r2, #100, 12 @ 0x6400000 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8ad5c <__cxa_atexit@plt+0x7e0d0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8aee8 <__cxa_atexit@plt+0x7e25c> │ │ │ │ - ldr r2, [pc, #32] @ 8aef8 <__cxa_atexit@plt+0x7e26c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f38cc <__cxa_atexit@plt+0x3e6c40> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8af6c <__cxa_atexit@plt+0x7e2e0> │ │ │ │ - ldr r7, [pc, #96] @ 8af80 <__cxa_atexit@plt+0x7e2f4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8c0c4 <__cxa_atexit@plt+0x7f438> │ │ │ │ + ldr r7, [pc, #52] @ 8c0d8 <__cxa_atexit@plt+0x7f44c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 8af58 <__cxa_atexit@plt+0x7e2cc> │ │ │ │ - ldr r2, [pc, #72] @ 8af84 <__cxa_atexit@plt+0x7e2f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8af64 <__cxa_atexit@plt+0x7e2d8> │ │ │ │ - b 8afcc <__cxa_atexit@plt+0x7e340> │ │ │ │ + beq 8c0b8 <__cxa_atexit@plt+0x7f42c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8c0e8 <__cxa_atexit@plt+0x7f45c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8af88 <__cxa_atexit@plt+0x7e2fc> │ │ │ │ + ldr r7, [pc, #16] @ 8c0dc <__cxa_atexit@plt+0x7f450> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r0, r0, #152 @ 0x98 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq pc, pc, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8afc0 <__cxa_atexit@plt+0x7e334> │ │ │ │ + ldr r3, [pc, #88] @ 8c148 <__cxa_atexit@plt+0x7f4bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8c140 <__cxa_atexit@plt+0x7f4b4> │ │ │ │ + ldr r3, [pc, #68] @ 8c14c <__cxa_atexit@plt+0x7f4c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8c140 <__cxa_atexit@plt+0x7f4b4> │ │ │ │ + ldr r3, [pc, #44] @ 8c150 <__cxa_atexit@plt+0x7f4c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8afb8 <__cxa_atexit@plt+0x7e32c> │ │ │ │ - b 8afcc <__cxa_atexit@plt+0x7e340> │ │ │ │ + beq 8c140 <__cxa_atexit@plt+0x7f4b4> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f38ec <__cxa_atexit@plt+0x3e6c60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8b168 <__cxa_atexit@plt+0x7e4dc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [r7, #83] @ 0x53 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [r7, #87] @ 0x57 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [r7, #27] │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #35] @ 0x23 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [r7, #43] @ 0x2b │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [r7, #47] @ 0x2f │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r2, [r7, #51] @ 0x33 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r7, #55] @ 0x37 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r7, #59] @ 0x3b │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - str fp, [sp, #40] @ 0x28 │ │ │ │ - ldr fp, [r7, #63] @ 0x3f │ │ │ │ - ldr r2, [r7, #95] @ 0x5f │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr ip, [r7, #99] @ 0x63 │ │ │ │ - ldr sl, [r7, #103] @ 0x67 │ │ │ │ - ldr r2, [r7, #107] @ 0x6b │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r7, #111] @ 0x6f │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr lr, [r7, #67] @ 0x43 │ │ │ │ - add r8, r7, #71 @ 0x47 │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - ldr r2, [pc, #208] @ 8b174 <__cxa_atexit@plt+0x7e4e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - str fp, [r5, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - b 8b178 <__cxa_atexit@plt+0x7e4ec> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8b280 <__cxa_atexit@plt+0x7e5f4> │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #244] @ 8b298 <__cxa_atexit@plt+0x7e60c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr lr, [r5, #56] @ 0x38 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - add ip, r5, #64 @ 0x40 │ │ │ │ - ldm ip, {r0, r8, r9, sl, fp, ip} │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - ldr r2, [r5, #108] @ 0x6c │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - add lr, r3, #68 @ 0x44 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ - str r7, [r3, #84] @ 0x54 │ │ │ │ - str r1, [r3, #88] @ 0x58 │ │ │ │ - str r0, [r3, #92] @ 0x5c │ │ │ │ - str r2, [r3, #96] @ 0x60 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ + ldr r3, [pc, #64] @ 8c1a4 <__cxa_atexit@plt+0x7f518> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8c19c <__cxa_atexit@plt+0x7f510> │ │ │ │ + ldr r3, [pc, #40] @ 8c1a8 <__cxa_atexit@plt+0x7f51c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8c19c <__cxa_atexit@plt+0x7f510> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f38ec <__cxa_atexit@plt+0x3e6c60> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8b29c <__cxa_atexit@plt+0x7e610> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 8c1e4 <__cxa_atexit@plt+0x7f558> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #112, 28 @ 0x700 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r6, r2, #80, 4 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8b178 <__cxa_atexit@plt+0x7e4ec> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8c1dc <__cxa_atexit@plt+0x7f550> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f38ec <__cxa_atexit@plt+0x3e6c60> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f38ec <__cxa_atexit@plt+0x3e6c60> │ │ │ │ + rsceq pc, pc, #76 @ 0x4c │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c23c <__cxa_atexit@plt+0x7f5b0> │ │ │ │ + ldr r5, [pc, #40] @ 8c254 <__cxa_atexit@plt+0x7f5c8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + b 3f395c <__cxa_atexit@plt+0x3e6cd0> │ │ │ │ + ldr r7, [pc, #20] @ 8c258 <__cxa_atexit@plt+0x7f5cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, pc, #24 │ │ │ │ + rsceq pc, pc, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c2c4 <__cxa_atexit@plt+0x7f638> │ │ │ │ + ldr r2, [pc, #104] @ 8c2e0 <__cxa_atexit@plt+0x7f654> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ 8c2e4 <__cxa_atexit@plt+0x7f658> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8c2cc <__cxa_atexit@plt+0x7f640> │ │ │ │ + ldr r7, [pc, #68] @ 8c2e8 <__cxa_atexit@plt+0x7f65c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8c2b8 <__cxa_atexit@plt+0x7f62c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8c394 <__cxa_atexit@plt+0x7f708> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 8c2ec <__cxa_atexit@plt+0x7f660> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + tsteq r2, #164, 24 @ 0xa400 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + rsceq pc, pc, #104, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8b304 <__cxa_atexit@plt+0x7e678> │ │ │ │ - ldr r2, [pc, #32] @ 8b314 <__cxa_atexit@plt+0x7e688> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc 8c324 <__cxa_atexit@plt+0x7f698> │ │ │ │ + ldr r2, [pc, #28] @ 8c330 <__cxa_atexit@plt+0x7f6a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + tsteq r2, #224, 26 @ 0x3800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8b348 <__cxa_atexit@plt+0x7e6bc> │ │ │ │ - ldr r7, [pc, #32] @ 8b358 <__cxa_atexit@plt+0x7e6cc> │ │ │ │ + bhi 8c374 <__cxa_atexit@plt+0x7f6e8> │ │ │ │ + ldr r7, [pc, #48] @ 8c384 <__cxa_atexit@plt+0x7f6f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8c368 <__cxa_atexit@plt+0x7f6dc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8c394 <__cxa_atexit@plt+0x7f708> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ 8b35c <__cxa_atexit@plt+0x7e6d0> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8c388 <__cxa_atexit@plt+0x7f6fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq pc, pc, #192, 24 @ 0xc000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq pc, pc, #192 @ 0xc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8c458 <__cxa_atexit@plt+0x7f7cc> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 8b390 <__cxa_atexit@plt+0x7e704> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #220] @ 8c490 <__cxa_atexit@plt+0x7f804> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8b388 <__cxa_atexit@plt+0x7e6fc> │ │ │ │ - b 8b39c <__cxa_atexit@plt+0x7e710> │ │ │ │ + beq 8c470 <__cxa_atexit@plt+0x7f7e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8c47c <__cxa_atexit@plt+0x7f7f0> │ │ │ │ + ldr lr, [pc, #184] @ 8c498 <__cxa_atexit@plt+0x7f80c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr ip, [r2, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r8, [pc, #156] @ 8c49c <__cxa_atexit@plt+0x7f810> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r5, [r6, #8] │ │ │ │ + ldr lr, [pc, #148] @ 8c4a0 <__cxa_atexit@plt+0x7f814> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r5, r6 │ │ │ │ + str lr, [r5, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #136] @ 8c4a4 <__cxa_atexit@plt+0x7f818> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #48] @ 0x30 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str r5, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + sub r8, r3, #30 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #52] @ 8c494 <__cxa_atexit@plt+0x7f808> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r8, r7 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + tsteq r2, #48, 22 @ 0xc000 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + tsteq r2, #44, 22 @ 0xb000 │ │ │ │ + tsteq r2, #132, 30 @ 0x210 │ │ │ │ + tsteq r2, #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 8b53c <__cxa_atexit@plt+0x7e8b0> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #63] @ 0x3f │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r6, [r7, #67] @ 0x43 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [r7, #71] @ 0x47 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r6, [r7, #75] @ 0x4b │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - ldr r6, [r7, #79] @ 0x4f │ │ │ │ - ldr r2, [r7, #83] @ 0x53 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r7, #87] @ 0x57 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [r7, #91] @ 0x5b │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - str fp, [sp, #68] @ 0x44 │ │ │ │ - ldr fp, [r7, #31] │ │ │ │ - ldr ip, [r7, #35] @ 0x23 │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r7, #43] @ 0x2b │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r7, #47] @ 0x2f │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r7, #51] @ 0x33 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r7, #55] @ 0x37 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r7, #59] @ 0x3b │ │ │ │ - str r2, [sp, #32] │ │ │ │ - ldr r8, [r7, #95] @ 0x5f │ │ │ │ - ldr r2, [r7, #99] @ 0x63 │ │ │ │ - add r7, r7, #103 @ 0x67 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - sub lr, r9, #3 │ │ │ │ - ldr sl, [pc, #216] @ 8b54c <__cxa_atexit@plt+0x7e8c0> │ │ │ │ - add sl, pc, sl │ │ │ │ - stmib r3, {sl, fp} │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r6, [sp, #28] │ │ │ │ - str r6, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ - str r6, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - str r6, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r6, [sp, #36] @ 0x24 │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str ip, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - str r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - b 8b550 <__cxa_atexit@plt+0x7e8c4> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8b658 <__cxa_atexit@plt+0x7e9cc> │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #244] @ 8b670 <__cxa_atexit@plt+0x7e9e4> │ │ │ │ + bcc 8c534 <__cxa_atexit@plt+0x7f8a8> │ │ │ │ + ldr r2, [pc, #116] @ 8c540 <__cxa_atexit@plt+0x7f8b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r8, [pc, #92] @ 8c544 <__cxa_atexit@plt+0x7f8b8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #88] @ 8c548 <__cxa_atexit@plt+0x7f8bc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #108] @ 0x6c │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #76] @ 8c54c <__cxa_atexit@plt+0x7f8c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #12]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr lr, [r5, #56] @ 0x38 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - add ip, r5, #64 @ 0x40 │ │ │ │ - ldm ip, {r0, r8, r9, sl, fp, ip} │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - add lr, r3, #68 @ 0x44 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ - str r7, [r3, #84] @ 0x54 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r1, [r3, #92] @ 0x5c │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r8, r6, #30 │ │ │ │ + bx ip │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + tsteq r2, #68, 20 @ 0x44000 │ │ │ │ + tsteq r2, #160, 28 @ 0xa00 │ │ │ │ + tsteq r2, #44, 30 @ 0xb0 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c5e0 <__cxa_atexit@plt+0x7f954> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8c5ec <__cxa_atexit@plt+0x7f960> │ │ │ │ + ldr r1, [pc, #156] @ 8c61c <__cxa_atexit@plt+0x7f990> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r1, [pc, #140] @ 8c620 <__cxa_atexit@plt+0x7f994> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8c5fc <__cxa_atexit@plt+0x7f970> │ │ │ │ + ldr r7, [pc, #112] @ 8c624 <__cxa_atexit@plt+0x7f998> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + ldr r7, [pc, #100] @ 8c628 <__cxa_atexit@plt+0x7f99c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + tst r3, #3 │ │ │ │ + beq 8c5d8 <__cxa_atexit@plt+0x7f94c> │ │ │ │ + mov r7, r3 │ │ │ │ + b 8c830 <__cxa_atexit@plt+0x7fba4> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8b674 <__cxa_atexit@plt+0x7e9e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #152, 20 @ 0x98000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r5, r2, #128, 28 @ 0x800 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8b550 <__cxa_atexit@plt+0x7e8c4> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8b6dc <__cxa_atexit@plt+0x7ea50> │ │ │ │ - ldr r2, [pc, #32] @ 8b6ec <__cxa_atexit@plt+0x7ea60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 8c62c <__cxa_atexit@plt+0x7f9a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 8c630 <__cxa_atexit@plt+0x7f9a4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #168, 18 @ 0x2a0000 │ │ │ │ + tsteq r2, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r0, r8, ror r2 │ │ │ │ + tsteq r2, #204, 18 @ 0x330000 │ │ │ │ + rsceq lr, pc, #64, 28 @ 0x400 │ │ │ │ + tsteq r2, #132, 18 @ 0x210000 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c6c0 <__cxa_atexit@plt+0x7fa34> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8c6cc <__cxa_atexit@plt+0x7fa40> │ │ │ │ + ldr r1, [pc, #140] @ 8c6f0 <__cxa_atexit@plt+0x7fa64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #120] @ 8c6f4 <__cxa_atexit@plt+0x7fa68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8c6dc <__cxa_atexit@plt+0x7fa50> │ │ │ │ + ldr r7, [pc, #92] @ 8c6f8 <__cxa_atexit@plt+0x7fa6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8c6b4 <__cxa_atexit@plt+0x7fa28> │ │ │ │ + mov r7, sl │ │ │ │ + b 8c830 <__cxa_atexit@plt+0x7fba4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 8c6fc <__cxa_atexit@plt+0x7fa70> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #196, 16 @ 0xc40000 │ │ │ │ + tsteq r2, #68, 20 @ 0x44000 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + rsceq lr, pc, #96, 26 @ 0x1800 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c78c <__cxa_atexit@plt+0x7fb00> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8c798 <__cxa_atexit@plt+0x7fb0c> │ │ │ │ + ldr r1, [pc, #140] @ 8c7bc <__cxa_atexit@plt+0x7fb30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #120] @ 8c7c0 <__cxa_atexit@plt+0x7fb34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8c7a8 <__cxa_atexit@plt+0x7fb1c> │ │ │ │ + ldr r7, [pc, #92] @ 8c7c4 <__cxa_atexit@plt+0x7fb38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8c780 <__cxa_atexit@plt+0x7faf4> │ │ │ │ + mov r7, sl │ │ │ │ + b 8c830 <__cxa_atexit@plt+0x7fba4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [pc, #24] @ 8c7c8 <__cxa_atexit@plt+0x7fb3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #248, 14 @ 0x3e00000 │ │ │ │ + tsteq r2, #120, 18 @ 0x1e0000 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq lr, pc, #148, 24 @ 0x9400 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8b758 <__cxa_atexit@plt+0x7eacc> │ │ │ │ - ldr r7, [pc, #88] @ 8b76c <__cxa_atexit@plt+0x7eae0> │ │ │ │ + bhi 8c810 <__cxa_atexit@plt+0x7fb84> │ │ │ │ + ldr r7, [pc, #52] @ 8c820 <__cxa_atexit@plt+0x7fb94> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8b744 <__cxa_atexit@plt+0x7eab8> │ │ │ │ - ldr r2, [pc, #64] @ 8b770 <__cxa_atexit@plt+0x7eae4> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8c804 <__cxa_atexit@plt+0x7fb78> │ │ │ │ + mov r7, sl │ │ │ │ + b 8c830 <__cxa_atexit@plt+0x7fba4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8c824 <__cxa_atexit@plt+0x7fb98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq lr, pc, #44, 24 @ 0x2c00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8c8a8 <__cxa_atexit@plt+0x7fc1c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #164] @ 8c8f0 <__cxa_atexit@plt+0x7fc64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-8]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 8c8cc <__cxa_atexit@plt+0x7fc40> │ │ │ │ + ldr r2, [pc, #140] @ 8c8f4 <__cxa_atexit@plt+0x7fc68> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ + str r7, [r1, #4] │ │ │ │ + str r3, [r1, #16] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 8c8dc <__cxa_atexit@plt+0x7fc50> │ │ │ │ + ldr r3, [pc, #104] @ 8c8f8 <__cxa_atexit@plt+0x7fc6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 8b750 <__cxa_atexit@plt+0x7eac4> │ │ │ │ - b 8b7b4 <__cxa_atexit@plt+0x7eb28> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + beq 8c8c4 <__cxa_atexit@plt+0x7fc38> │ │ │ │ + b 8c9bc <__cxa_atexit@plt+0x7fd30> │ │ │ │ + ldr r3, [pc, #60] @ 8c8ec <__cxa_atexit@plt+0x7fc60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8c8c4 <__cxa_atexit@plt+0x7fc38> │ │ │ │ + b 8cab8 <__cxa_atexit@plt+0x7fe2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8b774 <__cxa_atexit@plt+0x7eae8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #96] @ 8c970 <__cxa_atexit@plt+0x7fce4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8c958 <__cxa_atexit@plt+0x7fccc> │ │ │ │ + ldr r2, [pc, #60] @ 8c974 <__cxa_atexit@plt+0x7fce8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r3, [r5] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 8c964 <__cxa_atexit@plt+0x7fcd8> │ │ │ │ + mov r7, r3 │ │ │ │ + b 8c9bc <__cxa_atexit@plt+0x7fd30> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq pc, pc, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 8b7a8 <__cxa_atexit@plt+0x7eb1c> │ │ │ │ + ldr r2, [pc, #36] @ 8c9b0 <__cxa_atexit@plt+0x7fd24> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8b7a0 <__cxa_atexit@plt+0x7eb14> │ │ │ │ - b 8b7b4 <__cxa_atexit@plt+0x7eb28> │ │ │ │ + beq 8c9a8 <__cxa_atexit@plt+0x7fd1c> │ │ │ │ + b 8c9bc <__cxa_atexit@plt+0x7fd30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #8 │ │ │ │ - cmp r2, ip │ │ │ │ - bcc 8b958 <__cxa_atexit@plt+0x7eccc> │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #75] @ 0x4b │ │ │ │ - str r6, [sp, #32] │ │ │ │ - ldr sl, [r7, #79] @ 0x4f │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r9, [r7, #99] @ 0x63 │ │ │ │ - ldr r8, [r7, #103] @ 0x67 │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [r7, #27] │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [r7, #35] @ 0x23 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r6, [r7, #43] @ 0x2b │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #47] @ 0x2f │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r6, [r7, #59] @ 0x3b │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r2, [r7, #63] @ 0x3f │ │ │ │ - ldr r0, [r7, #67] @ 0x43 │ │ │ │ - ldr r1, [r7, #71] @ 0x47 │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r4, [r7, #107] @ 0x6b │ │ │ │ - ldr r6, [r7, #111] @ 0x6f │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - str fp, [sp] │ │ │ │ - sub lr, ip, #3 │ │ │ │ - ldr fp, [pc, #216] @ 8b968 <__cxa_atexit@plt+0x7ecdc> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str sl, [r5] │ │ │ │ - str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - sub lr, r5, #32 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - mov r6, ip │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 8b96c <__cxa_atexit@plt+0x7ece0> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, ip │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8ba74 <__cxa_atexit@plt+0x7ede8> │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #244] @ 8ba8c <__cxa_atexit@plt+0x7ee00> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #108] @ 0x6c │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ + bcc 8ca8c <__cxa_atexit@plt+0x7fe00> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r0, r3, #4 │ │ │ │ + cmp r1, r7 │ │ │ │ + bge 8ca4c <__cxa_atexit@plt+0x7fdc0> │ │ │ │ + ldr r7, [pc, #168] @ 8ca98 <__cxa_atexit@plt+0x7fe0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #164] @ 8ca9c <__cxa_atexit@plt+0x7fe10> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #160] @ 8caa0 <__cxa_atexit@plt+0x7fe14> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r9, [pc, #152] @ 8caa4 <__cxa_atexit@plt+0x7fe18> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + sub sl, r6, #19 │ │ │ │ + ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + add lr, lr, #1 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr lr, [r5, #56] @ 0x38 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - add ip, r5, #64 @ 0x40 │ │ │ │ - ldm ip, {r0, r8, r9, sl, fp, ip} │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - add lr, r3, #68 @ 0x44 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ - str r7, [r3, #84] @ 0x54 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r1, [r3, #92] @ 0x5c │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8ba90 <__cxa_atexit@plt+0x7ee04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #124, 12 @ 0x7c00000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r5, r2, #108, 20 @ 0x6c000 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8b96c <__cxa_atexit@plt+0x7ece0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b a3e78 <__cxa_atexit@plt+0x971ec> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b a3e04 <__cxa_atexit@plt+0x97178> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b a3ca8 <__cxa_atexit@plt+0x9701c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b a3c34 <__cxa_atexit@plt+0x96fa8> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b a3d90 <__cxa_atexit@plt+0x97104> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b a320c <__cxa_atexit@plt+0x96580> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8bb58 <__cxa_atexit@plt+0x7eecc> │ │ │ │ - ldr r2, [pc, #32] @ 8bb68 <__cxa_atexit@plt+0x7eedc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #84] @ 8caa8 <__cxa_atexit@plt+0x7fe1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + str r0, [r3, #32]! │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + ldr lr, [pc, #60] @ 8caac <__cxa_atexit@plt+0x7fe20> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + sub r7, r6, #18 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8bb9c <__cxa_atexit@plt+0x7ef10> │ │ │ │ - ldr r7, [pc, #32] @ 8bbac <__cxa_atexit@plt+0x7ef20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ 8bbb0 <__cxa_atexit@plt+0x7ef24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq pc, pc, #140, 8 @ 0x8c000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + rsceq lr, pc, #72, 20 @ 0x48000 │ │ │ │ + tsteq r2, #244, 12 @ 0xf400000 │ │ │ │ + tsteq r2, #32, 10 @ 0x8000000 │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + tsteq r2, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 8bbe4 <__cxa_atexit@plt+0x7ef58> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #204] @ 8cb90 <__cxa_atexit@plt+0x7ff04> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8bbdc <__cxa_atexit@plt+0x7ef50> │ │ │ │ - b 8bbf0 <__cxa_atexit@plt+0x7ef64> │ │ │ │ + beq 8cb5c <__cxa_atexit@plt+0x7fed0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8cb7c <__cxa_atexit@plt+0x7fef0> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + cmp r2, r1 │ │ │ │ + bge 8cb68 <__cxa_atexit@plt+0x7fedc> │ │ │ │ + ldr r1, [pc, #140] @ 8cb94 <__cxa_atexit@plt+0x7ff08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #136] @ 8cb98 <__cxa_atexit@plt+0x7ff0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r8, [pc, #124] @ 8cb9c <__cxa_atexit@plt+0x7ff10> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub sl, r3, #19 │ │ │ │ + ldr r9, [pc, #112] @ 8cba0 <__cxa_atexit@plt+0x7ff14> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add r0, lr, #1 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #52] @ 8cba4 <__cxa_atexit@plt+0x7ff18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xfffffa4c │ │ │ │ + rsceq lr, pc, #48, 18 @ 0xc0000 │ │ │ │ + tsteq r2, #212, 10 @ 0x35000000 │ │ │ │ + tsteq r2, #252, 6 @ 0xf0000003 │ │ │ │ + tsteq r2, #32, 8 @ 0x20000000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #8 │ │ │ │ - cmp r2, ip │ │ │ │ - bcc 8bd8c <__cxa_atexit@plt+0x7f100> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #79] @ 0x4f │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r9, [r7, #99] @ 0x63 │ │ │ │ - ldr sl, [r7, #103] @ 0x67 │ │ │ │ - ldr r8, [r7, #107] @ 0x6b │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [r7, #27] │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r6, [r7, #35] @ 0x23 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [r7, #39] @ 0x27 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r6, [r7, #47] @ 0x2f │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #59] @ 0x3b │ │ │ │ - str r6, [sp, #32] │ │ │ │ - ldr r2, [r7, #63] @ 0x3f │ │ │ │ - add r6, r7, #67 @ 0x43 │ │ │ │ - ldm r6, {r0, r1, r6} │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r4, [r7, #111] @ 0x6f │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - str fp, [sp] │ │ │ │ - sub lr, ip, #3 │ │ │ │ - ldr fp, [pc, #212] @ 8bd9c <__cxa_atexit@plt+0x7f110> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - sub lr, r5, #32 │ │ │ │ - stm lr, {r0, r1, r9, sl} │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r4, [r5, #-8] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - mov r6, ip │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 8bda0 <__cxa_atexit@plt+0x7f114> │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8cc40 <__cxa_atexit@plt+0x7ffb4> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + cmp r2, r1 │ │ │ │ + bge 8cc2c <__cxa_atexit@plt+0x7ffa0> │ │ │ │ + ldr r1, [pc, #120] @ 8cc50 <__cxa_atexit@plt+0x7ffc4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #116] @ 8cc54 <__cxa_atexit@plt+0x7ffc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r8, [pc, #104] @ 8cc58 <__cxa_atexit@plt+0x7ffcc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub sl, r3, #19 │ │ │ │ + ldr r9, [pc, #92] @ 8cc5c <__cxa_atexit@plt+0x7ffd0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add r0, lr, #1 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #44] @ 8cc60 <__cxa_atexit@plt+0x7ffd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff97c │ │ │ │ + rsceq lr, pc, #96, 16 @ 0x600000 │ │ │ │ + tsteq r2, #4, 10 @ 0x1000000 │ │ │ │ + tsteq r2, #44, 6 @ 0xb0000000 │ │ │ │ + tsteq r2, #92, 6 @ 0x70000001 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 8d4ac <__cxa_atexit@plt+0x80820> │ │ │ │ + rsceq lr, pc, #0, 16 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8cccc <__cxa_atexit@plt+0x80040> │ │ │ │ + ldr lr, [pc, #72] @ 8ccd4 <__cxa_atexit@plt+0x80048> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r9, [pc, #52] @ 8ccd8 <__cxa_atexit@plt+0x8004c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #48] @ 8ccdc <__cxa_atexit@plt+0x80050> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub ip, r5, #28 │ │ │ │ + stm ip, {r0, r1, lr} │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1af0678 <__cxa_atexit@plt+0x1ae39ec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + tsteq r2, #132, 4 @ 0x40000008 │ │ │ │ + tsteq r2, #224, 10 @ 0x38000000 │ │ │ │ + rsceq lr, pc, #140, 14 @ 0x2300000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq 8cd94 <__cxa_atexit@plt+0x80108> │ │ │ │ + cmp r9, #0 │ │ │ │ + bne 8cd10 <__cxa_atexit@plt+0x80084> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r7, [pc, #200] @ 8cdd4 <__cxa_atexit@plt+0x80148> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + bl 3f3964 <__cxa_atexit@plt+0x3e6cd8> │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 8cd94 <__cxa_atexit@plt+0x80108> │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 8cda8 <__cxa_atexit@plt+0x8011c> │ │ │ │ + ldr lr, [r5] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + mvn r7, r0 │ │ │ │ + and r7, r7, r3, lsr #31 │ │ │ │ + ldr r8, [pc, #116] @ 8cdd8 <__cxa_atexit@plt+0x8014c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + and r0, r0, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + orrgt r7, r7, r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + rsb r3, r7, #0 │ │ │ │ + and r7, lr, r3 │ │ │ │ + add r7, r7, r1 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 8cdd0 <__cxa_atexit@plt+0x80144> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 8cdcc <__cxa_atexit@plt+0x80140> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, ip │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - mov fp, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + tsteq r2, #88, 4 @ 0x80000005 │ │ │ │ + tsteq r2, #16, 14 @ 0x400000 │ │ │ │ + tsteq r2, #92, 6 @ 0x70000001 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8beb0 <__cxa_atexit@plt+0x7f224> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr lr, [pc, #256] @ 8bec8 <__cxa_atexit@plt+0x7f23c> │ │ │ │ + bcc 8ce44 <__cxa_atexit@plt+0x801b8> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr lr, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + mvn r2, r0 │ │ │ │ + and r2, r2, r1, lsr #31 │ │ │ │ + and r0, r0, #1 │ │ │ │ + ldr r8, [pc, #60] @ 8ce5c <__cxa_atexit@plt+0x801d0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + cmp r1, #0 │ │ │ │ + orrgt r2, r2, r0 │ │ │ │ + rsb r0, r2, #0 │ │ │ │ + and r2, lr, r0 │ │ │ │ + add r7, r2, r7 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 8ce60 <__cxa_atexit@plt+0x801d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r2, #160, 4 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + rsceq lr, pc, #4, 12 @ 0x400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8cf14 <__cxa_atexit@plt+0x80288> │ │ │ │ + ldr r3, [pc, #172] @ 8cf34 <__cxa_atexit@plt+0x802a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8cf04 <__cxa_atexit@plt+0x80278> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 8cf1c <__cxa_atexit@plt+0x80290> │ │ │ │ + ldr r7, [pc, #116] @ 8cf38 <__cxa_atexit@plt+0x802ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + ldr lr, [pc, #92] @ 8cf3c <__cxa_atexit@plt+0x802b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - str r0, [sp] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ - ldr r9, [r5, #68] @ 0x44 │ │ │ │ - add ip, r5, #72 @ 0x48 │ │ │ │ - ldm ip, {r8, sl, fp, ip} │ │ │ │ - ldr r4, [r5, #88] @ 0x58 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr lr, [r5, #92] @ 0x5c │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ - ldr r4, [r5, #108] @ 0x6c │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r4, [r5, #32] │ │ │ │ - str r9, [r3, #68] @ 0x44 │ │ │ │ - add r7, r3, #72 @ 0x48 │ │ │ │ - stm r7, {r8, sl, lr} │ │ │ │ - add lr, r3, #84 @ 0x54 │ │ │ │ - stm lr, {r0, r1, r2, r4} │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + add r2, r6, #16 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #20] @ 8becc <__cxa_atexit@plt+0x7f240> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #116 @ 0x74 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #76, 4 @ 0xc0000004 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r5, r2, #56, 12 @ 0x3800000 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8bda0 <__cxa_atexit@plt+0x7f114> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + tsteq r2, #20, 4 @ 0x40000001 │ │ │ │ + rsceq lr, pc, #44, 10 @ 0xb000000 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8bf34 <__cxa_atexit@plt+0x7f2a8> │ │ │ │ - ldr r2, [pc, #32] @ 8bf44 <__cxa_atexit@plt+0x7f2b8> │ │ │ │ + bcc 8cfa8 <__cxa_atexit@plt+0x8031c> │ │ │ │ + ldr r2, [pc, #76] @ 8cfb4 <__cxa_atexit@plt+0x80328> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + ldr r8, [pc, #52] @ 8cfb8 <__cxa_atexit@plt+0x8032c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + tsteq r2, #112, 2 │ │ │ │ + rsceq lr, pc, #88, 8 @ 0x58000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d028 <__cxa_atexit@plt+0x8039c> │ │ │ │ + ldr r2, [pc, #104] @ 8d044 <__cxa_atexit@plt+0x803b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ mov r3, r5 │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + ldr r2, [pc, #88] @ 8d048 <__cxa_atexit@plt+0x803bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8bfb0 <__cxa_atexit@plt+0x7f324> │ │ │ │ - ldr r7, [pc, #88] @ 8bfc4 <__cxa_atexit@plt+0x7f338> │ │ │ │ + bhi 8d030 <__cxa_atexit@plt+0x803a4> │ │ │ │ + ldr r7, [pc, #68] @ 8d04c <__cxa_atexit@plt+0x803c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 8bf9c <__cxa_atexit@plt+0x7f310> │ │ │ │ - ldr r2, [pc, #64] @ 8bfc8 <__cxa_atexit@plt+0x7f33c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8bfa8 <__cxa_atexit@plt+0x7f31c> │ │ │ │ - b 8c00c <__cxa_atexit@plt+0x7f380> │ │ │ │ + beq 8d01c <__cxa_atexit@plt+0x80390> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8c394 <__cxa_atexit@plt+0x7f708> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8bfcc <__cxa_atexit@plt+0x7f340> │ │ │ │ + ldr r7, [pc, #24] @ 8d050 <__cxa_atexit@plt+0x803c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq pc, pc, #124 @ 0x7c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 8c000 <__cxa_atexit@plt+0x7f374> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8bff8 <__cxa_atexit@plt+0x7f36c> │ │ │ │ - b 8c00c <__cxa_atexit@plt+0x7f380> │ │ │ │ - ldr r0, [r7] │ │ │ │ + tsteq r2, #56, 30 @ 0xe0 │ │ │ │ + @ instruction: 0xfffff388 │ │ │ │ + rsceq lr, pc, #4, 8 @ 0x4000000 │ │ │ │ + rsceq lr, pc, #192, 6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8d0b8 <__cxa_atexit@plt+0x8042c> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-4]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8d0d0 <__cxa_atexit@plt+0x80444> │ │ │ │ + ldr r1, [pc, #108] @ 8d0fc <__cxa_atexit@plt+0x80470> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r5, [r5] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r5, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + ldr r7, [pc, #52] @ 8d0f4 <__cxa_atexit@plt+0x80468> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #44] @ 8d0f8 <__cxa_atexit@plt+0x8046c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #24] @ 8d0f0 <__cxa_atexit@plt+0x80464> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq lr, pc, #92, 6 @ 0x70000001 │ │ │ │ + rsceq lr, pc, #80, 6 @ 0x40000001 │ │ │ │ + tsteq r2, #100 @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc 8c1ac <__cxa_atexit@plt+0x7f520> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - ldr r6, [r7, #99] @ 0x63 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #103] @ 0x67 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #107] @ 0x6b │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r6, [r7, #111] @ 0x6f │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r6, [r7, #27] │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr sl, [r7, #35] @ 0x23 │ │ │ │ - str fp, [sp, #44] @ 0x2c │ │ │ │ - ldr fp, [r7, #39] @ 0x27 │ │ │ │ - ldr ip, [r7, #43] @ 0x2b │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #59] @ 0x3b │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r2, [r7, #63] @ 0x3f │ │ │ │ - str r4, [sp, #32] │ │ │ │ - ldr r4, [r7, #67] @ 0x43 │ │ │ │ - ldr r1, [r7, #71] @ 0x47 │ │ │ │ - ldr r6, [r7, #75] @ 0x4b │ │ │ │ - ldr r0, [r7, #79] @ 0x4f │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, r8, #3 │ │ │ │ - ldr r9, [pc, #212] @ 8c1bc <__cxa_atexit@plt+0x7f530> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r4, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - sub lr, r5, #68 @ 0x44 │ │ │ │ - stm lr, {r7, sl, fp, ip} │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - b 8c1c0 <__cxa_atexit@plt+0x7f534> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8c2dc <__cxa_atexit@plt+0x7f650> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr lr, [pc, #268] @ 8c2f4 <__cxa_atexit@plt+0x7f668> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ - ldr fp, [r5, #68] @ 0x44 │ │ │ │ - ldr r8, [r5, #72] @ 0x48 │ │ │ │ - ldr sl, [r5, #76] @ 0x4c │ │ │ │ - ldr r4, [r5, #80] @ 0x50 │ │ │ │ - str r4, [sp] │ │ │ │ - ldr ip, [r5, #84] @ 0x54 │ │ │ │ - ldr r4, [r5, #88] @ 0x58 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr lr, [r5, #92] @ 0x5c │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr r9, [r5, #108] @ 0x6c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r9, [r3, #52] @ 0x34 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str fp, [r3, #68] @ 0x44 │ │ │ │ - add r4, r3, #72 @ 0x48 │ │ │ │ - stm r4, {r8, sl, lr} │ │ │ │ - add lr, r3, #84 @ 0x54 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - str r7, [r3, #100] @ 0x64 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #104] @ 0x68 │ │ │ │ - str ip, [r3, #108] @ 0x6c │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + bcc 8d144 <__cxa_atexit@plt+0x804b8> │ │ │ │ + ldr r2, [pc, #52] @ 8d15c <__cxa_atexit@plt+0x804d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 8d160 <__cxa_atexit@plt+0x804d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #204, 30 @ 0x330 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq lr, pc, #220, 4 @ 0xc000000d │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d198 <__cxa_atexit@plt+0x8050c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 8d1a0 <__cxa_atexit@plt+0x80514> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 20020e0 <__cxa_atexit@plt+0x1ff5454> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #20] @ 8c2f8 <__cxa_atexit@plt+0x7f66c> │ │ │ │ + tsteq r2, #156, 26 @ 0x2700 │ │ │ │ + rsceq lr, pc, #156, 4 @ 0xc0000009 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d214 <__cxa_atexit@plt+0x80588> │ │ │ │ + ldr r2, [pc, #88] @ 8d21c <__cxa_atexit@plt+0x80590> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, #116 @ 0x74 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #44, 28 @ 0x2c0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r5, r2, #20, 4 @ 0x40000001 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8c1c0 <__cxa_atexit@plt+0x7f534> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8c360 <__cxa_atexit@plt+0x7f6d4> │ │ │ │ - ldr r2, [pc, #32] @ 8c370 <__cxa_atexit@plt+0x7f6e4> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + ldr r2, [pc, #72] @ 8d220 <__cxa_atexit@plt+0x80594> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r1, r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 8d200 <__cxa_atexit@plt+0x80574> │ │ │ │ + ldr r2, [pc, #56] @ 8d224 <__cxa_atexit@plt+0x80598> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8d20c <__cxa_atexit@plt+0x80580> │ │ │ │ + b 8d268 <__cxa_atexit@plt+0x805dc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8c3a4 <__cxa_atexit@plt+0x7f718> │ │ │ │ - ldr r7, [pc, #32] @ 8c3b4 <__cxa_atexit@plt+0x7f728> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ 8c3b8 <__cxa_atexit@plt+0x7f72c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq lr, pc, #140, 24 @ 0x8c00 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + tsteq r2, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + rsceq lr, pc, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 8c3ec <__cxa_atexit@plt+0x7f760> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 8d258 <__cxa_atexit@plt+0x805cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8c3e4 <__cxa_atexit@plt+0x7f758> │ │ │ │ - b 8c3f8 <__cxa_atexit@plt+0x7f76c> │ │ │ │ + beq 8d250 <__cxa_atexit@plt+0x805c4> │ │ │ │ + b 8d268 <__cxa_atexit@plt+0x805dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq lr, pc, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8c598 <__cxa_atexit@plt+0x7f90c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8d2c4 <__cxa_atexit@plt+0x80638> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + ldr r1, [pc, #100] @ 8d2ec <__cxa_atexit@plt+0x80660> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8d2d8 <__cxa_atexit@plt+0x8064c> │ │ │ │ + ldr r3, [pc, #76] @ 8d2f0 <__cxa_atexit@plt+0x80664> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - str r2, [sp, #28] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8d2e4 <__cxa_atexit@plt+0x80658> │ │ │ │ + b 8d344 <__cxa_atexit@plt+0x806b8> │ │ │ │ + ldr r7, [pc, #40] @ 8d2f4 <__cxa_atexit@plt+0x80668> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + rsceq lr, pc, #116, 2 │ │ │ │ + rsceq lr, pc, #72, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [r7, #27] │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [r7, #67] @ 0x43 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r7, #71] @ 0x47 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r7, #75] @ 0x4b │ │ │ │ - str r2, [sp, #24] │ │ │ │ - str fp, [sp, #72] @ 0x48 │ │ │ │ - ldr fp, [r7, #79] @ 0x4f │ │ │ │ - ldr r2, [r7, #83] @ 0x53 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r7, #87] @ 0x57 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [r7, #91] @ 0x5b │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #95] @ 0x5f │ │ │ │ - str r2, [sp, #32] │ │ │ │ - ldr ip, [r7, #35] @ 0x23 │ │ │ │ - ldr r9, [r7, #39] @ 0x27 │ │ │ │ - ldr sl, [r7, #43] @ 0x2b │ │ │ │ - ldr r8, [r7, #47] @ 0x2f │ │ │ │ - ldr r2, [r7, #51] @ 0x33 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r7, #55] @ 0x37 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r7, #59] @ 0x3b │ │ │ │ - str r2, [sp, #20] │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr lr, [r7, #63] @ 0x3f │ │ │ │ - add r7, r7, #99 @ 0x63 │ │ │ │ - ldm r7, {r0, r1, r2, r7} │ │ │ │ - ldr r4, [pc, #224] @ 8c5a4 <__cxa_atexit@plt+0x7f918> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #4] │ │ │ │ - sub r4, r6, #3 │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ - str r4, [sp] │ │ │ │ - str fp, [r5, #4] │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - str r4, [r5] │ │ │ │ - str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str r4, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r4, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #24 │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - str r4, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str ip, [r5, #-68] @ 0xffffffbc │ │ │ │ - str r9, [r5, #-64] @ 0xffffffc0 │ │ │ │ - str sl, [r5, #-60] @ 0xffffffc4 │ │ │ │ - str r8, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - b 8c5a8 <__cxa_atexit@plt+0x7f91c> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ + ldr r1, [pc, #32] @ 8d334 <__cxa_atexit@plt+0x806a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8d32c <__cxa_atexit@plt+0x806a0> │ │ │ │ + b 8d344 <__cxa_atexit@plt+0x806b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq lr, pc, #8, 2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8c6b4 <__cxa_atexit@plt+0x7fa28> │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #248] @ 8c6cc <__cxa_atexit@plt+0x7fa40> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr lr, [r5, #56] @ 0x38 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - add ip, r5, #64 @ 0x40 │ │ │ │ - ldm ip, {r0, r8, r9, sl, fp, ip} │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [r5, #108] @ 0x6c │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - add lr, r3, #68 @ 0x44 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ - str r7, [r3, #84] @ 0x54 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r1, [r3, #92] @ 0x5c │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8d39c <__cxa_atexit@plt+0x80710> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8d3cc <__cxa_atexit@plt+0x80740> │ │ │ │ + ldr r7, [pc, #128] @ 8d3e8 <__cxa_atexit@plt+0x8075c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ 8d3ec <__cxa_atexit@plt+0x80760> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8c6d0 <__cxa_atexit@plt+0x7fa44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #64, 20 @ 0x40000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r4, r2, #68, 28 @ 0x440 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8c5a8 <__cxa_atexit@plt+0x7f91c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8d3d4 <__cxa_atexit@plt+0x80748> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [pc, #40] @ 8d3e4 <__cxa_atexit@plt+0x80758> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + b 8d3d8 <__cxa_atexit@plt+0x8074c> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #116 @ 0x74 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + tsteq r2, #180 @ 0xb4 │ │ │ │ + rsceq lr, pc, #88 @ 0x58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8c738 <__cxa_atexit@plt+0x7faac> │ │ │ │ - ldr r2, [pc, #32] @ 8c748 <__cxa_atexit@plt+0x7fabc> │ │ │ │ + bcc 8d474 <__cxa_atexit@plt+0x807e8> │ │ │ │ + ldr r2, [pc, #104] @ 8d484 <__cxa_atexit@plt+0x807f8> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #100] @ 8d488 <__cxa_atexit@plt+0x807fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #96] @ 8d48c <__cxa_atexit@plt+0x80800> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + ldr r8, [pc, #68] @ 8d490 <__cxa_atexit@plt+0x80804> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r8, [r2, #28]! │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + @ instruction: 0xfffffba0 │ │ │ │ + tsteq r2, #200, 24 @ 0xc800 │ │ │ │ + tsteq r2, #68, 30 @ 0x110 │ │ │ │ + @ instruction: 0xfffff7b8 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8c77c <__cxa_atexit@plt+0x7faf0> │ │ │ │ - ldr r7, [pc, #32] @ 8c78c <__cxa_atexit@plt+0x7fb00> │ │ │ │ + bhi 8d544 <__cxa_atexit@plt+0x808b8> │ │ │ │ + ldr r3, [pc, #156] @ 8d55c <__cxa_atexit@plt+0x808d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + lsl r2, sl, #1 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-16]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + str r2, [r7, #12] │ │ │ │ + ldr r3, [pc, #132] @ 8d560 <__cxa_atexit@plt+0x808d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 8d514 <__cxa_atexit@plt+0x80888> │ │ │ │ + str r3, [r7] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 8d524 <__cxa_atexit@plt+0x80898> │ │ │ │ + ldr r2, [pc, #108] @ 8d564 <__cxa_atexit@plt+0x808d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8d53c <__cxa_atexit@plt+0x808b0> │ │ │ │ + b 8d5f0 <__cxa_atexit@plt+0x80964> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 8d56c <__cxa_atexit@plt+0x808e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ 8c790 <__cxa_atexit@plt+0x7fb04> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #56] @ 8d570 <__cxa_atexit@plt+0x808e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 8d568 <__cxa_atexit@plt+0x808dc> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq lr, pc, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + tsteq r2, #92, 30 @ 0x170 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + rsceq sp, pc, #92, 30 @ 0x170 │ │ │ │ + rsceq sp, pc, #212, 28 @ 0xd40 │ │ │ │ + rsceq sp, pc, #200, 28 @ 0xc80 │ │ │ │ + rsceq sp, pc, #20, 30 @ 0x50 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8d5b8 <__cxa_atexit@plt+0x8092c> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 8c7c4 <__cxa_atexit@plt+0x7fb38> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #52] @ 8d5d8 <__cxa_atexit@plt+0x8094c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8c7bc <__cxa_atexit@plt+0x7fb30> │ │ │ │ - b 8c7d0 <__cxa_atexit@plt+0x7fb44> │ │ │ │ + beq 8d5d0 <__cxa_atexit@plt+0x80944> │ │ │ │ + b 8d5f0 <__cxa_atexit@plt+0x80964> │ │ │ │ + ldr r7, [pc, #28] @ 8d5dc <__cxa_atexit@plt+0x80950> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #20] @ 8d5e0 <__cxa_atexit@plt+0x80954> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #8 │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 8c978 <__cxa_atexit@plt+0x7fcec> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #71] @ 0x47 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [r7, #75] @ 0x4b │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r9, [r7, #79] @ 0x4f │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #32] │ │ │ │ - ldr r8, [r7, #99] @ 0x63 │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr ip, [r7, #27] │ │ │ │ - ldr r6, [r7, #39] @ 0x27 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str fp, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [r7, #43] @ 0x2b │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r7, #47] @ 0x2f │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r6, [r7, #59] @ 0x3b │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r1, [r7, #63] @ 0x3f │ │ │ │ - ldr r0, [r7, #67] @ 0x43 │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r4, [r7, #103] @ 0x67 │ │ │ │ - ldr r2, [r7, #107] @ 0x6b │ │ │ │ - ldr r6, [r7, #111] @ 0x6f │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, sl, #3 │ │ │ │ - ldr fp, [pc, #220] @ 8c988 <__cxa_atexit@plt+0x7fcfc> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r4, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str ip, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - mov r6, sl │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - b 8c98c <__cxa_atexit@plt+0x7fd00> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - mov fp, r7 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq sp, pc, #64, 28 @ 0x400 │ │ │ │ + rsceq sp, pc, #52, 28 @ 0x340 │ │ │ │ + rsceq sp, pc, #164, 28 @ 0xa40 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #204] @ 8d6c4 <__cxa_atexit@plt+0x80a38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #200] @ 8d6c8 <__cxa_atexit@plt+0x80a3c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + cmp r3, r0 │ │ │ │ + bge 8d64c <__cxa_atexit@plt+0x809c0> │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [r7, #4]! │ │ │ │ + str r2, [r7] │ │ │ │ + ands r0, r3, #3 │ │ │ │ + beq 8d688 <__cxa_atexit@plt+0x809fc> │ │ │ │ + str r3, [r7] │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 8d698 <__cxa_atexit@plt+0x80a0c> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + bne 8d600 <__cxa_atexit@plt+0x80974> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + subs r1, r3, #1 │ │ │ │ + mov r2, r3 │ │ │ │ + movmi r2, #0 │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi 8d6b0 <__cxa_atexit@plt+0x80a24> │ │ │ │ + ldr r0, [pc, #112] @ 8d6d8 <__cxa_atexit@plt+0x80a4c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r7} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #92] @ 8d6dc <__cxa_atexit@plt+0x80a50> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f3984 <__cxa_atexit@plt+0x3e6cf8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 8d6d0 <__cxa_atexit@plt+0x80a44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r0, [pc, #40] @ 8d6d4 <__cxa_atexit@plt+0x80a48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8d6cc <__cxa_atexit@plt+0x80a40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffffec │ │ │ │ + tsteq r2, #132, 26 @ 0x2100 │ │ │ │ + rsceq sp, pc, #96, 26 @ 0x1800 │ │ │ │ + rsceq sp, pc, #84, 26 @ 0x1500 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + tsteq r2, #192, 26 @ 0x3000 │ │ │ │ + rsceq sp, pc, #152, 26 @ 0x2600 │ │ │ │ + andeq r0, r0, r7, ror #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8ca94 <__cxa_atexit@plt+0x7fe08> │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #244] @ 8caac <__cxa_atexit@plt+0x7fe20> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #108] @ 0x6c │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ + bcc 8d740 <__cxa_atexit@plt+0x80ab4> │ │ │ │ + ldr lr, [pc, #68] @ 8d74c <__cxa_atexit@plt+0x80ac0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + ldr r8, [pc, #52] @ 8d750 <__cxa_atexit@plt+0x80ac4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + lsr r2, r0, #31 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #28] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr lr, [r5, #56] @ 0x38 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - add ip, r5, #64 @ 0x40 │ │ │ │ - ldm ip, {r0, r8, r9, sl, fp, ip} │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - add lr, r3, #68 @ 0x44 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ - str r7, [r3, #84] @ 0x54 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r1, [r3, #92] @ 0x5c │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8cab0 <__cxa_atexit@plt+0x7fe24> │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff768 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq sp, pc, #8, 26 @ 0x200 │ │ │ │ + andeq r0, r0, r7, ror #12 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 8d780 <__cxa_atexit@plt+0x80af4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #92, 12 @ 0x5c00000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r4, r2, #108, 20 @ 0x6c000 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8c98c <__cxa_atexit@plt+0x7fd00> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r2, [pc, #20] @ 8d784 <__cxa_atexit@plt+0x80af8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f366c <__cxa_atexit@plt+0x3e69e0> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq sp, pc, #192, 24 @ 0xc000 │ │ │ │ + rsceq sp, pc, #212, 24 @ 0xd400 │ │ │ │ + andeq r0, r0, r7, ror #12 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 8d7b4 <__cxa_atexit@plt+0x80b28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ 8d7b8 <__cxa_atexit@plt+0x80b2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f398c <__cxa_atexit@plt+0x3e6d00> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq sp, pc, #136, 24 @ 0x8800 │ │ │ │ + rsceq sp, pc, #160, 24 @ 0xa000 │ │ │ │ + andeq r0, r0, r7, ror #12 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8cb18 <__cxa_atexit@plt+0x7fe8c> │ │ │ │ - ldr r2, [pc, #32] @ 8cb28 <__cxa_atexit@plt+0x7fe9c> │ │ │ │ + bcc 8d808 <__cxa_atexit@plt+0x80b7c> │ │ │ │ + ldr r2, [pc, #48] @ 8d814 <__cxa_atexit@plt+0x80b88> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + ldr r1, [pc, #44] @ 8d818 <__cxa_atexit@plt+0x80b8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #112 @ 0x70 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffc18 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq sp, pc, #16, 24 @ 0x1000 │ │ │ │ + andeq r0, r0, r7, ror #14 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #104] @ 8d89c <__cxa_atexit@plt+0x80c10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8cb6c <__cxa_atexit@plt+0x7fee0> │ │ │ │ - ldr r7, [pc, #48] @ 8cb7c <__cxa_atexit@plt+0x7fef0> │ │ │ │ + bhi 8d880 <__cxa_atexit@plt+0x80bf4> │ │ │ │ + ldr r7, [pc, #80] @ 8d8a0 <__cxa_atexit@plt+0x80c14> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8cb60 <__cxa_atexit@plt+0x7fed4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8cb8c <__cxa_atexit@plt+0x7ff00> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #72] @ 8d8a4 <__cxa_atexit@plt+0x80c18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + stmib r5, {r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8d874 <__cxa_atexit@plt+0x80be8> │ │ │ │ + mov r7, sl │ │ │ │ + b 8c830 <__cxa_atexit@plt+0x7fba4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8cb80 <__cxa_atexit@plt+0x7fef4> │ │ │ │ + ldr r7, [pc, #32] @ 8d8a8 <__cxa_atexit@plt+0x80c1c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #28] @ 8d8ac <__cxa_atexit@plt+0x80c20> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq lr, pc, #204, 8 @ 0xcc000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8cd2c <__cxa_atexit@plt+0x800a0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [r7, #59] @ 0x3b │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [r7, #63] @ 0x3f │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [r7, #67] @ 0x43 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r2, [r7, #71] @ 0x47 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r7, #75] @ 0x4b │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [r7, #79] @ 0x4f │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r7, #83] @ 0x53 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #87] @ 0x57 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [r7, #91] @ 0x5b │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r7, #95] @ 0x5f │ │ │ │ - str r2, [sp, #32] │ │ │ │ - ldr ip, [r7, #99] @ 0x63 │ │ │ │ - ldr r9, [r7, #103] @ 0x67 │ │ │ │ - ldr sl, [r7, #107] @ 0x6b │ │ │ │ - ldr r8, [r7, #111] @ 0x6f │ │ │ │ - str fp, [sp, #48] @ 0x30 │ │ │ │ - ldr fp, [r7, #27] │ │ │ │ - ldr r2, [r7, #35] @ 0x23 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r1, [r7, #39] @ 0x27 │ │ │ │ - ldr r2, [r7, #43] @ 0x2b │ │ │ │ - ldr r0, [r7, #47] @ 0x2f │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r0, [r7, #51] @ 0x33 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, r6, #3 │ │ │ │ - ldr r0, [pc, #208] @ 8cd38 <__cxa_atexit@plt+0x800ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str fp, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - str r1, [r5, #-60] @ 0xffffffc4 │ │ │ │ - str r2, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - b 8cd3c <__cxa_atexit@plt+0x800b0> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xffffefdc │ │ │ │ + tsteq r2, #152, 14 @ 0x2600000 │ │ │ │ + rsceq sp, pc, #188, 22 @ 0x2f000 │ │ │ │ + tsteq r2, #100, 14 @ 0x1900000 │ │ │ │ + rsceq sp, pc, #124, 22 @ 0x1f000 │ │ │ │ + andeq r0, r0, r7, ror #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 8d8cc <__cxa_atexit@plt+0x80c40> │ │ │ │ mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8ce58 <__cxa_atexit@plt+0x801cc> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr lr, [pc, #268] @ 8ce70 <__cxa_atexit@plt+0x801e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ - ldr r9, [r5, #68] @ 0x44 │ │ │ │ - add ip, r5, #72 @ 0x48 │ │ │ │ - ldm ip, {r8, sl, fp, ip} │ │ │ │ - ldr r4, [r5, #88] @ 0x58 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr lr, [r5, #92] @ 0x5c │ │ │ │ - str r6, [r3, #44] @ 0x2c │ │ │ │ - ldr r4, [pc, #144] @ 8ce74 <__cxa_atexit@plt+0x801e8> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - add r4, r4, #1 │ │ │ │ - str r4, [r3, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r9, [r3, #68] @ 0x44 │ │ │ │ - add r6, r3, #72 @ 0x48 │ │ │ │ - stm r6, {r8, sl, lr} │ │ │ │ - str r4, [r3, #84] @ 0x54 │ │ │ │ - add lr, r3, #88 @ 0x58 │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #108]! @ 0x6c │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 8d930 <__cxa_atexit@plt+0x80ca4> │ │ │ │ + ldr r2, [pc, #136] @ 8d970 <__cxa_atexit@plt+0x80ce4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + str r1, [r3, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8d954 <__cxa_atexit@plt+0x80cc8> │ │ │ │ + ldr r1, [pc, #104] @ 8d974 <__cxa_atexit@plt+0x80ce8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 8d960 <__cxa_atexit@plt+0x80cd4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 8d9c8 <__cxa_atexit@plt+0x80d3c> │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + ldr r7, [pc, #52] @ 8d978 <__cxa_atexit@plt+0x80cec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + str r7, [sl] │ │ │ │ + mov r7, #0 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #24] @ 8ce78 <__cxa_atexit@plt+0x801ec> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + tsteq r2, #0, 22 │ │ │ │ + rsceq sp, pc, #176, 20 @ 0xb0000 │ │ │ │ + andeq r0, r0, r7, ror #7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #36] @ 8d9b8 <__cxa_atexit@plt+0x80d2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, #116 @ 0x74 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #176, 4 │ │ │ │ - tsteq r2, #52, 4 @ 0x40000003 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - mrc 4, 0, r3, cr0, cr11, {0} │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8cd3c <__cxa_atexit@plt+0x800b0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8cee0 <__cxa_atexit@plt+0x80254> │ │ │ │ - ldr r2, [pc, #32] @ 8cef0 <__cxa_atexit@plt+0x80264> │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8d9b0 <__cxa_atexit@plt+0x80d24> │ │ │ │ + b 8d9c8 <__cxa_atexit@plt+0x80d3c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq sp, pc, #112, 20 @ 0x70000 │ │ │ │ + andeq r0, r0, r7, ror #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + cmn sl, #1 │ │ │ │ + ble 8d9e0 <__cxa_atexit@plt+0x80d54> │ │ │ │ + cmp sl, r9 │ │ │ │ + ble 8da04 <__cxa_atexit@plt+0x80d78> │ │ │ │ + add r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8da8c <__cxa_atexit@plt+0x80e00> │ │ │ │ + ldr r5, [pc, #216] @ 8dacc <__cxa_atexit@plt+0x80e40> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + b 3f395c <__cxa_atexit@plt+0x3e6cd0> │ │ │ │ + ldr r7, [pc, #180] @ 8dac0 <__cxa_atexit@plt+0x80e34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8daa8 <__cxa_atexit@plt+0x80e1c> │ │ │ │ + add r3, r8, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, sl, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, r9, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 8da34 <__cxa_atexit@plt+0x80da8> │ │ │ │ + add r3, r3, sl, lsr #7 │ │ │ │ + ldr r2, [pc, #116] @ 8dac4 <__cxa_atexit@plt+0x80e38> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r1, [r8, #4] │ │ │ │ + ldr r0, [pc, #108] @ 8dac8 <__cxa_atexit@plt+0x80e3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r8] │ │ │ │ + mov r0, #1 │ │ │ │ + strb r0, [r3, r1, lsl #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8da84 <__cxa_atexit@plt+0x80df8> │ │ │ │ + str r7, [r5, #24] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 8d8cc <__cxa_atexit@plt+0x80c40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 8dabc <__cxa_atexit@plt+0x80e30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + add r3, r8, sl, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3f3994 <__cxa_atexit@plt+0x3e6d08> │ │ │ │ + b 8da24 <__cxa_atexit@plt+0x80d98> │ │ │ │ + rsceq sp, pc, #160, 18 @ 0x280000 │ │ │ │ + tsteq r2, #60, 20 @ 0x3c000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + tsteq r2, #240, 18 @ 0x3c0000 │ │ │ │ + rsceq sp, pc, #80, 16 @ 0x500000 │ │ │ │ + rsceq sp, pc, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r0, r7, ror #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 8d8cc <__cxa_atexit@plt+0x80c40> │ │ │ │ + rsceq sp, pc, #156, 18 @ 0x270000 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8db30 <__cxa_atexit@plt+0x80ea4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #52] @ 8db50 <__cxa_atexit@plt+0x80ec4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8db48 <__cxa_atexit@plt+0x80ebc> │ │ │ │ + b 8d5f0 <__cxa_atexit@plt+0x80964> │ │ │ │ + ldr r7, [pc, #28] @ 8db54 <__cxa_atexit@plt+0x80ec8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #20] @ 8db58 <__cxa_atexit@plt+0x80ecc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + rsceq sp, pc, #200, 16 @ 0xc80000 │ │ │ │ + rsceq sp, pc, #188, 16 @ 0xbc0000 │ │ │ │ + rsceq sp, pc, #64, 18 @ 0x100000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #112 @ 0x70 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8cf34 <__cxa_atexit@plt+0x802a8> │ │ │ │ - ldr r7, [pc, #48] @ 8cf44 <__cxa_atexit@plt+0x802b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8cf28 <__cxa_atexit@plt+0x8029c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8cf54 <__cxa_atexit@plt+0x802c8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 8dbb4 <__cxa_atexit@plt+0x80f28> │ │ │ │ + ldr r3, [pc, #68] @ 8dbc4 <__cxa_atexit@plt+0x80f38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8dbac <__cxa_atexit@plt+0x80f20> │ │ │ │ + ldr r3, [pc, #44] @ 8dbc8 <__cxa_atexit@plt+0x80f3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8cf48 <__cxa_atexit@plt+0x802bc> │ │ │ │ + ldr r7, [pc, #16] @ 8dbcc <__cxa_atexit@plt+0x80f40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq lr, pc, #8, 2 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + rsceq sp, pc, #252, 16 @ 0xfc0000 │ │ │ │ + rsceq sp, pc, #208, 16 @ 0xd00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 8dbf4 <__cxa_atexit@plt+0x80f68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq sp, pc, #168, 16 @ 0xa80000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #64] @ 8dc4c <__cxa_atexit@plt+0x80fc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 8dc40 <__cxa_atexit@plt+0x80fb4> │ │ │ │ + ldr r2, [pc, #40] @ 8dc50 <__cxa_atexit@plt+0x80fc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov sl, r7 │ │ │ │ + b 8d4ac <__cxa_atexit@plt+0x80820> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq sp, pc, #76, 16 @ 0x4c0000 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ 8dc80 <__cxa_atexit@plt+0x80ff4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 8d4ac <__cxa_atexit@plt+0x80820> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8d0f4 <__cxa_atexit@plt+0x80468> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [r7, #59] @ 0x3b │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [r7, #63] @ 0x3f │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [r7, #67] @ 0x43 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r2, [r7, #71] @ 0x47 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r7, #75] @ 0x4b │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [r7, #79] @ 0x4f │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r7, #83] @ 0x53 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #87] @ 0x57 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [r7, #91] @ 0x5b │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r7, #95] @ 0x5f │ │ │ │ - str r2, [sp, #32] │ │ │ │ - ldr ip, [r7, #99] @ 0x63 │ │ │ │ - ldr r9, [r7, #103] @ 0x67 │ │ │ │ - ldr sl, [r7, #107] @ 0x6b │ │ │ │ - ldr r8, [r7, #111] @ 0x6f │ │ │ │ - str fp, [sp, #48] @ 0x30 │ │ │ │ - ldr fp, [r7, #27] │ │ │ │ - ldr r2, [r7, #35] @ 0x23 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r1, [r7, #39] @ 0x27 │ │ │ │ - ldr r2, [r7, #43] @ 0x2b │ │ │ │ - ldr r0, [r7, #47] @ 0x2f │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r0, [r7, #51] @ 0x33 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, r6, #3 │ │ │ │ - ldr r0, [pc, #208] @ 8d100 <__cxa_atexit@plt+0x80474> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str fp, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - str r1, [r5, #-60] @ 0xffffffc4 │ │ │ │ - str r2, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - b 8d104 <__cxa_atexit@plt+0x80478> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8d220 <__cxa_atexit@plt+0x80594> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr lr, [pc, #268] @ 8d238 <__cxa_atexit@plt+0x805ac> │ │ │ │ + bcc 8dcf8 <__cxa_atexit@plt+0x8106c> │ │ │ │ + ldr lr, [pc, #96] @ 8dd10 <__cxa_atexit@plt+0x81084> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ + ldmdb r5, {r2, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r8, [pc, #84] @ 8dd14 <__cxa_atexit@plt+0x81088> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r1, r6, #31 │ │ │ │ + sub r7, r6, #23 │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ - ldr r9, [r5, #68] @ 0x44 │ │ │ │ - add ip, r5, #72 @ 0x48 │ │ │ │ - ldm ip, {r8, sl, fp, ip} │ │ │ │ - ldr r4, [r5, #88] @ 0x58 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr lr, [r5, #92] @ 0x5c │ │ │ │ - str r6, [r3, #44] @ 0x2c │ │ │ │ - ldr r4, [pc, #144] @ 8d23c <__cxa_atexit@plt+0x805b0> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - add r4, r4, #2 │ │ │ │ - str r4, [r3, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r9, [r3, #68] @ 0x44 │ │ │ │ - add r6, r3, #72 @ 0x48 │ │ │ │ - stm r6, {r8, sl, lr} │ │ │ │ - str r4, [r3, #84] @ 0x54 │ │ │ │ - add lr, r3, #88 @ 0x58 │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #108]! @ 0x6c │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #24] @ 8d240 <__cxa_atexit@plt+0x805b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #116 @ 0x74 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #232, 28 @ 0xe80 │ │ │ │ - tsteq r2, #116, 4 @ 0x40000007 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 8dd18 <__cxa_atexit@plt+0x8108c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r2, #16, 8 @ 0x10000000 │ │ │ │ + tsteq r2, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mrc 4, 0, r3, cr0, cr11, {0} │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8d104 <__cxa_atexit@plt+0x80478> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8d2a8 <__cxa_atexit@plt+0x8061c> │ │ │ │ - ldr r2, [pc, #32] @ 8d2b8 <__cxa_atexit@plt+0x8062c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bcc 8dd8c <__cxa_atexit@plt+0x81100> │ │ │ │ + ldr r8, [pc, #100] @ 8dda4 <__cxa_atexit@plt+0x81118> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #96] @ 8dda8 <__cxa_atexit@plt+0x8111c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + sub r9, r6, #31 │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + sub r7, r6, #23 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 8ddac <__cxa_atexit@plt+0x81120> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r2, #128, 6 │ │ │ │ + tsteq r2, #248, 10 @ 0x3e000000 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + rsceq sp, pc, #236, 12 @ 0xec00000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #112 @ 0x70 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8d2fc <__cxa_atexit@plt+0x80670> │ │ │ │ - ldr r7, [pc, #48] @ 8d30c <__cxa_atexit@plt+0x80680> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8d2f0 <__cxa_atexit@plt+0x80664> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8d31c <__cxa_atexit@plt+0x80690> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 8de38 <__cxa_atexit@plt+0x811ac> │ │ │ │ + ldr r2, [pc, #116] @ 8de48 <__cxa_atexit@plt+0x811bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8de2c <__cxa_atexit@plt+0x811a0> │ │ │ │ + ldr r2, [pc, #84] @ 8de4c <__cxa_atexit@plt+0x811c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8de2c <__cxa_atexit@plt+0x811a0> │ │ │ │ + ldr r3, [pc, #56] @ 8de50 <__cxa_atexit@plt+0x811c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + b 8d4ac <__cxa_atexit@plt+0x80820> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8d310 <__cxa_atexit@plt+0x80684> │ │ │ │ + ldr r7, [pc, #20] @ 8de54 <__cxa_atexit@plt+0x811c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq sp, pc, #68, 26 @ 0x1100 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsceq sp, pc, #128, 12 @ 0x8000000 │ │ │ │ + rsceq sp, pc, #72, 12 @ 0x4800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ 8dea8 <__cxa_atexit@plt+0x8121c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8dea0 <__cxa_atexit@plt+0x81214> │ │ │ │ + ldr r3, [pc, #32] @ 8deac <__cxa_atexit@plt+0x81220> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 8d4ac <__cxa_atexit@plt+0x80820> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq sp, pc, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ 8dedc <__cxa_atexit@plt+0x81250> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 8d4ac <__cxa_atexit@plt+0x80820> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8d4bc <__cxa_atexit@plt+0x80830> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [r7, #59] @ 0x3b │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [r7, #63] @ 0x3f │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [r7, #67] @ 0x43 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r2, [r7, #71] @ 0x47 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r7, #75] @ 0x4b │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [r7, #79] @ 0x4f │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r7, #83] @ 0x53 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #87] @ 0x57 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [r7, #91] @ 0x5b │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r7, #95] @ 0x5f │ │ │ │ - str r2, [sp, #32] │ │ │ │ - ldr ip, [r7, #99] @ 0x63 │ │ │ │ - ldr r9, [r7, #103] @ 0x67 │ │ │ │ - ldr sl, [r7, #107] @ 0x6b │ │ │ │ - ldr r8, [r7, #111] @ 0x6f │ │ │ │ - str fp, [sp, #48] @ 0x30 │ │ │ │ - ldr fp, [r7, #27] │ │ │ │ - ldr r2, [r7, #35] @ 0x23 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r1, [r7, #39] @ 0x27 │ │ │ │ - ldr r2, [r7, #43] @ 0x2b │ │ │ │ - ldr r0, [r7, #47] @ 0x2f │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r0, [r7, #51] @ 0x33 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, r6, #3 │ │ │ │ - ldr r0, [pc, #208] @ 8d4c8 <__cxa_atexit@plt+0x8083c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str fp, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - str r1, [r5, #-60] @ 0xffffffc4 │ │ │ │ - str r2, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - b 8d4cc <__cxa_atexit@plt+0x80840> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8d5e8 <__cxa_atexit@plt+0x8095c> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr lr, [pc, #268] @ 8d600 <__cxa_atexit@plt+0x80974> │ │ │ │ + bcc 8df54 <__cxa_atexit@plt+0x812c8> │ │ │ │ + ldr lr, [pc, #96] @ 8df6c <__cxa_atexit@plt+0x812e0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ + ldmdb r5, {r2, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r8, [pc, #84] @ 8df70 <__cxa_atexit@plt+0x812e4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r1, r6, #31 │ │ │ │ + sub r7, r6, #23 │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ - ldr r9, [r5, #68] @ 0x44 │ │ │ │ - add ip, r5, #72 @ 0x48 │ │ │ │ - ldm ip, {r8, sl, fp, ip} │ │ │ │ - ldr r4, [r5, #88] @ 0x58 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr lr, [r5, #92] @ 0x5c │ │ │ │ - str r6, [r3, #44] @ 0x2c │ │ │ │ - ldr r4, [pc, #144] @ 8d604 <__cxa_atexit@plt+0x80978> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - add r4, r4, #3 │ │ │ │ - str r4, [r3, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r9, [r3, #68] @ 0x44 │ │ │ │ - add r6, r3, #72 @ 0x48 │ │ │ │ - stm r6, {r8, sl, lr} │ │ │ │ - str r4, [r3, #84] @ 0x54 │ │ │ │ - add lr, r3, #88 @ 0x58 │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #108]! @ 0x6c │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #24] @ 8d608 <__cxa_atexit@plt+0x8097c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #116 @ 0x74 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #32, 22 @ 0x8000 │ │ │ │ - tsteq r2, #176, 28 @ 0xb00 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 8df74 <__cxa_atexit@plt+0x812e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r2, #180, 2 @ 0x2d │ │ │ │ + tsteq r2, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mrc 4, 0, r3, cr0, cr11, {0} │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8d4cc <__cxa_atexit@plt+0x80840> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8d670 <__cxa_atexit@plt+0x809e4> │ │ │ │ - ldr r2, [pc, #32] @ 8d680 <__cxa_atexit@plt+0x809f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ + bcc 8dfe8 <__cxa_atexit@plt+0x8135c> │ │ │ │ + ldr r8, [pc, #100] @ 8e000 <__cxa_atexit@plt+0x81374> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #96] @ 8e004 <__cxa_atexit@plt+0x81378> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + sub r9, r6, #31 │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + sub r7, r6, #23 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 8e008 <__cxa_atexit@plt+0x8137c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r2, #36, 2 │ │ │ │ + tsteq r2, #156, 6 @ 0x70000002 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8d6f4 <__cxa_atexit@plt+0x80a68> │ │ │ │ - ldr r7, [pc, #96] @ 8d708 <__cxa_atexit@plt+0x80a7c> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8e044 <__cxa_atexit@plt+0x813b8> │ │ │ │ + ldr r3, [pc, #40] @ 8e05c <__cxa_atexit@plt+0x813d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8e060 <__cxa_atexit@plt+0x813d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8d6e0 <__cxa_atexit@plt+0x80a54> │ │ │ │ - ldr r2, [pc, #72] @ 8d70c <__cxa_atexit@plt+0x80a80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d6ec <__cxa_atexit@plt+0x80a60> │ │ │ │ - b 8d754 <__cxa_atexit@plt+0x80ac8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + tsteq r2, #252, 6 @ 0xf0000003 │ │ │ │ + rsceq sp, pc, #124, 8 @ 0x7c000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8e09c <__cxa_atexit@plt+0x81410> │ │ │ │ + ldr r3, [pc, #40] @ 8e0b4 <__cxa_atexit@plt+0x81428> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8d710 <__cxa_atexit@plt+0x80a84> │ │ │ │ + ldr r7, [pc, #20] @ 8e0b8 <__cxa_atexit@plt+0x8142c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq sp, pc, #80, 18 @ 0x140000 │ │ │ │ + tsteq r2, #168, 6 @ 0xa0000002 │ │ │ │ + rsceq sp, pc, #40, 8 @ 0x28000000 │ │ │ │ + sbcseq r3, r2, #44 @ 0x2c │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r3, r2, #82 @ 0x52 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r3, r2, #119 @ 0x77 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8d748 <__cxa_atexit@plt+0x80abc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d740 <__cxa_atexit@plt+0x80ab4> │ │ │ │ - b 8d754 <__cxa_atexit@plt+0x80ac8> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + rsceq sp, pc, #236, 8 @ 0xec000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8e158 <__cxa_atexit@plt+0x814cc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8e150 <__cxa_atexit@plt+0x814c4> │ │ │ │ + ldr r8, [pc, #40] @ 8e160 <__cxa_atexit@plt+0x814d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 8e164 <__cxa_atexit@plt+0x814d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r3, r2, #-1342177265 @ 0xb000000f │ │ │ │ + tsteq r2, #228, 26 @ 0x3900 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e198 <__cxa_atexit@plt+0x8150c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 8e1a0 <__cxa_atexit@plt+0x81514> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f399c <__cxa_atexit@plt+0x3e6d10> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #156, 26 @ 0x2700 │ │ │ │ + rsceq sp, pc, #104, 8 @ 0x68000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e204 <__cxa_atexit@plt+0x81578> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8d8ec <__cxa_atexit@plt+0x80c60> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [r7, #83] @ 0x53 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [r7, #87] @ 0x57 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [r7, #91] @ 0x5b │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #27] │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [r7, #35] @ 0x23 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [r7, #43] @ 0x2b │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [r7, #47] @ 0x2f │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r2, [r7, #51] @ 0x33 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r7, #55] @ 0x37 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r7, #59] @ 0x3b │ │ │ │ - str r2, [sp, #8] │ │ │ │ - str fp, [sp, #40] @ 0x28 │ │ │ │ - ldr fp, [r7, #63] @ 0x3f │ │ │ │ - ldr ip, [r7, #67] @ 0x43 │ │ │ │ - ldr sl, [r7, #71] @ 0x47 │ │ │ │ - ldr r2, [r7, #99] @ 0x63 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r7, #103] @ 0x67 │ │ │ │ - ldr r2, [r7, #107] @ 0x6b │ │ │ │ - ldr r0, [r7, #111] @ 0x6f │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr lr, [r7, #75] @ 0x4b │ │ │ │ - ldr r8, [r7, #79] @ 0x4f │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r0, [pc, #204] @ 8d8f8 <__cxa_atexit@plt+0x80c6c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - str fp, [r5, #-36] @ 0xffffffdc │ │ │ │ - str ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [sp] │ │ │ │ - sub r3, r5, #24 │ │ │ │ - stm r3, {r0, r1, r2, lr} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - b 8d8fc <__cxa_atexit@plt+0x80c70> │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 8e210 <__cxa_atexit@plt+0x81584> │ │ │ │ + ldr r2, [pc, #72] @ 8e220 <__cxa_atexit@plt+0x81594> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 8e224 <__cxa_atexit@plt+0x81598> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 8e238 <__cxa_atexit@plt+0x815ac> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + tsteq r2, #72, 26 @ 0x1200 │ │ │ │ + rsceq sp, pc, #208, 6 @ 0x40000003 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8e2dc <__cxa_atexit@plt+0x81650> │ │ │ │ + ldr r3, [pc, #184] @ 8e304 <__cxa_atexit@plt+0x81678> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 8e2b8 <__cxa_atexit@plt+0x8162c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8e2c8 <__cxa_atexit@plt+0x8163c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8da0c <__cxa_atexit@plt+0x80d80> │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #252] @ 8da24 <__cxa_atexit@plt+0x80d98> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8e2ec <__cxa_atexit@plt+0x81660> │ │ │ │ + ldr lr, [pc, #156] @ 8e314 <__cxa_atexit@plt+0x81688> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r9, #2] │ │ │ │ + ldr r1, [r9, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #132] @ 8e318 <__cxa_atexit@plt+0x8168c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr lr, [r5, #60] @ 0x3c │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - add ip, r5, #64 @ 0x40 │ │ │ │ - ldm ip, {r0, r8, r9, sl, fp, ip} │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - ldr lr, [r5, #108] @ 0x6c │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r8, [r3, #68] @ 0x44 │ │ │ │ - str r9, [r3, #72] @ 0x48 │ │ │ │ - str sl, [r3, #76] @ 0x4c │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ - str r7, [r3, #84] @ 0x54 │ │ │ │ - str r1, [r3, #88] @ 0x58 │ │ │ │ - str r0, [r3, #92] @ 0x5c │ │ │ │ - str r2, [r3, #96] @ 0x60 │ │ │ │ - ldr r0, [r5, #96] @ 0x60 │ │ │ │ - str lr, [r3, #100] @ 0x64 │ │ │ │ - str fp, [r3, #104] @ 0x68 │ │ │ │ - str ip, [r3, #108] @ 0x6c │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r0, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8da28 <__cxa_atexit@plt+0x80d9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #236, 12 @ 0xec00000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r3, r2, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8d8fc <__cxa_atexit@plt+0x80c70> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 8e30c <__cxa_atexit@plt+0x81680> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #56] @ 8e310 <__cxa_atexit@plt+0x81684> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 8e308 <__cxa_atexit@plt+0x8167c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsceq sp, pc, #48, 6 @ 0xc0000000 │ │ │ │ + rsceq sp, pc, #52, 6 @ 0xd0000000 │ │ │ │ + rsceq sp, pc, #44, 6 @ 0xb0000000 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + tsteq r2, #152, 24 @ 0x9800 │ │ │ │ + rsceq sp, pc, #240, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8e388 <__cxa_atexit@plt+0x816fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8e3a0 <__cxa_atexit@plt+0x81714> │ │ │ │ + ldr r2, [pc, #108] @ 8e3b8 <__cxa_atexit@plt+0x8172c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr lr, [pc, #88] @ 8e3bc <__cxa_atexit@plt+0x81730> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 8e3b0 <__cxa_atexit@plt+0x81724> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 8e3b4 <__cxa_atexit@plt+0x81728> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq sp, pc, #116, 4 @ 0x40000007 │ │ │ │ + rsceq sp, pc, #104, 4 @ 0x80000006 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + tsteq r2, #200, 22 @ 0x32000 │ │ │ │ + rsceq sp, pc, #84, 4 @ 0x40000005 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e3f4 <__cxa_atexit@plt+0x81768> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 8e3fc <__cxa_atexit@plt+0x81770> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f39a4 <__cxa_atexit@plt+0x3e6d18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #64, 22 @ 0x10000 │ │ │ │ + rsceq sp, pc, #32, 4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e460 <__cxa_atexit@plt+0x817d4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8da90 <__cxa_atexit@plt+0x80e04> │ │ │ │ - ldr r2, [pc, #32] @ 8daa0 <__cxa_atexit@plt+0x80e14> │ │ │ │ + bcc 8e46c <__cxa_atexit@plt+0x817e0> │ │ │ │ + ldr r2, [pc, #72] @ 8e47c <__cxa_atexit@plt+0x817f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [pc, #68] @ 8e480 <__cxa_atexit@plt+0x817f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 8e490 <__cxa_atexit@plt+0x81804> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + tsteq r2, #236, 20 @ 0xec000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #112 @ 0x70 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8dae4 <__cxa_atexit@plt+0x80e58> │ │ │ │ - ldr r7, [pc, #48] @ 8daf4 <__cxa_atexit@plt+0x80e68> │ │ │ │ + bhi 8e534 <__cxa_atexit@plt+0x818a8> │ │ │ │ + ldr r3, [pc, #184] @ 8e55c <__cxa_atexit@plt+0x818d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 8e510 <__cxa_atexit@plt+0x81884> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8e520 <__cxa_atexit@plt+0x81894> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8e544 <__cxa_atexit@plt+0x818b8> │ │ │ │ + ldr lr, [pc, #156] @ 8e56c <__cxa_atexit@plt+0x818e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r9, #2] │ │ │ │ + ldr r1, [r9, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #132] @ 8e570 <__cxa_atexit@plt+0x818e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 8e564 <__cxa_atexit@plt+0x818d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8dad8 <__cxa_atexit@plt+0x80e4c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8db04 <__cxa_atexit@plt+0x80e78> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [pc, #56] @ 8e568 <__cxa_atexit@plt+0x818dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8daf8 <__cxa_atexit@plt+0x80e6c> │ │ │ │ + ldr r7, [pc, #36] @ 8e560 <__cxa_atexit@plt+0x818d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq sp, pc, #100, 10 @ 0x19000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 8dca8 <__cxa_atexit@plt+0x8101c> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #63] @ 0x3f │ │ │ │ - str r6, [sp, #32] │ │ │ │ - ldr r6, [r7, #67] @ 0x43 │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r6, [r7, #71] @ 0x47 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [r7, #75] @ 0x4b │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - ldr r8, [r7, #79] @ 0x4f │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr ip, [r7, #27] │ │ │ │ - ldr r6, [r7, #35] @ 0x23 │ │ │ │ - str r6, [sp] │ │ │ │ - str fp, [sp, #56] @ 0x38 │ │ │ │ - ldr fp, [r7, #39] @ 0x27 │ │ │ │ - ldr r6, [r7, #43] @ 0x2b │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r6, [r7, #47] @ 0x2f │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r2, [r7, #99] @ 0x63 │ │ │ │ - add r6, r7, #103 @ 0x67 │ │ │ │ - ldm r6, {r0, r1, r6} │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, r9, #3 │ │ │ │ - ldr sl, [pc, #220] @ 8dcb8 <__cxa_atexit@plt+0x8102c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str ip, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - str fp, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - b 8dcbc <__cxa_atexit@plt+0x81030> │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsceq sp, pc, #236 @ 0xec │ │ │ │ + rsceq sp, pc, #220 @ 0xdc │ │ │ │ + rsceq sp, pc, #212 @ 0xd4 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + tsteq r2, #64, 20 @ 0x40000 │ │ │ │ + rsceq sp, pc, #172 @ 0xac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8e5e0 <__cxa_atexit@plt+0x81954> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8ddd8 <__cxa_atexit@plt+0x8114c> │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr lr, [pc, #264] @ 8ddf0 <__cxa_atexit@plt+0x81164> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8e5f8 <__cxa_atexit@plt+0x8196c> │ │ │ │ + ldr r2, [pc, #108] @ 8e610 <__cxa_atexit@plt+0x81984> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr lr, [pc, #88] @ 8e614 <__cxa_atexit@plt+0x81988> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr fp, [r5, #52] @ 0x34 │ │ │ │ - ldr sl, [r5, #56] @ 0x38 │ │ │ │ - ldr r4, [r5, #60] @ 0x3c │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #168] @ 8ddf4 <__cxa_atexit@plt+0x81168> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 8e608 <__cxa_atexit@plt+0x8197c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 8e60c <__cxa_atexit@plt+0x81980> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r9, [r5, #104] @ 0x68 │ │ │ │ - ldr r6, [r5, #64] @ 0x40 │ │ │ │ - str r6, [sp] │ │ │ │ - add ip, r5, #68 @ 0x44 │ │ │ │ - ldm ip, {r0, r1, r2, ip} │ │ │ │ - ldr r8, [r5, #84] @ 0x54 │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr lr, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str fp, [r3, #52] @ 0x34 │ │ │ │ - str sl, [r3, #56] @ 0x38 │ │ │ │ - str r4, [r3, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #20] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - add fp, r3, #68 @ 0x44 │ │ │ │ - stm fp, {r0, r1, r2, lr} │ │ │ │ - str r9, [r3, #84] @ 0x54 │ │ │ │ - add lr, r3, #88 @ 0x58 │ │ │ │ - stm lr, {r4, r7, sl} │ │ │ │ - ldr r7, [r5, #96] @ 0x60 │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r4, [r3, #100] @ 0x64 │ │ │ │ - str ip, [r3, #104] @ 0x68 │ │ │ │ - str r8, [r3, #108] @ 0x6c │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r7, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #108]! @ 0x6c │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 8ddf8 <__cxa_atexit@plt+0x8116c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #44, 6 @ 0xb0000000 │ │ │ │ - tsteq r2, #32, 4 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - mcr 4, 1, r3, cr0, cr11, {0} │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8dcbc <__cxa_atexit@plt+0x81030> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq sp, pc, #28 │ │ │ │ + rsceq sp, pc, #16 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + tsteq r2, #112, 18 @ 0x1c0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e664 <__cxa_atexit@plt+0x819d8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 8e66c <__cxa_atexit@plt+0x819e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 8e670 <__cxa_atexit@plt+0x819e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f39ac <__cxa_atexit@plt+0x3e6d20> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #232, 16 @ 0xe80000 │ │ │ │ + tsteq r2, #204, 26 @ 0x3300 │ │ │ │ + rsceq ip, pc, #188, 30 @ 0x2f0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e6dc <__cxa_atexit@plt+0x81a50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8de60 <__cxa_atexit@plt+0x811d4> │ │ │ │ - ldr r2, [pc, #32] @ 8de70 <__cxa_atexit@plt+0x811e4> │ │ │ │ + bcc 8e6e8 <__cxa_atexit@plt+0x81a5c> │ │ │ │ + ldr r2, [pc, #80] @ 8e6f8 <__cxa_atexit@plt+0x81a6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [pc, #76] @ 8e6fc <__cxa_atexit@plt+0x81a70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 8e710 <__cxa_atexit@plt+0x81a84> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + tsteq r2, #120, 16 @ 0x780000 │ │ │ │ + rsceq ip, pc, #248, 28 @ 0xf80 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8dea4 <__cxa_atexit@plt+0x81218> │ │ │ │ - ldr r7, [pc, #32] @ 8deb4 <__cxa_atexit@plt+0x81228> │ │ │ │ + bhi 8e7b8 <__cxa_atexit@plt+0x81b2c> │ │ │ │ + ldr r3, [pc, #188] @ 8e7e0 <__cxa_atexit@plt+0x81b54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + ands r3, sl, #3 │ │ │ │ + beq 8e794 <__cxa_atexit@plt+0x81b08> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8e7a4 <__cxa_atexit@plt+0x81b18> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8e7c8 <__cxa_atexit@plt+0x81b3c> │ │ │ │ + ldr lr, [pc, #160] @ 8e7f0 <__cxa_atexit@plt+0x81b64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [sl, #2] │ │ │ │ + ldr r1, [sl, #6] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #136] @ 8e7f4 <__cxa_atexit@plt+0x81b68> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 8e7e8 <__cxa_atexit@plt+0x81b5c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ 8deb8 <__cxa_atexit@plt+0x8122c> │ │ │ │ + ldr r0, [pc, #56] @ 8e7ec <__cxa_atexit@plt+0x81b60> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 8e7e4 <__cxa_atexit@plt+0x81b58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sp, pc, #168, 2 @ 0x2a │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 8deec <__cxa_atexit@plt+0x81260> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + rsceq ip, pc, #120, 28 @ 0x780 │ │ │ │ + rsceq ip, pc, #88, 28 @ 0x580 │ │ │ │ + rsceq ip, pc, #80, 28 @ 0x500 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + tsteq r2, #192, 14 @ 0x3000000 │ │ │ │ + rsceq ip, pc, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8e868 <__cxa_atexit@plt+0x81bdc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8e880 <__cxa_atexit@plt+0x81bf4> │ │ │ │ + ldr r2, [pc, #112] @ 8e898 <__cxa_atexit@plt+0x81c0c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr lr, [pc, #92] @ 8e89c <__cxa_atexit@plt+0x81c10> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r0, r1, r7, lr} │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #32] @ 8e890 <__cxa_atexit@plt+0x81c04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #24] @ 8e894 <__cxa_atexit@plt+0x81c08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq ip, pc, #148, 26 @ 0x2500 │ │ │ │ + rsceq ip, pc, #136, 26 @ 0x2200 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + tsteq r2, #236, 12 @ 0xec00000 │ │ │ │ + rsceq ip, pc, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8e8f4 <__cxa_atexit@plt+0x81c68> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8e8ec <__cxa_atexit@plt+0x81c60> │ │ │ │ + ldr r8, [pc, #40] @ 8e8fc <__cxa_atexit@plt+0x81c70> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 8e900 <__cxa_atexit@plt+0x81c74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r2, r2, #39936 @ 0x9c00 │ │ │ │ + tsteq r2, #72, 12 @ 0x4800000 │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8e918 <__cxa_atexit@plt+0x81c8c> │ │ │ │ + mov r7, fp │ │ │ │ + b 8ed2c <__cxa_atexit@plt+0x820a0> │ │ │ │ + ldr r7, [pc, #8] @ 8e928 <__cxa_atexit@plt+0x81c9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq ip, pc, #48, 26 @ 0xc00 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e9b0 <__cxa_atexit@plt+0x81d24> │ │ │ │ + ldr lr, [pc, #132] @ 8e9d0 <__cxa_atexit@plt+0x81d44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ + ldr r1, [pc, #120] @ 8e9d4 <__cxa_atexit@plt+0x81d48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 8dee4 <__cxa_atexit@plt+0x81258> │ │ │ │ - b 8def8 <__cxa_atexit@plt+0x8126c> │ │ │ │ + beq 8e9a4 <__cxa_atexit@plt+0x81d18> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8e9bc <__cxa_atexit@plt+0x81d30> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 8e9d8 <__cxa_atexit@plt+0x81d4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r7, r7, r3 │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 8e09c <__cxa_atexit@plt+0x81410> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #67] @ 0x43 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [r7, #71] @ 0x47 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r6, [r7, #75] @ 0x4b │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r8, [r7, #79] @ 0x4f │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #32] │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr ip, [r7, #27] │ │ │ │ - ldr r6, [r7, #35] @ 0x23 │ │ │ │ - str r6, [sp] │ │ │ │ - str fp, [sp, #56] @ 0x38 │ │ │ │ - ldr fp, [r7, #39] @ 0x27 │ │ │ │ - ldr r6, [r7, #43] @ 0x2b │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #47] @ 0x2f │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r0, [r7, #59] @ 0x3b │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r4, [r7, #99] @ 0x63 │ │ │ │ - add r6, r7, #103 @ 0x67 │ │ │ │ - ldm r6, {r1, r2, r6} │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, r9, #3 │ │ │ │ - ldr sl, [pc, #220] @ 8e0ac <__cxa_atexit@plt+0x81420> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str ip, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - str fp, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - b 8e0b0 <__cxa_atexit@plt+0x81424> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - mov fp, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + tsteq r2, #204, 10 @ 0x33000000 │ │ │ │ + tsteq r2, #48, 14 @ 0xc00000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8e1b8 <__cxa_atexit@plt+0x8152c> │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #248] @ 8e1d0 <__cxa_atexit@plt+0x81544> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r8, [r5, #60] @ 0x3c │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr r4, [r5, #64] @ 0x40 │ │ │ │ - str r4, [sp] │ │ │ │ - add ip, r5, #68 @ 0x44 │ │ │ │ - ldm ip, {r0, r9, sl, fp, ip} │ │ │ │ - ldr r4, [r5, #88] @ 0x58 │ │ │ │ - ldr lr, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - ldr r7, [r5, #108] @ 0x6c │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r8, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r7, [r3, #68] @ 0x44 │ │ │ │ - str r9, [r3, #72] @ 0x48 │ │ │ │ - str sl, [r3, #76] @ 0x4c │ │ │ │ - str lr, [r3, #80] @ 0x50 │ │ │ │ - add lr, r3, #84 @ 0x54 │ │ │ │ - stm lr, {r0, r1, r2, r8} │ │ │ │ - ldr r7, [r5, #96] @ 0x60 │ │ │ │ - ldr r2, [sp] │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r2, fp, ip} │ │ │ │ - str r4, [r3, #112] @ 0x70 │ │ │ │ - str r7, [r3, #116] @ 0x74 │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + bcc 8ea1c <__cxa_atexit@plt+0x81d90> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 8ea28 <__cxa_atexit@plt+0x81d9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r7, r7, r2 │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #20] @ 8e1d4 <__cxa_atexit@plt+0x81548> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #116 @ 0x74 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #60, 30 @ 0xf0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r3, r2, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8e0b0 <__cxa_atexit@plt+0x81424> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #180, 12 @ 0xb400000 │ │ │ │ + rsceq ip, pc, #28, 24 @ 0x1c00 │ │ │ │ + andeq r0, r3, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 8eaac <__cxa_atexit@plt+0x81e20> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8e23c <__cxa_atexit@plt+0x815b0> │ │ │ │ - ldr r2, [pc, #32] @ 8e24c <__cxa_atexit@plt+0x815c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + bcc 8eab8 <__cxa_atexit@plt+0x81e2c> │ │ │ │ + ldr r2, [pc, #120] @ 8ead8 <__cxa_atexit@plt+0x81e4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + add r7, r7, #16 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r2, [pc, #96] @ 8eadc <__cxa_atexit@plt+0x81e50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r0, r0, r1 │ │ │ │ + str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8eac8 <__cxa_atexit@plt+0x81e3c> │ │ │ │ + mov r7, fp │ │ │ │ + b 8ed2c <__cxa_atexit@plt+0x820a0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8e280 <__cxa_atexit@plt+0x815f4> │ │ │ │ - ldr r7, [pc, #32] @ 8e290 <__cxa_atexit@plt+0x81604> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ 8e294 <__cxa_atexit@plt+0x81608> │ │ │ │ + ldr r7, [pc, #16] @ 8eae0 <__cxa_atexit@plt+0x81e54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq ip, pc, #208, 26 @ 0x3400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 8e2c8 <__cxa_atexit@plt+0x8163c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + tsteq r2, #200, 8 @ 0xc8000000 │ │ │ │ + tsteq r2, #68, 12 @ 0x4400000 │ │ │ │ + rsceq ip, pc, #128, 22 @ 0x20000 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8eb68 <__cxa_atexit@plt+0x81edc> │ │ │ │ + ldr lr, [pc, #132] @ 8eb88 <__cxa_atexit@plt+0x81efc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ + ldr r1, [pc, #120] @ 8eb8c <__cxa_atexit@plt+0x81f00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 8e2c0 <__cxa_atexit@plt+0x81634> │ │ │ │ - b 8e2d4 <__cxa_atexit@plt+0x81648> │ │ │ │ + beq 8eb5c <__cxa_atexit@plt+0x81ed0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8eb74 <__cxa_atexit@plt+0x81ee8> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 8eb90 <__cxa_atexit@plt+0x81f04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r7, r7, r3 │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #8 │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 8e47c <__cxa_atexit@plt+0x817f0> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #71] @ 0x47 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [r7, #75] @ 0x4b │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r9, [r7, #79] @ 0x4f │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - ldr r8, [r7, #99] @ 0x63 │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr ip, [r7, #27] │ │ │ │ - ldr r6, [r7, #35] @ 0x23 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - str fp, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [r7, #39] @ 0x27 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r7, #43] @ 0x2b │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #47] @ 0x2f │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r1, [r7, #59] @ 0x3b │ │ │ │ - ldr r0, [r7, #63] @ 0x3f │ │ │ │ - str r4, [sp, #32] │ │ │ │ - ldr r4, [r7, #103] @ 0x67 │ │ │ │ - ldr r2, [r7, #107] @ 0x6b │ │ │ │ - ldr r6, [r7, #111] @ 0x6f │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, sl, #3 │ │ │ │ - ldr fp, [pc, #220] @ 8e48c <__cxa_atexit@plt+0x81800> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r4, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str ip, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - mov r6, sl │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - b 8e490 <__cxa_atexit@plt+0x81804> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - mov fp, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + tsteq r2, #20, 8 @ 0x14000000 │ │ │ │ + tsteq r2, #120, 10 @ 0x1e000000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8e5a0 <__cxa_atexit@plt+0x81914> │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr lr, [pc, #252] @ 8e5b8 <__cxa_atexit@plt+0x8192c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r8, [r5, #60] @ 0x3c │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr r6, [r5, #64] @ 0x40 │ │ │ │ - str r6, [sp] │ │ │ │ - add ip, r5, #68 @ 0x44 │ │ │ │ - ldm ip, {r0, r9, sl, fp, ip} │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ - ldr lr, [r5, #108] @ 0x6c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r8, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r9, [r3, #68] @ 0x44 │ │ │ │ - str lr, [r3, #72] @ 0x48 │ │ │ │ - str sl, [r3, #76] @ 0x4c │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ - add lr, r3, #84 @ 0x54 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - ldr r7, [r5, #96] @ 0x60 │ │ │ │ - ldr r4, [sp] │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r4, fp, ip} │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r7, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + bcc 8ebd4 <__cxa_atexit@plt+0x81f48> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 8ebe0 <__cxa_atexit@plt+0x81f54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r7, r7, r2 │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8e5bc <__cxa_atexit@plt+0x81930> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #88, 22 @ 0x16000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r2, r2, #120, 30 @ 0x1e0 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8e490 <__cxa_atexit@plt+0x81804> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #252, 8 @ 0xfc000000 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ec68 <__cxa_atexit@plt+0x81fdc> │ │ │ │ + ldr lr, [pc, #132] @ 8ec88 <__cxa_atexit@plt+0x81ffc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ + ldr r1, [pc, #120] @ 8ec8c <__cxa_atexit@plt+0x82000> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8ec5c <__cxa_atexit@plt+0x81fd0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8ec74 <__cxa_atexit@plt+0x81fe8> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 8ec90 <__cxa_atexit@plt+0x82004> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r7, r7, r3 │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + tsteq r2, #20, 6 @ 0x50000000 │ │ │ │ + tsteq r2, #120, 8 @ 0x78000000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8e624 <__cxa_atexit@plt+0x81998> │ │ │ │ - ldr r2, [pc, #32] @ 8e634 <__cxa_atexit@plt+0x819a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc 8ecd4 <__cxa_atexit@plt+0x82048> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 8ece0 <__cxa_atexit@plt+0x82054> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r7, r7, r2 │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #252, 6 @ 0xf0000003 │ │ │ │ + @ instruction: 0xfffffc08 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8e6a0 <__cxa_atexit@plt+0x81a14> │ │ │ │ - ldr r7, [pc, #88] @ 8e6b4 <__cxa_atexit@plt+0x81a28> │ │ │ │ + bhi 8ed18 <__cxa_atexit@plt+0x8208c> │ │ │ │ + mov r7, fp │ │ │ │ + b 8ed2c <__cxa_atexit@plt+0x820a0> │ │ │ │ + ldr r7, [pc, #8] @ 8ed28 <__cxa_atexit@plt+0x8209c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8e68c <__cxa_atexit@plt+0x81a00> │ │ │ │ - ldr r2, [pc, #64] @ 8e6b8 <__cxa_atexit@plt+0x81a2c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq ip, pc, #48, 18 @ 0xc0000 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 8ed84 <__cxa_atexit@plt+0x820f8> │ │ │ │ + ldr r2, [pc, #116] @ 8edb8 <__cxa_atexit@plt+0x8212c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 8ed98 <__cxa_atexit@plt+0x8210c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8eda0 <__cxa_atexit@plt+0x82114> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #76] @ 8edbc <__cxa_atexit@plt+0x82130> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8e698 <__cxa_atexit@plt+0x81a0c> │ │ │ │ - b 8e6fc <__cxa_atexit@plt+0x81a70> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + beq 8ed98 <__cxa_atexit@plt+0x8210c> │ │ │ │ + b 8ee40 <__cxa_atexit@plt+0x821b4> │ │ │ │ + ldr r7, [pc, #52] @ 8edc0 <__cxa_atexit@plt+0x82134> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8e6bc <__cxa_atexit@plt+0x81a30> │ │ │ │ + ldr r7, [pc, #28] @ 8edc4 <__cxa_atexit@plt+0x82138> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #20] @ 8edc8 <__cxa_atexit@plt+0x8213c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + tsteq r2, #4, 4 @ 0x40000000 │ │ │ │ + rsceq ip, pc, #152, 16 @ 0x980000 │ │ │ │ + rsceq ip, pc, #140, 16 @ 0x8c0000 │ │ │ │ + rsceq ip, pc, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8ee08 <__cxa_atexit@plt+0x8217c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #52] @ 8ee28 <__cxa_atexit@plt+0x8219c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8ee20 <__cxa_atexit@plt+0x82194> │ │ │ │ + b 8ee40 <__cxa_atexit@plt+0x821b4> │ │ │ │ + ldr r7, [pc, #28] @ 8ee2c <__cxa_atexit@plt+0x821a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #20] @ 8ee30 <__cxa_atexit@plt+0x821a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq ip, pc, #48, 16 @ 0x300000 │ │ │ │ + rsceq ip, pc, #36, 16 @ 0x240000 │ │ │ │ + rsceq ip, pc, #20, 16 @ 0x140000 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8eecc <__cxa_atexit@plt+0x82240> │ │ │ │ + ldr r2, [pc, #180] @ 8ef08 <__cxa_atexit@plt+0x8227c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8eee4 <__cxa_atexit@plt+0x82258> │ │ │ │ + ldr r3, [pc, #136] @ 8ef0c <__cxa_atexit@plt+0x82280> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-12]! │ │ │ │ + ldr r3, [r2, #16] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 8eef0 <__cxa_atexit@plt+0x82264> │ │ │ │ + ldr r7, [pc, #100] @ 8ef10 <__cxa_atexit@plt+0x82284> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8ef00 <__cxa_atexit@plt+0x82274> │ │ │ │ + b 8eff0 <__cxa_atexit@plt+0x82364> │ │ │ │ + ldr r7, [pc, #64] @ 8ef14 <__cxa_atexit@plt+0x82288> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #56] @ 8ef18 <__cxa_atexit@plt+0x8228c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq ip, pc, #180, 18 @ 0x2d0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + rsceq ip, pc, #108, 14 @ 0x1b00000 │ │ │ │ + rsceq ip, pc, #96, 14 @ 0x1800000 │ │ │ │ + rsceq ip, pc, #44, 14 @ 0xb00000 │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 8e6f0 <__cxa_atexit@plt+0x81a64> │ │ │ │ + ldr r2, [pc, #100] @ 8ef98 <__cxa_atexit@plt+0x8230c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8e6e8 <__cxa_atexit@plt+0x81a5c> │ │ │ │ - b 8e6fc <__cxa_atexit@plt+0x81a70> │ │ │ │ + beq 8ef80 <__cxa_atexit@plt+0x822f4> │ │ │ │ + ldr r3, [pc, #64] @ 8ef9c <__cxa_atexit@plt+0x82310> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 8ef8c <__cxa_atexit@plt+0x82300> │ │ │ │ + mov r7, r3 │ │ │ │ + b 8eff0 <__cxa_atexit@plt+0x82364> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + rsceq ip, pc, #168, 12 @ 0xa800000 │ │ │ │ + andeq r0, r0, r7, lsr #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #40] @ 8efe0 <__cxa_atexit@plt+0x82354> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8efd8 <__cxa_atexit@plt+0x8234c> │ │ │ │ + b 8eff0 <__cxa_atexit@plt+0x82364> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq ip, pc, #100, 12 @ 0x6400000 │ │ │ │ + andeq r1, r0, r8, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #28 │ │ │ │ + cmp r3, r8 │ │ │ │ + bcc 8f0f8 <__cxa_atexit@plt+0x8246c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq 8f028 <__cxa_atexit@plt+0x8239c> │ │ │ │ + cmp r9, #0 │ │ │ │ + bne 8f074 <__cxa_atexit@plt+0x823e8> │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + ldr r7, [pc, #244] @ 8f118 <__cxa_atexit@plt+0x8248c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r9, [r5, #20]! │ │ │ │ + ldr lr, [pc, #220] @ 8f110 <__cxa_atexit@plt+0x82484> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #200] @ 8f114 <__cxa_atexit@plt+0x82488> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r3, r8, #6 │ │ │ │ add ip, r6, #8 │ │ │ │ - cmp r2, ip │ │ │ │ - bcc 8e8a0 <__cxa_atexit@plt+0x81c14> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #75] @ 0x4b │ │ │ │ - str r6, [sp, #32] │ │ │ │ - ldr sl, [r7, #79] @ 0x4f │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r9, [r7, #99] @ 0x63 │ │ │ │ - ldr r8, [r7, #103] @ 0x67 │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [r7, #27] │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r6, [r7, #35] @ 0x23 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [r7, #39] @ 0x27 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r6, [r7, #43] @ 0x2b │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #47] @ 0x2f │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r2, [r7, #59] @ 0x3b │ │ │ │ - ldr r0, [r7, #63] @ 0x3f │ │ │ │ - ldr r1, [r7, #67] @ 0x43 │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r4, [r7, #107] @ 0x6b │ │ │ │ - ldr r6, [r7, #111] @ 0x6f │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - str fp, [sp] │ │ │ │ - sub lr, ip, #3 │ │ │ │ - ldr fp, [pc, #216] @ 8e8b0 <__cxa_atexit@plt+0x81c24> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str sl, [r5] │ │ │ │ - str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - sub lr, r5, #32 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ + stm ip, {r0, sl, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + stm r5, {r2, r7, r9} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, fp │ │ │ │ + b 8ed2c <__cxa_atexit@plt+0x820a0> │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + add fp, r3, sl │ │ │ │ + mov r0, fp │ │ │ │ + mov r1, r9 │ │ │ │ + bl 3f3964 <__cxa_atexit@plt+0x3e6cd8> │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 8f0a8 <__cxa_atexit@plt+0x8241c> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + stmda r5, {r1, r9} │ │ │ │ + str fp, [r5, #-8]! │ │ │ │ ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - mov r6, ip │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 8e8b4 <__cxa_atexit@plt+0x81c28> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, ip │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8e9c0 <__cxa_atexit@plt+0x81d34> │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr lr, [pc, #248] @ 8e9d8 <__cxa_atexit@plt+0x81d4c> │ │ │ │ + b 8f11c <__cxa_atexit@plt+0x82490> │ │ │ │ + ldr r3, [r5, #20]! │ │ │ │ + ldr lr, [pc, #84] @ 8f108 <__cxa_atexit@plt+0x8247c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #64] @ 8f10c <__cxa_atexit@plt+0x82480> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r8, [r5, #60] @ 0x3c │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr r6, [r5, #64] @ 0x40 │ │ │ │ - str r6, [sp] │ │ │ │ - add ip, r5, #68 @ 0x44 │ │ │ │ - ldm ip, {r0, r9, sl, fp, ip} │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ - ldr lr, [r5, #108] @ 0x6c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r8, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r8, r3, #68 @ 0x44 │ │ │ │ - stm r8, {r9, sl, lr} │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ - add lr, r3, #84 @ 0x54 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - ldr r7, [r5, #96] @ 0x60 │ │ │ │ - ldr r4, [sp] │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r4, fp, ip} │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - str r7, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8e9dc <__cxa_atexit@plt+0x81d50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #52, 14 @ 0xd00000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r2, r2, #96, 22 @ 0x18000 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8e8b4 <__cxa_atexit@plt+0x81c28> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ + sub r1, r8, #6 │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + add r1, r6, #8 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + b 8ed2c <__cxa_atexit@plt+0x820a0> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffa34 │ │ │ │ + tsteq r2, #96, 28 @ 0x600 │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + tsteq r2, #224, 28 @ 0xe00 │ │ │ │ + tsteq r2, #248, 6 @ 0xe0000003 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8ea44 <__cxa_atexit@plt+0x81db8> │ │ │ │ - ldr r2, [pc, #32] @ 8ea54 <__cxa_atexit@plt+0x81dc8> │ │ │ │ + add r9, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 8f200 <__cxa_atexit@plt+0x82574> │ │ │ │ + ldr r1, [r5] │ │ │ │ + add lr, r5, #8 │ │ │ │ + ldm lr, {r2, r8, lr} │ │ │ │ + lsr r0, r1, #31 │ │ │ │ + bic r3, r0, r2, lsr #31 │ │ │ │ + cmp r1, #0 │ │ │ │ + orrgt r3, r0, r2, lsr #31 │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ + rsb r3, r3, #0 │ │ │ │ + and r2, r2, r3 │ │ │ │ + add r2, r2, r7 │ │ │ │ + add r7, r6, #4 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 8f1b8 <__cxa_atexit@plt+0x8252c> │ │ │ │ + ldr r2, [pc, #172] @ 8f220 <__cxa_atexit@plt+0x82594> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr ip, [r5, #44]! @ 0x2c │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr fp, [r5, #-8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str fp, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + ldr r2, [pc, #132] @ 8f224 <__cxa_atexit@plt+0x82598> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + sub r7, r9, #6 │ │ │ │ + mov r6, r9 │ │ │ │ + mov fp, sl │ │ │ │ + bx ip │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr fp, [pc, #104] @ 8f22c <__cxa_atexit@plt+0x825a0> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub r1, r9, #18 │ │ │ │ + str r3, [r6, #28]! │ │ │ │ + str fp, [r6, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #80] @ 8f230 <__cxa_atexit@plt+0x825a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r2, [r6, #-16] │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + stmdb r6, {r3, r7} │ │ │ │ + stm r5, {r0, lr} │ │ │ │ + str ip, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + mov r7, sl │ │ │ │ + b 8ed2c <__cxa_atexit@plt+0x820a0> │ │ │ │ + ldr r6, [pc, #32] @ 8f228 <__cxa_atexit@plt+0x8259c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r9 │ │ │ │ + mov fp, sl │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + @ instruction: 0xfffff8c0 │ │ │ │ + tsteq r2, #140, 26 @ 0x2300 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0xfffff76c │ │ │ │ + tsteq r2, #76, 26 @ 0x1300 │ │ │ │ + rsceq ip, pc, #20, 8 @ 0x14000000 │ │ │ │ + andeq r8, r0, fp, ror #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 8f11c <__cxa_atexit@plt+0x82490> │ │ │ │ + rsceq ip, pc, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8f2a4 <__cxa_atexit@plt+0x82618> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8f29c <__cxa_atexit@plt+0x82610> │ │ │ │ + ldr r8, [pc, #40] @ 8f2ac <__cxa_atexit@plt+0x82620> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 8f2b0 <__cxa_atexit@plt+0x82624> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r2, r2, #-1073741795 @ 0xc000001d │ │ │ │ + tsteq r2, #152, 24 @ 0x9800 │ │ │ │ + rsceq ip, pc, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f2e8 <__cxa_atexit@plt+0x8265c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 8f2f0 <__cxa_atexit@plt+0x82664> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f39a4 <__cxa_atexit@plt+0x3e6d18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #76, 24 @ 0x4c00 │ │ │ │ + rsceq ip, pc, #116, 6 @ 0xd0000001 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f34c <__cxa_atexit@plt+0x826c0> │ │ │ │ + ldr lr, [pc, #64] @ 8f354 <__cxa_atexit@plt+0x826c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 8f358 <__cxa_atexit@plt+0x826cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #24] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f39b4 <__cxa_atexit@plt+0x3e6d28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + tsteq r2, #248, 22 @ 0x3e000 │ │ │ │ + rsceq ip, pc, #12, 6 @ 0x30000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ + ldr sl, [r3, #12]! │ │ │ │ + ldr r9, [r3, #-8] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8eac8 <__cxa_atexit@plt+0x81e3c> │ │ │ │ - ldr r7, [pc, #96] @ 8eadc <__cxa_atexit@plt+0x81e50> │ │ │ │ + bhi 8f398 <__cxa_atexit@plt+0x8270c> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 8f4e8 <__cxa_atexit@plt+0x8285c> │ │ │ │ + ldr r7, [pc, #12] @ 8f3ac <__cxa_atexit@plt+0x82720> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8eab4 <__cxa_atexit@plt+0x81e28> │ │ │ │ - ldr r2, [pc, #72] @ 8eae0 <__cxa_atexit@plt+0x81e54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8eac0 <__cxa_atexit@plt+0x81e34> │ │ │ │ - b 8eb28 <__cxa_atexit@plt+0x81e9c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + rsceq ip, pc, #208, 4 │ │ │ │ + rsceq ip, pc, #184, 4 @ 0x8000000b │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f408 <__cxa_atexit@plt+0x8277c> │ │ │ │ + ldr lr, [pc, #64] @ 8f410 <__cxa_atexit@plt+0x82784> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 8f414 <__cxa_atexit@plt+0x82788> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #24] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f39b4 <__cxa_atexit@plt+0x3e6d28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8eae4 <__cxa_atexit@plt+0x81e58> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + tsteq r2, #60, 22 @ 0xf000 │ │ │ │ + rsceq ip, pc, #80, 4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #12]! │ │ │ │ + ldr r9, [r3, #-8] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8f454 <__cxa_atexit@plt+0x827c8> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 8f4e8 <__cxa_atexit@plt+0x8285c> │ │ │ │ + ldr r7, [pc, #12] @ 8f468 <__cxa_atexit@plt+0x827dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq ip, pc, #144, 10 @ 0x24000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8eb1c <__cxa_atexit@plt+0x81e90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8eb14 <__cxa_atexit@plt+0x81e88> │ │ │ │ - b 8eb28 <__cxa_atexit@plt+0x81e9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 8ecd0 <__cxa_atexit@plt+0x82044> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #67] @ 0x43 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [r7, #71] @ 0x47 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r6, [r7, #75] @ 0x4b │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r8, [r7, #79] @ 0x4f │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #32] │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr ip, [r7, #27] │ │ │ │ - ldr r6, [r7, #35] @ 0x23 │ │ │ │ - str r6, [sp] │ │ │ │ - str fp, [sp, #56] @ 0x38 │ │ │ │ - ldr fp, [r7, #39] @ 0x27 │ │ │ │ - ldr r6, [r7, #43] @ 0x2b │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #47] @ 0x2f │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r1, [r7, #59] @ 0x3b │ │ │ │ - ldr r0, [r7, #63] @ 0x3f │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r4, [r7, #99] @ 0x63 │ │ │ │ - ldr r2, [r7, #103] @ 0x67 │ │ │ │ - ldr r6, [r7, #111] @ 0x6f │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, r9, #3 │ │ │ │ - ldr sl, [pc, #220] @ 8ece0 <__cxa_atexit@plt+0x82054> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r4, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str ip, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - str fp, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - b 8ece4 <__cxa_atexit@plt+0x82058> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8ede8 <__cxa_atexit@plt+0x8215c> │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #244] @ 8ee00 <__cxa_atexit@plt+0x82174> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r8, [r5, #60] @ 0x3c │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr r4, [r5, #64] @ 0x40 │ │ │ │ - str r4, [sp] │ │ │ │ - add ip, r5, #68 @ 0x44 │ │ │ │ - ldm ip, {r0, r9, sl, fp, ip} │ │ │ │ - ldr r4, [r5, #88] @ 0x58 │ │ │ │ - ldr lr, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r8, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r8, r3, #68 @ 0x44 │ │ │ │ - stm r8, {r9, sl, fp, lr} │ │ │ │ - add lr, r3, #84 @ 0x54 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - ldr r7, [r5, #108] @ 0x6c │ │ │ │ - ldr r2, [r5, #96] @ 0x60 │ │ │ │ - ldr r1, [sp] │ │ │ │ - str r1, [r3, #100] @ 0x64 │ │ │ │ - str ip, [r3, #104] @ 0x68 │ │ │ │ - str r4, [r3, #108] @ 0x6c │ │ │ │ - str r7, [r3, #112] @ 0x70 │ │ │ │ - str r2, [r3, #116] @ 0x74 │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + rsceq ip, pc, #20, 4 @ 0x40000001 │ │ │ │ + rsceq ip, pc, #168, 2 @ 0x2a │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f4a0 <__cxa_atexit@plt+0x82814> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 8f4a8 <__cxa_atexit@plt+0x8281c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f39a4 <__cxa_atexit@plt+0x3e6d18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #20] @ 8ee04 <__cxa_atexit@plt+0x82178> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #116 @ 0x74 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #8, 6 @ 0x20000000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r2, r2, #64, 14 @ 0x1000000 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ + tsteq r2, #148, 20 @ 0x94000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8f4d4 <__cxa_atexit@plt+0x82848> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ mov r7, fp │ │ │ │ - b 8ece4 <__cxa_atexit@plt+0x82058> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8ee6c <__cxa_atexit@plt+0x821e0> │ │ │ │ - ldr r2, [pc, #32] @ 8ee7c <__cxa_atexit@plt+0x821f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ + b 8f4e8 <__cxa_atexit@plt+0x8285c> │ │ │ │ + ldr r7, [pc, #8] @ 8f4e4 <__cxa_atexit@plt+0x82858> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + rsceq ip, pc, #148, 2 @ 0x25 │ │ │ │ + mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8eee8 <__cxa_atexit@plt+0x8225c> │ │ │ │ - ldr r7, [pc, #88] @ 8eefc <__cxa_atexit@plt+0x82270> │ │ │ │ + ldr r7, [pc, #104] @ 8f560 <__cxa_atexit@plt+0x828d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8eed4 <__cxa_atexit@plt+0x82248> │ │ │ │ - ldr r2, [pc, #64] @ 8ef00 <__cxa_atexit@plt+0x82274> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ + ldr r2, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + beq 8f534 <__cxa_atexit@plt+0x828a8> │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + tst r2, #2 │ │ │ │ + ldreq r2, [r2, #3] │ │ │ │ + cmpeq r2, #0 │ │ │ │ + beq 8f548 <__cxa_atexit@plt+0x828bc> │ │ │ │ + ldr r3, [pc, #64] @ 8f564 <__cxa_atexit@plt+0x828d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8eee0 <__cxa_atexit@plt+0x82254> │ │ │ │ - b 8ef44 <__cxa_atexit@plt+0x822b8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + beq 8f540 <__cxa_atexit@plt+0x828b4> │ │ │ │ + b 8f5d8 <__cxa_atexit@plt+0x8294c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8ef04 <__cxa_atexit@plt+0x82278> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #24] @ 8f568 <__cxa_atexit@plt+0x828dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq ip, pc, #116, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + tsteq r2, #64, 20 @ 0x40000 │ │ │ │ + rsceq ip, pc, #252 @ 0xfc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 8ef38 <__cxa_atexit@plt+0x822ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + tst r3, #2 │ │ │ │ + ldreq r3, [r3, #3] │ │ │ │ + cmpeq r3, #0 │ │ │ │ + beq 8f5b0 <__cxa_atexit@plt+0x82924> │ │ │ │ + ldr r3, [pc, #44] @ 8f5c4 <__cxa_atexit@plt+0x82938> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8ef30 <__cxa_atexit@plt+0x822a4> │ │ │ │ - b 8ef44 <__cxa_atexit@plt+0x822b8> │ │ │ │ + beq 8f5a8 <__cxa_atexit@plt+0x8291c> │ │ │ │ + b 8f5d8 <__cxa_atexit@plt+0x8294c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8f0f0 <__cxa_atexit@plt+0x82464> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [r7, #79] @ 0x4f │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r7, #83] @ 0x53 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #87] @ 0x57 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [r7, #91] @ 0x5b │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [r7, #95] @ 0x5f │ │ │ │ - str r2, [sp, #32] │ │ │ │ - ldr sl, [r7, #99] @ 0x63 │ │ │ │ - str fp, [sp, #72] @ 0x48 │ │ │ │ - ldr fp, [r7, #103] @ 0x67 │ │ │ │ - ldr ip, [r7, #107] @ 0x6b │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r7, #27] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [r7, #35] @ 0x23 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r2, [r7, #43] @ 0x2b │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r7, #47] @ 0x2f │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r7, #51] @ 0x33 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r7, #55] @ 0x37 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr lr, [r7, #59] @ 0x3b │ │ │ │ - add r2, r7, #63 @ 0x3f │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - ldr r9, [r7, #111] @ 0x6f │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r8, [pc, #228] @ 8f0fc <__cxa_atexit@plt+0x82470> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r4, [pc, #220] @ 8f100 <__cxa_atexit@plt+0x82474> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #12] │ │ │ │ - sub r4, r6, #3 │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - sub r4, r6, #10 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r4, [r5, #4] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r4, [r5] │ │ │ │ - str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - sub lr, r5, #32 │ │ │ │ - stm lr, {r0, r1, r2, sl, fp, ip} │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - b 8f104 <__cxa_atexit@plt+0x82478> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #56, 30 @ 0xe0 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8f208 <__cxa_atexit@plt+0x8257c> │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr lr, [pc, #240] @ 8f220 <__cxa_atexit@plt+0x82594> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr sl, [r5, #60] @ 0x3c │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr lr, [r5, #108] @ 0x6c │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ - str r0, [sp] │ │ │ │ - add ip, r5, #68 @ 0x44 │ │ │ │ - ldm ip, {r0, r9, fp, ip} │ │ │ │ - add r8, r5, #84 @ 0x54 │ │ │ │ - ldm r8, {r4, r6, r8} │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str sl, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add sl, r3, #68 @ 0x44 │ │ │ │ - stm sl, {r9, fp, ip, lr} │ │ │ │ - add lr, r3, #84 @ 0x54 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - ldr r7, [r5, #96] @ 0x60 │ │ │ │ - ldr r2, [sp] │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r2, r4, r6, r8} │ │ │ │ - str r7, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + ldr r7, [pc, #16] @ 8f5c8 <__cxa_atexit@plt+0x8293c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8f224 <__cxa_atexit@plt+0x82598> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + tsteq r2, #216, 18 @ 0x360000 │ │ │ │ + rsceq ip, pc, #156 @ 0x9c │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8f630 <__cxa_atexit@plt+0x829a4> │ │ │ │ + ldr r3, [pc, #100] @ 8f650 <__cxa_atexit@plt+0x829c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #228, 28 @ 0xe40 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r2, r2, #40, 6 @ 0xa0000000 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8f104 <__cxa_atexit@plt+0x82478> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8f28c <__cxa_atexit@plt+0x82600> │ │ │ │ - ldr r2, [pc, #32] @ 8f29c <__cxa_atexit@plt+0x82610> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8f310 <__cxa_atexit@plt+0x82684> │ │ │ │ - ldr r7, [pc, #96] @ 8f324 <__cxa_atexit@plt+0x82698> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 8f648 <__cxa_atexit@plt+0x829bc> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8f630 <__cxa_atexit@plt+0x829a4> │ │ │ │ + ldr r3, [pc, #72] @ 8f65c <__cxa_atexit@plt+0x829d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f39a4 <__cxa_atexit@plt+0x3e6d18> │ │ │ │ + ldr r7, [pc, #28] @ 8f654 <__cxa_atexit@plt+0x829c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8f2fc <__cxa_atexit@plt+0x82670> │ │ │ │ - ldr r2, [pc, #72] @ 8f328 <__cxa_atexit@plt+0x8269c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f308 <__cxa_atexit@plt+0x8267c> │ │ │ │ - b 8f370 <__cxa_atexit@plt+0x826e4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #20] @ 8f658 <__cxa_atexit@plt+0x829cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8f32c <__cxa_atexit@plt+0x826a0> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsceq ip, pc, #40 @ 0x28 │ │ │ │ + rsceq ip, pc, #28 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + rsceq ip, pc, #8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8f6a0 <__cxa_atexit@plt+0x82a14> │ │ │ │ + ldr r3, [pc, #64] @ 8f6c0 <__cxa_atexit@plt+0x82a34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f39a4 <__cxa_atexit@plt+0x3e6d18> │ │ │ │ + ldr r7, [pc, #16] @ 8f6b8 <__cxa_atexit@plt+0x82a2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #8] @ 8f6bc <__cxa_atexit@plt+0x82a30> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq fp, pc, #80, 26 @ 0x1400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8f364 <__cxa_atexit@plt+0x826d8> │ │ │ │ + rsceq fp, pc, #184, 30 @ 0x2e0 │ │ │ │ + rsceq fp, pc, #172, 30 @ 0x2b0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq fp, pc, #164, 30 @ 0x290 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #84] @ 8f730 <__cxa_atexit@plt+0x82aa4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8f718 <__cxa_atexit@plt+0x82a8c> │ │ │ │ + ldr r8, [r3] │ │ │ │ + ldr r9, [r3, #20] │ │ │ │ + tst r7, #2 │ │ │ │ + ldreq r2, [r7, #3] │ │ │ │ + cmpeq r2, #0 │ │ │ │ + beq 8f720 <__cxa_atexit@plt+0x82a94> │ │ │ │ + ldr r3, [pc, #40] @ 8f738 <__cxa_atexit@plt+0x82aac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f35c <__cxa_atexit@plt+0x826d0> │ │ │ │ - b 8f370 <__cxa_atexit@plt+0x826e4> │ │ │ │ + b 3f39bc <__cxa_atexit@plt+0x3e6d30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 8f518 <__cxa_atexit@plt+0x8288c> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #67] @ 0x43 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [r7, #71] @ 0x47 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r6, [r7, #75] @ 0x4b │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r8, [r7, #79] @ 0x4f │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr ip, [r7, #27] │ │ │ │ - ldr r6, [r7, #35] @ 0x23 │ │ │ │ - str r6, [sp] │ │ │ │ - str fp, [sp, #56] @ 0x38 │ │ │ │ - ldr fp, [r7, #39] @ 0x27 │ │ │ │ - ldr r6, [r7, #43] @ 0x2b │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #47] @ 0x2f │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r1, [r7, #59] @ 0x3b │ │ │ │ - ldr r0, [r7, #63] @ 0x3f │ │ │ │ - ldr r6, [r7, #99] @ 0x63 │ │ │ │ - ldr r2, [r7, #103] @ 0x67 │ │ │ │ - str r4, [sp, #32] │ │ │ │ - ldr r4, [r7, #107] @ 0x6b │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, r9, #3 │ │ │ │ - ldr sl, [pc, #220] @ 8f528 <__cxa_atexit@plt+0x8289c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r4, [r5, #-12] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str ip, [r5, #-68] @ 0xffffffbc │ │ │ │ + add r5, r3, #32 │ │ │ │ + ldr r7, [pc, #8] @ 8f734 <__cxa_atexit@plt+0x82aa8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + tsteq r2, #240, 24 @ 0xf000 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq fp, pc, #44, 30 @ 0xb0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + tst r7, #2 │ │ │ │ + ldreq r3, [r7, #3] │ │ │ │ + cmpeq r3, #0 │ │ │ │ + beq 8f770 <__cxa_atexit@plt+0x82ae4> │ │ │ │ + ldr r3, [pc, #24] @ 8f780 <__cxa_atexit@plt+0x82af4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f39bc <__cxa_atexit@plt+0x3e6d30> │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + ldr r7, [pc, #8] @ 8f784 <__cxa_atexit@plt+0x82af8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + tsteq r2, #160, 24 @ 0xa000 │ │ │ │ + rsceq fp, pc, #224, 28 @ 0xe00 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr lr, [r3, #20]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + ldr r9, [r3, #-16] │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 8f810 <__cxa_atexit@plt+0x82b84> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r3, #-12] │ │ │ │ + ldr ip, [r3, #-8] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 8f860 <__cxa_atexit@plt+0x82bd4> │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp sl, r2 │ │ │ │ + bcc 8f8fc <__cxa_atexit@plt+0x82c70> │ │ │ │ + ldr r7, [pc, #344] @ 8f93c <__cxa_atexit@plt+0x82cb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #336] @ 8f940 <__cxa_atexit@plt+0x82cb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str fp, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str ip, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 8f8ec <__cxa_atexit@plt+0x82c60> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp sl, r2 │ │ │ │ + bcc 8f914 <__cxa_atexit@plt+0x82c88> │ │ │ │ + ldr r7, [pc, #272] @ 8f934 <__cxa_atexit@plt+0x82ca8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #36]! @ 0x24 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #260] @ 8f938 <__cxa_atexit@plt+0x82cac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r3 │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp sl, r2 │ │ │ │ + bcc 8f910 <__cxa_atexit@plt+0x82c84> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add sl, r6, #4 │ │ │ │ + cmp r7, #0 │ │ │ │ + ble 8f8c4 <__cxa_atexit@plt+0x82c38> │ │ │ │ + ldr r3, [pc, #168] @ 8f92c <__cxa_atexit@plt+0x82ca0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #164] @ 8f930 <__cxa_atexit@plt+0x82ca4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str sl, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + str r3, [r6, #4] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #88] @ 8f924 <__cxa_atexit@plt+0x82c98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str ip, [r6, #28]! │ │ │ │ + ldr r0, [pc, #80] @ 8f928 <__cxa_atexit@plt+0x82c9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #-16] │ │ │ │ + str fp, [r6, #-12] │ │ │ │ + stmdb r6, {r0, sl} │ │ │ │ + str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ + sub r7, r2, #18 │ │ │ │ + str r7, [r5, #32] │ │ │ │ + mov r5, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - str fp, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - b 8f52c <__cxa_atexit@plt+0x828a0> │ │ │ │ - mov r6, #8 │ │ │ │ + b 8f4e8 <__cxa_atexit@plt+0x8285c> │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8f630 <__cxa_atexit@plt+0x829a4> │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr lr, [pc, #240] @ 8f648 <__cxa_atexit@plt+0x829bc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr sl, [r5, #60] @ 0x3c │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr lr, [r5, #96] @ 0x60 │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ - str r0, [sp] │ │ │ │ - add ip, r5, #68 @ 0x44 │ │ │ │ - ldm ip, {r0, r9, fp, ip} │ │ │ │ - add r8, r5, #84 @ 0x54 │ │ │ │ - ldm r8, {r4, r6, r8} │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str sl, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add sl, r3, #68 @ 0x44 │ │ │ │ - stm sl, {r9, fp, ip, lr} │ │ │ │ - add lr, r3, #84 @ 0x54 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - ldr r7, [r5, #108] @ 0x6c │ │ │ │ - ldr r2, [sp] │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r2, r4, r6, r8} │ │ │ │ - str r7, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff9f0 │ │ │ │ + tsteq r2, #84, 12 @ 0x5400000 │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + tsteq r2, #160, 12 @ 0xa000000 │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + tsteq r2, #248, 12 @ 0xf800000 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + tsteq r2, #60, 14 @ 0xf00000 │ │ │ │ + rsceq fp, pc, #172, 24 @ 0xac00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8f998 <__cxa_atexit@plt+0x82d0c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8f990 <__cxa_atexit@plt+0x82d04> │ │ │ │ + ldr r8, [pc, #40] @ 8f9a0 <__cxa_atexit@plt+0x82d14> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 8f9a4 <__cxa_atexit@plt+0x82d18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8f64c <__cxa_atexit@plt+0x829c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #116 @ 0x74 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #188, 20 @ 0xbc000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r1, r2, #8, 30 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8f52c <__cxa_atexit@plt+0x828a0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r1, r2, #536576 @ 0x83000 │ │ │ │ + tsteq r2, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8f6b4 <__cxa_atexit@plt+0x82a28> │ │ │ │ - ldr r2, [pc, #32] @ 8f6c4 <__cxa_atexit@plt+0x82a38> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f9f4 <__cxa_atexit@plt+0x82d68> │ │ │ │ + ldr r2, [pc, #56] @ 8f9fc <__cxa_atexit@plt+0x82d70> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 8fa00 <__cxa_atexit@plt+0x82d74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 8fa04 <__cxa_atexit@plt+0x82d78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f39c4 <__cxa_atexit@plt+0x3e6d38> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8f738 <__cxa_atexit@plt+0x82aac> │ │ │ │ - ldr r7, [pc, #96] @ 8f74c <__cxa_atexit@plt+0x82ac0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + rsceq fp, pc, #200, 24 @ 0xc800 │ │ │ │ + tsteq r2, #88, 10 @ 0x16000000 │ │ │ │ + tsteq r2, #176, 16 @ 0xb00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8fa54 <__cxa_atexit@plt+0x82dc8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 8fa5c <__cxa_atexit@plt+0x82dd0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 8fa60 <__cxa_atexit@plt+0x82dd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8f724 <__cxa_atexit@plt+0x82a98> │ │ │ │ - ldr r2, [pc, #72] @ 8f750 <__cxa_atexit@plt+0x82ac4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f730 <__cxa_atexit@plt+0x82aa4> │ │ │ │ - b 8f798 <__cxa_atexit@plt+0x82b0c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + b 3f39ac <__cxa_atexit@plt+0x3e6d20> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + tsteq r2, #248, 8 @ 0xf8000000 │ │ │ │ + tsteq r2, #220, 18 @ 0x370000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8fab0 <__cxa_atexit@plt+0x82e24> │ │ │ │ + ldr r2, [pc, #56] @ 8fab8 <__cxa_atexit@plt+0x82e2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 8fabc <__cxa_atexit@plt+0x82e30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 8fac0 <__cxa_atexit@plt+0x82e34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f39c4 <__cxa_atexit@plt+0x3e6d38> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8f754 <__cxa_atexit@plt+0x82ac8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + rsceq fp, pc, #12, 24 @ 0xc00 │ │ │ │ + tsteq r2, #156, 8 @ 0x9c000000 │ │ │ │ + tsteq r2, #244, 14 @ 0x3d00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8fb10 <__cxa_atexit@plt+0x82e84> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 8fb18 <__cxa_atexit@plt+0x82e8c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 8fb1c <__cxa_atexit@plt+0x82e90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 3f39cc <__cxa_atexit@plt+0x3e6d40> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq fp, pc, #44, 18 @ 0xb0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8f78c <__cxa_atexit@plt+0x82b00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f784 <__cxa_atexit@plt+0x82af8> │ │ │ │ - b 8f798 <__cxa_atexit@plt+0x82b0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + tsteq r2, #60, 8 @ 0x3c000000 │ │ │ │ + tsteq r2, #32, 18 @ 0x80000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8fb6c <__cxa_atexit@plt+0x82ee0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 8fb74 <__cxa_atexit@plt+0x82ee8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 8fb78 <__cxa_atexit@plt+0x82eec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f39ac <__cxa_atexit@plt+0x3e6d20> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 8f940 <__cxa_atexit@plt+0x82cb4> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #67] @ 0x43 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [r7, #71] @ 0x47 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r6, [r7, #75] @ 0x4b │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r8, [r7, #79] @ 0x4f │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #32] │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr ip, [r7, #27] │ │ │ │ - ldr r6, [r7, #35] @ 0x23 │ │ │ │ - str r6, [sp] │ │ │ │ - str fp, [sp, #56] @ 0x38 │ │ │ │ - ldr fp, [r7, #39] @ 0x27 │ │ │ │ - ldr r6, [r7, #43] @ 0x2b │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #47] @ 0x2f │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r1, [r7, #59] @ 0x3b │ │ │ │ - ldr r0, [r7, #63] @ 0x3f │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r4, [r7, #103] @ 0x67 │ │ │ │ - ldr r2, [r7, #107] @ 0x6b │ │ │ │ - ldr r6, [r7, #111] @ 0x6f │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, r9, #3 │ │ │ │ - ldr sl, [pc, #220] @ 8f950 <__cxa_atexit@plt+0x82cc4> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r4, [r5, #-20] @ 0xffffffec │ │ │ │ + tsteq r2, #224, 6 @ 0x80000003 │ │ │ │ + tsteq r2, #196, 16 @ 0xc40000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8fbc8 <__cxa_atexit@plt+0x82f3c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 8fbd0 <__cxa_atexit@plt+0x82f44> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 8fbd4 <__cxa_atexit@plt+0x82f48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str ip, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - str fp, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - b 8f954 <__cxa_atexit@plt+0x82cc8> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f39d4 <__cxa_atexit@plt+0x3e6d48> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #132, 6 @ 0x10000002 │ │ │ │ + tsteq r2, #104, 16 @ 0x680000 │ │ │ │ + rsceq fp, pc, #196, 20 @ 0xc4000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8fc70 <__cxa_atexit@plt+0x82fe4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8fa54 <__cxa_atexit@plt+0x82dc8> │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #240] @ 8fa6c <__cxa_atexit@plt+0x82de0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r8, [r5, #60] @ 0x3c │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr r4, [r5, #64] @ 0x40 │ │ │ │ - str r4, [sp] │ │ │ │ - add ip, r5, #68 @ 0x44 │ │ │ │ - ldm ip, {r0, r9, sl, fp, ip} │ │ │ │ - ldr r4, [r5, #88] @ 0x58 │ │ │ │ - ldr lr, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r8, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r8, r3, #68 @ 0x44 │ │ │ │ - stm r8, {r9, sl, fp, lr} │ │ │ │ - add lr, r3, #84 @ 0x54 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - ldr r7, [r5, #108] @ 0x6c │ │ │ │ - ldr r2, [r5, #96] @ 0x60 │ │ │ │ - ldr r1, [sp] │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r1, r7, ip} │ │ │ │ - str r4, [r3, #112] @ 0x70 │ │ │ │ - str r2, [r3, #116] @ 0x74 │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + bcc 8fc7c <__cxa_atexit@plt+0x82ff0> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #140] @ 8fca0 <__cxa_atexit@plt+0x83014> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + add ip, r7, #8 │ │ │ │ + ldm ip, {r8, sl, ip} │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r3, [r7, #28] │ │ │ │ + ldr r2, [r7, #32] │ │ │ │ + ldr lr, [pc, #108] @ 8fca4 <__cxa_atexit@plt+0x83018> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + sub r3, r5, #64 @ 0x40 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8fc8c <__cxa_atexit@plt+0x83000> │ │ │ │ + ldr r3, [pc, #72] @ 8fcac <__cxa_atexit@plt+0x83020> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 3f39dc <__cxa_atexit@plt+0x3e6d50> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #20] @ 8fa70 <__cxa_atexit@plt+0x82de4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #116 @ 0x74 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #152, 12 @ 0x9800000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r1, r2, #236, 20 @ 0xec000 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8f954 <__cxa_atexit@plt+0x82cc8> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8fca8 <__cxa_atexit@plt+0x8301c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + tsteq r2, #20, 6 @ 0x50000000 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + rsceq fp, pc, #16, 20 @ 0x10000 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + rsceq fp, pc, #216, 18 @ 0x360000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b a3120 <__cxa_atexit@plt+0x96494> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8fce0 <__cxa_atexit@plt+0x83054> │ │ │ │ + ldr r3, [pc, #28] @ 8fcf0 <__cxa_atexit@plt+0x83064> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 3f39dc <__cxa_atexit@plt+0x3e6d50> │ │ │ │ + ldr r7, [pc, #12] @ 8fcf4 <__cxa_atexit@plt+0x83068> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq fp, pc, #188, 18 @ 0x2f0000 │ │ │ │ + rsceq fp, pc, #164, 18 @ 0x290000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 8fd1c <__cxa_atexit@plt+0x83090> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f39e4 <__cxa_atexit@plt+0x3e6d58> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq fp, pc, #124, 18 @ 0x1f0000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 8fd44 <__cxa_atexit@plt+0x830b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 3f39ec <__cxa_atexit@plt+0x3e6d60> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq fp, pc, #84, 18 @ 0x150000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8fae8 <__cxa_atexit@plt+0x82e5c> │ │ │ │ - ldr r2, [pc, #32] @ 8faf8 <__cxa_atexit@plt+0x82e6c> │ │ │ │ + bcc 8fd94 <__cxa_atexit@plt+0x83108> │ │ │ │ + ldr r2, [pc, #48] @ 8fda0 <__cxa_atexit@plt+0x83114> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [pc, #44] @ 8fda4 <__cxa_atexit@plt+0x83118> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + b 3f39f4 <__cxa_atexit@plt+0x3e6d68> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq fp, pc, #244, 16 @ 0xf40000 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 8fddc <__cxa_atexit@plt+0x83150> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + stmda r5, {r1, r2, r3} │ │ │ │ + ldr r3, [pc, #16] @ 8fde0 <__cxa_atexit@plt+0x83154> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f396c <__cxa_atexit@plt+0x3e6ce0> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + tsteq r2, #68, 12 @ 0x4400000 │ │ │ │ + rsceq fp, pc, #184, 16 @ 0xb80000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 8fe10 <__cxa_atexit@plt+0x83184> │ │ │ │ + ldr r7, [pc, #120] @ 8fe7c <__cxa_atexit@plt+0x831f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8fb6c <__cxa_atexit@plt+0x82ee0> │ │ │ │ - ldr r7, [pc, #96] @ 8fb80 <__cxa_atexit@plt+0x82ef4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8fb58 <__cxa_atexit@plt+0x82ecc> │ │ │ │ - ldr r2, [pc, #72] @ 8fb84 <__cxa_atexit@plt+0x82ef8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #92] @ 8fe74 <__cxa_atexit@plt+0x831e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 8fe54 <__cxa_atexit@plt+0x831c8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8fe5c <__cxa_atexit@plt+0x831d0> │ │ │ │ + ldr r3, [pc, #64] @ 8fe78 <__cxa_atexit@plt+0x831ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8fb64 <__cxa_atexit@plt+0x82ed8> │ │ │ │ - b 8fbcc <__cxa_atexit@plt+0x82f40> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + beq 8fe54 <__cxa_atexit@plt+0x831c8> │ │ │ │ + b 8fefc <__cxa_atexit@plt+0x83270> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8fb88 <__cxa_atexit@plt+0x82efc> │ │ │ │ + ldr r7, [pc, #28] @ 8fe80 <__cxa_atexit@plt+0x831f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + ldr r0, [pc, #20] @ 8fe84 <__cxa_atexit@plt+0x831f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq fp, pc, #0, 10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8fbc0 <__cxa_atexit@plt+0x82f34> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + tsteq r2, #140, 2 @ 0x23 │ │ │ │ + rsceq fp, pc, #48, 16 @ 0x300000 │ │ │ │ + rsceq fp, pc, #36, 16 @ 0x240000 │ │ │ │ + rsceq fp, pc, #20, 16 @ 0x140000 │ │ │ │ + andeq r1, r0, r8, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8fec4 <__cxa_atexit@plt+0x83238> │ │ │ │ + ldr r3, [pc, #60] @ 8fee4 <__cxa_atexit@plt+0x83258> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r2, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8fbb8 <__cxa_atexit@plt+0x82f2c> │ │ │ │ - b 8fbcc <__cxa_atexit@plt+0x82f40> │ │ │ │ + beq 8fedc <__cxa_atexit@plt+0x83250> │ │ │ │ + b 8fefc <__cxa_atexit@plt+0x83270> │ │ │ │ + ldr r7, [pc, #28] @ 8fee8 <__cxa_atexit@plt+0x8325c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + ldr r0, [pc, #20] @ 8feec <__cxa_atexit@plt+0x83260> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq fp, pc, #200, 14 @ 0x3200000 │ │ │ │ + rsceq fp, pc, #188, 14 @ 0x2f00000 │ │ │ │ + rsceq fp, pc, #172, 14 @ 0x2b00000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8ffb8 <__cxa_atexit@plt+0x8332c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 8fd74 <__cxa_atexit@plt+0x830e8> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #67] @ 0x43 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r6, [r7, #71] @ 0x47 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r6, [r7, #75] @ 0x4b │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r8, [r7, #79] @ 0x4f │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #32] │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr ip, [r7, #27] │ │ │ │ - ldr r6, [r7, #35] @ 0x23 │ │ │ │ - str r6, [sp] │ │ │ │ - str fp, [sp, #56] @ 0x38 │ │ │ │ - ldr fp, [r7, #39] @ 0x27 │ │ │ │ - ldr r6, [r7, #43] @ 0x2b │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr r6, [r7, #47] @ 0x2f │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r7, #51] @ 0x33 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r1, [r7, #59] @ 0x3b │ │ │ │ - ldr r0, [r7, #63] @ 0x3f │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r4, [r7, #99] @ 0x63 │ │ │ │ - ldr r2, [r7, #107] @ 0x6b │ │ │ │ - ldr r6, [r7, #111] @ 0x6f │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - sub lr, r9, #3 │ │ │ │ - ldr sl, [pc, #220] @ 8fd84 <__cxa_atexit@plt+0x830f8> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r4, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str ip, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - str fp, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - b 8fd88 <__cxa_atexit@plt+0x830fc> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8fe8c <__cxa_atexit@plt+0x83200> │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr lr, [pc, #244] @ 8fea4 <__cxa_atexit@plt+0x83218> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + bcc 8ffd0 <__cxa_atexit@plt+0x83344> │ │ │ │ + ldr r2, [pc, #192] @ 8ffe4 <__cxa_atexit@plt+0x83358> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #188] @ 8ffe8 <__cxa_atexit@plt+0x8335c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr lr, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r0, [pc, #132] @ 8ffec <__cxa_atexit@plt+0x83360> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #128] @ 8fff0 <__cxa_atexit@plt+0x83364> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + str lr, [r3, #48] @ 0x30 │ │ │ │ + mov r2, r3 │ │ │ │ + str r0, [r2, #32]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #20]! │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r8, [r5, #60] @ 0x3c │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr r4, [r5, #64] @ 0x40 │ │ │ │ - str r4, [sp] │ │ │ │ - add ip, r5, #68 @ 0x44 │ │ │ │ - ldm ip, {r0, r9, sl, fp, ip} │ │ │ │ - ldr r4, [r5, #88] @ 0x58 │ │ │ │ - ldr lr, [r5, #92] @ 0x5c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r8, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r8, r3, #68 @ 0x44 │ │ │ │ - stm r8, {r9, sl, fp, lr} │ │ │ │ - add lr, r3, #84 @ 0x54 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - ldr r7, [r5, #108] @ 0x6c │ │ │ │ - ldr r2, [r5, #96] @ 0x60 │ │ │ │ - ldr r1, [sp] │ │ │ │ - str r1, [r3, #100] @ 0x64 │ │ │ │ - str ip, [r3, #104] @ 0x68 │ │ │ │ - str r7, [r3, #108] @ 0x6c │ │ │ │ - str r4, [r3, #112] @ 0x70 │ │ │ │ - str r2, [r3, #116] @ 0x74 │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r9, [r5] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r3, [pc, #68] @ 8fff4 <__cxa_atexit@plt+0x83368> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + b 3f39fc <__cxa_atexit@plt+0x3e6d70> │ │ │ │ + ldr r7, [pc, #28] @ 8ffdc <__cxa_atexit@plt+0x83350> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + ldr r0, [pc, #20] @ 8ffe0 <__cxa_atexit@plt+0x83354> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #20] @ 8fea8 <__cxa_atexit@plt+0x8321c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #116 @ 0x74 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #100, 4 @ 0x40000006 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - sbcseq r1, r2, #188, 12 @ 0xbc00000 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8fd88 <__cxa_atexit@plt+0x830fc> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq fp, pc, #212, 12 @ 0xd400000 │ │ │ │ + rsceq fp, pc, #200, 12 @ 0xc800000 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffae0 │ │ │ │ + @ instruction: 0xfffffb60 │ │ │ │ + @ instruction: 0xfffffaf8 │ │ │ │ + tsteq r2, #100, 8 @ 0x64000000 │ │ │ │ + rsceq fp, pc, #164, 12 @ 0xa400000 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 90084 <__cxa_atexit@plt+0x833f8> │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 900e0 <__cxa_atexit@plt+0x83454> │ │ │ │ + ldr sl, [r5, #28] │ │ │ │ + ldr r1, [r5, #32] │ │ │ │ + ldr lr, [pc, #200] @ 90104 <__cxa_atexit@plt+0x83478> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #44]! @ 0x2c │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr lr, [pc, #180] @ 90108 <__cxa_atexit@plt+0x8347c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + add r1, r6, #20 │ │ │ │ + stm r1, {r0, r9, sl} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 900e8 <__cxa_atexit@plt+0x8345c> │ │ │ │ + ldr r0, [pc, #96] @ 900f8 <__cxa_atexit@plt+0x8346c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #92] @ 900fc <__cxa_atexit@plt+0x83470> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str lr, [r5, #20]! │ │ │ │ + ldr sl, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #72] @ 90100 <__cxa_atexit@plt+0x83474> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r3, #6 │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f39dc <__cxa_atexit@plt+0x3e6d50> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + b 900ec <__cxa_atexit@plt+0x83460> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffa8c │ │ │ │ + @ instruction: 0xfffffc60 │ │ │ │ + tsteq r2, #116, 28 @ 0x740 │ │ │ │ + @ instruction: 0xfffffba4 │ │ │ │ + tsteq r2, #216, 28 @ 0xd80 │ │ │ │ + rsceq fp, pc, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b a3034 <__cxa_atexit@plt+0x963a8> │ │ │ │ - rsceq fp, pc, #100, 4 @ 0x40000006 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 90160 <__cxa_atexit@plt+0x834d4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 90158 <__cxa_atexit@plt+0x834cc> │ │ │ │ + ldr r8, [pc, #40] @ 90168 <__cxa_atexit@plt+0x834dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 9016c <__cxa_atexit@plt+0x834e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r1, r2, #1342177288 @ 0x50000008 │ │ │ │ + tsteq r2, #220, 26 @ 0x3700 │ │ │ │ + rsceq fp, pc, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 8ff34 <__cxa_atexit@plt+0x832a8> │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 901c4 <__cxa_atexit@plt+0x83538> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 901bc <__cxa_atexit@plt+0x83530> │ │ │ │ + ldr r8, [pc, #40] @ 901cc <__cxa_atexit@plt+0x83540> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 901d0 <__cxa_atexit@plt+0x83544> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r1, r2, #-2147483586 @ 0x8000003e │ │ │ │ + tsteq r2, #120, 26 @ 0x1e00 │ │ │ │ + rsceq fp, pc, #120, 10 @ 0x1e000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 9022c <__cxa_atexit@plt+0x835a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 8ff2c <__cxa_atexit@plt+0x832a0> │ │ │ │ - ldr r3, [pc, #52] @ 8ff3c <__cxa_atexit@plt+0x832b0> │ │ │ │ + beq 90224 <__cxa_atexit@plt+0x83598> │ │ │ │ + ldr r3, [pc, #44] @ 90234 <__cxa_atexit@plt+0x835a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 8ff40 <__cxa_atexit@plt+0x832b4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 8ff44 <__cxa_atexit@plt+0x832b8> │ │ │ │ + ldr r2, [pc, #40] @ 90238 <__cxa_atexit@plt+0x835ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f3a04 <__cxa_atexit@plt+0x3e6d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq fp, pc, #16, 4 │ │ │ │ - rsceq fp, pc, #28, 4 @ 0xc0000001 │ │ │ │ - tsteq r2, #28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8ff94 <__cxa_atexit@plt+0x83308> │ │ │ │ - ldr r2, [pc, #32] @ 8ffa4 <__cxa_atexit@plt+0x83318> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + rsceq fp, pc, #56, 10 @ 0xe000000 │ │ │ │ + tsteq r2, #20, 26 @ 0x500 │ │ │ │ + rsceq fp, pc, #16, 10 @ 0x4000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 90294 <__cxa_atexit@plt+0x83608> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9028c <__cxa_atexit@plt+0x83600> │ │ │ │ + ldr r3, [pc, #44] @ 9029c <__cxa_atexit@plt+0x83610> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 902a0 <__cxa_atexit@plt+0x83614> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f3a04 <__cxa_atexit@plt+0x3e6d78> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8fff4 <__cxa_atexit@plt+0x83368> │ │ │ │ - ldr r2, [pc, #32] @ 90004 <__cxa_atexit@plt+0x83378> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - rsceq fp, pc, #64, 2 │ │ │ │ + rsceq fp, pc, #208, 8 @ 0xd0000000 │ │ │ │ + tsteq r2, #172, 24 @ 0xac00 │ │ │ │ + rsceq fp, pc, #76, 6 @ 0x30000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 902f8 <__cxa_atexit@plt+0x8366c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 902f0 <__cxa_atexit@plt+0x83664> │ │ │ │ + ldr r8, [pc, #40] @ 90300 <__cxa_atexit@plt+0x83674> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 90304 <__cxa_atexit@plt+0x83678> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r1, r2, #118 @ 0x76 │ │ │ │ + tsteq r2, #68, 24 @ 0x4400 │ │ │ │ + rsceq fp, pc, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #116 @ 0x74 │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 90050 <__cxa_atexit@plt+0x833c4> │ │ │ │ - ldr r7, [pc, #52] @ 90060 <__cxa_atexit@plt+0x833d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 90044 <__cxa_atexit@plt+0x833b8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 90074 <__cxa_atexit@plt+0x833e8> │ │ │ │ + bhi 9038c <__cxa_atexit@plt+0x83700> │ │ │ │ + ldr r3, [pc, #112] @ 9039c <__cxa_atexit@plt+0x83710> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 90370 <__cxa_atexit@plt+0x836e4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 90380 <__cxa_atexit@plt+0x836f4> │ │ │ │ + ldr r3, [pc, #76] @ 903a0 <__cxa_atexit@plt+0x83714> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r1, r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 90384 <__cxa_atexit@plt+0x836f8> │ │ │ │ + b 90410 <__cxa_atexit@plt+0x83784> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 90064 <__cxa_atexit@plt+0x833d8> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 903a4 <__cxa_atexit@plt+0x83718> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq fp, pc, #12, 2 │ │ │ │ - rsceq fp, pc, #228 @ 0xe4 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + rsceq fp, pc, #108, 8 @ 0x6c000000 │ │ │ │ + rsceq fp, pc, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 900b0 <__cxa_atexit@plt+0x83424> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r1, [pc, #76] @ 900e4 <__cxa_atexit@plt+0x83458> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 900cc <__cxa_atexit@plt+0x83440> │ │ │ │ - b 900f4 <__cxa_atexit@plt+0x83468> │ │ │ │ - ldr r5, [pc, #40] @ 900e0 <__cxa_atexit@plt+0x83454> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 903f0 <__cxa_atexit@plt+0x83764> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + ldr r0, [pc, #40] @ 90400 <__cxa_atexit@plt+0x83774> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 900d4 <__cxa_atexit@plt+0x83448> │ │ │ │ - mov r5, r3 │ │ │ │ - b 90508 <__cxa_atexit@plt+0x8387c> │ │ │ │ + beq 903f8 <__cxa_atexit@plt+0x8376c> │ │ │ │ + b 90410 <__cxa_atexit@plt+0x83784> │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq fp, pc, #228, 6 @ 0x90000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 90478 <__cxa_atexit@plt+0x837ec> │ │ │ │ + ldr r2, [pc, #136] @ 904ac <__cxa_atexit@plt+0x83820> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 90484 <__cxa_atexit@plt+0x837f8> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 90490 <__cxa_atexit@plt+0x83804> │ │ │ │ + ldr r2, [pc, #84] @ 904b0 <__cxa_atexit@plt+0x83824> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 904a0 <__cxa_atexit@plt+0x83814> │ │ │ │ + mov r7, r3 │ │ │ │ + b 9051c <__cxa_atexit@plt+0x83890> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #8 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq fp, pc, #100 @ 0x64 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [pc, #28] @ 904b4 <__cxa_atexit@plt+0x83828> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + rsceq fp, pc, #88, 6 @ 0x60000001 │ │ │ │ + rsceq fp, pc, #48, 6 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add lr, sp, #68 @ 0x44 │ │ │ │ - stm lr, {r4, r6, fp} │ │ │ │ - ldr r1, [pc, #516] @ 90308 <__cxa_atexit@plt+0x8367c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - str r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - str r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [r7, #19] │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r7, #23] │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r7, #27] │ │ │ │ - str r6, [sp, #28] │ │ │ │ - ldr r6, [r7, #31] │ │ │ │ - str r6, [sp, #24] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-104]! @ 0xffffff98 │ │ │ │ - ldr r6, [r7, #55] @ 0x37 │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - ldr r6, [r7, #59] @ 0x3b │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r4, [r7, #63] @ 0x3f │ │ │ │ - ldr r6, [r7, #67] @ 0x43 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r6, [r7, #71] @ 0x47 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r7, #75] @ 0x4b │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr sl, [r7, #79] @ 0x4f │ │ │ │ - ldr r6, [r7, #83] @ 0x53 │ │ │ │ - str r6, [sp, #32] │ │ │ │ - ldr r6, [r7, #87] @ 0x57 │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r6, [r7, #91] @ 0x5b │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r6, [r7, #95] @ 0x5f │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr fp, [r7, #99] @ 0x63 │ │ │ │ - ldr ip, [r7, #103] @ 0x67 │ │ │ │ - ldr r8, [r7, #107] @ 0x6b │ │ │ │ - ldr r9, [r7, #111] @ 0x6f │ │ │ │ - ldr r6, [r7, #35] @ 0x23 │ │ │ │ - ldr lr, [r7, #39] @ 0x27 │ │ │ │ - ldr r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r1, [r7, #47] @ 0x2f │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r4, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [sp] │ │ │ │ - sub r4, r5, #24 │ │ │ │ - stm r4, {r3, fp, ip} │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - str r3, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - sub r4, r5, #64 @ 0x40 │ │ │ │ - stm r4, {r3, r6, lr} │ │ │ │ - str r0, [r5, #-52] @ 0xffffffcc │ │ │ │ - str r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r6, [sp, #36] @ 0x24 │ │ │ │ - str r6, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - str r6, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r6, [sp, #60] @ 0x3c │ │ │ │ - str r6, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r6, [sp, #56] @ 0x38 │ │ │ │ - str r6, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - str r6, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r6, [sp, #48] @ 0x30 │ │ │ │ - str r6, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ - str r6, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r6, [sp, #64] @ 0x40 │ │ │ │ - str r6, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r6, [sp, #44] @ 0x2c │ │ │ │ - str r6, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - str r6, [r5, #-72] @ 0xffffffb8 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 904f0 <__cxa_atexit@plt+0x83864> │ │ │ │ + ldr r3, [pc, #48] @ 90508 <__cxa_atexit@plt+0x8387c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 902c4 <__cxa_atexit@plt+0x83638> │ │ │ │ - mov r1, r2 │ │ │ │ - ldr fp, [sp, #76] @ 0x4c │ │ │ │ - ldr r4, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 902f4 <__cxa_atexit@plt+0x83668> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 902dc <__cxa_atexit@plt+0x83650> │ │ │ │ - ldr r7, [pc, #116] @ 90314 <__cxa_atexit@plt+0x83688> │ │ │ │ + beq 90500 <__cxa_atexit@plt+0x83874> │ │ │ │ + b 9051c <__cxa_atexit@plt+0x83890> │ │ │ │ + ldr r7, [pc, #20] @ 9050c <__cxa_atexit@plt+0x83880> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #-64] @ 0xffffffc0 │ │ │ │ - sub r1, r2, #3 │ │ │ │ - str r1, [r5, #-64] @ 0xffffffc0 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - sub r5, r5, #100 @ 0x64 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 903a0 <__cxa_atexit@plt+0x83714> │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq fp, pc, #248, 4 @ 0x8000000f │ │ │ │ + rsceq fp, pc, #216, 4 @ 0x8000000d │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 9055c <__cxa_atexit@plt+0x838d0> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 9057c <__cxa_atexit@plt+0x838f0> │ │ │ │ + ldr r1, [pc, #160] @ 905e4 <__cxa_atexit@plt+0x83958> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 905c0 <__cxa_atexit@plt+0x83934> │ │ │ │ + b 905f8 <__cxa_atexit@plt+0x8396c> │ │ │ │ + ldr r1, [pc, #124] @ 905e0 <__cxa_atexit@plt+0x83954> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 905c0 <__cxa_atexit@plt+0x83934> │ │ │ │ + b 90848 <__cxa_atexit@plt+0x83bbc> │ │ │ │ + ldr r1, [pc, #84] @ 905d8 <__cxa_atexit@plt+0x8394c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 905c0 <__cxa_atexit@plt+0x83934> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 905c8 <__cxa_atexit@plt+0x8393c> │ │ │ │ + ldr r3, [pc, #52] @ 905dc <__cxa_atexit@plt+0x83950> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 905c0 <__cxa_atexit@plt+0x83934> │ │ │ │ + b 90aec <__cxa_atexit@plt+0x83e60> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #68] @ 0x44 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ - ldr fp, [sp, #76] @ 0x4c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 9030c <__cxa_atexit@plt+0x83680> │ │ │ │ + ldr r7, [pc, #24] @ 905e8 <__cxa_atexit@plt+0x8395c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #32] @ 90310 <__cxa_atexit@plt+0x83684> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + andeq r0, r0, r0, lsl r5 │ │ │ │ + andeq r0, r0, r0, asr #10 │ │ │ │ + andeq r0, r0, r0, ror #5 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + rsceq fp, pc, #32, 4 │ │ │ │ + rsceq fp, pc, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9064c <__cxa_atexit@plt+0x839c0> │ │ │ │ + ldr r2, [pc, #200] @ 906d4 <__cxa_atexit@plt+0x83a48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 9065c <__cxa_atexit@plt+0x839d0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 90668 <__cxa_atexit@plt+0x839dc> │ │ │ │ + ldr r2, [pc, #160] @ 906d8 <__cxa_atexit@plt+0x83a4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3a0c <__cxa_atexit@plt+0x3e6d80> │ │ │ │ + ldr r7, [pc, #136] @ 906dc <__cxa_atexit@plt+0x83a50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 906c0 <__cxa_atexit@plt+0x83a34> │ │ │ │ + ldr r8, [pc, #96] @ 906e0 <__cxa_atexit@plt+0x83a54> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #92] @ 906e4 <__cxa_atexit@plt+0x83a58> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + sub r0, r2, #18 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, lsl r2 │ │ │ │ - rsceq sl, pc, #112, 28 @ 0x700 │ │ │ │ - rsceq sl, pc, #100, 28 @ 0x640 │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - rsceq sl, pc, #52, 28 @ 0x340 │ │ │ │ - sbcseq r1, r2, #84, 4 @ 0x40000005 │ │ │ │ - andeq r0, r1, pc, lsl r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + rsceq fp, pc, #156, 2 @ 0x27 │ │ │ │ + tsteq r2, #172, 16 @ 0xac0000 │ │ │ │ + tsteq r2, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 90714 <__cxa_atexit@plt+0x83a88> │ │ │ │ + ldr r3, [pc, #120] @ 9077c <__cxa_atexit@plt+0x83af0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3a0c <__cxa_atexit@plt+0x3e6d80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 90384 <__cxa_atexit@plt+0x836f8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 9036c <__cxa_atexit@plt+0x836e0> │ │ │ │ - ldr r7, [pc, #84] @ 9039c <__cxa_atexit@plt+0x83710> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - sub r1, r3, #3 │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + bcc 9076c <__cxa_atexit@plt+0x83ae0> │ │ │ │ + ldr r8, [pc, #84] @ 90780 <__cxa_atexit@plt+0x83af4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #80] @ 90784 <__cxa_atexit@plt+0x83af8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + sub r0, r3, #18 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 903a0 <__cxa_atexit@plt+0x83714> │ │ │ │ - ldr r7, [pc, #32] @ 90394 <__cxa_atexit@plt+0x83708> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #116 @ 0x74 │ │ │ │ - ldr r0, [pc, #24] @ 90398 <__cxa_atexit@plt+0x8370c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + bx ip │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - rsceq sl, pc, #224, 26 @ 0x3800 │ │ │ │ - rsceq sl, pc, #212, 26 @ 0x3500 │ │ │ │ - @ instruction: 0xfffffc7c │ │ │ │ - mov fp, r7 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + tsteq r2, #0, 16 │ │ │ │ + tsteq r2, #28, 26 @ 0x700 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #24 │ │ │ │ + mvn r1, r7 │ │ │ │ + tst r1, #3 │ │ │ │ + bne 907d4 <__cxa_atexit@plt+0x83b48> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 904c4 <__cxa_atexit@plt+0x83838> │ │ │ │ - ldm r5, {r7, r9} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + bcc 90820 <__cxa_atexit@plt+0x83b94> │ │ │ │ + ldr r8, [pc, #124] @ 90834 <__cxa_atexit@plt+0x83ba8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #120] @ 90838 <__cxa_atexit@plt+0x83bac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 907fc <__cxa_atexit@plt+0x83b70> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 90820 <__cxa_atexit@plt+0x83b94> │ │ │ │ + ldr r8, [pc, #72] @ 9082c <__cxa_atexit@plt+0x83ba0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #68] @ 90830 <__cxa_atexit@plt+0x83ba4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + sub r0, r6, #18 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #72, 14 @ 0x1200000 │ │ │ │ + tsteq r2, #100, 24 @ 0x6400 │ │ │ │ + tsteq r2, #116, 14 @ 0x1d00000 │ │ │ │ + tsteq r2, #144, 24 @ 0x9000 │ │ │ │ + rsceq sl, pc, #172, 30 @ 0x2b0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9089c <__cxa_atexit@plt+0x83c10> │ │ │ │ + ldr r2, [pc, #200] @ 90924 <__cxa_atexit@plt+0x83c98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 908ac <__cxa_atexit@plt+0x83c20> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 908b8 <__cxa_atexit@plt+0x83c2c> │ │ │ │ + ldr r2, [pc, #160] @ 90928 <__cxa_atexit@plt+0x83c9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - ldr r0, [r5, #100] @ 0x64 │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr ip, [r5, #40] @ 0x28 │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr fp, [r5, #32] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r6, [sp] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr r1, [pc, #236] @ 904e0 <__cxa_atexit@plt+0x83854> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r0, r7, r9} │ │ │ │ - add r0, r3, #20 │ │ │ │ - stm r0, {r2, r8, lr} │ │ │ │ - str fp, [r3, #32] │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr r6, [r5, #56] @ 0x38 │ │ │ │ - ldr r7, [r5, #64] @ 0x40 │ │ │ │ - ldr r8, [r5, #92] @ 0x5c │ │ │ │ - ldr r9, [r5, #76] @ 0x4c │ │ │ │ - ldr fp, [r5, #72] @ 0x48 │ │ │ │ - ldr lr, [r5, #108] @ 0x6c │ │ │ │ - ldr r4, [r5, #68] @ 0x44 │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str lr, [r3, #56] @ 0x38 │ │ │ │ - str r6, [r3, #60] @ 0x3c │ │ │ │ - str r7, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - str r4, [r3, #68] @ 0x44 │ │ │ │ - str fp, [r3, #72] @ 0x48 │ │ │ │ - str r9, [r3, #76] @ 0x4c │ │ │ │ - str r8, [r3, #80] @ 0x50 │ │ │ │ - str r7, [r3, #84] @ 0x54 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r1, [r3, #92] @ 0x5c │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #80] @ 0x50 │ │ │ │ - ldr r2, [r5, #84] @ 0x54 │ │ │ │ - ldr r1, [r5, #88] @ 0x58 │ │ │ │ - ldr r0, [r5, #96] @ 0x60 │ │ │ │ - str r7, [r3, #100] @ 0x64 │ │ │ │ - str r4, [r3, #104] @ 0x68 │ │ │ │ - str r2, [r3, #108] @ 0x6c │ │ │ │ - str r1, [r3, #112] @ 0x70 │ │ │ │ - str r0, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3a0c <__cxa_atexit@plt+0x3e6d80> │ │ │ │ + ldr r7, [pc, #136] @ 9092c <__cxa_atexit@plt+0x83ca0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #24] @ 904e4 <__cxa_atexit@plt+0x83858> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #116 @ 0x74 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #32, 24 @ 0x2000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - sbcseq r1, r2, #144 @ 0x90 │ │ │ │ - andeq r0, r0, pc, lsl r0 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 903a0 <__cxa_atexit@plt+0x83714> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 90910 <__cxa_atexit@plt+0x83c84> │ │ │ │ + ldr r8, [pc, #96] @ 90930 <__cxa_atexit@plt+0x83ca4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #92] @ 90934 <__cxa_atexit@plt+0x83ca8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + sub r0, r2, #18 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + rsceq sl, pc, #76, 30 @ 0x130 │ │ │ │ + tsteq r2, #92, 12 @ 0x5c00000 │ │ │ │ + tsteq r2, #120, 22 @ 0x1e000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 90964 <__cxa_atexit@plt+0x83cd8> │ │ │ │ + ldr r3, [pc, #120] @ 909cc <__cxa_atexit@plt+0x83d40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3a0c <__cxa_atexit@plt+0x3e6d80> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 909bc <__cxa_atexit@plt+0x83d30> │ │ │ │ + ldr r8, [pc, #84] @ 909d0 <__cxa_atexit@plt+0x83d44> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #80] @ 909d4 <__cxa_atexit@plt+0x83d48> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r3, #18 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + tsteq r2, #176, 10 @ 0x2c000000 │ │ │ │ + tsteq r2, #204, 20 @ 0xcc000 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ + mvn r1, r7 │ │ │ │ + tst r1, #3 │ │ │ │ + bne 90a24 <__cxa_atexit@plt+0x83d98> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 906a0 <__cxa_atexit@plt+0x83a14> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [r7, #55] @ 0x37 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - ldr r2, [r7, #59] @ 0x3b │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [r7, #63] @ 0x3f │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r2, [r7, #67] @ 0x43 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r7, #71] @ 0x47 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r7, #75] @ 0x4b │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [r7, #79] @ 0x4f │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r7, #83] @ 0x53 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r7, #87] @ 0x57 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r7, #91] @ 0x5b │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [r7, #95] @ 0x5f │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r9, [r7, #99] @ 0x63 │ │ │ │ - ldr sl, [r7, #103] @ 0x67 │ │ │ │ - str fp, [sp, #56] @ 0x38 │ │ │ │ - ldr fp, [r7, #107] @ 0x6b │ │ │ │ - ldr ip, [r7, #111] @ 0x6f │ │ │ │ - ldr r8, [r7, #27] │ │ │ │ - ldr r2, [r7, #35] @ 0x23 │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r7, #39] @ 0x27 │ │ │ │ - ldr r2, [r7, #43] @ 0x2b │ │ │ │ - ldr r0, [r7, #47] @ 0x2f │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r0, [pc, #204] @ 906ac <__cxa_atexit@plt+0x83a20> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub lr, r6, #3 │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - sub lr, r5, #28 │ │ │ │ - stm lr, {r7, r9, sl, fp} │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r8, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ - str r1, [r5, #-60] @ 0xffffffc4 │ │ │ │ - str r2, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r7, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - str r7, [r5, #-104]! @ 0xffffff98 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - b 906b0 <__cxa_atexit@plt+0x83a24> │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 90a70 <__cxa_atexit@plt+0x83de4> │ │ │ │ + ldr r8, [pc, #124] @ 90a84 <__cxa_atexit@plt+0x83df8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #120] @ 90a88 <__cxa_atexit@plt+0x83dfc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 90a4c <__cxa_atexit@plt+0x83dc0> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 90a70 <__cxa_atexit@plt+0x83de4> │ │ │ │ + ldr r8, [pc, #72] @ 90a7c <__cxa_atexit@plt+0x83df0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #68] @ 90a80 <__cxa_atexit@plt+0x83df4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + sub r0, r6, #18 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff984 │ │ │ │ - mov fp, r7 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #248, 8 @ 0xf8000000 │ │ │ │ + tsteq r2, #20, 20 @ 0x14000 │ │ │ │ + tsteq r2, #36, 10 @ 0x9000000 │ │ │ │ + tsteq r2, #64, 20 @ 0x40000 │ │ │ │ + rsceq sl, pc, #92, 26 @ 0x1700 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 90ac4 <__cxa_atexit@plt+0x83e38> │ │ │ │ + ldr r3, [pc, #48] @ 90adc <__cxa_atexit@plt+0x83e50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 90ad4 <__cxa_atexit@plt+0x83e48> │ │ │ │ + b 90aec <__cxa_atexit@plt+0x83e60> │ │ │ │ + ldr r7, [pc, #20] @ 90ae0 <__cxa_atexit@plt+0x83e54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq sl, pc, #36, 26 @ 0x900 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #24 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 90b64 <__cxa_atexit@plt+0x83ed8> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + ldr ip, [r5, #28] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 90b98 <__cxa_atexit@plt+0x83f0c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 907cc <__cxa_atexit@plt+0x83b40> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr lr, [pc, #268] @ 907e4 <__cxa_atexit@plt+0x83b58> │ │ │ │ + bcc 90c18 <__cxa_atexit@plt+0x83f8c> │ │ │ │ + mov r7, lr │ │ │ │ + ldr lr, [pc, #252] @ 90c34 <__cxa_atexit@plt+0x83fa8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ - ldr r9, [r5, #68] @ 0x44 │ │ │ │ - add ip, r5, #72 @ 0x48 │ │ │ │ - ldm ip, {r8, sl, fp, ip} │ │ │ │ - ldr r4, [r5, #88] @ 0x58 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr lr, [r5, #92] @ 0x5c │ │ │ │ - str r6, [r3, #44] @ 0x2c │ │ │ │ - ldr r4, [pc, #144] @ 907e8 <__cxa_atexit@plt+0x83b5c> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - add r4, r4, #1 │ │ │ │ - str r4, [r3, #56] @ 0x38 │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r9, [r3, #68] @ 0x44 │ │ │ │ - add r6, r3, #72 @ 0x48 │ │ │ │ - stm r6, {r8, sl, lr} │ │ │ │ - str r4, [r3, #84] @ 0x54 │ │ │ │ - add lr, r3, #88 @ 0x58 │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - add lr, r3, #100 @ 0x64 │ │ │ │ - stm lr, {r7, fp, ip} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - ldr r6, [sp] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #108]! @ 0x6c │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + ldr r8, [pc, #248] @ 90c38 <__cxa_atexit@plt+0x83fac> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #32]! │ │ │ │ + sub r1, r6, #18 │ │ │ │ + stmib r3, {r8, ip} │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r2 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 90c18 <__cxa_atexit@plt+0x83f8c> │ │ │ │ + ldr lr, [pc, #184] @ 90c2c <__cxa_atexit@plt+0x83fa0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #180] @ 90c30 <__cxa_atexit@plt+0x83fa4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r5, #32]! │ │ │ │ + sub r7, r6, #18 │ │ │ │ + stmib r3, {r1, r8, sl, lr} │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r2 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 90c18 <__cxa_atexit@plt+0x83f8c> │ │ │ │ + str lr, [sp] │ │ │ │ + ldr r1, [pc, #120] @ 90c24 <__cxa_atexit@plt+0x83f98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + add r5, r5, #32 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + cmp lr, r2 │ │ │ │ + ble 90bf8 <__cxa_atexit@plt+0x83f6c> │ │ │ │ + ldr lr, [pc, #104] @ 90c3c <__cxa_atexit@plt+0x83fb0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + mov r0, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #24] @ 907ec <__cxa_atexit@plt+0x83b60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #116 @ 0x74 │ │ │ │ + ldr lr, [pc, #40] @ 90c28 <__cxa_atexit@plt+0x83f9c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5] │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + bx r2 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #60, 18 @ 0xf0000 │ │ │ │ - tsteq r2, #244, 14 @ 0x3d00000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - mrc 4, 0, r3, cr0, cr11, {0} │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 906b0 <__cxa_atexit@plt+0x83a24> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9089c <__cxa_atexit@plt+0x83c10> │ │ │ │ - ldr r7, [pc, #144] @ 908bc <__cxa_atexit@plt+0x83c30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #136] @ 908c0 <__cxa_atexit@plt+0x83c34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #128, 6 │ │ │ │ + tsteq r2, #80, 16 @ 0x500000 │ │ │ │ + tsteq r2, #220, 16 @ 0xdc0000 │ │ │ │ + tsteq r2, #176, 6 @ 0xc0000002 │ │ │ │ + tsteq r2, #24, 18 @ 0x60000 │ │ │ │ + tsteq r2, #236, 6 @ 0xb0000003 │ │ │ │ + tsteq r2, #124, 16 @ 0x7c0000 │ │ │ │ + rsceq sl, pc, #164, 22 @ 0x29000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 90cc4 <__cxa_atexit@plt+0x84038> │ │ │ │ + ldr r3, [pc, #112] @ 90cd4 <__cxa_atexit@plt+0x84048> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 90ca8 <__cxa_atexit@plt+0x8401c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 90cb8 <__cxa_atexit@plt+0x8402c> │ │ │ │ + ldr r3, [pc, #76] @ 90cd8 <__cxa_atexit@plt+0x8404c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 90894 <__cxa_atexit@plt+0x83c08> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r9, #4] │ │ │ │ - ldr lr, [pc, #96] @ 908b0 <__cxa_atexit@plt+0x83c24> │ │ │ │ - umull r0, r1, r2, lr │ │ │ │ - ldr r8, [pc, #92] @ 908b4 <__cxa_atexit@plt+0x83c28> │ │ │ │ - eor r0, r1, r0 │ │ │ │ - rev r1, r2 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r2, r0, lr │ │ │ │ - eor r2, r2, r2, lsr #16 │ │ │ │ - mul r2, r2, r8 │ │ │ │ - ldr r1, [pc, #68] @ 908b8 <__cxa_atexit@plt+0x83c2c> │ │ │ │ - eor r2, r2, r2, lsr #13 │ │ │ │ - mul r2, r2, r1 │ │ │ │ - ldr r1, [pc, #68] @ 908c4 <__cxa_atexit@plt+0x83c38> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #-4] │ │ │ │ - eor r8, r2, r2, lsr #16 │ │ │ │ - stmdb r3, {r0, r1} │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ + beq 90cbc <__cxa_atexit@plt+0x84030> │ │ │ │ + b 90d48 <__cxa_atexit@plt+0x840bc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 908c8 <__cxa_atexit@plt+0x83c3c> │ │ │ │ + ldr r7, [pc, #16] @ 90cdc <__cxa_atexit@plt+0x84050> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r2, #240, 22 @ 0x3c000 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq sl, pc, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + rsceq sl, pc, #60, 22 @ 0xf000 │ │ │ │ + rsceq sl, pc, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - ldr r2, [pc, #68] @ 90928 <__cxa_atexit@plt+0x83c9c> │ │ │ │ - umull r1, r0, r3, r2 │ │ │ │ - ldr lr, [pc, #64] @ 9092c <__cxa_atexit@plt+0x83ca0> │ │ │ │ - eor r0, r0, r1 │ │ │ │ - rev r1, r3 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r0, r0, r2 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - mul r3, r0, lr │ │ │ │ - ldr r2, [pc, #40] @ 90930 <__cxa_atexit@plt+0x83ca4> │ │ │ │ - eor r3, r3, r3, lsr #13 │ │ │ │ - mul r3, r3, r2 │ │ │ │ - ldr r2, [pc, #32] @ 90934 <__cxa_atexit@plt+0x83ca8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - eor r8, r3, r3, lsr #16 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 90954 <__cxa_atexit@plt+0x83cc8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r7, [pc, #12] @ 90968 <__cxa_atexit@plt+0x83cdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 90d28 <__cxa_atexit@plt+0x8409c> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + ldr r0, [pc, #40] @ 90d38 <__cxa_atexit@plt+0x840ac> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 90d30 <__cxa_atexit@plt+0x840a4> │ │ │ │ + b 90d48 <__cxa_atexit@plt+0x840bc> │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #60, 12 @ 0x3c00000 │ │ │ │ - rsceq sl, pc, #244, 14 @ 0x3d00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq sl, pc, #172, 20 @ 0xac000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 90db8 <__cxa_atexit@plt+0x8412c> │ │ │ │ + ldr r2, [pc, #144] @ 90dec <__cxa_atexit@plt+0x84160> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 909b4 <__cxa_atexit@plt+0x83d28> │ │ │ │ - ldr r7, [pc, #52] @ 909c8 <__cxa_atexit@plt+0x83d3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 90dc4 <__cxa_atexit@plt+0x84138> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 90dd0 <__cxa_atexit@plt+0x84144> │ │ │ │ + ldr r2, [pc, #92] @ 90df0 <__cxa_atexit@plt+0x84164> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r3, [r5] │ │ │ │ str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 909a8 <__cxa_atexit@plt+0x83d1c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 909dc <__cxa_atexit@plt+0x83d50> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 90de0 <__cxa_atexit@plt+0x84154> │ │ │ │ + mov r7, r3 │ │ │ │ + b 90e68 <__cxa_atexit@plt+0x841dc> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 909cc <__cxa_atexit@plt+0x83d40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sl, pc, #188, 14 @ 0x2f00000 │ │ │ │ - rsceq sl, pc, #148, 14 @ 0x2500000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #28] @ 90df4 <__cxa_atexit@plt+0x84168> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsceq sl, pc, #24, 20 @ 0x18000 │ │ │ │ + rsceq sl, pc, #240, 18 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #208] @ 90ab4 <__cxa_atexit@plt+0x83e28> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 90e3c <__cxa_atexit@plt+0x841b0> │ │ │ │ + ldr r3, [pc, #60] @ 90e54 <__cxa_atexit@plt+0x841c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #43] @ 0x2b │ │ │ │ - str r3, [r5] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 90a78 <__cxa_atexit@plt+0x83dec> │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 90a90 <__cxa_atexit@plt+0x83e04> │ │ │ │ - ldr r7, [pc, #176] @ 90ab8 <__cxa_atexit@plt+0x83e2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ - ldr r7, [pc, #164] @ 90abc <__cxa_atexit@plt+0x83e30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 90a84 <__cxa_atexit@plt+0x83df8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r9, #4] │ │ │ │ - ldr lr, [pc, #120] @ 90aa8 <__cxa_atexit@plt+0x83e1c> │ │ │ │ - umull r0, r8, r1, lr │ │ │ │ - ldr sl, [pc, #116] @ 90aac <__cxa_atexit@plt+0x83e20> │ │ │ │ - eor r0, r8, r0 │ │ │ │ - rev r1, r1 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r1, r0, lr │ │ │ │ - eor r1, r1, r1, lsr #16 │ │ │ │ - mul r1, r1, sl │ │ │ │ - ldr r0, [pc, #92] @ 90ab0 <__cxa_atexit@plt+0x83e24> │ │ │ │ - eor r1, r1, r1, lsr #13 │ │ │ │ - mul r1, r1, r0 │ │ │ │ - ldr r0, [pc, #96] @ 90ac0 <__cxa_atexit@plt+0x83e34> │ │ │ │ - add r0, pc, r0 │ │ │ │ - eor r8, r1, r1, lsr #16 │ │ │ │ + beq 90e4c <__cxa_atexit@plt+0x841c0> │ │ │ │ + b 90e68 <__cxa_atexit@plt+0x841dc> │ │ │ │ + ldr r7, [pc, #20] @ 90e58 <__cxa_atexit@plt+0x841cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq sl, pc, #172, 18 @ 0x2b0000 │ │ │ │ + rsceq sl, pc, #140, 18 @ 0x230000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 90ec8 <__cxa_atexit@plt+0x8423c> │ │ │ │ + ldr r2, [pc, #104] @ 90ee4 <__cxa_atexit@plt+0x84258> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 90ed8 <__cxa_atexit@plt+0x8424c> │ │ │ │ + ldr r2, [pc, #64] @ 90ee8 <__cxa_atexit@plt+0x8425c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 90ed8 <__cxa_atexit@plt+0x8424c> │ │ │ │ mov r5, r3 │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + b 90f30 <__cxa_atexit@plt+0x842a4> │ │ │ │ + ldr r7, [pc, #28] @ 90eec <__cxa_atexit@plt+0x84260> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq sl, pc, #32, 18 @ 0x80000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 90f24 <__cxa_atexit@plt+0x84298> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 90f1c <__cxa_atexit@plt+0x84290> │ │ │ │ + b 90f30 <__cxa_atexit@plt+0x842a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 90fb0 <__cxa_atexit@plt+0x84324> │ │ │ │ + ldr r1, [pc, #112] @ 90fbc <__cxa_atexit@plt+0x84330> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + add lr, r5, #32 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + ldr r8, [pc, #84] @ 90fc0 <__cxa_atexit@plt+0x84334> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + cmp r2, r0 │ │ │ │ + ble 90f84 <__cxa_atexit@plt+0x842f8> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + b 90f90 <__cxa_atexit@plt+0x84304> │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr ip, [r5, #32] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + mov r5, lr │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #224, 30 @ 0x380 │ │ │ │ + tsteq r2, #228, 8 @ 0xe4000000 │ │ │ │ + rsceq sl, pc, #36, 16 @ 0x240000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 91038 <__cxa_atexit@plt+0x843ac> │ │ │ │ + ldr r2, [pc, #92] @ 91040 <__cxa_atexit@plt+0x843b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 91044 <__cxa_atexit@plt+0x843b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 9101c <__cxa_atexit@plt+0x84390> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 91028 <__cxa_atexit@plt+0x8439c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 90ac4 <__cxa_atexit@plt+0x83e38> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r7, [pc, #24] @ 91048 <__cxa_atexit@plt+0x843bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r2 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - tsteq r2, #16, 20 @ 0x10000 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - rsceq sl, pc, #212, 12 @ 0xd400000 │ │ │ │ - rsceq sl, pc, #156, 12 @ 0x9c00000 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + tsteq r2, #56, 30 @ 0xe0 │ │ │ │ + rsceq sl, pc, #192, 14 @ 0x3000000 │ │ │ │ + rsceq sl, pc, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 90b60 <__cxa_atexit@plt+0x83ed4> │ │ │ │ - ldr r7, [pc, #148] @ 90b84 <__cxa_atexit@plt+0x83ef8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r3, {r7, sl} │ │ │ │ - ldr r7, [pc, #140] @ 90b88 <__cxa_atexit@plt+0x83efc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90b58 <__cxa_atexit@plt+0x83ecc> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r9, #4] │ │ │ │ - ldr lr, [pc, #100] @ 90b78 <__cxa_atexit@plt+0x83eec> │ │ │ │ - umull r0, r2, r1, lr │ │ │ │ - ldr r8, [pc, #96] @ 90b7c <__cxa_atexit@plt+0x83ef0> │ │ │ │ - eor r0, r2, r0 │ │ │ │ - rev r1, r1 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r2, r0, lr │ │ │ │ - eor r2, r2, r2, lsr #16 │ │ │ │ - mul r2, r2, r8 │ │ │ │ - ldr r1, [pc, #72] @ 90b80 <__cxa_atexit@plt+0x83ef4> │ │ │ │ - eor r2, r2, r2, lsr #13 │ │ │ │ - mul r2, r2, r1 │ │ │ │ - ldr r1, [pc, #72] @ 90b8c <__cxa_atexit@plt+0x83f00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - eor r8, r2, r2, lsr #16 │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - str r1, [r3] │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 91074 <__cxa_atexit@plt+0x843e8> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + rsceq sl, pc, #132, 14 @ 0x2100000 │ │ │ │ + rsceq sl, pc, #112, 14 @ 0x1c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 910ec <__cxa_atexit@plt+0x84460> │ │ │ │ + ldr r2, [pc, #92] @ 910f4 <__cxa_atexit@plt+0x84468> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 910f8 <__cxa_atexit@plt+0x8446c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 910d0 <__cxa_atexit@plt+0x84444> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 910dc <__cxa_atexit@plt+0x84450> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 90b90 <__cxa_atexit@plt+0x83f04> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r7, [pc, #24] @ 910fc <__cxa_atexit@plt+0x84470> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r3, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - tsteq r2, #44, 18 @ 0xb0000 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - rsceq sl, pc, #4, 12 @ 0x400000 │ │ │ │ - rsceq sl, pc, #216, 10 @ 0x36000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + tsteq r2, #132, 28 @ 0x840 │ │ │ │ + rsceq sl, pc, #12, 14 @ 0x300000 │ │ │ │ + rsceq sl, pc, #232, 12 @ 0xe800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 91128 <__cxa_atexit@plt+0x8449c> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + rsceq sl, pc, #208, 12 @ 0xd000000 │ │ │ │ + rsceq sl, pc, #184, 12 @ 0xb800000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 90bdc <__cxa_atexit@plt+0x83f50> │ │ │ │ - ldr r7, [pc, #52] @ 90bf0 <__cxa_atexit@plt+0x83f64> │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 91174 <__cxa_atexit@plt+0x844e8> │ │ │ │ + ldr r7, [pc, #52] @ 91184 <__cxa_atexit@plt+0x844f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 90bd0 <__cxa_atexit@plt+0x83f44> │ │ │ │ - mov r7, r8 │ │ │ │ - b 909dc <__cxa_atexit@plt+0x83d50> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 91168 <__cxa_atexit@plt+0x844dc> │ │ │ │ + mov r7, r9 │ │ │ │ + b 91198 <__cxa_atexit@plt+0x8450c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 90bf4 <__cxa_atexit@plt+0x83f68> │ │ │ │ + ldr r7, [pc, #12] @ 91188 <__cxa_atexit@plt+0x844fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - rsceq sl, pc, #148, 10 @ 0x25000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq sl, pc, #148, 12 @ 0x9400000 │ │ │ │ + rsceq sl, pc, #92, 12 @ 0x5c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 9124c <__cxa_atexit@plt+0x845c0> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + ldr r0, [pc, #204] @ 91288 <__cxa_atexit@plt+0x845fc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-8]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 9125c <__cxa_atexit@plt+0x845d0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 91268 <__cxa_atexit@plt+0x845dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 91274 <__cxa_atexit@plt+0x845e8> │ │ │ │ + ldr lr, [pc, #152] @ 9128c <__cxa_atexit@plt+0x84600> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #148] @ 91290 <__cxa_atexit@plt+0x84604> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #144] @ 91294 <__cxa_atexit@plt+0x84608> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldm r5, {r1, r8} │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #12]! │ │ │ │ + sub r9, r5, #24 │ │ │ │ + stm r9, {r1, r6, lr} │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r6, [pc, #88] @ 91298 <__cxa_atexit@plt+0x8460c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f3a14 <__cxa_atexit@plt+0x3e6d88> │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + tsteq r2, #212, 2 @ 0x35 │ │ │ │ + rsceq sl, pc, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #32] @ 90c2c <__cxa_atexit@plt+0x83fa0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 90c30 <__cxa_atexit@plt+0x83fa4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #24] @ 90c34 <__cxa_atexit@plt+0x83fa8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq sl, pc, #228, 10 @ 0x39000000 │ │ │ │ - rsceq sl, pc, #180, 10 @ 0x2d000000 │ │ │ │ - tsteq r2, #36, 12 @ 0x2400000 │ │ │ │ - rsceq sl, pc, #204, 10 @ 0x33000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 91324 <__cxa_atexit@plt+0x84698> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 91330 <__cxa_atexit@plt+0x846a4> │ │ │ │ + ldr lr, [pc, #116] @ 91340 <__cxa_atexit@plt+0x846b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #112] @ 91344 <__cxa_atexit@plt+0x846b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #108] @ 91348 <__cxa_atexit@plt+0x846bc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #12]! │ │ │ │ + sub r9, r5, #16 │ │ │ │ + stm r9, {r1, r6, lr} │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + ldr r6, [pc, #52] @ 9134c <__cxa_atexit@plt+0x846c0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f3a14 <__cxa_atexit@plt+0x3e6d88> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + tsteq r2, #252 @ 0xfc │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 91398 <__cxa_atexit@plt+0x8470c> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 913e4 <__cxa_atexit@plt+0x84758> │ │ │ │ + ldr r8, [pc, #120] @ 913f8 <__cxa_atexit@plt+0x8476c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #116] @ 913fc <__cxa_atexit@plt+0x84770> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + sub r7, r5, #16 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + b 913c0 <__cxa_atexit@plt+0x84734> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 913e4 <__cxa_atexit@plt+0x84758> │ │ │ │ + ldr r8, [pc, #72] @ 913f0 <__cxa_atexit@plt+0x84764> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #68] @ 913f4 <__cxa_atexit@plt+0x84768> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r6, #18 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r2, #132, 22 @ 0x21000 │ │ │ │ + tsteq r2, #160 @ 0xa0 │ │ │ │ + tsteq r2, #172, 22 @ 0x2b000 │ │ │ │ + tsteq r2, #200 @ 0xc8 │ │ │ │ + rsceq sl, pc, #252, 6 @ 0xf0000003 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 90ca8 <__cxa_atexit@plt+0x8401c> │ │ │ │ - ldr r3, [pc, #92] @ 90cb8 <__cxa_atexit@plt+0x8402c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 90c98 <__cxa_atexit@plt+0x8400c> │ │ │ │ - ldr r7, [pc, #76] @ 90cbc <__cxa_atexit@plt+0x84030> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + ldr r2, [pc, #188] @ 914dc <__cxa_atexit@plt+0x84850> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #184] @ 914e0 <__cxa_atexit@plt+0x84854> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #180] @ 914e4 <__cxa_atexit@plt+0x84858> │ │ │ │ + add lr, pc, lr │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9148c <__cxa_atexit@plt+0x84800> │ │ │ │ + str r2, [r5] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 914a0 <__cxa_atexit@plt+0x84814> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 914ac <__cxa_atexit@plt+0x84820> │ │ │ │ + ldr r0, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq 914c0 <__cxa_atexit@plt+0x84834> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 914cc <__cxa_atexit@plt+0x84840> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r3, r3, #12 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bls 91438 <__cxa_atexit@plt+0x847ac> │ │ │ │ + ldr r7, [pc, #84] @ 914e8 <__cxa_atexit@plt+0x8485c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #72] @ 90cc0 <__cxa_atexit@plt+0x84034> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 90cc4 <__cxa_atexit@plt+0x84038> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - add r3, r3, #2 │ │ │ │ - add sl, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 90cc8 <__cxa_atexit@plt+0x8403c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #56] @ 914ec <__cxa_atexit@plt+0x84860> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq sl, pc, #128, 10 @ 0x20000000 │ │ │ │ - rsceq sl, pc, #80, 10 @ 0x14000000 │ │ │ │ - tsteq r2, #192, 10 @ 0x30000000 │ │ │ │ - rsceq sl, pc, #120, 10 @ 0x1e000000 │ │ │ │ - rsceq sl, pc, #60, 10 @ 0xf000000 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + rsceq sl, pc, #132, 6 @ 0x10000002 │ │ │ │ + tsteq r2, #160, 30 @ 0x280 │ │ │ │ + rsceq sl, pc, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 90d04 <__cxa_atexit@plt+0x84078> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #32] @ 90d08 <__cxa_atexit@plt+0x8407c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 91550 <__cxa_atexit@plt+0x848c4> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #104] @ 91580 <__cxa_atexit@plt+0x848f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #28] @ 90d0c <__cxa_atexit@plt+0x84080> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r2, #2 │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq sl, pc, #16, 10 @ 0x4000000 │ │ │ │ - rsceq sl, pc, #224, 8 @ 0xe0000000 │ │ │ │ - tsteq r2, #80, 10 @ 0x14000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 90da4 <__cxa_atexit@plt+0x84118> │ │ │ │ - ldr r7, [pc, #144] @ 90dc4 <__cxa_atexit@plt+0x84138> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #136] @ 90dc8 <__cxa_atexit@plt+0x8413c> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 91564 <__cxa_atexit@plt+0x848d8> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 91570 <__cxa_atexit@plt+0x848e4> │ │ │ │ + ldr r3, [pc, #72] @ 91584 <__cxa_atexit@plt+0x848f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 91410 <__cxa_atexit@plt+0x84784> │ │ │ │ + ldr r7, [pc, #48] @ 91588 <__cxa_atexit@plt+0x848fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90d9c <__cxa_atexit@plt+0x84110> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r9, #4] │ │ │ │ - ldr lr, [pc, #96] @ 90db8 <__cxa_atexit@plt+0x8412c> │ │ │ │ - umull r0, r1, r2, lr │ │ │ │ - ldr r8, [pc, #92] @ 90dbc <__cxa_atexit@plt+0x84130> │ │ │ │ - eor r0, r1, r0 │ │ │ │ - rev r1, r2 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r2, r0, lr │ │ │ │ - eor r2, r2, r2, lsr #16 │ │ │ │ - mul r2, r2, r8 │ │ │ │ - ldr r1, [pc, #68] @ 90dc0 <__cxa_atexit@plt+0x84134> │ │ │ │ - eor r2, r2, r2, lsr #13 │ │ │ │ - mul r2, r2, r1 │ │ │ │ - ldr r1, [pc, #68] @ 90dcc <__cxa_atexit@plt+0x84140> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #-4] │ │ │ │ - eor r8, r2, r2, lsr #16 │ │ │ │ - stmdb r3, {r0, r1} │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 90dd0 <__cxa_atexit@plt+0x84144> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r2, #48, 12 @ 0x3000000 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - rsceq sl, pc, #132, 8 @ 0x84000000 │ │ │ │ - rsceq sl, pc, #76, 8 @ 0x4c000000 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + tsteq r2, #252, 28 @ 0xfc0 │ │ │ │ + rsceq sl, pc, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - ldr r2, [pc, #68] @ 90e34 <__cxa_atexit@plt+0x841a8> │ │ │ │ - umull r1, r0, r3, r2 │ │ │ │ - ldr lr, [pc, #64] @ 90e38 <__cxa_atexit@plt+0x841ac> │ │ │ │ - eor r0, r0, r1 │ │ │ │ - rev r1, r3 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r0, r0, r2 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - mul r3, r0, lr │ │ │ │ - ldr r2, [pc, #40] @ 90e3c <__cxa_atexit@plt+0x841b0> │ │ │ │ - eor r3, r3, r3, lsr #13 │ │ │ │ - mul r3, r3, r2 │ │ │ │ - ldr r2, [pc, #32] @ 90e40 <__cxa_atexit@plt+0x841b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - eor r8, r3, r3, lsr #16 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sl, pc, #220, 6 @ 0x70000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 90e64 <__cxa_atexit@plt+0x841d8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ 90e78 <__cxa_atexit@plt+0x841ec> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 915c0 <__cxa_atexit@plt+0x84934> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + ldr r7, [pc, #32] @ 915d4 <__cxa_atexit@plt+0x84948> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 91410 <__cxa_atexit@plt+0x84784> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - rsceq sl, pc, #188, 6 @ 0xf0000002 │ │ │ │ - rsceq sl, pc, #168, 6 @ 0xa0000002 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq sl, pc, #40, 4 @ 0x80000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 91600 <__cxa_atexit@plt+0x84974> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 90c50 <__cxa_atexit@plt+0x83fc4> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq sl, pc, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 90c50 <__cxa_atexit@plt+0x83fc4> │ │ │ │ + rsceq sl, pc, #212, 2 @ 0x35 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ + sub r3, r5, #12 │ │ │ │ sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 90ec4 <__cxa_atexit@plt+0x84238> │ │ │ │ - ldr r7, [pc, #52] @ 90ed8 <__cxa_atexit@plt+0x8424c> │ │ │ │ + ldr r2, [pc, #188] @ 916fc <__cxa_atexit@plt+0x84a70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #184] @ 91700 <__cxa_atexit@plt+0x84a74> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #180] @ 91704 <__cxa_atexit@plt+0x84a78> │ │ │ │ + add lr, pc, lr │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 916ac <__cxa_atexit@plt+0x84a20> │ │ │ │ + str r2, [r5] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 916c0 <__cxa_atexit@plt+0x84a34> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 916cc <__cxa_atexit@plt+0x84a40> │ │ │ │ + ldr r0, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq 916e0 <__cxa_atexit@plt+0x84a54> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 916ec <__cxa_atexit@plt+0x84a60> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r3, r3, #12 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bls 91658 <__cxa_atexit@plt+0x849cc> │ │ │ │ + ldr r7, [pc, #84] @ 91708 <__cxa_atexit@plt+0x84a7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 90eb8 <__cxa_atexit@plt+0x8422c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 90eec <__cxa_atexit@plt+0x84260> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 90edc <__cxa_atexit@plt+0x84250> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #56] @ 9170c <__cxa_atexit@plt+0x84a80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sl, pc, #116, 6 @ 0xd0000001 │ │ │ │ - rsceq sl, pc, #72, 6 @ 0x20000001 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + rsceq sl, pc, #108, 2 │ │ │ │ + tsteq r2, #128, 26 @ 0x2000 │ │ │ │ + rsceq sl, pc, #8, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #208] @ 90fc4 <__cxa_atexit@plt+0x84338> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #43] @ 0x2b │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 91770 <__cxa_atexit@plt+0x84ae4> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #104] @ 917a0 <__cxa_atexit@plt+0x84b14> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 90f88 <__cxa_atexit@plt+0x842fc> │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 90fa0 <__cxa_atexit@plt+0x84314> │ │ │ │ - ldr r7, [pc, #176] @ 90fc8 <__cxa_atexit@plt+0x8433c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r7, [pc, #164] @ 90fcc <__cxa_atexit@plt+0x84340> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 91784 <__cxa_atexit@plt+0x84af8> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 91790 <__cxa_atexit@plt+0x84b04> │ │ │ │ + ldr r3, [pc, #72] @ 917a4 <__cxa_atexit@plt+0x84b18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 91630 <__cxa_atexit@plt+0x849a4> │ │ │ │ + ldr r7, [pc, #48] @ 917a8 <__cxa_atexit@plt+0x84b1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90f94 <__cxa_atexit@plt+0x84308> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r9, #4] │ │ │ │ - ldr lr, [pc, #120] @ 90fb8 <__cxa_atexit@plt+0x8432c> │ │ │ │ - umull r0, r8, r1, lr │ │ │ │ - ldr sl, [pc, #116] @ 90fbc <__cxa_atexit@plt+0x84330> │ │ │ │ - eor r0, r8, r0 │ │ │ │ - rev r1, r1 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r1, r0, lr │ │ │ │ - eor r1, r1, r1, lsr #16 │ │ │ │ - mul r1, r1, sl │ │ │ │ - ldr r0, [pc, #92] @ 90fc0 <__cxa_atexit@plt+0x84334> │ │ │ │ - eor r1, r1, r1, lsr #13 │ │ │ │ - mul r1, r1, r0 │ │ │ │ - ldr r0, [pc, #96] @ 90fd0 <__cxa_atexit@plt+0x84344> │ │ │ │ - add r0, pc, r0 │ │ │ │ - eor r8, r1, r1, lsr #16 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 90fd4 <__cxa_atexit@plt+0x84348> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r2 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - tsteq r2, #72, 8 @ 0x48000000 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - rsceq sl, pc, #136, 4 @ 0x80000008 │ │ │ │ - rsceq sl, pc, #80, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + tsteq r2, #220, 24 @ 0xdc00 │ │ │ │ + rsceq sl, pc, #108 @ 0x6c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 91070 <__cxa_atexit@plt+0x843e4> │ │ │ │ - ldr r7, [pc, #148] @ 91094 <__cxa_atexit@plt+0x84408> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 917e0 <__cxa_atexit@plt+0x84b54> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + ldr r7, [pc, #32] @ 917f4 <__cxa_atexit@plt+0x84b68> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r3, {r7, sl} │ │ │ │ - ldr r7, [pc, #140] @ 91098 <__cxa_atexit@plt+0x8440c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91068 <__cxa_atexit@plt+0x843dc> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r9, #4] │ │ │ │ - ldr lr, [pc, #100] @ 91088 <__cxa_atexit@plt+0x843fc> │ │ │ │ - umull r0, r2, r1, lr │ │ │ │ - ldr r8, [pc, #96] @ 9108c <__cxa_atexit@plt+0x84400> │ │ │ │ - eor r0, r2, r0 │ │ │ │ - rev r1, r1 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r2, r0, lr │ │ │ │ - eor r2, r2, r2, lsr #16 │ │ │ │ - mul r2, r2, r8 │ │ │ │ - ldr r1, [pc, #72] @ 91090 <__cxa_atexit@plt+0x84404> │ │ │ │ - eor r2, r2, r2, lsr #13 │ │ │ │ - mul r2, r2, r1 │ │ │ │ - ldr r1, [pc, #72] @ 9109c <__cxa_atexit@plt+0x84410> │ │ │ │ - add r1, pc, r1 │ │ │ │ - eor r8, r2, r2, lsr #16 │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - str r1, [r3] │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 91630 <__cxa_atexit@plt+0x849a4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 910a0 <__cxa_atexit@plt+0x84414> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r3, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - tsteq r2, #100, 6 @ 0x90000001 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - rsceq sl, pc, #184, 2 @ 0x2e │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq sl, pc, #0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 91820 <__cxa_atexit@plt+0x84b94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 90318 <__cxa_atexit@plt+0x8368c> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r9, pc, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 90318 <__cxa_atexit@plt+0x8368c> │ │ │ │ + rsceq r9, pc, #196, 30 @ 0x310 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 91138 <__cxa_atexit@plt+0x844ac> │ │ │ │ - ldr r7, [pc, #144] @ 91158 <__cxa_atexit@plt+0x844cc> │ │ │ │ + ldr r2, [pc, #192] @ 91920 <__cxa_atexit@plt+0x84c94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #188] @ 91924 <__cxa_atexit@plt+0x84c98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #184] @ 91928 <__cxa_atexit@plt+0x84c9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 918d0 <__cxa_atexit@plt+0x84c44> │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ands r7, r9, #3 │ │ │ │ + beq 918e4 <__cxa_atexit@plt+0x84c58> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 918f0 <__cxa_atexit@plt+0x84c64> │ │ │ │ + ldr r0, [r9, #2] │ │ │ │ + ldr r7, [r9, #6] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq 91904 <__cxa_atexit@plt+0x84c78> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 91910 <__cxa_atexit@plt+0x84c84> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r3, r3, #16 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bls 91878 <__cxa_atexit@plt+0x84bec> │ │ │ │ + ldr r7, [pc, #84] @ 9192c <__cxa_atexit@plt+0x84ca0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #136] @ 9115c <__cxa_atexit@plt+0x844d0> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 91930 <__cxa_atexit@plt+0x84ca4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91130 <__cxa_atexit@plt+0x844a4> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r9, #4] │ │ │ │ - ldr lr, [pc, #96] @ 9114c <__cxa_atexit@plt+0x844c0> │ │ │ │ - umull r0, r1, r2, lr │ │ │ │ - ldr r8, [pc, #92] @ 91150 <__cxa_atexit@plt+0x844c4> │ │ │ │ - eor r0, r1, r0 │ │ │ │ - rev r1, r2 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r2, r0, lr │ │ │ │ - eor r2, r2, r2, lsr #16 │ │ │ │ - mul r2, r2, r8 │ │ │ │ - ldr r1, [pc, #68] @ 91154 <__cxa_atexit@plt+0x844c8> │ │ │ │ - eor r2, r2, r2, lsr #13 │ │ │ │ - mul r2, r2, r1 │ │ │ │ - ldr r1, [pc, #68] @ 91160 <__cxa_atexit@plt+0x844d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #-4] │ │ │ │ - eor r8, r2, r2, lsr #16 │ │ │ │ - stmdb r3, {r0, r1} │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + sub r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 91164 <__cxa_atexit@plt+0x844d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [r5], #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r2, #88, 6 @ 0x60000001 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq sl, pc, #8, 2 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + rsceq r9, pc, #80, 30 @ 0x140 │ │ │ │ + tsteq r2, #92, 22 @ 0x17000 │ │ │ │ + rsceq r9, pc, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - ldr r2, [pc, #68] @ 911c4 <__cxa_atexit@plt+0x84538> │ │ │ │ - umull r1, r0, r3, r2 │ │ │ │ - ldr lr, [pc, #64] @ 911c8 <__cxa_atexit@plt+0x8453c> │ │ │ │ - eor r0, r0, r1 │ │ │ │ - rev r1, r3 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r0, r0, r2 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - mul r3, r0, lr │ │ │ │ - ldr r2, [pc, #40] @ 911cc <__cxa_atexit@plt+0x84540> │ │ │ │ - eor r3, r3, r3, lsr #13 │ │ │ │ - mul r3, r3, r2 │ │ │ │ - ldr r2, [pc, #32] @ 911d0 <__cxa_atexit@plt+0x84544> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 91998 <__cxa_atexit@plt+0x84d0c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #108] @ 919c8 <__cxa_atexit@plt+0x84d3c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - eor r8, r3, r3, lsr #16 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 911f0 <__cxa_atexit@plt+0x84564> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ 91204 <__cxa_atexit@plt+0x84578> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 919ac <__cxa_atexit@plt+0x84d20> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 919b8 <__cxa_atexit@plt+0x84d2c> │ │ │ │ + ldr r3, [pc, #76] @ 919cc <__cxa_atexit@plt+0x84d40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 91850 <__cxa_atexit@plt+0x84bc4> │ │ │ │ + ldr r7, [pc, #48] @ 919d0 <__cxa_atexit@plt+0x84d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #84, 26 @ 0x1500 │ │ │ │ - rsceq sl, pc, #52 @ 0x34 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5], #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + tsteq r2, #180, 20 @ 0xb4000 │ │ │ │ + rsceq r9, pc, #76, 28 @ 0x4c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 91a0c <__cxa_atexit@plt+0x84d80> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r7, [pc, #36] @ 91a20 <__cxa_atexit@plt+0x84d94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 91850 <__cxa_atexit@plt+0x84bc4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r9, pc, #228, 26 @ 0x3900 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #100] @ 91a9c <__cxa_atexit@plt+0x84e10> │ │ │ │ + add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 91250 <__cxa_atexit@plt+0x845c4> │ │ │ │ - ldr r7, [pc, #52] @ 91264 <__cxa_atexit@plt+0x845d8> │ │ │ │ + ldr sl, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + sub r7, r3, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 91a88 <__cxa_atexit@plt+0x84dfc> │ │ │ │ + ldr r7, [pc, #60] @ 91aa0 <__cxa_atexit@plt+0x84e14> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 91244 <__cxa_atexit@plt+0x845b8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 91278 <__cxa_atexit@plt+0x845ec> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + stmda r5, {r8, sl} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 91a7c <__cxa_atexit@plt+0x84df0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 91198 <__cxa_atexit@plt+0x8450c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 91268 <__cxa_atexit@plt+0x845dc> │ │ │ │ + ldr r7, [pc, #20] @ 91aa4 <__cxa_atexit@plt+0x84e18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r9, pc, #252, 30 @ 0x3f0 │ │ │ │ - rsceq r9, pc, #212, 30 @ 0x350 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffff730 │ │ │ │ + rsceq r9, pc, #128, 26 @ 0x2000 │ │ │ │ + rsceq r9, pc, #96, 26 @ 0x1800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #208] @ 91350 <__cxa_atexit@plt+0x846c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #43] @ 0x2b │ │ │ │ - str r3, [r5] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 91314 <__cxa_atexit@plt+0x84688> │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9132c <__cxa_atexit@plt+0x846a0> │ │ │ │ - ldr r7, [pc, #176] @ 91354 <__cxa_atexit@plt+0x846c8> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 91af4 <__cxa_atexit@plt+0x84e68> │ │ │ │ + ldr r7, [pc, #52] @ 91b08 <__cxa_atexit@plt+0x84e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r7, [pc, #164] @ 91358 <__cxa_atexit@plt+0x846cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91320 <__cxa_atexit@plt+0x84694> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r9, #4] │ │ │ │ - ldr lr, [pc, #120] @ 91344 <__cxa_atexit@plt+0x846b8> │ │ │ │ - umull r0, r8, r1, lr │ │ │ │ - ldr sl, [pc, #116] @ 91348 <__cxa_atexit@plt+0x846bc> │ │ │ │ - eor r0, r8, r0 │ │ │ │ - rev r1, r1 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r1, r0, lr │ │ │ │ - eor r1, r1, r1, lsr #16 │ │ │ │ - mul r1, r1, sl │ │ │ │ - ldr r0, [pc, #92] @ 9134c <__cxa_atexit@plt+0x846c0> │ │ │ │ - eor r1, r1, r1, lsr #13 │ │ │ │ - mul r1, r1, r0 │ │ │ │ - ldr r0, [pc, #96] @ 9135c <__cxa_atexit@plt+0x846d0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - eor r8, r1, r1, lsr #16 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + stm r5, {r7, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 91ae8 <__cxa_atexit@plt+0x84e5c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 91198 <__cxa_atexit@plt+0x8450c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 91360 <__cxa_atexit@plt+0x846d4> │ │ │ │ + ldr r7, [pc, #16] @ 91b0c <__cxa_atexit@plt+0x84e80> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - tsteq r2, #120, 2 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - rsceq r9, pc, #20, 30 @ 0x50 │ │ │ │ - rsceq r9, pc, #220, 28 @ 0xdc0 │ │ │ │ + @ instruction: 0xfffff6c0 │ │ │ │ + rsceq r9, pc, #20, 26 @ 0x500 │ │ │ │ + rsceq r9, pc, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 913fc <__cxa_atexit@plt+0x84770> │ │ │ │ - ldr r7, [pc, #148] @ 91420 <__cxa_atexit@plt+0x84794> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r3, {r7, sl} │ │ │ │ - ldr r7, [pc, #140] @ 91424 <__cxa_atexit@plt+0x84798> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 913f4 <__cxa_atexit@plt+0x84768> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r9, #4] │ │ │ │ - ldr lr, [pc, #100] @ 91414 <__cxa_atexit@plt+0x84788> │ │ │ │ - umull r0, r2, r1, lr │ │ │ │ - ldr r8, [pc, #96] @ 91418 <__cxa_atexit@plt+0x8478c> │ │ │ │ - eor r0, r2, r0 │ │ │ │ - rev r1, r1 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r2, r0, lr │ │ │ │ - eor r2, r2, r2, lsr #16 │ │ │ │ - mul r2, r2, r8 │ │ │ │ - ldr r1, [pc, #72] @ 9141c <__cxa_atexit@plt+0x84790> │ │ │ │ - eor r2, r2, r2, lsr #13 │ │ │ │ - mul r2, r2, r1 │ │ │ │ - ldr r1, [pc, #72] @ 91428 <__cxa_atexit@plt+0x8479c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - eor r8, r2, r2, lsr #16 │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - str r1, [r3] │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 91b64 <__cxa_atexit@plt+0x84ed8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 91b5c <__cxa_atexit@plt+0x84ed0> │ │ │ │ + ldr r8, [pc, #40] @ 91b6c <__cxa_atexit@plt+0x84ee0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 91b70 <__cxa_atexit@plt+0x84ee4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 9142c <__cxa_atexit@plt+0x847a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r3, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - tsteq r2, #148 @ 0x94 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - rsceq r9, pc, #68, 28 @ 0x440 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + sbcseq pc, r1, #56885248 @ 0x3640000 │ │ │ │ + tsteq r2, #216, 6 @ 0x60000003 │ │ │ │ + rsceq r9, pc, #124, 20 @ 0x7c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 91bc8 <__cxa_atexit@plt+0x84f3c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 91bc0 <__cxa_atexit@plt+0x84f34> │ │ │ │ + ldr r8, [pc, #40] @ 91bd0 <__cxa_atexit@plt+0x84f44> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 91bd4 <__cxa_atexit@plt+0x84f48> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq pc, r1, #68, 14 @ 0x1100000 │ │ │ │ + tsteq r2, #116, 6 @ 0xd0000001 │ │ │ │ + rsceq r9, pc, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 91c2c <__cxa_atexit@plt+0x84fa0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 91c24 <__cxa_atexit@plt+0x84f98> │ │ │ │ + ldr r8, [pc, #40] @ 91c34 <__cxa_atexit@plt+0x84fa8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 91c38 <__cxa_atexit@plt+0x84fac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq pc, r1, #166723584 @ 0x9f00000 │ │ │ │ + tsteq r2, #16, 6 @ 0x40000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 91c84 <__cxa_atexit@plt+0x84ff8> │ │ │ │ + ldr r7, [pc, #84] @ 91cb0 <__cxa_atexit@plt+0x85024> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 914b0 <__cxa_atexit@plt+0x84824> │ │ │ │ - ldr r7, [pc, #112] @ 914c4 <__cxa_atexit@plt+0x84838> │ │ │ │ + str r7, [r3, #-16]! │ │ │ │ + stmib r3, {r8, r9, sl} │ │ │ │ + sub r7, r3, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 91c94 <__cxa_atexit@plt+0x85008> │ │ │ │ + str r9, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str sl, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 92450 <__cxa_atexit@plt+0x857c4> │ │ │ │ + ldr r7, [pc, #44] @ 91cb8 <__cxa_atexit@plt+0x8502c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9149c <__cxa_atexit@plt+0x84810> │ │ │ │ - ldr r2, [pc, #96] @ 914c8 <__cxa_atexit@plt+0x8483c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 914a8 <__cxa_atexit@plt+0x8481c> │ │ │ │ - ldr r2, [pc, #68] @ 914cc <__cxa_atexit@plt+0x84840> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 914d0 <__cxa_atexit@plt+0x84844> │ │ │ │ + ldr r7, [pc, #24] @ 91cb4 <__cxa_atexit@plt+0x85028> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - rsceq r9, pc, #164, 26 @ 0x2900 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + rsceq r9, pc, #228, 22 @ 0x39000 │ │ │ │ + rsceq r9, pc, #212, 22 @ 0x35000 │ │ │ │ + rsceq r9, pc, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 91520 <__cxa_atexit@plt+0x84894> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 91ce4 <__cxa_atexit@plt+0x85058> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91518 <__cxa_atexit@plt+0x8488c> │ │ │ │ - ldr r3, [pc, #32] @ 91524 <__cxa_atexit@plt+0x84898> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9154c <__cxa_atexit@plt+0x848c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 91574 <__cxa_atexit@plt+0x848e8> │ │ │ │ + str r8, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f3a1c <__cxa_atexit@plt+0x3e6d90> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r9, pc, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 91d1c <__cxa_atexit@plt+0x85090> │ │ │ │ + ldr r3, [pc, #40] @ 91d30 <__cxa_atexit@plt+0x850a4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 915c8 <__cxa_atexit@plt+0x8493c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ 915d4 <__cxa_atexit@plt+0x84948> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #144, 28 @ 0x900 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 915f8 <__cxa_atexit@plt+0x8496c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 91d28 <__cxa_atexit@plt+0x8509c> │ │ │ │ + b 91d40 <__cxa_atexit@plt+0x850b4> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldmdb r5, {r7, r8} │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #132, 18 @ 0x210000 │ │ │ │ - rsceq r9, pc, #176, 24 @ 0xb000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 91660 <__cxa_atexit@plt+0x849d4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 91658 <__cxa_atexit@plt+0x849cc> │ │ │ │ - ldr r3, [pc, #56] @ 91668 <__cxa_atexit@plt+0x849dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9166c <__cxa_atexit@plt+0x849e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 91670 <__cxa_atexit@plt+0x849e4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 3ffac4 <__cxa_atexit@plt+0x3f2e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r9, pc, #92, 24 @ 0x5c00 │ │ │ │ - tsteq r2, #252, 16 @ 0xfc0000 │ │ │ │ - tsteq r2, #88, 18 @ 0x160000 │ │ │ │ - rsceq r9, pc, #80, 24 @ 0x5000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 916dc <__cxa_atexit@plt+0x84a50> │ │ │ │ - ldr r3, [pc, #84] @ 916ec <__cxa_atexit@plt+0x84a60> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r9, pc, #36, 22 @ 0x9000 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #136] @ 91dd0 <__cxa_atexit@plt+0x85144> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 916cc <__cxa_atexit@plt+0x84a40> │ │ │ │ - ldr r7, [pc, #64] @ 916f0 <__cxa_atexit@plt+0x84a64> │ │ │ │ + beq 91da8 <__cxa_atexit@plt+0x8511c> │ │ │ │ + ldr r7, [pc, #108] @ 91dd4 <__cxa_atexit@plt+0x85148> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 91db4 <__cxa_atexit@plt+0x85128> │ │ │ │ + ldr r7, [pc, #88] @ 91dd8 <__cxa_atexit@plt+0x8514c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 91dc0 <__cxa_atexit@plt+0x85134> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 92450 <__cxa_atexit@plt+0x857c4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 916f4 <__cxa_atexit@plt+0x84a68> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 91ddc <__cxa_atexit@plt+0x85150> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r9, pc, #252, 22 @ 0x3f000 │ │ │ │ - rsceq r9, pc, #208, 22 @ 0x34000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 91720 <__cxa_atexit@plt+0x84a94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r9, pc, #164, 22 @ 0x29000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + rsceq r9, pc, #184, 20 @ 0xb8000 │ │ │ │ + rsceq r9, pc, #120, 20 @ 0x78000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9174c <__cxa_atexit@plt+0x84ac0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #16] @ 91750 <__cxa_atexit@plt+0x84ac4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r9, pc, #128, 22 @ 0x20000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 91798 <__cxa_atexit@plt+0x84b0c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 917ac <__cxa_atexit@plt+0x84b20> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #56] @ 917c0 <__cxa_atexit@plt+0x84b34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 917bc <__cxa_atexit@plt+0x84b30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #172, 14 @ 0x2b00000 │ │ │ │ - tsteq r2, #200, 14 @ 0x3200000 │ │ │ │ - rsceq r9, pc, #24, 22 @ 0x6000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 91818 <__cxa_atexit@plt+0x84b8c> │ │ │ │ - ldr r3, [pc, #64] @ 91828 <__cxa_atexit@plt+0x84b9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 91808 <__cxa_atexit@plt+0x84b7c> │ │ │ │ - ldr r7, [pc, #48] @ 9182c <__cxa_atexit@plt+0x84ba0> │ │ │ │ + ldr r7, [pc, #96] @ 91e58 <__cxa_atexit@plt+0x851cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #44] @ 91830 <__cxa_atexit@plt+0x84ba4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 91e3c <__cxa_atexit@plt+0x851b0> │ │ │ │ + ldr r7, [pc, #72] @ 91e5c <__cxa_atexit@plt+0x851d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 91e48 <__cxa_atexit@plt+0x851bc> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 92450 <__cxa_atexit@plt+0x857c4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 91834 <__cxa_atexit@plt+0x84ba8> │ │ │ │ + ldr r7, [pc, #16] @ 91e60 <__cxa_atexit@plt+0x851d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r9, pc, #236, 20 @ 0xec000 │ │ │ │ - rsceq r9, pc, #228, 20 @ 0xe4000 │ │ │ │ - rsceq r9, pc, #220, 20 @ 0xdc000 │ │ │ │ - rsceq r9, pc, #168, 20 @ 0xa8000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + rsceq r9, pc, #48, 20 @ 0x30000 │ │ │ │ + rsceq r9, pc, #244, 18 @ 0x3d0000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #16] @ 9185c <__cxa_atexit@plt+0x84bd0> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #60] @ 91eb8 <__cxa_atexit@plt+0x8522c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 91860 <__cxa_atexit@plt+0x84bd4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - rsceq r9, pc, #156, 20 @ 0x9c000 │ │ │ │ - rsceq r9, pc, #144, 20 @ 0x90000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 918b8 <__cxa_atexit@plt+0x84c2c> │ │ │ │ - ldr r3, [pc, #68] @ 918c8 <__cxa_atexit@plt+0x84c3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 918a8 <__cxa_atexit@plt+0x84c1c> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r3, [pc, #48] @ 918cc <__cxa_atexit@plt+0x84c40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 918d0 <__cxa_atexit@plt+0x84c44> │ │ │ │ + bhi 91ea8 <__cxa_atexit@plt+0x8521c> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 92450 <__cxa_atexit@plt+0x857c4> │ │ │ │ + ldr r7, [pc, #12] @ 91ebc <__cxa_atexit@plt+0x85230> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + rsceq r9, pc, #208, 18 @ 0x340000 │ │ │ │ + rsceq r9, pc, #152, 18 @ 0x260000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 91f0c <__cxa_atexit@plt+0x85280> │ │ │ │ + ldr lr, [pc, #52] @ 91f14 <__cxa_atexit@plt+0x85288> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + ldr r9, [pc, #36] @ 91f18 <__cxa_atexit@plt+0x8528c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r1, r2, r9} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 91630 <__cxa_atexit@plt+0x849a4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + tsteq r2, #52 @ 0x34 │ │ │ │ + rsceq r9, pc, #60, 18 @ 0xf0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 91f78 <__cxa_atexit@plt+0x852ec> │ │ │ │ + ldr r2, [pc, #64] @ 91f84 <__cxa_atexit@plt+0x852f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #60] @ 91f88 <__cxa_atexit@plt+0x852fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #56] @ 91f8c <__cxa_atexit@plt+0x85300> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r9, r7 │ │ │ │ + b 90318 <__cxa_atexit@plt+0x8368c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - sbcseq pc, r1, #16064 @ 0x3ec0 │ │ │ │ - rsceq r9, pc, #68, 20 @ 0x44000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ 918f0 <__cxa_atexit@plt+0x84c64> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - sbcseq pc, r1, #11456 @ 0x2cc0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 91918 <__cxa_atexit@plt+0x84c8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ - rsceq r9, pc, #244, 18 @ 0x3d0000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 91990 <__cxa_atexit@plt+0x84d04> │ │ │ │ - ldr r3, [pc, #100] @ 919a0 <__cxa_atexit@plt+0x84d14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ + tsteq r2, #4, 10 @ 0x1000000 │ │ │ │ + tsteq r2, #60 @ 0x3c │ │ │ │ + rsceq r9, pc, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #160] @ 92048 <__cxa_atexit@plt+0x853bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r9, [r3, #12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 91974 <__cxa_atexit@plt+0x84ce8> │ │ │ │ - ldr r2, [pc, #84] @ 919a4 <__cxa_atexit@plt+0x84d18> │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 9200c <__cxa_atexit@plt+0x85380> │ │ │ │ + ldr r7, [pc, #132] @ 9204c <__cxa_atexit@plt+0x853c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 92018 <__cxa_atexit@plt+0x8538c> │ │ │ │ + ldr r7, [pc, #108] @ 92050 <__cxa_atexit@plt+0x853c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #-8]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91984 <__cxa_atexit@plt+0x84cf8> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r8, [pc, #56] @ 919a8 <__cxa_atexit@plt+0x84d1c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9202c <__cxa_atexit@plt+0x853a0> │ │ │ │ + str r9, [r5, #-12]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 92450 <__cxa_atexit@plt+0x857c4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #56] @ 92058 <__cxa_atexit@plt+0x853cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 919ac <__cxa_atexit@plt+0x84d20> │ │ │ │ + ldr r7, [pc, #32] @ 92054 <__cxa_atexit@plt+0x853c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - sbcseq pc, r1, #2496 @ 0x9c0 │ │ │ │ - rsceq r9, pc, #116, 18 @ 0x1d0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #52] @ 919f4 <__cxa_atexit@plt+0x84d68> │ │ │ │ - add r2, pc, r2 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + rsceq r9, pc, #76, 16 @ 0x4c0000 │ │ │ │ + rsceq r9, pc, #64, 16 @ 0x400000 │ │ │ │ + rsceq r9, pc, #252, 14 @ 0x3f00000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #124] @ 920f0 <__cxa_atexit@plt+0x85464> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 919e8 <__cxa_atexit@plt+0x84d5c> │ │ │ │ - ldr r8, [pc, #28] @ 919f8 <__cxa_atexit@plt+0x84d6c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [r3, #12]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 920c0 <__cxa_atexit@plt+0x85434> │ │ │ │ + ldr r7, [pc, #92] @ 920f4 <__cxa_atexit@plt+0x85468> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 920d4 <__cxa_atexit@plt+0x85448> │ │ │ │ + str r9, [r5, #-12]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 92450 <__cxa_atexit@plt+0x857c4> │ │ │ │ + ldr r7, [pc, #52] @ 920fc <__cxa_atexit@plt+0x85470> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - sbcseq pc, r1, #47872 @ 0xbb00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ 91a18 <__cxa_atexit@plt+0x84d8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - sbcseq pc, r1, #35584 @ 0x8b00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 91a74 <__cxa_atexit@plt+0x84de8> │ │ │ │ - ldr r3, [pc, #72] @ 91a8c <__cxa_atexit@plt+0x84e00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 91a90 <__cxa_atexit@plt+0x84e04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #60] @ 91a94 <__cxa_atexit@plt+0x84e08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r7, {r1, r3} │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 91a98 <__cxa_atexit@plt+0x84e0c> │ │ │ │ + ldr r7, [pc, #28] @ 920f8 <__cxa_atexit@plt+0x8546c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - rsceq r9, pc, #224, 16 @ 0xe00000 │ │ │ │ - tsteq r2, #232, 18 @ 0x3a0000 │ │ │ │ - tsteq r2, #224, 18 @ 0x380000 │ │ │ │ - rsceq r9, pc, #200, 16 @ 0xc80000 │ │ │ │ - rsceq r9, pc, #200, 16 @ 0xc80000 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffc2c │ │ │ │ + rsceq r9, pc, #164, 14 @ 0x2900000 │ │ │ │ + rsceq r9, pc, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 91af4 <__cxa_atexit@plt+0x84e68> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 91aec <__cxa_atexit@plt+0x84e60> │ │ │ │ - ldr r3, [pc, #44] @ 91afc <__cxa_atexit@plt+0x84e70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 91b00 <__cxa_atexit@plt+0x84e74> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 92134 <__cxa_atexit@plt+0x854a8> │ │ │ │ + ldr r2, [pc, #40] @ 9214c <__cxa_atexit@plt+0x854c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3ffacc <__cxa_atexit@plt+0x3f2e40> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 92150 <__cxa_atexit@plt+0x854c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + tsteq r2, #208, 30 @ 0x340 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsceq r9, pc, #4, 14 @ 0x100000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub sl, r5, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 921e0 <__cxa_atexit@plt+0x85554> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 921ec <__cxa_atexit@plt+0x85560> │ │ │ │ + ldr lr, [pc, #116] @ 921fc <__cxa_atexit@plt+0x85570> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 92200 <__cxa_atexit@plt+0x85574> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [pc, #100] @ 92204 <__cxa_atexit@plt+0x85578> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + add r3, r8, #1 │ │ │ │ + ldr r8, [pc, #76] @ 92208 <__cxa_atexit@plt+0x8557c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, sl │ │ │ │ + b 90318 <__cxa_atexit@plt+0x8368c> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r2, #92, 8 @ 0x5c000000 │ │ │ │ - rsceq r9, pc, #96, 16 @ 0x600000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + tsteq r2, #148, 26 @ 0x2500 │ │ │ │ + tsteq r2, #240, 26 @ 0x3c00 │ │ │ │ + tsteq r2, #148, 4 @ 0x40000009 │ │ │ │ + rsceq r9, pc, #76, 12 @ 0x4c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #60] @ 91b54 <__cxa_atexit@plt+0x84ec8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ 91b58 <__cxa_atexit@plt+0x84ecc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #32] @ 92244 <__cxa_atexit@plt+0x855b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 91b4c <__cxa_atexit@plt+0x84ec0> │ │ │ │ - ldr r3, [pc, #40] @ 91b5c <__cxa_atexit@plt+0x84ed0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 91b60 <__cxa_atexit@plt+0x84ed4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + beq 9223c <__cxa_atexit@plt+0x855b0> │ │ │ │ + b 92254 <__cxa_atexit@plt+0x855c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r2, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - tsteq r2, #252, 16 @ 0xfc0000 │ │ │ │ - rsceq r9, pc, #244, 14 @ 0x3d00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r9, pc, #16, 12 @ 0x1000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 91b90 <__cxa_atexit@plt+0x84f04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 91b94 <__cxa_atexit@plt+0x84f08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r2, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #72] @ 91bf0 <__cxa_atexit@plt+0x84f64> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #160] @ 92300 <__cxa_atexit@plt+0x85674> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 91bdc <__cxa_atexit@plt+0x84f50> │ │ │ │ - ldr r3, [pc, #56] @ 91bf4 <__cxa_atexit@plt+0x84f68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91be8 <__cxa_atexit@plt+0x84f5c> │ │ │ │ - ldr r3, [pc, #36] @ 91bf8 <__cxa_atexit@plt+0x84f6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 922c4 <__cxa_atexit@plt+0x85638> │ │ │ │ + ldr r7, [pc, #140] @ 92304 <__cxa_atexit@plt+0x85678> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 922d0 <__cxa_atexit@plt+0x85644> │ │ │ │ + ldr r7, [pc, #112] @ 92308 <__cxa_atexit@plt+0x8567c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 922e4 <__cxa_atexit@plt+0x85658> │ │ │ │ + str r9, [r5, #-16]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 92450 <__cxa_atexit@plt+0x857c4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #56] @ 92310 <__cxa_atexit@plt+0x85684> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 91c34 <__cxa_atexit@plt+0x84fa8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91c2c <__cxa_atexit@plt+0x84fa0> │ │ │ │ - ldr r3, [pc, #20] @ 91c38 <__cxa_atexit@plt+0x84fac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #32] @ 9230c <__cxa_atexit@plt+0x85680> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 91c54 <__cxa_atexit@plt+0x84fc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + @ instruction: 0xfffffa2c │ │ │ │ + rsceq r9, pc, #148, 10 @ 0x25000000 │ │ │ │ + rsceq r9, pc, #136, 10 @ 0x22000000 │ │ │ │ + rsceq r9, pc, #68, 10 @ 0x11000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #128] @ 923ac <__cxa_atexit@plt+0x85720> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9237c <__cxa_atexit@plt+0x856f0> │ │ │ │ + ldr r7, [pc, #96] @ 923b0 <__cxa_atexit@plt+0x85724> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 92390 <__cxa_atexit@plt+0x85704> │ │ │ │ + str r9, [r5, #-16]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 92450 <__cxa_atexit@plt+0x857c4> │ │ │ │ + ldr r7, [pc, #52] @ 923b8 <__cxa_atexit@plt+0x8572c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 923b4 <__cxa_atexit@plt+0x85728> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xfffff974 │ │ │ │ + rsceq r9, pc, #232, 8 @ 0xe8000000 │ │ │ │ + rsceq r9, pc, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 91c8c <__cxa_atexit@plt+0x85000> │ │ │ │ - ldr r2, [pc, #28] @ 91c98 <__cxa_atexit@plt+0x8500c> │ │ │ │ + bcc 923f0 <__cxa_atexit@plt+0x85764> │ │ │ │ + ldr r2, [pc, #40] @ 92408 <__cxa_atexit@plt+0x8577c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #200, 14 @ 0x3200000 │ │ │ │ - rsceq r9, pc, #200, 12 @ 0xc800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 91cf4 <__cxa_atexit@plt+0x85068> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 91cec <__cxa_atexit@plt+0x85060> │ │ │ │ - ldr r3, [pc, #44] @ 91cfc <__cxa_atexit@plt+0x85070> │ │ │ │ + ldr r3, [pc, #20] @ 9240c <__cxa_atexit@plt+0x85780> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 91d00 <__cxa_atexit@plt+0x85074> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3ffacc <__cxa_atexit@plt+0x3f2e40> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + tsteq r2, #20, 26 @ 0x500 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsceq r9, pc, #68, 8 @ 0x44000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9243c <__cxa_atexit@plt+0x857b0> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 92450 <__cxa_atexit@plt+0x857c4> │ │ │ │ + ldr r7, [pc, #8] @ 9244c <__cxa_atexit@plt+0x857c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq r9, pc, #60, 8 @ 0x3c000000 │ │ │ │ + mov fp, r7 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr lr, [pc, #264] @ 92568 <__cxa_atexit@plt+0x858dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #260] @ 9256c <__cxa_atexit@plt+0x858e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ + ldr r8, [pc, #252] @ 92570 <__cxa_atexit@plt+0x858e4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r0, r7, #3 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 924e4 <__cxa_atexit@plt+0x85858> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 924e4 <__cxa_atexit@plt+0x85858> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r0, r6, sl │ │ │ │ + add r3, r0, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 92548 <__cxa_atexit@plt+0x858bc> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r2, r0, #6 │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r8, [r0, #4] │ │ │ │ + str r1, [r0, #8] │ │ │ │ + str r9, [r0, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 92518 <__cxa_atexit@plt+0x8588c> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + add sl, sl, #12 │ │ │ │ + b 92474 <__cxa_atexit@plt+0x857e8> │ │ │ │ + add r6, r6, sl │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 92524 <__cxa_atexit@plt+0x85898> │ │ │ │ + ldr r2, [pc, #124] @ 92574 <__cxa_atexit@plt+0x858e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 9253c <__cxa_atexit@plt+0x858b0> │ │ │ │ + mov r7, r3 │ │ │ │ + b 9265c <__cxa_atexit@plt+0x859d0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #80] @ 9257c <__cxa_atexit@plt+0x858f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #72] @ 92580 <__cxa_atexit@plt+0x858f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r6, [pc, #40] @ 92578 <__cxa_atexit@plt+0x858ec> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + tsteq r2, #40, 22 @ 0xa000 │ │ │ │ + tsteq r2, #220, 30 @ 0x370 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r2, #92, 4 @ 0xc0000005 │ │ │ │ - rsceq r9, pc, #96, 12 @ 0x6000000 │ │ │ │ + rsceq r9, pc, #36, 6 @ 0x90000000 │ │ │ │ + rsceq r9, pc, #24, 6 @ 0x60000000 │ │ │ │ + rsceq r9, pc, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #60] @ 91d54 <__cxa_atexit@plt+0x850c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ 91d58 <__cxa_atexit@plt+0x850cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9260c <__cxa_atexit@plt+0x85980> │ │ │ │ + ldr lr, [pc, #116] @ 92624 <__cxa_atexit@plt+0x85998> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #112] @ 92628 <__cxa_atexit@plt+0x8599c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r1, r2, #1 │ │ │ │ + ldr r8, [pc, #96] @ 9262c <__cxa_atexit@plt+0x859a0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 91d4c <__cxa_atexit@plt+0x850c0> │ │ │ │ - ldr r3, [pc, #40] @ 91d5c <__cxa_atexit@plt+0x850d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 91d60 <__cxa_atexit@plt+0x850d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + beq 92600 <__cxa_atexit@plt+0x85974> │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 92450 <__cxa_atexit@plt+0x857c4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r2, #24, 14 @ 0x600000 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - tsteq r2, #252, 12 @ 0xfc00000 │ │ │ │ - rsceq r9, pc, #244, 10 @ 0x3d000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 91d90 <__cxa_atexit@plt+0x85104> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 91d94 <__cxa_atexit@plt+0x85108> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r2, #184, 12 @ 0xb800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #72] @ 91df0 <__cxa_atexit@plt+0x85164> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 91ddc <__cxa_atexit@plt+0x85150> │ │ │ │ - ldr r3, [pc, #56] @ 91df4 <__cxa_atexit@plt+0x85168> │ │ │ │ + ldr r3, [pc, #28] @ 92630 <__cxa_atexit@plt+0x859a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91de8 <__cxa_atexit@plt+0x8515c> │ │ │ │ - ldr r3, [pc, #36] @ 91df8 <__cxa_atexit@plt+0x8516c> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + tsteq r2, #216, 18 @ 0x360000 │ │ │ │ + tsteq r2, #132, 28 @ 0x840 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + rsceq r9, pc, #36, 4 @ 0x40000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 92450 <__cxa_atexit@plt+0x857c4> │ │ │ │ + rsceq r9, pc, #8, 4 @ 0x80000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 926d8 <__cxa_atexit@plt+0x85a4c> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 926f0 <__cxa_atexit@plt+0x85a64> │ │ │ │ + ldr lr, [pc, #172] @ 9272c <__cxa_atexit@plt+0x85aa0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-12]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 92708 <__cxa_atexit@plt+0x85a7c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 92714 <__cxa_atexit@plt+0x85a88> │ │ │ │ + ldr r3, [pc, #112] @ 92730 <__cxa_atexit@plt+0x85aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + stmib r5, {r2, r9} │ │ │ │ + b 3f3a24 <__cxa_atexit@plt+0x3e6d98> │ │ │ │ + ldr r7, [pc, #84] @ 92734 <__cxa_atexit@plt+0x85aa8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #76] @ 92738 <__cxa_atexit@plt+0x85aac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #68] @ 9273c <__cxa_atexit@plt+0x85ab0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #60] @ 92740 <__cxa_atexit@plt+0x85ab4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 91e34 <__cxa_atexit@plt+0x851a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91e2c <__cxa_atexit@plt+0x851a0> │ │ │ │ - ldr r3, [pc, #20] @ 91e38 <__cxa_atexit@plt+0x851ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 91e54 <__cxa_atexit@plt+0x851c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 91e8c <__cxa_atexit@plt+0x85200> │ │ │ │ - ldr r2, [pc, #28] @ 91e98 <__cxa_atexit@plt+0x8520c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r7, [pc, #40] @ 92744 <__cxa_atexit@plt+0x85ab8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #32] @ 92748 <__cxa_atexit@plt+0x85abc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + rsceq r9, pc, #112, 2 │ │ │ │ + rsceq r9, pc, #100, 2 │ │ │ │ + rsceq r9, pc, #56, 2 │ │ │ │ + rsceq r9, pc, #44, 2 │ │ │ │ + rsceq r9, pc, #36, 2 │ │ │ │ + rsceq r9, pc, #24, 2 │ │ │ │ + rsceq r9, pc, #12, 2 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 92784 <__cxa_atexit@plt+0x85af8> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #48] @ 927a4 <__cxa_atexit@plt+0x85b18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 3f3a24 <__cxa_atexit@plt+0x3e6d98> │ │ │ │ + ldr r7, [pc, #16] @ 9279c <__cxa_atexit@plt+0x85b10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #28 │ │ │ │ + ldr r0, [pc, #8] @ 927a0 <__cxa_atexit@plt+0x85b14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + rsceq r9, pc, #180 @ 0xb4 │ │ │ │ + rsceq r9, pc, #168 @ 0xa8 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r9, pc, #176 @ 0xb0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 927f0 <__cxa_atexit@plt+0x85b64> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9282c <__cxa_atexit@plt+0x85ba0> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #92] @ 9283c <__cxa_atexit@plt+0x85bb0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + ldm r7, {r1, r3, r7} │ │ │ │ + b 92814 <__cxa_atexit@plt+0x85b88> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9282c <__cxa_atexit@plt+0x85ba0> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #52] @ 92838 <__cxa_atexit@plt+0x85bac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r1, [r8, #20] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #200, 10 @ 0x32000000 │ │ │ │ - rsceq r9, pc, #200, 8 @ 0xc8000000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff6c4 │ │ │ │ + @ instruction: 0xfffff97c │ │ │ │ + rsceq r8, pc, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 91ef4 <__cxa_atexit@plt+0x85268> │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 92894 <__cxa_atexit@plt+0x85c08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 91eec <__cxa_atexit@plt+0x85260> │ │ │ │ - ldr r3, [pc, #44] @ 91efc <__cxa_atexit@plt+0x85270> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 91f00 <__cxa_atexit@plt+0x85274> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + beq 9288c <__cxa_atexit@plt+0x85c00> │ │ │ │ + ldr r8, [pc, #40] @ 9289c <__cxa_atexit@plt+0x85c10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 928a0 <__cxa_atexit@plt+0x85c14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3ffacc <__cxa_atexit@plt+0x3f2e40> │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r2, #92 @ 0x5c │ │ │ │ - rsceq r9, pc, #96, 8 @ 0x60000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #60] @ 91f54 <__cxa_atexit@plt+0x852c8> │ │ │ │ + sbcseq lr, r1, #225280 @ 0x37000 │ │ │ │ + tsteq r2, #168, 12 @ 0xa800000 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 928ec <__cxa_atexit@plt+0x85c60> │ │ │ │ + ldr r7, [pc, #84] @ 92918 <__cxa_atexit@plt+0x85c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ 91f58 <__cxa_atexit@plt+0x852cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91f4c <__cxa_atexit@plt+0x852c0> │ │ │ │ - ldr r3, [pc, #40] @ 91f5c <__cxa_atexit@plt+0x852d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 91f60 <__cxa_atexit@plt+0x852d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-16]! │ │ │ │ + stmib r3, {r8, r9, sl} │ │ │ │ + sub r7, r3, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 928fc <__cxa_atexit@plt+0x85c70> │ │ │ │ + str r9, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str sl, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ + ldr r7, [pc, #44] @ 92920 <__cxa_atexit@plt+0x85c94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 9291c <__cxa_atexit@plt+0x85c90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r2, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r2, #252, 8 @ 0xfc000000 │ │ │ │ - rsceq r9, pc, #244, 6 @ 0xd0000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsceq r8, pc, #180, 30 @ 0x2d0 │ │ │ │ + rsceq r8, pc, #164, 30 @ 0x290 │ │ │ │ + rsceq r8, pc, #108, 30 @ 0x1b0 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 91f90 <__cxa_atexit@plt+0x85304> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #96] @ 92998 <__cxa_atexit@plt+0x85d0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 92978 <__cxa_atexit@plt+0x85cec> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 91f94 <__cxa_atexit@plt+0x85308> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r2, #184, 8 @ 0xb8000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #72] @ 91ff0 <__cxa_atexit@plt+0x85364> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 91fdc <__cxa_atexit@plt+0x85350> │ │ │ │ - ldr r3, [pc, #56] @ 91ff4 <__cxa_atexit@plt+0x85368> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 92984 <__cxa_atexit@plt+0x85cf8> │ │ │ │ + ldr r3, [pc, #56] @ 9299c <__cxa_atexit@plt+0x85d10> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 91fe8 <__cxa_atexit@plt+0x8535c> │ │ │ │ - ldr r3, [pc, #36] @ 91ff8 <__cxa_atexit@plt+0x8536c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + beq 92990 <__cxa_atexit@plt+0x85d04> │ │ │ │ + b 929fc <__cxa_atexit@plt+0x85d70> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldmdb r5, {r7, r8} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 92034 <__cxa_atexit@plt+0x853a8> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq r8, pc, #240, 28 @ 0xf00 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 929d8 <__cxa_atexit@plt+0x85d4c> │ │ │ │ + ldr r3, [pc, #40] @ 929ec <__cxa_atexit@plt+0x85d60> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9202c <__cxa_atexit@plt+0x853a0> │ │ │ │ - ldr r3, [pc, #20] @ 92038 <__cxa_atexit@plt+0x853ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ + beq 929e4 <__cxa_atexit@plt+0x85d58> │ │ │ │ + b 929fc <__cxa_atexit@plt+0x85d70> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldmdb r5, {r7, r8} │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 92054 <__cxa_atexit@plt+0x853c8> │ │ │ │ + rsceq r8, pc, #160, 28 @ 0xa00 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #136] @ 92a8c <__cxa_atexit@plt+0x85e00> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9208c <__cxa_atexit@plt+0x85400> │ │ │ │ - ldr r2, [pc, #28] @ 92098 <__cxa_atexit@plt+0x8540c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 92a64 <__cxa_atexit@plt+0x85dd8> │ │ │ │ + ldr r7, [pc, #108] @ 92a90 <__cxa_atexit@plt+0x85e04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 92a70 <__cxa_atexit@plt+0x85de4> │ │ │ │ + ldr r7, [pc, #88] @ 92a94 <__cxa_atexit@plt+0x85e08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 92a7c <__cxa_atexit@plt+0x85df0> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #200, 6 @ 0x20000003 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #32] @ 920d0 <__cxa_atexit@plt+0x85444> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 920d4 <__cxa_atexit@plt+0x85448> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #20] @ 920d8 <__cxa_atexit@plt+0x8544c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r9, pc, #216, 10 @ 0x36000000 │ │ │ │ - tsteq r2, #144, 6 @ 0x40000002 │ │ │ │ - tsteq r2, #136, 6 @ 0x20000002 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #32] @ 92110 <__cxa_atexit@plt+0x85484> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 92114 <__cxa_atexit@plt+0x85488> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #20] @ 92118 <__cxa_atexit@plt+0x8548c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r9, pc, #236, 10 @ 0x3b000000 │ │ │ │ - tsteq r2, #80, 6 @ 0x40000001 │ │ │ │ - tsteq r2, #76, 6 @ 0x30000001 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #32] @ 92150 <__cxa_atexit@plt+0x854c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 92154 <__cxa_atexit@plt+0x854c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #20] @ 92158 <__cxa_atexit@plt+0x854cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r9, pc, #0, 12 │ │ │ │ - tsteq r2, #16, 6 @ 0x40000000 │ │ │ │ - tsteq r2, #8, 6 @ 0x20000000 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 92170 <__cxa_atexit@plt+0x854e4> │ │ │ │ - mov r8, fp │ │ │ │ - b 9268c <__cxa_atexit@plt+0x85a00> │ │ │ │ - ldr r7, [pc, #8] @ 92180 <__cxa_atexit@plt+0x854f4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 92a98 <__cxa_atexit@plt+0x85e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, pc, #4, 12 @ 0x400000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 921c0 <__cxa_atexit@plt+0x85534> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ 921d0 <__cxa_atexit@plt+0x85544> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + rsceq r8, pc, #52, 28 @ 0x340 │ │ │ │ + rsceq r8, pc, #244, 26 @ 0x3d00 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #96] @ 92b14 <__cxa_atexit@plt+0x85e88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 92af8 <__cxa_atexit@plt+0x85e6c> │ │ │ │ + ldr r7, [pc, #72] @ 92b18 <__cxa_atexit@plt+0x85e8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 92b04 <__cxa_atexit@plt+0x85e78> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #136, 26 @ 0x2200 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 92210 <__cxa_atexit@plt+0x85584> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ 92220 <__cxa_atexit@plt+0x85594> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #16] @ 92b1c <__cxa_atexit@plt+0x85e90> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - tsteq r2, #56, 26 @ 0xe00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9225c <__cxa_atexit@plt+0x855d0> │ │ │ │ - ldr r2, [pc, #36] @ 92264 <__cxa_atexit@plt+0x855d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 92268 <__cxa_atexit@plt+0x855dc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #248, 24 @ 0xf800 │ │ │ │ - tsteq r2, #84, 26 @ 0x1500 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 922a4 <__cxa_atexit@plt+0x85618> │ │ │ │ - ldr r2, [pc, #36] @ 922ac <__cxa_atexit@plt+0x85620> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 922b0 <__cxa_atexit@plt+0x85624> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + rsceq r8, pc, #172, 26 @ 0x2b00 │ │ │ │ + rsceq r8, pc, #112, 26 @ 0x1c00 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #60] @ 92b74 <__cxa_atexit@plt+0x85ee8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 92b64 <__cxa_atexit@plt+0x85ed8> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ + ldr r7, [pc, #12] @ 92b78 <__cxa_atexit@plt+0x85eec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #176, 24 @ 0xb000 │ │ │ │ - tsteq r2, #12, 26 @ 0x300 │ │ │ │ - rsceq r9, pc, #156, 8 @ 0x9c000000 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + rsceq r8, pc, #76, 26 @ 0x1300 │ │ │ │ + rsceq r8, pc, #20, 26 @ 0x500 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 92314 <__cxa_atexit@plt+0x85688> │ │ │ │ - ldr lr, [pc, #72] @ 9231c <__cxa_atexit@plt+0x85690> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr lr, [pc, #48] @ 92320 <__cxa_atexit@plt+0x85694> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r5, {r0, r1, r2, lr} │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 92308 <__cxa_atexit@plt+0x8567c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 92330 <__cxa_atexit@plt+0x856a4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + bhi 92bcc <__cxa_atexit@plt+0x85f40> │ │ │ │ + ldr r3, [pc, #56] @ 92bd4 <__cxa_atexit@plt+0x85f48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #32] @ 92bd8 <__cxa_atexit@plt+0x85f4c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r3, r7} │ │ │ │ + b 91410 <__cxa_atexit@plt+0x84784> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r2, #72, 24 @ 0x4800 │ │ │ │ - rsceq r9, pc, #44, 8 @ 0x2c000000 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + tsteq r2, #112, 6 @ 0xc0000001 │ │ │ │ + rsceq r8, pc, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 923d8 <__cxa_atexit@plt+0x8574c> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 9238c <__cxa_atexit@plt+0x85700> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 92394 <__cxa_atexit@plt+0x85708> │ │ │ │ - adds r3, r1, r2 │ │ │ │ - bmi 923c4 <__cxa_atexit@plt+0x85738> │ │ │ │ - ldr lr, [pc, #136] @ 923f0 <__cxa_atexit@plt+0x85764> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 92c58 <__cxa_atexit@plt+0x85fcc> │ │ │ │ + ldr r3, [r2, #2] │ │ │ │ + ldr r1, [r2, #6] │ │ │ │ + ldr r0, [pc, #352] @ 92d6c <__cxa_atexit@plt+0x860e0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 92ce0 <__cxa_atexit@plt+0x86054> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 92cec <__cxa_atexit@plt+0x86060> │ │ │ │ + ldr r2, [pc, #316] @ 92d70 <__cxa_atexit@plt+0x860e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 92cfc <__cxa_atexit@plt+0x86070> │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #76] @ 923ec <__cxa_atexit@plt+0x85760> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ + b 92de8 <__cxa_atexit@plt+0x8615c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 92d08 <__cxa_atexit@plt+0x8607c> │ │ │ │ + ldr lr, [pc, #228] @ 92d54 <__cxa_atexit@plt+0x860c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #224] @ 92d58 <__cxa_atexit@plt+0x860cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r0, r2, #1 │ │ │ │ + ldr r1, [pc, #216] @ 92d5c <__cxa_atexit@plt+0x860d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #12]! │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r2] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr sl, [r2, #-8] │ │ │ │ + sub r7, r2, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 92d1c <__cxa_atexit@plt+0x86090> │ │ │ │ + ldr r7, [pc, #172] @ 92d60 <__cxa_atexit@plt+0x860d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + mov r6, r5 │ │ │ │ + str r7, [r6, #-4]! │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 92d34 <__cxa_atexit@plt+0x860a8> │ │ │ │ + str r9, [r5, #-12]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 923e8 <__cxa_atexit@plt+0x8575c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #128] @ 92d74 <__cxa_atexit@plt+0x860e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #52, 30 @ 0xd0 │ │ │ │ - tsteq r2, #196, 22 @ 0x31000 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r7, ror #21 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 92490 <__cxa_atexit@plt+0x85804> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - add fp, r7, #8 │ │ │ │ - mov r0, fp │ │ │ │ - mov r2, r9 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - bl bd20 │ │ │ │ - ldr r3, [pc, #80] @ 9249c <__cxa_atexit@plt+0x85810> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7} │ │ │ │ - add r0, r9, fp │ │ │ │ - mov r1, sl │ │ │ │ - ldr r2, [sp] │ │ │ │ - bl bd20 │ │ │ │ - sub r7, r6, #17 │ │ │ │ - ldr r4, [pc, #52] @ 924a0 <__cxa_atexit@plt+0x85814> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - add lr, r8, #12 │ │ │ │ - stm lr, {r4, r7, fp} │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r8, #24] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #20, 22 @ 0x5000 │ │ │ │ - tsteq r2, #248, 20 @ 0xf8000 │ │ │ │ - rsceq r9, pc, #168, 4 @ 0x8000000a │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 92500 <__cxa_atexit@plt+0x85874> │ │ │ │ - ldr lr, [pc, #64] @ 92510 <__cxa_atexit@plt+0x85884> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ mov r7, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 92550 <__cxa_atexit@plt+0x858c4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ 92560 <__cxa_atexit@plt+0x858d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - tsteq r2, #248, 18 @ 0x3e0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 925a0 <__cxa_atexit@plt+0x85914> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ 925b0 <__cxa_atexit@plt+0x85924> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #12 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #68] @ 92d68 <__cxa_atexit@plt+0x860dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - tsteq r2, #168, 18 @ 0x2a0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 925ec <__cxa_atexit@plt+0x85960> │ │ │ │ - ldr r2, [pc, #36] @ 925f4 <__cxa_atexit@plt+0x85968> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 925f8 <__cxa_atexit@plt+0x8596c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r2, #104, 18 @ 0x1a0000 │ │ │ │ - tsteq r2, #196, 18 @ 0x310000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 92634 <__cxa_atexit@plt+0x859a8> │ │ │ │ - ldr r2, [pc, #36] @ 9263c <__cxa_atexit@plt+0x859b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 92640 <__cxa_atexit@plt+0x859b4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #32, 18 @ 0x80000 │ │ │ │ - tsteq r2, #124, 18 @ 0x1f0000 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - andeq r5, r0, sl, lsr #6 │ │ │ │ - rsceq r9, pc, #12, 2 │ │ │ │ - andeq r0, fp, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 92678 <__cxa_atexit@plt+0x859ec> │ │ │ │ - mov r8, fp │ │ │ │ - b 9268c <__cxa_atexit@plt+0x85a00> │ │ │ │ - ldr r7, [pc, #8] @ 92688 <__cxa_atexit@plt+0x859fc> │ │ │ │ + ldr r7, [pc, #40] @ 92d64 <__cxa_atexit@plt+0x860d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - rsceq r9, pc, #252 @ 0xfc │ │ │ │ - str r8, [sp, #12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, #10 │ │ │ │ - mov r2, sl │ │ │ │ - bl bd68 │ │ │ │ - add r2, r7, fp │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 926e0 <__cxa_atexit@plt+0x85a54> │ │ │ │ - cmp r2, r8 │ │ │ │ - ble 92720 <__cxa_atexit@plt+0x85a94> │ │ │ │ - ldr r7, [pc, #432] @ 9288c <__cxa_atexit@plt+0x85c00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 926f4 <__cxa_atexit@plt+0x85a68> │ │ │ │ - add r7, sl, r2 │ │ │ │ - cmp r7, r8 │ │ │ │ - ble 92798 <__cxa_atexit@plt+0x85b0c> │ │ │ │ - ldr r7, [pc, #420] @ 92898 <__cxa_atexit@plt+0x85c0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #404] @ 92890 <__cxa_atexit@plt+0x85c04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #396] @ 92894 <__cxa_atexit@plt+0x85c08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #3 │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - add r8, r7, #2 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - subs r1, r0, r9 │ │ │ │ - beq 92744 <__cxa_atexit@plt+0x85ab8> │ │ │ │ - ldr r3, [pc, #332] @ 9287c <__cxa_atexit@plt+0x85bf0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - cmp r1, #1 │ │ │ │ - ldrbeq r3, [r9] │ │ │ │ - cmpeq r3, #13 │ │ │ │ - bne 92750 <__cxa_atexit@plt+0x85ac4> │ │ │ │ - ldr r3, [pc, #316] @ 92888 <__cxa_atexit@plt+0x85bfc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - add lr, r1, #1 │ │ │ │ - cmp r7, #0 │ │ │ │ - andeq r7, r8, #3 │ │ │ │ - cmpeq r7, #2 │ │ │ │ - beq 927b4 <__cxa_atexit@plt+0x85b28> │ │ │ │ - cmp r1, #0 │ │ │ │ - ble 927c8 <__cxa_atexit@plt+0x85b3c> │ │ │ │ - ldrb r0, [r0, #-1] │ │ │ │ - cmp r0, #13 │ │ │ │ - bne 927c8 <__cxa_atexit@plt+0x85b3c> │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r1, #1 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - b 927e0 <__cxa_atexit@plt+0x85b54> │ │ │ │ - ldr r7, [pc, #256] @ 928a0 <__cxa_atexit@plt+0x85c14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - str lr, [r5, #24] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - b 92ef0 <__cxa_atexit@plt+0x86264> │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #16 │ │ │ │ - cmp r1, r9 │ │ │ │ - bcc 9285c <__cxa_atexit@plt+0x85bd0> │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr r2, [pc, #120] @ 92880 <__cxa_atexit@plt+0x85bf4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - cmp lr, #0 │ │ │ │ - beq 92840 <__cxa_atexit@plt+0x85bb4> │ │ │ │ - ldr r7, [pc, #116] @ 9289c <__cxa_atexit@plt+0x85c10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - sub r8, r9, #11 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - sub r7, r9, #11 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - b 930c8 <__cxa_atexit@plt+0x8643c> │ │ │ │ - ldr r6, [pc, #32] @ 92884 <__cxa_atexit@plt+0x85bf8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r2, #60, 16 @ 0x3c0000 │ │ │ │ - tsteq r2, #92, 14 @ 0x1700000 │ │ │ │ - @ instruction: 0x000007b0 │ │ │ │ - tsteq r2, #36, 16 @ 0x240000 │ │ │ │ - rsceq r8, pc, #172, 30 @ 0x2b0 │ │ │ │ - tsteq r2, #76, 26 @ 0x1300 │ │ │ │ - tsteq r2, #68, 26 @ 0x1100 │ │ │ │ - rsceq r9, pc, #60 @ 0x3c │ │ │ │ - andeq r0, r0, ip, lsl #17 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - rsceq r8, pc, #184, 28 @ 0xb80 │ │ │ │ - andeq sl, r0, fp, ror #12 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + tsteq r2, #24, 6 @ 0x60000000 │ │ │ │ + tsteq r2, #204, 14 @ 0x3300000 │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + rsceq r8, pc, #124, 22 @ 0x1f000 │ │ │ │ + rsceq r8, pc, #116, 22 @ 0x1d000 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + rsceq r8, pc, #252, 20 @ 0xfc000 │ │ │ │ + rsceq r8, pc, #24, 22 @ 0x6000 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 928d0 <__cxa_atexit@plt+0x85c44> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 92dbc <__cxa_atexit@plt+0x86130> │ │ │ │ + ldr r3, [pc, #60] @ 92dd4 <__cxa_atexit@plt+0x86148> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 928c8 <__cxa_atexit@plt+0x85c3c> │ │ │ │ - b 928e0 <__cxa_atexit@plt+0x85c54> │ │ │ │ + beq 92dcc <__cxa_atexit@plt+0x86140> │ │ │ │ + b 92de8 <__cxa_atexit@plt+0x8615c> │ │ │ │ + ldr r7, [pc, #20] @ 92dd8 <__cxa_atexit@plt+0x8614c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r8, pc, #136, 28 @ 0x880 │ │ │ │ - andeq sl, r0, fp, ror #12 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r8, pc, #44, 20 @ 0x2c000 │ │ │ │ + rsceq r8, pc, #180, 20 @ 0xb4000 │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 92930 <__cxa_atexit@plt+0x85ca4> │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add r3, r3, r0 │ │ │ │ - ldrb r3, [r3, #-1] │ │ │ │ - cmp r3, #13 │ │ │ │ - bne 9295c <__cxa_atexit@plt+0x85cd0> │ │ │ │ - ldrb r3, [r1] │ │ │ │ - cmp r3, #10 │ │ │ │ - bne 9296c <__cxa_atexit@plt+0x85ce0> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - mov r3, #10 │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, fp │ │ │ │ - b 92a30 <__cxa_atexit@plt+0x85da4> │ │ │ │ - ldr r3, [pc, #232] @ 92a20 <__cxa_atexit@plt+0x85d94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #228] @ 92a24 <__cxa_atexit@plt+0x85d98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #220] @ 92a28 <__cxa_atexit@plt+0x85d9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #3 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - mov lr, #4 │ │ │ │ - mvn r0, #3 │ │ │ │ - mov r3, r2 │ │ │ │ - b 9297c <__cxa_atexit@plt+0x85cf0> │ │ │ │ - mvn lr, #3 │ │ │ │ - mov r0, #4 │ │ │ │ - mov r3, r1 │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [r5, r0] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r5] │ │ │ │ - str r1, [r5, lr] │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 92a00 <__cxa_atexit@plt+0x85d74> │ │ │ │ - ldr lr, [pc, #140] @ 92a2c <__cxa_atexit@plt+0x85da0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - sub r0, r3, #15 │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr ip, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - str sl, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - add r6, r9, r0 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 9268c <__cxa_atexit@plt+0x85a00> │ │ │ │ - ldr r6, [pc, #20] @ 92a1c <__cxa_atexit@plt+0x85d90> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - andeq r0, r0, ip, asr #8 │ │ │ │ - rsceq r8, pc, #164, 26 @ 0x2900 │ │ │ │ - tsteq r2, #8, 22 @ 0x2000 │ │ │ │ - tsteq r2, #4, 22 @ 0x1000 │ │ │ │ - @ instruction: 0xfffffb10 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 92b5c <__cxa_atexit@plt+0x85ed0> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr lr, [r2, #8]! │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r1, #1 │ │ │ │ - ldreq r1, [r5, #32] │ │ │ │ - cmpeq r1, #0 │ │ │ │ - beq 92ab0 <__cxa_atexit@plt+0x85e24> │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 92a90 <__cxa_atexit@plt+0x85e04> │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r6, r0, #1 │ │ │ │ - str r6, [r5, #28] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, r8 │ │ │ │ - b 92cb4 <__cxa_atexit@plt+0x86028> │ │ │ │ - ldr r7, [pc, #228] @ 92b7c <__cxa_atexit@plt+0x85ef0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - mov fp, r8 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 92b38 <__cxa_atexit@plt+0x85eac> │ │ │ │ - ldr r2, [pc, #188] @ 92b80 <__cxa_atexit@plt+0x85ef4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - add r0, r0, #1 │ │ │ │ - stmib r9, {r2, lr} │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - sub r3, r6, #23 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 92aec <__cxa_atexit@plt+0x85e60> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #124] @ 92b84 <__cxa_atexit@plt+0x85ef8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 92b18 <__cxa_atexit@plt+0x85e8c> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #104] @ 92b88 <__cxa_atexit@plt+0x85efc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 92e48 <__cxa_atexit@plt+0x861bc> │ │ │ │ + ldr r2, [pc, #104] @ 92e64 <__cxa_atexit@plt+0x861d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 92e58 <__cxa_atexit@plt+0x861cc> │ │ │ │ + ldr r2, [pc, #64] @ 92e68 <__cxa_atexit@plt+0x861dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 92e58 <__cxa_atexit@plt+0x861cc> │ │ │ │ + mov r5, r3 │ │ │ │ + b 92eb8 <__cxa_atexit@plt+0x8622c> │ │ │ │ + ldr r7, [pc, #28] @ 92e6c <__cxa_atexit@plt+0x861e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #56]! @ 0x38 │ │ │ │ - str r7, [r9, #20]! │ │ │ │ - str sl, [r9, #8] │ │ │ │ - mov r7, r9 │ │ │ │ - mov fp, r8 │ │ │ │ - bx r0 │ │ │ │ - add r7, r9, #4 │ │ │ │ - ldr r6, [pc, #72] @ 92b8c <__cxa_atexit@plt+0x85f00> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str sl, [r9, #12]! │ │ │ │ - ldr r0, [r5, #56]! @ 0x38 │ │ │ │ - str r6, [r9, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, r8 │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 92b90 <__cxa_atexit@plt+0x85f04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov fp, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r2, #160, 8 @ 0xa0000000 │ │ │ │ - tsteq r2, #4, 10 @ 0x1000000 │ │ │ │ - @ instruction: 0xfffffa98 │ │ │ │ - @ instruction: 0xfffffabc │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r8, pc, #200, 22 @ 0x32000 │ │ │ │ - andeq r3, r5, lr, ror #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 92a30 <__cxa_atexit@plt+0x85da4> │ │ │ │ - rsceq r8, pc, #172, 22 @ 0x2b000 │ │ │ │ - andeq sl, r0, fp, ror #12 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsceq r8, pc, #160, 18 @ 0x280000 │ │ │ │ + rsceq r8, pc, #32, 20 @ 0x20000 │ │ │ │ + andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 92c2c <__cxa_atexit@plt+0x85fa0> │ │ │ │ + ldr r3, [pc, #36] @ 92ea8 <__cxa_atexit@plt+0x8621c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 92bf8 <__cxa_atexit@plt+0x85f6c> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 92c00 <__cxa_atexit@plt+0x85f74> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 92cb4 <__cxa_atexit@plt+0x86028> │ │ │ │ + beq 92ea0 <__cxa_atexit@plt+0x86214> │ │ │ │ + b 92eb8 <__cxa_atexit@plt+0x8622c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 92c30 <__cxa_atexit@plt+0x85fa4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ 92c34 <__cxa_atexit@plt+0x85fa8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #28] @ 92c38 <__cxa_atexit@plt+0x85fac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #3 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r8, pc, #212, 20 @ 0xd4000 │ │ │ │ - tsteq r2, #56, 16 @ 0x380000 │ │ │ │ - tsteq r2, #52, 16 @ 0x340000 │ │ │ │ - rsceq r8, pc, #32, 22 @ 0x8000 │ │ │ │ - andeq sl, r0, fp, ror #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 92c70 <__cxa_atexit@plt+0x85fe4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 92cb4 <__cxa_atexit@plt+0x86028> │ │ │ │ - ldr r3, [pc, #36] @ 92c9c <__cxa_atexit@plt+0x86010> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #32] @ 92ca0 <__cxa_atexit@plt+0x86014> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #24] @ 92ca4 <__cxa_atexit@plt+0x86018> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #3 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r8, pc, #100, 20 @ 0x64000 │ │ │ │ - tsteq r2, #200, 14 @ 0x3200000 │ │ │ │ - tsteq r2, #196, 14 @ 0x3100000 │ │ │ │ - rsceq r8, pc, #180, 20 @ 0xb4000 │ │ │ │ - andeq r9, r2, sp, lsr #19 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 92d84 <__cxa_atexit@plt+0x860f8> │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - ldr lr, [r5, #52] @ 0x34 │ │ │ │ - sub r1, lr, #1 │ │ │ │ - mov r3, r2 │ │ │ │ - str r1, [r3, #16]! │ │ │ │ - ldr r1, [pc, #176] @ 92d9c <__cxa_atexit@plt+0x86110> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r9} │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 92d18 <__cxa_atexit@plt+0x8608c> │ │ │ │ - ldr r2, [pc, #168] @ 92dac <__cxa_atexit@plt+0x86120> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r8, r6, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r8, [pc, #128] @ 92da0 <__cxa_atexit@plt+0x86114> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #124] @ 92da4 <__cxa_atexit@plt+0x86118> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - mov r1, #0 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r0, r6, #7 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - str r9, [r2, #28] │ │ │ │ - add r2, r5, #44 @ 0x2c │ │ │ │ - stm r2, {r0, r1, sl} │ │ │ │ - add r3, lr, ip │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r8, fp │ │ │ │ - b 9268c <__cxa_atexit@plt+0x85a00> │ │ │ │ - ldr r3, [pc, #28] @ 92da8 <__cxa_atexit@plt+0x8611c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r2, #120, 4 @ 0x80000007 │ │ │ │ - @ instruction: 0xfffff84c │ │ │ │ - tsteq r2, #212, 6 @ 0x50000003 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - rsceq r8, pc, #172, 18 @ 0x2b0000 │ │ │ │ - andeq sp, r3, sp, lsr #19 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r8, pc, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r0, r7, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92e38 <__cxa_atexit@plt+0x861ac> │ │ │ │ - ldr lr, [pc, #108] @ 92e44 <__cxa_atexit@plt+0x861b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #104] @ 92e48 <__cxa_atexit@plt+0x861bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #40] @ 0x28 │ │ │ │ - mov r1, #0 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - sub r0, r6, #7 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - ldmib r5, {r0, r2, r8} │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - str lr, [r3, #4] │ │ │ │ + bcc 9302c <__cxa_atexit@plt+0x863a0> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r8, [r1, #28]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r1, #-24] @ 0xffffffe8 │ │ │ │ + ldr r7, [r1, #-12] │ │ │ │ + ldr sl, [r1, #-8] │ │ │ │ + cmp r0, r2 │ │ │ │ + ble 92f9c <__cxa_atexit@plt+0x86310> │ │ │ │ + str sl, [sp] │ │ │ │ + str r8, [sp, #4] │ │ │ │ + ldr r0, [pc, #428] @ 930a8 <__cxa_atexit@plt+0x8641c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr ip, [pc, #420] @ 930ac <__cxa_atexit@plt+0x86420> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r2, #8]! │ │ │ │ + sub lr, r6, #30 │ │ │ │ + sub r9, r6, #18 │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + ldr r9, [r2, #4] │ │ │ │ + ldr r8, [pc, #392] @ 930b0 <__cxa_atexit@plt+0x86424> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r2, #20] │ │ │ │ + str ip, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - str r0, [r5, #52] @ 0x34 │ │ │ │ - str r1, [r5, #44] @ 0x2c │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ - add r3, r8, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r8, fp │ │ │ │ - b 9268c <__cxa_atexit@plt+0x85a00> │ │ │ │ - mov r3, #12 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r0, [pc, #372] @ 930b4 <__cxa_atexit@plt+0x86428> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 93038 <__cxa_atexit@plt+0x863ac> │ │ │ │ + ldr r7, [pc, #336] @ 930b8 <__cxa_atexit@plt+0x8642c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #12]! │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + stmib r3, {r7, r9} │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r3, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9306c <__cxa_atexit@plt+0x863e0> │ │ │ │ + str r9, [r5, #4]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ + add r2, r3, #24 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r9, [pc, #280] @ 930c4 <__cxa_atexit@plt+0x86438> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr ip, [pc, #276] @ 930c8 <__cxa_atexit@plt+0x8643c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [pc, #272] @ 930cc <__cxa_atexit@plt+0x86440> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [r5, #24] │ │ │ │ + sub r2, r6, #30 │ │ │ │ + str r9, [r5, #28] │ │ │ │ + stmib r3, {ip, lr} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r0, [pc, #244] @ 930d0 <__cxa_atexit@plt+0x86444> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + add r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 93054 <__cxa_atexit@plt+0x863c8> │ │ │ │ + ldr r7, [pc, #212] @ 930d4 <__cxa_atexit@plt+0x86448> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r5 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + stmib r6, {r8, r9, sl} │ │ │ │ + sub r7, r6, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 93088 <__cxa_atexit@plt+0x863fc> │ │ │ │ + str r9, [r5, #4]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff744 │ │ │ │ - tsteq r2, #28, 6 @ 0x70000000 │ │ │ │ - rsceq r8, pc, #16, 18 @ 0x40000 │ │ │ │ - andeq r9, r2, sp, lsr #19 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 92ed0 <__cxa_atexit@plt+0x86244> │ │ │ │ - ldr lr, [pc, #116] @ 92ee8 <__cxa_atexit@plt+0x8625c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - sub r0, r6, #15 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - ldr ip, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ - str r1, [r5, #44] @ 0x2c │ │ │ │ - str sl, [r5, #52] @ 0x34 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - add r3, r9, r0 │ │ │ │ - str r3, [r5, #32] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r8, fp │ │ │ │ - b 9268c <__cxa_atexit@plt+0x85a00> │ │ │ │ - ldr r3, [pc, #20] @ 92eec <__cxa_atexit@plt+0x86260> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffff63c │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - mov fp, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 92fc4 <__cxa_atexit@plt+0x86338> │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - sub r7, r7, r3 │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 92fa4 <__cxa_atexit@plt+0x86318> │ │ │ │ - ldr lr, [pc, #184] @ 92fe0 <__cxa_atexit@plt+0x86354> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - add r0, r0, r3 │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - sub r3, r6, #23 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 92f5c <__cxa_atexit@plt+0x862d0> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #108] @ 92fe4 <__cxa_atexit@plt+0x86358> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 92f88 <__cxa_atexit@plt+0x862fc> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #88] @ 92fe8 <__cxa_atexit@plt+0x8635c> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #128] @ 930c0 <__cxa_atexit@plt+0x86434> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r7, [r8, #20]! │ │ │ │ - str r9, [r8, #8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r8, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ bx r0 │ │ │ │ - add r7, r8, #4 │ │ │ │ - ldr r6, [pc, #60] @ 92fec <__cxa_atexit@plt+0x86360> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r9, [r8, #12]! │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r6, [r8, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r7, [pc, #128] @ 930dc <__cxa_atexit@plt+0x86450> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 92ff0 <__cxa_atexit@plt+0x86364> │ │ │ │ + ldr r7, [pc, #72] @ 930bc <__cxa_atexit@plt+0x86430> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #60 @ 0x3c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 930d8 <__cxa_atexit@plt+0x8644c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r6 │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ tsteq r2, #148 @ 0x94 │ │ │ │ - @ instruction: 0xfffff298 │ │ │ │ - @ instruction: 0xfffff2c0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r2, r0, r9, asr #27 │ │ │ │ + tsteq r2, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + tsteq r2, #236, 30 @ 0x3b0 │ │ │ │ + @ instruction: 0xfffff9c4 │ │ │ │ + rsceq r8, pc, #68, 16 @ 0x440000 │ │ │ │ + rsceq r8, pc, #88, 16 @ 0x580000 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + tsteq r2, #120, 30 @ 0x1e0 │ │ │ │ + tsteq r2, #212, 30 @ 0x350 │ │ │ │ + tsteq r2, #116, 8 @ 0x74000000 │ │ │ │ + @ instruction: 0xfffff92c │ │ │ │ + rsceq r8, pc, #40, 16 @ 0x280000 │ │ │ │ + rsceq r8, pc, #60, 16 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 92ef0 <__cxa_atexit@plt+0x86264> │ │ │ │ - rsceq r8, pc, #80, 14 @ 0x1400000 │ │ │ │ - andeq r4, r1, ip, ror #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93088 <__cxa_atexit@plt+0x863fc> │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #92] @ 930a0 <__cxa_atexit@plt+0x86414> │ │ │ │ + bcc 93114 <__cxa_atexit@plt+0x86488> │ │ │ │ + ldr r2, [pc, #28] @ 93120 <__cxa_atexit@plt+0x86494> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - add r2, r3, #8 │ │ │ │ - stm r2, {r0, r1, r7} │ │ │ │ - cmp lr, #0 │ │ │ │ - beq 93070 <__cxa_atexit@plt+0x863e4> │ │ │ │ - ldr r3, [pc, #72] @ 930a8 <__cxa_atexit@plt+0x8641c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - add r3, r5, #4 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 930c8 <__cxa_atexit@plt+0x8643c> │ │ │ │ - ldr r3, [pc, #20] @ 930a4 <__cxa_atexit@plt+0x86418> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r2, #32, 30 @ 0x80 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r8, pc, #176, 12 @ 0xb000000 │ │ │ │ - andeq r6, r1, ip, ror #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 930c8 <__cxa_atexit@plt+0x8643c> │ │ │ │ - mov r2, r6 │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 93180 <__cxa_atexit@plt+0x864f4> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - cmp r3, r0 │ │ │ │ - bne 93114 <__cxa_atexit@plt+0x86488> │ │ │ │ - ldr r0, [pc, #164] @ 931a0 <__cxa_atexit@plt+0x86514> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - mov fp, r8 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - ldr ip, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [pc, #128] @ 931a8 <__cxa_atexit@plt+0x8651c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add r9, r9, #1 │ │ │ │ - str r8, [sp] │ │ │ │ - mov r8, r7 │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ - sub r3, r3, r0 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #100] @ 931ac <__cxa_atexit@plt+0x86520> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - str fp, [r2, #12] │ │ │ │ - add r3, sl, r0 │ │ │ │ - add r2, ip, r0 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r3, #0 │ │ │ │ - add lr, r5, #24 │ │ │ │ - stm lr, {r3, r7, r9} │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r8, [sp] │ │ │ │ - b 9268c <__cxa_atexit@plt+0x85a00> │ │ │ │ - ldr r0, [pc, #28] @ 931a4 <__cxa_atexit@plt+0x86518> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #12 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r7, lr │ │ │ │ - mov fp, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r2, #212, 30 @ 0x350 │ │ │ │ - @ instruction: 0xfffff044 │ │ │ │ - rsceq r8, pc, #172, 10 @ 0x2b000000 │ │ │ │ - andeq r6, r1, ip, ror #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 930c8 <__cxa_atexit@plt+0x8643c> │ │ │ │ - rsceq r8, pc, #144, 10 @ 0x24000000 │ │ │ │ - andeq lr, r0, ip, ror #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 931f8 <__cxa_atexit@plt+0x8656c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 931f0 <__cxa_atexit@plt+0x86564> │ │ │ │ - b 93208 <__cxa_atexit@plt+0x8657c> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r8, pc, #96, 10 @ 0x18000000 │ │ │ │ - andeq lr, r0, ip, ror #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + tsteq r2, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 932cc <__cxa_atexit@plt+0x86640> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 9329c <__cxa_atexit@plt+0x86610> │ │ │ │ - ldr r0, [pc, #180] @ 932e4 <__cxa_atexit@plt+0x86658> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #7] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - ldr r8, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - sub lr, r6, #7 │ │ │ │ - str lr, [r5, #32] │ │ │ │ - ldr r0, [pc, #116] @ 932e8 <__cxa_atexit@plt+0x8665c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r0, r8} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r9, [r5, #44] @ 0x2c │ │ │ │ - str fp, [r5, #40] @ 0x28 │ │ │ │ - add r3, sl, ip │ │ │ │ - str r3, [r5, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r8, [sp] │ │ │ │ - b 9268c <__cxa_atexit@plt+0x85a00> │ │ │ │ - ldr r6, [pc, #52] @ 932d8 <__cxa_atexit@plt+0x8664c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [pc, #48] @ 932dc <__cxa_atexit@plt+0x86650> │ │ │ │ + bcc 93158 <__cxa_atexit@plt+0x864cc> │ │ │ │ + ldr r2, [pc, #28] @ 93164 <__cxa_atexit@plt+0x864d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #40] @ 932e0 <__cxa_atexit@plt+0x86654> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #3 │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - add r8, r6, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - rsceq r8, pc, #56, 8 @ 0x38000000 │ │ │ │ - tsteq r2, #156, 2 @ 0x27 │ │ │ │ - tsteq r2, #152, 2 @ 0x26 │ │ │ │ - tsteq r2, #204, 28 @ 0xcc0 │ │ │ │ - @ instruction: 0xffffef68 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9331c <__cxa_atexit@plt+0x86690> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 93324 <__cxa_atexit@plt+0x86698> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ffadc <__cxa_atexit@plt+0x3f2e50> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r2, #44, 24 @ 0x2c00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + tsteq r2, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 93360 <__cxa_atexit@plt+0x866d4> │ │ │ │ - ldr r3, [pc, #40] @ 93378 <__cxa_atexit@plt+0x866ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9319c <__cxa_atexit@plt+0x86510> │ │ │ │ + ldr r2, [pc, #28] @ 931a8 <__cxa_atexit@plt+0x8651c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9337c <__cxa_atexit@plt+0x866f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - rsceq r8, pc, #28, 8 @ 0x1c000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9341c <__cxa_atexit@plt+0x86790> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - ldr r9, [pc, #112] @ 93428 <__cxa_atexit@plt+0x8679c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r7, [r0, #4] │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r8, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, lr} │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 933f4 <__cxa_atexit@plt+0x86768> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 93408 <__cxa_atexit@plt+0x8677c> │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + tsteq r2, #104, 30 @ 0x1a0 │ │ │ │ + rsceq r8, pc, #228, 12 @ 0xe400000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 93278 <__cxa_atexit@plt+0x865ec> │ │ │ │ + ldr r7, [pc, #180] @ 93284 <__cxa_atexit@plt+0x865f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [r3, #8] │ │ │ │ + ldr sl, [r3, #12] │ │ │ │ + ldr r1, [r3, #16] │ │ │ │ + ldr r8, [r3, #20] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-36]! @ 0xffffffdc │ │ │ │ + ldr r9, [pc, #152] @ 93288 <__cxa_atexit@plt+0x865fc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r7, [r3, #24] │ │ │ │ + str r9, [r2, #28] │ │ │ │ + ldr r0, [r3, #28] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + ldr r3, [r3, #32] │ │ │ │ + str r3, [r2, #24] │ │ │ │ + str sl, [r2, #20] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r8, [r2, #12] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 93250 <__cxa_atexit@plt+0x865c4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9325c <__cxa_atexit@plt+0x865d0> │ │ │ │ + ldr r2, [pc, #88] @ 9328c <__cxa_atexit@plt+0x86600> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 9326c <__cxa_atexit@plt+0x865e0> │ │ │ │ + mov r7, r3 │ │ │ │ + b 932f8 <__cxa_atexit@plt+0x8666c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #52] @ 93430 <__cxa_atexit@plt+0x867a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r2, [pc, #28] @ 9342c <__cxa_atexit@plt+0x867a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-16] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #44] @ 93290 <__cxa_atexit@plt+0x86604> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0, lsr #7 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 9346c <__cxa_atexit@plt+0x867e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ 93470 <__cxa_atexit@plt+0x867e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r1, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r1, #12 │ │ │ │ - moveq r2, r3 │ │ │ │ - ldr r7, [r5, r1] │ │ │ │ - str r2, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r4, ror #6 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #208] @ 93554 <__cxa_atexit@plt+0x868c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 93548 <__cxa_atexit@plt+0x868bc> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r1, #0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #156] @ 93558 <__cxa_atexit@plt+0x868cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r1, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 934c0 <__cxa_atexit@plt+0x86834> │ │ │ │ - ldr r3, [r8] │ │ │ │ - ldr sl, [pc, #128] @ 9355c <__cxa_atexit@plt+0x868d0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - cmp r3, sl │ │ │ │ - bne 934f0 <__cxa_atexit@plt+0x86864> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - mov r1, #0 │ │ │ │ - mov r3, r9 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #88] @ 93560 <__cxa_atexit@plt+0x868d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r1, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 9350c <__cxa_atexit@plt+0x86880> │ │ │ │ - ldr r3, [r9] │ │ │ │ - cmp r3, sl │ │ │ │ - bne 93534 <__cxa_atexit@plt+0x868a8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r9 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r3, [pc, #40] @ 93564 <__cxa_atexit@plt+0x868d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r2, #152, 30 @ 0x260 │ │ │ │ - tsteq r2, #48, 22 @ 0xc000 │ │ │ │ - tsteq r2, #100, 20 @ 0x64000 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r1, #0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #140] @ 93620 <__cxa_atexit@plt+0x86994> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r1, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 93598 <__cxa_atexit@plt+0x8690c> │ │ │ │ - ldr r3, [r8] │ │ │ │ - ldr sl, [pc, #112] @ 93624 <__cxa_atexit@plt+0x86998> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - cmp r3, sl │ │ │ │ - bne 935c8 <__cxa_atexit@plt+0x8693c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - mov r1, #0 │ │ │ │ - mov r3, r9 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #72] @ 93628 <__cxa_atexit@plt+0x8699c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r1, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 935e4 <__cxa_atexit@plt+0x86958> │ │ │ │ - ldr r3, [r9] │ │ │ │ - cmp r3, sl │ │ │ │ - bne 9360c <__cxa_atexit@plt+0x86980> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r9 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r3, [pc, #24] @ 9362c <__cxa_atexit@plt+0x869a0> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + tsteq r2, #56, 26 @ 0xe00 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + rsceq r8, pc, #140, 10 @ 0x23000000 │ │ │ │ + rsceq r8, pc, #252, 10 @ 0x3f000000 │ │ │ │ + andeq r0, r0, r6, asr #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 932cc <__cxa_atexit@plt+0x86640> │ │ │ │ + ldr r3, [pc, #48] @ 932e4 <__cxa_atexit@plt+0x86658> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - tsteq r2, #192, 28 @ 0xc00 │ │ │ │ - tsteq r2, #88, 20 @ 0x58000 │ │ │ │ - tsteq r2, #140, 18 @ 0x230000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #48] @ 93674 <__cxa_atexit@plt+0x869e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 93668 <__cxa_atexit@plt+0x869dc> │ │ │ │ - ldr r7, [pc, #32] @ 93678 <__cxa_atexit@plt+0x869ec> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 932dc <__cxa_atexit@plt+0x86650> │ │ │ │ + b 932f8 <__cxa_atexit@plt+0x8666c> │ │ │ │ + ldr r7, [pc, #20] @ 932e8 <__cxa_atexit@plt+0x8665c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #16] @ 936a0 <__cxa_atexit@plt+0x86a14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 93728 <__cxa_atexit@plt+0x86a9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 93720 <__cxa_atexit@plt+0x86a94> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 93718 <__cxa_atexit@plt+0x86a8c> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #68] @ 9372c <__cxa_atexit@plt+0x86aa0> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r8, pc, #28, 10 @ 0x7000000 │ │ │ │ + rsceq r8, pc, #164, 10 @ 0x29000000 │ │ │ │ + andeq r0, r0, r7, lsl #17 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 934c4 <__cxa_atexit@plt+0x86838> │ │ │ │ + str fp, [sp] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr ip, [r1, #8]! │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r1, #-4] │ │ │ │ + ldr r0, [r1, #20] │ │ │ │ + cmp r3, r0 │ │ │ │ + ble 933ec <__cxa_atexit@plt+0x86760> │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + ldr r3, [pc, #508] @ 93538 <__cxa_atexit@plt+0x868ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr fp, [pc, #500] @ 9353c <__cxa_atexit@plt+0x868b0> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + sub lr, r6, #30 │ │ │ │ + sub r8, r6, #18 │ │ │ │ + str r8, [r2, #36] @ 0x24 │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r0, [r5, #28] │ │ │ │ + ldr r0, [pc, #476] @ 93540 <__cxa_atexit@plt+0x868b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str fp, [r2, #4] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + ldr r0, [pc, #456] @ 93544 <__cxa_atexit@plt+0x868b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #3 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 936ec <__cxa_atexit@plt+0x86a60> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #40] @ 93730 <__cxa_atexit@plt+0x86aa4> │ │ │ │ + str r0, [r2, #16] │ │ │ │ + str lr, [r2, #20] │ │ │ │ + str sl, [r2, #24] │ │ │ │ + str fp, [r2, #28] │ │ │ │ + str r9, [r2, #32] │ │ │ │ + tst ip, #3 │ │ │ │ + beq 934a0 <__cxa_atexit@plt+0x86814> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #28]! │ │ │ │ + ldr r7, [pc, #416] @ 93548 <__cxa_atexit@plt+0x868bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r8, [r2, #-16]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr fp, [sp] │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 934d0 <__cxa_atexit@plt+0x86844> │ │ │ │ + ldr r7, [pc, #388] @ 9354c <__cxa_atexit@plt+0x868c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r7, r8, r9, ip} │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 93504 <__cxa_atexit@plt+0x86878> │ │ │ │ + str r9, [r5, #4]! │ │ │ │ + str ip, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ + add lr, r2, #24 │ │ │ │ + ldr r9, [pc, #352] @ 93558 <__cxa_atexit@plt+0x868cc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #348] @ 9355c <__cxa_atexit@plt+0x868d0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r8, [pc, #344] @ 93560 <__cxa_atexit@plt+0x868d4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #340] @ 93564 <__cxa_atexit@plt+0x868d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne 93718 <__cxa_atexit@plt+0x86a8c> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + sub fp, r6, #30 │ │ │ │ + sub r6, r6, #18 │ │ │ │ + str r6, [r5, #28] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + str r3, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ + str r7, [r2, #20] │ │ │ │ + str fp, [r2, #24] │ │ │ │ + tst ip, #3 │ │ │ │ + beq 934ac <__cxa_atexit@plt+0x86820> │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r9, [r6, #28]! │ │ │ │ + ldr r0, [pc, #272] @ 93568 <__cxa_atexit@plt+0x868dc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r8, [r2, #-16]! │ │ │ │ + str r0, [r6] │ │ │ │ + ldr fp, [sp] │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 934e8 <__cxa_atexit@plt+0x8685c> │ │ │ │ + ldr r0, [pc, #244] @ 9356c <__cxa_atexit@plt+0x868e0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, r5, #12 │ │ │ │ + stm r1, {r0, r8, r9, ip} │ │ │ │ + sub r0, r5, #28 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 93518 <__cxa_atexit@plt+0x8688c> │ │ │ │ + str r9, [r5, #4]! │ │ │ │ + str ip, [r5, #4] │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ + ldr r0, [ip] │ │ │ │ + mov r5, r1 │ │ │ │ + b 934b8 <__cxa_atexit@plt+0x8682c> │ │ │ │ + ldr r0, [ip] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, ip │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #124] @ 93554 <__cxa_atexit@plt+0x868c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, ip │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r2, #112, 26 @ 0x1c00 │ │ │ │ - tsteq r2, #4, 18 @ 0x10000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9379c <__cxa_atexit@plt+0x86b10> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #56] @ 937a4 <__cxa_atexit@plt+0x86b18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #3 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 93770 <__cxa_atexit@plt+0x86ae4> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #28] @ 937a8 <__cxa_atexit@plt+0x86b1c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne 9379c <__cxa_atexit@plt+0x86b10> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [pc, #132] @ 93574 <__cxa_atexit@plt+0x868e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, lr │ │ │ │ + mov sl, ip │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #236, 24 @ 0xec00 │ │ │ │ - tsteq r2, #128, 16 @ 0x800000 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #48] @ 937f0 <__cxa_atexit@plt+0x86b64> │ │ │ │ + ldr r7, [pc, #68] @ 93550 <__cxa_atexit@plt+0x868c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 937e4 <__cxa_atexit@plt+0x86b58> │ │ │ │ - ldr r7, [pc, #32] @ 937f4 <__cxa_atexit@plt+0x86b68> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 9352c <__cxa_atexit@plt+0x868a0> │ │ │ │ + ldr r7, [pc, #80] @ 93570 <__cxa_atexit@plt+0x868e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, ip │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #16] @ 9381c <__cxa_atexit@plt+0x86b90> │ │ │ │ + tsteq r2, #84, 24 @ 0x5400 │ │ │ │ + tsteq r2, #8, 2 │ │ │ │ + andeq r0, r0, r0, lsl r3 │ │ │ │ + tsteq r2, #176, 22 @ 0x2c000 │ │ │ │ + andeq r0, r0, r8, ror #6 │ │ │ │ + @ instruction: 0xfffff564 │ │ │ │ + rsceq r8, pc, #172, 6 @ 0xb0000002 │ │ │ │ + rsceq r8, pc, #192, 6 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + tsteq r2, #44, 22 @ 0xb000 │ │ │ │ + tsteq r2, #72 @ 0x48 │ │ │ │ + tsteq r2, #128, 22 @ 0x20000 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + @ instruction: 0xfffff4b4 │ │ │ │ + rsceq r8, pc, #152, 6 @ 0x60000002 │ │ │ │ + rsceq r8, pc, #168, 6 @ 0xa0000002 │ │ │ │ + rsceq r8, pc, #24, 6 @ 0x60000000 │ │ │ │ + andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #120] @ 93608 <__cxa_atexit@plt+0x8697c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #156] @ 938cc <__cxa_atexit@plt+0x86c40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 938b8 <__cxa_atexit@plt+0x86c2c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 938ac <__cxa_atexit@plt+0x86c20> │ │ │ │ - ldr r7, [pc, #132] @ 938d0 <__cxa_atexit@plt+0x86c44> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #20]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r3] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 935d8 <__cxa_atexit@plt+0x8694c> │ │ │ │ + ldr r7, [pc, #92] @ 9360c <__cxa_atexit@plt+0x86980> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 938c0 <__cxa_atexit@plt+0x86c34> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #88] @ 938d4 <__cxa_atexit@plt+0x86c48> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 93880 <__cxa_atexit@plt+0x86bf4> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #60] @ 938d8 <__cxa_atexit@plt+0x86c4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 938ac <__cxa_atexit@plt+0x86c20> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + stmib r3, {r8, r9, sl} │ │ │ │ + sub r7, r3, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 935ec <__cxa_atexit@plt+0x86960> │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ + ldr r7, [pc, #52] @ 93614 <__cxa_atexit@plt+0x86988> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq r2, #220, 22 @ 0x37000 │ │ │ │ - tsteq r2, #112, 14 @ 0x1c00000 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 93958 <__cxa_atexit@plt+0x86ccc> │ │ │ │ - ldr r7, [pc, #120] @ 93970 <__cxa_atexit@plt+0x86ce4> │ │ │ │ + ldr r7, [pc, #28] @ 93610 <__cxa_atexit@plt+0x86984> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 93964 <__cxa_atexit@plt+0x86cd8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #76] @ 93974 <__cxa_atexit@plt+0x86ce8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 9392c <__cxa_atexit@plt+0x86ca0> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #48] @ 93978 <__cxa_atexit@plt+0x86cec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 93958 <__cxa_atexit@plt+0x86ccc> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, #48, 22 @ 0xc000 │ │ │ │ - tsteq r2, #196, 12 @ 0xc400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffff37c │ │ │ │ + rsceq r8, pc, #196, 4 @ 0x4000000c │ │ │ │ + rsceq r8, pc, #184, 4 @ 0x8000000b │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #60] @ 939dc <__cxa_atexit@plt+0x86d50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 939a4 <__cxa_atexit@plt+0x86d18> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #32] @ 939e0 <__cxa_atexit@plt+0x86d54> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 939d0 <__cxa_atexit@plt+0x86d44> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9364c <__cxa_atexit@plt+0x869c0> │ │ │ │ + ldr r2, [pc, #40] @ 93664 <__cxa_atexit@plt+0x869d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 93668 <__cxa_atexit@plt+0x869dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ tsteq r2, #184, 20 @ 0xb8000 │ │ │ │ - tsteq r2, #76, 12 @ 0x4c00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsceq r8, pc, #36, 4 @ 0x40000002 │ │ │ │ + andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #120] @ 936fc <__cxa_atexit@plt+0x86a70> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + ldr r9, [r3, #20]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r3] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 93a2c <__cxa_atexit@plt+0x86da0> │ │ │ │ - ldr r2, [pc, #48] @ 93a38 <__cxa_atexit@plt+0x86dac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 93a20 <__cxa_atexit@plt+0x86d94> │ │ │ │ - mov r7, r8 │ │ │ │ - b 93a44 <__cxa_atexit@plt+0x86db8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + bhi 936cc <__cxa_atexit@plt+0x86a40> │ │ │ │ + ldr r7, [pc, #92] @ 93700 <__cxa_atexit@plt+0x86a74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + stmib r3, {r8, r9, sl} │ │ │ │ + sub r7, r3, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 936e0 <__cxa_atexit@plt+0x86a54> │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ + ldr r7, [pc, #52] @ 93708 <__cxa_atexit@plt+0x86a7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 93abc <__cxa_atexit@plt+0x86e30> │ │ │ │ - ldr r2, [pc, #120] @ 93ad0 <__cxa_atexit@plt+0x86e44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 93ab0 <__cxa_atexit@plt+0x86e24> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #92] @ 93ad4 <__cxa_atexit@plt+0x86e48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 93ab0 <__cxa_atexit@plt+0x86e24> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #60] @ 93ad8 <__cxa_atexit@plt+0x86e4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, #0 │ │ │ │ - addle r3, r3, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #28] @ 93704 <__cxa_atexit@plt+0x86a78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 93adc <__cxa_atexit@plt+0x86e50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r2, #44, 14 @ 0xb00000 │ │ │ │ - tsteq r2, #172, 8 @ 0xac000000 │ │ │ │ + @ instruction: 0xfffff288 │ │ │ │ + rsceq r8, pc, #208, 2 @ 0x34 │ │ │ │ + rsceq r8, pc, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #64] @ 93b34 <__cxa_atexit@plt+0x86ea8> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 93740 <__cxa_atexit@plt+0x86ab4> │ │ │ │ + ldr r2, [pc, #40] @ 93758 <__cxa_atexit@plt+0x86acc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 9375c <__cxa_atexit@plt+0x86ad0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 93b2c <__cxa_atexit@plt+0x86ea0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #32] @ 93b38 <__cxa_atexit@plt+0x86eac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, #0 │ │ │ │ - addle r3, r3, #4 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r3] │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + tsteq r2, #196, 18 @ 0x310000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsceq r8, pc, #44, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9378c <__cxa_atexit@plt+0x86b00> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ + ldr r7, [pc, #8] @ 9379c <__cxa_atexit@plt+0x86b10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + rsceq r8, pc, #36, 2 │ │ │ │ + mov fp, r7 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr lr, [pc, #316] @ 938ec <__cxa_atexit@plt+0x86c60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #312] @ 938f0 <__cxa_atexit@plt+0x86c64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ + ldr r8, [pc, #304] @ 938f4 <__cxa_atexit@plt+0x86c68> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r0, r7, #3 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 93834 <__cxa_atexit@plt+0x86ba8> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 93834 <__cxa_atexit@plt+0x86ba8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r0, r6, sl │ │ │ │ + add r3, r0, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 938cc <__cxa_atexit@plt+0x86c40> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r2, r0, #6 │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r8, [r0, #4] │ │ │ │ + str r1, [r0, #8] │ │ │ │ + str r9, [r0, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 93890 <__cxa_atexit@plt+0x86c04> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + add sl, sl, #12 │ │ │ │ + b 937c4 <__cxa_atexit@plt+0x86b38> │ │ │ │ + add r6, r6, sl │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 9389c <__cxa_atexit@plt+0x86c10> │ │ │ │ + ldr r2, [pc, #176] @ 938f8 <__cxa_atexit@plt+0x86c6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-8]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 938b4 <__cxa_atexit@plt+0x86c28> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 9389c <__cxa_atexit@plt+0x86c10> │ │ │ │ + ldr r2, [pc, #136] @ 938fc <__cxa_atexit@plt+0x86c70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 938c4 <__cxa_atexit@plt+0x86c38> │ │ │ │ + b 93a50 <__cxa_atexit@plt+0x86dc4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r2, #176, 12 @ 0xb000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #20] @ 93b64 <__cxa_atexit@plt+0x86ed8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, #0 │ │ │ │ - addle r3, r3, #4 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r3] │ │ │ │ + ldr r7, [pc, #96] @ 93904 <__cxa_atexit@plt+0x86c78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #88] @ 93908 <__cxa_atexit@plt+0x86c7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, #120, 12 @ 0x7800000 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #44] @ 93900 <__cxa_atexit@plt+0x86c74> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, lsl r2 │ │ │ │ + tsteq r2, #216, 14 @ 0x3600000 │ │ │ │ + tsteq r2, #140, 24 @ 0x8c00 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r7, pc, #228, 30 @ 0x390 │ │ │ │ + rsceq r7, pc, #216, 30 @ 0x360 │ │ │ │ + rsceq r7, pc, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 93bf4 <__cxa_atexit@plt+0x86f68> │ │ │ │ - ldr r7, [pc, #124] @ 93c04 <__cxa_atexit@plt+0x86f78> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 93994 <__cxa_atexit@plt+0x86d08> │ │ │ │ + ldr lr, [pc, #116] @ 939ac <__cxa_atexit@plt+0x86d20> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #112] @ 939b0 <__cxa_atexit@plt+0x86d24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r1, r2, #1 │ │ │ │ + ldr r8, [pc, #96] @ 939b4 <__cxa_atexit@plt+0x86d28> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 93bd8 <__cxa_atexit@plt+0x86f4c> │ │ │ │ - ldr r2, [pc, #100] @ 93c08 <__cxa_atexit@plt+0x86f7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ + str lr, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 93be8 <__cxa_atexit@plt+0x86f5c> │ │ │ │ - ldr r2, [pc, #76] @ 93c0c <__cxa_atexit@plt+0x86f80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ + beq 93988 <__cxa_atexit@plt+0x86cfc> │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 93c10 <__cxa_atexit@plt+0x86f84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r7, pc, #140, 22 @ 0x23000 │ │ │ │ + ldr r3, [pc, #28] @ 939b8 <__cxa_atexit@plt+0x86d2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + tsteq r2, #80, 12 @ 0x5000000 │ │ │ │ + tsteq r2, #252, 20 @ 0xfc000 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + rsceq r7, pc, #212, 28 @ 0xd40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ + rsceq r7, pc, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 93a18 <__cxa_atexit@plt+0x86d8c> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #52] @ 93c5c <__cxa_atexit@plt+0x86fd0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #52] @ 93a38 <__cxa_atexit@plt+0x86dac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 93c54 <__cxa_atexit@plt+0x86fc8> │ │ │ │ - ldr r3, [pc, #32] @ 93c60 <__cxa_atexit@plt+0x86fd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 93a30 <__cxa_atexit@plt+0x86da4> │ │ │ │ + b 93a50 <__cxa_atexit@plt+0x86dc4> │ │ │ │ + ldr r7, [pc, #28] @ 93a3c <__cxa_atexit@plt+0x86db0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #20] @ 93a40 <__cxa_atexit@plt+0x86db4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 93c88 <__cxa_atexit@plt+0x86ffc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 93cb0 <__cxa_atexit@plt+0x87024> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 93cdc <__cxa_atexit@plt+0x87050> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #12] @ 93ce0 <__cxa_atexit@plt+0x87054> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r2, #156, 4 @ 0xc0000009 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r7, pc, #104, 28 @ 0x680 │ │ │ │ + rsceq r7, pc, #92, 28 @ 0x5c0 │ │ │ │ + rsceq r7, pc, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 93d68 <__cxa_atexit@plt+0x870dc> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 93de4 <__cxa_atexit@plt+0x87158> │ │ │ │ - ldr r0, [pc, #240] @ 93e0c <__cxa_atexit@plt+0x87180> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - sub r2, r2, #2 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r6, {r0, r3} │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 93dc4 <__cxa_atexit@plt+0x87138> │ │ │ │ - ldr lr, [pc, #208] @ 93e10 <__cxa_atexit@plt+0x87184> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - b 93db8 <__cxa_atexit@plt+0x8712c> │ │ │ │ - ldr r3, [pc, #148] @ 93e04 <__cxa_atexit@plt+0x87178> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r3, #2 │ │ │ │ - str r2, [r5] │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 93dc4 <__cxa_atexit@plt+0x87138> │ │ │ │ - ldr lr, [pc, #116] @ 93e08 <__cxa_atexit@plt+0x8717c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 93ac4 <__cxa_atexit@plt+0x86e38> │ │ │ │ + ldr lr, [pc, #160] @ 93b0c <__cxa_atexit@plt+0x86e80> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - sub r7, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #72] @ 93e14 <__cxa_atexit@plt+0x87188> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r0, [r2, #6] │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-12]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 93adc <__cxa_atexit@plt+0x86e50> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 93ae8 <__cxa_atexit@plt+0x86e5c> │ │ │ │ + ldr r2, [pc, #108] @ 93b10 <__cxa_atexit@plt+0x86e84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 93b00 <__cxa_atexit@plt+0x86e74> │ │ │ │ + mov r7, r3 │ │ │ │ + b 93b9c <__cxa_atexit@plt+0x86f10> │ │ │ │ + ldr r7, [pc, #72] @ 93b14 <__cxa_atexit@plt+0x86e88> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldr r7, [pc, #44] @ 93e18 <__cxa_atexit@plt+0x8718c> │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #64] @ 93b18 <__cxa_atexit@plt+0x86e8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 93b1c <__cxa_atexit@plt+0x86e90> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #36] @ 93b20 <__cxa_atexit@plt+0x86e94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - rsceq r7, pc, #20, 20 @ 0x14000 │ │ │ │ - @ instruction: 0xfffff5f4 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - @ instruction: 0xfffff648 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 93e9c <__cxa_atexit@plt+0x87210> │ │ │ │ - ldr r1, [pc, #136] @ 93ec8 <__cxa_atexit@plt+0x8723c> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + rsceq r7, pc, #100, 26 @ 0x1900 │ │ │ │ + rsceq r7, pc, #88, 26 @ 0x1600 │ │ │ │ + rsceq r7, pc, #80, 26 @ 0x1400 │ │ │ │ + rsceq r7, pc, #68, 26 @ 0x1100 │ │ │ │ + rsceq r7, pc, #108, 26 @ 0x1b00 │ │ │ │ + andeq r0, r0, r7, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 93b64 <__cxa_atexit@plt+0x86ed8> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + ldr r1, [pc, #52] @ 93b84 <__cxa_atexit@plt+0x86ef8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - add r3, r6, #32 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 93b7c <__cxa_atexit@plt+0x86ef0> │ │ │ │ + b 93b9c <__cxa_atexit@plt+0x86f10> │ │ │ │ + ldr r7, [pc, #28] @ 93b88 <__cxa_atexit@plt+0x86efc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r0, [pc, #20] @ 93b8c <__cxa_atexit@plt+0x86f00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r7, pc, #212, 24 @ 0xd400 │ │ │ │ + rsceq r7, pc, #200, 24 @ 0xc800 │ │ │ │ + rsceq r7, pc, #0, 26 │ │ │ │ + andeq r0, r0, r9, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 93eac <__cxa_atexit@plt+0x87220> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #104] @ 93ed4 <__cxa_atexit@plt+0x87248> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ + bcc 93c40 <__cxa_atexit@plt+0x86fb4> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r8, r6, #4 │ │ │ │ + cmp r0, r1 │ │ │ │ + bge 93c18 <__cxa_atexit@plt+0x86f8c> │ │ │ │ + ldr r7, [r5, #40]! @ 0x28 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r5, #-16] │ │ │ │ + ldr lr, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr ip, [pc, #100] @ 93c50 <__cxa_atexit@plt+0x86fc4> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r6, #4] │ │ │ │ str lr, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r7, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #44] @ 93ed0 <__cxa_atexit@plt+0x87244> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - b 93eb8 <__cxa_atexit@plt+0x8722c> │ │ │ │ - ldr r6, [pc, #24] @ 93ecc <__cxa_atexit@plt+0x87240> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r2, sl, fp} │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffbac │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xfffff51c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 93f30 <__cxa_atexit@plt+0x872a4> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #68] @ 93f48 <__cxa_atexit@plt+0x872bc> │ │ │ │ + ldr fp, [sp] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #52] @ 93c54 <__cxa_atexit@plt+0x86fc8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 93f4c <__cxa_atexit@plt+0x872c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff484 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #32] @ 93f84 <__cxa_atexit@plt+0x872f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 93f88 <__cxa_atexit@plt+0x872fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #20] @ 93f8c <__cxa_atexit@plt+0x87300> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r7, pc, #228, 12 @ 0xe400000 │ │ │ │ - tsteq r2, #220, 8 @ 0xdc000000 │ │ │ │ - tsteq r2, #228, 8 @ 0xe4000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + str r1, [r6, #24]! │ │ │ │ + ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str lr, [r6, #-20] @ 0xffffffec │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + stmdb r6, {r1, r2} │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff5c8 │ │ │ │ + @ instruction: 0xffffef64 │ │ │ │ + rsceq r7, pc, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 93fb0 <__cxa_atexit@plt+0x87324> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 93cac <__cxa_atexit@plt+0x87020> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 93ca4 <__cxa_atexit@plt+0x87018> │ │ │ │ + ldr r8, [pc, #40] @ 93cb4 <__cxa_atexit@plt+0x87028> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 93cb8 <__cxa_atexit@plt+0x8702c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, #244, 30 @ p-variant is OBSOLETE @ 0x3d0 │ │ │ │ - andeq r0, r2, ip │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq sp, r1, #32505856 @ 0x1f00000 │ │ │ │ + tsteq r2, #144, 4 │ │ │ │ + rsceq r7, pc, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93fe4 <__cxa_atexit@plt+0x87358> │ │ │ │ - ldr r5, [pc, #32] @ 93ff4 <__cxa_atexit@plt+0x87368> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, #2 │ │ │ │ - b 3ffae4 <__cxa_atexit@plt+0x3f2e58> │ │ │ │ - ldr r7, [pc, #12] @ 93ff8 <__cxa_atexit@plt+0x8736c> │ │ │ │ + bhi 93d44 <__cxa_atexit@plt+0x870b8> │ │ │ │ + ldr r1, [pc, #112] @ 93d4c <__cxa_atexit@plt+0x870c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #92] @ 93d50 <__cxa_atexit@plt+0x870c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 93d2c <__cxa_atexit@plt+0x870a0> │ │ │ │ + ldr r7, [pc, #76] @ 93d54 <__cxa_atexit@plt+0x870c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 93d3c <__cxa_atexit@plt+0x870b0> │ │ │ │ + b 93da4 <__cxa_atexit@plt+0x87118> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r7, pc, #204, 14 @ 0x3300000 │ │ │ │ - rsceq r7, pc, #244, 14 @ 0x3d00000 │ │ │ │ - rsceq r7, pc, #216, 14 @ 0x3600000 │ │ │ │ - andeq r0, r2, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94030 <__cxa_atexit@plt+0x873a4> │ │ │ │ - ldr r5, [pc, #32] @ 94040 <__cxa_atexit@plt+0x873b4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, #1 │ │ │ │ - b 3ffae4 <__cxa_atexit@plt+0x3f2e58> │ │ │ │ - ldr r7, [pc, #12] @ 94044 <__cxa_atexit@plt+0x873b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r7, pc, #128, 14 @ 0x2000000 │ │ │ │ - rsceq r7, pc, #184, 14 @ 0x2e00000 │ │ │ │ - rsceq r7, pc, #140, 14 @ 0x2300000 │ │ │ │ - andeq r0, r2, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9407c <__cxa_atexit@plt+0x873f0> │ │ │ │ - ldr r5, [pc, #32] @ 9408c <__cxa_atexit@plt+0x87400> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, #5 │ │ │ │ - b 3ffae4 <__cxa_atexit@plt+0x3f2e58> │ │ │ │ - ldr r7, [pc, #12] @ 94090 <__cxa_atexit@plt+0x87404> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r7, pc, #52, 14 @ 0xd00000 │ │ │ │ - rsceq r7, pc, #116, 14 @ 0x1d00000 │ │ │ │ - rsceq r7, pc, #64, 14 @ 0x1000000 │ │ │ │ - andeq r0, r2, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 940c8 <__cxa_atexit@plt+0x8743c> │ │ │ │ - ldr r5, [pc, #32] @ 940d8 <__cxa_atexit@plt+0x8744c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, #4 │ │ │ │ - b 3ffae4 <__cxa_atexit@plt+0x3f2e58> │ │ │ │ - ldr r7, [pc, #12] @ 940dc <__cxa_atexit@plt+0x87450> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + tsteq r2, #52, 4 @ 0x40000003 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + rsceq r7, pc, #152, 22 @ 0x26000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #32] @ 93d94 <__cxa_atexit@plt+0x87108> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 93d8c <__cxa_atexit@plt+0x87100> │ │ │ │ + b 93da4 <__cxa_atexit@plt+0x87118> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r7, pc, #232, 12 @ 0xe800000 │ │ │ │ - rsceq r7, pc, #48, 14 @ 0xc00000 │ │ │ │ - rsceq r7, pc, #244, 12 @ 0xf400000 │ │ │ │ - andeq r0, r2, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94114 <__cxa_atexit@plt+0x87488> │ │ │ │ - ldr r5, [pc, #32] @ 94124 <__cxa_atexit@plt+0x87498> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, #9 │ │ │ │ - b 3ffae4 <__cxa_atexit@plt+0x3f2e58> │ │ │ │ - ldr r7, [pc, #12] @ 94128 <__cxa_atexit@plt+0x8749c> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r7, pc, #88, 22 @ 0x16000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #132] @ 93e34 <__cxa_atexit@plt+0x871a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + str r7, [r5] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 93e08 <__cxa_atexit@plt+0x8717c> │ │ │ │ + ldr r7, [pc, #104] @ 93e38 <__cxa_atexit@plt+0x871ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 93e14 <__cxa_atexit@plt+0x87188> │ │ │ │ + ldr r7, [pc, #84] @ 93e3c <__cxa_atexit@plt+0x871b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 93e20 <__cxa_atexit@plt+0x87194> │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 94898 <__cxa_atexit@plt+0x87c0c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - rsceq r7, pc, #156, 12 @ 0x9c00000 │ │ │ │ - rsceq r7, pc, #236, 12 @ 0xec00000 │ │ │ │ - rsceq r7, pc, #168, 12 @ 0xa800000 │ │ │ │ - andeq r0, r2, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94160 <__cxa_atexit@plt+0x874d4> │ │ │ │ - ldr r5, [pc, #32] @ 94170 <__cxa_atexit@plt+0x874e4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, #10 │ │ │ │ - b 3ffae4 <__cxa_atexit@plt+0x3f2e58> │ │ │ │ - ldr r7, [pc, #12] @ 94174 <__cxa_atexit@plt+0x874e8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 93e40 <__cxa_atexit@plt+0x871b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsceq r7, pc, #80, 12 @ 0x5000000 │ │ │ │ - rsceq r7, pc, #168, 12 @ 0xa800000 │ │ │ │ - rsceq r7, pc, #92, 12 @ 0x5c00000 │ │ │ │ - andeq r0, r2, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 941ac <__cxa_atexit@plt+0x87520> │ │ │ │ - ldr r5, [pc, #32] @ 941bc <__cxa_atexit@plt+0x87530> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov sl, #0 │ │ │ │ - b 3ffae4 <__cxa_atexit@plt+0x3f2e58> │ │ │ │ - ldr r7, [pc, #12] @ 941c0 <__cxa_atexit@plt+0x87534> │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + rsceq r7, pc, #208, 20 @ 0xd0000 │ │ │ │ + rsceq r7, pc, #172, 20 @ 0xac000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #96] @ 93ebc <__cxa_atexit@plt+0x87230> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 93e9c <__cxa_atexit@plt+0x87210> │ │ │ │ + ldr r7, [pc, #76] @ 93ec0 <__cxa_atexit@plt+0x87234> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #48 @ 0x30 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 93ea8 <__cxa_atexit@plt+0x8721c> │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 94898 <__cxa_atexit@plt+0x87c0c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - rsceq r7, pc, #4, 12 @ 0x400000 │ │ │ │ - rsceq r7, pc, #100, 12 @ 0x6400000 │ │ │ │ - ldm r5, {r1, r2, r7} │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 941e4 <__cxa_atexit@plt+0x87558> │ │ │ │ - ldr r3, [pc, #36] @ 941fc <__cxa_atexit@plt+0x87570> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r3, [pc, #20] @ 94200 <__cxa_atexit@plt+0x87574> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 93ec4 <__cxa_atexit@plt+0x87238> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r1, r2, r7} │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r7, pc, #76, 12 @ 0x4c00000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 94240 <__cxa_atexit@plt+0x875b4> │ │ │ │ - ldr r7, [pc, #32] @ 94254 <__cxa_atexit@plt+0x875c8> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + rsceq r7, pc, #72, 20 @ 0x48000 │ │ │ │ + rsceq r7, pc, #40, 20 @ 0x28000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #64] @ 93f20 <__cxa_atexit@plt+0x87294> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #16] @ 94258 <__cxa_atexit@plt+0x875cc> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + sub r7, r3, #48 @ 0x30 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 93f0c <__cxa_atexit@plt+0x87280> │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 94898 <__cxa_atexit@plt+0x87c0c> │ │ │ │ + ldr r7, [pc, #16] @ 93f24 <__cxa_atexit@plt+0x87298> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r7, pc, #240, 10 @ 0x3c000000 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 94280 <__cxa_atexit@plt+0x875f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r7, pc, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 942d4 <__cxa_atexit@plt+0x87648> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ 942e0 <__cxa_atexit@plt+0x87654> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r2, #132, 2 @ 0x21 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #32] @ 94318 <__cxa_atexit@plt+0x8768c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 9431c <__cxa_atexit@plt+0x87690> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #24] @ 94320 <__cxa_atexit@plt+0x87694> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - add r9, r2, #1 │ │ │ │ - add sl, r1, #1 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r7, pc, #24, 6 @ 0x60000000 │ │ │ │ - rsceq r7, pc, #36 @ 0x24 │ │ │ │ - rsceq r7, pc, #52, 10 @ 0xd000000 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 94374 <__cxa_atexit@plt+0x876e8> │ │ │ │ - ldr lr, [pc, #76] @ 94390 <__cxa_atexit@plt+0x87704> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r5, {r0, r2, r3} │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9436c <__cxa_atexit@plt+0x876e0> │ │ │ │ - b 94424 <__cxa_atexit@plt+0x87798> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bcc 93f5c <__cxa_atexit@plt+0x872d0> │ │ │ │ + ldr r2, [pc, #40] @ 93f74 <__cxa_atexit@plt+0x872e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 94394 <__cxa_atexit@plt+0x87708> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #20] @ 93f78 <__cxa_atexit@plt+0x872ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - rsceq r7, pc, #236, 8 @ 0xec000000 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r7, pc, #168, 8 @ 0xa8000000 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + tsteq r2, #168, 2 @ 0x2a │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsceq r7, pc, #112, 18 @ 0x1c0000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 943f8 <__cxa_atexit@plt+0x8776c> │ │ │ │ - ldr r3, [pc, #76] @ 94410 <__cxa_atexit@plt+0x87784> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r7, [sl, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r9} │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 943f0 <__cxa_atexit@plt+0x87764> │ │ │ │ - b 94424 <__cxa_atexit@plt+0x87798> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94414 <__cxa_atexit@plt+0x87788> │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93ff4 <__cxa_atexit@plt+0x87368> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 94004 <__cxa_atexit@plt+0x87378> │ │ │ │ + ldr r2, [pc, #120] @ 9402c <__cxa_atexit@plt+0x873a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ 94030 <__cxa_atexit@plt+0x873a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r2, [pc, #104] @ 94034 <__cxa_atexit@plt+0x873a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #16]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f39f4 <__cxa_atexit@plt+0x3e6d68> │ │ │ │ + ldr r7, [pc, #44] @ 94028 <__cxa_atexit@plt+0x8739c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r7, pc, #104, 8 @ 0x68000000 │ │ │ │ - rsceq r7, pc, #52, 8 @ 0x34000000 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - cmp sl, #1 │ │ │ │ - blt 944f8 <__cxa_atexit@plt+0x8786c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r3, r9 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r1, #0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #188] @ 9451c <__cxa_atexit@plt+0x87890> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r1, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 94464 <__cxa_atexit@plt+0x877d8> │ │ │ │ - ldr r3, [r9] │ │ │ │ - ldr r1, [pc, #160] @ 94520 <__cxa_atexit@plt+0x87894> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 944ac <__cxa_atexit@plt+0x87820> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r9 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - mov r6, ip │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - mov ip, r6 │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - ldr r3, [pc, #108] @ 94524 <__cxa_atexit@plt+0x87898> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - mov r2, #0 │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str ip, [r5, #12] │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9450c <__cxa_atexit@plt+0x87880> │ │ │ │ - mov r8, fp │ │ │ │ - b 9268c <__cxa_atexit@plt+0x85a00> │ │ │ │ - ldr r7, [pc, #44] @ 9452c <__cxa_atexit@plt+0x878a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r7, [pc, #20] @ 94528 <__cxa_atexit@plt+0x8789c> │ │ │ │ + ldr r7, [pc, #24] @ 94024 <__cxa_atexit@plt+0x87398> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, #156, 28 @ p-variant is OBSOLETE @ 0x9c0 │ │ │ │ - tstpeq r1, #140, 22 @ p-variant is OBSOLETE @ 0x23000 │ │ │ │ - tstpeq r1, #68, 24 @ p-variant is OBSOLETE @ 0x4400 │ │ │ │ - rsceq r7, pc, #104, 4 @ 0x80000006 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r7, pc, #28, 6 @ 0x70000000 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ + rsceq r7, pc, #228, 16 @ 0xe40000 │ │ │ │ + rsceq r7, pc, #244, 16 @ 0xf40000 │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + tsteq r2, #196, 6 @ 0x10000003 │ │ │ │ + rsceq r7, pc, #184, 16 @ 0xb80000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9455c <__cxa_atexit@plt+0x878d0> │ │ │ │ + ldr r3, [pc, #32] @ 9406c <__cxa_atexit@plt+0x873e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 94554 <__cxa_atexit@plt+0x878c8> │ │ │ │ - b 9456c <__cxa_atexit@plt+0x878e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r7, pc, #236, 4 @ 0xc000000e │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + stmda r5, {r1, r2, r3} │ │ │ │ + ldr r3, [pc, #16] @ 94070 <__cxa_atexit@plt+0x873e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f396c <__cxa_atexit@plt+0x3e6ce0> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + tsteq r2, #180, 6 @ 0xd0000002 │ │ │ │ + rsceq r7, pc, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt 945d4 <__cxa_atexit@plt+0x87948> │ │ │ │ - ldr r2, [pc, #200] @ 94648 <__cxa_atexit@plt+0x879bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - mov sl, #0 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r2, r9} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - sub r0, r5, #40 @ 0x28 │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 94638 <__cxa_atexit@plt+0x879ac> │ │ │ │ - mov r8, fp │ │ │ │ - b 9268c <__cxa_atexit@plt+0x85a00> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - and r3, r3, #3 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94610 <__cxa_atexit@plt+0x87984> │ │ │ │ - ldr r3, [pc, #96] @ 94650 <__cxa_atexit@plt+0x879c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 94654 <__cxa_atexit@plt+0x879c8> │ │ │ │ + bne 9410c <__cxa_atexit@plt+0x87480> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 94120 <__cxa_atexit@plt+0x87494> │ │ │ │ + ldr r3, [pc, #180] @ 94158 <__cxa_atexit@plt+0x874cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [r0, #4]! │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r1, [r0, #8] │ │ │ │ + add r3, r0, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 94130 <__cxa_atexit@plt+0x874a4> │ │ │ │ + ldr r2, [pc, #148] @ 94160 <__cxa_atexit@plt+0x874d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 94658 <__cxa_atexit@plt+0x879cc> │ │ │ │ + ldr r1, [pc, #144] @ 94164 <__cxa_atexit@plt+0x874d8> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - add r9, r2, #1 │ │ │ │ - add sl, r1, #1 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r3, [pc, #68] @ 9465c <__cxa_atexit@plt+0x879d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 94660 <__cxa_atexit@plt+0x879d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #56] @ 94664 <__cxa_atexit@plt+0x879d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r7, [pc, #12] @ 9464c <__cxa_atexit@plt+0x879c0> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + str r1, [r6, #16]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r1, [pc, #120] @ 94168 <__cxa_atexit@plt+0x874dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r0, r6 │ │ │ │ + str r1, [r0, #16]! │ │ │ │ + stm r5, {r2, r6} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f39f4 <__cxa_atexit@plt+0x3e6d68> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #36] @ 9415c <__cxa_atexit@plt+0x874d0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + add sl, r5, #12 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #24 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, #124, 22 @ p-variant is OBSOLETE @ 0x1f000 │ │ │ │ - rsceq r7, pc, #60, 2 │ │ │ │ - rsceq r7, pc, #32 │ │ │ │ - rsceq r6, pc, #44, 26 @ 0xb00 │ │ │ │ - rsceq r7, pc, #60, 4 @ 0xc0000003 │ │ │ │ - rsceq r7, pc, #48 @ 0x30 │ │ │ │ - tstpeq r1, #40, 28 @ p-variant is OBSOLETE @ 0x280 │ │ │ │ - tstpeq r1, #48, 28 @ p-variant is OBSOLETE @ 0x300 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 94e4c <__cxa_atexit@plt+0x881c0> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 946d0 <__cxa_atexit@plt+0x87a44> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #68] @ 946dc <__cxa_atexit@plt+0x87a50> │ │ │ │ + tsteq r2, #136, 6 @ 0x20000002 │ │ │ │ + rsceq r7, pc, #184, 14 @ 0x2e00000 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffbf0 │ │ │ │ + tsteq r2, #160, 4 │ │ │ │ + rsceq r7, pc, #180, 12 @ 0xb400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 941a0 <__cxa_atexit@plt+0x87514> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 941a8 <__cxa_atexit@plt+0x8751c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 946b8 <__cxa_atexit@plt+0x87a2c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 946c0 <__cxa_atexit@plt+0x87a34> │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r7, [pc, #24] @ 946e0 <__cxa_atexit@plt+0x87a54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 91850 <__cxa_atexit@plt+0x84bc4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, #160, 16 @ p-variant is OBSOLETE @ 0xa00000 │ │ │ │ - tstpeq r1, #132, 16 @ p-variant is OBSOLETE @ 0x840000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + tstpeq r1, #148, 26 @ p-variant is OBSOLETE @ 0x2500 │ │ │ │ + rsceq r7, pc, #44, 14 @ 0xb00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94780 <__cxa_atexit@plt+0x87af4> │ │ │ │ - ldr r2, [pc, #132] @ 94788 <__cxa_atexit@plt+0x87afc> │ │ │ │ + bhi 942b0 <__cxa_atexit@plt+0x87624> │ │ │ │ + ldr r0, [pc, #256] @ 942cc <__cxa_atexit@plt+0x87640> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-8]! │ │ │ │ + str r7, [r2, #4] │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 94274 <__cxa_atexit@plt+0x875e8> │ │ │ │ + ldr r2, [pc, #224] @ 942d0 <__cxa_atexit@plt+0x87644> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 94774 <__cxa_atexit@plt+0x87ae8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #92] @ 9478c <__cxa_atexit@plt+0x87b00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 94734 <__cxa_atexit@plt+0x87aa8> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #64] @ 94790 <__cxa_atexit@plt+0x87b04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 94760 <__cxa_atexit@plt+0x87ad4> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #44] @ 94794 <__cxa_atexit@plt+0x87b08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - tstpeq r1, #40, 26 @ p-variant is OBSOLETE @ 0xa00 │ │ │ │ - tstpeq r1, #188, 16 @ p-variant is OBSOLETE @ 0xbc0000 │ │ │ │ - tstpeq r1, #48, 16 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #68] @ 94800 <__cxa_atexit@plt+0x87b74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 947c0 <__cxa_atexit@plt+0x87b34> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #40] @ 94804 <__cxa_atexit@plt+0x87b78> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 947ec <__cxa_atexit@plt+0x87b60> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #20] @ 94808 <__cxa_atexit@plt+0x87b7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - tstpeq r1, #156, 24 @ p-variant is OBSOLETE @ 0x9c00 │ │ │ │ - tstpeq r1, #48, 16 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ - tstpeq r1, #164, 14 @ p-variant is OBSOLETE @ 0x2900000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9485c <__cxa_atexit@plt+0x87bd0> │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r1, #2] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r2, [r1, #6] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 9428c <__cxa_atexit@plt+0x87600> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 94298 <__cxa_atexit@plt+0x8760c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 94868 <__cxa_atexit@plt+0x87bdc> │ │ │ │ - ldr r1, [pc, #60] @ 94878 <__cxa_atexit@plt+0x87bec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #56] @ 9487c <__cxa_atexit@plt+0x87bf0> │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 942b8 <__cxa_atexit@plt+0x8762c> │ │ │ │ + ldr r3, [pc, #180] @ 942e4 <__cxa_atexit@plt+0x87658> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #152] @ 942e8 <__cxa_atexit@plt+0x8765c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #88] @ 942d4 <__cxa_atexit@plt+0x87648> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #84] @ 942d8 <__cxa_atexit@plt+0x8764c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - tstpeq r1, #244, 12 @ p-variant is OBSOLETE @ 0xf400000 │ │ │ │ - rsceq r6, pc, #136, 30 @ 0x220 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 94904 <__cxa_atexit@plt+0x87c78> │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r2, [pc, #116] @ 94920 <__cxa_atexit@plt+0x87c94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - cmp r8, #10 │ │ │ │ - bgt 948e0 <__cxa_atexit@plt+0x87c54> │ │ │ │ - cmp r9, #9 │ │ │ │ - ble 948e0 <__cxa_atexit@plt+0x87c54> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - sub r7, r7, r8, lsl #2 │ │ │ │ - ldr r7, [r7, #52] @ 0x34 │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - sub r3, r3, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94910 <__cxa_atexit@plt+0x87c84> │ │ │ │ - ldr r5, [pc, #52] @ 94928 <__cxa_atexit@plt+0x87c9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, #10 │ │ │ │ - b 3ffae4 <__cxa_atexit@plt+0x3f2e58> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 94924 <__cxa_atexit@plt+0x87c98> │ │ │ │ + ldr r7, [pc, #60] @ 942dc <__cxa_atexit@plt+0x87650> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - tstpeq r1, #140, 12 @ p-variant is OBSOLETE @ 0x8c00000 │ │ │ │ - rsceq r6, pc, #248, 28 @ 0xf80 │ │ │ │ - rsceq r6, pc, #172, 28 @ 0xac0 │ │ │ │ - rsceq r6, pc, #212, 28 @ 0xd40 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 949b0 <__cxa_atexit@plt+0x87d24> │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r2, [pc, #116] @ 949cc <__cxa_atexit@plt+0x87d40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - cmp r8, #9 │ │ │ │ - bgt 9498c <__cxa_atexit@plt+0x87d00> │ │ │ │ - cmp r9, #8 │ │ │ │ - ble 9498c <__cxa_atexit@plt+0x87d00> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - sub r7, r7, r8, lsl #2 │ │ │ │ - ldr r7, [r7, #48] @ 0x30 │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #52] @ 942e0 <__cxa_atexit@plt+0x87654> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - sub r3, r3, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 949bc <__cxa_atexit@plt+0x87d30> │ │ │ │ - ldr r5, [pc, #52] @ 949d4 <__cxa_atexit@plt+0x87d48> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, #9 │ │ │ │ - b 3ffae4 <__cxa_atexit@plt+0x3f2e58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 949d0 <__cxa_atexit@plt+0x87d44> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r1, #92, 26 @ p-variant is OBSOLETE @ 0x1700 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + rsceq r7, pc, #180, 10 @ 0x2d000000 │ │ │ │ + rsceq r7, pc, #172, 10 @ 0x2b000000 │ │ │ │ + rsceq r7, pc, #160, 10 @ 0x28000000 │ │ │ │ + rsceq r7, pc, #148, 10 @ 0x25000000 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + tstpeq r1, #96, 26 @ p-variant is OBSOLETE @ 0x1800 │ │ │ │ + rsceq r7, pc, #220, 10 @ 0x37000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 94360 <__cxa_atexit@plt+0x876d4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 94378 <__cxa_atexit@plt+0x876ec> │ │ │ │ + ldr r2, [pc, #116] @ 94390 <__cxa_atexit@plt+0x87704> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #88] @ 94394 <__cxa_atexit@plt+0x87708> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #32] @ 94388 <__cxa_atexit@plt+0x876fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #24] @ 9438c <__cxa_atexit@plt+0x87700> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, #224, 10 @ p-variant is OBSOLETE @ 0x38000000 │ │ │ │ - rsceq r6, pc, #68, 28 @ 0x440 │ │ │ │ - rsceq r6, pc, #0, 28 │ │ │ │ - rsceq r6, pc, #32, 28 @ 0x200 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r7, pc, #216, 8 @ 0xd8000000 │ │ │ │ + rsceq r7, pc, #204, 8 @ 0xcc000000 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + tstpeq r1, #116, 24 @ p-variant is OBSOLETE @ 0x7400 │ │ │ │ + rsceq r7, pc, #112, 8 @ 0x70000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 94a5c <__cxa_atexit@plt+0x87dd0> │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r2, [pc, #116] @ 94a78 <__cxa_atexit@plt+0x87dec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - cmp r8, #4 │ │ │ │ - bgt 94a38 <__cxa_atexit@plt+0x87dac> │ │ │ │ - cmp r9, #3 │ │ │ │ - ble 94a38 <__cxa_atexit@plt+0x87dac> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - sub r7, r7, r8, lsl #2 │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 943f0 <__cxa_atexit@plt+0x87764> │ │ │ │ + ldr lr, [pc, #64] @ 943fc <__cxa_atexit@plt+0x87770> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [pc, #52] @ 94400 <__cxa_atexit@plt+0x87774> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 943e4 <__cxa_atexit@plt+0x87758> │ │ │ │ + mov r7, r3 │ │ │ │ + b 94410 <__cxa_atexit@plt+0x87784> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - sub r3, r3, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94a68 <__cxa_atexit@plt+0x87ddc> │ │ │ │ - ldr r5, [pc, #52] @ 94a80 <__cxa_atexit@plt+0x87df4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, #4 │ │ │ │ - b 3ffae4 <__cxa_atexit@plt+0x3f2e58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + tstpeq r1, #92, 22 @ p-variant is OBSOLETE @ 0x17000 │ │ │ │ + rsceq r7, pc, #4, 8 @ 0x4000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9448c <__cxa_atexit@plt+0x87800> │ │ │ │ + ldr r2, [pc, #128] @ 944ac <__cxa_atexit@plt+0x87820> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #108] @ 944b0 <__cxa_atexit@plt+0x87824> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 94498 <__cxa_atexit@plt+0x8780c> │ │ │ │ + ldr r7, [pc, #76] @ 944b4 <__cxa_atexit@plt+0x87828> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r8, sl} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 94480 <__cxa_atexit@plt+0x877f4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 91198 <__cxa_atexit@plt+0x8450c> │ │ │ │ + ldr r0, [r6, #-6] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 94a7c <__cxa_atexit@plt+0x87df0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #24] @ 944b8 <__cxa_atexit@plt+0x8782c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, #52, 10 @ p-variant is OBSOLETE @ 0xd000000 │ │ │ │ - rsceq r6, pc, #144, 26 @ 0x2400 │ │ │ │ - rsceq r6, pc, #84, 26 @ 0x1500 │ │ │ │ - rsceq r6, pc, #108, 26 @ 0x1b00 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ + tstpeq r1, #100, 22 @ p-variant is OBSOLETE @ 0x19000 │ │ │ │ + tsteq r2, #12 │ │ │ │ + @ instruction: 0xffffcd2c │ │ │ │ + rsceq r7, pc, #112, 6 @ 0xc0000001 │ │ │ │ + rsceq r7, pc, #52, 8 @ 0x34000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 94b08 <__cxa_atexit@plt+0x87e7c> │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ + mov lr, r6 │ │ │ │ + sub r0, r5, #8 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 945a0 <__cxa_atexit@plt+0x87914> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, lr, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 945ac <__cxa_atexit@plt+0x87920> │ │ │ │ + str r0, [sp] │ │ │ │ + ldr ip, [pc, #248] @ 945ec <__cxa_atexit@plt+0x87960> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #240] @ 945f0 <__cxa_atexit@plt+0x87964> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ - ldr r2, [pc, #116] @ 94b24 <__cxa_atexit@plt+0x87e98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - cmp r8, #5 │ │ │ │ - bgt 94ae4 <__cxa_atexit@plt+0x87e58> │ │ │ │ - cmp r9, #4 │ │ │ │ - ble 94ae4 <__cxa_atexit@plt+0x87e58> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - sub r7, r7, r8, lsl #2 │ │ │ │ - ldr r7, [r7, #32] │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + sub sl, r6, #7 │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + mov r2, lr │ │ │ │ + str ip, [r2, #4]! │ │ │ │ + ldr ip, [pc, #200] @ 945f4 <__cxa_atexit@plt+0x87968> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str ip, [r2, #16] │ │ │ │ + str r2, [r2, #20] │ │ │ │ + str r0, [r2, #24] │ │ │ │ + sub r0, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 945bc <__cxa_atexit@plt+0x87930> │ │ │ │ + add r6, lr, #56 @ 0x38 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 945d0 <__cxa_atexit@plt+0x87944> │ │ │ │ + ldr r3, [pc, #152] @ 94600 <__cxa_atexit@plt+0x87974> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #148] @ 94604 <__cxa_atexit@plt+0x87978> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [lr, #32]! │ │ │ │ + str r8, [lr, #8] │ │ │ │ + str sl, [lr, #12] │ │ │ │ + str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + ldr r3, [pc, #128] @ 94608 <__cxa_atexit@plt+0x8797c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r2, lr │ │ │ │ + str r3, [r2, #16]! │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str lr, [lr, #24] │ │ │ │ + b 3f39f4 <__cxa_atexit@plt+0x3e6d68> │ │ │ │ + mov r6, lr │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sub r3, r3, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94b14 <__cxa_atexit@plt+0x87e88> │ │ │ │ - ldr r5, [pc, #52] @ 94b2c <__cxa_atexit@plt+0x87ea0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, #5 │ │ │ │ - b 3ffae4 <__cxa_atexit@plt+0x3f2e58> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 94b28 <__cxa_atexit@plt+0x87e9c> │ │ │ │ + ldr r7, [pc, #56] @ 945fc <__cxa_atexit@plt+0x87970> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, #136, 8 @ p-variant is OBSOLETE @ 0x88000000 │ │ │ │ - rsceq r6, pc, #220, 24 @ 0xdc00 │ │ │ │ - rsceq r6, pc, #168, 24 @ 0xa800 │ │ │ │ - rsceq r6, pc, #92, 26 @ 0x1700 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94b64 <__cxa_atexit@plt+0x87ed8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 94b6c <__cxa_atexit@plt+0x87ee0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1949bfc <__cxa_atexit@plt+0x193cf70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #32] @ 945f8 <__cxa_atexit@plt+0x8796c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, #228, 6 @ p-variant is OBSOLETE @ 0x90000003 │ │ │ │ - rsceq r6, pc, #16, 26 @ 0x400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + tstpeq r1, #40, 20 @ p-variant is OBSOLETE @ 0x28000 │ │ │ │ + tstpeq r1, #200, 22 @ p-variant is OBSOLETE @ 0x32000 │ │ │ │ + rsceq r7, pc, #24, 6 @ 0x60000000 │ │ │ │ + rsceq r7, pc, #44, 6 @ 0xb0000000 │ │ │ │ + @ instruction: 0xfffff75c │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + tstpeq r1, #8, 28 @ p-variant is OBSOLETE @ 0x80 │ │ │ │ + rsceq r7, pc, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94ba4 <__cxa_atexit@plt+0x87f18> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 94bac <__cxa_atexit@plt+0x87f20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 946a8 <__cxa_atexit@plt+0x87a1c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 946b4 <__cxa_atexit@plt+0x87a28> │ │ │ │ + ldr r1, [pc, #152] @ 946d8 <__cxa_atexit@plt+0x87a4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [pc, #144] @ 946dc <__cxa_atexit@plt+0x87a50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 194d610 <__cxa_atexit@plt+0x1940984> │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #124] @ 946e0 <__cxa_atexit@plt+0x87a54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r7} │ │ │ │ + str r1, [r2, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + sub r7, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 946c4 <__cxa_atexit@plt+0x87a38> │ │ │ │ + ldr r7, [pc, #96] @ 946e4 <__cxa_atexit@plt+0x87a58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 9469c <__cxa_atexit@plt+0x87a10> │ │ │ │ + mov r7, r9 │ │ │ │ + b 91198 <__cxa_atexit@plt+0x8450c> │ │ │ │ + ldr r0, [r6, #-6] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, #164, 6 @ p-variant is OBSOLETE @ 0x90000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 94c08 <__cxa_atexit@plt+0x87f7c> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 94c14 <__cxa_atexit@plt+0x87f88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne 94bf8 <__cxa_atexit@plt+0x87f6c> │ │ │ │ - ldr r7, [pc, #40] @ 94c18 <__cxa_atexit@plt+0x87f8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r7, [pc, #28] @ 94c1c <__cxa_atexit@plt+0x87f90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, #96, 6 @ p-variant is OBSOLETE @ 0x80000001 │ │ │ │ - tstpeq r1, #124, 6 @ p-variant is OBSOLETE @ 0xf0000001 │ │ │ │ - tstpeq r1, #112, 6 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ - rsceq r6, pc, #80, 24 @ 0x5000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b aebdc <__cxa_atexit@plt+0xa1f50> │ │ │ │ - rsceq r6, pc, #52, 24 @ 0x3400 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b aebdc <__cxa_atexit@plt+0xa1f50> │ │ │ │ - rsceq r6, pc, #12, 24 @ 0xc00 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b b0150 <__cxa_atexit@plt+0xa34c4> │ │ │ │ - rsceq r6, pc, #240, 22 @ 0x3c000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b b0150 <__cxa_atexit@plt+0xa34c4> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 94ccc <__cxa_atexit@plt+0x88040> │ │ │ │ - ldr r3, [pc, #36] @ 94cd8 <__cxa_atexit@plt+0x8804c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #32] @ 94cdc <__cxa_atexit@plt+0x88050> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + ldr r7, [pc, #28] @ 946e8 <__cxa_atexit@plt+0x87a5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r6, pc, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 94cf8 <__cxa_atexit@plt+0x8806c> │ │ │ │ + tstpeq r1, #232, 16 @ p-variant is OBSOLETE @ 0xe80000 │ │ │ │ + tstpeq r1, #68, 18 @ p-variant is OBSOLETE @ 0x110000 │ │ │ │ + tstpeq r1, #236, 26 @ p-variant is OBSOLETE @ 0x3b00 │ │ │ │ + @ instruction: 0xffffcb10 │ │ │ │ + rsceq r7, pc, #68, 2 │ │ │ │ + rsceq r7, pc, #4, 4 @ 0x40000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov ip, r6 │ │ │ │ + sub r0, r5, #8 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 947e0 <__cxa_atexit@plt+0x87b54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r9, ip, #32 │ │ │ │ + cmp r1, r9 │ │ │ │ + bcc 947e8 <__cxa_atexit@plt+0x87b5c> │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr sl, [pc, #280] @ 9483c <__cxa_atexit@plt+0x87bb0> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #272] @ 94840 <__cxa_atexit@plt+0x87bb4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ + mov r6, ip │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + sub sl, r9, #7 │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str lr, [sp] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + ldr r2, [pc, #204] @ 94844 <__cxa_atexit@plt+0x87bb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + sub r0, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 947fc <__cxa_atexit@plt+0x87b70> │ │ │ │ + add r2, ip, #60 @ 0x3c │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 94818 <__cxa_atexit@plt+0x87b8c> │ │ │ │ + ldr r6, [pc, #172] @ 94850 <__cxa_atexit@plt+0x87bc4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [pc, #168] @ 94854 <__cxa_atexit@plt+0x87bc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffaec <__cxa_atexit@plt+0x3f2e60> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 94d18 <__cxa_atexit@plt+0x8808c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + str r6, [ip, #36]! @ 0x24 │ │ │ │ + str r8, [ip, #8] │ │ │ │ + str sl, [ip, #12] │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + ldr r6, [pc, #148] @ 94858 <__cxa_atexit@plt+0x87bcc> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + mov r3, ip │ │ │ │ + str r6, [r3, #16]! │ │ │ │ + str ip, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str ip, [ip, #24] │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f39f4 <__cxa_atexit@plt+0x3e6d68> │ │ │ │ + mov r9, ip │ │ │ │ + b 947f0 <__cxa_atexit@plt+0x87b64> │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, #140, 4 @ p-variant is OBSOLETE @ 0xc0000008 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 94d58 <__cxa_atexit@plt+0x880cc> │ │ │ │ - ldr r3, [pc, #36] @ 94d64 <__cxa_atexit@plt+0x880d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #32] @ 94d68 <__cxa_atexit@plt+0x880dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + ldr r7, [pc, #72] @ 9484c <__cxa_atexit@plt+0x87bc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r6, pc, #112, 20 @ 0x70000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 94d84 <__cxa_atexit@plt+0x880f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffaec <__cxa_atexit@plt+0x3f2e60> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 94da4 <__cxa_atexit@plt+0x88118> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r9, [sp] │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, #0, 4 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 94de4 <__cxa_atexit@plt+0x88158> │ │ │ │ - ldr r3, [pc, #36] @ 94df0 <__cxa_atexit@plt+0x88164> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #32] @ 94df4 <__cxa_atexit@plt+0x88168> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + ldr r7, [pc, #40] @ 94848 <__cxa_atexit@plt+0x87bbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r6, pc, #248, 18 @ 0x3e0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 94e10 <__cxa_atexit@plt+0x88184> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffaec <__cxa_atexit@plt+0x3f2e60> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 94e30 <__cxa_atexit@plt+0x881a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r9, [sp] │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, #116, 2 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffff81c │ │ │ │ - andeq r0, r0, sl, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, fp, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + tstpeq r1, #248, 14 @ p-variant is OBSOLETE @ 0x3e00000 │ │ │ │ + tstpeq r1, #124, 18 @ p-variant is OBSOLETE @ 0x1f0000 │ │ │ │ + rsceq r7, pc, #208 @ 0xd0 │ │ │ │ + rsceq r7, pc, #236 @ 0xec │ │ │ │ + @ instruction: 0xfffff520 │ │ │ │ + @ instruction: 0xfffff894 │ │ │ │ + tstpeq r1, #204, 22 @ p-variant is OBSOLETE @ 0x33000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #96 @ 0x60 │ │ │ │ + sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94ed4 <__cxa_atexit@plt+0x88248> │ │ │ │ - ldr lr, [pc, #172] @ 94f0c <__cxa_atexit@plt+0x88280> │ │ │ │ + bhi 94884 <__cxa_atexit@plt+0x87bf8> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 94898 <__cxa_atexit@plt+0x87c0c> │ │ │ │ + ldr r7, [pc, #8] @ 94894 <__cxa_atexit@plt+0x87c08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq r7, pc, #108 @ 0x6c │ │ │ │ + mov fp, r7 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr lr, [pc, #408] @ 94a40 <__cxa_atexit@plt+0x87db4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r7, [r1, #11] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 94ef0 <__cxa_atexit@plt+0x88264> │ │ │ │ - ldr r1, [pc, #108] @ 94f10 <__cxa_atexit@plt+0x88284> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ + ldr r0, [pc, #404] @ 94a44 <__cxa_atexit@plt+0x87db8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ + ldr r8, [pc, #396] @ 94a48 <__cxa_atexit@plt+0x87dbc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmib r5, {r2, r3} │ │ │ │ + and r0, r3, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 94928 <__cxa_atexit@plt+0x87c9c> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 94928 <__cxa_atexit@plt+0x87c9c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r0, r6, sl │ │ │ │ + add r2, r0, #12 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 94a0c <__cxa_atexit@plt+0x87d80> │ │ │ │ + ldr r1, [r3, #2] │ │ │ │ + ldr r7, [r3, #6] │ │ │ │ + str r8, [r0, #4] │ │ │ │ + str r1, [r0, #8] │ │ │ │ + str r9, [r0, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-4]! │ │ │ │ + add r0, r0, #6 │ │ │ │ + str r0, [r3, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 94ecc <__cxa_atexit@plt+0x88240> │ │ │ │ - b 94424 <__cxa_atexit@plt+0x87798> │ │ │ │ + beq 949d8 <__cxa_atexit@plt+0x87d4c> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + stmib r5, {r0, r7} │ │ │ │ + add sl, sl, #12 │ │ │ │ + b 948bc <__cxa_atexit@plt+0x87c30> │ │ │ │ + add r6, r6, sl │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 949e8 <__cxa_atexit@plt+0x87d5c> │ │ │ │ + ldr r1, [pc, #272] @ 94a4c <__cxa_atexit@plt+0x87dc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + str r3, [r2, #4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 94a00 <__cxa_atexit@plt+0x87d74> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 949e8 <__cxa_atexit@plt+0x87d5c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 94a2c <__cxa_atexit@plt+0x87da0> │ │ │ │ + ldr lr, [pc, #228] @ 94a5c <__cxa_atexit@plt+0x87dd0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #224] @ 94a60 <__cxa_atexit@plt+0x87dd4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r6, [r3] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r9, [pc, #188] @ 94a64 <__cxa_atexit@plt+0x87dd8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #16]! │ │ │ │ + sub r9, r5, #32 │ │ │ │ + stm r9, {r0, r1, lr} │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r2, r6} │ │ │ │ + ldr r6, [pc, #156] @ 94a68 <__cxa_atexit@plt+0x87ddc> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-36]! @ 0xffffffdc │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f3a2c <__cxa_atexit@plt+0x3e6da0> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - ldr r7, [pc, #56] @ 94f18 <__cxa_atexit@plt+0x8828c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 94f14 <__cxa_atexit@plt+0x88288> │ │ │ │ + ldr r7, [pc, #100] @ 94a54 <__cxa_atexit@plt+0x87dc8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #92] @ 94a58 <__cxa_atexit@plt+0x87dcc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xfffff57c │ │ │ │ - rsceq r6, pc, #112, 18 @ 0x1c0000 │ │ │ │ - rsceq r6, pc, #160, 20 @ 0xa0000 │ │ │ │ - rsceq r6, pc, #76, 20 @ 0x4c000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 94f58 <__cxa_atexit@plt+0x882cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 94f50 <__cxa_atexit@plt+0x882c4> │ │ │ │ - ldr r3, [pc, #24] @ 94f5c <__cxa_atexit@plt+0x882d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 97af4 <__cxa_atexit@plt+0x8ae68> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r6, pc, #8, 20 @ 0x8000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 94f80 <__cxa_atexit@plt+0x882f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 97af4 <__cxa_atexit@plt+0x8ae68> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r6, pc, #212, 18 @ 0x350000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 94fd0 <__cxa_atexit@plt+0x88344> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r2, [pc, #28] @ 94fd4 <__cxa_atexit@plt+0x88348> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #20] @ 94fd8 <__cxa_atexit@plt+0x8834c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #1 │ │ │ │ - mov r8, r3 │ │ │ │ - b d4bdc <__cxa_atexit@plt+0xc7f50> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq r1, #168, 8 @ p-variant is OBSOLETE @ 0xa8000000 │ │ │ │ - tstpeq r1, #160, 8 @ p-variant is OBSOLETE @ 0xa0000000 │ │ │ │ - rsceq r6, pc, #108, 18 @ 0x1b0000 │ │ │ │ - andeq r0, r0, r1, lsr r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 95018 <__cxa_atexit@plt+0x8838c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9500c <__cxa_atexit@plt+0x88380> │ │ │ │ - mov r7, r8 │ │ │ │ - b 95028 <__cxa_atexit@plt+0x8839c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r6, pc, #44, 18 @ 0xb0000 │ │ │ │ - @ instruction: 0x000009b4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - cmp r8, #2 │ │ │ │ - bgt 95078 <__cxa_atexit@plt+0x883ec> │ │ │ │ - cmp r9, #1 │ │ │ │ - ble 95078 <__cxa_atexit@plt+0x883ec> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - sub r3, r3, r8, lsl #2 │ │ │ │ - ldr r2, [pc, #112] @ 950c0 <__cxa_atexit@plt+0x88434> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 9509c <__cxa_atexit@plt+0x88410> │ │ │ │ - mov r7, r3 │ │ │ │ - b 950d4 <__cxa_atexit@plt+0x88448> │ │ │ │ - add r3, r5, #80 @ 0x50 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 950a8 <__cxa_atexit@plt+0x8841c> │ │ │ │ - ldr r5, [pc, #56] @ 950c4 <__cxa_atexit@plt+0x88438> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, #2 │ │ │ │ - b 3ffae4 <__cxa_atexit@plt+0x3f2e58> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 950bc <__cxa_atexit@plt+0x88430> │ │ │ │ + ldr r7, [pc, #60] @ 94a50 <__cxa_atexit@plt+0x87dc4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #84 @ 0x54 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsceq r6, pc, #48, 14 @ 0xc00000 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r6, pc, #20, 14 @ 0x500000 │ │ │ │ - rsceq r6, pc, #112, 16 @ 0x700000 │ │ │ │ - @ instruction: 0x000026b6 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror r2 │ │ │ │ + tstpeq r1, #224, 12 @ p-variant is OBSOLETE @ 0xe000000 │ │ │ │ + tstpeq r1, #148, 22 @ p-variant is OBSOLETE @ 0x25000 │ │ │ │ + andeq r0, r0, ip, lsl #4 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq r6, pc, #208, 28 @ 0xd00 │ │ │ │ + rsceq r6, pc, #196, 28 @ 0xc40 │ │ │ │ + muleq r0, ip, r2 │ │ │ │ + @ instruction: 0xfffff834 │ │ │ │ + tstpeq r1, #232, 18 @ p-variant is OBSOLETE @ 0x3a0000 │ │ │ │ + tstpeq r1, #72, 20 @ p-variant is OBSOLETE @ 0x48000 │ │ │ │ + rsceq r6, pc, #132, 28 @ 0x840 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ 95154 <__cxa_atexit@plt+0x884c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9512c <__cxa_atexit@plt+0x884a0> │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 95134 <__cxa_atexit@plt+0x884a8> │ │ │ │ - ldr r2, [pc, #80] @ 95158 <__cxa_atexit@plt+0x884cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 94af4 <__cxa_atexit@plt+0x87e68> │ │ │ │ + ldr lr, [pc, #116] @ 94b0c <__cxa_atexit@plt+0x87e80> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #112] @ 94b10 <__cxa_atexit@plt+0x87e84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r1, r2, #1 │ │ │ │ + ldr r8, [pc, #96] @ 94b14 <__cxa_atexit@plt+0x87e88> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str lr, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9512c <__cxa_atexit@plt+0x884a0> │ │ │ │ - b 951e4 <__cxa_atexit@plt+0x88558> │ │ │ │ + beq 94aec <__cxa_atexit@plt+0x87e60> │ │ │ │ + add r3, r5, #4 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 94898 <__cxa_atexit@plt+0x87c0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 9515c <__cxa_atexit@plt+0x884d0> │ │ │ │ + ldr r3, [pc, #28] @ 94b18 <__cxa_atexit@plt+0x87e8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #64] @ 0x40 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 9536c <__cxa_atexit@plt+0x886e0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - rsceq r6, pc, #120, 12 @ 0x7800000 │ │ │ │ - rsceq r6, pc, #216, 14 @ 0x3600000 │ │ │ │ - @ instruction: 0x000026b6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + tstpeq r1, #240, 8 @ p-variant is OBSOLETE @ 0xf0000000 │ │ │ │ + tstpeq r1, #156, 18 @ p-variant is OBSOLETE @ 0x270000 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + rsceq r6, pc, #212, 26 @ 0x3500 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 951a8 <__cxa_atexit@plt+0x8851c> │ │ │ │ - ldr r2, [pc, #76] @ 951d0 <__cxa_atexit@plt+0x88544> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 951c8 <__cxa_atexit@plt+0x8853c> │ │ │ │ - b 951e4 <__cxa_atexit@plt+0x88558> │ │ │ │ - ldr r3, [pc, #36] @ 951d4 <__cxa_atexit@plt+0x88548> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #64] @ 0x40 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 9536c <__cxa_atexit@plt+0x886e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r6, pc, #4, 12 @ 0x400000 │ │ │ │ - rsceq r6, pc, #96, 14 @ 0x1800000 │ │ │ │ - strdeq r9, [r0], -r8 │ │ │ │ + mov r7, fp │ │ │ │ + b 94898 <__cxa_atexit@plt+0x87c0c> │ │ │ │ + rsceq r6, pc, #176, 26 @ 0x2c00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #12 │ │ │ │ - bne 9521c <__cxa_atexit@plt+0x88590> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #188] @ 952b8 <__cxa_atexit@plt+0x8862c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp r0, r3 │ │ │ │ - beq 95238 <__cxa_atexit@plt+0x885ac> │ │ │ │ - ldr r1, [pc, #176] @ 952bc <__cxa_atexit@plt+0x88630> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, #12 │ │ │ │ - bl bcf0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 95238 <__cxa_atexit@plt+0x885ac> │ │ │ │ - ldr r3, [pc, #172] @ 952d0 <__cxa_atexit@plt+0x88644> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #72] @ 0x48 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, fp │ │ │ │ - b 9536c <__cxa_atexit@plt+0x886e0> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 94bcc <__cxa_atexit@plt+0x87f40> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9529c <__cxa_atexit@plt+0x88610> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - cmp r1, #1 │ │ │ │ - bne 95278 <__cxa_atexit@plt+0x885ec> │ │ │ │ - ldr lr, [pc, #100] @ 952c4 <__cxa_atexit@plt+0x88638> │ │ │ │ + bcc 94be4 <__cxa_atexit@plt+0x87f58> │ │ │ │ + ldr lr, [pc, #140] @ 94bfc <__cxa_atexit@plt+0x87f70> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [pc, #92] @ 952c8 <__cxa_atexit@plt+0x8863c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - cmp r0, #1 │ │ │ │ - moveq r1, lr │ │ │ │ - b 95280 <__cxa_atexit@plt+0x885f4> │ │ │ │ - ldr r1, [pc, #64] @ 952c0 <__cxa_atexit@plt+0x88634> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - sub r6, r3, #3 │ │ │ │ - str r6, [r5, #72] @ 0x48 │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r9, [pc, #136] @ 94c00 <__cxa_atexit@plt+0x87f74> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r9, [pc, #104] @ 94c04 <__cxa_atexit@plt+0x87f78> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #16]! │ │ │ │ + sub r9, r5, #24 │ │ │ │ + stm r9, {r0, r1, lr} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmda r5, {r0, r2, r6} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + ldr r6, [pc, #72] @ 94c08 <__cxa_atexit@plt+0x87f7c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 9536c <__cxa_atexit@plt+0x886e0> │ │ │ │ - ldr r6, [pc, #40] @ 952cc <__cxa_atexit@plt+0x88640> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + b 3f3a2c <__cxa_atexit@plt+0x3e6da0> │ │ │ │ + ldr r7, [pc, #32] @ 94bf4 <__cxa_atexit@plt+0x87f68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #24] @ 94bf8 <__cxa_atexit@plt+0x87f6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - sbcseq ip, r1, #136, 6 @ 0x20000002 │ │ │ │ - sbcseq ip, r1, #120, 6 @ 0xe0000001 │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - @ instruction: 0xfffffb50 │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r6, pc, #144, 10 @ 0x24000000 │ │ │ │ - rsceq r6, pc, #100, 12 @ 0x6400000 │ │ │ │ - strdeq r9, [r0], -r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r6, pc, #236, 24 @ 0xec00 │ │ │ │ + rsceq r6, pc, #224, 24 @ 0xe000 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffff63c │ │ │ │ + tstpeq r1, #244, 14 @ p-variant is OBSOLETE @ 0x3d00000 │ │ │ │ + tstpeq r1, #84, 16 @ p-variant is OBSOLETE @ 0x540000 │ │ │ │ + rsceq r6, pc, #228, 24 @ 0xe400 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r8, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 94c74 <__cxa_atexit@plt+0x87fe8> │ │ │ │ + add r6, r8, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95344 <__cxa_atexit@plt+0x886b8> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - cmp r1, #1 │ │ │ │ - bne 95324 <__cxa_atexit@plt+0x88698> │ │ │ │ - ldr lr, [pc, #84] @ 95360 <__cxa_atexit@plt+0x886d4> │ │ │ │ + bcc 94cb0 <__cxa_atexit@plt+0x88024> │ │ │ │ + ldr ip, [r5, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #132] @ 94ccc <__cxa_atexit@plt+0x88040> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [pc, #76] @ 95364 <__cxa_atexit@plt+0x886d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - cmp r0, #1 │ │ │ │ - moveq r1, lr │ │ │ │ - b 9532c <__cxa_atexit@plt+0x886a0> │ │ │ │ - ldr r1, [pc, #48] @ 9535c <__cxa_atexit@plt+0x886d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r3, r6, #3 │ │ │ │ - str r3, [r5, #72] @ 0x48 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, fp │ │ │ │ - b 9536c <__cxa_atexit@plt+0x886e0> │ │ │ │ - ldr r3, [pc, #28] @ 95368 <__cxa_atexit@plt+0x886dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffff96c │ │ │ │ - @ instruction: 0xfffffaa4 │ │ │ │ - @ instruction: 0xfffffa0c │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - cmp r8, #1 │ │ │ │ - bgt 953f4 <__cxa_atexit@plt+0x88768> │ │ │ │ - cmp r9, #0 │ │ │ │ - ble 953f4 <__cxa_atexit@plt+0x88768> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - sub r7, r7, r8, lsl #2 │ │ │ │ - ldr r2, [pc, #172] @ 95444 <__cxa_atexit@plt+0x887b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 95418 <__cxa_atexit@plt+0x8878c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 95424 <__cxa_atexit@plt+0x88798> │ │ │ │ - ldr r5, [pc, #132] @ 95448 <__cxa_atexit@plt+0x887bc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r5, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95418 <__cxa_atexit@plt+0x8878c> │ │ │ │ - ldr r5, [pc, #112] @ 9544c <__cxa_atexit@plt+0x887c0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 195e69c <__cxa_atexit@plt+0x1951a10> │ │ │ │ - add r3, r5, #84 @ 0x54 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9542c <__cxa_atexit@plt+0x887a0> │ │ │ │ - ldr r5, [pc, #72] @ 95450 <__cxa_atexit@plt+0x887c4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, #1 │ │ │ │ - b 3ffae4 <__cxa_atexit@plt+0x3f2e58> │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r0, [r8, #20] │ │ │ │ + str r1, [r8, #24] │ │ │ │ + bx ip │ │ │ │ + add r6, r8, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 94cbc <__cxa_atexit@plt+0x88030> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #60] @ 94cc8 <__cxa_atexit@plt+0x8803c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + str r2, [r8, #20] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff838 │ │ │ │ + @ instruction: 0xfffffaac │ │ │ │ + rsceq r6, pc, #32, 18 @ 0x80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 94d24 <__cxa_atexit@plt+0x88098> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 94d1c <__cxa_atexit@plt+0x88090> │ │ │ │ + ldr r8, [pc, #40] @ 94d2c <__cxa_atexit@plt+0x880a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 94d30 <__cxa_atexit@plt+0x880a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r8, fp │ │ │ │ - b 95828 <__cxa_atexit@plt+0x88b9c> │ │ │ │ - ldr r7, [pc, #12] @ 95440 <__cxa_atexit@plt+0x887b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #88 @ 0x58 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r6, pc, #188, 6 @ 0xf0000002 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - rsceq r6, pc, #152, 6 @ 0x60000002 │ │ │ │ - rsceq r6, pc, #212, 8 @ 0xd4000000 │ │ │ │ - @ instruction: 0x000026b6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 954a0 <__cxa_atexit@plt+0x88814> │ │ │ │ - ldr r3, [pc, #64] @ 954b4 <__cxa_atexit@plt+0x88828> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ + sbcseq ip, r1, #448790528 @ 0x1ac00000 │ │ │ │ + tstpeq r1, #24, 4 @ p-variant is OBSOLETE @ 0x80000001 │ │ │ │ + rsceq r6, pc, #228, 22 @ 0x39000 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 94e1c <__cxa_atexit@plt+0x88190> │ │ │ │ + ldr lr, [pc, #224] @ 94e3c <__cxa_atexit@plt+0x881b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r8, [r3, #12] │ │ │ │ + ldr r1, [r3, #16] │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + ldr r3, [r3, #24] │ │ │ │ + ldr r0, [pc, #196] @ 94e40 <__cxa_atexit@plt+0x881b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + str lr, [r2, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r2, #-12] │ │ │ │ + str r9, [r2, #-16] │ │ │ │ + str r1, [r2, #-20] @ 0xffffffec │ │ │ │ + str r8, [r2, #-24] @ 0xffffffe8 │ │ │ │ tst r7, #3 │ │ │ │ - beq 954ac <__cxa_atexit@plt+0x88820> │ │ │ │ - ldr r3, [pc, #44] @ 954b8 <__cxa_atexit@plt+0x8882c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 195e69c <__cxa_atexit@plt+0x1951a10> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 95828 <__cxa_atexit@plt+0x88b9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - rsceq r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ - @ instruction: 0x000026b6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 954e4 <__cxa_atexit@plt+0x88858> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 195e69c <__cxa_atexit@plt+0x1951a10> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r6, pc, #48, 8 @ 0x30000000 │ │ │ │ - @ instruction: 0x000026b6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - cmp r9, #7 │ │ │ │ - bne 95528 <__cxa_atexit@plt+0x8889c> │ │ │ │ - ldr r3, [pc, #272] @ 95614 <__cxa_atexit@plt+0x88988> │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 95534 <__cxa_atexit@plt+0x888a8> │ │ │ │ - ldr r7, [pc, #272] @ 95624 <__cxa_atexit@plt+0x88998> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #264] @ 95628 <__cxa_atexit@plt+0x8899c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 95828 <__cxa_atexit@plt+0x88b9c> │ │ │ │ - ldr r1, [pc, #220] @ 95618 <__cxa_atexit@plt+0x8898c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, r7 │ │ │ │ - mov r2, #7 │ │ │ │ - bl bd74 │ │ │ │ - add r3, r6, #8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 95584 <__cxa_atexit@plt+0x888f8> │ │ │ │ + beq 94e04 <__cxa_atexit@plt+0x88178> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stmda r5, {r0, r8} │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 955cc <__cxa_atexit@plt+0x88940> │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - ldr r1, [pc, #184] @ 9562c <__cxa_atexit@plt+0x889a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ + bcc 94e2c <__cxa_atexit@plt+0x881a0> │ │ │ │ + ldr r8, [pc, #144] @ 94e44 <__cxa_atexit@plt+0x881b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #140] @ 94e48 <__cxa_atexit@plt+0x881bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + mov r7, r2 │ │ │ │ + ldr r1, [r7, #-12]! │ │ │ │ + str r8, [r7, #-16] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + str r8, [r7] │ │ │ │ + ldr r9, [r7, #-4] │ │ │ │ + add r0, r0, r1 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 94e0c <__cxa_atexit@plt+0x88180> │ │ │ │ + ldr sl, [r2, #-24] @ 0xffffffe8 │ │ │ │ + ldr r6, [r2, #-20] @ 0xffffffec │ │ │ │ + str r6, [r2, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 95828 <__cxa_atexit@plt+0x88b9c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r1, #0 │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 955f0 <__cxa_atexit@plt+0x88964> │ │ │ │ - ldr r7, [pc, #144] @ 95630 <__cxa_atexit@plt+0x889a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #140] @ 95634 <__cxa_atexit@plt+0x889a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [pc, #120] @ 95638 <__cxa_atexit@plt+0x889ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + b 94f50 <__cxa_atexit@plt+0x882c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r7, [pc, #72] @ 9561c <__cxa_atexit@plt+0x88990> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - ldr r7, [pc, #40] @ 95620 <__cxa_atexit@plt+0x88994> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - sbcseq ip, r1, #193 @ 0xc1 │ │ │ │ - sbcseq ip, r1, #137 @ 0x89 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r1, #72, 30 @ 0x120 │ │ │ │ - tsteq r1, #236, 18 @ 0x3b0000 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - tsteq r1, #184, 18 @ 0x2e0000 │ │ │ │ - tsteq r1, #168, 28 @ 0xa80 │ │ │ │ - rsceq r6, pc, #172, 4 @ 0xc000000a │ │ │ │ - @ instruction: 0x000026b6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 956ac <__cxa_atexit@plt+0x88a20> │ │ │ │ - ldr lr, [pc, #84] @ 956b8 <__cxa_atexit@plt+0x88a2c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 956bc <__cxa_atexit@plt+0x88a30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 956c0 <__cxa_atexit@plt+0x88a34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [r5, #80] @ 0x50 │ │ │ │ - ldr r2, [r5, #84] @ 0x54 │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r1, [r5, #80] @ 0x50 │ │ │ │ - str r0, [r5, #84] @ 0x54 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, fp │ │ │ │ - b 95bac <__cxa_atexit@plt+0x88f20> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff61c │ │ │ │ - tsteq r1, #0, 28 │ │ │ │ - tsteq r1, #208, 16 @ 0xd00000 │ │ │ │ - rsceq r6, pc, #36, 4 @ 0x40000002 │ │ │ │ - andeq r4, r0, r7, asr sp │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + tstpeq r1, #172, 2 @ p-variant is OBSOLETE @ 0x2b │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + tstpeq r1, #4, 6 @ p-variant is OBSOLETE @ 0x10000000 │ │ │ │ + rsceq r6, pc, #204, 20 @ 0xcc000 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95718 <__cxa_atexit@plt+0x88a8c> │ │ │ │ - ldr r7, [pc, #64] @ 95730 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ 95734 <__cxa_atexit@plt+0x88aa8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ 95738 <__cxa_atexit@plt+0x88aac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r3, [pc, #28] @ 9573c <__cxa_atexit@plt+0x88ab0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r1, #104, 16 @ 0x680000 │ │ │ │ - tsteq r1, #88, 26 @ 0x1600 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - rsceq r6, pc, #168, 2 @ 0x2a │ │ │ │ - @ instruction: 0x000026b6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 957b0 <__cxa_atexit@plt+0x88b24> │ │ │ │ - ldr lr, [pc, #84] @ 957bc <__cxa_atexit@plt+0x88b30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 957c0 <__cxa_atexit@plt+0x88b34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [pc, #68] @ 957c4 <__cxa_atexit@plt+0x88b38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [r5, #80] @ 0x50 │ │ │ │ - ldr r2, [r5, #84] @ 0x54 │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r1, [r5, #80] @ 0x50 │ │ │ │ - str r0, [r5, #84] @ 0x54 │ │ │ │ + bcc 94ecc <__cxa_atexit@plt+0x88240> │ │ │ │ + ldr r2, [pc, #100] @ 94ed8 <__cxa_atexit@plt+0x8824c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #96] @ 94edc <__cxa_atexit@plt+0x88250> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r1, [r7, #16]! │ │ │ │ + str r2, [r5] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + str r8, [r7] │ │ │ │ + add r0, r0, r1 │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, fp │ │ │ │ - b 95bac <__cxa_atexit@plt+0x88f20> │ │ │ │ - mov r3, #16 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 94ec0 <__cxa_atexit@plt+0x88234> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + mov r5, r7 │ │ │ │ + b 94f50 <__cxa_atexit@plt+0x882c4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff4fc │ │ │ │ - tsteq r1, #252, 24 @ 0xfc00 │ │ │ │ - tsteq r1, #204, 14 @ 0x3300000 │ │ │ │ - rsceq r6, pc, #64, 2 │ │ │ │ - andeq r4, r0, r7, asr sp │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + tstpeq r1, #68, 4 @ p-variant is OBSOLETE @ 0x40000004 │ │ │ │ + rsceq r6, pc, #56, 20 @ 0x38000 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 95808 <__cxa_atexit@plt+0x88b7c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [pc, #40] @ 95820 <__cxa_atexit@plt+0x88b94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, fp │ │ │ │ - b 95828 <__cxa_atexit@plt+0x88b9c> │ │ │ │ - ldr r3, [pc, #20] @ 95824 <__cxa_atexit@plt+0x88b98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r1, #104, 14 @ 0x1a00000 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - cmp r8, #0 │ │ │ │ - bgt 958a8 <__cxa_atexit@plt+0x88c1c> │ │ │ │ - cmn r9, #1 │ │ │ │ - ble 958a8 <__cxa_atexit@plt+0x88c1c> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - sub r7, r7, r8, lsl #2 │ │ │ │ - ldr r3, [pc, #180] @ 95908 <__cxa_atexit@plt+0x88c7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 958cc <__cxa_atexit@plt+0x88c40> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 958d4 <__cxa_atexit@plt+0x88c48> │ │ │ │ - ldr r3, [pc, #144] @ 9590c <__cxa_atexit@plt+0x88c80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 958cc <__cxa_atexit@plt+0x88c40> │ │ │ │ - ldr r3, [pc, #124] @ 95910 <__cxa_atexit@plt+0x88c84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ str r3, [r5] │ │ │ │ - b d9e44 <__cxa_atexit@plt+0xcd1b8> │ │ │ │ - add r3, r5, #84 @ 0x54 │ │ │ │ + mov r9, r7 │ │ │ │ + b 94f50 <__cxa_atexit@plt+0x882c4> │ │ │ │ + rsceq r6, pc, #8, 14 @ 0x200000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 958f0 <__cxa_atexit@plt+0x88c64> │ │ │ │ - ldr r5, [pc, #88] @ 95914 <__cxa_atexit@plt+0x88c88> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi 94f38 <__cxa_atexit@plt+0x882ac> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 94f40 <__cxa_atexit@plt+0x882b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov sl, #0 │ │ │ │ - b 3ffae4 <__cxa_atexit@plt+0x3f2e58> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 8e238 <__cxa_atexit@plt+0x815ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 95918 <__cxa_atexit@plt+0x88c8c> │ │ │ │ + tsteq r1, #252, 30 @ 0x3f0 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 94fd0 <__cxa_atexit@plt+0x88344> │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 94fb8 <__cxa_atexit@plt+0x8832c> │ │ │ │ + ldr lr, [pc, #136] @ 94ffc <__cxa_atexit@plt+0x88370> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmda r5, {r2, r3} │ │ │ │ + ldr r1, [r9, #2] │ │ │ │ + ldr r0, [r9, #6] │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + mov r1, r5 │ │ │ │ + str lr, [r1, #-28]! @ 0xffffffe4 │ │ │ │ + sub r7, r5, #68 @ 0x44 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 94fe0 <__cxa_atexit@plt+0x88354> │ │ │ │ + str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ + ldr r7, [pc, #72] @ 95008 <__cxa_atexit@plt+0x8837c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ 9591c <__cxa_atexit@plt+0x88c90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #129 @ 0x81 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r7, [pc, #12] @ 95904 <__cxa_atexit@plt+0x88c78> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #64] @ 9500c <__cxa_atexit@plt+0x88380> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 95004 <__cxa_atexit@plt+0x88378> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #88 @ 0x58 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq r5, pc, #32, 30 @ 0x80 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - rsceq r5, pc, #228, 28 @ 0xe40 │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - tsteq r1, #28, 14 @ 0x700000 │ │ │ │ - rsceq r5, pc, #216, 30 @ 0x360 │ │ │ │ - @ instruction: 0x000026b6 │ │ │ │ + ldr r7, [pc, #24] @ 95000 <__cxa_atexit@plt+0x88374> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + rsceq r6, pc, #208, 16 @ 0xd00000 │ │ │ │ + rsceq r6, pc, #72, 18 @ 0x120000 │ │ │ │ + rsceq r6, pc, #80, 18 @ 0x140000 │ │ │ │ + rsceq r6, pc, #68, 18 @ 0x110000 │ │ │ │ + rsceq r6, pc, #8, 18 @ 0x20000 │ │ │ │ + andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9596c <__cxa_atexit@plt+0x88ce0> │ │ │ │ - ldr r3, [pc, #80] @ 95990 <__cxa_atexit@plt+0x88d04> │ │ │ │ + ldr r3, [pc, #28] @ 95040 <__cxa_atexit@plt+0x883b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 95038 <__cxa_atexit@plt+0x883ac> │ │ │ │ + b 95050 <__cxa_atexit@plt+0x883c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r6, pc, #212, 16 @ 0xd40000 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 951c0 <__cxa_atexit@plt+0x88534> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + ldr r0, [r1, #3] │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + cmp r1, r0 │ │ │ │ + bne 950c0 <__cxa_atexit@plt+0x88434> │ │ │ │ + ldr r3, [pc, #360] @ 951ec <__cxa_atexit@plt+0x88560> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 95988 <__cxa_atexit@plt+0x88cfc> │ │ │ │ - ldr r3, [pc, #60] @ 95994 <__cxa_atexit@plt+0x88d08> │ │ │ │ + beq 95140 <__cxa_atexit@plt+0x884b4> │ │ │ │ + ldr r3, [pc, #344] @ 951f0 <__cxa_atexit@plt+0x88564> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b d9e44 <__cxa_atexit@plt+0xcd1b8> │ │ │ │ - ldr r7, [pc, #36] @ 95998 <__cxa_atexit@plt+0x88d0c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #28] │ │ │ │ + str r1, [r5, #32] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 95140 <__cxa_atexit@plt+0x884b4> │ │ │ │ + mov r5, r2 │ │ │ │ + b 95244 <__cxa_atexit@plt+0x885b8> │ │ │ │ + bge 9514c <__cxa_atexit@plt+0x884c0> │ │ │ │ + ldr r7, [pc, #276] @ 951e0 <__cxa_atexit@plt+0x88554> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #28] @ 9599c <__cxa_atexit@plt+0x88d10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #129 @ 0x81 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ + ldr r2, [r5, #36]! @ 0x24 │ │ │ │ + str r2, [sp] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + mov lr, r6 │ │ │ │ + ldr ip, [pc, #232] @ 951e4 <__cxa_atexit@plt+0x88558> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [lr, #28]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + str sl, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #196] @ 951e8 <__cxa_atexit@plt+0x8855c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [sp] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - tsteq r1, #132, 12 @ 0x8400000 │ │ │ │ - rsceq r5, pc, #88, 30 @ 0x160 │ │ │ │ - @ instruction: 0x000026b6 │ │ │ │ + ldr r2, [pc, #128] @ 951d4 <__cxa_atexit@plt+0x88548> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 951a4 <__cxa_atexit@plt+0x88518> │ │ │ │ + ldr r1, [pc, #108] @ 951d8 <__cxa_atexit@plt+0x8854c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r7, [r5, #32] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 951b0 <__cxa_atexit@plt+0x88524> │ │ │ │ + ldr r1, [pc, #80] @ 951dc <__cxa_atexit@plt+0x88550> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #32] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 951a4 <__cxa_atexit@plt+0x88518> │ │ │ │ + mov r5, r3 │ │ │ │ + b 95570 <__cxa_atexit@plt+0x888e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #56 @ 0x38 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, ror r3 │ │ │ │ + andeq r0, r0, r4, asr #7 │ │ │ │ + andeq r0, r0, r0, ror #7 │ │ │ │ + @ instruction: 0xfffffc70 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + tsteq r1, #8, 28 @ 0x80 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + rsceq r6, pc, #36, 14 @ 0x900000 │ │ │ │ + andeq r0, r0, r7, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 959c8 <__cxa_atexit@plt+0x88d3c> │ │ │ │ + ldr r3, [pc, #44] @ 95234 <__cxa_atexit@plt+0x885a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b d9e44 <__cxa_atexit@plt+0xcd1b8> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r5, pc, #44, 30 @ 0xb0 │ │ │ │ - @ instruction: 0x000026b6 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r2, [r5, #28] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9522c <__cxa_atexit@plt+0x885a0> │ │ │ │ + b 95244 <__cxa_atexit@plt+0x885b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r6, pc, #224, 12 @ 0xe000000 │ │ │ │ + andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95a14 <__cxa_atexit@plt+0x88d88> │ │ │ │ - ldr r7, [pc, #44] @ 95a20 <__cxa_atexit@plt+0x88d94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r4, #784] @ 0x310 │ │ │ │ - ldr r1, [pc, #36] @ 95a24 <__cxa_atexit@plt+0x88d98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ + bcc 952dc <__cxa_atexit@plt+0x88650> │ │ │ │ + ldr r1, [pc, #136] @ 952e8 <__cxa_atexit@plt+0x8865c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #132] @ 952ec <__cxa_atexit@plt+0x88660> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #16]! │ │ │ │ + ldr r7, [r2, #-12] │ │ │ │ + ldr r1, [r2, #-4] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r2, #4] │ │ │ │ + add r0, r8, r1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 952c0 <__cxa_atexit@plt+0x88634> │ │ │ │ + ldr r1, [pc, #80] @ 952f0 <__cxa_atexit@plt+0x88664> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 952cc <__cxa_atexit@plt+0x88640> │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 9533c <__cxa_atexit@plt+0x886b0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ffaf4 <__cxa_atexit@plt+0x3f2e68> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r1, #208, 12 @ 0xd000000 │ │ │ │ - rsceq r5, pc, #208, 28 @ 0xd00 │ │ │ │ - andeq r4, r0, r7, ror sp │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + tsteq r1, #88, 28 @ 0x580 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + rsceq r6, pc, #36, 12 @ 0x2400000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 95ae0 <__cxa_atexit@plt+0x88e54> │ │ │ │ - ldr r2, [pc, #156] @ 95af0 <__cxa_atexit@plt+0x88e64> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #32] @ 9532c <__cxa_atexit@plt+0x886a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - asr ip, r0, #31 │ │ │ │ - ldr sl, [pc, #144] @ 95af4 <__cxa_atexit@plt+0x88e68> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - sub r2, r6, #27 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - sub r2, r6, #47 @ 0x2f │ │ │ │ - sub r1, r6, #34 @ 0x22 │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #18 │ │ │ │ - ldr lr, [r5, #80] @ 0x50 │ │ │ │ - ldr fp, [r5, #84] @ 0x54 │ │ │ │ - sub r8, r6, #11 │ │ │ │ - str r1, [r5, #80] @ 0x50 │ │ │ │ - str r8, [r5, #84] @ 0x54 │ │ │ │ - ldr r1, [pc, #88] @ 95af8 <__cxa_atexit@plt+0x88e6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - ldr r0, [pc, #64] @ 95afc <__cxa_atexit@plt+0x88e70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - ldr r0, [pc, #52] @ 95b00 <__cxa_atexit@plt+0x88e74> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str fp, [r3, #48] @ 0x30 │ │ │ │ - mov r7, r9 │ │ │ │ - b 95bac <__cxa_atexit@plt+0x88f20> │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov fp, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff1f4 │ │ │ │ - tsteq r1, #12, 20 @ 0xc000 │ │ │ │ - tsteq r1, #212, 18 @ 0x350000 │ │ │ │ - tsteq r1, #212, 14 @ 0x3500000 │ │ │ │ - tsteq r1, #132, 8 @ 0x84000000 │ │ │ │ - rsceq r5, pc, #244, 26 @ 0x3d00 │ │ │ │ - @ instruction: 0x000026b6 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 95324 <__cxa_atexit@plt+0x88698> │ │ │ │ + b 9533c <__cxa_atexit@plt+0x886b0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r6, pc, #232, 10 @ 0x3a000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 95b90 <__cxa_atexit@plt+0x88f04> │ │ │ │ - ldr r9, [pc, #112] @ 95b9c <__cxa_atexit@plt+0x88f10> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #108] @ 95ba0 <__cxa_atexit@plt+0x88f14> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #80] @ 0x50 │ │ │ │ - ldr ip, [r5, #84] @ 0x54 │ │ │ │ - ldr sl, [pc, #96] @ 95ba4 <__cxa_atexit@plt+0x88f18> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r2, r6, #27 │ │ │ │ - sub r0, r6, #18 │ │ │ │ - sub lr, r6, #11 │ │ │ │ - str r0, [r5, #80] @ 0x50 │ │ │ │ - str lr, [r5, #84] @ 0x54 │ │ │ │ - add r0, r9, #2 │ │ │ │ - str r0, [r5] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r2, [pc, #48] @ 95ba8 <__cxa_atexit@plt+0x88f1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, fp │ │ │ │ - b 95bac <__cxa_atexit@plt+0x88f20> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - rsceq r5, pc, #0, 26 │ │ │ │ - tsteq r1, #28, 8 @ 0x1c000000 │ │ │ │ - tsteq r1, #76, 14 @ 0x1300000 │ │ │ │ - @ instruction: 0xfffff0b4 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #172] @ 95c68 <__cxa_atexit@plt+0x88fdc> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #176] @ 953f8 <__cxa_atexit@plt+0x8876c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 953c0 <__cxa_atexit@plt+0x88734> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 953cc <__cxa_atexit@plt+0x88740> │ │ │ │ + ldr r2, [pc, #120] @ 953fc <__cxa_atexit@plt+0x88770> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - ldr r9, [r3, #84] @ 0x54 │ │ │ │ - ldr r8, [r3, #88] @ 0x58 │ │ │ │ - ldr sl, [r3, #92] @ 0x5c │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r7, r3, #16 │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + sub r7, r5, #56 @ 0x38 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95c54 <__cxa_atexit@plt+0x88fc8> │ │ │ │ - ldr r3, [pc, #132] @ 95c6c <__cxa_atexit@plt+0x88fe0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 95c34 <__cxa_atexit@plt+0x88fa8> │ │ │ │ - ldr r3, [pc, #108] @ 95c70 <__cxa_atexit@plt+0x88fe4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 95c44 <__cxa_atexit@plt+0x88fb8> │ │ │ │ - ldr r3, [pc, #88] @ 95c74 <__cxa_atexit@plt+0x88fe8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + bhi 953e4 <__cxa_atexit@plt+0x88758> │ │ │ │ + str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 95c78 <__cxa_atexit@plt+0x88fec> │ │ │ │ + ldr r7, [pc, #48] @ 95404 <__cxa_atexit@plt+0x88778> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #40] @ 95408 <__cxa_atexit@plt+0x8877c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 95400 <__cxa_atexit@plt+0x88774> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xffffe030 │ │ │ │ - @ instruction: 0xffffe064 │ │ │ │ - @ instruction: 0xffffe074 │ │ │ │ - rsceq r5, pc, #44, 22 @ 0xb000 │ │ │ │ - rsceq r5, pc, #92, 24 @ 0x5c00 │ │ │ │ - eoreq r4, r0, r7, asr sp │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 95c98 <__cxa_atexit@plt+0x8900c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r5, pc, #60, 24 @ 0x3c00 │ │ │ │ - eoreq r4, r0, r7, asr sp │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + rsceq r6, pc, #204, 8 @ 0xcc000000 │ │ │ │ + rsceq r6, pc, #60, 10 @ 0xf000000 │ │ │ │ + rsceq r6, pc, #48, 10 @ 0xc000000 │ │ │ │ + rsceq r6, pc, #12, 10 @ 0x3000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #188] @ 95d6c <__cxa_atexit@plt+0x890e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #184] @ 95d70 <__cxa_atexit@plt+0x890e4> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 95488 <__cxa_atexit@plt+0x887fc> │ │ │ │ + ldr r2, [pc, #112] @ 954b4 <__cxa_atexit@plt+0x88828> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [r5, #80] @ 0x50 │ │ │ │ - ldr r8, [r5, #84] @ 0x54 │ │ │ │ - ldr sl, [r5, #88] @ 0x58 │ │ │ │ - str r7, [r5, #88] @ 0x58 │ │ │ │ - add r7, r2, #1 │ │ │ │ + ldr r1, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - sub r7, r5, #20 │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + sub r7, r5, #56 @ 0x38 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95d58 <__cxa_atexit@plt+0x890cc> │ │ │ │ - ldr r3, [pc, #136] @ 95d74 <__cxa_atexit@plt+0x890e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 95d38 <__cxa_atexit@plt+0x890ac> │ │ │ │ - ldr r3, [pc, #112] @ 95d78 <__cxa_atexit@plt+0x890ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 95d48 <__cxa_atexit@plt+0x890bc> │ │ │ │ - ldr r3, [pc, #92] @ 95d7c <__cxa_atexit@plt+0x890f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 954a0 <__cxa_atexit@plt+0x88814> │ │ │ │ + str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ + ldr r7, [pc, #44] @ 954bc <__cxa_atexit@plt+0x88830> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #36] @ 954c0 <__cxa_atexit@plt+0x88834> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 95d80 <__cxa_atexit@plt+0x890f4> │ │ │ │ + ldr r7, [pc, #16] @ 954b8 <__cxa_atexit@plt+0x8882c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - rsceq r5, pc, #252, 20 @ 0xfc000 │ │ │ │ - @ instruction: 0xffffdf2c │ │ │ │ - @ instruction: 0xffffdf60 │ │ │ │ - @ instruction: 0xffffdf70 │ │ │ │ - rsceq r5, pc, #40, 20 @ 0x28000 │ │ │ │ - rsceq r5, pc, #84, 22 @ 0x15000 │ │ │ │ - @ instruction: 0x01204d57 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 95da0 <__cxa_atexit@plt+0x89114> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r5, pc, #52, 22 @ 0xd000 │ │ │ │ - @ instruction: 0x01204d57 │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + rsceq r6, pc, #16, 8 @ 0x10000000 │ │ │ │ + rsceq r6, pc, #128, 8 @ 0x80000000 │ │ │ │ + rsceq r6, pc, #116, 8 @ 0x74000000 │ │ │ │ + rsceq r6, pc, #84, 8 @ 0x54000000 │ │ │ │ + andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 95dd8 <__cxa_atexit@plt+0x8914c> │ │ │ │ + ldr r2, [pc, #72] @ 95520 <__cxa_atexit@plt+0x88894> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 95ddc <__cxa_atexit@plt+0x89150> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #80] @ 0x50 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ - ldr r0, [pc, #16] @ 95de0 <__cxa_atexit@plt+0x89154> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 9550c <__cxa_atexit@plt+0x88880> │ │ │ │ + ldr r2, [pc, #44] @ 95524 <__cxa_atexit@plt+0x88898> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #24] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 95518 <__cxa_atexit@plt+0x8888c> │ │ │ │ + b 95570 <__cxa_atexit@plt+0x888e4> │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r5, pc, #188, 10 @ 0x2f000000 │ │ │ │ - rsceq r5, pc, #172, 10 @ 0x2b000000 │ │ │ │ - rsceq r5, pc, #228, 20 @ 0xe4000 │ │ │ │ - eoreq r4, r0, r7, asr sp │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + rsceq r6, pc, #240, 6 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r6, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r3, [pc, #44] @ 95e2c <__cxa_atexit@plt+0x891a0> │ │ │ │ - umull r1, r0, r2, r3 │ │ │ │ - ldr r3, [pc, #40] @ 95e30 <__cxa_atexit@plt+0x891a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #36] @ 95e34 <__cxa_atexit@plt+0x891a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #68] @ 0x44 │ │ │ │ - stmda r5, {r0, r1, r2} │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r0, [pc, #20] @ 95e38 <__cxa_atexit@plt+0x891ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r7, lr │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #32] @ 95560 <__cxa_atexit@plt+0x888d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 95558 <__cxa_atexit@plt+0x888cc> │ │ │ │ + b 95570 <__cxa_atexit@plt+0x888e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r5, pc, #124, 10 @ 0x1f000000 │ │ │ │ - rsceq r5, pc, #104, 10 @ 0x1a000000 │ │ │ │ - rsceq r5, pc, #124, 20 @ 0x7c000 │ │ │ │ - strdeq r6, [r2], -sl │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r6, pc, #180, 6 @ 0xd0000002 │ │ │ │ + andeq r0, r0, r6, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r3, [pc, #44] @ 95e84 <__cxa_atexit@plt+0x891f8> │ │ │ │ - umull r1, r0, r2, r3 │ │ │ │ - ldr r3, [pc, #40] @ 95e88 <__cxa_atexit@plt+0x891fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #36] @ 95e8c <__cxa_atexit@plt+0x89200> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r0, [pc, #20] @ 95e90 <__cxa_atexit@plt+0x89204> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 955e0 <__cxa_atexit@plt+0x88954> │ │ │ │ + ldr r7, [pc, #112] @ 9560c <__cxa_atexit@plt+0x88980> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + ldr r1, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + ldr r0, [r3, #3] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 955f8 <__cxa_atexit@plt+0x8896c> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 937a0 <__cxa_atexit@plt+0x86b14> │ │ │ │ + ldr r7, [pc, #44] @ 95614 <__cxa_atexit@plt+0x88988> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #28 │ │ │ │ + ldr r0, [pc, #36] @ 95618 <__cxa_atexit@plt+0x8898c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r7, lr │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r5, pc, #52, 10 @ 0xd000000 │ │ │ │ - rsceq r5, pc, #32, 10 @ 0x8000000 │ │ │ │ - rsceq r5, pc, #4, 20 @ 0x4000 │ │ │ │ - sbcseq fp, r1, #16, 16 @ 0x100000 │ │ │ │ - andeq r0, r1, pc, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 95fa8 <__cxa_atexit@plt+0x8931c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - ldr ip, [pc, #240] @ 95fb4 <__cxa_atexit@plt+0x89328> │ │ │ │ - umull r1, r8, r3, ip │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - str r2, [sp] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - eor r1, r8, r1 │ │ │ │ - rev r3, r3 │ │ │ │ - add r1, r3, r1 │ │ │ │ - add r1, r1, ip │ │ │ │ - eor r1, r1, r1, lsr #16 │ │ │ │ - eor r6, lr, r2 │ │ │ │ - rev r3, r0 │ │ │ │ - add r6, r3, r6 │ │ │ │ - add r6, r6, ip │ │ │ │ - eor r6, r6, r6, lsr #16 │ │ │ │ - ldr r3, [pc, #160] @ 95fb8 <__cxa_atexit@plt+0x8932c> │ │ │ │ - eor r2, r9, fp │ │ │ │ - ldr r0, [sp] │ │ │ │ - rev r0, r0 │ │ │ │ - add r2, r0, r2 │ │ │ │ - add r2, r2, ip │ │ │ │ - eor r2, r2, r2, lsr #16 │ │ │ │ - mul r1, r1, r3 │ │ │ │ - mul r6, r6, r3 │ │ │ │ - mul r3, r2, r3 │ │ │ │ - eor r2, r1, r1, lsr #13 │ │ │ │ - ldr r1, [pc, #120] @ 95fbc <__cxa_atexit@plt+0x89330> │ │ │ │ - eor r6, r6, r6, lsr #13 │ │ │ │ - eor r3, r3, r3, lsr #13 │ │ │ │ - mul r2, r2, r1 │ │ │ │ - ldr r0, [pc, #108] @ 95fc0 <__cxa_atexit@plt+0x89334> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mul r6, r6, r1 │ │ │ │ - ldr lr, [pc, #100] @ 95fc4 <__cxa_atexit@plt+0x89338> │ │ │ │ + ldr r7, [pc, #16] @ 95610 <__cxa_atexit@plt+0x88984> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa7c │ │ │ │ + rsceq r6, pc, #184, 4 @ 0x8000000b │ │ │ │ + rsceq r6, pc, #40, 6 @ 0xa0000000 │ │ │ │ + rsceq r6, pc, #28, 6 @ 0x70000000 │ │ │ │ + rsceq r6, pc, #16, 6 @ 0x40000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 95670 <__cxa_atexit@plt+0x889e4> │ │ │ │ + ldr lr, [pc, #60] @ 95678 <__cxa_atexit@plt+0x889ec> │ │ │ │ add lr, pc, lr │ │ │ │ - mul r1, r3, r1 │ │ │ │ - mov r3, #0 │ │ │ │ - eor r8, r2, r2, lsr #16 │ │ │ │ - ldr r2, [pc, #84] @ 95fc8 <__cxa_atexit@plt+0x8933c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r0, [r5, #88] @ 0x58 │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r6, [r5, #24] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 181eca0 <__cxa_atexit@plt+0x1812014> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffe714 │ │ │ │ - tsteq r1, #4, 10 @ 0x1000000 │ │ │ │ - rsceq r5, pc, #204, 16 @ 0xcc0000 │ │ │ │ - ldrdeq sp, [r4], -fp │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 9567c <__cxa_atexit@plt+0x889f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #24] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f39a4 <__cxa_atexit@plt+0x3e6d18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + tsteq r1, #212, 16 @ 0xd40000 │ │ │ │ + rsceq r6, pc, #172, 4 @ 0xc000000a │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr sl, [r5, #84] @ 0x54 │ │ │ │ - ldr r2, [pc, #20] @ 96000 <__cxa_atexit@plt+0x89374> │ │ │ │ + ldr r2, [pc, #60] @ 956d0 <__cxa_atexit@plt+0x88a44> │ │ │ │ add r2, pc, r2 │ │ │ │ - eor r8, r3, r3, lsr #16 │ │ │ │ - mov r3, #0 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 181eca0 <__cxa_atexit@plt+0x1812014> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r5, pc, #148, 16 @ 0x940000 │ │ │ │ - @ instruction: 0x00809ab8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 96060 <__cxa_atexit@plt+0x893d4> │ │ │ │ - ldr r3, [pc, #64] @ 9606c <__cxa_atexit@plt+0x893e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r9, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #48] @ 96070 <__cxa_atexit@plt+0x893e4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - eor r8, r2, r2, lsr #16 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [sl, #4]! │ │ │ │ - str r1, [sl, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 181eca0 <__cxa_atexit@plt+0x1812014> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xffffe7d0 │ │ │ │ - rsceq r5, pc, #36, 16 @ 0x240000 │ │ │ │ - rsceq r4, r0, r7, asr sp │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 960f4 <__cxa_atexit@plt+0x89468> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #92] @ 0x5c │ │ │ │ - ldr r2, [pc, #84] @ 96100 <__cxa_atexit@plt+0x89474> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - sub r3, r6, #11 │ │ │ │ - and r2, lr, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 960dc <__cxa_atexit@plt+0x89450> │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #92] @ 0x5c │ │ │ │ - str r2, [r5, #72] @ 0x48 │ │ │ │ - b 960e4 <__cxa_atexit@plt+0x89458> │ │ │ │ - str r3, [r5, #92] @ 0x5c │ │ │ │ - str r3, [r5, #72] @ 0x48 │ │ │ │ - str r7, [r5, #76] @ 0x4c │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 96104 <__cxa_atexit@plt+0x89478> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #184, 28 @ 0xb80 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #68] @ 0x44 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #184 @ 0xb8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 962a4 <__cxa_atexit@plt+0x89618> │ │ │ │ - ldr r0, [pc, #404] @ 962bc <__cxa_atexit@plt+0x89630> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr lr, [pc, #388] @ 962c0 <__cxa_atexit@plt+0x89634> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r4, [pc, #384] @ 962c4 <__cxa_atexit@plt+0x89638> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r1, [pc, #368] @ 962c8 <__cxa_atexit@plt+0x8963c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str ip, [r3, #72] @ 0x48 │ │ │ │ - str r9, [r3, #76] @ 0x4c │ │ │ │ - str r2, [r3, #80] @ 0x50 │ │ │ │ - str ip, [r3, #52] @ 0x34 │ │ │ │ - str r9, [r3, #56] @ 0x38 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - str ip, [r3, #32] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - mov r2, r3 │ │ │ │ - str r0, [r2, #64]! @ 0x40 │ │ │ │ - str r2, [sp] │ │ │ │ - mov sl, r3 │ │ │ │ - str lr, [sl, #44]! @ 0x2c │ │ │ │ - mov r6, r3 │ │ │ │ - str r4, [r6, #24]! │ │ │ │ - mov r4, r3 │ │ │ │ - str r1, [r4, #4]! │ │ │ │ - ldr r7, [pc, #276] @ 962cc <__cxa_atexit@plt+0x89640> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r3 │ │ │ │ - str r7, [r2, #84]! @ 0x54 │ │ │ │ - ldr r1, [pc, #264] @ 962d0 <__cxa_atexit@plt+0x89644> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #108]! @ 0x6c │ │ │ │ - ldr r1, [r5, #88] @ 0x58 │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - mov lr, r3 │ │ │ │ - ldr fp, [pc, #216] @ 962d4 <__cxa_atexit@plt+0x89648> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [lr, #-12]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #204] @ 962d8 <__cxa_atexit@plt+0x8964c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r5, #84] @ 0x54 │ │ │ │ - ldr r7, [r5, #72] @ 0x48 │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r6, [r3, #72] @ 0x48 │ │ │ │ - str r4, [r3, #76] @ 0x4c │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - add lr, r3, #52 @ 0x34 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #64] @ 0x40 │ │ │ │ - str sl, [r3, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r3, #80]! @ 0x50 │ │ │ │ - ldr sl, [r3, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [r3, #-68] @ 0xffffffbc │ │ │ │ + ldr r9, [r3, #12]! │ │ │ │ + str r2, [r5] │ │ │ │ str r7, [r3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str ip, [r5, #84] @ 0x54 │ │ │ │ - str r7, [r5, #88] @ 0x58 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - sub r7, r6, #63 @ 0x3f │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 956c4 <__cxa_atexit@plt+0x88a38> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + b 95744 <__cxa_atexit@plt+0x88ab8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #48] @ 962dc <__cxa_atexit@plt+0x89650> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #184 @ 0xb8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xffffe964 │ │ │ │ - @ instruction: 0xffffe8a4 │ │ │ │ - @ instruction: 0xffffe7f0 │ │ │ │ - @ instruction: 0xffffe730 │ │ │ │ - @ instruction: 0xffffe980 │ │ │ │ - @ instruction: 0xffffe9ec │ │ │ │ - @ instruction: 0xffffe97c │ │ │ │ - tsteq r1, #116, 26 @ 0x1d00 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r5, pc, #184, 10 @ 0x2e000000 │ │ │ │ - rsbeq r5, r2, r7, asr sp │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r6, pc, #88, 4 @ 0x80000005 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #72] @ 0x48 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 96104 <__cxa_atexit@plt+0x89478> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 96454 <__cxa_atexit@plt+0x897c8> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 963b0 <__cxa_atexit@plt+0x89724> │ │ │ │ - ldr lr, [pc, #172] @ 963d0 <__cxa_atexit@plt+0x89744> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r3, [r2, #20] │ │ │ │ - ldr r9, [pc, #152] @ 963d4 <__cxa_atexit@plt+0x89748> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 963a4 <__cxa_atexit@plt+0x89718> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 963bc <__cxa_atexit@plt+0x89730> │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - ldr lr, [pc, #96] @ 963d8 <__cxa_atexit@plt+0x8974c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 95744 <__cxa_atexit@plt+0x88ab8> │ │ │ │ + rsceq r5, pc, #40, 30 @ 0xa0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9572c <__cxa_atexit@plt+0x88aa0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 95734 <__cxa_atexit@plt+0x88aa8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 8e490 <__cxa_atexit@plt+0x81804> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - tsteq r1, #252, 22 @ 0x3f000 │ │ │ │ - tsteq r1, #216, 30 @ 0x360 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9642c <__cxa_atexit@plt+0x897a0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ 96438 <__cxa_atexit@plt+0x897ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #76, 30 @ 0x130 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - rsceq r5, pc, #48, 10 @ 0xc000000 │ │ │ │ - andeq r0, r9, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - sub r7, r5, #20 │ │ │ │ + tsteq r1, #8, 16 @ 0x80000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 964e8 <__cxa_atexit@plt+0x8985c> │ │ │ │ - ldr r7, [pc, #148] @ 96500 <__cxa_atexit@plt+0x89874> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 964d8 <__cxa_atexit@plt+0x8984c> │ │ │ │ - ldr r7, [pc, #132] @ 96504 <__cxa_atexit@plt+0x89878> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #39] @ 0x27 │ │ │ │ - ldr r1, [r9, #107] @ 0x6b │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 964cc <__cxa_atexit@plt+0x89840> │ │ │ │ - ldr r2, [pc, #92] @ 96508 <__cxa_atexit@plt+0x8987c> │ │ │ │ + bhi 957b8 <__cxa_atexit@plt+0x88b2c> │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 957a0 <__cxa_atexit@plt+0x88b14> │ │ │ │ + ldr r7, [r9, #2] │ │ │ │ + ldr r3, [r9, #6] │ │ │ │ + ldr r2, [pc, #108] @ 957dc <__cxa_atexit@plt+0x88b50> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 964cc <__cxa_atexit@plt+0x89840> │ │ │ │ - mov r5, r3 │ │ │ │ - b 965c8 <__cxa_atexit@plt+0x8993c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldmda r5, {r8, r9} │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + sub r7, r5, #60 @ 0x3c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 957c8 <__cxa_atexit@plt+0x88b3c> │ │ │ │ + str r8, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 92450 <__cxa_atexit@plt+0x857c4> │ │ │ │ + ldr r7, [pc, #64] @ 957e8 <__cxa_atexit@plt+0x88b5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #56] @ 957ec <__cxa_atexit@plt+0x88b60> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #36] @ 957e4 <__cxa_atexit@plt+0x88b58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9650c <__cxa_atexit@plt+0x89880> │ │ │ │ + ldr r7, [pc, #16] @ 957e0 <__cxa_atexit@plt+0x88b54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - rsceq r5, pc, #160, 8 @ 0xa0000000 │ │ │ │ - rsceq r5, pc, #104, 8 @ 0x68000000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsceq r6, pc, #176 @ 0xb0 │ │ │ │ + rsceq r6, pc, #116, 2 │ │ │ │ + rsceq r6, pc, #104, 2 │ │ │ │ + rsceq r6, pc, #92, 2 │ │ │ │ + rsceq r6, pc, #60, 2 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 9581c <__cxa_atexit@plt+0x88b90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f3a1c <__cxa_atexit@plt+0x3e6d90> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r6, pc, #12, 2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9587c <__cxa_atexit@plt+0x88bf0> │ │ │ │ + ldr r7, [pc, #96] @ 958a0 <__cxa_atexit@plt+0x88c14> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r5, [r7, #39] @ 0x27 │ │ │ │ - ldr r2, [r7, #107] @ 0x6b │ │ │ │ - ldr r1, [pc, #72] @ 96578 <__cxa_atexit@plt+0x898ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 96570 <__cxa_atexit@plt+0x898e4> │ │ │ │ - ldr r2, [pc, #40] @ 9657c <__cxa_atexit@plt+0x898f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 95894 <__cxa_atexit@plt+0x88c08> │ │ │ │ + ldr r3, [pc, #72] @ 958a4 <__cxa_atexit@plt+0x88c18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #12]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96570 <__cxa_atexit@plt+0x898e4> │ │ │ │ - b 965c8 <__cxa_atexit@plt+0x8993c> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + b 3f39a4 <__cxa_atexit@plt+0x3e6d18> │ │ │ │ + ldr r3, [pc, #36] @ 958a8 <__cxa_atexit@plt+0x88c1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3a24 <__cxa_atexit@plt+0x3e6d98> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r5, pc, #248, 6 @ 0xe0000003 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, ror r2 │ │ │ │ + rsceq r6, pc, #128 @ 0x80 │ │ │ │ + andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 965b8 <__cxa_atexit@plt+0x8992c> │ │ │ │ + ldr r3, [pc, #32] @ 958e0 <__cxa_atexit@plt+0x88c54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + b 3f39a4 <__cxa_atexit@plt+0x3e6d18> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r6, pc, #72 @ 0x48 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [pc, #72] @ 95944 <__cxa_atexit@plt+0x88cb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 95930 <__cxa_atexit@plt+0x88ca4> │ │ │ │ + ldr r1, [pc, #48] @ 95948 <__cxa_atexit@plt+0x88cbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #20] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r3, [r2, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 965b0 <__cxa_atexit@plt+0x89924> │ │ │ │ - b 965c8 <__cxa_atexit@plt+0x8993c> │ │ │ │ + beq 9593c <__cxa_atexit@plt+0x88cb0> │ │ │ │ + b 95994 <__cxa_atexit@plt+0x88d08> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r5, pc, #188, 6 @ 0xf0000002 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + rsceq r5, pc, #224, 30 @ 0x380 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #144] @ 96660 <__cxa_atexit@plt+0x899d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9663c <__cxa_atexit@plt+0x899b0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #108] @ 96664 <__cxa_atexit@plt+0x899d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #32] @ 95984 <__cxa_atexit@plt+0x88cf8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 96644 <__cxa_atexit@plt+0x899b8> │ │ │ │ - ldr r1, [pc, #76] @ 96668 <__cxa_atexit@plt+0x899dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 96650 <__cxa_atexit@plt+0x899c4> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 96730 <__cxa_atexit@plt+0x89aa4> │ │ │ │ + beq 9597c <__cxa_atexit@plt+0x88cf0> │ │ │ │ + b 95994 <__cxa_atexit@plt+0x88d08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r5, pc, #164, 30 @ 0x290 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #160] @ 95a40 <__cxa_atexit@plt+0x88db4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 95a08 <__cxa_atexit@plt+0x88d7c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 95a14 <__cxa_atexit@plt+0x88d88> │ │ │ │ + ldr r2, [pc, #108] @ 95a44 <__cxa_atexit@plt+0x88db8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r3, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 95a2c <__cxa_atexit@plt+0x88da0> │ │ │ │ + str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 92450 <__cxa_atexit@plt+0x857c4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 95a4c <__cxa_atexit@plt+0x88dc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #40] @ 95a50 <__cxa_atexit@plt+0x88dc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 95a48 <__cxa_atexit@plt+0x88dbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + rsceq r5, pc, #76, 28 @ 0x4c0 │ │ │ │ + rsceq r5, pc, #244, 28 @ 0xf40 │ │ │ │ + rsceq r5, pc, #232, 28 @ 0xe80 │ │ │ │ + rsceq r5, pc, #216, 28 @ 0xd80 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 95abc <__cxa_atexit@plt+0x88e30> │ │ │ │ + ldr r2, [pc, #96] @ 95ae8 <__cxa_atexit@plt+0x88e5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + ldr r8, [r3, #20] │ │ │ │ + sub r7, r3, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 95ad4 <__cxa_atexit@plt+0x88e48> │ │ │ │ + str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 92450 <__cxa_atexit@plt+0x857c4> │ │ │ │ + ldr r7, [pc, #44] @ 95af0 <__cxa_atexit@plt+0x88e64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #36] @ 95af4 <__cxa_atexit@plt+0x88e68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 95aec <__cxa_atexit@plt+0x88e60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - rsceq r5, pc, #12, 6 @ 0x30000000 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + rsceq r5, pc, #164, 26 @ 0x2900 │ │ │ │ + rsceq r5, pc, #76, 28 @ 0x4c0 │ │ │ │ + rsceq r5, pc, #64, 28 @ 0x400 │ │ │ │ + rsceq r5, pc, #52, 28 @ 0x340 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 95b90 <__cxa_atexit@plt+0x88f04> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 95bf0 <__cxa_atexit@plt+0x88f64> │ │ │ │ + ldr r7, [pc, #224] @ 95c08 <__cxa_atexit@plt+0x88f7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #220] @ 95c0c <__cxa_atexit@plt+0x88f80> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #36]! @ 0x24 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + mov lr, r6 │ │ │ │ + str r8, [lr, #28]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add r1, r6, #16 │ │ │ │ + stm r1, {r0, r2, r9} │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str sl, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #152] @ 95c10 <__cxa_atexit@plt+0x88f84> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #104] @ 95c00 <__cxa_atexit@plt+0x88f74> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #84] @ 966e0 <__cxa_atexit@plt+0x89a54> │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + ldr r2, [r3, #-12] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 95bd4 <__cxa_atexit@plt+0x88f48> │ │ │ │ + ldr r1, [pc, #80] @ 95c04 <__cxa_atexit@plt+0x88f78> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r2, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 966cc <__cxa_atexit@plt+0x89a40> │ │ │ │ - ldr r1, [pc, #52] @ 966e4 <__cxa_atexit@plt+0x89a58> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 966d4 <__cxa_atexit@plt+0x89a48> │ │ │ │ - mov r7, r2 │ │ │ │ - b 96730 <__cxa_atexit@plt+0x89aa4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + beq 95be4 <__cxa_atexit@plt+0x88f58> │ │ │ │ + mov r5, r3 │ │ │ │ + b 95c60 <__cxa_atexit@plt+0x88fd4> │ │ │ │ ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r5, pc, #144, 4 │ │ │ │ - andeq r0, r0, r9, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 96720 <__cxa_atexit@plt+0x89a94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96718 <__cxa_atexit@plt+0x89a8c> │ │ │ │ - b 96730 <__cxa_atexit@plt+0x89aa4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r5, pc, #84, 4 @ 0x40000005 │ │ │ │ - andeq r0, r0, r9, asr #32 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xfffffafc │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + tsteq r1, #180, 6 @ 0xd0000002 │ │ │ │ + rsceq r5, pc, #24, 26 @ 0x600 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #132] @ 967c0 <__cxa_atexit@plt+0x89b34> │ │ │ │ + ldr r2, [pc, #36] @ 95c50 <__cxa_atexit@plt+0x88fc4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #28] │ │ │ │ + str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 967ac <__cxa_atexit@plt+0x89b20> │ │ │ │ - ldr r1, [pc, #108] @ 967c4 <__cxa_atexit@plt+0x89b38> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - tst r2, #3 │ │ │ │ - beq 967b4 <__cxa_atexit@plt+0x89b28> │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr lr, [pc, #80] @ 967c8 <__cxa_atexit@plt+0x89b3c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - ldmib r5, {r1, r9} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str lr, [r5, #28] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - str ip, [r5, #20] │ │ │ │ - b 94e4c <__cxa_atexit@plt+0x881c0> │ │ │ │ + beq 95c48 <__cxa_atexit@plt+0x88fbc> │ │ │ │ + b 95c60 <__cxa_atexit@plt+0x88fd4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - rsceq r5, pc, #172, 2 @ 0x2b │ │ │ │ - andeq r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r5, pc, #216, 24 @ 0xd800 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #96] @ 96844 <__cxa_atexit@plt+0x89bb8> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #156] @ 95d08 <__cxa_atexit@plt+0x8907c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 95cd0 <__cxa_atexit@plt+0x89044> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 95cdc <__cxa_atexit@plt+0x89050> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #100] @ 95d0c <__cxa_atexit@plt+0x89080> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9683c <__cxa_atexit@plt+0x89bb0> │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr lr, [pc, #68] @ 96848 <__cxa_atexit@plt+0x89bbc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - ldmib r5, {r0, r9} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str lr, [r5, #28] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - str ip, [r5, #20] │ │ │ │ - b 94e4c <__cxa_atexit@plt+0x881c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 95cf4 <__cxa_atexit@plt+0x89068> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 92450 <__cxa_atexit@plt+0x857c4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq r5, pc, #44, 2 │ │ │ │ - andeq r0, r0, r9, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr lr, [pc, #60] @ 968a0 <__cxa_atexit@plt+0x89c14> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - ldmib r5, {r1, r9} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str lr, [r5, #28] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - str ip, [r5, #20] │ │ │ │ - b 94e4c <__cxa_atexit@plt+0x881c0> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9692c <__cxa_atexit@plt+0x89ca0> │ │ │ │ - ldr r8, [pc, #116] @ 96944 <__cxa_atexit@plt+0x89cb8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #112] @ 96948 <__cxa_atexit@plt+0x89cbc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldmda r5, {r0, r2, sl} │ │ │ │ - ldmib r5, {r1, r7, ip} │ │ │ │ - str r8, [r3, #12]! │ │ │ │ - sub r8, r6, #47 @ 0x2f │ │ │ │ - str lr, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - ldr r0, [pc, #80] @ 9694c <__cxa_atexit@plt+0x89cc0> │ │ │ │ + ldr r7, [pc, #48] @ 95d14 <__cxa_atexit@plt+0x89088> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #40] @ 95d18 <__cxa_atexit@plt+0x8908c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 96950 <__cxa_atexit@plt+0x89cc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffa38 │ │ │ │ - tsteq r1, #248, 14 @ 0x3e00000 │ │ │ │ - tsteq r1, #128, 22 @ 0x20000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r7, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 969dc <__cxa_atexit@plt+0x89d50> │ │ │ │ - ldr r8, [pc, #124] @ 969f4 <__cxa_atexit@plt+0x89d68> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #120] @ 969f8 <__cxa_atexit@plt+0x89d6c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - add ip, r5, #20 │ │ │ │ - ldm ip, {r1, r7, ip} │ │ │ │ - str r8, [r3, #12]! │ │ │ │ - sub r8, r6, #47 @ 0x2f │ │ │ │ - str lr, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - ldr r0, [pc, #80] @ 969fc <__cxa_atexit@plt+0x89d70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [pc, #20] @ 95d10 <__cxa_atexit@plt+0x89084> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 96a00 <__cxa_atexit@plt+0x89d74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + rsceq r5, pc, #132, 22 @ 0x21000 │ │ │ │ + rsceq r5, pc, #44, 24 @ 0x2c00 │ │ │ │ + rsceq r5, pc, #32, 24 @ 0x2000 │ │ │ │ + rsceq r5, pc, #16, 24 @ 0x1000 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 95d88 <__cxa_atexit@plt+0x890fc> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #96] @ 95db4 <__cxa_atexit@plt+0x89128> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffff990 │ │ │ │ - tsteq r1, #80, 14 @ 0x1400000 │ │ │ │ - tsteq r1, #208, 20 @ 0xd0000 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 96454 <__cxa_atexit@plt+0x897c8> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - rsceq r4, pc, #112, 30 @ 0x1c0 │ │ │ │ - andeq r0, r9, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 96454 <__cxa_atexit@plt+0x897c8> │ │ │ │ - rsceq r4, pc, #52, 28 @ 0x340 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r7, r5, #16 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96a9c <__cxa_atexit@plt+0x89e10> │ │ │ │ - ldr r7, [pc, #96] @ 96ab0 <__cxa_atexit@plt+0x89e24> │ │ │ │ + bhi 95da0 <__cxa_atexit@plt+0x89114> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 92450 <__cxa_atexit@plt+0x857c4> │ │ │ │ + ldr r7, [pc, #44] @ 95dbc <__cxa_atexit@plt+0x89130> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 96a88 <__cxa_atexit@plt+0x89dfc> │ │ │ │ - ldr r2, [pc, #72] @ 96ab4 <__cxa_atexit@plt+0x89e28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96a94 <__cxa_atexit@plt+0x89e08> │ │ │ │ - b 96b04 <__cxa_atexit@plt+0x89e78> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #36] @ 95dc0 <__cxa_atexit@plt+0x89134> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 96ab8 <__cxa_atexit@plt+0x89e2c> │ │ │ │ + ldr r7, [pc, #16] @ 95db8 <__cxa_atexit@plt+0x8912c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - rsceq r4, pc, #252, 28 @ 0xfc0 │ │ │ │ - rsceq r4, pc, #164, 26 @ 0x2900 │ │ │ │ + @ instruction: 0xfffffaa4 │ │ │ │ + rsceq r5, pc, #216, 20 @ 0xd8000 │ │ │ │ + rsceq r5, pc, #128, 22 @ 0x20000 │ │ │ │ + rsceq r5, pc, #116, 22 @ 0x1d000 │ │ │ │ + rsceq r5, pc, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 96af4 <__cxa_atexit@plt+0x89e68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 95e4c <__cxa_atexit@plt+0x891c0> │ │ │ │ + ldr r1, [pc, #112] @ 95e54 <__cxa_atexit@plt+0x891c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #92] @ 95e58 <__cxa_atexit@plt+0x891cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 95e34 <__cxa_atexit@plt+0x891a8> │ │ │ │ + ldr r7, [pc, #76] @ 95e5c <__cxa_atexit@plt+0x891d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 96aec <__cxa_atexit@plt+0x89e60> │ │ │ │ - b 96b04 <__cxa_atexit@plt+0x89e78> │ │ │ │ + beq 95e44 <__cxa_atexit@plt+0x891b8> │ │ │ │ + b 95eac <__cxa_atexit@plt+0x89220> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r4, pc, #104, 26 @ 0x1a00 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + tsteq r1, #44, 2 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + rsceq r5, pc, #144, 20 @ 0x90000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #152] @ 96bac <__cxa_atexit@plt+0x89f20> │ │ │ │ + ldr r1, [pc, #32] @ 95e9c <__cxa_atexit@plt+0x89210> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 96b74 <__cxa_atexit@plt+0x89ee8> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldmib r5, {r0, lr} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 96b8c <__cxa_atexit@plt+0x89f00> │ │ │ │ - ldr r8, [pc, #100] @ 96bb0 <__cxa_atexit@plt+0x89f24> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r3, [r0, #4] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - sub r1, r5, #4 │ │ │ │ - stm r1, {r0, r2, r7, lr} │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 96b80 <__cxa_atexit@plt+0x89ef4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 94424 <__cxa_atexit@plt+0x87798> │ │ │ │ + beq 95e94 <__cxa_atexit@plt+0x89208> │ │ │ │ + b 95eac <__cxa_atexit@plt+0x89220> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r5, pc, #80, 20 @ 0x50000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #132] @ 95f3c <__cxa_atexit@plt+0x892b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + str r7, [r5] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 95f10 <__cxa_atexit@plt+0x89284> │ │ │ │ + ldr r7, [pc, #104] @ 95f40 <__cxa_atexit@plt+0x892b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 95f1c <__cxa_atexit@plt+0x89290> │ │ │ │ + ldr r7, [pc, #84] @ 95f44 <__cxa_atexit@plt+0x892b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 95f28 <__cxa_atexit@plt+0x8929c> │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 94898 <__cxa_atexit@plt+0x87c0c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 96bb4 <__cxa_atexit@plt+0x89f28> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 95f48 <__cxa_atexit@plt+0x892bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xffffd8d4 │ │ │ │ - rsceq r4, pc, #212, 24 @ 0xd400 │ │ │ │ - rsceq r4, pc, #168, 24 @ 0xa800 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + rsceq r5, pc, #200, 18 @ 0x320000 │ │ │ │ + rsceq r5, pc, #164, 18 @ 0x290000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 96c1c <__cxa_atexit@plt+0x89f90> │ │ │ │ - ldr lr, [pc, #84] @ 96c38 <__cxa_atexit@plt+0x89fac> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r7} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 96c10 <__cxa_atexit@plt+0x89f84> │ │ │ │ - mov r7, r3 │ │ │ │ - b 94424 <__cxa_atexit@plt+0x87798> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #96] @ 95fc4 <__cxa_atexit@plt+0x89338> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 95fa4 <__cxa_atexit@plt+0x89318> │ │ │ │ + ldr r7, [pc, #76] @ 95fc8 <__cxa_atexit@plt+0x8933c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #48 @ 0x30 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 95fb0 <__cxa_atexit@plt+0x89324> │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 94898 <__cxa_atexit@plt+0x87c0c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 96c3c <__cxa_atexit@plt+0x89fb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 95fcc <__cxa_atexit@plt+0x89340> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffd83c │ │ │ │ - rsceq r4, pc, #68, 24 @ 0x4400 │ │ │ │ - rsceq r4, pc, #84, 26 @ 0x1500 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 96a38 <__cxa_atexit@plt+0x89dac> │ │ │ │ - sbcseq sl, r1, #88, 20 @ 0x58000 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq sl, r1, #140, 20 @ 0x8c000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq sl, r1, #827392 @ 0xca000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq sl, r1, #2048 @ 0x800 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 970dc <__cxa_atexit@plt+0x8a450> │ │ │ │ - rsceq r4, pc, #80, 28 @ 0x500 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #28 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + rsceq r5, pc, #64, 18 @ 0x100000 │ │ │ │ + rsceq r5, pc, #32, 18 @ 0x80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #64] @ 96028 <__cxa_atexit@plt+0x8939c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + sub r7, r3, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96d2c <__cxa_atexit@plt+0x8a0a0> │ │ │ │ - ldr r1, [pc, #88] @ 96d38 <__cxa_atexit@plt+0x8a0ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - ldr r1, [pc, #72] @ 96d3c <__cxa_atexit@plt+0x8a0b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96d20 <__cxa_atexit@plt+0x8a094> │ │ │ │ - ldr r3, [pc, #56] @ 96d40 <__cxa_atexit@plt+0x8a0b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b 195e69c <__cxa_atexit@plt+0x1951a10> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + bhi 96014 <__cxa_atexit@plt+0x89388> │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 94898 <__cxa_atexit@plt+0x87c0c> │ │ │ │ + ldr r7, [pc, #16] @ 9602c <__cxa_atexit@plt+0x893a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - tsteq r1, #68, 4 @ 0x40000004 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r4, pc, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r5, pc, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 96d70 <__cxa_atexit@plt+0x8a0e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 195e69c <__cxa_atexit@plt+0x1951a10> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov ip, r4 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96df4 <__cxa_atexit@plt+0x8a168> │ │ │ │ - sub sl, r5, #8 │ │ │ │ - ldm sl, {r2, r4, r7, sl} │ │ │ │ - ldr r9, [pc, #100] @ 96e10 <__cxa_atexit@plt+0x8a184> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - sub r0, r6, #29 │ │ │ │ - sub lr, r6, #23 │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #80] @ 96e14 <__cxa_atexit@plt+0x8a188> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r9} │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r4, [r3, #24] │ │ │ │ - ldr r7, [pc, #60] @ 96e18 <__cxa_atexit@plt+0x8a18c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ + bcc 96064 <__cxa_atexit@plt+0x893d8> │ │ │ │ + ldr r2, [pc, #40] @ 9607c <__cxa_atexit@plt+0x893f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ - mov r4, ip │ │ │ │ - mov r0, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 96e1c <__cxa_atexit@plt+0x8a190> │ │ │ │ + ldr r3, [pc, #20] @ 96080 <__cxa_atexit@plt+0x893f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [ip, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r4, ip │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r1, #184, 2 @ 0x2e │ │ │ │ - tsteq r1, #156, 2 @ 0x27 │ │ │ │ - tsteq r1, #140, 2 @ 0x23 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + tsteq r1, #160 @ 0xa0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 960d0 <__cxa_atexit@plt+0x89444> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 960d8 <__cxa_atexit@plt+0x8944c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 960dc <__cxa_atexit@plt+0x89450> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f39ac <__cxa_atexit@plt+0x3e6d20> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #124, 28 @ 0x7c0 │ │ │ │ + tsteq r1, #96, 6 @ 0x80000001 │ │ │ │ + rsceq r5, pc, #96, 16 @ 0x600000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov sl, r6 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 96170 <__cxa_atexit@plt+0x894e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, sl, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96e98 <__cxa_atexit@plt+0x8a20c> │ │ │ │ - ldr r9, [pc, #108] @ 96eb0 <__cxa_atexit@plt+0x8a224> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [pc, #104] @ 96eb4 <__cxa_atexit@plt+0x8a228> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub r1, r6, #29 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, sl} │ │ │ │ - sub lr, r6, #23 │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - ldr r7, [pc, #48] @ 96eb8 <__cxa_atexit@plt+0x8a22c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ 96ebc <__cxa_atexit@plt+0x8a230> │ │ │ │ + bcc 9617c <__cxa_atexit@plt+0x894f0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #136] @ 961a0 <__cxa_atexit@plt+0x89514> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + ldr r3, [pc, #104] @ 961a4 <__cxa_atexit@plt+0x89518> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r1, #28, 2 │ │ │ │ - tsteq r1, #24, 2 │ │ │ │ - tsteq r1, #224 @ 0xe0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - rsceq r4, pc, #76, 24 @ 0x4c00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #28 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r9, [sl, #8] │ │ │ │ + str r0, [sl, #12] │ │ │ │ + str r7, [sl, #16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + sub r0, r5, #60 @ 0x3c │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 9618c <__cxa_atexit@plt+0x89500> │ │ │ │ + str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 96284 <__cxa_atexit@plt+0x895f8> │ │ │ │ + mov r6, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 961a8 <__cxa_atexit@plt+0x8951c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #16, 28 @ 0x100 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + rsceq r5, pc, #180, 14 @ 0x2d00000 │ │ │ │ + rsceq r5, pc, #132, 8 @ 0x84000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 961e0 <__cxa_atexit@plt+0x89554> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 961e8 <__cxa_atexit@plt+0x8955c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 8e710 <__cxa_atexit@plt+0x81a84> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #84, 26 @ 0x1500 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 96238 <__cxa_atexit@plt+0x895ac> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 96240 <__cxa_atexit@plt+0x895b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 96244 <__cxa_atexit@plt+0x895b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f39ac <__cxa_atexit@plt+0x3e6d20> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #20, 26 @ 0x500 │ │ │ │ + tsteq r1, #248, 2 @ 0x3e │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96f30 <__cxa_atexit@plt+0x8a2a4> │ │ │ │ - ldr r1, [pc, #88] @ 96f3c <__cxa_atexit@plt+0x8a2b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ + bhi 96270 <__cxa_atexit@plt+0x895e4> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 96284 <__cxa_atexit@plt+0x895f8> │ │ │ │ + ldr r7, [pc, #8] @ 96280 <__cxa_atexit@plt+0x895f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq r5, pc, #208, 12 @ 0xd000000 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [pc, #192] @ 96350 <__cxa_atexit@plt+0x896c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r2, r5 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - ldr r1, [pc, #72] @ 96f40 <__cxa_atexit@plt+0x8a2b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 96f24 <__cxa_atexit@plt+0x8a298> │ │ │ │ - ldr r3, [pc, #56] @ 96f44 <__cxa_atexit@plt+0x8a2b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b 195e69c <__cxa_atexit@plt+0x1951a10> │ │ │ │ + str r7, [r2, #-4]! │ │ │ │ + ldr r7, [r2, #16] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 96318 <__cxa_atexit@plt+0x8968c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 96324 <__cxa_atexit@plt+0x89698> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9633c <__cxa_atexit@plt+0x896b0> │ │ │ │ + ldr r2, [pc, #152] @ 9635c <__cxa_atexit@plt+0x896d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr lr, [pc, #140] @ 96360 <__cxa_atexit@plt+0x896d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r9, [pc, #112] @ 96364 <__cxa_atexit@plt+0x896d8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #16]! │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f39f4 <__cxa_atexit@plt+0x3e6d68> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #40] @ 96354 <__cxa_atexit@plt+0x896c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #32] @ 96358 <__cxa_atexit@plt+0x896cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - tsteq r1, #64 @ 0x40 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r4, pc, #196, 22 @ 0x31000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + rsceq r5, pc, #228, 10 @ 0x39000000 │ │ │ │ + rsceq r5, pc, #216, 10 @ 0x36000000 │ │ │ │ + @ instruction: 0xfffffb08 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + tsteq r1, #156 @ 0x9c │ │ │ │ + rsceq r5, pc, #216, 10 @ 0x36000000 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 96f74 <__cxa_atexit@plt+0x8a2e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 195e69c <__cxa_atexit@plt+0x1951a10> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov ip, r4 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 963ec <__cxa_atexit@plt+0x89760> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 96ff8 <__cxa_atexit@plt+0x8a36c> │ │ │ │ - sub sl, r5, #8 │ │ │ │ - ldm sl, {r2, r4, r7, sl} │ │ │ │ - ldr r9, [pc, #100] @ 97014 <__cxa_atexit@plt+0x8a388> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 96404 <__cxa_atexit@plt+0x89778> │ │ │ │ + ldr r2, [pc, #132] @ 9641c <__cxa_atexit@plt+0x89790> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr lr, [pc, #120] @ 96420 <__cxa_atexit@plt+0x89794> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str r6, [r5, #16] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r9, [pc, #92] @ 96424 <__cxa_atexit@plt+0x89798> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - sub r0, r6, #29 │ │ │ │ - sub lr, r6, #23 │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #80] @ 97018 <__cxa_atexit@plt+0x8a38c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r9} │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r4, [r3, #24] │ │ │ │ - ldr r7, [pc, #60] @ 9701c <__cxa_atexit@plt+0x8a390> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - mov r4, ip │ │ │ │ - mov r0, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #16]! │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f39f4 <__cxa_atexit@plt+0x3e6d68> │ │ │ │ + ldr r7, [pc, #32] @ 96414 <__cxa_atexit@plt+0x89788> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r0, [pc, #24] @ 96418 <__cxa_atexit@plt+0x8978c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 97020 <__cxa_atexit@plt+0x8a394> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r5, pc, #28, 10 @ 0x7000000 │ │ │ │ + rsceq r5, pc, #16, 10 @ 0x4000000 │ │ │ │ + @ instruction: 0xfffffa34 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + tsteq r1, #200, 30 @ 0x320 │ │ │ │ + rsceq r5, pc, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 9645c <__cxa_atexit@plt+0x897d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [ip, #828] @ 0x33c │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + stmda r5, {r1, r2, r3} │ │ │ │ + ldr r3, [pc, #16] @ 96460 <__cxa_atexit@plt+0x897d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - mov r4, ip │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r1, #180, 30 @ 0x2d0 │ │ │ │ - tsteq r1, #152, 30 @ 0x260 │ │ │ │ - tsteq r1, #136, 30 @ 0x220 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9709c <__cxa_atexit@plt+0x8a410> │ │ │ │ - ldr r9, [pc, #108] @ 970b4 <__cxa_atexit@plt+0x8a428> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [pc, #104] @ 970b8 <__cxa_atexit@plt+0x8a42c> │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f396c <__cxa_atexit@plt+0x3e6ce0> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + tsteq r1, #196, 30 @ 0x310 │ │ │ │ + rsceq r5, pc, #220, 8 @ 0xdc000000 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 964ec <__cxa_atexit@plt+0x89860> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 96514 <__cxa_atexit@plt+0x89888> │ │ │ │ + add r9, r5, #20 │ │ │ │ + ldr lr, [pc, #144] @ 9652c <__cxa_atexit@plt+0x898a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #140] @ 96530 <__cxa_atexit@plt+0x898a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub r1, r6, #29 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, sl} │ │ │ │ - sub lr, r6, #23 │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - ldr r7, [pc, #48] @ 970bc <__cxa_atexit@plt+0x8a430> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ 970c0 <__cxa_atexit@plt+0x8a434> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r0, [r5, #28] │ │ │ │ + str sl, [r5, #32] │ │ │ │ + str r6, [r5, #36] @ 0x24 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 96284 <__cxa_atexit@plt+0x895f8> │ │ │ │ + ldr r3, [pc, #48] @ 96524 <__cxa_atexit@plt+0x89898> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r1, #24, 30 @ 0x60 │ │ │ │ - tsteq r1, #20, 30 @ 0x50 │ │ │ │ - tsteq r1, #220, 28 @ 0xdc0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - rsceq r4, pc, #60, 20 @ 0x3c000 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + ldr r3, [pc, #28] @ 96528 <__cxa_atexit@plt+0x8989c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f3a2c <__cxa_atexit@plt+0x3e6da0> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + tsteq r1, #8, 30 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + tsteq r1, #136, 30 @ 0x220 │ │ │ │ + rsceq r5, pc, #12, 8 @ 0xc000000 │ │ │ │ + andeq r0, r0, r9, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r2, #20]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r2, #-16] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 965dc <__cxa_atexit@plt+0x89950> │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 96614 <__cxa_atexit@plt+0x89988> │ │ │ │ + ldmib r2, {r0, r7} │ │ │ │ + ldr r8, [pc, #188] @ 96630 <__cxa_atexit@plt+0x899a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #40]! @ 0x28 │ │ │ │ + str r2, [sp] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + mov lr, r6 │ │ │ │ + ldr ip, [pc, #156] @ 96634 <__cxa_atexit@plt+0x899a8> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [lr, #32]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + add r2, r6, #20 │ │ │ │ + stm r2, {r1, r7, r8} │ │ │ │ + add r1, r6, #40 @ 0x28 │ │ │ │ + stm r1, {r0, r7, sl} │ │ │ │ + ldr r0, [pc, #120] @ 96638 <__cxa_atexit@plt+0x899ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + str lr, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #60] @ 0x3c │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [sp] │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9661c <__cxa_atexit@plt+0x89990> │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + ldr r0, [pc, #56] @ 9662c <__cxa_atexit@plt+0x899a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str sl, [r5, #32] │ │ │ │ + str r6, [r5, #36] @ 0x24 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 96284 <__cxa_atexit@plt+0x895f8> │ │ │ │ + mov r6, #64 @ 0x40 │ │ │ │ + b 96620 <__cxa_atexit@plt+0x89994> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r1, #56, 28 @ 0x380 │ │ │ │ + @ instruction: 0xfffffb74 │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + tsteq r1, #108, 18 @ 0x1b0000 │ │ │ │ + rsceq r4, pc, #180, 30 @ 0x2d0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 96690 <__cxa_atexit@plt+0x89a04> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 96688 <__cxa_atexit@plt+0x899fc> │ │ │ │ + ldr r8, [pc, #40] @ 96698 <__cxa_atexit@plt+0x89a0c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 9669c <__cxa_atexit@plt+0x89a10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq sl, r1, #208, 22 @ 0x34000 │ │ │ │ + tsteq r1, #172, 16 @ 0xac0000 │ │ │ │ + rsceq r5, pc, #192, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 3f3a34 <__cxa_atexit@plt+0x3e6da8> │ │ │ │ + rsceq r5, pc, #176, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #20 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 971ec <__cxa_atexit@plt+0x8a560> │ │ │ │ - ldr r7, [r5] │ │ │ │ - cmp r7, #2 │ │ │ │ - bge 97154 <__cxa_atexit@plt+0x8a4c8> │ │ │ │ - str r8, [r5] │ │ │ │ - mov r6, #0 │ │ │ │ - mov r7, r5 │ │ │ │ - str r6, [r7, #-4]! │ │ │ │ + bhi 96750 <__cxa_atexit@plt+0x89ac4> │ │ │ │ + ldr r3, [pc, #152] @ 9677c <__cxa_atexit@plt+0x89af0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 9672c <__cxa_atexit@plt+0x89aa0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9673c <__cxa_atexit@plt+0x89ab0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 97208 <__cxa_atexit@plt+0x8a57c> │ │ │ │ - ldr r2, [pc, #304] @ 97250 <__cxa_atexit@plt+0x8a5c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r0, [r7, #4]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r5, [r3, #8] │ │ │ │ - ldr r5, [pc, #280] @ 97254 <__cxa_atexit@plt+0x8a5c8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 96764 <__cxa_atexit@plt+0x89ad8> │ │ │ │ + ldr r7, [pc, #124] @ 9678c <__cxa_atexit@plt+0x89b00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r9, #2] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - add r6, r9, #1 │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb r1, [r6, r2] │ │ │ │ - cmp r1, #9 │ │ │ │ - cmpne r1, #32 │ │ │ │ - bne 97190 <__cxa_atexit@plt+0x8a504> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r7, r2 │ │ │ │ - bne 97160 <__cxa_atexit@plt+0x8a4d4> │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - b 971a0 <__cxa_atexit@plt+0x8a514> │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 97228 <__cxa_atexit@plt+0x8a59c> │ │ │ │ - ldr lr, [pc, #140] @ 9724c <__cxa_atexit@plt+0x8a5c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - add r8, r1, r7 │ │ │ │ - sub sl, r2, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #84] @ 97248 <__cxa_atexit@plt+0x8a5bc> │ │ │ │ + ldr r7, [pc, #64] @ 96784 <__cxa_atexit@plt+0x89af8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #60] @ 96788 <__cxa_atexit@plt+0x89afc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 96780 <__cxa_atexit@plt+0x89af4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #52] @ 97244 <__cxa_atexit@plt+0x8a5b8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r5, [r7] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, #0 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - ldr r3, [pc, #16] @ 97240 <__cxa_atexit@plt+0x8a5b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r4, pc, #44, 18 @ 0xb0000 │ │ │ │ - @ instruction: 0xfffffb04 │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - tsteq r1, #32, 28 @ 0x200 │ │ │ │ - rsceq r4, pc, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 972ac <__cxa_atexit@plt+0x8a620> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r3, [pc, #60] @ 972c8 <__cxa_atexit@plt+0x8a63c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r2, [r7, #8] │ │ │ │ - ldr r3, [pc, #44] @ 972cc <__cxa_atexit@plt+0x8a640> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - rsb sl, r8, #0 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 972d0 <__cxa_atexit@plt+0x8a644> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - @ instruction: 0xfffffc3c │ │ │ │ - tsteq r1, #188, 24 @ 0xbc00 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - rsceq r4, pc, #56, 16 @ 0x380000 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r5, pc, #48, 4 │ │ │ │ + rsceq r5, pc, #24, 4 @ 0x80000001 │ │ │ │ + rsceq r5, pc, #16, 4 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + rsceq r5, pc, #224, 2 @ 0x38 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 967e0 <__cxa_atexit@plt+0x89b54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9732c <__cxa_atexit@plt+0x8a6a0> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #64] @ 97344 <__cxa_atexit@plt+0x8a6b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - add r8, r1, r7 │ │ │ │ - sub sl, r2, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 97348 <__cxa_atexit@plt+0x8a6bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - @ instruction: 0xfffff9c0 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - rsceq r4, pc, #200, 14 @ 0x3200000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 967f8 <__cxa_atexit@plt+0x89b6c> │ │ │ │ + ldr r2, [pc, #80] @ 96810 <__cxa_atexit@plt+0x89b84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + ldr r7, [pc, #32] @ 96808 <__cxa_atexit@plt+0x89b7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #24] @ 9680c <__cxa_atexit@plt+0x89b80> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r5, pc, #116, 2 │ │ │ │ + rsceq r5, pc, #104, 2 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + rsceq r4, pc, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 973fc <__cxa_atexit@plt+0x8a770> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 97404 <__cxa_atexit@plt+0x8a778> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - ldr fp, [r8, #11] │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, #58 @ 0x3a │ │ │ │ - mov r2, fp │ │ │ │ - bl bd68 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 96868 <__cxa_atexit@plt+0x89bdc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 973d8 <__cxa_atexit@plt+0x8a74c> │ │ │ │ - ldr r3, [pc, #120] @ 97428 <__cxa_atexit@plt+0x8a79c> │ │ │ │ + beq 96860 <__cxa_atexit@plt+0x89bd4> │ │ │ │ + ldr r8, [pc, #40] @ 96870 <__cxa_atexit@plt+0x89be4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 96874 <__cxa_atexit@plt+0x89be8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - sub r2, r0, r9 │ │ │ │ - stmib r7, {r3, sl} │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - sub r7, fp, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 970dc <__cxa_atexit@plt+0x8a450> │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r6, [pc, #56] @ 97420 <__cxa_atexit@plt+0x8a794> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #2 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 970dc <__cxa_atexit@plt+0x8a450> │ │ │ │ - mov r6, r7 │ │ │ │ - b 9740c <__cxa_atexit@plt+0x8a780> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 97424 <__cxa_atexit@plt+0x8a798> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #116, 22 @ 0x1d000 │ │ │ │ - rsceq r4, pc, #20, 14 @ 0x500000 │ │ │ │ - tsteq r1, #180, 22 @ 0x2d000 │ │ │ │ - rsceq r4, pc, #240, 12 @ 0xf000000 │ │ │ │ + sbcseq sl, r1, #3293184 @ 0x324000 │ │ │ │ + tsteq r1, #212, 12 @ 0xd400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 3f3a3c <__cxa_atexit@plt+0x3e6db0> │ │ │ │ + rsceq r5, pc, #192 @ 0xc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97478 <__cxa_atexit@plt+0x8a7ec> │ │ │ │ - ldr r7, [pc, #56] @ 97488 <__cxa_atexit@plt+0x8a7fc> │ │ │ │ + bhi 96924 <__cxa_atexit@plt+0x89c98> │ │ │ │ + ldr r3, [pc, #152] @ 96950 <__cxa_atexit@plt+0x89cc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 96900 <__cxa_atexit@plt+0x89c74> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 96910 <__cxa_atexit@plt+0x89c84> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 96938 <__cxa_atexit@plt+0x89cac> │ │ │ │ + ldr r7, [pc, #124] @ 96960 <__cxa_atexit@plt+0x89cd4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9746c <__cxa_atexit@plt+0x8a7e0> │ │ │ │ - ldr r7, [pc, #40] @ 9748c <__cxa_atexit@plt+0x8a800> │ │ │ │ + ldr r2, [r9, #2] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 96958 <__cxa_atexit@plt+0x89ccc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 9735c <__cxa_atexit@plt+0x8a6d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [pc, #60] @ 9695c <__cxa_atexit@plt+0x89cd0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 97490 <__cxa_atexit@plt+0x8a804> │ │ │ │ + ldr r7, [pc, #40] @ 96954 <__cxa_atexit@plt+0x89cc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r4, pc, #176, 12 @ 0xb000000 │ │ │ │ - rsceq r4, pc, #140, 12 @ 0x8c00000 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r5, pc, #116 @ 0x74 │ │ │ │ + rsceq r5, pc, #68 @ 0x44 │ │ │ │ + rsceq r5, pc, #60 @ 0x3c │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + rsceq r4, pc, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 974b4 <__cxa_atexit@plt+0x8a828> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 9735c <__cxa_atexit@plt+0x8a6d0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 97518 <__cxa_atexit@plt+0x8a88c> │ │ │ │ - ldr r8, [pc, #76] @ 97530 <__cxa_atexit@plt+0x8a8a4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ 97534 <__cxa_atexit@plt+0x8a8a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmda r5, {r1, r2, r7, r9} │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r0, r6, #23 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 97538 <__cxa_atexit@plt+0x8a8ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r1, #128, 20 @ 0x80000 │ │ │ │ - tsteq r1, #24, 24 @ 0x1800 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 969b4 <__cxa_atexit@plt+0x89d28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9759c <__cxa_atexit@plt+0x8a910> │ │ │ │ - ldr r8, [pc, #84] @ 975b4 <__cxa_atexit@plt+0x8a928> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #80] @ 975b8 <__cxa_atexit@plt+0x8a92c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub r7, r5, #16 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - sub r9, r6, #23 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 975bc <__cxa_atexit@plt+0x8a930> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r1, #4, 20 @ 0x4000 │ │ │ │ - tsteq r1, #156, 22 @ 0x27000 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #32] @ 975f4 <__cxa_atexit@plt+0x8a968> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 975f8 <__cxa_atexit@plt+0x8a96c> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 969cc <__cxa_atexit@plt+0x89d40> │ │ │ │ + ldr r2, [pc, #80] @ 969e4 <__cxa_atexit@plt+0x89d58> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #24] @ 975fc <__cxa_atexit@plt+0x8a970> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r4, pc, #156, 10 @ 0x27000000 │ │ │ │ - rsceq r4, pc, #128, 10 @ 0x20000000 │ │ │ │ - tsteq r1, #100, 28 @ 0x640 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #32] @ 97634 <__cxa_atexit@plt+0x8a9a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 97638 <__cxa_atexit@plt+0x8a9ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #20] @ 9763c <__cxa_atexit@plt+0x8a9b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r4, pc, #236, 8 @ 0xec000000 │ │ │ │ - tsteq r1, #44, 28 @ 0x2c0 │ │ │ │ - tsteq r1, #88, 28 @ 0x580 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #20] @ 9766c <__cxa_atexit@plt+0x8a9e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #16] @ 97670 <__cxa_atexit@plt+0x8a9e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r4, pc, #0, 8 │ │ │ │ - tsteq r1, #232, 26 @ 0x3a00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #20] @ 976a0 <__cxa_atexit@plt+0x8aa14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #16] @ 976a4 <__cxa_atexit@plt+0x8aa18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r4, pc, #4, 8 @ 0x4000000 │ │ │ │ - tsteq r1, #180, 26 @ 0x2d00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #20] @ 976d4 <__cxa_atexit@plt+0x8aa48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #16] @ 976d8 <__cxa_atexit@plt+0x8aa4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r4, pc, #8, 8 @ 0x8000000 │ │ │ │ - tsteq r1, #128, 26 @ 0x2000 │ │ │ │ - rsceq r4, pc, #20, 10 @ 0x5000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r1, r6 │ │ │ │ - sub r6, r5, #28 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 978a8 <__cxa_atexit@plt+0x8ac1c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 978b4 <__cxa_atexit@plt+0x8ac28> │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - cmp sl, #14 │ │ │ │ - bge 97748 <__cxa_atexit@plt+0x8aabc> │ │ │ │ - ldr r3, [pc, #520] @ 9792c <__cxa_atexit@plt+0x8aca0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #516] @ 97930 <__cxa_atexit@plt+0x8aca4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r1, {r2, r9} │ │ │ │ - ldr r2, [pc, #508] @ 97934 <__cxa_atexit@plt+0x8aca8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - sub sl, r6, #2 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - str r5, [sp, #12] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, #32 │ │ │ │ - mov r2, sl │ │ │ │ - bl bd68 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 97784 <__cxa_atexit@plt+0x8aaf8> │ │ │ │ - add sl, r8, sl │ │ │ │ - sub r2, sl, r0 │ │ │ │ - cmp r2, #11 │ │ │ │ - bge 977b8 <__cxa_atexit@plt+0x8ab2c> │ │ │ │ - ldr r3, [pc, #412] @ 97928 <__cxa_atexit@plt+0x8ac9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #396] @ 97920 <__cxa_atexit@plt+0x8ac94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - ldr r2, [pc, #384] @ 97924 <__cxa_atexit@plt+0x8ac98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - sub sl, r6, #2 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - str r8, [sp] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - add r0, r0, #1 │ │ │ │ - mov r8, r0 │ │ │ │ - mov r1, #32 │ │ │ │ - bl bd68 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 97800 <__cxa_atexit@plt+0x8ab74> │ │ │ │ - sub r3, sl, r0 │ │ │ │ - cmp r3, #9 │ │ │ │ - mov r1, r5 │ │ │ │ - bge 9780c <__cxa_atexit@plt+0x8ab80> │ │ │ │ - ldr r3, [pc, #292] @ 97914 <__cxa_atexit@plt+0x8ac88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #288] @ 97918 <__cxa_atexit@plt+0x8ac8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r1, {r2, r9} │ │ │ │ - b 9779c <__cxa_atexit@plt+0x8ab10> │ │ │ │ - ldr r3, [pc, #276] @ 9791c <__cxa_atexit@plt+0x8ac90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 9778c <__cxa_atexit@plt+0x8ab00> │ │ │ │ - ldrb r6, [r0, #1] │ │ │ │ - cmp r6, #72 @ 0x48 │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - ldrbeq r6, [r0, #2] │ │ │ │ - cmpeq r6, #84 @ 0x54 │ │ │ │ - beq 97850 <__cxa_atexit@plt+0x8abc4> │ │ │ │ - ldr r6, [pc, #268] @ 97938 <__cxa_atexit@plt+0x8acac> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [pc, #264] @ 9793c <__cxa_atexit@plt+0x8acb0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #256] @ 97940 <__cxa_atexit@plt+0x8acb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #3 │ │ │ │ - add r8, r6, #2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldrb r6, [r0, #3] │ │ │ │ - cmp r6, #84 @ 0x54 │ │ │ │ - ldrbeq r6, [r0, #4] │ │ │ │ - cmpeq r6, #80 @ 0x50 │ │ │ │ - bne 97824 <__cxa_atexit@plt+0x8ab98> │ │ │ │ - ldrb r6, [r0, #5] │ │ │ │ - cmp r6, #47 @ 0x2f │ │ │ │ - ldrbeq r6, [r0, #7] │ │ │ │ - cmpeq r6, #46 @ 0x2e │ │ │ │ - bne 97824 <__cxa_atexit@plt+0x8ab98> │ │ │ │ - ldrb r7, [r0, #6] │ │ │ │ - ldrb r6, [r0, #8] │ │ │ │ - cmp r7, #49 @ 0x31 │ │ │ │ - beq 978c4 <__cxa_atexit@plt+0x8ac38> │ │ │ │ - cmp r7, #50 @ 0x32 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldm sp, {r2, r7} │ │ │ │ - cmpeq r6, #48 @ 0x30 │ │ │ │ - bne 978e0 <__cxa_atexit@plt+0x8ac54> │ │ │ │ - ldr r6, [pc, #108] @ 97910 <__cxa_atexit@plt+0x8ac84> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - b 978e8 <__cxa_atexit@plt+0x8ac5c> │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + ldr r7, [pc, #32] @ 969dc <__cxa_atexit@plt+0x89d50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #24] @ 969e0 <__cxa_atexit@plt+0x89d54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmp r6, #49 @ 0x31 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldm sp, {r2, r7} │ │ │ │ - bne 978e0 <__cxa_atexit@plt+0x8ac54> │ │ │ │ - ldr r6, [pc, #48] @ 9790c <__cxa_atexit@plt+0x8ac80> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - b 978e8 <__cxa_atexit@plt+0x8ac5c> │ │ │ │ - ldr r6, [pc, #32] @ 97908 <__cxa_atexit@plt+0x8ac7c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r3, r7, r8} │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r6, [r5, #20] │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, fp │ │ │ │ - b 97944 <__cxa_atexit@plt+0x8acb8> │ │ │ │ - tsteq r1, #156, 22 @ 0x27000 │ │ │ │ - tsteq r1, #52, 22 @ 0xd000 │ │ │ │ - tsteq r1, #228, 22 @ 0x39000 │ │ │ │ - rsceq r4, pc, #104, 4 @ 0x80000006 │ │ │ │ - tsteq r1, #148, 24 @ 0x9400 │ │ │ │ - rsceq r4, pc, #80, 4 │ │ │ │ - tsteq r1, #248, 24 @ 0xf800 │ │ │ │ - tsteq r1, #164, 24 @ 0xa400 │ │ │ │ - rsceq r4, pc, #4, 6 @ 0x10000000 │ │ │ │ - rsceq r4, pc, #164, 6 @ 0x90000002 │ │ │ │ - tsteq r1, #96, 26 @ 0x1800 │ │ │ │ - tsteq r1, #16, 26 @ 0x400 │ │ │ │ - rsceq r4, pc, #212, 4 @ 0x4000000d │ │ │ │ - tsteq r1, #20, 24 @ 0x1400 │ │ │ │ - tsteq r1, #64, 24 @ 0x4000 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 97aa0 <__cxa_atexit@plt+0x8ae14> │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr r4, [r5] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - sub sl, r4, r8 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, #63 @ 0x3f │ │ │ │ - mov r2, sl │ │ │ │ - bl bd68 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r4, pc, #160, 30 @ 0x280 │ │ │ │ + rsceq r4, pc, #148, 30 @ 0x250 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + rsceq r4, pc, #8, 24 @ 0x800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 96a3c <__cxa_atexit@plt+0x89db0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 97a30 <__cxa_atexit@plt+0x8ada4> │ │ │ │ - str r7, [r9, #68] @ 0x44 │ │ │ │ - ldr ip, [pc, #284] @ 97ac8 <__cxa_atexit@plt+0x8ae3c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r8, [r9, #28] │ │ │ │ - str fp, [r9, #24] │ │ │ │ - str ip, [r9, #20] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str fp, [r9, #8] │ │ │ │ - str ip, [r9, #4] │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - str r7, [sp, #4] │ │ │ │ - sub sl, r6, #63 @ 0x3f │ │ │ │ - sub r1, r6, #47 @ 0x2f │ │ │ │ - sub r2, r6, #31 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - sub lr, r3, r7 │ │ │ │ - str ip, [r9, #36] @ 0x24 │ │ │ │ - str fp, [r9, #40] @ 0x28 │ │ │ │ - str r7, [r9, #44] @ 0x2c │ │ │ │ - str lr, [r9, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #208] @ 97acc <__cxa_atexit@plt+0x8ae40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r9, #52] @ 0x34 │ │ │ │ - str r2, [r9, #56] @ 0x38 │ │ │ │ - str r1, [r9, #60] @ 0x3c │ │ │ │ - str sl, [r9, #64] @ 0x40 │ │ │ │ - sub r7, r0, r8 │ │ │ │ - str r7, [r9, #32] │ │ │ │ - sub r7, r4, r0 │ │ │ │ - str r7, [r9, #16] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - str r7, [r9, #52]! @ 0x34 │ │ │ │ - ldr r4, [pc, #124] @ 97ab8 <__cxa_atexit@plt+0x8ae2c> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - add r4, r4, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - sub r3, r6, #63 @ 0x3f │ │ │ │ - sub r2, r6, #47 @ 0x2f │ │ │ │ - ldr r1, [pc, #104] @ 97abc <__cxa_atexit@plt+0x8ae30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r9, {r1, r2, r3, r4} │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - sub r4, r4, r7 │ │ │ │ - ldr r3, [pc, #84] @ 97ac0 <__cxa_atexit@plt+0x8ae34> │ │ │ │ + beq 96a34 <__cxa_atexit@plt+0x89da8> │ │ │ │ + ldr r8, [pc, #40] @ 96a44 <__cxa_atexit@plt+0x89db8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 96a48 <__cxa_atexit@plt+0x89dbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #-48] @ 0xffffffd0 │ │ │ │ - str fp, [r9, #-44] @ 0xffffffd4 │ │ │ │ - str r8, [r9, #-40] @ 0xffffffd8 │ │ │ │ - str sl, [r9, #-36] @ 0xffffffdc │ │ │ │ - str r3, [r9, #-32] @ 0xffffffe0 │ │ │ │ - str fp, [r9, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r9, #-24] @ 0xffffffe8 │ │ │ │ - str r4, [r9, #-20] @ 0xffffffec │ │ │ │ - sub r7, r6, #31 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - mov r6, r9 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 97ac4 <__cxa_atexit@plt+0x8ae38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #192, 16 @ 0xc00000 │ │ │ │ - tsteq r1, #40, 20 @ 0x28000 │ │ │ │ - tsteq r1, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r1, #184, 10 @ 0x2e000000 │ │ │ │ - tsteq r1, #128, 20 @ 0x80000 │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 97944 <__cxa_atexit@plt+0x8acb8> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq sl, r1, #196, 14 @ 0x3100000 │ │ │ │ + tsteq r1, #0, 10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #24 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97b94 <__cxa_atexit@plt+0x8af08> │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 97b60 <__cxa_atexit@plt+0x8aed4> │ │ │ │ - ldr r2, [pc, #144] @ 97ba4 <__cxa_atexit@plt+0x8af18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 97b88 <__cxa_atexit@plt+0x8aefc> │ │ │ │ - ldr r3, [pc, #112] @ 97ba8 <__cxa_atexit@plt+0x8af1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #108] @ 97bac <__cxa_atexit@plt+0x8af20> │ │ │ │ + bhi 96a80 <__cxa_atexit@plt+0x89df4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #24] @ 96a88 <__cxa_atexit@plt+0x89dfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r3, r9, sl} │ │ │ │ - str r8, [r5, #16] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - ldr r3, [pc, #76] @ 97bb4 <__cxa_atexit@plt+0x8af28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 97bb8 <__cxa_atexit@plt+0x8af2c> │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #184, 8 @ 0xb8000000 │ │ │ │ + rsceq r4, pc, #112, 30 @ 0x1c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 96adc <__cxa_atexit@plt+0x89e50> │ │ │ │ + ldr r2, [pc, #56] @ 96ae8 <__cxa_atexit@plt+0x89e5c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 97bbc <__cxa_atexit@plt+0x8af30> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 96aec <__cxa_atexit@plt+0x89e60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96ad4 <__cxa_atexit@plt+0x89e48> │ │ │ │ + b 96afc <__cxa_atexit@plt+0x89e70> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 97bb0 <__cxa_atexit@plt+0x8af24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r1, #96, 8 @ 0x60000000 │ │ │ │ - rsceq r4, pc, #136 @ 0x88 │ │ │ │ - rsceq r4, pc, #8 │ │ │ │ - rsceq r3, pc, #236, 30 @ 0x3b0 │ │ │ │ - tsteq r1, #208, 16 @ 0xd00000 │ │ │ │ - rsceq r4, pc, #76 @ 0x4c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 97bfc <__cxa_atexit@plt+0x8af70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 97c00 <__cxa_atexit@plt+0x8af74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r1, #176, 6 @ 0xc0000002 │ │ │ │ - rsceq r4, pc, #8 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + tsteq r1, #108, 8 @ 0x6c000000 │ │ │ │ + rsceq r4, pc, #12, 30 @ 0x30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 96b8c <__cxa_atexit@plt+0x89f00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 97c64 <__cxa_atexit@plt+0x8afd8> │ │ │ │ - ldr lr, [pc, #68] @ 97c70 <__cxa_atexit@plt+0x8afe4> │ │ │ │ + bcc 96bec <__cxa_atexit@plt+0x89f60> │ │ │ │ + ldr r1, [pc, #240] @ 96c14 <__cxa_atexit@plt+0x89f88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #236] @ 96c18 <__cxa_atexit@plt+0x89f8c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #64] @ 97c74 <__cxa_atexit@plt+0x8afe8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r1, [r5] │ │ │ │ + mov sl, r3 │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str r7, [sl, #12] │ │ │ │ + ands r7, sl, #3 │ │ │ │ + beq 96ba8 <__cxa_atexit@plt+0x89f1c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 96bd4 <__cxa_atexit@plt+0x89f48> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 96c04 <__cxa_atexit@plt+0x89f78> │ │ │ │ + ldr r7, [pc, #196] @ 96c30 <__cxa_atexit@plt+0x89fa4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + ldr r1, [r3, #10] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #136] @ 96c1c <__cxa_atexit@plt+0x89f90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #128] @ 96c20 <__cxa_atexit@plt+0x89f94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 96bf8 <__cxa_atexit@plt+0x89f6c> │ │ │ │ + ldr r8, [sl, #8] │ │ │ │ + ldr r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #96] @ 96c24 <__cxa_atexit@plt+0x89f98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ + ldr r7, [pc, #76] @ 96c28 <__cxa_atexit@plt+0x89f9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #68] @ 96c2c <__cxa_atexit@plt+0x89fa0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffabc │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, sl │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + rsceq r4, pc, #232, 22 @ 0x3a000 │ │ │ │ + rsceq r4, pc, #220, 22 @ 0x37000 │ │ │ │ + tsteq r1, #100, 6 @ 0x90000001 │ │ │ │ + rsceq r4, pc, #224, 20 @ 0xe0000 │ │ │ │ + rsceq r4, pc, #212, 20 @ 0xd4000 │ │ │ │ + tsteq r1, #136, 10 @ 0x22000000 │ │ │ │ + rsceq r4, pc, #128, 20 @ 0x80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 96c88 <__cxa_atexit@plt+0x89ffc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 96ca0 <__cxa_atexit@plt+0x8a014> │ │ │ │ + ldr r2, [pc, #84] @ 96cb8 <__cxa_atexit@plt+0x8a02c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 96cb0 <__cxa_atexit@plt+0x8a024> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #24] @ 96cb4 <__cxa_atexit@plt+0x8a028> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r4, pc, #44, 20 @ 0x2c000 │ │ │ │ + rsceq r4, pc, #32, 20 @ 0x20000 │ │ │ │ + tsteq r1, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 96d10 <__cxa_atexit@plt+0x8a084> │ │ │ │ + ldr lr, [pc, #64] @ 96d1c <__cxa_atexit@plt+0x8a090> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [pc, #52] @ 96d20 <__cxa_atexit@plt+0x8a094> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 96d04 <__cxa_atexit@plt+0x8a078> │ │ │ │ + mov r7, r3 │ │ │ │ + b 96d2c <__cxa_atexit@plt+0x8a0a0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r3, pc, #108, 30 @ 0x1b0 │ │ │ │ + tsteq r1, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 97cdc <__cxa_atexit@plt+0x8b050> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #124] @ 96db0 <__cxa_atexit@plt+0x8a124> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97cd4 <__cxa_atexit@plt+0x8b048> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #48] @ 97ce0 <__cxa_atexit@plt+0x8b054> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [pc, #40] @ 97ce4 <__cxa_atexit@plt+0x8b058> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - stm r1, {r0, r2, r3} │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - add r8, r8, #1 │ │ │ │ - b 3ff84c <__cxa_atexit@plt+0x3f2bc0> │ │ │ │ + beq 96d98 <__cxa_atexit@plt+0x8a10c> │ │ │ │ + ldr r3, [pc, #96] @ 96db4 <__cxa_atexit@plt+0x8a128> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96d98 <__cxa_atexit@plt+0x8a10c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 96da0 <__cxa_atexit@plt+0x8a114> │ │ │ │ + ldr r1, [pc, #60] @ 96db8 <__cxa_atexit@plt+0x8a12c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, r2 │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - rsceq r3, pc, #116, 28 @ 0x740 │ │ │ │ - rsceq r3, pc, #252, 28 @ 0xfc0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #36] @ 97d30 <__cxa_atexit@plt+0x8b0a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [pc, #28] @ 97d34 <__cxa_atexit@plt+0x8b0a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - stm r1, {r0, r2, r3} │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - add r8, r8, #1 │ │ │ │ - b 3ff84c <__cxa_atexit@plt+0x3f2bc0> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r3, pc, #24, 28 @ 0x180 │ │ │ │ - rsceq r3, pc, #160, 28 @ 0xa00 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + tsteq r1, #68, 6 @ 0x10000001 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #96] @ 96e2c <__cxa_atexit@plt+0x8a1a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96e14 <__cxa_atexit@plt+0x8a188> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 96e1c <__cxa_atexit@plt+0x8a190> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 96e30 <__cxa_atexit@plt+0x8a1a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r7, r7, r2 │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + tsteq r1, #192, 4 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 96e74 <__cxa_atexit@plt+0x8a1e8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 96e80 <__cxa_atexit@plt+0x8a1f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r7, r7, r2 │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r1, #92, 4 @ 0xc0000005 │ │ │ │ + rsceq r4, pc, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 96ed4 <__cxa_atexit@plt+0x8a248> │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr lr, [pc, #36] @ 96edc <__cxa_atexit@plt+0x8a250> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r2, #1 │ │ │ │ + stmib r5, {r0, r1, r3} │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str lr, [r5, #20] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + mov r7, fp │ │ │ │ + b 96ee0 <__cxa_atexit@plt+0x8a254> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #112 @ 0x70 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r1, [pc, #260] @ 96ff0 <__cxa_atexit@plt+0x8a364> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #256] @ 96ff4 <__cxa_atexit@plt+0x8a368> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 96f50 <__cxa_atexit@plt+0x8a2c4> │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96fb0 <__cxa_atexit@plt+0x8a324> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mul r0, r7, r0 │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + tst r2, #3 │ │ │ │ + bne 96ef4 <__cxa_atexit@plt+0x8a268> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 96fbc <__cxa_atexit@plt+0x8a330> │ │ │ │ + ldr r2, [pc, #140] @ 96ff8 <__cxa_atexit@plt+0x8a36c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + str r7, [r2] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r6, [r5, #16] │ │ │ │ + sub r0, r5, #28 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 96fd8 <__cxa_atexit@plt+0x8a34c> │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, fp │ │ │ │ + b 8ed2c <__cxa_atexit@plt+0x820a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #60] @ 97000 <__cxa_atexit@plt+0x8a374> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #12 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + mov r6, lr │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + ldr r7, [pc, #28] @ 96ffc <__cxa_atexit@plt+0x8a370> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + tsteq r1, #236, 8 @ 0xec000000 │ │ │ │ + rsceq r4, pc, #112, 12 @ 0x7000000 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r4, pc, #68, 12 @ 0x4400000 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #60] @ 97d8c <__cxa_atexit@plt+0x8b100> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + mul r3, r3, r2 │ │ │ │ + ldr r2, [pc, #36] @ 97050 <__cxa_atexit@plt+0x8a3c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97d84 <__cxa_atexit@plt+0x8b0f8> │ │ │ │ - ldr r3, [pc, #36] @ 97d90 <__cxa_atexit@plt+0x8b104> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 194b764 <__cxa_atexit@plt+0x193ead8> │ │ │ │ + beq 97048 <__cxa_atexit@plt+0x8a3bc> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 96ee0 <__cxa_atexit@plt+0x8a254> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r3, pc, #68, 28 @ 0x440 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r4, pc, #244, 10 @ 0x3d000000 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 97dc0 <__cxa_atexit@plt+0x8b134> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 194b764 <__cxa_atexit@plt+0x193ead8> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r8 │ │ │ │ - mov lr, r7 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 96ee0 <__cxa_atexit@plt+0x8a254> │ │ │ │ + rsceq r4, pc, #216, 10 @ 0x36000000 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 970d0 <__cxa_atexit@plt+0x8a444> │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldmib r5, {r1, r3, r7} │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r0, [pc, #80] @ 970f8 <__cxa_atexit@plt+0x8a46c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + stmib r5, {r1, lr} │ │ │ │ str r3, [r5, #12] │ │ │ │ - mov r9, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 970e8 <__cxa_atexit@plt+0x8a45c> │ │ │ │ + mov r7, fp │ │ │ │ + b 8ed2c <__cxa_atexit@plt+0x820a0> │ │ │ │ + ldr r3, [pc, #40] @ 97100 <__cxa_atexit@plt+0x8a474> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + ldr r7, [pc, #12] @ 970fc <__cxa_atexit@plt+0x8a470> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, pc, #28, 28 @ 0x1c0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + tsteq r1, #176, 6 @ 0xc0000002 │ │ │ │ + rsceq r4, pc, #96, 10 @ 0x18000000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + rsceq r4, pc, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97e4c <__cxa_atexit@plt+0x8b1c0> │ │ │ │ - ldr r7, [pc, #60] @ 97e5c <__cxa_atexit@plt+0x8b1d0> │ │ │ │ + bhi 97148 <__cxa_atexit@plt+0x8a4bc> │ │ │ │ + ldr r7, [pc, #48] @ 97158 <__cxa_atexit@plt+0x8a4cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 97e40 <__cxa_atexit@plt+0x8b1b4> │ │ │ │ - ldr r7, [pc, #44] @ 97e60 <__cxa_atexit@plt+0x8b1d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + beq 9713c <__cxa_atexit@plt+0x8a4b0> │ │ │ │ mov r7, r8 │ │ │ │ - b 97af4 <__cxa_atexit@plt+0x8ae68> │ │ │ │ + b 9716c <__cxa_atexit@plt+0x8a4e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 97e64 <__cxa_atexit@plt+0x8b1d8> │ │ │ │ + ldr r7, [pc, #12] @ 9715c <__cxa_atexit@plt+0x8a4d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r3, pc, #224, 26 @ 0x3800 │ │ │ │ - rsceq r3, pc, #180, 26 @ 0x2d00 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r4, pc, #216, 16 @ 0xd80000 │ │ │ │ + rsceq r4, pc, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 97e88 <__cxa_atexit@plt+0x8b1fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r1, [pc, #232] @ 97268 <__cxa_atexit@plt+0x8a5dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 97af4 <__cxa_atexit@plt+0x8ae68> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 97230 <__cxa_atexit@plt+0x8a5a4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9723c <__cxa_atexit@plt+0x8a5b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #76 @ 0x4c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 97254 <__cxa_atexit@plt+0x8a5c8> │ │ │ │ + ldr r8, [pc, #192] @ 97274 <__cxa_atexit@plt+0x8a5e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #188] @ 97278 <__cxa_atexit@plt+0x8a5ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r2, r5 │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + sub r0, r3, #18 │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r8, [pc, #156] @ 9727c <__cxa_atexit@plt+0x8a5f0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #152] @ 97280 <__cxa_atexit@plt+0x8a5f4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #148] @ 97284 <__cxa_atexit@plt+0x8a5f8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #28]! │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + mov r2, r6 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + add lr, r6, #40 @ 0x28 │ │ │ │ + stm lr, {r1, r2, r6, r9} │ │ │ │ + add lr, r6, #56 @ 0x38 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 9726c <__cxa_atexit@plt+0x8a5e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #32] @ 97270 <__cxa_atexit@plt+0x8a5e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #76 @ 0x4c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + rsceq r4, pc, #104, 8 @ 0x68000000 │ │ │ │ + rsceq r4, pc, #92, 8 @ 0x5c000000 │ │ │ │ + @ instruction: 0xfffff8e0 │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + tsteq r1, #20, 30 @ 0x50 │ │ │ │ + tsteq r1, #68, 26 @ 0x1100 │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + rsceq r4, pc, #132, 14 @ 0x2100000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 97334 <__cxa_atexit@plt+0x8a6a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 97f10 <__cxa_atexit@plt+0x8b284> │ │ │ │ - ldr fp, [r5, #-12] │ │ │ │ - sub ip, r5, #8 │ │ │ │ - ldm ip, {r1, r2, r7, r8, sl, ip} │ │ │ │ - str r0, [sp] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - sub r0, r6, #39 @ 0x27 │ │ │ │ - ldr r9, [pc, #88] @ 97f2c <__cxa_atexit@plt+0x8b2a0> │ │ │ │ + add r3, r6, #76 @ 0x4c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9734c <__cxa_atexit@plt+0x8a6c0> │ │ │ │ + ldr r2, [pc, #172] @ 97364 <__cxa_atexit@plt+0x8a6d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #168] @ 97368 <__cxa_atexit@plt+0x8a6dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #164] @ 9736c <__cxa_atexit@plt+0x8a6e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ + ldr r9, [pc, #140] @ 97370 <__cxa_atexit@plt+0x8a6e4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r1, [pc, #68] @ 97f30 <__cxa_atexit@plt+0x8b2a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str fp, [r3, #28] │ │ │ │ - add lr, r3, #32 │ │ │ │ - stm lr, {r0, r8, sl, ip} │ │ │ │ - sub r7, r6, #23 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr fp, [sp] │ │ │ │ + ldr sl, [pc, #136] @ 97374 <__cxa_atexit@plt+0x8a6e8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #28]! │ │ │ │ + str r0, [r6, #72] @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r0, r6, sl} │ │ │ │ + add lr, r6, #56 @ 0x38 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #32] @ 9735c <__cxa_atexit@plt+0x8a6d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 97360 <__cxa_atexit@plt+0x8a6d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 97f34 <__cxa_atexit@plt+0x8b2a8> │ │ │ │ + mov r6, #76 @ 0x4c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r4, pc, #112, 6 @ 0xc0000001 │ │ │ │ + rsceq r4, pc, #100, 6 @ 0x90000001 │ │ │ │ + @ instruction: 0xfffff7dc │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + @ instruction: 0xfffff9f8 │ │ │ │ + tsteq r1, #16, 28 @ 0x100 │ │ │ │ + tsteq r1, #64, 24 @ 0x4000 │ │ │ │ + rsceq r4, pc, #168, 12 @ 0xa800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 973dc <__cxa_atexit@plt+0x8a750> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 973d4 <__cxa_atexit@plt+0x8a748> │ │ │ │ + ldr r3, [pc, #56] @ 973e4 <__cxa_atexit@plt+0x8a758> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 973e8 <__cxa_atexit@plt+0x8a75c> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - mov fp, r0 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r1, #144 @ 0x90 │ │ │ │ - tsteq r1, #164, 10 @ 0x29000000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 97fc0 <__cxa_atexit@plt+0x8b334> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r7, r5, #8 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - add lr, r5, #24 │ │ │ │ - ldm lr, {sl, ip, lr} │ │ │ │ - sub r0, r6, #39 @ 0x27 │ │ │ │ - ldr r8, [pc, #92] @ 97fd8 <__cxa_atexit@plt+0x8b34c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r1, [pc, #72] @ 97fdc <__cxa_atexit@plt+0x8b350> │ │ │ │ + ldr r1, [pc, #48] @ 973ec <__cxa_atexit@plt+0x8a760> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #44] @ 0x2c │ │ │ │ - sub r7, r6, #23 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r2, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3f3a44 <__cxa_atexit@plt+0x3e6db8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 97fe0 <__cxa_atexit@plt+0x8b354> │ │ │ │ + rsceq r4, pc, #124, 12 @ 0x7c00000 │ │ │ │ + rsceq r4, pc, #172, 12 @ 0xac00000 │ │ │ │ + tsteq r1, #104, 22 @ 0x1a000 │ │ │ │ + rsceq r4, pc, #136, 12 @ 0x8800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 97448 <__cxa_atexit@plt+0x8a7bc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 97440 <__cxa_atexit@plt+0x8a7b4> │ │ │ │ + ldr r3, [pc, #44] @ 97450 <__cxa_atexit@plt+0x8a7c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r1, #232, 30 @ 0x3a0 │ │ │ │ - tsteq r1, #252, 8 @ 0xfc000000 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - rsceq r3, pc, #68, 24 @ 0x4400 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r2, [pc, #40] @ 97454 <__cxa_atexit@plt+0x8a7c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f3a4c <__cxa_atexit@plt+0x3e6dc0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r4, pc, #188, 10 @ 0x2f000000 │ │ │ │ + tsteq r1, #248, 20 @ 0xf8000 │ │ │ │ + rsceq r4, pc, #44, 12 @ 0x2c00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98034 <__cxa_atexit@plt+0x8b3a8> │ │ │ │ - ldr r7, [pc, #60] @ 98044 <__cxa_atexit@plt+0x8b3b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 98028 <__cxa_atexit@plt+0x8b39c> │ │ │ │ - ldr r7, [pc, #44] @ 98048 <__cxa_atexit@plt+0x8b3bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 97af4 <__cxa_atexit@plt+0x8ae68> │ │ │ │ + bhi 974c8 <__cxa_atexit@plt+0x8a83c> │ │ │ │ + ldr r3, [pc, #92] @ 974d8 <__cxa_atexit@plt+0x8a84c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 974a4 <__cxa_atexit@plt+0x8a818> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 974b4 <__cxa_atexit@plt+0x8a828> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9804c <__cxa_atexit@plt+0x8b3c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - rsceq r3, pc, #248, 22 @ 0x3e000 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9807c <__cxa_atexit@plt+0x8b3f0> │ │ │ │ - ldr r7, [pc, #44] @ 98094 <__cxa_atexit@plt+0x8b408> │ │ │ │ + ldr r7, [pc, #32] @ 974dc <__cxa_atexit@plt+0x8a850> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #20] @ 98098 <__cxa_atexit@plt+0x8b40c> │ │ │ │ + ldr r0, [pc, #28] @ 974e0 <__cxa_atexit@plt+0x8a854> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 974e4 <__cxa_atexit@plt+0x8a858> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #15 │ │ │ │ - rsceq r3, pc, #36, 24 @ 0x2400 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 980e4 <__cxa_atexit@plt+0x8b458> │ │ │ │ - ldr lr, [pc, #48] @ 980ec <__cxa_atexit@plt+0x8b460> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + rsceq r4, pc, #212, 10 @ 0x35000000 │ │ │ │ + rsceq r4, pc, #204, 10 @ 0x33000000 │ │ │ │ + rsceq r4, pc, #208, 10 @ 0x34000000 │ │ │ │ + rsceq r4, pc, #160, 10 @ 0x28000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 97514 <__cxa_atexit@plt+0x8a888> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9813c <__cxa_atexit@plt+0x8b4b0> │ │ │ │ - ldr lr, [pc, #52] @ 98148 <__cxa_atexit@plt+0x8b4bc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r2, r5, #8 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #128, 6 │ │ │ │ - rsceq r3, pc, #12, 22 @ 0x3000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9819c <__cxa_atexit@plt+0x8b510> │ │ │ │ - ldr lr, [pc, #52] @ 981a4 <__cxa_atexit@plt+0x8b518> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r7, r7, #6 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + ldr r7, [pc, #16] @ 9752c <__cxa_atexit@plt+0x8a8a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 97530 <__cxa_atexit@plt+0x8a8a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + rsceq r4, pc, #116, 10 @ 0x1d000000 │ │ │ │ + rsceq r4, pc, #104, 10 @ 0x1a000000 │ │ │ │ + rsceq r4, pc, #164, 10 @ 0x29000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 9758c <__cxa_atexit@plt+0x8a900> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 97584 <__cxa_atexit@plt+0x8a8f8> │ │ │ │ + ldr r3, [pc, #44] @ 97594 <__cxa_atexit@plt+0x8a908> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 97598 <__cxa_atexit@plt+0x8a90c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f3a04 <__cxa_atexit@plt+0x3e6d78> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r4, pc, #100, 10 @ 0x19000000 │ │ │ │ + tsteq r1, #180, 18 @ 0x2d0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 975d0 <__cxa_atexit@plt+0x8a944> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #24] @ 975d8 <__cxa_atexit@plt+0x8a94c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r3, pc, #180, 20 @ 0xb4000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + tsteq r1, #104, 18 @ 0x1a0000 │ │ │ │ + rsceq r4, pc, #44, 10 @ 0xb000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9762c <__cxa_atexit@plt+0x8a9a0> │ │ │ │ + ldr r2, [pc, #56] @ 97638 <__cxa_atexit@plt+0x8a9ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 9763c <__cxa_atexit@plt+0x8a9b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 97624 <__cxa_atexit@plt+0x8a998> │ │ │ │ + b 9764c <__cxa_atexit@plt+0x8a9c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + tsteq r1, #28, 18 @ 0x70000 │ │ │ │ + rsceq r4, pc, #200, 8 @ 0xc8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 976dc <__cxa_atexit@plt+0x8aa50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98200 <__cxa_atexit@plt+0x8b574> │ │ │ │ - ldmib r5, {r2, lr} │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r9, [pc, #48] @ 9820c <__cxa_atexit@plt+0x8b580> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r0, #576 @ 0x240 │ │ │ │ - orr r0, r0, #999424 @ 0xf4000 │ │ │ │ - mul r8, r2, r0 │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - add r0, r3, #12 │ │ │ │ - stm r0, {r1, r7, lr} │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r6, #15 │ │ │ │ - b b6ba4 <__cxa_atexit@plt+0xa9f18> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - rsceq r3, pc, #84, 20 @ 0x54000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9825c <__cxa_atexit@plt+0x8b5d0> │ │ │ │ - ldr lr, [pc, #48] @ 98264 <__cxa_atexit@plt+0x8b5d8> │ │ │ │ + bcc 9773c <__cxa_atexit@plt+0x8aab0> │ │ │ │ + ldr r1, [pc, #240] @ 97764 <__cxa_atexit@plt+0x8aad8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #236] @ 97768 <__cxa_atexit@plt+0x8aadc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r7, r7, #6 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r1, [r5] │ │ │ │ + mov sl, r3 │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str r7, [sl, #12] │ │ │ │ + ands r7, sl, #3 │ │ │ │ + beq 976f8 <__cxa_atexit@plt+0x8aa6c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 97724 <__cxa_atexit@plt+0x8aa98> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 97754 <__cxa_atexit@plt+0x8aac8> │ │ │ │ + ldr r7, [pc, #196] @ 97780 <__cxa_atexit@plt+0x8aaf4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + ldr r1, [r3, #10] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r3, pc, #0, 20 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + ldr r7, [pc, #136] @ 9776c <__cxa_atexit@plt+0x8aae0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #128] @ 97770 <__cxa_atexit@plt+0x8aae4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 97748 <__cxa_atexit@plt+0x8aabc> │ │ │ │ + ldr r8, [sl, #8] │ │ │ │ + ldr r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #96] @ 97774 <__cxa_atexit@plt+0x8aae8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ + ldr r7, [pc, #76] @ 97778 <__cxa_atexit@plt+0x8aaec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #68] @ 9777c <__cxa_atexit@plt+0x8aaf0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, sl │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + rsceq r4, pc, #128 @ 0x80 │ │ │ │ + rsceq r4, pc, #116 @ 0x74 │ │ │ │ + tsteq r1, #20, 16 @ 0x140000 │ │ │ │ + rsceq r3, pc, #144, 30 @ 0x240 │ │ │ │ + rsceq r3, pc, #132, 30 @ 0x210 │ │ │ │ + tsteq r1, #56, 20 @ 0x38000 │ │ │ │ + rsceq r3, pc, #48, 30 @ 0xc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 977d8 <__cxa_atexit@plt+0x8ab4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 982c0 <__cxa_atexit@plt+0x8b634> │ │ │ │ - ldmib r5, {r2, lr} │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r9, [pc, #48] @ 982cc <__cxa_atexit@plt+0x8b640> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r0, #576 @ 0x240 │ │ │ │ - orr r0, r0, #999424 @ 0xf4000 │ │ │ │ - mul r8, r2, r0 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r0, r3, #8 │ │ │ │ - stm r0, {r1, r7, sl, lr} │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - b b3aa8 <__cxa_atexit@plt+0xa6e1c> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - rsceq r3, pc, #164, 18 @ 0x290000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 98368 <__cxa_atexit@plt+0x8b6dc> │ │ │ │ - ldr r3, [pc, #148] @ 98388 <__cxa_atexit@plt+0x8b6fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 977f0 <__cxa_atexit@plt+0x8ab64> │ │ │ │ + ldr r2, [pc, #84] @ 97808 <__cxa_atexit@plt+0x8ab7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 98358 <__cxa_atexit@plt+0x8b6cc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 98370 <__cxa_atexit@plt+0x8b6e4> │ │ │ │ - ldr r7, [pc, #96] @ 9838c <__cxa_atexit@plt+0x8b700> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 97800 <__cxa_atexit@plt+0x8ab74> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - sub r2, r3, #14 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #24] @ 97804 <__cxa_atexit@plt+0x8ab78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b b1a10 <__cxa_atexit@plt+0xa4d84> │ │ │ │ - ldr r0, [r8] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r3, pc, #220, 28 @ 0xdc0 │ │ │ │ + rsceq r3, pc, #208, 28 @ 0xd00 │ │ │ │ + tsteq r1, #64, 18 @ 0x100000 │ │ │ │ + rsceq r3, pc, #8, 28 @ 0x80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9786c <__cxa_atexit@plt+0x8abe0> │ │ │ │ + ldr lr, [pc, #72] @ 97878 <__cxa_atexit@plt+0x8abec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #60] @ 9787c <__cxa_atexit@plt+0x8abf0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 97860 <__cxa_atexit@plt+0x8abd4> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3f39a4 <__cxa_atexit@plt+0x3e6d18> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - rsceq r3, pc, #232, 16 @ 0xe80000 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + tsteq r1, #232, 12 @ 0xe800000 │ │ │ │ + rsceq r3, pc, #148, 26 @ 0x2500 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 983e4 <__cxa_atexit@plt+0x8b758> │ │ │ │ - ldr lr, [pc, #56] @ 983f0 <__cxa_atexit@plt+0x8b764> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r8, r6, #14 │ │ │ │ - b b1a10 <__cxa_atexit@plt+0xa4d84> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #28 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f39a4 <__cxa_atexit@plt+0x3e6d18> │ │ │ │ + rsceq r4, pc, #92, 4 @ 0xc0000005 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98450 <__cxa_atexit@plt+0x8b7c4> │ │ │ │ - ldr lr, [pc, #72] @ 98458 <__cxa_atexit@plt+0x8b7cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ + bhi 978f4 <__cxa_atexit@plt+0x8ac68> │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #44] @ 9845c <__cxa_atexit@plt+0x8b7d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr lr, [pc, #48] @ 978fc <__cxa_atexit@plt+0x8ac70> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r8, [pc, #40] @ 97900 <__cxa_atexit@plt+0x8ac74> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r2, lr, #1 │ │ │ │ + stmib r5, {r0, r1, r3} │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r8, [r5, #20] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + mov r8, fp │ │ │ │ + b 97904 <__cxa_atexit@plt+0x8ac78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r1, #8, 22 @ 0x2000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 98484 <__cxa_atexit@plt+0x8b7f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 984ac <__cxa_atexit@plt+0x8b820> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 984d4 <__cxa_atexit@plt+0x8b848> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + rsceq r3, pc, #168, 28 @ 0xa80 │ │ │ │ + tsteq r1, #80, 12 @ 0x5000000 │ │ │ │ + mov fp, r8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 984fc <__cxa_atexit@plt+0x8b870> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98554 <__cxa_atexit@plt+0x8b8c8> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #56] @ 98560 <__cxa_atexit@plt+0x8b8d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r8} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #116, 22 @ 0x1d000 │ │ │ │ - rsceq r3, pc, #228, 12 @ 0xe400000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9862c <__cxa_atexit@plt+0x8b9a0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, #576 @ 0x240 │ │ │ │ - orr r3, r3, #999424 @ 0xf4000 │ │ │ │ - mul r7, r7, r3 │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 9860c <__cxa_atexit@plt+0x8b980> │ │ │ │ - ldr r2, [pc, #148] @ 98634 <__cxa_atexit@plt+0x8b9a8> │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 97938 <__cxa_atexit@plt+0x8acac> │ │ │ │ + ldr r2, [pc, #176] @ 979d0 <__cxa_atexit@plt+0x8ad44> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + b 3f3a34 <__cxa_atexit@plt+0x3e6da8> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #16]! │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 97994 <__cxa_atexit@plt+0x8ad08> │ │ │ │ + ldr r1, [pc, #104] @ 979c4 <__cxa_atexit@plt+0x8ad38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r7, [pc, #132] @ 98638 <__cxa_atexit@plt+0x8b9ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98620 <__cxa_atexit@plt+0x8b994> │ │ │ │ - ldr r3, [pc, #120] @ 9863c <__cxa_atexit@plt+0x8b9b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #116] @ 98640 <__cxa_atexit@plt+0x8b9b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r2, [pc, #100] @ 98644 <__cxa_atexit@plt+0x8b9b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r3, [pc, #80] @ 98648 <__cxa_atexit@plt+0x8b9bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r3, [pc, #72] @ 9864c <__cxa_atexit@plt+0x8b9c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 3ff80c <__cxa_atexit@plt+0x3f2b80> │ │ │ │ - ldr r7, [pc, #60] @ 98650 <__cxa_atexit@plt+0x8b9c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 979b0 <__cxa_atexit@plt+0x8ad24> │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, fp │ │ │ │ + b 8f4e8 <__cxa_atexit@plt+0x8285c> │ │ │ │ + ldr r7, [pc, #48] @ 979cc <__cxa_atexit@plt+0x8ad40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #16] @ 979c8 <__cxa_atexit@plt+0x8ad3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + tsteq r1, #252, 20 @ 0xfc000 │ │ │ │ + rsceq r3, pc, #184, 24 @ 0xb800 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r1, #236, 20 @ 0xec000 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - tsteq r1, #216, 20 @ 0xd8000 │ │ │ │ - tsteq r1, #192, 18 @ 0x300000 │ │ │ │ - tsteq r1, #176, 20 @ 0xb0000 │ │ │ │ - tsteq r1, #168, 20 @ 0xa8000 │ │ │ │ - tsteq r1, #156, 20 @ 0x9c000 │ │ │ │ - rsceq r3, pc, #232, 10 @ 0x3a000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + rsceq r4, pc, #36, 2 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 986b0 <__cxa_atexit@plt+0x8ba24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [pc, #64] @ 986b4 <__cxa_atexit@plt+0x8ba28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #44] @ 986b8 <__cxa_atexit@plt+0x8ba2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #32] @ 986bc <__cxa_atexit@plt+0x8ba30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r3, [pc, #24] @ 986c0 <__cxa_atexit@plt+0x8ba34> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 3ff80c <__cxa_atexit@plt+0x3f2b80> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - tsteq r1, #44, 18 @ 0xb0000 │ │ │ │ - tsteq r1, #24, 20 @ 0x18000 │ │ │ │ - tsteq r1, #12, 20 @ 0xc000 │ │ │ │ - tsteq r1, #4, 20 @ 0x4000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98728 <__cxa_atexit@plt+0x8ba9c> │ │ │ │ - ldr lr, [pc, #80] @ 98740 <__cxa_atexit@plt+0x8bab4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmda r5, {r1, r7, r8} │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 98744 <__cxa_atexit@plt+0x8bab8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r1, r7, r8, lr} │ │ │ │ - str r3, [r3, #32] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 98748 <__cxa_atexit@plt+0x8babc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffd08 │ │ │ │ - tsteq r1, #168, 18 @ 0x2a0000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #44] @ 97a18 <__cxa_atexit@plt+0x8ad8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 97a10 <__cxa_atexit@plt+0x8ad84> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, fp │ │ │ │ + b 97904 <__cxa_atexit@plt+0x8ac78> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r4, pc, #220 @ 0xdc │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 97904 <__cxa_atexit@plt+0x8ac78> │ │ │ │ + rsceq r3, pc, #48, 24 @ 0x3000 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 987ac <__cxa_atexit@plt+0x8bb20> │ │ │ │ - ldr r7, [pc, #84] @ 987c4 <__cxa_atexit@plt+0x8bb38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ + mov r1, r5 │ │ │ │ + str r7, [r1, #20]! │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 97aa8 <__cxa_atexit@plt+0x8ae1c> │ │ │ │ + ldr r7, [pc, #108] @ 97ad8 <__cxa_atexit@plt+0x8ae4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #8]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ - ldr lr, [pc, #72] @ 987c8 <__cxa_atexit@plt+0x8bb3c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r5, #16 │ │ │ │ - ldm r8, {r1, r7, r8} │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ + ldr r9, [r2, #-4] │ │ │ │ + ldr sl, [r2, #4] │ │ │ │ + str r3, [r2, #12] │ │ │ │ str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r1, r7, r8, lr} │ │ │ │ - str r3, [r3, #32] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 987cc <__cxa_atexit@plt+0x8bb40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffc88 │ │ │ │ - tsteq r1, #52, 18 @ 0xd0000 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0xfffff868 │ │ │ │ - andeq r0, r0, r5, lsr #3 │ │ │ │ - rsceq r3, pc, #172, 8 @ 0xac000000 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 98810 <__cxa_atexit@plt+0x8bb84> │ │ │ │ - ldr r7, [pc, #36] @ 98824 <__cxa_atexit@plt+0x8bb98> │ │ │ │ + sub r7, r2, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 97ac4 <__cxa_atexit@plt+0x8ae38> │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, fp │ │ │ │ + b 8f4e8 <__cxa_atexit@plt+0x8285c> │ │ │ │ + ldr r7, [pc, #48] @ 97ae0 <__cxa_atexit@plt+0x8ae54> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #16] @ 98828 <__cxa_atexit@plt+0x8bb9c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #16] @ 97adc <__cxa_atexit@plt+0x8ae50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r3, pc, #144, 8 @ 0x90000000 │ │ │ │ - rsceq r3, pc, #92, 8 @ 0x5c000000 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 988c4 <__cxa_atexit@plt+0x8bc38> │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r8, [pc, #112] @ 988d0 <__cxa_atexit@plt+0x8bc44> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r3, r2 │ │ │ │ - str r0, [r3, #16]! │ │ │ │ - str r8, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - sub sl, r6, #18 │ │ │ │ - and r0, lr, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 98898 <__cxa_atexit@plt+0x8bc0c> │ │ │ │ - ldr r8, [lr, #2] │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 982e0 <__cxa_atexit@plt+0x8b654> │ │ │ │ - ldr r3, [pc, #52] @ 988d4 <__cxa_atexit@plt+0x8bc48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r3, [r2, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - ldr r3, [pc, #36] @ 988d8 <__cxa_atexit@plt+0x8bc4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff844 <__cxa_atexit@plt+0x3f2bb8> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffa7c │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - tsteq r1, #12, 16 @ 0xc0000 │ │ │ │ - rsceq r3, pc, #192, 6 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + tsteq r1, #236, 18 @ 0x3b0000 │ │ │ │ + rsceq r3, pc, #164, 22 @ 0x29000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + rsceq r4, pc, #48 @ 0x30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98960 <__cxa_atexit@plt+0x8bcd4> │ │ │ │ - ldr r3, [pc, #144] @ 98990 <__cxa_atexit@plt+0x8bd04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 98950 <__cxa_atexit@plt+0x8bcc4> │ │ │ │ - ldr r0, [r8, #23] │ │ │ │ - ldr r2, [r8, #83] @ 0x53 │ │ │ │ - ldr r1, [r8, #87] @ 0x57 │ │ │ │ - ldr r7, [r8, #91] @ 0x5b │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 98970 <__cxa_atexit@plt+0x8bce4> │ │ │ │ - ldr r7, [pc, #104] @ 9899c <__cxa_atexit@plt+0x8bd10> │ │ │ │ + bhi 97b28 <__cxa_atexit@plt+0x8ae9c> │ │ │ │ + ldr r7, [pc, #48] @ 97b38 <__cxa_atexit@plt+0x8aeac> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 97b1c <__cxa_atexit@plt+0x8ae90> │ │ │ │ + mov r7, r8 │ │ │ │ + b 97b4c <__cxa_atexit@plt+0x8aec0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 98998 <__cxa_atexit@plt+0x8bd0c> │ │ │ │ + ldr r7, [pc, #12] @ 97b3c <__cxa_atexit@plt+0x8aeb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 98994 <__cxa_atexit@plt+0x8bd08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r4, #-8] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r4, pc, #4 │ │ │ │ + rsceq r3, pc, #216, 30 @ 0x360 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r1, [pc, #232] @ 97c48 <__cxa_atexit@plt+0x8afbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 97c10 <__cxa_atexit@plt+0x8af84> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 97c1c <__cxa_atexit@plt+0x8af90> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #76 @ 0x4c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 97c34 <__cxa_atexit@plt+0x8afa8> │ │ │ │ + ldr r8, [pc, #192] @ 97c54 <__cxa_atexit@plt+0x8afc8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #188] @ 97c58 <__cxa_atexit@plt+0x8afcc> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r2, r5 │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + sub r0, r3, #18 │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r8, [pc, #156] @ 97c5c <__cxa_atexit@plt+0x8afd0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #152] @ 97c60 <__cxa_atexit@plt+0x8afd4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #148] @ 97c64 <__cxa_atexit@plt+0x8afd8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #28]! │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + mov r2, r6 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + add lr, r6, #40 @ 0x28 │ │ │ │ + stm lr, {r1, r2, r6, r9} │ │ │ │ + add lr, r6, #56 @ 0x38 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx ip │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq r3, pc, #48, 6 @ 0xc0000000 │ │ │ │ - rsceq r3, pc, #72, 6 @ 0x20000001 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - rsceq r3, pc, #0, 6 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 97c4c <__cxa_atexit@plt+0x8afc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #32] @ 97c50 <__cxa_atexit@plt+0x8afc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #76 @ 0x4c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + rsceq r3, pc, #136, 20 @ 0x88000 │ │ │ │ + rsceq r3, pc, #124, 20 @ 0x7c000 │ │ │ │ + @ instruction: 0xfffffa50 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + tsteq r1, #52, 10 @ 0xd000000 │ │ │ │ + tsteq r1, #100, 6 @ 0x90000001 │ │ │ │ + @ instruction: 0xfffffc44 │ │ │ │ + rsceq r3, pc, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - ldr r2, [r7, #83] @ 0x53 │ │ │ │ - ldr r1, [r7, #87] @ 0x57 │ │ │ │ - ldr r7, [r7, #91] @ 0x5b │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 989ec <__cxa_atexit@plt+0x8bd60> │ │ │ │ - ldr r7, [pc, #52] @ 98a08 <__cxa_atexit@plt+0x8bd7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #24] @ 98a0c <__cxa_atexit@plt+0x8bd80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r4, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - mov r5, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 97d14 <__cxa_atexit@plt+0x8b088> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #76 @ 0x4c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 97d2c <__cxa_atexit@plt+0x8b0a0> │ │ │ │ + ldr r2, [pc, #172] @ 97d44 <__cxa_atexit@plt+0x8b0b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #168] @ 97d48 <__cxa_atexit@plt+0x8b0bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #164] @ 97d4c <__cxa_atexit@plt+0x8b0c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ + ldr r9, [pc, #140] @ 97d50 <__cxa_atexit@plt+0x8b0c4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #136] @ 97d54 <__cxa_atexit@plt+0x8b0c8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #28]! │ │ │ │ + str r0, [r6, #72] @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r0, r6, sl} │ │ │ │ + add lr, r6, #56 @ 0x38 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - rsceq r3, pc, #180, 4 @ 0x4000000b │ │ │ │ - rsceq r3, pc, #148, 4 @ 0x40000009 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 988ec <__cxa_atexit@plt+0x8bc60> │ │ │ │ - rsceq r3, pc, #176, 4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 98abc <__cxa_atexit@plt+0x8be30> │ │ │ │ - ldr r7, [pc, #132] @ 98ad0 <__cxa_atexit@plt+0x8be44> │ │ │ │ + ldr r7, [pc, #32] @ 97d3c <__cxa_atexit@plt+0x8b0b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 98aa8 <__cxa_atexit@plt+0x8be1c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [pc, #112] @ 98ad4 <__cxa_atexit@plt+0x8be48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98ab4 <__cxa_atexit@plt+0x8be28> │ │ │ │ - ldr r3, [pc, #84] @ 98ad8 <__cxa_atexit@plt+0x8be4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #72] @ 98adc <__cxa_atexit@plt+0x8be50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r3, [pc, #64] @ 98ae0 <__cxa_atexit@plt+0x8be54> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 2037568 <__cxa_atexit@plt+0x202a8dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 97d40 <__cxa_atexit@plt+0x8b0b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + mov r6, #76 @ 0x4c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r3, pc, #144, 18 @ 0x240000 │ │ │ │ + rsceq r3, pc, #132, 18 @ 0x210000 │ │ │ │ + @ instruction: 0xfffff94c │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + @ instruction: 0xfffffb6c │ │ │ │ + tsteq r1, #48, 8 @ 0x30000000 │ │ │ │ + tsteq r1, #96, 4 │ │ │ │ + rsceq r3, pc, #212, 26 @ 0x3500 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 97dbc <__cxa_atexit@plt+0x8b130> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 97db4 <__cxa_atexit@plt+0x8b128> │ │ │ │ + ldr r3, [pc, #56] @ 97dc4 <__cxa_atexit@plt+0x8b138> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 97dc8 <__cxa_atexit@plt+0x8b13c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 97dcc <__cxa_atexit@plt+0x8b140> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r2, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3f3a44 <__cxa_atexit@plt+0x3e6db8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 98ae4 <__cxa_atexit@plt+0x8be58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r1, #4, 20 @ 0x4000 │ │ │ │ - tsteq r1, #208, 8 @ 0xd0000000 │ │ │ │ - rsceq r3, pc, #40, 4 @ 0x80000002 │ │ │ │ - rsceq r3, pc, #240, 2 @ 0x3c │ │ │ │ + rsceq r3, pc, #168, 26 @ 0x2a00 │ │ │ │ + rsceq r3, pc, #208, 26 @ 0x3400 │ │ │ │ + tsteq r1, #136, 2 @ 0x22 │ │ │ │ + rsceq r3, pc, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #76] @ 98b4c <__cxa_atexit@plt+0x8bec0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98b44 <__cxa_atexit@plt+0x8beb8> │ │ │ │ - ldr r3, [pc, #48] @ 98b50 <__cxa_atexit@plt+0x8bec4> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 97e28 <__cxa_atexit@plt+0x8b19c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 97e20 <__cxa_atexit@plt+0x8b194> │ │ │ │ + ldr r3, [pc, #44] @ 97e30 <__cxa_atexit@plt+0x8b1a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 98b54 <__cxa_atexit@plt+0x8bec8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r3, [pc, #28] @ 98b58 <__cxa_atexit@plt+0x8becc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 2037568 <__cxa_atexit@plt+0x202a8dc> │ │ │ │ + ldr r2, [pc, #40] @ 97e34 <__cxa_atexit@plt+0x8b1a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f3a4c <__cxa_atexit@plt+0x3e6dc0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r1, #104, 18 @ 0x1a0000 │ │ │ │ - tsteq r1, #52, 8 @ 0x34000000 │ │ │ │ - rsceq r3, pc, #124, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 98b94 <__cxa_atexit@plt+0x8bf08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 98b98 <__cxa_atexit@plt+0x8bf0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r3, [pc, #16] @ 98b9c <__cxa_atexit@plt+0x8bf10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 2037568 <__cxa_atexit@plt+0x202a8dc> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r1, #24, 18 @ 0x60000 │ │ │ │ - tsteq r1, #228, 6 @ 0x90000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 98bbc <__cxa_atexit@plt+0x8bf30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #232, 6 @ 0xa0000003 │ │ │ │ - rsceq r3, pc, #32, 2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + rsceq r3, pc, #220, 22 @ 0x37000 │ │ │ │ + tsteq r1, #24, 2 │ │ │ │ + rsceq r3, pc, #64, 26 @ 0x1000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 98c58 <__cxa_atexit@plt+0x8bfcc> │ │ │ │ - ldr r7, [pc, #132] @ 98c6c <__cxa_atexit@plt+0x8bfe0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 98c44 <__cxa_atexit@plt+0x8bfb8> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [pc, #112] @ 98c70 <__cxa_atexit@plt+0x8bfe4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98c50 <__cxa_atexit@plt+0x8bfc4> │ │ │ │ - ldr r3, [pc, #84] @ 98c74 <__cxa_atexit@plt+0x8bfe8> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 97ea8 <__cxa_atexit@plt+0x8b21c> │ │ │ │ + ldr r3, [pc, #92] @ 97eb8 <__cxa_atexit@plt+0x8b22c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #72] @ 98c78 <__cxa_atexit@plt+0x8bfec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r3, [pc, #64] @ 98c7c <__cxa_atexit@plt+0x8bff0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 2037568 <__cxa_atexit@plt+0x202a8dc> │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 97e84 <__cxa_atexit@plt+0x8b1f8> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 97e94 <__cxa_atexit@plt+0x8b208> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 98c80 <__cxa_atexit@plt+0x8bff4> │ │ │ │ + ldr r7, [pc, #32] @ 97ebc <__cxa_atexit@plt+0x8b230> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #28] @ 97ec0 <__cxa_atexit@plt+0x8b234> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 97ec4 <__cxa_atexit@plt+0x8b238> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - tsteq r1, #104, 16 @ 0x680000 │ │ │ │ - tsteq r1, #52, 6 @ 0xd0000000 │ │ │ │ - rsceq r3, pc, #140 @ 0x8c │ │ │ │ - rsceq r3, pc, #112 @ 0x70 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + rsceq r3, pc, #232, 24 @ 0xe800 │ │ │ │ + rsceq r3, pc, #224, 24 @ 0xe000 │ │ │ │ + rsceq r3, pc, #228, 24 @ 0xe400 │ │ │ │ + rsceq r3, pc, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 97ef4 <__cxa_atexit@plt+0x8b268> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 97f0c <__cxa_atexit@plt+0x8b280> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 97f10 <__cxa_atexit@plt+0x8b284> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, pc, #136, 24 @ 0x8800 │ │ │ │ + rsceq r3, pc, #124, 24 @ 0x7c00 │ │ │ │ + rsceq r3, pc, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 98ce8 <__cxa_atexit@plt+0x8c05c> │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 97f6c <__cxa_atexit@plt+0x8b2e0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 98ce0 <__cxa_atexit@plt+0x8c054> │ │ │ │ - ldr r3, [pc, #56] @ 98cf0 <__cxa_atexit@plt+0x8c064> │ │ │ │ + beq 97f64 <__cxa_atexit@plt+0x8b2d8> │ │ │ │ + ldr r3, [pc, #44] @ 97f74 <__cxa_atexit@plt+0x8b2e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #48] @ 98cf4 <__cxa_atexit@plt+0x8c068> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ 98cf8 <__cxa_atexit@plt+0x8c06c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + ldr r2, [pc, #40] @ 97f78 <__cxa_atexit@plt+0x8b2ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f3a04 <__cxa_atexit@plt+0x3e6d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, #112, 4 │ │ │ │ - tsteq r1, #204, 4 @ 0xc000000c │ │ │ │ - rsceq r2, pc, #248, 30 @ 0x3e0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 98d28 <__cxa_atexit@plt+0x8c09c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 98d2c <__cxa_atexit@plt+0x8c0a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r1, #132, 4 @ 0x40000008 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98d94 <__cxa_atexit@plt+0x8c108> │ │ │ │ - ldr lr, [pc, #80] @ 98dac <__cxa_atexit@plt+0x8c120> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #68] @ 98db0 <__cxa_atexit@plt+0x8c124> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r0, r6, #17 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 98db4 <__cxa_atexit@plt+0x8c128> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r1, #4, 4 @ 0x40000000 │ │ │ │ - tsteq r1, #248, 2 @ 0x3e │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98e10 <__cxa_atexit@plt+0x8c184> │ │ │ │ - ldr r8, [pc, #76] @ 98e28 <__cxa_atexit@plt+0x8c19c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ 98e2c <__cxa_atexit@plt+0x8c1a0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldmdb r5, {r1, r2, r7} │ │ │ │ - sub r0, r6, #17 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 98e30 <__cxa_atexit@plt+0x8c1a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r1, #132, 2 @ 0x21 │ │ │ │ - tsteq r1, #128, 2 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ + rsceq r3, pc, #132, 22 @ 0x21000 │ │ │ │ + tsteq r1, #212, 30 @ 0x350 │ │ │ │ + rsceq r3, pc, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 98e98 <__cxa_atexit@plt+0x8c20c> │ │ │ │ + bhi 97fd4 <__cxa_atexit@plt+0x8b348> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 98e90 <__cxa_atexit@plt+0x8c204> │ │ │ │ - ldr r3, [pc, #60] @ 98ea0 <__cxa_atexit@plt+0x8c214> │ │ │ │ + beq 97fcc <__cxa_atexit@plt+0x8b340> │ │ │ │ + ldr r3, [pc, #44] @ 97fdc <__cxa_atexit@plt+0x8b350> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 98ea4 <__cxa_atexit@plt+0x8c218> │ │ │ │ + ldr r2, [pc, #40] @ 97fe0 <__cxa_atexit@plt+0x8b354> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 98ea8 <__cxa_atexit@plt+0x8c21c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f3a04 <__cxa_atexit@plt+0x3e6d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, #200 @ 0xc8 │ │ │ │ - tsteq r1, #32, 2 │ │ │ │ + rsceq r3, pc, #144, 14 @ 0x2400000 │ │ │ │ + tsteq r1, #108, 30 @ 0x1b0 │ │ │ │ + rsceq r3, pc, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98ee0 <__cxa_atexit@plt+0x8c254> │ │ │ │ - ldr r2, [pc, #28] @ 98eec <__cxa_atexit@plt+0x8c260> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 9803c <__cxa_atexit@plt+0x8b3b0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 98034 <__cxa_atexit@plt+0x8b3a8> │ │ │ │ + ldr r3, [pc, #44] @ 98044 <__cxa_atexit@plt+0x8b3b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 98048 <__cxa_atexit@plt+0x8b3bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f3a4c <__cxa_atexit@plt+0x3e6dc0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r1, #0, 4 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 98f38 <__cxa_atexit@plt+0x8c2ac> │ │ │ │ - rsceq r2, pc, #64, 28 @ 0x400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 18d09d8 <__cxa_atexit@plt+0x18c3d4c> │ │ │ │ - rsceq r2, pc, #44, 28 @ 0x2c0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 18d09d8 <__cxa_atexit@plt+0x18c3d4c> │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - rsceq r2, pc, #112, 28 @ 0x700 │ │ │ │ - andeq r0, r8, r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, pc, #200, 18 @ 0x320000 │ │ │ │ + tsteq r1, #4, 30 │ │ │ │ + rsceq r3, pc, #100, 22 @ 0x19000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - sub r7, r5, #56 @ 0x38 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98fd4 <__cxa_atexit@plt+0x8c348> │ │ │ │ - ldr r7, [pc, #156] @ 98fec <__cxa_atexit@plt+0x8c360> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 98fa8 <__cxa_atexit@plt+0x8c31c> │ │ │ │ - ldr r7, [pc, #140] @ 98ff0 <__cxa_atexit@plt+0x8c364> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r8, #19] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98fb8 <__cxa_atexit@plt+0x8c32c> │ │ │ │ - ldr r1, [pc, #108] @ 98ff4 <__cxa_atexit@plt+0x8c368> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 98fc4 <__cxa_atexit@plt+0x8c338> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 990c0 <__cxa_atexit@plt+0x8c434> │ │ │ │ + bhi 980ac <__cxa_atexit@plt+0x8b420> │ │ │ │ + ldr r3, [pc, #76] @ 980bc <__cxa_atexit@plt+0x8b430> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 98098 <__cxa_atexit@plt+0x8b40c> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 980a0 <__cxa_atexit@plt+0x8b414> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 98ff8 <__cxa_atexit@plt+0x8c36c> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r7, [pc, #24] @ 980c0 <__cxa_atexit@plt+0x8b434> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r7, [pc, #16] @ 980c4 <__cxa_atexit@plt+0x8b438> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - rsceq r2, pc, #216, 26 @ 0x3600 │ │ │ │ - rsceq r2, pc, #160, 26 @ 0x2800 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq r3, pc, #20, 22 @ 0x5000 │ │ │ │ + rsceq r3, pc, #24, 22 @ 0x6000 │ │ │ │ + rsceq r3, pc, #236, 20 @ 0xec000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [pc, #88] @ 99070 <__cxa_atexit@plt+0x8c3e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r5, [r7, #19] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - str r5, [r3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9905c <__cxa_atexit@plt+0x8c3d0> │ │ │ │ - ldr r1, [pc, #52] @ 99074 <__cxa_atexit@plt+0x8c3e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 99064 <__cxa_atexit@plt+0x8c3d8> │ │ │ │ - mov r7, r2 │ │ │ │ - b 990c0 <__cxa_atexit@plt+0x8c434> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 980f0 <__cxa_atexit@plt+0x8b464> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + rsceq r3, pc, #212, 20 @ 0xd4000 │ │ │ │ + rsceq r3, pc, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 9814c <__cxa_atexit@plt+0x8b4c0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 98144 <__cxa_atexit@plt+0x8b4b8> │ │ │ │ + ldr r3, [pc, #44] @ 98154 <__cxa_atexit@plt+0x8b4c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 98158 <__cxa_atexit@plt+0x8b4cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f3a04 <__cxa_atexit@plt+0x3e6d78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r2, pc, #36, 26 @ 0x900 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 990b0 <__cxa_atexit@plt+0x8c424> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 990a8 <__cxa_atexit@plt+0x8c41c> │ │ │ │ - b 990c0 <__cxa_atexit@plt+0x8c434> │ │ │ │ + rsceq r3, pc, #164, 18 @ 0x290000 │ │ │ │ + tsteq r1, #244, 26 @ 0x3d00 │ │ │ │ + rsceq r3, pc, #148, 8 @ 0x94000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 981b0 <__cxa_atexit@plt+0x8b524> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 981a8 <__cxa_atexit@plt+0x8b51c> │ │ │ │ + ldr r8, [pc, #40] @ 981b8 <__cxa_atexit@plt+0x8b52c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 981bc <__cxa_atexit@plt+0x8b530> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r2, pc, #232, 24 @ 0xe800 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #132] @ 99150 <__cxa_atexit@plt+0x8c4c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9913c <__cxa_atexit@plt+0x8c4b0> │ │ │ │ - ldr r2, [pc, #108] @ 99154 <__cxa_atexit@plt+0x8c4c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbcseq r9, r1, #25 │ │ │ │ + tsteq r1, #140, 26 @ 0x2300 │ │ │ │ + rsceq r3, pc, #44, 20 @ 0x2c000 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9822c <__cxa_atexit@plt+0x8b5a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 98238 <__cxa_atexit@plt+0x8b5ac> │ │ │ │ + ldr r1, [pc, #104] @ 9825c <__cxa_atexit@plt+0x8b5d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r1, [pc, #88] @ 98260 <__cxa_atexit@plt+0x8b5d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 98248 <__cxa_atexit@plt+0x8b5bc> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 982a4 <__cxa_atexit@plt+0x8b618> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 98264 <__cxa_atexit@plt+0x8b5d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #52, 26 @ 0xd00 │ │ │ │ + tsteq r1, #184, 28 @ 0xb80 │ │ │ │ + rsceq r3, pc, #164, 18 @ 0x290000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 98290 <__cxa_atexit@plt+0x8b604> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 982a4 <__cxa_atexit@plt+0x8b618> │ │ │ │ + ldr r7, [pc, #8] @ 982a0 <__cxa_atexit@plt+0x8b614> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, pc, #92, 18 @ 0x170000 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [pc, #180] @ 98364 <__cxa_atexit@plt+0x8b6d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 99144 <__cxa_atexit@plt+0x8c4b8> │ │ │ │ - ldr r2, [pc, #84] @ 99158 <__cxa_atexit@plt+0x8c4cc> │ │ │ │ + beq 98334 <__cxa_atexit@plt+0x8b6a8> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 982e0 <__cxa_atexit@plt+0x8b654> │ │ │ │ + ldr r7, [pc, #156] @ 98370 <__cxa_atexit@plt+0x8b6e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #128] @ 98368 <__cxa_atexit@plt+0x8b6dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9913c <__cxa_atexit@plt+0x8c4b0> │ │ │ │ - ldr r2, [pc, #60] @ 9915c <__cxa_atexit@plt+0x8c4d0> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 98340 <__cxa_atexit@plt+0x8b6b4> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 9834c <__cxa_atexit@plt+0x8b6c0> │ │ │ │ + ldr r2, [pc, #88] @ 9836c <__cxa_atexit@plt+0x8b6e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #59] @ 0x3b │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 98334 <__cxa_atexit@plt+0x8b6a8> │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + b 984bc <__cxa_atexit@plt+0x8b830> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - rsceq r2, pc, #60, 24 @ 0x3c00 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #100] @ 991dc <__cxa_atexit@plt+0x8c550> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 991c8 <__cxa_atexit@plt+0x8c53c> │ │ │ │ - ldr r2, [pc, #76] @ 991e0 <__cxa_atexit@plt+0x8c554> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 991d0 <__cxa_atexit@plt+0x8c544> │ │ │ │ - ldr r2, [pc, #52] @ 991e4 <__cxa_atexit@plt+0x8c558> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #59] @ 0x3b │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #32] @ 98374 <__cxa_atexit@plt+0x8b6e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 98378 <__cxa_atexit@plt+0x8b6ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rsceq r2, pc, #180, 22 @ 0x2d000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + tsteq r1, #188, 24 @ 0xbc00 │ │ │ │ + rsceq r3, pc, #144, 16 @ 0x900000 │ │ │ │ + rsceq r3, pc, #132, 16 @ 0x840000 │ │ │ │ + rsceq r3, pc, #112, 16 @ 0x700000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 99240 <__cxa_atexit@plt+0x8c5b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 99238 <__cxa_atexit@plt+0x8c5ac> │ │ │ │ - ldr r2, [pc, #40] @ 99244 <__cxa_atexit@plt+0x8c5b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #59] @ 0x3b │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq r2, pc, #84, 22 @ 0x15000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 99278 <__cxa_atexit@plt+0x8c5ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #59] @ 0x3b │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r2, pc, #32, 22 @ 0x8000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 992b4 <__cxa_atexit@plt+0x8c628> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 9933c <__cxa_atexit@plt+0x8c6b0> │ │ │ │ - ldr r7, [pc, #268] @ 993b4 <__cxa_atexit@plt+0x8c728> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 983ac <__cxa_atexit@plt+0x8b720> │ │ │ │ + ldr r7, [pc, #152] @ 98438 <__cxa_atexit@plt+0x8b7ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - and r2, r3, #3 │ │ │ │ + ldr r2, [pc, #124] @ 98430 <__cxa_atexit@plt+0x8b7a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 98400 <__cxa_atexit@plt+0x8b774> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 9933c <__cxa_atexit@plt+0x8c6b0> │ │ │ │ - ldr r2, [pc, #212] @ 993a0 <__cxa_atexit@plt+0x8c714> │ │ │ │ + bne 9840c <__cxa_atexit@plt+0x8b780> │ │ │ │ + ldr r2, [pc, #84] @ 98434 <__cxa_atexit@plt+0x8b7a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 99368 <__cxa_atexit@plt+0x8c6dc> │ │ │ │ - ldr r7, [r3, #11] │ │ │ │ - cmp r7, #2 │ │ │ │ - blt 9931c <__cxa_atexit@plt+0x8c690> │ │ │ │ - ldr r7, [r3, #7] │ │ │ │ - ldr r3, [pc, #168] @ 993a4 <__cxa_atexit@plt+0x8c718> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldrb r2, [r3] │ │ │ │ - ldrb r3, [r3, #1] │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldrb r7, [r7, #1] │ │ │ │ - orr r3, r2, r3, lsl #8 │ │ │ │ - orr r7, r1, r7, lsl #8 │ │ │ │ - cmp r3, r7 │ │ │ │ - beq 99374 <__cxa_atexit@plt+0x8c6e8> │ │ │ │ - ldr r3, [pc, #148] @ 993b8 <__cxa_atexit@plt+0x8c72c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #144] @ 993bc <__cxa_atexit@plt+0x8c730> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #136] @ 993c0 <__cxa_atexit@plt+0x8c734> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + beq 98424 <__cxa_atexit@plt+0x8b798> │ │ │ │ + mov r7, r3 │ │ │ │ + b 984bc <__cxa_atexit@plt+0x8b830> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r3, [pc, #68] @ 99394 <__cxa_atexit@plt+0x8c708> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #64] @ 99398 <__cxa_atexit@plt+0x8c70c> │ │ │ │ + ldr r7, [pc, #40] @ 9843c <__cxa_atexit@plt+0x8b7b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #56] @ 9939c <__cxa_atexit@plt+0x8c710> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #32] @ 98440 <__cxa_atexit@plt+0x8b7b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 993a8 <__cxa_atexit@plt+0x8c71c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ 993ac <__cxa_atexit@plt+0x8c720> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #32] @ 993b0 <__cxa_atexit@plt+0x8c724> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #5 │ │ │ │ - rsceq r2, pc, #176, 18 @ 0x2c0000 │ │ │ │ - rsceq r2, pc, #164, 18 @ 0x290000 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq r1, #160, 2 @ 0x28 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rsceq r2, pc, #148, 18 @ 0x250000 │ │ │ │ - rsceq r2, pc, #136, 18 @ 0x220000 │ │ │ │ - tsteq r1, #248, 2 @ 0x3e │ │ │ │ - @ instruction: 0x000002b0 │ │ │ │ - rsceq r2, pc, #220, 18 @ 0x370000 │ │ │ │ - rsceq r2, pc, #208, 18 @ 0x340000 │ │ │ │ - rsceq r2, pc, #192, 18 @ 0x300000 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + tsteq r1, #240, 22 @ 0x3c000 │ │ │ │ + rsceq r3, pc, #208, 14 @ 0x3400000 │ │ │ │ + rsceq r3, pc, #196, 14 @ 0x3100000 │ │ │ │ + rsceq r3, pc, #168, 14 @ 0x2a00000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - blt 99408 <__cxa_atexit@plt+0x8c77c> │ │ │ │ - ldr r3, [pc, #84] @ 99438 <__cxa_atexit@plt+0x8c7ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldrb r2, [r3] │ │ │ │ - ldrb r3, [r3, #1] │ │ │ │ - ldrb r1, [r7] │ │ │ │ - ldrb r7, [r7, #1] │ │ │ │ - orr r3, r2, r3, lsl #8 │ │ │ │ - orr r7, r1, r7, lsl #8 │ │ │ │ - cmp r3, r7 │ │ │ │ - beq 99424 <__cxa_atexit@plt+0x8c798> │ │ │ │ - ldr r7, [pc, #52] @ 99444 <__cxa_atexit@plt+0x8c7b8> │ │ │ │ + bne 98484 <__cxa_atexit@plt+0x8b7f8> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + ldr r1, [pc, #52] @ 984a4 <__cxa_atexit@plt+0x8b818> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9849c <__cxa_atexit@plt+0x8b810> │ │ │ │ + b 984bc <__cxa_atexit@plt+0x8b830> │ │ │ │ + ldr r7, [pc, #28] @ 984a8 <__cxa_atexit@plt+0x8b81c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #48] @ 99448 <__cxa_atexit@plt+0x8c7bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #20] @ 984ac <__cxa_atexit@plt+0x8b820> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9943c <__cxa_atexit@plt+0x8c7b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #12] @ 99440 <__cxa_atexit@plt+0x8c7b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 99418 <__cxa_atexit@plt+0x8c78c> │ │ │ │ - tsteq r1, #184 @ 0xb8 │ │ │ │ - rsceq r2, pc, #236, 16 @ 0xec0000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r2, pc, #248, 16 @ 0xf80000 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - rsceq r2, pc, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r0, sl, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 99478 <__cxa_atexit@plt+0x8c7ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 9947c <__cxa_atexit@plt+0x8c7f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r1, #48, 22 @ 0xc000 │ │ │ │ - rsceq r2, pc, #212, 16 @ 0xd40000 │ │ │ │ - andeq r0, r0, sl, lsl #2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r3, pc, #88, 14 @ 0x1600000 │ │ │ │ + rsceq r3, pc, #76, 14 @ 0x1300000 │ │ │ │ + rsceq r3, pc, #60, 14 @ 0xf00000 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 99504 <__cxa_atexit@plt+0x8c878> │ │ │ │ - ldr lr, [pc, #104] @ 9951c <__cxa_atexit@plt+0x8c890> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r8, [pc, #88] @ 99520 <__cxa_atexit@plt+0x8c894> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #17 │ │ │ │ - ldr r2, [pc, #72] @ 99524 <__cxa_atexit@plt+0x8c898> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 985e8 <__cxa_atexit@plt+0x8b95c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mul r2, r1, r1 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + cmp r0, r2 │ │ │ │ + bge 9850c <__cxa_atexit@plt+0x8b880> │ │ │ │ + ldr r7, [pc, #324] @ 9862c <__cxa_atexit@plt+0x8b9a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r2, [pc, #316] @ 98630 <__cxa_atexit@plt+0x8b9a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - mov r8, fp │ │ │ │ - b 99a90 <__cxa_atexit@plt+0x8ce04> │ │ │ │ - ldr r3, [pc, #28] @ 99528 <__cxa_atexit@plt+0x8c89c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r1, #172, 20 @ 0xac000 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + b 9859c <__cxa_atexit@plt+0x8b910> │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 98570 <__cxa_atexit@plt+0x8b8e4> │ │ │ │ + cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ + cmneq r1, #1 │ │ │ │ + beq 98580 <__cxa_atexit@plt+0x8b8f4> │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + add r8, r6, #28 │ │ │ │ + cmp lr, r8 │ │ │ │ + bcc 985f8 <__cxa_atexit@plt+0x8b96c> │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r9, [r7, #12]! │ │ │ │ + ldr sl, [r7, #-16] │ │ │ │ + mov r0, r9 │ │ │ │ + mov r1, sl │ │ │ │ + bl 3f3a54 <__cxa_atexit@plt+0x3e6dc8> │ │ │ │ + mul r3, r0, sl │ │ │ │ + subs r3, r9, r3 │ │ │ │ + beq 985a8 <__cxa_atexit@plt+0x8b91c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 982a4 <__cxa_atexit@plt+0x8b618> │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r7, [pc, #172] @ 98628 <__cxa_atexit@plt+0x8b99c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r2, [pc, #152] @ 98620 <__cxa_atexit@plt+0x8b994> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #148] @ 98624 <__cxa_atexit@plt+0x8b998> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #100] @ 98614 <__cxa_atexit@plt+0x8b988> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #96] @ 98618 <__cxa_atexit@plt+0x8b98c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r8, #6 │ │ │ │ + mov r6, r8 │ │ │ │ + bx r1 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r6, [pc, #28] @ 9861c <__cxa_atexit@plt+0x8b990> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + mov r6, r8 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0xfffffc18 │ │ │ │ + tsteq r1, #116, 18 @ 0x1d0000 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + tsteq r1, #212, 28 @ 0xd40 │ │ │ │ + tsteq r1, #156, 18 @ 0x270000 │ │ │ │ + tsteq r1, #160, 28 @ 0xa00 │ │ │ │ + tsteq r1, #68, 20 @ 0x44000 │ │ │ │ tsteq r1, #156, 20 @ 0x9c000 │ │ │ │ - tsteq r1, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r2, pc, #40, 16 @ 0x280000 │ │ │ │ - andeq r0, r0, ip, lsr #8 │ │ │ │ + rsceq r3, pc, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 995a4 <__cxa_atexit@plt+0x8c918> │ │ │ │ - ldr r8, [pc, #104] @ 995bc <__cxa_atexit@plt+0x8c930> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #100] @ 995c0 <__cxa_atexit@plt+0x8c934> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub sl, r6, #17 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [pc, #72] @ 995c4 <__cxa_atexit@plt+0x8c938> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - mov r8, fp │ │ │ │ - b 99a90 <__cxa_atexit@plt+0x8ce04> │ │ │ │ - ldr r3, [pc, #28] @ 995c8 <__cxa_atexit@plt+0x8c93c> │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 986d4 <__cxa_atexit@plt+0x8ba48> │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r9, [r7, #20]! │ │ │ │ + ldr sl, [r7, #-16] │ │ │ │ + mov r0, r9 │ │ │ │ + mov r1, sl │ │ │ │ + bl 3f3a54 <__cxa_atexit@plt+0x3e6dc8> │ │ │ │ + mul r3, r0, sl │ │ │ │ + subs r3, r9, r3 │ │ │ │ + beq 98698 <__cxa_atexit@plt+0x8ba0c> │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r6, [r5, #24] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, fp │ │ │ │ + b 982a4 <__cxa_atexit@plt+0x8b618> │ │ │ │ + ldr r7, [pc, #76] @ 986ec <__cxa_atexit@plt+0x8ba60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r5, #28]! │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + ldr r7, [pc, #64] @ 986f0 <__cxa_atexit@plt+0x8ba64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + str r3, [r8, #20] │ │ │ │ + str r8, [r8, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r1 │ │ │ │ + ldr r3, [pc, #24] @ 986f4 <__cxa_atexit@plt+0x8ba68> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r1, #12, 20 @ 0xc000 │ │ │ │ - tsteq r1, #8, 20 @ 0x8000 │ │ │ │ - tsteq r1, #244, 18 @ 0x3d0000 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - rsceq r2, pc, #168, 14 @ 0x2a00000 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #32] @ 99600 <__cxa_atexit@plt+0x8c974> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - stmda r5, {r0, r1, r2, r7} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r2, pc, #112, 14 @ 0x1c00000 │ │ │ │ - andeq r0, r0, lr, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 99630 <__cxa_atexit@plt+0x8c9a4> │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0xfffffb28 │ │ │ │ + tsteq r1, #124, 16 @ 0x7c0000 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + rsceq r3, pc, #8, 10 @ 0x2000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 98740 <__cxa_atexit@plt+0x8bab4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #60] @ 9875c <__cxa_atexit@plt+0x8bad0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 98748 <__cxa_atexit@plt+0x8babc> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 987a0 <__cxa_atexit@plt+0x8bb14> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 98760 <__cxa_atexit@plt+0x8bad4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #8, 16 @ 0x80000 │ │ │ │ + rsceq r3, pc, #184, 8 @ 0xb8000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9878c <__cxa_atexit@plt+0x8bb00> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 987a0 <__cxa_atexit@plt+0x8bb14> │ │ │ │ + ldr r7, [pc, #8] @ 9879c <__cxa_atexit@plt+0x8bb10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, pc, #116, 8 @ 0x74000000 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [pc, #104] @ 98818 <__cxa_atexit@plt+0x8bb8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + beq 987ec <__cxa_atexit@plt+0x8bb60> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + tst r2, #2 │ │ │ │ + ldreq r2, [r2, #3] │ │ │ │ + cmpeq r2, #1 │ │ │ │ + beq 98800 <__cxa_atexit@plt+0x8bb74> │ │ │ │ + ldr r3, [pc, #64] @ 9881c <__cxa_atexit@plt+0x8bb90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 99628 <__cxa_atexit@plt+0x8c99c> │ │ │ │ - b 99640 <__cxa_atexit@plt+0x8c9b4> │ │ │ │ + beq 987f8 <__cxa_atexit@plt+0x8bb6c> │ │ │ │ + b 98890 <__cxa_atexit@plt+0x8bc04> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r2, pc, #64, 14 @ 0x1000000 │ │ │ │ - andeq r0, r0, lr, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 99688 <__cxa_atexit@plt+0x8c9fc> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 996b8 <__cxa_atexit@plt+0x8ca2c> │ │ │ │ - adds r7, r3, r2 │ │ │ │ - bmi 99768 <__cxa_atexit@plt+0x8cadc> │ │ │ │ - ldr lr, [pc, #472] @ 99848 <__cxa_atexit@plt+0x8cbbc> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [r3, #11] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - cmp r2, #4 │ │ │ │ - bge 99724 <__cxa_atexit@plt+0x8ca98> │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r3, [pc, #412] @ 99844 <__cxa_atexit@plt+0x8cbb8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - b 99a90 <__cxa_atexit@plt+0x8ce04> │ │ │ │ - cmp r2, #3 │ │ │ │ - ble 9977c <__cxa_atexit@plt+0x8caf0> │ │ │ │ - str r0, [r5, #32] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #16 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 99808 <__cxa_atexit@plt+0x8cb7c> │ │ │ │ - ldr lr, [pc, #328] @ 9982c <__cxa_atexit@plt+0x8cba0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr r1, [r2, #-4] │ │ │ │ - ldr r3, [r2, #16] │ │ │ │ - sub r8, r9, #11 │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr lr, [pc, #284] @ 99830 <__cxa_atexit@plt+0x8cba4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - cmp r1, #4 │ │ │ │ - bge 997b8 <__cxa_atexit@plt+0x8cb2c> │ │ │ │ - add r0, lr, #1 │ │ │ │ - b 997f0 <__cxa_atexit@plt+0x8cb64> │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldrb lr, [r2] │ │ │ │ - ldrb r0, [r2, #1] │ │ │ │ - ldrb r1, [r2, #2] │ │ │ │ - ldrb r2, [r2, #3] │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - orr r2, lr, r0, lsl #8 │ │ │ │ - orr r1, r2, r1, lsl #16 │ │ │ │ - ldr r0, [pc, #216] @ 99824 <__cxa_atexit@plt+0x8cb98> │ │ │ │ - add r2, r5, #16 │ │ │ │ - cmp r1, r0 │ │ │ │ - beq 99798 <__cxa_atexit@plt+0x8cb0c> │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r3, [pc, #220] @ 9983c <__cxa_atexit@plt+0x8cbb0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - b 997a8 <__cxa_atexit@plt+0x8cb1c> │ │ │ │ - ldr r7, [pc, #184] @ 99828 <__cxa_atexit@plt+0x8cb9c> │ │ │ │ + ldr r7, [pc, #24] @ 98820 <__cxa_atexit@plt+0x8bb94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #200] @ 9984c <__cxa_atexit@plt+0x8cbc0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r5, {r0, r1, r2, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r3, [pc, #156] @ 99840 <__cxa_atexit@plt+0x8cbb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #32] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, fp │ │ │ │ - b 99a90 <__cxa_atexit@plt+0x8ce04> │ │ │ │ - ldr r3, [r9, #-4] │ │ │ │ - ldrb r1, [r3] │ │ │ │ - ldrb r0, [r3, #1] │ │ │ │ - ldrb r6, [r3, #2] │ │ │ │ - ldrb r3, [r3, #3] │ │ │ │ - orr r3, r6, r3, lsl #8 │ │ │ │ - orr r0, r1, r0, lsl #8 │ │ │ │ - ldr r1, [pc, #72] @ 99824 <__cxa_atexit@plt+0x8cb98> │ │ │ │ - orr r3, r0, r3, lsl #16 │ │ │ │ - ldr r0, [pc, #80] @ 99834 <__cxa_atexit@plt+0x8cba8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - cmp r3, r1 │ │ │ │ - addne r0, lr, #1 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, fp │ │ │ │ - b 99a90 <__cxa_atexit@plt+0x8ce04> │ │ │ │ - ldr r6, [pc, #40] @ 99838 <__cxa_atexit@plt+0x8cbac> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #8]! │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - subcs r5, r9, r0, asr r2 │ │ │ │ - tsteq r1, #144, 22 @ 0x24000 │ │ │ │ - tsteq r1, #128, 16 @ 0x800000 │ │ │ │ - tsteq r1, #88, 16 @ 0x580000 │ │ │ │ - tsteq r1, #140, 14 @ 0x2300000 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r1, #12, 16 @ 0xc0000 │ │ │ │ - tsteq r1, #204, 14 @ 0x3300000 │ │ │ │ - tsteq r1, #196, 16 @ 0xc40000 │ │ │ │ - andeq r0, r0, r8, ror #5 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - rsceq r2, pc, #4, 10 @ 0x1000000 │ │ │ │ - andeq r0, r0, ip, lsr #8 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + tsteq r1, #136, 14 @ 0x2200000 │ │ │ │ + rsceq r3, pc, #220, 6 @ 0x70000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 99920 <__cxa_atexit@plt+0x8cc94> │ │ │ │ - ldr lr, [pc, #196] @ 9993c <__cxa_atexit@plt+0x8ccb0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - cmp r0, #4 │ │ │ │ - bge 998bc <__cxa_atexit@plt+0x8cc30> │ │ │ │ - str r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #156] @ 99948 <__cxa_atexit@plt+0x8ccbc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - b 99a90 <__cxa_atexit@plt+0x8ce04> │ │ │ │ - ldr r3, [r6, #-4] │ │ │ │ - ldrb r2, [r3] │ │ │ │ - ldrb r1, [r3, #1] │ │ │ │ - ldrb r0, [r3, #2] │ │ │ │ - ldrb r3, [r3, #3] │ │ │ │ - orr r3, r0, r3, lsl #8 │ │ │ │ - orr r2, r2, r1, lsl #8 │ │ │ │ - orr r2, r2, r3, lsl #16 │ │ │ │ - ldr r1, [pc, #84] @ 99938 <__cxa_atexit@plt+0x8ccac> │ │ │ │ - add r3, r5, #8 │ │ │ │ - cmp r2, r1 │ │ │ │ - beq 99900 <__cxa_atexit@plt+0x8cc74> │ │ │ │ - str r8, [r5, #8] │ │ │ │ - ldr r2, [pc, #72] @ 99940 <__cxa_atexit@plt+0x8ccb4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - b 99910 <__cxa_atexit@plt+0x8cc84> │ │ │ │ - str r8, [r5, #8] │ │ │ │ - ldr r2, [pc, #56] @ 99944 <__cxa_atexit@plt+0x8ccb8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 99a90 <__cxa_atexit@plt+0x8ce04> │ │ │ │ - ldr r3, [pc, #36] @ 9994c <__cxa_atexit@plt+0x8ccc0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + tst r3, #2 │ │ │ │ + ldreq r3, [r3, #3] │ │ │ │ + cmpeq r3, #1 │ │ │ │ + beq 98868 <__cxa_atexit@plt+0x8bbdc> │ │ │ │ + ldr r3, [pc, #44] @ 9887c <__cxa_atexit@plt+0x8bbf0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - subcs r5, r9, r0, asr r2 │ │ │ │ - tsteq r1, #236, 12 @ 0xec00000 │ │ │ │ - tsteq r1, #116, 12 @ 0x7400000 │ │ │ │ - tsteq r1, #100, 12 @ 0x6400000 │ │ │ │ - tsteq r1, #192, 12 @ 0xc000000 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - rsceq r2, pc, #36, 8 @ 0x24000000 │ │ │ │ - strdeq r0, [r0], -r1 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 98860 <__cxa_atexit@plt+0x8bbd4> │ │ │ │ + b 98890 <__cxa_atexit@plt+0x8bc04> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 98880 <__cxa_atexit@plt+0x8bbf4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + tsteq r1, #32, 14 @ 0x800000 │ │ │ │ + rsceq r3, pc, #124, 6 @ 0xf0000001 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 99a6c <__cxa_atexit@plt+0x8cde0> │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - add fp, r7, #8 │ │ │ │ - mov r0, fp │ │ │ │ - mov r2, sl │ │ │ │ - bl bd20 │ │ │ │ - ldr r3, [pc, #212] @ 99a7c <__cxa_atexit@plt+0x8cdf0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r8, #4] │ │ │ │ - str r7, [sp] │ │ │ │ - str r7, [r8, #8] │ │ │ │ - add r0, sl, fp │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - bl bd20 │ │ │ │ - sub r7, r6, #17 │ │ │ │ - ldr r3, [pc, #176] @ 99a80 <__cxa_atexit@plt+0x8cdf4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add lr, r8, #12 │ │ │ │ - stm lr, {r3, r7, fp} │ │ │ │ - str r4, [r8, #24] │ │ │ │ - sub r3, r6, #11 │ │ │ │ - cmp r4, #3 │ │ │ │ - ble 99a40 <__cxa_atexit@plt+0x8cdb4> │ │ │ │ - ldr r7, [r6, #-4] │ │ │ │ - ldrb r4, [r7] │ │ │ │ - ldrb r2, [r7, #1] │ │ │ │ - ldrb r1, [r7, #2] │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - orr r7, r1, r7, lsl #8 │ │ │ │ - orr r4, r4, r2, lsl #8 │ │ │ │ - ldr r2, [pc, #120] @ 99a84 <__cxa_atexit@plt+0x8cdf8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #100] @ 99a78 <__cxa_atexit@plt+0x8cdec> │ │ │ │ - orr r7, r4, r7, lsl #16 │ │ │ │ - ldr r4, [pc, #108] @ 99a88 <__cxa_atexit@plt+0x8cdfc> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - add r4, r4, #2 │ │ │ │ - cmp r7, r1 │ │ │ │ - addne r4, r2, #1 │ │ │ │ - str r3, [r5, #28]! │ │ │ │ - str r4, [r5, #16] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - b 99a90 <__cxa_atexit@plt+0x8ce04> │ │ │ │ - ldr r7, [pc, #68] @ 99a8c <__cxa_atexit@plt+0x8ce00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r6, #-8] │ │ │ │ - ldr r1, [r6, #-4] │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - stmib r5, {r1, r2, r4} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - subcs r5, r9, r0, asr r2 │ │ │ │ - tsteq r1, #184, 10 @ 0x2e000000 │ │ │ │ - tsteq r1, #148, 10 @ 0x25000000 │ │ │ │ - tsteq r1, #96, 10 @ 0x18000000 │ │ │ │ - tsteq r1, #84, 10 @ 0x15000000 │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - and r6, r6, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 99afc <__cxa_atexit@plt+0x8ce70> │ │ │ │ - ldr r6, [pc, #188] @ 99b74 <__cxa_atexit@plt+0x8cee8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - str r6, [r3, #-4] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 99b38 <__cxa_atexit@plt+0x8ceac> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 99afc <__cxa_atexit@plt+0x8ce70> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 99b5c <__cxa_atexit@plt+0x8ced0> │ │ │ │ - ldr r2, [pc, #144] @ 99b78 <__cxa_atexit@plt+0x8ceec> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 988f0 <__cxa_atexit@plt+0x8bc64> │ │ │ │ + ldr r2, [pc, #164] @ 98948 <__cxa_atexit@plt+0x8bcbc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ 99b7c <__cxa_atexit@plt+0x8cef0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #136] @ 99b80 <__cxa_atexit@plt+0x8cef4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 99b24 <__cxa_atexit@plt+0x8ce98> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 99b44 <__cxa_atexit@plt+0x8ceb8> │ │ │ │ - ldr r2, [pc, #84] @ 99b68 <__cxa_atexit@plt+0x8cedc> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 98908 <__cxa_atexit@plt+0x8bc7c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3], #-16 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 98914 <__cxa_atexit@plt+0x8bc88> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 98924 <__cxa_atexit@plt+0x8bc98> │ │ │ │ + ldr r2, [pc, #108] @ 98954 <__cxa_atexit@plt+0x8bcc8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 99b6c <__cxa_atexit@plt+0x8cee0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #76] @ 99b70 <__cxa_atexit@plt+0x8cee4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r3, #32] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r0, [r9, #8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + b 98930 <__cxa_atexit@plt+0x8bca4> │ │ │ │ + ldr r7, [pc, #96] @ 98958 <__cxa_atexit@plt+0x8bccc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #88] @ 9895c <__cxa_atexit@plt+0x8bcd0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 99b84 <__cxa_atexit@plt+0x8cef8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, lsr r2 │ │ │ │ - @ instruction: 0xfffff3e4 │ │ │ │ - sbcseq r7, r1, #11904 @ 0x2e80 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - @ instruction: 0xfffff424 │ │ │ │ - sbcseq r7, r1, #13888 @ 0x3640 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - rsceq r2, pc, #204, 2 @ 0x33 │ │ │ │ - andeq r0, r0, fp, lsl #6 │ │ │ │ + ldr r2, [pc, #52] @ 98950 <__cxa_atexit@plt+0x8bcc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + b 98930 <__cxa_atexit@plt+0x8bca4> │ │ │ │ + ldr r2, [pc, #32] @ 9894c <__cxa_atexit@plt+0x8bcc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r8 │ │ │ │ + b 3f3a34 <__cxa_atexit@plt+0x3e6da8> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + rsceq r3, pc, #236, 4 @ 0xc000000e │ │ │ │ + rsceq r3, pc, #224, 4 │ │ │ │ + rsceq r3, pc, #160, 4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 99bd0 <__cxa_atexit@plt+0x8cf44> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 99c0c <__cxa_atexit@plt+0x8cf80> │ │ │ │ - ldr r3, [pc, #132] @ 99c40 <__cxa_atexit@plt+0x8cfb4> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 98994 <__cxa_atexit@plt+0x8bd08> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 989a4 <__cxa_atexit@plt+0x8bd18> │ │ │ │ + ldr r3, [pc, #64] @ 989cc <__cxa_atexit@plt+0x8bd40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #128] @ 99c44 <__cxa_atexit@plt+0x8cfb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #124] @ 99c48 <__cxa_atexit@plt+0x8cfbc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 99bf8 <__cxa_atexit@plt+0x8cf6c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 99c18 <__cxa_atexit@plt+0x8cf8c> │ │ │ │ - ldr r3, [pc, #72] @ 99c30 <__cxa_atexit@plt+0x8cfa4> │ │ │ │ + mov r2, #1 │ │ │ │ + b 989b0 <__cxa_atexit@plt+0x8bd24> │ │ │ │ + ldr r3, [pc, #44] @ 989c8 <__cxa_atexit@plt+0x8bd3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 99c34 <__cxa_atexit@plt+0x8cfa8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 99c38 <__cxa_atexit@plt+0x8cfac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldr r3, [pc, #28] @ 99c3c <__cxa_atexit@plt+0x8cfb0> │ │ │ │ + mov r2, #2 │ │ │ │ + b 989b0 <__cxa_atexit@plt+0x8bd24> │ │ │ │ + ldr r3, [pc, #24] @ 989c4 <__cxa_atexit@plt+0x8bd38> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - @ instruction: 0xfffff310 │ │ │ │ - sbcseq r7, r1, #58880 @ 0xe600 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xfffff350 │ │ │ │ - sbcseq r7, r1, #320 @ 0x140 │ │ │ │ - rsceq r2, pc, #224 @ 0xe0 │ │ │ │ - andeq r0, r0, fp, lsl #6 │ │ │ │ + mov r2, #3 │ │ │ │ + ldr r2, [r7, r2] │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r9, r8 │ │ │ │ + b 3f3a34 <__cxa_atexit@plt+0x3e6da8> │ │ │ │ + andeq r0, r0, ip, lsr #7 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r3, pc, #48, 4 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 99c6c <__cxa_atexit@plt+0x8cfe0> │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 98a00 <__cxa_atexit@plt+0x8bd74> │ │ │ │ + ldr r3, [pc, #100] @ 98a54 <__cxa_atexit@plt+0x8bdc8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff75c <__cxa_atexit@plt+0x3f2ad0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r2, pc, #188 @ 0xbc │ │ │ │ - andeq r0, r0, fp, lsl #6 │ │ │ │ + b 3f3a0c <__cxa_atexit@plt+0x3e6d80> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 98a44 <__cxa_atexit@plt+0x8bdb8> │ │ │ │ + ldr r7, [pc, #64] @ 98a58 <__cxa_atexit@plt+0x8bdcc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r2, [pc, #56] @ 98a5c <__cxa_atexit@plt+0x8bdd0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + tsteq r1, #20, 10 @ 0x5000000 │ │ │ │ + tsteq r1, #108, 10 @ 0x1b000000 │ │ │ │ + rsceq r3, pc, #160, 2 @ 0x28 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 99c94 <__cxa_atexit@plt+0x8d008> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 98abc <__cxa_atexit@plt+0x8be30> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 98b48 <__cxa_atexit@plt+0x8bebc> │ │ │ │ + ldr r7, [pc, #216] @ 98b68 <__cxa_atexit@plt+0x8bedc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r2, [pc, #208] @ 98b6c <__cxa_atexit@plt+0x8bee0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #148] @ 98b58 <__cxa_atexit@plt+0x8becc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff7ac <__cxa_atexit@plt+0x3f2b20> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r2, pc, #148 @ 0x94 │ │ │ │ - andeq r0, r0, fp, asr #6 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 98b18 <__cxa_atexit@plt+0x8be8c> │ │ │ │ + ldr r3, [pc, #124] @ 98b5c <__cxa_atexit@plt+0x8bed0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 98b28 <__cxa_atexit@plt+0x8be9c> │ │ │ │ + tst r9, #2 │ │ │ │ + ldreq r3, [r9, #3] │ │ │ │ + cmpeq r3, #0 │ │ │ │ + beq 98b38 <__cxa_atexit@plt+0x8beac> │ │ │ │ + ldr r5, [pc, #92] @ 98b64 <__cxa_atexit@plt+0x8bed8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f3a5c <__cxa_atexit@plt+0x3e6dd0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r7, [pc, #28] @ 98b60 <__cxa_atexit@plt+0x8bed4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, asr #7 │ │ │ │ + andeq r0, r0, r4, lsr #8 │ │ │ │ + tsteq r1, #216, 16 @ 0xd80000 │ │ │ │ + muleq r0, ip, r4 │ │ │ │ + tsteq r1, #156, 8 @ 0x9c000000 │ │ │ │ + tsteq r1, #244, 8 @ 0xf4000000 │ │ │ │ + rsceq r3, pc, #144 @ 0x90 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #28]! │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 98ba0 <__cxa_atexit@plt+0x8bf14> │ │ │ │ + ldr r3, [pc, #168] @ 98c38 <__cxa_atexit@plt+0x8bfac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b c0b30 <__cxa_atexit@plt+0xb3ea4> │ │ │ │ - rsceq r2, pc, #112 @ 0x70 │ │ │ │ - andeq r0, r0, fp, lsl #6 │ │ │ │ + b 3f3a0c <__cxa_atexit@plt+0x3e6d80> │ │ │ │ + ldr r3, [pc, #132] @ 98c2c <__cxa_atexit@plt+0x8bfa0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #8]! │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 98bfc <__cxa_atexit@plt+0x8bf70> │ │ │ │ + ldr r3, [pc, #108] @ 98c30 <__cxa_atexit@plt+0x8bfa4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 98c0c <__cxa_atexit@plt+0x8bf80> │ │ │ │ + tst r9, #2 │ │ │ │ + ldreq r3, [r9, #3] │ │ │ │ + cmpeq r3, #0 │ │ │ │ + beq 98c1c <__cxa_atexit@plt+0x8bf90> │ │ │ │ + ldr r5, [pc, #80] @ 98c3c <__cxa_atexit@plt+0x8bfb0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f3a5c <__cxa_atexit@plt+0x3e6dd0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #28 │ │ │ │ + ldr r7, [pc, #12] @ 98c34 <__cxa_atexit@plt+0x8bfa8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + andeq r0, r0, r8, ror #5 │ │ │ │ + andeq r0, r0, r0, asr #6 │ │ │ │ + tsteq r1, #244, 14 @ 0x3d00000 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x000003b8 │ │ │ │ + rsceq r2, pc, #192, 30 @ 0x300 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 99d20 <__cxa_atexit@plt+0x8d094> │ │ │ │ - ldr r3, [pc, #60] @ 99d38 <__cxa_atexit@plt+0x8d0ac> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 98c9c <__cxa_atexit@plt+0x8c010> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 98d28 <__cxa_atexit@plt+0x8c09c> │ │ │ │ + ldr r7, [pc, #216] @ 98d48 <__cxa_atexit@plt+0x8c0bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r2, [pc, #208] @ 98d4c <__cxa_atexit@plt+0x8c0c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #148] @ 98d38 <__cxa_atexit@plt+0x8c0ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 99d3c <__cxa_atexit@plt+0x8d0b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #52] @ 99d40 <__cxa_atexit@plt+0x8d0b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r3, [pc, #28] @ 99d44 <__cxa_atexit@plt+0x8d0b8> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 98cf8 <__cxa_atexit@plt+0x8c06c> │ │ │ │ + ldr r3, [pc, #124] @ 98d3c <__cxa_atexit@plt+0x8c0b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xfffff1fc │ │ │ │ - sbcseq r7, r1, #215040 @ 0x34800 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - rsceq r1, pc, #216, 30 @ 0x360 │ │ │ │ - andeq r0, r0, fp, lsl #6 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 98d08 <__cxa_atexit@plt+0x8c07c> │ │ │ │ + tst r9, #2 │ │ │ │ + ldreq r3, [r9, #3] │ │ │ │ + cmpeq r3, #0 │ │ │ │ + beq 98d18 <__cxa_atexit@plt+0x8c08c> │ │ │ │ + ldr r5, [pc, #92] @ 98d44 <__cxa_atexit@plt+0x8c0b8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f3a5c <__cxa_atexit@plt+0x3e6dd0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r7, [pc, #28] @ 98d40 <__cxa_atexit@plt+0x8c0b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + andeq r0, r0, r4, asr #4 │ │ │ │ + tsteq r1, #248, 12 @ 0xf800000 │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + tsteq r1, #188, 4 @ 0xc000000b │ │ │ │ + tsteq r1, #20, 6 @ 0x50000000 │ │ │ │ + rsceq r2, pc, #176, 28 @ 0xb00 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 99d68 <__cxa_atexit@plt+0x8d0dc> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 98df0 <__cxa_atexit@plt+0x8c164> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 98d94 <__cxa_atexit@plt+0x8c108> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 98e60 <__cxa_atexit@plt+0x8c1d4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + cmp r1, r7 │ │ │ │ + blt 98e00 <__cxa_atexit@plt+0x8c174> │ │ │ │ + ldr r3, [pc, #212] @ 98e70 <__cxa_atexit@plt+0x8c1e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff75c <__cxa_atexit@plt+0x3f2ad0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r1, pc, #180, 30 @ 0x2d0 │ │ │ │ - andeq r0, r0, fp, lsl #6 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #8]! │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 98e30 <__cxa_atexit@plt+0x8c1a4> │ │ │ │ + ldr r3, [pc, #188] @ 98e74 <__cxa_atexit@plt+0x8c1e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 98e40 <__cxa_atexit@plt+0x8c1b4> │ │ │ │ + tst r9, #2 │ │ │ │ + ldreq r3, [r9, #3] │ │ │ │ + cmpeq r3, #0 │ │ │ │ + beq 98e50 <__cxa_atexit@plt+0x8c1c4> │ │ │ │ + ldr r5, [pc, #164] @ 98e84 <__cxa_atexit@plt+0x8c1f8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f3a5c <__cxa_atexit@plt+0x3e6dd0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 98e60 <__cxa_atexit@plt+0x8c1d4> │ │ │ │ + ldr r7, [pc, #116] @ 98e7c <__cxa_atexit@plt+0x8c1f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #108] @ 98e80 <__cxa_atexit@plt+0x8c1f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #28 │ │ │ │ + ldr r7, [pc, #28] @ 98e78 <__cxa_atexit@plt+0x8c1ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + tsteq r1, #192, 10 @ 0x30000000 │ │ │ │ + tsteq r1, #136, 2 @ 0x22 │ │ │ │ + tsteq r1, #24, 2 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + rsceq r2, pc, #120, 26 @ 0x1e00 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 99d90 <__cxa_atexit@plt+0x8d104> │ │ │ │ + ldr r3, [pc, #80] @ 98ef0 <__cxa_atexit@plt+0x8c264> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff7ac <__cxa_atexit@plt+0x3f2b20> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r1, pc, #140, 30 @ 0x230 │ │ │ │ - andeq r0, r0, fp, asr #6 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 98ed8 <__cxa_atexit@plt+0x8c24c> │ │ │ │ + tst r7, #2 │ │ │ │ + ldreq r3, [r7, #3] │ │ │ │ + cmpeq r3, #0 │ │ │ │ + beq 98ee0 <__cxa_atexit@plt+0x8c254> │ │ │ │ + ldr r3, [pc, #44] @ 98ef8 <__cxa_atexit@plt+0x8c26c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f3a5c <__cxa_atexit@plt+0x3e6dd0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r7, [pc, #8] @ 98ef4 <__cxa_atexit@plt+0x8c268> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + tsteq r1, #48, 10 @ 0xc000000 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsceq r2, pc, #4, 26 @ 0x100 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #28]! │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + tst r3, #2 │ │ │ │ + ldreq r3, [r3, #3] │ │ │ │ + cmpeq r3, #0 │ │ │ │ + beq 98f54 <__cxa_atexit@plt+0x8c2c8> │ │ │ │ + ldr r3, [pc, #60] @ 98f64 <__cxa_atexit@plt+0x8c2d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b bc98c <__cxa_atexit@plt+0xafd00> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 98f38 <__cxa_atexit@plt+0x8c2ac> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - rsceq r1, pc, #200, 30 @ 0x320 │ │ │ │ - andeq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 98f38 <__cxa_atexit@plt+0x8c2ac> │ │ │ │ - rsceq r1, pc, #196, 30 @ 0x310 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 99e54 <__cxa_atexit@plt+0x8d1c8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [pc, #64] @ 99e60 <__cxa_atexit@plt+0x8d1d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 99e4c <__cxa_atexit@plt+0x8d1c0> │ │ │ │ - ldr r3, [pc, #36] @ 99e64 <__cxa_atexit@plt+0x8d1d8> │ │ │ │ + beq 98f4c <__cxa_atexit@plt+0x8c2c0> │ │ │ │ + ldr r3, [pc, #44] @ 98f68 <__cxa_atexit@plt+0x8c2dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f3a5c <__cxa_atexit@plt+0x3e6dd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r7, [pc, #12] @ 98f6c <__cxa_atexit@plt+0x8c2e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r1, pc, #84, 30 @ 0x150 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + tsteq r1, #188, 8 @ 0xbc000000 │ │ │ │ + rsceq r2, pc, #144, 24 @ 0x9000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 99e88 <__cxa_atexit@plt+0x8d1fc> │ │ │ │ + ldr r3, [pc, #20] @ 98f98 <__cxa_atexit@plt+0x8c30c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r1, pc, #48, 30 @ 0xc0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f3a5c <__cxa_atexit@plt+0x3e6dd0> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r2, pc, #100, 24 @ 0x6400 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3ffafc <__cxa_atexit@plt+0x3f2e70> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + ldr r2, [pc, #184] @ 99068 <__cxa_atexit@plt+0x8c3dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 99000 <__cxa_atexit@plt+0x8c374> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + tst r8, #2 │ │ │ │ + bne 98fec <__cxa_atexit@plt+0x8c360> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 99050 <__cxa_atexit@plt+0x8c3c4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 99010 <__cxa_atexit@plt+0x8c384> │ │ │ │ + add r7, r5, #12 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 987a0 <__cxa_atexit@plt+0x8bb14> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #84] @ 9906c <__cxa_atexit@plt+0x8c3e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #60] @ 99070 <__cxa_atexit@plt+0x8c3e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r3, r7, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffff6e8 │ │ │ │ + tsteq r1, #248, 28 @ 0xf80 │ │ │ │ + rsceq r2, pc, #140, 22 @ 0x23000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + tst r7, #2 │ │ │ │ + bne 990a8 <__cxa_atexit@plt+0x8c41c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 99100 <__cxa_atexit@plt+0x8c474> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 990bc <__cxa_atexit@plt+0x8c430> │ │ │ │ + add r7, r5, #16 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 987a0 <__cxa_atexit@plt+0x8bb14> │ │ │ │ + ldr r7, [pc, #76] @ 99110 <__cxa_atexit@plt+0x8c484> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #52] @ 99114 <__cxa_atexit@plt+0x8c488> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff63c │ │ │ │ + tsteq r1, #76, 28 @ 0x4c0 │ │ │ │ + rsceq r2, pc, #12, 22 @ 0x3000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 99154 <__cxa_atexit@plt+0x8c4c8> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [pc, #24] @ 9915c <__cxa_atexit@plt+0x8c4d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 99620 <__cxa_atexit@plt+0x8c994> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #228, 26 @ 0x3900 │ │ │ │ + rsceq r2, pc, #208, 8 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 99194 <__cxa_atexit@plt+0x8c508> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 9919c <__cxa_atexit@plt+0x8c510> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 8e710 <__cxa_atexit@plt+0x81a84> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #160, 26 @ 0x2800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 991e0 <__cxa_atexit@plt+0x8c554> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 991e8 <__cxa_atexit@plt+0x8c55c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 991ec <__cxa_atexit@plt+0x8c560> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3a64 <__cxa_atexit@plt+0x3e6dd8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #100, 26 @ 0x1900 │ │ │ │ + tsteq r1, #192 @ 0xc0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3ffb04 <__cxa_atexit@plt+0x3f2e78> │ │ │ │ - rsceq r1, pc, #0, 30 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + rsceq r2, pc, #76, 14 @ 0x1300000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 99f18 <__cxa_atexit@plt+0x8d28c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [pc, #64] @ 99f24 <__cxa_atexit@plt+0x8d298> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 99f10 <__cxa_atexit@plt+0x8d284> │ │ │ │ - ldr r3, [pc, #36] @ 99f28 <__cxa_atexit@plt+0x8d29c> │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 992b0 <__cxa_atexit@plt+0x8c624> │ │ │ │ + ldr r3, [pc, #168] @ 992d4 <__cxa_atexit@plt+0x8c648> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + ands r7, r9, #3 │ │ │ │ + beq 9928c <__cxa_atexit@plt+0x8c600> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 9929c <__cxa_atexit@plt+0x8c610> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 992bc <__cxa_atexit@plt+0x8c630> │ │ │ │ + ldr r7, [pc, #132] @ 992e0 <__cxa_atexit@plt+0x8c654> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 992e4 <__cxa_atexit@plt+0x8c658> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [r9, #2] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r2, r6} │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 992d8 <__cxa_atexit@plt+0x8c64c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #48] @ 992dc <__cxa_atexit@plt+0x8c650> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r1, pc, #144, 28 @ 0x900 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 99f4c <__cxa_atexit@plt+0x8d2c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r1, pc, #108, 28 @ 0x6c0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq r2, pc, #184, 12 @ 0xb800000 │ │ │ │ + rsceq r2, pc, #176, 12 @ 0xb000000 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + rsceq r2, pc, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9934c <__cxa_atexit@plt+0x8c6c0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 99364 <__cxa_atexit@plt+0x8c6d8> │ │ │ │ + ldr r2, [pc, #100] @ 9937c <__cxa_atexit@plt+0x8c6f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #96] @ 99380 <__cxa_atexit@plt+0x8c6f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + add r2, r6, #8 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3ffafc <__cxa_atexit@plt+0x3f2e70> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ffb0c <__cxa_atexit@plt+0x3f2e80> │ │ │ │ - rsceq r1, pc, #60, 28 @ 0x3c0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 99fec <__cxa_atexit@plt+0x8d360> │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + ldr r7, [pc, #32] @ 99374 <__cxa_atexit@plt+0x8c6e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 99378 <__cxa_atexit@plt+0x8c6ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r2, pc, #8, 12 @ 0x800000 │ │ │ │ + rsceq r2, pc, #252, 10 @ 0x3f000000 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + rsceq r2, pc, #160, 16 @ 0xa00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 99434 <__cxa_atexit@plt+0x8c7a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ + add r6, r3, #64 @ 0x40 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 99ff8 <__cxa_atexit@plt+0x8d36c> │ │ │ │ - ldr lr, [pc, #84] @ 9a008 <__cxa_atexit@plt+0x8d37c> │ │ │ │ + bcc 9943c <__cxa_atexit@plt+0x8c7b0> │ │ │ │ + ldr lr, [pc, #148] @ 99450 <__cxa_atexit@plt+0x8c7c4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #80] @ 9a00c <__cxa_atexit@plt+0x8d380> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r8, [pc, #68] @ 9a010 <__cxa_atexit@plt+0x8d384> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmib r2, {r0, r1, lr} │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #10 │ │ │ │ + ldr r0, [pc, #144] @ 99454 <__cxa_atexit@plt+0x8c7c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr ip, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r9, [pc, #120] @ 99458 <__cxa_atexit@plt+0x8c7cc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #112] @ 9945c <__cxa_atexit@plt+0x8c7d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #108] @ 99460 <__cxa_atexit@plt+0x8c7d4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #24]! │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str ip, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + add lr, r3, #48 @ 0x30 │ │ │ │ + stm lr, {r0, r3, r9} │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r9, r6, #14 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + mov r6, r3 │ │ │ │ + b 99444 <__cxa_atexit@plt+0x8c7b8> │ │ │ │ + mov r5, #64 @ 0x40 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + tsteq r1, #100, 22 @ 0x19000 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + tsteq r1, #56, 22 @ 0xe000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 994b0 <__cxa_atexit@plt+0x8c824> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 994b8 <__cxa_atexit@plt+0x8c82c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 994bc <__cxa_atexit@plt+0x8c830> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3f39ac <__cxa_atexit@plt+0x3e6d20> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + tsteq r1, #156, 20 @ 0x9c000 │ │ │ │ + tsteq r1, #128, 30 @ 0x200 │ │ │ │ + rsceq r2, pc, #100, 14 @ 0x1900000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov sl, r6 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 9958c <__cxa_atexit@plt+0x8c900> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 99598 <__cxa_atexit@plt+0x8c90c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #196] @ 995bc <__cxa_atexit@plt+0x8c930> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + sub r3, r6, #27 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + ldr r3, [pc, #156] @ 995c0 <__cxa_atexit@plt+0x8c934> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + ldr r3, [pc, #148] @ 995c4 <__cxa_atexit@plt+0x8c938> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr ip, [pc, #140] @ 995c8 <__cxa_atexit@plt+0x8c93c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r9, [sl, #44] @ 0x2c │ │ │ │ + str r2, [sl, #48] @ 0x30 │ │ │ │ + str r7, [sl, #52] @ 0x34 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r9, [sl, #8] │ │ │ │ + str r2, [sl, #12] │ │ │ │ + add r0, sl, #16 │ │ │ │ + stm r0, {r1, r8, ip} │ │ │ │ + str r3, [sl, #28] │ │ │ │ + str sl, [sl, #32] │ │ │ │ + ldr r0, [pc, #96] @ 995cc <__cxa_atexit@plt+0x8c940> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [sl, #36]! @ 0x24 │ │ │ │ + sub r0, r5, #60 @ 0x3c │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 995a8 <__cxa_atexit@plt+0x8c91c> │ │ │ │ + str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 96284 <__cxa_atexit@plt+0x895f8> │ │ │ │ + mov r6, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 995d0 <__cxa_atexit@plt+0x8c944> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [pc, #52] @ 9a060 <__cxa_atexit@plt+0x8d3d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a058 <__cxa_atexit@plt+0x8d3cc> │ │ │ │ - ldr r3, [pc, #24] @ 9a064 <__cxa_atexit@plt+0x8d3d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r7] │ │ │ │ + tsteq r1, #48, 20 @ 0x30000 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + rsceq r2, pc, #248, 12 @ 0xf800000 │ │ │ │ + tsteq r1, #184, 22 @ 0x2e000 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + rsceq r2, pc, #152, 6 @ 0x60000002 │ │ │ │ + rsceq r2, pc, #92 @ 0x5c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 99608 <__cxa_atexit@plt+0x8c97c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 99610 <__cxa_atexit@plt+0x8c984> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 8e710 <__cxa_atexit@plt+0x81a84> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9a084 <__cxa_atexit@plt+0x8d3f8> │ │ │ │ + tsteq r1, #44, 18 @ 0xb0000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 996fc <__cxa_atexit@plt+0x8ca70> │ │ │ │ + ldr r3, [pc, #236] @ 99720 <__cxa_atexit@plt+0x8ca94> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - rsceq r1, pc, #28, 26 @ 0x700 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9a0fc <__cxa_atexit@plt+0x8d470> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [pc, #64] @ 9a108 <__cxa_atexit@plt+0x8d47c> │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 996d8 <__cxa_atexit@plt+0x8ca4c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 996e4 <__cxa_atexit@plt+0x8ca58> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9970c <__cxa_atexit@plt+0x8ca80> │ │ │ │ + ldr r2, [pc, #196] @ 99730 <__cxa_atexit@plt+0x8caa4> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a0f4 <__cxa_atexit@plt+0x8d468> │ │ │ │ - ldr r3, [pc, #36] @ 9a10c <__cxa_atexit@plt+0x8d480> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr lr, [pc, #180] @ 99734 <__cxa_atexit@plt+0x8caa8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr sl, [pc, #164] @ 99738 <__cxa_atexit@plt+0x8caac> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + mov r0, r6 │ │ │ │ + str sl, [r0, #32]! │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #60] @ 0x3c │ │ │ │ + sub r7, r3, #6 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 99728 <__cxa_atexit@plt+0x8ca9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #52] @ 9972c <__cxa_atexit@plt+0x8caa0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 99724 <__cxa_atexit@plt+0x8ca98> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r1, pc, #172, 24 @ 0xac00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, #64 @ 0x40 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + rsceq r2, pc, #40, 10 @ 0xa000000 │ │ │ │ + rsceq r2, pc, #164, 4 @ 0x4000000a │ │ │ │ + rsceq r2, pc, #152, 4 @ 0x80000009 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + tsteq r1, #172, 16 @ 0xac0000 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + rsceq r2, pc, #232, 8 @ 0xe8000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9a130 <__cxa_atexit@plt+0x8d4a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r1, pc, #136, 24 @ 0x8800 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 997d8 <__cxa_atexit@plt+0x8cb4c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 997f0 <__cxa_atexit@plt+0x8cb64> │ │ │ │ + ldr r2, [pc, #156] @ 99808 <__cxa_atexit@plt+0x8cb7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr lr, [pc, #140] @ 9980c <__cxa_atexit@plt+0x8cb80> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr sl, [pc, #124] @ 99810 <__cxa_atexit@plt+0x8cb84> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + mov r0, r6 │ │ │ │ + str sl, [r0, #32]! │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #60] @ 0x3c │ │ │ │ + sub r7, r3, #6 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 99800 <__cxa_atexit@plt+0x8cb74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #24] @ 99804 <__cxa_atexit@plt+0x8cb78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #64 @ 0x40 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r2, pc, #176, 2 @ 0x2c │ │ │ │ + rsceq r2, pc, #164, 2 @ 0x29 │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + tsteq r1, #172, 14 @ 0x2b00000 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3ffafc <__cxa_atexit@plt+0x3f2e70> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 99844 <__cxa_atexit@plt+0x8cbb8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 9984c <__cxa_atexit@plt+0x8cbc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3a64 <__cxa_atexit@plt+0x3e6dd8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ffb14 <__cxa_atexit@plt+0x3f2e88> │ │ │ │ - rsceq r1, pc, #88, 24 @ 0x5800 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9a198 <__cxa_atexit@plt+0x8d50c> │ │ │ │ - ldr r2, [pc, #36] @ 9a1a8 <__cxa_atexit@plt+0x8d51c> │ │ │ │ + bhi 9989c <__cxa_atexit@plt+0x8cc10> │ │ │ │ + ldr r2, [pc, #56] @ 998a4 <__cxa_atexit@plt+0x8cc18> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 998a8 <__cxa_atexit@plt+0x8cc1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 998ac <__cxa_atexit@plt+0x8cc20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ffb1c <__cxa_atexit@plt+0x3f2e90> │ │ │ │ - ldr r7, [pc, #12] @ 9a1ac <__cxa_atexit@plt+0x8d520> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3f39c4 <__cxa_atexit@plt+0x3e6d38> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r1, pc, #48, 24 @ 0x3000 │ │ │ │ - rsceq r1, pc, #12, 24 @ 0xc00 │ │ │ │ + rsceq r1, pc, #8, 30 │ │ │ │ + tsteq r1, #176, 12 @ 0xb000000 │ │ │ │ + tsteq r1, #8, 20 @ 0x8000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 998fc <__cxa_atexit@plt+0x8cc70> │ │ │ │ + ldr r2, [pc, #56] @ 99904 <__cxa_atexit@plt+0x8cc78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 99908 <__cxa_atexit@plt+0x8cc7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 9990c <__cxa_atexit@plt+0x8cc80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f39c4 <__cxa_atexit@plt+0x3e6d38> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r2, pc, #112, 4 │ │ │ │ + tsteq r1, #80, 12 @ 0x5000000 │ │ │ │ + tsteq r1, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 99944 <__cxa_atexit@plt+0x8ccb8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #24] @ 9994c <__cxa_atexit@plt+0x8ccc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #244, 10 @ 0x3d000000 │ │ │ │ + rsceq r2, pc, #32, 6 @ 0x80000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 999a0 <__cxa_atexit@plt+0x8cd14> │ │ │ │ + ldr r2, [pc, #56] @ 999ac <__cxa_atexit@plt+0x8cd20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 999b0 <__cxa_atexit@plt+0x8cd24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 99998 <__cxa_atexit@plt+0x8cd0c> │ │ │ │ + b 999c0 <__cxa_atexit@plt+0x8cd34> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + tsteq r1, #168, 10 @ 0x2a000000 │ │ │ │ + rsceq r2, pc, #188, 4 @ 0xc000000b │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 99a50 <__cxa_atexit@plt+0x8cdc4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9a260 <__cxa_atexit@plt+0x8d5d4> │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 9a200 <__cxa_atexit@plt+0x8d574> │ │ │ │ - cmp r7, #1 │ │ │ │ - bne 9a228 <__cxa_atexit@plt+0x8d59c> │ │ │ │ - ldr r7, [pc, #144] @ 9a27c <__cxa_atexit@plt+0x8d5f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #140] @ 9a280 <__cxa_atexit@plt+0x8d5f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #136] @ 9a284 <__cxa_atexit@plt+0x8d5f8> │ │ │ │ + bcc 99ab0 <__cxa_atexit@plt+0x8ce24> │ │ │ │ + ldr r1, [pc, #240] @ 99ad8 <__cxa_atexit@plt+0x8ce4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #236] @ 99adc <__cxa_atexit@plt+0x8ce50> │ │ │ │ add lr, pc, lr │ │ │ │ - b 9a240 <__cxa_atexit@plt+0x8d5b4> │ │ │ │ - add r2, r3, #12 │ │ │ │ - ldr r7, [pc, #108] @ 9a278 <__cxa_atexit@plt+0x8d5ec> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r1, [r5] │ │ │ │ + mov sl, r3 │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str r7, [sl, #12] │ │ │ │ + ands r7, sl, #3 │ │ │ │ + beq 99a6c <__cxa_atexit@plt+0x8cde0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 99a98 <__cxa_atexit@plt+0x8ce0c> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 99ac8 <__cxa_atexit@plt+0x8ce3c> │ │ │ │ + ldr r7, [pc, #196] @ 99af4 <__cxa_atexit@plt+0x8ce68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + ldr r1, [r3, #10] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #136] @ 99ae0 <__cxa_atexit@plt+0x8ce54> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ffb04 <__cxa_atexit@plt+0x3f2e78> │ │ │ │ - ldr r7, [pc, #60] @ 9a26c <__cxa_atexit@plt+0x8d5e0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #128] @ 99ae4 <__cxa_atexit@plt+0x8ce58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 99abc <__cxa_atexit@plt+0x8ce30> │ │ │ │ + ldr r8, [sl, #8] │ │ │ │ + ldr r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #96] @ 99ae8 <__cxa_atexit@plt+0x8ce5c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ + ldr r7, [pc, #76] @ 99aec <__cxa_atexit@plt+0x8ce60> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #56] @ 9a270 <__cxa_atexit@plt+0x8d5e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #52] @ 9a274 <__cxa_atexit@plt+0x8d5e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #10 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #68] @ 99af0 <__cxa_atexit@plt+0x8ce64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - @ instruction: 0xfffffc7c │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 9a2d4 <__cxa_atexit@plt+0x8d648> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a2cc <__cxa_atexit@plt+0x8d640> │ │ │ │ - ldr r3, [pc, #24] @ 9a2d8 <__cxa_atexit@plt+0x8d64c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, sl │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + rsceq r2, pc, #84, 2 │ │ │ │ + rsceq r2, pc, #72, 2 │ │ │ │ + tsteq r1, #160, 8 @ 0xa0000000 │ │ │ │ + rsceq r1, pc, #28, 24 @ 0x1c00 │ │ │ │ + rsceq r1, pc, #16, 24 @ 0x1000 │ │ │ │ + tsteq r1, #196, 12 @ 0xc400000 │ │ │ │ + rsceq r1, pc, #188, 22 @ 0x2f000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 99b4c <__cxa_atexit@plt+0x8cec0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 99b64 <__cxa_atexit@plt+0x8ced8> │ │ │ │ + ldr r2, [pc, #84] @ 99b7c <__cxa_atexit@plt+0x8cef0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 99b74 <__cxa_atexit@plt+0x8cee8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #24] @ 99b78 <__cxa_atexit@plt+0x8ceec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r1, pc, #104, 22 @ 0x1a000 │ │ │ │ + rsceq r1, pc, #92, 22 @ 0x17000 │ │ │ │ + tsteq r1, #204, 10 @ 0x33000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 99bf0 <__cxa_atexit@plt+0x8cf64> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 99bfc <__cxa_atexit@plt+0x8cf70> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 99c0c <__cxa_atexit@plt+0x8cf80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [pc, #68] @ 99c10 <__cxa_atexit@plt+0x8cf84> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #60] @ 99c14 <__cxa_atexit@plt+0x8cf88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3f39ac <__cxa_atexit@plt+0x3e6d20> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #116, 6 @ 0xd0000001 │ │ │ │ + tsteq r1, #72, 16 @ 0x480000 │ │ │ │ + tsteq r1, #184, 14 @ 0x2e00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 99c60 <__cxa_atexit@plt+0x8cfd4> │ │ │ │ + ldr lr, [pc, #52] @ 99c68 <__cxa_atexit@plt+0x8cfdc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r7, #8 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r8, [pc, #40] @ 99c6c <__cxa_atexit@plt+0x8cfe0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + tsteq r1, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9a2f8 <__cxa_atexit@plt+0x8d66c> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r8, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 99cb0 <__cxa_atexit@plt+0x8d024> │ │ │ │ + ldr r3, [pc, #36] @ 99cbc <__cxa_atexit@plt+0x8d030> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 9a35c <__cxa_atexit@plt+0x8d6d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a354 <__cxa_atexit@plt+0x8d6c8> │ │ │ │ - ldr r3, [pc, #24] @ 9a360 <__cxa_atexit@plt+0x8d6d4> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #88] @ 99d2c <__cxa_atexit@plt+0x8d0a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 99d18 <__cxa_atexit@plt+0x8d08c> │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 99d20 <__cxa_atexit@plt+0x8d094> │ │ │ │ + ldr r3, [pc, #48] @ 99d30 <__cxa_atexit@plt+0x8d0a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9a380 <__cxa_atexit@plt+0x8d6f4> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r8, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 99d74 <__cxa_atexit@plt+0x8d0e8> │ │ │ │ + ldr r3, [pc, #36] @ 99d80 <__cxa_atexit@plt+0x8d0f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, pc, #44, 20 @ 0x2c000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + rsceq r1, pc, #24, 18 @ 0x60000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 99e30 <__cxa_atexit@plt+0x8d1a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 99e3c <__cxa_atexit@plt+0x8d1b0> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #160] @ 99e60 <__cxa_atexit@plt+0x8d1d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr ip, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr sl, [r7, #24] │ │ │ │ + ldr r3, [r7, #28] │ │ │ │ + ldr r0, [r7, #32] │ │ │ │ + ldr lr, [pc, #124] @ 99e64 <__cxa_atexit@plt+0x8d1d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr lr, [pc, #116] @ 99e68 <__cxa_atexit@plt+0x8d1dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + str r1, [r9, #24] │ │ │ │ + str ip, [r9, #28] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + sub r3, r5, #64 @ 0x40 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9a42c <__cxa_atexit@plt+0x8d7a0> │ │ │ │ - ldr r7, [pc, #144] @ 9a44c <__cxa_atexit@plt+0x8d7c0> │ │ │ │ + bhi 99e4c <__cxa_atexit@plt+0x8d1c0> │ │ │ │ + ldr r3, [pc, #76] @ 99e70 <__cxa_atexit@plt+0x8d1e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 3f39dc <__cxa_atexit@plt+0x3e6d50> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 99e6c <__cxa_atexit@plt+0x8d1e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #104, 2 │ │ │ │ + tsteq r1, #112, 12 @ 0x7000000 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + rsceq r1, pc, #80, 16 @ 0x500000 │ │ │ │ + @ instruction: 0xffff5edc │ │ │ │ + rsceq r1, pc, #8, 28 @ 0x80 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 99f00 <__cxa_atexit@plt+0x8d274> │ │ │ │ + ldr lr, [pc, #112] @ 99f08 <__cxa_atexit@plt+0x8d27c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r3} │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 9a410 <__cxa_atexit@plt+0x8d784> │ │ │ │ - ldr r2, [pc, #128] @ 9a450 <__cxa_atexit@plt+0x8d7c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq 99ee8 <__cxa_atexit@plt+0x8d25c> │ │ │ │ + ldr r3, [pc, #64] @ 99f0c <__cxa_atexit@plt+0x8d280> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9a420 <__cxa_atexit@plt+0x8d794> │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr r9, [r7, #27] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9a43c <__cxa_atexit@plt+0x8d7b0> │ │ │ │ - ldr r2, [pc, #96] @ 9a45c <__cxa_atexit@plt+0x8d7d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ffb1c <__cxa_atexit@plt+0x3f2e90> │ │ │ │ + beq 99ef8 <__cxa_atexit@plt+0x8d26c> │ │ │ │ + b 99f5c <__cxa_atexit@plt+0x8d2d0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 9a458 <__cxa_atexit@plt+0x8d7cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9a454 <__cxa_atexit@plt+0x8d7c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - rsceq r1, pc, #140, 18 @ 0x230000 │ │ │ │ - rsceq r1, pc, #164, 18 @ 0x290000 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - rsceq r1, pc, #104, 18 @ 0x1a0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsceq r1, pc, #112, 26 @ 0x1c00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 9a4cc <__cxa_atexit@plt+0x8d840> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #28] @ 99f4c <__cxa_atexit@plt+0x8d2c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9a4b0 <__cxa_atexit@plt+0x8d824> │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr r9, [r7, #27] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9a4b8 <__cxa_atexit@plt+0x8d82c> │ │ │ │ - ldr r2, [pc, #52] @ 9a4d4 <__cxa_atexit@plt+0x8d848> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - str r8, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ffb1c <__cxa_atexit@plt+0x3f2e90> │ │ │ │ + beq 99f44 <__cxa_atexit@plt+0x8d2b8> │ │ │ │ + b 99f5c <__cxa_atexit@plt+0x8d2d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9a4d0 <__cxa_atexit@plt+0x8d844> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r1, pc, #48, 26 @ 0xc00 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9a01c <__cxa_atexit@plt+0x8d390> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #92 @ 0x5c │ │ │ │ + cmp r2, ip │ │ │ │ + bcc 9a034 <__cxa_atexit@plt+0x8d3a8> │ │ │ │ + ldr lr, [pc, #204] @ 9a04c <__cxa_atexit@plt+0x8d3c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r1, r8} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r3, [pc, #176] @ 9a050 <__cxa_atexit@plt+0x8d3c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + sub r2, ip, #18 │ │ │ │ + mov lr, r6 │ │ │ │ + str r3, [lr, #32]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [pc, #144] @ 9a054 <__cxa_atexit@plt+0x8d3c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r3, [r6, #72] @ 0x48 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + ldr r1, [pc, #128] @ 9a058 <__cxa_atexit@plt+0x8d3cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #80] @ 0x50 │ │ │ │ + str r2, [r6, #84] @ 0x54 │ │ │ │ + str lr, [r6, #88] @ 0x58 │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str sl, [r6, #40] @ 0x28 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r9, [r6, #48] @ 0x30 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + add lr, r6, #56 @ 0x38 │ │ │ │ + stm lr, {r0, r3, r6} │ │ │ │ + ldr r7, [pc, #84] @ 9a05c <__cxa_atexit@plt+0x8d3d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #68] @ 0x44 │ │ │ │ + sub r7, ip, #7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r6, ip │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 9a044 <__cxa_atexit@plt+0x8d3b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r0, [pc, #24] @ 9a048 <__cxa_atexit@plt+0x8d3bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq r1, pc, #16, 18 @ 0x40000 │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - rsceq r1, pc, #240, 16 @ 0xf00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr r9, [r7, #27] │ │ │ │ + mov r6, #92 @ 0x5c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r1, pc, #136, 12 @ 0x8800000 │ │ │ │ + rsceq r1, pc, #124, 12 @ 0x7c00000 │ │ │ │ + @ instruction: 0xfffff9d8 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + tsteq r1, #28, 2 │ │ │ │ + tsteq r1, #36, 30 @ 0x90 │ │ │ │ + rsceq r1, pc, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9a148 <__cxa_atexit@plt+0x8d4bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #92 @ 0x5c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9a150 <__cxa_atexit@plt+0x8d4c4> │ │ │ │ + ldr r0, [pc, #204] @ 9a164 <__cxa_atexit@plt+0x8d4d8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #200] @ 9a168 <__cxa_atexit@plt+0x8d4dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr sl, [pc, #184] @ 9a16c <__cxa_atexit@plt+0x8d4e0> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + sub ip, r6, #62 @ 0x3e │ │ │ │ + sub r8, r6, #38 @ 0x26 │ │ │ │ + ldr r0, [pc, #168] @ 9a170 <__cxa_atexit@plt+0x8d4e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r2, [pc, #160] @ 9a174 <__cxa_atexit@plt+0x8d4e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [pc, #152] @ 9a178 <__cxa_atexit@plt+0x8d4ec> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov lr, r3 │ │ │ │ + str sl, [lr, #12]! │ │ │ │ + mov sl, r3 │ │ │ │ + str r2, [sl, #36]! @ 0x24 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str fp, [r3, #48] @ 0x30 │ │ │ │ + str sl, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [pc, #112] @ 9a17c <__cxa_atexit@plt+0x8d4f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r3, #60 @ 0x3c │ │ │ │ + stm sl, {r2, r8, ip} │ │ │ │ + ldr r2, [pc, #100] @ 9a180 <__cxa_atexit@plt+0x8d4f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r8, r3, #20 │ │ │ │ + stm r8, {r1, fp, lr} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + add r0, r3, #72 @ 0x48 │ │ │ │ + stm r0, {r2, r3, lr} │ │ │ │ + str r9, [r3, #84] @ 0x54 │ │ │ │ + str r1, [r3, #88] @ 0x58 │ │ │ │ + sub r8, r6, #15 │ │ │ │ + sub r9, r6, #27 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3f3a44 <__cxa_atexit@plt+0x3e6db8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 9a158 <__cxa_atexit@plt+0x8d4cc> │ │ │ │ + mov r5, #92 @ 0x5c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff780 │ │ │ │ + tsteq r1, #136, 28 @ 0x880 │ │ │ │ + @ instruction: 0xfffff7a0 │ │ │ │ + tsteq r1, #200, 28 @ 0xc80 │ │ │ │ + @ instruction: 0xfffff7e0 │ │ │ │ + tsteq r1, #76, 28 @ 0x4c0 │ │ │ │ + tsteq r1, #232, 30 @ 0x3a0 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9a510 <__cxa_atexit@plt+0x8d884> │ │ │ │ - ldr r2, [pc, #36] @ 9a524 <__cxa_atexit@plt+0x8d898> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - str r8, [r5] │ │ │ │ + bhi 9a1b8 <__cxa_atexit@plt+0x8d52c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #24] @ 9a1c0 <__cxa_atexit@plt+0x8d534> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ffb1c <__cxa_atexit@plt+0x3f2e90> │ │ │ │ - ldr r7, [pc, #16] @ 9a528 <__cxa_atexit@plt+0x8d89c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - rsceq r1, pc, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 9a54c <__cxa_atexit@plt+0x8d8c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #88, 20 @ 0x58000 │ │ │ │ - rsceq r1, pc, #140, 16 @ 0x8c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9a5b0 <__cxa_atexit@plt+0x8d924> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9a5a8 <__cxa_atexit@plt+0x8d91c> │ │ │ │ - ldr r3, [pc, #52] @ 9a5b8 <__cxa_atexit@plt+0x8d92c> │ │ │ │ + tsteq r1, #128, 26 @ 0x2000 │ │ │ │ + rsceq r1, pc, #116, 20 @ 0x74000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9a278 <__cxa_atexit@plt+0x8d5ec> │ │ │ │ + ldr lr, [pc, #176] @ 9a294 <__cxa_atexit@plt+0x8d608> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 9a258 <__cxa_atexit@plt+0x8d5cc> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 9a264 <__cxa_atexit@plt+0x8d5d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9a280 <__cxa_atexit@plt+0x8d5f4> │ │ │ │ + ldr r3, [pc, #128] @ 9a2a0 <__cxa_atexit@plt+0x8d614> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 9a5bc <__cxa_atexit@plt+0x8d930> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 9a5c0 <__cxa_atexit@plt+0x8d934> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3ff75c <__cxa_atexit@plt+0x3f2ad0> │ │ │ │ + ldr r1, [pc, #124] @ 9a2a4 <__cxa_atexit@plt+0x8d618> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + b 99620 <__cxa_atexit@plt+0x8c994> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 9a298 <__cxa_atexit@plt+0x8d60c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #40] @ 9a29c <__cxa_atexit@plt+0x8d610> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r1, pc, #88, 16 @ 0x580000 │ │ │ │ - tsteq r1, #160, 18 @ 0x280000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsceq r1, pc, #104, 18 @ 0x1a0000 │ │ │ │ + rsceq r1, pc, #96, 18 @ 0x180000 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + rsceq r1, pc, #144, 18 @ 0x240000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9a310 <__cxa_atexit@plt+0x8d684> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9a5f8 <__cxa_atexit@plt+0x8d96c> │ │ │ │ - ldr r2, [pc, #28] @ 9a604 <__cxa_atexit@plt+0x8d978> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9a328 <__cxa_atexit@plt+0x8d69c> │ │ │ │ + ldr r2, [pc, #104] @ 9a340 <__cxa_atexit@plt+0x8d6b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #100] @ 9a344 <__cxa_atexit@plt+0x8d6b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99620 <__cxa_atexit@plt+0x8c994> │ │ │ │ + ldr r7, [pc, #32] @ 9a338 <__cxa_atexit@plt+0x8d6ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #24] @ 9a33c <__cxa_atexit@plt+0x8d6b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #200, 18 @ 0x320000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #12] @ 9a62c <__cxa_atexit@plt+0x8d9a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r1, pc, #188, 16 @ 0xbc0000 │ │ │ │ + rsceq r1, pc, #176, 16 @ 0xb00000 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + rsceq r1, pc, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 9a36c <__cxa_atexit@plt+0x8d6e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - tsteq r1, #44, 18 @ 0xb0000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9a660 <__cxa_atexit@plt+0x8d9d4> │ │ │ │ - ldr r2, [pc, #24] @ 9a668 <__cxa_atexit@plt+0x8d9dc> │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + rsceq r1, pc, #112, 16 @ 0x700000 │ │ │ │ + rsceq r1, pc, #232, 16 @ 0xe80000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9a414 <__cxa_atexit@plt+0x8d788> │ │ │ │ + ldr r2, [pc, #136] @ 9a420 <__cxa_atexit@plt+0x8d794> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ffb2c <__cxa_atexit@plt+0x3f2ea0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9a3fc <__cxa_atexit@plt+0x8d770> │ │ │ │ + ldr r7, [pc, #96] @ 9a424 <__cxa_atexit@plt+0x8d798> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r8, #3] │ │ │ │ + ldr r9, [r3, #-8] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str sl, [r3, #-8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 9a408 <__cxa_atexit@plt+0x8d77c> │ │ │ │ + ldr r7, [pc, #68] @ 9a428 <__cxa_atexit@plt+0x8d79c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #64] @ 9a42c <__cxa_atexit@plt+0x8d7a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f370c <__cxa_atexit@plt+0x3e6a80> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 9a6e0 <__cxa_atexit@plt+0x8da54> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + rsceq r1, pc, #240, 6 @ 0xc0000003 │ │ │ │ + rsceq r1, pc, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 9a484 <__cxa_atexit@plt+0x8d7f8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ + str sl, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9a6c8 <__cxa_atexit@plt+0x8da3c> │ │ │ │ + beq 9a47c <__cxa_atexit@plt+0x8d7f0> │ │ │ │ + ldr r3, [pc, #36] @ 9a488 <__cxa_atexit@plt+0x8d7fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #32] @ 9a48c <__cxa_atexit@plt+0x8d800> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f370c <__cxa_atexit@plt+0x3e6a80> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + rsceq r1, pc, #112, 6 @ 0xc0000001 │ │ │ │ + rsceq r1, pc, #204, 14 @ 0x3300000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 9a4c0 <__cxa_atexit@plt+0x8d834> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #24] @ 9a4c4 <__cxa_atexit@plt+0x8d838> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f370c <__cxa_atexit@plt+0x3e6a80> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r1, pc, #48, 6 @ 0xc0000000 │ │ │ │ + rsceq r1, pc, #132, 14 @ 0x2100000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #180] @ 9a594 <__cxa_atexit@plt+0x8d908> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #8]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 9a564 <__cxa_atexit@plt+0x8d8d8> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 9a56c <__cxa_atexit@plt+0x8d8e0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #24 │ │ │ │ + cmp r0, sl │ │ │ │ + bcc 9a584 <__cxa_atexit@plt+0x8d8f8> │ │ │ │ + ldr r9, [pc, #132] @ 9a5a0 <__cxa_atexit@plt+0x8d914> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #128] @ 9a5a4 <__cxa_atexit@plt+0x8d918> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r6, [r5, #12] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r2, ip} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + ldr r6, [pc, #84] @ 9a5a8 <__cxa_atexit@plt+0x8d91c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 9a598 <__cxa_atexit@plt+0x8d90c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #28] @ 9a59c <__cxa_atexit@plt+0x8d910> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + rsceq r1, pc, #128, 8 @ 0x80000000 │ │ │ │ + rsceq r1, pc, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + tsteq r1, #60, 20 @ 0x3c000 │ │ │ │ + rsceq r1, pc, #160, 12 @ 0xa000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9a628 <__cxa_atexit@plt+0x8d99c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9a6d0 <__cxa_atexit@plt+0x8da44> │ │ │ │ - ldr r2, [pc, #68] @ 9a6e4 <__cxa_atexit@plt+0x8da58> │ │ │ │ + bcc 9a640 <__cxa_atexit@plt+0x8d9b4> │ │ │ │ + ldr r2, [pc, #124] @ 9a658 <__cxa_atexit@plt+0x8d9cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 9a6e8 <__cxa_atexit@plt+0x8da5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr lr, [pc, #120] @ 9a65c <__cxa_atexit@plt+0x8d9d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - sub r8, r3, #3 │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + ldr r6, [pc, #68] @ 9a660 <__cxa_atexit@plt+0x8d9d4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffb34 <__cxa_atexit@plt+0x3f2ea8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ + ldr r7, [pc, #32] @ 9a650 <__cxa_atexit@plt+0x8d9c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #24] @ 9a654 <__cxa_atexit@plt+0x8d9c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r1, #40, 20 @ 0x28000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r1, pc, #196, 6 @ 0x10000003 │ │ │ │ + rsceq r1, pc, #184, 6 @ 0xe0000002 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffbe8 │ │ │ │ + tsteq r1, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + rsceq r1, pc, #20, 12 @ 0x1400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9a6ac <__cxa_atexit@plt+0x8da20> │ │ │ │ + ldr r3, [pc, #28] @ 9a6bc <__cxa_atexit@plt+0x8da30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 3f39dc <__cxa_atexit@plt+0x3e6d50> │ │ │ │ + ldr r7, [pc, #12] @ 9a6c0 <__cxa_atexit@plt+0x8da34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r1, pc, #248, 10 @ 0x3e000000 │ │ │ │ + rsceq r1, pc, #208, 10 @ 0x34000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 9a6e8 <__cxa_atexit@plt+0x8da5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f39ec <__cxa_atexit@plt+0x3e6d60> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r1, pc, #168, 10 @ 0x2a000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9a734 <__cxa_atexit@plt+0x8daa8> │ │ │ │ - ldr r2, [pc, #48] @ 9a740 <__cxa_atexit@plt+0x8dab4> │ │ │ │ + bcc 9a740 <__cxa_atexit@plt+0x8dab4> │ │ │ │ + ldr r2, [pc, #56] @ 9a74c <__cxa_atexit@plt+0x8dac0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 9a744 <__cxa_atexit@plt+0x8dab8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r1, [pc, #52] @ 9a750 <__cxa_atexit@plt+0x8dac4> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ - add r2, r0, #1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ffb34 <__cxa_atexit@plt+0x3f2ea8> │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + b 3f39e4 <__cxa_atexit@plt+0x3e6d58> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r1, #184, 18 @ 0x2e0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9a764 <__cxa_atexit@plt+0x8dad8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffff94c │ │ │ │ + rsceq r1, pc, #8, 10 @ 0x2000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9a79c <__cxa_atexit@plt+0x8db10> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #40] @ 9a7a8 <__cxa_atexit@plt+0x8db1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #64, 16 @ 0x400000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffbfc │ │ │ │ + rsceq r1, pc, #244, 8 @ 0xf4000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9a7cc <__cxa_atexit@plt+0x8db40> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9a7d8 <__cxa_atexit@plt+0x8db4c> │ │ │ │ - ldr lr, [pc, #76] @ 9a7e8 <__cxa_atexit@plt+0x8db5c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #64] @ 9a7ec <__cxa_atexit@plt+0x8db60> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ffb3c <__cxa_atexit@plt+0x3f2eb0> │ │ │ │ - mov r6, r2 │ │ │ │ + bhi 9a800 <__cxa_atexit@plt+0x8db74> │ │ │ │ + ldr r2, [pc, #84] @ 9a824 <__cxa_atexit@plt+0x8db98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #177 @ 0xb1 │ │ │ │ + ldr r1, [pc, #76] @ 9a828 <__cxa_atexit@plt+0x8db9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9a810 <__cxa_atexit@plt+0x8db84> │ │ │ │ + ldr r3, [pc, #64] @ 9a834 <__cxa_atexit@plt+0x8dba8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 3f39dc <__cxa_atexit@plt+0x3e6d50> │ │ │ │ + ldr r7, [pc, #40] @ 9a830 <__cxa_atexit@plt+0x8dba4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 9a82c <__cxa_atexit@plt+0x8dba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + tsteq r1, #36, 16 @ 0x240000 │ │ │ │ + tsteq r1, #176, 20 @ 0xb0000 │ │ │ │ + rsceq r1, pc, #148, 8 @ 0x94000000 │ │ │ │ + rsceq r1, pc, #172, 8 @ 0xac000000 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9a834 <__cxa_atexit@plt+0x8dba8> │ │ │ │ - ldr r2, [pc, #24] @ 9a83c <__cxa_atexit@plt+0x8dbb0> │ │ │ │ + bhi 9a884 <__cxa_atexit@plt+0x8dbf8> │ │ │ │ + ldr r2, [pc, #56] @ 9a88c <__cxa_atexit@plt+0x8dc00> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 9a890 <__cxa_atexit@plt+0x8dc04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 9a894 <__cxa_atexit@plt+0x8dc08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ffb2c <__cxa_atexit@plt+0x3f2ea0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3f39c4 <__cxa_atexit@plt+0x3e6d38> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r0, pc, #56, 28 @ 0x380 │ │ │ │ + tsteq r1, #200, 12 @ 0xc800000 │ │ │ │ + tsteq r1, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 9a8b4 <__cxa_atexit@plt+0x8dc28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a89c <__cxa_atexit@plt+0x8dc10> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 9a8a4 <__cxa_atexit@plt+0x8dc18> │ │ │ │ - ldr r2, [pc, #68] @ 9a8b8 <__cxa_atexit@plt+0x8dc2c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9a8e4 <__cxa_atexit@plt+0x8dc58> │ │ │ │ + ldr r2, [pc, #56] @ 9a8ec <__cxa_atexit@plt+0x8dc60> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 9a8bc <__cxa_atexit@plt+0x8dc30> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 9a8f0 <__cxa_atexit@plt+0x8dc64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r0, #1 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ffb34 <__cxa_atexit@plt+0x3f2ea8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 9a8f4 <__cxa_atexit@plt+0x8dc68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f39c4 <__cxa_atexit@plt+0x3e6d38> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r1, #84, 16 @ 0x540000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9a908 <__cxa_atexit@plt+0x8dc7c> │ │ │ │ - ldr r2, [pc, #48] @ 9a914 <__cxa_atexit@plt+0x8dc88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 9a918 <__cxa_atexit@plt+0x8dc8c> │ │ │ │ + rsceq r0, pc, #192, 28 @ 0xc00 │ │ │ │ + tsteq r1, #104, 12 @ 0x6800000 │ │ │ │ + tsteq r1, #192, 18 @ 0x300000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9a93c <__cxa_atexit@plt+0x8dcb0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #40] @ 9a944 <__cxa_atexit@plt+0x8dcb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r0, #1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ffb34 <__cxa_atexit@plt+0x3f2ea8> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r1, #228, 14 @ 0x3900000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9a938 <__cxa_atexit@plt+0x8dcac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [pc, #36] @ 9a948 <__cxa_atexit@plt+0x8dcbc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3a64 <__cxa_atexit@plt+0x3e6dd8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #108, 12 @ 0x6c00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + tsteq r1, #12, 12 @ 0xc00000 │ │ │ │ + tsteq r1, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9a99c <__cxa_atexit@plt+0x8dd10> │ │ │ │ - ldr r2, [pc, #72] @ 9a9a8 <__cxa_atexit@plt+0x8dd1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r0, r1, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9a990 <__cxa_atexit@plt+0x8dd04> │ │ │ │ - ldr r2, [pc, #40] @ 9a9ac <__cxa_atexit@plt+0x8dd20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - b 3ffb3c <__cxa_atexit@plt+0x3f2eb0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9a998 <__cxa_atexit@plt+0x8dd0c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 9a9a0 <__cxa_atexit@plt+0x8dd14> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 9a9a4 <__cxa_atexit@plt+0x8dd18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 3f3a6c <__cxa_atexit@plt+0x3e6de0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ + tsteq r1, #180, 10 @ 0x2d000000 │ │ │ │ + tsteq r1, #152, 20 @ 0x98000 │ │ │ │ + rsceq r1, pc, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9a9cc <__cxa_atexit@plt+0x8dd40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffb3c <__cxa_atexit@plt+0x3f2eb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - rsceq r1, pc, #116, 8 @ 0x74000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r3, [pc, #12] @ 9aa08 <__cxa_atexit@plt+0x8dd7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 249ac0 <__cxa_atexit@plt+0x23ce34> │ │ │ │ - rsceq r1, pc, #228, 6 @ 0x90000003 │ │ │ │ - rsceq r1, pc, #156, 6 @ 0x70000002 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r9, r5, #32 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9aacc <__cxa_atexit@plt+0x8de40> │ │ │ │ - ldr lr, [pc, #164] @ 9aad4 <__cxa_atexit@plt+0x8de48> │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9aa68 <__cxa_atexit@plt+0x8dddc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 9aa70 <__cxa_atexit@plt+0x8dde4> │ │ │ │ + ldr r7, [pc, #176] @ 9aa90 <__cxa_atexit@plt+0x8de04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r3, [r3, #16] │ │ │ │ + ldr r1, [pc, #152] @ 9aa94 <__cxa_atexit@plt+0x8de08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + sub sl, r5, #56 @ 0x38 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 9aa84 <__cxa_atexit@plt+0x8ddf8> │ │ │ │ + ldr lr, [pc, #128] @ 9aa98 <__cxa_atexit@plt+0x8de0c> │ │ │ │ add lr, pc, lr │ │ │ │ - add ip, r7, #18 │ │ │ │ - ldm ip, {r2, sl, ip} │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + stm r0, {r7, r8, r9} │ │ │ │ + str r8, [r5, #-52] @ 0xffffffcc │ │ │ │ + ldr r1, [pc, #112] @ 9aa9c <__cxa_atexit@plt+0x8de10> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-56] @ 0xffffffc8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ ldr r0, [r7, #10] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 9aa8c <__cxa_atexit@plt+0x8de00> │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 9aab8 <__cxa_atexit@plt+0x8de2c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [r7, #14] │ │ │ │ + ldr r1, [r7, #22] │ │ │ │ + str lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r3, [r7, #18] │ │ │ │ + str r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ + sub lr, r5, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + mov r5, sl │ │ │ │ + b 3f396c <__cxa_atexit@plt+0x3e6ce0> │ │ │ │ + mov r6, r8 │ │ │ │ + b 9aa78 <__cxa_atexit@plt+0x8ddec> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r5, #-16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 98f38 <__cxa_atexit@plt+0x8c2ac> │ │ │ │ - ldr r7, [pc, #24] @ 9aad8 <__cxa_atexit@plt+0x8de4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + tsteq r1, #72, 10 @ 0x12000000 │ │ │ │ + tsteq r1, #148, 18 @ 0x250000 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + tsteq r1, #232, 18 @ 0x3a0000 │ │ │ │ + rsceq r1, pc, #56, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9ab14 <__cxa_atexit@plt+0x8de88> │ │ │ │ + ldr r3, [pc, #88] @ 9ab1c <__cxa_atexit@plt+0x8de90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #84] @ 9ab20 <__cxa_atexit@plt+0x8de94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-48]! @ 0xffffffd0 │ │ │ │ + add lr, r5, #36 @ 0x24 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r1, [r7, #14] │ │ │ │ + ldr r0, [r7, #18] │ │ │ │ + ldr r3, [r7, #22] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r8, [r5, #24] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r0, [r5, #28] │ │ │ │ + str lr, [r5, #32] │ │ │ │ + b 3f396c <__cxa_atexit@plt+0x3e6ce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - tsteq r1, #216, 8 @ 0xd8000000 │ │ │ │ - rsceq r1, pc, #208, 4 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + tsteq r1, #72, 18 @ 0x120000 │ │ │ │ + rsceq r1, pc, #184 @ 0xb8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9ab20 <__cxa_atexit@plt+0x8de94> │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 98f38 <__cxa_atexit@plt+0x8c2ac> │ │ │ │ - ldr r7, [pc, #12] @ 9ab34 <__cxa_atexit@plt+0x8dea8> │ │ │ │ + bne 9ab50 <__cxa_atexit@plt+0x8dec4> │ │ │ │ + ldr r7, [pc, #192] @ 9ac04 <__cxa_atexit@plt+0x8df78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #112, 8 @ 0x70000000 │ │ │ │ - rsceq r1, pc, #212, 4 @ 0x4000000d │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 3ff844 <__cxa_atexit@plt+0x3f2bb8> │ │ │ │ - rsceq r1, pc, #196, 4 @ 0x4000000c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r9, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9ac68 <__cxa_atexit@plt+0x8dfdc> │ │ │ │ - ldr lr, [pc, #272] @ 9ac88 <__cxa_atexit@plt+0x8dffc> │ │ │ │ + ldr r3, [pc, #168] @ 9ac00 <__cxa_atexit@plt+0x8df74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 9abd0 <__cxa_atexit@plt+0x8df44> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9abd8 <__cxa_atexit@plt+0x8df4c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #16 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 9abf0 <__cxa_atexit@plt+0x8df64> │ │ │ │ + ldr lr, [pc, #136] @ 9ac10 <__cxa_atexit@plt+0x8df84> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r3, [r7, #19] │ │ │ │ - str lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r2, [r7, #27] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #31] │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9ac58 <__cxa_atexit@plt+0x8dfcc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 9ac70 <__cxa_atexit@plt+0x8dfe4> │ │ │ │ - ldr r1, [pc, #168] @ 9ac8c <__cxa_atexit@plt+0x8e000> │ │ │ │ + ldr r1, [pc, #132] @ 9ac14 <__cxa_atexit@plt+0x8df88> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r1, r3, #42 @ 0x2a │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr sl, [pc, #108] @ 9ac90 <__cxa_atexit@plt+0x8e004> │ │ │ │ - add sl, pc, sl │ │ │ │ - stmib r6, {sl, lr} │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r4, ip} │ │ │ │ - str r9, [r6, #40] @ 0x28 │ │ │ │ - str fp, [r6, #44] @ 0x2c │ │ │ │ - sub r8, r3, #11 │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r8 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + stmda r5, {r3, r6, lr} │ │ │ │ + ldr r6, [pc, #84] @ 9ac18 <__cxa_atexit@plt+0x8df8c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r9 │ │ │ │ + b 3f3a2c <__cxa_atexit@plt+0x3e6da0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #40] @ 9ac08 <__cxa_atexit@plt+0x8df7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + ldr r0, [pc, #32] @ 9ac0c <__cxa_atexit@plt+0x8df80> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r9 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - rsceq r1, pc, #136, 2 @ 0x22 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + tsteq r1, #76, 8 @ 0x4c000000 │ │ │ │ + rsceq r1, pc, #4 │ │ │ │ + rsceq r0, pc, #248, 30 @ 0x3e0 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + tsteq r1, #80, 16 @ 0x500000 │ │ │ │ + rsceq r0, pc, #192, 30 @ 0x300 │ │ │ │ + andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9ac98 <__cxa_atexit@plt+0x8e00c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9ad28 <__cxa_atexit@plt+0x8e09c> │ │ │ │ - ldr r9, [pc, #120] @ 9ad34 <__cxa_atexit@plt+0x8e0a8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ + add r9, r6, #16 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 9acb0 <__cxa_atexit@plt+0x8e024> │ │ │ │ + ldr lr, [pc, #124] @ 9acc8 <__cxa_atexit@plt+0x8e03c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #120] @ 9accc <__cxa_atexit@plt+0x8e040> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - sub r2, r6, #42 @ 0x2a │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [pc, #60] @ 9ad38 <__cxa_atexit@plt+0x8e0ac> │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmib r3, {r9, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r0, r2, sl, ip} │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - str fp, [r3, #44] @ 0x2c │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - rsceq r1, pc, #208 @ 0xd0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r3, [pc, #16] @ 9ad64 <__cxa_atexit@plt+0x8e0d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 3ff844 <__cxa_atexit@plt+0x3f2bb8> │ │ │ │ - tsteq r1, #80, 14 @ 0x1400000 │ │ │ │ - rsceq r1, pc, #192 @ 0xc0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r9, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9ae80 <__cxa_atexit@plt+0x8e1f4> │ │ │ │ - ldr lr, [pc, #276] @ 9aea0 <__cxa_atexit@plt+0x8e214> │ │ │ │ - add lr, pc, lr │ │ │ │ - add ip, r7, #2 │ │ │ │ - ldm ip, {r1, sl, ip} │ │ │ │ - ldr r3, [r7, #14] │ │ │ │ - ldr r0, [r7, #26] │ │ │ │ - str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r7, #18] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [r7, #22] │ │ │ │ - ldr r7, [r7, #30] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9ae70 <__cxa_atexit@plt+0x8e1e4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #52 @ 0x34 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 9ae88 <__cxa_atexit@plt+0x8e1fc> │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r8, #7] │ │ │ │ - ldr r0, [pc, #172] @ 9aea4 <__cxa_atexit@plt+0x8e218> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldmdb r5, {fp, lr} │ │ │ │ - ldr r8, [pc, #132] @ 9aea8 <__cxa_atexit@plt+0x8e21c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmib r6, {r8, sl} │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + str r7, [r5, #32] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r4, r9, ip} │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r2, #47 @ 0x2f │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str fp, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #84] @ 9aeac <__cxa_atexit@plt+0x8e220> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + stmda r5, {r3, r6, lr} │ │ │ │ + ldr r6, [pc, #68] @ 9acd0 <__cxa_atexit@plt+0x8e044> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r9 │ │ │ │ + b 3f3a2c <__cxa_atexit@plt+0x3e6da0> │ │ │ │ + ldr r7, [pc, #32] @ 9acc0 <__cxa_atexit@plt+0x8e034> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + ldr r0, [pc, #24] @ 9acc4 <__cxa_atexit@plt+0x8e038> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r7, #52 @ 0x34 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r9 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - tsteq r1, #80, 12 @ 0x5000000 │ │ │ │ - rsceq r0, pc, #124, 30 @ 0x1f0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r0, pc, #68, 30 @ 0x110 │ │ │ │ + rsceq r0, pc, #56, 30 @ 0xe0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + tsteq r1, #136, 14 @ 0x2200000 │ │ │ │ + rsceq r0, pc, #8, 30 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9af5c <__cxa_atexit@plt+0x8e2d0> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [pc, #132] @ 9af6c <__cxa_atexit@plt+0x8e2e0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - add r8, r5, #16 │ │ │ │ - ldm r8, {r0, r1, r7, r8} │ │ │ │ - str lr, [sp, #4] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - ldr fp, [pc, #96] @ 9af70 <__cxa_atexit@plt+0x8e2e4> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r0, [sp] │ │ │ │ - add r2, r3, #20 │ │ │ │ - stm r2, {r0, r9, ip} │ │ │ │ - add r0, r3, #32 │ │ │ │ - stm r0, {r1, r7, lr} │ │ │ │ - sub r7, r6, #47 @ 0x2f │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r8, [r3, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #44] @ 9af74 <__cxa_atexit@plt+0x8e2e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9ad28 <__cxa_atexit@plt+0x8e09c> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9ad98 <__cxa_atexit@plt+0x8e10c> │ │ │ │ + ldr r7, [pc, #192] @ 9adc8 <__cxa_atexit@plt+0x8e13c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - mov r0, #52 @ 0x34 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov fp, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0xfffffc50 │ │ │ │ - tsteq r1, #96, 10 @ 0x18000000 │ │ │ │ - rsceq r0, pc, #132, 28 @ 0x840 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r3, [pc, #16] @ 9afa0 <__cxa_atexit@plt+0x8e314> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #184] @ 9adcc <__cxa_atexit@plt+0x8e140> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add sl, r6, #32 │ │ │ │ + cmp r1, sl │ │ │ │ + bcc 9ada8 <__cxa_atexit@plt+0x8e11c> │ │ │ │ + ldr lr, [pc, #124] @ 9adb8 <__cxa_atexit@plt+0x8e12c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #120] @ 9adbc <__cxa_atexit@plt+0x8e130> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + ldr r0, [pc, #80] @ 9adc0 <__cxa_atexit@plt+0x8e134> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + sub r0, r5, #4 │ │ │ │ + stm r0, {r1, r3, lr} │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r6, [pc, #56] @ 9adc4 <__cxa_atexit@plt+0x8e138> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + mov r6, sl │ │ │ │ + b 3f396c <__cxa_atexit@plt+0x3e6ce0> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + tsteq r1, #188, 12 @ 0xbc00000 │ │ │ │ + tsteq r1, #136, 12 @ 0x8800000 │ │ │ │ + tsteq r1, #136, 4 @ 0x80000008 │ │ │ │ + tsteq r1, #24, 4 @ 0x80000001 │ │ │ │ + rsceq r0, pc, #12, 28 @ 0xc0 │ │ │ │ + andeq r0, r0, r7, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9ae3c <__cxa_atexit@plt+0x8e1b0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9ae98 <__cxa_atexit@plt+0x8e20c> │ │ │ │ + ldr r7, [pc, #176] @ 9aeb0 <__cxa_atexit@plt+0x8e224> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #148] @ 9aeb4 <__cxa_atexit@plt+0x8e228> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, r2, lr} │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + ldr r8, [r1, #2] │ │ │ │ + ldr r9, [r1, #6] │ │ │ │ + ldr r2, [r1, #10] │ │ │ │ + ldr r0, [r1, #14] │ │ │ │ + ldr ip, [r1, #18] │ │ │ │ + ldr r1, [r1, #22] │ │ │ │ + ldr lr, [pc, #60] @ 9aea8 <__cxa_atexit@plt+0x8e21c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-16]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 9aeac <__cxa_atexit@plt+0x8e220> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + stmib r5, {r0, r8, ip} │ │ │ │ + str r9, [r5, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f396c <__cxa_atexit@plt+0x3e6ce0> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r1, #168, 10 @ 0x2a000000 │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + @ instruction: 0xfffffbb0 │ │ │ │ + tsteq r1, #12, 2 │ │ │ │ + rsceq r0, pc, #236, 26 @ 0x3b00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9af0c <__cxa_atexit@plt+0x8e280> │ │ │ │ + ldr r2, [pc, #80] @ 9af28 <__cxa_atexit@plt+0x8e29c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #177 @ 0xb1 │ │ │ │ + ldr r1, [pc, #72] @ 9af2c <__cxa_atexit@plt+0x8e2a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9af14 <__cxa_atexit@plt+0x8e288> │ │ │ │ + ldr r3, [pc, #52] @ 9af34 <__cxa_atexit@plt+0x8e2a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 3ff844 <__cxa_atexit@plt+0x3f2bb8> │ │ │ │ - rsceq r0, pc, #72, 28 @ 0x480 │ │ │ │ - rsceq r0, pc, #164, 28 @ 0xa40 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 3f39dc <__cxa_atexit@plt+0x3e6d50> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 9af30 <__cxa_atexit@plt+0x8e2a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #28, 2 │ │ │ │ + tsteq r1, #168, 6 @ 0xa0000002 │ │ │ │ + rsceq r0, pc, #144, 26 @ 0x2400 │ │ │ │ + @ instruction: 0xfffff7cc │ │ │ │ + rsceq r0, pc, #120, 26 @ 0x1e00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9b01c <__cxa_atexit@plt+0x8e390> │ │ │ │ - ldr lr, [pc, #92] @ 9b024 <__cxa_atexit@plt+0x8e398> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r9, [r7, #10] │ │ │ │ - ldr r3, [r7, #14] │ │ │ │ - ldr r0, [r7, #26] │ │ │ │ - str lr, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r1, [r7, #22] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r7, #30] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r1, [r7, #34] @ 0x22 │ │ │ │ - ldr r7, [r7, #18] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + bhi 9af68 <__cxa_atexit@plt+0x8e2dc> │ │ │ │ + ldr r3, [pc, #28] @ 9af78 <__cxa_atexit@plt+0x8e2ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + b 3f39dc <__cxa_atexit@plt+0x3e6d50> │ │ │ │ + ldr r7, [pc, #12] @ 9af7c <__cxa_atexit@plt+0x8e2f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq r0, pc, #36, 28 @ 0x240 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r0, pc, #92, 26 @ 0x1700 │ │ │ │ + rsceq r0, pc, #52, 26 @ 0xd00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 9b060 <__cxa_atexit@plt+0x8e3d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r4, #812] @ 0x32c │ │ │ │ - ldr r3, [pc, #28] @ 9b064 <__cxa_atexit@plt+0x8e3d8> │ │ │ │ + ldr r3, [pc, #16] @ 9afa4 <__cxa_atexit@plt+0x8e318> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #16] @ 9b068 <__cxa_atexit@plt+0x8e3dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r0, pc, #176, 26 @ 0x2c00 │ │ │ │ - rsceq r0, pc, #160, 26 @ 0x2800 │ │ │ │ - rsceq r0, pc, #208, 26 @ 0x3400 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f39e4 <__cxa_atexit@plt+0x3e6d58> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r0, pc, #12, 26 @ 0x300 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #20] @ 9b094 <__cxa_atexit@plt+0x8e408> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff7ac <__cxa_atexit@plt+0x3f2b20> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r0, pc, #164, 26 @ 0x2900 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + ldr r3, [pc, #16] @ 9afcc <__cxa_atexit@plt+0x8e340> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f39f4 <__cxa_atexit@plt+0x3e6d68> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r0, pc, #228, 24 @ 0xe400 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r9, r4 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9b140 <__cxa_atexit@plt+0x8e4b4> │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r4, [r5, #28] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r4, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [pc, #92] @ 9b150 <__cxa_atexit@plt+0x8e4c4> │ │ │ │ + ldr r3, [pc, #16] @ 9aff4 <__cxa_atexit@plt+0x8e368> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + b 3f39ec <__cxa_atexit@plt+0x3e6d60> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r0, pc, #188, 24 @ 0xbc00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9b0d8 <__cxa_atexit@plt+0x8e44c> │ │ │ │ + ldr r3, [pc, #208] @ 9b0f0 <__cxa_atexit@plt+0x8e464> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #204] @ 9b0f4 <__cxa_atexit@plt+0x8e468> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #200] @ 9b0f8 <__cxa_atexit@plt+0x8e46c> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + add r8, r5, #8 │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + ldr sl, [pc, #180] @ 9b0fc <__cxa_atexit@plt+0x8e470> │ │ │ │ add sl, pc, sl │ │ │ │ - str sl, [r3, #4] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r1, r7, fp} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - sub r7, r6, #42 @ 0x2a │ │ │ │ - str r4, [r3, #36] @ 0x24 │ │ │ │ - ldr r4, [pc, #52] @ 9b154 <__cxa_atexit@plt+0x8e4c8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - sub r7, r6, #7 │ │ │ │ - mov r4, r9 │ │ │ │ - ldm sp, {r8, fp} │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - mov r4, #48 @ 0x30 │ │ │ │ - str r4, [r9, #828] @ 0x33c │ │ │ │ - mov r4, r9 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - rsceq r0, pc, #12, 26 @ 0x300 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r2, [r9, #60] @ 0x3c │ │ │ │ + mov r1, r9 │ │ │ │ + str ip, [r1, #12]! │ │ │ │ + str r7, [r9, #20] │ │ │ │ + str lr, [r9, #24] │ │ │ │ + str r0, [r9, #28] │ │ │ │ + str r9, [r9, #32] │ │ │ │ + add lr, r9, #36 @ 0x24 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + str r1, [r9, #48] @ 0x30 │ │ │ │ + str sl, [r9, #52]! @ 0x34 │ │ │ │ + sub r7, r6, #34 @ 0x22 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9b0e4 <__cxa_atexit@plt+0x8e458> │ │ │ │ + ldr r2, [pc, #112] @ 9b100 <__cxa_atexit@plt+0x8e474> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [pc, #96] @ 9b104 <__cxa_atexit@plt+0x8e478> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r1, [r6, #-12] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r8, [r6, #-32] @ 0xffffffe0 │ │ │ │ + ldr lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ + ldr r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r6, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r6, #-16] │ │ │ │ + stmdb r5, {r0, r2, r8} │ │ │ │ + stm r5, {r1, lr} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f396c <__cxa_atexit@plt+0x3e6ce0> │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff81c │ │ │ │ + @ instruction: 0xfffffa84 │ │ │ │ + @ instruction: 0xfffff86c │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + tsteq r1, #112, 6 @ 0xc0000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9b13c <__cxa_atexit@plt+0x8e4b0> │ │ │ │ + ldr r3, [pc, #32] @ 9b144 <__cxa_atexit@plt+0x8e4b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ 9b148 <__cxa_atexit@plt+0x8e4bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 3f39ec <__cxa_atexit@plt+0x3e6d60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + tsteq r1, #244, 26 @ 0x3d00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 9b178 <__cxa_atexit@plt+0x8e4ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 9b17c <__cxa_atexit@plt+0x8e4f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f39c4 <__cxa_atexit@plt+0x3e6d38> │ │ │ │ + rsceq r0, pc, #24, 12 @ 0x1800000 │ │ │ │ + tsteq r1, #32, 2 │ │ │ │ + rsceq r0, pc, #64, 22 @ 0x10000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9b1b4 <__cxa_atexit@plt+0x8e528> │ │ │ │ - ldr lr, [pc, #72] @ 9b1c4 <__cxa_atexit@plt+0x8e538> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r2, [r8, #19] │ │ │ │ - ldr sl, [r8, #31] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r8, [r5] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r0, r2, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ 9b1c8 <__cxa_atexit@plt+0x8e53c> │ │ │ │ + bhi 9b1b0 <__cxa_atexit@plt+0x8e524> │ │ │ │ + ldr r3, [pc, #28] @ 9b1c0 <__cxa_atexit@plt+0x8e534> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + b 3f39dc <__cxa_atexit@plt+0x3e6d50> │ │ │ │ + ldr r7, [pc, #12] @ 9b1c4 <__cxa_atexit@plt+0x8e538> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r0, pc, #196, 24 @ 0xc400 │ │ │ │ - rsceq r0, pc, #156, 24 @ 0x9c00 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r0, pc, #28, 22 @ 0x7000 │ │ │ │ + rsceq r0, pc, #252, 20 @ 0xfc000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 9b1ec <__cxa_atexit@plt+0x8e560> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f39e4 <__cxa_atexit@plt+0x3e6d58> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r0, pc, #212, 20 @ 0xd4000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, fp │ │ │ │ - mov sl, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #96 @ 0x60 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9b2d8 <__cxa_atexit@plt+0x8e64c> │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr ip, [r2, #3] │ │ │ │ - ldmib r5, {r1, r7, fp} │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r9, [sp, #4] │ │ │ │ - mov r9, r4 │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - ldr r4, [pc, #192] @ 9b2ec <__cxa_atexit@plt+0x8e660> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r1, [pc, #180] @ 9b2f0 <__cxa_atexit@plt+0x8e664> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - ldr r1, [pc, #160] @ 9b2f4 <__cxa_atexit@plt+0x8e668> │ │ │ │ + bcc 9b24c <__cxa_atexit@plt+0x8e5c0> │ │ │ │ + ldr lr, [pc, #64] @ 9b258 <__cxa_atexit@plt+0x8e5cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #60] @ 9b25c <__cxa_atexit@plt+0x8e5d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - ldr r4, [pc, #148] @ 9b2f8 <__cxa_atexit@plt+0x8e66c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - sub r1, r6, #67 @ 0x43 │ │ │ │ - ldr r7, [pc, #140] @ 9b2fc <__cxa_atexit@plt+0x8e670> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str fp, [r3, #44] @ 0x2c │ │ │ │ - add lr, r3, #48 @ 0x30 │ │ │ │ - stm lr, {r1, r4, ip} │ │ │ │ - ldr r7, [pc, #116] @ 9b300 <__cxa_atexit@plt+0x8e674> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ - sub r7, r6, #43 @ 0x2b │ │ │ │ - sub r4, r6, #58 @ 0x3a │ │ │ │ - sub r2, r6, #83 @ 0x53 │ │ │ │ - sub r1, r6, #90 @ 0x5a │ │ │ │ - add lr, r3, #68 @ 0x44 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - add lr, r3, #80 @ 0x50 │ │ │ │ - stm lr, {r2, r4, r7} │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #92] @ 0x5c │ │ │ │ - str r1, [r3, #96] @ 0x60 │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - sub r8, r6, #34 @ 0x22 │ │ │ │ - mov r4, r9 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r7, #96 @ 0x60 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ - mov fp, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff3e4 │ │ │ │ - @ instruction: 0xfffff534 │ │ │ │ - @ instruction: 0xfffff5b8 │ │ │ │ - @ instruction: 0xfffff78c │ │ │ │ - @ instruction: 0xfffff6d4 │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - rsceq r0, pc, #112, 22 @ 0x1c000 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9b384 <__cxa_atexit@plt+0x8e6f8> │ │ │ │ - ldr r2, [pc, #108] @ 9b398 <__cxa_atexit@plt+0x8e70c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - stmdb r3, {r2, r9, sl} │ │ │ │ - str r8, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9b37c <__cxa_atexit@plt+0x8e6f0> │ │ │ │ - ldr r2, [pc, #84] @ 9b39c <__cxa_atexit@plt+0x8e710> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9b37c <__cxa_atexit@plt+0x8e6f0> │ │ │ │ - ldr r2, [pc, #56] @ 9b3a0 <__cxa_atexit@plt+0x8e714> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stmda r5, {r2, r3, lr} │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #32] @ 9b260 <__cxa_atexit@plt+0x8e5d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f39fc <__cxa_atexit@plt+0x3e6d70> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + tsteq r1, #212, 2 @ 0x35 │ │ │ │ + rsceq r0, pc, #96, 20 @ 0x60000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9b2ec <__cxa_atexit@plt+0x8e660> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9b300 <__cxa_atexit@plt+0x8e674> │ │ │ │ + ldr r2, [pc, #132] @ 9b31c <__cxa_atexit@plt+0x8e690> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #128] @ 9b320 <__cxa_atexit@plt+0x8e694> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r0, [pc, #116] @ 9b324 <__cxa_atexit@plt+0x8e698> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9b30c <__cxa_atexit@plt+0x8e680> │ │ │ │ + ldr r3, [pc, #80] @ 9b330 <__cxa_atexit@plt+0x8e6a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + b 3f39dc <__cxa_atexit@plt+0x3e6d50> │ │ │ │ + ldr r7, [pc, #56] @ 9b32c <__cxa_atexit@plt+0x8e6a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9b3a4 <__cxa_atexit@plt+0x8e718> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #20] @ 9b328 <__cxa_atexit@plt+0x8e69c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - rsceq r0, pc, #252, 20 @ 0xfc000 │ │ │ │ - rsceq r0, pc, #208, 20 @ 0xd0000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 9b3f8 <__cxa_atexit@plt+0x8e76c> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + tsteq r1, #140, 24 @ 0x8c00 │ │ │ │ + tsteq r1, #224, 24 @ 0xe000 │ │ │ │ + rsceq r0, pc, #184, 18 @ 0x2e0000 │ │ │ │ + tsteq r1, #104, 24 @ 0x6800 │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #8] @ 9b350 <__cxa_atexit@plt+0x8e6c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 3f39f4 <__cxa_atexit@plt+0x3e6d68> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3834 <__cxa_atexit@plt+0x3e6ba8> │ │ │ │ + rsceq r0, pc, #104, 18 @ 0x1a0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9b3a0 <__cxa_atexit@plt+0x8e714> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 9b3a8 <__cxa_atexit@plt+0x8e71c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 9b80c <__cxa_atexit@plt+0x8eb80> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #148, 22 @ 0x25000 │ │ │ │ + rsceq r0, pc, #96, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9b3e0 <__cxa_atexit@plt+0x8e754> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 9b3e8 <__cxa_atexit@plt+0x8e75c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 8e238 <__cxa_atexit@plt+0x815ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #84, 22 @ 0x15000 │ │ │ │ + rsceq r0, pc, #232, 16 @ 0xe80000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9b514 <__cxa_atexit@plt+0x8e888> │ │ │ │ + ldr lr, [pc, #296] @ 9b538 <__cxa_atexit@plt+0x8e8ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + ldr lr, [pc, #268] @ 9b53c <__cxa_atexit@plt+0x8e8b0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + add r1, r2, #8 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r3, [r2, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9b3f0 <__cxa_atexit@plt+0x8e764> │ │ │ │ - ldr r3, [pc, #32] @ 9b3fc <__cxa_atexit@plt+0x8e770> │ │ │ │ + beq 9b4f8 <__cxa_atexit@plt+0x8e86c> │ │ │ │ + ldr r3, [pc, #240] @ 9b540 <__cxa_atexit@plt+0x8e8b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 9b504 <__cxa_atexit@plt+0x8e878> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #44 @ 0x2c │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 9b520 <__cxa_atexit@plt+0x8e894> │ │ │ │ + ldr r0, [pc, #188] @ 9b544 <__cxa_atexit@plt+0x8e8b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #184] @ 9b548 <__cxa_atexit@plt+0x8e8bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #180] @ 9b54c <__cxa_atexit@plt+0x8e8c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #176] @ 9b550 <__cxa_atexit@plt+0x8e8c4> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #160] @ 9b554 <__cxa_atexit@plt+0x8e8c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + mov r5, r6 │ │ │ │ + str r8, [r5, #16]! │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r5, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r9, r1, #6 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r0, pc, #120, 20 @ 0x78000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9b428 <__cxa_atexit@plt+0x8e79c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r0, pc, #76, 20 @ 0x4c000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + tsteq r1, #248, 20 @ 0xf8000 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, ror #4 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + rsceq r0, pc, #0, 10 │ │ │ │ + tsteq r1, #120, 20 @ 0x78000 │ │ │ │ + rsceq r0, pc, #124, 14 @ 0x1f00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #168] @ 9b4ec <__cxa_atexit@plt+0x8e860> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 9b4c4 <__cxa_atexit@plt+0x8e838> │ │ │ │ - ldr r3, [pc, #144] @ 9b4f0 <__cxa_atexit@plt+0x8e864> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str sl, [r5, #20] │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #180] @ 9b628 <__cxa_atexit@plt+0x8e99c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r3, [r2, #8] │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9b4d0 <__cxa_atexit@plt+0x8e844> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9b4d8 <__cxa_atexit@plt+0x8e84c> │ │ │ │ - ldr lr, [pc, #104] @ 9b4f8 <__cxa_atexit@plt+0x8e86c> │ │ │ │ + beq 9b610 <__cxa_atexit@plt+0x8e984> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r1, sl │ │ │ │ + bcc 9b618 <__cxa_atexit@plt+0x8e98c> │ │ │ │ + ldr r1, [pc, #128] @ 9b62c <__cxa_atexit@plt+0x8e9a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #124] @ 9b630 <__cxa_atexit@plt+0x8e9a4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #120] @ 9b634 <__cxa_atexit@plt+0x8e9a8> │ │ │ │ add lr, pc, lr │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r2, [r8, #19] │ │ │ │ - ldr sl, [r8, #31] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmda r5, {r0, r2, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [pc, #116] @ 9b638 <__cxa_atexit@plt+0x8e9ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r1, [r2, #-4] │ │ │ │ + ldmib r2, {r1, r3} │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r0, [pc, #92] @ 9b63c <__cxa_atexit@plt+0x8e9b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r6} │ │ │ │ + sub r9, sl, #6 │ │ │ │ + add r8, r8, #1 │ │ │ │ + mov r6, sl │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #16] @ 9b4f4 <__cxa_atexit@plt+0x8e868> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - rsceq r0, pc, #156, 18 @ 0x270000 │ │ │ │ - @ instruction: 0xfffffd44 │ │ │ │ - rsceq r0, pc, #124, 18 @ 0x1f0000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + rsceq r0, pc, #220, 6 @ 0x70000003 │ │ │ │ + tsteq r1, #76, 18 @ 0x130000 │ │ │ │ + rsceq r0, pc, #148, 12 @ 0x9400000 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, #128] @ 9b594 <__cxa_atexit@plt+0x8e908> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9b6cc <__cxa_atexit@plt+0x8ea40> │ │ │ │ + ldr r2, [pc, #112] @ 9b6d8 <__cxa_atexit@plt+0x8ea4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #108] @ 9b6dc <__cxa_atexit@plt+0x8ea50> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #104] @ 9b6e0 <__cxa_atexit@plt+0x8ea54> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #100] @ 9b6e4 <__cxa_atexit@plt+0x8ea58> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #72] @ 9b6e8 <__cxa_atexit@plt+0x8ea5c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str r8, [r0, #16]! │ │ │ │ + add r8, r3, #24 │ │ │ │ + stm r8, {r1, r2, r9} │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + add r8, lr, #1 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + rsceq r0, pc, #32, 6 @ 0x80000000 │ │ │ │ + tsteq r1, #140, 16 @ 0x8c0000 │ │ │ │ + rsceq r0, pc, #44, 4 @ 0xc0000002 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9b778 <__cxa_atexit@plt+0x8eaec> │ │ │ │ + ldr r1, [pc, #112] @ 9b784 <__cxa_atexit@plt+0x8eaf8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #108] @ 9b788 <__cxa_atexit@plt+0x8eafc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #8]! │ │ │ │ + ldr lr, [r2, #-4] │ │ │ │ + ldmib r2, {r0, r9} │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r7, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + add r7, r0, lr │ │ │ │ + str r7, [r3, #8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 9b768 <__cxa_atexit@plt+0x8eadc> │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #48] @ 9b78c <__cxa_atexit@plt+0x8eb00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + str r7, [r5] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 94f50 <__cxa_atexit@plt+0x882c4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + tsteq r1, #164, 18 @ 0x290000 │ │ │ │ + rsceq r0, pc, #204, 8 @ 0xcc000000 │ │ │ │ + rsceq r0, pc, #136, 2 @ 0x22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [pc, #16] @ 9b7bc <__cxa_atexit@plt+0x8eb30> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9b578 <__cxa_atexit@plt+0x8e8ec> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - str r7, [r5, #20] │ │ │ │ - sub r3, r5, #16 │ │ │ │ + add sl, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 94f50 <__cxa_atexit@plt+0x882c4> │ │ │ │ + rsceq r0, pc, #124, 8 @ 0x7c000000 │ │ │ │ + rsceq pc, lr, #76, 28 @ 0x4c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9b7f4 <__cxa_atexit@plt+0x8eb68> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 9b7fc <__cxa_atexit@plt+0x8eb70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 8e238 <__cxa_atexit@plt+0x815ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #64, 14 @ 0x1000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9b580 <__cxa_atexit@plt+0x8e8f4> │ │ │ │ - ldr lr, [pc, #88] @ 9b59c <__cxa_atexit@plt+0x8e910> │ │ │ │ + bhi 9b8cc <__cxa_atexit@plt+0x8ec40> │ │ │ │ + ldr r7, [pc, #212] @ 9b8f4 <__cxa_atexit@plt+0x8ec68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r7, r9, #3 │ │ │ │ + beq 9b8a8 <__cxa_atexit@plt+0x8ec1c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 9b8b8 <__cxa_atexit@plt+0x8ec2c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #52 @ 0x34 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 9b8dc <__cxa_atexit@plt+0x8ec50> │ │ │ │ + ldr r7, [pc, #184] @ 9b904 <__cxa_atexit@plt+0x8ec78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ + ldr r1, [r9, #6] │ │ │ │ + ldr lr, [pc, #172] @ 9b908 <__cxa_atexit@plt+0x8ec7c> │ │ │ │ add lr, pc, lr │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r2, [r8, #19] │ │ │ │ - ldr sl, [r8, #31] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmda r5, {r0, r2, sl} │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r8, [pc, #156] @ 9b90c <__cxa_atexit@plt+0x8ec80> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #12] @ 9b598 <__cxa_atexit@plt+0x8e90c> │ │ │ │ + ldr r7, [pc, #60] @ 9b8fc <__cxa_atexit@plt+0x8ec70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #56] @ 9b900 <__cxa_atexit@plt+0x8ec74> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 9b8f8 <__cxa_atexit@plt+0x8ec6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - rsceq r0, pc, #244, 16 @ 0xf40000 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - rsceq r0, pc, #216, 16 @ 0xd80000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r7, #52 @ 0x34 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + rsceq r0, pc, #8, 8 @ 0x8000000 │ │ │ │ + rsceq r0, pc, #208 @ 0xd0 │ │ │ │ + rsceq r0, pc, #200 @ 0xc8 │ │ │ │ + @ instruction: 0xfffffba8 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + tsteq r1, #188, 12 @ 0xbc00000 │ │ │ │ + rsceq r0, pc, #196, 6 @ 0x10000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9b600 <__cxa_atexit@plt+0x8e974> │ │ │ │ - ldr lr, [pc, #72] @ 9b614 <__cxa_atexit@plt+0x8e988> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9b994 <__cxa_atexit@plt+0x8ed08> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9b9ac <__cxa_atexit@plt+0x8ed20> │ │ │ │ + ldr r8, [pc, #132] @ 9b9c4 <__cxa_atexit@plt+0x8ed38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #128] @ 9b9c8 <__cxa_atexit@plt+0x8ed3c> │ │ │ │ add lr, pc, lr │ │ │ │ - str sl, [r5, #8] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r2, [r8, #19] │ │ │ │ - ldr sl, [r8, #31] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmda r5, {r0, r2, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #12] @ 9b618 <__cxa_atexit@plt+0x8e98c> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #104] @ 9b9cc <__cxa_atexit@plt+0x8ed40> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #32] @ 9b9bc <__cxa_atexit@plt+0x8ed30> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 9b9c0 <__cxa_atexit@plt+0x8ed34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - rsceq r0, pc, #116, 16 @ 0x740000 │ │ │ │ - rsceq r0, pc, #12, 18 @ 0x30000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9b684 <__cxa_atexit@plt+0x8e9f8> │ │ │ │ - ldr r3, [pc, #84] @ 9b694 <__cxa_atexit@plt+0x8ea08> │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq pc, lr, #244, 30 @ 0x3d0 │ │ │ │ + rsceq pc, lr, #232, 30 @ 0x3a0 │ │ │ │ + @ instruction: 0xfffffab4 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + tsteq r1, #200, 10 @ 0x32000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9ba04 <__cxa_atexit@plt+0x8ed78> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #24] @ 9ba0c <__cxa_atexit@plt+0x8ed80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #52, 10 @ 0xd000000 │ │ │ │ + rsceq r0, pc, #216, 4 @ 0x8000000d │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9babc <__cxa_atexit@plt+0x8ee30> │ │ │ │ + ldr r6, [pc, #164] @ 9bad8 <__cxa_atexit@plt+0x8ee4c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq 9ba94 <__cxa_atexit@plt+0x8ee08> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 9baa4 <__cxa_atexit@plt+0x8ee18> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9bac8 <__cxa_atexit@plt+0x8ee3c> │ │ │ │ + ldr r3, [pc, #120] @ 9bae4 <__cxa_atexit@plt+0x8ee58> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9b674 <__cxa_atexit@plt+0x8e9e8> │ │ │ │ - ldr r7, [pc, #64] @ 9b698 <__cxa_atexit@plt+0x8ea0c> │ │ │ │ + ldr r2, [pc, #116] @ 9bae8 <__cxa_atexit@plt+0x8ee5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + b 9b80c <__cxa_atexit@plt+0x8eb80> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 9badc <__cxa_atexit@plt+0x8ee50> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [pc, #44] @ 9bae0 <__cxa_atexit@plt+0x8ee54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9b69c <__cxa_atexit@plt+0x8ea10> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + rsceq r0, pc, #68 @ 0x44 │ │ │ │ + rsceq r0, pc, #60 @ 0x3c │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + rsceq r0, pc, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 9bb48 <__cxa_atexit@plt+0x8eebc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9bb64 <__cxa_atexit@plt+0x8eed8> │ │ │ │ + ldr r3, [pc, #88] @ 9bb78 <__cxa_atexit@plt+0x8eeec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #84] @ 9bb7c <__cxa_atexit@plt+0x8eef0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + b 9b80c <__cxa_atexit@plt+0x8eb80> │ │ │ │ + ldr r7, [pc, #32] @ 9bb70 <__cxa_atexit@plt+0x8eee4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 9bb74 <__cxa_atexit@plt+0x8eee8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq pc, lr, #160, 30 @ 0x280 │ │ │ │ + rsceq pc, lr, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r0, pc, #188, 16 @ 0xbc0000 │ │ │ │ - rsceq r0, pc, #140, 16 @ 0x8c0000 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + rsceq pc, lr, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 9b6c8 <__cxa_atexit@plt+0x8ea3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r0, pc, #96, 16 @ 0x600000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9b6f4 <__cxa_atexit@plt+0x8ea68> │ │ │ │ + ldr r3, [pc, #16] @ 9bba4 <__cxa_atexit@plt+0x8ef18> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ 9b6f8 <__cxa_atexit@plt+0x8ea6c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r1, #68, 16 @ 0x440000 │ │ │ │ - rsceq r0, pc, #20, 16 @ 0x140000 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + rsceq pc, lr, #12, 30 @ 0x30 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 9b730 <__cxa_atexit@plt+0x8eaa4> │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r2, [pc, #28] @ 9b73c <__cxa_atexit@plt+0x8eab0> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9bbe4 <__cxa_atexit@plt+0x8ef58> │ │ │ │ + ldr r2, [pc, #44] @ 9bbf4 <__cxa_atexit@plt+0x8ef68> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + ldr r7, [pc, #40] @ 9bbf8 <__cxa_atexit@plt+0x8ef6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + ldr r0, [pc, #32] @ 9bbfc <__cxa_atexit@plt+0x8ef70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r0, pc, #208, 14 @ 0x3400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 9bc00 <__cxa_atexit@plt+0x8ef74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq pc, lr, #160, 28 @ 0xa00 │ │ │ │ + rsceq pc, lr, #148, 28 @ 0x940 │ │ │ │ + rsceq r0, pc, #60, 2 │ │ │ │ + rsceq r0, pc, #8, 2 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #120] @ 9b7cc <__cxa_atexit@plt+0x8eb40> │ │ │ │ + ldr r3, [pc, #28] @ 9bc34 <__cxa_atexit@plt+0x8efa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr r2, [pc, #20] @ 9bc38 <__cxa_atexit@plt+0x8efac> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f370c <__cxa_atexit@plt+0x3e6a80> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq pc, lr, #184, 22 @ 0x2e000 │ │ │ │ + rsceq r0, pc, #192 @ 0xc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9b7ac <__cxa_atexit@plt+0x8eb20> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #17 │ │ │ │ - bne 9b7b8 <__cxa_atexit@plt+0x8eb2c> │ │ │ │ - ldr r3, [pc, #72] @ 9b7d0 <__cxa_atexit@plt+0x8eb44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 9b7d4 <__cxa_atexit@plt+0x8eb48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #60] @ 9b7d8 <__cxa_atexit@plt+0x8eb4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r5, [r2, #7] │ │ │ │ + ldr r2, [pc, #160] @ 9bd00 <__cxa_atexit@plt+0x8f074> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 9bcd0 <__cxa_atexit@plt+0x8f044> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 9bcd8 <__cxa_atexit@plt+0x8f04c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9bcf0 <__cxa_atexit@plt+0x8f064> │ │ │ │ + ldr lr, [pc, #120] @ 9bd0c <__cxa_atexit@plt+0x8f080> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #116] @ 9bd10 <__cxa_atexit@plt+0x8f084> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + ldr r0, [r3] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str lr, [r3, #-4] │ │ │ │ + str r6, [r3] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r6, [pc, #80] @ 9bd14 <__cxa_atexit@plt+0x8f088> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 9b7dc <__cxa_atexit@plt+0x8eb50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5], #4 │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 3ffb44 <__cxa_atexit@plt+0x3f2eb8> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - rsceq r0, pc, #124, 14 @ 0x1f00000 │ │ │ │ - tsteq r1, #184, 24 @ 0xb800 │ │ │ │ - tsteq r1, #192, 24 @ 0xc000 │ │ │ │ - tsteq r1, #128, 20 @ 0x80000 │ │ │ │ - rsceq r0, pc, #48, 14 @ 0xc00000 │ │ │ │ + ldr r7, [pc, #36] @ 9bd04 <__cxa_atexit@plt+0x8f078> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r3, #4 │ │ │ │ + ldr r0, [pc, #28] @ 9bd08 <__cxa_atexit@plt+0x8f07c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + rsceq pc, lr, #20, 26 @ 0x500 │ │ │ │ + rsceq pc, lr, #8, 26 @ 0x200 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + tsteq r1, #204, 4 @ 0xc000000c │ │ │ │ + rsceq pc, lr, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #17 │ │ │ │ - bne 9b82c <__cxa_atexit@plt+0x8eba0> │ │ │ │ - ldr r3, [pc, #64] @ 9b848 <__cxa_atexit@plt+0x8ebbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 9b84c <__cxa_atexit@plt+0x8ebc0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #52] @ 9b850 <__cxa_atexit@plt+0x8ebc4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9bd84 <__cxa_atexit@plt+0x8f0f8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9bd9c <__cxa_atexit@plt+0x8f110> │ │ │ │ + ldr lr, [pc, #108] @ 9bdb4 <__cxa_atexit@plt+0x8f128> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #104] @ 9bdb8 <__cxa_atexit@plt+0x8f12c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r6, [pc, #68] @ 9bdbc <__cxa_atexit@plt+0x8f130> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ + ldr r7, [pc, #32] @ 9bdac <__cxa_atexit@plt+0x8f120> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r3, [pc, #16] @ 9b844 <__cxa_atexit@plt+0x8ebb8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r0, [pc, #24] @ 9bdb0 <__cxa_atexit@plt+0x8f124> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq pc, lr, #104, 24 @ 0x6800 │ │ │ │ + rsceq pc, lr, #92, 24 @ 0x5c00 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + tsteq r1, #24, 4 @ 0x80000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3ffb44 <__cxa_atexit@plt+0x3f2eb8> │ │ │ │ - tsteq r1, #12, 20 @ 0xc000 │ │ │ │ - rsceq r0, pc, #252, 12 @ 0xfc00000 │ │ │ │ - tsteq r1, #56, 24 @ 0x3800 │ │ │ │ - tsteq r1, #64, 24 @ 0x4000 │ │ │ │ - rsceq r0, pc, #240, 12 @ 0xf000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + rsceq pc, lr, #72, 30 @ 0x120 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 9be54 <__cxa_atexit@plt+0x8f1c8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9be4c <__cxa_atexit@plt+0x8f1c0> │ │ │ │ + ldr r7, [pc, #104] @ 9be74 <__cxa_atexit@plt+0x8f1e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9be5c <__cxa_atexit@plt+0x8f1d0> │ │ │ │ + ldr r2, [pc, #84] @ 9be7c <__cxa_atexit@plt+0x8f1f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #80] @ 9be80 <__cxa_atexit@plt+0x8f1f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r1, #6 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ 9be84 <__cxa_atexit@plt+0x8f1f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 9be78 <__cxa_atexit@plt+0x8f1ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, #6 │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #24, 2 │ │ │ │ + rsceq pc, lr, #196, 28 @ 0xc40 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + rsceq pc, lr, #64, 24 @ 0x4000 │ │ │ │ + rsceq pc, lr, #44, 24 @ 0x2c00 │ │ │ │ + rsceq pc, lr, #180, 28 @ 0xb40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9b8d8 <__cxa_atexit@plt+0x8ec4c> │ │ │ │ - ldr r7, [pc, #112] @ 9b8e8 <__cxa_atexit@plt+0x8ec5c> │ │ │ │ + bhi 9becc <__cxa_atexit@plt+0x8f240> │ │ │ │ + ldr r7, [pc, #48] @ 9bedc <__cxa_atexit@plt+0x8f250> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 9b8c0 <__cxa_atexit@plt+0x8ec34> │ │ │ │ - ldr r1, [pc, #92] @ 9b8ec <__cxa_atexit@plt+0x8ec60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9b8d0 <__cxa_atexit@plt+0x8ec44> │ │ │ │ - ldr r1, [pc, #64] @ 9b8f0 <__cxa_atexit@plt+0x8ec64> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r3] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + beq 9bec0 <__cxa_atexit@plt+0x8f234> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9bef0 <__cxa_atexit@plt+0x8f264> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9b8f4 <__cxa_atexit@plt+0x8ec68> │ │ │ │ + ldr r7, [pc, #12] @ 9bee0 <__cxa_atexit@plt+0x8f254> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - rsceq r0, pc, #124, 12 @ 0x7c00000 │ │ │ │ - rsceq r0, pc, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq pc, lr, #132, 28 @ 0x840 │ │ │ │ + rsceq pc, lr, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r2, [pc, #64] @ 9b958 <__cxa_atexit@plt+0x8eccc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 9bf84 <__cxa_atexit@plt+0x8f2f8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmp r7, #1 │ │ │ │ + ble 9bf6c <__cxa_atexit@plt+0x8f2e0> │ │ │ │ + ldr r7, [pc, #148] @ 9bfb0 <__cxa_atexit@plt+0x8f324> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #144] @ 9bfb4 <__cxa_atexit@plt+0x8f328> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #136] @ 9bfb8 <__cxa_atexit@plt+0x8f32c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + str r2, [r3, #12] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9b94c <__cxa_atexit@plt+0x8ecc0> │ │ │ │ - ldr r2, [pc, #40] @ 9b95c <__cxa_atexit@plt+0x8ecd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + sub r7, r6, #6 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2], #-32 @ 0xffffffe0 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9bf94 <__cxa_atexit@plt+0x8f308> │ │ │ │ + ldr r7, [pc, #108] @ 9bfc8 <__cxa_atexit@plt+0x8f33c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 982a4 <__cxa_atexit@plt+0x8b618> │ │ │ │ + ldr r7, [pc, #80] @ 9bfc4 <__cxa_atexit@plt+0x8f338> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #32] @ 9bfbc <__cxa_atexit@plt+0x8f330> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #28] @ 9bfc0 <__cxa_atexit@plt+0x8f334> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r0, pc, #232, 10 @ 0x3a000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9b988 <__cxa_atexit@plt+0x8ecfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r0, pc, #188, 10 @ 0x2f000000 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + tsteq r1, #108 @ 0x6c │ │ │ │ + tsteq r1, #252, 30 @ 0x3f0 │ │ │ │ + rsceq pc, lr, #88, 24 @ 0x5800 │ │ │ │ + rsceq pc, lr, #148, 26 @ 0x2500 │ │ │ │ + tsteq r1, #232, 30 @ 0x3a0 │ │ │ │ + rsceq pc, lr, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9b9b4 <__cxa_atexit@plt+0x8ed28> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov sl, r7 │ │ │ │ - b d9ae4 <__cxa_atexit@plt+0xcce58> │ │ │ │ - rsceq r0, pc, #64, 8 @ 0x40000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #20] @ 9b9e4 <__cxa_atexit@plt+0x8ed58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #16] @ 9b9e8 <__cxa_atexit@plt+0x8ed5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r0, pc, #184, 10 @ 0x2e000000 │ │ │ │ - tsteq r1, #104, 16 @ 0x680000 │ │ │ │ - rsceq r0, pc, #200, 10 @ 0x32000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3a74 <__cxa_atexit@plt+0x3e6de8> │ │ │ │ + rsceq pc, lr, #88, 26 @ 0x1600 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9ba54 <__cxa_atexit@plt+0x8edc8> │ │ │ │ - ldr r3, [pc, #84] @ 9ba64 <__cxa_atexit@plt+0x8edd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + bhi 9c018 <__cxa_atexit@plt+0x8f38c> │ │ │ │ + ldr r7, [pc, #40] @ 9c030 <__cxa_atexit@plt+0x8f3a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 982a4 <__cxa_atexit@plt+0x8b618> │ │ │ │ + ldr r7, [pc, #20] @ 9c034 <__cxa_atexit@plt+0x8f3a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #16] @ 9c038 <__cxa_atexit@plt+0x8f3ac> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, lr, #48, 26 @ 0xc00 │ │ │ │ + rsceq pc, lr, #212, 22 @ 0x35000 │ │ │ │ + rsceq pc, lr, #16, 26 @ 0x400 │ │ │ │ + rsceq pc, lr, #224, 24 @ 0xe000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9c0b4 <__cxa_atexit@plt+0x8f428> │ │ │ │ + ldr r7, [pc, #116] @ 9c0d4 <__cxa_atexit@plt+0x8f448> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ tst r8, #3 │ │ │ │ - beq 9ba44 <__cxa_atexit@plt+0x8edb8> │ │ │ │ - ldr r7, [pc, #64] @ 9ba68 <__cxa_atexit@plt+0x8eddc> │ │ │ │ + beq 9c0a4 <__cxa_atexit@plt+0x8f418> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9c0c4 <__cxa_atexit@plt+0x8f438> │ │ │ │ + ldr r5, [pc, #92] @ 9c0e0 <__cxa_atexit@plt+0x8f454> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #88] @ 9c0e4 <__cxa_atexit@plt+0x8f458> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + str r8, [r2] │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r0, [pc, #76] @ 9c0e8 <__cxa_atexit@plt+0x8f45c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9ba6c <__cxa_atexit@plt+0x8ede0> │ │ │ │ + ldr r7, [pc, #32] @ 9c0dc <__cxa_atexit@plt+0x8f450> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r0, pc, #120, 10 @ 0x1e000000 │ │ │ │ - rsceq r0, pc, #72, 10 @ 0x12000000 │ │ │ │ + ldr r7, [pc, #12] @ 9c0d8 <__cxa_atexit@plt+0x8f44c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq pc, lr, #92, 24 @ 0x5c00 │ │ │ │ + rsceq pc, lr, #172, 24 @ 0xac00 │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + rsceq pc, lr, #228, 18 @ 0x390000 │ │ │ │ + rsceq pc, lr, #212, 18 @ 0x350000 │ │ │ │ + rsceq pc, lr, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 9ba98 <__cxa_atexit@plt+0x8ee0c> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9c12c <__cxa_atexit@plt+0x8f4a0> │ │ │ │ + ldr r2, [pc, #48] @ 9c140 <__cxa_atexit@plt+0x8f4b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r0, pc, #28, 10 @ 0x7000000 │ │ │ │ + ldr r7, [pc, #44] @ 9c144 <__cxa_atexit@plt+0x8f4b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r5, {r2, r8} │ │ │ │ + ldr r0, [pc, #36] @ 9c148 <__cxa_atexit@plt+0x8f4bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 9c14c <__cxa_atexit@plt+0x8f4c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffafc │ │ │ │ + rsceq pc, lr, #88, 18 @ 0x160000 │ │ │ │ + rsceq pc, lr, #76, 18 @ 0x130000 │ │ │ │ + rsceq pc, lr, #244, 22 @ 0x3d000 │ │ │ │ + rsceq pc, lr, #24, 24 @ 0x1800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9c184 <__cxa_atexit@plt+0x8f4f8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 9c18c <__cxa_atexit@plt+0x8f500> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 9c3c4 <__cxa_atexit@plt+0x8f738> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #176, 26 @ 0x2c00 │ │ │ │ + rsceq pc, lr, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9c1c4 <__cxa_atexit@plt+0x8f538> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 9c1cc <__cxa_atexit@plt+0x8f540> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 8e490 <__cxa_atexit@plt+0x81804> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #112, 26 @ 0x1c00 │ │ │ │ + rsceq pc, lr, #152, 22 @ 0x26000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #24 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 9c288 <__cxa_atexit@plt+0x8f5fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9c294 <__cxa_atexit@plt+0x8f608> │ │ │ │ + ldr lr, [pc, #160] @ 9c2a4 <__cxa_atexit@plt+0x8f618> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #152] @ 9c2a8 <__cxa_atexit@plt+0x8f61c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r9, [pc, #128] @ 9c2ac <__cxa_atexit@plt+0x8f620> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr lr, [pc, #116] @ 9c2b0 <__cxa_atexit@plt+0x8f624> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #112] @ 9c2b4 <__cxa_atexit@plt+0x8f628> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr ip, [pc, #100] @ 9c2b8 <__cxa_atexit@plt+0x8f62c> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r5, r5, #20 │ │ │ │ + stm r5, {r1, r2, r8} │ │ │ │ + mov r2, r3 │ │ │ │ + str r9, [r2, #16]! │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + add r8, ip, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + tsteq r1, #24, 26 @ 0x600 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + tsteq r1, #240, 24 @ 0xf000 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + rsceq pc, lr, #52, 14 @ 0xd00000 │ │ │ │ + rsceq pc, lr, #112, 12 @ 0x7000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9bac4 <__cxa_atexit@plt+0x8ee38> │ │ │ │ + ldr r3, [pc, #20] @ 9c2e4 <__cxa_atexit@plt+0x8f658> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ 9bac8 <__cxa_atexit@plt+0x8ee3c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r1, #116, 8 @ 0x74000000 │ │ │ │ - rsceq r0, pc, #220, 8 @ 0xdc000000 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 3f39a4 <__cxa_atexit@plt+0x3e6d18> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq pc, lr, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 9bb00 <__cxa_atexit@plt+0x8ee74> │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r2, [pc, #28] @ 9bb0c <__cxa_atexit@plt+0x8ee80> │ │ │ │ + ldr r2, [pc, #68] @ 9c340 <__cxa_atexit@plt+0x8f6b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r3] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 9c334 <__cxa_atexit@plt+0x8f6a8> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [pc, #36] @ 9c344 <__cxa_atexit@plt+0x8f6b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r2, [r5, #8] │ │ │ │ + add sl, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r0, pc, #152, 8 @ 0x98000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r8, r7 │ │ │ │ + b 95744 <__cxa_atexit@plt+0x88ab8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsceq pc, lr, #8, 18 @ 0x20000 │ │ │ │ + rsceq pc, lr, #228, 10 @ 0x39000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 9bb8c <__cxa_atexit@plt+0x8ef00> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [pc, #16] @ 9c374 <__cxa_atexit@plt+0x8f6e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9bb60 <__cxa_atexit@plt+0x8eed4> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #12 │ │ │ │ - bne 9bb6c <__cxa_atexit@plt+0x8eee0> │ │ │ │ - ldr r7, [pc, #56] @ 9bb90 <__cxa_atexit@plt+0x8ef04> │ │ │ │ + str r3, [r5] │ │ │ │ + add sl, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 95744 <__cxa_atexit@plt+0x88ab8> │ │ │ │ + rsceq pc, lr, #196, 16 @ 0xc40000 │ │ │ │ + rsceq pc, lr, #168, 4 @ 0x8000000a │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9c3ac <__cxa_atexit@plt+0x8f720> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 9c3b4 <__cxa_atexit@plt+0x8f728> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 8e490 <__cxa_atexit@plt+0x81804> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #136, 22 @ 0x22000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9c484 <__cxa_atexit@plt+0x8f7f8> │ │ │ │ + ldr r7, [pc, #212] @ 9c4ac <__cxa_atexit@plt+0x8f820> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r7, r9, #3 │ │ │ │ + beq 9c460 <__cxa_atexit@plt+0x8f7d4> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 9c470 <__cxa_atexit@plt+0x8f7e4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #52 @ 0x34 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 9c494 <__cxa_atexit@plt+0x8f808> │ │ │ │ + ldr r7, [pc, #184] @ 9c4bc <__cxa_atexit@plt+0x8f830> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ + ldr r1, [r9, #6] │ │ │ │ + ldr lr, [pc, #172] @ 9c4c0 <__cxa_atexit@plt+0x8f834> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r8, [pc, #164] @ 9c4c4 <__cxa_atexit@plt+0x8f838> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 9bb94 <__cxa_atexit@plt+0x8ef08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 9bb98 <__cxa_atexit@plt+0x8ef0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr sl, [r5], #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r0, pc, #176, 2 @ 0x2c │ │ │ │ - rsceq r0, pc, #20, 8 @ 0x14000000 │ │ │ │ - tsteq r1, #196, 12 @ 0xc400000 │ │ │ │ - rsceq r0, pc, #12, 8 @ 0xc000000 │ │ │ │ + ldr r7, [pc, #60] @ 9c4b4 <__cxa_atexit@plt+0x8f828> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #56] @ 9c4b8 <__cxa_atexit@plt+0x8f82c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 9c4b0 <__cxa_atexit@plt+0x8f824> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #52 @ 0x34 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + rsceq pc, lr, #228, 16 @ 0xe40000 │ │ │ │ + rsceq pc, lr, #24, 10 @ 0x6000000 │ │ │ │ + rsceq pc, lr, #16, 10 @ 0x4000000 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + tsteq r1, #12, 22 @ 0x3000 │ │ │ │ + rsceq pc, lr, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #12 │ │ │ │ - bne 9bbcc <__cxa_atexit@plt+0x8ef40> │ │ │ │ - ldr r7, [pc, #52] @ 9bbf8 <__cxa_atexit@plt+0x8ef6c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9c550 <__cxa_atexit@plt+0x8f8c4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9c568 <__cxa_atexit@plt+0x8f8dc> │ │ │ │ + ldr r8, [pc, #136] @ 9c580 <__cxa_atexit@plt+0x8f8f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #132] @ 9c584 <__cxa_atexit@plt+0x8f8f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #108] @ 9c588 <__cxa_atexit@plt+0x8f8fc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #32] @ 9c578 <__cxa_atexit@plt+0x8f8ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 9c57c <__cxa_atexit@plt+0x8f8f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 9bbf0 <__cxa_atexit@plt+0x8ef64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ 9bbf4 <__cxa_atexit@plt+0x8ef68> │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq pc, lr, #56, 8 @ 0x38000000 │ │ │ │ + rsceq pc, lr, #44, 8 @ 0x2c000000 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + tsteq r1, #16, 20 @ 0x10000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9c5c0 <__cxa_atexit@plt+0x8f934> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #24] @ 9c5c8 <__cxa_atexit@plt+0x8f93c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r0, pc, #180, 6 @ 0xd0000002 │ │ │ │ - tsteq r1, #100, 12 @ 0x6400000 │ │ │ │ - rsceq r0, pc, #68, 2 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9bc74 <__cxa_atexit@plt+0x8efe8> │ │ │ │ - ldr r3, [pc, #104] @ 9bc84 <__cxa_atexit@plt+0x8eff8> │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3584 <__cxa_atexit@plt+0x3e68f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #120, 18 @ 0x1e0000 │ │ │ │ + rsceq pc, lr, #176, 14 @ 0x2c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9c678 <__cxa_atexit@plt+0x8f9ec> │ │ │ │ + ldr r6, [pc, #164] @ 9c694 <__cxa_atexit@plt+0x8fa08> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq 9c650 <__cxa_atexit@plt+0x8f9c4> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 9c660 <__cxa_atexit@plt+0x8f9d4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9c684 <__cxa_atexit@plt+0x8f9f8> │ │ │ │ + ldr r3, [pc, #120] @ 9c6a0 <__cxa_atexit@plt+0x8fa14> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9bc58 <__cxa_atexit@plt+0x8efcc> │ │ │ │ - ldr r2, [pc, #88] @ 9bc88 <__cxa_atexit@plt+0x8effc> │ │ │ │ + ldr r2, [pc, #116] @ 9c6a4 <__cxa_atexit@plt+0x8fa18> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9bc68 <__cxa_atexit@plt+0x8efdc> │ │ │ │ - ldr r7, [pc, #64] @ 9bc8c <__cxa_atexit@plt+0x8f000> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + b 9c3c4 <__cxa_atexit@plt+0x8f738> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9bc90 <__cxa_atexit@plt+0x8f004> │ │ │ │ + ldr r7, [pc, #48] @ 9c698 <__cxa_atexit@plt+0x8fa0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [pc, #44] @ 9c69c <__cxa_atexit@plt+0x8fa10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - tsteq r1, #36, 6 @ 0x90000000 │ │ │ │ - rsceq r0, pc, #96, 6 @ 0x80000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #52] @ 9bcd8 <__cxa_atexit@plt+0x8f04c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9bccc <__cxa_atexit@plt+0x8f040> │ │ │ │ - ldr r7, [pc, #28] @ 9bcdc <__cxa_atexit@plt+0x8f050> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + rsceq pc, lr, #52, 10 @ 0xd000000 │ │ │ │ + rsceq pc, lr, #44, 10 @ 0xb000000 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + rsceq pc, lr, #212, 12 @ 0xd400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 9c704 <__cxa_atexit@plt+0x8fa78> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9c720 <__cxa_atexit@plt+0x8fa94> │ │ │ │ + ldr r3, [pc, #88] @ 9c734 <__cxa_atexit@plt+0x8faa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #84] @ 9c738 <__cxa_atexit@plt+0x8faac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + b 9c3c4 <__cxa_atexit@plt+0x8f738> │ │ │ │ + ldr r7, [pc, #32] @ 9c72c <__cxa_atexit@plt+0x8faa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 9c730 <__cxa_atexit@plt+0x8faa4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, #176, 4 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq pc, lr, #144, 8 @ 0x90000000 │ │ │ │ + rsceq pc, lr, #132, 8 @ 0x84000000 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + rsceq pc, lr, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9bcfc <__cxa_atexit@plt+0x8f070> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - tsteq r1, #128, 4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - bl bd80 │ │ │ │ - ldr r7, [pc, #12] @ 9bd28 <__cxa_atexit@plt+0x8f09c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - tsteq r1, #124, 4 @ 0xc0000007 │ │ │ │ - rsceq r0, pc, #56, 6 @ 0xe0000000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 9c760 <__cxa_atexit@plt+0x8fad4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + rsceq pc, lr, #68, 8 @ 0x44000000 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9bdbc <__cxa_atexit@plt+0x8f130> │ │ │ │ - ldr r2, [pc, #116] @ 9bdc4 <__cxa_atexit@plt+0x8f138> │ │ │ │ + bhi 9c7a0 <__cxa_atexit@plt+0x8fb14> │ │ │ │ + ldr r2, [pc, #44] @ 9c7b0 <__cxa_atexit@plt+0x8fb24> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - stmdb r5, {r2, r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9bda0 <__cxa_atexit@plt+0x8f114> │ │ │ │ - ldr r1, [pc, #96] @ 9bdc8 <__cxa_atexit@plt+0x8f13c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #-4]! │ │ │ │ - str r1, [r2, #-8] │ │ │ │ - str r9, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9bdb0 <__cxa_atexit@plt+0x8f124> │ │ │ │ - ldr r3, [pc, #64] @ 9bdcc <__cxa_atexit@plt+0x8f140> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 18c2b84 <__cxa_atexit@plt+0x18b5ef8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #40] @ 9c7b4 <__cxa_atexit@plt+0x8fb28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + ldr r0, [pc, #32] @ 9c7b8 <__cxa_atexit@plt+0x8fb2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 9c7bc <__cxa_atexit@plt+0x8fb30> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r0, pc, #152, 4 @ 0x80000009 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq pc, lr, #232, 6 @ 0xa0000003 │ │ │ │ + rsceq pc, lr, #220, 6 @ 0x70000003 │ │ │ │ + rsceq pc, lr, #20, 12 @ 0x1400000 │ │ │ │ + rsceq pc, lr, #224, 10 @ 0x38000000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #64] @ 9be24 <__cxa_atexit@plt+0x8f198> │ │ │ │ + ldr r3, [pc, #28] @ 9c7f0 <__cxa_atexit@plt+0x8fb64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr r2, [pc, #20] @ 9c7f4 <__cxa_atexit@plt+0x8fb68> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f370c <__cxa_atexit@plt+0x3e6a80> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq lr, lr, #252, 30 @ 0x3f0 │ │ │ │ + rsceq pc, lr, #152, 10 @ 0x26000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9be1c <__cxa_atexit@plt+0x8f190> │ │ │ │ - ldr r2, [pc, #32] @ 9be28 <__cxa_atexit@plt+0x8f19c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r5, [r2, #7] │ │ │ │ + ldr r2, [pc, #160] @ 9c8bc <__cxa_atexit@plt+0x8fc30> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 18c2b84 <__cxa_atexit@plt+0x18b5ef8> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 9c88c <__cxa_atexit@plt+0x8fc00> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 9c894 <__cxa_atexit@plt+0x8fc08> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9c8ac <__cxa_atexit@plt+0x8fc20> │ │ │ │ + ldr lr, [pc, #120] @ 9c8c8 <__cxa_atexit@plt+0x8fc3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #116] @ 9c8cc <__cxa_atexit@plt+0x8fc40> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + ldr r0, [r3] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str lr, [r3, #-4] │ │ │ │ + str r6, [r3] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r6, [pc, #80] @ 9c8d0 <__cxa_atexit@plt+0x8fc44> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r0, pc, #60, 4 @ 0xc0000003 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9be54 <__cxa_atexit@plt+0x8f1c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 18c2b84 <__cxa_atexit@plt+0x18b5ef8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9be8c <__cxa_atexit@plt+0x8f200> │ │ │ │ - ldr r2, [pc, #28] @ 9be98 <__cxa_atexit@plt+0x8f20c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r7, [pc, #36] @ 9c8c0 <__cxa_atexit@plt+0x8fc34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r3, #4 │ │ │ │ + ldr r0, [pc, #28] @ 9c8c4 <__cxa_atexit@plt+0x8fc38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r1, #84, 4 @ 0x40000005 │ │ │ │ - rsceq r0, pc, #212, 2 @ 0x35 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r6, r5, #16 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 9bf04 <__cxa_atexit@plt+0x8f278> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + rsceq pc, lr, #88, 2 │ │ │ │ + rsceq pc, lr, #76, 2 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + tsteq r1, #16, 14 @ 0x400000 │ │ │ │ + rsceq pc, lr, #188, 8 @ 0xbc000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9c940 <__cxa_atexit@plt+0x8fcb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9bf10 <__cxa_atexit@plt+0x8f284> │ │ │ │ - ldr r2, [pc, #76] @ 9bf20 <__cxa_atexit@plt+0x8f294> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #64] @ 9bf24 <__cxa_atexit@plt+0x8f298> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r3, r6, #1 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r0, [r5, #4] │ │ │ │ - mov r8, #2048 @ 0x800 │ │ │ │ - mov r9, #16384 @ 0x4000 │ │ │ │ - b f4dc8 <__cxa_atexit@plt+0xe813c> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9c958 <__cxa_atexit@plt+0x8fccc> │ │ │ │ + ldr lr, [pc, #108] @ 9c970 <__cxa_atexit@plt+0x8fce4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #104] @ 9c974 <__cxa_atexit@plt+0x8fce8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r6, [pc, #68] @ 9c978 <__cxa_atexit@plt+0x8fcec> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9bf78 <__cxa_atexit@plt+0x8f2ec> │ │ │ │ - ldr lr, [pc, #60] @ 9bf90 <__cxa_atexit@plt+0x8f304> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ + ldr r7, [pc, #32] @ 9c968 <__cxa_atexit@plt+0x8fcdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 9c96c <__cxa_atexit@plt+0x8fce0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 9bf94 <__cxa_atexit@plt+0x8f308> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r1, #16 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq pc, lr, #172 @ 0xac │ │ │ │ + rsceq pc, lr, #160 @ 0xa0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + tsteq r1, #92, 12 @ 0x5c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9bfe0 <__cxa_atexit@plt+0x8f354> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 9bff8 <__cxa_atexit@plt+0x8f36c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 9bffc <__cxa_atexit@plt+0x8f370> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r1, #152, 30 @ 0x260 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - rsceq r0, pc, #128 @ 0x80 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9c054 <__cxa_atexit@plt+0x8f3c8> │ │ │ │ - ldr r2, [pc, #56] @ 9c064 <__cxa_atexit@plt+0x8f3d8> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + rsceq pc, lr, #32, 8 @ 0x20000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 9ca10 <__cxa_atexit@plt+0x8fd84> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9ca08 <__cxa_atexit@plt+0x8fd7c> │ │ │ │ + ldr r7, [pc, #104] @ 9ca30 <__cxa_atexit@plt+0x8fda4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9ca18 <__cxa_atexit@plt+0x8fd8c> │ │ │ │ + ldr r2, [pc, #84] @ 9ca38 <__cxa_atexit@plt+0x8fdac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #44] @ 9c068 <__cxa_atexit@plt+0x8f3dc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r0, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #80] @ 9ca3c <__cxa_atexit@plt+0x8fdb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r1, #6 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ 9ca40 <__cxa_atexit@plt+0x8fdb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - rsceq pc, lr, #152, 30 @ 0x260 │ │ │ │ - rsceq pc, lr, #216, 30 @ 0x360 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, ip │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9c0ac <__cxa_atexit@plt+0x8f420> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ 9c0bc <__cxa_atexit@plt+0x8f430> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 18ed1a4 <__cxa_atexit@plt+0x18e0518> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #48 @ 0x30 │ │ │ │ - rsceq pc, lr, #132, 30 @ 0x210 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, ip │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9c100 <__cxa_atexit@plt+0x8f474> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ 9c110 <__cxa_atexit@plt+0x8f484> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 18ed1a4 <__cxa_atexit@plt+0x18e0518> │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 9ca34 <__cxa_atexit@plt+0x8fda8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, #6 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #220, 30 @ 0x370 │ │ │ │ - rsceq pc, lr, #60, 30 @ 0xf0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9c178 <__cxa_atexit@plt+0x8f4ec> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r8, [pc, #56] @ 9c184 <__cxa_atexit@plt+0x8f4f8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, #0 │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str r8, [r3, #-16] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r0, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c170 <__cxa_atexit@plt+0x8f4e4> │ │ │ │ - b 9c194 <__cxa_atexit@plt+0x8f508> │ │ │ │ - ldr r0, [r7] │ │ │ │ + tsteq r1, #92, 10 @ 0x17000000 │ │ │ │ + rsceq pc, lr, #156, 6 @ 0x70000002 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + rsceq pc, lr, #136, 2 @ 0x22 │ │ │ │ + rsceq pc, lr, #116, 2 │ │ │ │ + rsceq pc, lr, #140, 6 @ 0x30000002 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9ca88 <__cxa_atexit@plt+0x8fdfc> │ │ │ │ + ldr r7, [pc, #48] @ 9ca98 <__cxa_atexit@plt+0x8fe0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9ca7c <__cxa_atexit@plt+0x8fdf0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9caac <__cxa_atexit@plt+0x8fe20> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 9ca9c <__cxa_atexit@plt+0x8fe10> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq pc, lr, #204, 28 @ 0xcc0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq pc, lr, #92, 6 @ 0x70000001 │ │ │ │ + rsceq pc, lr, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 9c1d0 <__cxa_atexit@plt+0x8f544> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9c21c <__cxa_atexit@plt+0x8f590> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 9c210 <__cxa_atexit@plt+0x8f584> │ │ │ │ - ldr r7, [pc, #100] @ 9c230 <__cxa_atexit@plt+0x8f5a4> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 9cb08 <__cxa_atexit@plt+0x8fe7c> │ │ │ │ + cmp r7, #3 │ │ │ │ + beq 9caf0 <__cxa_atexit@plt+0x8fe64> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 9cb74 <__cxa_atexit@plt+0x8fee8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmp r7, #1 │ │ │ │ + ble 9caf0 <__cxa_atexit@plt+0x8fe64> │ │ │ │ + ldr r7, [pc, #180] @ 9cba0 <__cxa_atexit@plt+0x8ff14> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 9c1ec <__cxa_atexit@plt+0x8f560> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9c21c <__cxa_atexit@plt+0x8f590> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 9c210 <__cxa_atexit@plt+0x8f584> │ │ │ │ - ldr r7, [pc, #60] @ 9c228 <__cxa_atexit@plt+0x8f59c> │ │ │ │ + b 9cb20 <__cxa_atexit@plt+0x8fe94> │ │ │ │ + ldr r7, [pc, #196] @ 9cbbc <__cxa_atexit@plt+0x8ff30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 9cb74 <__cxa_atexit@plt+0x8fee8> │ │ │ │ + ldr r7, [pc, #148] @ 9cbb4 <__cxa_atexit@plt+0x8ff28> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #56] @ 9c22c <__cxa_atexit@plt+0x8f5a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r3, #4] │ │ │ │ + ldr r2, [pc, #124] @ 9cba4 <__cxa_atexit@plt+0x8ff18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #116] @ 9cba8 <__cxa_atexit@plt+0x8ff1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r1, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r3 │ │ │ │ - b 18fdb38 <__cxa_atexit@plt+0x18f0eac> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - rsceq pc, lr, #104, 26 @ 0x1a00 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - rsceq pc, lr, #224, 26 @ 0x3800 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9c2ac <__cxa_atexit@plt+0x8f620> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr lr, [pc, #80] @ 9c2b8 <__cxa_atexit@plt+0x8f62c> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9c2a0 <__cxa_atexit@plt+0x8f614> │ │ │ │ - ldr r7, [pc, #44] @ 9c2bc <__cxa_atexit@plt+0x8f630> │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + sub r7, r6, #6 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2], #-32 @ 0xffffffe0 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9cb84 <__cxa_atexit@plt+0x8fef8> │ │ │ │ + ldr r7, [pc, #84] @ 9cbb8 <__cxa_atexit@plt+0x8ff2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldmdb r3, {r9, sl} │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - mov r7, r8 │ │ │ │ - b f24f4 <__cxa_atexit@plt+0xe5868> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 987a0 <__cxa_atexit@plt+0x8bb14> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #32] @ 9cbac <__cxa_atexit@plt+0x8ff20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #28] @ 9cbb0 <__cxa_atexit@plt+0x8ff24> │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq pc, lr, #88, 26 @ 0x1600 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9c2e8 <__cxa_atexit@plt+0x8f65c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b f24f4 <__cxa_atexit@plt+0xe5868> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + tsteq r1, #104, 8 @ 0x68000000 │ │ │ │ + tsteq r1, #248, 6 @ 0xe0000003 │ │ │ │ + rsceq pc, lr, #124 @ 0x7c │ │ │ │ + rsceq pc, lr, #56, 4 @ 0x80000003 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + rsceq pc, lr, #104, 4 @ 0x80000006 │ │ │ │ + tsteq r1, #100, 8 @ 0x64000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9c308 <__cxa_atexit@plt+0x8f67c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r3, [pc, #20] @ 9cbe4 <__cxa_atexit@plt+0x8ff58> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f3834 <__cxa_atexit@plt+0x3e6ba8> │ │ │ │ + tsteq r1, #144, 16 @ 0x900000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 9cc0c <__cxa_atexit@plt+0x8ff80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f3834 <__cxa_atexit@plt+0x3e6ba8> │ │ │ │ + tsteq r1, #104, 16 @ 0x680000 │ │ │ │ + rsceq pc, lr, #192, 2 @ 0x30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9cc44 <__cxa_atexit@plt+0x8ffb8> │ │ │ │ + ldr r7, [pc, #40] @ 9cc5c <__cxa_atexit@plt+0x8ffd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 987a0 <__cxa_atexit@plt+0x8bb14> │ │ │ │ + ldr r7, [pc, #20] @ 9cc60 <__cxa_atexit@plt+0x8ffd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #16] @ 9cc64 <__cxa_atexit@plt+0x8ffd8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #156, 24 @ 0x9c00 │ │ │ │ - rsceq pc, lr, #36, 26 @ 0x900 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9c3e8 <__cxa_atexit@plt+0x8f75c> │ │ │ │ - ldr r3, [pc, #192] @ 9c3f0 <__cxa_atexit@plt+0x8f764> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9c3bc <__cxa_atexit@plt+0x8f730> │ │ │ │ - ldr r7, [pc, #148] @ 9c3f4 <__cxa_atexit@plt+0x8f768> │ │ │ │ + rsceq pc, lr, #152, 2 @ 0x26 │ │ │ │ + rsceq lr, lr, #188, 30 @ 0x2f0 │ │ │ │ + rsceq pc, lr, #120, 2 │ │ │ │ + rsceq pc, lr, #72, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9cce0 <__cxa_atexit@plt+0x90054> │ │ │ │ + ldr r7, [pc, #116] @ 9cd00 <__cxa_atexit@plt+0x90074> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c3cc <__cxa_atexit@plt+0x8f740> │ │ │ │ - ldr r1, [pc, #108] @ 9c3f8 <__cxa_atexit@plt+0x8f76c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 9c3d8 <__cxa_atexit@plt+0x8f74c> │ │ │ │ - ldr r7, [pc, #84] @ 9c3fc <__cxa_atexit@plt+0x8f770> │ │ │ │ + str r7, [r2] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9ccd0 <__cxa_atexit@plt+0x90044> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9ccf0 <__cxa_atexit@plt+0x90064> │ │ │ │ + ldr r5, [pc, #92] @ 9cd0c <__cxa_atexit@plt+0x90080> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #88] @ 9cd10 <__cxa_atexit@plt+0x90084> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ + str r8, [r2] │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r0, [pc, #76] @ 9cd14 <__cxa_atexit@plt+0x90088> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #32] @ 9cd08 <__cxa_atexit@plt+0x9007c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 9cd04 <__cxa_atexit@plt+0x90078> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - rsceq pc, lr, #52, 24 @ 0x3400 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq pc, lr, #196 @ 0xc4 │ │ │ │ + rsceq pc, lr, #20, 2 │ │ │ │ + @ instruction: 0xfffffb18 │ │ │ │ + rsceq lr, lr, #188, 28 @ 0xbc0 │ │ │ │ + rsceq lr, lr, #172, 28 @ 0xac0 │ │ │ │ + rsceq pc, lr, #156 @ 0x9c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ 9c484 <__cxa_atexit@plt+0x8f7f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - str r5, [r3, #16] │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9cd58 <__cxa_atexit@plt+0x900cc> │ │ │ │ + ldr r2, [pc, #48] @ 9cd6c <__cxa_atexit@plt+0x900e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #44] @ 9cd70 <__cxa_atexit@plt+0x900e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r5, {r2, r8} │ │ │ │ + ldr r0, [pc, #36] @ 9cd74 <__cxa_atexit@plt+0x900e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c470 <__cxa_atexit@plt+0x8f7e4> │ │ │ │ - ldr r1, [pc, #68] @ 9c488 <__cxa_atexit@plt+0x8f7fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 9c478 <__cxa_atexit@plt+0x8f7ec> │ │ │ │ - ldr r7, [pc, #44] @ 9c48c <__cxa_atexit@plt+0x8f800> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 9cd78 <__cxa_atexit@plt+0x900ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + @ instruction: 0xfffffa8c │ │ │ │ + rsceq lr, lr, #48, 28 @ 0x300 │ │ │ │ + rsceq lr, lr, #36, 28 @ 0x240 │ │ │ │ + rsceq pc, lr, #92 @ 0x5c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9cdb4 <__cxa_atexit@plt+0x90128> │ │ │ │ + ldr r3, [pc, #40] @ 9cdcc <__cxa_atexit@plt+0x90140> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq pc, lr, #164, 22 @ 0x29000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #56] @ 9c4e0 <__cxa_atexit@plt+0x8f854> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c4d8 <__cxa_atexit@plt+0x8f84c> │ │ │ │ - ldr r3, [pc, #32] @ 9c4e4 <__cxa_atexit@plt+0x8f858> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 9cdd0 <__cxa_atexit@plt+0x90144> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq pc, lr, #76, 22 @ 0x13000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9c510 <__cxa_atexit@plt+0x8f884> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq pc, lr, #32, 22 @ 0x8000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 9c54c <__cxa_atexit@plt+0x8f8c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c544 <__cxa_atexit@plt+0x8f8b8> │ │ │ │ - b 9c55c <__cxa_atexit@plt+0x8f8d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + tsteq r1, #172, 12 @ 0xac00000 │ │ │ │ + rsceq pc, lr, #72 @ 0x48 │ │ │ │ + sbcseq r4, r1, #220200960 @ 0xd200000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq pc, lr, #228, 20 @ 0xe4000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + sbcseq r4, r1, #262144000 @ 0xfa00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, lr, #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 9ce64 <__cxa_atexit@plt+0x901d8> │ │ │ │ + mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [pc, #196] @ 9c630 <__cxa_atexit@plt+0x8f9a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9c5f0 <__cxa_atexit@plt+0x8f964> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 9c5f8 <__cxa_atexit@plt+0x8f96c> │ │ │ │ - str r2, [r5, #20] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 9c610 <__cxa_atexit@plt+0x8f984> │ │ │ │ - ldr sl, [pc, #132] @ 9c63c <__cxa_atexit@plt+0x8f9b0> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #128] @ 9c640 <__cxa_atexit@plt+0x8f9b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r9, [r2, #2] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - stm r5, {r0, r1, sl} │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub sl, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b f3618 <__cxa_atexit@plt+0xe698c> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9ce5c <__cxa_atexit@plt+0x901d0> │ │ │ │ + ldr r3, [pc, #52] @ 9ce6c <__cxa_atexit@plt+0x901e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 9ce70 <__cxa_atexit@plt+0x901e4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #2 │ │ │ │ + ldr r8, [pc, #32] @ 9ce74 <__cxa_atexit@plt+0x901e8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, sl │ │ │ │ + b 19afd38 <__cxa_atexit@plt+0x19a30ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #56] @ 9c638 <__cxa_atexit@plt+0x8f9ac> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ - ldr r7, [pc, #28] @ 9c634 <__cxa_atexit@plt+0x8f9a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r1, #236, 28 @ 0xec0 │ │ │ │ - rsceq pc, lr, #240, 18 @ 0x3c0000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #236 @ 0xec │ │ │ │ + tsteq r1, #28, 12 @ 0x1c00000 │ │ │ │ + tsteq r1, #20, 12 @ 0x1400000 │ │ │ │ + rsceq lr, lr, #212, 30 @ 0x350 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 9c6bc <__cxa_atexit@plt+0x8fa30> │ │ │ │ - str r2, [r5, #20] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9c6d4 <__cxa_atexit@plt+0x8fa48> │ │ │ │ - ldr sl, [pc, #124] @ 9c6fc <__cxa_atexit@plt+0x8fa70> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #120] @ 9c700 <__cxa_atexit@plt+0x8fa74> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r2, #2] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, sl} │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub sl, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b f3618 <__cxa_atexit@plt+0xe698c> │ │ │ │ - ldr r2, [pc, #52] @ 9c6f8 <__cxa_atexit@plt+0x8fa6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff98c <__cxa_atexit@plt+0x3f2d00> │ │ │ │ - ldr r7, [pc, #24] @ 9c6f4 <__cxa_atexit@plt+0x8fa68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r1, #36, 28 @ 0x240 │ │ │ │ - rsceq pc, lr, #8, 18 @ 0x20000 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9c768 <__cxa_atexit@plt+0x8fadc> │ │ │ │ - ldr sl, [pc, #80] @ 9c780 <__cxa_atexit@plt+0x8faf4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #76] @ 9c784 <__cxa_atexit@plt+0x8faf8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - stm r5, {r0, r1, sl} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub sl, r6, #6 │ │ │ │ - b f3618 <__cxa_atexit@plt+0xe698c> │ │ │ │ - ldr r3, [pc, #24] @ 9c788 <__cxa_atexit@plt+0x8fafc> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9cea8 <__cxa_atexit@plt+0x9021c> │ │ │ │ + ldr r3, [pc, #24] @ 9ceb4 <__cxa_atexit@plt+0x90228> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldrb r8, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - tsteq r1, #116, 26 @ 0x1d00 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9c7a8 <__cxa_atexit@plt+0x8fb1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + b 3f3a7c <__cxa_atexit@plt+0x3e6df0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #252, 14 @ 0x3f00000 │ │ │ │ - rsceq pc, lr, #120, 16 @ 0x780000 │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9c810 <__cxa_atexit@plt+0x8fb84> │ │ │ │ - ldr lr, [pc, #72] @ 9c828 <__cxa_atexit@plt+0x8fb9c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #68] @ 9c82c <__cxa_atexit@plt+0x8fba0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldmda r5, {r0, r7} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ - ldr r3, [pc, #24] @ 9c830 <__cxa_atexit@plt+0x8fba4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffa60 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq pc, lr, #240, 14 @ 0x3c00000 │ │ │ │ - andeq r0, r0, r9, lsr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9c890 <__cxa_atexit@plt+0x8fc04> │ │ │ │ - ldr lr, [pc, #76] @ 9c8a8 <__cxa_atexit@plt+0x8fc1c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - ldr r8, [pc, #68] @ 9c8ac <__cxa_atexit@plt+0x8fc20> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ - ldr r3, [pc, #24] @ 9c8b0 <__cxa_atexit@plt+0x8fc24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffff9e4 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - rsceq pc, lr, #76, 14 @ 0x1300000 │ │ │ │ - andeq r0, r0, r7, asr #1 │ │ │ │ + rsceq lr, lr, #136, 30 @ 0x220 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r3, [pc, #20] @ 9cee0 <__cxa_atexit@plt+0x90254> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f3624 <__cxa_atexit@plt+0x3e6998> │ │ │ │ + tsteq r1, #196 @ 0xc4 │ │ │ │ + rsceq lr, lr, #104, 30 @ 0x1a0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9c900 <__cxa_atexit@plt+0x8fc74> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [pc, #32] @ 9c90c <__cxa_atexit@plt+0x8fc80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - b f4160 <__cxa_atexit@plt+0xe74d4> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9cf24 <__cxa_atexit@plt+0x90298> │ │ │ │ + ldr r3, [pc, #40] @ 9cf34 <__cxa_atexit@plt+0x902a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 9cf38 <__cxa_atexit@plt+0x902ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #192, 22 @ 0x30000 │ │ │ │ - rsceq pc, lr, #208, 12 @ 0xd000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9c950 <__cxa_atexit@plt+0x8fcc4> │ │ │ │ - ldr r2, [pc, #36] @ 9c958 <__cxa_atexit@plt+0x8fccc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 18c84bc <__cxa_atexit@plt+0x18bb830> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9c978 <__cxa_atexit@plt+0x8fcec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #44, 12 @ 0x2c00000 │ │ │ │ - rsceq pc, lr, #112, 12 @ 0x7000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + sbcseq r4, r1, #70254592 @ 0x4300000 │ │ │ │ + rsceq lr, lr, #16, 30 @ 0x40 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, r4, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9ca14 <__cxa_atexit@plt+0x8fd88> │ │ │ │ - ldr r3, [pc, #148] @ 9ca34 <__cxa_atexit@plt+0x8fda8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9ca04 <__cxa_atexit@plt+0x8fd78> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 9ca1c <__cxa_atexit@plt+0x8fd90> │ │ │ │ - ldr r9, [pc, #112] @ 9ca38 <__cxa_atexit@plt+0x8fdac> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #108] @ 9ca3c <__cxa_atexit@plt+0x8fdb0> │ │ │ │ + bhi 9cf98 <__cxa_atexit@plt+0x9030c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9cfa4 <__cxa_atexit@plt+0x90318> │ │ │ │ + ldr lr, [pc, #68] @ 9cfb4 <__cxa_atexit@plt+0x90328> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r0, [r8, #7] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - add r8, lr, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldrb r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #56] @ 9cfb8 <__cxa_atexit@plt+0x9032c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ + b 3f3a7c <__cxa_atexit@plt+0x3e6df0> │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - rsceq pc, lr, #120, 10 @ 0x1e000000 │ │ │ │ - rsceq pc, lr, #176, 10 @ 0x2c000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9ca9c <__cxa_atexit@plt+0x8fe10> │ │ │ │ - ldr r8, [pc, #64] @ 9caa8 <__cxa_atexit@plt+0x8fe1c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #60] @ 9caac <__cxa_atexit@plt+0x8fe20> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r1, r7} │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r8, lr, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - rsceq pc, lr, #216, 8 @ 0xd8000000 │ │ │ │ - rsceq pc, lr, #36, 10 @ 0x9000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9cb10 <__cxa_atexit@plt+0x8fe84> │ │ │ │ - ldr r2, [pc, #68] @ 9cb1c <__cxa_atexit@plt+0x8fe90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 9cb00 <__cxa_atexit@plt+0x8fe74> │ │ │ │ - ldr r7, [pc, #48] @ 9cb20 <__cxa_atexit@plt+0x8fe94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-4]! │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - b 18c6cfc <__cxa_atexit@plt+0x18ba070> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq pc, lr, #180, 8 @ 0xb4000000 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + rsceq lr, lr, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9cb48 <__cxa_atexit@plt+0x8febc> │ │ │ │ + ldr r3, [pc, #28] @ 9cfec <__cxa_atexit@plt+0x90360> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 9cff0 <__cxa_atexit@plt+0x90364> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 18c6cfc <__cxa_atexit@plt+0x18ba070> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3f3624 <__cxa_atexit@plt+0x3e6998> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + tsteq r1, #180, 30 @ 0x2d0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9cb68 <__cxa_atexit@plt+0x8fedc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - tsteq r1, #60, 8 @ 0x3c000000 │ │ │ │ - rsceq pc, lr, #80, 10 @ 0x14000000 │ │ │ │ - andeq r0, r4, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9cbb0 <__cxa_atexit@plt+0x8ff24> │ │ │ │ - ldr r7, [pc, #48] @ 9cbc0 <__cxa_atexit@plt+0x8ff34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r7, [pc, #28] @ 9cbc4 <__cxa_atexit@plt+0x8ff38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r7, [pc, #16] @ 9cbc8 <__cxa_atexit@plt+0x8ff3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r1, #84, 14 @ 0x1500000 │ │ │ │ - rsceq pc, lr, #32, 10 @ 0x8000000 │ │ │ │ - rsceq pc, lr, #244, 8 @ 0xf4000000 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + rsceq lr, lr, #64, 28 @ 0x400 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, r4, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9cc4c <__cxa_atexit@plt+0x8ffc0> │ │ │ │ - mov r9, #16384 @ 0x4000 │ │ │ │ - mov r0, #16384 @ 0x4000 │ │ │ │ - bl bd8c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9cc40 <__cxa_atexit@plt+0x8ffb4> │ │ │ │ - ldr r3, [pc, #80] @ 9cc58 <__cxa_atexit@plt+0x8ffcc> │ │ │ │ + bcc 9d054 <__cxa_atexit@plt+0x903c8> │ │ │ │ + ldr r3, [pc, #48] @ 9d064 <__cxa_atexit@plt+0x903d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 9cc5c <__cxa_atexit@plt+0x8ffd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 9cc60 <__cxa_atexit@plt+0x8ffd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r3, [r8, #4] │ │ │ │ - add lr, r8, #8 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r0, [r8, #20] │ │ │ │ - str r9, [r8, #24] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r6, r8 │ │ │ │ - b 3ffb4c <__cxa_atexit@plt+0x3f2ec0> │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ 9d068 <__cxa_atexit@plt+0x903dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff100 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + sbcseq r4, r1, #79691776 @ 0x4c00000 │ │ │ │ + rsceq lr, lr, #224, 26 @ 0x3800 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9d0d0 <__cxa_atexit@plt+0x90444> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9d0dc <__cxa_atexit@plt+0x90450> │ │ │ │ + ldr lr, [pc, #76] @ 9d0ec <__cxa_atexit@plt+0x90460> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldrb r8, [r7, #16] │ │ │ │ + ldr r0, [pc, #60] @ 9d0f0 <__cxa_atexit@plt+0x90464> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3f3a7c <__cxa_atexit@plt+0x3e6df0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r1, #152, 16 @ 0x980000 │ │ │ │ - rsceq pc, lr, #76, 8 @ 0x4c000000 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + rsceq lr, lr, #76, 26 @ 0x1300 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9cc90 <__cxa_atexit@plt+0x90004> │ │ │ │ + ldr r3, [pc, #28] @ 9d124 <__cxa_atexit@plt+0x90498> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #12] @ 9cc94 <__cxa_atexit@plt+0x90008> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 9d128 <__cxa_atexit@plt+0x9049c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f3624 <__cxa_atexit@plt+0x3e6998> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r1, #228, 4 @ 0x4000000e │ │ │ │ - rsceq pc, lr, #24, 8 @ 0x18000000 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9ccbc <__cxa_atexit@plt+0x90030> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 18d9424 <__cxa_atexit@plt+0x18cc798> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq pc, lr, #212, 6 @ 0x50000003 │ │ │ │ - andeq r0, r0, r7, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ + tsteq r1, #124, 28 @ 0x7c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + rsceq lr, lr, #8, 26 @ 0x200 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ - ldr r6, [pc, #244] @ 9cdd0 <__cxa_atexit@plt+0x90144> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9cdb0 <__cxa_atexit@plt+0x90124> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #64 @ 0x40 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9cdc0 <__cxa_atexit@plt+0x90134> │ │ │ │ - ldr r3, [pc, #212] @ 9cdd4 <__cxa_atexit@plt+0x90148> │ │ │ │ + bcc 9d194 <__cxa_atexit@plt+0x90508> │ │ │ │ + ldr r3, [pc, #56] @ 9d1a4 <__cxa_atexit@plt+0x90518> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #208] @ 9cdd8 <__cxa_atexit@plt+0x9014c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #204] @ 9cddc <__cxa_atexit@plt+0x90150> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #40] @ 9d1a8 <__cxa_atexit@plt+0x9051c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - str r3, [r9, #36]! @ 0x24 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r8, r8, #3 │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str sl, [r9, #-32] @ 0xffffffe0 │ │ │ │ - str lr, [r9, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r9, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #148] @ 9cde0 <__cxa_atexit@plt+0x90154> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #-20] @ 0xffffffec │ │ │ │ - str lr, [r9, #-16] │ │ │ │ - str r3, [r9, #-12] │ │ │ │ - stmdb r9, {r0, fp} │ │ │ │ - str lr, [r9, #4] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - ldr r0, [pc, #116] @ 9cde4 <__cxa_atexit@plt+0x90158> │ │ │ │ - add r0, pc, r0 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - str lr, [r9, #20] │ │ │ │ - ldr r0, [pc, #104] @ 9cde8 <__cxa_atexit@plt+0x9015c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #24] │ │ │ │ - str lr, [r9, #28] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #59 @ 0x3b │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - sub r8, r6, #10 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - sub sl, r6, #47 @ 0x2f │ │ │ │ - mov fp, ip │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, ip │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + sbcseq r4, r1, #1543503875 @ 0x5c000003 │ │ │ │ + rsceq lr, lr, #160, 24 @ 0xa000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9d1dc <__cxa_atexit@plt+0x90550> │ │ │ │ + ldr r3, [pc, #24] @ 9d1e8 <__cxa_atexit@plt+0x9055c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrb r8, [r7, #9] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3a7c <__cxa_atexit@plt+0x3e6df0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov fp, ip │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0xfffff618 │ │ │ │ - @ instruction: 0xfffff304 │ │ │ │ - rsceq pc, lr, #204, 4 @ 0xc000000c │ │ │ │ - @ instruction: 0xfffff3d4 │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - rsceq pc, lr, #168, 4 @ 0x8000000a │ │ │ │ - andeq r0, r0, r7, lsl #6 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq lr, lr, #84, 24 @ 0x5400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r3, [pc, #20] @ 9d214 <__cxa_atexit@plt+0x90588> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f3624 <__cxa_atexit@plt+0x3e6998> │ │ │ │ + tsteq r1, #144, 26 @ 0x2400 │ │ │ │ + rsceq lr, lr, #52, 24 @ 0x3400 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9cecc <__cxa_atexit@plt+0x90240> │ │ │ │ - ldr r3, [pc, #196] @ 9cedc <__cxa_atexit@plt+0x90250> │ │ │ │ + bcc 9d258 <__cxa_atexit@plt+0x905cc> │ │ │ │ + ldr r3, [pc, #40] @ 9d268 <__cxa_atexit@plt+0x905dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #192] @ 9cee0 <__cxa_atexit@plt+0x90254> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov ip, fp │ │ │ │ - ldr fp, [pc, #184] @ 9cee4 <__cxa_atexit@plt+0x90258> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - str r3, [r9, #36]! @ 0x24 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add fp, fp, #3 │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - str fp, [r5, #4] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - str sl, [r9, #-32] @ 0xffffffe0 │ │ │ │ - str lr, [r9, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r9, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #128] @ 9cee8 <__cxa_atexit@plt+0x9025c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #-20] @ 0xffffffec │ │ │ │ - str lr, [r9, #-16] │ │ │ │ - str r3, [r9, #-12] │ │ │ │ - stmdb r9, {r0, r7} │ │ │ │ - str lr, [r9, #4] │ │ │ │ - str fp, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - ldr r0, [pc, #96] @ 9ceec <__cxa_atexit@plt+0x90260> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str lr, [r9, #20] │ │ │ │ - ldr r0, [pc, #84] @ 9cef0 <__cxa_atexit@plt+0x90264> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #24] │ │ │ │ - str lr, [r9, #28] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r2, r3, r8} │ │ │ │ - sub r7, r6, #59 @ 0x3b │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - sub r8, r6, #10 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - sub sl, r6, #47 @ 0x2f │ │ │ │ - mov fp, ip │ │ │ │ + ldr r8, [pc, #36] @ 9d26c <__cxa_atexit@plt+0x905e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #64 @ 0x40 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff500 │ │ │ │ - @ instruction: 0xfffff1ec │ │ │ │ - rsceq pc, lr, #176, 2 @ 0x2c │ │ │ │ - @ instruction: 0xfffff2b8 │ │ │ │ - @ instruction: 0xfffffafc │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9cf6c <__cxa_atexit@plt+0x902e0> │ │ │ │ - ldr lr, [pc, #100] @ 9cf74 <__cxa_atexit@plt+0x902e8> │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + sbcseq r4, r1, #1006632960 @ 0x3c000000 │ │ │ │ + rsceq lr, lr, #220, 22 @ 0x37000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9d2d0 <__cxa_atexit@plt+0x90644> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9d2dc <__cxa_atexit@plt+0x90650> │ │ │ │ + ldr lr, [pc, #72] @ 9d2ec <__cxa_atexit@plt+0x90660> │ │ │ │ add lr, pc, lr │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #80] @ 9cf78 <__cxa_atexit@plt+0x902ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ - str lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r1, [r7, #36] @ 0x24 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r1, [r7, #28] │ │ │ │ - ldr r7, [r7, #32] │ │ │ │ - sub lr, r5, #28 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str sl, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [pc, #64] @ 9d2f0 <__cxa_atexit@plt+0x90664> │ │ │ │ + add r1, pc, r1 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + uxtb r8, r0 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3f3a7c <__cxa_atexit@plt+0x3e6df0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r1, #16 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9cfa0 <__cxa_atexit@plt+0x90314> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9cfc8 <__cxa_atexit@plt+0x9033c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9cff0 <__cxa_atexit@plt+0x90364> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9d018 <__cxa_atexit@plt+0x9038c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + rsceq lr, lr, #76, 22 @ 0x13000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 9d324 <__cxa_atexit@plt+0x90698> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr r3, [pc, #20] @ 9d328 <__cxa_atexit@plt+0x9069c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f3624 <__cxa_atexit@plt+0x3e6998> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + tsteq r1, #124, 24 @ 0x7c00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9d040 <__cxa_atexit@plt+0x903b4> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + rsceq lr, lr, #8, 22 @ 0x2000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9d384 <__cxa_atexit@plt+0x906f8> │ │ │ │ + ldr r3, [pc, #40] @ 9d394 <__cxa_atexit@plt+0x90708> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9d0b8 <__cxa_atexit@plt+0x9042c> │ │ │ │ - ldr r2, [r5, #36]! @ 0x24 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #24 │ │ │ │ - ldm lr, {r0, r8, r9, sl, lr} │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #-4] │ │ │ │ - ldr ip, [pc, #60] @ 9d0c4 <__cxa_atexit@plt+0x90438> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - add r0, r3, #28 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str fp, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + ldr r8, [pc, #36] @ 9d398 <__cxa_atexit@plt+0x9070c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #44, 8 @ 0x2c000000 │ │ │ │ - rsceq pc, lr, #4 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9d190 <__cxa_atexit@plt+0x90504> │ │ │ │ - ldr r3, [pc, #204] @ 9d1b8 <__cxa_atexit@plt+0x9052c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9d170 <__cxa_atexit@plt+0x904e4> │ │ │ │ - ldr r2, [pc, #180] @ 9d1bc <__cxa_atexit@plt+0x90530> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r8, #99] @ 0x63 │ │ │ │ - ldr r9, [r8, #103] @ 0x67 │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - mov r2, r7 │ │ │ │ - ldr sl, [r2, #8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - str r3, [r2] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 9d180 <__cxa_atexit@plt+0x904f4> │ │ │ │ - ldr r7, [pc, #136] @ 9d1c0 <__cxa_atexit@plt+0x90534> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9d1a0 <__cxa_atexit@plt+0x90514> │ │ │ │ - ldr r7, [pc, #124] @ 9d1cc <__cxa_atexit@plt+0x90540> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [sl, #3] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r3, r9, sl} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r7, [pc, #104] @ 9d1d0 <__cxa_atexit@plt+0x90544> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 9d1c8 <__cxa_atexit@plt+0x9053c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9d1c4 <__cxa_atexit@plt+0x90538> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + sbcseq r4, r1, #-1073741768 @ 0xc0000038 │ │ │ │ + rsceq lr, lr, #176, 20 @ 0xb0000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9d3fc <__cxa_atexit@plt+0x90770> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9d408 <__cxa_atexit@plt+0x9077c> │ │ │ │ + ldr lr, [pc, #72] @ 9d418 <__cxa_atexit@plt+0x9078c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [pc, #64] @ 9d41c <__cxa_atexit@plt+0x90790> │ │ │ │ + add r1, pc, r1 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + uxtb r8, r0 │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ + b 3f3a7c <__cxa_atexit@plt+0x3e6df0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - rsceq lr, lr, #48, 30 @ 0xc0 │ │ │ │ - rsceq lr, lr, #72, 30 @ 0x120 │ │ │ │ - @ instruction: 0xfffffa84 │ │ │ │ - tsteq r1, #148, 2 @ 0x25 │ │ │ │ - rsceq lr, lr, #252, 28 @ 0xfc0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + rsceq lr, lr, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #99] @ 0x63 │ │ │ │ - ldr r7, [r7, #103] @ 0x67 │ │ │ │ - ldr r2, [pc, #148] @ 9d284 <__cxa_atexit@plt+0x905f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq 9d260 <__cxa_atexit@plt+0x905d4> │ │ │ │ - ldr r7, [pc, #116] @ 9d288 <__cxa_atexit@plt+0x905fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2], #-28 @ 0xffffffe4 │ │ │ │ - str r7, [r3] │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9d270 <__cxa_atexit@plt+0x905e4> │ │ │ │ - ldr r7, [pc, #88] @ 9d290 <__cxa_atexit@plt+0x90604> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + ldr r3, [pc, #28] @ 9d450 <__cxa_atexit@plt+0x907c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #60] @ 9d294 <__cxa_atexit@plt+0x90608> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r3, [pc, #20] @ 9d454 <__cxa_atexit@plt+0x907c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f3624 <__cxa_atexit@plt+0x3e6998> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + tsteq r1, #80, 22 @ 0x14000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + rsceq lr, lr, #220, 18 @ 0x370000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9d4b0 <__cxa_atexit@plt+0x90824> │ │ │ │ + ldr r3, [pc, #40] @ 9d4c0 <__cxa_atexit@plt+0x90834> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 9d4c4 <__cxa_atexit@plt+0x90838> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9d28c <__cxa_atexit@plt+0x90600> │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + sbcseq r4, r1, #183 @ 0xb7 │ │ │ │ + rsceq lr, lr, #128, 18 @ 0x200000 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9d58c <__cxa_atexit@plt+0x90900> │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + and r2, r9, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 9d538 <__cxa_atexit@plt+0x908ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9d59c <__cxa_atexit@plt+0x90910> │ │ │ │ + ldr r1, [pc, #208] @ 9d5e4 <__cxa_atexit@plt+0x90958> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #204] @ 9d5e8 <__cxa_atexit@plt+0x9095c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + stmdb r5, {r1, r6} │ │ │ │ + str r8, [r6, #8] │ │ │ │ + uxtb r8, r8 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f3a7c <__cxa_atexit@plt+0x3e6df0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9d5b0 <__cxa_atexit@plt+0x90924> │ │ │ │ + ldr lr, [pc, #140] @ 9d5dc <__cxa_atexit@plt+0x90950> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #136] @ 9d5e0 <__cxa_atexit@plt+0x90954> │ │ │ │ + add r9, pc, r9 │ │ │ │ + lsr r0, r8, #16 │ │ │ │ + lsr r1, r8, #8 │ │ │ │ + lsr sl, r8, #24 │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, sl │ │ │ │ + b 3f3a7c <__cxa_atexit@plt+0x3e6df0> │ │ │ │ + ldr r7, [pc, #68] @ 9d5d8 <__cxa_atexit@plt+0x9094c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - rsceq lr, lr, #96, 28 @ 0x600 │ │ │ │ - @ instruction: 0xfffff99c │ │ │ │ - tsteq r1, #164 @ 0xa4 │ │ │ │ - rsceq lr, lr, #56, 28 @ 0x380 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #92] @ 9d30c <__cxa_atexit@plt+0x90680> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - sub r7, r3, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9d2f8 <__cxa_atexit@plt+0x9066c> │ │ │ │ - ldr r7, [pc, #60] @ 9d310 <__cxa_atexit@plt+0x90684> │ │ │ │ + ldr r7, [pc, #48] @ 9d5d4 <__cxa_atexit@plt+0x90948> │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r3, [r5, #4] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 9d314 <__cxa_atexit@plt+0x90688> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r7, [pc, #24] @ 9d318 <__cxa_atexit@plt+0x9068c> │ │ │ │ + mov r6, #12 │ │ │ │ + b 9d5c0 <__cxa_atexit@plt+0x90934> │ │ │ │ + ldr r7, [pc, #24] @ 9d5d0 <__cxa_atexit@plt+0x90944> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xfffff900 │ │ │ │ - tsteq r1, #12 │ │ │ │ - rsceq lr, lr, #216, 26 @ 0x3600 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, fp │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq lr, lr, #208, 16 @ 0xd00000 │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsceq lr, lr, #96, 16 @ 0x600000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov fp, r4 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ + str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9d388 <__cxa_atexit@plt+0x906fc> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - sub lr, r5, #8 │ │ │ │ - ldm lr, {r1, r4, r7, r8, r9, sl, ip, lr} │ │ │ │ - ldr r0, [pc, #72] @ 9d3a8 <__cxa_atexit@plt+0x9071c> │ │ │ │ + bcc 9d638 <__cxa_atexit@plt+0x909ac> │ │ │ │ + ldr r2, [pc, #60] @ 9d654 <__cxa_atexit@plt+0x909c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r0, [pc, #52] @ 9d658 <__cxa_atexit@plt+0x909cc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r4, r7, r8, r9, sl, ip} │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r4, fp │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 9d3ac <__cxa_atexit@plt+0x90720> │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r3, #8] │ │ │ │ + uxtb r8, r1 │ │ │ │ + b 3f3a7c <__cxa_atexit@plt+0x3e6df0> │ │ │ │ + ldr r3, [pc, #28] @ 9d65c <__cxa_atexit@plt+0x909d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [fp, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, r1 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffb98 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + rsceq lr, lr, #224, 14 @ 0x3800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 9d690 <__cxa_atexit@plt+0x90a04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 9d694 <__cxa_atexit@plt+0x90a08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f3624 <__cxa_atexit@plt+0x3e6998> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + tsteq r1, #16, 18 @ 0x40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + rsceq lr, lr, #156, 14 @ 0x2700000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9d418 <__cxa_atexit@plt+0x9078c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - add lr, r5, #16 │ │ │ │ - ldm lr, {r7, r8, r9, sl, ip, lr} │ │ │ │ - ldr r0, [pc, #68] @ 9d430 <__cxa_atexit@plt+0x907a4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str fp, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r7, r8, r9, sl, ip} │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 9d434 <__cxa_atexit@plt+0x907a8> │ │ │ │ + bcc 9d70c <__cxa_atexit@plt+0x90a80> │ │ │ │ + ldr lr, [pc, #76] @ 9d728 <__cxa_atexit@plt+0x90a9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r9, [pc, #68] @ 9d72c <__cxa_atexit@plt+0x90aa0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + lsr r2, r1, #16 │ │ │ │ + lsr r0, r1, #8 │ │ │ │ + lsr r8, r1, #24 │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + b 3f3a7c <__cxa_atexit@plt+0x3e6df0> │ │ │ │ + ldr r3, [pc, #28] @ 9d730 <__cxa_atexit@plt+0x90aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffb0c │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - rsceq lr, lr, #156, 24 @ 0x9c00 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 9d0d8 <__cxa_atexit@plt+0x9044c> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffffa64 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + rsceq lr, lr, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9d47c <__cxa_atexit@plt+0x907f0> │ │ │ │ - ldr r3, [pc, #24] @ 9d488 <__cxa_atexit@plt+0x907fc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 9d764 <__cxa_atexit@plt+0x90ad8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffb2c <__cxa_atexit@plt+0x3f2ea0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [pc, #20] @ 9d768 <__cxa_atexit@plt+0x90adc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f3624 <__cxa_atexit@plt+0x3e6998> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + tsteq r1, #60, 16 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 9d4d8 <__cxa_atexit@plt+0x9084c> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + rsceq lr, lr, #24, 14 @ 0x600000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9d7d0 <__cxa_atexit@plt+0x90b44> │ │ │ │ + ldr r3, [pc, #48] @ 9d7d8 <__cxa_atexit@plt+0x90b4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9d7c4 <__cxa_atexit@plt+0x90b38> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9d7e8 <__cxa_atexit@plt+0x90b5c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq lr, lr, #196, 12 @ 0xc400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + add r8, r7, #15 │ │ │ │ + ldm r8, {r0, r3, r8} │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + ldr r9, [pc, #120] @ 9d880 <__cxa_atexit@plt+0x90bf4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmda r5, {r0, r3, r8, lr} │ │ │ │ + mov r3, r5 │ │ │ │ + str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ tst r7, #3 │ │ │ │ - beq 9d4bc <__cxa_atexit@plt+0x90830> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 9d4c4 <__cxa_atexit@plt+0x90838> │ │ │ │ - b 3ffb54 <__cxa_atexit@plt+0x3f2ec8> │ │ │ │ + beq 9d874 <__cxa_atexit@plt+0x90be8> │ │ │ │ + ldr r1, [pc, #88] @ 9d884 <__cxa_atexit@plt+0x90bf8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9d874 <__cxa_atexit@plt+0x90be8> │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldmdb r5, {sl, lr} │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #-12]! │ │ │ │ + str r1, [r3] │ │ │ │ + stmda r5, {r0, sl, lr} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9d4dc <__cxa_atexit@plt+0x90850> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r1, #204, 20 @ 0xcc000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + rsceq lr, lr, #24, 12 @ 0x1800000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #64] @ 9d8dc <__cxa_atexit@plt+0x90c50> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 9d4fc <__cxa_atexit@plt+0x90870> │ │ │ │ - b 3ffb54 <__cxa_atexit@plt+0x3f2ec8> │ │ │ │ - ldr r7, [pc, #12] @ 9d510 <__cxa_atexit@plt+0x90884> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9d8d4 <__cxa_atexit@plt+0x90c48> │ │ │ │ + ldr lr, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stm r5, {r1, lr} │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq lr, lr, #192, 10 @ 0x30000000 │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12]! │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + add r1, r5, #8 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ + rsceq lr, lr, #136, 10 @ 0x22000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9d544 <__cxa_atexit@plt+0x908b8> │ │ │ │ - ldr r3, [pc, #24] @ 9d550 <__cxa_atexit@plt+0x908c4> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9d960 <__cxa_atexit@plt+0x90cd4> │ │ │ │ + ldr r3, [pc, #48] @ 9d968 <__cxa_atexit@plt+0x90cdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffb2c <__cxa_atexit@plt+0x3f2ea0> │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9d954 <__cxa_atexit@plt+0x90cc8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9d978 <__cxa_atexit@plt+0x90cec> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 9d5a0 <__cxa_atexit@plt+0x90914> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq lr, lr, #52, 10 @ 0xd000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + add r8, r7, #15 │ │ │ │ + ldm r8, {r0, r3, r8} │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + ldr r9, [pc, #120] @ 9da10 <__cxa_atexit@plt+0x90d84> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmda r5, {r0, r3, r8, lr} │ │ │ │ + mov r3, r5 │ │ │ │ + str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9da04 <__cxa_atexit@plt+0x90d78> │ │ │ │ + ldr r1, [pc, #88] @ 9da14 <__cxa_atexit@plt+0x90d88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ - beq 9d584 <__cxa_atexit@plt+0x908f8> │ │ │ │ + beq 9da04 <__cxa_atexit@plt+0x90d78> │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldmdb r5, {sl, lr} │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #-12]! │ │ │ │ + str r1, [r3] │ │ │ │ + stmda r5, {r0, sl, lr} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + rsceq lr, lr, #136, 8 @ 0x88000000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #64] @ 9da6c <__cxa_atexit@plt+0x90de0> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 9d58c <__cxa_atexit@plt+0x90900> │ │ │ │ - b 3ffb54 <__cxa_atexit@plt+0x3f2ec8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9da64 <__cxa_atexit@plt+0x90dd8> │ │ │ │ + ldr lr, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stm r5, {r1, lr} │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9d5a4 <__cxa_atexit@plt+0x90918> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq lr, lr, #48, 8 @ 0x30000000 │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12]! │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + add r1, r5, #8 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9db1c <__cxa_atexit@plt+0x90e90> │ │ │ │ + ldr r2, [pc, #120] @ 9db38 <__cxa_atexit@plt+0x90eac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #112] @ 9db3c <__cxa_atexit@plt+0x90eb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9db10 <__cxa_atexit@plt+0x90e84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9db24 <__cxa_atexit@plt+0x90e98> │ │ │ │ + ldr r3, [pc, #72] @ 9db40 <__cxa_atexit@plt+0x90eb4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldrh r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r1, #4, 20 @ 0x4000 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + tsteq r1, #92, 8 @ 0x5c000000 │ │ │ │ + tsteq r1, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 9d5c4 <__cxa_atexit@plt+0x90938> │ │ │ │ - b 3ffb54 <__cxa_atexit@plt+0x3f2ec8> │ │ │ │ - ldr r7, [pc, #12] @ 9d5d8 <__cxa_atexit@plt+0x9094c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - tsteq r1, #204, 18 @ 0x330000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9d614 <__cxa_atexit@plt+0x90988> │ │ │ │ - ldr r2, [pc, #32] @ 9d624 <__cxa_atexit@plt+0x90998> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bcc 9db7c <__cxa_atexit@plt+0x90ef0> │ │ │ │ + ldr r2, [pc, #32] @ 9db88 <__cxa_atexit@plt+0x90efc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 3ffb3c <__cxa_atexit@plt+0x3f2eb0> │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - rsceq lr, lr, #188, 20 @ 0xbc000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9d694 <__cxa_atexit@plt+0x90a08> │ │ │ │ - ldr r7, [pc, #88] @ 9d6a8 <__cxa_atexit@plt+0x90a1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r1, #4, 18 @ 0x10000 │ │ │ │ + rsceq lr, lr, #16, 6 @ 0x40000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9dbd8 <__cxa_atexit@plt+0x90f4c> │ │ │ │ + ldr r3, [pc, #48] @ 9dbe0 <__cxa_atexit@plt+0x90f54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 9d680 <__cxa_atexit@plt+0x909f4> │ │ │ │ - ldr r2, [pc, #72] @ 9d6ac <__cxa_atexit@plt+0x90a20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #71] @ 0x47 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9d68c <__cxa_atexit@plt+0x90a00> │ │ │ │ - b 9d6fc <__cxa_atexit@plt+0x90a70> │ │ │ │ + beq 9dbcc <__cxa_atexit@plt+0x90f40> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9dbf0 <__cxa_atexit@plt+0x90f64> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9d6b0 <__cxa_atexit@plt+0x90a24> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - rsceq lr, lr, #96, 20 @ 0x60000 │ │ │ │ - rsceq lr, lr, #52, 20 @ 0x34000 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq lr, lr, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 9d6ec <__cxa_atexit@plt+0x90a60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #71] @ 0x47 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + add r8, r7, #15 │ │ │ │ + ldm r8, {r0, r3, r8} │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + ldr r9, [pc, #120] @ 9dc88 <__cxa_atexit@plt+0x90ffc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmda r5, {r0, r3, r8, lr} │ │ │ │ + mov r3, r5 │ │ │ │ + str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9dc7c <__cxa_atexit@plt+0x90ff0> │ │ │ │ + ldr r1, [pc, #88] @ 9dc8c <__cxa_atexit@plt+0x91000> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9dc7c <__cxa_atexit@plt+0x90ff0> │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldmdb r5, {sl, lr} │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #-12]! │ │ │ │ + str r1, [r3] │ │ │ │ + stmda r5, {r0, sl, lr} │ │ │ │ str r2, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + rsceq lr, lr, #16, 4 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #64] @ 9dce4 <__cxa_atexit@plt+0x91058> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 9d6e4 <__cxa_atexit@plt+0x90a58> │ │ │ │ - b 9d6fc <__cxa_atexit@plt+0x90a70> │ │ │ │ + beq 9dcdc <__cxa_atexit@plt+0x91050> │ │ │ │ + ldr lr, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stm r5, {r1, lr} │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq lr, lr, #248, 18 @ 0x3e0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq lr, lr, #184, 2 @ 0x2e │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 9d794 <__cxa_atexit@plt+0x90b08> │ │ │ │ - ldr r2, [pc, #228] @ 9d804 <__cxa_atexit@plt+0x90b78> │ │ │ │ + ldr r3, [r5, #12]! │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + add r1, r5, #8 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9dd94 <__cxa_atexit@plt+0x91108> │ │ │ │ + ldr r2, [pc, #120] @ 9ddb0 <__cxa_atexit@plt+0x91124> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #112] @ 9ddb4 <__cxa_atexit@plt+0x91128> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9d7cc <__cxa_atexit@plt+0x90b40> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 9d7f0 <__cxa_atexit@plt+0x90b64> │ │ │ │ - ldr lr, [pc, #192] @ 9d80c <__cxa_atexit@plt+0x90b80> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r8, [pc, #184] @ 9d810 <__cxa_atexit@plt+0x90b84> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, #576 @ 0x240 │ │ │ │ - orr r5, r5, #999424 @ 0xf4000 │ │ │ │ - mul r0, r0, r5 │ │ │ │ - ldr r5, [pc, #168] @ 9d814 <__cxa_atexit@plt+0x90b88> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r8, [r3] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r5, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, r2, #3 │ │ │ │ - sub r9, r2, #11 │ │ │ │ - mov r5, r3 │ │ │ │ + beq 9dd88 <__cxa_atexit@plt+0x910fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9dd9c <__cxa_atexit@plt+0x91110> │ │ │ │ + ldr r3, [pc, #72] @ 9ddb8 <__cxa_atexit@plt+0x9112c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ffb5c <__cxa_atexit@plt+0x3f2ed0> │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 9d7d4 <__cxa_atexit@plt+0x90b48> │ │ │ │ - ldr r7, [pc, #84] @ 9d808 <__cxa_atexit@plt+0x90b7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ffb3c <__cxa_atexit@plt+0x3f2eb0> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 9d800 <__cxa_atexit@plt+0x90b74> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - tsteq r1, #100, 18 @ 0x190000 │ │ │ │ - rsceq lr, lr, #208, 16 @ 0xd00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9d884 <__cxa_atexit@plt+0x90bf8> │ │ │ │ - ldr lr, [pc, #80] @ 9d890 <__cxa_atexit@plt+0x90c04> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #76] @ 9d894 <__cxa_atexit@plt+0x90c08> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r1, #576 @ 0x240 │ │ │ │ - orr r1, r1, #999424 @ 0xf4000 │ │ │ │ - mul r1, r2, r1 │ │ │ │ - ldr r2, [pc, #52] @ 9d898 <__cxa_atexit@plt+0x90c0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - b 3ffb5c <__cxa_atexit@plt+0x3f2ed0> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r1, #108, 16 @ 0x6c0000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + tsteq r1, #228, 2 @ 0x39 │ │ │ │ + tsteq r1, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9d8b8 <__cxa_atexit@plt+0x90c2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - tsteq r1, #236, 12 @ 0xec00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9d8fc <__cxa_atexit@plt+0x90c70> │ │ │ │ - ldr r7, [pc, #48] @ 9d914 <__cxa_atexit@plt+0x90c88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ + bcc 9ddf4 <__cxa_atexit@plt+0x91168> │ │ │ │ + ldr r2, [pc, #32] @ 9de00 <__cxa_atexit@plt+0x91174> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 3ffb3c <__cxa_atexit@plt+0x3f2eb0> │ │ │ │ - ldr r3, [pc, #20] @ 9d918 <__cxa_atexit@plt+0x90c8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - rsceq lr, lr, #212, 14 @ 0x3500000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 9d638 <__cxa_atexit@plt+0x909ac> │ │ │ │ - rsceq lr, lr, #208, 14 @ 0x3400000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9d998 <__cxa_atexit@plt+0x90d0c> │ │ │ │ - ldr r3, [pc, #84] @ 9d9a8 <__cxa_atexit@plt+0x90d1c> │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r1, #140, 12 @ 0x8c00000 │ │ │ │ + rsceq lr, lr, #152 @ 0x98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9de50 <__cxa_atexit@plt+0x911c4> │ │ │ │ + ldr r3, [pc, #48] @ 9de58 <__cxa_atexit@plt+0x911cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 9d988 <__cxa_atexit@plt+0x90cfc> │ │ │ │ - ldr r7, [pc, #64] @ 9d9ac <__cxa_atexit@plt+0x90d20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ + beq 9de44 <__cxa_atexit@plt+0x911b8> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 9de68 <__cxa_atexit@plt+0x911dc> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9d9b0 <__cxa_atexit@plt+0x90d24> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq lr, lr, #124, 14 @ 0x1f00000 │ │ │ │ - rsceq lr, lr, #80, 14 @ 0x1400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq lr, lr, #68 @ 0x44 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 9d9dc <__cxa_atexit@plt+0x90d50> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + add r8, r7, #15 │ │ │ │ + ldm r8, {r0, r3, r8} │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + ldr r9, [pc, #120] @ 9df00 <__cxa_atexit@plt+0x91274> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmda r5, {r0, r3, r8, lr} │ │ │ │ + mov r3, r5 │ │ │ │ + str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9def4 <__cxa_atexit@plt+0x91268> │ │ │ │ + ldr r1, [pc, #88] @ 9df04 <__cxa_atexit@plt+0x91278> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9def4 <__cxa_atexit@plt+0x91268> │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldmdb r5, {sl, lr} │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #-12]! │ │ │ │ + str r1, [r3] │ │ │ │ + stmda r5, {r0, sl, lr} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + rsceq sp, lr, #152, 30 @ 0x260 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #64] @ 9df5c <__cxa_atexit@plt+0x912d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq lr, lr, #36, 14 @ 0x900000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9df54 <__cxa_atexit@plt+0x912c8> │ │ │ │ + ldr lr, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stm r5, {r1, lr} │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq sp, lr, #64, 30 @ 0x100 │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9da08 <__cxa_atexit@plt+0x90d7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ 9da0c <__cxa_atexit@plt+0x90d80> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r1, #48, 10 @ 0xc000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9da54 <__cxa_atexit@plt+0x90dc8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 9da60 <__cxa_atexit@plt+0x90dd4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 9da70 <__cxa_atexit@plt+0x90de4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r3, [r5, #12]! │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + add r1, r5, #8 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9e00c <__cxa_atexit@plt+0x91380> │ │ │ │ + ldr r2, [pc, #120] @ 9e028 <__cxa_atexit@plt+0x9139c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #112] @ 9e02c <__cxa_atexit@plt+0x913a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e000 <__cxa_atexit@plt+0x91374> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9e014 <__cxa_atexit@plt+0x91388> │ │ │ │ + ldr r3, [pc, #72] @ 9e030 <__cxa_atexit@plt+0x913a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldrh r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #100, 10 @ 0x19000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9daa4 <__cxa_atexit@plt+0x90e18> │ │ │ │ - ldr r3, [pc, #24] @ 9dab0 <__cxa_atexit@plt+0x90e24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + tsteq r1, #108, 30 @ 0x1b0 │ │ │ │ + tsteq r1, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9dae8 <__cxa_atexit@plt+0x90e5c> │ │ │ │ - ldr r2, [pc, #28] @ 9daf4 <__cxa_atexit@plt+0x90e68> │ │ │ │ + bcc 9e06c <__cxa_atexit@plt+0x913e0> │ │ │ │ + ldr r2, [pc, #32] @ 9e078 <__cxa_atexit@plt+0x913ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + ldrh r7, [r7, #5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #48, 10 @ 0xc000000 │ │ │ │ - rsceq lr, lr, #36, 12 @ 0x2400000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r1, #20, 8 @ 0x14000000 │ │ │ │ + rsceq sp, lr, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9db2c <__cxa_atexit@plt+0x90ea0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9db34 <__cxa_atexit@plt+0x90ea8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ffb64 <__cxa_atexit@plt+0x3f2ed8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r1, #28, 8 @ 0x1c000000 │ │ │ │ - rsceq lr, lr, #228, 10 @ 0x39000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9db6c <__cxa_atexit@plt+0x90ee0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9db74 <__cxa_atexit@plt+0x90ee8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ffb64 <__cxa_atexit@plt+0x3f2ed8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 9e0c8 <__cxa_atexit@plt+0x9143c> │ │ │ │ + ldr r3, [pc, #48] @ 9e0d0 <__cxa_atexit@plt+0x91444> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9e0bc <__cxa_atexit@plt+0x91430> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9e0e0 <__cxa_atexit@plt+0x91454> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #220, 6 @ 0x70000003 │ │ │ │ - rsceq lr, lr, #164, 10 @ 0x29000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9dbac <__cxa_atexit@plt+0x90f20> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9dbb4 <__cxa_atexit@plt+0x90f28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ffb64 <__cxa_atexit@plt+0x3f2ed8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #156, 6 @ 0x70000002 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq sp, lr, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ffb2c <__cxa_atexit@plt+0x3f2ea0> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9dc04 <__cxa_atexit@plt+0x90f78> │ │ │ │ - ldr r1, [pc, #32] @ 9dc0c <__cxa_atexit@plt+0x90f80> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + add r8, r7, #15 │ │ │ │ + ldm r8, {r0, r3, r8} │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + ldr r9, [pc, #120] @ 9e178 <__cxa_atexit@plt+0x914ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmda r5, {r0, r3, r8, lr} │ │ │ │ + mov r3, r5 │ │ │ │ + str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e16c <__cxa_atexit@plt+0x914e0> │ │ │ │ + ldr r1, [pc, #88] @ 9e17c <__cxa_atexit@plt+0x914f0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e16c <__cxa_atexit@plt+0x914e0> │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldmdb r5, {sl, lr} │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #-12]! │ │ │ │ + str r1, [r3] │ │ │ │ + stmda r5, {r0, sl, lr} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ffb2c <__cxa_atexit@plt+0x3f2ea0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 9dc60 <__cxa_atexit@plt+0x90fd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + rsceq sp, lr, #32, 26 @ 0x800 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #64] @ 9e1d4 <__cxa_atexit@plt+0x91548> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 9dc54 <__cxa_atexit@plt+0x90fc8> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 9dc5c <__cxa_atexit@plt+0x90fd0> │ │ │ │ - ldr r7, [pc, #28] @ 9dc64 <__cxa_atexit@plt+0x90fd8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + beq 9e1cc <__cxa_atexit@plt+0x91540> │ │ │ │ + ldr lr, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stm r5, {r1, lr} │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - b 3ffb54 <__cxa_atexit@plt+0x3f2ec8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, #80, 6 @ 0x40000001 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + rsceq sp, lr, #200, 24 @ 0xc800 │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12]! │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + add r1, r5, #8 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9e284 <__cxa_atexit@plt+0x915f8> │ │ │ │ + ldr r2, [pc, #120] @ 9e2a0 <__cxa_atexit@plt+0x91614> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #112] @ 9e2a4 <__cxa_atexit@plt+0x91618> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e278 <__cxa_atexit@plt+0x915ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9e28c <__cxa_atexit@plt+0x91600> │ │ │ │ + ldr r3, [pc, #72] @ 9e2a8 <__cxa_atexit@plt+0x9161c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + tsteq r1, #244, 24 @ 0xf400 │ │ │ │ + tsteq r1, #12, 4 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 9dc98 <__cxa_atexit@plt+0x9100c> │ │ │ │ - ldr r7, [pc, #16] @ 9dc9c <__cxa_atexit@plt+0x91010> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9e2e4 <__cxa_atexit@plt+0x91658> │ │ │ │ + ldr r2, [pc, #32] @ 9e2f0 <__cxa_atexit@plt+0x91664> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - b 3ffb54 <__cxa_atexit@plt+0x3f2ec8> │ │ │ │ - tsteq r1, #12, 6 @ 0x30000000 │ │ │ │ - rsceq lr, lr, #132, 8 @ 0x84000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r1, #156, 2 @ 0x27 │ │ │ │ + rsceq sp, lr, #168, 22 @ 0x2a000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9dcf8 <__cxa_atexit@plt+0x9106c> │ │ │ │ - ldr r3, [pc, #60] @ 9dd00 <__cxa_atexit@plt+0x91074> │ │ │ │ + bhi 9e340 <__cxa_atexit@plt+0x916b4> │ │ │ │ + ldr r3, [pc, #48] @ 9e348 <__cxa_atexit@plt+0x916bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - add r1, r5, #16 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - b 3ffb1c <__cxa_atexit@plt+0x3f2e90> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9e334 <__cxa_atexit@plt+0x916a8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9e358 <__cxa_atexit@plt+0x916cc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq lr, lr, #36, 8 @ 0x24000000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq sp, lr, #84, 22 @ 0x15000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - cmp r7, #2 │ │ │ │ - bcs 9dd60 <__cxa_atexit@plt+0x910d4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 9dd7c <__cxa_atexit@plt+0x910f0> │ │ │ │ - ldr r7, [pc, #116] @ 9dda4 <__cxa_atexit@plt+0x91118> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #112] @ 9dda8 <__cxa_atexit@plt+0x9111c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #108] @ 9ddac <__cxa_atexit@plt+0x91120> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + add r8, r7, #15 │ │ │ │ + ldm r8, {r0, r3, r8} │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + ldr r9, [pc, #120] @ 9e3f0 <__cxa_atexit@plt+0x91764> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmda r5, {r0, r3, r8, lr} │ │ │ │ + mov r3, r5 │ │ │ │ + str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e3e4 <__cxa_atexit@plt+0x91758> │ │ │ │ + ldr r1, [pc, #88] @ 9e3f4 <__cxa_atexit@plt+0x91768> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - add r8, r1, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - ldr r7, [pc, #52] @ 9dd9c <__cxa_atexit@plt+0x91110> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #44] @ 9dda0 <__cxa_atexit@plt+0x91114> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ffb0c <__cxa_atexit@plt+0x3f2e80> │ │ │ │ - ldr r6, [pc, #20] @ 9dd98 <__cxa_atexit@plt+0x9110c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r1, #68, 14 @ 0x1100000 │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - rsceq lr, lr, #220, 6 @ 0x70000003 │ │ │ │ - rsceq lr, lr, #120, 6 @ 0xe0000001 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e3e4 <__cxa_atexit@plt+0x91758> │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldmdb r5, {sl, lr} │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #-12]! │ │ │ │ + str r1, [r3] │ │ │ │ + stmda r5, {r0, sl, lr} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + rsceq sp, lr, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9de04 <__cxa_atexit@plt+0x91178> │ │ │ │ - ldr r7, [pc, #68] @ 9de1c <__cxa_atexit@plt+0x91190> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #64] @ 9de20 <__cxa_atexit@plt+0x91194> │ │ │ │ + ldr r2, [pc, #64] @ 9e44c <__cxa_atexit@plt+0x917c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 9de24 <__cxa_atexit@plt+0x91198> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r1, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - ldr r3, [pc, #28] @ 9de28 <__cxa_atexit@plt+0x9119c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq lr, lr, #52, 6 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq lr, lr, #252, 4 @ 0xc000000f │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e444 <__cxa_atexit@plt+0x917b8> │ │ │ │ + ldr lr, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stm r5, {r1, lr} │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq sp, lr, #80, 20 @ 0x50000 │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12]! │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + add r1, r5, #8 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9e4fc <__cxa_atexit@plt+0x91870> │ │ │ │ + ldr r2, [pc, #120] @ 9e518 <__cxa_atexit@plt+0x9188c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #112] @ 9e51c <__cxa_atexit@plt+0x91890> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e4f0 <__cxa_atexit@plt+0x91864> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9e504 <__cxa_atexit@plt+0x91878> │ │ │ │ + ldr r3, [pc, #72] @ 9e520 <__cxa_atexit@plt+0x91894> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldrh r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + tsteq r1, #124, 20 @ 0x7c000 │ │ │ │ + tsteq r1, #148, 30 @ 0x250 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9de80 <__cxa_atexit@plt+0x911f4> │ │ │ │ - ldr r7, [pc, #68] @ 9de98 <__cxa_atexit@plt+0x9120c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #64] @ 9de9c <__cxa_atexit@plt+0x91210> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 9dea0 <__cxa_atexit@plt+0x91214> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ + bcc 9e55c <__cxa_atexit@plt+0x918d0> │ │ │ │ + ldr r2, [pc, #32] @ 9e568 <__cxa_atexit@plt+0x918dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ - add r8, r1, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - ldr r3, [pc, #28] @ 9dea4 <__cxa_atexit@plt+0x91218> │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r1, #36, 30 @ 0x90 │ │ │ │ + rsceq sp, lr, #48, 18 @ 0xc0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9e5b8 <__cxa_atexit@plt+0x9192c> │ │ │ │ + ldr r3, [pc, #48] @ 9e5c0 <__cxa_atexit@plt+0x91934> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq lr, lr, #184, 4 @ 0x8000000b │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - rsceq lr, lr, #128, 4 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9e5ac <__cxa_atexit@plt+0x91920> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9e5d0 <__cxa_atexit@plt+0x91944> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq sp, lr, #220, 16 @ 0xdc0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9ded4 <__cxa_atexit@plt+0x91248> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + add r8, r7, #15 │ │ │ │ + ldm r8, {r0, r3, r8} │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + ldr r9, [pc, #120] @ 9e668 <__cxa_atexit@plt+0x919dc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmda r5, {r0, r3, r8, lr} │ │ │ │ + mov r3, r5 │ │ │ │ + str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e65c <__cxa_atexit@plt+0x919d0> │ │ │ │ + ldr r1, [pc, #88] @ 9e66c <__cxa_atexit@plt+0x919e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ - beq 9decc <__cxa_atexit@plt+0x91240> │ │ │ │ - b 9dee4 <__cxa_atexit@plt+0x91258> │ │ │ │ + beq 9e65c <__cxa_atexit@plt+0x919d0> │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldmdb r5, {sl, lr} │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #-12]! │ │ │ │ + str r1, [r3] │ │ │ │ + stmda r5, {r0, sl, lr} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq lr, lr, #80, 4 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + rsceq sp, lr, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9df28 <__cxa_atexit@plt+0x9129c> │ │ │ │ - ldr r3, [pc, #136] @ 9df80 <__cxa_atexit@plt+0x912f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9df64 <__cxa_atexit@plt+0x912d8> │ │ │ │ - ldr r2, [pc, #116] @ 9df84 <__cxa_atexit@plt+0x912f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r2, [pc, #72] @ 9df78 <__cxa_atexit@plt+0x912ec> │ │ │ │ + ldr r2, [pc, #64] @ 9e6c4 <__cxa_atexit@plt+0x91a38> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 9df6c <__cxa_atexit@plt+0x912e0> │ │ │ │ - ldr r7, [r3, #19] │ │ │ │ - ldr r2, [pc, #48] @ 9df7c <__cxa_atexit@plt+0x912f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 9df64 <__cxa_atexit@plt+0x912d8> │ │ │ │ - b 9e1cc <__cxa_atexit@plt+0x91540> │ │ │ │ + beq 9e6bc <__cxa_atexit@plt+0x91a30> │ │ │ │ + ldr lr, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stm r5, {r1, lr} │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r2 │ │ │ │ - andeq r0, r0, ip, ror r2 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - rsceq lr, lr, #160, 2 @ 0x28 │ │ │ │ - andeq r0, r0, r7, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ 9dfb4 <__cxa_atexit@plt+0x91328> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq lr, lr, #112, 2 │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq sp, lr, #216, 14 @ 0x3600000 │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #168] @ 9e078 <__cxa_atexit@plt+0x913ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 9e058 <__cxa_atexit@plt+0x913cc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - ldr lr, [pc, #136] @ 9e07c <__cxa_atexit@plt+0x913f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r2, [pc, #120] @ 9e080 <__cxa_atexit@plt+0x913f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ + ldr r3, [r5, #12]! │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + add r1, r5, #8 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - sub r2, r3, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9e064 <__cxa_atexit@plt+0x913d8> │ │ │ │ - ldr lr, [pc, #92] @ 9e088 <__cxa_atexit@plt+0x913fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r3, [r8, #19] │ │ │ │ - ldr ip, [r8, #31] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r3, ip} │ │ │ │ - stm r5, {r9, sl} │ │ │ │ - str r8, [r5, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9e774 <__cxa_atexit@plt+0x91ae8> │ │ │ │ + ldr r2, [pc, #120] @ 9e790 <__cxa_atexit@plt+0x91b04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #112] @ 9e794 <__cxa_atexit@plt+0x91b08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e768 <__cxa_atexit@plt+0x91adc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9e77c <__cxa_atexit@plt+0x91af0> │ │ │ │ + ldr r3, [pc, #72] @ 9e798 <__cxa_atexit@plt+0x91b0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9e084 <__cxa_atexit@plt+0x913f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - tsteq r1, #108, 30 @ 0x1b0 │ │ │ │ - rsceq sp, lr, #20, 28 @ 0x140 │ │ │ │ - @ instruction: 0xffffd1a8 │ │ │ │ - rsceq lr, lr, #156 @ 0x9c │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - ldr lr, [pc, #124] @ 9e128 <__cxa_atexit@plt+0x9149c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r2, [pc, #104] @ 9e12c <__cxa_atexit@plt+0x914a0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + tsteq r1, #4, 16 @ 0x40000 │ │ │ │ + tsteq r1, #28, 26 @ 0x700 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9e7d4 <__cxa_atexit@plt+0x91b48> │ │ │ │ + ldr r2, [pc, #32] @ 9e7e0 <__cxa_atexit@plt+0x91b54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r3] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - sub r2, r3, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9e114 <__cxa_atexit@plt+0x91488> │ │ │ │ - ldr lr, [pc, #72] @ 9e130 <__cxa_atexit@plt+0x914a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r3, [r8, #19] │ │ │ │ - ldr ip, [r8, #31] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r3, ip} │ │ │ │ - stm r5, {r9, sl} │ │ │ │ - str r8, [r5, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #24] @ 9e134 <__cxa_atexit@plt+0x914a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r1, #172, 24 @ 0xac00 │ │ │ │ + rsceq sp, lr, #184, 12 @ 0xb800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9e830 <__cxa_atexit@plt+0x91ba4> │ │ │ │ + ldr r3, [pc, #48] @ 9e838 <__cxa_atexit@plt+0x91bac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9e824 <__cxa_atexit@plt+0x91b98> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9e848 <__cxa_atexit@plt+0x91bbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - tsteq r1, #176, 28 @ 0xb00 │ │ │ │ - @ instruction: 0xffffd0ec │ │ │ │ - rsceq sp, lr, #100, 26 @ 0x1900 │ │ │ │ - rsceq sp, lr, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq sp, lr, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr lr, [r3, #15] │ │ │ │ - ldr r8, [r3, #19] │ │ │ │ - ldr r3, [r3, #23] │ │ │ │ - ldr r9, [pc, #20] @ 9e17c <__cxa_atexit@plt+0x914f0> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + add r8, r7, #15 │ │ │ │ + ldm r8, {r0, r3, r8} │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + ldr r9, [pc, #120] @ 9e8e0 <__cxa_atexit@plt+0x91c54> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r0, r1, r3, lr} │ │ │ │ - str r8, [r5] │ │ │ │ - str r9, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 3ffb1c <__cxa_atexit@plt+0x3f2e90> │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - rsceq sp, lr, #168, 30 @ 0x2a0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldr r2, [pc, #32] @ 9e1bc <__cxa_atexit@plt+0x91530> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmda r5, {r0, r3, r8, lr} │ │ │ │ + mov r3, r5 │ │ │ │ + str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e8d4 <__cxa_atexit@plt+0x91c48> │ │ │ │ + ldr r1, [pc, #88] @ 9e8e4 <__cxa_atexit@plt+0x91c58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ - beq 9e1b4 <__cxa_atexit@plt+0x91528> │ │ │ │ - b 9e1cc <__cxa_atexit@plt+0x91540> │ │ │ │ + beq 9e8d4 <__cxa_atexit@plt+0x91c48> │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldmdb r5, {sl, lr} │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #-12]! │ │ │ │ + str r1, [r3] │ │ │ │ + stmda r5, {r0, sl, lr} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sp, lr, #104, 30 @ 0x1a0 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + rsceq sp, lr, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 9e1f4 <__cxa_atexit@plt+0x91568> │ │ │ │ - ldr r3, [pc, #60] @ 9e21c <__cxa_atexit@plt+0x91590> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 9e93c <__cxa_atexit@plt+0x91cb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9e210 <__cxa_atexit@plt+0x91584> │ │ │ │ - b 9e22c <__cxa_atexit@plt+0x915a0> │ │ │ │ - ldr r3, [pc, #28] @ 9e218 <__cxa_atexit@plt+0x9158c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 9e210 <__cxa_atexit@plt+0x91584> │ │ │ │ - b 9e3ac <__cxa_atexit@plt+0x91720> │ │ │ │ + beq 9e934 <__cxa_atexit@plt+0x91ca8> │ │ │ │ + ldr lr, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stm r5, {r1, lr} │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq sp, lr, #8, 30 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq sp, lr, #96, 10 @ 0x18000000 │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12]! │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + add r1, r5, #8 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + mov sl, r7 │ │ │ │ + b 3f3a84 <__cxa_atexit@plt+0x3e6df8> │ │ │ │ + rsceq sp, lr, #56, 10 @ 0xe000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #344 @ 0x158 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9ec2c <__cxa_atexit@plt+0x91fa0> │ │ │ │ + ldr lr, [pc, #672] @ 9ec3c <__cxa_atexit@plt+0x91fb0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str lr, [r3, #84]! @ 0x54 │ │ │ │ + sub r0, r6, #50 @ 0x32 │ │ │ │ + str r0, [r3, #260] @ 0x104 │ │ │ │ + sub r0, r6, #19 │ │ │ │ + str r0, [r3, #256] @ 0x100 │ │ │ │ + sub r0, r6, #27 │ │ │ │ + str r0, [r3, #248] @ 0xf8 │ │ │ │ + ldr r0, [pc, #624] @ 9ec40 <__cxa_atexit@plt+0x91fb4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #232] @ 0xe8 │ │ │ │ + sub r0, r6, #94 @ 0x5e │ │ │ │ + str r0, [r3, #216] @ 0xd8 │ │ │ │ + sub r0, r6, #63 @ 0x3f │ │ │ │ + str r0, [r3, #212] @ 0xd4 │ │ │ │ + sub r0, r6, #71 @ 0x47 │ │ │ │ + str r0, [r3, #204] @ 0xcc │ │ │ │ + ldr r0, [pc, #592] @ 9ec44 <__cxa_atexit@plt+0x91fb8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #188] @ 0xbc │ │ │ │ + sub r0, r6, #138 @ 0x8a │ │ │ │ + str r0, [r3, #172] @ 0xac │ │ │ │ + sub r0, r6, #107 @ 0x6b │ │ │ │ + str r0, [r3, #168] @ 0xa8 │ │ │ │ + sub r0, r6, #115 @ 0x73 │ │ │ │ + str r0, [r3, #160] @ 0xa0 │ │ │ │ + ldr r0, [pc, #560] @ 9ec48 <__cxa_atexit@plt+0x91fbc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #144] @ 0x90 │ │ │ │ + sub r0, r6, #182 @ 0xb6 │ │ │ │ + str r0, [r3, #128] @ 0x80 │ │ │ │ + sub r0, r6, #151 @ 0x97 │ │ │ │ + str r0, [r3, #124] @ 0x7c │ │ │ │ + sub r0, r6, #159 @ 0x9f │ │ │ │ + str r0, [r3, #116] @ 0x74 │ │ │ │ + ldr r0, [pc, #528] @ 9ec4c <__cxa_atexit@plt+0x91fc0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #100] @ 0x64 │ │ │ │ + lsr lr, r8, #16 │ │ │ │ + str r2, [r3, #228] @ 0xe4 │ │ │ │ + str r2, [r3, #184] @ 0xb8 │ │ │ │ + str r1, [r3, #140] @ 0x8c │ │ │ │ + str r1, [r3, #96] @ 0x60 │ │ │ │ + sub r0, r6, #226 @ 0xe2 │ │ │ │ + str r0, [r3, #84] @ 0x54 │ │ │ │ + sub r0, r6, #195 @ 0xc3 │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ + sub r0, r6, #203 @ 0xcb │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ + ldr r0, [pc, #476] @ 9ec50 <__cxa_atexit@plt+0x91fc4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r9, [r3, #52] @ 0x34 │ │ │ │ + sub r0, r6, #14 │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + ldr r2, [pc, #456] @ 9ec54 <__cxa_atexit@plt+0x91fc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + sub r0, r6, #239 @ 0xef │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + sub r0, r6, #247 @ 0xf7 │ │ │ │ + str r0, [r3, #28] │ │ │ │ + ldr r1, [pc, #432] @ 9ec58 <__cxa_atexit@plt+0x91fcc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + sub r0, r6, #54 @ 0x36 │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + sub r0, r6, #27 │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + sub r0, r6, #35 @ 0x23 │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + sub r0, r6, #43 @ 0x2b │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ + sub r0, r6, #67 @ 0x43 │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + ldr r2, [pc, #364] @ 9ec5c <__cxa_atexit@plt+0x91fd0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #252] @ 0xfc │ │ │ │ + str r2, [r3, #208] @ 0xd0 │ │ │ │ + str r2, [r3, #164] @ 0xa4 │ │ │ │ + str r2, [r3, #120] @ 0x78 │ │ │ │ + str r2, [r3, #76] @ 0x4c │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r0, [r3, #-48] @ 0xffffffd0 │ │ │ │ + str r2, [r3, #-52] @ 0xffffffcc │ │ │ │ + sub r0, r6, #75 @ 0x4b │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ + ldr r1, [pc, #312] @ 9ec60 <__cxa_atexit@plt+0x91fd4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #304] @ 9ec64 <__cxa_atexit@plt+0x91fd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r3, #244] @ 0xf4 │ │ │ │ + str r0, [r3, #-56] @ 0xffffffc8 │ │ │ │ + ldr r0, [pc, #292] @ 9ec68 <__cxa_atexit@plt+0x91fdc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #240] @ 0xf0 │ │ │ │ + str r1, [r3, #200] @ 0xc8 │ │ │ │ + str r0, [r3, #196] @ 0xc4 │ │ │ │ + str r1, [r3, #156] @ 0x9c │ │ │ │ + str r0, [r3, #152] @ 0x98 │ │ │ │ + str r1, [r3, #112] @ 0x70 │ │ │ │ + str r0, [r3, #108] @ 0x6c │ │ │ │ + str r1, [r3, #68] @ 0x44 │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-60] @ 0xffffffc4 │ │ │ │ + str r0, [r3, #-64] @ 0xffffffc0 │ │ │ │ + sub r0, r6, #83 @ 0x53 │ │ │ │ + sub r0, r0, #256 @ 0x100 │ │ │ │ + ldr r1, [pc, #220] @ 9ec6c <__cxa_atexit@plt+0x91fe0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #-68] @ 0xffffffbc │ │ │ │ + ldr r0, [pc, #212] @ 9ec70 <__cxa_atexit@plt+0x91fe4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #-72] @ 0xffffffb8 │ │ │ │ + ldr r2, [pc, #204] @ 9ec74 <__cxa_atexit@plt+0x91fe8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-40] @ 0xffffffd8 │ │ │ │ + str r2, [r3, #-80] @ 0xffffffb0 │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [r2, #220]! @ 0xdc │ │ │ │ + ldr r1, [pc, #184] @ 9ec78 <__cxa_atexit@plt+0x91fec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #236] @ 0xec │ │ │ │ + mov r2, r3 │ │ │ │ + str r0, [r2, #176]! @ 0xb0 │ │ │ │ + ldr r0, [pc, #168] @ 9ec7c <__cxa_atexit@plt+0x91ff0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #192] @ 0xc0 │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [r2, #132]! @ 0x84 │ │ │ │ + str r2, [r3, #148] @ 0x94 │ │ │ │ + mov r1, r3 │ │ │ │ + str r0, [r1, #88]! @ 0x58 │ │ │ │ + ldr r0, [pc, #140] @ 9ec80 <__cxa_atexit@plt+0x91ff4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ + ldr r0, [pc, #132] @ 9ec84 <__cxa_atexit@plt+0x91ff8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r9, [r3, #-44] @ 0xffffffd4 │ │ │ │ + str r1, [r3, #104] @ 0x68 │ │ │ │ + mov r1, r3 │ │ │ │ + str r0, [r1, #44]! @ 0x2c │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ + uxth r0, r8 │ │ │ │ + str r0, [r3, #-36] @ 0xffffffdc │ │ │ │ + str lr, [r3, #-76] @ 0xffffffb4 │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3f38a4 <__cxa_atexit@plt+0x3e6c18> │ │ │ │ + mov r3, #344 @ 0x158 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff10c │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + @ instruction: 0xfffff8e8 │ │ │ │ + @ instruction: 0xfffff64c │ │ │ │ + @ instruction: 0xfffff39c │ │ │ │ + @ instruction: 0xfffff10c │ │ │ │ + @ instruction: 0xffffee78 │ │ │ │ + tsteq r1, #60, 8 @ 0x3c000000 │ │ │ │ + tsteq r1, #72, 18 @ 0x120000 │ │ │ │ + @ instruction: 0xffffec5c │ │ │ │ + tsteq r1, #176, 10 @ 0x2c000000 │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + @ instruction: 0xfffff8ec │ │ │ │ + tsteq r1, #196, 16 @ 0xc40000 │ │ │ │ + @ instruction: 0xfffff650 │ │ │ │ + @ instruction: 0xfffff3c4 │ │ │ │ + tsteq r1, #156, 6 @ 0x70000002 │ │ │ │ + @ instruction: 0xfffff120 │ │ │ │ + rsceq sp, lr, #100, 4 @ 0x40000006 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9eccc <__cxa_atexit@plt+0x92040> │ │ │ │ + ldr r7, [pc, #48] @ 9ecdc <__cxa_atexit@plt+0x92050> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9ecc0 <__cxa_atexit@plt+0x92034> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9ecf0 <__cxa_atexit@plt+0x92064> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 9ece0 <__cxa_atexit@plt+0x92054> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq sp, lr, #56, 4 @ 0x80000003 │ │ │ │ + rsceq sp, lr, #12, 4 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9e254 <__cxa_atexit@plt+0x915c8> │ │ │ │ - ldr r3, [pc, #144] @ 9e2d0 <__cxa_atexit@plt+0x91644> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ + beq 9ed1c <__cxa_atexit@plt+0x92090> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 9ed50 <__cxa_atexit@plt+0x920c4> │ │ │ │ + ldr r7, [pc, #132] @ 9ed90 <__cxa_atexit@plt+0x92104> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #124] @ 9ed94 <__cxa_atexit@plt+0x92108> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldr r0, [pc, #84] @ 9ed8c <__cxa_atexit@plt+0x92100> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9e2a4 <__cxa_atexit@plt+0x91618> │ │ │ │ - b 9e2ec <__cxa_atexit@plt+0x91660> │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9e2ac <__cxa_atexit@plt+0x91620> │ │ │ │ - ldr r7, [pc, #100] @ 9e2d4 <__cxa_atexit@plt+0x91648> │ │ │ │ + beq 9ed78 <__cxa_atexit@plt+0x920ec> │ │ │ │ + b 9eda4 <__cxa_atexit@plt+0x92118> │ │ │ │ + ldr r3, [pc, #40] @ 9ed80 <__cxa_atexit@plt+0x920f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [pc, #32] @ 9ed84 <__cxa_atexit@plt+0x920f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #96] @ 9e2d8 <__cxa_atexit@plt+0x9164c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #92] @ 9e2dc <__cxa_atexit@plt+0x91650> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r7, r2, #3 │ │ │ │ - add r8, lr, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #20] @ 9ed88 <__cxa_atexit@plt+0x920fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 9e2cc <__cxa_atexit@plt+0x91640> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffb80 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffff80c │ │ │ │ - @ instruction: 0xfffffc38 │ │ │ │ - rsceq sp, lr, #156, 28 @ 0x9c0 │ │ │ │ - rsceq sp, lr, #72, 28 @ 0x480 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r0, lsr r5 │ │ │ │ + rsceq sp, lr, #212 @ 0xd4 │ │ │ │ + rsceq sp, lr, #196 @ 0xc4 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + rsceq sp, lr, #136, 2 @ 0x22 │ │ │ │ + rsceq sp, lr, #124, 2 │ │ │ │ + rsceq sp, lr, #72, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r3, #103 @ 0x67 │ │ │ │ - bne 9e348 <__cxa_atexit@plt+0x916bc> │ │ │ │ - add r2, r5, #8 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9e36c <__cxa_atexit@plt+0x916e0> │ │ │ │ - ldr r7, [pc, #128] @ 9e394 <__cxa_atexit@plt+0x91708> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #124] @ 9e398 <__cxa_atexit@plt+0x9170c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #120] @ 9e39c <__cxa_atexit@plt+0x91710> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r6, [r7, #3] │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 9ee0c <__cxa_atexit@plt+0x92180> │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9ee40 <__cxa_atexit@plt+0x921b4> │ │ │ │ + ldr lr, [pc, #144] @ 9ee60 <__cxa_atexit@plt+0x921d4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - add r8, lr, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - ldr r3, [pc, #60] @ 9e38c <__cxa_atexit@plt+0x91700> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r8, [pc, #140] @ 9ee64 <__cxa_atexit@plt+0x921d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + add lr, r9, #8 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + str r2, [r9, #20] │ │ │ │ + ldr r3, [pc, #104] @ 9ee68 <__cxa_atexit@plt+0x921dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3f3a8c <__cxa_atexit@plt+0x3e6e00> │ │ │ │ + ldr r6, [pc, #72] @ 9ee5c <__cxa_atexit@plt+0x921d0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9e364 <__cxa_atexit@plt+0x916d8> │ │ │ │ - b 9e3ac <__cxa_atexit@plt+0x91720> │ │ │ │ + beq 9ee34 <__cxa_atexit@plt+0x921a8> │ │ │ │ + mov r6, r9 │ │ │ │ + b 9ee78 <__cxa_atexit@plt+0x921ec> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 9e390 <__cxa_atexit@plt+0x91704> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffffac0 │ │ │ │ - @ instruction: 0xfffff768 │ │ │ │ - @ instruction: 0xfffffb94 │ │ │ │ - rsceq sp, lr, #248, 26 @ 0x3e00 │ │ │ │ - rsceq sp, lr, #136, 26 @ 0x2200 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr r3, [pc, #16] @ 9ee58 <__cxa_atexit@plt+0x921cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0x000003b4 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffffbac │ │ │ │ + rsceq sp, lr, #148 @ 0x94 │ │ │ │ + tsteq r1, #144, 2 @ 0x24 │ │ │ │ + rsceq sp, lr, #116 @ 0x74 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 9e3dc <__cxa_atexit@plt+0x91750> │ │ │ │ - ldr r6, [pc, #116] @ 9e438 <__cxa_atexit@plt+0x917ac> │ │ │ │ + ldr r6, [r7, #3] │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 9eedc <__cxa_atexit@plt+0x92250> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9ef08 <__cxa_atexit@plt+0x9227c> │ │ │ │ + ldr lr, [pc, #136] @ 9ef28 <__cxa_atexit@plt+0x9229c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #132] @ 9ef2c <__cxa_atexit@plt+0x922a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + add lr, r9, #8 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + str r2, [r9, #20] │ │ │ │ + ldr r3, [pc, #96] @ 9ef30 <__cxa_atexit@plt+0x922a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3f3a8c <__cxa_atexit@plt+0x3e6e00> │ │ │ │ + ldr r6, [pc, #64] @ 9ef24 <__cxa_atexit@plt+0x92298> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9e420 <__cxa_atexit@plt+0x91794> │ │ │ │ + beq 9eefc <__cxa_atexit@plt+0x92270> │ │ │ │ mov r6, r9 │ │ │ │ - b 9e454 <__cxa_atexit@plt+0x917c8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9e42c <__cxa_atexit@plt+0x917a0> │ │ │ │ - ldr r7, [pc, #72] @ 9e43c <__cxa_atexit@plt+0x917b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #68] @ 9e440 <__cxa_atexit@plt+0x917b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - ldr r3, [pc, #44] @ 9e444 <__cxa_atexit@plt+0x917b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ + b 9ef40 <__cxa_atexit@plt+0x922b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #8 │ │ │ │ - @ instruction: 0xfffff704 │ │ │ │ - tsteq r1, #52, 22 @ 0xd000 │ │ │ │ - rsceq sp, lr, #224, 24 @ 0xe000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr r3, [pc, #16] @ 9ef20 <__cxa_atexit@plt+0x92294> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + andeq r0, r0, ip, ror #5 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffadc │ │ │ │ + rsceq ip, lr, #196, 30 @ 0x310 │ │ │ │ + tsteq r1, #192 @ 0xc0 │ │ │ │ + rsceq ip, lr, #172, 30 @ 0x2b0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #24 │ │ │ │ - bne 9e4a4 <__cxa_atexit@plt+0x91818> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 9e4ec <__cxa_atexit@plt+0x91860> │ │ │ │ - ldr r7, [pc, #176] @ 9e534 <__cxa_atexit@plt+0x918a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [pc, #168] @ 9e538 <__cxa_atexit@plt+0x918ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r6, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - str r3, [r9, #8] │ │ │ │ - b 9e4dc <__cxa_atexit@plt+0x91850> │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 9e508 <__cxa_atexit@plt+0x9187c> │ │ │ │ - ldr r7, [pc, #100] @ 9e524 <__cxa_atexit@plt+0x91898> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #96] @ 9e528 <__cxa_atexit@plt+0x9189c> │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 9ef9c <__cxa_atexit@plt+0x92310> │ │ │ │ + mov r1, #255 @ 0xff │ │ │ │ + orr r1, r1, #65280 @ 0xff00 │ │ │ │ + cmp r6, r1 │ │ │ │ + bne 9efd8 <__cxa_atexit@plt+0x9234c> │ │ │ │ + ldr r3, [pc, #384] @ 9f0f0 <__cxa_atexit@plt+0x92464> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - ldr r3, [pc, #72] @ 9e52c <__cxa_atexit@plt+0x918a0> │ │ │ │ + mov r6, r5 │ │ │ │ + str r3, [r6, #16]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9f034 <__cxa_atexit@plt+0x923a8> │ │ │ │ + ldr r6, [pc, #364] @ 9f0f4 <__cxa_atexit@plt+0x92468> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r2 │ │ │ │ + b 9d4d8 <__cxa_atexit@plt+0x9084c> │ │ │ │ + ldr r6, [pc, #316] @ 9f0e0 <__cxa_atexit@plt+0x92454> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9f044 <__cxa_atexit@plt+0x923b8> │ │ │ │ + ldr r6, [r7, #3] │ │ │ │ + cmp r6, #1 │ │ │ │ + bne 9f050 <__cxa_atexit@plt+0x923c4> │ │ │ │ + ldr r7, [pc, #292] @ 9f0e8 <__cxa_atexit@plt+0x9245c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #284] @ 9f0ec <__cxa_atexit@plt+0x92460> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9f0a8 <__cxa_atexit@plt+0x9241c> │ │ │ │ + ldr lr, [pc, #264] @ 9f0f8 <__cxa_atexit@plt+0x9246c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #260] @ 9f0fc <__cxa_atexit@plt+0x92470> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r0, [r2, #16] │ │ │ │ + str r9, [r2, #20] │ │ │ │ + ldr r7, [pc, #224] @ 9f100 <__cxa_atexit@plt+0x92474> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 3f3a8c <__cxa_atexit@plt+0x3e6e00> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9f0c4 <__cxa_atexit@plt+0x92438> │ │ │ │ + ldr lr, [pc, #156] @ 9f104 <__cxa_atexit@plt+0x92478> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #152] @ 9f108 <__cxa_atexit@plt+0x9247c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + ldr r3, [pc, #116] @ 9f10c <__cxa_atexit@plt+0x92480> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - ldr r7, [pc, #72] @ 9e53c <__cxa_atexit@plt+0x918b0> │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r9, r2 │ │ │ │ + b 3f3a8c <__cxa_atexit@plt+0x3e6e00> │ │ │ │ + ldr r7, [pc, #44] @ 9f0dc <__cxa_atexit@plt+0x92450> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, #24 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - ldr r3, [pc, #32] @ 9e530 <__cxa_atexit@plt+0x918a4> │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + ldr r3, [pc, #24] @ 9f0e4 <__cxa_atexit@plt+0x92458> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - andeq r0, r0, ip, asr #6 │ │ │ │ - @ instruction: 0xfffff678 │ │ │ │ - tsteq r1, #104, 20 @ 0x68000 │ │ │ │ - andeq r0, r0, ip, ror r2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0xfffff6f0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq sp, lr, #232, 22 @ 0x3a000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + rsceq ip, lr, #188, 28 @ 0xbc0 │ │ │ │ + rsceq ip, lr, #176, 28 @ 0xb00 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + tsteq r1, #212, 30 @ 0x350 │ │ │ │ + @ instruction: 0xfffff98c │ │ │ │ + rsceq ip, lr, #116, 28 @ 0x740 │ │ │ │ + tsteq r1, #112, 30 @ 0x1c0 │ │ │ │ + @ instruction: 0xfffff914 │ │ │ │ + rsceq ip, lr, #252, 26 @ 0x3f00 │ │ │ │ + tsteq r1, #248, 28 @ 0xf80 │ │ │ │ + rsceq ip, lr, #76, 26 @ 0x1300 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 9f134 <__cxa_atexit@plt+0x924a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 9d4d8 <__cxa_atexit@plt+0x9084c> │ │ │ │ + tsteq r1, #56, 28 @ 0x380 │ │ │ │ + rsceq ip, lr, #152, 26 @ 0x2600 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r6, [r7, #3] │ │ │ │ + cmp r6, #1 │ │ │ │ + bne 9f170 <__cxa_atexit@plt+0x924e4> │ │ │ │ + ldr r7, [pc, #132] @ 9f1e0 <__cxa_atexit@plt+0x92554> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #124] @ 9f1e4 <__cxa_atexit@plt+0x92558> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9e598 <__cxa_atexit@plt+0x9190c> │ │ │ │ - ldr r7, [pc, #68] @ 9e5b0 <__cxa_atexit@plt+0x91924> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 9e5b4 <__cxa_atexit@plt+0x91928> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r9, #8] │ │ │ │ - ldr r3, [pc, #40] @ 9e5b8 <__cxa_atexit@plt+0x9192c> │ │ │ │ + bcc 9f1c4 <__cxa_atexit@plt+0x92538> │ │ │ │ + ldr lr, [pc, #96] @ 9f1e8 <__cxa_atexit@plt+0x9255c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #92] @ 9f1ec <__cxa_atexit@plt+0x92560> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + add lr, r9, #8 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + str r2, [r9, #20] │ │ │ │ + ldr r3, [pc, #56] @ 9f1f0 <__cxa_atexit@plt+0x92564> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - ldr r3, [pc, #28] @ 9e5bc <__cxa_atexit@plt+0x91930> │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3f3a8c <__cxa_atexit@plt+0x3e6e00> │ │ │ │ + ldr r3, [pc, #16] @ 9f1dc <__cxa_atexit@plt+0x92550> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffff608 │ │ │ │ - tsteq r1, #188, 18 @ 0x2f0000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - rsceq sp, lr, #104, 22 @ 0x1a000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9e608 <__cxa_atexit@plt+0x9197c> │ │ │ │ - ldr r7, [pc, #44] @ 9e614 <__cxa_atexit@plt+0x91988> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #40] @ 9e618 <__cxa_atexit@plt+0x9198c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 3ffb3c <__cxa_atexit@plt+0x3f2eb0> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff5d8 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq sp, lr, #12, 22 @ 0x3000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq ip, lr, #36, 26 @ 0x900 │ │ │ │ + rsceq ip, lr, #24, 26 @ 0x600 │ │ │ │ + @ instruction: 0xfffff7f4 │ │ │ │ + rsceq ip, lr, #220, 24 @ 0xdc00 │ │ │ │ + tsteq r1, #216, 26 @ 0x3600 │ │ │ │ + rsceq ip, lr, #200, 24 @ 0xc800 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 9e698 <__cxa_atexit@plt+0x91a0c> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9f258 <__cxa_atexit@plt+0x925cc> │ │ │ │ + ldr lr, [pc, #84] @ 9f270 <__cxa_atexit@plt+0x925e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #80] @ 9f274 <__cxa_atexit@plt+0x925e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + add lr, r9, #8 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + str r2, [r9, #20] │ │ │ │ + ldr r3, [pc, #44] @ 9f278 <__cxa_atexit@plt+0x925ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3f3a8c <__cxa_atexit@plt+0x3e6e00> │ │ │ │ + ldr r3, [pc, #28] @ 9f27c <__cxa_atexit@plt+0x925f0> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9e680 <__cxa_atexit@plt+0x919f4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 9e688 <__cxa_atexit@plt+0x919fc> │ │ │ │ - ldr r2, [pc, #72] @ 9e69c <__cxa_atexit@plt+0x91a10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 9e6a0 <__cxa_atexit@plt+0x91a14> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ffb3c <__cxa_atexit@plt+0x3f2eb0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0xfffff760 │ │ │ │ + rsceq ip, lr, #72, 24 @ 0x4800 │ │ │ │ + tsteq r1, #68, 26 @ 0x1100 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + rsceq ip, lr, #220, 22 @ 0x37000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 9d4d8 <__cxa_atexit@plt+0x9084c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9f2f8 <__cxa_atexit@plt+0x9266c> │ │ │ │ + ldr r7, [pc, #96] @ 9f31c <__cxa_atexit@plt+0x92690> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9f308 <__cxa_atexit@plt+0x9267c> │ │ │ │ + ldr r7, [pc, #72] @ 9f320 <__cxa_atexit@plt+0x92694> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9f2ec <__cxa_atexit@plt+0x92660> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9ecf0 <__cxa_atexit@plt+0x92064> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffff580 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - rsceq sp, lr, #132, 20 @ 0x84000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + ldr r7, [pc, #40] @ 9f328 <__cxa_atexit@plt+0x9269c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 9f324 <__cxa_atexit@plt+0x92698> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffa14 │ │ │ │ + rsceq ip, lr, #252, 22 @ 0x3f000 │ │ │ │ + rsceq ip, lr, #32, 24 @ 0x2000 │ │ │ │ + rsceq ip, lr, #224, 22 @ 0x38000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 9f350 <__cxa_atexit@plt+0x926c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq ip, lr, #184, 22 @ 0x2e000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 9f378 <__cxa_atexit@plt+0x926ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9e6f4 <__cxa_atexit@plt+0x91a68> │ │ │ │ - ldr r2, [pc, #52] @ 9e700 <__cxa_atexit@plt+0x91a74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 9e704 <__cxa_atexit@plt+0x91a78> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 3ffb3c <__cxa_atexit@plt+0x3f2eb0> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff508 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq sp, lr, #32, 20 @ 0x20000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bcc 9f3e0 <__cxa_atexit@plt+0x92754> │ │ │ │ + ldr lr, [pc, #80] @ 9f3f8 <__cxa_atexit@plt+0x9276c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r8, [pc, #68] @ 9f3fc <__cxa_atexit@plt+0x92770> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r0, r6, #17 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 9f400 <__cxa_atexit@plt+0x92774> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r1, #168, 22 @ 0x2a000 │ │ │ │ + tsteq r1, #156, 22 @ 0x27000 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9e75c <__cxa_atexit@plt+0x91ad0> │ │ │ │ - ldr r7, [pc, #68] @ 9e774 <__cxa_atexit@plt+0x91ae8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #64] @ 9e778 <__cxa_atexit@plt+0x91aec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 9e77c <__cxa_atexit@plt+0x91af0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r1, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - ldr r3, [pc, #28] @ 9e780 <__cxa_atexit@plt+0x91af4> │ │ │ │ + bcc 9f45c <__cxa_atexit@plt+0x927d0> │ │ │ │ + ldr r8, [pc, #76] @ 9f474 <__cxa_atexit@plt+0x927e8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #72] @ 9f478 <__cxa_atexit@plt+0x927ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldmdb r5, {r1, r2, r7} │ │ │ │ + sub r0, r6, #17 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 9f47c <__cxa_atexit@plt+0x927f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffff34c │ │ │ │ - @ instruction: 0xfffff778 │ │ │ │ - rsceq sp, lr, #220, 18 @ 0x370000 │ │ │ │ - @ instruction: 0xfffff6d0 │ │ │ │ - rsceq sp, lr, #152, 18 @ 0x260000 │ │ │ │ - andeq r1, r0, r8, asr #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 9e7dc <__cxa_atexit@plt+0x91b50> │ │ │ │ - ldr r7, [pc, #72] @ 9e7f8 <__cxa_atexit@plt+0x91b6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #68] @ 9e7fc <__cxa_atexit@plt+0x91b70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - ldr r3, [pc, #44] @ 9e800 <__cxa_atexit@plt+0x91b74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - ldr r3, [pc, #32] @ 9e804 <__cxa_atexit@plt+0x91b78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffff388 │ │ │ │ - tsteq r1, #120, 14 @ 0x1e00000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r1, #40, 22 @ 0xa000 │ │ │ │ + tsteq r1, #36, 22 @ 0x9000 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + rsceq ip, lr, #180, 20 @ 0xb4000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9e858 <__cxa_atexit@plt+0x91bcc> │ │ │ │ - ldr r3, [pc, #24] @ 9e864 <__cxa_atexit@plt+0x91bd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffb2c <__cxa_atexit@plt+0x3f2ea0> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 15e0678 <__cxa_atexit@plt+0x15d39ec> │ │ │ │ + rsceq ip, lr, #156, 20 @ 0x9c000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9f4ec <__cxa_atexit@plt+0x92860> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9f4f4 <__cxa_atexit@plt+0x92868> │ │ │ │ + ldr r1, [pc, #64] @ 9f510 <__cxa_atexit@plt+0x92884> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 9f514 <__cxa_atexit@plt+0x92888> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + mov r6, r2 │ │ │ │ + b 9f4fc <__cxa_atexit@plt+0x92870> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 9f50c <__cxa_atexit@plt+0x92880> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq ip, lr, #72, 20 @ 0x48000 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + tsteq r1, #180, 26 @ 0x2d00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9f578 <__cxa_atexit@plt+0x928ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9f580 <__cxa_atexit@plt+0x928f4> │ │ │ │ + ldr r1, [pc, #92] @ 9f5a8 <__cxa_atexit@plt+0x9291c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #88] @ 9f5ac <__cxa_atexit@plt+0x92920> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr lr, [pc, #84] @ 9f5b0 <__cxa_atexit@plt+0x92924> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + mov r6, r2 │ │ │ │ + b 9f588 <__cxa_atexit@plt+0x928fc> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 9f5a0 <__cxa_atexit@plt+0x92914> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #12] @ 9f5a4 <__cxa_atexit@plt+0x92918> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq ip, lr, #188, 18 @ 0x2f0000 │ │ │ │ + tsteq r1, #220, 28 @ 0xdc0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + tsteq r1, #32, 30 @ 0x80 │ │ │ │ + tsteq r1, #48, 26 @ 0xc00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 9e8b4 <__cxa_atexit@plt+0x91c28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9e898 <__cxa_atexit@plt+0x91c0c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 9e8a0 <__cxa_atexit@plt+0x91c14> │ │ │ │ - b 3ffb54 <__cxa_atexit@plt+0x3f2ec8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9e8b8 <__cxa_atexit@plt+0x91c2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9f604 <__cxa_atexit@plt+0x92978> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9f60c <__cxa_atexit@plt+0x92980> │ │ │ │ + ldr r1, [pc, #64] @ 9f628 <__cxa_atexit@plt+0x9299c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #60] @ 9f62c <__cxa_atexit@plt+0x929a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 9f614 <__cxa_atexit@plt+0x92988> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 9f624 <__cxa_atexit@plt+0x92998> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r1, #240, 12 @ 0xf000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 9e8d8 <__cxa_atexit@plt+0x91c4c> │ │ │ │ - b 3ffb54 <__cxa_atexit@plt+0x3f2ec8> │ │ │ │ - ldr r7, [pc, #12] @ 9e8ec <__cxa_atexit@plt+0x91c60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + rsceq ip, lr, #72, 18 @ 0x120000 │ │ │ │ + tsteq r1, #164, 24 @ 0xa400 │ │ │ │ + tsteq r1, #136, 28 @ 0x880 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9f670 <__cxa_atexit@plt+0x929e4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 9f678 <__cxa_atexit@plt+0x929ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 9f67c <__cxa_atexit@plt+0x929f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #184, 12 @ 0xb800000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + tsteq r1, #212, 16 @ 0xd40000 │ │ │ │ + tsteq r1, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9e920 <__cxa_atexit@plt+0x91c94> │ │ │ │ - ldr r3, [pc, #24] @ 9e92c <__cxa_atexit@plt+0x91ca0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffb2c <__cxa_atexit@plt+0x3f2ea0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9f6b8 <__cxa_atexit@plt+0x92a2c> │ │ │ │ + ldr r2, [pc, #36] @ 9f6c0 <__cxa_atexit@plt+0x92a34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 9f6c4 <__cxa_atexit@plt+0x92a38> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 9e97c <__cxa_atexit@plt+0x91cf0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9e960 <__cxa_atexit@plt+0x91cd4> │ │ │ │ + tsteq r1, #140, 16 @ 0x8c0000 │ │ │ │ + tsteq r1, #224, 16 @ 0xe00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub lr, r5, #12 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 9f768 <__cxa_atexit@plt+0x92adc> │ │ │ │ + ldr r1, [pc, #188] @ 9f7a4 <__cxa_atexit@plt+0x92b18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r3, [pc, #176] @ 9f7a8 <__cxa_atexit@plt+0x92b1c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 9f774 <__cxa_atexit@plt+0x92ae8> │ │ │ │ + ldr r9, [pc, #144] @ 9f7ac <__cxa_atexit@plt+0x92b20> │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 9e968 <__cxa_atexit@plt+0x91cdc> │ │ │ │ - b 3ffb54 <__cxa_atexit@plt+0x3f2ec8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9e980 <__cxa_atexit@plt+0x91cf4> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #4]! │ │ │ │ + str r3, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ + str r7, [r2, #20] │ │ │ │ + add r1, r2, #28 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 9f78c <__cxa_atexit@plt+0x92b00> │ │ │ │ + ldr r7, [pc, #96] @ 9f7b0 <__cxa_atexit@plt+0x92b24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r1, #1 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r1, #40, 12 @ 0x2800000 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r0, #24 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r2 │ │ │ │ + bx r1 │ │ │ │ + mov r0, #8 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + tsteq r1, #48, 16 @ 0x300000 │ │ │ │ + @ instruction: 0x000002b8 │ │ │ │ + tsteq r1, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 9e9a0 <__cxa_atexit@plt+0x91d14> │ │ │ │ - b 3ffb54 <__cxa_atexit@plt+0x3f2ec8> │ │ │ │ - ldr r7, [pc, #12] @ 9e9b4 <__cxa_atexit@plt+0x91d28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - tsteq r1, #240, 10 @ 0x3c000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9e9f0 <__cxa_atexit@plt+0x91d64> │ │ │ │ - ldr r2, [pc, #32] @ 9ea00 <__cxa_atexit@plt+0x91d74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bcc 9f7e8 <__cxa_atexit@plt+0x92b5c> │ │ │ │ + ldr r2, [pc, #28] @ 9f7f4 <__cxa_atexit@plt+0x92b68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 3ffb3c <__cxa_atexit@plt+0x3f2eb0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - rsceq sp, lr, #32, 14 @ 0x800000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r1, #212, 20 @ 0xd4000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9ea78 <__cxa_atexit@plt+0x91dec> │ │ │ │ - ldr r2, [pc, #100] @ 9ea8c <__cxa_atexit@plt+0x91e00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bhi 9f8a8 <__cxa_atexit@plt+0x92c1c> │ │ │ │ + ldr lr, [pc, #176] @ 9f8c8 <__cxa_atexit@plt+0x92c3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #164] @ 9f8cc <__cxa_atexit@plt+0x92c40> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - sub r2, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9ea80 <__cxa_atexit@plt+0x91df4> │ │ │ │ - ldr r3, [pc, #76] @ 9ea90 <__cxa_atexit@plt+0x91e04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - add r1, r5, #16 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - b 3ffb1c <__cxa_atexit@plt+0x3f2e90> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9f888 <__cxa_atexit@plt+0x92bfc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9f8b4 <__cxa_atexit@plt+0x92c28> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt 9f894 <__cxa_atexit@plt+0x92c08> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #100] @ 9f8d0 <__cxa_atexit@plt+0x92c44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xfffff2c8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9eab0 <__cxa_atexit@plt+0x91e24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #244, 8 @ 0xf4000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9eae4 <__cxa_atexit@plt+0x91e58> │ │ │ │ - ldr r3, [pc, #24] @ 9eaf0 <__cxa_atexit@plt+0x91e64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffb2c <__cxa_atexit@plt+0x3f2ea0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + tsteq r1, #0, 14 │ │ │ │ + tsteq r1, #60, 20 @ 0x3c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 9eb40 <__cxa_atexit@plt+0x91eb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9eb24 <__cxa_atexit@plt+0x91e98> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 9eb2c <__cxa_atexit@plt+0x91ea0> │ │ │ │ - b 3ffb54 <__cxa_atexit@plt+0x3f2ec8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9f934 <__cxa_atexit@plt+0x92ca8> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + cmp r2, #1 │ │ │ │ + blt 9f920 <__cxa_atexit@plt+0x92c94> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #64] @ 9f944 <__cxa_atexit@plt+0x92cb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9eb44 <__cxa_atexit@plt+0x91eb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r1, #164, 18 @ 0x290000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9f9ac <__cxa_atexit@plt+0x92d20> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9f9b8 <__cxa_atexit@plt+0x92d2c> │ │ │ │ + ldr lr, [pc, #76] @ 9f9c8 <__cxa_atexit@plt+0x92d3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r0, r1, r9} │ │ │ │ + ldr sl, [pc, #64] @ 9f9cc <__cxa_atexit@plt+0x92d40> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3f3944 <__cxa_atexit@plt+0x3e6cb8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r1, #100, 8 @ 0x64000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 9eb64 <__cxa_atexit@plt+0x91ed8> │ │ │ │ - b 3ffb54 <__cxa_atexit@plt+0x3f2ec8> │ │ │ │ - ldr r7, [pc, #12] @ 9eb78 <__cxa_atexit@plt+0x91eec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + tsteq r1, #0, 18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 9fa70 <__cxa_atexit@plt+0x92de4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9fa7c <__cxa_atexit@plt+0x92df0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #136] @ 9fa8c <__cxa_atexit@plt+0x92e00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + sub r2, r6, #11 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #104] @ 9fa90 <__cxa_atexit@plt+0x92e04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #96] @ 9fa94 <__cxa_atexit@plt+0x92e08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr sl, [pc, #88] @ 9fa98 <__cxa_atexit@plt+0x92e0c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #84] @ 9fa9c <__cxa_atexit@plt+0x92e10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r0, r9, sl} │ │ │ │ + add r0, r3, #32 │ │ │ │ + stm r0, {r1, r3, r8} │ │ │ │ + mov r5, lr │ │ │ │ + b 3f394c <__cxa_atexit@plt+0x3e6cc0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #36, 10 @ 0x9000000 │ │ │ │ + tsteq r1, #236, 18 @ 0x3b0000 │ │ │ │ + @ instruction: 0xfffffc50 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9faec <__cxa_atexit@plt+0x92e60> │ │ │ │ + ldr lr, [pc, #52] @ 9fafc <__cxa_atexit@plt+0x92e70> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #44, 8 @ 0x2c000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9ebac <__cxa_atexit@plt+0x91f20> │ │ │ │ - ldr r3, [pc, #24] @ 9ebb8 <__cxa_atexit@plt+0x91f2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ + sub r9, r5, #4 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 9fb88 <__cxa_atexit@plt+0x92efc> │ │ │ │ + ldr r2, [pc, #160] @ 9fbc0 <__cxa_atexit@plt+0x92f34> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffb2c <__cxa_atexit@plt+0x3f2ea0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 9ec08 <__cxa_atexit@plt+0x91f7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9ebec <__cxa_atexit@plt+0x91f60> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 9ebf4 <__cxa_atexit@plt+0x91f68> │ │ │ │ - b 3ffb54 <__cxa_atexit@plt+0x3f2ec8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9ec0c <__cxa_atexit@plt+0x91f80> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r9] │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 9fb90 <__cxa_atexit@plt+0x92f04> │ │ │ │ + ldr lr, [pc, #132] @ 9fbc4 <__cxa_atexit@plt+0x92f38> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + add lr, r2, #8 │ │ │ │ + stm lr, {r1, r3, r8} │ │ │ │ + str r7, [r2, #20] │ │ │ │ + add r1, r2, #28 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 9fba8 <__cxa_atexit@plt+0x92f1c> │ │ │ │ + ldr r7, [pc, #88] @ 9fbc8 <__cxa_atexit@plt+0x92f3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ ldr r0, [r5] │ │ │ │ + sub r7, r1, #1 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r1, #156, 6 @ 0x70000002 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + tsteq r1, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 9ec2c <__cxa_atexit@plt+0x91fa0> │ │ │ │ - b 3ffb54 <__cxa_atexit@plt+0x3f2ec8> │ │ │ │ - ldr r7, [pc, #12] @ 9ec40 <__cxa_atexit@plt+0x91fb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - tsteq r1, #100, 6 @ 0x90000001 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9ec7c <__cxa_atexit@plt+0x91ff0> │ │ │ │ - ldr r2, [pc, #32] @ 9ec8c <__cxa_atexit@plt+0x92000> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bcc 9fc00 <__cxa_atexit@plt+0x92f74> │ │ │ │ + ldr r2, [pc, #28] @ 9fc0c <__cxa_atexit@plt+0x92f80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 3ffb3c <__cxa_atexit@plt+0x3f2eb0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - rsceq sp, lr, #168, 8 @ 0xa8000000 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r1, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9ecd8 <__cxa_atexit@plt+0x9204c> │ │ │ │ - ldr r7, [pc, #52] @ 9ece8 <__cxa_atexit@plt+0x9205c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r2, [r8, #71] @ 0x47 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ 9ecec <__cxa_atexit@plt+0x92060> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9fc3c <__cxa_atexit@plt+0x92fb0> │ │ │ │ + ldr r2, [pc, #28] @ 9fc4c <__cxa_atexit@plt+0x92fc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3954 <__cxa_atexit@plt+0x3e6cc8> │ │ │ │ + ldr r7, [pc, #12] @ 9fc50 <__cxa_atexit@plt+0x92fc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sp, lr, #116, 8 @ 0x74000000 │ │ │ │ - rsceq sp, lr, #76, 8 @ 0x4c000000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [pc, #16] @ 9ed18 <__cxa_atexit@plt+0x9208c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ffb1c <__cxa_atexit@plt+0x3f2e90> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq sp, lr, #32, 8 @ 0x20000000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq ip, lr, #36, 6 @ 0x90000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9ee0c <__cxa_atexit@plt+0x92180> │ │ │ │ - str fp, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #12]! │ │ │ │ - ldmdb r2, {r8, sl} │ │ │ │ - add ip, r2, #8 │ │ │ │ - ldm ip, {r1, fp, ip} │ │ │ │ - ldr lr, [pc, #208] @ 9ee2c <__cxa_atexit@plt+0x921a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r0 │ │ │ │ - str r1, [r3, #28]! │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str fp, [r3, #-20] @ 0xffffffec │ │ │ │ - sub lr, r3, #16 │ │ │ │ - stm lr, {r9, sl, ip} │ │ │ │ - str r8, [r3, #-4] │ │ │ │ - sub r9, r6, #31 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 9ede0 <__cxa_atexit@plt+0x92154> │ │ │ │ - ldr r1, [pc, #164] @ 9ee30 <__cxa_atexit@plt+0x921a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - sub r1, r5, #28 │ │ │ │ - ldr fp, [sp] │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 9ee18 <__cxa_atexit@plt+0x9218c> │ │ │ │ - str r9, [r5, #8] │ │ │ │ - ldr r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r6, #-16] │ │ │ │ - ldr r8, [r6, #-12] │ │ │ │ - ldr r6, [r6, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r2, [pc, #116] @ 9ee3c <__cxa_atexit@plt+0x921b0> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9fcc0 <__cxa_atexit@plt+0x93034> │ │ │ │ + ldr r2, [pc, #84] @ 9fccc <__cxa_atexit@plt+0x93040> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r0, r1, r6, lr} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ffb1c <__cxa_atexit@plt+0x3f2e90> │ │ │ │ - ldr r5, [pc, #76] @ 9ee34 <__cxa_atexit@plt+0x921a8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #72] @ 9ee38 <__cxa_atexit@plt+0x921ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r5, [r0, #32] │ │ │ │ - str r9, [r0, #36] @ 0x24 │ │ │ │ - str r3, [r2] │ │ │ │ + ldr lr, [pc, #80] @ 9fcd0 <__cxa_atexit@plt+0x93044> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #76] @ 9fcd4 <__cxa_atexit@plt+0x93048> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3ffb04 <__cxa_atexit@plt+0x3f2e78> │ │ │ │ + bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff9bc │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9fd38 <__cxa_atexit@plt+0x930ac> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #68] @ 9fd54 <__cxa_atexit@plt+0x930c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9fd40 <__cxa_atexit@plt+0x930b4> │ │ │ │ + ldr r3, [pc, #52] @ 9fd5c <__cxa_atexit@plt+0x930d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 3f3954 <__cxa_atexit@plt+0x3e6cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffef50 │ │ │ │ - andeq r0, r0, ip, ror #5 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xffffef44 │ │ │ │ - rsceq sp, lr, #168, 4 @ 0x8000000a │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9eed8 <__cxa_atexit@plt+0x9224c> │ │ │ │ - ldr r3, [pc, #240] @ 9ef54 <__cxa_atexit@plt+0x922c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #8]! │ │ │ │ + ldr r7, [pc, #16] @ 9fd58 <__cxa_atexit@plt+0x930cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #24, 4 @ 0x80000001 │ │ │ │ + rsceq ip, lr, #32, 4 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9fe2c <__cxa_atexit@plt+0x931a0> │ │ │ │ + ldr lr, [pc, #204] @ 9fe4c <__cxa_atexit@plt+0x931c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #192] @ 9fe50 <__cxa_atexit@plt+0x931c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 9ef10 <__cxa_atexit@plt+0x92284> │ │ │ │ + beq 9fe20 <__cxa_atexit@plt+0x93194> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 9ef3c <__cxa_atexit@plt+0x922b0> │ │ │ │ - ldr lr, [pc, #204] @ 9ef5c <__cxa_atexit@plt+0x922d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 9ef60 <__cxa_atexit@plt+0x922d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r1, [r5, #16]! │ │ │ │ - mov r1, #576 @ 0x240 │ │ │ │ - orr r1, r1, #999424 @ 0xf4000 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - mul r0, r0, r1 │ │ │ │ - ldr r1, [pc, #172] @ 9ef64 <__cxa_atexit@plt+0x922d8> │ │ │ │ + bcc 9fe38 <__cxa_atexit@plt+0x931ac> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [r7, #11] │ │ │ │ + ldr ip, [r7, #15] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + add r7, r7, #23 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [pc, #128] @ 9fe54 <__cxa_atexit@plt+0x931c8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #104] @ 9fe58 <__cxa_atexit@plt+0x931cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, r3, #3 │ │ │ │ - sub r9, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ffb5c <__cxa_atexit@plt+0x3f2ed0> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 9ef1c <__cxa_atexit@plt+0x92290> │ │ │ │ - ldr r7, [pc, #100] @ 9ef58 <__cxa_atexit@plt+0x922cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r7, r3, #3 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #31 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffb3c <__cxa_atexit@plt+0x3f2eb0> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 9ef50 <__cxa_atexit@plt+0x922c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - tsteq r1, #24, 4 @ 0x80000001 │ │ │ │ - rsceq sp, lr, #128, 2 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + tsteq r1, #152, 2 @ 0x26 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + tsteq r1, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9fee4 <__cxa_atexit@plt+0x93258> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [r7, #11] │ │ │ │ + ldr ip, [r7, #15] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + add r7, r7, #23 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [pc, #84] @ 9fef0 <__cxa_atexit@plt+0x93264> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #60] @ 9fef4 <__cxa_atexit@plt+0x93268> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #31 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + tsteq r1, #196, 10 @ 0x31000000 │ │ │ │ + rsceq ip, lr, #104 @ 0x68 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9ff64 <__cxa_atexit@plt+0x932d8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9efd4 <__cxa_atexit@plt+0x92348> │ │ │ │ - ldr lr, [pc, #80] @ 9efe0 <__cxa_atexit@plt+0x92354> │ │ │ │ + bcc 9ff70 <__cxa_atexit@plt+0x932e4> │ │ │ │ + ldr lr, [pc, #80] @ 9ff80 <__cxa_atexit@plt+0x932f4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #76] @ 9efe4 <__cxa_atexit@plt+0x92358> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r1, [pc, #60] @ 9ff84 <__cxa_atexit@plt+0x932f8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r1, [r5, #8]! │ │ │ │ - mov r1, #576 @ 0x240 │ │ │ │ - orr r1, r1, #999424 @ 0xf4000 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - mul r0, r0, r1 │ │ │ │ - ldr r1, [pc, #48] @ 9efe8 <__cxa_atexit@plt+0x9235c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - b 3ffb5c <__cxa_atexit@plt+0x3f2ed0> │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15d62e0 <__cxa_atexit@plt+0x15c9654> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r1, #24, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9f008 <__cxa_atexit@plt+0x9237c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #156, 30 @ 0x270 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 9f04c <__cxa_atexit@plt+0x923c0> │ │ │ │ - ldr r7, [pc, #52] @ 9f068 <__cxa_atexit@plt+0x923dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 3ffb3c <__cxa_atexit@plt+0x3f2eb0> │ │ │ │ - ldr r3, [pc, #24] @ 9f06c <__cxa_atexit@plt+0x923e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffa88 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - rsceq sp, lr, #120 @ 0x78 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9f108 <__cxa_atexit@plt+0x9247c> │ │ │ │ - ldr r3, [pc, #240] @ 9f184 <__cxa_atexit@plt+0x924f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9f140 <__cxa_atexit@plt+0x924b4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9ffc8 <__cxa_atexit@plt+0x9333c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 9ffd4 <__cxa_atexit@plt+0x93348> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + rsceq fp, lr, #136, 30 @ 0x220 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a0048 <__cxa_atexit@plt+0x933bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 9f16c <__cxa_atexit@plt+0x924e0> │ │ │ │ - ldr lr, [pc, #204] @ 9f18c <__cxa_atexit@plt+0x92500> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 9f190 <__cxa_atexit@plt+0x92504> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a0054 <__cxa_atexit@plt+0x933c8> │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + add lr, r7, #7 │ │ │ │ + ldm lr, {r1, r9, lr} │ │ │ │ + sub r0, r6, #15 │ │ │ │ + ldr sl, [pc, #68] @ a0064 <__cxa_atexit@plt+0x933d8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #56] @ a0068 <__cxa_atexit@plt+0x933dc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r3, {r0, ip} │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, r8, r9} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #108, 4 @ 0xc0000006 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a009c <__cxa_atexit@plt+0x93410> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a00a4 <__cxa_atexit@plt+0x93418> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e2f550 <__cxa_atexit@plt+0x1e228c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #156, 28 @ 0x9c0 │ │ │ │ + rsceq fp, lr, #184, 28 @ 0xb80 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a0128 <__cxa_atexit@plt+0x9349c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a0130 <__cxa_atexit@plt+0x934a4> │ │ │ │ + ldr r1, [pc, #108] @ a014c <__cxa_atexit@plt+0x934c0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r1, [r5, #16]! │ │ │ │ - mov r1, #576 @ 0x240 │ │ │ │ - orr r1, r1, #999424 @ 0xf4000 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - mul r0, r0, r1 │ │ │ │ - ldr r1, [pc, #172] @ 9f194 <__cxa_atexit@plt+0x92508> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r8, r3, #3 │ │ │ │ - sub r9, r3, #11 │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub lr, r6, #27 │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + ldr r1, [pc, #88] @ a0150 <__cxa_atexit@plt+0x934c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + stm r5, {r1, r3, lr} │ │ │ │ + str sl, [r3, #8] │ │ │ │ + ldr r5, [pc, #72] @ a0154 <__cxa_atexit@plt+0x934c8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #-20] @ 0xffffffec │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + str ip, [r3, #-8] │ │ │ │ + str r8, [r3, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3f3954 <__cxa_atexit@plt+0x3e6cc8> │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffb5c <__cxa_atexit@plt+0x3f2ed0> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 9f14c <__cxa_atexit@plt+0x924c0> │ │ │ │ - ldr r7, [pc, #100] @ 9f188 <__cxa_atexit@plt+0x924fc> │ │ │ │ + b a0138 <__cxa_atexit@plt+0x934ac> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a0148 <__cxa_atexit@plt+0x934bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ffb3c <__cxa_atexit@plt+0x3f2eb0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, lr, #56, 28 @ 0x380 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a0174 <__cxa_atexit@plt+0x934e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f394c <__cxa_atexit@plt+0x3e6cc0> │ │ │ │ + tsteq r1, #172, 4 @ 0xc000000a │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a01ac <__cxa_atexit@plt+0x93520> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ a01b4 <__cxa_atexit@plt+0x93528> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #140, 26 @ 0x2300 │ │ │ │ + rsceq fp, lr, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a01f0 <__cxa_atexit@plt+0x93564> │ │ │ │ + ldr r2, [pc, #28] @ a01f8 <__cxa_atexit@plt+0x9356c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq fp, lr, #136, 26 @ 0x2200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 7305d4 <__cxa_atexit@plt+0x723948> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a0260 <__cxa_atexit@plt+0x935d4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #68] @ a027c <__cxa_atexit@plt+0x935f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a0268 <__cxa_atexit@plt+0x935dc> │ │ │ │ + ldr r3, [pc, #52] @ a0284 <__cxa_atexit@plt+0x935f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ + b 3f3954 <__cxa_atexit@plt+0x3e6cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 9f180 <__cxa_atexit@plt+0x924f4> │ │ │ │ + ldr r7, [pc, #16] @ a0280 <__cxa_atexit@plt+0x935f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0xfffff70c │ │ │ │ - @ instruction: 0xfffff900 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - tsteq r1, #232, 30 @ 0x3a0 │ │ │ │ - rsceq ip, lr, #80, 30 @ 0x140 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #240, 24 @ 0xf000 │ │ │ │ + rsceq fp, lr, #248, 24 @ 0xf800 │ │ │ │ + @ instruction: 0xfffffa08 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9f204 <__cxa_atexit@plt+0x92578> │ │ │ │ - ldr lr, [pc, #80] @ 9f210 <__cxa_atexit@plt+0x92584> │ │ │ │ + bcc a033c <__cxa_atexit@plt+0x936b0> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + stm sp, {r2, fp} │ │ │ │ + ldr fp, [r7, #15] │ │ │ │ + add ip, r7, #19 │ │ │ │ + ldm ip, {r0, r1, r2, ip} │ │ │ │ + ldr r8, [r7, #35] @ 0x23 │ │ │ │ + ldr lr, [pc, #128] @ a0350 <__cxa_atexit@plt+0x936c4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #76] @ 9f214 <__cxa_atexit@plt+0x92588> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r1, [r5, #8]! │ │ │ │ - mov r1, #576 @ 0x240 │ │ │ │ - orr r1, r1, #999424 @ 0xf4000 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - mul r0, r0, r1 │ │ │ │ - ldr r1, [pc, #48] @ 9f218 <__cxa_atexit@plt+0x9258c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r7, [pc, #120] @ a0354 <__cxa_atexit@plt+0x936c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add lr, r7, #2 │ │ │ │ + sub r7, r6, #43 @ 0x2b │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + ldr r0, [pc, #96] @ a0358 <__cxa_atexit@plt+0x936cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r3, #52 @ 0x34 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + ldr r7, [pc, #84] @ a035c <__cxa_atexit@plt+0x936d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str fp, [r3, #36] @ 0x24 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + tsteq r1, #164, 2 @ 0x29 │ │ │ │ + tsteq r1, #140, 2 @ 0x23 │ │ │ │ + tsteq r1, #116, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + rsceq fp, lr, #0, 24 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a03bc <__cxa_atexit@plt+0x93730> │ │ │ │ + ldr r2, [pc, #44] @ a03cc <__cxa_atexit@plt+0x93740> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - b 3ffb5c <__cxa_atexit@plt+0x3f2ed0> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f3a94 <__cxa_atexit@plt+0x3e6e08> │ │ │ │ mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff800 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r1, #232, 28 @ 0xe80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9f238 <__cxa_atexit@plt+0x925ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r1, #108, 26 @ 0x1b00 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a0430 <__cxa_atexit@plt+0x937a4> │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #96] @ a0458 <__cxa_atexit@plt+0x937cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a043c <__cxa_atexit@plt+0x937b0> │ │ │ │ + ldr r1, [pc, #68] @ a0460 <__cxa_atexit@plt+0x937d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #24] @ a045c <__cxa_atexit@plt+0x937d0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r1, #48, 22 @ 0xc000 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + tsteq r1, #104 @ 0x68 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 9f27c <__cxa_atexit@plt+0x925f0> │ │ │ │ - ldr r7, [pc, #52] @ 9f298 <__cxa_atexit@plt+0x9260c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 3ffb3c <__cxa_atexit@plt+0x3f2eb0> │ │ │ │ - ldr r3, [pc, #24] @ 9f29c <__cxa_atexit@plt+0x92610> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a04a8 <__cxa_atexit@plt+0x9381c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #48] @ a04c0 <__cxa_atexit@plt+0x93834> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ a04c4 <__cxa_atexit@plt+0x93838> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff5cc │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - rsceq ip, lr, #168, 28 @ 0xa80 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9f324 <__cxa_atexit@plt+0x92698> │ │ │ │ - ldr r2, [pc, #112] @ 9f338 <__cxa_atexit@plt+0x926ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9f31c <__cxa_atexit@plt+0x92690> │ │ │ │ - ldr r2, [pc, #84] @ 9f33c <__cxa_atexit@plt+0x926b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9f31c <__cxa_atexit@plt+0x92690> │ │ │ │ - ldr r2, [pc, #56] @ 9f340 <__cxa_atexit@plt+0x926b4> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r1, #244, 30 @ 0x3d0 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq fp, lr, #212, 20 @ 0xd4000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a0504 <__cxa_atexit@plt+0x93878> │ │ │ │ + ldr r2, [pc, #32] @ a050c <__cxa_atexit@plt+0x93880> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9f344 <__cxa_atexit@plt+0x926b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r9, r7, #2 │ │ │ │ + ldm r9, {r1, r8, r9} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 15d62e0 <__cxa_atexit@plt+0x15c9654> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - rsceq ip, lr, #48, 28 @ 0x300 │ │ │ │ - rsceq ip, lr, #4, 28 @ 0x40 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq fp, lr, #128, 20 @ 0x80000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 9f398 <__cxa_atexit@plt+0x9270c> │ │ │ │ + ldr r3, [pc, #184] @ a05dc <__cxa_atexit@plt+0x93950> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9f390 <__cxa_atexit@plt+0x92704> │ │ │ │ - ldr r3, [pc, #32] @ 9f39c <__cxa_atexit@plt+0x92710> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + beq a05c4 <__cxa_atexit@plt+0x93938> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a05cc <__cxa_atexit@plt+0x93940> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #15] │ │ │ │ + add lr, r7, #19 │ │ │ │ + ldm lr, {r0, r1, sl, lr} │ │ │ │ + ldr ip, [pc, #124] @ a05e0 <__cxa_atexit@plt+0x93954> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + ldr r7, [pc, #112] @ a05e4 <__cxa_atexit@plt+0x93958> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r2, [pc, #80] @ a05e8 <__cxa_atexit@plt+0x9395c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str fp, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + sub r7, r3, #35 @ 0x23 │ │ │ │ + sub r8, r3, #42 @ 0x2a │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq ip, lr, #172, 26 @ 0x2b00 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffc60 │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + rsceq fp, lr, #164, 18 @ 0x290000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9f3c8 <__cxa_atexit@plt+0x9273c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq ip, lr, #128, 26 @ 0x2000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a0690 <__cxa_atexit@plt+0x93a04> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr fp, [r7, #15] │ │ │ │ + add lr, r7, #19 │ │ │ │ + ldm lr, {r0, r1, sl, lr} │ │ │ │ + str ip, [sp] │ │ │ │ + ldr ip, [pc, #108] @ a06a0 <__cxa_atexit@plt+0x93a14> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + ldr r7, [pc, #96] @ a06a4 <__cxa_atexit@plt+0x93a18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r2, [pc, #64] @ a06a8 <__cxa_atexit@plt+0x93a1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str fp, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + sub r7, r6, #35 @ 0x23 │ │ │ │ + sub r8, r6, #42 @ 0x2a │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov fp, ip │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffb90 │ │ │ │ + @ instruction: 0xfffffc4c │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq fp, lr, #204, 16 @ 0xcc0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #108] @ 9f450 <__cxa_atexit@plt+0x927c4> │ │ │ │ + ldr r3, [pc, #124] @ a073c <__cxa_atexit@plt+0x93ab0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9f434 <__cxa_atexit@plt+0x927a8> │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9f43c <__cxa_atexit@plt+0x927b0> │ │ │ │ - ldr r7, [pc, #68] @ 9f458 <__cxa_atexit@plt+0x927cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r2, [r8, #71] @ 0x47 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r2, r9} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + beq a0724 <__cxa_atexit@plt+0x93a98> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a072c <__cxa_atexit@plt+0x93aa0> │ │ │ │ + ldr r2, [pc, #92] @ a0740 <__cxa_atexit@plt+0x93ab4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #88] @ a0744 <__cxa_atexit@plt+0x93ab8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub r0, r3, #22 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #-12] │ │ │ │ + str r7, [r6, #-8] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9f454 <__cxa_atexit@plt+0x927c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + rsceq fp, lr, #48, 16 @ 0x300000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a07ac <__cxa_atexit@plt+0x93b20> │ │ │ │ + ldr r2, [pc, #72] @ a07b8 <__cxa_atexit@plt+0x93b2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #68] @ a07bc <__cxa_atexit@plt+0x93b30> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub r0, r6, #22 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + mov r7, r3 │ │ │ │ + bx ip │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffc64 │ │ │ │ + @ instruction: 0xfffffc08 │ │ │ │ + rsceq fp, lr, #220, 14 @ 0x3700000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a0840 <__cxa_atexit@plt+0x93bb4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a084c <__cxa_atexit@plt+0x93bc0> │ │ │ │ + add lr, r7, #3 │ │ │ │ + ldm lr, {r9, sl, lr} │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + sub r1, r6, #10 │ │ │ │ + ldr ip, [pc, #84] @ a085c <__cxa_atexit@plt+0x93bd0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ a0860 <__cxa_atexit@plt+0x93bd4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #64] @ a0864 <__cxa_atexit@plt+0x93bd8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r5, r3, #12 │ │ │ │ + stm r5, {r0, r1, r9, sl} │ │ │ │ + str r3, [r3, #28] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + b 3f3944 <__cxa_atexit@plt+0x3e6cb8> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq ip, lr, #16, 26 @ 0x400 │ │ │ │ - @ instruction: 0xfffff8e4 │ │ │ │ - rsceq ip, lr, #240, 24 @ 0xf000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9f4a8 <__cxa_atexit@plt+0x9281c> │ │ │ │ - ldr r7, [pc, #52] @ 9f4bc <__cxa_atexit@plt+0x92830> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r2, [r8, #71] @ 0x47 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r2, r9} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #16] @ 9f4c0 <__cxa_atexit@plt+0x92834> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff870 │ │ │ │ - rsceq ip, lr, #164, 24 @ 0xa400 │ │ │ │ - rsceq ip, lr, #140, 24 @ 0x8c00 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ + tsteq r1, #132, 20 @ 0x84000 │ │ │ │ + @ instruction: 0xfffff964 │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a0898 <__cxa_atexit@plt+0x93c0c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a08a0 <__cxa_atexit@plt+0x93c14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e2f550 <__cxa_atexit@plt+0x1e228c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #160, 12 @ 0xa000000 │ │ │ │ + rsceq fp, lr, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 9f2b0 <__cxa_atexit@plt+0x92624> │ │ │ │ - rsceq ip, lr, #112, 24 @ 0x7000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9f574 <__cxa_atexit@plt+0x928e8> │ │ │ │ - ldr lr, [pc, #152] @ 9f594 <__cxa_atexit@plt+0x92908> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r7, r7, #6 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9f564 <__cxa_atexit@plt+0x928d8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #-8]! │ │ │ │ - ldmdb r2, {r3, r9} │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - stm r2, {r7, r8} │ │ │ │ - sub r7, r2, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9f57c <__cxa_atexit@plt+0x928f0> │ │ │ │ - ldr r7, [pc, #88] @ 9f59c <__cxa_atexit@plt+0x92910> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #71] @ 0x47 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi a08d8 <__cxa_atexit@plt+0x93c4c> │ │ │ │ + ldr r2, [pc, #32] @ a08e8 <__cxa_atexit@plt+0x93c5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9f598 <__cxa_atexit@plt+0x9290c> │ │ │ │ + mov r8, r9 │ │ │ │ + b 1e2f4d0 <__cxa_atexit@plt+0x1e22844> │ │ │ │ + ldr r7, [pc, #12] @ a08ec <__cxa_atexit@plt+0x93c60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - rsceq ip, lr, #208, 22 @ 0x34000 │ │ │ │ - @ instruction: 0xfffff7b4 │ │ │ │ - rsceq ip, lr, #172, 22 @ 0x2b000 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq fp, lr, #216, 12 @ 0xd800000 │ │ │ │ + rsceq fp, lr, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #12]! │ │ │ │ - ldmdb r3, {r8, r9} │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - stm r3, {r2, r7} │ │ │ │ - sub r7, r3, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9f5f4 <__cxa_atexit@plt+0x92968> │ │ │ │ - ldr r7, [pc, #52] @ 9f608 <__cxa_atexit@plt+0x9297c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r2, [r8, #71] @ 0x47 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r2, r9} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #16] @ 9f60c <__cxa_atexit@plt+0x92980> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff724 │ │ │ │ - rsceq ip, lr, #88, 22 @ 0x16000 │ │ │ │ - rsceq ip, lr, #88, 22 @ 0x16000 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9f698 <__cxa_atexit@plt+0x92a0c> │ │ │ │ - ldr r3, [pc, #116] @ 9f6a8 <__cxa_atexit@plt+0x92a1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9f688 <__cxa_atexit@plt+0x929fc> │ │ │ │ - ldr lr, [pc, #92] @ 9f6ac <__cxa_atexit@plt+0x92a20> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a0964 <__cxa_atexit@plt+0x93cd8> │ │ │ │ + ldr r2, [pc, #88] @ a0970 <__cxa_atexit@plt+0x93ce4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #84] @ a0974 <__cxa_atexit@plt+0x93ce8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [r8, #23] │ │ │ │ - ldr r2, [r8, #27] │ │ │ │ - ldr r1, [r8, #83] @ 0x53 │ │ │ │ - ldr r0, [r8, #87] @ 0x57 │ │ │ │ - ldr r7, [r8, #91] @ 0x5b │ │ │ │ - str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #76] @ a0978 <__cxa_atexit@plt+0x93cec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #24]! │ │ │ │ + sub r1, r6, #27 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r7, r9} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f394c <__cxa_atexit@plt+0x3e6cc0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + tsteq r1, #232, 20 @ 0xe8000 │ │ │ │ + rsceq fp, lr, #52, 12 @ 0x3400000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a09ec <__cxa_atexit@plt+0x93d60> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #108] @ a0a14 <__cxa_atexit@plt+0x93d88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a09f4 <__cxa_atexit@plt+0x93d68> │ │ │ │ + ldr r1, [pc, #92] @ a0a20 <__cxa_atexit@plt+0x93d94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #88] @ a0a24 <__cxa_atexit@plt+0x93d98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1e2f4d0 <__cxa_atexit@plt+0x1e22844> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9f6b0 <__cxa_atexit@plt+0x92a24> │ │ │ │ + ldr r7, [pc, #28] @ a0a18 <__cxa_atexit@plt+0x93d8c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #24] @ a0a1c <__cxa_atexit@plt+0x93d90> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsceq ip, lr, #228, 20 @ 0xe4000 │ │ │ │ - rsceq ip, lr, #184, 20 @ 0xb8000 │ │ │ │ + tsteq r1, #128, 10 @ 0x20000000 │ │ │ │ + rsceq fp, lr, #188, 10 @ 0x2f000000 │ │ │ │ + tsteq r1, #132, 20 @ 0x84000 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + tsteq r1, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - ldr r8, [r7, #83] @ 0x53 │ │ │ │ - ldr r3, [r7, #87] @ 0x57 │ │ │ │ - ldr r0, [r7, #91] @ 0x5b │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r9, [pc, #28] @ 9f6fc <__cxa_atexit@plt+0x92a70> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r8} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r9, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, lr │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq ip, lr, #108, 20 @ 0x6c000 │ │ │ │ - andeq r0, r0, r7, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9f728 <__cxa_atexit@plt+0x92a9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq ip, lr, #64, 20 @ 0x40000 │ │ │ │ - andeq r0, r0, r7, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9f754 <__cxa_atexit@plt+0x92ac8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq ip, lr, #20, 20 @ 0x14000 │ │ │ │ - andeq r0, r0, r7, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #20] @ 9f780 <__cxa_atexit@plt+0x92af4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #12] @ 9f784 <__cxa_atexit@plt+0x92af8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #129 @ 0x81 │ │ │ │ - b 3ffb6c <__cxa_atexit@plt+0x3f2ee0> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r1, #140, 16 @ 0x8c0000 │ │ │ │ - rsceq ip, lr, #228, 18 @ 0x390000 │ │ │ │ - andeq r0, r0, r7, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9f824 <__cxa_atexit@plt+0x92b98> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr ip, [r3, #12]! │ │ │ │ - sub r9, r6, #14 │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - ldr r1, [r3, #-8] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldmib r3, {r8, sl} │ │ │ │ - ldr r1, [pc, #128] @ 9f858 <__cxa_atexit@plt+0x92bcc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r2, {r1, lr} │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9f830 <__cxa_atexit@plt+0x92ba4> │ │ │ │ - ldr r7, [pc, #96] @ 9f860 <__cxa_atexit@plt+0x92bd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str sl, [r5, #28] │ │ │ │ + bhi a0a5c <__cxa_atexit@plt+0x93dd0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ a0a64 <__cxa_atexit@plt+0x93dd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldr r7, [pc, #36] @ 9f85c <__cxa_atexit@plt+0x92bd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - str r2, [r5, #20] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #220, 8 @ 0xdc000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a0a9c <__cxa_atexit@plt+0x93e10> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ a0aa4 <__cxa_atexit@plt+0x93e18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - rsceq ip, lr, #112, 8 @ 0x70000000 │ │ │ │ - @ instruction: 0xffff9034 │ │ │ │ - rsceq ip, lr, #20, 18 @ 0x50000 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9f8f0 <__cxa_atexit@plt+0x92c64> │ │ │ │ - ldr r2, [pc, #120] @ 9f900 <__cxa_atexit@plt+0x92c74> │ │ │ │ + tsteq r1, #156, 8 @ 0x9c000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a0aec <__cxa_atexit@plt+0x93e60> │ │ │ │ + ldr r2, [pc, #44] @ a0afc <__cxa_atexit@plt+0x93e70> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9f8e0 <__cxa_atexit@plt+0x92c54> │ │ │ │ - ldr lr, [pc, #96] @ 9f904 <__cxa_atexit@plt+0x92c78> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r8, #23] │ │ │ │ - ldr r1, [r8, #27] │ │ │ │ - ldr r0, [r8, #83] @ 0x53 │ │ │ │ - ldr r3, [r8, #87] @ 0x57 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - ldr r2, [r8, #91] @ 0x5b │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9f908 <__cxa_atexit@plt+0x92c7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + rsceq fp, lr, #180, 8 @ 0xb4000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a0b4c <__cxa_atexit@plt+0x93ec0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [pc, #40] @ a0b5c <__cxa_atexit@plt+0x93ed0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r2, r8} │ │ │ │ + ldr r3, [pc, #32] @ a0b60 <__cxa_atexit@plt+0x93ed4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + sub sl, r6, #7 │ │ │ │ + b 733904 <__cxa_atexit@plt+0x726c78> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - rsceq ip, lr, #140, 16 @ 0x8c0000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9f95c <__cxa_atexit@plt+0x92cd0> │ │ │ │ - ldr r3, [pc, #56] @ 9f968 <__cxa_atexit@plt+0x92cdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9f954 <__cxa_atexit@plt+0x92cc8> │ │ │ │ - ldr r3, [pc, #36] @ 9f96c <__cxa_atexit@plt+0x92ce0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + tsteq r1, #76, 18 @ 0x130000 │ │ │ │ + rsceq fp, lr, #80, 8 @ 0x50000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a0be8 <__cxa_atexit@plt+0x93f5c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a0bf4 <__cxa_atexit@plt+0x93f68> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr ip, [pc, #88] @ a0c04 <__cxa_atexit@plt+0x93f78> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [pc, #84] @ a0c08 <__cxa_atexit@plt+0x93f7c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r5, [pc, #60] @ a0c0c <__cxa_atexit@plt+0x93f80> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 733abc <__cxa_atexit@plt+0x726e30> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + tsteq r1, #216, 12 @ 0xd800000 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a0c40 <__cxa_atexit@plt+0x93fb4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a0c48 <__cxa_atexit@plt+0x93fbc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 1e2f550 <__cxa_atexit@plt+0x1e228c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9f98c <__cxa_atexit@plt+0x92d00> │ │ │ │ + tsteq r1, #248, 4 @ 0x8000000f │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #48 @ 0x30 │ │ │ │ + cmp r2, ip │ │ │ │ + bcc a0cd4 <__cxa_atexit@plt+0x94048> │ │ │ │ + ldr r2, [pc, #128] @ a0cf0 <__cxa_atexit@plt+0x94064> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #124] @ a0cf4 <__cxa_atexit@plt+0x94068> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldm r5, {r0, r1, lr} │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, ip, #23 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r2, [pc, #100] @ a0cf8 <__cxa_atexit@plt+0x9406c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #36]! @ 0x24 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + ldr r0, [pc, #68] @ a0cfc <__cxa_atexit@plt+0x94070> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + mov r6, ip │ │ │ │ + mov r8, sl │ │ │ │ + b 1e2f4d0 <__cxa_atexit@plt+0x1e22844> │ │ │ │ + ldr r7, [pc, #36] @ a0d00 <__cxa_atexit@plt+0x94074> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + rsceq fp, lr, #240, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a0d20 <__cxa_atexit@plt+0x94094> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f394c <__cxa_atexit@plt+0x3e6cc0> │ │ │ │ + tsteq r1, #0, 14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a0d58 <__cxa_atexit@plt+0x940cc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ a0d60 <__cxa_atexit@plt+0x940d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #224, 2 @ 0x38 │ │ │ │ + rsceq fp, lr, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 15d62e0 <__cxa_atexit@plt+0x15c9654> │ │ │ │ + rsceq fp, lr, #80, 4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9f9d4 <__cxa_atexit@plt+0x92d48> │ │ │ │ - ldr r2, [pc, #44] @ 9f9e0 <__cxa_atexit@plt+0x92d54> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #36] @ 9f9e4 <__cxa_atexit@plt+0x92d58> │ │ │ │ + bcc a0df8 <__cxa_atexit@plt+0x9416c> │ │ │ │ + ldr lr, [pc, #92] @ a0e08 <__cxa_atexit@plt+0x9417c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r8, [pc, #76] @ a0e0c <__cxa_atexit@plt+0x94180> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r3, [pc, #48] @ a0e10 <__cxa_atexit@plt+0x94184> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r3, [pc, #40] @ a0e14 <__cxa_atexit@plt+0x94188> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 3f36dc <__cxa_atexit@plt+0x3e6a50> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + tsteq r1, #40, 12 @ 0x2800000 │ │ │ │ + tsteq r1, #164, 12 @ 0xa400000 │ │ │ │ + rsceq fp, lr, #184, 2 @ 0x2e │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a0e84 <__cxa_atexit@plt+0x941f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a0e90 <__cxa_atexit@plt+0x94204> │ │ │ │ + add lr, r7, #3 │ │ │ │ + ldm lr, {sl, ip, lr} │ │ │ │ + ldr r9, [pc, #72] @ a0ea0 <__cxa_atexit@plt+0x94214> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldr r1, [pc, #64] @ a0ea4 <__cxa_atexit@plt+0x94218> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r8, sl, ip} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #8, 22 @ 0x2000 │ │ │ │ - tsteq r1, #68, 14 @ 0x1100000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9fa18 <__cxa_atexit@plt+0x92d8c> │ │ │ │ - ldr r3, [pc, #24] @ 9fa24 <__cxa_atexit@plt+0x92d98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + tsteq r1, #40, 8 @ 0x28000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a0ed8 <__cxa_atexit@plt+0x9424c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a0ee0 <__cxa_atexit@plt+0x94254> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 1e2f550 <__cxa_atexit@plt+0x1e228c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ + tsteq r1, #96 @ 0x60 │ │ │ │ + rsceq fp, lr, #236 @ 0xec │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a0f58 <__cxa_atexit@plt+0x942cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a0f60 <__cxa_atexit@plt+0x942d4> │ │ │ │ + ldr ip, [pc, #96] @ a0f7c <__cxa_atexit@plt+0x942f0> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #92] @ a0f80 <__cxa_atexit@plt+0x942f4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r5] │ │ │ │ + sub lr, r6, #23 │ │ │ │ + str r0, [r3, #20]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + stmda r5, {r3, lr} │ │ │ │ + str sl, [r3, #8] │ │ │ │ + ldr r5, [pc, #64] @ a0f84 <__cxa_atexit@plt+0x942f8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #-16] │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r8} │ │ │ │ + mov r5, r2 │ │ │ │ + b 3f3954 <__cxa_atexit@plt+0x3e6cc8> │ │ │ │ + mov r6, r3 │ │ │ │ + b a0f68 <__cxa_atexit@plt+0x942dc> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a0f78 <__cxa_atexit@plt+0x942ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, lr, #124 @ 0x7c │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a0fa4 <__cxa_atexit@plt+0x94318> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f394c <__cxa_atexit@plt+0x3e6cc0> │ │ │ │ + tsteq r1, #124, 8 @ 0x7c000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a0fdc <__cxa_atexit@plt+0x94350> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ a0fe4 <__cxa_atexit@plt+0x94358> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #92, 30 @ 0x170 │ │ │ │ + rsceq sl, lr, #120, 30 @ 0x1e0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 15d62e0 <__cxa_atexit@plt+0x15c9654> │ │ │ │ + rsceq sl, lr, #204, 30 @ 0x330 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9fa88 <__cxa_atexit@plt+0x92dfc> │ │ │ │ - ldr lr, [pc, #72] @ 9fa94 <__cxa_atexit@plt+0x92e08> │ │ │ │ + bcc a107c <__cxa_atexit@plt+0x943f0> │ │ │ │ + ldr lr, [pc, #92] @ a108c <__cxa_atexit@plt+0x94400> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #68] @ 9fa98 <__cxa_atexit@plt+0x92e0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r2, [pc, #52] @ 9fa9c <__cxa_atexit@plt+0x92e10> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r8, [pc, #76] @ a1090 <__cxa_atexit@plt+0x94404> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r3, [pc, #48] @ a1094 <__cxa_atexit@plt+0x94408> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r3, [pc, #40] @ a1098 <__cxa_atexit@plt+0x9440c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 3f36dc <__cxa_atexit@plt+0x3e6a50> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - tsteq r1, #108, 20 @ 0x6c000 │ │ │ │ - tsteq r1, #156, 12 @ 0x9c00000 │ │ │ │ - rsceq ip, lr, #168, 12 @ 0xa800000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + tsteq r1, #164, 6 @ 0x90000002 │ │ │ │ + tsteq r1, #36, 8 @ 0x24000000 │ │ │ │ + rsceq sl, lr, #52, 30 @ 0xd0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9fb74 <__cxa_atexit@plt+0x92ee8> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a1108 <__cxa_atexit@plt+0x9447c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9fb80 <__cxa_atexit@plt+0x92ef4> │ │ │ │ - ldr lr, [pc, #208] @ 9fba8 <__cxa_atexit@plt+0x92f1c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - ldr r3, [r7, #10] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - ldr sl, [pc, #188] @ 9fbac <__cxa_atexit@plt+0x92f20> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r1, r6, #3 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9fb64 <__cxa_atexit@plt+0x92ed8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #-8]! │ │ │ │ - ldr r9, [r2, #-8] │ │ │ │ - ldr r3, [r2, #-4] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - stm r2, {r7, r8} │ │ │ │ - sub r7, r2, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9fb90 <__cxa_atexit@plt+0x92f04> │ │ │ │ - ldr r7, [pc, #116] @ 9fbb4 <__cxa_atexit@plt+0x92f28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #71] @ 0x47 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ + bcc a1114 <__cxa_atexit@plt+0x94488> │ │ │ │ + add lr, r7, #3 │ │ │ │ + ldm lr, {sl, ip, lr} │ │ │ │ + ldr r9, [pc, #72] @ a1124 <__cxa_atexit@plt+0x94498> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldr r1, [pc, #64] @ a1128 <__cxa_atexit@plt+0x9449c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r8, sl, ip} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9fbb0 <__cxa_atexit@plt+0x92f24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + tsteq r1, #164, 2 @ 0x29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a115c <__cxa_atexit@plt+0x944d0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a1164 <__cxa_atexit@plt+0x944d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e2f550 <__cxa_atexit@plt+0x1e228c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq ip, lr, #188, 10 @ 0x2f000000 │ │ │ │ - @ instruction: 0xfffff1b8 │ │ │ │ - rsceq ip, lr, #148, 10 @ 0x25000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #12]! │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - stm r3, {r2, r7} │ │ │ │ - sub r7, r3, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9fc10 <__cxa_atexit@plt+0x92f84> │ │ │ │ - ldr r7, [pc, #52] @ 9fc24 <__cxa_atexit@plt+0x92f98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r2, [r8, #71] @ 0x47 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r2, r9} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #16] @ 9fc28 <__cxa_atexit@plt+0x92f9c> │ │ │ │ + tsteq r1, #220, 26 @ 0x3700 │ │ │ │ + rsceq sl, lr, #104, 28 @ 0x680 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a11dc <__cxa_atexit@plt+0x94550> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a11e4 <__cxa_atexit@plt+0x94558> │ │ │ │ + ldr ip, [pc, #96] @ a1200 <__cxa_atexit@plt+0x94574> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #92] @ a1204 <__cxa_atexit@plt+0x94578> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r5] │ │ │ │ + sub lr, r6, #23 │ │ │ │ + str r0, [r3, #20]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + stmda r5, {r3, lr} │ │ │ │ + str sl, [r3, #8] │ │ │ │ + ldr r5, [pc, #64] @ a1208 <__cxa_atexit@plt+0x9457c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #-16] │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r8} │ │ │ │ + mov r5, r2 │ │ │ │ + b 3f3954 <__cxa_atexit@plt+0x3e6cc8> │ │ │ │ + mov r6, r3 │ │ │ │ + b a11ec <__cxa_atexit@plt+0x94560> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a11fc <__cxa_atexit@plt+0x94570> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff108 │ │ │ │ - rsceq ip, lr, #60, 10 @ 0xf000000 │ │ │ │ - rsceq ip, lr, #60, 10 @ 0xf000000 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + rsceq sl, lr, #0, 28 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a1228 <__cxa_atexit@plt+0x9459c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f394c <__cxa_atexit@plt+0x3e6cc0> │ │ │ │ + tsteq r1, #248, 2 @ 0x3e │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9fcb4 <__cxa_atexit@plt+0x93028> │ │ │ │ - ldr r3, [pc, #116] @ 9fcc4 <__cxa_atexit@plt+0x93038> │ │ │ │ + bhi a1270 <__cxa_atexit@plt+0x945e4> │ │ │ │ + ldr r3, [pc, #52] @ a1280 <__cxa_atexit@plt+0x945f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r9, sl} │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 9fca4 <__cxa_atexit@plt+0x93018> │ │ │ │ - ldr lr, [pc, #92] @ 9fcc8 <__cxa_atexit@plt+0x9303c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r8, #23] │ │ │ │ - ldr r2, [r8, #27] │ │ │ │ - ldr r1, [r8, #83] @ 0x53 │ │ │ │ - ldr r0, [r8, #87] @ 0x57 │ │ │ │ - ldr r7, [r8, #91] @ 0x5b │ │ │ │ - str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + beq a1260 <__cxa_atexit@plt+0x945d4> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9fccc <__cxa_atexit@plt+0x93040> │ │ │ │ + ldr r7, [pc, #12] @ a1284 <__cxa_atexit@plt+0x945f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsceq ip, lr, #216, 8 @ 0xd8000000 │ │ │ │ - rsceq ip, lr, #156, 8 @ 0x9c000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - ldr r8, [r7, #83] @ 0x53 │ │ │ │ - ldr r3, [r7, #87] @ 0x57 │ │ │ │ - ldr r0, [r7, #91] @ 0x5b │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r9, [pc, #28] @ 9fd18 <__cxa_atexit@plt+0x9308c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r8} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r9, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, lr │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq ip, lr, #80, 8 @ 0x50000000 │ │ │ │ - andeq r0, r0, r7, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9fd44 <__cxa_atexit@plt+0x930b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq ip, lr, #36, 8 @ 0x24000000 │ │ │ │ - andeq r0, r0, r7, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9fd70 <__cxa_atexit@plt+0x930e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq ip, lr, #248, 6 @ 0xe0000003 │ │ │ │ - andeq r0, r0, r7, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #20] @ 9fd9c <__cxa_atexit@plt+0x93110> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #12] @ 9fda0 <__cxa_atexit@plt+0x93114> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #129 @ 0x81 │ │ │ │ - b 3ffb6c <__cxa_atexit@plt+0x3f2ee0> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r1, #112, 4 │ │ │ │ - rsceq ip, lr, #200, 6 @ 0x20000003 │ │ │ │ - andeq r0, r0, r7, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9fe40 <__cxa_atexit@plt+0x931b4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr ip, [r3, #12]! │ │ │ │ - sub r9, r6, #14 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr lr, [r3, #16] │ │ │ │ - ldr r1, [r3, #-8] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldmib r3, {r8, sl} │ │ │ │ - ldr r1, [pc, #128] @ 9fe74 <__cxa_atexit@plt+0x931e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r2, {r1, lr} │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9fe4c <__cxa_atexit@plt+0x931c0> │ │ │ │ - ldr r7, [pc, #96] @ 9fe7c <__cxa_atexit@plt+0x931f0> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq sl, lr, #164, 26 @ 0x2900 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + mov r7, r6 │ │ │ │ + ldm r5, {r9, sl} │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc a12f4 <__cxa_atexit@plt+0x94668> │ │ │ │ + ldr lr, [pc, #84] @ a1314 <__cxa_atexit@plt+0x94688> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + ldr r3, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str sl, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r2, r3, r9} │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r0, [r7, #28] │ │ │ │ + str r8, [r7, #32] │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ a1318 <__cxa_atexit@plt+0x9468c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str sl, [r5, #28] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - mov r3, #20 │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldr r7, [pc, #36] @ 9fe78 <__cxa_atexit@plt+0x931ec> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #10 │ │ │ │ + rsceq sl, lr, #52, 26 @ 0xd00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a137c <__cxa_atexit@plt+0x946f0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #68] @ a1398 <__cxa_atexit@plt+0x9470c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a1384 <__cxa_atexit@plt+0x946f8> │ │ │ │ + ldr r3, [pc, #52] @ a13a0 <__cxa_atexit@plt+0x94714> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + mov r5, r2 │ │ │ │ + b 3f3954 <__cxa_atexit@plt+0x3e6cc8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ a139c <__cxa_atexit@plt+0x94710> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - str r2, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - rsceq fp, lr, #84, 28 @ 0x540 │ │ │ │ - @ instruction: 0xffff8a18 │ │ │ │ - rsceq ip, lr, #8, 6 @ 0x20000000 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9ff0c <__cxa_atexit@plt+0x93280> │ │ │ │ - ldr r2, [pc, #120] @ 9ff1c <__cxa_atexit@plt+0x93290> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9fefc <__cxa_atexit@plt+0x93270> │ │ │ │ - ldr lr, [pc, #96] @ 9ff20 <__cxa_atexit@plt+0x93294> │ │ │ │ + tsteq r1, #212, 22 @ 0x35000 │ │ │ │ + rsceq sl, lr, #220, 22 @ 0x37000 │ │ │ │ + @ instruction: 0xffffe8ec │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a1470 <__cxa_atexit@plt+0x947e4> │ │ │ │ + ldr lr, [pc, #204] @ a1490 <__cxa_atexit@plt+0x94804> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r8, #23] │ │ │ │ - ldr r1, [r8, #27] │ │ │ │ - ldr r0, [r8, #83] @ 0x53 │ │ │ │ - ldr r3, [r8, #87] @ 0x57 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - ldr r2, [r8, #91] @ 0x5b │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #192] @ a1494 <__cxa_atexit@plt+0x94808> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq a1464 <__cxa_atexit@plt+0x947d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a147c <__cxa_atexit@plt+0x947f0> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [r7, #11] │ │ │ │ + ldr ip, [r7, #15] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + add r7, r7, #23 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [pc, #128] @ a1498 <__cxa_atexit@plt+0x9480c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #104] @ a149c <__cxa_atexit@plt+0x94810> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #31 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9ff24 <__cxa_atexit@plt+0x93298> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - rsceq ip, lr, #128, 4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + tsteq r1, #84, 22 @ 0x15000 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + tsteq r1, #72 @ 0x48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9ff74 <__cxa_atexit@plt+0x932e8> │ │ │ │ - ldr r2, [pc, #56] @ 9ff88 <__cxa_atexit@plt+0x932fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 9ff8c <__cxa_atexit@plt+0x93300> │ │ │ │ + bcc a1528 <__cxa_atexit@plt+0x9489c> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [r7, #11] │ │ │ │ + ldr ip, [r7, #15] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + add r7, r7, #23 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [pc, #84] @ a1534 <__cxa_atexit@plt+0x948a8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #60] @ a1538 <__cxa_atexit@plt+0x948ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #31 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - tsteq r1, #108, 10 @ 0x1b000000 │ │ │ │ - tsteq r1, #164, 2 @ 0x29 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + tsteq r1, #128, 30 @ 0x200 │ │ │ │ + rsceq sl, lr, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9ffc0 <__cxa_atexit@plt+0x93334> │ │ │ │ - ldr r3, [pc, #24] @ 9ffcc <__cxa_atexit@plt+0x93340> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ a0054 <__cxa_atexit@plt+0x933c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a003c <__cxa_atexit@plt+0x933b0> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a15a8 <__cxa_atexit@plt+0x9491c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a0044 <__cxa_atexit@plt+0x933b8> │ │ │ │ - ldr lr, [pc, #84] @ a0058 <__cxa_atexit@plt+0x933cc> │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a15b4 <__cxa_atexit@plt+0x94928> │ │ │ │ + ldr lr, [pc, #80] @ a15c4 <__cxa_atexit@plt+0x94938> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r2, r3, #15 │ │ │ │ - ldr r8, [pc, #64] @ a005c <__cxa_atexit@plt+0x933d0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r1, [pc, #60] @ a15c8 <__cxa_atexit@plt+0x9493c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15d62e0 <__cxa_atexit@plt+0x15c9654> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - tsteq r1, #232 @ 0xe8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a00b8 <__cxa_atexit@plt+0x9342c> │ │ │ │ - ldr lr, [pc, #64] @ a00c4 <__cxa_atexit@plt+0x93438> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr r8, [pc, #44] @ a00c8 <__cxa_atexit@plt+0x9343c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ + bcc a160c <__cxa_atexit@plt+0x94980> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ a1618 <__cxa_atexit@plt+0x9498c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - tsteq r1, #104 @ 0x68 │ │ │ │ - rsceq ip, lr, #124 @ 0x7c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + rsceq sl, lr, #252, 18 @ 0x3f0000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov lr, fp │ │ │ │ mov r2, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi a01a0 <__cxa_atexit@plt+0x93514> │ │ │ │ + sub fp, r5, #20 │ │ │ │ + cmp lr, fp │ │ │ │ + bhi a16c8 <__cxa_atexit@plt+0x94a3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ + add r6, r2, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc a01ac <__cxa_atexit@plt+0x93520> │ │ │ │ - ldr lr, [pc, #208] @ a01d4 <__cxa_atexit@plt+0x93548> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - ldr r3, [r7, #10] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - ldr sl, [pc, #188] @ a01d8 <__cxa_atexit@plt+0x9354c> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r1, r6, #3 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ + bcc a16d0 <__cxa_atexit@plt+0x94a44> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #140] @ a16e4 <__cxa_atexit@plt+0x94a58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r7, #12 │ │ │ │ + ldm r9, {r1, r3, r9} │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr sl, [r7, #28] │ │ │ │ + mov r0, lr │ │ │ │ + ldr lr, [r7, #32] │ │ │ │ + ldr ip, [pc, #100] @ a16e8 <__cxa_atexit@plt+0x94a5c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + ldr ip, [pc, #92] @ a16ec <__cxa_atexit@plt+0x94a60> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + add r2, r2, #12 │ │ │ │ + stm r2, {r1, r3, r9} │ │ │ │ + str lr, [r5, #-12] │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a0190 <__cxa_atexit@plt+0x93504> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #-8]! │ │ │ │ - ldr r9, [r2, #-8] │ │ │ │ - ldr r3, [r2, #-4] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - stm r2, {r7, r8} │ │ │ │ - sub r7, r2, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a01bc <__cxa_atexit@plt+0x93530> │ │ │ │ - ldr r7, [pc, #116] @ a01e0 <__cxa_atexit@plt+0x93554> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #71] @ 0x47 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + sub r9, r6, #15 │ │ │ │ + ldr r5, [pc, #60] @ a16f0 <__cxa_atexit@plt+0x94a64> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, fp │ │ │ │ + ldr r8, [sp] │ │ │ │ + mov fp, r0 │ │ │ │ + b 7118c8 <__cxa_atexit@plt+0x704c3c> │ │ │ │ mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + b a16d8 <__cxa_atexit@plt+0x94a4c> │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a01dc <__cxa_atexit@plt+0x93550> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + tsteq r1, #208, 16 @ 0xd00000 │ │ │ │ + tsteq r1, #8, 24 @ 0x800 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + rsceq sl, lr, #104, 18 @ 0x1a0000 │ │ │ │ + rsceq sl, lr, #32, 18 @ 0x80000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a177c <__cxa_atexit@plt+0x94af0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a1788 <__cxa_atexit@plt+0x94afc> │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + add ip, r7, #7 │ │ │ │ + ldm ip, {r1, r9, sl, ip} │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr fp, [r7, #23] │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [pc, #76] @ a1798 <__cxa_atexit@plt+0x94b0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr lr, [pc, #72] @ a179c <__cxa_atexit@plt+0x94b10> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r4, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r8, r9, sl, ip} │ │ │ │ + str fp, [r3, #32] │ │ │ │ + ldr r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ + ldmib sp, {r8, fp} │ │ │ │ + b 3f3944 <__cxa_atexit@plt+0x3e6cb8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq fp, lr, #144, 30 @ 0x240 │ │ │ │ - @ instruction: 0xffffeb8c │ │ │ │ - rsceq fp, lr, #104, 30 @ 0x1a0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #12]! │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - stm r3, {r2, r7} │ │ │ │ - sub r7, r3, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a023c <__cxa_atexit@plt+0x935b0> │ │ │ │ - ldr r7, [pc, #52] @ a0250 <__cxa_atexit@plt+0x935c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r2, [r8, #71] @ 0x47 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r2, r9} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #16] @ a0254 <__cxa_atexit@plt+0x935c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #64, 22 @ 0x10000 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a17d0 <__cxa_atexit@plt+0x94b44> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a17d8 <__cxa_atexit@plt+0x94b4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 1e2f550 <__cxa_atexit@plt+0x1e228c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffeadc │ │ │ │ - rsceq fp, lr, #16, 30 @ 0x40 │ │ │ │ - rsceq fp, lr, #16, 30 @ 0x40 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a02e0 <__cxa_atexit@plt+0x93654> │ │ │ │ - ldr r3, [pc, #116] @ a02f0 <__cxa_atexit@plt+0x93664> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a02d0 <__cxa_atexit@plt+0x93644> │ │ │ │ - ldr lr, [pc, #92] @ a02f4 <__cxa_atexit@plt+0x93668> │ │ │ │ + tsteq r1, #104, 14 @ 0x1a00000 │ │ │ │ + rsceq sl, lr, #60, 16 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a184c <__cxa_atexit@plt+0x94bc0> │ │ │ │ + ldr lr, [pc, #88] @ a1854 <__cxa_atexit@plt+0x94bc8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [r8, #23] │ │ │ │ - ldr r2, [r8, #27] │ │ │ │ - ldr r1, [r8, #83] @ 0x53 │ │ │ │ - ldr r0, [r8, #87] @ 0x57 │ │ │ │ - ldr r7, [r8, #91] @ 0x5b │ │ │ │ - str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a02f8 <__cxa_atexit@plt+0x9366c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r1, [pc, #68] @ a1858 <__cxa_atexit@plt+0x94bcc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #28] │ │ │ │ + str lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r8, [r7, #32] │ │ │ │ + str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1e2f4d0 <__cxa_atexit@plt+0x1e22844> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsceq fp, lr, #188, 28 @ 0xbc0 │ │ │ │ - rsceq fp, lr, #112, 28 @ 0x700 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - ldr r8, [r7, #83] @ 0x53 │ │ │ │ - ldr r3, [r7, #87] @ 0x57 │ │ │ │ - ldr r0, [r7, #91] @ 0x5b │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r9, [pc, #28] @ a0344 <__cxa_atexit@plt+0x936b8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r8} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r9, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, lr │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq fp, lr, #36, 28 @ 0x240 │ │ │ │ - andeq r0, r0, r7, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a0370 <__cxa_atexit@plt+0x936e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq fp, lr, #248, 26 @ 0x3e00 │ │ │ │ - andeq r0, r0, r7, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a039c <__cxa_atexit@plt+0x93710> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq fp, lr, #204, 26 @ 0x3300 │ │ │ │ - andeq r0, r0, r7, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #20] @ a03c8 <__cxa_atexit@plt+0x9373c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #12] @ a03cc <__cxa_atexit@plt+0x93740> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #129 @ 0x81 │ │ │ │ - b 3ffb6c <__cxa_atexit@plt+0x3f2ee0> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r1, #68, 24 @ 0x4400 │ │ │ │ - rsceq fp, lr, #156, 26 @ 0x2700 │ │ │ │ - andeq r0, r0, r7, asr #5 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + tsteq r1, #20, 14 @ 0x500000 │ │ │ │ + rsceq sl, lr, #188, 14 @ 0x2f00000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a18f0 <__cxa_atexit@plt+0x94c64> │ │ │ │ + ldr r2, [pc, #120] @ a18fc <__cxa_atexit@plt+0x94c70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #116] @ a1900 <__cxa_atexit@plt+0x94c74> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #20]! │ │ │ │ + ldr r1, [pc, #108] @ a1904 <__cxa_atexit@plt+0x94c78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #36]! @ 0x24 │ │ │ │ + sub r1, r6, #39 @ 0x27 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr ip, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str ip, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f394c <__cxa_atexit@plt+0x3e6cc0> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + tsteq r1, #124, 22 @ 0x1f000 │ │ │ │ + @ instruction: 0xfffff97c │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + rsceq sl, lr, #4, 14 @ 0x100000 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc a046c <__cxa_atexit@plt+0x937e0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr ip, [r3, #12]! │ │ │ │ - sub r9, r6, #14 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr lr, [r3, #16] │ │ │ │ - ldr r1, [r3, #-8] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldmib r3, {r8, sl} │ │ │ │ - ldr r1, [pc, #128] @ a04a0 <__cxa_atexit@plt+0x93814> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r2, {r1, lr} │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a0478 <__cxa_atexit@plt+0x937ec> │ │ │ │ - ldr r7, [pc, #96] @ a04a8 <__cxa_atexit@plt+0x9381c> │ │ │ │ + bcc a196c <__cxa_atexit@plt+0x94ce0> │ │ │ │ + ldr lr, [pc, #80] @ a198c <__cxa_atexit@plt+0x94d00> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + str r3, [r7, #24] │ │ │ │ + str r0, [r7, #28] │ │ │ │ + str sl, [r7, #32] │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ a1990 <__cxa_atexit@plt+0x94d04> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str sl, [r5, #28] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldr r7, [pc, #36] @ a04a4 <__cxa_atexit@plt+0x93818> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - rsceq fp, lr, #40, 16 @ 0x280000 │ │ │ │ - @ instruction: 0xffff83ec │ │ │ │ - rsceq fp, lr, #236, 24 @ 0xec00 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + rsceq sl, lr, #188, 12 @ 0xbc00000 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b a19b4 <__cxa_atexit@plt+0x94d28> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + rsceq sl, lr, #128, 12 @ 0x8000000 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a0538 <__cxa_atexit@plt+0x938ac> │ │ │ │ - ldr r2, [pc, #120] @ a0548 <__cxa_atexit@plt+0x938bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a0528 <__cxa_atexit@plt+0x9389c> │ │ │ │ - ldr lr, [pc, #96] @ a054c <__cxa_atexit@plt+0x938c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r8, #23] │ │ │ │ - ldr r1, [r8, #27] │ │ │ │ - ldr r0, [r8, #83] @ 0x53 │ │ │ │ - ldr r3, [r8, #87] @ 0x57 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - ldr r2, [r8, #91] @ 0x5b │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + bhi a1a3c <__cxa_atexit@plt+0x94db0> │ │ │ │ + ldr r6, [pc, #172] @ a1a78 <__cxa_atexit@plt+0x94dec> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr lr, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r6, [r5, #12] │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a1a58 <__cxa_atexit@plt+0x94dcc> │ │ │ │ + ldr ip, [pc, #124] @ a1a84 <__cxa_atexit@plt+0x94df8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldm r5, {r2, r7} │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a0550 <__cxa_atexit@plt+0x938c4> │ │ │ │ + ldr r7, [pc, #60] @ a1a80 <__cxa_atexit@plt+0x94df4> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - rsceq fp, lr, #100, 24 @ 0x6400 │ │ │ │ - rsceq fp, lr, #148, 24 @ 0x9400 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 18fdb38 <__cxa_atexit@plt+0x18f0eac> │ │ │ │ - rsceq fp, lr, #60, 24 @ 0x3c00 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a05a4 <__cxa_atexit@plt+0x93918> │ │ │ │ - mov r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r9, #6 │ │ │ │ - mov sl, #1 │ │ │ │ - b 18e6438 <__cxa_atexit@plt+0x18d97ac> │ │ │ │ + ldr r7, [pc, #28] @ a1a7c <__cxa_atexit@plt+0x94df0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + rsceq sl, lr, #208, 10 @ 0x34000000 │ │ │ │ + rsceq sl, lr, #244, 10 @ 0x3d000000 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a1abc <__cxa_atexit@plt+0x94e30> │ │ │ │ + ldr r2, [pc, #28] @ a1ac8 <__cxa_atexit@plt+0x94e3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r1, #0, 16 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b a19b4 <__cxa_atexit@plt+0x94d28> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + rsceq sl, lr, #80, 10 @ 0x14000000 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b a19b4 <__cxa_atexit@plt+0x94d28> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a0628 <__cxa_atexit@plt+0x9399c> │ │ │ │ - ldr lr, [pc, #100] @ a0630 <__cxa_atexit@plt+0x939a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #80] @ a0634 <__cxa_atexit@plt+0x939a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ - str lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r1, [r7, #36] @ 0x24 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r1, [r7, #28] │ │ │ │ - ldr r7, [r7, #32] │ │ │ │ - sub lr, r5, #28 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str sl, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ + bhi a1b28 <__cxa_atexit@plt+0x94e9c> │ │ │ │ + ldr r2, [pc, #36] @ a1b30 <__cxa_atexit@plt+0x94ea4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ a1b34 <__cxa_atexit@plt+0x94ea8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r1, #84, 18 @ 0x150000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a065c <__cxa_atexit@plt+0x939d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a0684 <__cxa_atexit@plt+0x939f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a06ac <__cxa_atexit@plt+0x93a20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a06d4 <__cxa_atexit@plt+0x93a48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a06fc <__cxa_atexit@plt+0x93a70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + tsteq r1, #28, 8 @ 0x1c000000 │ │ │ │ + tsteq r1, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a0774 <__cxa_atexit@plt+0x93ae8> │ │ │ │ - ldr r2, [r5, #36]! @ 0x24 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #24 │ │ │ │ - ldm lr, {r0, r8, r9, sl, lr} │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #-4] │ │ │ │ - ldr ip, [pc, #60] @ a0780 <__cxa_atexit@plt+0x93af4> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - add r0, r3, #28 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - str fp, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ + bcc a1b8c <__cxa_atexit@plt+0x94f00> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ a1b9c <__cxa_atexit@plt+0x94f10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #192, 6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a1c14 <__cxa_atexit@plt+0x94f88> │ │ │ │ + ldr r3, [pc, #100] @ a1c2c <__cxa_atexit@plt+0x94fa0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #96] @ a1c30 <__cxa_atexit@plt+0x94fa4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #92] @ a1c34 <__cxa_atexit@plt+0x94fa8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr r1, [pc, #72] @ a1c38 <__cxa_atexit@plt+0x94fac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + add lr, r7, #28 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ a1c3c <__cxa_atexit@plt+0x94fb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #112, 26 @ 0x1c00 │ │ │ │ - rsceq fp, lr, #68, 20 @ 0x44000 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + tsteq r1, #192, 12 @ 0xc000000 │ │ │ │ + rsceq sl, lr, #44, 8 @ 0x2c000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #8] @ a1c60 <__cxa_atexit@plt+0x94fd4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + tsteq r1, #48, 6 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1c9c <__cxa_atexit@plt+0x95010> │ │ │ │ + ldr r2, [pc, #36] @ a1ca4 <__cxa_atexit@plt+0x95018> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ a1ca8 <__cxa_atexit@plt+0x9501c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #168, 4 @ 0x8000000a │ │ │ │ + tsteq r1, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a07c8 <__cxa_atexit@plt+0x93b3c> │ │ │ │ - ldr r2, [pc, #40] @ a07d0 <__cxa_atexit@plt+0x93b44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + bhi a1d10 <__cxa_atexit@plt+0x95084> │ │ │ │ + ldr r3, [pc, #76] @ a1d18 <__cxa_atexit@plt+0x9508c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #64] @ a1d1c <__cxa_atexit@plt+0x95090> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r9, [r2, #4] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #48] @ a1d20 <__cxa_atexit@plt+0x95094> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r3, [pc, #32] @ a1d24 <__cxa_atexit@plt+0x95098> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add sl, r1, #1 │ │ │ │ + b 7001e0 <__cxa_atexit@plt+0x6f3554> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq fp, lr, #248, 18 @ 0x3e0000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #156] @ a0884 <__cxa_atexit@plt+0x93bf8> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq sl, lr, #108, 6 @ 0xb0000001 │ │ │ │ + tsteq r1, #116, 4 @ 0x40000007 │ │ │ │ + tsteq r1, #192, 10 @ 0x30000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #116] @ a1dac <__cxa_atexit@plt+0x95120> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq a086c <__cxa_atexit@plt+0x93be0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + beq a1da4 <__cxa_atexit@plt+0x95118> │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #132] @ a0888 <__cxa_atexit@plt+0x93bfc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq a0874 <__cxa_atexit@plt+0x93be8> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [pc, #104] @ a088c <__cxa_atexit@plt+0x93c00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq a086c <__cxa_atexit@plt+0x93be0> │ │ │ │ - ldr r3, [pc, #72] @ a0890 <__cxa_atexit@plt+0x93c04> │ │ │ │ + mov r0, r1 │ │ │ │ + ldr r2, [r0, #4]! │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r0] │ │ │ │ + strex r3, lr, [r0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne a1d60 <__cxa_atexit@plt+0x950d4> │ │ │ │ + ldr r3, [r1] │ │ │ │ + ldr r0, [pc, #52] @ a1db0 <__cxa_atexit@plt+0x95124> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + cmp r3, r0 │ │ │ │ + bne a1d8c <__cxa_atexit@plt+0x95100> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ + ldr r3, [pc, #32] @ a1db4 <__cxa_atexit@plt+0x95128> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ a0894 <__cxa_atexit@plt+0x93c08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r3, [pc, #52] @ a0898 <__cxa_atexit@plt+0x93c0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 2037568 <__cxa_atexit@plt+0x202a8dc> │ │ │ │ + tst r7, #3 │ │ │ │ + beq a1da4 <__cxa_atexit@plt+0x95118> │ │ │ │ + b a1e38 <__cxa_atexit@plt+0x951ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - tsteq r1, #64, 24 @ 0x4000 │ │ │ │ - tsteq r1, #12, 14 @ 0x300000 │ │ │ │ - rsceq fp, lr, #48, 18 @ 0xc0000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + tsteq r1, #128, 4 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #128] @ a0938 <__cxa_atexit@plt+0x93cac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq a0920 <__cxa_atexit@plt+0x93c94> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [pc, #100] @ a093c <__cxa_atexit@plt+0x93cb0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ + mov r0, r1 │ │ │ │ + ldr r2, [r0, #4]! │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r0] │ │ │ │ + strex r3, lr, [r0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne a1ddc <__cxa_atexit@plt+0x95150> │ │ │ │ + ldr r3, [r1] │ │ │ │ + ldr r0, [pc, #48] @ a1e28 <__cxa_atexit@plt+0x9519c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + cmp r3, r0 │ │ │ │ + bne a1e08 <__cxa_atexit@plt+0x9517c> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ + ldr r3, [pc, #28] @ a1e2c <__cxa_atexit@plt+0x951a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq a0930 <__cxa_atexit@plt+0x93ca4> │ │ │ │ - ldr r3, [pc, #68] @ a0940 <__cxa_atexit@plt+0x93cb4> │ │ │ │ + beq a1e20 <__cxa_atexit@plt+0x95194> │ │ │ │ + b a1e38 <__cxa_atexit@plt+0x951ac> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + tsteq r1, #4, 4 @ 0x40000000 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a1e70 <__cxa_atexit@plt+0x951e4> │ │ │ │ + ldr r3, [pc, #136] @ a1ed4 <__cxa_atexit@plt+0x95248> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #56] @ a0944 <__cxa_atexit@plt+0x93cb8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r3, [pc, #48] @ a0948 <__cxa_atexit@plt+0x93cbc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 2037568 <__cxa_atexit@plt+0x202a8dc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq a1e84 <__cxa_atexit@plt+0x951f8> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt a1e8c <__cxa_atexit@plt+0x95200> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #112] @ a1ee8 <__cxa_atexit@plt+0x9525c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq r1, #140, 22 @ 0x23000 │ │ │ │ - tsteq r1, #88, 12 @ 0x5800000 │ │ │ │ - rsceq fp, lr, #128, 16 @ 0x800000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #80] @ a09b8 <__cxa_atexit@plt+0x93d2c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #64] @ a1ed8 <__cxa_atexit@plt+0x9524c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + ldr r1, [pc, #56] @ a1edc <__cxa_atexit@plt+0x95250> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a09b0 <__cxa_atexit@plt+0x93d24> │ │ │ │ - ldr r3, [pc, #48] @ a09bc <__cxa_atexit@plt+0x93d30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ a09c0 <__cxa_atexit@plt+0x93d34> │ │ │ │ + ldr r3, [pc, #36] @ a1ee0 <__cxa_atexit@plt+0x95254> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r3, [pc, #28] @ a09c4 <__cxa_atexit@plt+0x93d38> │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #28] @ a1ee4 <__cxa_atexit@plt+0x95258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 2037568 <__cxa_atexit@plt+0x202a8dc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add sl, r1, #1 │ │ │ │ + b 7001e0 <__cxa_atexit@plt+0x6f3554> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + rsceq sl, lr, #164, 2 @ 0x29 │ │ │ │ + tsteq r1, #168 @ 0xa8 │ │ │ │ + tsteq r1, #252, 6 @ 0xf0000003 │ │ │ │ + tsteq r1, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt a1f08 <__cxa_atexit@plt+0x9527c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r1, #252, 20 @ 0xfc000 │ │ │ │ - tsteq r1, #200, 10 @ 0x32000000 │ │ │ │ - rsceq fp, lr, #4, 16 @ 0x40000 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ a0a00 <__cxa_atexit@plt+0x93d74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ a0a04 <__cxa_atexit@plt+0x93d78> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #60] @ a1f50 <__cxa_atexit@plt+0x952c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + ldr r1, [pc, #52] @ a1f54 <__cxa_atexit@plt+0x952c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #32] @ a1f58 <__cxa_atexit@plt+0x952cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r3, [pc, #16] @ a0a08 <__cxa_atexit@plt+0x93d7c> │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #24] @ a1f5c <__cxa_atexit@plt+0x952d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 2037568 <__cxa_atexit@plt+0x202a8dc> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r1, #172, 20 @ 0xac000 │ │ │ │ - tsteq r1, #120, 10 @ 0x1e000000 │ │ │ │ - rsceq fp, lr, #172, 14 @ 0x2b00000 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + add r8, r3, #1 │ │ │ │ + add sl, r1, #1 │ │ │ │ + b 7001e0 <__cxa_atexit@plt+0x6f3554> │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + rsceq sl, lr, #40, 2 │ │ │ │ + tsteq r1, #44 @ 0x2c │ │ │ │ + tsteq r1, #128, 6 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a0a60 <__cxa_atexit@plt+0x93dd4> │ │ │ │ - ldr r7, [pc, #56] @ a0a6c <__cxa_atexit@plt+0x93de0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ a0a70 <__cxa_atexit@plt+0x93de4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ a0a74 <__cxa_atexit@plt+0x93de8> │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a1fd4 <__cxa_atexit@plt+0x95348> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a1fdc <__cxa_atexit@plt+0x95350> │ │ │ │ + ldr r1, [pc, #100] @ a1ff8 <__cxa_atexit@plt+0x9536c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r1, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffb44 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq fp, lr, #24, 10 @ 0x6000000 │ │ │ │ - rsceq fp, lr, #88, 12 @ 0x5800000 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - ldr r7, [pc, #92] @ a0af0 <__cxa_atexit@plt+0x93e64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a0adc <__cxa_atexit@plt+0x93e50> │ │ │ │ - ldr r7, [pc, #64] @ a0af4 <__cxa_atexit@plt+0x93e68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #36] @ a0af8 <__cxa_atexit@plt+0x93e6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r7, [pc, #24] @ a0afc <__cxa_atexit@plt+0x93e70> │ │ │ │ + ldr sl, [pc, #96] @ a1ffc <__cxa_atexit@plt+0x95370> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #92] @ a2000 <__cxa_atexit@plt+0x95374> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #88] @ a2004 <__cxa_atexit@plt+0x95378> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1, r9} │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r0, [pc, #72] @ a2008 <__cxa_atexit@plt+0x9537c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + add sl, lr, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 7001e0 <__cxa_atexit@plt+0x6f3554> │ │ │ │ + mov r6, r3 │ │ │ │ + b a1fe4 <__cxa_atexit@plt+0x95358> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a1ff4 <__cxa_atexit@plt+0x95368> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xffffc120 │ │ │ │ - tsteq r1, #40, 16 @ 0x280000 │ │ │ │ - rsceq fp, lr, #244, 10 @ 0x3d000000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov fp, r4 │ │ │ │ - str r8, [r5, #28] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a0bb0 <__cxa_atexit@plt+0x93f24> │ │ │ │ - str r1, [sp] │ │ │ │ - ldmda r5, {r2, ip} │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - ldr r9, [pc, #112] @ a0bd0 <__cxa_atexit@plt+0x93f44> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r2, ip} │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #76] @ a0bd4 <__cxa_atexit@plt+0x93f48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - str r4, [r3, #40] @ 0x28 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ a0bd8 <__cxa_atexit@plt+0x93f4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ - str r2, [fp, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, r1 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffa54 │ │ │ │ - tsteq r1, #124, 10 @ 0x1f000000 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + rsceq sl, lr, #100 @ 0x64 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + rsceq sl, lr, #168 @ 0xa8 │ │ │ │ + tsteq r1, #184, 30 @ 0x2e0 │ │ │ │ + tsteq r1, #4, 6 @ 0x10000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a0c7c <__cxa_atexit@plt+0x93ff0> │ │ │ │ - str r1, [sp] │ │ │ │ - ldmib r5, {r2, ip} │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r4, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [r5, #40] @ 0x28 │ │ │ │ - ldr r9, [pc, #112] @ a0c9c <__cxa_atexit@plt+0x94010> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r2, ip} │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #76] @ a0ca0 <__cxa_atexit@plt+0x94014> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - str r4, [r3, #40] @ 0x28 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ a0ca4 <__cxa_atexit@plt+0x94018> │ │ │ │ + ldr r3, [pc, #88] @ a2074 <__cxa_atexit@plt+0x953e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ - str r2, [fp, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, r1 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - tsteq r1, #176, 8 @ 0xb0000000 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - rsceq fp, lr, #76, 10 @ 0x13000000 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a0d60 <__cxa_atexit@plt+0x940d4> │ │ │ │ - ldr r3, [pc, #164] @ a0d70 <__cxa_atexit@plt+0x940e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a0d44 <__cxa_atexit@plt+0x940b8> │ │ │ │ - ldr lr, [pc, #140] @ a0d74 <__cxa_atexit@plt+0x940e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r8, #35] @ 0x23 │ │ │ │ - ldr r1, [r8, #43] @ 0x2b │ │ │ │ - ldr r0, [r8, #99] @ 0x63 │ │ │ │ - ldr r7, [r8, #103] @ 0x67 │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r8, [r3, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq a0d54 <__cxa_atexit@plt+0x940c8> │ │ │ │ - ldr r3, [pc, #80] @ a0d78 <__cxa_atexit@plt+0x940ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r7, [r5, #28] │ │ │ │ + beq a2060 <__cxa_atexit@plt+0x953d4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #64] @ a2078 <__cxa_atexit@plt+0x953ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq a2068 <__cxa_atexit@plt+0x953dc> │ │ │ │ + ldr r7, [pc, #40] @ a207c <__cxa_atexit@plt+0x953f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b 3f36c4 <__cxa_atexit@plt+0x3e6a38> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a0d7c <__cxa_atexit@plt+0x940f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - rsceq fp, lr, #168, 8 @ 0xa8000000 │ │ │ │ - rsceq fp, lr, #120, 8 @ 0x78000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr lr, [pc, #100] @ a0dfc <__cxa_atexit@plt+0x94170> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #35] @ 0x23 │ │ │ │ - ldr r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r2, [r7, #99] @ 0x63 │ │ │ │ - ldr r1, [r7, #103] @ 0x67 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - str r3, [r5, #4] │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #52] @ a20cc <__cxa_atexit@plt+0x95440> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-16]! │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq a0df0 <__cxa_atexit@plt+0x94164> │ │ │ │ - ldr r3, [pc, #44] @ a0e00 <__cxa_atexit@plt+0x94174> │ │ │ │ + beq a20c0 <__cxa_atexit@plt+0x95434> │ │ │ │ + ldr r3, [pc, #28] @ a20d0 <__cxa_atexit@plt+0x95444> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f36c4 <__cxa_atexit@plt+0x3e6a38> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq fp, lr, #244, 6 @ 0xd0000003 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ a0e34 <__cxa_atexit@plt+0x941a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq fp, lr, #192, 6 │ │ │ │ - andeq r0, r0, r7, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a20f0 <__cxa_atexit@plt+0x95464> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f36c4 <__cxa_atexit@plt+0x3e6a38> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a0e8c <__cxa_atexit@plt+0x94200> │ │ │ │ - ldr r2, [pc, #56] @ a0e98 <__cxa_atexit@plt+0x9420c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ a0e9c <__cxa_atexit@plt+0x94210> │ │ │ │ + bcc a2130 <__cxa_atexit@plt+0x954a4> │ │ │ │ + ldr r1, [pc, #36] @ a213c <__cxa_atexit@plt+0x954b0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + add r5, r5, #8 │ │ │ │ sub r8, r6, #3 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff700 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq fp, lr, #60, 6 @ 0xf0000000 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffb9c │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a0f74 <__cxa_atexit@plt+0x942e8> │ │ │ │ - ldr lr, [pc, #204] @ a0f94 <__cxa_atexit@plt+0x94308> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r9, r6, #15 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a0f80 <__cxa_atexit@plt+0x942f4> │ │ │ │ - ldr r2, [pc, #140] @ a0f98 <__cxa_atexit@plt+0x9430c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a0f64 <__cxa_atexit@plt+0x942d8> │ │ │ │ - ldr lr, [pc, #116] @ a0f9c <__cxa_atexit@plt+0x94310> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a21bc <__cxa_atexit@plt+0x95530> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a21c4 <__cxa_atexit@plt+0x95538> │ │ │ │ + ldr r1, [pc, #100] @ a21e0 <__cxa_atexit@plt+0x95554> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [pc, #96] @ a21e4 <__cxa_atexit@plt+0x95558> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #92] @ a21e8 <__cxa_atexit@plt+0x9555c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r8, #23] │ │ │ │ - ldr r1, [r8, #27] │ │ │ │ - ldr r0, [r8, #83] @ 0x53 │ │ │ │ - ldr r3, [r8, #87] @ 0x57 │ │ │ │ - str r8, [r5, #20] │ │ │ │ - ldr r2, [r8, #91] @ 0x5b │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldr r7, [pc, #24] @ a0fa0 <__cxa_atexit@plt+0x94314> │ │ │ │ + ldr r0, [pc, #88] @ a21ec <__cxa_atexit@plt+0x95560> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1, r9} │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r0, [pc, #72] @ a21f0 <__cxa_atexit@plt+0x95564> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + add sl, lr, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 7001e0 <__cxa_atexit@plt+0x6f3554> │ │ │ │ + mov r6, r3 │ │ │ │ + b a21cc <__cxa_atexit@plt+0x95540> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a21dc <__cxa_atexit@plt+0x95550> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff8c8 │ │ │ │ - @ instruction: 0xfffff3f8 │ │ │ │ - @ instruction: 0xfffff428 │ │ │ │ - rsceq fp, lr, #28, 4 @ 0xc0000001 │ │ │ │ - rsceq fp, lr, #96, 4 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b a0cb8 <__cxa_atexit@plt+0x9402c> │ │ │ │ - rsceq fp, lr, #104, 4 @ 0x80000006 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a1068 <__cxa_atexit@plt+0x943dc> │ │ │ │ - ldr r3, [pc, #148] @ a1070 <__cxa_atexit@plt+0x943e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a1050 <__cxa_atexit@plt+0x943c4> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [pc, #108] @ a1074 <__cxa_atexit@plt+0x943e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1060 <__cxa_atexit@plt+0x943d4> │ │ │ │ - ldr r3, [pc, #76] @ a1078 <__cxa_atexit@plt+0x943ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #64] @ a107c <__cxa_atexit@plt+0x943f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r3, [pc, #56] @ a1080 <__cxa_atexit@plt+0x943f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 2037568 <__cxa_atexit@plt+0x202a8dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq r1, #92, 8 @ 0x5c000000 │ │ │ │ - tsteq r1, #40, 30 @ 0xa0 │ │ │ │ - rsceq fp, lr, #160, 2 @ 0x28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #80] @ a10f0 <__cxa_atexit@plt+0x94464> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a10e8 <__cxa_atexit@plt+0x9445c> │ │ │ │ - ldr r3, [pc, #48] @ a10f4 <__cxa_atexit@plt+0x94468> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ a10f8 <__cxa_atexit@plt+0x9446c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r3, [pc, #28] @ a10fc <__cxa_atexit@plt+0x94470> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 2037568 <__cxa_atexit@plt+0x202a8dc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r1, #196, 6 @ 0x10000003 │ │ │ │ - tsteq r1, #144, 28 @ 0x900 │ │ │ │ - rsceq fp, lr, #36, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ a1138 <__cxa_atexit@plt+0x944ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ a113c <__cxa_atexit@plt+0x944b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r3, [pc, #16] @ a1140 <__cxa_atexit@plt+0x944b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 2037568 <__cxa_atexit@plt+0x202a8dc> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r1, #116, 6 @ 0xd0000001 │ │ │ │ - tsteq r1, #64, 28 @ 0x400 │ │ │ │ - rsceq fp, lr, #196 @ 0xc4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b a0cb8 <__cxa_atexit@plt+0x9402c> │ │ │ │ - rsceq fp, lr, #176 @ 0xb0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b f270a8 <__cxa_atexit@plt+0xf1a41c> │ │ │ │ - rsceq fp, lr, #176 @ 0xb0 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + rsceq r9, lr, #124, 28 @ 0x7c0 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + @ instruction: 0xfffffae4 │ │ │ │ + rsceq r9, lr, #192, 28 @ 0xc00 │ │ │ │ + tsteq r1, #208, 26 @ 0x3400 │ │ │ │ + tsteq r1, #28, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a11f0 <__cxa_atexit@plt+0x94564> │ │ │ │ - ldr r3, [pc, #92] @ a1200 <__cxa_atexit@plt+0x94574> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a2240 <__cxa_atexit@plt+0x955b4> │ │ │ │ + ldr r3, [pc, #60] @ a2258 <__cxa_atexit@plt+0x955cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a11e0 <__cxa_atexit@plt+0x94554> │ │ │ │ - ldr r7, [pc, #68] @ a1204 <__cxa_atexit@plt+0x94578> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #79] @ 0x4f │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #56] @ a225c <__cxa_atexit@plt+0x955d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #10 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a1208 <__cxa_atexit@plt+0x9457c> │ │ │ │ + ldr r7, [pc, #24] @ a2260 <__cxa_atexit@plt+0x955d4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq fp, lr, #92 @ 0x5c │ │ │ │ - rsceq fp, lr, #40 @ 0x28 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + tsteq r1, #188, 2 @ 0x2f │ │ │ │ + rsceq r9, lr, #12, 28 @ 0xc0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ a1240 <__cxa_atexit@plt+0x945b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #79] @ 0x4f │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sl, lr, #240, 30 @ 0x3c0 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a12c4 <__cxa_atexit@plt+0x94638> │ │ │ │ - ldr lr, [pc, #100] @ a12d0 <__cxa_atexit@plt+0x94644> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a22e0 <__cxa_atexit@plt+0x95654> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a22e8 <__cxa_atexit@plt+0x9565c> │ │ │ │ + ldr r1, [pc, #100] @ a2304 <__cxa_atexit@plt+0x95678> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [pc, #96] @ a2308 <__cxa_atexit@plt+0x9567c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #92] @ a230c <__cxa_atexit@plt+0x95680> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #96] @ a12d4 <__cxa_atexit@plt+0x94648> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #92] @ a12d8 <__cxa_atexit@plt+0x9464c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r9, r3, #8 │ │ │ │ - stm r9, {r0, r7, r8} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - ldr r3, [pc, #44] @ a12dc <__cxa_atexit@plt+0x94650> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - sub sl, r6, #26 │ │ │ │ - b 3ff844 <__cxa_atexit@plt+0x3f2bb8> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - tsteq r1, #84, 28 @ 0x540 │ │ │ │ - tsteq r1, #20, 4 @ 0x40000001 │ │ │ │ - rsceq sl, lr, #104, 30 @ 0x1a0 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a1350 <__cxa_atexit@plt+0x946c4> │ │ │ │ - ldr r2, [pc, #92] @ a1360 <__cxa_atexit@plt+0x946d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a1340 <__cxa_atexit@plt+0x946b4> │ │ │ │ - ldr r3, [pc, #68] @ a1364 <__cxa_atexit@plt+0x946d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #79] @ 0x4f │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a1368 <__cxa_atexit@plt+0x946dc> │ │ │ │ + ldr r0, [pc, #88] @ a2310 <__cxa_atexit@plt+0x95684> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1, r9} │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r0, [pc, #72] @ a2314 <__cxa_atexit@plt+0x95688> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + add sl, lr, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 7001e0 <__cxa_atexit@plt+0x6f3554> │ │ │ │ + mov r6, r3 │ │ │ │ + b a22f0 <__cxa_atexit@plt+0x95664> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a2300 <__cxa_atexit@plt+0x95674> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - rsceq sl, lr, #252, 28 @ 0xfc0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + rsceq r9, lr, #88, 26 @ 0x1600 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffff9c0 │ │ │ │ + rsceq r9, lr, #156, 26 @ 0x2700 │ │ │ │ + tsteq r1, #172, 24 @ 0xac00 │ │ │ │ + tsteq r1, #248, 30 @ 0x3e0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a13ac <__cxa_atexit@plt+0x94720> │ │ │ │ - ldr r7, [pc, #48] @ a13c0 <__cxa_atexit@plt+0x94734> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #40] @ a13c4 <__cxa_atexit@plt+0x94738> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #2 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r7, [pc, #20] @ a13c8 <__cxa_atexit@plt+0x9473c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, #16, 24 @ 0x1000 │ │ │ │ - rsceq sl, lr, #176, 28 @ 0xb00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ a13e4 <__cxa_atexit@plt+0x94758> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff754 <__cxa_atexit@plt+0x3f2ac8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a1404 <__cxa_atexit@plt+0x94778> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - tsteq r1, #160, 22 @ 0x28000 │ │ │ │ - rsceq sl, lr, #124, 28 @ 0x7c0 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a14b0 <__cxa_atexit@plt+0x94824> │ │ │ │ - ldr r3, [pc, #148] @ a14c0 <__cxa_atexit@plt+0x94834> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a148c <__cxa_atexit@plt+0x94800> │ │ │ │ - ldr r7, [pc, #124] @ a14c4 <__cxa_atexit@plt+0x94838> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r7, [pc, #104] @ a14c8 <__cxa_atexit@plt+0x9483c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a149c <__cxa_atexit@plt+0x94810> │ │ │ │ - ldr r3, [pc, #92] @ a14cc <__cxa_atexit@plt+0x94840> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a2368 <__cxa_atexit@plt+0x956dc> │ │ │ │ + ldr r3, [pc, #64] @ a2380 <__cxa_atexit@plt+0x956f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #80] @ a14d0 <__cxa_atexit@plt+0x94844> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a14a8 <__cxa_atexit@plt+0x9481c> │ │ │ │ - b a15a0 <__cxa_atexit@plt+0x94914> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #60] @ a2384 <__cxa_atexit@plt+0x956f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #14 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a14d4 <__cxa_atexit@plt+0x94848> │ │ │ │ + ldr r7, [pc, #24] @ a2388 <__cxa_atexit@plt+0x956fc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - tsteq r1, #220, 22 @ 0x37000 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - tsteq r1, #192, 22 @ 0x30000 │ │ │ │ - rsceq sl, lr, #232, 26 @ 0x3a00 │ │ │ │ - rsceq sl, lr, #176, 26 @ 0x2c00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #84] @ a1544 <__cxa_atexit@plt+0x948b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #68] @ a1548 <__cxa_atexit@plt+0x948bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1530 <__cxa_atexit@plt+0x948a4> │ │ │ │ - ldr r3, [pc, #56] @ a154c <__cxa_atexit@plt+0x948c0> │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + tsteq r1, #156 @ 0x9c │ │ │ │ + rsceq r9, lr, #232, 24 @ 0xe800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a23e4 <__cxa_atexit@plt+0x95758> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a23dc <__cxa_atexit@plt+0x95750> │ │ │ │ + ldr r3, [pc, #48] @ a23ec <__cxa_atexit@plt+0x95760> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #44] @ a1550 <__cxa_atexit@plt+0x948c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a153c <__cxa_atexit@plt+0x948b0> │ │ │ │ - b a15a0 <__cxa_atexit@plt+0x94914> │ │ │ │ + ldr r8, [pc, #44] @ a23f0 <__cxa_atexit@plt+0x95764> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ a23f4 <__cxa_atexit@plt+0x95768> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1ce3f34 <__cxa_atexit@plt+0x1cd72a8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - tsteq r1, #56, 22 @ 0xe000 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r1, #28, 22 @ 0x7000 │ │ │ │ - rsceq sl, lr, #36, 26 @ 0x900 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ a158c <__cxa_atexit@plt+0x94900> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + sbcseq pc, r0, #5242880 @ 0x500000 │ │ │ │ + tsteq r1, #84, 22 @ 0x15000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #24] @ a1590 <__cxa_atexit@plt+0x94904> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1584 <__cxa_atexit@plt+0x948f8> │ │ │ │ - b a15a0 <__cxa_atexit@plt+0x94914> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a2448 <__cxa_atexit@plt+0x957bc> │ │ │ │ + ldr lr, [pc, #60] @ a2460 <__cxa_atexit@plt+0x957d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r1, #200, 20 @ 0xc8000 │ │ │ │ - rsceq sl, lr, #204, 24 @ 0xcc00 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ a2464 <__cxa_atexit@plt+0x957d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r1, #116 @ 0x74 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a1754 <__cxa_atexit@plt+0x94ac8> │ │ │ │ - ldr r1, [pc, #444] @ a1778 <__cxa_atexit@plt+0x94aec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #432] @ a1774 <__cxa_atexit@plt+0x94ae8> │ │ │ │ - ldr r0, [pc, #436] @ a177c <__cxa_atexit@plt+0x94af0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - ldr r0, [pc, #428] @ a1780 <__cxa_atexit@plt+0x94af4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #80] @ 0x50 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ - ldr r2, [pc, #412] @ a1784 <__cxa_atexit@plt+0x94af8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - ldr r2, [pc, #404] @ a1788 <__cxa_atexit@plt+0x94afc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - ldr r2, [pc, #396] @ a178c <__cxa_atexit@plt+0x94b00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #384] @ a1790 <__cxa_atexit@plt+0x94b04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #372] @ a1794 <__cxa_atexit@plt+0x94b08> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - ldr r2, [pc, #356] @ a1798 <__cxa_atexit@plt+0x94b0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #344] @ a179c <__cxa_atexit@plt+0x94b10> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #332] @ a17a0 <__cxa_atexit@plt+0x94b14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #320] @ a17a4 <__cxa_atexit@plt+0x94b18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - ldr r0, [pc, #304] @ a17a8 <__cxa_atexit@plt+0x94b1c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r0, [pc, #292] @ a17ac <__cxa_atexit@plt+0x94b20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r0, [r3, #20] │ │ │ │ - ldr r0, [pc, #280] @ a17b0 <__cxa_atexit@plt+0x94b24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r0, [pc, #268] @ a17b4 <__cxa_atexit@plt+0x94b28> │ │ │ │ + bcc a24ac <__cxa_atexit@plt+0x95820> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ a24c4 <__cxa_atexit@plt+0x95838> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldmib r5, {r0, r2, r9} │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r8, #51200 @ 0xc800 │ │ │ │ - mov r1, #2000 @ 0x7d0 │ │ │ │ - mov r7, #0 │ │ │ │ - mov r0, #2048 @ 0x800 │ │ │ │ - str r0, [r3, #100] @ 0x64 │ │ │ │ - str r7, [r3, #104] @ 0x68 │ │ │ │ - add r0, r3, #108 @ 0x6c │ │ │ │ - stm r0, {r1, r8, lr} │ │ │ │ - str r7, [r3, #96] @ 0x60 │ │ │ │ - str r7, [r3, #92] @ 0x5c │ │ │ │ - mov r7, #30 │ │ │ │ - str r7, [r3, #88] @ 0x58 │ │ │ │ - str r2, [r3, #84] @ 0x54 │ │ │ │ - sub r8, r6, #111 @ 0x6f │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a1760 <__cxa_atexit@plt+0x94ad4> │ │ │ │ - ldr r3, [pc, #176] @ a17b8 <__cxa_atexit@plt+0x94b2c> │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ a24c8 <__cxa_atexit@plt+0x9583c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a1744 <__cxa_atexit@plt+0x94ab8> │ │ │ │ - ldr r7, [pc, #152] @ a17bc <__cxa_atexit@plt+0x94b30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r6, #-108] @ 0xffffff94 │ │ │ │ - ldr r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r6, #-111] @ 0xffffff91 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #116 @ 0x74 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldr r7, [pc, #88] @ a17c0 <__cxa_atexit@plt+0x94b34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - cdpcc 8, 8, cr7, cr6, cr0, {2} │ │ │ │ - rsceq sl, lr, #168, 24 @ 0xa800 │ │ │ │ - tsteq r1, #76, 20 @ 0x4c000 │ │ │ │ - tsteq r1, #120, 18 @ 0x1e0000 │ │ │ │ - tsteq r1, #224, 28 @ 0xe00 │ │ │ │ - tsteq r1, #216, 28 @ 0xd80 │ │ │ │ - tsteq r1, #112, 18 @ 0x1c0000 │ │ │ │ - tsteq r1, #8, 20 @ 0x8000 │ │ │ │ - tsteq r1, #252, 18 @ 0x3f0000 │ │ │ │ - tsteq r1, #236, 18 @ 0x3b0000 │ │ │ │ - tsteq r1, #40, 18 @ 0xa0000 │ │ │ │ - tsteq r1, #208, 18 @ 0x340000 │ │ │ │ - tsteq r1, #196, 18 @ 0x310000 │ │ │ │ - tsteq r1, #180, 18 @ 0x2d0000 │ │ │ │ - tsteq r1, #168, 18 @ 0x2a0000 │ │ │ │ - tsteq r1, #156, 18 @ 0x270000 │ │ │ │ - tsteq r1, #144, 18 @ 0x240000 │ │ │ │ - @ instruction: 0xfffffb0c │ │ │ │ - @ instruction: 0xfffffb28 │ │ │ │ - rsceq sl, lr, #236, 20 @ 0xec000 │ │ │ │ - rsceq sl, lr, #208, 20 @ 0xd0000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b a1418 <__cxa_atexit@plt+0x9478c> │ │ │ │ - rsceq sl, lr, #208, 20 @ 0xd0000 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r1, #252, 30 @ 0x3f0 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi a1858 <__cxa_atexit@plt+0x94bcc> │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a2524 <__cxa_atexit@plt+0x95898> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq a1850 <__cxa_atexit@plt+0x94bc4> │ │ │ │ - ldr r3, [pc, #84] @ a1860 <__cxa_atexit@plt+0x94bd4> │ │ │ │ + beq a251c <__cxa_atexit@plt+0x95890> │ │ │ │ + ldr r3, [pc, #48] @ a252c <__cxa_atexit@plt+0x958a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ a1864 <__cxa_atexit@plt+0x94bd8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #64] @ a1868 <__cxa_atexit@plt+0x94bdc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r3, r5, #3 │ │ │ │ - ldr r5, [pc, #56] @ a186c <__cxa_atexit@plt+0x94be0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r5, [pc, #48] @ a1870 <__cxa_atexit@plt+0x94be4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff8c4 <__cxa_atexit@plt+0x3f2c38> │ │ │ │ + ldr r8, [pc, #44] @ a2530 <__cxa_atexit@plt+0x958a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ a2534 <__cxa_atexit@plt+0x958a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1ce3f34 <__cxa_atexit@plt+0x1cd72a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - tsteq r1, #32, 14 @ 0x800000 │ │ │ │ - tsteq r1, #88, 18 @ 0x160000 │ │ │ │ - tsteq r1, #80, 18 @ 0x140000 │ │ │ │ - tsteq r1, #144, 24 @ 0x9000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + sbcseq pc, r0, #-1174405120 @ 0xba000000 │ │ │ │ + tsteq r1, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a18a8 <__cxa_atexit@plt+0x94c1c> │ │ │ │ - ldr r2, [pc, #28] @ a18b4 <__cxa_atexit@plt+0x94c28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + bcc a2588 <__cxa_atexit@plt+0x958fc> │ │ │ │ + ldr lr, [pc, #60] @ a25a0 <__cxa_atexit@plt+0x95914> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #244, 16 @ 0xf40000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a18f0 <__cxa_atexit@plt+0x94c64> │ │ │ │ - ldr r8, [pc, #36] @ a18f8 <__cxa_atexit@plt+0x94c6c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ a18fc <__cxa_atexit@plt+0x94c70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - sbcseq pc, r0, #164, 30 @ 0x290 │ │ │ │ - tsteq r1, #88, 12 @ 0x5800000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #20] @ a25a4 <__cxa_atexit@plt+0x95918> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r1, #52, 30 @ 0xd0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a1938 <__cxa_atexit@plt+0x94cac> │ │ │ │ - ldr r2, [pc, #40] @ a1950 <__cxa_atexit@plt+0x94cc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff9dc <__cxa_atexit@plt+0x3f2d50> │ │ │ │ - ldr r7, [pc, #20] @ a1954 <__cxa_atexit@plt+0x94cc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + bcc a25ec <__cxa_atexit@plt+0x95960> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ a2604 <__cxa_atexit@plt+0x95978> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ a2608 <__cxa_atexit@plt+0x9597c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r1, #188, 28 @ 0xbc0 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b a262c <__cxa_atexit@plt+0x959a0> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r3, r1 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a266c <__cxa_atexit@plt+0x959e0> │ │ │ │ + stmdb r5, {r7, r8, r9, sl} │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + mov r8, fp │ │ │ │ + b a267c <__cxa_atexit@plt+0x959f0> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - rsceq sl, lr, #164, 18 @ 0x290000 │ │ │ │ - rsceq sl, lr, #196, 18 @ 0x310000 │ │ │ │ - andeq r0, r3, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a198c <__cxa_atexit@plt+0x94d00> │ │ │ │ - ldr r7, [pc, #32] @ a199c <__cxa_atexit@plt+0x94d10> │ │ │ │ + mov fp, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #12]! │ │ │ │ + ldr r1, [r2, #-8] │ │ │ │ + ldr r0, [r2, #-4] │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + cmp r0, r1 │ │ │ │ + bge a275c <__cxa_atexit@plt+0x95ad0> │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + add r3, r8, #12 │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt a2774 <__cxa_atexit@plt+0x95ae8> │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + add r3, r3, #8 │ │ │ │ + add lr, r3, r0 │ │ │ │ + ldrsb r3, [lr] │ │ │ │ + uxtb r2, r3 │ │ │ │ + mov r1, #1 │ │ │ │ + cmn r3, #1 │ │ │ │ + bgt a26e4 <__cxa_atexit@plt+0x95a58> │ │ │ │ + mov r1, #2 │ │ │ │ + cmp r2, #224 @ 0xe0 │ │ │ │ + bcc a26e4 <__cxa_atexit@plt+0x95a58> │ │ │ │ + cmp r2, #240 @ 0xf0 │ │ │ │ + mov r1, #4 │ │ │ │ + movcc r1, #3 │ │ │ │ + cmp r1, #1 │ │ │ │ + bne a2714 <__cxa_atexit@plt+0x95a88> │ │ │ │ + add r3, r8, #1 │ │ │ │ + add r1, r0, #1 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + sub r3, r2, #65 @ 0x41 │ │ │ │ + cmp r3, #26 │ │ │ │ + orrcc r2, r2, #32 │ │ │ │ + add r3, r9, r8 │ │ │ │ + strb r2, [r3, #8] │ │ │ │ + b a2680 <__cxa_atexit@plt+0x959f4> │ │ │ │ + cmp r1, #2 │ │ │ │ + beq a27ac <__cxa_atexit@plt+0x95b20> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne a27d0 <__cxa_atexit@plt+0x95b44> │ │ │ │ + lsl r0, r2, #12 │ │ │ │ + ldrb r1, [lr, #1] │ │ │ │ + ldrb r3, [lr, #2] │ │ │ │ + ldr lr, [pc, #280] @ a2850 <__cxa_atexit@plt+0x95bc4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r0, r0, r1, lsl #6 │ │ │ │ + ldr r8, [pc, #252] @ a2840 <__cxa_atexit@plt+0x95bb4> │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ + strb r2, [r5, #4] │ │ │ │ + strb r3, [r5, #12] │ │ │ │ + strb r1, [r5, #8] │ │ │ │ + add r3, r0, r3 │ │ │ │ + add r8, r3, r8 │ │ │ │ + b 1bb75d0 <__cxa_atexit@plt+0x1baa944> │ │ │ │ + ldr r7, [pc, #248] @ a285c <__cxa_atexit@plt+0x95bd0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ + str r7, [r5, #16]! │ │ │ │ + str r8, [r5, #16] │ │ │ │ mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ a19a0 <__cxa_atexit@plt+0x94d14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq sl, lr, #164, 18 @ 0x290000 │ │ │ │ - rsceq sl, lr, #124, 18 @ 0x1f0000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a19cc <__cxa_atexit@plt+0x94d40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #8] @ a19d0 <__cxa_atexit@plt+0x94d44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r1, #224, 16 @ 0xe00000 │ │ │ │ - rsceq sl, lr, #52, 18 @ 0xd0000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ a1a10 <__cxa_atexit@plt+0x94d84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1a08 <__cxa_atexit@plt+0x94d7c> │ │ │ │ - ldr r3, [pc, #24] @ a1a14 <__cxa_atexit@plt+0x94d88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq sl, lr, #240, 16 @ 0xf00000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ a1a38 <__cxa_atexit@plt+0x94dac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq sl, lr, #204, 16 @ 0xcc0000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ a1a70 <__cxa_atexit@plt+0x94de4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #28] @ a1a74 <__cxa_atexit@plt+0x94de8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #20] @ a1a78 <__cxa_atexit@plt+0x94dec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff9ec <__cxa_atexit@plt+0x3f2d60> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq sl, lr, #120, 16 @ 0x780000 │ │ │ │ - tsteq r1, #72, 16 @ 0x480000 │ │ │ │ - rsceq sl, lr, #124, 16 @ 0x7c0000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ a1aa8 <__cxa_atexit@plt+0x94e1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1aa0 <__cxa_atexit@plt+0x94e14> │ │ │ │ - b a1ab8 <__cxa_atexit@plt+0x94e2c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq sl, lr, #76, 16 @ 0x4c0000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a1afc <__cxa_atexit@plt+0x94e70> │ │ │ │ - ldr r3, [pc, #136] @ a1b54 <__cxa_atexit@plt+0x94ec8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1b3c <__cxa_atexit@plt+0x94eb0> │ │ │ │ - ldr r3, [pc, #116] @ a1b58 <__cxa_atexit@plt+0x94ecc> │ │ │ │ + b 3f3a9c <__cxa_atexit@plt+0x3e6e10> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + sub r3, r3, r0 │ │ │ │ + add r7, r3, r7 │ │ │ │ + cmp r7, #11 │ │ │ │ + ble a2814 <__cxa_atexit@plt+0x95b88> │ │ │ │ + ldr r3, [pc, #196] @ a2858 <__cxa_atexit@plt+0x95bcc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #112] @ a1b5c <__cxa_atexit@plt+0x94ed0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 3ff8d4 <__cxa_atexit@plt+0x3f2c48> │ │ │ │ - ldr r7, [pc, #64] @ a1b44 <__cxa_atexit@plt+0x94eb8> │ │ │ │ + add r1, r7, r1 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r8, [r5, #28] │ │ │ │ + str r0, [r5, #32] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b a2830 <__cxa_atexit@plt+0x95ba4> │ │ │ │ + ldrb r3, [lr, #1] │ │ │ │ + ldr r1, [pc, #148] @ a284c <__cxa_atexit@plt+0x95bc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, r3, r2, lsl #6 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + strb r2, [r5, #4] │ │ │ │ + strb r3, [r5, #8] │ │ │ │ + sub r8, r0, #12416 @ 0x3080 │ │ │ │ + b 1bb75d0 <__cxa_atexit@plt+0x1baa944> │ │ │ │ + ldrb r8, [lr, #1] │ │ │ │ + ldrb r1, [lr, #2] │ │ │ │ + ldrb r3, [lr, #3] │ │ │ │ + lsl r0, r2, #18 │ │ │ │ + add r0, r0, r8, lsl #12 │ │ │ │ + ldr lr, [pc, #92] @ a2848 <__cxa_atexit@plt+0x95bbc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r0, r0, r1, lsl #6 │ │ │ │ + ldr r9, [pc, #76] @ a2844 <__cxa_atexit@plt+0x95bb8> │ │ │ │ + str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ + strb r2, [r5, #4] │ │ │ │ + strb r3, [r5, #16] │ │ │ │ + strb r1, [r5, #12] │ │ │ │ + strb r8, [r5, #8] │ │ │ │ + add r3, r0, r3 │ │ │ │ + add r8, r3, r9 │ │ │ │ + b 1bb75d0 <__cxa_atexit@plt+0x1baa944> │ │ │ │ + ldr r7, [pc, #56] @ a2854 <__cxa_atexit@plt+0x95bc8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #56] @ a1b48 <__cxa_atexit@plt+0x94ebc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1b3c <__cxa_atexit@plt+0x94eb0> │ │ │ │ - ldr r3, [pc, #44] @ a1b4c <__cxa_atexit@plt+0x94ec0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #32] @ a1b50 <__cxa_atexit@plt+0x94ec4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1b3c <__cxa_atexit@plt+0x94eb0> │ │ │ │ - b a1fe8 <__cxa_atexit@plt+0x9535c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r1, r1, #12 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r8, [r5, #28] │ │ │ │ + str r0, [r5, #32] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3aa4 <__cxa_atexit@plt+0x3e6e18> │ │ │ │ + @ instruction: 0xfff1df80 │ │ │ │ + ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ + andeq r0, r0, ip, lsr r2 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #9 │ │ │ │ - tsteq r1, #44, 10 @ 0xb000000 │ │ │ │ - andeq r0, r0, r4, asr #9 │ │ │ │ - tsteq r1, #16, 10 @ 0x4000000 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsceq sl, lr, #212, 14 @ 0x3500000 │ │ │ │ - rsceq sl, lr, #152, 14 @ 0x2600000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ a1b8c <__cxa_atexit@plt+0x94f00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #20] @ a1b90 <__cxa_atexit@plt+0x94f04> │ │ │ │ - add r8, pc, r8 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 3ff8d4 <__cxa_atexit@plt+0x3f2c48> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq sl, lr, #68, 14 @ 0x1100000 │ │ │ │ - rsceq sl, lr, #84, 14 @ 0x1500000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a1bc8 <__cxa_atexit@plt+0x94f3c> │ │ │ │ - ldr r3, [pc, #120] @ a1c2c <__cxa_atexit@plt+0x94fa0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1c00 <__cxa_atexit@plt+0x94f74> │ │ │ │ - b a1c40 <__cxa_atexit@plt+0x94fb4> │ │ │ │ - add r3, r5, #12 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r5, r2 │ │ │ │ - bcc a1c08 <__cxa_atexit@plt+0x94f7c> │ │ │ │ - ldr r5, [pc, #72] @ a1c30 <__cxa_atexit@plt+0x94fa4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff9dc <__cxa_atexit@plt+0x3f2d50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a1c28 <__cxa_atexit@plt+0x94f9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - rsceq sl, lr, #212, 12 @ 0xd400000 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - rsceq sl, lr, #84, 12 @ 0x5400000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ a1ca8 <__cxa_atexit@plt+0x9501c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1ca0 <__cxa_atexit@plt+0x95014> │ │ │ │ - ldr r3, [pc, #76] @ a1cac <__cxa_atexit@plt+0x95020> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ + ldmib r3, {r0, r2} │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r3, [r3, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + stmda r5, {r2, r9, lr} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b a267c <__cxa_atexit@plt+0x959f0> │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #60] @ a1cb0 <__cxa_atexit@plt+0x95024> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldmib r3, {r0, r2} │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r3, [r3, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + stmda r5, {r2, r9, lr} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b a267c <__cxa_atexit@plt+0x959f0> │ │ │ │ + andeq ip, r0, ip, ror #31 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #784] @ 0x310 │ │ │ │ + ldr r1, [r4, #788] @ 0x314 │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + orrs r0, r2, r1 │ │ │ │ + beq a292c <__cxa_atexit@plt+0x95ca0> │ │ │ │ + ldr r0, [pc, #76] @ a2968 <__cxa_atexit@plt+0x95cdc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + b 1ce600c <__cxa_atexit@plt+0x1cd9380> │ │ │ │ + ldrb lr, [r5, #4] │ │ │ │ + ldrb r1, [r5, #8] │ │ │ │ + ldrb r0, [r5, #12] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + add r9, r3, #3 │ │ │ │ + add r3, r8, r3 │ │ │ │ + strb r1, [r3, #9] │ │ │ │ + strb lr, [r3, #8] │ │ │ │ + strb r0, [r3, #10] │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [r5, #24] │ │ │ │ + str r9, [r5, #28] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r8, fp │ │ │ │ + b a267c <__cxa_atexit@plt+0x959f0> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r1, r0, r9, ror #19 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + add r3, r3, #3 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b a267c <__cxa_atexit@plt+0x959f0> │ │ │ │ + andeq r6, r0, fp, ror #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #784] @ 0x310 │ │ │ │ + ldr r1, [r4, #788] @ 0x314 │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + orrs r0, r2, r1 │ │ │ │ + beq a29c8 <__cxa_atexit@plt+0x95d3c> │ │ │ │ + ldr r0, [pc, #68] @ a29fc <__cxa_atexit@plt+0x95d70> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1ce600c <__cxa_atexit@plt+0x1cd9380> │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ + ldrb r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + add lr, r3, #2 │ │ │ │ + add r3, r8, r3 │ │ │ │ + strb r1, [r3, #9] │ │ │ │ + strb r2, [r3, #8] │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str lr, [r5, #24] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, fp │ │ │ │ + b a267c <__cxa_atexit@plt+0x959f0> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r1, r0, r9, ror #19 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b a267c <__cxa_atexit@plt+0x959f0> │ │ │ │ + andeq r9, r1, sp, ror #31 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #784] @ 0x310 │ │ │ │ + ldr r1, [r4, #788] @ 0x314 │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ + orrs r0, r2, r1 │ │ │ │ + beq a2a5c <__cxa_atexit@plt+0x95dd0> │ │ │ │ + ldr r0, [pc, #84] @ a2aa0 <__cxa_atexit@plt+0x95e14> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #4]! │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + b 1ce600c <__cxa_atexit@plt+0x1cd9380> │ │ │ │ + add r2, r3, #4 │ │ │ │ + str r2, [r5, #32] │ │ │ │ + ldrb lr, [r5, #4] │ │ │ │ + ldrb r1, [r5, #8] │ │ │ │ + ldrb r0, [r5, #12] │ │ │ │ + ldrb r2, [r5, #16] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + add r3, r8, r3 │ │ │ │ + strb r1, [r3, #9] │ │ │ │ + strb lr, [r3, #8] │ │ │ │ + strb r0, [r3, #10] │ │ │ │ + strb r2, [r3, #11] │ │ │ │ + add r3, r9, #4 │ │ │ │ + str r3, [r5, #28] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r8, fp │ │ │ │ + b a267c <__cxa_atexit@plt+0x959f0> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r1, r0, r9, ror #19 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + add r3, r3, #4 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b a267c <__cxa_atexit@plt+0x959f0> │ │ │ │ + rsceq r9, lr, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a2b24 <__cxa_atexit@plt+0x95e98> │ │ │ │ + ldr r2, [pc, #68] @ a2b30 <__cxa_atexit@plt+0x95ea4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #56] @ a2b34 <__cxa_atexit@plt+0x95ea8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq a1ca0 <__cxa_atexit@plt+0x95014> │ │ │ │ - ldr r3, [pc, #48] @ a1cb4 <__cxa_atexit@plt+0x95028> │ │ │ │ + beq a2b1c <__cxa_atexit@plt+0x95e90> │ │ │ │ + ldr r3, [pc, #40] @ a2b38 <__cxa_atexit@plt+0x95eac> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #36] @ a1cb8 <__cxa_atexit@plt+0x9502c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1ca0 <__cxa_atexit@plt+0x95014> │ │ │ │ - b a1d74 <__cxa_atexit@plt+0x950e8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1b663c0 <__cxa_atexit@plt+0x1b59734> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r1, #200, 6 @ 0x20000003 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r1, #172, 6 @ 0xb0000002 │ │ │ │ - rsceq sl, lr, #204, 10 @ 0x33000000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + tsteq r1, #44, 8 @ 0x2c000000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r9, lr, #68, 10 @ 0x11000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ a1d18 <__cxa_atexit@plt+0x9508c> │ │ │ │ + ldr r3, [pc, #12] @ a2b5c <__cxa_atexit@plt+0x95ed0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #56] @ a1d1c <__cxa_atexit@plt+0x95090> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1d10 <__cxa_atexit@plt+0x95084> │ │ │ │ - ldr r3, [pc, #44] @ a1d20 <__cxa_atexit@plt+0x95094> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #32] @ a1d24 <__cxa_atexit@plt+0x95098> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1d10 <__cxa_atexit@plt+0x95084> │ │ │ │ - b a1d74 <__cxa_atexit@plt+0x950e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - tsteq r1, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r1, #60, 6 @ 0xf0000000 │ │ │ │ - rsceq sl, lr, #80, 10 @ 0x14000000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + b 1b663c0 <__cxa_atexit@plt+0x1b59734> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r9, lr, #20, 10 @ 0x5000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ a1d60 <__cxa_atexit@plt+0x950d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #24] @ a1d64 <__cxa_atexit@plt+0x950d8> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt a2ba0 <__cxa_atexit@plt+0x95f14> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #44] @ a2bb4 <__cxa_atexit@plt+0x95f28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + add r7, r3, #12 │ │ │ │ + b 3f3aac <__cxa_atexit@plt+0x3e6e20> │ │ │ │ + ldr r7, [pc, #16] @ a2bb8 <__cxa_atexit@plt+0x95f2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1d58 <__cxa_atexit@plt+0x950cc> │ │ │ │ - b a1d74 <__cxa_atexit@plt+0x950e8> │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r1, #244, 4 @ 0x4000000f │ │ │ │ - rsceq sl, lr, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + tsteq r1, #244, 16 @ 0xf40000 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a1f2c <__cxa_atexit@plt+0x952a0> │ │ │ │ - ldr r1, [pc, #448] @ a1f50 <__cxa_atexit@plt+0x952c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #436] @ a1f4c <__cxa_atexit@plt+0x952c0> │ │ │ │ - ldr r0, [pc, #440] @ a1f54 <__cxa_atexit@plt+0x952c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - ldr r0, [pc, #432] @ a1f58 <__cxa_atexit@plt+0x952cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #80] @ 0x50 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ - ldr r2, [pc, #416] @ a1f5c <__cxa_atexit@plt+0x952d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - ldr r2, [pc, #408] @ a1f60 <__cxa_atexit@plt+0x952d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - ldr r2, [pc, #400] @ a1f64 <__cxa_atexit@plt+0x952d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #388] @ a1f68 <__cxa_atexit@plt+0x952dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #376] @ a1f6c <__cxa_atexit@plt+0x952e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - ldr r2, [pc, #360] @ a1f70 <__cxa_atexit@plt+0x952e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #348] @ a1f74 <__cxa_atexit@plt+0x952e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #336] @ a1f78 <__cxa_atexit@plt+0x952ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #324] @ a1f7c <__cxa_atexit@plt+0x952f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - ldr r0, [pc, #308] @ a1f80 <__cxa_atexit@plt+0x952f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r0, [pc, #296] @ a1f84 <__cxa_atexit@plt+0x952f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r0, [r3, #20] │ │ │ │ - ldr r0, [pc, #284] @ a1f88 <__cxa_atexit@plt+0x952fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r0, [pc, #272] @ a1f8c <__cxa_atexit@plt+0x95300> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ + bcc a2c58 <__cxa_atexit@plt+0x95fcc> │ │ │ │ + ldr r9, [pc, #152] @ a2c78 <__cxa_atexit@plt+0x95fec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #148] @ a2c7c <__cxa_atexit@plt+0x95ff0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + mov lr, #0 │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + add r1, r0, r2 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - ldmib r5, {r0, r9} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r8, #51200 @ 0xc800 │ │ │ │ - mov r1, #2000 @ 0x7d0 │ │ │ │ - mov r7, #0 │ │ │ │ - mov r0, #2048 @ 0x800 │ │ │ │ - str r0, [r3, #100] @ 0x64 │ │ │ │ - str r7, [r3, #104] @ 0x68 │ │ │ │ - add r0, r3, #108 @ 0x6c │ │ │ │ - stm r0, {r1, r8, lr} │ │ │ │ - str r7, [r3, #96] @ 0x60 │ │ │ │ - str r7, [r3, #92] @ 0x5c │ │ │ │ - mov r7, #30 │ │ │ │ - str r7, [r3, #88] @ 0x58 │ │ │ │ - str r2, [r3, #84] @ 0x54 │ │ │ │ - sub r8, r6, #111 @ 0x6f │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a1f38 <__cxa_atexit@plt+0x952ac> │ │ │ │ - ldr r3, [pc, #176] @ a1f90 <__cxa_atexit@plt+0x95304> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a1f1c <__cxa_atexit@plt+0x95290> │ │ │ │ - ldr r7, [pc, #152] @ a1f94 <__cxa_atexit@plt+0x95308> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r6, #-108] @ 0xffffff94 │ │ │ │ - ldr r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r6, #-111] @ 0xffffff91 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #116 @ 0x74 │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r1, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi a2c64 <__cxa_atexit@plt+0x95fd8> │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + stm r5, {r0, r2} │ │ │ │ + ldr r8, [r3, #4] │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r1, r2, lr} │ │ │ │ + str r8, [r5, #32] │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b a267c <__cxa_atexit@plt+0x959f0> │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldr r7, [pc, #88] @ a1f98 <__cxa_atexit@plt+0x9530c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + stm r5, {r0, r2} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cdpcc 8, 8, cr7, cr6, cr0, {2} │ │ │ │ - rsceq sl, lr, #212, 8 @ 0xd4000000 │ │ │ │ - tsteq r1, #120, 4 @ 0x80000007 │ │ │ │ - tsteq r1, #164, 2 @ 0x29 │ │ │ │ - tsteq r1, #12, 14 @ 0x300000 │ │ │ │ - tsteq r1, #4, 14 @ 0x100000 │ │ │ │ - tsteq r1, #156, 2 @ 0x27 │ │ │ │ - tsteq r1, #52, 4 @ 0x40000003 │ │ │ │ - tsteq r1, #40, 4 @ 0x80000002 │ │ │ │ - tsteq r1, #24, 4 @ 0x80000001 │ │ │ │ - tsteq r1, #84, 2 │ │ │ │ - tsteq r1, #252, 2 @ 0x3f │ │ │ │ - tsteq r1, #240, 2 @ 0x3c │ │ │ │ - tsteq r1, #224, 2 @ 0x38 │ │ │ │ - tsteq r1, #212, 2 @ 0x35 │ │ │ │ - tsteq r1, #200, 2 @ 0x32 │ │ │ │ - tsteq r1, #188, 2 @ 0x2f │ │ │ │ - @ instruction: 0xfffff334 │ │ │ │ - @ instruction: 0xfffff350 │ │ │ │ - rsceq sl, lr, #20, 6 @ 0x50000000 │ │ │ │ - rsceq sl, lr, #220, 4 @ 0xc000000d │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ a1fd4 <__cxa_atexit@plt+0x95348> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffa40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #24] @ a1fd8 <__cxa_atexit@plt+0x9534c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1fcc <__cxa_atexit@plt+0x95340> │ │ │ │ - b a1fe8 <__cxa_atexit@plt+0x9535c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a2cd0 <__cxa_atexit@plt+0x96044> │ │ │ │ + ldr lr, [pc, #60] @ a2ce8 <__cxa_atexit@plt+0x9605c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r1, #128 @ 0x80 │ │ │ │ - rsceq sl, lr, #132, 4 @ 0x40000008 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ a2cec <__cxa_atexit@plt+0x96060> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r1, #236, 14 @ 0x3b00000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a21a0 <__cxa_atexit@plt+0x95514> │ │ │ │ - ldr r1, [pc, #448] @ a21c4 <__cxa_atexit@plt+0x95538> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #436] @ a21c0 <__cxa_atexit@plt+0x95534> │ │ │ │ - ldr r0, [pc, #440] @ a21c8 <__cxa_atexit@plt+0x9553c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - ldr r0, [pc, #432] @ a21cc <__cxa_atexit@plt+0x95540> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #80] @ 0x50 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ - ldr r2, [pc, #416] @ a21d0 <__cxa_atexit@plt+0x95544> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - ldr r2, [pc, #408] @ a21d4 <__cxa_atexit@plt+0x95548> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - ldr r2, [pc, #400] @ a21d8 <__cxa_atexit@plt+0x9554c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #388] @ a21dc <__cxa_atexit@plt+0x95550> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #376] @ a21e0 <__cxa_atexit@plt+0x95554> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - ldr r2, [pc, #360] @ a21e4 <__cxa_atexit@plt+0x95558> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #348] @ a21e8 <__cxa_atexit@plt+0x9555c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #336] @ a21ec <__cxa_atexit@plt+0x95560> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #324] @ a21f0 <__cxa_atexit@plt+0x95564> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - ldr r0, [pc, #308] @ a21f4 <__cxa_atexit@plt+0x95568> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r0, [pc, #296] @ a21f8 <__cxa_atexit@plt+0x9556c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r0, [r3, #20] │ │ │ │ - ldr r0, [pc, #284] @ a21fc <__cxa_atexit@plt+0x95570> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r0, [pc, #272] @ a2200 <__cxa_atexit@plt+0x95574> │ │ │ │ + bcc a2d34 <__cxa_atexit@plt+0x960a8> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ a2d4c <__cxa_atexit@plt+0x960c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldmib r5, {r0, r9} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r8, #51200 @ 0xc800 │ │ │ │ - mov r1, #2000 @ 0x7d0 │ │ │ │ - mov r7, #0 │ │ │ │ - mov r0, #2048 @ 0x800 │ │ │ │ - str r0, [r3, #100] @ 0x64 │ │ │ │ - str r7, [r3, #104] @ 0x68 │ │ │ │ - add r0, r3, #108 @ 0x6c │ │ │ │ - stm r0, {r1, r8, lr} │ │ │ │ - str r7, [r3, #96] @ 0x60 │ │ │ │ - str r7, [r3, #92] @ 0x5c │ │ │ │ - mov r7, #30 │ │ │ │ - str r7, [r3, #88] @ 0x58 │ │ │ │ - str r2, [r3, #84] @ 0x54 │ │ │ │ - sub r8, r6, #111 @ 0x6f │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a21ac <__cxa_atexit@plt+0x95520> │ │ │ │ - ldr r3, [pc, #176] @ a2204 <__cxa_atexit@plt+0x95578> │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ a2d50 <__cxa_atexit@plt+0x960c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a2190 <__cxa_atexit@plt+0x95504> │ │ │ │ - ldr r7, [pc, #152] @ a2208 <__cxa_atexit@plt+0x9557c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r6, #-108] @ 0xffffff94 │ │ │ │ - ldr r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r6, #-111] @ 0xffffff91 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r1, #116, 14 @ 0x1d00000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq r9, lr, #40, 6 @ 0xa0000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a2da8 <__cxa_atexit@plt+0x9611c> │ │ │ │ + ldr r2, [pc, #64] @ a2dc0 <__cxa_atexit@plt+0x96134> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #60] @ a2dc4 <__cxa_atexit@plt+0x96138> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #116 @ 0x74 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldr r7, [pc, #88] @ a220c <__cxa_atexit@plt+0x95580> │ │ │ │ + ldr r7, [pc, #24] @ a2dc8 <__cxa_atexit@plt+0x9613c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cdpcc 8, 8, cr7, cr6, cr0, {2} │ │ │ │ - rsceq sl, lr, #96, 4 │ │ │ │ - tsteq r1, #4 │ │ │ │ - tsteq r1, #48, 30 @ 0xc0 │ │ │ │ - tsteq r1, #152, 8 @ 0x98000000 │ │ │ │ - tsteq r1, #144, 8 @ 0x90000000 │ │ │ │ - tsteq r1, #40, 30 @ 0xa0 │ │ │ │ - tsteq r1, #192, 30 @ 0x300 │ │ │ │ - tsteq r1, #180, 30 @ 0x2d0 │ │ │ │ - tsteq r1, #164, 30 @ 0x290 │ │ │ │ - tsteq r1, #224, 28 @ 0xe00 │ │ │ │ - tsteq r1, #136, 30 @ 0x220 │ │ │ │ - tsteq r1, #124, 30 @ 0x1f0 │ │ │ │ - tsteq r1, #108, 30 @ 0x1b0 │ │ │ │ - tsteq r1, #96, 30 @ 0x180 │ │ │ │ - tsteq r1, #84, 30 @ 0x150 │ │ │ │ - tsteq r1, #72, 30 @ 0x120 │ │ │ │ - @ instruction: 0xfffff0c0 │ │ │ │ - @ instruction: 0xfffff0dc │ │ │ │ - rsceq sl, lr, #160 @ 0xa0 │ │ │ │ - rsceq sl, lr, #28, 2 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + tsteq r1, #164, 12 @ 0xa400000 │ │ │ │ + rsceq r9, lr, #232, 4 @ 0x8000000e │ │ │ │ + rsceq r9, lr, #192, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a227c <__cxa_atexit@plt+0x955f0> │ │ │ │ - ldr r3, [pc, #104] @ a229c <__cxa_atexit@plt+0x95610> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a226c <__cxa_atexit@plt+0x955e0> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a228c <__cxa_atexit@plt+0x95600> │ │ │ │ - ldr r3, [pc, #76] @ a22a8 <__cxa_atexit@plt+0x9561c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ a22a4 <__cxa_atexit@plt+0x95618> │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi a2e5c <__cxa_atexit@plt+0x961d0> │ │ │ │ + ldr r7, [pc, #180] @ a2ea4 <__cxa_atexit@plt+0x96218> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r1] │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a2e6c <__cxa_atexit@plt+0x961e0> │ │ │ │ + ldr r2, [pc, #156] @ a2ea8 <__cxa_atexit@plt+0x9621c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #152] @ a2eac <__cxa_atexit@plt+0x96220> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + add r2, r3, #32 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc a2e8c <__cxa_atexit@plt+0x96200> │ │ │ │ + ldr r1, [pc, #120] @ a2eb8 <__cxa_atexit@plt+0x9622c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a22a0 <__cxa_atexit@plt+0x95614> │ │ │ │ + ldr r7, [pc, #80] @ a2eb4 <__cxa_atexit@plt+0x96228> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq sl, lr, #164 @ 0xa4 │ │ │ │ - rsceq sl, lr, #188 @ 0xbc │ │ │ │ - @ instruction: 0xfffff750 │ │ │ │ - rsceq sl, lr, #132 @ 0x84 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a22e0 <__cxa_atexit@plt+0x95654> │ │ │ │ - ldr r7, [pc, #32] @ a22f4 <__cxa_atexit@plt+0x95668> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #16] @ a22f8 <__cxa_atexit@plt+0x9566c> │ │ │ │ + ldr r7, [pc, #60] @ a2eb0 <__cxa_atexit@plt+0x96224> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff6d8 │ │ │ │ - rsceq sl, lr, #80 @ 0x50 │ │ │ │ - rsceq sl, lr, #56 @ 0x38 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffcc4 │ │ │ │ + tsteq r1, #24, 12 @ 0x1800000 │ │ │ │ + rsceq r9, lr, #36, 4 @ 0x40000002 │ │ │ │ + rsceq r9, lr, #60, 4 @ 0xc0000003 │ │ │ │ + tsteq r1, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a2364 <__cxa_atexit@plt+0x956d8> │ │ │ │ - ldr r3, [pc, #100] @ a2384 <__cxa_atexit@plt+0x956f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a2354 <__cxa_atexit@plt+0x956c8> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a2374 <__cxa_atexit@plt+0x956e8> │ │ │ │ - ldr r3, [pc, #76] @ a2390 <__cxa_atexit@plt+0x95704> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a2ef0 <__cxa_atexit@plt+0x96264> │ │ │ │ + ldr r2, [pc, #28] @ a2efc <__cxa_atexit@plt+0x96270> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ a238c <__cxa_atexit@plt+0x95700> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + tsteq r1, #20, 4 @ 0x40000001 │ │ │ │ + ldm r5, {r1, r2, r3} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a2f40 <__cxa_atexit@plt+0x962b4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a2f38 <__cxa_atexit@plt+0x962ac> │ │ │ │ + ldr r7, [pc, #40] @ a2f54 <__cxa_atexit@plt+0x962c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a2388 <__cxa_atexit@plt+0x956fc> │ │ │ │ + mov r7, fp │ │ │ │ + b a2fd8 <__cxa_atexit@plt+0x9634c> │ │ │ │ + ldr r7, [pc, #16] @ a2f58 <__cxa_atexit@plt+0x962cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - rsceq r9, lr, #188, 30 @ 0x2f0 │ │ │ │ - rsceq r9, lr, #212, 30 @ 0x350 │ │ │ │ - @ instruction: 0xfffff668 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b a23b4 <__cxa_atexit@plt+0x95728> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - sbcseq pc, r0, #204, 12 @ 0xcc00000 │ │ │ │ + tsteq r1, #16 │ │ │ │ + rsceq r9, lr, #96, 2 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andseq r0, ip, r1 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a2428 <__cxa_atexit@plt+0x9579c> │ │ │ │ - ldr r7, [pc, #112] @ a243c <__cxa_atexit@plt+0x957b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a2414 <__cxa_atexit@plt+0x95788> │ │ │ │ - ldr r2, [pc, #96] @ a2440 <__cxa_atexit@plt+0x957b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a2420 <__cxa_atexit@plt+0x95794> │ │ │ │ - ldr r2, [pc, #68] @ a2444 <__cxa_atexit@plt+0x957b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r8, [r3, #-12]! │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ + sub r7, r3, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a2fbc <__cxa_atexit@plt+0x96330> │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a2fb0 <__cxa_atexit@plt+0x96324> │ │ │ │ + ldr r7, [pc, #44] @ a2fd0 <__cxa_atexit@plt+0x96344> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a2448 <__cxa_atexit@plt+0x957bc> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b a2fd8 <__cxa_atexit@plt+0x9634c> │ │ │ │ + ldr r7, [pc, #16] @ a2fd4 <__cxa_atexit@plt+0x96348> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - rsceq r9, lr, #32, 30 @ 0x80 │ │ │ │ - andeq r0, r0, fp, lsl r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ a2498 <__cxa_atexit@plt+0x9580c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a2490 <__cxa_atexit@plt+0x95804> │ │ │ │ - ldr r3, [pc, #32] @ a249c <__cxa_atexit@plt+0x95810> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + tsteq r1, #152, 30 @ 0x260 │ │ │ │ + rsceq r9, lr, #228 @ 0xe4 │ │ │ │ + str r7, [sp] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + b a2ffc <__cxa_atexit@plt+0x96370> │ │ │ │ + mov sl, fp │ │ │ │ + str sl, [r5, #12] │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq a30a4 <__cxa_atexit@plt+0x96418> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + ldr r4, [r6, #804] @ 0x324 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + add r8, r6, #8 │ │ │ │ + cmp r4, r8 │ │ │ │ + bcc a30f4 <__cxa_atexit@plt+0x96468> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r6, [r7, #7] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr fp, [r7, #15] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldmib r5, {r1, r9} │ │ │ │ + add r7, r3, #3 │ │ │ │ + ldm r7, {r4, r6, r7} │ │ │ │ + add r3, r2, r1 │ │ │ │ + add r0, r3, #8 │ │ │ │ + add r6, r4, r6 │ │ │ │ + add r1, r6, #8 │ │ │ │ + cmp r9, r7 │ │ │ │ + ble a3064 <__cxa_atexit@plt+0x963d8> │ │ │ │ + cmp r0, r1 │ │ │ │ + beq a3094 <__cxa_atexit@plt+0x96408> │ │ │ │ + mov r2, r7 │ │ │ │ + b a3070 <__cxa_atexit@plt+0x963e4> │ │ │ │ + cmp r0, r1 │ │ │ │ + beq a3094 <__cxa_atexit@plt+0x96408> │ │ │ │ + mov r2, r9 │ │ │ │ + bl bd74 │ │ │ │ + cmp r0, #0 │ │ │ │ + bmi a2fec <__cxa_atexit@plt+0x96360> │ │ │ │ + bne a2fe8 <__cxa_atexit@plt+0x9635c> │ │ │ │ + cmp r9, r7 │ │ │ │ + blt a2fec <__cxa_atexit@plt+0x96360> │ │ │ │ + mov sl, fp │ │ │ │ + bne a2fec <__cxa_atexit@plt+0x96360> │ │ │ │ + b a30c4 <__cxa_atexit@plt+0x96438> │ │ │ │ + mov r0, #0 │ │ │ │ + cmp r0, #0 │ │ │ │ + bpl a307c <__cxa_atexit@plt+0x963f0> │ │ │ │ + b a2fec <__cxa_atexit@plt+0x96360> │ │ │ │ + ldr r7, [pc, #108] @ a3118 <__cxa_atexit@plt+0x9648c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, fp, lsr r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a24c4 <__cxa_atexit@plt+0x95838> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, fp, lsr r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a24ec <__cxa_atexit@plt+0x95860> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, fp, lsr r0 │ │ │ │ + ldr r7, [pc, #80] @ a311c <__cxa_atexit@plt+0x96490> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + sub r7, r8, #2 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + mov r6, r8 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #36] @ a3120 <__cxa_atexit@plt+0x96494> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r8 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r1, #144, 28 @ 0x900 │ │ │ │ + tsteq r1, #116, 28 @ 0x740 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a2514 <__cxa_atexit@plt+0x95888> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, fp, lsr r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a253c <__cxa_atexit@plt+0x958b0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b a2fd8 <__cxa_atexit@plt+0x9634c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a3164 <__cxa_atexit@plt+0x964d8> │ │ │ │ + ldr r3, [pc, #24] @ a3174 <__cxa_atexit@plt+0x964e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, fp, lsr r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ a2574 <__cxa_atexit@plt+0x958e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a256c <__cxa_atexit@plt+0x958e0> │ │ │ │ - b a2580 <__cxa_atexit@plt+0x958f4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 181682c <__cxa_atexit@plt+0x1809ba0> │ │ │ │ + ldr r7, [pc, #12] @ a3178 <__cxa_atexit@plt+0x964ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, fp, lsr r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #132] @ a260c <__cxa_atexit@plt+0x95980> │ │ │ │ + rsceq r8, lr, #208, 30 @ 0x340 │ │ │ │ + rsceq r8, lr, #168, 30 @ 0x2a0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a31e4 <__cxa_atexit@plt+0x96558> │ │ │ │ + ldr r3, [pc, #100] @ a3200 <__cxa_atexit@plt+0x96574> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq a25f8 <__cxa_atexit@plt+0x9596c> │ │ │ │ - ldr r2, [pc, #104] @ a2610 <__cxa_atexit@plt+0x95984> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - tst r3, #3 │ │ │ │ - beq a2600 <__cxa_atexit@plt+0x95974> │ │ │ │ - ldr r2, [pc, #80] @ a2614 <__cxa_atexit@plt+0x95988> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - beq a25f8 <__cxa_atexit@plt+0x9596c> │ │ │ │ - ldr r3, [pc, #52] @ a2618 <__cxa_atexit@plt+0x9598c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq a31f8 <__cxa_atexit@plt+0x9656c> │ │ │ │ + ldr lr, [pc, #80] @ a3204 <__cxa_atexit@plt+0x96578> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr r9, [pc, #56] @ a3208 <__cxa_atexit@plt+0x9657c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmda r5, {r0, r3, r8} │ │ │ │ + str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ + ldr r7, [pc, #32] @ a320c <__cxa_atexit@plt+0x96580> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ a2688 <__cxa_atexit@plt+0x959fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a2680 <__cxa_atexit@plt+0x959f4> │ │ │ │ - ldr r3, [pc, #64] @ a268c <__cxa_atexit@plt+0x95a00> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + rsceq r8, lr, #220, 28 @ 0xdc0 │ │ │ │ + tsteq r1, #80, 26 @ 0x1400 │ │ │ │ + rsceq r8, lr, #20, 30 @ 0x50 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #48] @ a3254 <__cxa_atexit@plt+0x965c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr r9, [pc, #24] @ a3258 <__cxa_atexit@plt+0x965cc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmda r5, {r0, r3, r8} │ │ │ │ + str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r8, lr, #108, 28 @ 0x6c0 │ │ │ │ + rsceq r8, lr, #184, 28 @ 0xb80 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a3290 <__cxa_atexit@plt+0x96604> │ │ │ │ + ldr r3, [pc, #56] @ a32b4 <__cxa_atexit@plt+0x96628> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq a2680 <__cxa_atexit@plt+0x959f4> │ │ │ │ - ldr r3, [pc, #36] @ a2690 <__cxa_atexit@plt+0x95a04> │ │ │ │ + beq a32ac <__cxa_atexit@plt+0x96620> │ │ │ │ + b a3324 <__cxa_atexit@plt+0x96698> │ │ │ │ + ldr r3, [pc, #32] @ a32b8 <__cxa_atexit@plt+0x9662c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ + ldr r9, [pc, #28] @ a32bc <__cxa_atexit@plt+0x96630> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ a26e0 <__cxa_atexit@plt+0x95a54> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r8, lr, #32, 28 @ 0x200 │ │ │ │ + rsceq r8, lr, #68, 28 @ 0x440 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a32f4 <__cxa_atexit@plt+0x96668> │ │ │ │ + ldr r3, [pc, #48] @ a3310 <__cxa_atexit@plt+0x96684> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq a26d8 <__cxa_atexit@plt+0x95a4c> │ │ │ │ - ldr r3, [pc, #32] @ a26e4 <__cxa_atexit@plt+0x95a58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + beq a3308 <__cxa_atexit@plt+0x9667c> │ │ │ │ + b a3324 <__cxa_atexit@plt+0x96698> │ │ │ │ + ldr r7, [pc, #24] @ a3314 <__cxa_atexit@plt+0x96688> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r2, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a270c <__cxa_atexit@plt+0x95a80> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r1, #64, 24 @ 0x4000 │ │ │ │ + rsceq r8, lr, #236, 26 @ 0x3b00 │ │ │ │ + andeq r0, r0, r5, asr #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a334c <__cxa_atexit@plt+0x966c0> │ │ │ │ + ldr r3, [pc, #120] @ a33b0 <__cxa_atexit@plt+0x96724> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ + ldr r9, [pc, #116] @ a33b4 <__cxa_atexit@plt+0x96728> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r6, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a2734 <__cxa_atexit@plt+0x95aa8> │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3784 <__cxa_atexit@plt+0x3e6af8> │ │ │ │ + ldr r3, [pc, #80] @ a33a4 <__cxa_atexit@plt+0x96718> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r6, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a275c <__cxa_atexit@plt+0x95ad0> │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq a339c <__cxa_atexit@plt+0x96710> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a3380 <__cxa_atexit@plt+0x966f4> │ │ │ │ + ldr r7, [pc, #56] @ a33ac <__cxa_atexit@plt+0x96720> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ a33a8 <__cxa_atexit@plt+0x9671c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #48] @ 0x30 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r6, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #56] @ a27ac <__cxa_atexit@plt+0x95b20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ tst r7, #3 │ │ │ │ - beq a27a4 <__cxa_atexit@plt+0x95b18> │ │ │ │ - ldr r3, [pc, #32] @ a27b0 <__cxa_atexit@plt+0x95b24> │ │ │ │ + beq a339c <__cxa_atexit@plt+0x96710> │ │ │ │ + b a3498 <__cxa_atexit@plt+0x9680c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + tsteq r1, #200, 22 @ 0x32000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsceq r8, lr, #148, 26 @ 0x2500 │ │ │ │ + rsceq r8, lr, #60, 26 @ 0xf00 │ │ │ │ + andeq r0, r0, r5, asr #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a33f0 <__cxa_atexit@plt+0x96764> │ │ │ │ + ldr r3, [pc, #80] @ a3428 <__cxa_atexit@plt+0x9679c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq a3420 <__cxa_atexit@plt+0x96794> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a3404 <__cxa_atexit@plt+0x96778> │ │ │ │ + ldr r7, [pc, #56] @ a3430 <__cxa_atexit@plt+0x967a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r6, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a27d8 <__cxa_atexit@plt+0x95b4c> │ │ │ │ + ldr r3, [pc, #32] @ a342c <__cxa_atexit@plt+0x967a0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r6, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #76] @ a283c <__cxa_atexit@plt+0x95bb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #60] @ 0x3c │ │ │ │ tst r7, #3 │ │ │ │ - beq a2828 <__cxa_atexit@plt+0x95b9c> │ │ │ │ - ldr r2, [pc, #52] @ a2840 <__cxa_atexit@plt+0x95bb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #64] @ 0x40 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #64] @ 0x40 │ │ │ │ - tst r3, #3 │ │ │ │ - beq a2830 <__cxa_atexit@plt+0x95ba4> │ │ │ │ - mov r7, r3 │ │ │ │ - b a2884 <__cxa_atexit@plt+0x95bf8> │ │ │ │ + beq a3420 <__cxa_atexit@plt+0x96794> │ │ │ │ + b a3498 <__cxa_atexit@plt+0x9680c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + tsteq r1, #68, 22 @ 0x11000 │ │ │ │ + rsceq r8, lr, #192, 24 @ 0xc000 │ │ │ │ + andeq r0, r0, r5, asr #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a3460 <__cxa_atexit@plt+0x967d4> │ │ │ │ + ldr r7, [pc, #52] @ a3488 <__cxa_atexit@plt+0x967fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r6, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ a2878 <__cxa_atexit@plt+0x95bec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #64] @ 0x40 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #64] @ 0x40 │ │ │ │ + ldr r3, [pc, #28] @ a3484 <__cxa_atexit@plt+0x967f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq a2870 <__cxa_atexit@plt+0x95be4> │ │ │ │ - b a2884 <__cxa_atexit@plt+0x95bf8> │ │ │ │ + beq a347c <__cxa_atexit@plt+0x967f0> │ │ │ │ + b a3498 <__cxa_atexit@plt+0x9680c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r6, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #128] @ a2910 <__cxa_atexit@plt+0x95c84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #68] @ 0x44 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #68] @ 0x44 │ │ │ │ - tst r7, #3 │ │ │ │ - beq a28fc <__cxa_atexit@plt+0x95c70> │ │ │ │ - ldr r2, [pc, #104] @ a2914 <__cxa_atexit@plt+0x95c88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #72] @ 0x48 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #72] @ 0x48 │ │ │ │ - tst r3, #3 │ │ │ │ - beq a2904 <__cxa_atexit@plt+0x95c78> │ │ │ │ - ldr r2, [pc, #80] @ a2918 <__cxa_atexit@plt+0x95c8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - ldr r7, [r5, #76] @ 0x4c │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #76] @ 0x4c │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + tsteq r1, #232, 20 @ 0xe8000 │ │ │ │ + rsceq r8, lr, #104, 24 @ 0x6800 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq a34e8 <__cxa_atexit@plt+0x9685c> │ │ │ │ + ldr r7, [pc, #92] @ a3508 <__cxa_atexit@plt+0x9687c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq a34fc <__cxa_atexit@plt+0x96870> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne a34e8 <__cxa_atexit@plt+0x9685c> │ │ │ │ + ldr r5, [pc, #60] @ a350c <__cxa_atexit@plt+0x96880> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r5, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq a28fc <__cxa_atexit@plt+0x95c70> │ │ │ │ - ldr r3, [pc, #52] @ a291c <__cxa_atexit@plt+0x95c90> │ │ │ │ + beq a34fc <__cxa_atexit@plt+0x96870> │ │ │ │ + mov r5, r3 │ │ │ │ + b a3578 <__cxa_atexit@plt+0x968ec> │ │ │ │ + ldr r7, [pc, #32] @ a3510 <__cxa_atexit@plt+0x96884> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + tsteq r1, #76, 20 @ 0x4c000 │ │ │ │ + rsceq r8, lr, #224, 22 @ 0x38000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a3548 <__cxa_atexit@plt+0x968bc> │ │ │ │ + ldr r3, [pc, #48] @ a3564 <__cxa_atexit@plt+0x968d8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #80] @ 0x50 │ │ │ │ - str r7, [r5, #80] @ 0x50 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + tst r7, #3 │ │ │ │ + beq a355c <__cxa_atexit@plt+0x968d0> │ │ │ │ + b a3578 <__cxa_atexit@plt+0x968ec> │ │ │ │ + ldr r7, [pc, #24] @ a3568 <__cxa_atexit@plt+0x968dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r1, #236, 18 @ 0x3b0000 │ │ │ │ + rsceq r8, lr, #136, 22 @ 0x22000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [pc, #144] @ a3618 <__cxa_atexit@plt+0x9698c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ands r7, r2, #3 │ │ │ │ + beq a35fc <__cxa_atexit@plt+0x96970> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a35e8 <__cxa_atexit@plt+0x9695c> │ │ │ │ + ldr r1, [pc, #112] @ a361c <__cxa_atexit@plt+0x96990> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r8, [r2, #6] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + str r8, [r2, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a360c <__cxa_atexit@plt+0x96980> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #58 @ 0x3a │ │ │ │ + bne a35e8 <__cxa_atexit@plt+0x9695c> │ │ │ │ + ldr r5, [pc, #68] @ a3620 <__cxa_atexit@plt+0x96994> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1b663c0 <__cxa_atexit@plt+0x1b59734> │ │ │ │ + ldr r7, [pc, #52] @ a3624 <__cxa_atexit@plt+0x96998> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r6, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + tsteq r1, #76, 18 @ 0x130000 │ │ │ │ + rsceq r8, lr, #204, 20 @ 0xcc000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a3688 <__cxa_atexit@plt+0x969fc> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ a298c <__cxa_atexit@plt+0x95d00> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #84] @ a36a8 <__cxa_atexit@plt+0x96a1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #72] @ 0x48 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #72] @ 0x48 │ │ │ │ - tst r7, #3 │ │ │ │ - beq a2984 <__cxa_atexit@plt+0x95cf8> │ │ │ │ - ldr r3, [pc, #64] @ a2990 <__cxa_atexit@plt+0x95d04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #76] @ 0x4c │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #76] @ 0x4c │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq a2984 <__cxa_atexit@plt+0x95cf8> │ │ │ │ - ldr r3, [pc, #36] @ a2994 <__cxa_atexit@plt+0x95d08> │ │ │ │ + beq a369c <__cxa_atexit@plt+0x96a10> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #58 @ 0x3a │ │ │ │ + bne a3688 <__cxa_atexit@plt+0x969fc> │ │ │ │ + ldr r3, [pc, #52] @ a36b0 <__cxa_atexit@plt+0x96a24> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #80] @ 0x50 │ │ │ │ - str r7, [r5, #80] @ 0x50 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 1b663c0 <__cxa_atexit@plt+0x1b59734> │ │ │ │ + ldr r7, [pc, #28] @ a36ac <__cxa_atexit@plt+0x96a20> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r6, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ a29e4 <__cxa_atexit@plt+0x95d58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #76] @ 0x4c │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #76] @ 0x4c │ │ │ │ - tst r7, #3 │ │ │ │ - beq a29dc <__cxa_atexit@plt+0x95d50> │ │ │ │ - ldr r3, [pc, #32] @ a29e8 <__cxa_atexit@plt+0x95d5c> │ │ │ │ + tsteq r1, #172, 16 @ 0xac0000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsceq r8, lr, #64, 20 @ 0x40000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #58 @ 0x3a │ │ │ │ + bne a36e0 <__cxa_atexit@plt+0x96a54> │ │ │ │ + ldr r3, [pc, #36] @ a36f8 <__cxa_atexit@plt+0x96a6c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #80] @ 0x50 │ │ │ │ - str r7, [r5, #80] @ 0x50 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1b663c0 <__cxa_atexit@plt+0x1b59734> │ │ │ │ + ldr r7, [pc, #12] @ a36f4 <__cxa_atexit@plt+0x96a68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - addeq r6, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a2a10 <__cxa_atexit@plt+0x95d84> │ │ │ │ + tsteq r1, #84, 16 @ 0x540000 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r8, lr, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ a3734 <__cxa_atexit@plt+0x96aa8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #80] @ 0x50 │ │ │ │ - str r7, [r5, #80] @ 0x50 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - addeq r6, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a2a38 <__cxa_atexit@plt+0x95dac> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #12] @ a3738 <__cxa_atexit@plt+0x96aac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1ccec1c <__cxa_atexit@plt+0x1cc1f90> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + tsteq r1, #116, 26 @ 0x1d00 │ │ │ │ + rsceq r8, lr, #56, 18 @ 0xe0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a37c4 <__cxa_atexit@plt+0x96b38> │ │ │ │ + ldr r3, [pc, #144] @ a37ec <__cxa_atexit@plt+0x96b60> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #84] @ 0x54 │ │ │ │ - str r7, [r5, #84] @ 0x54 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - addeq r6, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #104] @ a2ab8 <__cxa_atexit@plt+0x95e2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #88] @ 0x58 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #88] @ 0x58 │ │ │ │ - tst r7, #3 │ │ │ │ - beq a2aa4 <__cxa_atexit@plt+0x95e18> │ │ │ │ - ldr r2, [pc, #80] @ a2abc <__cxa_atexit@plt+0x95e30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #92] @ 0x5c │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #92] @ 0x5c │ │ │ │ - tst r3, #3 │ │ │ │ - beq a2aac <__cxa_atexit@plt+0x95e20> │ │ │ │ - ldr r2, [pc, #56] @ a2ac0 <__cxa_atexit@plt+0x95e34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - ldr r7, [r5, #96] @ 0x60 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #96] @ 0x60 │ │ │ │ tst r7, #3 │ │ │ │ - beq a2aa4 <__cxa_atexit@plt+0x95e18> │ │ │ │ - b a2b60 <__cxa_atexit@plt+0x95ed4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - addeq r6, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ a2b18 <__cxa_atexit@plt+0x95e8c> │ │ │ │ + beq a37d8 <__cxa_atexit@plt+0x96b4c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #116] @ a37f0 <__cxa_atexit@plt+0x96b64> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #92] @ 0x5c │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #92] @ 0x5c │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq a2b10 <__cxa_atexit@plt+0x95e84> │ │ │ │ - ldr r3, [pc, #40] @ a2b1c <__cxa_atexit@plt+0x95e90> │ │ │ │ + beq a37e0 <__cxa_atexit@plt+0x96b54> │ │ │ │ + ldr r3, [pc, #92] @ a37f4 <__cxa_atexit@plt+0x96b68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #96] @ 0x60 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #96] @ 0x60 │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r7, [pc, #64] @ a37f8 <__cxa_atexit@plt+0x96b6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq a2b10 <__cxa_atexit@plt+0x95e84> │ │ │ │ - b a2b60 <__cxa_atexit@plt+0x95ed4> │ │ │ │ + beq a37d8 <__cxa_atexit@plt+0x96b4c> │ │ │ │ + b a38dc <__cxa_atexit@plt+0x96c50> │ │ │ │ + ldr r7, [pc, #48] @ a37fc <__cxa_atexit@plt+0x96b70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addeq r6, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ a2b54 <__cxa_atexit@plt+0x95ec8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #96] @ 0x60 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #96] @ 0x60 │ │ │ │ - tst r7, #3 │ │ │ │ - beq a2b4c <__cxa_atexit@plt+0x95ec0> │ │ │ │ - b a2b60 <__cxa_atexit@plt+0x95ed4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addne r6, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ a2bd8 <__cxa_atexit@plt+0x95f4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + tsteq r1, #228, 24 @ 0xe400 │ │ │ │ + tsteq r1, #112, 14 @ 0x1c00000 │ │ │ │ + rsceq r8, lr, #116, 16 @ 0x740000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #92] @ a3878 <__cxa_atexit@plt+0x96bec> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #100] @ 0x64 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq a2bc4 <__cxa_atexit@plt+0x95f38> │ │ │ │ - ldr r3, [pc, #84] @ a2bdc <__cxa_atexit@plt+0x95f50> │ │ │ │ + beq a3864 <__cxa_atexit@plt+0x96bd8> │ │ │ │ + ldr r3, [pc, #68] @ a387c <__cxa_atexit@plt+0x96bf0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #104] @ 0x68 │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r7, [pc, #40] @ a3880 <__cxa_atexit@plt+0x96bf4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq a2bc4 <__cxa_atexit@plt+0x95f38> │ │ │ │ - ldr r2, [pc, #56] @ a2be0 <__cxa_atexit@plt+0x95f54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #108] @ 0x6c │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #108] @ 0x6c │ │ │ │ - tst r3, #3 │ │ │ │ - beq a2bcc <__cxa_atexit@plt+0x95f40> │ │ │ │ - mov r7, r3 │ │ │ │ - b a2c8c <__cxa_atexit@plt+0x96000> │ │ │ │ + beq a3870 <__cxa_atexit@plt+0x96be4> │ │ │ │ + b a38dc <__cxa_atexit@plt+0x96c50> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - addcc r6, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ a2c44 <__cxa_atexit@plt+0x95fb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #104] @ 0x68 │ │ │ │ - tst r7, #3 │ │ │ │ - beq a2c30 <__cxa_atexit@plt+0x95fa4> │ │ │ │ - ldr r2, [pc, #52] @ a2c48 <__cxa_atexit@plt+0x95fbc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #108] @ 0x6c │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #108] @ 0x6c │ │ │ │ - tst r3, #3 │ │ │ │ - beq a2c38 <__cxa_atexit@plt+0x95fac> │ │ │ │ - mov r7, r3 │ │ │ │ - b a2c8c <__cxa_atexit@plt+0x96000> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - addvc r6, r0, fp, lsr r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ a2c80 <__cxa_atexit@plt+0x95ff4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #108] @ 0x6c │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #108] @ 0x6c │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + tsteq r1, #68, 24 @ 0x4400 │ │ │ │ + rsceq r8, lr, #240, 14 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #40] @ a38cc <__cxa_atexit@plt+0x96c40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #24] @ a38d0 <__cxa_atexit@plt+0x96c44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq a2c78 <__cxa_atexit@plt+0x95fec> │ │ │ │ - b a2c8c <__cxa_atexit@plt+0x96000> │ │ │ │ + beq a38c4 <__cxa_atexit@plt+0x96c38> │ │ │ │ + b a38dc <__cxa_atexit@plt+0x96c50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addvc r6, r0, fp, lsr r8 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + tsteq r1, #228, 22 @ 0x39000 │ │ │ │ + andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #116 @ 0x74 │ │ │ │ - cmp r2, ip │ │ │ │ - bcc a2dc8 <__cxa_atexit@plt+0x9613c> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r9, [pc, #304] @ a2dd8 <__cxa_atexit@plt+0x9614c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r7, [sp, #20] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r4, [r6, #12] │ │ │ │ - add r1, r6, #16 │ │ │ │ - stm r1, {r2, r8, lr} │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - ldr r4, [r5, #60] @ 0x3c │ │ │ │ - ldr r1, [r5, #64] @ 0x40 │ │ │ │ - ldr r8, [r5, #68] @ 0x44 │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ - ldr r6, [r5, #76] @ 0x4c │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r0, [r5, #80] @ 0x50 │ │ │ │ - ldr r9, [r5, #84] @ 0x54 │ │ │ │ - str fp, [sp, #16] │ │ │ │ - ldr fp, [r5, #88] @ 0x58 │ │ │ │ - ldr sl, [r5, #92] @ 0x5c │ │ │ │ - ldr r6, [r5, #96] @ 0x60 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr lr, [r5, #108] @ 0x6c │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r6, [r3, #36] @ 0x24 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r8, [r3, #56] @ 0x38 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r4, [r5, #40] @ 0x28 │ │ │ │ - str r9, [r3, #68] @ 0x44 │ │ │ │ - str fp, [r3, #72] @ 0x48 │ │ │ │ - str sl, [r3, #76] @ 0x4c │ │ │ │ - str lr, [r3, #80] @ 0x50 │ │ │ │ - add lr, r3, #84 @ 0x54 │ │ │ │ - stm lr, {r0, r1, r2, r4} │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ - ldr r6, [r5, #104] @ 0x68 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r4, [r3, #100] @ 0x64 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r4, [r3, #104] @ 0x68 │ │ │ │ - str r7, [r3, #108] @ 0x6c │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #116] @ 0x74 │ │ │ │ - sub r7, ip, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - mov r6, ip │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #116 @ 0x74 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, ip │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #108, 6 @ 0xb0000001 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a2e4c <__cxa_atexit@plt+0x961c0> │ │ │ │ - ldr r3, [pc, #120] @ a2e74 <__cxa_atexit@plt+0x961e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a2e3c <__cxa_atexit@plt+0x961b0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ cmp r2, r3 │ │ │ │ - bcc a2e5c <__cxa_atexit@plt+0x961d0> │ │ │ │ - ldr r7, [pc, #92] @ a2e7c <__cxa_atexit@plt+0x961f0> │ │ │ │ + bne a3924 <__cxa_atexit@plt+0x96c98> │ │ │ │ + mov r8, r5 │ │ │ │ + ldr lr, [r8, #12]! │ │ │ │ + ldr r1, [r8, #-8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + add r7, lr, r1 │ │ │ │ + add r3, r0, r3 │ │ │ │ + cmp r7, r3 │ │ │ │ + beq a3938 <__cxa_atexit@plt+0x96cac> │ │ │ │ + add r0, r7, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + bl bcf0 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a3938 <__cxa_atexit@plt+0x96cac> │ │ │ │ + ldr r7, [pc, #136] @ a39b4 <__cxa_atexit@plt+0x96d28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #111] @ 0x6f │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a398c <__cxa_atexit@plt+0x96d00> │ │ │ │ + ldr r8, [pc, #96] @ a39b8 <__cxa_atexit@plt+0x96d2c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #92] @ a39bc <__cxa_atexit@plt+0x96d30> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + sub r7, r3, #15 │ │ │ │ + str r8, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a2e78 <__cxa_atexit@plt+0x961ec> │ │ │ │ + ldr r7, [pc, #28] @ a39b0 <__cxa_atexit@plt+0x96d24> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ + str r7, [r8] │ │ │ │ + mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r9, lr, #0, 10 │ │ │ │ - tsteq r1, #176, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, #0 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + tsteq r1, #16, 12 @ 0x1000000 │ │ │ │ + tsteq r1, #76, 22 @ 0x13000 │ │ │ │ + tsteq r1, #224, 10 @ 0x38000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a2eb8 <__cxa_atexit@plt+0x9622c> │ │ │ │ - ldr r2, [pc, #32] @ a2ec4 <__cxa_atexit@plt+0x96238> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #111] @ 0x6f │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc a3a18 <__cxa_atexit@plt+0x96d8c> │ │ │ │ + ldr r8, [pc, #72] @ a3a30 <__cxa_atexit@plt+0x96da4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #68] @ a3a34 <__cxa_atexit@plt+0x96da8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #44, 4 @ 0xc0000002 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a2f10 <__cxa_atexit@plt+0x96284> │ │ │ │ - ldr r3, [pc, #56] @ a2f20 <__cxa_atexit@plt+0x96294> │ │ │ │ + ldr r3, [pc, #24] @ a3a38 <__cxa_atexit@plt+0x96dac> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a2f00 <__cxa_atexit@plt+0x96274> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #75] @ 0x4b │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r1, #188, 20 @ 0xbc000 │ │ │ │ + tsteq r1, #80, 10 @ 0x14000000 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a3a94 <__cxa_atexit@plt+0x96e08> │ │ │ │ + ldr r2, [pc, #68] @ a3a9c <__cxa_atexit@plt+0x96e10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ a3aa0 <__cxa_atexit@plt+0x96e14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a3a88 <__cxa_atexit@plt+0x96dfc> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1ce35bc <__cxa_atexit@plt+0x1cd6930> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a2f24 <__cxa_atexit@plt+0x96298> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r9, lr, #64, 8 @ 0x40000000 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + tsteq r1, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #75] @ 0x4b │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1ce35bc <__cxa_atexit@plt+0x1cd6930> │ │ │ │ + rsceq r8, lr, #116, 12 @ 0x7400000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a2fac <__cxa_atexit@plt+0x96320> │ │ │ │ - ldr r3, [pc, #120] @ a2fd4 <__cxa_atexit@plt+0x96348> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a2f9c <__cxa_atexit@plt+0x96310> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a2fbc <__cxa_atexit@plt+0x96330> │ │ │ │ - ldr r7, [pc, #92] @ a2fdc <__cxa_atexit@plt+0x96350> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #107] @ 0x6b │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a2fd8 <__cxa_atexit@plt+0x9634c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r6, r5, #16 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi a3b28 <__cxa_atexit@plt+0x96e9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a3b30 <__cxa_atexit@plt+0x96ea4> │ │ │ │ + ldr r1, [pc, #88] @ a3b50 <__cxa_atexit@plt+0x96ec4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #84] @ a3b54 <__cxa_atexit@plt+0x96ec8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str sl, [r2, #8] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + ldr r1, [pc, #64] @ a3b58 <__cxa_atexit@plt+0x96ecc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r9, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ + mov r6, r2 │ │ │ │ + b a3b38 <__cxa_atexit@plt+0x96eac> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ a3b4c <__cxa_atexit@plt+0x96ec0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + rsceq r8, lr, #12, 12 @ 0xc00000 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + tsteq r1, #244, 12 @ 0xf400000 │ │ │ │ + rsceq r8, lr, #216, 10 @ 0x36000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a3bb4 <__cxa_atexit@plt+0x96f28> │ │ │ │ + ldr r3, [pc, #132] @ a3c00 <__cxa_atexit@plt+0x96f74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #8]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq a3bd0 <__cxa_atexit@plt+0x96f44> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a3be8 <__cxa_atexit@plt+0x96f5c> │ │ │ │ + ldr r5, [pc, #100] @ a3c08 <__cxa_atexit@plt+0x96f7c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r9, lr, #168, 6 @ 0xa0000002 │ │ │ │ - tsteq r1, #80, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a3018 <__cxa_atexit@plt+0x9638c> │ │ │ │ - ldr r2, [pc, #32] @ a3024 <__cxa_atexit@plt+0x96398> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #107] @ 0x6b │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #204 @ 0xcc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3098 <__cxa_atexit@plt+0x9640c> │ │ │ │ - ldr r3, [pc, #120] @ a30c0 <__cxa_atexit@plt+0x96434> │ │ │ │ + b 181682c <__cxa_atexit@plt+0x1809ba0> │ │ │ │ + ldr r3, [pc, #64] @ a3bfc <__cxa_atexit@plt+0x96f70> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a3088 <__cxa_atexit@plt+0x963fc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a30a8 <__cxa_atexit@plt+0x9641c> │ │ │ │ - ldr r7, [pc, #92] @ a30c8 <__cxa_atexit@plt+0x9643c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #103] @ 0x67 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a3be0 <__cxa_atexit@plt+0x96f54> │ │ │ │ + b a3c64 <__cxa_atexit@plt+0x96fd8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a30c4 <__cxa_atexit@plt+0x96438> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ a3c04 <__cxa_atexit@plt+0x96f78> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r9, lr, #192, 4 │ │ │ │ - tsteq r1, #100 @ 0x64 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a3104 <__cxa_atexit@plt+0x96478> │ │ │ │ - ldr r2, [pc, #32] @ a3110 <__cxa_atexit@plt+0x96484> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #103] @ 0x67 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #224, 30 @ 0x380 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + rsceq r8, lr, #76, 10 @ 0x13000000 │ │ │ │ + @ instruction: 0xfffff5e0 │ │ │ │ + rsceq r8, lr, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a3184 <__cxa_atexit@plt+0x964f8> │ │ │ │ - ldr r3, [pc, #120] @ a31ac <__cxa_atexit@plt+0x96520> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a3174 <__cxa_atexit@plt+0x964e8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a3194 <__cxa_atexit@plt+0x96508> │ │ │ │ - ldr r7, [pc, #92] @ a31b4 <__cxa_atexit@plt+0x96528> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #99] @ 0x63 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + bhi a3c3c <__cxa_atexit@plt+0x96fb0> │ │ │ │ + ldr r7, [pc, #32] @ a3c50 <__cxa_atexit@plt+0x96fc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a31b0 <__cxa_atexit@plt+0x96524> │ │ │ │ + b 181682c <__cxa_atexit@plt+0x1809ba0> │ │ │ │ + ldr r7, [pc, #16] @ a3c54 <__cxa_atexit@plt+0x96fc8> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r9, lr, #216, 2 @ 0x36 │ │ │ │ - tsteq r1, #120, 30 @ 0x1e0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a31f0 <__cxa_atexit@plt+0x96564> │ │ │ │ - ldr r2, [pc, #32] @ a31fc <__cxa_atexit@plt+0x96570> │ │ │ │ + @ instruction: 0xfffff554 │ │ │ │ + rsceq r8, lr, #248, 8 @ 0xf8000000 │ │ │ │ + rsceq r8, lr, #220, 8 @ 0xdc000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r3, r7, #3 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr lr, [pc, #256] @ a3d74 <__cxa_atexit@plt+0x970e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-4]! │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #8]! │ │ │ │ + ands lr, r7, #3 │ │ │ │ + beq a3d1c <__cxa_atexit@plt+0x97090> │ │ │ │ + ldr r8, [pc, #216] @ a3d78 <__cxa_atexit@plt+0x970ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-8]! │ │ │ │ + str r7, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + sub r0, r2, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi a3d4c <__cxa_atexit@plt+0x970c0> │ │ │ │ + cmp lr, #2 │ │ │ │ + bne a3d28 <__cxa_atexit@plt+0x9709c> │ │ │ │ + ldr r2, [pc, #172] @ a3d7c <__cxa_atexit@plt+0x970f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #99] @ 0x63 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #244, 28 @ 0xf40 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3248 <__cxa_atexit@plt+0x965bc> │ │ │ │ - ldr r3, [pc, #56] @ a3258 <__cxa_atexit@plt+0x965cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + add r7, r2, #1 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne a3d34 <__cxa_atexit@plt+0x970a8> │ │ │ │ + ldr r7, [pc, #152] @ a3d80 <__cxa_atexit@plt+0x970f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r2, #3] │ │ │ │ + str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq a3238 <__cxa_atexit@plt+0x965ac> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #71] @ 0x47 │ │ │ │ + beq a3d3c <__cxa_atexit@plt+0x970b0> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a3d60 <__cxa_atexit@plt+0x970d4> │ │ │ │ + ldr r7, [pc, #128] @ a3d8c <__cxa_atexit@plt+0x97100> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 181682c <__cxa_atexit@plt+0x1809ba0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, fp │ │ │ │ + b a2fd8 <__cxa_atexit@plt+0x9634c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a325c <__cxa_atexit@plt+0x965d0> │ │ │ │ + ldr r7, [pc, #52] @ a3d88 <__cxa_atexit@plt+0x970fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r9, lr, #24, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #71] @ 0x47 │ │ │ │ + ldr r7, [pc, #28] @ a3d84 <__cxa_atexit@plt+0x970f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a32bc <__cxa_atexit@plt+0x96630> │ │ │ │ - ldr r3, [pc, #56] @ a32cc <__cxa_atexit@plt+0x96640> │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + tsteq r1, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + rsceq r8, lr, #212, 6 @ 0x50000003 │ │ │ │ + rsceq r8, lr, #84, 6 @ 0x50000001 │ │ │ │ + @ instruction: 0xfffff478 │ │ │ │ + rsceq r8, lr, #164, 6 @ 0x90000002 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ a3e0c <__cxa_atexit@plt+0x97180> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a32ac <__cxa_atexit@plt+0x96620> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #67] @ 0x43 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a3df8 <__cxa_atexit@plt+0x9716c> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a3dec <__cxa_atexit@plt+0x97160> │ │ │ │ + ldr r7, [pc, #48] @ a3e10 <__cxa_atexit@plt+0x97184> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a32d0 <__cxa_atexit@plt+0x96644> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b a2fd8 <__cxa_atexit@plt+0x9634c> │ │ │ │ + ldr r7, [pc, #20] @ a3e14 <__cxa_atexit@plt+0x97188> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r9, lr, #168 @ 0xa8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #67] @ 0x43 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + tsteq r1, #92, 2 │ │ │ │ + rsceq r8, lr, #168, 4 @ 0x8000000a │ │ │ │ + rsceq r8, lr, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3330 <__cxa_atexit@plt+0x966a4> │ │ │ │ - ldr r3, [pc, #56] @ a3340 <__cxa_atexit@plt+0x966b4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a3e68 <__cxa_atexit@plt+0x971dc> │ │ │ │ + ldr r3, [pc, #100] @ a3e9c <__cxa_atexit@plt+0x97210> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq a3320 <__cxa_atexit@plt+0x96694> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #63] @ 0x3f │ │ │ │ + beq a3e7c <__cxa_atexit@plt+0x971f0> │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a3e88 <__cxa_atexit@plt+0x971fc> │ │ │ │ + ldr r7, [pc, #76] @ a3ea8 <__cxa_atexit@plt+0x9721c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 181682c <__cxa_atexit@plt+0x1809ba0> │ │ │ │ + ldr r7, [pc, #52] @ a3ea4 <__cxa_atexit@plt+0x97218> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a3344 <__cxa_atexit@plt+0x966b8> │ │ │ │ + ldr r7, [pc, #16] @ a3ea0 <__cxa_atexit@plt+0x97214> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r9, lr, #56 @ 0x38 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #63] @ 0x3f │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsceq r8, lr, #172, 4 @ 0xc000000a │ │ │ │ + tsteq r1, #204 @ 0xcc │ │ │ │ + @ instruction: 0xfffff328 │ │ │ │ + rsceq r8, lr, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a33a4 <__cxa_atexit@plt+0x96718> │ │ │ │ - ldr r3, [pc, #56] @ a33b4 <__cxa_atexit@plt+0x96728> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a3394 <__cxa_atexit@plt+0x96708> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #59] @ 0x3b │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + bhi a3edc <__cxa_atexit@plt+0x97250> │ │ │ │ + ldr r7, [pc, #32] @ a3ef0 <__cxa_atexit@plt+0x97264> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a33b8 <__cxa_atexit@plt+0x9672c> │ │ │ │ + b 181682c <__cxa_atexit@plt+0x1809ba0> │ │ │ │ + ldr r7, [pc, #16] @ a3ef4 <__cxa_atexit@plt+0x97268> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, lr, #200, 30 @ 0x320 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #59] @ 0x3b │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffff2b4 │ │ │ │ + rsceq r8, lr, #88, 4 @ 0x80000005 │ │ │ │ + rsceq r8, lr, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3440 <__cxa_atexit@plt+0x967b4> │ │ │ │ - ldr r3, [pc, #120] @ a3468 <__cxa_atexit@plt+0x967dc> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a3f5c <__cxa_atexit@plt+0x972d0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a3f54 <__cxa_atexit@plt+0x972c8> │ │ │ │ + ldr r3, [pc, #56] @ a3f64 <__cxa_atexit@plt+0x972d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a3430 <__cxa_atexit@plt+0x967a4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a3450 <__cxa_atexit@plt+0x967c4> │ │ │ │ - ldr r7, [pc, #92] @ a3470 <__cxa_atexit@plt+0x967e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #95] @ 0x5f │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #48] @ a3f68 <__cxa_atexit@plt+0x972dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r3, [pc, #36] @ a3f6c <__cxa_atexit@plt+0x972e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a346c <__cxa_atexit@plt+0x967e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r8, lr, #48, 30 @ 0xc0 │ │ │ │ - tsteq r1, #188, 24 @ 0xbc00 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + tstpeq r0, #236, 30 @ p-variant is OBSOLETE @ 0x3b0 │ │ │ │ + tsteq r1, #72 @ 0x48 │ │ │ │ + rsceq r8, lr, #240, 2 @ 0x3c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ a3f9c <__cxa_atexit@plt+0x97310> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ a3fa0 <__cxa_atexit@plt+0x97314> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + tsteq r1, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a34ac <__cxa_atexit@plt+0x96820> │ │ │ │ - ldr r2, [pc, #32] @ a34b8 <__cxa_atexit@plt+0x9682c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #95] @ 0x5f │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #56, 24 @ 0x3800 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3504 <__cxa_atexit@plt+0x96878> │ │ │ │ - ldr r3, [pc, #56] @ a3514 <__cxa_atexit@plt+0x96888> │ │ │ │ + bcc a4008 <__cxa_atexit@plt+0x9737c> │ │ │ │ + ldr lr, [pc, #80] @ a4020 <__cxa_atexit@plt+0x97394> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r8, [pc, #68] @ a4024 <__cxa_atexit@plt+0x97398> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r0, r6, #17 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ a4028 <__cxa_atexit@plt+0x9739c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a34f4 <__cxa_atexit@plt+0x96868> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #55] @ 0x37 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a3518 <__cxa_atexit@plt+0x9688c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, lr, #112, 28 @ 0x700 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tstpeq r0, #128, 30 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ + tstpeq r0, #116, 30 @ p-variant is OBSOLETE @ 0x1d0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #55] @ 0x37 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a4084 <__cxa_atexit@plt+0x973f8> │ │ │ │ + ldr r8, [pc, #76] @ a409c <__cxa_atexit@plt+0x97410> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #72] @ a40a0 <__cxa_atexit@plt+0x97414> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldmdb r5, {r1, r2, r7} │ │ │ │ + sub r0, r6, #17 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ a40a4 <__cxa_atexit@plt+0x97418> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tstpeq r0, #0, 30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, #252, 28 @ p-variant is OBSOLETE @ 0xfc0 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + rsceq r8, lr, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3578 <__cxa_atexit@plt+0x968ec> │ │ │ │ - ldr r3, [pc, #56] @ a3588 <__cxa_atexit@plt+0x968fc> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a4114 <__cxa_atexit@plt+0x97488> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a410c <__cxa_atexit@plt+0x97480> │ │ │ │ + ldr r3, [pc, #64] @ a411c <__cxa_atexit@plt+0x97490> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a3568 <__cxa_atexit@plt+0x968dc> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #51] @ 0x33 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r8, [pc, #60] @ a4120 <__cxa_atexit@plt+0x97494> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #52] @ a4124 <__cxa_atexit@plt+0x97498> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r3, [pc, #40] @ a4128 <__cxa_atexit@plt+0x9749c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + mov sl, #13 │ │ │ │ + b 1abbcb8 <__cxa_atexit@plt+0x1aaf02c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a358c <__cxa_atexit@plt+0x96900> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, lr, #0, 28 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + sbcseq sp, r0, #28, 16 @ 0x1c0000 │ │ │ │ + tstpeq r0, #52, 28 @ p-variant is OBSOLETE @ 0x340 │ │ │ │ + tstpeq r0, #76, 28 @ p-variant is OBSOLETE @ 0x4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #51] @ 0x33 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a35ec <__cxa_atexit@plt+0x96960> │ │ │ │ - ldr r3, [pc, #56] @ a35fc <__cxa_atexit@plt+0x96970> │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a41b0 <__cxa_atexit@plt+0x97524> │ │ │ │ + ldr r8, [pc, #112] @ a41c8 <__cxa_atexit@plt+0x9753c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #108] @ a41cc <__cxa_atexit@plt+0x97540> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmda r5, {r1, r2, r7} │ │ │ │ + ldr r9, [pc, #100] @ a41d0 <__cxa_atexit@plt+0x97544> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r0, r6, #29 │ │ │ │ + sub sl, r6, #23 │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + add r8, r8, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + ldr r7, [pc, #52] @ a41d4 <__cxa_atexit@plt+0x97548> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ a41d8 <__cxa_atexit@plt+0x9754c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a35dc <__cxa_atexit@plt+0x96950> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #47] @ 0x2f │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + rsceq r8, lr, #8, 2 │ │ │ │ + tstpeq r0, #240, 26 @ p-variant is OBSOLETE @ 0x3c00 │ │ │ │ + tstpeq r0, #232, 26 @ p-variant is OBSOLETE @ 0x3a00 │ │ │ │ + tstpeq r0, #184, 26 @ p-variant is OBSOLETE @ 0x2e00 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a425c <__cxa_atexit@plt+0x975d0> │ │ │ │ + ldr sl, [pc, #116] @ a4274 <__cxa_atexit@plt+0x975e8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #112] @ a4278 <__cxa_atexit@plt+0x975ec> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r8, [pc, #108] @ a427c <__cxa_atexit@plt+0x975f0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #104] @ a4280 <__cxa_atexit@plt+0x975f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + sub r1, r6, #29 │ │ │ │ + sub r2, r6, #23 │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + add sl, sl, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add r1, r3, #20 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str sl, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ a4284 <__cxa_atexit@plt+0x975f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + rsceq r8, lr, #96 @ 0x60 │ │ │ │ + tstpeq r0, #72, 26 @ p-variant is OBSOLETE @ 0x1200 │ │ │ │ + tstpeq r0, #68, 26 @ p-variant is OBSOLETE @ 0x1100 │ │ │ │ + tstpeq r0, #64, 26 @ p-variant is OBSOLETE @ 0x1000 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + rsceq r7, lr, #236, 30 @ 0x3b0 │ │ │ │ + andeq r0, r3, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a42c8 <__cxa_atexit@plt+0x9763c> │ │ │ │ + ldr r2, [pc, #44] @ a42d8 <__cxa_atexit@plt+0x9764c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #40] @ a42dc <__cxa_atexit@plt+0x97650> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + ldr r0, [pc, #32] @ a42e0 <__cxa_atexit@plt+0x97654> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a3600 <__cxa_atexit@plt+0x96974> │ │ │ │ + ldr r7, [pc, #20] @ a42e4 <__cxa_atexit@plt+0x97658> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, lr, #144, 26 @ 0x2400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r7, lr, #204, 30 @ 0x330 │ │ │ │ + rsceq r7, lr, #192, 30 @ 0x300 │ │ │ │ + rsceq r7, lr, #192, 30 @ 0x300 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #47] @ 0x2f │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3660 <__cxa_atexit@plt+0x969d4> │ │ │ │ - ldr r3, [pc, #56] @ a3670 <__cxa_atexit@plt+0x969e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a3650 <__cxa_atexit@plt+0x969c4> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #43] @ 0x2b │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r3, [r2, #11] │ │ │ │ + cmp sl, r3 │ │ │ │ + bne a4328 <__cxa_atexit@plt+0x9769c> │ │ │ │ + ldr r1, [r2, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmp r8, r1 │ │ │ │ + bne a433c <__cxa_atexit@plt+0x976b0> │ │ │ │ + ldr r7, [pc, #64] @ a435c <__cxa_atexit@plt+0x976d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a3674 <__cxa_atexit@plt+0x969e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #48] @ a4360 <__cxa_atexit@plt+0x976d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, lr, #32, 26 @ 0x800 │ │ │ │ + ldr r0, [pc, #32] @ a4364 <__cxa_atexit@plt+0x976d8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + tstpeq r0, #64, 24 @ p-variant is OBSOLETE @ 0x4000 │ │ │ │ + tstpeq r0, #48, 24 @ p-variant is OBSOLETE @ 0x3000 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ a439c <__cxa_atexit@plt+0x97710> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ a43a0 <__cxa_atexit@plt+0x97714> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #43] @ 0x2b │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + tstpeq r0, #228, 22 @ p-variant is OBSOLETE @ 0x39000 │ │ │ │ + tstpeq r0, #224, 22 @ p-variant is OBSOLETE @ 0x38000 │ │ │ │ + rsceq r7, lr, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a36d4 <__cxa_atexit@plt+0x96a48> │ │ │ │ - ldr r3, [pc, #56] @ a36e4 <__cxa_atexit@plt+0x96a58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a4448 <__cxa_atexit@plt+0x977bc> │ │ │ │ + ldr r7, [pc, #160] @ a4468 <__cxa_atexit@plt+0x977dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq a36c4 <__cxa_atexit@plt+0x96a38> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #39] @ 0x27 │ │ │ │ + beq a442c <__cxa_atexit@plt+0x977a0> │ │ │ │ + ldr r2, [pc, #144] @ a446c <__cxa_atexit@plt+0x977e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a443c <__cxa_atexit@plt+0x977b0> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a4458 <__cxa_atexit@plt+0x977cc> │ │ │ │ + ldr r2, [pc, #104] @ a4478 <__cxa_atexit@plt+0x977ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #100] @ a447c <__cxa_atexit@plt+0x977f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + ldr r0, [pc, #92] @ a4480 <__cxa_atexit@plt+0x977f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a36e8 <__cxa_atexit@plt+0x96a5c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ a4474 <__cxa_atexit@plt+0x977e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, lr, #176, 24 @ 0xb000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #39] @ 0x27 │ │ │ │ + ldr r7, [pc, #16] @ a4470 <__cxa_atexit@plt+0x977e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + rsceq r7, lr, #48, 28 @ 0x300 │ │ │ │ + rsceq r7, lr, #72, 28 @ 0x480 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + rsceq r7, lr, #104, 28 @ 0x680 │ │ │ │ + rsceq r7, lr, #92, 28 @ 0x5c0 │ │ │ │ + rsceq r7, lr, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3748 <__cxa_atexit@plt+0x96abc> │ │ │ │ - ldr r3, [pc, #56] @ a3758 <__cxa_atexit@plt+0x96acc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #108] @ a4504 <__cxa_atexit@plt+0x97878> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a3738 <__cxa_atexit@plt+0x96aac> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #35] @ 0x23 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a44e8 <__cxa_atexit@plt+0x9785c> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a44f0 <__cxa_atexit@plt+0x97864> │ │ │ │ + ldr r2, [pc, #64] @ a450c <__cxa_atexit@plt+0x97880> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #60] @ a4510 <__cxa_atexit@plt+0x97884> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r5, {r2, r8, r9, sl} │ │ │ │ + ldr r0, [pc, #52] @ a4514 <__cxa_atexit@plt+0x97888> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a375c <__cxa_atexit@plt+0x96ad0> │ │ │ │ + ldr r7, [pc, #16] @ a4508 <__cxa_atexit@plt+0x9787c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, lr, #64, 24 @ 0x4000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsceq r7, lr, #152, 26 @ 0x2600 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + rsceq r7, lr, #172, 26 @ 0x2b00 │ │ │ │ + rsceq r7, lr, #160, 26 @ 0x2800 │ │ │ │ + rsceq r7, lr, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a37f8 <__cxa_atexit@plt+0x96b6c> │ │ │ │ - ldr r3, [pc, #120] @ a3820 <__cxa_atexit@plt+0x96b94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a37e8 <__cxa_atexit@plt+0x96b5c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a3808 <__cxa_atexit@plt+0x96b7c> │ │ │ │ - ldr r2, [pc, #92] @ a3828 <__cxa_atexit@plt+0x96b9c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a4564 <__cxa_atexit@plt+0x978d8> │ │ │ │ + ldr r2, [pc, #48] @ a4578 <__cxa_atexit@plt+0x978ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [r8, #31] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #44] @ a457c <__cxa_atexit@plt+0x978f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r5, {r2, r8, r9, sl} │ │ │ │ + ldr r0, [pc, #36] @ a4580 <__cxa_atexit@plt+0x978f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a3824 <__cxa_atexit@plt+0x96b98> │ │ │ │ + ldr r7, [pc, #24] @ a4584 <__cxa_atexit@plt+0x978f8> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r8, lr, #148, 22 @ 0x25000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a386c <__cxa_atexit@plt+0x96be0> │ │ │ │ - ldr r2, [pc, #40] @ a3878 <__cxa_atexit@plt+0x96bec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + rsceq r7, lr, #48, 26 @ 0xc00 │ │ │ │ + rsceq r7, lr, #36, 26 @ 0x900 │ │ │ │ + rsceq r7, lr, #36, 26 @ 0x900 │ │ │ │ + rsceq r7, lr, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a38c4 <__cxa_atexit@plt+0x96c38> │ │ │ │ - ldr r3, [pc, #56] @ a38d4 <__cxa_atexit@plt+0x96c48> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a45f4 <__cxa_atexit@plt+0x97968> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a45ec <__cxa_atexit@plt+0x97960> │ │ │ │ + ldr r3, [pc, #64] @ a45fc <__cxa_atexit@plt+0x97970> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a38b4 <__cxa_atexit@plt+0x96c28> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #27] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r8, [pc, #60] @ a4600 <__cxa_atexit@plt+0x97974> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #52] @ a4604 <__cxa_atexit@plt+0x97978> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r3, [pc, #40] @ a4608 <__cxa_atexit@plt+0x9797c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + mov sl, #7 │ │ │ │ + b 1abbcb8 <__cxa_atexit@plt+0x1aaf02c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a38d8 <__cxa_atexit@plt+0x96c4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, lr, #204, 20 @ 0xcc000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + sbcseq sp, r0, #40, 6 @ 0xa0000000 │ │ │ │ + tstpeq r0, #84, 18 @ p-variant is OBSOLETE @ 0x150000 │ │ │ │ + tstpeq r0, #108, 18 @ p-variant is OBSOLETE @ 0x1b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a4670 <__cxa_atexit@plt+0x979e4> │ │ │ │ + ldr lr, [pc, #80] @ a4688 <__cxa_atexit@plt+0x979fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r8, [pc, #68] @ a468c <__cxa_atexit@plt+0x97a00> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r0, r6, #17 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ a4690 <__cxa_atexit@plt+0x97a04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tstpeq r0, #24, 18 @ p-variant is OBSOLETE @ 0x60000 │ │ │ │ + tstpeq r0, #12, 18 @ p-variant is OBSOLETE @ 0x30000 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a46ec <__cxa_atexit@plt+0x97a60> │ │ │ │ + ldr r8, [pc, #76] @ a4704 <__cxa_atexit@plt+0x97a78> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #72] @ a4708 <__cxa_atexit@plt+0x97a7c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldmdb r5, {r1, r2, r7} │ │ │ │ + sub r0, r6, #17 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ a470c <__cxa_atexit@plt+0x97a80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tstpeq r0, #152, 16 @ p-variant is OBSOLETE @ 0x980000 │ │ │ │ + tstpeq r0, #148, 16 @ p-variant is OBSOLETE @ 0x940000 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + rsceq r7, lr, #92, 22 @ 0x17000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a477c <__cxa_atexit@plt+0x97af0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a4774 <__cxa_atexit@plt+0x97ae8> │ │ │ │ + ldr r3, [pc, #64] @ a4784 <__cxa_atexit@plt+0x97af8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #60] @ a4788 <__cxa_atexit@plt+0x97afc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #52] @ a478c <__cxa_atexit@plt+0x97b00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r3, [pc, #40] @ a4790 <__cxa_atexit@plt+0x97b04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + mov sl, #16 │ │ │ │ + b 1abbcb8 <__cxa_atexit@plt+0x1aaf02c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + sbcseq sp, r0, #-1073741789 @ 0xc0000023 │ │ │ │ + tstpeq r0, #204, 14 @ p-variant is OBSOLETE @ 0x3300000 │ │ │ │ + tstpeq r0, #228, 14 @ p-variant is OBSOLETE @ 0x3900000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a4818 <__cxa_atexit@plt+0x97b8c> │ │ │ │ + ldr r8, [pc, #112] @ a4830 <__cxa_atexit@plt+0x97ba4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #108] @ a4834 <__cxa_atexit@plt+0x97ba8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmda r5, {r1, r2, r7} │ │ │ │ + ldr r9, [pc, #100] @ a4838 <__cxa_atexit@plt+0x97bac> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r0, r6, #29 │ │ │ │ + sub sl, r6, #23 │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + add r8, r8, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + ldr r7, [pc, #52] @ a483c <__cxa_atexit@plt+0x97bb0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ a4840 <__cxa_atexit@plt+0x97bb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + rsceq r7, lr, #24, 22 @ 0x6000 │ │ │ │ + tstpeq r0, #136, 14 @ p-variant is OBSOLETE @ 0x2200000 │ │ │ │ + tstpeq r0, #128, 14 @ p-variant is OBSOLETE @ 0x2000000 │ │ │ │ + tstpeq r0, #80, 14 @ p-variant is OBSOLETE @ 0x1400000 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a48c4 <__cxa_atexit@plt+0x97c38> │ │ │ │ + ldr sl, [pc, #116] @ a48dc <__cxa_atexit@plt+0x97c50> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #112] @ a48e0 <__cxa_atexit@plt+0x97c54> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r8, [pc, #108] @ a48e4 <__cxa_atexit@plt+0x97c58> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #104] @ a48e8 <__cxa_atexit@plt+0x97c5c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + sub r1, r6, #29 │ │ │ │ + sub r2, r6, #23 │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + add sl, sl, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add r1, r3, #20 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str sl, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ a48ec <__cxa_atexit@plt+0x97c60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + rsceq r7, lr, #112, 20 @ 0x70000 │ │ │ │ + tstpeq r0, #224, 12 @ p-variant is OBSOLETE @ 0xe000000 │ │ │ │ + tstpeq r0, #220, 12 @ p-variant is OBSOLETE @ 0xdc00000 │ │ │ │ + tstpeq r0, #216, 12 @ p-variant is OBSOLETE @ 0xd800000 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3960 <__cxa_atexit@plt+0x96cd4> │ │ │ │ - ldr r3, [pc, #120] @ a3988 <__cxa_atexit@plt+0x96cfc> │ │ │ │ + ldr r7, [pc, #12] @ a4910 <__cxa_atexit@plt+0x97c84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + tstpeq r0, #132, 12 @ p-variant is OBSOLETE @ 0x8400000 │ │ │ │ + rsceq r7, lr, #116, 20 @ 0x74000 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a4954 <__cxa_atexit@plt+0x97cc8> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ a495c <__cxa_atexit@plt+0x97cd0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + add r8, r2, #1 │ │ │ │ + sub sl, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b a5194 <__cxa_atexit@plt+0x98508> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tstpeq r0, #232, 10 @ p-variant is OBSOLETE @ 0x3a000000 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov sl, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a4a5c <__cxa_atexit@plt+0x97dd0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a4a64 <__cxa_atexit@plt+0x97dd8> │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr r2, [pc, #224] @ a4a78 <__cxa_atexit@plt+0x97dec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr fp, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, #44 @ 0x2c │ │ │ │ + mov r2, r9 │ │ │ │ + bl bd68 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a4a10 <__cxa_atexit@plt+0x97d84> │ │ │ │ + ldr lr, [pc, #192] @ a4a88 <__cxa_atexit@plt+0x97dfc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r3, [pc, #188] @ a4a8c <__cxa_atexit@plt+0x97e00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5] │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + sub r7, r6, #23 │ │ │ │ + str lr, [sl, #36] @ 0x24 │ │ │ │ + str r7, [sl, #40] @ 0x28 │ │ │ │ + str r2, [sl, #44] @ 0x2c │ │ │ │ + sub r7, r0, r8 │ │ │ │ + sub r2, r9, r7 │ │ │ │ + stmib sl, {r3, fp} │ │ │ │ + add lr, sl, #12 │ │ │ │ + stm lr, {r0, r2, r3, fp} │ │ │ │ + str r8, [sl, #28] │ │ │ │ + str r7, [sl, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bx r1 │ │ │ │ + ldr r7, [pc, #100] @ a4a7c <__cxa_atexit@plt+0x97df0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [sl, #28]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldr r3, [pc, #80] @ a4a80 <__cxa_atexit@plt+0x97df4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #76] @ a4a84 <__cxa_atexit@plt+0x97df8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [sl, #-24] @ 0xffffffe8 │ │ │ │ + str fp, [sl, #-20] @ 0xffffffec │ │ │ │ + str r8, [sl, #-16] │ │ │ │ + str r9, [sl, #-12] │ │ │ │ + stmdb sl, {r3, r7} │ │ │ │ + sub r7, r6, #23 │ │ │ │ + mov r6, sl │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + mov r6, sl │ │ │ │ + b a4a6c <__cxa_atexit@plt+0x97de0> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + tstpeq r0, #144, 10 @ p-variant is OBSOLETE @ 0x24000000 │ │ │ │ + tstpeq r0, #212, 16 @ p-variant is OBSOLETE @ 0xd40000 │ │ │ │ + tstpeq r0, #196, 12 @ p-variant is OBSOLETE @ 0xc400000 │ │ │ │ + tstpeq r0, #28, 10 @ p-variant is OBSOLETE @ 0x7000000 │ │ │ │ + tstpeq r0, #44, 14 @ p-variant is OBSOLETE @ 0xb00000 │ │ │ │ + tstpeq r0, #132, 10 @ p-variant is OBSOLETE @ 0x21000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a4adc <__cxa_atexit@plt+0x97e50> │ │ │ │ + ldr r2, [pc, #56] @ a4ae8 <__cxa_atexit@plt+0x97e5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a4aec <__cxa_atexit@plt+0x97e60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4ad4 <__cxa_atexit@plt+0x97e48> │ │ │ │ + b a4af8 <__cxa_atexit@plt+0x97e6c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + tstpeq r0, #108, 8 @ p-variant is OBSOLETE @ 0x6c000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #144] @ a4b90 <__cxa_atexit@plt+0x97f04> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a3950 <__cxa_atexit@plt+0x96cc4> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4b40 <__cxa_atexit@plt+0x97eb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc a3970 <__cxa_atexit@plt+0x96ce4> │ │ │ │ - ldr r7, [pc, #92] @ a3990 <__cxa_atexit@plt+0x96d04> │ │ │ │ + bcc a4b80 <__cxa_atexit@plt+0x97ef4> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + cmp r2, #2 │ │ │ │ + bge a4b48 <__cxa_atexit@plt+0x97ebc> │ │ │ │ + ldr r7, [pc, #96] @ a4b94 <__cxa_atexit@plt+0x97f08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #91] @ 0x5b │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a398c <__cxa_atexit@plt+0x96d00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr lr, [pc, #56] @ a4b98 <__cxa_atexit@plt+0x97f0c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r8, lr, #52, 20 @ 0x34000 │ │ │ │ - tsteq r1, #156, 14 @ 0x2700000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + tstpeq r0, #184, 14 @ p-variant is OBSOLETE @ 0x2e00000 │ │ │ │ + tstpeq r0, #244, 6 @ p-variant is OBSOLETE @ 0xd0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a39cc <__cxa_atexit@plt+0x96d40> │ │ │ │ - ldr r2, [pc, #32] @ a39d8 <__cxa_atexit@plt+0x96d4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #91] @ 0x5b │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a4c0c <__cxa_atexit@plt+0x97f80> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + cmp r2, #2 │ │ │ │ + bge a4bd4 <__cxa_atexit@plt+0x97f48> │ │ │ │ + ldr r7, [pc, #84] @ a4c1c <__cxa_atexit@plt+0x97f90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #24, 14 @ 0x600000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3a4c <__cxa_atexit@plt+0x96dc0> │ │ │ │ - ldr r3, [pc, #120] @ a3a74 <__cxa_atexit@plt+0x96de8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a3a3c <__cxa_atexit@plt+0x96db0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ a4c20 <__cxa_atexit@plt+0x97f94> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tstpeq r0, #36, 14 @ p-variant is OBSOLETE @ 0x900000 │ │ │ │ + tstpeq r0, #104, 6 @ p-variant is OBSOLETE @ 0xa0000001 │ │ │ │ + andeq r0, r3, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a4cd4 <__cxa_atexit@plt+0x98048> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a3a5c <__cxa_atexit@plt+0x96dd0> │ │ │ │ - ldr r7, [pc, #92] @ a3a7c <__cxa_atexit@plt+0x96df0> │ │ │ │ + add r8, r6, #16 │ │ │ │ + cmp r2, r8 │ │ │ │ + bcc a4cdc <__cxa_atexit@plt+0x98050> │ │ │ │ + ldr r2, [pc, #160] @ a4cf4 <__cxa_atexit@plt+0x98068> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + add r7, r7, r3 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, #44 @ 0x2c │ │ │ │ + mov r2, r9 │ │ │ │ + bl bd68 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a4c94 <__cxa_atexit@plt+0x98008> │ │ │ │ + sub r7, r7, r0 │ │ │ │ + add r7, r7, r9 │ │ │ │ + cmp r7, #2 │ │ │ │ + bge a4ca8 <__cxa_atexit@plt+0x9801c> │ │ │ │ + ldr r7, [pc, #92] @ a4cf8 <__cxa_atexit@plt+0x9806c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #87] @ 0x57 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [pc, #76] @ a4cfc <__cxa_atexit@plt+0x98070> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + add r2, r0, #1 │ │ │ │ + stmib r6, {r3, sl} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r8, #11 │ │ │ │ + mov r6, r8 │ │ │ │ + bx r1 │ │ │ │ + mov r8, r6 │ │ │ │ + b a4ce4 <__cxa_atexit@plt+0x98058> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a3a78 <__cxa_atexit@plt+0x96dec> │ │ │ │ + tstpeq r0, #212, 4 @ p-variant is OBSOLETE @ 0x4000000d │ │ │ │ + tstpeq r0, #80, 12 @ p-variant is OBSOLETE @ 0x5000000 │ │ │ │ + tstpeq r0, #164, 4 @ p-variant is OBSOLETE @ 0x4000000a │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a4de4 <__cxa_atexit@plt+0x98158> │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #224] @ a4e08 <__cxa_atexit@plt+0x9817c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r1, #1 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt a4d5c <__cxa_atexit@plt+0x980d0> │ │ │ │ + ldrb r0, [r2] │ │ │ │ + cmp r0, #34 @ 0x22 │ │ │ │ + bne a4d5c <__cxa_atexit@plt+0x980d0> │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r3, #34 @ 0x22 │ │ │ │ + stmib r5, {r1, r2, r3} │ │ │ │ + mov r8, fp │ │ │ │ + b a4e20 <__cxa_atexit@plt+0x98194> │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a4dec <__cxa_atexit@plt+0x98160> │ │ │ │ + ldr r7, [pc, #144] @ a4e10 <__cxa_atexit@plt+0x98184> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [pc, #140] @ a4e14 <__cxa_atexit@plt+0x98188> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr lr, [pc, #128] @ a4e18 <__cxa_atexit@plt+0x9818c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #20]! │ │ │ │ + ldr r8, [pc, #104] @ a4e1c <__cxa_atexit@plt+0x98190> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r8, [r7, #32]! │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r2, r9} │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str lr, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r6, [pc, #24] @ a4e0c <__cxa_atexit@plt+0x98180> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #56 @ 0x38 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tstpeq r0, #0, 4 @ p-variant is OBSOLETE │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + tstpeq r0, #92, 6 @ p-variant is OBSOLETE @ 0x70000001 │ │ │ │ + tstpeq r0, #220, 10 @ p-variant is OBSOLETE @ 0x37000000 │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #52 @ 0x34 │ │ │ │ + cmp r8, r2 │ │ │ │ + bcc a4f5c <__cxa_atexit@plt+0x982d0> │ │ │ │ + str r7, [sp] │ │ │ │ + stmib sp, {r2, r4, fp} │ │ │ │ + ldm r5, {r4, r7, r9} │ │ │ │ + add sl, r9, #1 │ │ │ │ + sub fp, r7, #1 │ │ │ │ + mov r0, sl │ │ │ │ + mov r1, #34 @ 0x22 │ │ │ │ + mov r2, fp │ │ │ │ + bl bd68 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a4ed8 <__cxa_atexit@plt+0x9824c> │ │ │ │ + sub r3, r0, sl │ │ │ │ + sub r2, fp, r3 │ │ │ │ + cmp r2, #1 │ │ │ │ + blt a4ed8 <__cxa_atexit@plt+0x9824c> │ │ │ │ + ldr r7, [pc, #312] @ a4fb0 <__cxa_atexit@plt+0x98324> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + sub r7, r1, #23 │ │ │ │ + ldr lr, [pc, #292] @ a4fb4 <__cxa_atexit@plt+0x98328> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #288] @ a4fb8 <__cxa_atexit@plt+0x9832c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r4, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r4, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r1, #7 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + mov r6, r1 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + bx r0 │ │ │ │ + stmib r5, {r4, r7, r9} │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r8, r3 │ │ │ │ + bcc a4f80 <__cxa_atexit@plt+0x982f4> │ │ │ │ + ldr r7, [pc, #204] @ a4fbc <__cxa_atexit@plt+0x98330> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #200] @ a4fc0 <__cxa_atexit@plt+0x98334> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr lr, [pc, #188] @ a4fc4 <__cxa_atexit@plt+0x98338> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + mov r4, r6 │ │ │ │ + str r8, [r4, #20]! │ │ │ │ + ldr r8, [pc, #168] @ a4fc8 <__cxa_atexit@plt+0x9833c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #32]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str lr, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r4, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #72] @ a4fac <__cxa_atexit@plt+0x98320> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, #52 @ 0x34 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + ldr r7, [pc, #32] @ a4fa8 <__cxa_atexit@plt+0x9831c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ + str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r8, lr, #76, 18 @ 0x130000 │ │ │ │ - tsteq r1, #176, 12 @ 0xb000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [sp] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + tstpeq r0, #100, 4 @ p-variant is OBSOLETE @ 0x40000006 │ │ │ │ + tstpeq r0, #188 @ p-variant is OBSOLETE @ 0xbc │ │ │ │ + @ instruction: 0xfffffa74 │ │ │ │ + @ instruction: 0xfffffb9c │ │ │ │ + tstpeq r0, #236, 2 @ p-variant is OBSOLETE @ 0x3b │ │ │ │ + tstpeq r0, #112, 8 @ p-variant is OBSOLETE @ 0x70000000 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b a4e20 <__cxa_atexit@plt+0x98194> │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a3ab8 <__cxa_atexit@plt+0x96e2c> │ │ │ │ - ldr r2, [pc, #32] @ a3ac4 <__cxa_atexit@plt+0x96e38> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #87] @ 0x57 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #44, 12 @ 0x2c00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3b10 <__cxa_atexit@plt+0x96e84> │ │ │ │ - ldr r3, [pc, #56] @ a3b20 <__cxa_atexit@plt+0x96e94> │ │ │ │ + bcc a5068 <__cxa_atexit@plt+0x983dc> │ │ │ │ + ldr r7, [pc, #120] @ a5080 <__cxa_atexit@plt+0x983f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #116] @ a5084 <__cxa_atexit@plt+0x983f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr lr, [pc, #104] @ a5088 <__cxa_atexit@plt+0x983fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + mov r0, r3 │ │ │ │ + str r8, [r0, #20]! │ │ │ │ + ldr r8, [pc, #80] @ a508c <__cxa_atexit@plt+0x98400> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + str r8, [r7, #32]! │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r1, r2, r9} │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ a5090 <__cxa_atexit@plt+0x98404> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a3b00 <__cxa_atexit@plt+0x96e74> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #23] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r2, #56 @ 0x38 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0xfffff95c │ │ │ │ + @ instruction: 0xfffffa84 │ │ │ │ + tstpeq r0, #212 @ p-variant is OBSOLETE @ 0xd4 │ │ │ │ + tstpeq r0, #84, 6 @ p-variant is OBSOLETE @ 0x50000001 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + rsceq r7, lr, #244, 4 @ 0x4000000f │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a510c <__cxa_atexit@plt+0x98480> │ │ │ │ + ldr r2, [pc, #96] @ a5114 <__cxa_atexit@plt+0x98488> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ a5118 <__cxa_atexit@plt+0x9848c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5100 <__cxa_atexit@plt+0x98474> │ │ │ │ + ldr r2, [pc, #64] @ a511c <__cxa_atexit@plt+0x98490> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5100 <__cxa_atexit@plt+0x98474> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b a5194 <__cxa_atexit@plt+0x98508> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a3b24 <__cxa_atexit@plt+0x96e98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, lr, #140, 16 @ 0x8c0000 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + tsteq r0, #104, 28 @ 0x680 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + rsceq r7, lr, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ a5160 <__cxa_atexit@plt+0x984d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5158 <__cxa_atexit@plt+0x984cc> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b a5194 <__cxa_atexit@plt+0x98508> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r7, lr, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b a5194 <__cxa_atexit@plt+0x98508> │ │ │ │ + rsceq r6, lr, #228, 30 @ 0x390 │ │ │ │ + andeq r0, r3, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a3bac <__cxa_atexit@plt+0x96f20> │ │ │ │ - ldr r3, [pc, #120] @ a3bd4 <__cxa_atexit@plt+0x96f48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a3b9c <__cxa_atexit@plt+0x96f10> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a3bbc <__cxa_atexit@plt+0x96f30> │ │ │ │ - ldr r7, [pc, #92] @ a3bdc <__cxa_atexit@plt+0x96f50> │ │ │ │ + bhi a522c <__cxa_atexit@plt+0x985a0> │ │ │ │ + cmp sl, #1 │ │ │ │ + blt a5218 <__cxa_atexit@plt+0x9858c> │ │ │ │ + ldr r7, [pc, #140] @ a523c <__cxa_atexit@plt+0x985b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #83] @ 0x53 │ │ │ │ + ldrb r3, [r8] │ │ │ │ + cmp r3, #32 │ │ │ │ + bne a51d4 <__cxa_atexit@plt+0x98548> │ │ │ │ + add r8, r8, #1 │ │ │ │ + subs sl, sl, #1 │ │ │ │ + bne a51b0 <__cxa_atexit@plt+0x98524> │ │ │ │ + add r9, r7, #2 │ │ │ │ + mov sl, #0 │ │ │ │ + mov r8, #0 │ │ │ │ + cmp sl, #1 │ │ │ │ + mov r7, sl │ │ │ │ + blt a5204 <__cxa_atexit@plt+0x98578> │ │ │ │ + mov r7, #0 │ │ │ │ + ldrb r3, [r8, r7] │ │ │ │ + cmp r3, #44 @ 0x2c │ │ │ │ + cmpne r3, #61 @ 0x3d │ │ │ │ + beq a5204 <__cxa_atexit@plt+0x98578> │ │ │ │ + add r7, r7, #1 │ │ │ │ + cmp sl, r7 │ │ │ │ + bne a51e4 <__cxa_atexit@plt+0x98558> │ │ │ │ + mov r7, sl │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r7, fp │ │ │ │ + b a5248 <__cxa_atexit@plt+0x985bc> │ │ │ │ + ldr r7, [pc, #32] @ a5240 <__cxa_atexit@plt+0x985b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a3bd8 <__cxa_atexit@plt+0x96f4c> │ │ │ │ + ldr r7, [pc, #16] @ a5244 <__cxa_atexit@plt+0x985b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + tsteq r0, #156, 26 @ 0x2700 │ │ │ │ + tsteq r0, #112, 26 @ 0x1c00 │ │ │ │ + rsceq r7, lr, #92, 2 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a5428 <__cxa_atexit@plt+0x9879c> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r0, r0, r7 │ │ │ │ + cmp r0, #1 │ │ │ │ + blt a5330 <__cxa_atexit@plt+0x986a4> │ │ │ │ + ldrb r7, [r2, r7]! │ │ │ │ + cmp r7, #61 @ 0x3d │ │ │ │ + bne a5390 <__cxa_atexit@plt+0x98704> │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r7, #61 @ 0x3d │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + add r3, r6, #84 @ 0x54 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a5444 <__cxa_atexit@plt+0x987b8> │ │ │ │ + ldr r8, [pc, #524] @ a54ac <__cxa_atexit@plt+0x98820> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldmib r5, {r1, r7} │ │ │ │ + mov sl, fp │ │ │ │ + ldr fp, [r5, #12] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r2, r3, #19 │ │ │ │ + ldr r0, [pc, #488] @ a54b0 <__cxa_atexit@plt+0x98824> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r7, r3, #35 @ 0x23 │ │ │ │ + ldr ip, [pc, #480] @ a54b4 <__cxa_atexit@plt+0x98828> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + mov lr, r6 │ │ │ │ + ldr r8, [pc, #472] @ a54b8 <__cxa_atexit@plt+0x9882c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [lr, #20]! │ │ │ │ + add r8, r6, #72 @ 0x48 │ │ │ │ + stm r8, {r0, r2, lr} │ │ │ │ + ldr lr, [pc, #456] @ a54bc <__cxa_atexit@plt+0x98830> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #32]! │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #440] @ a54c0 <__cxa_atexit@plt+0x98834> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r0, r1, r9, fp, ip} │ │ │ │ + str r7, [r6, #64] @ 0x40 │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, sl │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #348] @ a5494 <__cxa_atexit@plt+0x98808> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #344] @ a5498 <__cxa_atexit@plt+0x9880c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + ldr r8, [pc, #332] @ a549c <__cxa_atexit@plt+0x98810> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #328] @ a54a0 <__cxa_atexit@plt+0x98814> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #324] @ a54a4 <__cxa_atexit@plt+0x98818> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + sub r1, r3, #19 │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + sub r0, r3, #35 @ 0x23 │ │ │ │ + str sl, [r6, #4] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r1, r2, r7, r9} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + b a541c <__cxa_atexit@plt+0x98790> │ │ │ │ + str r0, [r5, #8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a5458 <__cxa_atexit@plt+0x987cc> │ │ │ │ + ldr r8, [pc, #204] @ a5478 <__cxa_atexit@plt+0x987ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r8, [pc, #176] @ a547c <__cxa_atexit@plt+0x987f0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r1, r3, #19 │ │ │ │ + sub lr, r3, #35 @ 0x23 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add r0, r6, #24 │ │ │ │ + stm r0, {r7, r9, sl} │ │ │ │ + ldr r0, [pc, #140] @ a5480 <__cxa_atexit@plt+0x987f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #128] @ a5484 <__cxa_atexit@plt+0x987f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #120] @ a5488 <__cxa_atexit@plt+0x987fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r6, [pc, #120] @ a54a8 <__cxa_atexit@plt+0x9881c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + ldr r7, [pc, #68] @ a5490 <__cxa_atexit@plt+0x98804> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r6, #84 @ 0x54 │ │ │ │ + b a5468 <__cxa_atexit@plt+0x987dc> │ │ │ │ + ldr r7, [pc, #44] @ a548c <__cxa_atexit@plt+0x98800> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r8, lr, #244, 14 @ 0x3d00000 │ │ │ │ - tsteq r1, #80, 10 @ 0x14000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + @ instruction: 0xfffff570 │ │ │ │ + tsteq r0, #136, 22 @ 0x22000 │ │ │ │ + tsteq r0, #0, 26 │ │ │ │ + rsceq r6, lr, #112, 26 @ 0x1c00 │ │ │ │ + tsteq r0, #28, 22 @ 0x7000 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + rsceq r6, lr, #60, 28 @ 0x3c0 │ │ │ │ + tsteq r0, #80, 24 @ 0x5000 │ │ │ │ + tsteq r0, #220, 22 @ 0x37000 │ │ │ │ + tsteq r0, #156, 26 @ 0x2700 │ │ │ │ + tsteq r0, #244, 22 @ 0x3d000 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xfffffa64 │ │ │ │ + tsteq r0, #100, 24 @ 0x6400 │ │ │ │ + tsteq r0, #32, 28 @ 0x200 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + tstpeq r0, #156 @ p-variant is OBSOLETE @ 0x9c │ │ │ │ + tsteq r0, #76, 24 @ 0x4c00 │ │ │ │ + rsceq r6, lr, #196, 28 @ 0xc40 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b a5248 <__cxa_atexit@plt+0x985bc> │ │ │ │ + rsceq r6, lr, #168, 28 @ 0xa80 │ │ │ │ + andeq r0, r0, r6, ror #13 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a3c18 <__cxa_atexit@plt+0x96f8c> │ │ │ │ - ldr r2, [pc, #32] @ a3c24 <__cxa_atexit@plt+0x96f98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #83] @ 0x53 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a5598 <__cxa_atexit@plt+0x9890c> │ │ │ │ + ldr r8, [pc, #168] @ a55b4 <__cxa_atexit@plt+0x98928> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + add sl, r5, #16 │ │ │ │ + ldm sl, {r2, r7, sl} │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr r0, [pc, #128] @ a55b8 <__cxa_atexit@plt+0x9892c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r7, r6, #35 @ 0x23 │ │ │ │ + ldr ip, [pc, #120] @ a55bc <__cxa_atexit@plt+0x98930> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + mov lr, r3 │ │ │ │ + ldr r8, [pc, #112] @ a55c0 <__cxa_atexit@plt+0x98934> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [lr, #20]! │ │ │ │ + add r8, r3, #72 @ 0x48 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + ldr lr, [pc, #96] @ a55c4 <__cxa_atexit@plt+0x98938> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #32]! │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #80] @ a55c8 <__cxa_atexit@plt+0x9893c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r3, #44 @ 0x2c │ │ │ │ + stm lr, {r0, r2, r9, sl, ip} │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + str r1, [r3, #68] @ 0x44 │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #204, 8 @ 0xcc000000 │ │ │ │ + ldr r3, [pc, #44] @ a55cc <__cxa_atexit@plt+0x98940> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #84 @ 0x54 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + @ instruction: 0xfffff7f8 │ │ │ │ + tsteq r0, #244, 18 @ 0x3d0000 │ │ │ │ + tsteq r0, #176, 22 @ 0x2c000 │ │ │ │ + @ instruction: 0xfffffb4c │ │ │ │ + tsteq r0, #44, 28 @ 0x2c0 │ │ │ │ + tsteq r0, #220, 18 @ 0x370000 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + rsceq r6, lr, #184, 26 @ 0x2e00 │ │ │ │ + andeq r0, r0, r6, ror #13 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a5678 <__cxa_atexit@plt+0x989ec> │ │ │ │ + ldr r8, [pc, #152] @ a5694 <__cxa_atexit@plt+0x98a08> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r8, [pc, #124] @ a5698 <__cxa_atexit@plt+0x98a0c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub sl, r6, #19 │ │ │ │ + sub lr, r6, #35 @ 0x23 │ │ │ │ + ldr ip, [pc, #112] @ a569c <__cxa_atexit@plt+0x98a10> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + add r1, r3, #32 │ │ │ │ + stm r1, {r0, ip, lr} │ │ │ │ + ldr r7, [pc, #76] @ a56a0 <__cxa_atexit@plt+0x98a14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #68] @ a56a4 <__cxa_atexit@plt+0x98a18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + str sl, [r3, #52] @ 0x34 │ │ │ │ + str r3, [r3, #56] @ 0x38 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ a56a8 <__cxa_atexit@plt+0x98a1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #60 @ 0x3c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + @ instruction: 0xfffff320 │ │ │ │ + tsteq r0, #56, 18 @ 0xe0000 │ │ │ │ + tsteq r0, #200, 20 @ 0xc8000 │ │ │ │ + rsceq r6, lr, #32, 22 @ 0x8000 │ │ │ │ + tsteq r0, #204, 16 @ 0xcc0000 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a3c70 <__cxa_atexit@plt+0x96fe4> │ │ │ │ - ldr r3, [pc, #56] @ a3c80 <__cxa_atexit@plt+0x96ff4> │ │ │ │ + bhi a5718 <__cxa_atexit@plt+0x98a8c> │ │ │ │ + ldr r3, [pc, #92] @ a5728 <__cxa_atexit@plt+0x98a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq a3c60 <__cxa_atexit@plt+0x96fd4> │ │ │ │ + beq a56f8 <__cxa_atexit@plt+0x98a6c> │ │ │ │ + ldrb r7, [r8, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ + cmp r7, #32 │ │ │ │ + bne a5708 <__cxa_atexit@plt+0x98a7c> │ │ │ │ + ldr r7, [pc, #60] @ a572c <__cxa_atexit@plt+0x98aa0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a3c84 <__cxa_atexit@plt+0x96ff8> │ │ │ │ + ldr r7, [pc, #36] @ a5734 <__cxa_atexit@plt+0x98aa8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ a5730 <__cxa_atexit@plt+0x98aa4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, lr, #52, 14 @ 0xd00000 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + tsteq r0, #108, 16 @ 0x6c0000 │ │ │ │ + rsceq r6, lr, #120, 24 @ 0x7800 │ │ │ │ + tsteq r0, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ a5768 <__cxa_atexit@plt+0x98adc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ a576c <__cxa_atexit@plt+0x98ae0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + add r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ + cmp r1, #32 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + tsteq r0, #20, 16 @ 0x140000 │ │ │ │ + tsteq r0, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3ce4 <__cxa_atexit@plt+0x97058> │ │ │ │ - ldr r3, [pc, #56] @ a3cf4 <__cxa_atexit@plt+0x97068> │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi a57e8 <__cxa_atexit@plt+0x98b5c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a57e0 <__cxa_atexit@plt+0x98b54> │ │ │ │ + ldr r3, [pc, #80] @ a57f0 <__cxa_atexit@plt+0x98b64> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a3cd4 <__cxa_atexit@plt+0x97048> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr lr, [pc, #76] @ a57f4 <__cxa_atexit@plt+0x98b68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #72] @ a57f8 <__cxa_atexit@plt+0x98b6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #48] @ a57fc <__cxa_atexit@plt+0x98b70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #2 │ │ │ │ + add r8, lr, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3f3ab4 <__cxa_atexit@plt+0x3e6e28> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a3cf8 <__cxa_atexit@plt+0x9706c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, lr, #196, 12 @ 0xc400000 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + rsceq r6, lr, #240, 22 @ 0x3c000 │ │ │ │ + tsteq r0, #116, 14 @ 0x1d00000 │ │ │ │ + tsteq r0, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a5868 <__cxa_atexit@plt+0x98bdc> │ │ │ │ + cmp r7, #1 │ │ │ │ + blt a5850 <__cxa_atexit@plt+0x98bc4> │ │ │ │ + mov r7, #0 │ │ │ │ + ldr r2, [pc, #72] @ a5878 <__cxa_atexit@plt+0x98bec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, #64] @ a587c <__cxa_atexit@plt+0x98bf0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + str r7, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r7, [pc, #28] @ a5874 <__cxa_atexit@plt+0x98be8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r0, #148, 20 @ 0x94000 │ │ │ │ + tsteq r0, #28, 14 @ 0x700000 │ │ │ │ + tsteq r0, #24, 14 @ 0x600000 │ │ │ │ + rsceq r6, lr, #20, 22 @ 0x5000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a5960 <__cxa_atexit@plt+0x98cd4> │ │ │ │ + ldr r1, [pc, #200] @ a5968 <__cxa_atexit@plt+0x98cdc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + ldr r1, [pc, #184] @ a596c <__cxa_atexit@plt+0x98ce0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq a591c <__cxa_atexit@plt+0x98c90> │ │ │ │ + ldr r1, [pc, #168] @ a5970 <__cxa_atexit@plt+0x98ce4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + str r1, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a592c <__cxa_atexit@plt+0x98ca0> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt a5904 <__cxa_atexit@plt+0x98c78> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldrb r2, [r9] │ │ │ │ + cmp r2, #32 │ │ │ │ + bne a5938 <__cxa_atexit@plt+0x98cac> │ │ │ │ + add r9, r9, #1 │ │ │ │ + subs r3, r3, #1 │ │ │ │ + bne a58ec <__cxa_atexit@plt+0x98c60> │ │ │ │ + ldr r7, [pc, #104] @ a5974 <__cxa_atexit@plt+0x98ce8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #96] @ a5978 <__cxa_atexit@plt+0x98cec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #60] @ a597c <__cxa_atexit@plt+0x98cf0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ a5980 <__cxa_atexit@plt+0x98cf4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r2, r9} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str sl, [r5, #16] │ │ │ │ + add r8, r1, #1 │ │ │ │ + b 3f3ab4 <__cxa_atexit@plt+0x3e6e28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + tsteq r0, #116, 12 @ 0x7400000 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + rsceq r6, lr, #144, 20 @ 0x90000 │ │ │ │ + rsceq r6, lr, #132, 20 @ 0x84000 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + rsceq r6, lr, #80, 20 @ 0x50000 │ │ │ │ + rsceq r6, lr, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3d58 <__cxa_atexit@plt+0x970cc> │ │ │ │ - ldr r3, [pc, #56] @ a3d68 <__cxa_atexit@plt+0x970dc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #132] @ a5a1c <__cxa_atexit@plt+0x98d90> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a3d48 <__cxa_atexit@plt+0x970bc> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a59ec <__cxa_atexit@plt+0x98d60> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt a59d4 <__cxa_atexit@plt+0x98d48> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldrb r2, [r9] │ │ │ │ + cmp r2, #32 │ │ │ │ + bne a59f4 <__cxa_atexit@plt+0x98d68> │ │ │ │ + add r9, r9, #1 │ │ │ │ + subs r3, r3, #1 │ │ │ │ + bne a59bc <__cxa_atexit@plt+0x98d30> │ │ │ │ + ldr r7, [pc, #68] @ a5a20 <__cxa_atexit@plt+0x98d94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #60] @ a5a24 <__cxa_atexit@plt+0x98d98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a3d6c <__cxa_atexit@plt+0x970e0> │ │ │ │ + ldr r2, [pc, #44] @ a5a28 <__cxa_atexit@plt+0x98d9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a5a2c <__cxa_atexit@plt+0x98da0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + stmda r5, {r3, sl} │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + add r8, r1, #1 │ │ │ │ + b 3f3ab4 <__cxa_atexit@plt+0x3e6e28> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq r6, lr, #192, 18 @ 0x300000 │ │ │ │ + rsceq r6, lr, #180, 18 @ 0x2d0000 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + rsceq r6, lr, #148, 18 @ 0x250000 │ │ │ │ + rsceq r6, lr, #100, 18 @ 0x190000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt a5a68 <__cxa_atexit@plt+0x98ddc> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldrb r2, [r9] │ │ │ │ + cmp r2, #32 │ │ │ │ + bne a5a80 <__cxa_atexit@plt+0x98df4> │ │ │ │ + add r9, r9, #1 │ │ │ │ + subs r3, r3, #1 │ │ │ │ + bne a5a50 <__cxa_atexit@plt+0x98dc4> │ │ │ │ + ldr r7, [pc, #56] @ a5aa8 <__cxa_atexit@plt+0x98e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ a5aac <__cxa_atexit@plt+0x98e20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, lr, #84, 12 @ 0x5400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r2, [pc, #40] @ a5ab0 <__cxa_atexit@plt+0x98e24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ a5ab4 <__cxa_atexit@plt+0x98e28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + stmda r5, {r3, sl} │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + add r8, r1, #1 │ │ │ │ + b 3f3ab4 <__cxa_atexit@plt+0x3e6e28> │ │ │ │ + rsceq r6, lr, #44, 18 @ 0xb0000 │ │ │ │ + rsceq r6, lr, #32, 18 @ 0x80000 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r6, lr, #8, 18 @ 0x20000 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a5b34 <__cxa_atexit@plt+0x98ea8> │ │ │ │ + cmp r7, #1 │ │ │ │ + blt a5b1c <__cxa_atexit@plt+0x98e90> │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r1, [pc, #80] @ a5b40 <__cxa_atexit@plt+0x98eb4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r3, r6, #11 │ │ │ │ + cmp r7, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + strlt r7, [r6] │ │ │ │ + strge r2, [r6] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r7, [pc, #32] @ a5b44 <__cxa_atexit@plt+0x98eb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r0, #100, 8 @ 0x64000000 │ │ │ │ + tsteq r0, #200, 14 @ 0x3200000 │ │ │ │ + rsceq r6, lr, #76, 16 @ 0x4c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a5c28 <__cxa_atexit@plt+0x98f9c> │ │ │ │ + ldr r1, [pc, #200] @ a5c30 <__cxa_atexit@plt+0x98fa4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + ldr r1, [pc, #184] @ a5c34 <__cxa_atexit@plt+0x98fa8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq a5be4 <__cxa_atexit@plt+0x98f58> │ │ │ │ + ldr r1, [pc, #168] @ a5c38 <__cxa_atexit@plt+0x98fac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + str r1, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5bf4 <__cxa_atexit@plt+0x98f68> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt a5bcc <__cxa_atexit@plt+0x98f40> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldrb r2, [r9] │ │ │ │ + cmp r2, #32 │ │ │ │ + bne a5c00 <__cxa_atexit@plt+0x98f74> │ │ │ │ + add r9, r9, #1 │ │ │ │ + subs r3, r3, #1 │ │ │ │ + bne a5bb4 <__cxa_atexit@plt+0x98f28> │ │ │ │ + ldr r7, [pc, #104] @ a5c3c <__cxa_atexit@plt+0x98fb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #96] @ a5c40 <__cxa_atexit@plt+0x98fb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #60] @ a5c44 <__cxa_atexit@plt+0x98fb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ a5c48 <__cxa_atexit@plt+0x98fbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r2, r9} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str sl, [r5, #16] │ │ │ │ + add r8, r1, #1 │ │ │ │ + b 3f3ab4 <__cxa_atexit@plt+0x3e6e28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + tsteq r0, #172, 6 @ 0xb0000002 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + rsceq r6, lr, #200, 14 @ 0x3200000 │ │ │ │ + rsceq r6, lr, #188, 14 @ 0x2f00000 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + rsceq r6, lr, #136, 14 @ 0x2200000 │ │ │ │ + rsceq r6, lr, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3dcc <__cxa_atexit@plt+0x97140> │ │ │ │ - ldr r3, [pc, #56] @ a3ddc <__cxa_atexit@plt+0x97150> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #132] @ a5ce4 <__cxa_atexit@plt+0x99058> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a3dbc <__cxa_atexit@plt+0x97130> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5cb4 <__cxa_atexit@plt+0x99028> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt a5c9c <__cxa_atexit@plt+0x99010> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldrb r2, [r9] │ │ │ │ + cmp r2, #32 │ │ │ │ + bne a5cbc <__cxa_atexit@plt+0x99030> │ │ │ │ + add r9, r9, #1 │ │ │ │ + subs r3, r3, #1 │ │ │ │ + bne a5c84 <__cxa_atexit@plt+0x98ff8> │ │ │ │ + ldr r7, [pc, #68] @ a5ce8 <__cxa_atexit@plt+0x9905c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #60] @ a5cec <__cxa_atexit@plt+0x99060> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a3de0 <__cxa_atexit@plt+0x97154> │ │ │ │ + ldr r2, [pc, #44] @ a5cf0 <__cxa_atexit@plt+0x99064> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ a5cf4 <__cxa_atexit@plt+0x99068> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + stmda r5, {r3, sl} │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + add r8, r1, #1 │ │ │ │ + b 3f3ab4 <__cxa_atexit@plt+0x3e6e28> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq r6, lr, #248, 12 @ 0xf800000 │ │ │ │ + rsceq r6, lr, #236, 12 @ 0xec00000 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + rsceq r6, lr, #204, 12 @ 0xcc00000 │ │ │ │ + rsceq r6, lr, #156, 12 @ 0x9c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt a5d30 <__cxa_atexit@plt+0x990a4> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldrb r2, [r9] │ │ │ │ + cmp r2, #32 │ │ │ │ + bne a5d48 <__cxa_atexit@plt+0x990bc> │ │ │ │ + add r9, r9, #1 │ │ │ │ + subs r3, r3, #1 │ │ │ │ + bne a5d18 <__cxa_atexit@plt+0x9908c> │ │ │ │ + ldr r7, [pc, #56] @ a5d70 <__cxa_atexit@plt+0x990e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ a5d74 <__cxa_atexit@plt+0x990e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, lr, #228, 10 @ 0x39000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r2, [pc, #40] @ a5d78 <__cxa_atexit@plt+0x990ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ a5d7c <__cxa_atexit@plt+0x990f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + stmda r5, {r3, sl} │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + add r8, r1, #1 │ │ │ │ + b 3f3ab4 <__cxa_atexit@plt+0x3e6e28> │ │ │ │ + rsceq r6, lr, #100, 12 @ 0x6400000 │ │ │ │ + rsceq r6, lr, #88, 12 @ 0x5800000 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r6, lr, #64, 12 @ 0x4000000 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a5dfc <__cxa_atexit@plt+0x99170> │ │ │ │ + cmp r7, #1 │ │ │ │ + blt a5de4 <__cxa_atexit@plt+0x99158> │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r1, [pc, #80] @ a5e08 <__cxa_atexit@plt+0x9917c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r3, r6, #11 │ │ │ │ + cmp r7, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + strlt r7, [r6] │ │ │ │ + strge r2, [r6] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ a5e0c <__cxa_atexit@plt+0x99180> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r0, #156, 2 @ 0x27 │ │ │ │ + tsteq r0, #0, 10 │ │ │ │ + rsceq r6, lr, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3e40 <__cxa_atexit@plt+0x971b4> │ │ │ │ - ldr r3, [pc, #56] @ a3e50 <__cxa_atexit@plt+0x971c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a3e30 <__cxa_atexit@plt+0x971a4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a5e64 <__cxa_atexit@plt+0x991d8> │ │ │ │ + ldr r7, [pc, #64] @ a5e7c <__cxa_atexit@plt+0x991f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #60] @ a5e80 <__cxa_atexit@plt+0x991f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a3e54 <__cxa_atexit@plt+0x971c8> │ │ │ │ + ldr r7, [pc, #24] @ a5e84 <__cxa_atexit@plt+0x991f8> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, lr, #116, 10 @ 0x1d000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bx r0 │ │ │ │ + @ instruction: 0xfffffa4c │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + rsceq r6, lr, #64, 10 @ 0x10000000 │ │ │ │ + rsceq r6, lr, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3edc <__cxa_atexit@plt+0x97250> │ │ │ │ - ldr r3, [pc, #120] @ a3f04 <__cxa_atexit@plt+0x97278> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a3ecc <__cxa_atexit@plt+0x97240> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a3eec <__cxa_atexit@plt+0x97260> │ │ │ │ - ldr r7, [pc, #92] @ a3f0c <__cxa_atexit@plt+0x97280> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #79] @ 0x4f │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi a5f18 <__cxa_atexit@plt+0x9928c> │ │ │ │ + ldr r7, [pc, #180] @ a5f60 <__cxa_atexit@plt+0x992d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r1] │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a5f28 <__cxa_atexit@plt+0x9929c> │ │ │ │ + ldr r7, [pc, #156] @ a5f64 <__cxa_atexit@plt+0x992d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #152] @ a5f68 <__cxa_atexit@plt+0x992dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + add r2, r3, #32 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc a5f48 <__cxa_atexit@plt+0x992bc> │ │ │ │ + ldr r1, [pc, #120] @ a5f74 <__cxa_atexit@plt+0x992e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a3f08 <__cxa_atexit@plt+0x9727c> │ │ │ │ + ldr r7, [pc, #80] @ a5f70 <__cxa_atexit@plt+0x992e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r7, [pc, #60] @ a5f6c <__cxa_atexit@plt+0x992e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r8, lr, #220, 8 @ 0xdc000000 │ │ │ │ - tsteq r1, #32, 4 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffff9c0 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + rsceq r6, lr, #124, 8 @ 0x7c000000 │ │ │ │ + rsceq r6, lr, #148, 8 @ 0x94000000 │ │ │ │ + tsteq r0, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a3f48 <__cxa_atexit@plt+0x972bc> │ │ │ │ - ldr r2, [pc, #32] @ a3f54 <__cxa_atexit@plt+0x972c8> │ │ │ │ + bcc a5fac <__cxa_atexit@plt+0x99320> │ │ │ │ + ldr r2, [pc, #28] @ a5fb8 <__cxa_atexit@plt+0x9932c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #79] @ 0x4f │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r1, #156, 2 @ 0x27 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + tsteq r0, #88, 2 │ │ │ │ + rsceq r6, lr, #148, 8 @ 0x94000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a3f88 <__cxa_atexit@plt+0x972fc> │ │ │ │ - ldr r5, [pc, #32] @ a3f98 <__cxa_atexit@plt+0x9730c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ a3f9c <__cxa_atexit@plt+0x97310> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r8, lr, #52, 8 @ 0x34000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a3fc4 <__cxa_atexit@plt+0x97338> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ a3fc8 <__cxa_atexit@plt+0x9733c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - tstpeq r0, #240, 30 @ p-variant is OBSOLETE @ 0x3c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ a3fe4 <__cxa_atexit@plt+0x97358> │ │ │ │ + bhi a602c <__cxa_atexit@plt+0x993a0> │ │ │ │ + ldr r1, [pc, #88] @ a6038 <__cxa_atexit@plt+0x993ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #68] @ a603c <__cxa_atexit@plt+0x993b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6020 <__cxa_atexit@plt+0x99394> │ │ │ │ + ldr r3, [pc, #52] @ a6040 <__cxa_atexit@plt+0x993b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff754 <__cxa_atexit@plt+0x3f2ac8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a4004 <__cxa_atexit@plt+0x97378> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - tstpeq r0, #160, 30 @ p-variant is OBSOLETE @ 0x280 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a4038 <__cxa_atexit@plt+0x973ac> │ │ │ │ - ldr r5, [pc, #32] @ a4048 <__cxa_atexit@plt+0x973bc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ a404c <__cxa_atexit@plt+0x973c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - rsceq r8, lr, #132, 6 @ 0x10000002 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 18ee334 <__cxa_atexit@plt+0x18e16a8> │ │ │ │ - rsceq r8, lr, #112, 6 @ 0xc0000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi a40c4 <__cxa_atexit@plt+0x97438> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq a40bc <__cxa_atexit@plt+0x97430> │ │ │ │ - ldr r3, [pc, #56] @ a40cc <__cxa_atexit@plt+0x97440> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #44] @ a40d0 <__cxa_atexit@plt+0x97444> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ - ldr r5, [pc, #36] @ a40d4 <__cxa_atexit@plt+0x97448> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 3ff854 <__cxa_atexit@plt+0x3f2bc8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r0, #160, 28 @ p-variant is OBSOLETE @ 0xa00 │ │ │ │ - tsteq r1, #48, 8 @ 0x30000000 │ │ │ │ - tstpeq r0, #240, 28 @ p-variant is OBSOLETE @ 0xf00 │ │ │ │ - rsceq r8, lr, #224, 8 @ 0xe0000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a4108 <__cxa_atexit@plt+0x9747c> │ │ │ │ - ldr r3, [pc, #28] @ a4118 <__cxa_atexit@plt+0x9748c> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + tsteq r0, #48, 30 @ 0xc0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + rsceq r6, lr, #12, 8 @ 0xc000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [pc, #16] @ a606c <__cxa_atexit@plt+0x993e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r7, [pc, #12] @ a411c <__cxa_atexit@plt+0x97490> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r8, lr, #196, 8 @ 0xc4000000 │ │ │ │ - rsceq r8, lr, #156, 8 @ 0x9c000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r6, lr, #224, 6 @ 0x80000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a4148 <__cxa_atexit@plt+0x974bc> │ │ │ │ + ldr r3, [pc, #20] @ a6098 <__cxa_atexit@plt+0x9940c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ a414c <__cxa_atexit@plt+0x974c0> │ │ │ │ + ldr r9, [pc, #12] @ a609c <__cxa_atexit@plt+0x99410> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r1, #44, 2 │ │ │ │ - rsceq r8, lr, #92, 8 @ 0x5c000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + tsteq r0, #144, 28 @ 0x900 │ │ │ │ + rsceq r6, lr, #160, 6 @ 0x80000002 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne a417c <__cxa_atexit@plt+0x974f0> │ │ │ │ - ldr r7, [pc, #36] @ a4194 <__cxa_atexit@plt+0x97508> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #12] @ a4190 <__cxa_atexit@plt+0x97504> │ │ │ │ + bne a6108 <__cxa_atexit@plt+0x9947c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a611c <__cxa_atexit@plt+0x99490> │ │ │ │ + ldr lr, [pc, #96] @ a6130 <__cxa_atexit@plt+0x994a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r8, [pc, #84] @ a6134 <__cxa_atexit@plt+0x994a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r3, #13 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16107a4 <__cxa_atexit@plt+0x1603b18> │ │ │ │ + ldr r3, [pc, #28] @ a612c <__cxa_atexit@plt+0x994a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - tstpeq r0, #252, 26 @ p-variant is OBSOLETE @ 0x3f00 │ │ │ │ - rsceq r8, lr, #20, 8 @ 0x14000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + tsteq r0, #216, 6 @ 0x60000003 │ │ │ │ + tsteq r0, #204, 6 @ 0x30000003 │ │ │ │ + rsceq r6, lr, #8, 6 @ 0x20000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a41c0 <__cxa_atexit@plt+0x97534> │ │ │ │ + ldr r3, [pc, #20] @ a6160 <__cxa_atexit@plt+0x994d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ a41c4 <__cxa_atexit@plt+0x97538> │ │ │ │ + ldr r9, [pc, #12] @ a6164 <__cxa_atexit@plt+0x994d8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tstpeq r0, #120, 26 @ p-variant is OBSOLETE @ 0x1e00 │ │ │ │ - rsceq r8, lr, #212, 6 @ 0x50000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + tsteq r0, #88, 6 @ 0x60000001 │ │ │ │ + rsceq r6, lr, #200, 4 @ 0x8000000c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne a41f4 <__cxa_atexit@plt+0x97568> │ │ │ │ - ldr r3, [pc, #36] @ a420c <__cxa_atexit@plt+0x97580> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r3, [pc, #12] @ a4208 <__cxa_atexit@plt+0x9757c> │ │ │ │ + bne a61d0 <__cxa_atexit@plt+0x99544> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a61e4 <__cxa_atexit@plt+0x99558> │ │ │ │ + ldr lr, [pc, #96] @ a61f8 <__cxa_atexit@plt+0x9956c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r8, [pc, #84] @ a61fc <__cxa_atexit@plt+0x99570> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r3, #13 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16107a4 <__cxa_atexit@plt+0x1603b18> │ │ │ │ + ldr r3, [pc, #28] @ a61f4 <__cxa_atexit@plt+0x99568> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r8, lr, #140, 6 @ 0x30000002 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr lr, [pc, #64] @ a4268 <__cxa_atexit@plt+0x975dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - ldr r1, [r3, #19] │ │ │ │ - ldr r3, [r3, #23] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r1, r3, r7} │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq a4260 <__cxa_atexit@plt+0x975d4> │ │ │ │ - b a4278 <__cxa_atexit@plt+0x975ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r8, lr, #48, 6 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + tsteq r0, #16, 6 @ 0x40000000 │ │ │ │ + tsteq r0, #4, 6 @ 0x10000000 │ │ │ │ + rsceq r6, lr, #48, 4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #17 │ │ │ │ - beq a42b8 <__cxa_atexit@plt+0x9762c> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [pc, #84] @ a42ec <__cxa_atexit@plt+0x97660> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a42cc <__cxa_atexit@plt+0x97640> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #12 │ │ │ │ - bne a42d4 <__cxa_atexit@plt+0x97648> │ │ │ │ - ldr r7, [pc, #48] @ a42f0 <__cxa_atexit@plt+0x97664> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ a42f4 <__cxa_atexit@plt+0x97668> │ │ │ │ + ldr r3, [pc, #20] @ a6228 <__cxa_atexit@plt+0x9959c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - tstpeq r0, #172, 24 @ p-variant is OBSOLETE @ 0xac00 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq r8, lr, #164, 4 @ 0x4000000a │ │ │ │ - andeq r0, r0, r7, lsl #4 │ │ │ │ + ldr r9, [pc, #12] @ a622c <__cxa_atexit@plt+0x995a0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + tsteq r0, #148, 4 @ 0x40000009 │ │ │ │ + rsceq r6, lr, #240, 2 @ 0x3c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #12 │ │ │ │ - bne a432c <__cxa_atexit@plt+0x976a0> │ │ │ │ - ldr r7, [pc, #40] @ a4348 <__cxa_atexit@plt+0x976bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ a4344 <__cxa_atexit@plt+0x976b8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a6298 <__cxa_atexit@plt+0x9960c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a62ac <__cxa_atexit@plt+0x99620> │ │ │ │ + ldr lr, [pc, #96] @ a62c0 <__cxa_atexit@plt+0x99634> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r8, [pc, #84] @ a62c4 <__cxa_atexit@plt+0x99638> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r3, #13 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16107a4 <__cxa_atexit@plt+0x1603b18> │ │ │ │ + ldr r3, [pc, #28] @ a62bc <__cxa_atexit@plt+0x99630> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - tstpeq r0, #76, 24 @ p-variant is OBSOLETE @ 0x4c00 │ │ │ │ - rsceq r8, lr, #80, 4 │ │ │ │ - andeq r0, r0, r7, lsl #4 │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + tsteq r0, #72, 4 @ 0x80000004 │ │ │ │ + tsteq r0, #60, 4 @ 0xc0000003 │ │ │ │ + rsceq r6, lr, #88, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a4374 <__cxa_atexit@plt+0x976e8> │ │ │ │ + ldr r3, [pc, #20] @ a62f0 <__cxa_atexit@plt+0x99664> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ a4378 <__cxa_atexit@plt+0x976ec> │ │ │ │ + ldr r9, [pc, #12] @ a62f4 <__cxa_atexit@plt+0x99668> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r1, #108, 2 │ │ │ │ - andeq r0, r0, r7, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + tsteq r0, #208, 2 @ 0x34 │ │ │ │ + rsceq r6, lr, #20, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne a43f4 <__cxa_atexit@plt+0x97768> │ │ │ │ + bne a6360 <__cxa_atexit@plt+0x996d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #28 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc a4408 <__cxa_atexit@plt+0x9777c> │ │ │ │ - ldr lr, [pc, #116] @ a441c <__cxa_atexit@plt+0x97790> │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a6374 <__cxa_atexit@plt+0x996e8> │ │ │ │ + ldr lr, [pc, #96] @ a6388 <__cxa_atexit@plt+0x996fc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r8, [pc, #84] @ a638c <__cxa_atexit@plt+0x99700> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r3, #13 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16107a4 <__cxa_atexit@plt+0x1603b18> │ │ │ │ + ldr r3, [pc, #28] @ a6384 <__cxa_atexit@plt+0x996f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + tsteq r0, #128, 2 │ │ │ │ + tsteq r0, #116, 2 │ │ │ │ + rsceq r6, lr, #124 @ 0x7c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ a63b8 <__cxa_atexit@plt+0x9972c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [pc, #12] @ a63bc <__cxa_atexit@plt+0x99730> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + tsteq r0, #12, 2 │ │ │ │ + rsceq r6, lr, #64 @ 0x40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne a6428 <__cxa_atexit@plt+0x9979c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a6434 <__cxa_atexit@plt+0x997a8> │ │ │ │ + ldr lr, [pc, #80] @ a6444 <__cxa_atexit@plt+0x997b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #76] @ a6448 <__cxa_atexit@plt+0x997bc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + sub r0, r2, #13 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - ldr r7, [pc, #56] @ a4420 <__cxa_atexit@plt+0x97794> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r6, r8 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ a4418 <__cxa_atexit@plt+0x9778c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + b 16107a4 <__cxa_atexit@plt+0x1603b18> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r0, #116, 22 @ p-variant is OBSOLETE @ 0x1d000 │ │ │ │ - tstpeq r0, #148, 28 @ p-variant is OBSOLETE @ 0x940 │ │ │ │ - tstpeq r0, #132, 22 @ p-variant is OBSOLETE @ 0x21000 │ │ │ │ - rsceq r8, lr, #120, 2 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #184 @ 0xb8 │ │ │ │ + tsteq r0, #172 @ 0xac │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a649c <__cxa_atexit@plt+0x99810> │ │ │ │ + ldr r3, [pc, #64] @ a64b4 <__cxa_atexit@plt+0x99828> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ a64b8 <__cxa_atexit@plt+0x9982c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #44] @ a64bc <__cxa_atexit@plt+0x99830> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ + ldr r7, [pc, #28] @ a64c0 <__cxa_atexit@plt+0x99834> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + rsceq r5, lr, #120, 30 @ 0x1e0 │ │ │ │ + tsteq r0, #48 @ 0x30 │ │ │ │ + rsceq r5, lr, #196, 30 @ 0x310 │ │ │ │ + rsceq r5, lr, #152, 30 @ 0x260 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a6520 <__cxa_atexit@plt+0x99894> │ │ │ │ + ldr r3, [pc, #64] @ a6538 <__cxa_atexit@plt+0x998ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ a653c <__cxa_atexit@plt+0x998b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #44] @ a6540 <__cxa_atexit@plt+0x998b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ + ldr r7, [pc, #28] @ a6544 <__cxa_atexit@plt+0x998b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffacc │ │ │ │ + rsceq r5, lr, #244, 28 @ 0xf40 │ │ │ │ + tsteq r0, #172, 30 @ 0x2b0 │ │ │ │ + rsceq r5, lr, #64, 30 @ 0x100 │ │ │ │ + rsceq r5, lr, #20, 30 @ 0x50 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a6584 <__cxa_atexit@plt+0x998f8> │ │ │ │ + ldr r3, [pc, #40] @ a659c <__cxa_atexit@plt+0x99910> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + ldr r7, [pc, #20] @ a65a0 <__cxa_atexit@plt+0x99914> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsceq r5, lr, #244, 28 @ 0xf40 │ │ │ │ + rsceq r5, lr, #0, 30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a65d4 <__cxa_atexit@plt+0x99948> │ │ │ │ + ldr r2, [pc, #28] @ a65e4 <__cxa_atexit@plt+0x99958> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + ldr r7, [pc, #12] @ a65e8 <__cxa_atexit@plt+0x9995c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r5, lr, #232, 28 @ 0xe80 │ │ │ │ + rsceq r5, lr, #188, 28 @ 0xbc0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a444c <__cxa_atexit@plt+0x977c0> │ │ │ │ + ldr r3, [pc, #20] @ a6614 <__cxa_atexit@plt+0x99988> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ a4450 <__cxa_atexit@plt+0x977c4> │ │ │ │ + ldr r9, [pc, #12] @ a6618 <__cxa_atexit@plt+0x9998c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r1, #148 @ 0x94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne a447c <__cxa_atexit@plt+0x977f0> │ │ │ │ - ldr r3, [pc, #36] @ a4494 <__cxa_atexit@plt+0x97808> │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + tsteq r0, #164, 28 @ 0xa40 │ │ │ │ + rsceq r5, lr, #124, 28 @ 0x7c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a6654 <__cxa_atexit@plt+0x999c8> │ │ │ │ + ldr r3, [pc, #36] @ a6660 <__cxa_atexit@plt+0x999d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r2, [pc, #32] @ a6664 <__cxa_atexit@plt+0x999d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ a4490 <__cxa_atexit@plt+0x97804> │ │ │ │ + add r9, r2, #3 │ │ │ │ + b 11a07c <__cxa_atexit@plt+0x10d3f0> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 15e0bf4 <__cxa_atexit@plt+0x15d3f68> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r5, lr, #68, 28 @ 0x440 │ │ │ │ + rsceq r5, lr, #36, 28 @ 0x240 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a6694 <__cxa_atexit@plt+0x99a08> │ │ │ │ + ldr r7, [pc, #24] @ a66a0 <__cxa_atexit@plt+0x99a14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - tstpeq r0, #236, 20 @ p-variant is OBSOLETE @ 0xec000 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a44b4 <__cxa_atexit@plt+0x97828> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - tstpeq r0, #196, 20 @ p-variant is OBSOLETE @ 0xc4000 │ │ │ │ - rsceq r8, lr, #16, 2 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 15e0bf4 <__cxa_atexit@plt+0x15d3f68> │ │ │ │ + tsteq r0, #216, 16 @ 0xd80000 │ │ │ │ + rsceq r5, lr, #20, 28 @ 0x140 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a4558 <__cxa_atexit@plt+0x978cc> │ │ │ │ - ldr r3, [pc, #160] @ a457c <__cxa_atexit@plt+0x978f0> │ │ │ │ + bhi a6748 <__cxa_atexit@plt+0x99abc> │ │ │ │ + ldr r3, [pc, #164] @ a676c <__cxa_atexit@plt+0x99ae0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq a4538 <__cxa_atexit@plt+0x978ac> │ │ │ │ - ldr r2, [pc, #140] @ a4580 <__cxa_atexit@plt+0x978f4> │ │ │ │ + beq a6728 <__cxa_atexit@plt+0x99a9c> │ │ │ │ + ldr r2, [pc, #144] @ a6770 <__cxa_atexit@plt+0x99ae4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r9, [r8, #11] │ │ │ │ mov r7, r5 │ │ │ │ str r2, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ tst r3, #3 │ │ │ │ - beq a4548 <__cxa_atexit@plt+0x978bc> │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a4568 <__cxa_atexit@plt+0x978dc> │ │ │ │ - ldr r7, [pc, #104] @ a458c <__cxa_atexit@plt+0x97900> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ + beq a6738 <__cxa_atexit@plt+0x99aac> │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a6758 <__cxa_atexit@plt+0x99acc> │ │ │ │ + ldr r5, [pc, #108] @ a677c <__cxa_atexit@plt+0x99af0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r3, [r7] │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ a4588 <__cxa_atexit@plt+0x978fc> │ │ │ │ + ldr r7, [pc, #40] @ a6778 <__cxa_atexit@plt+0x99aec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a4584 <__cxa_atexit@plt+0x978f8> │ │ │ │ + ldr r7, [pc, #20] @ a6774 <__cxa_atexit@plt+0x99ae8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - rsceq r8, lr, #100 @ 0x64 │ │ │ │ - rsceq r8, lr, #124 @ 0x7c │ │ │ │ - @ instruction: 0xfffffc04 │ │ │ │ - rsceq r8, lr, #60 @ 0x3c │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + rsceq r5, lr, #100, 26 @ 0x1900 │ │ │ │ + rsceq r5, lr, #124, 26 @ 0x1f00 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + rsceq r5, lr, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r3, [pc, #96] @ a460c <__cxa_atexit@plt+0x97980> │ │ │ │ + ldr r3, [pc, #100] @ a6800 <__cxa_atexit@plt+0x99b74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq a45e8 <__cxa_atexit@plt+0x9795c> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r9, [r7], #-28 @ 0xffffffe4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a45f8 <__cxa_atexit@plt+0x9796c> │ │ │ │ - ldr r7, [pc, #60] @ a4614 <__cxa_atexit@plt+0x97988> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ + beq a67dc <__cxa_atexit@plt+0x99b50> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3], #-8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a67ec <__cxa_atexit@plt+0x99b60> │ │ │ │ + ldr r5, [pc, #64] @ a6808 <__cxa_atexit@plt+0x99b7c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r8, [r7] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a4610 <__cxa_atexit@plt+0x97984> │ │ │ │ + ldr r7, [pc, #16] @ a6804 <__cxa_atexit@plt+0x99b78> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq r7, lr, #212, 30 @ 0x350 │ │ │ │ - @ instruction: 0xfffffb50 │ │ │ │ - rsceq r7, lr, #180, 30 @ 0x2d0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + rsceq r5, lr, #208, 24 @ 0xd000 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + rsceq r5, lr, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a4650 <__cxa_atexit@plt+0x979c4> │ │ │ │ - ldr r7, [pc, #36] @ a4664 <__cxa_atexit@plt+0x979d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + bhi a6848 <__cxa_atexit@plt+0x99bbc> │ │ │ │ + ldr r3, [pc, #40] @ a685c <__cxa_atexit@plt+0x99bd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r7, [pc, #16] @ a4668 <__cxa_atexit@plt+0x979dc> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + ldr r7, [pc, #16] @ a6860 <__cxa_atexit@plt+0x99bd4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffae8 │ │ │ │ - rsceq r7, lr, #124, 30 @ 0x1f0 │ │ │ │ - rsceq r7, lr, #112, 30 @ 0x1c0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a46a8 <__cxa_atexit@plt+0x97a1c> │ │ │ │ - ldr r3, [pc, #36] @ a46b0 <__cxa_atexit@plt+0x97a24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #20] @ a46b4 <__cxa_atexit@plt+0x97a28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r2, r3, r7} │ │ │ │ - b 3ff96c <__cxa_atexit@plt+0x3f2ce0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - tstpeq r0, #152, 16 @ p-variant is OBSOLETE @ 0x980000 │ │ │ │ - rsceq r7, lr, #36, 30 @ 0x90 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ a470c <__cxa_atexit@plt+0x97a80> │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + rsceq r5, lr, #116, 24 @ 0x7400 │ │ │ │ + rsceq r5, lr, #200, 24 @ 0xc800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi a68c4 <__cxa_atexit@plt+0x99c38> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a68bc <__cxa_atexit@plt+0x99c30> │ │ │ │ + ldr r3, [pc, #52] @ a68cc <__cxa_atexit@plt+0x99c40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ a4710 <__cxa_atexit@plt+0x97a84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [pc, #48] @ a4714 <__cxa_atexit@plt+0x97a88> │ │ │ │ + ldr r9, [pc, #48] @ a68d0 <__cxa_atexit@plt+0x99c44> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ a68d4 <__cxa_atexit@plt+0x99c48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r3, [pc, #24] @ a4718 <__cxa_atexit@plt+0x97a8c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff974 <__cxa_atexit@plt+0x3f2ce8> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - tstpeq r0, #204, 16 @ p-variant is OBSOLETE @ 0xcc0000 │ │ │ │ - tstpeq r0, #108, 22 @ p-variant is OBSOLETE @ 0x1b000 │ │ │ │ - tstpeq r0, #84, 22 @ p-variant is OBSOLETE @ 0x15000 │ │ │ │ - rsceq r7, lr, #192, 28 @ 0xc00 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3f35fc <__cxa_atexit@plt+0x3e6970> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r5, lr, #116, 24 @ 0x7400 │ │ │ │ + rsceq r5, lr, #128, 24 @ 0x8000 │ │ │ │ + tsteq r0, #124, 12 @ 0x7c00000 │ │ │ │ + rsceq r5, lr, #116, 24 @ 0x7400 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1a31fb4 <__cxa_atexit@plt+0x1a25328> │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a477c <__cxa_atexit@plt+0x97af0> │ │ │ │ - ldr r2, [pc, #84] @ a47a8 <__cxa_atexit@plt+0x97b1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9, sl} │ │ │ │ - sub r2, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a478c <__cxa_atexit@plt+0x97b00> │ │ │ │ - ldr r3, [pc, #72] @ a47b4 <__cxa_atexit@plt+0x97b28> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a693c <__cxa_atexit@plt+0x99cb0> │ │ │ │ + ldr r3, [pc, #80] @ a694c <__cxa_atexit@plt+0x99cc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r7, [pc, #44] @ a47b0 <__cxa_atexit@plt+0x97b24> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq a692c <__cxa_atexit@plt+0x99ca0> │ │ │ │ + ldr r7, [pc, #60] @ a6950 <__cxa_atexit@plt+0x99cc4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a47ac <__cxa_atexit@plt+0x97b20> │ │ │ │ + ldr r7, [pc, #16] @ a6954 <__cxa_atexit@plt+0x99cc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq r7, lr, #64, 28 @ 0x400 │ │ │ │ - rsceq r7, lr, #128, 28 @ 0x800 │ │ │ │ - @ instruction: 0xfffff9bc │ │ │ │ - rsceq r7, lr, #48, 28 @ 0x300 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + rsceq r5, lr, #36, 24 @ 0x2400 │ │ │ │ + rsceq r5, lr, #248, 22 @ 0x3e000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne a4810 <__cxa_atexit@plt+0x97b84> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4828 <__cxa_atexit@plt+0x97b9c> │ │ │ │ - ldr r3, [pc, #76] @ a4838 <__cxa_atexit@plt+0x97bac> │ │ │ │ + ldr r3, [pc, #16] @ a697c <__cxa_atexit@plt+0x99cf0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r8, [pc, #48] @ a483c <__cxa_atexit@plt+0x97bb0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1ad1ce4 <__cxa_atexit@plt+0x1ac5058> │ │ │ │ - ldr r7, [pc, #28] @ a4834 <__cxa_atexit@plt+0x97ba8> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r5, lr, #208, 22 @ 0x34000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ a69a8 <__cxa_atexit@plt+0x99d1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [pc, #12] @ a69ac <__cxa_atexit@plt+0x99d20> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + tsteq r0, #128, 10 @ 0x20000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a69d8 <__cxa_atexit@plt+0x99d4c> │ │ │ │ + ldr r7, [pc, #24] @ a69e4 <__cxa_atexit@plt+0x99d58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ + tsteq r0, #188, 10 @ 0x2f000000 │ │ │ │ + rsceq r5, lr, #148, 22 @ 0x25000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b b7250 <__cxa_atexit@plt+0xaa5c4> │ │ │ │ + rsceq r5, lr, #136, 22 @ 0x22000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a6a48 <__cxa_atexit@plt+0x99dbc> │ │ │ │ + ldr r2, [pc, #44] @ a6a58 <__cxa_atexit@plt+0x99dcc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #36] @ a6a5c <__cxa_atexit@plt+0x99dd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tstpeq r0, #128, 14 @ p-variant is OBSOLETE @ 0x2000000 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - tstpeq r0, #232, 16 @ p-variant is OBSOLETE @ 0xe80000 │ │ │ │ - rsceq r7, lr, #184, 26 @ 0x2e00 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a4888 <__cxa_atexit@plt+0x97bfc> │ │ │ │ - ldr r7, [pc, #52] @ a4898 <__cxa_atexit@plt+0x97c0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq a487c <__cxa_atexit@plt+0x97bf0> │ │ │ │ - mov r7, r9 │ │ │ │ - b a48ac <__cxa_atexit@plt+0x97c20> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a489c <__cxa_atexit@plt+0x97c10> │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsceq r5, lr, #48, 22 @ 0xc000 │ │ │ │ + rsceq r5, lr, #16, 22 @ 0x4000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b b775c <__cxa_atexit@plt+0xaaad0> │ │ │ │ + rsceq r5, lr, #232, 20 @ 0xe8000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b bd11c <__cxa_atexit@plt+0xb0490> │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a6b08 <__cxa_atexit@plt+0x99e7c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a6b10 <__cxa_atexit@plt+0x99e84> │ │ │ │ + ldr lr, [pc, #100] @ a6b30 <__cxa_atexit@plt+0x99ea4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #96] @ a6b34 <__cxa_atexit@plt+0x99ea8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #92] @ a6b38 <__cxa_atexit@plt+0x99eac> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #88] @ a6b3c <__cxa_atexit@plt+0x99eb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r0, r8} │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, r8, lr} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r9, r6, #10 │ │ │ │ + sub sl, r6, #19 │ │ │ │ + b 15ca54c <__cxa_atexit@plt+0x15bd8c0> │ │ │ │ + mov r6, r3 │ │ │ │ + b a6b18 <__cxa_atexit@plt+0x99e8c> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ a6b2c <__cxa_atexit@plt+0x99ea0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r7, lr, #132, 26 @ 0x2100 │ │ │ │ - rsceq r7, lr, #92, 26 @ 0x1700 │ │ │ │ + rsceq r5, lr, #132, 20 @ 0x84000 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a6b74 <__cxa_atexit@plt+0x99ee8> │ │ │ │ + ldr r2, [pc, #28] @ a6b80 <__cxa_atexit@plt+0x99ef4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + tsteq r0, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r2, [pc, #204] @ a4988 <__cxa_atexit@plt+0x97cfc> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a6c00 <__cxa_atexit@plt+0x99f74> │ │ │ │ + ldr r2, [pc, #124] @ a6c1c <__cxa_atexit@plt+0x99f90> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq a4938 <__cxa_atexit@plt+0x97cac> │ │ │ │ - ldr r7, [pc, #172] @ a498c <__cxa_atexit@plt+0x97d00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ str r7, [r5, #-4] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq a4948 <__cxa_atexit@plt+0x97cbc> │ │ │ │ - ldr sl, [r5] │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a4958 <__cxa_atexit@plt+0x97ccc> │ │ │ │ - ldr r7, [pc, #136] @ a4990 <__cxa_atexit@plt+0x97d04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r7, r9, sl} │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a496c <__cxa_atexit@plt+0x97ce0> │ │ │ │ - ldr r7, [pc, #120] @ a499c <__cxa_atexit@plt+0x97d10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r1, [pc, #116] @ a6c20 <__cxa_atexit@plt+0x99f94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6bf4 <__cxa_atexit@plt+0x99f68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a6c08 <__cxa_atexit@plt+0x99f7c> │ │ │ │ + ldr r3, [pc, #76] @ a6c24 <__cxa_atexit@plt+0x99f98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4] │ │ │ │ + strh r7, [r6, #8] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ a4998 <__cxa_atexit@plt+0x97d0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ a4994 <__cxa_atexit@plt+0x97d08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - rsceq r7, lr, #96, 24 @ 0x6000 │ │ │ │ - rsceq r7, lr, #164, 24 @ 0xa400 │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - rsceq r7, lr, #92, 24 @ 0x5c00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #140] @ a4a44 <__cxa_atexit@plt+0x97db8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq a4a0c <__cxa_atexit@plt+0x97d80> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a4a18 <__cxa_atexit@plt+0x97d8c> │ │ │ │ - ldr r7, [pc, #104] @ a4a48 <__cxa_atexit@plt+0x97dbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9, sl} │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a4a2c <__cxa_atexit@plt+0x97da0> │ │ │ │ - ldr r7, [pc, #92] @ a4a54 <__cxa_atexit@plt+0x97dc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ a4a50 <__cxa_atexit@plt+0x97dc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + tsteq r0, #124, 6 @ 0xf0000001 │ │ │ │ + tsteq r0, #240, 16 @ 0xf00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a6c64 <__cxa_atexit@plt+0x99fd8> │ │ │ │ + ldr r2, [pc, #36] @ a6c70 <__cxa_atexit@plt+0x99fe4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a4a4c <__cxa_atexit@plt+0x97dc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a6ca4 <__cxa_atexit@plt+0x9a018> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a6cac <__cxa_atexit@plt+0x9a020> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15cbe08 <__cxa_atexit@plt+0x15bf17c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - rsceq r7, lr, #160, 22 @ 0x28000 │ │ │ │ - rsceq r7, lr, #228, 22 @ 0x39000 │ │ │ │ - @ instruction: 0xfffff730 │ │ │ │ - rsceq r7, lr, #164, 22 @ 0x29000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ + tsteq r0, #148, 4 @ 0x40000009 │ │ │ │ + rsceq r5, lr, #12, 18 @ 0x30000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi a4aa8 <__cxa_atexit@plt+0x97e1c> │ │ │ │ - ldr r7, [pc, #92] @ a4ad8 <__cxa_atexit@plt+0x97e4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9, sl} │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a4ac0 <__cxa_atexit@plt+0x97e34> │ │ │ │ - ldr r7, [pc, #80] @ a4ae4 <__cxa_atexit@plt+0x97e58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [pc, #44] @ a4ae0 <__cxa_atexit@plt+0x97e54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a4adc <__cxa_atexit@plt+0x97e50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd44 │ │ │ │ - rsceq r7, lr, #12, 22 @ 0x3000 │ │ │ │ - rsceq r7, lr, #80, 22 @ 0x14000 │ │ │ │ - @ instruction: 0xfffff694 │ │ │ │ - rsceq r7, lr, #32, 22 @ 0x8000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a4b30 <__cxa_atexit@plt+0x97ea4> │ │ │ │ - ldr r7, [pc, #52] @ a4b40 <__cxa_atexit@plt+0x97eb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq a4b24 <__cxa_atexit@plt+0x97e98> │ │ │ │ - mov r7, r9 │ │ │ │ - b a48ac <__cxa_atexit@plt+0x97c20> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi a6d1c <__cxa_atexit@plt+0x9a090> │ │ │ │ + ldr r2, [pc, #80] @ a6d28 <__cxa_atexit@plt+0x9a09c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6d14 <__cxa_atexit@plt+0x9a088> │ │ │ │ + ldr r3, [pc, #60] @ a6d2c <__cxa_atexit@plt+0x9a0a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6d14 <__cxa_atexit@plt+0x9a088> │ │ │ │ + ldr r3, [pc, #40] @ a6d30 <__cxa_atexit@plt+0x9a0a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a4b44 <__cxa_atexit@plt+0x97eb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - rsceq r7, lr, #220, 20 @ 0xdc000 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a4b8c <__cxa_atexit@plt+0x97f00> │ │ │ │ - ldr r3, [pc, #68] @ a4ba8 <__cxa_atexit@plt+0x97f1c> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq r5, lr, #140, 16 @ 0x8c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ a6d74 <__cxa_atexit@plt+0x9a0e8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq a4b84 <__cxa_atexit@plt+0x97ef8> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r8, fp │ │ │ │ - b a4dac <__cxa_atexit@plt+0x98120> │ │ │ │ + beq a6d6c <__cxa_atexit@plt+0x9a0e0> │ │ │ │ + ldr r3, [pc, #24] @ a6d78 <__cxa_atexit@plt+0x9a0ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ a4bac <__cxa_atexit@plt+0x97f20> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r5, lr, #68, 16 @ 0x440000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a6d9c <__cxa_atexit@plt+0x9a110> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r5, lr, #20, 16 @ 0x140000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r5, lr, #224, 14 @ 0x3800000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a6e34 <__cxa_atexit@plt+0x9a1a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a6e3c <__cxa_atexit@plt+0x9a1b0> │ │ │ │ + ldr lr, [pc, #100] @ a6e5c <__cxa_atexit@plt+0x9a1d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #96] @ a6e60 <__cxa_atexit@plt+0x9a1d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #92] @ a6e64 <__cxa_atexit@plt+0x9a1d8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #88] @ a6e68 <__cxa_atexit@plt+0x9a1dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r0, r8} │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, r8, lr} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r9, r6, #10 │ │ │ │ + sub sl, r6, #19 │ │ │ │ + b 15ca54c <__cxa_atexit@plt+0x15bd8c0> │ │ │ │ + mov r6, r3 │ │ │ │ + b a6e44 <__cxa_atexit@plt+0x9a1b8> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ a6e58 <__cxa_atexit@plt+0x9a1cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - rsceq r7, lr, #196, 20 @ 0xc4000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + rsceq r5, lr, #88, 14 @ 0x1600000 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a4c58 <__cxa_atexit@plt+0x97fcc> │ │ │ │ - ldr r2, [pc, #180] @ a4c84 <__cxa_atexit@plt+0x97ff8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a4c3c <__cxa_atexit@plt+0x97fb0> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldmdb r5, {r0, r7} │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a4c60 <__cxa_atexit@plt+0x97fd4> │ │ │ │ - ldr r2, [pc, #116] @ a4c88 <__cxa_atexit@plt+0x97ffc> │ │ │ │ + bhi a6efc <__cxa_atexit@plt+0x9a270> │ │ │ │ + ldr r2, [pc, #124] @ a6f18 <__cxa_atexit@plt+0x9a28c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ a6f1c <__cxa_atexit@plt+0x9a290> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq a4c4c <__cxa_atexit@plt+0x97fc0> │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b a4dac <__cxa_atexit@plt+0x98120> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + beq a6ef0 <__cxa_atexit@plt+0x9a264> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a6f04 <__cxa_atexit@plt+0x9a278> │ │ │ │ + ldr r3, [pc, #76] @ a6f20 <__cxa_atexit@plt+0x9a294> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4] │ │ │ │ + strh r7, [r6, #8] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #36] @ a4c8c <__cxa_atexit@plt+0x98000> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - rsceq r7, lr, #240, 18 @ 0x3c0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + tsteq r0, #128 @ 0x80 │ │ │ │ + tsteq r0, #244, 10 @ 0x3d000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a6f60 <__cxa_atexit@plt+0x9a2d4> │ │ │ │ + ldr r2, [pc, #36] @ a6f6c <__cxa_atexit@plt+0x9a2e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #128, 10 @ 0x20000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a6fa0 <__cxa_atexit@plt+0x9a314> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a6fa8 <__cxa_atexit@plt+0x9a31c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15cbe08 <__cxa_atexit@plt+0x15bf17c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r0, #152, 30 @ 0x260 │ │ │ │ + rsceq r5, lr, #16, 12 @ 0x1000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r5, [r7, #7] │ │ │ │ - ldmib r3, {r0, r7} │ │ │ │ - str r5, [r3, #8] │ │ │ │ - sub r5, r3, #4 │ │ │ │ - sub r2, r3, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a4cec <__cxa_atexit@plt+0x98060> │ │ │ │ - ldr r2, [pc, #68] @ a4d08 <__cxa_atexit@plt+0x9807c> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a7018 <__cxa_atexit@plt+0x9a38c> │ │ │ │ + ldr r2, [pc, #80] @ a7024 <__cxa_atexit@plt+0x9a398> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - stm r3, {r0, r1} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq a4ce4 <__cxa_atexit@plt+0x98058> │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - mov r8, fp │ │ │ │ - b a4dac <__cxa_atexit@plt+0x98120> │ │ │ │ + beq a7010 <__cxa_atexit@plt+0x9a384> │ │ │ │ + ldr r3, [pc, #60] @ a7028 <__cxa_atexit@plt+0x9a39c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a7010 <__cxa_atexit@plt+0x9a384> │ │ │ │ + ldr r3, [pc, #40] @ a702c <__cxa_atexit@plt+0x9a3a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #24] @ a4d0c <__cxa_atexit@plt+0x98080> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - stm r3, {r0, r1} │ │ │ │ - mov r7, lr │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r7, lr, #100, 18 @ 0x190000 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a4d74 <__cxa_atexit@plt+0x980e8> │ │ │ │ - ldr r7, [pc, #68] @ a4d88 <__cxa_atexit@plt+0x980fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a4d68 <__cxa_atexit@plt+0x980dc> │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r8, [r3, #-4] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, fp │ │ │ │ - b a4dac <__cxa_atexit@plt+0x98120> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a4d8c <__cxa_atexit@plt+0x98100> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r7, lr, #220, 16 @ 0xdc0000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b a4dac <__cxa_atexit@plt+0x98120> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - and r2, r1, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne a4e30 <__cxa_atexit@plt+0x981a4> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - add r0, r7, #4 │ │ │ │ - cmp r2, r0 │ │ │ │ - bcs a4e70 <__cxa_atexit@plt+0x981e4> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc a4eb8 <__cxa_atexit@plt+0x9822c> │ │ │ │ - ldr r9, [pc, #244] @ a4ee8 <__cxa_atexit@plt+0x9825c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov lr, #4 │ │ │ │ - ldr r8, [pc, #236] @ a4eec <__cxa_atexit@plt+0x98260> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - sub r0, r2, #22 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r1, r3, r8} │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - sub r7, r2, #10 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a4e9c <__cxa_atexit@plt+0x98210> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #144] @ a4ee4 <__cxa_atexit@plt+0x98258> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r3, [pc, #100] @ a4edc <__cxa_atexit@plt+0x98250> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq r5, lr, #144, 10 @ 0x24000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ a7070 <__cxa_atexit@plt+0x9a3e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r1, #2] │ │ │ │ - ldr r2, [r1, #6] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq a4e94 <__cxa_atexit@plt+0x98208> │ │ │ │ - b a4f7c <__cxa_atexit@plt+0x982f0> │ │ │ │ + beq a7068 <__cxa_atexit@plt+0x9a3dc> │ │ │ │ + ldr r3, [pc, #24] @ a7074 <__cxa_atexit@plt+0x9a3e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #52] @ a4ed8 <__cxa_atexit@plt+0x9824c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - ldr r7, [pc, #32] @ a4ee0 <__cxa_atexit@plt+0x98254> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - muleq r0, r4, r2 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - tstpeq r0, #188, 8 @ p-variant is OBSOLETE @ 0xbc000000 │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - tstpeq r0, #220, 12 @ p-variant is OBSOLETE @ 0xdc00000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a4f50 <__cxa_atexit@plt+0x982c4> │ │ │ │ - ldr r9, [pc, #84] @ a4f68 <__cxa_atexit@plt+0x982dc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov lr, #4 │ │ │ │ - ldr r8, [pc, #76] @ a4f6c <__cxa_atexit@plt+0x982e0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - sub r0, r6, #22 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r9, r3, #8 │ │ │ │ - stm r9, {r1, r2, r8} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #10 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ a4f70 <__cxa_atexit@plt+0x982e4> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r5, lr, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a7098 <__cxa_atexit@plt+0x9a40c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - tstpeq r0, #188, 10 @ p-variant is OBSOLETE @ 0x2f000000 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r1, #128 @ 0x80 │ │ │ │ - bge a4fb8 <__cxa_atexit@plt+0x9832c> │ │ │ │ - ldr r0, [pc, #292] @ a50c0 <__cxa_atexit@plt+0x98434> │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r5, lr, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r5, lr, #228, 8 @ 0xe4000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a7130 <__cxa_atexit@plt+0x9a4a4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a7138 <__cxa_atexit@plt+0x9a4ac> │ │ │ │ + ldr lr, [pc, #100] @ a7158 <__cxa_atexit@plt+0x9a4cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #96] @ a715c <__cxa_atexit@plt+0x9a4d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #92] @ a7160 <__cxa_atexit@plt+0x9a4d4> │ │ │ │ add r0, pc, r0 │ │ │ │ - strb r1, [r2], #1 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - bne a50a0 <__cxa_atexit@plt+0x98414> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #88] @ a7164 <__cxa_atexit@plt+0x9a4d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r0, r8} │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, r8, lr} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r9, r6, #10 │ │ │ │ + sub sl, r6, #19 │ │ │ │ + b 15ca54c <__cxa_atexit@plt+0x15bd8c0> │ │ │ │ + mov r6, r3 │ │ │ │ + b a7140 <__cxa_atexit@plt+0x9a4b4> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ a7154 <__cxa_atexit@plt+0x9a4c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmp r1, #2048 @ 0x800 │ │ │ │ - bge a4ffc <__cxa_atexit@plt+0x98370> │ │ │ │ - ldr lr, [pc, #244] @ a50bc <__cxa_atexit@plt+0x98430> │ │ │ │ + rsceq r5, lr, #92, 8 @ 0x5c000000 │ │ │ │ + @ instruction: 0xfffff994 │ │ │ │ + @ instruction: 0xfffff970 │ │ │ │ + @ instruction: 0xfffff908 │ │ │ │ + @ instruction: 0xfffffa38 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3ad4 <__cxa_atexit@plt+0x3e6e48> │ │ │ │ + rsceq r5, lr, #96, 8 @ 0x60000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + sub r8, r5, #20 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi a7238 <__cxa_atexit@plt+0x9a5ac> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a7240 <__cxa_atexit@plt+0x9a5b4> │ │ │ │ + ldr lr, [pc, #156] @ a7254 <__cxa_atexit@plt+0x9a5c8> │ │ │ │ add lr, pc, lr │ │ │ │ - mvn r0, #63 @ 0x3f │ │ │ │ - add r8, r0, r1, lsr #6 │ │ │ │ - add r0, r2, #2 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - and r1, r1, #63 @ 0x3f │ │ │ │ - orr r1, r1, #128 @ 0x80 │ │ │ │ - strb r1, [r2, #1] │ │ │ │ - strb r8, [r2] │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + ldr sl, [r2, #7] │ │ │ │ + ldr r7, [r2, #11] │ │ │ │ + ldr r0, [r2, #15] │ │ │ │ + ldr r2, [r2, #19] │ │ │ │ + ldr r3, [pc, #132] @ a7258 <__cxa_atexit@plt+0x9a5cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r1, #4]! │ │ │ │ + ldr r3, [pc, #124] @ a725c <__cxa_atexit@plt+0x9a5d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r1, #20] │ │ │ │ + str r2, [r1, #8] │ │ │ │ + mov r0, r1 │ │ │ │ + str r3, [r0, #12]! │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - bne a50a0 <__cxa_atexit@plt+0x98414> │ │ │ │ + beq a722c <__cxa_atexit@plt+0x9a5a0> │ │ │ │ + ldr r9, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #72] @ a7260 <__cxa_atexit@plt+0x9a5d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r8} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b c5210 <__cxa_atexit@plt+0xb8584> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - cmp r1, #65536 @ 0x10000 │ │ │ │ - bge a5050 <__cxa_atexit@plt+0x983c4> │ │ │ │ - add r8, r2, #3 │ │ │ │ - ldr lr, [pc, #168] @ a50b8 <__cxa_atexit@plt+0x9842c> │ │ │ │ - add lr, pc, lr │ │ │ │ - mvn r0, #31 │ │ │ │ - add r9, r0, r1, lsr #12 │ │ │ │ - mov r0, #63 @ 0x3f │ │ │ │ - and r0, r0, r1, lsr #6 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - and r1, r1, #63 @ 0x3f │ │ │ │ - orr r1, r1, #128 @ 0x80 │ │ │ │ - strb r1, [r2, #2] │ │ │ │ - strb r9, [r2] │ │ │ │ - orr r1, r0, #128 @ 0x80 │ │ │ │ - strb r1, [r2, #1] │ │ │ │ - tst r7, #3 │ │ │ │ - bne a50a0 <__cxa_atexit@plt+0x98414> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r1 │ │ │ │ + b a7248 <__cxa_atexit@plt+0x9a5bc> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #92] @ a50b4 <__cxa_atexit@plt+0x98428> │ │ │ │ - add lr, pc, lr │ │ │ │ - mvn r0, #15 │ │ │ │ - add r9, r0, r1, lsr #18 │ │ │ │ - mov r8, #63 @ 0x3f │ │ │ │ - and sl, r8, r1, lsr #6 │ │ │ │ - and r8, r8, r1, lsr #12 │ │ │ │ - add r0, r2, #4 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - and r1, r1, #63 @ 0x3f │ │ │ │ - orr r1, r1, #128 @ 0x80 │ │ │ │ - strb r1, [r2, #3] │ │ │ │ - strb r9, [r2] │ │ │ │ - orr r1, sl, #128 @ 0x80 │ │ │ │ - strb r1, [r2, #2] │ │ │ │ - orr r1, r8, #128 @ 0x80 │ │ │ │ - strb r1, [r2, #1] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a4fb0 <__cxa_atexit@plt+0x98324> │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - mov r8, fp │ │ │ │ - b a4dac <__cxa_atexit@plt+0x98120> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b a4dac <__cxa_atexit@plt+0x98120> │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b a4dac <__cxa_atexit@plt+0x98120> │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b a4dac <__cxa_atexit@plt+0x98120> │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b a4dac <__cxa_atexit@plt+0x98120> │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq r5, lr, #124, 6 @ 0xf0000001 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ a7290 <__cxa_atexit@plt+0x9a604> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r8} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b c5210 <__cxa_atexit@plt+0xb8584> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r5, lr, #60, 6 @ 0xf0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a517c <__cxa_atexit@plt+0x984f0> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #48] @ a5194 <__cxa_atexit@plt+0x98508> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + bcc a72f0 <__cxa_atexit@plt+0x9a664> │ │ │ │ + ldr lr, [pc, #76] @ a7308 <__cxa_atexit@plt+0x9a67c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #72] @ a730c <__cxa_atexit@plt+0x9a680> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ a7310 <__cxa_atexit@plt+0x9a684> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub r2, r6, #11 │ │ │ │ stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r3, [pc, #20] @ a5198 <__cxa_atexit@plt+0x9850c> │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, r7, lr} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #18 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + ldr r3, [pc, #28] @ a7314 <__cxa_atexit@plt+0x9a688> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tstpeq r0, #172, 2 @ p-variant is OBSOLETE @ 0x2b │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a51d4 <__cxa_atexit@plt+0x98548> │ │ │ │ - ldr r3, [pc, #36] @ a51dc <__cxa_atexit@plt+0x98550> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #20] @ a51e0 <__cxa_atexit@plt+0x98554> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r2, r3, r7} │ │ │ │ - b 3ff96c <__cxa_atexit@plt+0x3f2ce0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r0, #108, 26 @ 0x1b00 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ a5224 <__cxa_atexit@plt+0x98598> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [pc, #36] @ a5228 <__cxa_atexit@plt+0x9859c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #20] @ a522c <__cxa_atexit@plt+0x985a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff974 <__cxa_atexit@plt+0x3f2ce8> │ │ │ │ - tstpeq r0, #92 @ p-variant is OBSOLETE @ 0x5c │ │ │ │ - tsteq r0, #156, 26 @ 0x2700 │ │ │ │ - tstpeq r0, #60 @ p-variant is OBSOLETE @ 0x3c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a52d8 <__cxa_atexit@plt+0x9864c> │ │ │ │ - ldr r2, [pc, #180] @ a5304 <__cxa_atexit@plt+0x98678> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a52bc <__cxa_atexit@plt+0x98630> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a52e0 <__cxa_atexit@plt+0x98654> │ │ │ │ - ldr r2, [pc, #116] @ a5308 <__cxa_atexit@plt+0x9867c> │ │ │ │ + bhi a7394 <__cxa_atexit@plt+0x9a708> │ │ │ │ + ldr r2, [pc, #124] @ a73b0 <__cxa_atexit@plt+0x9a724> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ a73b4 <__cxa_atexit@plt+0x9a728> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq a52cc <__cxa_atexit@plt+0x98640> │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b a4dac <__cxa_atexit@plt+0x98120> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + beq a7388 <__cxa_atexit@plt+0x9a6fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a739c <__cxa_atexit@plt+0x9a710> │ │ │ │ + ldr r3, [pc, #76] @ a73b8 <__cxa_atexit@plt+0x9a72c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4] │ │ │ │ + strh r7, [r6, #8] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #36] @ a530c <__cxa_atexit@plt+0x98680> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - rsceq r7, lr, #112, 6 @ 0xc0000001 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + tsteq r0, #232, 22 @ 0x3a000 │ │ │ │ + tsteq r0, #92, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r5, [r7, #7] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - sub r5, r3, #4 │ │ │ │ - sub r2, r3, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a5370 <__cxa_atexit@plt+0x986e4> │ │ │ │ - ldr r2, [pc, #68] @ a538c <__cxa_atexit@plt+0x98700> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - stm r3, {r0, r1} │ │ │ │ - tst r7, #3 │ │ │ │ - beq a5368 <__cxa_atexit@plt+0x986dc> │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - mov r8, fp │ │ │ │ - b a4dac <__cxa_atexit@plt+0x98120> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #24] @ a5390 <__cxa_atexit@plt+0x98704> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - stm r3, {r0, r1} │ │ │ │ - mov r7, lr │ │ │ │ - bx r2 │ │ │ │ - @ instruction: 0xfffffa4c │ │ │ │ - rsceq r7, lr, #224, 4 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a53e4 <__cxa_atexit@plt+0x98758> │ │ │ │ - ldr r1, [pc, #56] @ a53f8 <__cxa_atexit@plt+0x9876c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #52] @ a53fc <__cxa_atexit@plt+0x98770> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ffb74 <__cxa_atexit@plt+0x3f2ee8> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r9, sl │ │ │ │ + bcc a73f8 <__cxa_atexit@plt+0x9a76c> │ │ │ │ + ldr r2, [pc, #36] @ a7404 <__cxa_atexit@plt+0x9a778> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - sbcseq ip, r0, #826277888 @ 0x31400000 │ │ │ │ - rsceq r7, lr, #60, 4 @ 0xc0000003 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #232 @ 0xe8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a5484 <__cxa_atexit@plt+0x987f8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a548c <__cxa_atexit@plt+0x98800> │ │ │ │ - ldr r2, [pc, #112] @ a54a8 <__cxa_atexit@plt+0x9881c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #108] @ a54ac <__cxa_atexit@plt+0x98820> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ a54b0 <__cxa_atexit@plt+0x98824> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - add sl, r0, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r2, r6, #1 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ a54b4 <__cxa_atexit@plt+0x98828> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + bhi a7438 <__cxa_atexit@plt+0x9a7ac> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a7440 <__cxa_atexit@plt+0x9a7b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, #500 @ 0x1f4 │ │ │ │ - mov r9, #21 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r7 │ │ │ │ - b a5494 <__cxa_atexit@plt+0x98808> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a54a4 <__cxa_atexit@plt+0x98818> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 15cbe08 <__cxa_atexit@plt+0x15bf17c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r7, lr, #192, 2 @ 0x30 │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - rsceq r7, lr, #0, 4 │ │ │ │ - tstpeq r0, #108 @ p-variant is OBSOLETE @ 0x6c │ │ │ │ - rsceq r7, lr, #152, 2 @ 0x26 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a54fc <__cxa_atexit@plt+0x98870> │ │ │ │ - ldr r7, [pc, #48] @ a550c <__cxa_atexit@plt+0x98880> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq a54f0 <__cxa_atexit@plt+0x98864> │ │ │ │ - mov r7, r8 │ │ │ │ - b a5520 <__cxa_atexit@plt+0x98894> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + tsteq r0, #0, 22 │ │ │ │ + rsceq r5, lr, #120, 2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a74b0 <__cxa_atexit@plt+0x9a824> │ │ │ │ + ldr r2, [pc, #80] @ a74bc <__cxa_atexit@plt+0x9a830> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq a74a8 <__cxa_atexit@plt+0x9a81c> │ │ │ │ + ldr r3, [pc, #60] @ a74c0 <__cxa_atexit@plt+0x9a834> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a74a8 <__cxa_atexit@plt+0x9a81c> │ │ │ │ + ldr r3, [pc, #40] @ a74c4 <__cxa_atexit@plt+0x9a838> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a5510 <__cxa_atexit@plt+0x98884> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r7, lr, #96, 2 │ │ │ │ - rsceq r7, lr, #64, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq r5, lr, #248 @ 0xf8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #352] @ a5688 <__cxa_atexit@plt+0x989fc> │ │ │ │ + ldr r3, [pc, #44] @ a7508 <__cxa_atexit@plt+0x9a87c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a7500 <__cxa_atexit@plt+0x9a874> │ │ │ │ + ldr r3, [pc, #24] @ a750c <__cxa_atexit@plt+0x9a880> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7], #-4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a5640 <__cxa_atexit@plt+0x989b4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc a5648 <__cxa_atexit@plt+0x989bc> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r2, [pc, #304] @ a568c <__cxa_atexit@plt+0x98a00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #300] @ a5690 <__cxa_atexit@plt+0x98a04> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #296] @ a5694 <__cxa_atexit@plt+0x98a08> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov sl, #500 @ 0x1f4 │ │ │ │ - mov ip, #21 │ │ │ │ - ldr fp, [pc, #284] @ a5698 <__cxa_atexit@plt+0x98a0c> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - sub r1, r3, #1 │ │ │ │ - add r2, r2, #2 │ │ │ │ - str fp, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, sl} │ │ │ │ + str r3, [r5] │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r5, lr, #176 @ 0xb0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a7530 <__cxa_atexit@plt+0x9a8a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r5, lr, #128 @ 0x80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r5, lr, #76 @ 0x4c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - add r3, r3, #72 @ 0x48 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc a5664 <__cxa_atexit@plt+0x989d8> │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #224] @ a56a4 <__cxa_atexit@plt+0x98a18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - ldr lr, [pc, #216] @ a56a8 <__cxa_atexit@plt+0x98a1c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #212] @ a56ac <__cxa_atexit@plt+0x98a20> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #208] @ a56b0 <__cxa_atexit@plt+0x98a24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r7, r1, #2 │ │ │ │ - ldr r9, [pc, #200] @ a56b4 <__cxa_atexit@plt+0x98a28> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - sub r0, r3, #23 │ │ │ │ - str r0, [r6, #68] @ 0x44 │ │ │ │ - sub r0, r3, #47 @ 0x2f │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - sub r0, r3, #31 │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str fp, [r6, #36] @ 0x24 │ │ │ │ - mov r7, #21 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - mov r7, #500 @ 0x1f4 │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - sub r7, r3, #10 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a75c8 <__cxa_atexit@plt+0x9a93c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a75d0 <__cxa_atexit@plt+0x9a944> │ │ │ │ + ldr lr, [pc, #100] @ a75f0 <__cxa_atexit@plt+0x9a964> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #96] @ a75f4 <__cxa_atexit@plt+0x9a968> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #92] @ a75f8 <__cxa_atexit@plt+0x9a96c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #88] @ a75fc <__cxa_atexit@plt+0x9a970> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r0, r8} │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, r8, lr} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r9, r6, #10 │ │ │ │ + sub sl, r6, #19 │ │ │ │ + b 15ca54c <__cxa_atexit@plt+0x15bd8c0> │ │ │ │ mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r1 │ │ │ │ - mov r3, r6 │ │ │ │ - b a5650 <__cxa_atexit@plt+0x989c4> │ │ │ │ + b a75d8 <__cxa_atexit@plt+0x9a94c> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #72] @ a56a0 <__cxa_atexit@plt+0x98a14> │ │ │ │ + ldr r7, [pc, #12] @ a75ec <__cxa_atexit@plt+0x9a960> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ a569c <__cxa_atexit@plt+0x98a10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #500 @ 0x1f4 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - rsceq r7, lr, #236 @ 0xec │ │ │ │ - @ instruction: 0xfffffc3c │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - tsteq r0, #100, 30 @ 0x190 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - rsceq r7, lr, #4 │ │ │ │ - tsteq r0, #184, 18 @ 0x2e0000 │ │ │ │ - tsteq r0, #16, 26 @ 0x400 │ │ │ │ - tsteq r0, #248, 20 @ 0xf8000 │ │ │ │ - tsteq r0, #124, 18 @ 0x1f0000 │ │ │ │ - tsteq r0, #120, 18 @ 0x1e0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov ip, r4 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a5780 <__cxa_atexit@plt+0x98af4> │ │ │ │ - ldr r7, [pc, #180] @ a579c <__cxa_atexit@plt+0x98b10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - ldr r0, [pc, #172] @ a57a0 <__cxa_atexit@plt+0x98b14> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #8]! │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [r5, #-4] │ │ │ │ - ldm r5, {r4, r5} │ │ │ │ - sub r8, r6, #23 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - sub r7, r6, #47 @ 0x2f │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #31 │ │ │ │ - ldr r0, [pc, #112] @ a57a4 <__cxa_atexit@plt+0x98b18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, sl} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - ldr r0, [pc, #96] @ a57a8 <__cxa_atexit@plt+0x98b1c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r5, [r3, #24] │ │ │ │ - ldr r0, [pc, #84] @ a57ac <__cxa_atexit@plt+0x98b20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str fp, [r3, #48] @ 0x30 │ │ │ │ - str r4, [r3, #52] @ 0x34 │ │ │ │ - sub r7, r6, #10 │ │ │ │ - mov r4, ip │ │ │ │ mov r5, r2 │ │ │ │ - mov fp, r9 │ │ │ │ - ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ a57b0 <__cxa_atexit@plt+0x98b24> │ │ │ │ + rsceq r4, lr, #196, 30 @ 0x310 │ │ │ │ + @ instruction: 0xfffff4fc │ │ │ │ + @ instruction: 0xfffff4d8 │ │ │ │ + @ instruction: 0xfffff470 │ │ │ │ + @ instruction: 0xfffff5a0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3adc <__cxa_atexit@plt+0x3e6e50> │ │ │ │ + rsceq r4, lr, #200, 30 @ 0x320 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a765c <__cxa_atexit@plt+0x9a9d0> │ │ │ │ + ldr lr, [pc, #44] @ a7664 <__cxa_atexit@plt+0x9a9d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r4, lr, #120, 30 @ 0x1e0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a7790 <__cxa_atexit@plt+0x9ab04> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq a76f8 <__cxa_atexit@plt+0x9aa6c> │ │ │ │ + add sl, r9, #4 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne a772c <__cxa_atexit@plt+0x9aaa0> │ │ │ │ + ldr r3, [pc, #256] @ a77b4 <__cxa_atexit@plt+0x9ab28> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - str r2, [ip, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - mov r4, ip │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r0, #116, 16 @ 0x740000 │ │ │ │ - tsteq r0, #136, 16 @ 0x880000 │ │ │ │ - tsteq r0, #48, 16 @ 0x300000 │ │ │ │ - tsteq r0, #136, 18 @ 0x220000 │ │ │ │ - tsteq r0, #136, 22 @ 0x22000 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r5, ror #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a585c <__cxa_atexit@plt+0x98bd0> │ │ │ │ - ldr r7, [pc, #156] @ a5878 <__cxa_atexit@plt+0x98bec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - ldr r9, [pc, #148] @ a587c <__cxa_atexit@plt+0x98bf0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #144] @ a5880 <__cxa_atexit@plt+0x98bf4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - sub r1, r6, #23 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - sub r1, r6, #47 @ 0x2f │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - sub fp, r6, #31 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, lr} │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r0, [pc, #84] @ a5884 <__cxa_atexit@plt+0x98bf8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - ldr r2, [pc, #72] @ a5888 <__cxa_atexit@plt+0x98bfc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str fp, [r3, #32] │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - sub r7, r6, #10 │ │ │ │ - mov fp, r8 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #40] @ a588c <__cxa_atexit@plt+0x98c00> │ │ │ │ + ldr r0, [pc, #252] @ a77b8 <__cxa_atexit@plt+0x9ab2c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #248] @ a77bc <__cxa_atexit@plt+0x9ab30> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r5] │ │ │ │ + str r0, [r9, #16]! │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str sl, [r5, #20] │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r2, [r9, #-4] │ │ │ │ + str lr, [r9, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a7788 <__cxa_atexit@plt+0x9aafc> │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r3, [pc, #204] @ a77c0 <__cxa_atexit@plt+0x9ab34> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + b a7774 <__cxa_atexit@plt+0x9aae8> │ │ │ │ + ldr lr, [pc, #176] @ a77b0 <__cxa_atexit@plt+0x9ab24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str lr, [r9, #4] │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r7, r6, #19 │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + ldr r3, [pc, #108] @ a77a0 <__cxa_atexit@plt+0x9ab14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #104] @ a77a4 <__cxa_atexit@plt+0x9ab18> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #100] @ a77a8 <__cxa_atexit@plt+0x9ab1c> │ │ │ │ + add lr, pc, lr │ │ │ │ str r3, [r5] │ │ │ │ - mov fp, r8 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r0, #128, 14 @ 0x2000000 │ │ │ │ - tsteq r0, #124, 14 @ 0x1f00000 │ │ │ │ - tsteq r0, #140, 14 @ 0x2300000 │ │ │ │ - tsteq r0, #160, 16 @ 0xa00000 │ │ │ │ - tsteq r0, #160, 20 @ 0xa0000 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - rsceq r6, lr, #244, 26 @ 0x3d00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi a58f8 <__cxa_atexit@plt+0x98c6c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq a58f0 <__cxa_atexit@plt+0x98c64> │ │ │ │ - ldr r3, [pc, #60] @ a5900 <__cxa_atexit@plt+0x98c74> │ │ │ │ + str r0, [r9, #16]! │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str sl, [r5, #20] │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r2, [r9, #-4] │ │ │ │ + str lr, [r9, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a7788 <__cxa_atexit@plt+0x9aafc> │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r3, [pc, #56] @ a77ac <__cxa_atexit@plt+0x9ab20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ a5904 <__cxa_atexit@plt+0x98c78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ a5908 <__cxa_atexit@plt+0x98c7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ a590c <__cxa_atexit@plt+0x98c80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b c5210 <__cxa_atexit@plt+0xb8584> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r6, lr, #160, 26 @ 0x2800 │ │ │ │ - tsteq r0, #96, 12 @ 0x6000000 │ │ │ │ - rsceq r6, lr, #132, 26 @ 0x2100 │ │ │ │ - rsceq r6, lr, #104, 26 @ 0x1a00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + @ instruction: 0xfffff53c │ │ │ │ + @ instruction: 0xfffff444 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + @ instruction: 0xfffffa88 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + rsceq r4, lr, #28, 28 @ 0x1c0 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #32 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3ff6ec <__cxa_atexit@plt+0x3f2a60> │ │ │ │ - rsceq r6, lr, #100, 26 @ 0x1900 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ a594c <__cxa_atexit@plt+0x98cc0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 180f414 <__cxa_atexit@plt+0x1802788> │ │ │ │ - rsceq r6, lr, #84, 26 @ 0x1500 │ │ │ │ - rsceq r6, lr, #112, 26 @ 0x1c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi a59b8 <__cxa_atexit@plt+0x98d2c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq a59b0 <__cxa_atexit@plt+0x98d24> │ │ │ │ - ldr r3, [pc, #60] @ a59c0 <__cxa_atexit@plt+0x98d34> │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r3, [pc, #20] @ a77f0 <__cxa_atexit@plt+0x9ab64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ a59c4 <__cxa_atexit@plt+0x98d38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ a59c8 <__cxa_atexit@plt+0x98d3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ a59cc <__cxa_atexit@plt+0x98d40> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r6, lr, #40, 26 @ 0xa00 │ │ │ │ - tsteq r0, #160, 10 @ 0x28000000 │ │ │ │ - rsceq r6, lr, #12, 26 @ 0x300 │ │ │ │ - rsceq r6, lr, #168, 24 @ 0xa800 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b c5210 <__cxa_atexit@plt+0xb8584> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r4, lr, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a7850 <__cxa_atexit@plt+0x9abc4> │ │ │ │ + ldr lr, [pc, #76] @ a7868 <__cxa_atexit@plt+0x9abdc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #72] @ a786c <__cxa_atexit@plt+0x9abe0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ a7870 <__cxa_atexit@plt+0x9abe4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub r2, r6, #11 │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, r7, lr} │ │ │ │ + str r2, [r3, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, #32 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3ff6ec <__cxa_atexit@plt+0x3f2a60> │ │ │ │ - rsceq r6, lr, #224, 24 @ 0xe000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ a5a0c <__cxa_atexit@plt+0x98d80> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 180f414 <__cxa_atexit@plt+0x1802788> │ │ │ │ - rsceq r6, lr, #208, 24 @ 0xd000 │ │ │ │ - rsceq r6, lr, #236, 24 @ 0xec00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi a5a78 <__cxa_atexit@plt+0x98dec> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq a5a70 <__cxa_atexit@plt+0x98de4> │ │ │ │ - ldr r3, [pc, #60] @ a5a80 <__cxa_atexit@plt+0x98df4> │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #18 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + ldr r3, [pc, #28] @ a7874 <__cxa_atexit@plt+0x9abe8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ a5a84 <__cxa_atexit@plt+0x98df8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ a5a88 <__cxa_atexit@plt+0x98dfc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ a5a8c <__cxa_atexit@plt+0x98e00> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r6, lr, #164, 24 @ 0xa400 │ │ │ │ - tsteq r0, #224, 8 @ 0xe0000000 │ │ │ │ - rsceq r6, lr, #136, 24 @ 0x8800 │ │ │ │ - rsceq r6, lr, #232, 22 @ 0x3a000 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + rsceq r4, lr, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r3, [pc, #20] @ a78a4 <__cxa_atexit@plt+0x9ac18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b c5210 <__cxa_atexit@plt+0xb8584> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r4, lr, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a7904 <__cxa_atexit@plt+0x9ac78> │ │ │ │ + ldr lr, [pc, #76] @ a791c <__cxa_atexit@plt+0x9ac90> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #72] @ a7920 <__cxa_atexit@plt+0x9ac94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ a7924 <__cxa_atexit@plt+0x9ac98> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub r2, r6, #11 │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, r7, lr} │ │ │ │ + str r2, [r3, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, #32 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3ff6ec <__cxa_atexit@plt+0x3f2a60> │ │ │ │ - rsceq r6, lr, #92, 24 @ 0x5c00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ a5acc <__cxa_atexit@plt+0x98e40> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 180f414 <__cxa_atexit@plt+0x1802788> │ │ │ │ - rsceq r6, lr, #76, 24 @ 0x4c00 │ │ │ │ - rsceq r6, lr, #104, 24 @ 0x6800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi a5b38 <__cxa_atexit@plt+0x98eac> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq a5b30 <__cxa_atexit@plt+0x98ea4> │ │ │ │ - ldr r3, [pc, #60] @ a5b40 <__cxa_atexit@plt+0x98eb4> │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #18 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + ldr r3, [pc, #28] @ a7928 <__cxa_atexit@plt+0x9ac9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ a5b44 <__cxa_atexit@plt+0x98eb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ a5b48 <__cxa_atexit@plt+0x98ebc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ a5b4c <__cxa_atexit@plt+0x98ec0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff5a4 │ │ │ │ + @ instruction: 0xfffff4ec │ │ │ │ + @ instruction: 0xfffff3dc │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a7968 <__cxa_atexit@plt+0x9acdc> │ │ │ │ + ldr r2, [pc, #40] @ a7970 <__cxa_atexit@plt+0x9ace4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ a7974 <__cxa_atexit@plt+0x9ace8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 537cf4 <__cxa_atexit@plt+0x52b068> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r6, lr, #32, 24 @ 0x2000 │ │ │ │ - tsteq r0, #32, 8 @ 0x20000000 │ │ │ │ - rsceq r6, lr, #4, 24 @ 0x400 │ │ │ │ - rsceq r6, lr, #40, 22 @ 0xa000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #32 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3ff6ec <__cxa_atexit@plt+0x3f2a60> │ │ │ │ - rsceq r6, lr, #216, 22 @ 0x36000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + tsteq r0, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ a5b8c <__cxa_atexit@plt+0x98f00> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 180f414 <__cxa_atexit@plt+0x1802788> │ │ │ │ - rsceq r6, lr, #200, 22 @ 0x32000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a5bdc <__cxa_atexit@plt+0x98f50> │ │ │ │ - ldr r2, [pc, #60] @ a5bf4 <__cxa_atexit@plt+0x98f68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ a5bf8 <__cxa_atexit@plt+0x98f6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r8, r9, sl} │ │ │ │ - ldr r3, [pc, #48] @ a5bfc <__cxa_atexit@plt+0x98f70> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - sub sl, r6, #11 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 3ffb7c <__cxa_atexit@plt+0x3f2ef0> │ │ │ │ - ldr r7, [pc, #28] @ a5c00 <__cxa_atexit@plt+0x98f74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc a79ac <__cxa_atexit@plt+0x9ad20> │ │ │ │ + ldr r2, [pc, #28] @ a79b8 <__cxa_atexit@plt+0x9ad2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, lr, #216, 18 @ 0x360000 │ │ │ │ - tsteq r0, #120, 16 @ 0x780000 │ │ │ │ - tsteq r0, #24, 18 @ 0x60000 │ │ │ │ - rsceq r6, lr, #132, 22 @ 0x21000 │ │ │ │ - rsceq r6, lr, #0, 24 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #48, 22 @ 0xc000 │ │ │ │ + rsceq r4, lr, #64, 24 @ 0x4000 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a5c34 <__cxa_atexit@plt+0x98fa8> │ │ │ │ - ldr r2, [pc, #28] @ a5c44 <__cxa_atexit@plt+0x98fb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a7a74 <__cxa_atexit@plt+0x9ade8> │ │ │ │ + ldr r7, [pc, #188] @ a7aa0 <__cxa_atexit@plt+0x9ae14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq a7a40 <__cxa_atexit@plt+0x9adb4> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a7a4c <__cxa_atexit@plt+0x9adc0> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a7a88 <__cxa_atexit@plt+0x9adfc> │ │ │ │ + ldr lr, [pc, #156] @ a7ab8 <__cxa_atexit@plt+0x9ae2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r3, {r1, r5} │ │ │ │ + ldr r0, [r3] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r7, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r5, [r2, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r7, [pc, #12] @ a5c48 <__cxa_atexit@plt+0x98fbc> │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #88] @ a7aac <__cxa_atexit@plt+0x9ae20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #80] @ a7ab0 <__cxa_atexit@plt+0x9ae24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #72] @ a7ab4 <__cxa_atexit@plt+0x9ae28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + ldr r7, [pc, #44] @ a7aa8 <__cxa_atexit@plt+0x9ae1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r6, lr, #228, 22 @ 0x39000 │ │ │ │ - rsceq r6, lr, #188, 22 @ 0x2f000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a5c74 <__cxa_atexit@plt+0x98fe8> │ │ │ │ + ldr r3, [pc, #20] @ a7aa4 <__cxa_atexit@plt+0x9ae18> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ a5c78 <__cxa_atexit@plt+0x98fec> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r0, #108, 16 @ 0x6c0000 │ │ │ │ - rsceq r6, lr, #124, 22 @ 0x1f000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + rsceq r4, lr, #160, 22 @ 0x28000 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + tsteq r0, #112, 20 @ 0x70000 │ │ │ │ + tsteq r0, #104, 20 @ 0x68000 │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + rsceq r4, lr, #68, 22 @ 0x11000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne a5ca8 <__cxa_atexit@plt+0x9901c> │ │ │ │ - ldr r3, [pc, #36] @ a5cc0 <__cxa_atexit@plt+0x99034> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r3, [pc, #12] @ a5cbc <__cxa_atexit@plt+0x99030> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r6, lr, #156, 20 @ 0x9c000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldmib r6, {r8, r9} │ │ │ │ + bne a7b18 <__cxa_atexit@plt+0x9ae8c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #16 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a5d28 <__cxa_atexit@plt+0x9909c> │ │ │ │ - ldr r2, [pc, #72] @ a5d44 <__cxa_atexit@plt+0x990b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ a5d48 <__cxa_atexit@plt+0x990bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r7, {r1, r8, r9} │ │ │ │ - str r3, [r7, #16] │ │ │ │ - ldr r7, [pc, #56] @ a5d4c <__cxa_atexit@plt+0x990c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - sub sl, r6, #11 │ │ │ │ - add r8, r2, #2 │ │ │ │ + bcc a7b40 <__cxa_atexit@plt+0x9aeb4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #108] @ a7b68 <__cxa_atexit@plt+0x9aedc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ffb7c <__cxa_atexit@plt+0x3f2ef0> │ │ │ │ - ldr r7, [pc, #32] @ a5d50 <__cxa_atexit@plt+0x990c4> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ a7b5c <__cxa_atexit@plt+0x9aed0> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #52] @ a7b60 <__cxa_atexit@plt+0x9aed4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #44] @ a7b64 <__cxa_atexit@plt+0x9aed8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + ldr r3, [pc, #16] @ a7b58 <__cxa_atexit@plt+0x9aecc> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - rsceq r6, lr, #148, 16 @ 0x940000 │ │ │ │ - tsteq r0, #52, 14 @ 0xd00000 │ │ │ │ - tsteq r0, #208, 14 @ 0x3400000 │ │ │ │ - rsceq r6, lr, #56, 20 @ 0x38000 │ │ │ │ - rsceq r6, lr, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + tsteq r0, #164, 18 @ 0x290000 │ │ │ │ + tsteq r0, #156, 18 @ 0x270000 │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + rsceq r4, lr, #132, 20 @ 0x84000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a5d7c <__cxa_atexit@plt+0x990f0> │ │ │ │ + ldr r3, [pc, #12] @ a7b8c <__cxa_atexit@plt+0x9af00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ a5d80 <__cxa_atexit@plt+0x990f4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r0, #248, 8 @ 0xf8000000 │ │ │ │ - rsceq r6, lr, #100, 20 @ 0x64000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + b 537aac <__cxa_atexit@plt+0x52ae20> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r4, lr, #80, 20 @ 0x50000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a5db0 <__cxa_atexit@plt+0x99124> │ │ │ │ - ldr r3, [pc, #36] @ a5dc8 <__cxa_atexit@plt+0x9913c> │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a7c00 <__cxa_atexit@plt+0x9af74> │ │ │ │ + ldr r6, [pc, #108] @ a7c28 <__cxa_atexit@plt+0x9af9c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r7, r3 │ │ │ │ + str r6, [r7, #4]! │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r7, #8] │ │ │ │ + add r6, r7, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a7c10 <__cxa_atexit@plt+0x9af84> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #76] @ a7c30 <__cxa_atexit@plt+0x9afa4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r3, [pc, #20] @ a7c2c <__cxa_atexit@plt+0x9afa0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r3, [pc, #12] @ a5dc4 <__cxa_atexit@plt+0x99138> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r6, lr, #12, 20 @ 0xc000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0xfffffa3c │ │ │ │ + rsceq r4, lr, #172, 18 @ 0x2b0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #7 │ │ │ │ - bne a5e24 <__cxa_atexit@plt+0x99198> │ │ │ │ - ldr r7, [pc, #76] @ a5e40 <__cxa_atexit@plt+0x991b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #72] @ a5e44 <__cxa_atexit@plt+0x991b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - add sl, r3, #2 │ │ │ │ - mov r7, #157 @ 0x9d │ │ │ │ - orr r7, r7, #256 @ 0x100 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r8, [pc, #44] @ a5e48 <__cxa_atexit@plt+0x991bc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r9, #24 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a7c80 <__cxa_atexit@plt+0x9aff4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #52] @ a7c98 <__cxa_atexit@plt+0x9b00c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ a5e3c <__cxa_atexit@plt+0x991b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r6, lr, #108, 18 @ 0x1b0000 │ │ │ │ - rsceq r6, lr, #76, 16 @ 0x4c0000 │ │ │ │ - tsteq r0, #204, 12 @ 0xcc00000 │ │ │ │ - rsceq r6, lr, #120, 18 @ 0x1e0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a5e74 <__cxa_atexit@plt+0x991e8> │ │ │ │ + ldr r3, [pc, #20] @ a7c9c <__cxa_atexit@plt+0x9b010> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ a5e78 <__cxa_atexit@plt+0x991ec> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r0, #0, 8 │ │ │ │ - rsceq r6, lr, #48, 18 @ 0xc0000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff9bc │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + rsceq r4, lr, #176, 18 @ 0x2c0000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne a5eec <__cxa_atexit@plt+0x99260> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #8 │ │ │ │ - bne a5f20 <__cxa_atexit@plt+0x99294> │ │ │ │ - ldr r7, [pc, #160] @ a5f58 <__cxa_atexit@plt+0x992cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #156] @ a5f5c <__cxa_atexit@plt+0x992d0> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ + rsceq r4, lr, #164, 18 @ 0x290000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a7d00 <__cxa_atexit@plt+0x9b074> │ │ │ │ + ldr r2, [pc, #44] @ a7d10 <__cxa_atexit@plt+0x9b084> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r7, #175 @ 0xaf │ │ │ │ - orr r7, r7, #256 @ 0x100 │ │ │ │ - ldr r8, [pc, #128] @ a5f60 <__cxa_atexit@plt+0x992d4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, #31 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #36] @ a7d14 <__cxa_atexit@plt+0x9b088> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r8, r1, #2 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #112] @ a5f64 <__cxa_atexit@plt+0x992d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #108] @ a5f68 <__cxa_atexit@plt+0x992dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - add sl, r3, #2 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r8, [pc, #88] @ a5f6c <__cxa_atexit@plt+0x992e0> │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsceq r4, lr, #120, 16 @ 0x780000 │ │ │ │ + rsceq r4, lr, #44, 18 @ 0xb0000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b b73d8 <__cxa_atexit@plt+0xaa74c> │ │ │ │ + rsceq r4, lr, #0, 18 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r3, [pc, #20] @ a7d60 <__cxa_atexit@plt+0x9b0d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [pc, #8] @ a7d64 <__cxa_atexit@plt+0x9b0d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - mov r7, #500 @ 0x1f4 │ │ │ │ - mov r9, #21 │ │ │ │ + b bcc74 <__cxa_atexit@plt+0xaffe8> │ │ │ │ + tsteq r0, #140, 14 @ 0x2300000 │ │ │ │ + tsteq r0, #128, 14 @ 0x2000000 │ │ │ │ + rsceq r4, lr, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a7dfc <__cxa_atexit@plt+0x9b170> │ │ │ │ + ldr lr, [pc, #120] @ a7e08 <__cxa_atexit@plt+0x9b17c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r8, #3 │ │ │ │ + ldm sl, {r7, r9, sl} │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-32]! @ 0xffffffe0 │ │ │ │ + str r8, [r2, #20] │ │ │ │ + ldr lr, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + ldr r0, [r3, #10] │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + str r0, [r2, #16] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + stmib r2, {r1, lr} │ │ │ │ + str r9, [r2, #24] │ │ │ │ + str sl, [r2, #28] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a7df0 <__cxa_atexit@plt+0x9b164> │ │ │ │ + ldr r3, [pc, #52] @ a7e0c <__cxa_atexit@plt+0x9b180> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + b b73d8 <__cxa_atexit@plt+0xaa74c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ a5f70 <__cxa_atexit@plt+0x992e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #68] @ a5f74 <__cxa_atexit@plt+0x992e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add sl, r2, #2 │ │ │ │ - ldr r8, [pc, #48] @ a5f78 <__cxa_atexit@plt+0x992ec> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, #400 @ 0x190 │ │ │ │ - mov r9, #11 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, lr, #108, 16 @ 0x6c0000 │ │ │ │ - rsceq r6, lr, #136, 14 @ 0x2200000 │ │ │ │ - tsteq r0, #12, 12 @ 0xc00000 │ │ │ │ - rsceq r6, lr, #184, 14 @ 0x2e00000 │ │ │ │ - rsceq r6, lr, #76, 14 @ 0x1300000 │ │ │ │ - tsteq r0, #204, 10 @ 0x33000000 │ │ │ │ - rsceq r6, lr, #192, 14 @ 0x3000000 │ │ │ │ - rsceq r6, lr, #24, 14 @ 0x600000 │ │ │ │ - tsteq r0, #168, 10 @ 0x2a000000 │ │ │ │ - rsceq r6, lr, #28, 16 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + rsceq r4, lr, #96, 16 @ 0x600000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a5fa4 <__cxa_atexit@plt+0x99318> │ │ │ │ + ldr r3, [pc, #24] @ a7e3c <__cxa_atexit@plt+0x9b1b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ a5fa8 <__cxa_atexit@plt+0x9931c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b b73d8 <__cxa_atexit@plt+0xaa74c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r0, #208, 4 │ │ │ │ - rsceq r6, lr, #220, 14 @ 0x3700000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + rsceq r4, lr, #48, 16 @ 0x300000 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne a5fd8 <__cxa_atexit@plt+0x9934c> │ │ │ │ - ldr r3, [pc, #76] @ a6018 <__cxa_atexit@plt+0x9938c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a7eb4 <__cxa_atexit@plt+0x9b228> │ │ │ │ + ldr r2, [pc, #88] @ a7ec0 <__cxa_atexit@plt+0x9b234> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #84] @ a7ec4 <__cxa_atexit@plt+0x9b238> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #80] @ a7ec8 <__cxa_atexit@plt+0x9b23c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #76] @ a7ecc <__cxa_atexit@plt+0x9b240> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r9, r6, #10 │ │ │ │ + sub sl, r6, #19 │ │ │ │ + b 15ca54c <__cxa_atexit@plt+0x15bd8c0> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r4, lr, #92, 14 @ 0x1700000 │ │ │ │ + andeq r0, r0, r7, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a7f24 <__cxa_atexit@plt+0x9b298> │ │ │ │ + ldr r2, [pc, #56] @ a7f30 <__cxa_atexit@plt+0x9b2a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #52] @ a7f34 <__cxa_atexit@plt+0x9b2a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7, r8, r9, sl} │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + str r9, [r5] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + sub r8, r6, #15 │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + tsteq r0, #196, 10 @ 0x31000000 │ │ │ │ + rsceq r4, lr, #244, 12 @ 0xf400000 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ a7f88 <__cxa_atexit@plt+0x9b2fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #44] @ a600c <__cxa_atexit@plt+0x99380> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #40] @ a6010 <__cxa_atexit@plt+0x99384> │ │ │ │ + tst r7, #3 │ │ │ │ + beq a7f80 <__cxa_atexit@plt+0x9b2f4> │ │ │ │ + ldr r3, [pc, #40] @ a7f8c <__cxa_atexit@plt+0x9b300> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - add sl, r3, #2 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r8, [pc, #20] @ a6014 <__cxa_atexit@plt+0x99388> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, #500 @ 0x1f4 │ │ │ │ - mov r9, #21 │ │ │ │ + add r9, r5, #12 │ │ │ │ + ldm r9, {r2, r8, r9} │ │ │ │ + ldr r1, [r5, #36] @ 0x24 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + b b9ec0 <__cxa_atexit@plt+0xad234> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r6, lr, #204, 12 @ 0xcc00000 │ │ │ │ - rsceq r6, lr, #96, 12 @ 0x6000000 │ │ │ │ - tsteq r0, #224, 8 @ 0xe0000000 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r6, lr, #88, 14 @ 0x1600000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + rsceq r4, lr, #156, 12 @ 0x9c00000 │ │ │ │ + andeq r1, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #8 │ │ │ │ - bne a6074 <__cxa_atexit@plt+0x993e8> │ │ │ │ - ldr r7, [pc, #112] @ a60b4 <__cxa_atexit@plt+0x99428> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #108] @ a60b8 <__cxa_atexit@plt+0x9942c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - add sl, r3, #2 │ │ │ │ - mov r7, #175 @ 0xaf │ │ │ │ - orr r7, r7, #256 @ 0x100 │ │ │ │ - ldr r8, [pc, #80] @ a60bc <__cxa_atexit@plt+0x99430> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r9, #31 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ a60a8 <__cxa_atexit@plt+0x9941c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #40] @ a60ac <__cxa_atexit@plt+0x99420> │ │ │ │ + ldr r3, [pc, #28] @ a7fc0 <__cxa_atexit@plt+0x9b334> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - add sl, r3, #2 │ │ │ │ - ldr r8, [pc, #20] @ a60b0 <__cxa_atexit@plt+0x99424> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, #400 @ 0x190 │ │ │ │ - mov r9, #11 │ │ │ │ - bx r0 │ │ │ │ - rsceq r6, lr, #108, 12 @ 0x6c00000 │ │ │ │ - rsceq r6, lr, #196, 10 @ 0x31000000 │ │ │ │ - tsteq r0, #84, 8 @ 0x54000000 │ │ │ │ - rsceq r6, lr, #224, 12 @ 0xe000000 │ │ │ │ - rsceq r6, lr, #252, 10 @ 0x3f000000 │ │ │ │ - tsteq r0, #128, 8 @ 0x80000000 │ │ │ │ - rsceq r6, lr, #84, 14 @ 0x1500000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a6178 <__cxa_atexit@plt+0x994ec> │ │ │ │ - ldr r7, [pc, #188] @ a61a0 <__cxa_atexit@plt+0x99514> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r1, r5 │ │ │ │ - str r7, [r1, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq a6158 <__cxa_atexit@plt+0x994cc> │ │ │ │ - ldr r7, [pc, #168] @ a61a4 <__cxa_atexit@plt+0x99518> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add sl, r8, #3 │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq a6168 <__cxa_atexit@plt+0x994dc> │ │ │ │ - ldr r7, [pc, #132] @ a61a8 <__cxa_atexit@plt+0x9951c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a6188 <__cxa_atexit@plt+0x994fc> │ │ │ │ - ldr r7, [pc, #120] @ a61b4 <__cxa_atexit@plt+0x99528> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ a61b0 <__cxa_atexit@plt+0x99524> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a61ac <__cxa_atexit@plt+0x99520> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r3 │ │ │ │ + add r9, r5, #12 │ │ │ │ + ldm r9, {r2, r8, r9} │ │ │ │ + ldr r1, [r5, #36] @ 0x24 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + b b9ec0 <__cxa_atexit@plt+0xad234> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r3, r0, r9, lsl #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + ldr sl, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - rsceq r6, lr, #144, 12 @ 0x9000000 │ │ │ │ - rsceq r6, lr, #168, 12 @ 0xa800000 │ │ │ │ - @ instruction: 0xfffffb18 │ │ │ │ - rsceq r6, lr, #96, 12 @ 0x6000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r2, [pc, #116] @ a624c <__cxa_atexit@plt+0x995c0> │ │ │ │ + rsceq r4, lr, #136, 12 @ 0x8800000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a803c <__cxa_atexit@plt+0x9b3b0> │ │ │ │ + ldr r2, [pc, #60] @ a8044 <__cxa_atexit@plt+0x9b3b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq a622c <__cxa_atexit@plt+0x995a0> │ │ │ │ - ldr r7, [pc, #88] @ a6250 <__cxa_atexit@plt+0x995c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a623c <__cxa_atexit@plt+0x995b0> │ │ │ │ - ldr r3, [pc, #64] @ a6258 <__cxa_atexit@plt+0x995cc> │ │ │ │ + beq a802c <__cxa_atexit@plt+0x9b3a0> │ │ │ │ + ldr r3, [pc, #40] @ a8048 <__cxa_atexit@plt+0x9b3bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b a7d78 <__cxa_atexit@plt+0x9b0ec> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a6254 <__cxa_atexit@plt+0x995c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - rsceq r6, lr, #220, 10 @ 0x37000000 │ │ │ │ - @ instruction: 0xfffffa3c │ │ │ │ - rsceq r6, lr, #188, 10 @ 0x2f000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r4, lr, #36, 12 @ 0x2400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ a62c0 <__cxa_atexit@plt+0x99634> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #8]! │ │ │ │ - str r7, [r2] │ │ │ │ - ldr sl, [r2, #-4] │ │ │ │ - sub r3, r2, #16 │ │ │ │ + ldr r3, [pc, #12] @ a8070 <__cxa_atexit@plt+0x9b3e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b a7d78 <__cxa_atexit@plt+0x9b0ec> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a80a8 <__cxa_atexit@plt+0x9b41c> │ │ │ │ + ldr r2, [pc, #40] @ a80c0 <__cxa_atexit@plt+0x9b434> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ a80c4 <__cxa_atexit@plt+0x9b438> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + tsteq r0, #44, 8 @ 0x2c000000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a62ac <__cxa_atexit@plt+0x99620> │ │ │ │ - ldr r7, [pc, #44] @ a62c4 <__cxa_atexit@plt+0x99638> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub lr, r5, #8 │ │ │ │ - stm lr, {r7, r8, r9, sl} │ │ │ │ + bhi a8144 <__cxa_atexit@plt+0x9b4b8> │ │ │ │ + ldr r2, [pc, #124] @ a8160 <__cxa_atexit@plt+0x9b4d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ a8164 <__cxa_atexit@plt+0x9b4d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a8138 <__cxa_atexit@plt+0x9b4ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a814c <__cxa_atexit@plt+0x9b4c0> │ │ │ │ + ldr r3, [pc, #76] @ a8168 <__cxa_atexit@plt+0x9b4dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4] │ │ │ │ + strh r7, [r6, #8] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r7, [pc, #20] @ a62c8 <__cxa_atexit@plt+0x9963c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffff9bc │ │ │ │ - rsceq r6, lr, #108, 10 @ 0x1b000000 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + tsteq r0, #56, 28 @ 0x380 │ │ │ │ + tsteq r0, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov ip, r4 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a6394 <__cxa_atexit@plt+0x99708> │ │ │ │ - ldr r7, [pc, #180] @ a63b0 <__cxa_atexit@plt+0x99724> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - ldr r0, [pc, #172] @ a63b4 <__cxa_atexit@plt+0x99728> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #8]! │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [r5, #-4] │ │ │ │ - ldm r5, {r4, r5} │ │ │ │ - sub r8, r6, #23 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - sub r7, r6, #47 @ 0x2f │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #31 │ │ │ │ - ldr r0, [pc, #112] @ a63b8 <__cxa_atexit@plt+0x9972c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, sl} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - ldr r0, [pc, #96] @ a63bc <__cxa_atexit@plt+0x99730> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r5, [r3, #24] │ │ │ │ - ldr r0, [pc, #84] @ a63c0 <__cxa_atexit@plt+0x99734> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str fp, [r3, #48] @ 0x30 │ │ │ │ - str r4, [r3, #52] @ 0x34 │ │ │ │ - sub r7, r6, #10 │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r2 │ │ │ │ - mov fp, r9 │ │ │ │ - ldr r0, [sp] │ │ │ │ + bcc a81a8 <__cxa_atexit@plt+0x9b51c> │ │ │ │ + ldr r2, [pc, #36] @ a81b4 <__cxa_atexit@plt+0x9b528> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ a63c4 <__cxa_atexit@plt+0x99738> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - str r2, [ip, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - mov r4, ip │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r0, #96, 24 @ 0x6000 │ │ │ │ - tsteq r0, #116, 24 @ 0x7400 │ │ │ │ - tsteq r0, #28, 24 @ 0x1c00 │ │ │ │ - tsteq r0, #116, 26 @ 0x1d00 │ │ │ │ - tsteq r0, #116, 30 @ 0x1d0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r5, ror #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a6470 <__cxa_atexit@plt+0x997e4> │ │ │ │ - ldr r7, [pc, #156] @ a648c <__cxa_atexit@plt+0x99800> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - ldr r9, [pc, #148] @ a6490 <__cxa_atexit@plt+0x99804> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #144] @ a6494 <__cxa_atexit@plt+0x99808> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - sub r1, r6, #23 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - sub r1, r6, #47 @ 0x2f │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - sub fp, r6, #31 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, lr} │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r0, [pc, #84] @ a6498 <__cxa_atexit@plt+0x9980c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - ldr r2, [pc, #72] @ a649c <__cxa_atexit@plt+0x99810> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #56, 6 @ 0xe0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a81e8 <__cxa_atexit@plt+0x9b55c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a81f0 <__cxa_atexit@plt+0x9b564> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str fp, [r3, #32] │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - sub r7, r6, #10 │ │ │ │ - mov fp, r8 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #40] @ a64a0 <__cxa_atexit@plt+0x99814> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - mov fp, r8 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r0, #108, 22 @ 0x1b000 │ │ │ │ - tsteq r0, #104, 22 @ 0x1a000 │ │ │ │ - tsteq r0, #120, 22 @ 0x1e000 │ │ │ │ - tsteq r0, #140, 24 @ 0x8c00 │ │ │ │ - tsteq r0, #140, 28 @ 0x8c0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - rsceq r6, lr, #152, 6 @ 0x60000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi a64f8 <__cxa_atexit@plt+0x9986c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq a64f0 <__cxa_atexit@plt+0x99864> │ │ │ │ - ldr r8, [pc, #40] @ a6500 <__cxa_atexit@plt+0x99874> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ a6504 <__cxa_atexit@plt+0x99878> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15cbe08 <__cxa_atexit@plt+0x15bf17c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r0, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8270 <__cxa_atexit@plt+0x9b5e4> │ │ │ │ + ldr r2, [pc, #124] @ a828c <__cxa_atexit@plt+0x9b600> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ a8290 <__cxa_atexit@plt+0x9b604> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a8264 <__cxa_atexit@plt+0x9b5d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a8278 <__cxa_atexit@plt+0x9b5ec> │ │ │ │ + ldr r3, [pc, #76] @ a8294 <__cxa_atexit@plt+0x9b608> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b f331ec <__cxa_atexit@plt+0xf26560> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4] │ │ │ │ + strh r7, [r6, #8] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r6, lr, #88, 6 @ 0x60000001 │ │ │ │ - tsteq r0, #84, 20 @ 0x54000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ a6528 <__cxa_atexit@plt+0x9989c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - tsteq r0, #84, 20 @ 0x54000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + tsteq r0, #12, 26 @ 0x300 │ │ │ │ + tsteq r0, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ a654c <__cxa_atexit@plt+0x998c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a82d4 <__cxa_atexit@plt+0x9b648> │ │ │ │ + ldr r2, [pc, #36] @ a82e0 <__cxa_atexit@plt+0x9b654> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #88, 20 @ 0x58000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ a6570 <__cxa_atexit@plt+0x998e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #12, 4 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8314 <__cxa_atexit@plt+0x9b688> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a831c <__cxa_atexit@plt+0x9b690> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15cbe08 <__cxa_atexit@plt+0x15bf17c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #52, 20 @ 0x34000 │ │ │ │ + tsteq r0, #36, 24 @ 0x2400 │ │ │ │ + rsceq r4, lr, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi a65b4 <__cxa_atexit@plt+0x99928> │ │ │ │ - ldr r7, [pc, #48] @ a65c8 <__cxa_atexit@plt+0x9993c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #40] @ a65cc <__cxa_atexit@plt+0x99940> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #2 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r7, [pc, #20] @ a65d0 <__cxa_atexit@plt+0x99944> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r0, #8, 20 @ 0x8000 │ │ │ │ - rsceq r6, lr, #180, 4 @ 0x4000000b │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ a65ec <__cxa_atexit@plt+0x99960> │ │ │ │ + bhi a838c <__cxa_atexit@plt+0x9b700> │ │ │ │ + ldr r2, [pc, #80] @ a8398 <__cxa_atexit@plt+0x9b70c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq a8384 <__cxa_atexit@plt+0x9b6f8> │ │ │ │ + ldr r3, [pc, #60] @ a839c <__cxa_atexit@plt+0x9b710> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff754 <__cxa_atexit@plt+0x3f2ac8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a660c <__cxa_atexit@plt+0x99980> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - tsteq r0, #152, 18 @ 0x260000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ a6630 <__cxa_atexit@plt+0x999a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - tsteq r0, #116, 18 @ 0x1d0000 │ │ │ │ - rsceq r5, lr, #168, 26 @ 0x2a00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi a6690 <__cxa_atexit@plt+0x99a04> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq a6688 <__cxa_atexit@plt+0x999fc> │ │ │ │ - ldr r8, [pc, #48] @ a6698 <__cxa_atexit@plt+0x99a0c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #44] @ a669c <__cxa_atexit@plt+0x99a10> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #40] @ a66a0 <__cxa_atexit@plt+0x99a14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, sl │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbcseq fp, r0, #-1879048180 @ 0x9000000c │ │ │ │ - rsceq r5, lr, #116, 26 @ 0x1d00 │ │ │ │ - tsteq r0, #188, 16 @ 0xbc0000 │ │ │ │ - rsceq r6, lr, #232, 2 @ 0x3a │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a6708 <__cxa_atexit@plt+0x99a7c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq a6700 <__cxa_atexit@plt+0x99a74> │ │ │ │ - ldr r3, [pc, #56] @ a6710 <__cxa_atexit@plt+0x99a84> │ │ │ │ + tst r7, #3 │ │ │ │ + beq a8384 <__cxa_atexit@plt+0x9b6f8> │ │ │ │ + ldr r3, [pc, #40] @ a83a0 <__cxa_atexit@plt+0x9b714> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ a6714 <__cxa_atexit@plt+0x99a88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ a6718 <__cxa_atexit@plt+0x99a8c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ a671c <__cxa_atexit@plt+0x99a90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r6, lr, #152, 2 @ 0x26 │ │ │ │ - tsteq r0, #72, 16 @ 0x480000 │ │ │ │ - rsceq r6, lr, #124, 2 │ │ │ │ - rsceq r6, lr, #108, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq r4, lr, #28, 4 @ 0xc0000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ a6740 <__cxa_atexit@plt+0x99ab4> │ │ │ │ + ldr r3, [pc, #44] @ a83e4 <__cxa_atexit@plt+0x9b758> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff7cc <__cxa_atexit@plt+0x3f2b40> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r6, lr, #72, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ a6778 <__cxa_atexit@plt+0x99aec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ a677c <__cxa_atexit@plt+0x99af0> │ │ │ │ + tst r7, #3 │ │ │ │ + beq a83dc <__cxa_atexit@plt+0x9b750> │ │ │ │ + ldr r3, [pc, #24] @ a83e8 <__cxa_atexit@plt+0x9b75c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ a6780 <__cxa_atexit@plt+0x99af4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r6, lr, #24, 2 │ │ │ │ - rsceq r6, lr, #8, 2 │ │ │ │ - rsceq r6, lr, #252 @ 0xfc │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r4, lr, #212, 2 @ 0x35 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a67a8 <__cxa_atexit@plt+0x99b1c> │ │ │ │ + ldr r3, [pc, #12] @ a840c <__cxa_atexit@plt+0x9b780> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a6810 <__cxa_atexit@plt+0x99b84> │ │ │ │ - ldr lr, [pc, #80] @ a6828 <__cxa_atexit@plt+0x99b9c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #68] @ a682c <__cxa_atexit@plt+0x99ba0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r0, r6, #17 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ a6830 <__cxa_atexit@plt+0x99ba4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r0, #136, 14 @ 0x2200000 │ │ │ │ - tsteq r0, #124, 14 @ 0x1f00000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a688c <__cxa_atexit@plt+0x99c00> │ │ │ │ - ldr r8, [pc, #76] @ a68a4 <__cxa_atexit@plt+0x99c18> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ a68a8 <__cxa_atexit@plt+0x99c1c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldmdb r5, {r1, r2, r7} │ │ │ │ - sub r0, r6, #17 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ a68ac <__cxa_atexit@plt+0x99c20> │ │ │ │ + rsceq r4, lr, #164, 2 @ 0x29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r4, lr, #68, 4 @ 0x40000004 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8488 <__cxa_atexit@plt+0x9b7fc> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [pc, #56] @ a8490 <__cxa_atexit@plt+0x9b804> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a8478 <__cxa_atexit@plt+0x9b7ec> │ │ │ │ + ldr r3, [pc, #36] @ a8494 <__cxa_atexit@plt+0x9b808> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r0, #8, 14 @ 0x200000 │ │ │ │ - tsteq r0, #4, 14 @ 0x100000 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a6944 <__cxa_atexit@plt+0x99cb8> │ │ │ │ - ldr r3, [pc, #132] @ a6954 <__cxa_atexit@plt+0x99cc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a6934 <__cxa_atexit@plt+0x99ca8> │ │ │ │ - ldr r2, [pc, #116] @ a6958 <__cxa_atexit@plt+0x99ccc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-8]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a6928 <__cxa_atexit@plt+0x99c9c> │ │ │ │ - ldr r2, [pc, #92] @ a695c <__cxa_atexit@plt+0x99cd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a6928 <__cxa_atexit@plt+0x99c9c> │ │ │ │ - ldr r7, [pc, #68] @ a6960 <__cxa_atexit@plt+0x99cd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b a7d78 <__cxa_atexit@plt+0x9b0ec> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a6964 <__cxa_atexit@plt+0x99cd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - tsteq r0, #124, 12 @ 0x7c00000 │ │ │ │ - rsceq r5, lr, #124, 30 @ 0x1f0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ a69c8 <__cxa_atexit@plt+0x99d3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a69bc <__cxa_atexit@plt+0x99d30> │ │ │ │ - ldr r2, [pc, #56] @ a69cc <__cxa_atexit@plt+0x99d40> │ │ │ │ + @ instruction: 0xfffffbfc │ │ │ │ + @ instruction: 0xfffffc08 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8528 <__cxa_atexit@plt+0x9b89c> │ │ │ │ + ldr r2, [pc, #124] @ a8544 <__cxa_atexit@plt+0x9b8b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r3] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ a8548 <__cxa_atexit@plt+0x9b8bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq a69bc <__cxa_atexit@plt+0x99d30> │ │ │ │ - ldr r7, [pc, #32] @ a69d0 <__cxa_atexit@plt+0x99d44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + beq a851c <__cxa_atexit@plt+0x9b890> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a8530 <__cxa_atexit@plt+0x9b8a4> │ │ │ │ + ldr r3, [pc, #76] @ a854c <__cxa_atexit@plt+0x9b8c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4] │ │ │ │ + strh r7, [r6, #8] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - tsteq r0, #232, 10 @ 0x3a000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + tsteq r0, #84, 20 @ 0x54000 │ │ │ │ + tsteq r0, #200, 30 @ 0x320 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #52] @ a6a18 <__cxa_atexit@plt+0x99d8c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a858c <__cxa_atexit@plt+0x9b900> │ │ │ │ + ldr r2, [pc, #36] @ a8598 <__cxa_atexit@plt+0x9b90c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #84, 30 @ 0x150 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a85cc <__cxa_atexit@plt+0x9b940> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a85d4 <__cxa_atexit@plt+0x9b948> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15cbe08 <__cxa_atexit@plt+0x15bf17c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r0, #108, 18 @ 0x1b0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8654 <__cxa_atexit@plt+0x9b9c8> │ │ │ │ + ldr r2, [pc, #124] @ a8670 <__cxa_atexit@plt+0x9b9e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ a8674 <__cxa_atexit@plt+0x9b9e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq a6a0c <__cxa_atexit@plt+0x99d80> │ │ │ │ - ldr r7, [pc, #28] @ a6a1c <__cxa_atexit@plt+0x99d90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + beq a8648 <__cxa_atexit@plt+0x9b9bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a865c <__cxa_atexit@plt+0x9b9d0> │ │ │ │ + ldr r3, [pc, #76] @ a8678 <__cxa_atexit@plt+0x9b9ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4] │ │ │ │ + strh r7, [r6, #8] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r0, #152, 10 @ 0x26000000 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + tsteq r0, #40, 18 @ 0xa0000 │ │ │ │ + tsteq r0, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a6a3c <__cxa_atexit@plt+0x99db0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a86b8 <__cxa_atexit@plt+0x9ba2c> │ │ │ │ + ldr r2, [pc, #36] @ a86c4 <__cxa_atexit@plt+0x9ba38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #104, 10 @ 0x1a000000 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a6ad4 <__cxa_atexit@plt+0x99e48> │ │ │ │ - ldr r3, [pc, #132] @ a6ae4 <__cxa_atexit@plt+0x99e58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a6ac4 <__cxa_atexit@plt+0x99e38> │ │ │ │ - ldr r2, [pc, #116] @ a6ae8 <__cxa_atexit@plt+0x99e5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #40, 28 @ 0x280 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a86f8 <__cxa_atexit@plt+0x9ba6c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a8700 <__cxa_atexit@plt+0x9ba74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15cbe08 <__cxa_atexit@plt+0x15bf17c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r0, #64, 16 @ 0x400000 │ │ │ │ + rsceq r3, lr, #184, 28 @ 0xb80 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #-8]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a6ab8 <__cxa_atexit@plt+0x99e2c> │ │ │ │ - ldr r2, [pc, #92] @ a6aec <__cxa_atexit@plt+0x99e60> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a8770 <__cxa_atexit@plt+0x9bae4> │ │ │ │ + ldr r2, [pc, #80] @ a877c <__cxa_atexit@plt+0x9baf0> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq a6ab8 <__cxa_atexit@plt+0x99e2c> │ │ │ │ - ldr r7, [pc, #68] @ a6af0 <__cxa_atexit@plt+0x99e64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + beq a8768 <__cxa_atexit@plt+0x9badc> │ │ │ │ + ldr r3, [pc, #60] @ a8780 <__cxa_atexit@plt+0x9baf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a8768 <__cxa_atexit@plt+0x9badc> │ │ │ │ + ldr r3, [pc, #40] @ a8784 <__cxa_atexit@plt+0x9baf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq r3, lr, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ a87c8 <__cxa_atexit@plt+0x9bb3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a87c0 <__cxa_atexit@plt+0x9bb34> │ │ │ │ + ldr r3, [pc, #24] @ a87cc <__cxa_atexit@plt+0x9bb40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r3, lr, #240, 26 @ 0x3c00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a87f0 <__cxa_atexit@plt+0x9bb64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r3, lr, #192, 26 @ 0x3000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r3, lr, #96, 28 @ 0x600 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a886c <__cxa_atexit@plt+0x9bbe0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [pc, #56] @ a8874 <__cxa_atexit@plt+0x9bbe8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a885c <__cxa_atexit@plt+0x9bbd0> │ │ │ │ + ldr r3, [pc, #36] @ a8878 <__cxa_atexit@plt+0x9bbec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b a7d78 <__cxa_atexit@plt+0x9b0ec> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a6af4 <__cxa_atexit@plt+0x99e68> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - tsteq r0, #236, 8 @ 0xec000000 │ │ │ │ - rsceq r5, lr, #240, 26 @ 0x3c00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ a6b58 <__cxa_atexit@plt+0x99ecc> │ │ │ │ + @ instruction: 0xfffff818 │ │ │ │ + @ instruction: 0xfffff824 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3ad4 <__cxa_atexit@plt+0x3e6e48> │ │ │ │ + rsceq r3, lr, #8, 28 @ 0x80 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov sl, r6 │ │ │ │ + sub r8, r5, #24 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi a89d8 <__cxa_atexit@plt+0x9bd4c> │ │ │ │ + ldr lr, [pc, #316] @ a89f4 <__cxa_atexit@plt+0x9bd68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r6, [r7, #15] │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r3, r6} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq a890c <__cxa_atexit@plt+0x9bc80> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne a891c <__cxa_atexit@plt+0x9bc90> │ │ │ │ + ldr r7, [pc, #252] @ a89f8 <__cxa_atexit@plt+0x9bd6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #248] @ a89fc <__cxa_atexit@plt+0x9bd70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #68 @ 0x44 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a89e4 <__cxa_atexit@plt+0x9bd58> │ │ │ │ + ldr r9, [pc, #204] @ a8a00 <__cxa_atexit@plt+0x9bd74> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr ip, [pc, #200] @ a8a04 <__cxa_atexit@plt+0x9bd78> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #196] @ a8a08 <__cxa_atexit@plt+0x9bd7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r5, #-16]! │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + sub lr, r6, #26 │ │ │ │ + stm r5, {r0, lr} │ │ │ │ + str ip, [r5, #8] │ │ │ │ + str r9, [sl, #4]! │ │ │ │ + sub ip, r6, #37 @ 0x25 │ │ │ │ + ldr r9, [pc, #148] @ a8a0c <__cxa_atexit@plt+0x9bd80> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r0, sl │ │ │ │ + ldr r2, [pc, #140] @ a8a10 <__cxa_atexit@plt+0x9bd84> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a6b4c <__cxa_atexit@plt+0x99ec0> │ │ │ │ - ldr r2, [pc, #56] @ a6b5c <__cxa_atexit@plt+0x99ed0> │ │ │ │ + str r2, [r0, #12]! │ │ │ │ + ldr lr, [pc, #132] @ a8a14 <__cxa_atexit@plt+0x9bd88> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #128] @ a8a18 <__cxa_atexit@plt+0x9bd8c> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a6b4c <__cxa_atexit@plt+0x99ec0> │ │ │ │ - ldr r7, [pc, #32] @ a6b60 <__cxa_atexit@plt+0x99ed4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + str r8, [sl, #64] @ 0x40 │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str r1, [sl, #52] @ 0x34 │ │ │ │ + str r3, [sl, #20] │ │ │ │ + str r9, [sl, #24] │ │ │ │ + str r0, [sl, #28] │ │ │ │ + str sl, [sl, #32] │ │ │ │ + ldr r0, [pc, #96] @ a8a1c <__cxa_atexit@plt+0x9bd90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [sl, #36] @ 0x24 │ │ │ │ + str ip, [sl, #40] @ 0x28 │ │ │ │ + mov r9, sl │ │ │ │ + str lr, [r9, #56]! @ 0x38 │ │ │ │ + str r2, [sl, #44]! @ 0x2c │ │ │ │ + ldr r8, [sp] │ │ │ │ + b c5210 <__cxa_atexit@plt+0xb8584> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, #68 @ 0x44 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + rsceq r3, lr, #76, 24 @ 0x4c00 │ │ │ │ + rsceq r3, lr, #68, 24 @ 0x4400 │ │ │ │ + @ instruction: 0xfffffb7c │ │ │ │ + andeq r0, r0, r4, lsl r2 │ │ │ │ + tsteq r0, #248, 10 @ 0x3e000000 │ │ │ │ + tsteq r0, #104, 22 @ 0x1a000 │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + @ instruction: 0xfffffc44 │ │ │ │ + tsteq r0, #132, 10 @ 0x21000000 │ │ │ │ + rsceq r3, lr, #124, 24 @ 0x7c00 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne a8a58 <__cxa_atexit@plt+0x9bdcc> │ │ │ │ + ldr r7, [pc, #220] @ a8b20 <__cxa_atexit@plt+0x9be94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r0, [pc, #212] @ a8b24 <__cxa_atexit@plt+0x9be98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - tsteq r0, #88, 8 @ 0x58000000 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #68 @ 0x44 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a8b14 <__cxa_atexit@plt+0x9be88> │ │ │ │ + ldr r9, [pc, #184] @ a8b28 <__cxa_atexit@plt+0x9be9c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr ip, [pc, #180] @ a8b2c <__cxa_atexit@plt+0x9bea0> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #176] @ a8b30 <__cxa_atexit@plt+0x9bea4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + sub lr, r6, #26 │ │ │ │ + stm r5, {r0, lr} │ │ │ │ + str ip, [r5, #8] │ │ │ │ + str r9, [sl, #4]! │ │ │ │ + sub ip, r6, #37 @ 0x25 │ │ │ │ + ldr r9, [pc, #128] @ a8b34 <__cxa_atexit@plt+0x9bea8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r0, sl │ │ │ │ + ldr r2, [pc, #120] @ a8b38 <__cxa_atexit@plt+0x9beac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #12]! │ │ │ │ + ldr lr, [pc, #112] @ a8b3c <__cxa_atexit@plt+0x9beb0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #108] @ a8b40 <__cxa_atexit@plt+0x9beb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [sl, #64] @ 0x40 │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str r1, [sl, #52] @ 0x34 │ │ │ │ + str r3, [sl, #20] │ │ │ │ + str r9, [sl, #24] │ │ │ │ + str r0, [sl, #28] │ │ │ │ + str sl, [sl, #32] │ │ │ │ + ldr r0, [pc, #76] @ a8b44 <__cxa_atexit@plt+0x9beb8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [sl, #36] @ 0x24 │ │ │ │ + str ip, [sl, #40] @ 0x28 │ │ │ │ + mov r9, sl │ │ │ │ + str lr, [r9, #56]! @ 0x38 │ │ │ │ + str r2, [sl, #44]! @ 0x2c │ │ │ │ + ldr r8, [sp] │ │ │ │ + b c5210 <__cxa_atexit@plt+0xb8584> │ │ │ │ + mov r3, #68 @ 0x44 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r3, lr, #4, 22 @ 0x1000 │ │ │ │ + rsceq r3, lr, #248, 20 @ 0xf8000 │ │ │ │ + @ instruction: 0xfffffa40 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + tsteq r0, #188, 8 @ 0xbc000000 │ │ │ │ + tsteq r0, #44, 20 @ 0x2c000 │ │ │ │ + @ instruction: 0xfffffae0 │ │ │ │ + @ instruction: 0xfffffc00 │ │ │ │ + @ instruction: 0xfffffb08 │ │ │ │ + tsteq r0, #72, 8 @ 0x48000000 │ │ │ │ + rsceq r3, lr, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #52] @ a6ba8 <__cxa_atexit@plt+0x99f1c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a8bac <__cxa_atexit@plt+0x9bf20> │ │ │ │ + ldr r8, [pc, #72] @ a8bb8 <__cxa_atexit@plt+0x9bf2c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #68] @ a8bbc <__cxa_atexit@plt+0x9bf30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #64] @ a8bc0 <__cxa_atexit@plt+0x9bf34> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + stmib r3, {r1, r7, r8} │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8c40 <__cxa_atexit@plt+0x9bfb4> │ │ │ │ + ldr r2, [pc, #124] @ a8c5c <__cxa_atexit@plt+0x9bfd0> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ a8c60 <__cxa_atexit@plt+0x9bfd4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq a6b9c <__cxa_atexit@plt+0x99f10> │ │ │ │ - ldr r7, [pc, #28] @ a6bac <__cxa_atexit@plt+0x99f20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + beq a8c34 <__cxa_atexit@plt+0x9bfa8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a8c48 <__cxa_atexit@plt+0x9bfbc> │ │ │ │ + ldr r3, [pc, #76] @ a8c64 <__cxa_atexit@plt+0x9bfd8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4] │ │ │ │ + strh r7, [r6, #8] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r0, #8, 8 @ 0x8000000 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + tsteq r0, #60, 6 @ 0xf0000000 │ │ │ │ + tsteq r0, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ a6bcc <__cxa_atexit@plt+0x99f40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a8ca4 <__cxa_atexit@plt+0x9c018> │ │ │ │ + ldr r2, [pc, #36] @ a8cb0 <__cxa_atexit@plt+0x9c024> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #216, 6 @ 0x60000003 │ │ │ │ - ldm r5, {r1, r7} │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a6c18 <__cxa_atexit@plt+0x99f8c> │ │ │ │ - ldr r2, [pc, #76] @ a6c34 <__cxa_atexit@plt+0x99fa8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #60, 16 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8ce4 <__cxa_atexit@plt+0x9c058> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a8cec <__cxa_atexit@plt+0x9c060> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15cbe08 <__cxa_atexit@plt+0x15bf17c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r0, #84, 4 @ 0x40000005 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8d6c <__cxa_atexit@plt+0x9c0e0> │ │ │ │ + ldr r2, [pc, #124] @ a8d88 <__cxa_atexit@plt+0x9c0fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ a8d8c <__cxa_atexit@plt+0x9c100> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq a6c10 <__cxa_atexit@plt+0x99f84> │ │ │ │ - ldr r2, [pc, #56] @ a6c38 <__cxa_atexit@plt+0x99fac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + beq a8d60 <__cxa_atexit@plt+0x9c0d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a8d74 <__cxa_atexit@plt+0x9c0e8> │ │ │ │ + ldr r3, [pc, #76] @ a8d90 <__cxa_atexit@plt+0x9c104> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4] │ │ │ │ + strh r7, [r6, #8] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ a6c3c <__cxa_atexit@plt+0x99fb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - rsceq r5, lr, #176, 24 @ 0xb000 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - sbcseq sl, r0, #48, 28 @ 0x300 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andseq r0, ip, r1 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + tsteq r0, #16, 4 │ │ │ │ + tsteq r0, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a6ca0 <__cxa_atexit@plt+0x9a014> │ │ │ │ - ldr r7, [pc, #68] @ a6cb4 <__cxa_atexit@plt+0x9a028> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq a6c94 <__cxa_atexit@plt+0x9a008> │ │ │ │ - ldr r7, [pc, #52] @ a6cb8 <__cxa_atexit@plt+0x9a02c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a8dd0 <__cxa_atexit@plt+0x9c144> │ │ │ │ + ldr r2, [pc, #36] @ a8ddc <__cxa_atexit@plt+0x9c150> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a6cbc <__cxa_atexit@plt+0x9a030> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #16, 14 @ 0x400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8e10 <__cxa_atexit@plt+0x9c184> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a8e18 <__cxa_atexit@plt+0x9c18c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15cbe08 <__cxa_atexit@plt+0x15bf17c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq r5, lr, #40, 24 @ 0x2800 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a6ce4 <__cxa_atexit@plt+0x9a058> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a6d0c <__cxa_atexit@plt+0x9a080> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a6d34 <__cxa_atexit@plt+0x9a0a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a6d5c <__cxa_atexit@plt+0x9a0d0> │ │ │ │ + tsteq r0, #40, 2 │ │ │ │ + rsceq r3, lr, #160, 14 @ 0x2800000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a8e88 <__cxa_atexit@plt+0x9c1fc> │ │ │ │ + ldr r2, [pc, #80] @ a8e94 <__cxa_atexit@plt+0x9c208> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq a8e80 <__cxa_atexit@plt+0x9c1f4> │ │ │ │ + ldr r3, [pc, #60] @ a8e98 <__cxa_atexit@plt+0x9c20c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #56] @ a6dac <__cxa_atexit@plt+0x9a120> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq a6da4 <__cxa_atexit@plt+0x9a118> │ │ │ │ - ldr r3, [pc, #32] @ a6db0 <__cxa_atexit@plt+0x9a124> │ │ │ │ + beq a8e80 <__cxa_atexit@plt+0x9c1f4> │ │ │ │ + ldr r3, [pc, #40] @ a8e9c <__cxa_atexit@plt+0x9c210> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a6dd8 <__cxa_atexit@plt+0x9a14c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq r3, lr, #32, 14 @ 0x800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ a8ee0 <__cxa_atexit@plt+0x9c254> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a6e00 <__cxa_atexit@plt+0x9a174> │ │ │ │ + tst r7, #3 │ │ │ │ + beq a8ed8 <__cxa_atexit@plt+0x9c24c> │ │ │ │ + ldr r3, [pc, #24] @ a8ee4 <__cxa_atexit@plt+0x9c258> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a6e28 <__cxa_atexit@plt+0x9a19c> │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r3, lr, #216, 12 @ 0xd800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a8f08 <__cxa_atexit@plt+0x9c27c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #48] @ 0x30 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #56] @ a6e78 <__cxa_atexit@plt+0x9a1ec> │ │ │ │ + b b6fc4 <__cxa_atexit@plt+0xaa338> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r3, lr, #168, 12 @ 0xa800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r3, lr, #72, 14 @ 0x1200000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8f84 <__cxa_atexit@plt+0x9c2f8> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [pc, #56] @ a8f8c <__cxa_atexit@plt+0x9c300> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - tst r7, #3 │ │ │ │ - beq a6e70 <__cxa_atexit@plt+0x9a1e4> │ │ │ │ - ldr r3, [pc, #32] @ a6e7c <__cxa_atexit@plt+0x9a1f0> │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a8f74 <__cxa_atexit@plt+0x9c2e8> │ │ │ │ + ldr r3, [pc, #36] @ a8f90 <__cxa_atexit@plt+0x9c304> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b a7d78 <__cxa_atexit@plt+0x9b0ec> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a6ea4 <__cxa_atexit@plt+0x9a218> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff100 │ │ │ │ + @ instruction: 0xfffff10c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3adc <__cxa_atexit@plt+0x3e6e50> │ │ │ │ + rsceq r3, lr, #240, 12 @ 0xf000000 │ │ │ │ + andeq r0, r7, sl, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8fec <__cxa_atexit@plt+0x9c360> │ │ │ │ + ldr lr, [pc, #40] @ a8ff4 <__cxa_atexit@plt+0x9c368> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + stmdb r5, {r0, r1, r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r3, lr, #164, 12 @ 0xa400000 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc a9284 <__cxa_atexit@plt+0x9c5f8> │ │ │ │ + mov sl, r6 │ │ │ │ + str r7, [sp] │ │ │ │ + stmib sp, {r4, fp} │ │ │ │ + ldr ip, [pc, #648] @ a92b4 <__cxa_atexit@plt+0x9c628> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr fp, [pc, #644] @ a92b8 <__cxa_atexit@plt+0x9c62c> │ │ │ │ + add fp, pc, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r7, [sp, #12] │ │ │ │ + sub r0, r2, #50 @ 0x32 │ │ │ │ + str r0, [r6, #28]! │ │ │ │ + ldmib r3, {r0, r1, lr} │ │ │ │ + ldr r9, [r3, #20] │ │ │ │ + str ip, [r6, #-24] @ 0xffffffe8 │ │ │ │ + sub r4, r6, #20 │ │ │ │ + stm r4, {r0, r9, lr} │ │ │ │ + stmdb r6, {r1, fp} │ │ │ │ + sub r1, r2, #30 │ │ │ │ + cmp r8, #0 │ │ │ │ + beq a9128 <__cxa_atexit@plt+0x9c49c> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne a9170 <__cxa_atexit@plt+0x9c4e4> │ │ │ │ + ldr r2, [pc, #616] @ a92e4 <__cxa_atexit@plt+0x9c658> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq a91b0 <__cxa_atexit@plt+0x9c524> │ │ │ │ + cmp r0, #2 │ │ │ │ + beq a9194 <__cxa_atexit@plt+0x9c508> │ │ │ │ + add r6, sl, #96 @ 0x60 │ │ │ │ + ldr r7, [sp] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a9298 <__cxa_atexit@plt+0x9c60c> │ │ │ │ + ldr r9, [pc, #568] @ a92e8 <__cxa_atexit@plt+0x9c65c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #564] @ a92ec <__cxa_atexit@plt+0x9c660> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ a6edc <__cxa_atexit@plt+0x9a250> │ │ │ │ + ldr r2, [pc, #560] @ a92f0 <__cxa_atexit@plt+0x9c664> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #12]! │ │ │ │ + sub r2, r6, #26 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r3, [sl, #32]! │ │ │ │ + sub r3, r6, #37 @ 0x25 │ │ │ │ + ldr lr, [pc, #532] @ a92f4 <__cxa_atexit@plt+0x9c668> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr fp, [pc, #528] @ a92f8 <__cxa_atexit@plt+0x9c66c> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + ldr r9, [pc, #504] @ a92fc <__cxa_atexit@plt+0x9c670> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r1, sl │ │ │ │ + str r9, [r1, #12]! │ │ │ │ + ldr ip, [pc, #492] @ a9300 <__cxa_atexit@plt+0x9c674> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r7, [sl, #8] │ │ │ │ + str r7, [sl, #52] @ 0x34 │ │ │ │ + ldr r7, [pc, #480] @ a9304 <__cxa_atexit@plt+0x9c678> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a9250 <__cxa_atexit@plt+0x9c5c4> │ │ │ │ + ldr lr, [pc, #432] @ a92e0 <__cxa_atexit@plt+0x9c654> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r6, [r5, #20] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + str lr, [sl, #32] │ │ │ │ + str r1, [sl, #36] @ 0x24 │ │ │ │ + add lr, sl, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r6, r7} │ │ │ │ + str r3, [sl, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [sl, #56] @ 0x38 │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + sub r7, r2, #23 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + ldr r2, [pc, #324] @ a92bc <__cxa_atexit@plt+0x9c630> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #60] @ 0x3c │ │ │ │ - tst r7, #3 │ │ │ │ - beq a6ed4 <__cxa_atexit@plt+0x9a248> │ │ │ │ - b a6ee8 <__cxa_atexit@plt+0x9a25c> │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq a91b0 <__cxa_atexit@plt+0x9c524> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne a91c4 <__cxa_atexit@plt+0x9c538> │ │ │ │ + ldr r7, [pc, #364] @ a9308 <__cxa_atexit@plt+0x9c67c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + ldr r0, [pc, #356] @ a930c <__cxa_atexit@plt+0x9c680> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldmib sp, {r4, fp} │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #124] @ a6f70 <__cxa_atexit@plt+0x9a2e4> │ │ │ │ + add r6, sl, #96 @ 0x60 │ │ │ │ + ldr r7, [sp] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a9298 <__cxa_atexit@plt+0x9c60c> │ │ │ │ + ldr r9, [pc, #228] @ a92c0 <__cxa_atexit@plt+0x9c634> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #224] @ a92c4 <__cxa_atexit@plt+0x9c638> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #220] @ a92c8 <__cxa_atexit@plt+0x9c63c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #12]! │ │ │ │ + sub r2, r6, #26 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r3, [sl, #32]! │ │ │ │ + sub r3, r6, #37 @ 0x25 │ │ │ │ + ldr lr, [pc, #192] @ a92cc <__cxa_atexit@plt+0x9c640> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr fp, [pc, #188] @ a92d0 <__cxa_atexit@plt+0x9c644> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + ldr r9, [pc, #164] @ a92d4 <__cxa_atexit@plt+0x9c648> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r1, sl │ │ │ │ + str r9, [r1, #12]! │ │ │ │ + ldr ip, [pc, #152] @ a92d8 <__cxa_atexit@plt+0x9c64c> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r7, [sl, #8] │ │ │ │ + str r7, [sl, #52] @ 0x34 │ │ │ │ + ldr r7, [pc, #140] @ a92dc <__cxa_atexit@plt+0x9c650> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r0, [sl, #64] @ 0x40 │ │ │ │ + str r2, [sl, #20] │ │ │ │ + str fp, [sl, #24] │ │ │ │ + str r1, [sl, #28] │ │ │ │ + str sl, [sl, #32] │ │ │ │ + str lr, [sl, #36] @ 0x24 │ │ │ │ + str r3, [sl, #40] @ 0x28 │ │ │ │ + mov r9, sl │ │ │ │ + str ip, [r9, #56]! @ 0x38 │ │ │ │ + str r7, [sl, #44]! @ 0x2c │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + ldmib sp, {r4, fp} │ │ │ │ + b c5210 <__cxa_atexit@plt+0xb8584> │ │ │ │ + mov r7, #56 @ 0x38 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + mov r7, #68 @ 0x44 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xffffed48 │ │ │ │ + @ instruction: 0xffffefbc │ │ │ │ + andeq r0, r0, r0, asr #6 │ │ │ │ + andeq r0, r0, r0, lsl #8 │ │ │ │ + @ instruction: 0xffffeee8 │ │ │ │ + tsteq r0, #80, 26 @ 0x1400 │ │ │ │ + tsteq r0, #52, 26 @ 0xd00 │ │ │ │ + tsteq r0, #204, 4 @ 0xc000000c │ │ │ │ + @ instruction: 0xffffef8c │ │ │ │ + @ instruction: 0xfffff0a8 │ │ │ │ + @ instruction: 0xffffefa8 │ │ │ │ + @ instruction: 0xfffff76c │ │ │ │ + muleq r0, ip, r2 │ │ │ │ + andeq r0, r0, ip, lsl #7 │ │ │ │ + @ instruction: 0xfffffb10 │ │ │ │ + tsteq r0, #124, 28 @ 0x7c0 │ │ │ │ + tsteq r0, #96, 28 @ 0x600 │ │ │ │ + tsteq r0, #248, 6 @ 0xe0000003 │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + rsceq r3, lr, #172, 6 @ 0xb0000002 │ │ │ │ + rsceq r3, lr, #160, 6 @ 0x80000002 │ │ │ │ + rsceq r3, lr, #140, 6 @ 0x30000002 │ │ │ │ + andeq r0, r0, r7, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne a9348 <__cxa_atexit@plt+0x9c6bc> │ │ │ │ + ldr r7, [pc, #216] @ a940c <__cxa_atexit@plt+0x9c780> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r0, [pc, #208] @ a9410 <__cxa_atexit@plt+0x9c784> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #68 @ 0x44 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a9400 <__cxa_atexit@plt+0x9c774> │ │ │ │ + ldr r9, [pc, #180] @ a9414 <__cxa_atexit@plt+0x9c788> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #176] @ a9418 <__cxa_atexit@plt+0x9c78c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #64] @ 0x40 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #64] @ 0x40 │ │ │ │ - tst r7, #3 │ │ │ │ - beq a6f5c <__cxa_atexit@plt+0x9a2d0> │ │ │ │ - ldr r2, [pc, #100] @ a6f74 <__cxa_atexit@plt+0x9a2e8> │ │ │ │ + ldr r1, [pc, #172] @ a941c <__cxa_atexit@plt+0x9c790> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #8]! │ │ │ │ + sub r1, r6, #26 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + sub r2, r6, #37 @ 0x25 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + ldr r9, [pc, #124] @ a9420 <__cxa_atexit@plt+0x9c794> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov lr, sl │ │ │ │ + str r9, [lr, #12]! │ │ │ │ + ldr ip, [pc, #112] @ a9424 <__cxa_atexit@plt+0x9c798> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str r0, [sl, #52] @ 0x34 │ │ │ │ + ldr r0, [pc, #100] @ a9428 <__cxa_atexit@plt+0x9c79c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [sl, #64] @ 0x40 │ │ │ │ + str r3, [sl, #20] │ │ │ │ + ldr r1, [pc, #88] @ a942c <__cxa_atexit@plt+0x9c7a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [sl, #24] │ │ │ │ + str lr, [sl, #28] │ │ │ │ + str sl, [sl, #32] │ │ │ │ + ldr r3, [pc, #72] @ a9430 <__cxa_atexit@plt+0x9c7a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [sl, #36] @ 0x24 │ │ │ │ + str r2, [sl, #40] @ 0x28 │ │ │ │ + mov r9, sl │ │ │ │ + str ip, [r9, #56]! @ 0x38 │ │ │ │ + str r0, [sl, #44]! @ 0x2c │ │ │ │ + b c5210 <__cxa_atexit@plt+0xb8584> │ │ │ │ + mov r3, #68 @ 0x44 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r3, lr, #20, 4 @ 0x40000001 │ │ │ │ + rsceq r3, lr, #8, 4 @ 0x80000000 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff860 │ │ │ │ + tsteq r0, #204, 22 @ 0x33000 │ │ │ │ + @ instruction: 0xfffff914 │ │ │ │ + @ instruction: 0xfffffa30 │ │ │ │ + @ instruction: 0xfffff930 │ │ │ │ + tsteq r0, #12, 2 │ │ │ │ + tsteq r0, #88, 22 @ 0x16000 │ │ │ │ + rsceq r3, lr, #88, 4 @ 0x80000005 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a9498 <__cxa_atexit@plt+0x9c80c> │ │ │ │ + ldr r8, [pc, #72] @ a94a4 <__cxa_atexit@plt+0x9c818> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #68] @ a94a8 <__cxa_atexit@plt+0x9c81c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #64] @ a94ac <__cxa_atexit@plt+0x9c820> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + stmib r3, {r1, r7, r8} │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffad4 │ │ │ │ + @ instruction: 0xfffff9c4 │ │ │ │ + @ instruction: 0xfffffb30 │ │ │ │ + rsceq r3, lr, #236, 2 @ 0x3b │ │ │ │ + andeq r0, r0, r7, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne a94e8 <__cxa_atexit@plt+0x9c85c> │ │ │ │ + ldr r7, [pc, #216] @ a95ac <__cxa_atexit@plt+0x9c920> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r0, [pc, #208] @ a95b0 <__cxa_atexit@plt+0x9c924> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #68 @ 0x44 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a95a0 <__cxa_atexit@plt+0x9c914> │ │ │ │ + ldr r9, [pc, #180] @ a95b4 <__cxa_atexit@plt+0x9c928> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #176] @ a95b8 <__cxa_atexit@plt+0x9c92c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #68] @ 0x44 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #68] @ 0x44 │ │ │ │ - tst r3, #3 │ │ │ │ - beq a6f64 <__cxa_atexit@plt+0x9a2d8> │ │ │ │ - ldr r2, [pc, #76] @ a6f78 <__cxa_atexit@plt+0x9a2ec> │ │ │ │ + ldr r1, [pc, #172] @ a95bc <__cxa_atexit@plt+0x9c930> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #8]! │ │ │ │ + sub r1, r6, #26 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + sub r2, r6, #37 @ 0x25 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + ldr r9, [pc, #124] @ a95c0 <__cxa_atexit@plt+0x9c934> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov lr, sl │ │ │ │ + str r9, [lr, #12]! │ │ │ │ + ldr ip, [pc, #112] @ a95c4 <__cxa_atexit@plt+0x9c938> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str r0, [sl, #52] @ 0x34 │ │ │ │ + ldr r0, [pc, #100] @ a95c8 <__cxa_atexit@plt+0x9c93c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [sl, #64] @ 0x40 │ │ │ │ + str r3, [sl, #20] │ │ │ │ + ldr r1, [pc, #88] @ a95cc <__cxa_atexit@plt+0x9c940> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [sl, #24] │ │ │ │ + str lr, [sl, #28] │ │ │ │ + str sl, [sl, #32] │ │ │ │ + ldr r3, [pc, #72] @ a95d0 <__cxa_atexit@plt+0x9c944> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [sl, #36] @ 0x24 │ │ │ │ + str r2, [sl, #40] @ 0x28 │ │ │ │ + mov r9, sl │ │ │ │ + str ip, [r9, #56]! @ 0x38 │ │ │ │ + str r0, [sl, #44]! @ 0x2c │ │ │ │ + b c5210 <__cxa_atexit@plt+0xb8584> │ │ │ │ + mov r3, #68 @ 0x44 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r3, lr, #116 @ 0x74 │ │ │ │ + rsceq r3, lr, #104 @ 0x68 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffebc4 │ │ │ │ + tsteq r0, #44, 20 @ 0x2c000 │ │ │ │ + @ instruction: 0xffffec78 │ │ │ │ + @ instruction: 0xffffed94 │ │ │ │ + @ instruction: 0xffffec94 │ │ │ │ + tsteq r0, #108, 30 @ 0x1b0 │ │ │ │ + tsteq r0, #184, 18 @ 0x2e0000 │ │ │ │ + rsceq r3, lr, #184 @ 0xb8 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a9638 <__cxa_atexit@plt+0x9c9ac> │ │ │ │ + ldr r8, [pc, #72] @ a9644 <__cxa_atexit@plt+0x9c9b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #68] @ a9648 <__cxa_atexit@plt+0x9c9bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #64] @ a964c <__cxa_atexit@plt+0x9c9c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + stmib r3, {r1, r7, r8} │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xffffee38 │ │ │ │ + @ instruction: 0xffffed28 │ │ │ │ + @ instruction: 0xffffee94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a968c <__cxa_atexit@plt+0x9ca00> │ │ │ │ + ldr r2, [pc, #40] @ a9694 <__cxa_atexit@plt+0x9ca08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #76] @ 0x4c │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #76] @ 0x4c │ │ │ │ - tst r7, #3 │ │ │ │ - beq a6f5c <__cxa_atexit@plt+0x9a2d0> │ │ │ │ - ldr r3, [pc, #52] @ a6f7c <__cxa_atexit@plt+0x9a2f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #80] @ 0x50 │ │ │ │ - str r7, [r5, #80] @ 0x50 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ a9698 <__cxa_atexit@plt+0x9ca0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 537cf4 <__cxa_atexit@plt+0x52b068> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + tsteq r0, #176, 16 @ 0xb00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #92] @ a6ff0 <__cxa_atexit@plt+0x9a364> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #68] @ 0x44 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #68] @ 0x44 │ │ │ │ - tst r7, #3 │ │ │ │ - beq a6fdc <__cxa_atexit@plt+0x9a350> │ │ │ │ - ldr r2, [pc, #68] @ a6ff4 <__cxa_atexit@plt+0x9a368> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a96d0 <__cxa_atexit@plt+0x9ca44> │ │ │ │ + ldr r2, [pc, #28] @ a96dc <__cxa_atexit@plt+0x9ca50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #12, 28 @ 0xc0 │ │ │ │ + rsceq r2, lr, #220, 30 @ 0x370 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a97a4 <__cxa_atexit@plt+0x9cb18> │ │ │ │ + ldr r2, [pc, #192] @ a97c8 <__cxa_atexit@plt+0x9cb3c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #76] @ 0x4c │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #76] @ 0x4c │ │ │ │ - tst r3, #3 │ │ │ │ - beq a6fe4 <__cxa_atexit@plt+0x9a358> │ │ │ │ - ldr r7, [pc, #44] @ a6ff8 <__cxa_atexit@plt+0x9a36c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq a9774 <__cxa_atexit@plt+0x9cae8> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne a977c <__cxa_atexit@plt+0x9caf0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [r5, #80] @ 0x50 │ │ │ │ - str r3, [r5, #80] @ 0x50 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a97b0 <__cxa_atexit@plt+0x9cb24> │ │ │ │ + ldr lr, [pc, #140] @ a97dc <__cxa_atexit@plt+0x9cb50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r3, {r1, r5} │ │ │ │ + ldr r0, [r3] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r7, [r2, #4] │ │ │ │ + str r5, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #76] @ a97d0 <__cxa_atexit@plt+0x9cb44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #68] @ a97d4 <__cxa_atexit@plt+0x9cb48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #60] @ a97d8 <__cxa_atexit@plt+0x9cb4c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #56] @ a7048 <__cxa_atexit@plt+0x9a3bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #76] @ 0x4c │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #76] @ 0x4c │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7040 <__cxa_atexit@plt+0x9a3b4> │ │ │ │ - ldr r3, [pc, #32] @ a704c <__cxa_atexit@plt+0x9a3c0> │ │ │ │ + ldr r3, [pc, #20] @ a97cc <__cxa_atexit@plt+0x9cb40> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #80] @ 0x50 │ │ │ │ - str r7, [r5, #80] @ 0x50 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + tsteq r0, #64, 26 @ 0x1000 │ │ │ │ + tsteq r0, #56, 26 @ 0xe00 │ │ │ │ + @ instruction: 0xfffff864 │ │ │ │ + rsceq r2, lr, #224, 28 @ 0xe00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a983c <__cxa_atexit@plt+0x9cbb0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a9864 <__cxa_atexit@plt+0x9cbd8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #108] @ a988c <__cxa_atexit@plt+0x9cc00> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a7074 <__cxa_atexit@plt+0x9a3e8> │ │ │ │ + ldr r7, [pc, #60] @ a9880 <__cxa_atexit@plt+0x9cbf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #52] @ a9884 <__cxa_atexit@plt+0x9cbf8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #44] @ a9888 <__cxa_atexit@plt+0x9cbfc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + ldr r3, [pc, #16] @ a987c <__cxa_atexit@plt+0x9cbf0> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #80] @ 0x50 │ │ │ │ - str r7, [r5, #80] @ 0x50 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a709c <__cxa_atexit@plt+0x9a410> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + tsteq r0, #128, 24 @ 0x8000 │ │ │ │ + tsteq r0, #120, 24 @ 0x7800 │ │ │ │ + @ instruction: 0xfffff794 │ │ │ │ + rsceq r2, lr, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a98b0 <__cxa_atexit@plt+0x9cc24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #84] @ 0x54 │ │ │ │ - str r7, [r5, #84] @ 0x54 │ │ │ │ + mov r8, r7 │ │ │ │ + b 537aac <__cxa_atexit@plt+0x52ae20> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r2, lr, #232, 26 @ 0x3a00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a9924 <__cxa_atexit@plt+0x9cc98> │ │ │ │ + ldr r6, [pc, #108] @ a994c <__cxa_atexit@plt+0x9ccc0> │ │ │ │ + add r6, pc, r6 │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #76] @ a7100 <__cxa_atexit@plt+0x9a474> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #88] @ 0x58 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #88] @ 0x58 │ │ │ │ - tst r7, #3 │ │ │ │ - beq a70ec <__cxa_atexit@plt+0x9a460> │ │ │ │ - ldr r2, [pc, #52] @ a7104 <__cxa_atexit@plt+0x9a478> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #104] @ 0x68 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #104] @ 0x68 │ │ │ │ - tst r3, #3 │ │ │ │ - beq a70f4 <__cxa_atexit@plt+0x9a468> │ │ │ │ + str r6, [r7, #4]! │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r7, #8] │ │ │ │ + add r6, r7, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a9934 <__cxa_atexit@plt+0x9cca8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #76] @ a9954 <__cxa_atexit@plt+0x9ccc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b a7148 <__cxa_atexit@plt+0x9a4bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r3, [pc, #20] @ a9950 <__cxa_atexit@plt+0x9ccc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0xfffff6ac │ │ │ │ + rsceq r2, lr, #68, 26 @ 0x1100 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a99a4 <__cxa_atexit@plt+0x9cd18> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #52] @ a99bc <__cxa_atexit@plt+0x9cd30> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ a713c <__cxa_atexit@plt+0x9a4b0> │ │ │ │ + ldr r3, [pc, #20] @ a99c0 <__cxa_atexit@plt+0x9cd34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff62c │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + rsceq r2, lr, #76, 24 @ 0x4c00 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + b a79cc <__cxa_atexit@plt+0x9ad40> │ │ │ │ + rsceq r2, lr, #56, 24 @ 0x3800 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a9a50 <__cxa_atexit@plt+0x9cdc4> │ │ │ │ + ldr r2, [pc, #84] @ a9a58 <__cxa_atexit@plt+0x9cdcc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #104] @ 0x68 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #104] @ 0x68 │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7134 <__cxa_atexit@plt+0x9a4a8> │ │ │ │ - b a7148 <__cxa_atexit@plt+0x9a4bc> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq a9a34 <__cxa_atexit@plt+0x9cda8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne a9a4c <__cxa_atexit@plt+0x9cdc0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - stmdalt r0, {r0, r1, r3, r4, r5, sl, ip, sp}^ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #116 @ 0x74 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc a7278 <__cxa_atexit@plt+0x9a5ec> │ │ │ │ + ldr r3, [pc, #32] @ a9a5c <__cxa_atexit@plt+0x9cdd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov sl, r7 │ │ │ │ + b a79cc <__cxa_atexit@plt+0x9ad40> │ │ │ │ + b 15e0b3c <__cxa_atexit@plt+0x15d3eb0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + tsteq r0, #0, 10 │ │ │ │ + rsceq r2, lr, #188, 22 @ 0x2f000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a9a94 <__cxa_atexit@plt+0x9ce08> │ │ │ │ + ldr r3, [pc, #28] @ a9a9c <__cxa_atexit@plt+0x9ce10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov sl, r7 │ │ │ │ + b a79cc <__cxa_atexit@plt+0x9ad40> │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 15e0b3c <__cxa_atexit@plt+0x15d3eb0> │ │ │ │ + tsteq r0, #188, 8 @ 0xbc000000 │ │ │ │ + rsceq r2, lr, #48, 24 @ 0x3000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a9ae8 <__cxa_atexit@plt+0x9ce5c> │ │ │ │ + ldr r7, [pc, #52] @ a9afc <__cxa_atexit@plt+0x9ce70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a9adc <__cxa_atexit@plt+0x9ce50> │ │ │ │ + mov r7, r8 │ │ │ │ + b a9b10 <__cxa_atexit@plt+0x9ce84> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ a9b00 <__cxa_atexit@plt+0x9ce74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq r2, lr, #4, 24 @ 0x400 │ │ │ │ + rsceq r2, lr, #208, 22 @ 0x34000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr fp, [pc, #288] @ a7288 <__cxa_atexit@plt+0x9a5fc> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr sl, [r5, #48] @ 0x30 │ │ │ │ - ldr ip, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - str r7, [sp, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r6, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r2, r8, lr} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #112 @ 0x70 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a9c64 <__cxa_atexit@plt+0x9cfd8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr sl, [r7, #47] @ 0x2f │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r7, [r7, #55] @ 0x37 │ │ │ │ + ldr lr, [pc, #260] @ a9c70 <__cxa_atexit@plt+0x9cfe4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + ldr r0, [pc, #252] @ a9c74 <__cxa_atexit@plt+0x9cfe8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + sub r0, r6, #90 @ 0x5a │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #236] @ a9c78 <__cxa_atexit@plt+0x9cfec> │ │ │ │ + add r0, pc, r0 │ │ │ │ str r0, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - ldr fp, [r5, #60] @ 0x3c │ │ │ │ - ldr r8, [r5, #64] @ 0x40 │ │ │ │ - ldr r2, [r5, #68] @ 0x44 │ │ │ │ - ldr r6, [r5, #72] @ 0x48 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - add ip, r5, #76 @ 0x4c │ │ │ │ - ldm ip, {r0, r1, ip} │ │ │ │ - str r4, [sp, #16] │ │ │ │ - ldr r4, [r5, #88] @ 0x58 │ │ │ │ - ldr r6, [r5, #92] @ 0x5c │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r6, [r5, #96] @ 0x60 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr lr, [r5, #104] @ 0x68 │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - add sl, r3, #40 @ 0x28 │ │ │ │ - stm sl, {r6, r7, fp} │ │ │ │ - str r8, [r3, #52] @ 0x34 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str ip, [r3, #68] @ 0x44 │ │ │ │ - str r4, [r3, #72] @ 0x48 │ │ │ │ - str lr, [r3, #76] @ 0x4c │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - str r6, [r3, #80] @ 0x50 │ │ │ │ - add lr, r3, #84 @ 0x54 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - ldr r7, [r5, #100] @ 0x64 │ │ │ │ - ldr r4, [r5, #108] @ 0x6c │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r6, [r3, #100] @ 0x64 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r3, #104] @ 0x68 │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r6, [r3, #108] @ 0x6c │ │ │ │ + ldr r0, [pc, #228] @ a9c7c <__cxa_atexit@plt+0x9cff0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + sub lr, r6, #107 @ 0x6b │ │ │ │ + sub r0, r6, #83 @ 0x53 │ │ │ │ + sub r8, r6, #67 @ 0x43 │ │ │ │ + str r8, [r3, #64] @ 0x40 │ │ │ │ + ldr r1, [pc, #204] @ a9c80 <__cxa_atexit@plt+0x9cff4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + ldr r1, [pc, #196] @ a9c84 <__cxa_atexit@plt+0x9cff8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r8, r1, #3 │ │ │ │ + ldr r2, [pc, #188] @ a9c88 <__cxa_atexit@plt+0x9cffc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r9, fp │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr ip, [r5, #16] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str ip, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str fp, [r3, #24] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + str r1, [r3, #100] @ 0x64 │ │ │ │ + str sl, [r3, #104] @ 0x68 │ │ │ │ + ldr r1, [sp] │ │ │ │ + str r1, [r3, #108] @ 0x6c │ │ │ │ str r7, [r3, #112] @ 0x70 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ - sub r7, r9, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #112]! @ 0x70 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - mov r6, r9 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ + str lr, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + str r2, [r3, #80] @ 0x50 │ │ │ │ + str r8, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #55 @ 0x37 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov fp, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #116 @ 0x74 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #172, 28 @ 0xac0 │ │ │ │ - rsceq r5, lr, #104, 12 @ 0x6800000 │ │ │ │ + mov r3, #112 @ 0x70 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffb80 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + tsteq r0, #168, 6 @ 0xa0000002 │ │ │ │ + tsteq r0, #184, 8 @ 0xb8000000 │ │ │ │ + rsceq r2, lr, #192, 16 @ 0xc00000 │ │ │ │ + rsceq r2, lr, #0, 18 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a9d00 <__cxa_atexit@plt+0x9d074> │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi a9d18 <__cxa_atexit@plt+0x9d08c> │ │ │ │ + ldr r7, [pc, #116] @ a9d3c <__cxa_atexit@plt+0x9d0b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + ldr r7, [pc, #100] @ a9d40 <__cxa_atexit@plt+0x9d0b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + tst r3, #3 │ │ │ │ + beq a9cf4 <__cxa_atexit@plt+0x9d068> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + b a9b10 <__cxa_atexit@plt+0x9ce84> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ a9d4c <__cxa_atexit@plt+0x9d0c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ a9d44 <__cxa_atexit@plt+0x9d0b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ a9d48 <__cxa_atexit@plt+0x9d0bc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + tsteq r0, #8, 16 @ 0x80000 │ │ │ │ + rsceq r2, lr, #212, 18 @ 0x350000 │ │ │ │ + tsteq r0, #188, 14 @ 0x2f00000 │ │ │ │ + rsceq r2, lr, #244, 18 @ 0x3d0000 │ │ │ │ + rsceq r2, lr, #160, 18 @ 0x280000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a72f0 <__cxa_atexit@plt+0x9a664> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq a72e8 <__cxa_atexit@plt+0x9a65c> │ │ │ │ - ldr r3, [pc, #56] @ a72f8 <__cxa_atexit@plt+0x9a66c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ a72fc <__cxa_atexit@plt+0x9a670> │ │ │ │ + bhi a9dd0 <__cxa_atexit@plt+0x9d144> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a9de4 <__cxa_atexit@plt+0x9d158> │ │ │ │ + ldr r7, [pc, #132] @ a9e10 <__cxa_atexit@plt+0x9d184> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ a7300 <__cxa_atexit@plt+0x9a674> │ │ │ │ + ldr r3, [pc, #128] @ a9e14 <__cxa_atexit@plt+0x9d188> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #32] @ a7304 <__cxa_atexit@plt+0x9a678> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + ldr r7, [pc, #108] @ a9e18 <__cxa_atexit@plt+0x9d18c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + tst r3, #3 │ │ │ │ + beq a9dc4 <__cxa_atexit@plt+0x9d138> │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b a9b10 <__cxa_atexit@plt+0x9ce84> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #80] @ a9e28 <__cxa_atexit@plt+0x9d19c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #48] @ a9e1c <__cxa_atexit@plt+0x9d190> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #44] @ a9e20 <__cxa_atexit@plt+0x9d194> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #36] @ a9e24 <__cxa_atexit@plt+0x9d198> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r5, lr, #140, 10 @ 0x23000000 │ │ │ │ - tsteq r0, #96, 24 @ 0x6000 │ │ │ │ - rsceq r5, lr, #112, 10 @ 0x1c000000 │ │ │ │ - rsceq r5, lr, #216, 10 @ 0x36000000 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + tsteq r0, #168, 2 @ 0x2a │ │ │ │ + tsteq r0, #56, 14 @ 0xe00000 │ │ │ │ + rsceq r2, lr, #8, 18 @ 0x20000 │ │ │ │ + tsteq r0, #240, 12 @ 0xf000000 │ │ │ │ + tsteq r0, #60, 2 │ │ │ │ + rsceq r2, lr, #52, 18 @ 0xd0000 │ │ │ │ + rsceq r2, lr, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ a7348 <__cxa_atexit@plt+0x9a6bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ a734c <__cxa_atexit@plt+0x9a6c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #36] @ a7350 <__cxa_atexit@plt+0x9a6c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, r2, #3 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #20] @ a7354 <__cxa_atexit@plt+0x9a6c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, lr, #248, 4 @ 0x8000000f │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r5, lr, #120, 10 @ 0x1e000000 │ │ │ │ - rsceq r5, lr, #100, 10 @ 0x19000000 │ │ │ │ - rsceq r5, lr, #120, 10 @ 0x1e000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #116 @ 0x74 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a74c0 <__cxa_atexit@plt+0x9a834> │ │ │ │ - ldr ip, [pc, #336] @ a74d0 <__cxa_atexit@plt+0x9a844> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, #332] @ a74d4 <__cxa_atexit@plt+0x9a848> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #328] @ a74d8 <__cxa_atexit@plt+0x9a84c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - mov r2, #51200 @ 0xc800 │ │ │ │ - str r2, [r3, #112] @ 0x70 │ │ │ │ - mov r2, #2000 @ 0x7d0 │ │ │ │ - str r2, [r3, #108] @ 0x6c │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r3, #104] @ 0x68 │ │ │ │ - mov r1, #2048 @ 0x800 │ │ │ │ - str r1, [r3, #100] @ 0x64 │ │ │ │ - mov r9, #30 │ │ │ │ - mov r1, #952 @ 0x3b8 │ │ │ │ - orr r1, r1, #2048 @ 0x800 │ │ │ │ - ldr r8, [pc, #276] @ a74dc <__cxa_atexit@plt+0x9a850> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r0, r8, #2 │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #260] @ a74e0 <__cxa_atexit@plt+0x9a854> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #248] @ a74e4 <__cxa_atexit@plt+0x9a858> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #236] @ a74e8 <__cxa_atexit@plt+0x9a85c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #228] @ a74ec <__cxa_atexit@plt+0x9a860> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #16 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi a9edc <__cxa_atexit@plt+0x9d250> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a9ec8 <__cxa_atexit@plt+0x9d23c> │ │ │ │ + ldr r7, [pc, #180] @ a9f14 <__cxa_atexit@plt+0x9d288> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [pc, #176] @ a9f18 <__cxa_atexit@plt+0x9d28c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a9ee4 <__cxa_atexit@plt+0x9d258> │ │ │ │ + ldr r7, [pc, #140] @ a9f1c <__cxa_atexit@plt+0x9d290> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r0, [r3, #28] │ │ │ │ - ldr r8, [pc, #220] @ a74f0 <__cxa_atexit@plt+0x9a864> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #176] @ a74cc <__cxa_atexit@plt+0x9a840> │ │ │ │ - str ip, [r3, #68] @ 0x44 │ │ │ │ - str sl, [r3, #72] @ 0x48 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ - add sl, r3, #80 @ 0x50 │ │ │ │ - stm sl, {r0, r1, r9} │ │ │ │ - str r2, [r3, #92] @ 0x5c │ │ │ │ - str r2, [r3, #96] @ 0x60 │ │ │ │ - ldr r9, [pc, #184] @ a74f4 <__cxa_atexit@plt+0x9a868> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str lr, [r3, #116] @ 0x74 │ │ │ │ - ldr r2, [pc, #176] @ a74f8 <__cxa_atexit@plt+0x9a86c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [pc, #136] @ a9f20 <__cxa_atexit@plt+0x9d294> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #168] @ a74fc <__cxa_atexit@plt+0x9a870> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - ldr r0, [pc, #160] @ a7500 <__cxa_atexit@plt+0x9a874> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r2, r0, #2 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - ldr r0, [pc, #148] @ a7504 <__cxa_atexit@plt+0x9a878> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r2, r0, #2 │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #136] @ a7508 <__cxa_atexit@plt+0x9a87c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r2, r0, #2 │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [pc, #116] @ a9f24 <__cxa_atexit@plt+0x9d298> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r2, r7, #1 │ │ │ │ - str r2, [r3, #32] │ │ │ │ - add r2, r8, #2 │ │ │ │ - str r2, [r3, #24] │ │ │ │ - add r2, r9, #2 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add r7, lr, #1 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - sub r7, r6, #111 @ 0x6f │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + tst r2, #3 │ │ │ │ + beq a9ed0 <__cxa_atexit@plt+0x9d244> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b a9b10 <__cxa_atexit@plt+0x9ce84> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #116 @ 0x74 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - cdpcc 8, 8, cr7, cr6, cr0, {2} │ │ │ │ - rsceq r5, lr, #72, 10 @ 0x12000000 │ │ │ │ - rsceq r5, lr, #68, 10 @ 0x11000000 │ │ │ │ - tsteq r0, #132, 24 @ 0x8400 │ │ │ │ - tsteq r0, #168, 22 @ 0x2a000 │ │ │ │ - tsteq r0, #144, 22 @ 0x24000 │ │ │ │ - tsteq r0, #56, 24 @ 0x3800 │ │ │ │ - tsteq r0, #80, 22 @ 0x14000 │ │ │ │ - rsceq r5, lr, #100, 8 @ 0x64000000 │ │ │ │ - rsceq r5, lr, #84, 8 @ 0x54000000 │ │ │ │ - rsceq r5, lr, #40, 8 @ 0x28000000 │ │ │ │ - rsceq r5, lr, #140, 8 @ 0x8c000000 │ │ │ │ - rsceq r5, lr, #212, 6 @ 0x50000003 │ │ │ │ - rsceq r5, lr, #92, 8 @ 0x5c000000 │ │ │ │ - rsceq r5, lr, #4, 8 @ 0x4000000 │ │ │ │ - rsceq r5, lr, #240, 6 @ 0xc0000003 │ │ │ │ - rsceq r5, lr, #24, 8 @ 0x18000000 │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ a9f28 <__cxa_atexit@plt+0x9d29c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #56] @ a9f2c <__cxa_atexit@plt+0x9d2a0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r3, r5, #1 │ │ │ │ + ldr r5, [pc, #48] @ a9f30 <__cxa_atexit@plt+0x9d2a4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + tsteq r0, #196 @ 0xc4 │ │ │ │ + tsteq r0, #212 @ 0xd4 │ │ │ │ + @ instruction: 0xfffffc7c │ │ │ │ + tsteq r0, #80, 12 @ 0x5000000 │ │ │ │ + tsteq r0, #52, 12 @ 0x3400000 │ │ │ │ + rsceq r2, lr, #8, 16 @ 0x80000 │ │ │ │ + tsteq r0, #240, 10 @ 0x3c000000 │ │ │ │ + tsteq r0, #232, 10 @ 0x3a000000 │ │ │ │ + rsceq r2, lr, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi a7574 <__cxa_atexit@plt+0x9a8e8> │ │ │ │ + bhi a9f8c <__cxa_atexit@plt+0x9d300> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq a756c <__cxa_atexit@plt+0x9a8e0> │ │ │ │ - ldr r3, [pc, #60] @ a757c <__cxa_atexit@plt+0x9a8f0> │ │ │ │ + beq a9f84 <__cxa_atexit@plt+0x9d2f8> │ │ │ │ + ldr r3, [pc, #44] @ a9f94 <__cxa_atexit@plt+0x9d308> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ a7580 <__cxa_atexit@plt+0x9a8f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ a7584 <__cxa_atexit@plt+0x9a8f8> │ │ │ │ + ldr r2, [pc, #40] @ a9f98 <__cxa_atexit@plt+0x9d30c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ a7588 <__cxa_atexit@plt+0x9a8fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ + b 3f3aec <__cxa_atexit@plt+0x3e6e60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r5, lr, #12, 6 @ 0x30000000 │ │ │ │ - tsteq r0, #228, 18 @ 0x390000 │ │ │ │ - rsceq r5, lr, #240, 4 │ │ │ │ - rsceq r5, lr, #136, 6 @ 0x20000002 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + tsteq r0, #180, 30 @ 0x2d0 │ │ │ │ + rsceq r2, lr, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ a75b8 <__cxa_atexit@plt+0x9a92c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #20] @ a75bc <__cxa_atexit@plt+0x9a930> │ │ │ │ + ldr r7, [pc, #32] @ a9fd0 <__cxa_atexit@plt+0x9d344> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #12] @ a75c0 <__cxa_atexit@plt+0x9a934> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r5, lr, #252, 4 @ 0xc000000f │ │ │ │ - rsceq r5, lr, #240, 4 │ │ │ │ - rsceq r5, lr, #64, 6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #24] @ a9fd4 <__cxa_atexit@plt+0x9d348> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #16] @ a9fd8 <__cxa_atexit@plt+0x9d34c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + tsteq r0, #20, 10 @ 0x5000000 │ │ │ │ + tsteq r0, #12, 10 @ 0x3000000 │ │ │ │ + rsceq r2, lr, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #16] @ a75e8 <__cxa_atexit@plt+0x9a95c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ a75ec <__cxa_atexit@plt+0x9a960> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, lr, #52, 6 @ 0xd0000000 │ │ │ │ - rsceq r5, lr, #40, 6 @ 0xa0000000 │ │ │ │ - sbcseq sl, r0, #148, 8 @ 0x94000000 │ │ │ │ - andeq r0, r9, r3, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq sl, r0, #-922746880 @ 0xc9000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq sl, r0, #29360128 @ 0x1c00000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq sl, r0, #306184192 @ 0x12400000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r3, [pc, #12] @ a9ffc <__cxa_atexit@plt+0x9d370> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 537aac <__cxa_atexit@plt+0x52ae20> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ aa01c <__cxa_atexit@plt+0x9d390> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 537cf4 <__cxa_atexit@plt+0x52b068> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aa054 <__cxa_atexit@plt+0x9d3c8> │ │ │ │ + ldr r2, [pc, #28] @ aa060 <__cxa_atexit@plt+0x9d3d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #136, 8 @ 0x88000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi aa100 <__cxa_atexit@plt+0x9d474> │ │ │ │ + ldr r3, [pc, #172] @ aa130 <__cxa_atexit@plt+0x9d4a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq aa0e4 <__cxa_atexit@plt+0x9d458> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq aa110 <__cxa_atexit@plt+0x9d484> │ │ │ │ + sub r2, r3, #1 │ │ │ │ + ldr r1, [pc, #132] @ aa134 <__cxa_atexit@plt+0x9d4a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a76d8 <__cxa_atexit@plt+0x9aa4c> │ │ │ │ - ldr r7, [pc, #120] @ a76ec <__cxa_atexit@plt+0x9aa60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a76cc <__cxa_atexit@plt+0x9aa40> │ │ │ │ - ldr r2, [pc, #104] @ a76f0 <__cxa_atexit@plt+0x9aa64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a76c4 <__cxa_atexit@plt+0x9aa38> │ │ │ │ - ldr r2, [pc, #76] @ a76f4 <__cxa_atexit@plt+0x9aa68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a76c4 <__cxa_atexit@plt+0x9aa38> │ │ │ │ - b a7798 <__cxa_atexit@plt+0x9ab0c> │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq aa0f4 <__cxa_atexit@plt+0x9d468> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq aa120 <__cxa_atexit@plt+0x9d494> │ │ │ │ + sub r3, r1, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrlt r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a76f8 <__cxa_atexit@plt+0x9aa6c> │ │ │ │ + ldr r7, [pc, #48] @ aa138 <__cxa_atexit@plt+0x9d4ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - rsceq r5, lr, #128, 4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + b aa0a8 <__cxa_atexit@plt+0x9d41c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b aa0d0 <__cxa_atexit@plt+0x9d444> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + rsceq r2, lr, #72, 14 @ 0x1200000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ a7750 <__cxa_atexit@plt+0x9aac4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aa1a8 <__cxa_atexit@plt+0x9d51c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #100] @ aa1c8 <__cxa_atexit@plt+0x9d53c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7748 <__cxa_atexit@plt+0x9aabc> │ │ │ │ - ldr r3, [pc, #40] @ a7754 <__cxa_atexit@plt+0x9aac8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7748 <__cxa_atexit@plt+0x9aabc> │ │ │ │ - b a7798 <__cxa_atexit@plt+0x9ab0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ a778c <__cxa_atexit@plt+0x9ab00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7784 <__cxa_atexit@plt+0x9aaf8> │ │ │ │ - b a7798 <__cxa_atexit@plt+0x9ab0c> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq aa19c <__cxa_atexit@plt+0x9d510> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r1, #3 │ │ │ │ + beq aa1b8 <__cxa_atexit@plt+0x9d52c> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + add r3, r5, #12 │ │ │ │ + cmp r2, r7 │ │ │ │ + ldrge r7, [r5, #4] │ │ │ │ + ldrlt r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #156] @ a783c <__cxa_atexit@plt+0x9abb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq a781c <__cxa_atexit@plt+0x9ab90> │ │ │ │ - ldr r2, [pc, #132] @ a7840 <__cxa_atexit@plt+0x9abb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrh r1, [r3, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - strh r1, [r5, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq a781c <__cxa_atexit@plt+0x9ab90> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc a7828 <__cxa_atexit@plt+0x9ab9c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #84] @ a7844 <__cxa_atexit@plt+0x9abb8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - strh r1, [r6, #24] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - sub r7, r2, #18 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - tsteq r0, #4, 26 @ 0x100 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b aa15c <__cxa_atexit@plt+0x9d4d0> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b aa188 <__cxa_atexit@plt+0x9d4fc> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #124] @ a78d4 <__cxa_atexit@plt+0x9ac48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrh r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - strh r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a78bc <__cxa_atexit@plt+0x9ac30> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a78c4 <__cxa_atexit@plt+0x9ac38> │ │ │ │ - ldr lr, [pc, #80] @ a78d8 <__cxa_atexit@plt+0x9ac4c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - strh r2, [r6, #24] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - sub r7, r3, #18 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq aa204 <__cxa_atexit@plt+0x9d578> │ │ │ │ + sub r7, r0, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + movlt r3, r2 │ │ │ │ + bic r7, r3, #3 │ │ │ │ + add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r0, #108, 24 @ 0x6c00 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a7930 <__cxa_atexit@plt+0x9aca4> │ │ │ │ - ldr lr, [pc, #60] @ a793c <__cxa_atexit@plt+0x9acb0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldrh r1, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - strh r1, [r3, #24] │ │ │ │ - sub r7, r6, #18 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #244, 22 @ 0x3d000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b aa1ec <__cxa_atexit@plt+0x9d560> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a7984 <__cxa_atexit@plt+0x9acf8> │ │ │ │ - ldr r7, [pc, #52] @ a7998 <__cxa_atexit@plt+0x9ad0c> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi aa2a8 <__cxa_atexit@plt+0x9d61c> │ │ │ │ + ldr r7, [pc, #164] @ aa2d8 <__cxa_atexit@plt+0x9d64c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a7978 <__cxa_atexit@plt+0x9acec> │ │ │ │ - mov r7, r8 │ │ │ │ - b a79a8 <__cxa_atexit@plt+0x9ad1c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq aa28c <__cxa_atexit@plt+0x9d600> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aa2b8 <__cxa_atexit@plt+0x9d62c> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ aa2dc <__cxa_atexit@plt+0x9d650> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq aa29c <__cxa_atexit@plt+0x9d610> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq aa2c8 <__cxa_atexit@plt+0x9d63c> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ aa2e0 <__cxa_atexit@plt+0x9d654> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a799c <__cxa_atexit@plt+0x9ad10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r4, lr, #216, 30 @ 0x360 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #132] @ a7a34 <__cxa_atexit@plt+0x9ada8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq a7a14 <__cxa_atexit@plt+0x9ad88> │ │ │ │ - ldr r2, [pc, #112] @ a7a38 <__cxa_atexit@plt+0x9adac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrh r1, [r3, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - strh r1, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq a7a14 <__cxa_atexit@plt+0x9ad88> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc a7a20 <__cxa_atexit@plt+0x9ad94> │ │ │ │ - strh r1, [r6, #16] │ │ │ │ - ldr r1, [pc, #64] @ a7a3c <__cxa_atexit@plt+0x9adb0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #52] @ aa2e4 <__cxa_atexit@plt+0x9d658> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq r0, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + bic r2, r9, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b aa250 <__cxa_atexit@plt+0x9d5c4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b aa270 <__cxa_atexit@plt+0x9d5e4> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + tsteq r0, #64, 30 @ 0x100 │ │ │ │ + rsceq r2, lr, #164, 10 @ 0x29000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ a7abc <__cxa_atexit@plt+0x9ae30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrh r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - strh r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7aa4 <__cxa_atexit@plt+0x9ae18> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a7aac <__cxa_atexit@plt+0x9ae20> │ │ │ │ - ldr lr, [pc, #64] @ a7ac0 <__cxa_atexit@plt+0x9ae34> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - strh r2, [r6, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aa34c <__cxa_atexit@plt+0x9d6c0> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ aa36c <__cxa_atexit@plt+0x9d6e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq aa344 <__cxa_atexit@plt+0x9d6b8> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aa35c <__cxa_atexit@plt+0x9d6d0> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ aa370 <__cxa_atexit@plt+0x9d6e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r0, #120, 20 @ 0x78000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b aa308 <__cxa_atexit@plt+0x9d67c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b aa328 <__cxa_atexit@plt+0x9d69c> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + tsteq r0, #136, 28 @ 0x880 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a7b0c <__cxa_atexit@plt+0x9ae80> │ │ │ │ - ldr lr, [pc, #48] @ a7b18 <__cxa_atexit@plt+0x9ae8c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldrh r2, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - strh r2, [r3, #16] │ │ │ │ - sub r7, r6, #9 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aa3ac <__cxa_atexit@plt+0x9d720> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ aa3bc <__cxa_atexit@plt+0x9d730> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #16, 20 @ 0x10000 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b aa390 <__cxa_atexit@plt+0x9d704> │ │ │ │ + tsteq r0, #32, 28 @ 0x200 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a7b78 <__cxa_atexit@plt+0x9aeec> │ │ │ │ - ldr r7, [pc, #76] @ a7b88 <__cxa_atexit@plt+0x9aefc> │ │ │ │ + bhi aa464 <__cxa_atexit@plt+0x9d7d8> │ │ │ │ + ldr r7, [pc, #180] @ aa494 <__cxa_atexit@plt+0x9d808> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a7b68 <__cxa_atexit@plt+0x9aedc> │ │ │ │ - ldr r2, [pc, #60] @ a7b8c <__cxa_atexit@plt+0x9af00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq aa438 <__cxa_atexit@plt+0x9d7ac> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aa474 <__cxa_atexit@plt+0x9d7e8> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ aa498 <__cxa_atexit@plt+0x9d80c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq aa448 <__cxa_atexit@plt+0x9d7bc> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq aa484 <__cxa_atexit@plt+0x9d7f8> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge aa454 <__cxa_atexit@plt+0x9d7c8> │ │ │ │ + ldr r7, [pc, #108] @ aa49c <__cxa_atexit@plt+0x9d810> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a7b90 <__cxa_atexit@plt+0x9af04> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ aa4a4 <__cxa_atexit@plt+0x9d818> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ aa4a0 <__cxa_atexit@plt+0x9d814> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r4, lr, #232, 26 @ 0x3a00 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b aa3fc <__cxa_atexit@plt+0x9d770> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b aa41c <__cxa_atexit@plt+0x9d790> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + tsteq r0, #44, 22 @ 0xb000 │ │ │ │ + rsceq r2, lr, #236, 6 @ 0xb0000003 │ │ │ │ + tsteq r0, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a7bb8 <__cxa_atexit@plt+0x9af2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aa51c <__cxa_atexit@plt+0x9d890> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ aa53c <__cxa_atexit@plt+0x9d8b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq aa504 <__cxa_atexit@plt+0x9d878> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aa52c <__cxa_atexit@plt+0x9d8a0> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge aa50c <__cxa_atexit@plt+0x9d880> │ │ │ │ + ldr r7, [pc, #68] @ aa540 <__cxa_atexit@plt+0x9d8b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ aa544 <__cxa_atexit@plt+0x9d8b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b aa4c8 <__cxa_atexit@plt+0x9d83c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b aa4e8 <__cxa_atexit@plt+0x9d85c> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + tsteq r0, #96, 20 @ 0x60000 │ │ │ │ + tsteq r0, #76, 20 @ 0x4c000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a7bfc <__cxa_atexit@plt+0x9af70> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aa588 <__cxa_atexit@plt+0x9d8fc> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ aa598 <__cxa_atexit@plt+0x9d90c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ aa59c <__cxa_atexit@plt+0x9d910> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ a7c08 <__cxa_atexit@plt+0x9af7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + cmp r3, r2 │ │ │ │ + addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b aa564 <__cxa_atexit@plt+0x9d8d8> │ │ │ │ + tsteq r0, #240, 18 @ 0x3c0000 │ │ │ │ + tsteq r0, #236, 18 @ 0x3b0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a7c64 <__cxa_atexit@plt+0x9afd8> │ │ │ │ - ldr r7, [pc, #72] @ a7c74 <__cxa_atexit@plt+0x9afe8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a7c54 <__cxa_atexit@plt+0x9afc8> │ │ │ │ - ldr r7, [pc, #56] @ a7c78 <__cxa_atexit@plt+0x9afec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi aa63c <__cxa_atexit@plt+0x9d9b0> │ │ │ │ + ldr r3, [pc, #172] @ aa66c <__cxa_atexit@plt+0x9d9e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq aa620 <__cxa_atexit@plt+0x9d994> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq aa64c <__cxa_atexit@plt+0x9d9c0> │ │ │ │ + sub r2, r3, #1 │ │ │ │ + ldr r1, [pc, #132] @ aa670 <__cxa_atexit@plt+0x9d9e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq aa630 <__cxa_atexit@plt+0x9d9a4> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq aa65c <__cxa_atexit@plt+0x9d9d0> │ │ │ │ + sub r3, r1, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrge r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a7c7c <__cxa_atexit@plt+0x9aff0> │ │ │ │ + ldr r7, [pc, #48] @ aa674 <__cxa_atexit@plt+0x9d9e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq r4, lr, #0, 26 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a7ca4 <__cxa_atexit@plt+0x9b018> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a7ccc <__cxa_atexit@plt+0x9b040> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + b aa5e4 <__cxa_atexit@plt+0x9d958> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b aa60c <__cxa_atexit@plt+0x9d980> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + rsceq r2, lr, #24, 4 @ 0x80000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a7cf4 <__cxa_atexit@plt+0x9b068> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aa6e4 <__cxa_atexit@plt+0x9da58> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #100] @ aa704 <__cxa_atexit@plt+0x9da78> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq aa6d8 <__cxa_atexit@plt+0x9da4c> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r1, #3 │ │ │ │ + beq aa6f4 <__cxa_atexit@plt+0x9da68> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + add r3, r5, #12 │ │ │ │ + cmp r2, r7 │ │ │ │ + ldrge r7, [r5, #8] │ │ │ │ + ldrlt r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b aa698 <__cxa_atexit@plt+0x9da0c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b aa6c4 <__cxa_atexit@plt+0x9da38> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a7d48 <__cxa_atexit@plt+0x9b0bc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ a7d54 <__cxa_atexit@plt+0x9b0c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #116, 14 @ 0x1d00000 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a7d7c <__cxa_atexit@plt+0x9b0f0> │ │ │ │ - ldr r3, [pc, #40] @ a7d98 <__cxa_atexit@plt+0x9b10c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r3, [pc, #24] @ a7d9c <__cxa_atexit@plt+0x9b110> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r7, r3 │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq aa740 <__cxa_atexit@plt+0x9dab4> │ │ │ │ + sub r7, r0, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + movlt r2, r3 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq r4, lr, #236, 22 @ 0x3b000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r9, r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b aa728 <__cxa_atexit@plt+0x9da9c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a7ddc <__cxa_atexit@plt+0x9b150> │ │ │ │ - ldr r7, [pc, #32] @ a7df0 <__cxa_atexit@plt+0x9b164> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi aa7f4 <__cxa_atexit@plt+0x9db68> │ │ │ │ + ldr r7, [pc, #180] @ aa824 <__cxa_atexit@plt+0x9db98> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #16] @ a7df4 <__cxa_atexit@plt+0x9b168> │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq aa7c8 <__cxa_atexit@plt+0x9db3c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aa804 <__cxa_atexit@plt+0x9db78> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ aa828 <__cxa_atexit@plt+0x9db9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq aa7d8 <__cxa_atexit@plt+0x9db4c> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq aa814 <__cxa_atexit@plt+0x9db88> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge aa7e4 <__cxa_atexit@plt+0x9db58> │ │ │ │ + ldr r7, [pc, #108] @ aa82c <__cxa_atexit@plt+0x9dba0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ aa834 <__cxa_atexit@plt+0x9dba8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ aa830 <__cxa_atexit@plt+0x9dba4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r4, lr, #140, 22 @ 0x23000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a7e1c <__cxa_atexit@plt+0x9b190> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a7e44 <__cxa_atexit@plt+0x9b1b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a7e6c <__cxa_atexit@plt+0x9b1e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a7e94 <__cxa_atexit@plt+0x9b208> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a7ebc <__cxa_atexit@plt+0x9b230> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + bic r2, r9, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b aa78c <__cxa_atexit@plt+0x9db00> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b aa7ac <__cxa_atexit@plt+0x9db20> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + tsteq r0, #156, 14 @ 0x2700000 │ │ │ │ + rsceq r2, lr, #100 @ 0x64 │ │ │ │ + tsteq r0, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ a7f14 <__cxa_atexit@plt+0x9b288> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aa8ac <__cxa_atexit@plt+0x9dc20> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ aa8cc <__cxa_atexit@plt+0x9dc40> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7f0c <__cxa_atexit@plt+0x9b280> │ │ │ │ - ldr r3, [pc, #40] @ a7f18 <__cxa_atexit@plt+0x9b28c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7f0c <__cxa_atexit@plt+0x9b280> │ │ │ │ - b a7f5c <__cxa_atexit@plt+0x9b2d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq aa894 <__cxa_atexit@plt+0x9dc08> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aa8bc <__cxa_atexit@plt+0x9dc30> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge aa89c <__cxa_atexit@plt+0x9dc10> │ │ │ │ + ldr r7, [pc, #68] @ aa8d0 <__cxa_atexit@plt+0x9dc44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ a7f50 <__cxa_atexit@plt+0x9b2c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7f48 <__cxa_atexit@plt+0x9b2bc> │ │ │ │ - b a7f5c <__cxa_atexit@plt+0x9b2d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #140] @ a7ff0 <__cxa_atexit@plt+0x9b364> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7fd8 <__cxa_atexit@plt+0x9b34c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a7fe0 <__cxa_atexit@plt+0x9b354> │ │ │ │ - ldr lr, [pc, #96] @ a7ff4 <__cxa_atexit@plt+0x9b368> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldm sl, {r0, r8, r9, sl} │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r8, r9, sl} │ │ │ │ - sub r7, r3, #35 @ 0x23 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #48] @ aa8d4 <__cxa_atexit@plt+0x9dc48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - tsteq r0, #32, 10 @ 0x8000000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b aa858 <__cxa_atexit@plt+0x9dbcc> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b aa878 <__cxa_atexit@plt+0x9dbec> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + tsteq r0, #208, 12 @ 0xd000000 │ │ │ │ + tsteq r0, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a805c <__cxa_atexit@plt+0x9b3d0> │ │ │ │ - ldr r2, [r5, #36]! @ 0x24 │ │ │ │ - str r2, [sp] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r0, r8, r9, sl, lr} │ │ │ │ - ldr ip, [pc, #48] @ a8068 <__cxa_atexit@plt+0x9b3dc> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r1, r3, #20 │ │ │ │ - stm r1, {r0, r8, r9, sl, lr} │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - ldr r0, [sp] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aa918 <__cxa_atexit@plt+0x9dc8c> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ aa928 <__cxa_atexit@plt+0x9dc9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ aa92c <__cxa_atexit@plt+0x9dca0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #124, 8 @ 0x7c000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b aa8f4 <__cxa_atexit@plt+0x9dc68> │ │ │ │ + tsteq r0, #96, 12 @ 0x6000000 │ │ │ │ + tsteq r0, #92, 12 @ 0x5c00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi a80ec <__cxa_atexit@plt+0x9b460> │ │ │ │ - ldr r7, [pc, #112] @ a8100 <__cxa_atexit@plt+0x9b474> │ │ │ │ + bhi aa974 <__cxa_atexit@plt+0x9dce8> │ │ │ │ + ldr r7, [pc, #52] @ aa988 <__cxa_atexit@plt+0x9dcfc> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq a80d8 <__cxa_atexit@plt+0x9b44c> │ │ │ │ - ldr r2, [pc, #96] @ a8104 <__cxa_atexit@plt+0x9b478> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a80e4 <__cxa_atexit@plt+0x9b458> │ │ │ │ - ldr r2, [pc, #68] @ a8108 <__cxa_atexit@plt+0x9b47c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + beq aa968 <__cxa_atexit@plt+0x9dcdc> │ │ │ │ + mov r7, r8 │ │ │ │ + b aa998 <__cxa_atexit@plt+0x9dd0c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a810c <__cxa_atexit@plt+0x9b480> │ │ │ │ + ldr r7, [pc, #16] @ aa98c <__cxa_atexit@plt+0x9dd00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - rsceq r4, lr, #128, 16 @ 0x800000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r1, lr, #232, 28 @ 0xe80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ a815c <__cxa_atexit@plt+0x9b4d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a8154 <__cxa_atexit@plt+0x9b4c8> │ │ │ │ - ldr r3, [pc, #32] @ a8160 <__cxa_atexit@plt+0x9b4d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aa9f4 <__cxa_atexit@plt+0x9dd68> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #136] @ aaa40 <__cxa_atexit@plt+0x9ddb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq aa9ec <__cxa_atexit@plt+0x9dd60> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aaa04 <__cxa_atexit@plt+0x9dd78> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge aaa18 <__cxa_atexit@plt+0x9dd8c> │ │ │ │ + ldr r7, [pc, #104] @ aaa48 <__cxa_atexit@plt+0x9ddbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a8188 <__cxa_atexit@plt+0x9b4fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b aa9b0 <__cxa_atexit@plt+0x9dd24> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + blt aa9d8 <__cxa_atexit@plt+0x9dd4c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne aaa30 <__cxa_atexit@plt+0x9dda4> │ │ │ │ + ldr r7, [pc, #28] @ aaa44 <__cxa_atexit@plt+0x9ddb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ aaa4c <__cxa_atexit@plt+0x9ddc0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + tsteq r0, #196, 20 @ 0xc4000 │ │ │ │ + tsteq r0, #16, 22 @ 0x4000 │ │ │ │ + tsteq r0, #188, 20 @ 0xbc000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a81d0 <__cxa_atexit@plt+0x9b544> │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #32] @ a81dc <__cxa_atexit@plt+0x9b550> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #244, 4 @ 0x4000000f │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aaa88 <__cxa_atexit@plt+0x9ddfc> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge aaa9c <__cxa_atexit@plt+0x9de10> │ │ │ │ + ldr r7, [pc, #76] @ aaac8 <__cxa_atexit@plt+0x9de3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + blt aaa74 <__cxa_atexit@plt+0x9dde8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne aaab4 <__cxa_atexit@plt+0x9de28> │ │ │ │ + ldr r7, [pc, #24] @ aaac4 <__cxa_atexit@plt+0x9de38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ aaacc <__cxa_atexit@plt+0x9de40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + tsteq r0, #64, 20 @ 0x40000 │ │ │ │ + tsteq r0, #116, 20 @ 0x74000 │ │ │ │ + tsteq r0, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a8270 <__cxa_atexit@plt+0x9b5e4> │ │ │ │ - ldr r7, [pc, #148] @ a8294 <__cxa_atexit@plt+0x9b608> │ │ │ │ + bhi aab64 <__cxa_atexit@plt+0x9ded8> │ │ │ │ + ldr r7, [pc, #164] @ aab94 <__cxa_atexit@plt+0x9df08> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a8254 <__cxa_atexit@plt+0x9b5c8> │ │ │ │ - ldr r2, [pc, #132] @ a8298 <__cxa_atexit@plt+0x9b60c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq aab48 <__cxa_atexit@plt+0x9debc> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq a8264 <__cxa_atexit@plt+0x9b5d8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a8280 <__cxa_atexit@plt+0x9b5f4> │ │ │ │ - ldr r3, [pc, #100] @ a82a0 <__cxa_atexit@plt+0x9b614> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aab74 <__cxa_atexit@plt+0x9dee8> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ aab98 <__cxa_atexit@plt+0x9df0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq aab58 <__cxa_atexit@plt+0x9decc> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq aab84 <__cxa_atexit@plt+0x9def8> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ aab9c <__cxa_atexit@plt+0x9df10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a829c <__cxa_atexit@plt+0x9b610> │ │ │ │ + ldr r7, [pc, #52] @ aaba0 <__cxa_atexit@plt+0x9df14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - rsceq r4, lr, #0, 14 │ │ │ │ - tsteq r0, #196, 4 @ 0x4000000c │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b aab0c <__cxa_atexit@plt+0x9de80> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b aab2c <__cxa_atexit@plt+0x9dea0> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + tsteq r0, #132, 12 @ 0x8400000 │ │ │ │ + rsceq r1, lr, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #84] @ a830c <__cxa_atexit@plt+0x9b680> │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aac08 <__cxa_atexit@plt+0x9df7c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ aac28 <__cxa_atexit@plt+0x9df9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq a82f4 <__cxa_atexit@plt+0x9b668> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a82fc <__cxa_atexit@plt+0x9b670> │ │ │ │ - ldr r1, [pc, #48] @ a8310 <__cxa_atexit@plt+0x9b684> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq aac00 <__cxa_atexit@plt+0x9df74> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aac18 <__cxa_atexit@plt+0x9df8c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ aac2c <__cxa_atexit@plt+0x9dfa0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - tsteq r0, #32, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b aabc4 <__cxa_atexit@plt+0x9df38> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b aabe4 <__cxa_atexit@plt+0x9df58> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + tsteq r0, #204, 10 @ 0x33000000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a8354 <__cxa_atexit@plt+0x9b6c8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ a8360 <__cxa_atexit@plt+0x9b6d4> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq aac68 <__cxa_atexit@plt+0x9dfdc> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ aac78 <__cxa_atexit@plt+0x9dfec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #196, 2 @ 0x31 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b aac4c <__cxa_atexit@plt+0x9dfc0> │ │ │ │ + tsteq r0, #100, 10 @ 0x19000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi aacd0 <__cxa_atexit@plt+0x9e044> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq aacc8 <__cxa_atexit@plt+0x9e03c> │ │ │ │ + ldr r3, [pc, #44] @ aacd8 <__cxa_atexit@plt+0x9e04c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ aacdc <__cxa_atexit@plt+0x9e050> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1ab63bc <__cxa_atexit@plt+0x1aa9730> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r0, #120, 4 @ 0x80000007 │ │ │ │ + tsteq r0, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a83cc <__cxa_atexit@plt+0x9b740> │ │ │ │ - ldr r3, [pc, #112] @ a83f4 <__cxa_atexit@plt+0x9b768> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a83bc <__cxa_atexit@plt+0x9b730> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a83dc <__cxa_atexit@plt+0x9b750> │ │ │ │ - ldr r7, [pc, #84] @ a83fc <__cxa_atexit@plt+0x9b770> │ │ │ │ + ldr r7, [pc, #12] @ aad00 <__cxa_atexit@plt+0x9e074> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + tsteq r0, #108, 4 @ 0xc0000006 │ │ │ │ + rsceq r1, lr, #116, 22 @ 0x1d000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi aada0 <__cxa_atexit@plt+0x9e114> │ │ │ │ + ldr r2, [pc, #132] @ aada8 <__cxa_atexit@plt+0x9e11c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq aad94 <__cxa_atexit@plt+0x9e108> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r8, [r7, #27] │ │ │ │ + ldr lr, [r7, #31] │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr r0, [pc, #76] @ aadac <__cxa_atexit@plt+0x9e120> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ aadb0 <__cxa_atexit@plt+0x9e124> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + add r2, r5, #8 │ │ │ │ + stm r2, {r1, r3, r8, lr} │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r0, [r5, #28] │ │ │ │ + ldr r3, [pc, #44] @ aadb4 <__cxa_atexit@plt+0x9e128> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, #0 │ │ │ │ + b 160a398 <__cxa_atexit@plt+0x15fd70c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a83f8 <__cxa_atexit@plt+0x9b76c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r4, lr, #168, 10 @ 0x2a000000 │ │ │ │ - tsteq r0, #92, 2 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + tsteq r0, #48, 4 │ │ │ │ + tsteq r0, #32, 10 @ 0x8000000 │ │ │ │ + tsteq r0, #112, 14 @ 0x1c00000 │ │ │ │ + rsceq r1, lr, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #84] @ aae20 <__cxa_atexit@plt+0x9e194> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr ip, [r7, #15] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + ldr r8, [pc, #56] @ aae24 <__cxa_atexit@plt+0x9e198> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r3, [r7, #27] │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmda r5, {r0, r8, r9} │ │ │ │ + str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r3, [pc, #20] @ aae28 <__cxa_atexit@plt+0x9e19c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, #0 │ │ │ │ + b 160a398 <__cxa_atexit@plt+0x15fd70c> │ │ │ │ + tsteq r0, #196, 2 @ 0x31 │ │ │ │ + tsteq r0, #160, 8 @ 0xa0000000 │ │ │ │ + tsteq r0, #228, 12 @ 0xe400000 │ │ │ │ + rsceq r1, lr, #76, 20 @ 0x4c000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc aae6c <__cxa_atexit@plt+0x9e1e0> │ │ │ │ + ldr r3, [pc, #40] @ aae7c <__cxa_atexit@plt+0x9e1f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ aae80 <__cxa_atexit@plt+0x9e1f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + sbcseq r6, r0, #144, 16 @ 0x900000 │ │ │ │ + rsceq r1, lr, #4, 20 @ 0x4000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a8434 <__cxa_atexit@plt+0x9b7a8> │ │ │ │ - ldr r2, [pc, #28] @ a8440 <__cxa_atexit@plt+0x9b7b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi aaee0 <__cxa_atexit@plt+0x9e254> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc aaeec <__cxa_atexit@plt+0x9e260> │ │ │ │ + ldr lr, [pc, #68] @ aaefc <__cxa_atexit@plt+0x9e270> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [pc, #56] @ aaf00 <__cxa_atexit@plt+0x9e274> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1605438 <__cxa_atexit@plt+0x15f87ac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #224 @ 0xe0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a84ac <__cxa_atexit@plt+0x9b820> │ │ │ │ - ldr r3, [pc, #112] @ a84d4 <__cxa_atexit@plt+0x9b848> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + rsceq r1, lr, #108, 18 @ 0x1b0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc aaf64 <__cxa_atexit@plt+0x9e2d8> │ │ │ │ + ldr r3, [pc, #48] @ aaf74 <__cxa_atexit@plt+0x9e2e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a849c <__cxa_atexit@plt+0x9b810> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a84bc <__cxa_atexit@plt+0x9b830> │ │ │ │ - ldr r7, [pc, #84] @ a84dc <__cxa_atexit@plt+0x9b850> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ aaf78 <__cxa_atexit@plt+0x9e2ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + sbcseq r6, r0, #43515904 @ 0x2980000 │ │ │ │ + rsceq r1, lr, #12, 18 @ 0x30000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi aaff0 <__cxa_atexit@plt+0x9e364> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc aaffc <__cxa_atexit@plt+0x9e370> │ │ │ │ + ldr lr, [pc, #92] @ ab00c <__cxa_atexit@plt+0x9e380> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r3, [pc, #80] @ ab010 <__cxa_atexit@plt+0x9e384> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aafe4 <__cxa_atexit@plt+0x9e358> │ │ │ │ + mov r5, r8 │ │ │ │ + b ab01c <__cxa_atexit@plt+0x9e390> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a84d8 <__cxa_atexit@plt+0x9b84c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r4, lr, #204, 8 @ 0xcc000000 │ │ │ │ - tsteq r0, #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq ab060 <__cxa_atexit@plt+0x9e3d4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne ab070 <__cxa_atexit@plt+0x9e3e4> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + beq ab080 <__cxa_atexit@plt+0x9e3f4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne ab090 <__cxa_atexit@plt+0x9e404> │ │ │ │ + ldr r8, [pc, #84] @ ab0ac <__cxa_atexit@plt+0x9e420> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r8, [pc, #60] @ ab0a4 <__cxa_atexit@plt+0x9e418> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r8, [pc, #40] @ ab0a0 <__cxa_atexit@plt+0x9e414> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r8, [pc, #40] @ ab0b0 <__cxa_atexit@plt+0x9e424> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r8, [pc, #16] @ ab0a8 <__cxa_atexit@plt+0x9e41c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + sbcseq r6, r0, #84, 12 @ 0x5400000 │ │ │ │ + sbcseq r6, r0, #61865984 @ 0x3b00000 │ │ │ │ + sbcseq r6, r0, #876609536 @ 0x34400000 │ │ │ │ + sbcseq r6, r0, #926941184 @ 0x37400000 │ │ │ │ + sbcseq r6, r0, #507510784 @ 0x1e400000 │ │ │ │ + rsceq r1, lr, #208, 14 @ 0x3400000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a8514 <__cxa_atexit@plt+0x9b888> │ │ │ │ - ldr r2, [pc, #28] @ a8520 <__cxa_atexit@plt+0x9b894> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc ab104 <__cxa_atexit@plt+0x9e478> │ │ │ │ + ldr r1, [pc, #60] @ ab11c <__cxa_atexit@plt+0x9e490> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #56] @ ab120 <__cxa_atexit@plt+0x9e494> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r7, [pc, #24] @ ab124 <__cxa_atexit@plt+0x9e498> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #136, 30 @ 0x220 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + sbcseq r6, r0, #32505856 @ 0x1f00000 │ │ │ │ + rsceq r1, lr, #148, 14 @ 0x2500000 │ │ │ │ + rsceq r1, lr, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a858c <__cxa_atexit@plt+0x9b900> │ │ │ │ - ldr r3, [pc, #112] @ a85b4 <__cxa_atexit@plt+0x9b928> │ │ │ │ + bhi ab1b4 <__cxa_atexit@plt+0x9e528> │ │ │ │ + ldr r3, [pc, #152] @ ab1e4 <__cxa_atexit@plt+0x9e558> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq a857c <__cxa_atexit@plt+0x9b8f0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a859c <__cxa_atexit@plt+0x9b910> │ │ │ │ - ldr r7, [pc, #84] @ a85bc <__cxa_atexit@plt+0x9b930> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + beq ab1a4 <__cxa_atexit@plt+0x9e518> │ │ │ │ + add sl, r8, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #20 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc ab1c4 <__cxa_atexit@plt+0x9e538> │ │ │ │ + ldr r7, [pc, #120] @ ab1f0 <__cxa_atexit@plt+0x9e564> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #116] @ ab1f4 <__cxa_atexit@plt+0x9e568> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a85b8 <__cxa_atexit@plt+0x9b92c> │ │ │ │ + ldr r7, [pc, #48] @ ab1ec <__cxa_atexit@plt+0x9e560> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r7, [pc, #28] @ ab1e8 <__cxa_atexit@plt+0x9e55c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r4, lr, #240, 6 @ 0xc0000003 │ │ │ │ - tsteq r0, #160, 30 @ 0x280 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + rsceq r1, lr, #212, 12 @ 0xd400000 │ │ │ │ + rsceq r1, lr, #236, 12 @ 0xec00000 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + sbcseq r6, r0, #566231040 @ 0x21c00000 │ │ │ │ + rsceq r1, lr, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a85f4 <__cxa_atexit@plt+0x9b968> │ │ │ │ - ldr r2, [pc, #28] @ a8600 <__cxa_atexit@plt+0x9b974> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc ab250 <__cxa_atexit@plt+0x9e5c4> │ │ │ │ + ldr r1, [pc, #60] @ ab268 <__cxa_atexit@plt+0x9e5dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #56] @ ab26c <__cxa_atexit@plt+0x9e5e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r7, [pc, #24] @ ab270 <__cxa_atexit@plt+0x9e5e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #36, 30 @ 0x90 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ a8624 <__cxa_atexit@plt+0x9b998> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - tsteq r0, #88, 18 @ 0x160000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ a8648 <__cxa_atexit@plt+0x9b9bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #52, 18 @ 0xd0000 │ │ │ │ - rsceq r4, lr, #148, 6 @ 0x50000002 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + sbcseq r6, r0, #-754974720 @ 0xd3000000 │ │ │ │ + rsceq r1, lr, #72, 12 @ 0x4800000 │ │ │ │ + rsceq r1, lr, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi a86b0 <__cxa_atexit@plt+0x9ba24> │ │ │ │ + bhi ab2d8 <__cxa_atexit@plt+0x9e64c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq a86a8 <__cxa_atexit@plt+0x9ba1c> │ │ │ │ - ldr r3, [pc, #56] @ a86b8 <__cxa_atexit@plt+0x9ba2c> │ │ │ │ + beq ab2d0 <__cxa_atexit@plt+0x9e644> │ │ │ │ + ldr r3, [pc, #56] @ ab2e0 <__cxa_atexit@plt+0x9e654> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a86bc <__cxa_atexit@plt+0x9ba30> │ │ │ │ + ldr r2, [pc, #52] @ ab2e4 <__cxa_atexit@plt+0x9e658> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ a86c0 <__cxa_atexit@plt+0x9ba34> │ │ │ │ + ldr r5, [pc, #40] @ ab2e8 <__cxa_atexit@plt+0x9e65c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3ffac4 <__cxa_atexit@plt+0x3f2e38> │ │ │ │ + b 3f3af4 <__cxa_atexit@plt+0x3e6e68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, lr, #64, 6 │ │ │ │ - tsteq r0, #172, 16 @ 0xac0000 │ │ │ │ - tsteq r0, #8, 18 @ 0x20000 │ │ │ │ - rsceq r4, lr, #52, 6 @ 0xd0000000 │ │ │ │ + rsceq r1, lr, #48, 12 @ 0x3000000 │ │ │ │ + tsteq r0, #116, 24 @ 0x7400 │ │ │ │ + tsteq r0, #208, 24 @ 0xd000 │ │ │ │ + rsceq r1, lr, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a872c <__cxa_atexit@plt+0x9baa0> │ │ │ │ - ldr r3, [pc, #84] @ a873c <__cxa_atexit@plt+0x9bab0> │ │ │ │ + bhi ab354 <__cxa_atexit@plt+0x9e6c8> │ │ │ │ + ldr r3, [pc, #84] @ ab364 <__cxa_atexit@plt+0x9e6d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq a871c <__cxa_atexit@plt+0x9ba90> │ │ │ │ - ldr r7, [pc, #64] @ a8740 <__cxa_atexit@plt+0x9bab4> │ │ │ │ + beq ab344 <__cxa_atexit@plt+0x9e6b8> │ │ │ │ + ldr r7, [pc, #64] @ ab368 <__cxa_atexit@plt+0x9e6dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a8744 <__cxa_atexit@plt+0x9bab8> │ │ │ │ + ldr r7, [pc, #16] @ ab36c <__cxa_atexit@plt+0x9e6e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r4, lr, #224, 4 │ │ │ │ - rsceq r4, lr, #180, 4 @ 0x4000000b │ │ │ │ + rsceq r1, lr, #208, 10 @ 0x34000000 │ │ │ │ + rsceq r1, lr, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ a8770 <__cxa_atexit@plt+0x9bae4> │ │ │ │ + ldr r2, [pc, #12] @ ab398 <__cxa_atexit@plt+0x9e70c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r4, lr, #136, 4 @ 0x80000008 │ │ │ │ + rsceq r1, lr, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a879c <__cxa_atexit@plt+0x9bb10> │ │ │ │ + ldr r3, [pc, #20] @ ab3c4 <__cxa_atexit@plt+0x9e738> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #16] @ a87a0 <__cxa_atexit@plt+0x9bb14> │ │ │ │ + ldr r9, [pc, #16] @ ab3c8 <__cxa_atexit@plt+0x9e73c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r4, lr, #100, 4 @ 0x40000006 │ │ │ │ + rsceq r1, lr, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne a87e8 <__cxa_atexit@plt+0x9bb5c> │ │ │ │ + bne ab410 <__cxa_atexit@plt+0x9e784> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc a87fc <__cxa_atexit@plt+0x9bb70> │ │ │ │ + bcc ab424 <__cxa_atexit@plt+0x9e798> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #56] @ a8810 <__cxa_atexit@plt+0x9bb84> │ │ │ │ + ldr r2, [pc, #56] @ ab438 <__cxa_atexit@plt+0x9e7ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a880c <__cxa_atexit@plt+0x9bb80> │ │ │ │ + ldr r7, [pc, #28] @ ab434 <__cxa_atexit@plt+0x9e7a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #92, 14 @ 0x1700000 │ │ │ │ - tsteq r0, #120, 14 @ 0x1e00000 │ │ │ │ - rsceq r4, lr, #204, 2 @ 0x33 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #36, 22 @ 0x9000 │ │ │ │ + tsteq r0, #64, 22 @ 0x10000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi a8878 <__cxa_atexit@plt+0x9bbec> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq a8870 <__cxa_atexit@plt+0x9bbe4> │ │ │ │ - ldr r3, [pc, #56] @ a8880 <__cxa_atexit@plt+0x9bbf4> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq ab484 <__cxa_atexit@plt+0x9e7f8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne ab490 <__cxa_atexit@plt+0x9e804> │ │ │ │ + bic r3, r8, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + beq ab49c <__cxa_atexit@plt+0x9e810> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne ab4a8 <__cxa_atexit@plt+0x9e81c> │ │ │ │ + ldr r8, [pc, #64] @ ab4c0 <__cxa_atexit@plt+0x9e834> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r8, [pc, #44] @ ab4b8 <__cxa_atexit@plt+0x9e82c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r8, [pc, #28] @ ab4b4 <__cxa_atexit@plt+0x9e828> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r8, [pc, #32] @ ab4c4 <__cxa_atexit@plt+0x9e838> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r8, [pc, #12] @ ab4bc <__cxa_atexit@plt+0x9e830> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + sbcseq r6, r0, #-536870898 @ 0xe000000e │ │ │ │ + sbcseq r6, r0, #-805306355 @ 0xd000000d │ │ │ │ + sbcseq r6, r0, #-536870903 @ 0xe0000009 │ │ │ │ + sbcseq r6, r0, #268435468 @ 0x1000000c │ │ │ │ + sbcseq r6, r0, #144, 4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ab518 <__cxa_atexit@plt+0x9e88c> │ │ │ │ + ldr r3, [pc, #64] @ ab528 <__cxa_atexit@plt+0x9e89c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a8884 <__cxa_atexit@plt+0x9bbf8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ a8888 <__cxa_atexit@plt+0x9bbfc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 3ffac4 <__cxa_atexit@plt+0x3f2e38> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ab508 <__cxa_atexit@plt+0x9e87c> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b ab448 <__cxa_atexit@plt+0x9e7bc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ ab52c <__cxa_atexit@plt+0x9e8a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, lr, #212, 2 @ 0x35 │ │ │ │ - tsteq r0, #228, 12 @ 0xe400000 │ │ │ │ - tsteq r0, #64, 14 @ 0x1000000 │ │ │ │ - rsceq r4, lr, #188, 2 @ 0x2f │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r1, lr, #128, 10 @ 0x20000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b ab448 <__cxa_atexit@plt+0x9e7bc> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a88f4 <__cxa_atexit@plt+0x9bc68> │ │ │ │ - ldr r3, [pc, #84] @ a8904 <__cxa_atexit@plt+0x9bc78> │ │ │ │ + bhi ab590 <__cxa_atexit@plt+0x9e904> │ │ │ │ + ldr r3, [pc, #56] @ ab5a0 <__cxa_atexit@plt+0x9e914> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq a88e4 <__cxa_atexit@plt+0x9bc58> │ │ │ │ - ldr r7, [pc, #64] @ a8908 <__cxa_atexit@plt+0x9bc7c> │ │ │ │ + beq ab580 <__cxa_atexit@plt+0x9e8f4> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + b ab448 <__cxa_atexit@plt+0x9e7bc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ ab5a4 <__cxa_atexit@plt+0x9e918> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq r1, lr, #12, 10 @ 0x3000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b ab448 <__cxa_atexit@plt+0x9e7bc> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ ab5e4 <__cxa_atexit@plt+0x9e958> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ + rsceq r1, lr, #200, 8 @ 0xc8000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ab638 <__cxa_atexit@plt+0x9e9ac> │ │ │ │ + ldr r3, [pc, #64] @ ab648 <__cxa_atexit@plt+0x9e9bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ab628 <__cxa_atexit@plt+0x9e99c> │ │ │ │ + ldr r7, [pc, #48] @ ab64c <__cxa_atexit@plt+0x9e9c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b ab448 <__cxa_atexit@plt+0x9e7bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a890c <__cxa_atexit@plt+0x9bc80> │ │ │ │ + ldr r7, [pc, #16] @ ab650 <__cxa_atexit@plt+0x9e9c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r4, lr, #104, 2 │ │ │ │ - rsceq r4, lr, #60, 2 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + tsteq r0, #116, 18 @ 0x1d0000 │ │ │ │ + rsceq r1, lr, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ a8938 <__cxa_atexit@plt+0x9bcac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r4, lr, #16, 2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ ab674 <__cxa_atexit@plt+0x9e9e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b ab448 <__cxa_atexit@plt+0x9e7bc> │ │ │ │ + tsteq r0, #44, 18 @ 0xb0000 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr lr, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ab714 <__cxa_atexit@plt+0x9ea88> │ │ │ │ + ldr r7, [pc, #152] @ ab738 <__cxa_atexit@plt+0x9eaac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #148] @ ab73c <__cxa_atexit@plt+0x9eab0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r3, r0 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #12]! │ │ │ │ + add r2, r5, #16 │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + cmp lr, #10 │ │ │ │ + ble ab6f0 <__cxa_atexit@plt+0x9ea64> │ │ │ │ + ldr lr, [pc, #104] @ ab744 <__cxa_atexit@plt+0x9eab8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r2] │ │ │ │ + str lr, [r0, #28] │ │ │ │ + str r5, [r0, #32] │ │ │ │ + str r3, [r0, #36] @ 0x24 │ │ │ │ + b ab708 <__cxa_atexit@plt+0x9ea7c> │ │ │ │ + ldr lr, [pc, #72] @ ab740 <__cxa_atexit@plt+0x9eab4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r2] │ │ │ │ + str lr, [r0, #28] │ │ │ │ + str r3, [r0, #32] │ │ │ │ + str r5, [r0, #36] @ 0x24 │ │ │ │ + str r1, [r0, #40] @ 0x28 │ │ │ │ + mov r5, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #44] @ ab748 <__cxa_atexit@plt+0x9eabc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + andeq r0, r0, r8, asr r3 │ │ │ │ + muleq r0, r0, r6 │ │ │ │ + rsceq r1, lr, #180, 6 @ 0xd0000002 │ │ │ │ + rsceq r1, lr, #44, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ab7e4 <__cxa_atexit@plt+0x9eb58> │ │ │ │ + ldr r1, [pc, #128] @ ab7f0 <__cxa_atexit@plt+0x9eb64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #112] @ ab7f4 <__cxa_atexit@plt+0x9eb68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ab7d8 <__cxa_atexit@plt+0x9eb4c> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + ldr lr, [r7, #31] │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str lr, [r5, #20] │ │ │ │ + ldr r3, [pc, #44] @ ab7f8 <__cxa_atexit@plt+0x9eb6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, #11 │ │ │ │ + b 160a398 <__cxa_atexit@plt+0x15fd70c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + tsteq r0, #164, 14 @ 0x2900000 │ │ │ │ + tsteq r0, #44, 26 @ 0xb00 │ │ │ │ + rsceq r1, lr, #124 @ 0x7c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a8964 <__cxa_atexit@plt+0x9bcd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #16] @ a8968 <__cxa_atexit@plt+0x9bcdc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r4, lr, #236 @ 0xec │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r0, [r7, #19] │ │ │ │ + ldr r3, [r7, #27] │ │ │ │ + ldr r8, [r7, #31] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmda r5, {r0, r3, r8} │ │ │ │ + str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r3, [pc, #12] @ ab848 <__cxa_atexit@plt+0x9ebbc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, #11 │ │ │ │ + b 160a398 <__cxa_atexit@plt+0x15fd70c> │ │ │ │ + tsteq r0, #188, 24 @ 0xbc00 │ │ │ │ + rsceq r1, lr, #112, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a89b0 <__cxa_atexit@plt+0x9bd24> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a89c4 <__cxa_atexit@plt+0x9bd38> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #56] @ a89d8 <__cxa_atexit@plt+0x9bd4c> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ab880 <__cxa_atexit@plt+0x9ebf4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ ab888 <__cxa_atexit@plt+0x9ebfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a89d4 <__cxa_atexit@plt+0x9bd48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1605438 <__cxa_atexit@plt+0x15f87ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #148, 10 @ 0x25000000 │ │ │ │ - tsteq r0, #176, 10 @ 0x2c000000 │ │ │ │ + tsteq r0, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a8a14 <__cxa_atexit@plt+0x9bd88> │ │ │ │ - ldr r3, [pc, #36] @ a8a1c <__cxa_atexit@plt+0x9bd90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #20] @ a8a20 <__cxa_atexit@plt+0x9bd94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r2, r3, r7} │ │ │ │ - b 3ff96c <__cxa_atexit@plt+0x3f2ce0> │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ab8e8 <__cxa_atexit@plt+0x9ec5c> │ │ │ │ + ldr lr, [pc, #72] @ ab8f4 <__cxa_atexit@plt+0x9ec68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r1, [pc, #60] @ ab8f8 <__cxa_atexit@plt+0x9ec6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ab8dc <__cxa_atexit@plt+0x9ec50> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b ab448 <__cxa_atexit@plt+0x9e7bc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r0, #44, 10 @ 0xb000000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + tsteq r0, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ a8a50 <__cxa_atexit@plt+0x9bdc4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #217 @ 0xd9 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ a8a54 <__cxa_atexit@plt+0x9bdc8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff974 <__cxa_atexit@plt+0x3f2ce8> │ │ │ │ - tsteq r0, #208, 10 @ 0x34000000 │ │ │ │ - tsteq r0, #200, 20 @ 0xc8000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + b ab448 <__cxa_atexit@plt+0x9e7bc> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ab994 <__cxa_atexit@plt+0x9ed08> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ab99c <__cxa_atexit@plt+0x9ed10> │ │ │ │ + ldr r1, [pc, #104] @ ab9b0 <__cxa_atexit@plt+0x9ed24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ ab9b4 <__cxa_atexit@plt+0x9ed28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ ab9b8 <__cxa_atexit@plt+0x9ed2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ ab9bc <__cxa_atexit@plt+0x9ed30> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r6, r3 │ │ │ │ + b ab9a4 <__cxa_atexit@plt+0x9ed18> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + tsteq r0, #216, 10 @ 0x36000000 │ │ │ │ + tsteq r0, #28, 18 @ 0x70000 │ │ │ │ + tsteq r0, #180, 10 @ 0x2d000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aba2c <__cxa_atexit@plt+0x9eda0> │ │ │ │ + ldr lr, [pc, #88] @ aba3c <__cxa_atexit@plt+0x9edb0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ aba40 <__cxa_atexit@plt+0x9edb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ aba44 <__cxa_atexit@plt+0x9edb8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + tsteq r0, #136, 16 @ 0x880000 │ │ │ │ + tsteq r0, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc a8ab4 <__cxa_atexit@plt+0x9be28> │ │ │ │ - ldr r2, [pc, #48] @ a8ac4 <__cxa_atexit@plt+0x9be38> │ │ │ │ + bcc abaa0 <__cxa_atexit@plt+0x9ee14> │ │ │ │ + ldr r2, [pc, #64] @ abab0 <__cxa_atexit@plt+0x9ee24> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ a8ac8 <__cxa_atexit@plt+0x9be3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ abab4 <__cxa_atexit@plt+0x9ee28> │ │ │ │ + add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r3, #16 │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r8, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - sbcseq r9, r0, #-687865856 @ 0xd7000000 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + sbcseq r5, r0, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi abb54 <__cxa_atexit@plt+0x9eec8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc abb60 <__cxa_atexit@plt+0x9eed4> │ │ │ │ + ldr lr, [pc, #136] @ abb70 <__cxa_atexit@plt+0x9eee4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #128] @ abb74 <__cxa_atexit@plt+0x9eee8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #120] @ abb78 <__cxa_atexit@plt+0x9eeec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [pc, #104] @ abb7c <__cxa_atexit@plt+0x9eef0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r9, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq abb44 <__cxa_atexit@plt+0x9eeb8> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r8 │ │ │ │ + b ab448 <__cxa_atexit@plt+0x9e7bc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + tsteq r0, #52, 8 @ 0x34000000 │ │ │ │ + tsteq r0, #176, 12 @ 0xb000000 │ │ │ │ + tsteq r0, #24, 8 @ 0x18000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b ab448 <__cxa_atexit@plt+0x9e7bc> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a8b14 <__cxa_atexit@plt+0x9be88> │ │ │ │ - ldr r1, [pc, #52] @ a8b24 <__cxa_atexit@plt+0x9be98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi abc18 <__cxa_atexit@plt+0x9ef8c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc abc20 <__cxa_atexit@plt+0x9ef94> │ │ │ │ + ldr r1, [pc, #104] @ abc34 <__cxa_atexit@plt+0x9efa8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ abc38 <__cxa_atexit@plt+0x9efac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ abc3c <__cxa_atexit@plt+0x9efb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ a8b28 <__cxa_atexit@plt+0x9be9c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ + ldr lr, [pc, #68] @ abc40 <__cxa_atexit@plt+0x9efb4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #12 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r6, r3 │ │ │ │ + b abc28 <__cxa_atexit@plt+0x9ef9c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + tsteq r0, #84, 6 @ 0x50000001 │ │ │ │ + tsteq r0, #152, 12 @ 0x9800000 │ │ │ │ + tsteq r0, #48, 6 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc abcb0 <__cxa_atexit@plt+0x9f024> │ │ │ │ + ldr lr, [pc, #88] @ abcc0 <__cxa_atexit@plt+0x9f034> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ abcc4 <__cxa_atexit@plt+0x9f038> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ abcc8 <__cxa_atexit@plt+0x9f03c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #208, 12 @ 0xd000000 │ │ │ │ - tsteq r0, #56, 8 @ 0x38000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + tsteq r0, #4, 12 @ 0x400000 │ │ │ │ + tsteq r0, #156, 4 @ 0xc0000009 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a8b8c <__cxa_atexit@plt+0x9bf00> │ │ │ │ + bhi abd3c <__cxa_atexit@plt+0x9f0b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a8b98 <__cxa_atexit@plt+0x9bf0c> │ │ │ │ - ldr r2, [pc, #76] @ a8ba8 <__cxa_atexit@plt+0x9bf1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ a8bac <__cxa_atexit@plt+0x9bf20> │ │ │ │ + bcc abd48 <__cxa_atexit@plt+0x9f0bc> │ │ │ │ + ldr lr, [pc, #92] @ abd58 <__cxa_atexit@plt+0x9f0cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ abd5c <__cxa_atexit@plt+0x9f0d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ a8bb0 <__cxa_atexit@plt+0x9bf24> │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ abd60 <__cxa_atexit@plt+0x9f0d4> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ + str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - tsteq r0, #212, 6 @ 0x50000003 │ │ │ │ - sbcseq r9, r0, #-335544317 @ 0xec000003 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + tsteq r0, #36, 4 @ 0x40000002 │ │ │ │ + sbcseq r5, r0, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a8c18 <__cxa_atexit@plt+0x9bf8c> │ │ │ │ - ldr r2, [pc, #76] @ a8c28 <__cxa_atexit@plt+0x9bf9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ a8c2c <__cxa_atexit@plt+0x9bfa0> │ │ │ │ + bcc abdd4 <__cxa_atexit@plt+0x9f148> │ │ │ │ + ldr lr, [pc, #88] @ abde4 <__cxa_atexit@plt+0x9f158> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ abde8 <__cxa_atexit@plt+0x9f15c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ a8c30 <__cxa_atexit@plt+0x9bfa4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ abdec <__cxa_atexit@plt+0x9f160> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - tsteq r0, #224, 10 @ 0x38000000 │ │ │ │ - tsteq r0, #64, 6 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + tsteq r0, #32, 8 @ 0x20000000 │ │ │ │ + tsteq r0, #120, 2 │ │ │ │ + @ instruction: 0xfffff870 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ + mov r1, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc a8c9c <__cxa_atexit@plt+0x9c010> │ │ │ │ - ldr r7, [pc, #88] @ a8cb4 <__cxa_atexit@plt+0x9c028> │ │ │ │ + bcc abe94 <__cxa_atexit@plt+0x9f208> │ │ │ │ + ldr r7, [pc, #144] @ abeb4 <__cxa_atexit@plt+0x9f228> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r2 │ │ │ │ + ldr lr, [pc, #140] @ abeb8 <__cxa_atexit@plt+0x9f22c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + mov r3, r1 │ │ │ │ str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #20] │ │ │ │ str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ cmp r8, #10 │ │ │ │ - ble a8c84 <__cxa_atexit@plt+0x9bff8> │ │ │ │ - ldr r1, [pc, #60] @ a8cbc <__cxa_atexit@plt+0x9c030> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b a8c8c <__cxa_atexit@plt+0x9c000> │ │ │ │ - ldr r1, [pc, #44] @ a8cb8 <__cxa_atexit@plt+0x9c02c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a8cc0 <__cxa_atexit@plt+0x9c034> │ │ │ │ + ble abe74 <__cxa_atexit@plt+0x9f1e8> │ │ │ │ + ldr lr, [pc, #96] @ abebc <__cxa_atexit@plt+0x9f230> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r1, #28] │ │ │ │ + str r2, [r1, #32] │ │ │ │ + str r3, [r1, #36] @ 0x24 │ │ │ │ + str r0, [r1, #40] @ 0x28 │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #72] @ abec4 <__cxa_atexit@plt+0x9f238> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r1, #28] │ │ │ │ + str r3, [r1, #32] │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ + str r0, [r1, #40] @ 0x28 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #36] @ abec0 <__cxa_atexit@plt+0x9f234> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - rsceq r3, lr, #208, 26 @ 0x3400 │ │ │ │ + @ instruction: 0xfffff930 │ │ │ │ + @ instruction: 0xfffffa28 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + rsceq r0, lr, #52, 24 @ 0x3400 │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + rsceq r0, lr, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi a8d08 <__cxa_atexit@plt+0x9c07c> │ │ │ │ - ldr r7, [pc, #52] @ a8d1c <__cxa_atexit@plt+0x9c090> │ │ │ │ + bhi abf34 <__cxa_atexit@plt+0x9f2a8> │ │ │ │ + ldr r7, [pc, #88] @ abf48 <__cxa_atexit@plt+0x9f2bc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq a8cfc <__cxa_atexit@plt+0x9c070> │ │ │ │ - mov r7, r8 │ │ │ │ - b a8d2c <__cxa_atexit@plt+0x9c0a0> │ │ │ │ + beq abf20 <__cxa_atexit@plt+0x9f294> │ │ │ │ + ldr r2, [pc, #72] @ abf4c <__cxa_atexit@plt+0x9f2c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq abf2c <__cxa_atexit@plt+0x9f2a0> │ │ │ │ + b abf9c <__cxa_atexit@plt+0x9f310> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a8d20 <__cxa_atexit@plt+0x9c094> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ abf50 <__cxa_atexit@plt+0x9f2c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r3, lr, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq r0, lr, #164, 22 @ 0x29000 │ │ │ │ + rsceq r0, lr, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ a8dd4 <__cxa_atexit@plt+0x9c148> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ abf8c <__cxa_atexit@plt+0x9f300> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq a8d94 <__cxa_atexit@plt+0x9c108> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc a8db8 <__cxa_atexit@plt+0x9c12c> │ │ │ │ - ldr r7, [pc, #108] @ a8dd8 <__cxa_atexit@plt+0x9c14c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str sl, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble a8d9c <__cxa_atexit@plt+0x9c110> │ │ │ │ - ldr r1, [pc, #80] @ a8de0 <__cxa_atexit@plt+0x9c154> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b a8da4 <__cxa_atexit@plt+0x9c118> │ │ │ │ + beq abf84 <__cxa_atexit@plt+0x9f2f8> │ │ │ │ + b abf9c <__cxa_atexit@plt+0x9f310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #56] @ a8ddc <__cxa_atexit@plt+0x9c150> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a8de4 <__cxa_atexit@plt+0x9c158> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - rsceq r3, lr, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r0, lr, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r8, [r6, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc a8e60 <__cxa_atexit@plt+0x9c1d4> │ │ │ │ - ldr r7, [pc, #88] @ a8e78 <__cxa_atexit@plt+0x9c1ec> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ac03c <__cxa_atexit@plt+0x9f3b0> │ │ │ │ + ldr r7, [pc, #144] @ ac05c <__cxa_atexit@plt+0x9f3d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r2 │ │ │ │ + ldr r9, [pc, #140] @ ac060 <__cxa_atexit@plt+0x9f3d4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r3, r0 │ │ │ │ str r7, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble a8e48 <__cxa_atexit@plt+0x9c1bc> │ │ │ │ - ldr r1, [pc, #60] @ a8e80 <__cxa_atexit@plt+0x9c1f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b a8e50 <__cxa_atexit@plt+0x9c1c4> │ │ │ │ - ldr r1, [pc, #44] @ a8e7c <__cxa_atexit@plt+0x9c1f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a8e84 <__cxa_atexit@plt+0x9c1f8> │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #12]! │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + cmp lr, #10 │ │ │ │ + ble ac01c <__cxa_atexit@plt+0x9f390> │ │ │ │ + ldr lr, [pc, #96] @ ac064 <__cxa_atexit@plt+0x9f3d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r0, #28] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r3, [r0, #36] @ 0x24 │ │ │ │ + str r1, [r0, #40] @ 0x28 │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #72] @ ac06c <__cxa_atexit@plt+0x9f3e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r0, #28] │ │ │ │ + str r3, [r0, #32] │ │ │ │ + str r2, [r0, #36] @ 0x24 │ │ │ │ + str r1, [r0, #40] @ 0x28 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #36] @ ac068 <__cxa_atexit@plt+0x9f3dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + mov r0, #40 @ 0x28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - rsceq r3, lr, #12, 24 @ 0xc00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a8eb8 <__cxa_atexit@plt+0x9c22c> │ │ │ │ - ldr r3, [pc, #28] @ a8ec0 <__cxa_atexit@plt+0x9c234> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 3ff96c <__cxa_atexit@plt+0x3f2ce0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ a8f04 <__cxa_atexit@plt+0x9c278> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #217 @ 0xd9 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [pc, #36] @ a8f08 <__cxa_atexit@plt+0x9c27c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #20] @ a8f0c <__cxa_atexit@plt+0x9c280> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff974 <__cxa_atexit@plt+0x3f2ce8> │ │ │ │ - tsteq r0, #48, 2 │ │ │ │ - tsteq r0, #188 @ 0xbc │ │ │ │ - tsteq r0, #92, 6 @ 0x70000001 │ │ │ │ + @ instruction: 0xfffff788 │ │ │ │ + @ instruction: 0xfffff880 │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + rsceq r0, lr, #140, 20 @ 0x8c000 │ │ │ │ + @ instruction: 0xfffffa2c │ │ │ │ + rsceq r0, lr, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a8f94 <__cxa_atexit@plt+0x9c308> │ │ │ │ - ldr r6, [pc, #136] @ a8fbc <__cxa_atexit@plt+0x9c330> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a8f80 <__cxa_atexit@plt+0x9c2f4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a8fa8 <__cxa_atexit@plt+0x9c31c> │ │ │ │ - ldr r7, [pc, #108] @ a8fc4 <__cxa_atexit@plt+0x9c338> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [pc, #96] @ a8fc8 <__cxa_atexit@plt+0x9c33c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a8fc0 <__cxa_atexit@plt+0x9c334> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - rsceq r3, lr, #224, 20 @ 0xe0000 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - sbcseq r9, r0, #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a9014 <__cxa_atexit@plt+0x9c388> │ │ │ │ - ldr r3, [pc, #48] @ a9020 <__cxa_atexit@plt+0x9c394> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r8, [pc, #36] @ a9024 <__cxa_atexit@plt+0x9c398> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - sbcseq r8, r0, #460 @ 0x1cc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a905c <__cxa_atexit@plt+0x9c3d0> │ │ │ │ - ldr r3, [pc, #32] @ a9064 <__cxa_atexit@plt+0x9c3d8> │ │ │ │ + bhi ac140 <__cxa_atexit@plt+0x9f4b4> │ │ │ │ + ldr r3, [pc, #232] @ ac17c <__cxa_atexit@plt+0x9f4f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 3ff96c <__cxa_atexit@plt+0x3f2ce0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ a90a0 <__cxa_atexit@plt+0x9c414> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r3, r3, #217 @ 0xd9 │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r3, [pc, #16] @ a90a4 <__cxa_atexit@plt+0x9c418> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff974 <__cxa_atexit@plt+0x3f2ce8> │ │ │ │ - tsteq r0, #140, 30 @ 0x230 │ │ │ │ - tsteq r0, #192, 2 @ 0x30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a9138 <__cxa_atexit@plt+0x9c4ac> │ │ │ │ - ldr r6, [pc, #148] @ a9160 <__cxa_atexit@plt+0x9c4d4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r5, {r6, r9} │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq a9124 <__cxa_atexit@plt+0x9c498> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a914c <__cxa_atexit@plt+0x9c4c0> │ │ │ │ - ldr r7, [pc, #120] @ a9168 <__cxa_atexit@plt+0x9c4dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #116] @ a916c <__cxa_atexit@plt+0x9c4e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, lr │ │ │ │ - mov r9, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a9164 <__cxa_atexit@plt+0x9c4d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq r3, lr, #64, 18 @ 0x100000 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - sbcseq r8, r0, #1968 @ 0x7b0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a91c0 <__cxa_atexit@plt+0x9c534> │ │ │ │ - ldr r3, [pc, #56] @ a91cc <__cxa_atexit@plt+0x9c540> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #52] @ a91d0 <__cxa_atexit@plt+0x9c544> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - sbcseq r8, r0, #13760 @ 0x35c0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ a91f8 <__cxa_atexit@plt+0x9c56c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ - rsceq r3, lr, #144, 16 @ 0x900000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a9254 <__cxa_atexit@plt+0x9c5c8> │ │ │ │ - ldr r3, [pc, #72] @ a926c <__cxa_atexit@plt+0x9c5e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ a9270 <__cxa_atexit@plt+0x9c5e4> │ │ │ │ + beq ac130 <__cxa_atexit@plt+0x9f4a4> │ │ │ │ + ldr r2, [pc, #212] @ ac180 <__cxa_atexit@plt+0x9f4f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #60] @ a9274 <__cxa_atexit@plt+0x9c5e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r7, {r1, r3} │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a9278 <__cxa_atexit@plt+0x9c5ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - rsceq r3, lr, #120, 16 @ 0x780000 │ │ │ │ - tsteq r0, #8, 4 @ 0x80000000 │ │ │ │ - tsteq r0, #0, 4 │ │ │ │ - rsceq r3, lr, #96, 16 @ 0x600000 │ │ │ │ - rsceq r3, lr, #112, 16 @ 0x700000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a92b0 <__cxa_atexit@plt+0x9c624> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ a92b8 <__cxa_atexit@plt+0x9c62c> │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + ldr r2, [pc, #188] @ ac184 <__cxa_atexit@plt+0x9f4f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b a936c <__cxa_atexit@plt+0x9c6e0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r0, #152, 24 @ 0x9800 │ │ │ │ - rsceq r3, lr, #48, 16 @ 0x300000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a9334 <__cxa_atexit@plt+0x9c6a8> │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a933c <__cxa_atexit@plt+0x9c6b0> │ │ │ │ - ldr r1, [pc, #92] @ a9350 <__cxa_atexit@plt+0x9c6c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ a9354 <__cxa_atexit@plt+0x9c6c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ a9358 <__cxa_atexit@plt+0x9c6cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #60] @ a935c <__cxa_atexit@plt+0x9c6d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ - mov r6, r3 │ │ │ │ - b a9344 <__cxa_atexit@plt+0x9c6b8> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - tsteq r0, #60, 24 @ 0x3c00 │ │ │ │ - tsteq r0, #136, 28 @ 0x880 │ │ │ │ - tsteq r0, #28, 24 @ 0x1c00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a9430 <__cxa_atexit@plt+0x9c7a4> │ │ │ │ - ldr r7, [pc, #216] @ a9458 <__cxa_atexit@plt+0x9c7cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq a940c <__cxa_atexit@plt+0x9c780> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne a941c <__cxa_atexit@plt+0x9c790> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc a9440 <__cxa_atexit@plt+0x9c7b4> │ │ │ │ - ldr r7, [pc, #184] @ a9464 <__cxa_atexit@plt+0x9c7d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub lr, r2, #18 │ │ │ │ - ldr r0, [pc, #164] @ a9468 <__cxa_atexit@plt+0x9c7dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #156] @ a946c <__cxa_atexit@plt+0x9c7e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r8, [pc, #148] @ a9470 <__cxa_atexit@plt+0x9c7e4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #6 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc ac150 <__cxa_atexit@plt+0x9f4c4> │ │ │ │ + ldr r1, [pc, #164] @ ac190 <__cxa_atexit@plt+0x9f504> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #160] @ ac194 <__cxa_atexit@plt+0x9f508> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r5, [pc, #156] @ ac198 <__cxa_atexit@plt+0x9f50c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + mov r0, r6 │ │ │ │ + str r5, [r0, #12]! │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + b 3f391c <__cxa_atexit@plt+0x3e6c90> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ a9460 <__cxa_atexit@plt+0x9c7d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a945c <__cxa_atexit@plt+0x9c7d0> │ │ │ │ + ldr r7, [pc, #68] @ ac18c <__cxa_atexit@plt+0x9f500> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #48] @ ac188 <__cxa_atexit@plt+0x9f4fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r1, #40 @ 0x28 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - rsceq r3, lr, #188, 12 @ 0xbc00000 │ │ │ │ - rsceq r3, lr, #192, 12 @ 0xc000000 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - tsteq r0, #228, 26 @ 0x3900 │ │ │ │ - tsteq r0, #204, 26 @ 0x3300 │ │ │ │ - tsteq r0, #96, 22 @ 0x18000 │ │ │ │ - rsceq r3, lr, #120, 12 @ 0x7800000 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + tsteq r0, #224, 2 @ 0x38 │ │ │ │ + tsteq r0, #200, 28 @ 0xc80 │ │ │ │ + rsceq r0, lr, #120, 18 @ 0x1e0000 │ │ │ │ + rsceq r0, lr, #168, 18 @ 0x2a0000 │ │ │ │ + @ instruction: 0xfffff668 │ │ │ │ + @ instruction: 0xfffff95c │ │ │ │ + @ instruction: 0xfffff758 │ │ │ │ + rsceq r0, lr, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a94fc <__cxa_atexit@plt+0x9c870> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a9510 <__cxa_atexit@plt+0x9c884> │ │ │ │ - ldr r2, [pc, #128] @ a9524 <__cxa_atexit@plt+0x9c898> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r8, r3, #18 │ │ │ │ - ldr r0, [pc, #104] @ a9528 <__cxa_atexit@plt+0x9c89c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #96] @ a952c <__cxa_atexit@plt+0x9c8a0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #92] @ a9530 <__cxa_atexit@plt+0x9c8a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r1, r7, lr} │ │ │ │ - add r1, r6, #20 │ │ │ │ - stm r1, {r2, r6, lr} │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ a9520 <__cxa_atexit@plt+0x9c894> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - rsceq r3, lr, #224, 10 @ 0x38000000 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - tsteq r0, #232, 24 @ 0xe800 │ │ │ │ - tsteq r0, #112, 20 @ 0x70000 │ │ │ │ - tsteq r0, #200, 24 @ 0xc800 │ │ │ │ - rsceq r3, lr, #184, 10 @ 0x2e000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a9568 <__cxa_atexit@plt+0x9c8dc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ a9570 <__cxa_atexit@plt+0x9c8e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b a936c <__cxa_atexit@plt+0x9c6e0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r0, #224, 18 @ 0x380000 │ │ │ │ - rsceq r3, lr, #120, 10 @ 0x1e000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a95ec <__cxa_atexit@plt+0x9c960> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a95f4 <__cxa_atexit@plt+0x9c968> │ │ │ │ - ldr r1, [pc, #92] @ a9608 <__cxa_atexit@plt+0x9c97c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ a960c <__cxa_atexit@plt+0x9c980> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ a9610 <__cxa_atexit@plt+0x9c984> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #60] @ a9614 <__cxa_atexit@plt+0x9c988> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ - mov r6, r3 │ │ │ │ - b a95fc <__cxa_atexit@plt+0x9c970> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - tsteq r0, #132, 18 @ 0x210000 │ │ │ │ - tsteq r0, #208, 22 @ 0x34000 │ │ │ │ - tsteq r0, #100, 18 @ 0x190000 │ │ │ │ - rsceq r3, lr, #88, 10 @ 0x16000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a96c8 <__cxa_atexit@plt+0x9ca3c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a96b4 <__cxa_atexit@plt+0x9ca28> │ │ │ │ - str r7, [r2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a96d0 <__cxa_atexit@plt+0x9ca44> │ │ │ │ - ldr r2, [pc, #160] @ a96fc <__cxa_atexit@plt+0x9ca70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub lr, r3, #18 │ │ │ │ - ldr r0, [pc, #140] @ a9700 <__cxa_atexit@plt+0x9ca74> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #132] @ a9704 <__cxa_atexit@plt+0x9ca78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [pc, #124] @ a9708 <__cxa_atexit@plt+0x9ca7c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5] │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r1, r7, r8} │ │ │ │ - add r1, r6, #20 │ │ │ │ - stm r1, {r2, r6, r8} │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #56] @ a96f4 <__cxa_atexit@plt+0x9ca68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #52] @ a96f8 <__cxa_atexit@plt+0x9ca6c> │ │ │ │ + ldr r6, [pc, #160] @ ac254 <__cxa_atexit@plt+0x9f5c8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #140] @ ac258 <__cxa_atexit@plt+0x9f5cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #24] @ a96f0 <__cxa_atexit@plt+0x9ca64> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r3, lr, #20, 8 @ 0x14000000 │ │ │ │ - rsceq r3, lr, #12, 8 @ 0xc000000 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - tsteq r0, #60, 22 @ 0xf000 │ │ │ │ - tsteq r0, #28, 22 @ 0x7000 │ │ │ │ - tsteq r0, #176, 16 @ 0xb00000 │ │ │ │ - rsceq r3, lr, #224, 6 @ 0x80000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r0, r6} │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a978c <__cxa_atexit@plt+0x9cb00> │ │ │ │ - ldr r2, [pc, #108] @ a97a4 <__cxa_atexit@plt+0x9cb18> │ │ │ │ + bcc ac22c <__cxa_atexit@plt+0x9f5a0> │ │ │ │ + ldr r2, [pc, #112] @ ac25c <__cxa_atexit@plt+0x9f5d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ + ldr r8, [pc, #108] @ ac260 <__cxa_atexit@plt+0x9f5d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #104] @ ac264 <__cxa_atexit@plt+0x9f5d8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r5, #-4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ - sub r8, r6, #18 │ │ │ │ - ldr r0, [pc, #84] @ a97a8 <__cxa_atexit@plt+0x9cb1c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ a97ac <__cxa_atexit@plt+0x9cb20> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #72] @ a97b0 <__cxa_atexit@plt+0x9cb24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r9, r3, #8 │ │ │ │ - stm r9, {r1, r7, lr} │ │ │ │ - add r1, r3, #20 │ │ │ │ - stm r1, {r2, r3, lr} │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ a97b4 <__cxa_atexit@plt+0x9cb28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - tsteq r0, #92, 20 @ 0x5c000 │ │ │ │ - tsteq r0, #220, 14 @ 0x3700000 │ │ │ │ - tsteq r0, #52, 20 @ 0x34000 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - rsceq r3, lr, #52, 6 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a97f4 <__cxa_atexit@plt+0x9cb68> │ │ │ │ - ldr r2, [pc, #36] @ a97fc <__cxa_atexit@plt+0x9cb70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a9800 <__cxa_atexit@plt+0x9cb74> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #12]! │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #96, 14 @ 0x1800000 │ │ │ │ - tsteq r0, #24, 20 @ 0x18000 │ │ │ │ - rsceq r3, lr, #232, 4 @ 0x8000000e │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a9840 <__cxa_atexit@plt+0x9cbb4> │ │ │ │ - ldr r2, [pc, #36] @ a9848 <__cxa_atexit@plt+0x9cbbc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a984c <__cxa_atexit@plt+0x9cbc0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #52] @ ac268 <__cxa_atexit@plt+0x9f5dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #40 @ 0x28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #20, 14 @ 0x500000 │ │ │ │ - tsteq r0, #204, 18 @ 0x330000 │ │ │ │ - rsceq r3, lr, #44, 6 @ 0xb0000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + tsteq r0, #220, 26 @ 0x3700 │ │ │ │ + tsteq r0, #192 @ 0xc0 │ │ │ │ + @ instruction: 0xfffff568 │ │ │ │ + @ instruction: 0xfffff85c │ │ │ │ + @ instruction: 0xfffff658 │ │ │ │ + rsceq r0, lr, #156, 16 @ 0x9c0000 │ │ │ │ + rsceq r0, lr, #88, 16 @ 0x580000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a9898 <__cxa_atexit@plt+0x9cc0c> │ │ │ │ - ldr r7, [pc, #52] @ a98ac <__cxa_atexit@plt+0x9cc20> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ac32c <__cxa_atexit@plt+0x9f6a0> │ │ │ │ + ldr r7, [pc, #216] @ ac368 <__cxa_atexit@plt+0x9f6dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-8]! │ │ │ │ + str r9, [r2, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq a988c <__cxa_atexit@plt+0x9cc00> │ │ │ │ - mov r7, r8 │ │ │ │ - b a98c0 <__cxa_atexit@plt+0x9cc34> │ │ │ │ + beq ac31c <__cxa_atexit@plt+0x9f690> │ │ │ │ + ldr r3, [pc, #192] @ ac36c <__cxa_atexit@plt+0x9f6e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ac33c <__cxa_atexit@plt+0x9f6b0> │ │ │ │ + ldr r1, [pc, #160] @ ac378 <__cxa_atexit@plt+0x9f6ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #156] @ ac37c <__cxa_atexit@plt+0x9f6f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r5, [pc, #152] @ ac380 <__cxa_atexit@plt+0x9f6f4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + mov r0, r6 │ │ │ │ + str r5, [r0, #12]! │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f391c <__cxa_atexit@plt+0x3e6c90> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a98b0 <__cxa_atexit@plt+0x9cc24> │ │ │ │ + ldr r7, [pc, #64] @ ac374 <__cxa_atexit@plt+0x9f6e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, lr, #12, 6 @ 0x30000000 │ │ │ │ - rsceq r3, lr, #204, 4 @ 0xc000000c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq a9930 <__cxa_atexit@plt+0x9cca4> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne a9988 <__cxa_atexit@plt+0x9ccfc> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - sub r6, r6, #3 │ │ │ │ - cmp r6, #5 │ │ │ │ - bhi a9a54 <__cxa_atexit@plt+0x9cdc8> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r6, [r3, r6, lsl #2] │ │ │ │ - add pc, r3, r6 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - ldr r7, [pc, #388] @ a9aa0 <__cxa_atexit@plt+0x9ce14> │ │ │ │ + ldr r7, [pc, #44] @ ac370 <__cxa_atexit@plt+0x9f6e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #380] @ a9aa4 <__cxa_atexit@plt+0x9ce18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a9a70 <__cxa_atexit@plt+0x9cde4> │ │ │ │ - ldr r3, [pc, #320] @ a9a88 <__cxa_atexit@plt+0x9cdfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #316] @ a9a8c <__cxa_atexit@plt+0x9ce00> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - ldr r3, [pc, #304] @ a9a90 <__cxa_atexit@plt+0x9ce04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r1, [pc, #296] @ a9a94 <__cxa_atexit@plt+0x9ce08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r9, [r9, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a9a7c <__cxa_atexit@plt+0x9cdf0> │ │ │ │ - ldr r3, [pc, #304] @ a9ad0 <__cxa_atexit@plt+0x9ce44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #300] @ a9ad4 <__cxa_atexit@plt+0x9ce48> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r1, #40 @ 0x28 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + tsteq r0, #224, 30 @ 0x380 │ │ │ │ + rsceq r0, lr, #140, 14 @ 0x2300000 │ │ │ │ + rsceq r0, lr, #196, 14 @ 0x3100000 │ │ │ │ + @ instruction: 0xfffff47c │ │ │ │ + @ instruction: 0xfffff770 │ │ │ │ + @ instruction: 0xfffff56c │ │ │ │ + rsceq r0, lr, #68, 14 @ 0x1100000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r6, [pc, #148] @ ac430 <__cxa_atexit@plt+0x9f7a4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r7, [pc, #252] @ a9ac0 <__cxa_atexit@plt+0x9ce34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #244] @ a9ac4 <__cxa_atexit@plt+0x9ce38> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #208] @ a9ab0 <__cxa_atexit@plt+0x9ce24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #200] @ a9ab4 <__cxa_atexit@plt+0x9ce28> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a9a70 <__cxa_atexit@plt+0x9cde4> │ │ │ │ - ldr r3, [pc, #172] @ a9ab8 <__cxa_atexit@plt+0x9ce2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #168] @ a9abc <__cxa_atexit@plt+0x9ce30> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r6, [r5] │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc ac408 <__cxa_atexit@plt+0x9f77c> │ │ │ │ + ldr lr, [pc, #108] @ ac434 <__cxa_atexit@plt+0x9f7a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ ac438 <__cxa_atexit@plt+0x9f7ac> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - b a9954 <__cxa_atexit@plt+0x9ccc8> │ │ │ │ - ldr r7, [pc, #132] @ a9aa8 <__cxa_atexit@plt+0x9ce1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #124] @ a9aac <__cxa_atexit@plt+0x9ce20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #136] @ a9ac8 <__cxa_atexit@plt+0x9ce3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #128] @ a9acc <__cxa_atexit@plt+0x9ce40> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r9, [pc, #100] @ ac43c <__cxa_atexit@plt+0x9f7b0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #12]! │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ a9a98 <__cxa_atexit@plt+0x9ce0c> │ │ │ │ + ldr r7, [pc, #48] @ ac440 <__cxa_atexit@plt+0x9f7b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #52] @ a9a9c <__cxa_atexit@plt+0x9ce10> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - sbcseq r8, r0, #-1157627904 @ 0xbb000000 │ │ │ │ - tsteq r0, #60, 16 @ 0x3c0000 │ │ │ │ - tsteq r0, #208, 10 @ 0x34000000 │ │ │ │ - rsceq r3, lr, #164 @ 0xa4 │ │ │ │ - rsceq r3, lr, #152 @ 0x98 │ │ │ │ - rsceq r3, lr, #248, 2 @ 0x3e │ │ │ │ - rsceq r3, lr, #236, 2 @ 0x3b │ │ │ │ - rsceq r3, lr, #4, 2 │ │ │ │ - rsceq r3, lr, #248 @ 0xf8 │ │ │ │ - rsceq r3, lr, #92, 2 │ │ │ │ - rsceq r3, lr, #80, 2 │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - sbcseq r8, r0, #1140850691 @ 0x44000003 │ │ │ │ - rsceq r3, lr, #140, 2 @ 0x23 │ │ │ │ - rsceq r3, lr, #128, 2 │ │ │ │ - rsceq r3, lr, #36, 2 │ │ │ │ - rsceq r3, lr, #24, 2 │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ - sbcseq r8, r0, #-1996488704 @ 0x89000000 │ │ │ │ - rsceq r3, lr, #200 @ 0xc8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a9b40 <__cxa_atexit@plt+0x9ceb4> │ │ │ │ - ldr r7, [pc, #100] @ a9b64 <__cxa_atexit@plt+0x9ced8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a9b54 <__cxa_atexit@plt+0x9cec8> │ │ │ │ - ldr r5, [pc, #80] @ a9b68 <__cxa_atexit@plt+0x9cedc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a9b30 <__cxa_atexit@plt+0x9cea4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b a98c0 <__cxa_atexit@plt+0x9cc34> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ a9b70 <__cxa_atexit@plt+0x9cee4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a9b6c <__cxa_atexit@plt+0x9cee0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - rsceq r3, lr, #80 @ 0x50 │ │ │ │ - rsceq r3, lr, #108 @ 0x6c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ - rsceq r3, lr, #28 │ │ │ │ + tsteq r0, #240, 28 @ 0xf00 │ │ │ │ + @ instruction: 0xfffff38c │ │ │ │ + @ instruction: 0xfffff680 │ │ │ │ + @ instruction: 0xfffff47c │ │ │ │ + rsceq r0, lr, #192, 12 @ 0xc000000 │ │ │ │ + rsceq r0, lr, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ a9bb4 <__cxa_atexit@plt+0x9cf28> │ │ │ │ + ldr r3, [pc, #8] @ ac46c <__cxa_atexit@plt+0x9f7e0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ - rsceq r3, lr, #8 │ │ │ │ - rsceq r2, lr, #232, 30 @ 0x3a0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a9c20 <__cxa_atexit@plt+0x9cf94> │ │ │ │ - ldr r7, [pc, #104] @ a9c48 <__cxa_atexit@plt+0x9cfbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, sl} │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a9c34 <__cxa_atexit@plt+0x9cfa8> │ │ │ │ - ldr r5, [pc, #84] @ a9c4c <__cxa_atexit@plt+0x9cfc0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - tst r9, #3 │ │ │ │ - beq a9c10 <__cxa_atexit@plt+0x9cf84> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b a98c0 <__cxa_atexit@plt+0x9cc34> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ a9c54 <__cxa_atexit@plt+0x9cfc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a9c50 <__cxa_atexit@plt+0x9cfc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - rsceq r2, lr, #112, 30 @ 0x1c0 │ │ │ │ - rsceq r2, lr, #156, 30 @ 0x270 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ + rsceq r0, lr, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc a9cc8 <__cxa_atexit@plt+0x9d03c> │ │ │ │ - ldr r3, [pc, #72] @ a9ce0 <__cxa_atexit@plt+0x9d054> │ │ │ │ + bcc ac4c8 <__cxa_atexit@plt+0x9f83c> │ │ │ │ + ldr r3, [pc, #72] @ ac4e0 <__cxa_atexit@plt+0x9f854> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ a9ce4 <__cxa_atexit@plt+0x9d058> │ │ │ │ + ldr r2, [pc, #68] @ ac4e4 <__cxa_atexit@plt+0x9f858> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #60] @ a9ce8 <__cxa_atexit@plt+0x9d05c> │ │ │ │ + ldr r1, [pc, #60] @ ac4e8 <__cxa_atexit@plt+0x9f85c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, r3, #1 │ │ │ │ stmib r7, {r1, r3} │ │ │ │ str r2, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a9cec <__cxa_atexit@plt+0x9d060> │ │ │ │ + ldr r7, [pc, #28] @ ac4ec <__cxa_atexit@plt+0x9f860> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r2, lr, #72, 30 @ 0x120 │ │ │ │ - tsteq r0, #148, 14 @ 0x2500000 │ │ │ │ - tsteq r0, #140, 14 @ 0x2300000 │ │ │ │ - rsceq r2, lr, #48, 30 @ 0xc0 │ │ │ │ - rsceq r2, lr, #36, 30 @ 0x90 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi a9d44 <__cxa_atexit@plt+0x9d0b8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq a9d3c <__cxa_atexit@plt+0x9d0b0> │ │ │ │ - ldr r8, [pc, #40] @ a9d4c <__cxa_atexit@plt+0x9d0c0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ a9d50 <__cxa_atexit@plt+0x9d0c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3ff904 <__cxa_atexit@plt+0x3f2c78> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r8, r0, #145 @ 0x91 │ │ │ │ - tsteq r0, #8, 4 @ 0x80000000 │ │ │ │ - rsceq r2, lr, #200, 28 @ 0xc80 │ │ │ │ + rsceq r0, lr, #132, 12 @ 0x8400000 │ │ │ │ + tsteq r0, #92 @ 0x5c │ │ │ │ + tsteq r0, #84 @ 0x54 │ │ │ │ + rsceq r0, lr, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a9db8 <__cxa_atexit@plt+0x9d12c> │ │ │ │ - ldr r7, [pc, #80] @ a9dcc <__cxa_atexit@plt+0x9d140> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ac594 <__cxa_atexit@plt+0x9f908> │ │ │ │ + ldr r7, [pc, #180] @ ac5c4 <__cxa_atexit@plt+0x9f938> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a9da4 <__cxa_atexit@plt+0x9d118> │ │ │ │ - ldr r2, [pc, #64] @ a9dd0 <__cxa_atexit@plt+0x9d144> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq a9db0 <__cxa_atexit@plt+0x9d124> │ │ │ │ - b a9e1c <__cxa_atexit@plt+0x9d190> │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq ac568 <__cxa_atexit@plt+0x9f8dc> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq ac5a4 <__cxa_atexit@plt+0x9f918> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ ac5c8 <__cxa_atexit@plt+0x9f93c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq ac578 <__cxa_atexit@plt+0x9f8ec> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq ac5b4 <__cxa_atexit@plt+0x9f928> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne ac584 <__cxa_atexit@plt+0x9f8f8> │ │ │ │ + ldr r7, [pc, #108] @ ac5cc <__cxa_atexit@plt+0x9f940> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ ac5d4 <__cxa_atexit@plt+0x9f948> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a9dd4 <__cxa_atexit@plt+0x9d148> │ │ │ │ + ldr r7, [pc, #52] @ ac5d0 <__cxa_atexit@plt+0x9f944> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r2, lr, #120, 28 @ 0x780 │ │ │ │ - rsceq r2, lr, #72, 28 @ 0x480 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b ac52c <__cxa_atexit@plt+0x9f8a0> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b ac54c <__cxa_atexit@plt+0x9f8c0> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + tsteq r0, #252, 18 @ 0x3f0000 │ │ │ │ + rsceq r0, lr, #204, 10 @ 0x33000000 │ │ │ │ + tsteq r0, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ a9e0c <__cxa_atexit@plt+0x9d180> │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq a9e04 <__cxa_atexit@plt+0x9d178> │ │ │ │ - b a9e1c <__cxa_atexit@plt+0x9d190> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r2, lr, #16, 28 @ 0x100 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - and r2, lr, #3 │ │ │ │ + and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq a9eec <__cxa_atexit@plt+0x9d260> │ │ │ │ - sub r0, r2, #1 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #3 │ │ │ │ - beq a9efc <__cxa_atexit@plt+0x9d270> │ │ │ │ - sub r3, r1, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - bne a9f10 <__cxa_atexit@plt+0x9d284> │ │ │ │ - cmp r2, #2 │ │ │ │ - beq a9e90 <__cxa_atexit@plt+0x9d204> │ │ │ │ + beq ac64c <__cxa_atexit@plt+0x9f9c0> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ ac66c <__cxa_atexit@plt+0x9f9e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq ac634 <__cxa_atexit@plt+0x9f9a8> │ │ │ │ cmp r2, #3 │ │ │ │ - bne a9ea8 <__cxa_atexit@plt+0x9d21c> │ │ │ │ - bic r0, lr, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #6 │ │ │ │ - bne a9ed8 <__cxa_atexit@plt+0x9d24c> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #6 │ │ │ │ - bne a9ec0 <__cxa_atexit@plt+0x9d234> │ │ │ │ - ldr r8, [lr, #1] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne a9ec0 <__cxa_atexit@plt+0x9d234> │ │ │ │ - ldr r8, [lr, #2] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ - cmp r1, #1 │ │ │ │ - bne a9ec0 <__cxa_atexit@plt+0x9d234> │ │ │ │ - ldr r8, [lr, #3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3ff914 <__cxa_atexit@plt+0x3f2c88> │ │ │ │ - ldr r7, [pc, #96] @ a9f28 <__cxa_atexit@plt+0x9d29c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #88] @ a9f2c <__cxa_atexit@plt+0x9d2a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + beq ac65c <__cxa_atexit@plt+0x9f9d0> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne ac63c <__cxa_atexit@plt+0x9f9b0> │ │ │ │ + ldr r7, [pc, #68] @ ac670 <__cxa_atexit@plt+0x9f9e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ a9f30 <__cxa_atexit@plt+0x9d2a4> │ │ │ │ + ldr r7, [pc, #48] @ ac674 <__cxa_atexit@plt+0x9f9e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - bic r0, lr, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - b a9e30 <__cxa_atexit@plt+0x9d1a4> │ │ │ │ - bic r3, r7, #3 │ │ │ │ + bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - cmp r0, r3 │ │ │ │ - beq a9e48 <__cxa_atexit@plt+0x9d1bc> │ │ │ │ - ldr r7, [pc, #12] @ a9f24 <__cxa_atexit@plt+0x9d298> │ │ │ │ + b ac5f8 <__cxa_atexit@plt+0x9f96c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b ac618 <__cxa_atexit@plt+0x9f98c> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + tsteq r0, #48, 18 @ 0xc0000 │ │ │ │ + tsteq r0, #28, 18 @ 0x70000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq ac6b8 <__cxa_atexit@plt+0x9fa2c> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ ac6c8 <__cxa_atexit@plt+0x9fa3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ ac6cc <__cxa_atexit@plt+0x9fa40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #84 @ 0x54 │ │ │ │ - rsceq r2, lr, #96, 26 @ 0x1800 │ │ │ │ - rsceq r2, lr, #84, 26 @ 0x1500 │ │ │ │ - tsteq r0, #144 @ 0x90 │ │ │ │ - rsceq r2, lr, #248, 24 @ 0xf800 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b ac694 <__cxa_atexit@plt+0x9fa08> │ │ │ │ + tsteq r0, #192, 16 @ 0xc00000 │ │ │ │ + tsteq r0, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a9fc4 <__cxa_atexit@plt+0x9d338> │ │ │ │ - ldr r7, [pc, #144] @ a9fe8 <__cxa_atexit@plt+0x9d35c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a9fd4 <__cxa_atexit@plt+0x9d348> │ │ │ │ - ldr r3, [pc, #124] @ a9fec <__cxa_atexit@plt+0x9d360> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a9fa4 <__cxa_atexit@plt+0x9d318> │ │ │ │ - ldr r3, [pc, #104] @ a9ff0 <__cxa_atexit@plt+0x9d364> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq a9fb4 <__cxa_atexit@plt+0x9d328> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b a9e1c <__cxa_atexit@plt+0x9d190> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ a9ff8 <__cxa_atexit@plt+0x9d36c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a9ff4 <__cxa_atexit@plt+0x9d368> │ │ │ │ + bhi ac764 <__cxa_atexit@plt+0x9fad8> │ │ │ │ + ldr r7, [pc, #164] @ ac794 <__cxa_atexit@plt+0x9fb08> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - rsceq r2, lr, #92, 24 @ 0x5c00 │ │ │ │ - rsceq r2, lr, #116, 24 @ 0x7400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ aa030 <__cxa_atexit@plt+0x9d3a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ aa034 <__cxa_atexit@plt+0x9d3a8> │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq ac748 <__cxa_atexit@plt+0x9fabc> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq ac774 <__cxa_atexit@plt+0x9fae8> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ ac798 <__cxa_atexit@plt+0x9fb0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq ac758 <__cxa_atexit@plt+0x9facc> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq ac784 <__cxa_atexit@plt+0x9faf8> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ ac79c <__cxa_atexit@plt+0x9fb10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - tsteq r0, #96, 30 @ 0x180 │ │ │ │ - tsteq r0, #92, 30 @ 0x170 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa080 <__cxa_atexit@plt+0x9d3f4> │ │ │ │ - ldr r3, [pc, #56] @ aa090 <__cxa_atexit@plt+0x9d404> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aa070 <__cxa_atexit@plt+0x9d3e4> │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aa094 <__cxa_atexit@plt+0x9d408> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, lr, #208, 22 @ 0x34000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa0f4 <__cxa_atexit@plt+0x9d468> │ │ │ │ - ldr r3, [pc, #56] @ aa104 <__cxa_atexit@plt+0x9d478> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aa0e4 <__cxa_atexit@plt+0x9d458> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aa108 <__cxa_atexit@plt+0x9d47c> │ │ │ │ + ldr r7, [pc, #52] @ ac7a0 <__cxa_atexit@plt+0x9fb14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, lr, #96, 22 @ 0x18000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b ac70c <__cxa_atexit@plt+0x9fa80> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b ac72c <__cxa_atexit@plt+0x9faa0> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + tsteq r0, #132, 20 @ 0x84000 │ │ │ │ + rsceq r0, lr, #0, 8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa168 <__cxa_atexit@plt+0x9d4dc> │ │ │ │ - ldr r3, [pc, #56] @ aa178 <__cxa_atexit@plt+0x9d4ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aa158 <__cxa_atexit@plt+0x9d4cc> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq ac808 <__cxa_atexit@plt+0x9fb7c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ ac828 <__cxa_atexit@plt+0x9fb9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq ac800 <__cxa_atexit@plt+0x9fb74> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq ac818 <__cxa_atexit@plt+0x9fb8c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ ac82c <__cxa_atexit@plt+0x9fba0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aa17c <__cxa_atexit@plt+0x9d4f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, lr, #240, 20 @ 0xf0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b ac7c4 <__cxa_atexit@plt+0x9fb38> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b ac7e4 <__cxa_atexit@plt+0x9fb58> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + tsteq r0, #204, 18 @ 0x330000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq ac868 <__cxa_atexit@plt+0x9fbdc> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ ac878 <__cxa_atexit@plt+0x9fbec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b ac84c <__cxa_atexit@plt+0x9fbc0> │ │ │ │ + tsteq r0, #100, 18 @ 0x190000 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b ac89c <__cxa_atexit@plt+0x9fc10> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa204 <__cxa_atexit@plt+0x9d578> │ │ │ │ - ldr r3, [pc, #120] @ aa22c <__cxa_atexit@plt+0x9d5a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aa1f4 <__cxa_atexit@plt+0x9d568> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc aa214 <__cxa_atexit@plt+0x9d588> │ │ │ │ - ldr r7, [pc, #92] @ aa234 <__cxa_atexit@plt+0x9d5a8> │ │ │ │ + str fp, [sp, #36] @ 0x24 │ │ │ │ + str sl, [sp, #28] │ │ │ │ + str r9, [sp, #24] │ │ │ │ + stmib sp, {r6, r8} │ │ │ │ + mov ip, r5 │ │ │ │ + mov lr, r4 │ │ │ │ + sub r0, r5, #24 │ │ │ │ + str r0, [sp, #32] │ │ │ │ + mov r6, #0 │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r5, [sp, #16] │ │ │ │ + b ac904 <__cxa_atexit@plt+0x9fc78> │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + str r0, [fp, #4] │ │ │ │ + mov r7, ip │ │ │ │ + str r9, [r7, r6]! │ │ │ │ + str sl, [r7, #-20] @ 0xffffffec │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + ldr r0, [pc, #688] @ acba0 <__cxa_atexit@plt+0x9ff14> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #-12] │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + str r0, [r7, #-8] │ │ │ │ + str r4, [r7, #-4] │ │ │ │ + sub r6, r6, #24 │ │ │ │ + add r5, ip, r6 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + add r7, r0, r6 │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + cmp r4, r7 │ │ │ │ + bhi acb4c <__cxa_atexit@plt+0x9fec0> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r4, r7, #3 │ │ │ │ + cmp r4, #2 │ │ │ │ + beq aca30 <__cxa_atexit@plt+0x9fda4> │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + str r0, [sp, #44] @ 0x2c │ │ │ │ + ldr r0, [r7, #19] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + mov fp, ip │ │ │ │ + ldr r7, [fp, r6]! │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + add r3, r1, r0 │ │ │ │ + add r0, r3, #8 │ │ │ │ + ldr r3, [r4, #3] │ │ │ │ + ldr r2, [r4, #7] │ │ │ │ + ldr r8, [r4, #11] │ │ │ │ + add r3, r3, r2 │ │ │ │ + add r1, r3, #8 │ │ │ │ + ldr sl, [fp, #4] │ │ │ │ + cmp r7, r8 │ │ │ │ + ble ac9ac <__cxa_atexit@plt+0x9fd20> │ │ │ │ + cmp r0, r1 │ │ │ │ + beq aca10 <__cxa_atexit@plt+0x9fd84> │ │ │ │ + mov r2, r8 │ │ │ │ + bl bd74 │ │ │ │ + ldr ip, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + cmp r0, #0 │ │ │ │ + bmi ac8cc <__cxa_atexit@plt+0x9fc40> │ │ │ │ + bne ac9dc <__cxa_atexit@plt+0x9fd50> │ │ │ │ + b ac9d0 <__cxa_atexit@plt+0x9fd44> │ │ │ │ + cmp r0, r1 │ │ │ │ + beq aca20 <__cxa_atexit@plt+0x9fd94> │ │ │ │ + mov r2, r7 │ │ │ │ + bl bd74 │ │ │ │ + ldr ip, [sp, #16] │ │ │ │ + ldr lr, [sp, #20] │ │ │ │ + cmp r0, #0 │ │ │ │ + bmi ac8cc <__cxa_atexit@plt+0x9fc40> │ │ │ │ + bne ac9dc <__cxa_atexit@plt+0x9fd50> │ │ │ │ + cmp r7, r8 │ │ │ │ + blt ac8cc <__cxa_atexit@plt+0x9fc40> │ │ │ │ + beq acaa8 <__cxa_atexit@plt+0x9fe1c> │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + str r0, [fp, #4] │ │ │ │ + mov r7, ip │ │ │ │ + str r9, [r7, r6]! │ │ │ │ + str sl, [r7, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + str r1, [r7, #-16] │ │ │ │ + ldr r0, [pc, #400] @ acb94 <__cxa_atexit@plt+0x9ff08> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #-12] │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + b ac8fc <__cxa_atexit@plt+0x9fc70> │ │ │ │ + mov r0, #0 │ │ │ │ + cmp r0, #0 │ │ │ │ + bpl ac9a4 <__cxa_atexit@plt+0x9fd18> │ │ │ │ + b ac8cc <__cxa_atexit@plt+0x9fc40> │ │ │ │ + mov r0, #0 │ │ │ │ + cmp r0, #0 │ │ │ │ + bpl ac9cc <__cxa_atexit@plt+0x9fd40> │ │ │ │ + b ac8cc <__cxa_atexit@plt+0x9fc40> │ │ │ │ + ldr r7, [pc, #364] @ acba4 <__cxa_atexit@plt+0x9ff18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [ip, r6]! │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq acb34 <__cxa_atexit@plt+0x9fea8> │ │ │ │ + ldr r7, [lr, #804] @ 0x324 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + add r6, r4, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc acb78 <__cxa_atexit@plt+0x9feec> │ │ │ │ + ldr r7, [pc, #328] @ acbac <__cxa_atexit@plt+0x9ff20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r3, [pc, #320] @ acbb0 <__cxa_atexit@plt+0x9ff24> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r7, [r4, #4] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r4, #8] │ │ │ │ + str r2, [r4, #12] │ │ │ │ + str r3, [r4, #16] │ │ │ │ + str r3, [r4, #20] │ │ │ │ + str r1, [r4, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + mov r4, lr │ │ │ │ + ldr fp, [sp, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ aa230 <__cxa_atexit@plt+0x9d5a4> │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + cmp sl, r0 │ │ │ │ + bne acaf4 <__cxa_atexit@plt+0x9fe68> │ │ │ │ + ldr r7, [pc, #224] @ acb9c <__cxa_atexit@plt+0x9ff10> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [ip, r6]! │ │ │ │ + str r9, [ip, #-12] │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + stmdb ip, {r0, r4} │ │ │ │ + str r7, [ip, #-16]! │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq acb34 <__cxa_atexit@plt+0x9fea8> │ │ │ │ + mov r4, lr │ │ │ │ + mov r5, ip │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + ldr fp, [sp, #36] @ 0x24 │ │ │ │ + b acc68 <__cxa_atexit@plt+0x9ffdc> │ │ │ │ + ldr r7, [pc, #156] @ acb98 <__cxa_atexit@plt+0x9ff0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r9, [ip, r6]! │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + str r0, [ip, #-4] │ │ │ │ + str r7, [ip, #-8]! │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq acb34 <__cxa_atexit@plt+0x9fea8> │ │ │ │ + mov r4, lr │ │ │ │ + mov r5, ip │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + ldr fp, [sp, #36] @ 0x24 │ │ │ │ + b acd84 <__cxa_atexit@plt+0xa00f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r4, lr │ │ │ │ + mov r5, ip │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + ldr fp, [sp, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r2, lr, #88, 20 @ 0x58000 │ │ │ │ - tsteq r0, #248, 28 @ 0xf80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #84] @ acba8 <__cxa_atexit@plt+0x9ff1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [lr, #-8] │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + mov r4, lr │ │ │ │ + b acb40 <__cxa_atexit@plt+0x9feb4> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [lr, #828] @ 0x33c │ │ │ │ + mov r4, lr │ │ │ │ + mov r5, ip │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr fp, [sp, #36] @ 0x24 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, lsl #5 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + andeq r0, r0, ip, lsr r3 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + rsceq r0, lr, #108 @ 0x6c │ │ │ │ + tsteq r0, #160, 20 @ 0xa0000 │ │ │ │ + tsteq r0, #152, 20 @ 0x98000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc aa270 <__cxa_atexit@plt+0x9d5e4> │ │ │ │ - ldr r2, [pc, #32] @ aa27c <__cxa_atexit@plt+0x9d5f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc acc10 <__cxa_atexit@plt+0x9ff84> │ │ │ │ + ldr r8, [pc, #68] @ acc1c <__cxa_atexit@plt+0x9ff90> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #60] @ acc20 <__cxa_atexit@plt+0x9ff94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #116, 28 @ 0x740 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa2f0 <__cxa_atexit@plt+0x9d664> │ │ │ │ - ldr r3, [pc, #120] @ aa318 <__cxa_atexit@plt+0x9d68c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aa2e0 <__cxa_atexit@plt+0x9d654> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc aa300 <__cxa_atexit@plt+0x9d674> │ │ │ │ - ldr r7, [pc, #92] @ aa320 <__cxa_atexit@plt+0x9d694> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #44, 18 @ 0xb0000 │ │ │ │ + tsteq r0, #36, 18 @ 0x90000 │ │ │ │ + rsceq pc, sp, #136, 30 @ 0x220 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne acc48 <__cxa_atexit@plt+0x9ffbc> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ aa31c <__cxa_atexit@plt+0x9d690> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r3, [r5, #20]! │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov sl, r7 │ │ │ │ + b 1fe2fb0 <__cxa_atexit@plt+0x1fd6324> │ │ │ │ + andeq r0, r0, r6, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne acc80 <__cxa_atexit@plt+0x9fff4> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc accd8 <__cxa_atexit@plt+0xa004c> │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr lr, [pc, #84] @ accfc <__cxa_atexit@plt+0xa0070> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r2, lr, #112, 18 @ 0x1c0000 │ │ │ │ - tsteq r0, #68, 28 @ 0x440 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bx ip │ │ │ │ + ldr r6, [pc, #24] @ accf8 <__cxa_atexit@plt+0xa006c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + tsteq r0, #92, 16 @ 0x5c0000 │ │ │ │ + andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc acd58 <__cxa_atexit@plt+0xa00cc> │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr lr, [pc, #72] @ acd74 <__cxa_atexit@plt+0xa00e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ acd78 <__cxa_atexit@plt+0xa00ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + tsteq r0, #216, 14 @ 0x3600000 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc aa35c <__cxa_atexit@plt+0x9d6d0> │ │ │ │ - ldr r2, [pc, #32] @ aa368 <__cxa_atexit@plt+0x9d6dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc acdc8 <__cxa_atexit@plt+0xa013c> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr lr, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + ldr r1, [pc, #36] @ acdd4 <__cxa_atexit@plt+0xa0148> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + add r1, r3, #12 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #192, 26 @ 0x3000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa3b4 <__cxa_atexit@plt+0x9d728> │ │ │ │ - ldr r3, [pc, #56] @ aa3c4 <__cxa_atexit@plt+0x9d738> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aa3a4 <__cxa_atexit@plt+0x9d718> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #35] @ 0x23 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #84, 14 @ 0x1500000 │ │ │ │ + rsceq pc, sp, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne acdfc <__cxa_atexit@plt+0xa0170> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aa3c8 <__cxa_atexit@plt+0x9d73c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #20]! │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + b 1fe0b40 <__cxa_atexit@plt+0x1fd3eb4> │ │ │ │ + rsceq pc, sp, #196, 26 @ 0x3100 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ace44 <__cxa_atexit@plt+0xa01b8> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ ace4c <__cxa_atexit@plt+0xa01c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ff254c <__cxa_atexit@plt+0x1fe58c0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, lr, #176, 16 @ 0xb00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ + tsteq r0, #240 @ 0xf0 │ │ │ │ + rsceq pc, sp, #120, 26 @ 0x1e00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ace8c <__cxa_atexit@plt+0xa0200> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [pc, #24] @ ace94 <__cxa_atexit@plt+0xa0208> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ff49c4 <__cxa_atexit@plt+0x1fe7d38> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa450 <__cxa_atexit@plt+0x9d7c4> │ │ │ │ - ldr r3, [pc, #120] @ aa478 <__cxa_atexit@plt+0x9d7ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aa440 <__cxa_atexit@plt+0x9d7b4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc aa460 <__cxa_atexit@plt+0x9d7d4> │ │ │ │ - ldr r7, [pc, #92] @ aa480 <__cxa_atexit@plt+0x9d7f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #31] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + tsteq r0, #172 @ 0xac │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi acf38 <__cxa_atexit@plt+0xa02ac> │ │ │ │ + ldr lr, [pc, #160] @ acf58 <__cxa_atexit@plt+0xa02cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #148] @ acf5c <__cxa_atexit@plt+0xa02d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq acf2c <__cxa_atexit@plt+0xa02a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc acf44 <__cxa_atexit@plt+0xa02b8> │ │ │ │ + ldr r8, [pc, #112] @ acf60 <__cxa_atexit@plt+0xa02d4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #104] @ acf64 <__cxa_atexit@plt+0xa02d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + sub r7, r2, #19 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ aa47c <__cxa_atexit@plt+0x9d7f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r2, lr, #24, 16 @ 0x180000 │ │ │ │ - tsteq r0, #108, 28 @ 0x6c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + tsteq r0, #96 @ 0x60 │ │ │ │ + tsteq r0, #20, 12 @ 0x1400000 │ │ │ │ + tsteq r0, #12, 12 @ 0xc00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc aa4bc <__cxa_atexit@plt+0x9d830> │ │ │ │ - ldr r2, [pc, #32] @ aa4c8 <__cxa_atexit@plt+0x9d83c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc acfc4 <__cxa_atexit@plt+0xa0338> │ │ │ │ + ldr r8, [pc, #68] @ acfd0 <__cxa_atexit@plt+0xa0344> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #60] @ acfd4 <__cxa_atexit@plt+0xa0348> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #232, 26 @ 0x3a00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #120, 10 @ 0x1e000000 │ │ │ │ + tsteq r0, #112, 10 @ 0x1c000000 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa53c <__cxa_atexit@plt+0x9d8b0> │ │ │ │ - ldr r3, [pc, #120] @ aa564 <__cxa_atexit@plt+0x9d8d8> │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + ldr r3, [pc, #208] @ ad0c0 <__cxa_atexit@plt+0xa0434> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aa52c <__cxa_atexit@plt+0x9d8a0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc aa54c <__cxa_atexit@plt+0x9d8c0> │ │ │ │ - ldr r7, [pc, #92] @ aa56c <__cxa_atexit@plt+0x9d8e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #27] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ aa568 <__cxa_atexit@plt+0x9d8dc> │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ad02c <__cxa_atexit@plt+0xa03a0> │ │ │ │ + and r2, r9, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne ad03c <__cxa_atexit@plt+0xa03b0> │ │ │ │ + cmp r8, #1 │ │ │ │ + beq ad060 <__cxa_atexit@plt+0xa03d4> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + asr r1, r8, #1 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + sub r7, r7, #8 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + cmp fp, r7 │ │ │ │ + bls acff8 <__cxa_atexit@plt+0xa036c> │ │ │ │ + ldr r7, [pc, #152] @ ad0cc <__cxa_atexit@plt+0xa0440> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r2, lr, #48, 14 @ 0xc00000 │ │ │ │ - tsteq r0, #128, 26 @ 0x2000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc aa5a8 <__cxa_atexit@plt+0x9d91c> │ │ │ │ - ldr r2, [pc, #32] @ aa5b4 <__cxa_atexit@plt+0x9d928> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #252, 24 @ 0xfc00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa600 <__cxa_atexit@plt+0x9d974> │ │ │ │ - ldr r3, [pc, #56] @ aa610 <__cxa_atexit@plt+0x9d984> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aa5f0 <__cxa_atexit@plt+0x9d964> │ │ │ │ + ldr r7, [pc, #140] @ ad0d0 <__cxa_atexit@plt+0xa0444> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r3, [pc, #132] @ ad0d4 <__cxa_atexit@plt+0xa0448> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #23] │ │ │ │ + mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #92] @ ad0c4 <__cxa_atexit@plt+0xa0438> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r9, #2] │ │ │ │ + ldr r1, [r9, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad0ac <__cxa_atexit@plt+0xa0420> │ │ │ │ + ldr r3, [pc, #60] @ ad0c8 <__cxa_atexit@plt+0xa043c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad0b8 <__cxa_atexit@plt+0xa042c> │ │ │ │ + b ad11c <__cxa_atexit@plt+0xa0490> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aa614 <__cxa_atexit@plt+0x9d988> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, lr, #112, 12 @ 0x7000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr #10 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsceq pc, sp, #180, 22 @ 0x2d000 │ │ │ │ + tsteq r0, #196, 8 @ 0xc4000000 │ │ │ │ + tsteq r0, #64, 30 @ 0x100 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #32] @ ad110 <__cxa_atexit@plt+0xa0484> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad108 <__cxa_atexit@plt+0xa047c> │ │ │ │ + b ad11c <__cxa_atexit@plt+0xa0490> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa674 <__cxa_atexit@plt+0x9d9e8> │ │ │ │ - ldr r3, [pc, #56] @ aa684 <__cxa_atexit@plt+0x9d9f8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne ad190 <__cxa_atexit@plt+0xa0504> │ │ │ │ + ldr r2, [pc, #200] @ ad1f8 <__cxa_atexit@plt+0xa056c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad1d8 <__cxa_atexit@plt+0xa054c> │ │ │ │ + ldr r2, [pc, #172] @ ad1fc <__cxa_atexit@plt+0xa0570> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad1d8 <__cxa_atexit@plt+0xa054c> │ │ │ │ + ldr r3, [pc, #152] @ ad200 <__cxa_atexit@plt+0xa0574> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aa664 <__cxa_atexit@plt+0x9d9d8> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + str r2, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad1e4 <__cxa_atexit@plt+0xa0558> │ │ │ │ + b ad2b8 <__cxa_atexit@plt+0xa062c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ad1ec <__cxa_atexit@plt+0xa0560> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #84] @ ad204 <__cxa_atexit@plt+0xa0578> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r1, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + ldr r3, [pc, #60] @ ad208 <__cxa_atexit@plt+0xa057c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aa688 <__cxa_atexit@plt+0x9d9fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, lr, #0, 12 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + tsteq r0, #196, 26 @ 0x3100 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa6e8 <__cxa_atexit@plt+0x9da5c> │ │ │ │ - ldr r3, [pc, #56] @ aa6f8 <__cxa_atexit@plt+0x9da6c> │ │ │ │ + ldr r3, [pc, #72] @ ad264 <__cxa_atexit@plt+0xa05d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aa6d8 <__cxa_atexit@plt+0x9da4c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad25c <__cxa_atexit@plt+0xa05d0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #40] @ ad268 <__cxa_atexit@plt+0xa05dc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad25c <__cxa_atexit@plt+0xa05d0> │ │ │ │ + b ad2b8 <__cxa_atexit@plt+0xa062c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aa6fc <__cxa_atexit@plt+0x9da70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #36] @ ad2ac <__cxa_atexit@plt+0xa0620> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad2a4 <__cxa_atexit@plt+0xa0618> │ │ │ │ + b ad2b8 <__cxa_atexit@plt+0xa062c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, lr, #144, 10 @ 0x24000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ + str r7, [sp, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ad4cc <__cxa_atexit@plt+0xa0840> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + ldm lr, {r0, r9, lr} │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + add ip, r7, #3 │ │ │ │ + ldm ip, {r1, r3, ip} │ │ │ │ + add r2, r2, r0 │ │ │ │ + add r0, r2, #8 │ │ │ │ + add r3, r1, r3 │ │ │ │ + add r1, r3, #8 │ │ │ │ + cmp sl, ip │ │ │ │ + ble ad39c <__cxa_atexit@plt+0xa0710> │ │ │ │ + cmp r0, r1 │ │ │ │ + str ip, [sp] │ │ │ │ + beq ad4dc <__cxa_atexit@plt+0xa0850> │ │ │ │ + mov r2, ip │ │ │ │ + str r5, [sp, #8] │ │ │ │ + mov r7, sl │ │ │ │ + mov sl, lr │ │ │ │ + bl bd74 │ │ │ │ + mov lr, sl │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ + cmp r0, #0 │ │ │ │ + bmi ad42c <__cxa_atexit@plt+0xa07a0> │ │ │ │ + bne ad3cc <__cxa_atexit@plt+0xa0740> │ │ │ │ + ldr r3, [sp] │ │ │ │ + cmp sl, r3 │ │ │ │ + blt ad42c <__cxa_atexit@plt+0xa07a0> │ │ │ │ + mov r7, #1 │ │ │ │ + ldr r2, [pc, #436] @ ad508 <__cxa_atexit@plt+0xa087c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, #428] @ ad50c <__cxa_atexit@plt+0xa0880> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r8, #4] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str lr, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r2, [r8, #20] │ │ │ │ + str r7, [r8, #24] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + sub r7, r6, #19 │ │ │ │ + cmp sl, r3 │ │ │ │ + bne ad4bc <__cxa_atexit@plt+0xa0830> │ │ │ │ + ldr r3, [pc, #392] @ ad51c <__cxa_atexit@plt+0xa0890> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa75c <__cxa_atexit@plt+0x9dad0> │ │ │ │ - ldr r3, [pc, #56] @ aa76c <__cxa_atexit@plt+0x9dae0> │ │ │ │ + cmp r0, r1 │ │ │ │ + str sl, [sp, #4] │ │ │ │ + beq ad4ec <__cxa_atexit@plt+0xa0860> │ │ │ │ + mov r2, sl │ │ │ │ + mov r7, lr │ │ │ │ + mov sl, ip │ │ │ │ + bl bd74 │ │ │ │ + mov ip, sl │ │ │ │ + mov lr, r7 │ │ │ │ + cmp r0, #0 │ │ │ │ + bmi ad42c <__cxa_atexit@plt+0xa07a0> │ │ │ │ + beq ad420 <__cxa_atexit@plt+0xa0794> │ │ │ │ + mov r3, #1 │ │ │ │ + ldr r2, [pc, #292] @ ad4fc <__cxa_atexit@plt+0xa0870> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, #284] @ ad500 <__cxa_atexit@plt+0xa0874> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r8, #4] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str lr, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r2, [r8, #20] │ │ │ │ + str r3, [r8, #24] │ │ │ │ + ldr r7, [pc, #252] @ ad504 <__cxa_atexit@plt+0xa0878> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + sub r7, r6, #19 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + cmp r3, ip │ │ │ │ + bge ad478 <__cxa_atexit@plt+0xa07ec> │ │ │ │ + mov r3, #1 │ │ │ │ + ldr r2, [pc, #232] @ ad520 <__cxa_atexit@plt+0xa0894> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, #224] @ ad524 <__cxa_atexit@plt+0xa0898> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r8, #4] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str lr, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r2, [r8, #20] │ │ │ │ + str r3, [r8, #24] │ │ │ │ + ldr r7, [pc, #192] @ ad528 <__cxa_atexit@plt+0xa089c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx r0 │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r2, [pc, #144] @ ad514 <__cxa_atexit@plt+0xa0888> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, #136] @ ad518 <__cxa_atexit@plt+0xa088c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r8, #4] │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str lr, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r2, [r8, #20] │ │ │ │ + str r0, [r8, #24] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + sub r7, r6, #19 │ │ │ │ + cmp r3, ip │ │ │ │ + beq ad38c <__cxa_atexit@plt+0xa0700> │ │ │ │ + ldr r3, [pc, #76] @ ad510 <__cxa_atexit@plt+0xa0884> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + b ad414 <__cxa_atexit@plt+0xa0788> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + mov r0, #0 │ │ │ │ + cmp r0, #0 │ │ │ │ + bpl ad338 <__cxa_atexit@plt+0xa06ac> │ │ │ │ + b ad42c <__cxa_atexit@plt+0xa07a0> │ │ │ │ + mov r0, #0 │ │ │ │ + cmp r0, #0 │ │ │ │ + bpl ad3c8 <__cxa_atexit@plt+0xa073c> │ │ │ │ + b ad42c <__cxa_atexit@plt+0xa07a0> │ │ │ │ + tsteq r0, #48, 2 │ │ │ │ + tsteq r0, #32, 2 │ │ │ │ + tsteq r0, #136, 22 @ 0x22000 │ │ │ │ + tsteq r0, #180, 2 @ 0x2d │ │ │ │ + tsteq r0, #164, 2 @ 0x29 │ │ │ │ + tsteq r0, #204, 20 @ 0xcc000 │ │ │ │ + tsteq r0, #132 @ 0x84 │ │ │ │ + tsteq r0, #116 @ 0x74 │ │ │ │ + tsteq r0, #252, 22 @ 0x3f000 │ │ │ │ + tsteq r0, #208 @ 0xd0 │ │ │ │ + tsteq r0, #192 @ 0xc0 │ │ │ │ + tsteq r0, #40, 22 @ 0xa000 │ │ │ │ + rsceq pc, sp, #180, 12 @ 0xb400000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ ad568 <__cxa_atexit@plt+0xa08dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq aa74c <__cxa_atexit@plt+0x9dac0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - bx r0 │ │ │ │ + beq ad55c <__cxa_atexit@plt+0xa08d0> │ │ │ │ + mov r7, r8 │ │ │ │ + b ad578 <__cxa_atexit@plt+0xa08ec> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aa770 <__cxa_atexit@plt+0x9dae4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq pc, sp, #116, 12 @ 0x7400000 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne ad5d4 <__cxa_atexit@plt+0xa0948> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + ldr r1, [pc, #100] @ ad5fc <__cxa_atexit@plt+0xa0970> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad5e8 <__cxa_atexit@plt+0xa095c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #68] @ ad600 <__cxa_atexit@plt+0xa0974> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad5f4 <__cxa_atexit@plt+0xa0968> │ │ │ │ + b ad650 <__cxa_atexit@plt+0xa09c4> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, lr, #32, 10 @ 0x8000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa7d0 <__cxa_atexit@plt+0x9db44> │ │ │ │ - ldr r3, [pc, #56] @ aa7e0 <__cxa_atexit@plt+0x9db54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aa7c0 <__cxa_atexit@plt+0x9db34> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + rsceq pc, sp, #220, 10 @ 0x37000000 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #32] @ ad640 <__cxa_atexit@plt+0xa09b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad638 <__cxa_atexit@plt+0xa09ac> │ │ │ │ + b ad650 <__cxa_atexit@plt+0xa09c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aa7e4 <__cxa_atexit@plt+0x9db58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq pc, sp, #156, 10 @ 0x27000000 │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne ad6c0 <__cxa_atexit@plt+0xa0a34> │ │ │ │ + ldr r2, [pc, #208] @ ad734 <__cxa_atexit@plt+0xa0aa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq ad71c <__cxa_atexit@plt+0xa0a90> │ │ │ │ + ldr r2, [pc, #184] @ ad738 <__cxa_atexit@plt+0xa0aac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad714 <__cxa_atexit@plt+0xa0a88> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #152] @ ad73c <__cxa_atexit@plt+0xa0ab0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad714 <__cxa_atexit@plt+0xa0a88> │ │ │ │ + b ad800 <__cxa_atexit@plt+0xa0b74> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ad728 <__cxa_atexit@plt+0xa0a9c> │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr lr, [pc, #96] @ ad740 <__cxa_atexit@plt+0xa0ab4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r2, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r0, [r7, #16] │ │ │ │ + ldr r3, [pc, #56] @ ad744 <__cxa_atexit@plt+0xa0ab8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, lr, #176, 8 @ 0xb0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa844 <__cxa_atexit@plt+0x9dbb8> │ │ │ │ - ldr r3, [pc, #56] @ aa854 <__cxa_atexit@plt+0x9dbc8> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + @ instruction: 0xfffff738 │ │ │ │ + tsteq r0, #132, 16 @ 0x840000 │ │ │ │ + rsceq pc, sp, #152, 8 @ 0x98000000 │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ ad7a4 <__cxa_atexit@plt+0xa0b18> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aa834 <__cxa_atexit@plt+0x9dba8> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad79c <__cxa_atexit@plt+0xa0b10> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #40] @ ad7a8 <__cxa_atexit@plt+0xa0b1c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad79c <__cxa_atexit@plt+0xa0b10> │ │ │ │ + b ad800 <__cxa_atexit@plt+0xa0b74> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aa858 <__cxa_atexit@plt+0x9dbcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsceq pc, sp, #52, 8 @ 0x34000000 │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #36] @ ad7f0 <__cxa_atexit@plt+0xa0b64> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad7e8 <__cxa_atexit@plt+0xa0b5c> │ │ │ │ + b ad800 <__cxa_atexit@plt+0xa0b74> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, lr, #64, 8 @ 0x40000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq pc, sp, #236, 6 @ 0xb0000003 │ │ │ │ + andeq r1, r0, r8, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r5 │ │ │ │ + ldr r3, [r5, #8]! │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r1, [sp] │ │ │ │ + add r3, r2, r3 │ │ │ │ + add r0, r3, #8 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + add r3, r3, r2 │ │ │ │ + add r1, r3, #8 │ │ │ │ + cmp sl, r8 │ │ │ │ + ble ad864 <__cxa_atexit@plt+0xa0bd8> │ │ │ │ + cmp r0, r1 │ │ │ │ + beq ad8cc <__cxa_atexit@plt+0xa0c40> │ │ │ │ + mov r2, r8 │ │ │ │ + b ad870 <__cxa_atexit@plt+0xa0be4> │ │ │ │ + cmp r0, r1 │ │ │ │ + beq ad8cc <__cxa_atexit@plt+0xa0c40> │ │ │ │ + mov r2, sl │ │ │ │ + bl bd74 │ │ │ │ + cmp r0, #0 │ │ │ │ + bmi ad88c <__cxa_atexit@plt+0xa0c00> │ │ │ │ + cmp sl, r8 │ │ │ │ + bgt ad8ac <__cxa_atexit@plt+0xa0c20> │ │ │ │ + cmp r0, #0 │ │ │ │ + bne ad8ac <__cxa_atexit@plt+0xa0c20> │ │ │ │ + ldr r7, [pc, #72] @ ad8dc <__cxa_atexit@plt+0xa0c50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r0, [r9, #36]! @ 0x24 │ │ │ │ + mov r5, r9 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr r9, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r3, [pc, #44] @ ad8e0 <__cxa_atexit@plt+0xa0c54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [sp] │ │ │ │ + asr r8, r2, #1 │ │ │ │ + str r7, [r9, #32] │ │ │ │ + str r3, [r9, #8] │ │ │ │ + ldr r9, [sp, #4] │ │ │ │ + b acfe4 <__cxa_atexit@plt+0xa0358> │ │ │ │ + mov r0, #0 │ │ │ │ + cmp r0, #0 │ │ │ │ + bpl ad87c <__cxa_atexit@plt+0xa0bf0> │ │ │ │ + b ad88c <__cxa_atexit@plt+0xa0c00> │ │ │ │ + tsteq r0, #252, 12 @ 0xfc00000 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq pc, sp, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r0, r6, asr #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ad930 <__cxa_atexit@plt+0xa0ca4> │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr lr, [pc, #44] @ ad93c <__cxa_atexit@plt+0xa0cb0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r7} │ │ │ │ + mov r7, r3 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f3874 <__cxa_atexit@plt+0x3e6be8> │ │ │ │ + @ instruction: 0xfffff548 │ │ │ │ + rsceq pc, sp, #116, 4 @ 0x40000007 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi aa8b8 <__cxa_atexit@plt+0x9dc2c> │ │ │ │ - ldr r3, [pc, #56] @ aa8c8 <__cxa_atexit@plt+0x9dc3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aa8a8 <__cxa_atexit@plt+0x9dc1c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aa8cc <__cxa_atexit@plt+0x9dc40> │ │ │ │ + bhi ad96c <__cxa_atexit@plt+0xa0ce0> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b ad980 <__cxa_atexit@plt+0xa0cf4> │ │ │ │ + ldr r7, [pc, #8] @ ad97c <__cxa_atexit@plt+0xa0cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, lr, #208, 6 @ 0x40000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ + rsceq pc, sp, #132, 4 @ 0x40000008 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [pc, #96] @ ad9ec <__cxa_atexit@plt+0xa0d60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq ad9d0 <__cxa_atexit@plt+0xa0d44> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne ad9dc <__cxa_atexit@plt+0xa0d50> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #56] @ ad9f0 <__cxa_atexit@plt+0xa0d64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad9e4 <__cxa_atexit@plt+0xa0d58> │ │ │ │ + b ada5c <__cxa_atexit@plt+0xa0dd0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa92c <__cxa_atexit@plt+0x9dca0> │ │ │ │ - ldr r3, [pc, #56] @ aa93c <__cxa_atexit@plt+0x9dcb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aa91c <__cxa_atexit@plt+0x9dc90> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq pc, sp, #196, 2 @ 0x31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne ada3c <__cxa_atexit@plt+0xa0db0> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #40] @ ada4c <__cxa_atexit@plt+0xa0dc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ada44 <__cxa_atexit@plt+0xa0db8> │ │ │ │ + b ada5c <__cxa_atexit@plt+0xa0dd0> │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aa940 <__cxa_atexit@plt+0x9dcb4> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq pc, sp, #104, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #120] @ adae0 <__cxa_atexit@plt+0xa0e54> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r2, #3 │ │ │ │ + beq adac8 <__cxa_atexit@plt+0xa0e3c> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r1, [r2, #7] │ │ │ │ + ldr r0, [pc, #88] @ adae4 <__cxa_atexit@plt+0xa0e58> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq adad4 <__cxa_atexit@plt+0xa0e48> │ │ │ │ + ldr r2, [pc, #64] @ adae8 <__cxa_atexit@plt+0xa0e5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b ac89c <__cxa_atexit@plt+0x9fc10> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, lr, #96, 6 @ 0x80000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa9a0 <__cxa_atexit@plt+0x9dd14> │ │ │ │ - ldr r3, [pc, #56] @ aa9b0 <__cxa_atexit@plt+0x9dd24> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + rsceq pc, sp, #204 @ 0xcc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #80] @ adb5c <__cxa_atexit@plt+0xa0ed0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq adb50 <__cxa_atexit@plt+0xa0ec4> │ │ │ │ + ldr r3, [pc, #56] @ adb60 <__cxa_atexit@plt+0xa0ed4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aa990 <__cxa_atexit@plt+0x9dd04> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b ac89c <__cxa_atexit@plt+0x9fc10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aa9b4 <__cxa_atexit@plt+0x9dd28> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq pc, sp, #84 @ 0x54 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ adba0 <__cxa_atexit@plt+0xa0f14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + b ac89c <__cxa_atexit@plt+0x9fc10> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq pc, sp, #20 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b ad980 <__cxa_atexit@plt+0xa0cf4> │ │ │ │ + rsceq lr, sp, #244, 30 @ 0x3d0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi adbec <__cxa_atexit@plt+0xa0f60> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b adc00 <__cxa_atexit@plt+0xa0f74> │ │ │ │ + ldr r7, [pc, #8] @ adbfc <__cxa_atexit@plt+0xa0f70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, lr, #240, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + rsceq pc, sp, #12 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [pc, #96] @ adc6c <__cxa_atexit@plt+0xa0fe0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq adc50 <__cxa_atexit@plt+0xa0fc4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne adc5c <__cxa_atexit@plt+0xa0fd0> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #56] @ adc70 <__cxa_atexit@plt+0xa0fe4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq adc64 <__cxa_atexit@plt+0xa0fd8> │ │ │ │ + b adcdc <__cxa_atexit@plt+0xa1050> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aaa14 <__cxa_atexit@plt+0x9dd88> │ │ │ │ - ldr r3, [pc, #56] @ aaa24 <__cxa_atexit@plt+0x9dd98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aaa04 <__cxa_atexit@plt+0x9dd78> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq lr, sp, #68, 30 @ 0x110 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne adcbc <__cxa_atexit@plt+0xa1030> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #40] @ adccc <__cxa_atexit@plt+0xa1040> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq adcc4 <__cxa_atexit@plt+0xa1038> │ │ │ │ + b adcdc <__cxa_atexit@plt+0xa1050> │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aaa28 <__cxa_atexit@plt+0x9dd9c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq lr, sp, #232, 28 @ 0xe80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #120] @ add60 <__cxa_atexit@plt+0xa10d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, lr, #128, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r2, #3 │ │ │ │ + beq add48 <__cxa_atexit@plt+0xa10bc> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r1, [r2, #7] │ │ │ │ + ldr r0, [pc, #88] @ add64 <__cxa_atexit@plt+0xa10d8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq add54 <__cxa_atexit@plt+0xa10c8> │ │ │ │ + ldr r2, [pc, #64] @ add68 <__cxa_atexit@plt+0xa10dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b ac89c <__cxa_atexit@plt+0x9fc10> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq r2, lr, #88, 4 @ 0x80000005 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi aaa94 <__cxa_atexit@plt+0x9de08> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq aaa8c <__cxa_atexit@plt+0x9de00> │ │ │ │ - ldr r8, [pc, #40] @ aaa9c <__cxa_atexit@plt+0x9de10> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ aaaa0 <__cxa_atexit@plt+0x9de14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3ffb84 <__cxa_atexit@plt+0x3f2ef8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + rsceq lr, sp, #76, 28 @ 0x4c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #80] @ adddc <__cxa_atexit@plt+0xa1150> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq addd0 <__cxa_atexit@plt+0xa1144> │ │ │ │ + ldr r3, [pc, #56] @ adde0 <__cxa_atexit@plt+0xa1154> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b ac89c <__cxa_atexit@plt+0x9fc10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r0, #-1409286144 @ 0xac000000 │ │ │ │ - tsteq r0, #184, 8 @ 0xb8000000 │ │ │ │ - rsceq r2, lr, #252, 2 @ 0x3f │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq lr, sp, #212, 26 @ 0x3500 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ ade20 <__cxa_atexit@plt+0xa1194> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + b ac89c <__cxa_atexit@plt+0x9fc10> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq lr, sp, #148, 26 @ 0x2500 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b adc00 <__cxa_atexit@plt+0xa0f74> │ │ │ │ + rsceq lr, sp, #188, 26 @ 0x2f00 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi aab0c <__cxa_atexit@plt+0x9de80> │ │ │ │ - ldr r3, [pc, #84] @ aab1c <__cxa_atexit@plt+0x9de90> │ │ │ │ + bhi ade6c <__cxa_atexit@plt+0xa11e0> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b ade80 <__cxa_atexit@plt+0xa11f4> │ │ │ │ + ldr r7, [pc, #8] @ ade7c <__cxa_atexit@plt+0xa11f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, sp, #168, 26 @ 0x2a00 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne adee0 <__cxa_atexit@plt+0xa1254> │ │ │ │ + ldr r2, [pc, #100] @ adf00 <__cxa_atexit@plt+0xa1274> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq adeec <__cxa_atexit@plt+0xa1260> │ │ │ │ + ldr r3, [pc, #68] @ adf04 <__cxa_atexit@plt+0xa1278> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq aaae8 <__cxa_atexit@plt+0x9de5c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne aaaf8 <__cxa_atexit@plt+0x9de6c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq adef8 <__cxa_atexit@plt+0xa126c> │ │ │ │ + b adf54 <__cxa_atexit@plt+0xa12c8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ aab24 <__cxa_atexit@plt+0x9de98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #32] @ aab28 <__cxa_atexit@plt+0x9de9c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aab20 <__cxa_atexit@plt+0x9de94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + rsceq lr, sp, #248, 24 @ 0xf800 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #32] @ adf44 <__cxa_atexit@plt+0xa12b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq adf3c <__cxa_atexit@plt+0xa12b0> │ │ │ │ + b adf54 <__cxa_atexit@plt+0xa12c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq r2, lr, #168, 2 @ 0x2a │ │ │ │ - rsceq r2, lr, #172, 2 @ 0x2b │ │ │ │ - rsceq r2, lr, #164, 2 @ 0x29 │ │ │ │ - rsceq r2, lr, #120, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq lr, sp, #184, 24 @ 0xb800 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne aab50 <__cxa_atexit@plt+0x9dec4> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne adfc8 <__cxa_atexit@plt+0xa133c> │ │ │ │ + ldr r2, [pc, #136] @ adff0 <__cxa_atexit@plt+0xa1364> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq adfdc <__cxa_atexit@plt+0xa1350> │ │ │ │ + ldr r2, [pc, #108] @ adff4 <__cxa_atexit@plt+0xa1368> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq adfdc <__cxa_atexit@plt+0xa1350> │ │ │ │ + ldr r3, [pc, #88] @ adff8 <__cxa_atexit@plt+0xa136c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + str r2, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq adfe8 <__cxa_atexit@plt+0xa135c> │ │ │ │ + b ae0b4 <__cxa_atexit@plt+0xa1428> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 1ff254c <__cxa_atexit@plt+0x1fe58c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ aab68 <__cxa_atexit@plt+0x9dedc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ aab6c <__cxa_atexit@plt+0x9dee0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r2, lr, #84, 2 │ │ │ │ - rsceq r2, lr, #72, 2 │ │ │ │ - rsceq r2, lr, #40, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi aabc4 <__cxa_atexit@plt+0x9df38> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq aabbc <__cxa_atexit@plt+0x9df30> │ │ │ │ - ldr r8, [pc, #40] @ aabcc <__cxa_atexit@plt+0x9df40> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ aabd0 <__cxa_atexit@plt+0x9df44> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3ffb84 <__cxa_atexit@plt+0x3f2ef8> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + rsceq lr, sp, #4, 24 @ 0x400 │ │ │ │ + andeq r0, r0, r6, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ ae058 <__cxa_atexit@plt+0xa13cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae050 <__cxa_atexit@plt+0xa13c4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #40] @ ae05c <__cxa_atexit@plt+0xa13d0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae050 <__cxa_atexit@plt+0xa13c4> │ │ │ │ + b ae0b4 <__cxa_atexit@plt+0xa1428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsceq lr, sp, #160, 22 @ 0x28000 │ │ │ │ + andeq r0, r0, r6, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #36] @ ae0a4 <__cxa_atexit@plt+0xa1418> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae09c <__cxa_atexit@plt+0xa1410> │ │ │ │ + b ae0b4 <__cxa_atexit@plt+0xa1428> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - sbcseq r7, r0, #-2147483589 @ 0x8000003b │ │ │ │ - tsteq r0, #136, 6 @ 0x20000002 │ │ │ │ - rsceq r2, lr, #228 @ 0xe4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq lr, sp, #88, 22 @ 0x16000 │ │ │ │ + andeq r0, r0, r8, ror #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r5 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r3, lr, r1 │ │ │ │ + add r1, r3, #8 │ │ │ │ + add r3, r2, r0 │ │ │ │ + add r0, r3, #8 │ │ │ │ + cmp r9, r8 │ │ │ │ + ble ae118 <__cxa_atexit@plt+0xa148c> │ │ │ │ + cmp r0, r1 │ │ │ │ + beq ae180 <__cxa_atexit@plt+0xa14f4> │ │ │ │ + mov r2, r8 │ │ │ │ + b ae124 <__cxa_atexit@plt+0xa1498> │ │ │ │ + cmp r0, r1 │ │ │ │ + beq ae180 <__cxa_atexit@plt+0xa14f4> │ │ │ │ + mov r2, r9 │ │ │ │ + bl bd74 │ │ │ │ + cmp r0, #0 │ │ │ │ + bmi ae140 <__cxa_atexit@plt+0xa14b4> │ │ │ │ + cmp r9, r8 │ │ │ │ + bgt ae168 <__cxa_atexit@plt+0xa14dc> │ │ │ │ + cmp r0, #0 │ │ │ │ + bne ae168 <__cxa_atexit@plt+0xa14dc> │ │ │ │ + add r7, sl, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi aac64 <__cxa_atexit@plt+0x9dfd8> │ │ │ │ - ldr r3, [pc, #148] @ aac8c <__cxa_atexit@plt+0x9e000> │ │ │ │ + bhi ae190 <__cxa_atexit@plt+0xa1504> │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [sl, #28]! │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [sl, #4] │ │ │ │ + mov r5, sl │ │ │ │ + mov r7, fp │ │ │ │ + b adc00 <__cxa_atexit@plt+0xa0f74> │ │ │ │ + ldr r3, [pc, #64] @ ae1b0 <__cxa_atexit@plt+0xa1524> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq aac40 <__cxa_atexit@plt+0x9dfb4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne aac50 <__cxa_atexit@plt+0x9dfc4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc aac74 <__cxa_atexit@plt+0x9dfe8> │ │ │ │ - ldr r7, [pc, #120] @ aac9c <__cxa_atexit@plt+0x9e010> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldrh r2, [r8, #9] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - strh r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ aac94 <__cxa_atexit@plt+0x9e008> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ aac98 <__cxa_atexit@plt+0x9e00c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ aac90 <__cxa_atexit@plt+0x9e004> │ │ │ │ + str r7, [sl, #32] │ │ │ │ + str r3, [sl, #12] │ │ │ │ + ldm sp, {r8, r9} │ │ │ │ + b acfe4 <__cxa_atexit@plt+0xa0358> │ │ │ │ + mov r0, #0 │ │ │ │ + cmp r0, #0 │ │ │ │ + bpl ae130 <__cxa_atexit@plt+0xa14a4> │ │ │ │ + b ae140 <__cxa_atexit@plt+0xa14b4> │ │ │ │ + ldr r7, [pc, #20] @ ae1ac <__cxa_atexit@plt+0xa1520> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, sl, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + ldr r9, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - rsceq r2, lr, #104 @ 0x68 │ │ │ │ - rsceq r2, lr, #108 @ 0x6c │ │ │ │ - rsceq r2, lr, #100 @ 0x64 │ │ │ │ - tsteq r0, #236, 16 @ 0xec0000 │ │ │ │ - rsceq r2, lr, #28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsceq lr, sp, #104, 20 @ 0x68000 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq lr, sp, #76, 20 @ 0x4c000 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne aacec <__cxa_atexit@plt+0x9e060> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc aad04 <__cxa_atexit@plt+0x9e078> │ │ │ │ - ldr r2, [pc, #76] @ aad1c <__cxa_atexit@plt+0x9e090> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrh r7, [r7, #9] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4] │ │ │ │ - strh r7, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, r9 │ │ │ │ + ldr r2, [pc, #112] @ ae23c <__cxa_atexit@plt+0xa15b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq ae214 <__cxa_atexit@plt+0xa1588> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne ae224 <__cxa_atexit@plt+0xa1598> │ │ │ │ + ldr r2, [pc, #60] @ ae240 <__cxa_atexit@plt+0xa15b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + mov r7, r3 │ │ │ │ + b 1ff49c4 <__cxa_atexit@plt+0x1fe7d38> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ aad14 <__cxa_atexit@plt+0x9e088> │ │ │ │ + ldr r2, [pc, #24] @ ae244 <__cxa_atexit@plt+0xa15b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1ff49c4 <__cxa_atexit@plt+0x1fe7d38> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + rsceq lr, sp, #184, 18 @ 0x2e0000 │ │ │ │ + andeq r0, r0, r6, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne ae284 <__cxa_atexit@plt+0xa15f8> │ │ │ │ + ldr r2, [pc, #36] @ ae29c <__cxa_atexit@plt+0xa1610> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #16]! │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + b 1ff49c4 <__cxa_atexit@plt+0x1fe7d38> │ │ │ │ + ldr r2, [pc, #12] @ ae298 <__cxa_atexit@plt+0xa160c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1ff49c4 <__cxa_atexit@plt+0x1fe7d38> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq lr, sp, #80, 18 @ 0x140000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ae2cc <__cxa_atexit@plt+0xa1640> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b ad980 <__cxa_atexit@plt+0xa0cf4> │ │ │ │ + ldr r7, [pc, #12] @ ae2e0 <__cxa_atexit@plt+0xa1654> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #24] @ aad18 <__cxa_atexit@plt+0x9e08c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - rsceq r1, lr, #208, 30 @ 0x340 │ │ │ │ - rsceq r1, lr, #196, 30 @ 0x310 │ │ │ │ - tsteq r0, #64, 16 @ 0x400000 │ │ │ │ - rsceq r1, lr, #120, 30 @ 0x1e0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi aad74 <__cxa_atexit@plt+0x9e0e8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq aad6c <__cxa_atexit@plt+0x9e0e0> │ │ │ │ - ldr r8, [pc, #40] @ aad7c <__cxa_atexit@plt+0x9e0f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ aad80 <__cxa_atexit@plt+0x9e0f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3ffb84 <__cxa_atexit@plt+0x3f2ef8> │ │ │ │ + rsceq lr, sp, #36, 18 @ 0x90000 │ │ │ │ + rsceq lr, sp, #28, 18 @ 0x70000 │ │ │ │ + andeq r0, r0, r6, asr #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #16]! │ │ │ │ + ldr r1, [pc, #52] @ ae338 <__cxa_atexit@plt+0xa16ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + lsl r0, r7, #1 │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae330 <__cxa_atexit@plt+0xa16a4> │ │ │ │ + ldr r2, [r3, #24] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r7, fp │ │ │ │ + b ade80 <__cxa_atexit@plt+0xa11f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r7, r0, #39 @ 0x27 │ │ │ │ - tsteq r0, #216, 2 @ 0x36 │ │ │ │ - rsceq r1, lr, #76, 30 @ 0x130 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq lr, sp, #196, 16 @ 0xc40000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ade80 <__cxa_atexit@plt+0xa11f4> │ │ │ │ + rsceq lr, sp, #88, 16 @ 0x580000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi aadec <__cxa_atexit@plt+0x9e160> │ │ │ │ - ldr r3, [pc, #84] @ aadfc <__cxa_atexit@plt+0x9e170> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq aadc8 <__cxa_atexit@plt+0x9e13c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne aadd8 <__cxa_atexit@plt+0x9e14c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #1] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ aae04 <__cxa_atexit@plt+0x9e178> │ │ │ │ + bhi ae388 <__cxa_atexit@plt+0xa16fc> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b ae39c <__cxa_atexit@plt+0xa1710> │ │ │ │ + ldr r7, [pc, #8] @ ae398 <__cxa_atexit@plt+0xa170c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #32] @ aae08 <__cxa_atexit@plt+0x9e17c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aae00 <__cxa_atexit@plt+0x9e174> │ │ │ │ + rsceq lr, sp, #148, 16 @ 0x940000 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [pc, #96] @ ae408 <__cxa_atexit@plt+0xa177c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq ae3ec <__cxa_atexit@plt+0xa1760> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne ae3f8 <__cxa_atexit@plt+0xa176c> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #56] @ ae40c <__cxa_atexit@plt+0xa1780> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae400 <__cxa_atexit@plt+0xa1774> │ │ │ │ + b ae478 <__cxa_atexit@plt+0xa17ec> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq r1, lr, #248, 28 @ 0xf80 │ │ │ │ - rsceq r1, lr, #252, 28 @ 0xfc0 │ │ │ │ - rsceq r1, lr, #244, 28 @ 0xf40 │ │ │ │ - rsceq r1, lr, #200, 28 @ 0xc80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq lr, sp, #168, 14 @ 0x2a00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne aae30 <__cxa_atexit@plt+0x9e1a4> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne ae458 <__cxa_atexit@plt+0xa17cc> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #40] @ ae468 <__cxa_atexit@plt+0xa17dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae460 <__cxa_atexit@plt+0xa17d4> │ │ │ │ + b ae478 <__cxa_atexit@plt+0xa17ec> │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ aae48 <__cxa_atexit@plt+0x9e1bc> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq lr, sp, #76, 14 @ 0x1300000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #120] @ ae4fc <__cxa_atexit@plt+0xa1870> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ aae4c <__cxa_atexit@plt+0x9e1c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r2, #3 │ │ │ │ + beq ae4e4 <__cxa_atexit@plt+0xa1858> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r1, [r2, #7] │ │ │ │ + ldr r0, [pc, #88] @ ae500 <__cxa_atexit@plt+0xa1874> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae4f0 <__cxa_atexit@plt+0xa1864> │ │ │ │ + ldr r2, [pc, #64] @ ae504 <__cxa_atexit@plt+0xa1878> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b ac89c <__cxa_atexit@plt+0x9fc10> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, lr, #164, 28 @ 0xa40 │ │ │ │ - rsceq r1, lr, #152, 28 @ 0x980 │ │ │ │ - rsceq r1, lr, #72, 28 @ 0x480 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi aaea4 <__cxa_atexit@plt+0x9e218> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq aae9c <__cxa_atexit@plt+0x9e210> │ │ │ │ - ldr r8, [pc, #40] @ aaeac <__cxa_atexit@plt+0x9e220> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ aaeb0 <__cxa_atexit@plt+0x9e224> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3ffb84 <__cxa_atexit@plt+0x3f2ef8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + rsceq lr, sp, #176, 12 @ 0xb000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #80] @ ae578 <__cxa_atexit@plt+0xa18ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae56c <__cxa_atexit@plt+0xa18e0> │ │ │ │ + ldr r3, [pc, #56] @ ae57c <__cxa_atexit@plt+0xa18f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b ac89c <__cxa_atexit@plt+0x9fc10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - sbcseq r6, r0, #3616 @ 0xe20 │ │ │ │ - tsteq r0, #168 @ 0xa8 │ │ │ │ - rsceq r1, lr, #52, 28 @ 0x340 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq lr, sp, #56, 12 @ 0x3800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ ae5bc <__cxa_atexit@plt+0xa1930> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + b ac89c <__cxa_atexit@plt+0x9fc10> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq lr, sp, #248, 10 @ 0x3e000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b ae39c <__cxa_atexit@plt+0xa1710> │ │ │ │ + rsceq lr, sp, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi aaf1c <__cxa_atexit@plt+0x9e290> │ │ │ │ - ldr r3, [pc, #84] @ aaf2c <__cxa_atexit@plt+0x9e2a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq aaef8 <__cxa_atexit@plt+0x9e26c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne aaf08 <__cxa_atexit@plt+0x9e27c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - bx r0 │ │ │ │ + bhi ae620 <__cxa_atexit@plt+0xa1994> │ │ │ │ + ldr r7, [pc, #48] @ ae630 <__cxa_atexit@plt+0xa19a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq ae614 <__cxa_atexit@plt+0xa1988> │ │ │ │ + mov r7, r8 │ │ │ │ + b ae644 <__cxa_atexit@plt+0xa19b8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ aaf34 <__cxa_atexit@plt+0x9e2a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #32] @ aaf38 <__cxa_atexit@plt+0x9e2ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aaf30 <__cxa_atexit@plt+0x9e2a4> │ │ │ │ + ldr r7, [pc, #12] @ ae634 <__cxa_atexit@plt+0xa19a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq r1, lr, #224, 26 @ 0x3800 │ │ │ │ - rsceq r1, lr, #228, 26 @ 0x3900 │ │ │ │ - rsceq r1, lr, #220, 26 @ 0x3700 │ │ │ │ - rsceq r1, lr, #176, 26 @ 0x2c00 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq lr, sp, #20, 12 @ 0x1400000 │ │ │ │ + rsceq lr, sp, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne aaf60 <__cxa_atexit@plt+0x9e2d4> │ │ │ │ + bne ae6a0 <__cxa_atexit@plt+0xa1a14> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #100] @ ae6c8 <__cxa_atexit@plt+0xa1a3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae6b4 <__cxa_atexit@plt+0xa1a28> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #68] @ ae6cc <__cxa_atexit@plt+0xa1a40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae6c0 <__cxa_atexit@plt+0xa1a34> │ │ │ │ + b ae720 <__cxa_atexit@plt+0xa1a94> │ │ │ │ + ldr r7, [pc, #40] @ ae6d0 <__cxa_atexit@plt+0xa1a44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ aaf78 <__cxa_atexit@plt+0x9e2ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ aaf7c <__cxa_atexit@plt+0x9e2f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - rsceq r1, lr, #140, 26 @ 0x2300 │ │ │ │ - rsceq r1, lr, #128, 26 @ 0x2000 │ │ │ │ - rsceq r1, lr, #24, 26 @ 0x600 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi aafd4 <__cxa_atexit@plt+0x9e348> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq aafcc <__cxa_atexit@plt+0x9e340> │ │ │ │ - ldr r8, [pc, #40] @ aafdc <__cxa_atexit@plt+0x9e350> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ aafe0 <__cxa_atexit@plt+0x9e354> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3ffb84 <__cxa_atexit@plt+0x3f2ef8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r6, r0, #10624 @ 0x2980 │ │ │ │ - tsteq r0, #120, 30 @ 0x1e0 │ │ │ │ - rsceq r1, lr, #28, 26 @ 0x700 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ab074 <__cxa_atexit@plt+0x9e3e8> │ │ │ │ - ldr r3, [pc, #148] @ ab09c <__cxa_atexit@plt+0x9e410> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq ab050 <__cxa_atexit@plt+0x9e3c4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ab060 <__cxa_atexit@plt+0x9e3d4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ab084 <__cxa_atexit@plt+0x9e3f8> │ │ │ │ - ldr r7, [pc, #120] @ ab0ac <__cxa_atexit@plt+0x9e420> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldrh r2, [r8, #18] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - strh r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ ab0a4 <__cxa_atexit@plt+0x9e418> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ ab0a8 <__cxa_atexit@plt+0x9e41c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ ab0a0 <__cxa_atexit@plt+0x9e414> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + tsteq r0, #96, 28 @ 0x600 │ │ │ │ + rsceq lr, sp, #80, 10 @ 0x14000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #32] @ ae710 <__cxa_atexit@plt+0xa1a84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae708 <__cxa_atexit@plt+0xa1a7c> │ │ │ │ + b ae720 <__cxa_atexit@plt+0xa1a94> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - rsceq r1, lr, #160, 24 @ 0xa000 │ │ │ │ - rsceq r1, lr, #164, 24 @ 0xa400 │ │ │ │ - rsceq r1, lr, #156, 24 @ 0x9c00 │ │ │ │ - tsteq r0, #220, 8 @ 0xdc000000 │ │ │ │ - rsceq r1, lr, #84, 24 @ 0x5400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq lr, sp, #16, 10 @ 0x4000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne ab0fc <__cxa_atexit@plt+0x9e470> │ │ │ │ + bne ae794 <__cxa_atexit@plt+0xa1b08> │ │ │ │ + ldr r2, [pc, #244] @ ae828 <__cxa_atexit@plt+0xa1b9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae800 <__cxa_atexit@plt+0xa1b74> │ │ │ │ + ldr r2, [pc, #216] @ ae82c <__cxa_atexit@plt+0xa1ba0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae800 <__cxa_atexit@plt+0xa1b74> │ │ │ │ + ldr r3, [pc, #196] @ ae830 <__cxa_atexit@plt+0xa1ba4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + str r2, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae80c <__cxa_atexit@plt+0xa1b80> │ │ │ │ + b ae8f4 <__cxa_atexit@plt+0xa1c68> │ │ │ │ + ldr r3, [pc, #136] @ ae824 <__cxa_atexit@plt+0xa1b98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae80c <__cxa_atexit@plt+0xa1b80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc ab114 <__cxa_atexit@plt+0x9e488> │ │ │ │ - ldr r2, [pc, #76] @ ab12c <__cxa_atexit@plt+0x9e4a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrh r7, [r7, #18] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4] │ │ │ │ - strh r7, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + bcc ae814 <__cxa_atexit@plt+0xa1b88> │ │ │ │ + ldr r8, [pc, #112] @ ae834 <__cxa_atexit@plt+0xa1ba8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #104] @ ae838 <__cxa_atexit@plt+0xa1bac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ ab124 <__cxa_atexit@plt+0x9e498> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #24] @ ab128 <__cxa_atexit@plt+0x9e49c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - rsceq r1, lr, #8, 24 @ 0x800 │ │ │ │ - rsceq r1, lr, #252, 22 @ 0x3f000 │ │ │ │ - tsteq r0, #48, 8 @ 0x30000000 │ │ │ │ - rsceq r1, lr, #104, 22 @ 0x1a000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi ab184 <__cxa_atexit@plt+0x9e4f8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq ab17c <__cxa_atexit@plt+0x9e4f0> │ │ │ │ - ldr r8, [pc, #40] @ ab18c <__cxa_atexit@plt+0x9e500> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ ab190 <__cxa_atexit@plt+0x9e504> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3ffb84 <__cxa_atexit@plt+0x3f2ef8> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, lsl #8 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + tsteq r0, #64, 26 @ 0x1000 │ │ │ │ + tsteq r0, #56, 26 @ 0xe00 │ │ │ │ + rsceq lr, sp, #232, 6 @ 0xa0000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ ae898 <__cxa_atexit@plt+0xa1c0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae890 <__cxa_atexit@plt+0xa1c04> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #40] @ ae89c <__cxa_atexit@plt+0xa1c10> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae890 <__cxa_atexit@plt+0xa1c04> │ │ │ │ + b ae8f4 <__cxa_atexit@plt+0xa1c68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsceq lr, sp, #132, 6 @ 0x10000002 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #36] @ ae8e4 <__cxa_atexit@plt+0xa1c58> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae8dc <__cxa_atexit@plt+0xa1c50> │ │ │ │ + b ae8f4 <__cxa_atexit@plt+0xa1c68> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - sbcseq r6, r0, #224, 22 @ 0x38000 │ │ │ │ - tsteq r0, #200, 26 @ 0x3200 │ │ │ │ - rsceq r1, lr, #132, 22 @ 0x21000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq lr, sp, #60, 6 @ 0xf0000000 │ │ │ │ + andeq r0, r0, r5, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc aeaa4 <__cxa_atexit@plt+0xa1e18> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + add r4, r7, #3 │ │ │ │ + ldm r4, {r1, r3, r4} │ │ │ │ + add r2, r2, r0 │ │ │ │ + add r0, r2, #8 │ │ │ │ + add r3, r1, r3 │ │ │ │ + add r1, r3, #8 │ │ │ │ + cmp sl, r4 │ │ │ │ + ble ae9c0 <__cxa_atexit@plt+0xa1d34> │ │ │ │ + cmp r0, r1 │ │ │ │ + beq aeab8 <__cxa_atexit@plt+0xa1e2c> │ │ │ │ + mov r6, r4 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r4, sl │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, lr │ │ │ │ + bl bd74 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bmi aead8 <__cxa_atexit@plt+0xa1e4c> │ │ │ │ + bne ae9e8 <__cxa_atexit@plt+0xa1d5c> │ │ │ │ + mov r3, #1 │ │ │ │ + ldr r2, [pc, #500] @ aeb7c <__cxa_atexit@plt+0xa1ef0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, #492] @ aeb80 <__cxa_atexit@plt+0xa1ef4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + cmp sl, r6 │ │ │ │ + blt aeaf0 <__cxa_atexit@plt+0xa1e64> │ │ │ │ + stmib r8, {r1, r7, r9} │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r2, [r8, #20] │ │ │ │ + str r3, [r8, #24] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + sub r9, r0, #19 │ │ │ │ + cmp sl, r6 │ │ │ │ + bne aea8c <__cxa_atexit@plt+0xa1e00> │ │ │ │ + b aeb10 <__cxa_atexit@plt+0xa1e84> │ │ │ │ + cmp r0, r1 │ │ │ │ + str sl, [sp, #4] │ │ │ │ + beq aeacc <__cxa_atexit@plt+0xa1e40> │ │ │ │ + mov r2, sl │ │ │ │ + mov r6, lr │ │ │ │ + bl bd74 │ │ │ │ + mov lr, r6 │ │ │ │ + cmp r0, #0 │ │ │ │ + bmi aead8 <__cxa_atexit@plt+0xa1e4c> │ │ │ │ + beq aea48 <__cxa_atexit@plt+0xa1dbc> │ │ │ │ + mov r3, #1 │ │ │ │ + ldr r2, [pc, #384] @ aeb74 <__cxa_atexit@plt+0xa1ee8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, #376] @ aeb78 <__cxa_atexit@plt+0xa1eec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r8, #4] │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r9, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r2, [r8, #20] │ │ │ │ + str r3, [r8, #24] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + sub r9, r0, #19 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ab1fc <__cxa_atexit@plt+0x9e570> │ │ │ │ - ldr r3, [pc, #84] @ ab20c <__cxa_atexit@plt+0x9e580> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq ab1d8 <__cxa_atexit@plt+0x9e54c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ab1e8 <__cxa_atexit@plt+0x9e55c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ ab214 <__cxa_atexit@plt+0x9e588> │ │ │ │ + bhi aeb50 <__cxa_atexit@plt+0xa1ec4> │ │ │ │ + str r3, [r5, #12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + mov r7, fp │ │ │ │ + b ade80 <__cxa_atexit@plt+0xa11f4> │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + mov r3, #1 │ │ │ │ + ldr r2, [pc, #304] @ aeb88 <__cxa_atexit@plt+0xa1efc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, #296] @ aeb8c <__cxa_atexit@plt+0xa1f00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + cmp r0, r4 │ │ │ │ + blt aeaf0 <__cxa_atexit@plt+0xa1e64> │ │ │ │ + stmib r8, {r1, r7, r9} │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r2, [r8, #20] │ │ │ │ + str r3, [r8, #24] │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + sub r9, r1, #19 │ │ │ │ + cmp r0, r4 │ │ │ │ + beq aeb10 <__cxa_atexit@plt+0xa1e84> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi aeb50 <__cxa_atexit@plt+0xa1ec4> │ │ │ │ + mov r7, #1 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + b aea30 <__cxa_atexit@plt+0xa1da4> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + mov r6, r4 │ │ │ │ + mov r0, #0 │ │ │ │ + cmp r0, #0 │ │ │ │ + bpl ae978 <__cxa_atexit@plt+0xa1cec> │ │ │ │ + b aead8 <__cxa_atexit@plt+0xa1e4c> │ │ │ │ + mov r0, #0 │ │ │ │ + cmp r0, #0 │ │ │ │ + bpl ae9e4 <__cxa_atexit@plt+0xa1d58> │ │ │ │ + mov r3, #1 │ │ │ │ + ldr r2, [pc, #172] @ aeb90 <__cxa_atexit@plt+0xa1f04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, #164] @ aeb94 <__cxa_atexit@plt+0xa1f08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r8, #4] │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r9, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r2, [r8, #20] │ │ │ │ + str r3, [r8, #24] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + sub r9, r0, #19 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi aeb30 <__cxa_atexit@plt+0xa1ea4> │ │ │ │ + str lr, [r5, #16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + mov r7, fp │ │ │ │ + b ae39c <__cxa_atexit@plt+0xa1710> │ │ │ │ + ldr r7, [pc, #76] @ aeb84 <__cxa_atexit@plt+0xa1ef8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #32] @ ab218 <__cxa_atexit@plt+0x9e58c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + mov r8, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ab210 <__cxa_atexit@plt+0x9e584> │ │ │ │ + ldr r7, [pc, #64] @ aeb98 <__cxa_atexit@plt+0xa1f0c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + mov r8, #1 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq r1, lr, #48, 22 @ 0xc000 │ │ │ │ - rsceq r1, lr, #52, 22 @ 0xd000 │ │ │ │ - rsceq r1, lr, #44, 22 @ 0xb000 │ │ │ │ - rsceq r1, lr, #0, 22 │ │ │ │ + tsteq r0, #20, 22 @ 0x5000 │ │ │ │ + tsteq r0, #4, 22 @ 0x1000 │ │ │ │ + tsteq r0, #128, 22 @ 0x20000 │ │ │ │ + tsteq r0, #112, 22 @ 0x1c000 │ │ │ │ + rsceq lr, sp, #236 @ 0xec │ │ │ │ + tsteq r0, #176, 20 @ 0xb0000 │ │ │ │ + tsteq r0, #160, 20 @ 0xa0000 │ │ │ │ + tsteq r0, #36, 20 @ 0x24000 │ │ │ │ + tsteq r0, #20, 20 @ 0x14000 │ │ │ │ + rsceq lr, sp, #196 @ 0xc4 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aebf8 <__cxa_atexit@plt+0xa1f6c> │ │ │ │ + ldr r8, [pc, #68] @ aec04 <__cxa_atexit@plt+0xa1f78> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #60] @ aec08 <__cxa_atexit@plt+0xa1f7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #68, 18 @ 0x110000 │ │ │ │ + tsteq r0, #60, 18 @ 0xf0000 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b aec2c <__cxa_atexit@plt+0xa1fa0> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ab240 <__cxa_atexit@plt+0x9e5b4> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r3, r1 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi aec6c <__cxa_atexit@plt+0xa1fe0> │ │ │ │ + stmdb r5, {r7, r8, r9, sl} │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + mov r8, fp │ │ │ │ + b aec7c <__cxa_atexit@plt+0xa1ff0> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ab258 <__cxa_atexit@plt+0x9e5cc> │ │ │ │ + mov fp, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #12]! │ │ │ │ + ldr r1, [r2, #-8] │ │ │ │ + ldr r0, [r2, #-4] │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + cmp r0, r1 │ │ │ │ + bge aed5c <__cxa_atexit@plt+0xa20d0> │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + add r3, r8, #12 │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt aed74 <__cxa_atexit@plt+0xa20e8> │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + add r3, r3, #8 │ │ │ │ + add lr, r3, r0 │ │ │ │ + ldrsb r3, [lr] │ │ │ │ + uxtb r2, r3 │ │ │ │ + mov r1, #1 │ │ │ │ + cmn r3, #1 │ │ │ │ + bgt aece4 <__cxa_atexit@plt+0xa2058> │ │ │ │ + mov r1, #2 │ │ │ │ + cmp r2, #224 @ 0xe0 │ │ │ │ + bcc aece4 <__cxa_atexit@plt+0xa2058> │ │ │ │ + cmp r2, #240 @ 0xf0 │ │ │ │ + mov r1, #4 │ │ │ │ + movcc r1, #3 │ │ │ │ + cmp r1, #1 │ │ │ │ + bne aed14 <__cxa_atexit@plt+0xa2088> │ │ │ │ + add r3, r8, #1 │ │ │ │ + add r1, r0, #1 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + sub r3, r2, #65 @ 0x41 │ │ │ │ + cmp r3, #26 │ │ │ │ + orrcc r2, r2, #32 │ │ │ │ + add r3, r9, r8 │ │ │ │ + strb r2, [r3, #8] │ │ │ │ + b aec80 <__cxa_atexit@plt+0xa1ff4> │ │ │ │ + cmp r1, #2 │ │ │ │ + beq aedac <__cxa_atexit@plt+0xa2120> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne aedd0 <__cxa_atexit@plt+0xa2144> │ │ │ │ + lsl r0, r2, #12 │ │ │ │ + ldrb r1, [lr, #1] │ │ │ │ + ldrb r3, [lr, #2] │ │ │ │ + ldr lr, [pc, #280] @ aee50 <__cxa_atexit@plt+0xa21c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r0, r0, r1, lsl #6 │ │ │ │ + ldr r8, [pc, #252] @ aee40 <__cxa_atexit@plt+0xa21b4> │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ + strb r2, [r5, #4] │ │ │ │ + strb r3, [r5, #12] │ │ │ │ + strb r1, [r5, #8] │ │ │ │ + add r3, r0, r3 │ │ │ │ + add r8, r3, r8 │ │ │ │ + b 1bb75d0 <__cxa_atexit@plt+0x1baa944> │ │ │ │ + ldr r7, [pc, #248] @ aee5c <__cxa_atexit@plt+0xa21d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ ab25c <__cxa_atexit@plt+0x9e5d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r7, [r5, #16]! │ │ │ │ + str r8, [r5, #16] │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f3a9c <__cxa_atexit@plt+0x3e6e10> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + sub r3, r3, r0 │ │ │ │ + add r7, r3, r7 │ │ │ │ + cmp r7, #11 │ │ │ │ + ble aee14 <__cxa_atexit@plt+0xa2188> │ │ │ │ + ldr r3, [pc, #196] @ aee58 <__cxa_atexit@plt+0xa21cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, r7, r1 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r8, [r5, #28] │ │ │ │ + str r0, [r5, #32] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b aee30 <__cxa_atexit@plt+0xa21a4> │ │ │ │ + ldrb r3, [lr, #1] │ │ │ │ + ldr r1, [pc, #148] @ aee4c <__cxa_atexit@plt+0xa21c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, r3, r2, lsl #6 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + strb r2, [r5, #4] │ │ │ │ + strb r3, [r5, #8] │ │ │ │ + sub r8, r0, #12416 @ 0x3080 │ │ │ │ + b 1bb75d0 <__cxa_atexit@plt+0x1baa944> │ │ │ │ + ldrb r8, [lr, #1] │ │ │ │ + ldrb r1, [lr, #2] │ │ │ │ + ldrb r3, [lr, #3] │ │ │ │ + lsl r0, r2, #18 │ │ │ │ + add r0, r0, r8, lsl #12 │ │ │ │ + ldr lr, [pc, #92] @ aee48 <__cxa_atexit@plt+0xa21bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r0, r0, r1, lsl #6 │ │ │ │ + ldr r9, [pc, #76] @ aee44 <__cxa_atexit@plt+0xa21b8> │ │ │ │ + str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ + strb r2, [r5, #4] │ │ │ │ + strb r3, [r5, #16] │ │ │ │ + strb r1, [r5, #12] │ │ │ │ + strb r8, [r5, #8] │ │ │ │ + add r3, r0, r3 │ │ │ │ + add r8, r3, r9 │ │ │ │ + b 1bb75d0 <__cxa_atexit@plt+0x1baa944> │ │ │ │ + ldr r7, [pc, #56] @ aee54 <__cxa_atexit@plt+0xa21c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, r1, #12 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r8, [r5, #28] │ │ │ │ + str r0, [r5, #32] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3aa4 <__cxa_atexit@plt+0x3e6e18> │ │ │ │ + @ instruction: 0xfff1df80 │ │ │ │ + ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ + andeq r0, r0, ip, lsr r2 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, lr, #220, 20 @ 0xdc000 │ │ │ │ - rsceq r1, lr, #208, 20 @ 0xd0000 │ │ │ │ - rsceq r1, lr, #56, 20 @ 0x38000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi ab2b4 <__cxa_atexit@plt+0x9e628> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq ab2ac <__cxa_atexit@plt+0x9e620> │ │ │ │ - ldr r8, [pc, #40] @ ab2bc <__cxa_atexit@plt+0x9e630> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ ab2c0 <__cxa_atexit@plt+0x9e634> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3ffb84 <__cxa_atexit@plt+0x3f2ef8> │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldmib r3, {r0, r2} │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r3, [r3, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + stmda r5, {r2, r9, lr} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b aec7c <__cxa_atexit@plt+0xa1ff0> │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldmib r3, {r0, r2} │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r3, [r3, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + stmda r5, {r2, r9, lr} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b aec7c <__cxa_atexit@plt+0xa1ff0> │ │ │ │ + andeq ip, r0, ip, ror #31 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #784] @ 0x310 │ │ │ │ + ldr r1, [r4, #788] @ 0x314 │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + orrs r0, r2, r1 │ │ │ │ + beq aef2c <__cxa_atexit@plt+0xa22a0> │ │ │ │ + ldr r0, [pc, #76] @ aef68 <__cxa_atexit@plt+0xa22dc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + b 1ce600c <__cxa_atexit@plt+0x1cd9380> │ │ │ │ + ldrb lr, [r5, #4] │ │ │ │ + ldrb r1, [r5, #8] │ │ │ │ + ldrb r0, [r5, #12] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + add r9, r3, #3 │ │ │ │ + add r3, r8, r3 │ │ │ │ + strb r1, [r3, #9] │ │ │ │ + strb lr, [r3, #8] │ │ │ │ + strb r0, [r3, #10] │ │ │ │ + add r3, r2, #3 │ │ │ │ + str r3, [r5, #24] │ │ │ │ + str r9, [r5, #28] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r8, fp │ │ │ │ + b aec7c <__cxa_atexit@plt+0xa1ff0> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r1, r0, r9, ror #19 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + add r3, r3, #3 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b aec7c <__cxa_atexit@plt+0xa1ff0> │ │ │ │ + andeq r6, r0, fp, ror #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #784] @ 0x310 │ │ │ │ + ldr r1, [r4, #788] @ 0x314 │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + orrs r0, r2, r1 │ │ │ │ + beq aefc8 <__cxa_atexit@plt+0xa233c> │ │ │ │ + ldr r0, [pc, #68] @ aeffc <__cxa_atexit@plt+0xa2370> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1ce600c <__cxa_atexit@plt+0x1cd9380> │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ + ldrb r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + add lr, r3, #2 │ │ │ │ + add r3, r8, r3 │ │ │ │ + strb r1, [r3, #9] │ │ │ │ + strb r2, [r3, #8] │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str lr, [r5, #24] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, fp │ │ │ │ + b aec7c <__cxa_atexit@plt+0xa1ff0> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r1, r0, r9, ror #19 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b aec7c <__cxa_atexit@plt+0xa1ff0> │ │ │ │ + andeq r9, r1, sp, ror #31 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #784] @ 0x310 │ │ │ │ + ldr r1, [r4, #788] @ 0x314 │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ + orrs r0, r2, r1 │ │ │ │ + beq af05c <__cxa_atexit@plt+0xa23d0> │ │ │ │ + ldr r0, [pc, #84] @ af0a0 <__cxa_atexit@plt+0xa2414> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #4]! │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + b 1ce600c <__cxa_atexit@plt+0x1cd9380> │ │ │ │ + add r2, r3, #4 │ │ │ │ + str r2, [r5, #32] │ │ │ │ + ldrb lr, [r5, #4] │ │ │ │ + ldrb r1, [r5, #8] │ │ │ │ + ldrb r0, [r5, #12] │ │ │ │ + ldrb r2, [r5, #16] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + add r3, r8, r3 │ │ │ │ + strb r1, [r3, #9] │ │ │ │ + strb lr, [r3, #8] │ │ │ │ + strb r0, [r3, #10] │ │ │ │ + strb r2, [r3, #11] │ │ │ │ + add r3, r9, #4 │ │ │ │ + str r3, [r5, #28] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r8, fp │ │ │ │ + b aec7c <__cxa_atexit@plt+0xa1ff0> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r1, r0, r9, ror #19 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + add r3, r3, #4 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b aec7c <__cxa_atexit@plt+0xa1ff0> │ │ │ │ + rsceq ip, sp, #184, 30 @ 0x2e0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi af124 <__cxa_atexit@plt+0xa2498> │ │ │ │ + ldr r2, [pc, #68] @ af130 <__cxa_atexit@plt+0xa24a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #56] @ af134 <__cxa_atexit@plt+0xa24a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq af11c <__cxa_atexit@plt+0xa2490> │ │ │ │ + ldr r3, [pc, #40] @ af138 <__cxa_atexit@plt+0xa24ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1b663c0 <__cxa_atexit@plt+0x1b59734> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - sbcseq r6, r0, #160, 20 @ 0xa0000 │ │ │ │ - tsteq r0, #152, 24 @ 0x9800 │ │ │ │ - rsceq r1, lr, #108, 20 @ 0x6c000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + tsteq r0, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq ip, sp, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ab354 <__cxa_atexit@plt+0x9e6c8> │ │ │ │ - ldr r3, [pc, #148] @ ab37c <__cxa_atexit@plt+0x9e6f0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ af15c <__cxa_atexit@plt+0xa24d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq ab330 <__cxa_atexit@plt+0x9e6a4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ab340 <__cxa_atexit@plt+0x9e6b4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ab364 <__cxa_atexit@plt+0x9e6d8> │ │ │ │ - ldr r7, [pc, #120] @ ab38c <__cxa_atexit@plt+0x9e700> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1b663c0 <__cxa_atexit@plt+0x1b59734> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq ip, sp, #20, 30 @ 0x50 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt af1a0 <__cxa_atexit@plt+0xa2514> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #44] @ af1b4 <__cxa_atexit@plt+0xa2528> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + add r7, r3, #12 │ │ │ │ + b 3f3aac <__cxa_atexit@plt+0x3e6e20> │ │ │ │ + ldr r7, [pc, #16] @ af1b8 <__cxa_atexit@plt+0xa252c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #14] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ ab384 <__cxa_atexit@plt+0x9e6f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ ab388 <__cxa_atexit@plt+0x9e6fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ ab380 <__cxa_atexit@plt+0x9e6f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + tsteq r0, #244, 4 @ 0x4000000f │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc af258 <__cxa_atexit@plt+0xa25cc> │ │ │ │ + ldr r9, [pc, #152] @ af278 <__cxa_atexit@plt+0xa25ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #148] @ af27c <__cxa_atexit@plt+0xa25f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + mov lr, #0 │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + add r1, r0, r2 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r1, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi af264 <__cxa_atexit@plt+0xa25d8> │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + stm r5, {r0, r2} │ │ │ │ + ldr r8, [r3, #4] │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r1, r2, lr} │ │ │ │ + str r8, [r5, #32] │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b aec7c <__cxa_atexit@plt+0xa1ff0> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + stm r5, {r0, r2} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - rsceq r1, lr, #240, 18 @ 0x3c0000 │ │ │ │ - rsceq r1, lr, #244, 18 @ 0x3d0000 │ │ │ │ - rsceq r1, lr, #236, 18 @ 0x3b0000 │ │ │ │ - tsteq r0, #188, 26 @ 0x2f00 │ │ │ │ - rsceq r1, lr, #164, 18 @ 0x290000 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ab3d8 <__cxa_atexit@plt+0x9e74c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ab3f0 <__cxa_atexit@plt+0x9e764> │ │ │ │ - ldr r2, [pc, #72] @ ab408 <__cxa_atexit@plt+0x9e77c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc af2d0 <__cxa_atexit@plt+0xa2644> │ │ │ │ + ldr lr, [pc, #60] @ af2e8 <__cxa_atexit@plt+0xa265c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ ab400 <__cxa_atexit@plt+0x9e774> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #24] @ ab404 <__cxa_atexit@plt+0x9e778> │ │ │ │ + ldr r3, [pc, #20] @ af2ec <__cxa_atexit@plt+0xa2660> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #236, 2 @ 0x3b │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc af334 <__cxa_atexit@plt+0xa26a8> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ af34c <__cxa_atexit@plt+0xa26c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ af350 <__cxa_atexit@plt+0xa26c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #116, 2 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq ip, sp, #40, 26 @ 0xa00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc af3bc <__cxa_atexit@plt+0xa2730> │ │ │ │ + ldr r3, [pc, #84] @ af3d4 <__cxa_atexit@plt+0xa2748> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #80] @ af3d8 <__cxa_atexit@plt+0xa274c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + ldr r2, [pc, #72] @ af3dc <__cxa_atexit@plt+0xa2750> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [r1, #12]! │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str r7, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - rsceq r1, lr, #92, 18 @ 0x170000 │ │ │ │ - rsceq r1, lr, #80, 18 @ 0x140000 │ │ │ │ - tsteq r0, #16, 26 @ 0x400 │ │ │ │ - rsceq r1, lr, #140, 16 @ 0x8c0000 │ │ │ │ + ldr r7, [pc, #28] @ af3e0 <__cxa_atexit@plt+0xa2754> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + tsteq r0, #164 @ 0xa4 │ │ │ │ + tsteq r0, #96, 26 @ 0x1800 │ │ │ │ + rsceq sp, sp, #128, 16 @ 0x800000 │ │ │ │ + rsceq sp, sp, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi ab460 <__cxa_atexit@plt+0x9e7d4> │ │ │ │ + sub r8, r5, #16 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi af4a0 <__cxa_atexit@plt+0xa2814> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq ab458 <__cxa_atexit@plt+0x9e7cc> │ │ │ │ - ldr r8, [pc, #40] @ ab468 <__cxa_atexit@plt+0x9e7dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ ab46c <__cxa_atexit@plt+0x9e7e0> │ │ │ │ + beq af48c <__cxa_atexit@plt+0xa2800> │ │ │ │ + ldr r7, [pc, #204] @ af4e4 <__cxa_atexit@plt+0xa2858> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [pc, #200] @ af4e8 <__cxa_atexit@plt+0xa285c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3ffb84 <__cxa_atexit@plt+0x3f2ef8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r6, r0, #228, 16 @ 0xe40000 │ │ │ │ - tsteq r0, #236, 20 @ 0xec000 │ │ │ │ - rsceq r1, lr, #216, 16 @ 0xd80000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ab500 <__cxa_atexit@plt+0x9e874> │ │ │ │ - ldr r3, [pc, #148] @ ab528 <__cxa_atexit@plt+0x9e89c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq ab4dc <__cxa_atexit@plt+0x9e850> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ab4ec <__cxa_atexit@plt+0x9e860> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ab510 <__cxa_atexit@plt+0x9e884> │ │ │ │ - ldr r7, [pc, #120] @ ab538 <__cxa_atexit@plt+0x9e8ac> │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi af4a8 <__cxa_atexit@plt+0xa281c> │ │ │ │ + ldr r7, [pc, #164] @ af4ec <__cxa_atexit@plt+0xa2860> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #160] @ af4f0 <__cxa_atexit@plt+0xa2864> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #156] @ af4f4 <__cxa_atexit@plt+0xa2868> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [pc, #132] @ af4f8 <__cxa_atexit@plt+0xa286c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #10] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + add r2, r7, #1 │ │ │ │ + tst r2, #3 │ │ │ │ + beq af494 <__cxa_atexit@plt+0xa2808> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b a9b10 <__cxa_atexit@plt+0x9ce84> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ ab530 <__cxa_atexit@plt+0x9e8a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ ab534 <__cxa_atexit@plt+0x9e8a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ ab52c <__cxa_atexit@plt+0x9e8a0> │ │ │ │ + ldr r7, [pc, #76] @ af4fc <__cxa_atexit@plt+0xa2870> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - rsceq r1, lr, #92, 16 @ 0x5c0000 │ │ │ │ - rsceq r1, lr, #96, 16 @ 0x600000 │ │ │ │ - rsceq r1, lr, #88, 16 @ 0x580000 │ │ │ │ - tsteq r0, #16, 24 @ 0x1000 │ │ │ │ - rsceq r1, lr, #16, 16 @ 0x100000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ab584 <__cxa_atexit@plt+0x9e8f8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ab59c <__cxa_atexit@plt+0x9e910> │ │ │ │ - ldr r2, [pc, #72] @ ab5b4 <__cxa_atexit@plt+0x9e928> │ │ │ │ + ldr r5, [pc, #72] @ af500 <__cxa_atexit@plt+0xa2874> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #68] @ af504 <__cxa_atexit@plt+0xa2878> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #60] @ af508 <__cxa_atexit@plt+0xa287c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + add sl, r2, #1 │ │ │ │ + add r9, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ ab5ac <__cxa_atexit@plt+0x9e920> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #24] @ ab5b0 <__cxa_atexit@plt+0x9e924> │ │ │ │ + tsteq r0, #12, 22 @ 0x3000 │ │ │ │ + tsteq r0, #28, 22 @ 0x7000 │ │ │ │ + rsceq sp, sp, #152, 6 @ 0x60000002 │ │ │ │ + @ instruction: 0xffffa6bc │ │ │ │ + tsteq r0, #144 @ 0x90 │ │ │ │ + tsteq r0, #112 @ 0x70 │ │ │ │ + rsceq sp, sp, #68, 4 @ 0x40000004 │ │ │ │ + rsceq sp, sp, #40, 6 @ 0xa0000000 │ │ │ │ + tsteq r0, #36 @ 0x24 │ │ │ │ + tsteq r0, #28 │ │ │ │ + rsceq sp, sp, #160, 14 @ 0x2800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi af558 <__cxa_atexit@plt+0xa28cc> │ │ │ │ + ldr r2, [pc, #52] @ af560 <__cxa_atexit@plt+0xa28d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ af564 <__cxa_atexit@plt+0xa28d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ af568 <__cxa_atexit@plt+0xa28dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - rsceq r1, lr, #200, 14 @ 0x3200000 │ │ │ │ - rsceq r1, lr, #188, 14 @ 0x2f00000 │ │ │ │ - tsteq r0, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq sp, sp, #16, 14 @ 0x400000 │ │ │ │ + tsteq r0, #232, 18 @ 0x3a0000 │ │ │ │ + rsceq sp, sp, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ab60c <__cxa_atexit@plt+0x9e980> │ │ │ │ - ldr r3, [pc, #68] @ ab61c <__cxa_atexit@plt+0x9e990> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + bhi af5b0 <__cxa_atexit@plt+0xa2924> │ │ │ │ + ldr r7, [pc, #52] @ af5c4 <__cxa_atexit@plt+0xa2938> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq ab5fc <__cxa_atexit@plt+0x9e970> │ │ │ │ - ldr r7, [r8, #31] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + beq af5a4 <__cxa_atexit@plt+0xa2918> │ │ │ │ + mov r7, r8 │ │ │ │ + b ae644 <__cxa_atexit@plt+0xa19b8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ab620 <__cxa_atexit@plt+0x9e994> │ │ │ │ + ldr r7, [pc, #16] @ af5c8 <__cxa_atexit@plt+0xa293c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r1, lr, #88, 14 @ 0x1600000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffff0b0 │ │ │ │ + rsceq sp, sp, #132, 12 @ 0x8400000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ab698 <__cxa_atexit@plt+0x9ea0c> │ │ │ │ - ldr r3, [pc, #68] @ ab6a8 <__cxa_atexit@plt+0x9ea1c> │ │ │ │ + sub r3, r5, #60 @ 0x3c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi af5f4 <__cxa_atexit@plt+0xa2968> │ │ │ │ + ldr r3, [pc, #24] @ af604 <__cxa_atexit@plt+0xa2978> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq ab688 <__cxa_atexit@plt+0x9e9fc> │ │ │ │ - ldr r7, [r8, #31] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ab6ac <__cxa_atexit@plt+0x9ea20> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3afc <__cxa_atexit@plt+0x3e6e70> │ │ │ │ + ldr r7, [pc, #12] @ af608 <__cxa_atexit@plt+0xa297c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - rsceq r1, lr, #204, 12 @ 0xcc00000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq sp, sp, #220, 12 @ 0xdc00000 │ │ │ │ + rsceq sp, sp, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ab744 <__cxa_atexit@plt+0x9eab8> │ │ │ │ - ldr r3, [pc, #132] @ ab754 <__cxa_atexit@plt+0x9eac8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq ab734 <__cxa_atexit@plt+0x9eaa8> │ │ │ │ - ldr r1, [r8, #31] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r7, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne ab6f4 <__cxa_atexit@plt+0x9ea68> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #72] @ ab758 <__cxa_atexit@plt+0x9eacc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne ab720 <__cxa_atexit@plt+0x9ea94> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #52] @ ab75c <__cxa_atexit@plt+0x9ead0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc af6b8 <__cxa_atexit@plt+0xa2a2c> │ │ │ │ + ldr r2, [pc, #184] @ af6f0 <__cxa_atexit@plt+0xa2a64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #180] @ af6f4 <__cxa_atexit@plt+0xa2a68> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r9, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + stmda r5, {r1, r9} │ │ │ │ + str r1, [r9, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-8]! │ │ │ │ + sub r0, r5, #24 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi af6d0 <__cxa_atexit@plt+0xa2a44> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc af6c8 <__cxa_atexit@plt+0xa2a3c> │ │ │ │ + ldr r7, [pc, #136] @ af700 <__cxa_atexit@plt+0xa2a74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ af704 <__cxa_atexit@plt+0xa2a78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #128] @ af708 <__cxa_atexit@plt+0xa2a7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r7, [pc, #104] @ af70c <__cxa_atexit@plt+0xa2a80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ab760 <__cxa_atexit@plt+0x9ead4> │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r1 │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r1 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ af6f8 <__cxa_atexit@plt+0xa2a6c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr sl, [pc, #28] @ af6fc <__cxa_atexit@plt+0xa2a70> │ │ │ │ + add sl, pc, sl │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - tsteq r0, #252, 16 @ 0xfc0000 │ │ │ │ - tsteq r0, #112, 16 @ 0x700000 │ │ │ │ - rsceq r1, lr, #40, 12 @ 0x2800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #31] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r7, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne ab784 <__cxa_atexit@plt+0x9eaf8> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #36] @ ab7c4 <__cxa_atexit@plt+0x9eb38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne ab7b0 <__cxa_atexit@plt+0x9eb24> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #16] @ ab7c8 <__cxa_atexit@plt+0x9eb3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - tsteq r0, #108, 16 @ 0x6c0000 │ │ │ │ - tsteq r0, #224, 14 @ 0x3800000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ab85c <__cxa_atexit@plt+0x9ebd0> │ │ │ │ - ldr r3, [pc, #128] @ ab86c <__cxa_atexit@plt+0x9ebe0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq ab84c <__cxa_atexit@plt+0x9ebc0> │ │ │ │ - ldr r1, [r8, #31] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r9, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne ab80c <__cxa_atexit@plt+0x9eb80> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #72] @ ab870 <__cxa_atexit@plt+0x9ebe4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne ab838 <__cxa_atexit@plt+0x9ebac> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #52] @ ab874 <__cxa_atexit@plt+0x9ebe8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ab878 <__cxa_atexit@plt+0x9ebec> │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsceq ip, sp, #116, 20 @ 0x74000 │ │ │ │ + rsceq ip, sp, #140, 18 @ 0x230000 │ │ │ │ + @ instruction: 0xffff43c8 │ │ │ │ + rsceq ip, sp, #236, 18 @ 0x3b0000 │ │ │ │ + @ instruction: 0xffff44dc │ │ │ │ + tsteq r0, #104, 22 @ 0x1a000 │ │ │ │ + rsceq sp, sp, #136, 10 @ 0x22000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r6, [pc, #164] @ af7cc <__cxa_atexit@plt+0xa2b40> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r2, #4]! │ │ │ │ + str r6, [r2] │ │ │ │ + ldr r9, [r2, #4] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + sub r6, r2, #16 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi af798 <__cxa_atexit@plt+0xa2b0c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc af7a0 <__cxa_atexit@plt+0xa2b14> │ │ │ │ + ldr r2, [pc, #120] @ af7d8 <__cxa_atexit@plt+0xa2b4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ af7dc <__cxa_atexit@plt+0xa2b50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #112] @ af7e0 <__cxa_atexit@plt+0xa2b54> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + ldr r2, [pc, #88] @ af7e4 <__cxa_atexit@plt+0xa2b58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ + mov r6, r3 │ │ │ │ + b af7a8 <__cxa_atexit@plt+0xa2b1c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ af7d0 <__cxa_atexit@plt+0xa2b44> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #28] @ af7d4 <__cxa_atexit@plt+0xa2b48> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, sl │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - tsteq r0, #228, 14 @ 0x3900000 │ │ │ │ - tsteq r0, #88, 14 @ 0x1600000 │ │ │ │ - rsceq r1, lr, #16, 10 @ 0x4000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ab8c4 <__cxa_atexit@plt+0x9ec38> │ │ │ │ - ldr r3, [pc, #56] @ ab8d4 <__cxa_atexit@plt+0x9ec48> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + rsceq ip, sp, #156, 18 @ 0x270000 │ │ │ │ + rsceq ip, sp, #164, 16 @ 0xa40000 │ │ │ │ + rsceq ip, sp, #252, 16 @ 0xfc0000 │ │ │ │ + @ instruction: 0xffff42d8 │ │ │ │ + @ instruction: 0xffff43f4 │ │ │ │ + tsteq r0, #128, 20 @ 0x80000 │ │ │ │ + rsceq sp, sp, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne af85c <__cxa_atexit@plt+0xa2bd0> │ │ │ │ + ldr r3, [pc, #336] @ af960 <__cxa_atexit@plt+0xa2cd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq ab8b4 <__cxa_atexit@plt+0x9ec28> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ab8d8 <__cxa_atexit@plt+0x9ec4c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi af910 <__cxa_atexit@plt+0xa2c84> │ │ │ │ + ldr r7, [pc, #304] @ af964 <__cxa_atexit@plt+0xa2cd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r1, lr, #176, 8 @ 0xb0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ab984 <__cxa_atexit@plt+0x9ecf8> │ │ │ │ - ldr r3, [pc, #132] @ ab994 <__cxa_atexit@plt+0x9ed08> │ │ │ │ + ldr r3, [pc, #300] @ af968 <__cxa_atexit@plt+0xa2cdc> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq ab974 <__cxa_atexit@plt+0x9ece8> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r7, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne ab934 <__cxa_atexit@plt+0x9eca8> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #72] @ ab998 <__cxa_atexit@plt+0x9ed0c> │ │ │ │ + ldr r1, [pc, #296] @ af96c <__cxa_atexit@plt+0xa2ce0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + b af8c0 <__cxa_atexit@plt+0xa2c34> │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne af8ec <__cxa_atexit@plt+0xa2c60> │ │ │ │ + ldr r7, [pc, #216] @ af948 <__cxa_atexit@plt+0xa2cbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #212] @ af94c <__cxa_atexit@plt+0xa2cc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne ab960 <__cxa_atexit@plt+0x9ecd4> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #52] @ ab99c <__cxa_atexit@plt+0x9ed10> │ │ │ │ + add r3, r3, #1 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi af910 <__cxa_atexit@plt+0xa2c84> │ │ │ │ + ldr r7, [pc, #180] @ af950 <__cxa_atexit@plt+0xa2cc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #176] @ af954 <__cxa_atexit@plt+0xa2cc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #172] @ af958 <__cxa_atexit@plt+0xa2ccc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r7, [pc, #148] @ af95c <__cxa_atexit@plt+0xa2cd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + add r3, r7, #1 │ │ │ │ + tst r3, #3 │ │ │ │ + beq af8e0 <__cxa_atexit@plt+0xa2c54> │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b a9b10 <__cxa_atexit@plt+0x9ce84> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r5, [pc, #140] @ af980 <__cxa_atexit@plt+0xa2cf4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #136] @ af984 <__cxa_atexit@plt+0xa2cf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r0, [pc, #128] @ af988 <__cxa_atexit@plt+0xa2cfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ab9a0 <__cxa_atexit@plt+0x9ed14> │ │ │ │ + ldr r7, [pc, #88] @ af970 <__cxa_atexit@plt+0xa2ce4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #84] @ af974 <__cxa_atexit@plt+0xa2ce8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #80] @ af978 <__cxa_atexit@plt+0xa2cec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + ldr r2, [pc, #72] @ af97c <__cxa_atexit@plt+0xa2cf0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #1 │ │ │ │ + add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - tsteq r0, #188, 12 @ 0xbc00000 │ │ │ │ - tsteq r0, #48, 12 @ 0x3000000 │ │ │ │ - rsceq r1, lr, #244, 6 @ 0xd0000003 │ │ │ │ + andeq r0, r0, r8, lsl r5 │ │ │ │ + tsteq r0, #196, 12 @ 0xc400000 │ │ │ │ + rsceq ip, sp, #68, 30 @ 0x110 │ │ │ │ + @ instruction: 0xffffa268 │ │ │ │ + tsteq r0, #60, 24 @ 0x3c00 │ │ │ │ + tsteq r0, #28, 24 @ 0x1c00 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + rsceq ip, sp, #172, 30 @ 0x2b0 │ │ │ │ + @ instruction: 0xffffa2d0 │ │ │ │ + tsteq r0, #164, 24 @ 0xa400 │ │ │ │ + rsceq ip, sp, #220, 26 @ 0x3700 │ │ │ │ + rsceq ip, sp, #192, 28 @ 0xc00 │ │ │ │ + tsteq r0, #188, 22 @ 0x2f000 │ │ │ │ + tsteq r0, #180, 22 @ 0x2d000 │ │ │ │ + muleq r0, r0, r5 │ │ │ │ + rsceq sp, sp, #104, 6 @ 0xa0000001 │ │ │ │ + rsceq sp, sp, #92, 6 @ 0x70000001 │ │ │ │ + rsceq sp, sp, #224, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + str r4, [sp, #16] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r7, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne ab9c4 <__cxa_atexit@plt+0x9ed38> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #36] @ aba04 <__cxa_atexit@plt+0x9ed78> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne ab9f0 <__cxa_atexit@plt+0x9ed64> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #16] @ aba08 <__cxa_atexit@plt+0x9ed7c> │ │ │ │ + ldr r4, [r7, #7] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r7, #11] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr fp, [r7, #15] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + add r4, r7, #23 │ │ │ │ + ldm r4, {r0, r3, r4} │ │ │ │ + str r4, [sp] │ │ │ │ + ldr lr, [r7, #51] @ 0x33 │ │ │ │ + ldr r4, [r7, #55] @ 0x37 │ │ │ │ + ldr sl, [r7, #35] @ 0x23 │ │ │ │ + ldr ip, [r7, #39] @ 0x27 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r9, r8, #3 │ │ │ │ + cmp r9, #2 │ │ │ │ + bne afaa4 <__cxa_atexit@plt+0xa2e18> │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmdb r5, {r4, r8} │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r4, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r4, [r5, #-44] @ 0xffffffd4 │ │ │ │ + str fp, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r4, [sp] │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r4, sl, ip} │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr r4, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r4, r3 │ │ │ │ + bcc afb8c <__cxa_atexit@plt+0xa2f00> │ │ │ │ + ldr r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ + sub sl, r5, #28 │ │ │ │ + ldm sl, {r4, r8, r9, sl} │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldm r5, {r0, lr} │ │ │ │ + ldr fp, [pc, #380] @ afbd8 <__cxa_atexit@plt+0xa2f4c> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + stmib r6, {fp, lr} │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str ip, [r6, #28] │ │ │ │ + str r4, [r6, #32] │ │ │ │ + ldr r4, [pc, #344] @ afbdc <__cxa_atexit@plt+0xa2f50> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + add r4, r4, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + add lr, r6, #36 @ 0x24 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r4, [r6, #48] @ 0x30 │ │ │ │ + str r4, [r6, #52] @ 0x34 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + b afb6c <__cxa_atexit@plt+0xa2ee0> │ │ │ │ + mov r9, r1 │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + str r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ + str fp, [r5, #-44] @ 0xffffffd4 │ │ │ │ + str r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r0, [sp] │ │ │ │ + sub r1, r5, #28 │ │ │ │ + stm r1, {r0, sl, ip} │ │ │ │ + str r9, [r5, #4] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + str r0, [r5] │ │ │ │ + stmdb r5, {r4, r8} │ │ │ │ + ldr r0, [r7, #43] @ 0x2b │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr r4, [r4, #804] @ 0x324 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r4, r3 │ │ │ │ + bcc afba4 <__cxa_atexit@plt+0xa2f18> │ │ │ │ + ldr r2, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr ip, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r4, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + sub fp, r5, #24 │ │ │ │ + ldm fp, {r9, sl, fp} │ │ │ │ + ldm r5, {r0, lr} │ │ │ │ + ldr r8, [pc, #164] @ afbcc <__cxa_atexit@plt+0xa2f40> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmib r6, {r8, lr} │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str ip, [r6, #28] │ │ │ │ + str r4, [r6, #32] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #120] @ afbd0 <__cxa_atexit@plt+0xa2f44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + add lr, r6, #36 @ 0x24 │ │ │ │ + stm lr, {r0, r9, sl, fp} │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str r4, [r6, #56] @ 0x38 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r3, #55 @ 0x37 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 15e03d8 <__cxa_atexit@plt+0x15d374c> │ │ │ │ + ldr r7, [pc, #76] @ afbe0 <__cxa_atexit@plt+0xa2f54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ + ldr r7, [r5, #44] @ 0x2c │ │ │ │ + b afbb8 <__cxa_atexit@plt+0xa2f2c> │ │ │ │ + ldr r7, [pc, #40] @ afbd4 <__cxa_atexit@plt+0xa2f48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-52]! @ 0xffffffcc │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ + ldr r7, [r5, #48] @ 0x30 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #68, 10 @ 0x11000000 │ │ │ │ + tsteq r0, #180, 18 @ 0x2d0000 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + tsteq r0, #16, 12 @ 0x1000000 │ │ │ │ + tsteq r0, #136, 20 @ 0x88000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq sp, sp, #136 @ 0x88 │ │ │ │ + andeq r8, r0, sp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc afc88 <__cxa_atexit@plt+0xa2ffc> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add ip, r5, #8 │ │ │ │ + ldm ip, {r0, r2, r8, r9, sl, ip} │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + str r7, [sp] │ │ │ │ + ldr lr, [r5, #48] @ 0x30 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr fp, [r5, #52] @ 0x34 │ │ │ │ + ldr r7, [pc, #112] @ afca4 <__cxa_atexit@plt+0xa3018> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - tsteq r0, #44, 12 @ 0x2c00000 │ │ │ │ - tsteq r0, #160, 10 @ 0x28000000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aba9c <__cxa_atexit@plt+0x9ee10> │ │ │ │ - ldr r3, [pc, #128] @ abaac <__cxa_atexit@plt+0x9ee20> │ │ │ │ + stmib r3, {r7, fp, lr} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r0, r2, r8, r9} │ │ │ │ + ldr r2, [pc, #92] @ afca8 <__cxa_atexit@plt+0xa301c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [r5, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + str ip, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + sub r8, r6, #55 @ 0x37 │ │ │ │ + ldmib sp, {r7, fp} │ │ │ │ + b 15e03d8 <__cxa_atexit@plt+0x15d374c> │ │ │ │ + ldr r3, [pc, #28] @ afcac <__cxa_atexit@plt+0xa3020> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq aba8c <__cxa_atexit@plt+0x9ee00> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r9, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne aba4c <__cxa_atexit@plt+0x9edc0> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #72] @ abab0 <__cxa_atexit@plt+0x9ee24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne aba78 <__cxa_atexit@plt+0x9edec> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #52] @ abab4 <__cxa_atexit@plt+0x9ee28> │ │ │ │ + mov r7, #60 @ 0x3c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #44] @ 0x2c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #56, 8 @ 0x38000000 │ │ │ │ + tsteq r0, #192, 16 @ 0xc00000 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsceq ip, sp, #188, 30 @ 0x2f0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #48] @ 0x30 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc afd58 <__cxa_atexit@plt+0xa30cc> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add ip, r5, #8 │ │ │ │ + ldm ip, {r0, r2, r8, r9, sl, ip} │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + str r7, [sp] │ │ │ │ + ldr lr, [r5, #52] @ 0x34 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr fp, [r5, #56] @ 0x38 │ │ │ │ + ldr r7, [pc, #116] @ afd74 <__cxa_atexit@plt+0xa30e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ abab8 <__cxa_atexit@plt+0x9ee2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - tsteq r0, #164, 10 @ 0x29000000 │ │ │ │ - tsteq r0, #24, 10 @ 0x6000000 │ │ │ │ - rsceq r1, lr, #220, 4 @ 0xc000000d │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + stmib r3, {r7, fp, lr} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r0, r2, r8, r9} │ │ │ │ + ldr lr, [pc, #96] @ afd78 <__cxa_atexit@plt+0xa30ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #36] @ 0x24 │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ + ldr r2, [r5, #44] @ 0x2c │ │ │ │ + add r0, lr, #2 │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + str ip, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str r8, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + add r5, r5, #60 @ 0x3c │ │ │ │ + sub r8, r6, #55 @ 0x37 │ │ │ │ + ldmib sp, {r7, fp} │ │ │ │ + b 15e03d8 <__cxa_atexit@plt+0x15d374c> │ │ │ │ + ldr r3, [pc, #28] @ afd7c <__cxa_atexit@plt+0xa30f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #60 @ 0x3c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #48] @ 0x30 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #108, 6 @ 0xb0000001 │ │ │ │ + tsteq r0, #244, 14 @ 0x3d00000 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + rsceq ip, sp, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi abb10 <__cxa_atexit@plt+0x9ee84> │ │ │ │ - ldr r3, [pc, #68] @ abb20 <__cxa_atexit@plt+0x9ee94> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + mov ip, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc afe60 <__cxa_atexit@plt+0xa31d4> │ │ │ │ + ldr r2, [pc, #196] @ afe74 <__cxa_atexit@plt+0xa31e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r4, r2, #2 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr fp, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r8, [r7, #15] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp] │ │ │ │ + str r1, [sp, #20] │ │ │ │ + ldr lr, [r7, #31] │ │ │ │ + ldr r0, [r7, #35] @ 0x23 │ │ │ │ + ldr r1, [r7, #39] @ 0x27 │ │ │ │ + add sl, r7, #47 @ 0x2f │ │ │ │ + ldm sl, {r2, r9, sl} │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + add lr, r3, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r1, r4} │ │ │ │ + add lr, r3, #52 @ 0x34 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + ldr r4, [pc, #96] @ afe78 <__cxa_atexit@plt+0xa31ec> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #4] │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + str r4, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r4, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + str r4, [r3, #24] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r4, [r3, #28] │ │ │ │ + ldr r4, [sp] │ │ │ │ + str r4, [r3, #32] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r8, r6, #55 @ 0x37 │ │ │ │ + mov r4, ip │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + b 15e03d8 <__cxa_atexit@plt+0x15d374c> │ │ │ │ + mov r4, #60 @ 0x3c │ │ │ │ + str r4, [ip, #828] @ 0x33c │ │ │ │ + mov r4, ip │ │ │ │ + mov fp, r1 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #92, 14 @ 0x1700000 │ │ │ │ + tsteq r0, #84, 4 @ 0x40000005 │ │ │ │ + rsceq ip, sp, #240, 26 @ 0x3c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 15e03d8 <__cxa_atexit@plt+0x15d374c> │ │ │ │ + rsceq ip, sp, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi afedc <__cxa_atexit@plt+0xa3250> │ │ │ │ + ldr r2, [pc, #72] @ aff00 <__cxa_atexit@plt+0xa3274> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + sub r2, r3, #60 @ 0x3c │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi afeec <__cxa_atexit@plt+0xa3260> │ │ │ │ + ldr r3, [pc, #56] @ aff0c <__cxa_atexit@plt+0xa3280> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq abb00 <__cxa_atexit@plt+0x9ee74> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 3f3afc <__cxa_atexit@plt+0x3e6e70> │ │ │ │ + ldr r7, [pc, #36] @ aff08 <__cxa_atexit@plt+0xa327c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ abb24 <__cxa_atexit@plt+0x9ee98> │ │ │ │ + ldr r7, [pc, #16] @ aff04 <__cxa_atexit@plt+0xa3278> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r1, lr, #112, 4 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + rsceq ip, sp, #228, 26 @ 0x3900 │ │ │ │ + rsceq ip, sp, #4, 28 @ 0x40 │ │ │ │ + @ instruction: 0xfffff740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + mov fp, r4 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aff78 <__cxa_atexit@plt+0xa32ec> │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + sub lr, r5, #8 │ │ │ │ + ldm lr, {r1, r4, r7, r8, r9, sl, ip, lr} │ │ │ │ + ldr r0, [pc, #68] @ aff98 <__cxa_atexit@plt+0xa330c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r4, r7, r8, r9, sl, ip} │ │ │ │ + sub r7, r6, #35 @ 0x23 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r4, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi abb9c <__cxa_atexit@plt+0x9ef10> │ │ │ │ - ldr r3, [pc, #68] @ abbac <__cxa_atexit@plt+0x9ef20> │ │ │ │ + ldr r3, [pc, #28] @ aff9c <__cxa_atexit@plt+0xa3310> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq abb8c <__cxa_atexit@plt+0x9ef00> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ abbb0 <__cxa_atexit@plt+0x9ef24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [fp, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r1 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #172 @ 0xac │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + mov fp, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b0000 <__cxa_atexit@plt+0xa3374> │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + ldm lr, {r1, r4, r7, r8, r9, sl, ip, lr} │ │ │ │ + ldr r0, [pc, #68] @ b0020 <__cxa_atexit@plt+0xa3394> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r4, r7, r8, r9, sl, ip} │ │ │ │ + sub r7, r6, #35 @ 0x23 │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + mov r4, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - rsceq r1, lr, #228, 2 @ 0x39 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r3, [pc, #28] @ b0024 <__cxa_atexit@plt+0xa3398> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [fp, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r1 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #36 @ 0x24 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + rsceq ip, sp, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi abc24 <__cxa_atexit@plt+0x9ef98> │ │ │ │ - ldr r3, [pc, #96] @ abc34 <__cxa_atexit@plt+0x9efa8> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b007c <__cxa_atexit@plt+0xa33f0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b0074 <__cxa_atexit@plt+0xa33e8> │ │ │ │ + ldr r3, [pc, #40] @ b0084 <__cxa_atexit@plt+0xa33f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq abbfc <__cxa_atexit@plt+0x9ef70> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne abc10 <__cxa_atexit@plt+0x9ef84> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ abc3c <__cxa_atexit@plt+0x9efb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #32] @ b0088 <__cxa_atexit@plt+0xa33fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 3f3aec <__cxa_atexit@plt+0x3e6e60> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ abc38 <__cxa_atexit@plt+0x9efac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ abc40 <__cxa_atexit@plt+0x9efb4> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + tsteq r0, #188, 28 @ 0xbc0 │ │ │ │ + rsceq ip, sp, #68, 24 @ 0x4400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ b00d0 <__cxa_atexit@plt+0xa3444> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2], #-60 @ 0xffffffc4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b00c0 <__cxa_atexit@plt+0xa3434> │ │ │ │ + ldr r3, [pc, #28] @ b00d4 <__cxa_atexit@plt+0xa3448> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3afc <__cxa_atexit@plt+0x3e6e70> │ │ │ │ + ldr r7, [pc, #16] @ b00d8 <__cxa_atexit@plt+0xa344c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r0, #88, 6 @ 0x60000001 │ │ │ │ - tsteq r0, #104, 6 @ 0xa0000001 │ │ │ │ - rsceq r1, lr, #100, 2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0xfffff55c │ │ │ │ + rsceq ip, sp, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ abc78 <__cxa_atexit@plt+0x9efec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ abc7c <__cxa_atexit@plt+0x9eff0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - tsteq r0, #24, 6 @ 0x60000000 │ │ │ │ - tsteq r0, #20, 6 @ 0x50000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi abcf0 <__cxa_atexit@plt+0x9f064> │ │ │ │ - ldr r3, [pc, #96] @ abd00 <__cxa_atexit@plt+0x9f074> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq abcc8 <__cxa_atexit@plt+0x9f03c> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne abcdc <__cxa_atexit@plt+0x9f050> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ abd08 <__cxa_atexit@plt+0x9f07c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ abd04 <__cxa_atexit@plt+0x9f078> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ abd0c <__cxa_atexit@plt+0x9f080> │ │ │ │ + mov r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + mov fp, r4 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b016c <__cxa_atexit@plt+0xa34e0> │ │ │ │ + ldr r7, [pc, #124] @ b018c <__cxa_atexit@plt+0xa3500> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r0, #136, 4 @ 0x80000008 │ │ │ │ - tsteq r0, #160, 4 │ │ │ │ - rsceq r1, lr, #156 @ 0x9c │ │ │ │ + str r1, [sp] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r4, [r2, #20]! │ │ │ │ + str r7, [r2] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + ldm lr, {r0, r9, sl, ip, lr} │ │ │ │ + ldr r5, [r5, #16] │ │ │ │ + ldr r8, [pc, #84] @ b0190 <__cxa_atexit@plt+0xa3504> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r4, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add r1, r3, #20 │ │ │ │ + stm r1, {r0, r9, sl, ip, lr} │ │ │ │ + str r5, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #35 @ 0x23 │ │ │ │ + mov r4, fp │ │ │ │ + mov r5, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3f36c4 <__cxa_atexit@plt+0x3e6a38> │ │ │ │ + ldr r3, [pc, #32] @ b0194 <__cxa_atexit@plt+0xa3508> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [fp, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r1 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + tsteq r0, #196, 28 @ 0xc40 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b0200 <__cxa_atexit@plt+0xa3574> │ │ │ │ + ldr r1, [r5, #36]! @ 0x24 │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r5, #-32] @ 0xffffffe0 │ │ │ │ + sub lr, r5, #28 │ │ │ │ + ldm lr, {r2, r7, r9, sl, ip, lr} │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #-4] │ │ │ │ + ldr r8, [pc, #64] @ b0218 <__cxa_atexit@plt+0xa358c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r5] │ │ │ │ + ldr r0, [pc, #56] @ b021c <__cxa_atexit@plt+0xa3590> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r4} │ │ │ │ + add r0, r3, #16 │ │ │ │ + stm r0, {r2, r7, r9, sl, ip, lr} │ │ │ │ + str fp, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #35 @ 0x23 │ │ │ │ + ldm sp, {r4, fp} │ │ │ │ + b 3f36c4 <__cxa_atexit@plt+0x3e6a38> │ │ │ │ + ldr r3, [pc, #24] @ b0220 <__cxa_atexit@plt+0xa3594> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + tsteq r0, #28, 28 @ 0x1c0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ abd44 <__cxa_atexit@plt+0x9f0b8> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b0258 <__cxa_atexit@plt+0xa35cc> │ │ │ │ + ldr r2, [pc, #28] @ b0264 <__cxa_atexit@plt+0xa35d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ abd48 <__cxa_atexit@plt+0x9f0bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #80, 4 │ │ │ │ - tsteq r0, #68, 4 @ 0x40000004 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #56 @ 0x38 │ │ │ │ + rsceq ip, sp, #124, 20 @ 0x7c000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi abdc4 <__cxa_atexit@plt+0x9f138> │ │ │ │ - ldr r3, [pc, #104] @ abdd4 <__cxa_atexit@plt+0x9f148> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b02a8 <__cxa_atexit@plt+0xa361c> │ │ │ │ + ldr r3, [pc, #44] @ b02bc <__cxa_atexit@plt+0xa3630> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq abd94 <__cxa_atexit@plt+0x9f108> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq abda4 <__cxa_atexit@plt+0x9f118> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne abdb0 <__cxa_atexit@plt+0x9f124> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ abdd8 <__cxa_atexit@plt+0x9f14c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #40] @ b02c0 <__cxa_atexit@plt+0xa3634> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #32] @ b02c4 <__cxa_atexit@plt+0xa3638> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ abddc <__cxa_atexit@plt+0x9f150> │ │ │ │ + ldr r7, [pc, #24] @ b02c8 <__cxa_atexit@plt+0xa363c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r0, #148, 2 @ 0x25 │ │ │ │ - rsceq r0, lr, #204, 30 @ 0x330 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq ip, sp, #88, 20 @ 0x58000 │ │ │ │ + rsceq ip, sp, #76, 20 @ 0x4c000 │ │ │ │ + rsceq ip, sp, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq abe14 <__cxa_atexit@plt+0x9f188> │ │ │ │ - mov r3, #6 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq abe18 <__cxa_atexit@plt+0x9f18c> │ │ │ │ - ldr r7, [pc, #28] @ abe24 <__cxa_atexit@plt+0x9f198> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r3, #5 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #68, 2 │ │ │ │ + rsceq ip, sp, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi abf0c <__cxa_atexit@plt+0x9f280> │ │ │ │ - ldr r3, [pc, #212] @ abf1c <__cxa_atexit@plt+0x9f290> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq abee8 <__cxa_atexit@plt+0x9f25c> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r0, [pc, #184] @ abf20 <__cxa_atexit@plt+0x9f294> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - str r0, [r2, #-12]! │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq abef8 <__cxa_atexit@plt+0x9f26c> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt abf04 <__cxa_atexit@plt+0x9f278> │ │ │ │ - add r3, r1, #4 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #120] @ abf24 <__cxa_atexit@plt+0x9f298> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r2, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne abeb0 <__cxa_atexit@plt+0x9f224> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r2, [pc, #92] @ abf28 <__cxa_atexit@plt+0x9f29c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne abee0 <__cxa_atexit@plt+0x9f254> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r2, r7 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r7, [pc, #24] @ abf2c <__cxa_atexit@plt+0x9f2a0> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b032c <__cxa_atexit@plt+0xa36a0> │ │ │ │ + ldr r2, [pc, #44] @ b033c <__cxa_atexit@plt+0xa36b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #40] @ b0340 <__cxa_atexit@plt+0xa36b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - tsteq r0, #80, 8 @ 0x50000000 │ │ │ │ - tsteq r0, #64, 2 │ │ │ │ - rsceq r1, lr, #152, 16 @ 0x980000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #148] @ abfdc <__cxa_atexit@plt+0x9f350> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq abfc4 <__cxa_atexit@plt+0x9f338> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt abfd0 <__cxa_atexit@plt+0x9f344> │ │ │ │ - ldr r1, [r5] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #84] @ abfe0 <__cxa_atexit@plt+0x9f354> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne abf90 <__cxa_atexit@plt+0x9f304> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #56] @ abfe4 <__cxa_atexit@plt+0x9f358> │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + ldr r0, [pc, #32] @ b0344 <__cxa_atexit@plt+0xa36b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne abfbc <__cxa_atexit@plt+0x9f330> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r0, #112, 6 @ 0xc0000001 │ │ │ │ - tsteq r0, #96 @ 0x60 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [pc, #20] @ b0348 <__cxa_atexit@plt+0xa36bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq ip, sp, #216, 18 @ 0x360000 │ │ │ │ + rsceq ip, sp, #204, 18 @ 0x330000 │ │ │ │ + rsceq ip, sp, #212, 18 @ 0x350000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt ac050 <__cxa_atexit@plt+0x9f3c4> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ mov r0, #0 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #68] @ ac05c <__cxa_atexit@plt+0x9f3d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ + strex r0, r7, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - bne ac01c <__cxa_atexit@plt+0x9f390> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #40] @ ac060 <__cxa_atexit@plt+0x9f3d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne ac048 <__cxa_atexit@plt+0x9f3bc> │ │ │ │ + bne b036c <__cxa_atexit@plt+0xa36e0> │ │ │ │ + ldr r7, [r1] │ │ │ │ + ldr r3, [pc, #36] @ b03ac <__cxa_atexit@plt+0xa3720> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne b0398 <__cxa_atexit@plt+0xa370c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - tsteq r0, #228, 4 @ 0x4000000e │ │ │ │ - tsteq r0, #212, 30 @ 0x350 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b abe34 <__cxa_atexit@plt+0x9f1a8> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ac0a0 <__cxa_atexit@plt+0x9f414> │ │ │ │ - ldr r7, [pc, #28] @ ac0b0 <__cxa_atexit@plt+0x9f424> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ ac0b4 <__cxa_atexit@plt+0x9f428> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r1, lr, #12, 14 @ 0x300000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ ac0e0 <__cxa_atexit@plt+0x9f454> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #12] @ ac0e4 <__cxa_atexit@plt+0x9f458> │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ + ldr r7, [pc, #16] @ b03b0 <__cxa_atexit@plt+0xa3724> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r0, #36, 4 @ 0x40000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ac124 <__cxa_atexit@plt+0x9f498> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ ac130 <__cxa_atexit@plt+0x9f4a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #232, 6 @ 0xa0000003 │ │ │ │ + tsteq r0, #116, 24 @ 0x7400 │ │ │ │ + tsteq r0, #232, 22 @ 0x3a000 │ │ │ │ + rsceq ip, sp, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ac160 <__cxa_atexit@plt+0x9f4d4> │ │ │ │ - ldr r7, [pc, #28] @ ac170 <__cxa_atexit@plt+0x9f4e4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b03f4 <__cxa_atexit@plt+0xa3768> │ │ │ │ + ldr r2, [pc, #44] @ b0404 <__cxa_atexit@plt+0xa3778> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #40] @ b0408 <__cxa_atexit@plt+0xa377c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ ac174 <__cxa_atexit@plt+0x9f4e8> │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + ldr r0, [pc, #32] @ b040c <__cxa_atexit@plt+0xa3780> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ b0410 <__cxa_atexit@plt+0xa3784> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - rsceq r1, lr, #76, 12 @ 0x4c00000 │ │ │ │ - mov r7, r5 │ │ │ │ - ldrh r3, [r7, #12]! │ │ │ │ - ldm r5, {r8, r9, sl} │ │ │ │ - str r3, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - b ac1a8 <__cxa_atexit@plt+0x9f51c> │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - andeq r0, r0, r5, ror #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + rsceq ip, sp, #16, 18 @ 0x40000 │ │ │ │ + rsceq ip, sp, #4, 18 @ 0x10000 │ │ │ │ + rsceq ip, sp, #12, 18 @ 0x30000 │ │ │ │ + rsceq ip, sp, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldrh r2, [r5], #-12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ac258 <__cxa_atexit@plt+0x9f5cc> │ │ │ │ - ldr r7, [pc, #192] @ ac280 <__cxa_atexit@plt+0x9f5f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r3] │ │ │ │ - strh r2, [r3, #-4] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq ac244 <__cxa_atexit@plt+0x9f5b8> │ │ │ │ - ldr r2, [pc, #164] @ ac284 <__cxa_atexit@plt+0x9f5f8> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b0450 <__cxa_atexit@plt+0xa37c4> │ │ │ │ + ldr r2, [pc, #40] @ b0460 <__cxa_atexit@plt+0xa37d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac250 <__cxa_atexit@plt+0x9f5c4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ac270 <__cxa_atexit@plt+0x9f5e4> │ │ │ │ - ldr r1, [r3, #-8] │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr lr, [pc, #120] @ ac28c <__cxa_atexit@plt+0x9f600> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #36] @ b0464 <__cxa_atexit@plt+0xa37d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldrh r3, [r3, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - strh r3, [r6, #24] │ │ │ │ - sub r7, r2, #18 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ ac288 <__cxa_atexit@plt+0x9f5fc> │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + ldr r7, [pc, #16] @ b0468 <__cxa_atexit@plt+0xa37dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - rsceq r1, lr, #96, 10 @ 0x18000000 │ │ │ │ - tsteq r0, #224, 4 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #120] @ ac31c <__cxa_atexit@plt+0x9f690> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac304 <__cxa_atexit@plt+0x9f678> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc ac30c <__cxa_atexit@plt+0x9f680> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #76] @ ac320 <__cxa_atexit@plt+0x9f694> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldrh r1, [r5, #-12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - strh r1, [r6, #24] │ │ │ │ - sub r7, r3, #18 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r0, #32, 4 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ac37c <__cxa_atexit@plt+0x9f6f0> │ │ │ │ - ldr lr, [pc, #64] @ ac388 <__cxa_atexit@plt+0x9f6fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldrh r1, [r5, #-12] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - strh r1, [r3, #24] │ │ │ │ - sub r7, r6, #18 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #172, 2 @ 0x2b │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + rsceq ip, sp, #176, 16 @ 0xb00000 │ │ │ │ + tsteq r0, #76, 28 @ 0x4c0 │ │ │ │ + rsceq ip, sp, #192, 16 @ 0xc00000 │ │ │ │ + rsceq ip, sp, #216, 16 @ 0xd80000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ac430 <__cxa_atexit@plt+0x9f7a4> │ │ │ │ - ldr r7, [pc, #172] @ ac458 <__cxa_atexit@plt+0x9f7cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - strh r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq ac414 <__cxa_atexit@plt+0x9f788> │ │ │ │ - ldr r2, [pc, #148] @ ac45c <__cxa_atexit@plt+0x9f7d0> │ │ │ │ + bhi b04b8 <__cxa_atexit@plt+0xa382c> │ │ │ │ + ldr r2, [pc, #52] @ b04c0 <__cxa_atexit@plt+0xa3834> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ b04c4 <__cxa_atexit@plt+0xa3838> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ b04c8 <__cxa_atexit@plt+0xa383c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac424 <__cxa_atexit@plt+0x9f798> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ac444 <__cxa_atexit@plt+0x9f7b8> │ │ │ │ - ldr r3, [pc, #112] @ ac464 <__cxa_atexit@plt+0x9f7d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldrh r1, [r5, #-8] │ │ │ │ - stmib r6, {r3, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - strh r1, [r6, #16] │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq fp, sp, #12, 24 @ 0xc00 │ │ │ │ + tsteq r0, #136, 20 @ 0x88000 │ │ │ │ + rsceq ip, sp, #104, 14 @ 0x1a00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b0510 <__cxa_atexit@plt+0xa3884> │ │ │ │ + ldr r7, [pc, #52] @ b0524 <__cxa_atexit@plt+0xa3898> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b0504 <__cxa_atexit@plt+0xa3878> │ │ │ │ + mov r7, r8 │ │ │ │ + b ae644 <__cxa_atexit@plt+0xa19b8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ ac460 <__cxa_atexit@plt+0x9f7d4> │ │ │ │ + ldr r7, [pc, #16] @ b0528 <__cxa_atexit@plt+0xa389c> │ │ │ │ add r7, pc, r7 │ │ │ │ - uxth r9, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - rsceq r1, lr, #140, 6 @ 0x30000002 │ │ │ │ - tsteq r0, #4, 2 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #96] @ ac4dc <__cxa_atexit@plt+0x9f850> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac4c4 <__cxa_atexit@plt+0x9f838> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ac4cc <__cxa_atexit@plt+0x9f840> │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldrh r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #48] @ ac4e0 <__cxa_atexit@plt+0x9f854> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r3, r7} │ │ │ │ - strh r1, [r6, #16] │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - tsteq r0, #72 @ 0x48 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ac52c <__cxa_atexit@plt+0x9f8a0> │ │ │ │ - ldr lr, [pc, #48] @ ac538 <__cxa_atexit@plt+0x9f8ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldrh r2, [r5, #-8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - strh r2, [r3, #16] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #240, 30 @ 0x3c0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ac56c <__cxa_atexit@plt+0x9f8e0> │ │ │ │ - ldr r3, [pc, #32] @ ac57c <__cxa_atexit@plt+0x9f8f0> │ │ │ │ + @ instruction: 0xffffe150 │ │ │ │ + rsceq ip, sp, #36, 14 @ 0x900000 │ │ │ │ + rsceq ip, sp, #56, 16 @ 0x380000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #60 @ 0x3c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b0560 <__cxa_atexit@plt+0xa38d4> │ │ │ │ + ldr r3, [pc, #24] @ b0568 <__cxa_atexit@plt+0xa38dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ ac580 <__cxa_atexit@plt+0x9f8f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3afc <__cxa_atexit@plt+0x3e6e70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r1, lr, #84, 4 @ 0x40000005 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq ip, sp, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ac5c4 <__cxa_atexit@plt+0x9f938> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ ac5d0 <__cxa_atexit@plt+0x9f944> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc b0618 <__cxa_atexit@plt+0xa398c> │ │ │ │ + ldr r2, [pc, #184] @ b0650 <__cxa_atexit@plt+0xa39c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #180] @ b0654 <__cxa_atexit@plt+0xa39c8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r9, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + stmda r5, {r1, r9} │ │ │ │ + str r1, [r9, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-8]! │ │ │ │ + sub r0, r5, #24 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi b0630 <__cxa_atexit@plt+0xa39a4> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc b0628 <__cxa_atexit@plt+0xa399c> │ │ │ │ + ldr r7, [pc, #136] @ b0660 <__cxa_atexit@plt+0xa39d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ b0664 <__cxa_atexit@plt+0xa39d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #128] @ b0668 <__cxa_atexit@plt+0xa39dc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r7, [pc, #104] @ b066c <__cxa_atexit@plt+0xa39e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r1 │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r1 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ b0658 <__cxa_atexit@plt+0xa39cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [pc, #28] @ b065c <__cxa_atexit@plt+0xa39d0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #80, 30 @ 0x140 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ac62c <__cxa_atexit@plt+0x9f9a0> │ │ │ │ - ldr r7, [pc, #72] @ ac63c <__cxa_atexit@plt+0x9f9b0> │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsceq fp, sp, #20, 22 @ 0x5000 │ │ │ │ + rsceq fp, sp, #28, 20 @ 0x1c000 │ │ │ │ + @ instruction: 0xffff3468 │ │ │ │ + rsceq fp, sp, #124, 20 @ 0x7c000 │ │ │ │ + @ instruction: 0xffff357c │ │ │ │ + tsteq r0, #8, 24 @ 0x800 │ │ │ │ + rsceq ip, sp, #192, 12 @ 0xc000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r6, [pc, #164] @ b072c <__cxa_atexit@plt+0xa3aa0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r2, #4]! │ │ │ │ + str r6, [r2] │ │ │ │ + ldr r9, [r2, #4] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + sub r6, r2, #16 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi b06f8 <__cxa_atexit@plt+0xa3a6c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b0700 <__cxa_atexit@plt+0xa3a74> │ │ │ │ + ldr r2, [pc, #120] @ b0738 <__cxa_atexit@plt+0xa3aac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ b073c <__cxa_atexit@plt+0xa3ab0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #112] @ b0740 <__cxa_atexit@plt+0xa3ab4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + ldr r2, [pc, #88] @ b0744 <__cxa_atexit@plt+0xa3ab8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ + mov r6, r3 │ │ │ │ + b b0708 <__cxa_atexit@plt+0xa3a7c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ b0730 <__cxa_atexit@plt+0xa3aa4> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ + ldr r3, [pc, #28] @ b0734 <__cxa_atexit@plt+0xa3aa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, sl │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + rsceq fp, sp, #60, 20 @ 0x3c000 │ │ │ │ + rsceq fp, sp, #84, 18 @ 0x150000 │ │ │ │ + rsceq fp, sp, #172, 18 @ 0x2b0000 │ │ │ │ + @ instruction: 0xffff3378 │ │ │ │ + @ instruction: 0xffff3494 │ │ │ │ + tsteq r0, #32, 22 @ 0x8000 │ │ │ │ + rsceq ip, sp, #208, 10 @ 0x34000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #152] @ b07f4 <__cxa_atexit@plt+0xa3b68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldmib r5, {r2, r8} │ │ │ │ + stmda r5, {r2, r3, r7} │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b07c8 <__cxa_atexit@plt+0xa3b3c> │ │ │ │ + ldr r3, [pc, #120] @ b07f8 <__cxa_atexit@plt+0xa3b6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #116] @ b07fc <__cxa_atexit@plt+0xa3b70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #112] @ b0800 <__cxa_atexit@plt+0xa3b74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ tst r8, #3 │ │ │ │ - beq ac61c <__cxa_atexit@plt+0x9f990> │ │ │ │ - ldr r7, [pc, #56] @ ac640 <__cxa_atexit@plt+0x9f9b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + beq b07b8 <__cxa_atexit@plt+0xa3b2c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b a9b10 <__cxa_atexit@plt+0x9ce84> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ac644 <__cxa_atexit@plt+0x9f9b8> │ │ │ │ + ldr r7, [pc, #52] @ b0804 <__cxa_atexit@plt+0xa3b78> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ b0808 <__cxa_atexit@plt+0xa3b7c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #44] @ b080c <__cxa_atexit@plt+0xa3b80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #1 │ │ │ │ + add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq r1, lr, #152, 2 @ 0x26 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ac66c <__cxa_atexit@plt+0x9f9e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ac694 <__cxa_atexit@plt+0x9fa08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ac6bc <__cxa_atexit@plt+0x9fa30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + rsceq ip, sp, #96 @ 0x60 │ │ │ │ + @ instruction: 0xffff9384 │ │ │ │ + tsteq r0, #88, 26 @ 0x1600 │ │ │ │ + rsceq fp, sp, #36, 30 @ 0x90 │ │ │ │ + rsceq ip, sp, #8 │ │ │ │ + tsteq r0, #8, 26 @ 0x200 │ │ │ │ + rsceq ip, sp, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp, #20] │ │ │ │ + str r4, [sp, #24] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr fp, [r7, #19] │ │ │ │ + ldr r9, [r7, #23] │ │ │ │ + add sl, r7, #27 │ │ │ │ + ldm sl, {r2, r3, sl} │ │ │ │ + ldr r1, [r7, #39] @ 0x27 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + ldr r1, [r7, #47] @ 0x2f │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [r7, #51] @ 0x33 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldr r8, [r7, #55] @ 0x37 │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r4, [r5, #8] │ │ │ │ + and r1, ip, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne b0988 <__cxa_atexit@plt+0xa3cfc> │ │ │ │ + and r1, r4, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne b0ab0 <__cxa_atexit@plt+0xa3e24> │ │ │ │ + stm r5, {fp, lr} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ + sub lr, r5, #28 │ │ │ │ + stm lr, {r2, r3, sl} │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r4, [r5, #-4] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #84 @ 0x54 │ │ │ │ + cmp r3, sl │ │ │ │ + bcc b0cf0 <__cxa_atexit@plt+0xa4064> │ │ │ │ + ldr r3, [pc, #1248] @ b0da0 <__cxa_atexit@plt+0xa4114> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r2, #12]! │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r9, [sp, #12] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [pc, #1216] @ b0da4 <__cxa_atexit@plt+0xa4118> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ mov r3, r6 │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + sub ip, r5, #28 │ │ │ │ + ldm ip, {r9, fp, ip} │ │ │ │ + ldr r4, [r5, #-16] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr r5, [r5, #-8] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + ldr r1, [pc, #1168] @ b0da8 <__cxa_atexit@plt+0xa411c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + add lr, r6, #36 @ 0x24 │ │ │ │ + stm lr, {r3, r6, r8} │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r4, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [pc, #1136] @ b0dac <__cxa_atexit@plt+0xa4120> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, #1128] @ b0db0 <__cxa_atexit@plt+0xa4124> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2] │ │ │ │ + add lr, r6, #52 @ 0x34 │ │ │ │ + stm lr, {r9, fp, ip} │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + str r4, [r6, #64] @ 0x40 │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ + str r0, [r6, #72] @ 0x48 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + str r4, [r6, #76] @ 0x4c │ │ │ │ + str r5, [r6, #80] @ 0x50 │ │ │ │ + sub r8, sl, #55 @ 0x37 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, sl │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + b 15e03d8 <__cxa_atexit@plt+0x15d374c> │ │ │ │ + ldr ip, [r7, #43] @ 0x2b │ │ │ │ + and r1, r4, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne b0bd4 <__cxa_atexit@plt+0xa3f48> │ │ │ │ + sub r1, r5, #4 │ │ │ │ + stm r1, {r4, fp, lr} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r2, r3, sl} │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r4, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + str r4, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ac710 <__cxa_atexit@plt+0x9fa84> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ ac71c <__cxa_atexit@plt+0x9fa90> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ + add r3, r6, #84 @ 0x54 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b0d14 <__cxa_atexit@plt+0xa4088> │ │ │ │ + mov r0, r9 │ │ │ │ + ldr r2, [pc, #904] @ b0d70 <__cxa_atexit@plt+0xa40e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr fp, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + str r2, [sp, #16] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #172, 26 @ 0x2b00 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ac744 <__cxa_atexit@plt+0x9fab8> │ │ │ │ - ldr r3, [pc, #40] @ ac760 <__cxa_atexit@plt+0x9fad4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r3, [pc, #24] @ ac764 <__cxa_atexit@plt+0x9fad8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq r1, lr, #132 @ 0x84 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r9, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ac7a4 <__cxa_atexit@plt+0x9fb18> │ │ │ │ - ldr r7, [pc, #32] @ ac7b8 <__cxa_atexit@plt+0x9fb2c> │ │ │ │ + mov r4, r0 │ │ │ │ + mov lr, r6 │ │ │ │ + ldr r0, [pc, #836] @ b0d74 <__cxa_atexit@plt+0xa40e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [lr, #12]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + ldr r0, [pc, #816] @ b0d78 <__cxa_atexit@plt+0xa40ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r9, [r6, #44] @ 0x2c │ │ │ │ + str r4, [r6, #48] @ 0x30 │ │ │ │ + ldr r4, [pc, #784] @ b0d7c <__cxa_atexit@plt+0xa40f0> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + add r4, r4, #2 │ │ │ │ + ldr r1, [pc, #776] @ b0d80 <__cxa_atexit@plt+0xa40f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str ip, [r6, #52] @ 0x34 │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + stm lr, {r1, sl, fp} │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + str r4, [r6, #76] @ 0x4c │ │ │ │ + str r2, [r6, #80] @ 0x50 │ │ │ │ + sub r8, r3, #55 @ 0x37 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + b b0ce4 <__cxa_atexit@plt+0xa4058> │ │ │ │ + sub r1, r5, #4 │ │ │ │ + stm r1, {r4, fp, lr} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r2, r3, sl} │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r4, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + str r4, [r5, #-16] │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + str r4, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #84 @ 0x54 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b0d20 <__cxa_atexit@plt+0xa4094> │ │ │ │ + mov r0, r9 │ │ │ │ + ldr r2, [pc, #644] @ b0d88 <__cxa_atexit@plt+0xa40fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldm r5, {r8, ip} │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr fp, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + mov r2, r4 │ │ │ │ + mov r4, r0 │ │ │ │ + mov lr, r6 │ │ │ │ + ldr r0, [pc, #572] @ b0d8c <__cxa_atexit@plt+0xa4100> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [lr, #12]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + ldr r0, [pc, #552] @ b0d90 <__cxa_atexit@plt+0xa4104> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str ip, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r4, [r6, #48] @ 0x30 │ │ │ │ + ldr r4, [pc, #520] @ b0d94 <__cxa_atexit@plt+0xa4108> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + add r4, r4, #2 │ │ │ │ + ldr r1, [pc, #512] @ b0d98 <__cxa_atexit@plt+0xa410c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str fp, [r6, #52] @ 0x34 │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + add lr, r6, #56 @ 0x38 │ │ │ │ + stm lr, {r1, r9, sl} │ │ │ │ + str r4, [r6, #68] @ 0x44 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r4, [r6, #76] @ 0x4c │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + str r4, [r6, #80] @ 0x50 │ │ │ │ + sub r8, r3, #55 @ 0x37 │ │ │ │ + mov r4, r2 │ │ │ │ + b b0ce4 <__cxa_atexit@plt+0xa4058> │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + sub r1, r5, #4 │ │ │ │ + stm r1, {r4, fp, lr} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ + sub lr, r5, #36 @ 0x24 │ │ │ │ + stm lr, {r2, r3, sl} │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + str r4, [r5, #-16] │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + str r4, [r5, #-12] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #84 @ 0x54 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b0d38 <__cxa_atexit@plt+0xa40ac> │ │ │ │ + mov r0, r9 │ │ │ │ + ldr r2, [pc, #304] @ b0d5c <__cxa_atexit@plt+0xa40d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + sub ip, r5, #28 │ │ │ │ + ldm ip, {r9, sl, fp, ip} │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r1, r0 │ │ │ │ + mov lr, r6 │ │ │ │ + ldr r0, [pc, #232] @ b0d60 <__cxa_atexit@plt+0xa40d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [lr, #12]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + ldr r0, [pc, #212] @ b0d64 <__cxa_atexit@plt+0xa40d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + ldr r2, [pc, #176] @ b0d68 <__cxa_atexit@plt+0xa40dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + add lr, r6, #56 @ 0x38 │ │ │ │ + stm lr, {r2, r9, sl, fp, ip} │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + str r2, [r6, #80] @ 0x50 │ │ │ │ + sub r8, r3, #55 @ 0x37 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + b 15e03d8 <__cxa_atexit@plt+0x15d374c> │ │ │ │ + ldr r7, [pc, #188] @ b0db4 <__cxa_atexit@plt+0xa4128> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #16] @ ac7bc <__cxa_atexit@plt+0x9fb30> │ │ │ │ + str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ + mov r6, #84 @ 0x54 │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #104] @ b0d84 <__cxa_atexit@plt+0xa40f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r1, lr, #36 @ 0x24 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ac7e4 <__cxa_atexit@plt+0x9fb58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ac80c <__cxa_atexit@plt+0x9fb80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ac834 <__cxa_atexit@plt+0x9fba8> │ │ │ │ + b b0d28 <__cxa_atexit@plt+0xa409c> │ │ │ │ + ldr r7, [pc, #116] @ b0d9c <__cxa_atexit@plt+0xa4110> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-40]! @ 0xffffffd8 │ │ │ │ + mov r6, #84 @ 0x54 │ │ │ │ + ldr r7, [r5, #36] @ 0x24 │ │ │ │ + b b0d4c <__cxa_atexit@plt+0xa40c0> │ │ │ │ + ldr r7, [pc, #44] @ b0d6c <__cxa_atexit@plt+0xa40e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-44]! @ 0xffffffd4 │ │ │ │ + mov r6, #84 @ 0x54 │ │ │ │ + ldr r7, [r5, #40] @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #228, 16 @ 0xe40000 │ │ │ │ + tsteq r0, #156, 16 @ 0x9c0000 │ │ │ │ + tsteq r0, #220, 6 @ 0x70000003 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, asr r7 │ │ │ │ + tsteq r0, #40, 22 @ 0xa000 │ │ │ │ + tsteq r0, #228, 20 @ 0xe4000 │ │ │ │ + tsteq r0, #36, 12 @ 0x2400000 │ │ │ │ + tsteq r0, #160, 20 @ 0xa0000 │ │ │ │ + andeq r0, r0, r0, lsl #18 │ │ │ │ + andeq r0, r0, r8, lsr r5 │ │ │ │ + tsteq r0, #12, 20 @ 0xc000 │ │ │ │ + tsteq r0, #196, 18 @ 0x310000 │ │ │ │ + tsteq r0, #4, 10 @ 0x1000000 │ │ │ │ + tsteq r0, #128, 18 @ 0x200000 │ │ │ │ + andeq r0, r0, r0, lsr #11 │ │ │ │ + andeq r0, r0, r0, ror #5 │ │ │ │ + tsteq r0, #80, 24 @ 0x5000 │ │ │ │ + tsteq r0, #48, 24 @ 0x3000 │ │ │ │ + tsteq r0, #84, 14 @ 0x1500000 │ │ │ │ + tsteq r0, #208, 22 @ 0x34000 │ │ │ │ + andeq r0, r0, r4, lsr #11 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + rsceq fp, sp, #180, 28 @ 0xb40 │ │ │ │ + andeq r1, r0, ip │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #32] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b0eb4 <__cxa_atexit@plt+0xa4228> │ │ │ │ + ldr r1, [pc, #236] @ b0ed0 <__cxa_atexit@plt+0xa4244> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r0, [r5, #48]! @ 0x30 │ │ │ │ + ldr r2, [pc, #224] @ b0ed4 <__cxa_atexit@plt+0xa4248> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr ip, [r5, #-44] @ 0xffffffd4 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str fp, [sp, #20] │ │ │ │ + ldr fp, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r4, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r4, [sp] │ │ │ │ + str r7, [sp, #12] │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [sp, #8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + ldr r0, [pc, #140] @ b0ed8 <__cxa_atexit@plt+0xa424c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r4, r3, #24 │ │ │ │ + stm r4, {r0, r2, sl} │ │ │ │ + add r0, r3, #36 @ 0x24 │ │ │ │ + stm r0, {r1, r3, r9, ip} │ │ │ │ + ldr r0, [pc, #120] @ b0edc <__cxa_atexit@plt+0xa4250> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, #112] @ b0ee0 <__cxa_atexit@plt+0xa4254> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str fp, [r3, #56] @ 0x38 │ │ │ │ + ldr r4, [sp] │ │ │ │ + str r4, [r3, #60] @ 0x3c │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + sub r8, r6, #55 @ 0x37 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + b 15e03d8 <__cxa_atexit@plt+0x15d374c> │ │ │ │ + ldr r3, [pc, #40] @ b0ee4 <__cxa_atexit@plt+0xa4258> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r7, #84 @ 0x54 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #44, 14 @ 0xb00000 │ │ │ │ + tsteq r0, #32, 14 @ 0x800000 │ │ │ │ + tsteq r0, #32, 4 │ │ │ │ + tsteq r0, #168, 12 @ 0xa800000 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ac85c <__cxa_atexit@plt+0x9fbd0> │ │ │ │ + mov r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + mov fp, r4 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b0f50 <__cxa_atexit@plt+0xa42c4> │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + sub lr, r5, #8 │ │ │ │ + ldm lr, {r1, r4, r7, r8, r9, sl, ip, lr} │ │ │ │ + ldr r0, [pc, #68] @ b0f70 <__cxa_atexit@plt+0xa42e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r4, r7, r8, r9, sl, ip} │ │ │ │ + sub r7, r6, #35 @ 0x23 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r4, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ b0f74 <__cxa_atexit@plt+0xa42e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [fp, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r1 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #212 @ 0xd4 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ac884 <__cxa_atexit@plt+0x9fbf8> │ │ │ │ + mov r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + mov fp, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b0fd8 <__cxa_atexit@plt+0xa434c> │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + ldm lr, {r1, r4, r7, r8, r9, sl, ip, lr} │ │ │ │ + ldr r0, [pc, #68] @ b0ff8 <__cxa_atexit@plt+0xa436c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r4, r7, r8, r9, sl, ip} │ │ │ │ + sub r7, r6, #35 @ 0x23 │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + mov r4, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ b0ffc <__cxa_atexit@plt+0xa4370> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [fp, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #148] @ ac92c <__cxa_atexit@plt+0x9fca0> │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r1 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #76 @ 0x4c │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + rsceq fp, sp, #108, 24 @ 0x6c00 │ │ │ │ + andeq r2, r0, sp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1100 <__cxa_atexit@plt+0xa4474> │ │ │ │ + ldr r1, [pc, #240] @ b111c <__cxa_atexit@plt+0xa4490> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r0, [r5, #52]! @ 0x34 │ │ │ │ + ldr r2, [pc, #228] @ b1120 <__cxa_atexit@plt+0xa4494> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr ip, [r5, #-48] @ 0xffffffd0 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ + str fp, [sp, #20] │ │ │ │ + ldr fp, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r4, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r4, [sp] │ │ │ │ + str r7, [sp, #12] │ │ │ │ + ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r4, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [sp, #8] │ │ │ │ + ldr r4, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + ldr r0, [pc, #140] @ b1124 <__cxa_atexit@plt+0xa4498> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r3, #24 │ │ │ │ + stm r8, {r0, r2, sl} │ │ │ │ + add r0, r3, #36 @ 0x24 │ │ │ │ + stm r0, {r1, r3, r9, ip} │ │ │ │ + ldr r0, [pc, #120] @ b1128 <__cxa_atexit@plt+0xa449c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, #112] @ b112c <__cxa_atexit@plt+0xa44a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str fp, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + str r4, [r3, #80] @ 0x50 │ │ │ │ + sub r8, r6, #55 @ 0x37 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + b 15e03d8 <__cxa_atexit@plt+0x15d374c> │ │ │ │ + ldr r3, [pc, #40] @ b1130 <__cxa_atexit@plt+0xa44a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - tst r2, #3 │ │ │ │ - beq ac90c <__cxa_atexit@plt+0x9fc80> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc ac918 <__cxa_atexit@plt+0x9fc8c> │ │ │ │ - ldr r1, [r5, #36]! @ 0x24 │ │ │ │ - str r1, [sp] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #24 │ │ │ │ - ldm lr, {r0, r8, r9, sl, lr} │ │ │ │ - ldr ip, [pc, #80] @ ac930 <__cxa_atexit@plt+0x9fca4> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r1, r6, #16 │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r7, sl, lr} │ │ │ │ - sub r7, r3, #35 @ 0x23 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ + mov r7, #84 @ 0x54 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r0, #212, 22 @ 0x35000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr r7, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #228, 8 @ 0xe4000000 │ │ │ │ + tsteq r0, #216, 8 @ 0xd8000000 │ │ │ │ + tsteq r0, #212, 30 @ 0x350 │ │ │ │ + tsteq r0, #92, 8 @ 0x5c000000 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ + mov fp, r4 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ac9a0 <__cxa_atexit@plt+0x9fd14> │ │ │ │ - ldr r2, [r5, #36]! @ 0x24 │ │ │ │ - str r2, [sp] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r0, r8, r9, sl, lr} │ │ │ │ - ldr ip, [pc, #56] @ ac9ac <__cxa_atexit@plt+0x9fd20> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r1, r3, #20 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ + bcc b119c <__cxa_atexit@plt+0xa4510> │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + sub lr, r5, #8 │ │ │ │ + ldm lr, {r1, r4, r7, r8, r9, sl, ip, lr} │ │ │ │ + ldr r0, [pc, #68] @ b11bc <__cxa_atexit@plt+0xa4530> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r4, r7, r8, r9, sl, ip} │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ - ldr r0, [sp] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r4, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #64, 22 @ 0x10000 │ │ │ │ - andeq r0, r3, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ac9e0 <__cxa_atexit@plt+0x9fd54> │ │ │ │ - ldr r3, [pc, #32] @ ac9f0 <__cxa_atexit@plt+0x9fd64> │ │ │ │ + ldr r3, [pc, #28] @ b11c0 <__cxa_atexit@plt+0xa4534> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ ac9f4 <__cxa_atexit@plt+0x9fd68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r0, lr, #236, 26 @ 0x3b00 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [fp, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r1 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #136, 28 @ 0x880 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ + mov fp, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc aca3c <__cxa_atexit@plt+0x9fdb0> │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #32] @ aca48 <__cxa_atexit@plt+0x9fdbc> │ │ │ │ + bcc b1224 <__cxa_atexit@plt+0xa4598> │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + ldm lr, {r1, r4, r7, r8, r9, sl, ip, lr} │ │ │ │ + ldr r0, [pc, #68] @ b1244 <__cxa_atexit@plt+0xa45b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #136, 20 @ 0x88000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi acadc <__cxa_atexit@plt+0x9fe50> │ │ │ │ - ldr r7, [pc, #148] @ acb00 <__cxa_atexit@plt+0x9fe74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq acac0 <__cxa_atexit@plt+0x9fe34> │ │ │ │ - ldr r2, [pc, #132] @ acb04 <__cxa_atexit@plt+0x9fe78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq acad0 <__cxa_atexit@plt+0x9fe44> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc acaec <__cxa_atexit@plt+0x9fe60> │ │ │ │ - ldr r3, [pc, #100] @ acb0c <__cxa_atexit@plt+0x9fe80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ acb08 <__cxa_atexit@plt+0x9fe7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - rsceq r0, lr, #244, 24 @ 0xf400 │ │ │ │ - tsteq r0, #88, 20 @ 0x58000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #84] @ acb78 <__cxa_atexit@plt+0x9feec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq acb60 <__cxa_atexit@plt+0x9fed4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc acb68 <__cxa_atexit@plt+0x9fedc> │ │ │ │ - ldr r1, [pc, #48] @ acb7c <__cxa_atexit@plt+0x9fef0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r4, r7, r8, r9, sl, ip} │ │ │ │ + sub r7, r6, #35 @ 0x23 │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + mov r4, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - tsteq r0, #180, 18 @ 0x2d0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ b1248 <__cxa_atexit@plt+0xa45bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [fp, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r1 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #0, 28 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + rsceq fp, sp, #32, 20 @ 0x20000 │ │ │ │ + andeq r2, r0, sp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc acbc0 <__cxa_atexit@plt+0x9ff34> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ acbcc <__cxa_atexit@plt+0x9ff40> │ │ │ │ + bcc b1340 <__cxa_atexit@plt+0xa46b4> │ │ │ │ + ldr r1, [pc, #228] @ b135c <__cxa_atexit@plt+0xa46d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r0, [r5, #52]! @ 0x34 │ │ │ │ + ldr r2, [pc, #216] @ b1360 <__cxa_atexit@plt+0xa46d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #88, 18 @ 0x160000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi acc38 <__cxa_atexit@plt+0x9ffac> │ │ │ │ - ldr r3, [pc, #112] @ acc60 <__cxa_atexit@plt+0x9ffd4> │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr ip, [r5, #-48] @ 0xffffffd0 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [r5, #-44] @ 0xffffffd4 │ │ │ │ + str r4, [sp] │ │ │ │ + str fp, [sp, #16] │ │ │ │ + ldr fp, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r4, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r7, [sp, #8] │ │ │ │ + sub lr, r5, #32 │ │ │ │ + ldm lr, {r7, r8, lr} │ │ │ │ + str lr, [sp, #4] │ │ │ │ + ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + ldr r0, [pc, #136] @ b1364 <__cxa_atexit@plt+0xa46d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + add r0, r3, #36 @ 0x24 │ │ │ │ + stm r0, {r1, r3, r9, ip} │ │ │ │ + ldr r0, [pc, #112] @ b1368 <__cxa_atexit@plt+0xa46dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, #104] @ b136c <__cxa_atexit@plt+0xa46e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [sp] │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str fp, [r3, #56] @ 0x38 │ │ │ │ + add r1, r3, #60 @ 0x3c │ │ │ │ + stm r1, {r4, r7, r8} │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + str lr, [r3, #80] @ 0x50 │ │ │ │ + sub r8, r6, #55 @ 0x37 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + b 15e03d8 <__cxa_atexit@plt+0x15d374c> │ │ │ │ + ldr r3, [pc, #40] @ b1370 <__cxa_atexit@plt+0xa46e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq acc28 <__cxa_atexit@plt+0x9ff9c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc acc48 <__cxa_atexit@plt+0x9ffbc> │ │ │ │ - ldr r7, [pc, #84] @ acc68 <__cxa_atexit@plt+0x9ffdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ acc64 <__cxa_atexit@plt+0x9ffd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r0, lr, #156, 22 @ 0x27000 │ │ │ │ - tsteq r0, #240, 16 @ 0xf00000 │ │ │ │ + mov r7, #84 @ 0x54 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #152, 4 @ 0x80000009 │ │ │ │ + tsteq r0, #140, 4 @ 0xc0000008 │ │ │ │ + tsteq r0, #144, 26 @ 0x2400 │ │ │ │ + tsteq r0, #20, 4 @ 0x40000001 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ + mov fp, r4 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc acca0 <__cxa_atexit@plt+0xa0014> │ │ │ │ - ldr r2, [pc, #28] @ accac <__cxa_atexit@plt+0xa0020> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc b13dc <__cxa_atexit@plt+0xa4750> │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + sub lr, r5, #8 │ │ │ │ + ldm lr, {r1, r4, r7, r8, r9, sl, ip, lr} │ │ │ │ + ldr r0, [pc, #68] @ b13fc <__cxa_atexit@plt+0xa4770> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r4, r7, r8, r9, sl, ip} │ │ │ │ + sub r7, r6, #35 @ 0x23 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r4, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #116, 16 @ 0x740000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi acd18 <__cxa_atexit@plt+0xa008c> │ │ │ │ - ldr r3, [pc, #112] @ acd40 <__cxa_atexit@plt+0xa00b4> │ │ │ │ + ldr r3, [pc, #28] @ b1400 <__cxa_atexit@plt+0xa4774> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq acd08 <__cxa_atexit@plt+0xa007c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc acd28 <__cxa_atexit@plt+0xa009c> │ │ │ │ - ldr r7, [pc, #84] @ acd48 <__cxa_atexit@plt+0xa00bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ acd44 <__cxa_atexit@plt+0xa00b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r0, lr, #192, 20 @ 0xc0000 │ │ │ │ - tsteq r0, #152, 14 @ 0x2600000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [fp, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r1 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #72, 24 @ 0x4800 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ + mov fp, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc acd80 <__cxa_atexit@plt+0xa00f4> │ │ │ │ - ldr r2, [pc, #28] @ acd8c <__cxa_atexit@plt+0xa0100> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + bcc b1464 <__cxa_atexit@plt+0xa47d8> │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + ldm lr, {r1, r4, r7, r8, r9, sl, ip, lr} │ │ │ │ + ldr r0, [pc, #68] @ b1484 <__cxa_atexit@plt+0xa47f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r4, r7, r8, r9, sl, ip} │ │ │ │ + sub r7, r6, #35 @ 0x23 │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + mov r4, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #28, 14 @ 0x700000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi acdf8 <__cxa_atexit@plt+0xa016c> │ │ │ │ - ldr r3, [pc, #112] @ ace20 <__cxa_atexit@plt+0xa0194> │ │ │ │ + ldr r3, [pc, #28] @ b1488 <__cxa_atexit@plt+0xa47fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq acde8 <__cxa_atexit@plt+0xa015c> │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [fp, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r1 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #192, 22 @ 0x30000 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + rsceq fp, sp, #224, 14 @ 0x3800000 │ │ │ │ + andeq r4, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ace08 <__cxa_atexit@plt+0xa017c> │ │ │ │ - ldr r7, [pc, #84] @ ace28 <__cxa_atexit@plt+0xa019c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ ace24 <__cxa_atexit@plt+0xa0198> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r0, lr, #244, 18 @ 0x3d0000 │ │ │ │ - tsteq r0, #52, 14 @ 0xd00000 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1578 <__cxa_atexit@plt+0xa48ec> │ │ │ │ + ldr r1, [pc, #220] @ b1594 <__cxa_atexit@plt+0xa4908> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r0, [r5, #56]! @ 0x38 │ │ │ │ + ldr r2, [pc, #208] @ b1598 <__cxa_atexit@plt+0xa490c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr ip, [r5, #-52] @ 0xffffffcc │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [r5, #-48] @ 0xffffffd0 │ │ │ │ + str r4, [sp] │ │ │ │ + str fp, [sp, #16] │ │ │ │ + ldr fp, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r4, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r7, [sp, #8] │ │ │ │ + sub lr, r5, #36 @ 0x24 │ │ │ │ + ldm lr, {r7, r8, lr} │ │ │ │ + str lr, [sp, #4] │ │ │ │ + ldr lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + ldr r0, [pc, #128] @ b159c <__cxa_atexit@plt+0xa4910> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + add r0, r3, #36 @ 0x24 │ │ │ │ + stm r0, {r1, r3, r9, ip} │ │ │ │ + ldr r0, [pc, #104] @ b15a0 <__cxa_atexit@plt+0xa4914> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + str fp, [r3, #56] @ 0x38 │ │ │ │ + add r1, r3, #60 @ 0x3c │ │ │ │ + stm r1, {r4, r7, r8} │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + str lr, [r3, #76] @ 0x4c │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ + sub r8, r6, #55 @ 0x37 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + b 15e03d8 <__cxa_atexit@plt+0x15d374c> │ │ │ │ + ldr r3, [pc, #36] @ b15a4 <__cxa_atexit@plt+0xa4918> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #84 @ 0x54 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #40] @ 0x28 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #88 @ 0x58 │ │ │ │ + tsteq r0, #76 @ 0x4c │ │ │ │ + tsteq r0, #80, 22 @ 0x14000 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ + mov fp, r4 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ace60 <__cxa_atexit@plt+0xa01d4> │ │ │ │ - ldr r2, [pc, #28] @ ace6c <__cxa_atexit@plt+0xa01e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #184, 12 @ 0xb800000 │ │ │ │ - sbcseq r5, r0, #132, 2 @ 0x21 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r5, r0, #1073741868 @ 0x4000002c │ │ │ │ - andeq r0, r3, r2 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r5, r0, #-2147483593 @ 0x80000037 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r5, r0, #12, 4 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r5, r0, #60, 4 @ 0xc0000003 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r5, r0, #536870919 @ 0x20000007 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r5, r0, #1610612746 @ 0x6000000a │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r5, r0, #-1342177267 @ 0xb000000d │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r5, r0, #738197504 @ 0x2c000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r5, r0, #201326593 @ 0xc000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r5, r0, #-469762047 @ 0xe4000001 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r5, r0, #-1476395006 @ 0xa8000002 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r5, r0, #-1811939325 @ 0x94000003 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r4, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r5, r0, #620756992 @ 0x25000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r5, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r5, r0, #1577058304 @ 0x5e000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r6, r2 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r5, r0, #-1778384896 @ 0x96000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r7, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r5, r0, #-822083584 @ 0xcf000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r8, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + bcc b1610 <__cxa_atexit@plt+0xa4984> │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + sub lr, r5, #8 │ │ │ │ + ldm lr, {r1, r4, r7, r8, r9, sl, ip, lr} │ │ │ │ + ldr r0, [pc, #68] @ b1630 <__cxa_atexit@plt+0xa49a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r4, r7, r8, r9, sl, ip} │ │ │ │ + sub r7, r6, #35 @ 0x23 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r4, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ ad020 <__cxa_atexit@plt+0xa0394> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3ff694 <__cxa_atexit@plt+0x3f2a08> │ │ │ │ - rsceq r0, lr, #100, 16 @ 0x640000 │ │ │ │ - rsceq r0, lr, #136, 16 @ 0x880000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ad08c <__cxa_atexit@plt+0xa0400> │ │ │ │ - ldr r3, [pc, #84] @ ad09c <__cxa_atexit@plt+0xa0410> │ │ │ │ + ldr r3, [pc, #28] @ b1634 <__cxa_atexit@plt+0xa49a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq ad07c <__cxa_atexit@plt+0xa03f0> │ │ │ │ - ldr r7, [pc, #64] @ ad0a0 <__cxa_atexit@plt+0xa0414> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ad0a4 <__cxa_atexit@plt+0xa0418> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [fp, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r1 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #20, 20 @ 0x14000 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + mov fp, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1698 <__cxa_atexit@plt+0xa4a0c> │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + ldm lr, {r1, r4, r7, r8, r9, sl, ip, lr} │ │ │ │ + ldr r0, [pc, #68] @ b16b8 <__cxa_atexit@plt+0xa4a2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r4, r7, r8, r9, sl, ip} │ │ │ │ + sub r7, r6, #35 @ 0x23 │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + mov r4, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r0, lr, #56, 16 @ 0x380000 │ │ │ │ - rsceq r0, lr, #8, 16 @ 0x80000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ ad0d0 <__cxa_atexit@plt+0xa0444> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r0, lr, #220, 14 @ 0x3700000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ad0fc <__cxa_atexit@plt+0xa0470> │ │ │ │ + ldr r3, [pc, #28] @ b16bc <__cxa_atexit@plt+0xa4a30> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [fp, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ ad100 <__cxa_atexit@plt+0xa0474> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r0, #60, 28 @ 0x3c0 │ │ │ │ - rsceq r0, lr, #152, 14 @ 0x2600000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne ad138 <__cxa_atexit@plt+0xa04ac> │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r2, [pc, #28] @ ad144 <__cxa_atexit@plt+0xa04b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r0, lr, #84, 14 @ 0x1500000 │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r1 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #140, 18 @ 0x230000 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + rsceq fp, sp, #164, 12 @ 0xa400000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #8] @ ad164 <__cxa_atexit@plt+0xa04d8> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b1714 <__cxa_atexit@plt+0xa4a88> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b171c <__cxa_atexit@plt+0xa4a90> │ │ │ │ + ldr r1, [pc, #64] @ b1738 <__cxa_atexit@plt+0xa4aac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ b173c <__cxa_atexit@plt+0xa4ab0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + mov r6, r2 │ │ │ │ + b b1724 <__cxa_atexit@plt+0xa4a98> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b1734 <__cxa_atexit@plt+0xa4aa8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq r0, lr, #72, 14 @ 0x1200000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #20] @ ad190 <__cxa_atexit@plt+0xa0504> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ ad194 <__cxa_atexit@plt+0xa0508> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - rsceq r0, lr, #24, 14 @ 0x600000 │ │ │ │ - rsceq r0, lr, #72, 14 @ 0x1200000 │ │ │ │ - rsceq r0, lr, #48, 14 @ 0xc00000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + rsceq fp, sp, #84, 12 @ 0x5400000 │ │ │ │ + @ instruction: 0xffffee40 │ │ │ │ + tsteq r0, #140, 22 @ 0x23000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #20] @ ad1c4 <__cxa_atexit@plt+0xa0538> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ ad1c8 <__cxa_atexit@plt+0xa053c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - rsceq r0, lr, #228, 12 @ 0xe400000 │ │ │ │ - rsceq r0, lr, #20, 14 @ 0x500000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ ad1e4 <__cxa_atexit@plt+0xa0558> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3ff694 <__cxa_atexit@plt+0x3f2a08> │ │ │ │ - rsceq r0, lr, #12, 14 @ 0x300000 │ │ │ │ - rsceq r0, lr, #48, 14 @ 0xc00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ad250 <__cxa_atexit@plt+0xa05c4> │ │ │ │ - ldr r3, [pc, #84] @ ad260 <__cxa_atexit@plt+0xa05d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq ad240 <__cxa_atexit@plt+0xa05b4> │ │ │ │ - ldr r7, [pc, #64] @ ad264 <__cxa_atexit@plt+0xa05d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b1778 <__cxa_atexit@plt+0xa4aec> │ │ │ │ + ldr r3, [pc, #40] @ b1790 <__cxa_atexit@plt+0xa4b04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ad268 <__cxa_atexit@plt+0xa05dc> │ │ │ │ + ldr r7, [pc, #20] @ b1794 <__cxa_atexit@plt+0xa4b08> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r0, lr, #224, 12 @ 0xe000000 │ │ │ │ - rsceq r0, lr, #176, 12 @ 0xb000000 │ │ │ │ + tsteq r0, #176, 26 @ 0x2c00 │ │ │ │ + rsceq fp, sp, #8, 12 @ 0x800000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ ad294 <__cxa_atexit@plt+0xa0608> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r0, lr, #132, 12 @ 0x8400000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ad2c0 <__cxa_atexit@plt+0xa0634> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ b17b8 <__cxa_atexit@plt+0xa4b2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ ad2c4 <__cxa_atexit@plt+0xa0638> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r0, #120, 24 @ 0x7800 │ │ │ │ - rsceq r0, lr, #64, 12 @ 0x4000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne ad2fc <__cxa_atexit@plt+0xa0670> │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r2, [pc, #28] @ ad308 <__cxa_atexit@plt+0xa067c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r0, lr, #252, 10 @ 0x3f000000 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + rsceq fp, sp, #220, 10 @ 0x37000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #8] @ ad328 <__cxa_atexit@plt+0xa069c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - rsceq r0, lr, #240, 10 @ 0x3c000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #20] @ ad354 <__cxa_atexit@plt+0xa06c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ ad358 <__cxa_atexit@plt+0xa06cc> │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ b17dc <__cxa_atexit@plt+0xa4b50> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - rsceq r0, lr, #192, 10 @ 0x30000000 │ │ │ │ - rsceq r0, lr, #240, 10 @ 0x3c000000 │ │ │ │ - rsceq r0, lr, #216, 10 @ 0x36000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + rsceq fp, sp, #208, 10 @ 0x34000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #20] @ ad388 <__cxa_atexit@plt+0xa06fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ ad38c <__cxa_atexit@plt+0xa0700> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - rsceq r0, lr, #140, 10 @ 0x23000000 │ │ │ │ - rsceq r0, lr, #188, 10 @ 0x2f000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ ad3a8 <__cxa_atexit@plt+0xa071c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3ff694 <__cxa_atexit@plt+0x3f2a08> │ │ │ │ - rsceq r0, lr, #180, 10 @ 0x2d000000 │ │ │ │ - rsceq r0, lr, #216, 10 @ 0x36000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ad414 <__cxa_atexit@plt+0xa0788> │ │ │ │ - ldr r3, [pc, #84] @ ad424 <__cxa_atexit@plt+0xa0798> │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ b1800 <__cxa_atexit@plt+0xa4b74> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq ad404 <__cxa_atexit@plt+0xa0778> │ │ │ │ - ldr r7, [pc, #64] @ ad428 <__cxa_atexit@plt+0xa079c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ad42c <__cxa_atexit@plt+0xa07a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r0, lr, #136, 10 @ 0x22000000 │ │ │ │ - rsceq r0, lr, #88, 10 @ 0x16000000 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + rsceq fp, sp, #196, 10 @ 0x31000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ ad458 <__cxa_atexit@plt+0xa07cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r0, lr, #44, 10 @ 0xb000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ad484 <__cxa_atexit@plt+0xa07f8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ b1824 <__cxa_atexit@plt+0xa4b98> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ ad488 <__cxa_atexit@plt+0xa07fc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r0, #180, 20 @ 0xb4000 │ │ │ │ - rsceq r0, lr, #232, 8 @ 0xe8000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne ad4c0 <__cxa_atexit@plt+0xa0834> │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r2, [pc, #28] @ ad4cc <__cxa_atexit@plt+0xa0840> │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + rsceq fp, sp, #184, 10 @ 0x2e000000 │ │ │ │ + rsceq fp, sp, #148, 12 @ 0x9400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b1888 <__cxa_atexit@plt+0xa4bfc> │ │ │ │ + ldr r2, [pc, #72] @ b1890 <__cxa_atexit@plt+0xa4c04> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #68] @ b1894 <__cxa_atexit@plt+0xa4c08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #60] @ b1898 <__cxa_atexit@plt+0xa4c0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #52] @ b189c <__cxa_atexit@plt+0xa4c10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r2, r1, #2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r0, lr, #164, 8 @ 0xa4000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #8] @ ad4ec <__cxa_atexit@plt+0xa0860> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + b 1dffd18 <__cxa_atexit@plt+0x1df308c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r0, lr, #152, 8 @ 0x98000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #20] @ ad518 <__cxa_atexit@plt+0xa088c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ ad51c <__cxa_atexit@plt+0xa0890> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - rsceq r0, lr, #104, 8 @ 0x68000000 │ │ │ │ - rsceq r0, lr, #152, 8 @ 0x98000000 │ │ │ │ - rsceq r0, lr, #128, 8 @ 0x80000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #20] @ ad54c <__cxa_atexit@plt+0xa08c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ ad550 <__cxa_atexit@plt+0xa08c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - rsceq r0, lr, #52, 8 @ 0x34000000 │ │ │ │ - rsceq r0, lr, #100, 8 @ 0x64000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ ad56c <__cxa_atexit@plt+0xa08e0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3ff694 <__cxa_atexit@plt+0x3f2a08> │ │ │ │ - rsceq r0, lr, #92, 8 @ 0x5c000000 │ │ │ │ - rsceq r0, lr, #128, 8 @ 0x80000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ad5d8 <__cxa_atexit@plt+0xa094c> │ │ │ │ - ldr r3, [pc, #84] @ ad5e8 <__cxa_atexit@plt+0xa095c> │ │ │ │ + rsceq fp, sp, #212, 4 @ 0x4000000d │ │ │ │ + rsceq sl, sp, #40, 22 @ 0xa000 │ │ │ │ + tsteq r0, #204, 12 @ 0xcc00000 │ │ │ │ + tsteq r0, #172, 22 @ 0x2b000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b18d4 <__cxa_atexit@plt+0xa4c48> │ │ │ │ + ldr r3, [pc, #32] @ b18dc <__cxa_atexit@plt+0xa4c50> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq ad5c8 <__cxa_atexit@plt+0xa093c> │ │ │ │ - ldr r7, [pc, #64] @ ad5ec <__cxa_atexit@plt+0xa0960> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ad5f0 <__cxa_atexit@plt+0xa0964> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ b18e0 <__cxa_atexit@plt+0xa4c54> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 3f3b04 <__cxa_atexit@plt+0x3e6e78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r0, lr, #48, 8 @ 0x30000000 │ │ │ │ - rsceq r0, lr, #0, 8 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + tsteq r0, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ ad61c <__cxa_atexit@plt+0xa0990> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r0, lr, #212, 6 @ 0x50000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ad648 <__cxa_atexit@plt+0xa09bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ b1910 <__cxa_atexit@plt+0xa4c84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ ad64c <__cxa_atexit@plt+0xa09c0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + ldr r3, [pc, #16] @ b1914 <__cxa_atexit@plt+0xa4c88> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r0, #240, 16 @ 0xf00000 │ │ │ │ - rsceq r0, lr, #144, 6 @ 0x40000002 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne ad684 <__cxa_atexit@plt+0xa09f8> │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r2, [pc, #28] @ ad690 <__cxa_atexit@plt+0xa0a04> │ │ │ │ + b 3f3b0c <__cxa_atexit@plt+0x3e6e80> │ │ │ │ + tsteq r0, #148, 12 @ 0x9400000 │ │ │ │ + tsteq r0, #136, 18 @ 0x220000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b1964 <__cxa_atexit@plt+0xa4cd8> │ │ │ │ + ldr r2, [pc, #56] @ b1970 <__cxa_atexit@plt+0xa4ce4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #48] @ b1974 <__cxa_atexit@plt+0xa4ce8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b195c <__cxa_atexit@plt+0xa4cd0> │ │ │ │ + b b1980 <__cxa_atexit@plt+0xa4cf4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r0, lr, #76, 6 @ 0x30000001 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + tsteq r0, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #8] @ ad6b0 <__cxa_atexit@plt+0xa0a24> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #100 @ 0x64 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1ae4 <__cxa_atexit@plt+0xa4e58> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr ip, [r7, #63] @ 0x3f │ │ │ │ + ldr r9, [r7, #67] @ 0x43 │ │ │ │ + ldr r8, [r7, #71] @ 0x47 │ │ │ │ + str fp, [sp, #40] @ 0x28 │ │ │ │ + str r4, [sp, #28] │ │ │ │ + ldr lr, [r7, #75] @ 0x4b │ │ │ │ + ldr fp, [r7, #79] @ 0x4f │ │ │ │ + add r7, r7, #83 @ 0x53 │ │ │ │ + ldm r7, {r1, r2, r4, r7} │ │ │ │ + ldr sl, [pc, #192] @ b1af0 <__cxa_atexit@plt+0xa4e64> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + ldr r0, [pc, #184] @ b1af4 <__cxa_atexit@plt+0xa4e68> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #3 │ │ │ │ + str ip, [r3, #68] @ 0x44 │ │ │ │ + str r9, [r3, #72] @ 0x48 │ │ │ │ + str r8, [r3, #76] @ 0x4c │ │ │ │ + str lr, [r3, #80] @ 0x50 │ │ │ │ + str fp, [r3, #84] @ 0x54 │ │ │ │ + add lr, r3, #88 @ 0x58 │ │ │ │ + stm lr, {r1, r2, r4, r7} │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #95 @ 0x5f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + ldr fp, [sp, #40] @ 0x28 │ │ │ │ bx r0 │ │ │ │ - rsceq r0, lr, #64, 6 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #20] @ ad6dc <__cxa_atexit@plt+0xa0a50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ ad6e0 <__cxa_atexit@plt+0xa0a54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - rsceq r0, lr, #16, 6 @ 0x40000000 │ │ │ │ - rsceq r0, lr, #64, 6 │ │ │ │ - rsceq r0, lr, #40, 6 @ 0xa0000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #20] @ ad710 <__cxa_atexit@plt+0xa0a84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ ad714 <__cxa_atexit@plt+0xa0a88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - rsceq r0, lr, #220, 4 @ 0xc000000d │ │ │ │ - rsceq r0, lr, #12, 6 @ 0x30000000 │ │ │ │ + mov r3, #100 @ 0x64 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #184, 18 @ 0x2e0000 │ │ │ │ + rsceq sl, sp, #80, 18 @ 0x140000 │ │ │ │ + rsceq fp, sp, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ ad730 <__cxa_atexit@plt+0xa0aa4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3ff694 <__cxa_atexit@plt+0x3f2a08> │ │ │ │ - rsceq r0, lr, #4, 6 @ 0x10000000 │ │ │ │ - rsceq r0, lr, #40, 6 @ 0xa0000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ad79c <__cxa_atexit@plt+0xa0b10> │ │ │ │ - ldr r3, [pc, #84] @ ad7ac <__cxa_atexit@plt+0xa0b20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq ad78c <__cxa_atexit@plt+0xa0b00> │ │ │ │ - ldr r7, [pc, #64] @ ad7b0 <__cxa_atexit@plt+0xa0b24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 15d62e0 <__cxa_atexit@plt+0x15c9654> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #8 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi b1b80 <__cxa_atexit@plt+0xa4ef4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b1b8c <__cxa_atexit@plt+0xa4f00> │ │ │ │ + ldr r1, [pc, #88] @ b1b9c <__cxa_atexit@plt+0xa4f10> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #84] @ b1ba0 <__cxa_atexit@plt+0xa4f14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + add r1, r1, #3 │ │ │ │ + ldr r2, [pc, #60] @ b1ba4 <__cxa_atexit@plt+0xa4f18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r5} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r5, lr │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ad7b4 <__cxa_atexit@plt+0xa0b28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r0, lr, #216, 4 @ 0x8000000d │ │ │ │ - rsceq r0, lr, #168, 4 @ 0x8000000a │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ ad7e0 <__cxa_atexit@plt+0xa0b54> │ │ │ │ + rsceq fp, sp, #120, 4 @ 0x80000007 │ │ │ │ + tsteq r0, #220, 6 @ 0x70000003 │ │ │ │ + tsteq r0, #176, 18 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #8 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi b1c14 <__cxa_atexit@plt+0xa4f88> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b1c20 <__cxa_atexit@plt+0xa4f94> │ │ │ │ + ldr r1, [pc, #88] @ b1c30 <__cxa_atexit@plt+0xa4fa4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #84] @ b1c34 <__cxa_atexit@plt+0xa4fa8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + add r1, r1, #3 │ │ │ │ + ldr r2, [pc, #60] @ b1c38 <__cxa_atexit@plt+0xa4fac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r5} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r5, lr │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, sp, #252, 2 @ 0x3f │ │ │ │ + tsteq r0, #72, 6 @ 0x20000001 │ │ │ │ + tsteq r0, #28, 18 @ 0x70000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #8 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi b1ca8 <__cxa_atexit@plt+0xa501c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b1cb4 <__cxa_atexit@plt+0xa5028> │ │ │ │ + ldr r1, [pc, #88] @ b1cc4 <__cxa_atexit@plt+0xa5038> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #84] @ b1cc8 <__cxa_atexit@plt+0xa503c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + add r1, r1, #3 │ │ │ │ + ldr r2, [pc, #60] @ b1ccc <__cxa_atexit@plt+0xa5040> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r5} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r5, lr │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq fp, sp, #128, 2 │ │ │ │ + tsteq r0, #180, 4 @ 0x4000000b │ │ │ │ + tsteq r0, #136, 16 @ 0x880000 │ │ │ │ + rsceq fp, sp, #148, 2 @ 0x25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b1d38 <__cxa_atexit@plt+0xa50ac> │ │ │ │ + ldr r2, [pc, #80] @ b1d44 <__cxa_atexit@plt+0xa50b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r0, lr, #124, 4 @ 0xc0000007 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ad80c <__cxa_atexit@plt+0xa0b80> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #72] @ b1d48 <__cxa_atexit@plt+0xa50bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b1d30 <__cxa_atexit@plt+0xa50a4> │ │ │ │ + ldr r3, [pc, #48] @ b1d4c <__cxa_atexit@plt+0xa50c0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ ad810 <__cxa_atexit@plt+0xa0b84> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r0, #44, 14 @ 0xb00000 │ │ │ │ - rsceq r0, lr, #56, 4 @ 0x80000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne ad848 <__cxa_atexit@plt+0xa0bbc> │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r2, [pc, #28] @ ad854 <__cxa_atexit@plt+0xa0bc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r0, lr, #244, 2 @ 0x3d │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #8] @ ad874 <__cxa_atexit@plt+0xa0be8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - rsceq r0, lr, #232, 2 @ 0x3a │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #20] @ ad8a0 <__cxa_atexit@plt+0xa0c14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ ad8a4 <__cxa_atexit@plt+0xa0c18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - rsceq r0, lr, #184, 2 @ 0x2e │ │ │ │ - rsceq r0, lr, #232, 2 @ 0x3a │ │ │ │ - rsceq r0, lr, #208, 2 @ 0x34 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #20] @ ad8d4 <__cxa_atexit@plt+0xa0c48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ ad8d8 <__cxa_atexit@plt+0xa0c4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - rsceq r0, lr, #132, 2 @ 0x21 │ │ │ │ - rsceq r0, lr, #180, 2 @ 0x2d │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ ad8f4 <__cxa_atexit@plt+0xa0c68> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3ff694 <__cxa_atexit@plt+0x3f2a08> │ │ │ │ - rsceq r0, lr, #172, 2 @ 0x2b │ │ │ │ - rsceq r0, lr, #208, 2 @ 0x34 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ad960 <__cxa_atexit@plt+0xa0cd4> │ │ │ │ - ldr r3, [pc, #84] @ ad970 <__cxa_atexit@plt+0xa0ce4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq ad950 <__cxa_atexit@plt+0xa0cc4> │ │ │ │ - ldr r7, [pc, #64] @ ad974 <__cxa_atexit@plt+0xa0ce8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + b a5194 <__cxa_atexit@plt+0x98508> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ad978 <__cxa_atexit@plt+0xa0cec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + tsteq r0, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r0, lr, #128, 2 │ │ │ │ - rsceq r0, lr, #80, 2 │ │ │ │ + rsceq fp, sp, #20, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ ad9a4 <__cxa_atexit@plt+0xa0d18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r0, lr, #36, 2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ad9d0 <__cxa_atexit@plt+0xa0d44> │ │ │ │ + ldr r3, [pc, #20] @ b1d78 <__cxa_atexit@plt+0xa50ec> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ ad9d4 <__cxa_atexit@plt+0xa0d48> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r0, #104, 10 @ 0x1a000000 │ │ │ │ - rsceq r0, lr, #224 @ 0xe0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne ada0c <__cxa_atexit@plt+0xa0d80> │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r2, [pc, #28] @ ada18 <__cxa_atexit@plt+0xa0d8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r0, lr, #156 @ 0x9c │ │ │ │ + b a5194 <__cxa_atexit@plt+0x98508> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq sl, sp, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #8] @ ada38 <__cxa_atexit@plt+0xa0dac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - rsceq r0, lr, #144 @ 0x90 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #20] @ ada64 <__cxa_atexit@plt+0xa0dd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ ada68 <__cxa_atexit@plt+0xa0ddc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - rsceq r0, lr, #96 @ 0x60 │ │ │ │ - rsceq r0, lr, #144 @ 0x90 │ │ │ │ - rsceq r0, lr, #120 @ 0x78 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #20] @ ada98 <__cxa_atexit@plt+0xa0e0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ ada9c <__cxa_atexit@plt+0xa0e10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - rsceq r0, lr, #44 @ 0x2c │ │ │ │ - rsceq r0, lr, #92 @ 0x5c │ │ │ │ - rsceq r0, lr, #112, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi adaf8 <__cxa_atexit@plt+0xa0e6c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq adaf0 <__cxa_atexit@plt+0xa0e64> │ │ │ │ - ldr r3, [pc, #44] @ adb00 <__cxa_atexit@plt+0xa0e74> │ │ │ │ + ldr r3, [pc, #16] @ b1da0 <__cxa_atexit@plt+0xa5114> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ adb04 <__cxa_atexit@plt+0xa0e78> │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + rsceq sl, sp, #36, 12 @ 0x2400000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b1df8 <__cxa_atexit@plt+0xa516c> │ │ │ │ + ldr r8, [pc, #64] @ b1e00 <__cxa_atexit@plt+0xa5174> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #60] @ b1e04 <__cxa_atexit@plt+0xa5178> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r2, [pc, #48] @ b1e08 <__cxa_atexit@plt+0xa517c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3ff6cc <__cxa_atexit@plt+0x3f2a40> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r0, r1, r2, r7} │ │ │ │ + ldr r0, [pc, #36] @ b1e0c <__cxa_atexit@plt+0xa5180> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + add r9, lr, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r0, lr, #48, 2 │ │ │ │ - tsteq r0, #88, 8 @ 0x58000000 │ │ │ │ - rsceq r0, lr, #24, 2 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsceq sl, sp, #216, 8 @ 0xd8000000 │ │ │ │ + tsteq r0, #80, 2 │ │ │ │ + tsteq r0, #80, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi adb8c <__cxa_atexit@plt+0xa0f00> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - ldr r1, [pc, #100] @ adb98 <__cxa_atexit@plt+0xa0f0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - and r3, r2, #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne adb74 <__cxa_atexit@plt+0xa0ee8> │ │ │ │ - ldr r3, [pc, #80] @ adb9c <__cxa_atexit@plt+0xa0f10> │ │ │ │ + bne b1e3c <__cxa_atexit@plt+0xa51b0> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [pc, #20] @ b1e48 <__cxa_atexit@plt+0xa51bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 3f3944 <__cxa_atexit@plt+0x3e6cb8> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + tsteq r0, #88, 8 @ 0x58000000 │ │ │ │ + rsceq fp, sp, #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b1e9c <__cxa_atexit@plt+0xa5210> │ │ │ │ + ldr r3, [pc, #56] @ b1ea4 <__cxa_atexit@plt+0xa5218> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r2, #6] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq adb80 <__cxa_atexit@plt+0xa0ef4> │ │ │ │ - mov r7, r3 │ │ │ │ - b adbac <__cxa_atexit@plt+0xa0f20> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r2, [pc, #52] @ b1ea8 <__cxa_atexit@plt+0xa521c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #40] @ b1eac <__cxa_atexit@plt+0xa5220> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #32] @ b1eb0 <__cxa_atexit@plt+0xa5224> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r2, #1 │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #4, 8 @ 0x4000000 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r0, lr, #128 @ 0x80 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq sl, sp, #16, 6 @ 0x40000000 │ │ │ │ + tsteq r0, #164 @ 0xa4 │ │ │ │ + tsteq r0, #168 @ 0xa8 │ │ │ │ + rsceq sl, sp, #160, 30 @ 0x280 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne adbf4 <__cxa_atexit@plt+0xa0f68> │ │ │ │ - ldr r2, [pc, #172] @ adc70 <__cxa_atexit@plt+0xa0fe4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq adc24 <__cxa_atexit@plt+0xa0f98> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne adc5c <__cxa_atexit@plt+0xa0fd0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldmib r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r2, #3 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne adc54 <__cxa_atexit@plt+0xa0fc8> │ │ │ │ - ldr r3, [pc, #92] @ adc6c <__cxa_atexit@plt+0xa0fe0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - b adcdc <__cxa_atexit@plt+0xa1050> │ │ │ │ - ldmib r5, {r2, r7} │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne adc54 <__cxa_atexit@plt+0xa0fc8> │ │ │ │ - ldr r1, [pc, #56] @ adc74 <__cxa_atexit@plt+0xa0fe8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b adcdc <__cxa_atexit@plt+0xa1050> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - rsceq r0, lr, #24 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq pc, sp, #236, 30 @ 0x3b0 │ │ │ │ - rsceq pc, sp, #168, 30 @ 0x2a0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne adcc0 <__cxa_atexit@plt+0xa1034> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne adcd0 <__cxa_atexit@plt+0xa1044> │ │ │ │ - ldr r2, [pc, #44] @ adcd8 <__cxa_atexit@plt+0xa104c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b adcdc <__cxa_atexit@plt+0xa1050> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - rsceq pc, sp, #124, 30 @ 0x1f0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #216] @ addc0 <__cxa_atexit@plt+0xa1134> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne add1c <__cxa_atexit@plt+0xa1090> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq add68 <__cxa_atexit@plt+0xa10dc> │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - b adce8 <__cxa_atexit@plt+0xa105c> │ │ │ │ - ldr r3, [pc, #160] @ addc4 <__cxa_atexit@plt+0xa1138> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq add68 <__cxa_atexit@plt+0xa10dc> │ │ │ │ - str r7, [r5, #8] │ │ │ │ + bne b1f34 <__cxa_atexit@plt+0xa52a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc adda4 <__cxa_atexit@plt+0xa1118> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - cmp r2, #47 @ 0x2f │ │ │ │ - bne add70 <__cxa_atexit@plt+0xa10e4> │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #84] @ addcc <__cxa_atexit@plt+0xa1140> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #80] @ addd0 <__cxa_atexit@plt+0xa1144> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #121 @ 0x79 │ │ │ │ - add r1, r1, #256 @ 0x100 │ │ │ │ - str r2, [r6, #4] │ │ │ │ + bcc b1f4c <__cxa_atexit@plt+0xa52c0> │ │ │ │ + ldr r9, [pc, #128] @ b1f64 <__cxa_atexit@plt+0xa52d8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #124] @ b1f68 <__cxa_atexit@plt+0xa52dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #120] @ b1f6c <__cxa_atexit@plt+0xa52e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub ip, r3, #18 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr sl, [pc, #108] @ b1f70 <__cxa_atexit@plt+0xa52e4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r5] │ │ │ │ + add r2, r8, #1 │ │ │ │ + add r0, lr, #2 │ │ │ │ + str sl, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub sl, r3, #6 │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str ip, [r6, #24] │ │ │ │ + sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ - ldr r6, [pc, #28] @ addc8 <__cxa_atexit@plt+0xa113c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ + ldr r7, [pc, #32] @ b1f5c <__cxa_atexit@plt+0xa52d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #24] @ b1f60 <__cxa_atexit@plt+0xa52d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r0, #196, 2 @ 0x31 │ │ │ │ - tsteq r0, #192, 2 @ 0x30 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b adcdc <__cxa_atexit@plt+0xa1050> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq sl, sp, #56, 4 @ 0x80000003 │ │ │ │ + rsceq sl, sp, #44, 4 @ 0xc0000002 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq sl, sp, #192, 4 │ │ │ │ + rsceq sl, sp, #100, 24 @ 0x6400 │ │ │ │ + tsteq r0, #40 @ 0x28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ade64 <__cxa_atexit@plt+0xa11d8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - cmp r2, #47 @ 0x2f │ │ │ │ - bne ade34 <__cxa_atexit@plt+0xa11a8> │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ - ldr r2, [pc, #68] @ ade80 <__cxa_atexit@plt+0xa11f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #64] @ ade84 <__cxa_atexit@plt+0xa11f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #121 @ 0x79 │ │ │ │ - add r1, r1, #256 @ 0x100 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ - ldr r3, [pc, #16] @ ade7c <__cxa_atexit@plt+0xa11f0> │ │ │ │ + bcc b1fc4 <__cxa_atexit@plt+0xa5338> │ │ │ │ + ldr lr, [pc, #60] @ b1fdc <__cxa_atexit@plt+0xa5350> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ b1fe0 <__cxa_atexit@plt+0xa5354> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r0, #0, 2 │ │ │ │ - tsteq r0, #252 @ 0xfc │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #180, 30 @ 0x2d0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc adefc <__cxa_atexit@plt+0xa1270> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - cmp r2, #47 @ 0x2f │ │ │ │ - bne adecc <__cxa_atexit@plt+0xa1240> │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ - ldr r2, [pc, #68] @ adf18 <__cxa_atexit@plt+0xa128c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #64] @ adf1c <__cxa_atexit@plt+0xa1290> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #121 @ 0x79 │ │ │ │ - add r1, r1, #256 @ 0x100 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ - ldr r3, [pc, #16] @ adf14 <__cxa_atexit@plt+0xa1288> │ │ │ │ + bcc b202c <__cxa_atexit@plt+0xa53a0> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ b2044 <__cxa_atexit@plt+0xa53b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ b2048 <__cxa_atexit@plt+0xa53bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - tsteq r0, #104 @ 0x68 │ │ │ │ - tsteq r0, #100 @ 0x64 │ │ │ │ - rsceq pc, sp, #12, 26 @ 0x300 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi adf90 <__cxa_atexit@plt+0xa1304> │ │ │ │ - ldr r3, [pc, #92] @ adfa0 <__cxa_atexit@plt+0xa1314> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq adf80 <__cxa_atexit@plt+0xa12f4> │ │ │ │ - ldr r7, [pc, #72] @ adfa4 <__cxa_atexit@plt+0xa1318> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #68] @ adfa8 <__cxa_atexit@plt+0xa131c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ adfac <__cxa_atexit@plt+0xa1320> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - add r7, r3, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ adfb0 <__cxa_atexit@plt+0xa1324> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq pc, sp, #116, 20 @ 0x74000 │ │ │ │ - rsceq pc, sp, #164, 20 @ 0xa4000 │ │ │ │ - rsceq pc, sp, #180, 24 @ 0xb400 │ │ │ │ - rsceq pc, sp, #124, 24 @ 0x7c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ adfec <__cxa_atexit@plt+0xa1360> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #32] @ adff0 <__cxa_atexit@plt+0xa1364> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #28] @ adff4 <__cxa_atexit@plt+0xa1368> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - add r8, r1, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq pc, sp, #8, 20 @ 0x8000 │ │ │ │ - rsceq pc, sp, #56, 20 @ 0x38000 │ │ │ │ - rsceq pc, sp, #40, 24 @ 0x2800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ ae068 <__cxa_atexit@plt+0xa13dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae050 <__cxa_atexit@plt+0xa13c4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ae058 <__cxa_atexit@plt+0xa13cc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #56] @ ae06c <__cxa_atexit@plt+0xa13e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - rsceq pc, sp, #176, 22 @ 0x2c000 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #60, 30 @ 0xf0 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ae0b4 <__cxa_atexit@plt+0xa1428> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ ae0c0 <__cxa_atexit@plt+0xa1434> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffa74 │ │ │ │ - rsceq pc, sp, #124, 22 @ 0x1f000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ae130 <__cxa_atexit@plt+0xa14a4> │ │ │ │ - ldr r7, [pc, #88] @ ae140 <__cxa_atexit@plt+0xa14b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq ae124 <__cxa_atexit@plt+0xa1498> │ │ │ │ - ldr r7, [pc, #72] @ ae144 <__cxa_atexit@plt+0xa14b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #68] @ ae148 <__cxa_atexit@plt+0xa14bc> │ │ │ │ + bhi b20a0 <__cxa_atexit@plt+0xa5414> │ │ │ │ + ldr r2, [pc, #64] @ b20a8 <__cxa_atexit@plt+0xa541c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ ae14c <__cxa_atexit@plt+0xa14c0> │ │ │ │ + ldr r1, [pc, #60] @ b20ac <__cxa_atexit@plt+0xa5420> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - add r7, r2, #1 │ │ │ │ - add r8, r1, #2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ b20b0 <__cxa_atexit@plt+0xa5424> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #44] @ b20b4 <__cxa_atexit@plt+0xa5428> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ ae150 <__cxa_atexit@plt+0xa14c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - rsceq pc, sp, #212, 16 @ 0xd40000 │ │ │ │ - rsceq pc, sp, #4, 18 @ 0x10000 │ │ │ │ - rsceq pc, sp, #20, 22 @ 0x5000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsceq sl, sp, #220, 2 @ 0x37 │ │ │ │ + tsteq r0, #172, 28 @ 0xac0 │ │ │ │ + tsteq r0, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ b20ec <__cxa_atexit@plt+0xa5460> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ b20f0 <__cxa_atexit@plt+0xa5464> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + tsteq r0, #152, 28 @ 0x980 │ │ │ │ + tsteq r0, #140, 28 @ 0x8c0 │ │ │ │ + rsceq sl, sp, #120 @ 0x78 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ae1e8 <__cxa_atexit@plt+0xa155c> │ │ │ │ - ldr r7, [pc, #152] @ ae20c <__cxa_atexit@plt+0xa1580> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq ae1cc <__cxa_atexit@plt+0xa1540> │ │ │ │ - ldr r2, [pc, #136] @ ae210 <__cxa_atexit@plt+0xa1584> │ │ │ │ + bhi b2174 <__cxa_atexit@plt+0xa54e8> │ │ │ │ + ldr r2, [pc, #104] @ b217c <__cxa_atexit@plt+0xa54f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae1dc <__cxa_atexit@plt+0xa1550> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ae1f8 <__cxa_atexit@plt+0xa156c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ b2180 <__cxa_atexit@plt+0xa54f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq b2154 <__cxa_atexit@plt+0xa54c8> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b2160 <__cxa_atexit@plt+0xa54d4> │ │ │ │ + ldr r7, [pc, #60] @ b2184 <__cxa_atexit@plt+0xa54f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #96] @ ae218 <__cxa_atexit@plt+0xa158c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ ae214 <__cxa_atexit@plt+0xa1588> │ │ │ │ + ldr r7, [pc, #32] @ b2188 <__cxa_atexit@plt+0xa54fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [pc, #28] @ b218c <__cxa_atexit@plt+0xa5500> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - rsceq pc, sp, #108, 20 @ 0x6c000 │ │ │ │ - tsteq r0, #92, 6 @ 0x70000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ ae288 <__cxa_atexit@plt+0xa15fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae270 <__cxa_atexit@plt+0xa15e4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ae278 <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ ae28c <__cxa_atexit@plt+0xa1600> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + tsteq r0, #8, 28 @ 0x80 │ │ │ │ + rsceq sl, sp, #12 │ │ │ │ + rsceq sl, sp, #12 │ │ │ │ + rsceq sl, sp, #4 │ │ │ │ + rsceq r9, sp, #220, 30 @ 0x370 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [pc, #44] @ b21d0 <__cxa_atexit@plt+0xa5544> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #40] @ b21d4 <__cxa_atexit@plt+0xa5548> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + mov r3, r1 │ │ │ │ + moveq r3, r5 │ │ │ │ + addeq r1, r2, #1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - tsteq r0, #180, 4 @ 0x4000000b │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + rsceq r9, sp, #208, 30 @ 0x340 │ │ │ │ + rsceq r9, sp, #168, 30 @ 0x2a0 │ │ │ │ + rsceq sl, sp, #48, 24 @ 0x3000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi b226c <__cxa_atexit@plt+0xa55e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ae2d4 <__cxa_atexit@plt+0xa1648> │ │ │ │ - ldr r2, [pc, #44] @ ae2e0 <__cxa_atexit@plt+0xa1654> │ │ │ │ + bcc b2278 <__cxa_atexit@plt+0xa55ec> │ │ │ │ + ldr r2, [pc, #124] @ b2288 <__cxa_atexit@plt+0xa55fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #96, 4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ae354 <__cxa_atexit@plt+0xa16c8> │ │ │ │ - ldr r3, [pc, #120] @ ae37c <__cxa_atexit@plt+0xa16f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq ae344 <__cxa_atexit@plt+0xa16b8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ae364 <__cxa_atexit@plt+0xa16d8> │ │ │ │ - ldr r7, [pc, #92] @ ae384 <__cxa_atexit@plt+0xa16f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #1 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + sub r2, r6, #18 │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + sub r2, r6, #30 │ │ │ │ + ldr r0, [pc, #92] @ b228c <__cxa_atexit@plt+0xa5600> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #84] @ b2290 <__cxa_atexit@plt+0xa5604> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr sl, [pc, #80] @ b2294 <__cxa_atexit@plt+0xa5608> │ │ │ │ + add sl, pc, sl │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str sl, [r5, #-12]! │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ ae380 <__cxa_atexit@plt+0xa16f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq pc, sp, #4, 18 @ 0x10000 │ │ │ │ - tsteq r0, #240, 2 @ 0x3c │ │ │ │ + tsteq r0, #28, 26 @ 0x700 │ │ │ │ + rsceq r9, sp, #164, 30 @ 0x290 │ │ │ │ + tsteq r0, #240, 24 @ 0xf000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ae3c0 <__cxa_atexit@plt+0xa1734> │ │ │ │ - ldr r2, [pc, #32] @ ae3cc <__cxa_atexit@plt+0xa1740> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bcc b22e8 <__cxa_atexit@plt+0xa565c> │ │ │ │ + ldr lr, [pc, #60] @ b2300 <__cxa_atexit@plt+0xa5674> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #108, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #20] @ b2304 <__cxa_atexit@plt+0xa5678> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #144, 24 @ 0x9000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b2350 <__cxa_atexit@plt+0xa56c4> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ b2368 <__cxa_atexit@plt+0xa56dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ b236c <__cxa_atexit@plt+0xa56e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #24, 24 @ 0x1800 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + rsceq sl, sp, #164, 20 @ 0xa4000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ae464 <__cxa_atexit@plt+0xa17d8> │ │ │ │ - ldr r7, [pc, #152] @ ae488 <__cxa_atexit@plt+0xa17fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq ae448 <__cxa_atexit@plt+0xa17bc> │ │ │ │ - ldr r2, [pc, #136] @ ae48c <__cxa_atexit@plt+0xa1800> │ │ │ │ + bhi b23e8 <__cxa_atexit@plt+0xa575c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b23f4 <__cxa_atexit@plt+0xa5768> │ │ │ │ + ldr r2, [pc, #96] @ b2404 <__cxa_atexit@plt+0xa5778> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae458 <__cxa_atexit@plt+0xa17cc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ae474 <__cxa_atexit@plt+0xa17e8> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #96] @ ae494 <__cxa_atexit@plt+0xa1808> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #92] @ b2408 <__cxa_atexit@plt+0xa577c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + str r5, [sl, #8] │ │ │ │ + str r1, [sl, #12] │ │ │ │ + str r0, [sl, #16] │ │ │ │ + ldr r5, [pc, #56] @ b240c <__cxa_atexit@plt+0xa5780> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r8, [pc, #48] @ b2410 <__cxa_atexit@plt+0xa5784> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ + b 11d4f94 <__cxa_atexit@plt+0x11c8308> │ │ │ │ + mov r6, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ ae490 <__cxa_atexit@plt+0xa1804> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + tsteq r0, #124, 22 @ 0x1f000 │ │ │ │ + tsteq r0, #72, 2 │ │ │ │ + tsteq r0, #64, 2 │ │ │ │ + rsceq sl, sp, #20, 20 @ 0x14000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b24a0 <__cxa_atexit@plt+0xa5814> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b24ac <__cxa_atexit@plt+0xa5820> │ │ │ │ + ldr lr, [pc, #116] @ b24bc <__cxa_atexit@plt+0xa5830> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ b24c0 <__cxa_atexit@plt+0xa5834> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add r7, r7, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add lr, r2, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + ldr r7, [pc, #76] @ b24c4 <__cxa_atexit@plt+0xa5838> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #68] @ b24c8 <__cxa_atexit@plt+0xa583c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + ldr r7, [pc, #60] @ b24cc <__cxa_atexit@plt+0xa5840> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r9, [pc, #56] @ b24d0 <__cxa_atexit@plt+0xa5844> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - rsceq pc, sp, #248, 14 @ 0x3e00000 │ │ │ │ - tsteq r0, #232 @ 0xe8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + tsteq r0, #212, 20 @ 0xd4000 │ │ │ │ + tsteq r0, #172 @ 0xac │ │ │ │ + tsteq r0, #164 @ 0xa4 │ │ │ │ + tsteq r0, #156 @ 0x9c │ │ │ │ + tsteq r0, #152 @ 0x98 │ │ │ │ + rsceq r9, sp, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ ae504 <__cxa_atexit@plt+0xa1878> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b2510 <__cxa_atexit@plt+0xa5884> │ │ │ │ + ldr r2, [pc, #36] @ b2518 <__cxa_atexit@plt+0xa588c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae4ec <__cxa_atexit@plt+0xa1860> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ae4f4 <__cxa_atexit@plt+0xa1868> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ ae508 <__cxa_atexit@plt+0xa187c> │ │ │ │ + ldr r1, [pc, #32] @ b251c <__cxa_atexit@plt+0xa5890> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f387c <__cxa_atexit@plt+0x3e6bf0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + rsceq r9, sp, #164, 26 @ 0x2900 │ │ │ │ + tsteq r0, #44, 20 @ 0x2c000 │ │ │ │ + rsceq sl, sp, #232, 16 @ 0xe80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi b25b8 <__cxa_atexit@plt+0xa592c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b25c4 <__cxa_atexit@plt+0xa5938> │ │ │ │ + ldr lr, [pc, #128] @ b25d4 <__cxa_atexit@plt+0xa5948> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #124] @ b25d8 <__cxa_atexit@plt+0xa594c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + sub r2, r6, #18 │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #30 │ │ │ │ + add r1, lr, #1 │ │ │ │ + ldr r2, [pc, #92] @ b25dc <__cxa_atexit@plt+0xa5950> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #84] @ b25e0 <__cxa_atexit@plt+0xa5954> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #80] @ b25e4 <__cxa_atexit@plt+0xa5958> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, sl} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r1, r9} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - tsteq r0, #64 @ 0x40 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r9, sp, #128, 24 @ 0x8000 │ │ │ │ + tsteq r0, #204, 18 @ 0x330000 │ │ │ │ + tsteq r0, #16, 20 @ 0x10000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + tsteq r0, #152, 18 @ 0x260000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ae550 <__cxa_atexit@plt+0xa18c4> │ │ │ │ - ldr r2, [pc, #44] @ ae55c <__cxa_atexit@plt+0xa18d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + bcc b2638 <__cxa_atexit@plt+0xa59ac> │ │ │ │ + ldr lr, [pc, #60] @ b2650 <__cxa_atexit@plt+0xa59c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #236, 30 @ 0x3b0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - b 3ffb8c <__cxa_atexit@plt+0x3f2f00> │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ b2654 <__cxa_atexit@plt+0xa59c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #64, 18 @ 0x100000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ae5bc <__cxa_atexit@plt+0xa1930> │ │ │ │ - ldr r2, [pc, #52] @ ae5cc <__cxa_atexit@plt+0xa1940> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #36] @ ae5d0 <__cxa_atexit@plt+0xa1944> │ │ │ │ + bcc b26a0 <__cxa_atexit@plt+0xa5a14> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ b26b8 <__cxa_atexit@plt+0xa5a2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3ffb8c <__cxa_atexit@plt+0x3f2f00> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - tsteq r0, #40, 24 @ 0x2800 │ │ │ │ - tsteq r0, #144, 18 @ 0x240000 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ b26bc <__cxa_atexit@plt+0xa5a30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #200, 16 @ 0xc80000 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + rsceq sl, sp, #84, 14 @ 0x1500000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ae634 <__cxa_atexit@plt+0xa19a8> │ │ │ │ + bhi b2730 <__cxa_atexit@plt+0xa5aa4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, sl, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ae640 <__cxa_atexit@plt+0xa19b4> │ │ │ │ - ldr r2, [pc, #76] @ ae650 <__cxa_atexit@plt+0xa19c4> │ │ │ │ + bcc b273c <__cxa_atexit@plt+0xa5ab0> │ │ │ │ + ldr r2, [pc, #88] @ b274c <__cxa_atexit@plt+0xa5ac0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ ae654 <__cxa_atexit@plt+0xa19c8> │ │ │ │ + ldr r1, [pc, #84] @ b2750 <__cxa_atexit@plt+0xa5ac4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ ae658 <__cxa_atexit@plt+0xa19cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + str r5, [sl, #8] │ │ │ │ + str r1, [sl, #12] │ │ │ │ + ldr r5, [pc, #56] @ b2754 <__cxa_atexit@plt+0xa5ac8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r8, [pc, #48] @ b2758 <__cxa_atexit@plt+0xa5acc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r6, r9 │ │ │ │ + b 11d4f94 <__cxa_atexit@plt+0x11c8308> │ │ │ │ + mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - tsteq r0, #44, 18 @ 0xb0000 │ │ │ │ - sbcseq r4, r0, #-2147483635 @ 0x8000000d │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + tsteq r0, #44, 16 @ 0x2c0000 │ │ │ │ + tsteq r0, #0, 28 │ │ │ │ + tsteq r0, #248, 26 @ 0x3e00 │ │ │ │ + rsceq sl, sp, #204, 12 @ 0xcc00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ae764 <__cxa_atexit@plt+0xa1ad8> │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ae6ac <__cxa_atexit@plt+0xa1a20> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne ae6bc <__cxa_atexit@plt+0xa1a30> │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne ae6cc <__cxa_atexit@plt+0xa1a40> │ │ │ │ - ldr r8, [pc, #264] @ ae7ac <__cxa_atexit@plt+0xa1b20> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, sl │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r8, [pc, #228] @ ae798 <__cxa_atexit@plt+0xa1b0c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, sl │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r8, [pc, #208] @ ae794 <__cxa_atexit@plt+0xa1b08> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, sl │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ae774 <__cxa_atexit@plt+0xa1ae8> │ │ │ │ - ldr r2, [r9, #1] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble ae73c <__cxa_atexit@plt+0xa1ab0> │ │ │ │ - ldr lr, [pc, #152] @ ae79c <__cxa_atexit@plt+0xa1b10> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #148] @ ae7a0 <__cxa_atexit@plt+0xa1b14> │ │ │ │ + bhi b27e8 <__cxa_atexit@plt+0xa5b5c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b27f4 <__cxa_atexit@plt+0xa5b68> │ │ │ │ + ldr r1, [pc, #116] @ b2804 <__cxa_atexit@plt+0xa5b78> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ b2808 <__cxa_atexit@plt+0xa5b7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #140] @ ae7a4 <__cxa_atexit@plt+0xa1b18> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + ldr r7, [pc, #76] @ b280c <__cxa_atexit@plt+0xa5b80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r6, #12 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #68] @ b2810 <__cxa_atexit@plt+0xa5b84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + ldr r7, [pc, #60] @ b2814 <__cxa_atexit@plt+0xa5b88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r9, [pc, #56] @ b2818 <__cxa_atexit@plt+0xa5b8c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #16 │ │ │ │ - ldr r0, [pc, #108] @ ae7b4 <__cxa_atexit@plt+0xa1b28> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #104] @ ae7b8 <__cxa_atexit@plt+0xa1b2c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r7, [pc, #68] @ ae7b0 <__cxa_atexit@plt+0xa1b24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ ae7a8 <__cxa_atexit@plt+0xa1b1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + tsteq r0, #140, 14 @ 0x2300000 │ │ │ │ + tsteq r0, #100, 26 @ 0x1900 │ │ │ │ + tsteq r0, #92, 26 @ 0x1700 │ │ │ │ + tsteq r0, #84, 26 @ 0x1500 │ │ │ │ + tsteq r0, #80, 26 @ 0x1400 │ │ │ │ + rsceq sl, sp, #236, 10 @ 0x3b000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi b28f4 <__cxa_atexit@plt+0xa5c68> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b2900 <__cxa_atexit@plt+0xa5c74> │ │ │ │ + ldr r2, [pc, #192] @ b2910 <__cxa_atexit@plt+0xa5c84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + sub ip, r6, #18 │ │ │ │ + sub r0, r6, #30 │ │ │ │ + sub r2, r6, #42 @ 0x2a │ │ │ │ + sub sl, r6, #54 @ 0x36 │ │ │ │ + ldr r1, [pc, #148] @ b2914 <__cxa_atexit@plt+0xa5c88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + mov fp, r4 │ │ │ │ + ldr lr, [pc, #136] @ b2918 <__cxa_atexit@plt+0xa5c8c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r4, lr, #1 │ │ │ │ + ldr lr, [pc, #128] @ b291c <__cxa_atexit@plt+0xa5c90> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r9, [r3, #56] @ 0x38 │ │ │ │ + str ip, [r3, #60] @ 0x3c │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r4, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add r0, r3, #20 │ │ │ │ + stm r0, {r1, sl, lr} │ │ │ │ + ldr r4, [sp] │ │ │ │ + str r4, [r3, #32] │ │ │ │ + ldr r4, [pc, #64] @ b2920 <__cxa_atexit@plt+0xa5c94> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #-12]! │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r4, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - sbcseq r4, r0, #170 @ 0xaa │ │ │ │ - sbcseq r4, r0, #171 @ 0xab │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - tsteq r0, #184, 20 @ 0xb8000 │ │ │ │ - tsteq r0, #36, 16 @ 0x240000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - sbcseq r4, r0, #165 @ 0xa5 │ │ │ │ - rsceq pc, sp, #248, 14 @ 0x3e00000 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - sbcseq r4, r0, #6 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r0, #216, 12 @ 0xd800000 │ │ │ │ + rsceq r9, sp, #84, 18 @ 0x150000 │ │ │ │ + tsteq r0, #0, 14 │ │ │ │ + tsteq r0, #144, 12 @ 0x9000000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ae854 <__cxa_atexit@plt+0xa1bc8> │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble ae82c <__cxa_atexit@plt+0xa1ba0> │ │ │ │ - ldr lr, [pc, #116] @ ae86c <__cxa_atexit@plt+0xa1be0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ ae870 <__cxa_atexit@plt+0xa1be4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #104] @ ae874 <__cxa_atexit@plt+0xa1be8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r3, #12 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + bcc b2974 <__cxa_atexit@plt+0xa5ce8> │ │ │ │ + ldr lr, [pc, #60] @ b298c <__cxa_atexit@plt+0xa5d00> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - add r6, r3, #16 │ │ │ │ - ldr r0, [pc, #68] @ ae87c <__cxa_atexit@plt+0xa1bf0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #64] @ ae880 <__cxa_atexit@plt+0xa1bf4> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #20] @ b2990 <__cxa_atexit@plt+0xa5d04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #4, 12 @ 0x400000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b29dc <__cxa_atexit@plt+0xa5d50> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ b29f4 <__cxa_atexit@plt+0xa5d68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r3, [pc, #28] @ ae878 <__cxa_atexit@plt+0xa1bec> │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ b29f8 <__cxa_atexit@plt+0xa5d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - tsteq r0, #196, 18 @ 0x310000 │ │ │ │ - tsteq r0, #48, 14 @ 0xc00000 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - sbcseq r3, r0, #22, 30 @ 0x58 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #140, 10 @ 0x23000000 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + rsceq sl, sp, #24, 8 @ 0x18000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b2a74 <__cxa_atexit@plt+0xa5de8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b2a80 <__cxa_atexit@plt+0xa5df4> │ │ │ │ + ldr r2, [pc, #96] @ b2a90 <__cxa_atexit@plt+0xa5e04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #92] @ b2a94 <__cxa_atexit@plt+0xa5e08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + str r5, [sl, #8] │ │ │ │ + str r1, [sl, #12] │ │ │ │ + str r0, [sl, #16] │ │ │ │ + ldr r5, [pc, #56] @ b2a98 <__cxa_atexit@plt+0xa5e0c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r8, [pc, #48] @ b2a9c <__cxa_atexit@plt+0xa5e10> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 11d4f94 <__cxa_atexit@plt+0x11c8308> │ │ │ │ + mov r6, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + tsteq r0, #240, 8 @ 0xf0000000 │ │ │ │ + tsteq r0, #188, 20 @ 0xbc000 │ │ │ │ + tsteq r0, #180, 20 @ 0xb4000 │ │ │ │ + rsceq sl, sp, #104, 6 @ 0xa0000001 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi b2b7c <__cxa_atexit@plt+0xa5ef0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b2b88 <__cxa_atexit@plt+0xa5efc> │ │ │ │ + ldr r2, [pc, #196] @ b2b98 <__cxa_atexit@plt+0xa5f0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + sub sl, r6, #18 │ │ │ │ + sub r0, r6, #30 │ │ │ │ + ldr r2, [pc, #164] @ b2b9c <__cxa_atexit@plt+0xa5f10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + sub ip, r6, #54 @ 0x36 │ │ │ │ + str r4, [sp] │ │ │ │ + ldr lr, [pc, #144] @ b2ba0 <__cxa_atexit@plt+0xa5f14> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r4, lr, #1 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [pc, #132] @ b2ba4 <__cxa_atexit@plt+0xa5f18> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add fp, fp, #1 │ │ │ │ + ldr lr, [pc, #124] @ b2ba8 <__cxa_atexit@plt+0xa5f1c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r9, [r3, #56] @ 0x38 │ │ │ │ + str sl, [r3, #60] @ 0x3c │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r8, fp, lr} │ │ │ │ + add r0, r3, #20 │ │ │ │ + stm r0, {r4, ip, lr} │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + str r4, [r3, #32] │ │ │ │ + ldr r4, [pc, #64] @ b2bac <__cxa_atexit@plt+0xa5f20> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #-12]! │ │ │ │ + sub r8, r6, #6 │ │ │ │ + ldm sp, {r4, fp} │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r0, #84, 8 @ 0x54000000 │ │ │ │ + rsceq r9, sp, #220, 12 @ 0xdc00000 │ │ │ │ + rsceq r9, sp, #176, 12 @ 0xb000000 │ │ │ │ + tsteq r0, #112, 8 @ 0x70000000 │ │ │ │ + tsteq r0, #0, 8 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ae8fc <__cxa_atexit@plt+0xa1c70> │ │ │ │ - ldr r3, [pc, #104] @ ae90c <__cxa_atexit@plt+0xa1c80> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b2c00 <__cxa_atexit@plt+0xa5f74> │ │ │ │ + ldr lr, [pc, #60] @ b2c18 <__cxa_atexit@plt+0xa5f8c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ b2c1c <__cxa_atexit@plt+0xa5f90> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq ae8dc <__cxa_atexit@plt+0xa1c50> │ │ │ │ - ldr r3, [pc, #88] @ ae910 <__cxa_atexit@plt+0xa1c84> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #120, 6 @ 0xe0000001 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b2c68 <__cxa_atexit@plt+0xa5fdc> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ b2c80 <__cxa_atexit@plt+0xa5ff4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ b2c84 <__cxa_atexit@plt+0xa5ff8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #0, 6 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + rsceq sl, sp, #140, 2 @ 0x23 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b2d00 <__cxa_atexit@plt+0xa6074> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b2d0c <__cxa_atexit@plt+0xa6080> │ │ │ │ + ldr r2, [pc, #96] @ b2d1c <__cxa_atexit@plt+0xa6090> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #92] @ b2d20 <__cxa_atexit@plt+0xa6094> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + str r5, [sl, #8] │ │ │ │ + str r1, [sl, #12] │ │ │ │ + str r0, [sl, #16] │ │ │ │ + ldr r5, [pc, #56] @ b2d24 <__cxa_atexit@plt+0xa6098> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r8, [pc, #48] @ b2d28 <__cxa_atexit@plt+0xa609c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 11d4f94 <__cxa_atexit@plt+0x11c8308> │ │ │ │ + mov r6, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + tsteq r0, #100, 4 @ 0x40000006 │ │ │ │ + tsteq r0, #48, 16 @ 0x300000 │ │ │ │ + tsteq r0, #40, 16 @ 0x280000 │ │ │ │ + rsceq sl, sp, #252 @ 0xfc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r1, r7 │ │ │ │ + sub r9, r5, #24 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b2e40 <__cxa_atexit@plt+0xa61b4> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #16 │ │ │ │ + cmp sl, r8 │ │ │ │ + bcc b2e48 <__cxa_atexit@plt+0xa61bc> │ │ │ │ + ldr lr, [pc, #276] @ b2e74 <__cxa_atexit@plt+0xa61e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #268] @ b2e78 <__cxa_atexit@plt+0xa61ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + add r7, r1, #8 │ │ │ │ + ldm r7, {r2, r3, r7} │ │ │ │ + ldr r0, [r1, #20] │ │ │ │ + ldr r1, [r1, #24] │ │ │ │ + ldr ip, [pc, #244] @ b2e7c <__cxa_atexit@plt+0xa61f0> │ │ │ │ + add ip, pc, ip │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + mov lr, r6 │ │ │ │ + str ip, [lr, #4]! │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [lr, #8] │ │ │ │ + str r1, [lr, #12] │ │ │ │ str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq ae8ec <__cxa_atexit@plt+0xa1c60> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r9 │ │ │ │ - b ae668 <__cxa_atexit@plt+0xa19dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq b2ddc <__cxa_atexit@plt+0xa6150> │ │ │ │ + ldr r8, [r5, #-12]! │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + add ip, r6, #36 @ 0x24 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne b2dec <__cxa_atexit@plt+0xa6160> │ │ │ │ + cmp sl, ip │ │ │ │ + bcc b2e60 <__cxa_atexit@plt+0xa61d4> │ │ │ │ + ldr r0, [pc, #188] @ b2e94 <__cxa_atexit@plt+0xa6208> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b b2dfc <__cxa_atexit@plt+0xa6170> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + cmp sl, ip │ │ │ │ + bcc b2e60 <__cxa_atexit@plt+0xa61d4> │ │ │ │ + ldr r0, [pc, #132] @ b2e80 <__cxa_atexit@plt+0xa61f4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #20]! │ │ │ │ + str r6, [r5] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + ldr r7, [pc, #108] @ b2e84 <__cxa_atexit@plt+0xa61f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #100] @ b2e88 <__cxa_atexit@plt+0xa61fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + ldr r7, [pc, #92] @ b2e8c <__cxa_atexit@plt+0xa6200> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r9, [pc, #88] @ b2e90 <__cxa_atexit@plt+0xa6204> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r6, ip │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + mov r8, r6 │ │ │ │ + b b2e50 <__cxa_atexit@plt+0xa61c4> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ae914 <__cxa_atexit@plt+0xa1c88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, ip │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + tsteq r0, #188, 2 @ 0x2f │ │ │ │ + @ instruction: 0xfffff9dc │ │ │ │ + @ instruction: 0xfffffc08 │ │ │ │ + tsteq r0, #12, 14 @ 0x300000 │ │ │ │ + tsteq r0, #4, 14 @ 0x100000 │ │ │ │ + tsteq r0, #252, 12 @ 0xfc00000 │ │ │ │ + tsteq r0, #248, 12 @ 0xf800000 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + rsceq r9, sp, #144, 30 @ 0x240 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r9, r5 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r5, #12]! │ │ │ │ + add r6, r6, #20 │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b2ee0 <__cxa_atexit@plt+0xa6254> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b2f30 <__cxa_atexit@plt+0xa62a4> │ │ │ │ + ldr r1, [pc, #120] @ b2f54 <__cxa_atexit@plt+0xa62c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b2ef0 <__cxa_atexit@plt+0xa6264> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b2f30 <__cxa_atexit@plt+0xa62a4> │ │ │ │ + ldr r1, [pc, #80] @ b2f40 <__cxa_atexit@plt+0xa62b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + ldr r7, [pc, #56] @ b2f44 <__cxa_atexit@plt+0xa62b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #48] @ b2f48 <__cxa_atexit@plt+0xa62bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + ldr r7, [pc, #40] @ b2f4c <__cxa_atexit@plt+0xa62c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r9, [pc, #36] @ b2f50 <__cxa_atexit@plt+0xa62c4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffb14 │ │ │ │ + tsteq r0, #24, 12 @ 0x1800000 │ │ │ │ + tsteq r0, #16, 12 @ 0x1000000 │ │ │ │ + tsteq r0, #8, 12 @ 0x800000 │ │ │ │ + tsteq r0, #4, 12 @ 0x400000 │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + rsceq r9, sp, #208, 28 @ 0xd00 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi b30f8 <__cxa_atexit@plt+0xa646c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #148 @ 0x94 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b3104 <__cxa_atexit@plt+0xa6478> │ │ │ │ + ldr ip, [pc, #392] @ b3114 <__cxa_atexit@plt+0xa6488> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #388] @ b3118 <__cxa_atexit@plt+0xa648c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + str fp, [sp, #24] │ │ │ │ + ldr fp, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + str r0, [sp, #16] │ │ │ │ + ldr r0, [r7, #28] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [r7, #32] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r0, [r7, #36] @ 0x24 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + sub r1, r6, #18 │ │ │ │ + str r1, [r3, #144] @ 0x90 │ │ │ │ + ldr r1, [pc, #308] @ b311c <__cxa_atexit@plt+0xa6490> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r3, #140] @ 0x8c │ │ │ │ + sub r1, r6, #30 │ │ │ │ + str r1, [r3, #132] @ 0x84 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + str r1, [r3, #120] @ 0x78 │ │ │ │ + ldr r1, [pc, #280] @ b3120 <__cxa_atexit@plt+0xa6494> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r3, #116] @ 0x74 │ │ │ │ + sub r1, r6, #54 @ 0x36 │ │ │ │ + str r1, [r3, #108] @ 0x6c │ │ │ │ + sub ip, r6, #66 @ 0x42 │ │ │ │ + ldr r4, [pc, #256] @ b3124 <__cxa_atexit@plt+0xa6498> │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r4, r4, #1 │ │ │ │ + sub r1, r6, #78 @ 0x4e │ │ │ │ + str r2, [r3, #128] @ 0x80 │ │ │ │ + str lr, [r3, #104] @ 0x68 │ │ │ │ + sub r2, r6, #90 @ 0x5a │ │ │ │ + ldr r0, [pc, #232] @ b3128 <__cxa_atexit@plt+0xa649c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r8, r0, #1 │ │ │ │ + sub r0, r6, #102 @ 0x66 │ │ │ │ + sub r9, r6, #114 @ 0x72 │ │ │ │ + ldr sl, [pc, #216] @ b312c <__cxa_atexit@plt+0xa64a0> │ │ │ │ + add sl, pc, sl │ │ │ │ + add sl, sl, #1 │ │ │ │ + ldr lr, [pc, #208] @ b3130 <__cxa_atexit@plt+0xa64a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r3, #136] @ 0x88 │ │ │ │ + str lr, [r3, #124] @ 0x7c │ │ │ │ + str lr, [r3, #112] @ 0x70 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ + str lr, [r3, #76] @ 0x4c │ │ │ │ + str fp, [r3, #80] @ 0x50 │ │ │ │ + str r1, [r3, #84] @ 0x54 │ │ │ │ + str lr, [r3, #88] @ 0x58 │ │ │ │ + add r1, r3, #92 @ 0x5c │ │ │ │ + stm r1, {r4, ip, lr} │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + ldr r1, [sp] │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ + str lr, [r3, #64] @ 0x40 │ │ │ │ + str r8, [r3, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #128] @ b3134 <__cxa_atexit@plt+0xa64a8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + sub r8, r6, #6 │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + ldr fp, [sp, #24] │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq pc, sp, #100, 12 @ 0x6400000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ ae954 <__cxa_atexit@plt+0xa1cc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae94c <__cxa_atexit@plt+0xa1cc0> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b ae668 <__cxa_atexit@plt+0xa19dc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #148 @ 0x94 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b ae668 <__cxa_atexit@plt+0xa19dc> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + tsteq r0, #148, 30 @ 0x250 │ │ │ │ + rsceq r9, sp, #80, 4 │ │ │ │ + rsceq r9, sp, #28, 4 @ 0xc0000001 │ │ │ │ + rsceq r9, sp, #236, 2 @ 0x3b │ │ │ │ + rsceq r9, sp, #188, 2 @ 0x2f │ │ │ │ + rsceq r9, sp, #148, 2 @ 0x25 │ │ │ │ + tsteq r0, #204, 28 @ 0xcc0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ae9c0 <__cxa_atexit@plt+0xa1d34> │ │ │ │ - ldr r3, [pc, #64] @ ae9d0 <__cxa_atexit@plt+0xa1d44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq ae9b0 <__cxa_atexit@plt+0xa1d24> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, #0 │ │ │ │ - b ae668 <__cxa_atexit@plt+0xa19dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ae9d4 <__cxa_atexit@plt+0xa1d48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b3188 <__cxa_atexit@plt+0xa64fc> │ │ │ │ + ldr lr, [pc, #60] @ b31a0 <__cxa_atexit@plt+0xa6514> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq pc, sp, #164, 10 @ 0x29000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r3, [pc, #20] @ b31a4 <__cxa_atexit@plt+0xa6518> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #240, 26 @ 0x3c00 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b ae668 <__cxa_atexit@plt+0xa19dc> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ aea18 <__cxa_atexit@plt+0xa1d8c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b31f0 <__cxa_atexit@plt+0xa6564> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ b3208 <__cxa_atexit@plt+0xa657c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ b320c <__cxa_atexit@plt+0xa6580> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ - rsceq pc, sp, #92, 10 @ 0x17000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ aea38 <__cxa_atexit@plt+0xa1dac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 3ffb8c <__cxa_atexit@plt+0x3f2f00> │ │ │ │ - tsteq r0, #116, 10 @ 0x1d000000 │ │ │ │ - rsceq pc, sp, #44, 10 @ 0xb000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + tsteq r0, #120, 26 @ 0x1e00 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + rsceq r9, sp, #48, 24 @ 0x3000 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi aea84 <__cxa_atexit@plt+0xa1df8> │ │ │ │ - ldr r7, [pc, #52] @ aea98 <__cxa_atexit@plt+0xa1e0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq aea78 <__cxa_atexit@plt+0xa1dec> │ │ │ │ - mov r7, r8 │ │ │ │ - b aeaac <__cxa_atexit@plt+0xa1e20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi b3294 <__cxa_atexit@plt+0xa6608> │ │ │ │ + ldr lr, [pc, #108] @ b32a0 <__cxa_atexit@plt+0xa6614> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r2, [pc, #92] @ b32a4 <__cxa_atexit@plt+0xa6618> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ + str lr, [r3, #-40] @ 0xffffffd8 │ │ │ │ + ldr r0, [r7, #32] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub lr, r3, #28 │ │ │ │ + stm lr, {r0, r1, sl} │ │ │ │ + str r8, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str r9, [r3, #-36] @ 0xffffffdc │ │ │ │ + tst r2, #3 │ │ │ │ + beq b3288 <__cxa_atexit@plt+0xa65fc> │ │ │ │ + mov r7, r2 │ │ │ │ + b b32b4 <__cxa_atexit@plt+0xa6628> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ aea9c <__cxa_atexit@plt+0xa1e10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq pc, sp, #252, 8 @ 0xfc000000 │ │ │ │ - rsceq pc, sp, #204, 8 @ 0xcc000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + tsteq r0, #224, 24 @ 0xe000 │ │ │ │ + rsceq r9, sp, #152, 22 @ 0x26000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq aeaf4 <__cxa_atexit@plt+0xa1e68> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne aeb10 <__cxa_atexit@plt+0xa1e84> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - cmp r6, #3 │ │ │ │ - bne aeb2c <__cxa_atexit@plt+0xa1ea0> │ │ │ │ - ldr r7, [pc, #156] @ aeb7c <__cxa_atexit@plt+0xa1ef0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #148] @ aeb80 <__cxa_atexit@plt+0xa1ef4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #176 @ 0xb0 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b34a8 <__cxa_atexit@plt+0xa681c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r9, [r7, #19] │ │ │ │ + ldr r8, [r7, #23] │ │ │ │ + ldr sl, [r7, #27] │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + ldr r1, [r7, #67] @ 0x43 │ │ │ │ + str r1, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [r7, #71] @ 0x47 │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [r7, #75] @ 0x4b │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [r7, #79] @ 0x4f │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ + ldr r1, [r7, #83] @ 0x53 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + ldr r1, [r7, #87] @ 0x57 │ │ │ │ + str r1, [sp, #28] │ │ │ │ + ldr r1, [r7, #91] @ 0x5b │ │ │ │ + str r1, [sp, #24] │ │ │ │ + ldr r1, [r7, #95] @ 0x5f │ │ │ │ + str r1, [sp, #20] │ │ │ │ + str fp, [sp, #48] @ 0x30 │ │ │ │ + ldr fp, [r7, #35] @ 0x23 │ │ │ │ + ldr ip, [r7, #39] @ 0x27 │ │ │ │ + ldr r1, [r7, #43] @ 0x2b │ │ │ │ + ldr r0, [r7, #47] @ 0x2f │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr lr, [r7, #51] @ 0x33 │ │ │ │ + ldr r7, [r7, #59] @ 0x3b │ │ │ │ + ldr r4, [pc, #340] @ b34b4 <__cxa_atexit@plt+0xa6828> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r7, [r3, #136] @ 0x88 │ │ │ │ + ldr r4, [pc, #324] @ b34b8 <__cxa_atexit@plt+0xa682c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r4, r4, #3 │ │ │ │ + str r4, [r3, #132] @ 0x84 │ │ │ │ + str lr, [r3, #128] @ 0x80 │ │ │ │ + str r0, [r3, #124] @ 0x7c │ │ │ │ + str r1, [r3, #120] @ 0x78 │ │ │ │ + str ip, [r3, #116] @ 0x74 │ │ │ │ + sub r7, r6, #106 @ 0x6a │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + str r4, [r3, #84] @ 0x54 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r4, [r3, #88] @ 0x58 │ │ │ │ + ldr r4, [sp] │ │ │ │ + str r4, [r3, #92] @ 0x5c │ │ │ │ + str r9, [r3, #96] @ 0x60 │ │ │ │ + str r8, [r3, #100] @ 0x64 │ │ │ │ + str r7, [r3, #104] @ 0x68 │ │ │ │ + str r2, [r3, #108] @ 0x6c │ │ │ │ + str fp, [r3, #112] @ 0x70 │ │ │ │ + sub fp, r6, #119 @ 0x77 │ │ │ │ + ldr sl, [pc, #244] @ b34bc <__cxa_atexit@plt+0xa6830> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + ldr r8, [pc, #216] @ b34c0 <__cxa_atexit@plt+0xa6834> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov lr, r3 │ │ │ │ + str r8, [lr, #12]! │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r4, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str ip, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str sl, [r3, #52] @ 0x34 │ │ │ │ + ldr r1, [pc, #164] @ b34c4 <__cxa_atexit@plt+0xa6838> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + str lr, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [pc, #152] @ b34c8 <__cxa_atexit@plt+0xa683c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + str fp, [r3, #68] @ 0x44 │ │ │ │ + str r3, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [pc, #136] @ b34cc <__cxa_atexit@plt+0xa6840> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r4, [sp, #44] @ 0x2c │ │ │ │ + str r4, [r3, #148] @ 0x94 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + str r4, [r3, #152] @ 0x98 │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + str r4, [r3, #156] @ 0x9c │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + str r4, [r3, #160] @ 0xa0 │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + str r4, [r3, #164] @ 0xa4 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + str r4, [r3, #168] @ 0xa8 │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + str r4, [r3, #172] @ 0xac │ │ │ │ + ldr r4, [sp, #52] @ 0x34 │ │ │ │ + str r4, [r3, #144] @ 0x90 │ │ │ │ + str r7, [r3, #140] @ 0x8c │ │ │ │ + sub r7, r6, #95 @ 0x5f │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr fp, [sp, #48] @ 0x30 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #120] @ aeb74 <__cxa_atexit@plt+0xa1ee8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #112] @ aeb78 <__cxa_atexit@plt+0xa1eec> │ │ │ │ + mov r3, #176 @ 0xb0 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff17c │ │ │ │ + rsceq r9, sp, #24 │ │ │ │ + tsteq r0, #44, 26 @ 0xb00 │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + rsceq r8, sp, #96, 28 @ 0x600 │ │ │ │ + tsteq r0, #252, 20 @ 0xfc000 │ │ │ │ + tsteq r0, #164, 30 @ 0x290 │ │ │ │ + rsceq r9, sp, #108, 18 @ 0x1b0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b3580 <__cxa_atexit@plt+0xa68f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b358c <__cxa_atexit@plt+0xa6900> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr ip, [r7, #19] │ │ │ │ + ldr r0, [r7, #23] │ │ │ │ + str r0, [sp] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr fp, [r7, #27] │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + str r0, [sp, #8] │ │ │ │ + ldr r0, [pc, #100] @ b359c <__cxa_atexit@plt+0xa6910> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr lr, [pc, #96] @ b35a0 <__cxa_atexit@plt+0xa6914> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + str r5, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ + ldr r5, [sp] │ │ │ │ + str r5, [r3, #32] │ │ │ │ + str fp, [r3, #36] @ 0x24 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b 3f3944 <__cxa_atexit@plt+0x3e6cb8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ aeb6c <__cxa_atexit@plt+0xa1ee0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #76] @ aeb70 <__cxa_atexit@plt+0xa1ee4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc aeb60 <__cxa_atexit@plt+0xa1ed4> │ │ │ │ - ldr r3, [pc, #64] @ aeb84 <__cxa_atexit@plt+0xa1ef8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #60] @ aeb88 <__cxa_atexit@plt+0xa1efc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r3, #12 │ │ │ │ + tsteq r0, #84, 26 @ 0x1500 │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + rsceq r9, sp, #152, 16 @ 0x980000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b3674 <__cxa_atexit@plt+0xa69e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b3680 <__cxa_atexit@plt+0xa69f4> │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r7, #23] │ │ │ │ + ldr r9, [r7, #27] │ │ │ │ + str r4, [sp] │ │ │ │ + ldr lr, [r7, #31] │ │ │ │ + sub sl, r6, #31 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r4, [pc, #124] @ b3690 <__cxa_atexit@plt+0xa6a04> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r5, #-12] │ │ │ │ + ldr r4, [pc, #116] @ b3694 <__cxa_atexit@plt+0xa6a08> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r3, #4]! │ │ │ │ + ldr r4, [pc, #108] @ b3698 <__cxa_atexit@plt+0xa6a0c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r0, r8, lr} │ │ │ │ + str r4, [r3, #20] │ │ │ │ + str fp, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r0, r8, ip} │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ + str r5, [r3, #44] @ 0x2c │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + str r5, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b 3f394c <__cxa_atexit@plt+0x3e6cc0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - rsceq pc, sp, #16, 8 @ 0x10000000 │ │ │ │ - rsceq pc, sp, #4, 8 @ 0x4000000 │ │ │ │ - rsceq pc, sp, #64, 8 @ 0x40000000 │ │ │ │ - rsceq pc, sp, #52, 8 @ 0x34000000 │ │ │ │ - rsceq pc, sp, #112, 8 @ 0x70000000 │ │ │ │ - rsceq pc, sp, #100, 8 @ 0x64000000 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - sbcseq r3, r0, #2560 @ 0xa00 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + tsteq r0, #0, 28 │ │ │ │ + @ instruction: 0xffffedfc │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #32] @ aebc0 <__cxa_atexit@plt+0xa1f34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ aebc4 <__cxa_atexit@plt+0xa1f38> │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b36f0 <__cxa_atexit@plt+0xa6a64> │ │ │ │ + ldr r8, [pc, #64] @ b36f8 <__cxa_atexit@plt+0xa6a6c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #60] @ b36fc <__cxa_atexit@plt+0xa6a70> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r2, [pc, #48] @ b3700 <__cxa_atexit@plt+0xa6a74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #20] @ aebc8 <__cxa_atexit@plt+0xa1f3c> │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r0, r1, r2, r7} │ │ │ │ + ldr r0, [pc, #36] @ b3704 <__cxa_atexit@plt+0xa6a78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + add r9, lr, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsceq r8, sp, #244, 22 @ 0x3d000 │ │ │ │ + tsteq r0, #88, 16 @ 0x580000 │ │ │ │ + tsteq r0, #88, 16 @ 0x580000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b3734 <__cxa_atexit@plt+0xa6aa8> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [pc, #20] @ b3740 <__cxa_atexit@plt+0xa6ab4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq pc, sp, #120, 8 @ 0x78000000 │ │ │ │ - tsteq r0, #160, 16 @ 0xa00000 │ │ │ │ - tsteq r0, #168, 16 @ 0xa80000 │ │ │ │ - rsceq pc, sp, #84, 8 @ 0x54000000 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aec1c <__cxa_atexit@plt+0xa1f90> │ │ │ │ - ldr r3, [pc, #60] @ aec2c <__cxa_atexit@plt+0xa1fa0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [sl, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aec14 <__cxa_atexit@plt+0xa1f88> │ │ │ │ - b aec40 <__cxa_atexit@plt+0xa1fb4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 3f3944 <__cxa_atexit@plt+0x3e6cb8> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + tsteq r0, #96, 22 @ 0x18000 │ │ │ │ + rsceq r9, sp, #44, 14 @ 0xb00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b38b0 <__cxa_atexit@plt+0xa6c24> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #160 @ 0xa0 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc b38bc <__cxa_atexit@plt+0xa6c30> │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr fp, [pc, #332] @ b38cc <__cxa_atexit@plt+0xa6c40> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #15] │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + str r4, [sp] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr lr, [r7, #23] │ │ │ │ + ldr r4, [r7, #27] │ │ │ │ + str fp, [r3, #4]! │ │ │ │ + str lr, [r3, #152] @ 0x98 │ │ │ │ + str r1, [r3, #136] @ 0x88 │ │ │ │ + sub r1, r6, #62 @ 0x3e │ │ │ │ + str r1, [r3, #116] @ 0x74 │ │ │ │ + str r8, [r3, #148] @ 0x94 │ │ │ │ + str r8, [r3, #128] @ 0x80 │ │ │ │ + str sl, [r3, #124] @ 0x7c │ │ │ │ + str r0, [r3, #112] @ 0x70 │ │ │ │ + ldr r2, [pc, #252] @ b38d0 <__cxa_atexit@plt+0xa6c44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str ip, [r3, #108] @ 0x6c │ │ │ │ + ldr r1, [pc, #244] @ b38d4 <__cxa_atexit@plt+0xa6c48> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #104] @ 0x68 │ │ │ │ + sub r2, r6, #74 @ 0x4a │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ + add r2, r1, #1 │ │ │ │ + str r2, [r3, #96] @ 0x60 │ │ │ │ + sub ip, r6, #86 @ 0x56 │ │ │ │ + ldr r1, [pc, #216] @ b38d8 <__cxa_atexit@plt+0xa6c4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #208] @ b38dc <__cxa_atexit@plt+0xa6c50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #204] @ b38e0 <__cxa_atexit@plt+0xa6c54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr fp, [pc, #200] @ b38e4 <__cxa_atexit@plt+0xa6c58> │ │ │ │ + add fp, pc, fp │ │ │ │ + str r4, [r3, #24] │ │ │ │ + ldr sl, [pc, #192] @ b38e8 <__cxa_atexit@plt+0xa6c5c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + ldr r4, [pc, #172] @ b38ec <__cxa_atexit@plt+0xa6c60> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r2, [r3, #132] @ 0x84 │ │ │ │ + mov r2, r3 │ │ │ │ + str fp, [r2, #32]! │ │ │ │ + mov fp, r3 │ │ │ │ + str sl, [fp, #44]! @ 0x2c │ │ │ │ + ldr sl, [pc, #148] @ b38f0 <__cxa_atexit@plt+0xa6c64> │ │ │ │ + add sl, pc, sl │ │ │ │ + str fp, [r3, #120] @ 0x78 │ │ │ │ + mov lr, r3 │ │ │ │ + str r4, [lr, #56]! @ 0x38 │ │ │ │ + str fp, [r3, #64] @ 0x40 │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ + str lr, [r3, #72] @ 0x48 │ │ │ │ + str r1, [r3, #76] @ 0x4c │ │ │ │ + add lr, r3, #80 @ 0x50 │ │ │ │ + stm lr, {r0, r2, ip} │ │ │ │ + str r0, [r3, #92] @ 0x5c │ │ │ │ + str r3, [r3, #156] @ 0x9c │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str sl, [r3, #140]! @ 0x8c │ │ │ │ + sub r4, r6, #51 @ 0x33 │ │ │ │ + ldr r2, [pc, #80] @ b38f4 <__cxa_atexit@plt+0xa6c68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r3, r4} │ │ │ │ + ldm sp, {r4, r5, fp} │ │ │ │ + b 3f394c <__cxa_atexit@plt+0x3e6cc0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aec30 <__cxa_atexit@plt+0xa1fa4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #160 @ 0xa0 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq pc, sp, #36, 8 @ 0x24000000 │ │ │ │ - rsceq pc, sp, #240, 6 @ 0xc0000003 │ │ │ │ + @ instruction: 0xffffe558 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + rsceq r8, sp, #184, 18 @ 0x2e0000 │ │ │ │ + tsteq r0, #144, 14 @ 0x2400000 │ │ │ │ + @ instruction: 0xffffe59c │ │ │ │ + tsteq r0, #24, 14 @ 0x600000 │ │ │ │ + @ instruction: 0xffffe638 │ │ │ │ + @ instruction: 0xffffe828 │ │ │ │ + @ instruction: 0xffffe8bc │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + tsteq r0, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b3978 <__cxa_atexit@plt+0xa6cec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b3980 <__cxa_atexit@plt+0xa6cf4> │ │ │ │ + ldr r1, [pc, #104] @ b3994 <__cxa_atexit@plt+0xa6d08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + cmp r2, #8 │ │ │ │ + bge b3950 <__cxa_atexit@plt+0xa6cc4> │ │ │ │ + ldr r7, [pc, #84] @ b3998 <__cxa_atexit@plt+0xa6d0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + sub r2, r2, #7 │ │ │ │ + ldr r0, [pc, #56] @ b399c <__cxa_atexit@plt+0xa6d10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #7 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ + mov r6, r3 │ │ │ │ + b b3988 <__cxa_atexit@plt+0xa6cfc> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + tsteq r0, #252, 10 @ 0x3f000000 │ │ │ │ + tsteq r0, #168, 18 @ 0x2a0000 │ │ │ │ + tsteq r0, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b3a20 <__cxa_atexit@plt+0xa6d94> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b3a28 <__cxa_atexit@plt+0xa6d9c> │ │ │ │ + ldr r1, [pc, #104] @ b3a3c <__cxa_atexit@plt+0xa6db0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + cmp r2, #8 │ │ │ │ + bge b39f8 <__cxa_atexit@plt+0xa6d6c> │ │ │ │ + ldr r7, [pc, #84] @ b3a40 <__cxa_atexit@plt+0xa6db4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + sub r2, r2, #7 │ │ │ │ + ldr r0, [pc, #56] @ b3a44 <__cxa_atexit@plt+0xa6db8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #7 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ + mov r6, r3 │ │ │ │ + b b3a30 <__cxa_atexit@plt+0xa6da4> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + tsteq r0, #84, 10 @ 0x15000000 │ │ │ │ + tsteq r0, #0, 18 │ │ │ │ + tsteq r0, #72, 10 @ 0x12000000 │ │ │ │ + rsceq r9, sp, #176, 6 @ 0xc0000002 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #56 @ 0x38 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #68] @ b3aac <__cxa_atexit@plt+0xa6e20> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls lr, [pc, #64] @ b3ab0 <__cxa_atexit@plt+0xa6e24> │ │ │ │ + addls lr, pc, lr │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + ldrls r0, [r7, #12] │ │ │ │ + ldrls r3, [r7, #16] │ │ │ │ + strls r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldrls r2, [pc, #44] @ b3ab4 <__cxa_atexit@plt+0xa6e28> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + strls r1, [r5, #4] │ │ │ │ + strls r0, [r5, #8] │ │ │ │ + strls r3, [r5, #12] │ │ │ │ + strls r2, [r5, #16] │ │ │ │ + strls r7, [r5, #20] │ │ │ │ + ldrls r0, [pc, #20] @ b3ab8 <__cxa_atexit@plt+0xa6e2c> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, lr │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + rsceq r8, sp, #88, 16 @ 0x580000 │ │ │ │ + tsteq r0, #160, 8 @ 0xa0000000 │ │ │ │ + rsceq r8, sp, #36, 16 @ 0x240000 │ │ │ │ + rsceq r8, sp, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq aecdc <__cxa_atexit@plt+0xa2050> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [pc, #188] @ aed14 <__cxa_atexit@plt+0xa2088> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #84] @ b3b30 <__cxa_atexit@plt+0xa6ea4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq aecf0 <__cxa_atexit@plt+0xa2064> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt aecfc <__cxa_atexit@plt+0xa2070> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #120] @ aed18 <__cxa_atexit@plt+0xa208c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne aeca4 <__cxa_atexit@plt+0xa2018> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #92] @ aed1c <__cxa_atexit@plt+0xa2090> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne aecd0 <__cxa_atexit@plt+0xa2044> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r8, fp │ │ │ │ - b aee14 <__cxa_atexit@plt+0xa2188> │ │ │ │ - ldr r7, [pc, #64] @ aed24 <__cxa_atexit@plt+0xa2098> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ + beq b3b24 <__cxa_atexit@plt+0xa6e98> │ │ │ │ + ldr r3, [pc, #52] @ b3b34 <__cxa_atexit@plt+0xa6ea8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r8, [r5, #12] │ │ │ │ + cmp sl, #7 │ │ │ │ + movge sl, #7 │ │ │ │ + b 1abbcb8 <__cxa_atexit@plt+0x1aaf02c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ aed20 <__cxa_atexit@plt+0xa2094> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r0, #92, 12 @ 0x5c00000 │ │ │ │ - tsteq r0, #76, 6 @ 0x30000001 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r0, #24, 12 @ 0x1800000 │ │ │ │ - rsceq pc, sp, #252, 4 @ 0xc000000f │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + rsceq r8, sp, #52, 14 @ 0xd00000 │ │ │ │ + andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt aed9c <__cxa_atexit@plt+0xa2110> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #84] @ aedb0 <__cxa_atexit@plt+0xa2124> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne aed60 <__cxa_atexit@plt+0xa20d4> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #56] @ aedb4 <__cxa_atexit@plt+0xa2128> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne aed8c <__cxa_atexit@plt+0xa2100> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b aee14 <__cxa_atexit@plt+0xa2188> │ │ │ │ - ldr r3, [pc, #20] @ aedb8 <__cxa_atexit@plt+0xa212c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r3, [pc, #24] @ b3b70 <__cxa_atexit@plt+0xa6ee4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - tsteq r0, #160, 10 @ 0x28000000 │ │ │ │ - tsteq r0, #144, 4 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + cmp sl, #7 │ │ │ │ + movge sl, #7 │ │ │ │ + b 1abbcb8 <__cxa_atexit@plt+0x1aaf02c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq pc, sp, #104, 4 @ 0x80000006 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ aedf4 <__cxa_atexit@plt+0xa2168> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aedec <__cxa_atexit@plt+0xa2160> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b aee14 <__cxa_atexit@plt+0xa2188> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq pc, sp, #44, 4 @ 0xc0000002 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b aee14 <__cxa_atexit@plt+0xa2188> │ │ │ │ - mov ip, r8 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + andeq r1, r0, r8, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5], #-12 │ │ │ │ + b b3b90 <__cxa_atexit@plt+0xa6f04> │ │ │ │ + andeq r8, r0, fp, asr #29 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #32 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc af0e4 <__cxa_atexit@plt+0xa2458> │ │ │ │ - ldr fp, [r7, #11] │ │ │ │ - cmp fp, #1 │ │ │ │ - blt aeef0 <__cxa_atexit@plt+0xa2264> │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp sl, fp │ │ │ │ - ble aef24 <__cxa_atexit@plt+0xa2298> │ │ │ │ - sub sl, sl, fp │ │ │ │ - str sl, [r6, #8]! │ │ │ │ - ldr r3, [pc, #676] @ af104 <__cxa_atexit@plt+0xa2478> │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b3c3c <__cxa_atexit@plt+0xa6fb0> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr sl, [r5, #28] │ │ │ │ + cmp sl, r2 │ │ │ │ + bne b3c00 <__cxa_atexit@plt+0xa6f74> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r8, [r5, #44] @ 0x2c │ │ │ │ + cmp r8, r2 │ │ │ │ + bne b3c0c <__cxa_atexit@plt+0xa6f80> │ │ │ │ + add r9, r6, #4 │ │ │ │ + ldr lr, [pc, #140] @ b3c58 <__cxa_atexit@plt+0xa6fcc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #136] @ b3c5c <__cxa_atexit@plt+0xa6fd0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #40]! @ 0x28 │ │ │ │ + sub r2, r5, #24 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f3944 <__cxa_atexit@plt+0x3e6cb8> │ │ │ │ + ldr r7, [r5, #40] @ 0x28 │ │ │ │ + add r5, r5, #48 @ 0x30 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r1, [pc, #80] @ b3c64 <__cxa_atexit@plt+0xa6fd8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r9, [r5, #32] │ │ │ │ + sub r3, r3, #13 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r6, #8]! │ │ │ │ + ldr r3, [pc, #52] @ b3c68 <__cxa_atexit@plt+0xa6fdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #-4] │ │ │ │ - mov r0, #0 │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - sub lr, r9, #27 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne aee78 <__cxa_atexit@plt+0xa21ec> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r9, [pc, #628] @ af108 <__cxa_atexit@plt+0xa247c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - cmp r3, r9 │ │ │ │ - bne aeeac <__cxa_atexit@plt+0xa2220> │ │ │ │ - mov r0, r4 │ │ │ │ - mov fp, ip │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - mov ip, fp │ │ │ │ - cmp sl, #0 │ │ │ │ - bgt af0d8 <__cxa_atexit@plt+0xa244c> │ │ │ │ - mov r1, #0 │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #576] @ af10c <__cxa_atexit@plt+0xa2480> │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + ldr r6, [pc, #28] @ b3c60 <__cxa_atexit@plt+0xa6fd4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + tsteq r0, #184, 12 @ 0xb800000 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + tsteq r0, #28, 6 @ 0x70000000 │ │ │ │ + andeq r1, r0, r8, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b3cd0 <__cxa_atexit@plt+0xa7044> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b3cdc <__cxa_atexit@plt+0xa7050> │ │ │ │ + ldr lr, [pc, #84] @ b3cec <__cxa_atexit@plt+0xa7060> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ b3cf0 <__cxa_atexit@plt+0xa7064> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r1, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne aeed0 <__cxa_atexit@plt+0xa2244> │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmp r3, r9 │ │ │ │ - beq af0c4 <__cxa_atexit@plt+0xa2438> │ │ │ │ - b af0d8 <__cxa_atexit@plt+0xa244c> │ │ │ │ - ldr r7, [pc, #560] @ af128 <__cxa_atexit@plt+0xa249c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #556] @ af12c <__cxa_atexit@plt+0xa24a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #548] @ af130 <__cxa_atexit@plt+0xa24a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r8, r7, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #452] @ af110 <__cxa_atexit@plt+0xa2484> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #129 @ 0x81 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne aef50 <__cxa_atexit@plt+0xa22c4> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr lr, [pc, #424] @ af114 <__cxa_atexit@plt+0xa2488> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - cmp r3, lr │ │ │ │ - bne aef94 <__cxa_atexit@plt+0xa2308> │ │ │ │ - mov r0, r4 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - mov r8, ip │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr lr, [pc, #396] @ af118 <__cxa_atexit@plt+0xa248c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov ip, r8 │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - cmp sl, #1 │ │ │ │ - blt af03c <__cxa_atexit@plt+0xa23b0> │ │ │ │ - cmp sl, fp │ │ │ │ - bge af08c <__cxa_atexit@plt+0xa2400> │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r8, [pc, #364] @ af11c <__cxa_atexit@plt+0xa2490> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r7, fp, sl │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - add r2, r0, sl │ │ │ │ - str r8, [r6, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str fp, [r6, #8] │ │ │ │ + str r1, [r5, #28]! │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - mov r1, #0 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - sub r1, r9, #27 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r1, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne aefe4 <__cxa_atexit@plt+0xa2358> │ │ │ │ - ldr r3, [r7] │ │ │ │ - cmp r3, lr │ │ │ │ - bne af014 <__cxa_atexit@plt+0xa2388> │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r7, ip │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - mov ip, r7 │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str fp, [r6, #24] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r7, r9, #11 │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, ip │ │ │ │ - bx r0 │ │ │ │ - mov r1, #0 │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r1, [r3] │ │ │ │ - strex r1, r7, [r3] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne af04c <__cxa_atexit@plt+0xa23c0> │ │ │ │ - ldr r7, [r8] │ │ │ │ - cmp r7, lr │ │ │ │ - bne af07c <__cxa_atexit@plt+0xa23f0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r7, ip │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [pc, #160] @ af124 <__cxa_atexit@plt+0xa2498> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b af0d8 <__cxa_atexit@plt+0xa244c> │ │ │ │ - mov r1, #0 │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #124] @ af120 <__cxa_atexit@plt+0xa2494> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r1, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne af0a8 <__cxa_atexit@plt+0xa241c> │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmp r3, lr │ │ │ │ - bne af0d8 <__cxa_atexit@plt+0xa244c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r8, ip │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - mov ip, r8 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov fp, ip │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f3944 <__cxa_atexit@plt+0x3e6cb8> │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffc64 │ │ │ │ + tsteq r0, #236, 10 @ 0x3b000000 │ │ │ │ + rsceq r9, sp, #0, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b3d64 <__cxa_atexit@plt+0xa70d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b3d70 <__cxa_atexit@plt+0xa70e4> │ │ │ │ + ldr lr, [pc, #84] @ b3d80 <__cxa_atexit@plt+0xa70f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr sl, [pc, #68] @ b3d84 <__cxa_atexit@plt+0xa70f8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f394c <__cxa_atexit@plt+0x3e6cc0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #72] @ af134 <__cxa_atexit@plt+0xa24a8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #32 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, ip │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #112, 4 │ │ │ │ - tsteq r0, #120, 2 │ │ │ │ - tsteq r0, #48, 8 @ 0x30000000 │ │ │ │ - tsteq r0, #184 @ 0xb8 │ │ │ │ - tsteq r0, #160 @ 0xa0 │ │ │ │ - tsteq r0, #128 @ 0x80 │ │ │ │ - tsteq r0, #180, 30 @ 0x2d0 │ │ │ │ - tsteq r0, #88, 4 @ 0x80000005 │ │ │ │ - tsteq r0, #120, 4 @ 0x80000007 │ │ │ │ - rsceq pc, sp, #32, 2 │ │ │ │ - tsteq r0, #72, 10 @ 0x12000000 │ │ │ │ - tsteq r0, #80, 10 @ 0x14000000 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq lr, sp, #236, 28 @ 0xec0 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b aee14 <__cxa_atexit@plt+0xa2188> │ │ │ │ - rsceq lr, sp, #232, 28 @ 0xe80 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + tsteq r0, #212, 12 @ 0xd400000 │ │ │ │ + rsceq r9, sp, #96 @ 0x60 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi af1e4 <__cxa_atexit@plt+0xa2558> │ │ │ │ - ldr r3, [pc, #140] @ af204 <__cxa_atexit@plt+0xa2578> │ │ │ │ + bhi b3e18 <__cxa_atexit@plt+0xa718c> │ │ │ │ + ldr lr, [pc, #120] @ b3e24 <__cxa_atexit@plt+0xa7198> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + ldr lr, [pc, #92] @ b3e28 <__cxa_atexit@plt+0xa719c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + add r1, r2, #8 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r3, [r2, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b3e0c <__cxa_atexit@plt+0xa7180> │ │ │ │ + ldr r3, [pc, #64] @ b3e2c <__cxa_atexit@plt+0xa71a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq af1cc <__cxa_atexit@plt+0xa2540> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi af1f4 <__cxa_atexit@plt+0xa2568> │ │ │ │ - ldr r3, [pc, #96] @ af208 <__cxa_atexit@plt+0xa257c> │ │ │ │ + ldr r8, [pc, #60] @ b3e30 <__cxa_atexit@plt+0xa71a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #56] @ b3e34 <__cxa_atexit@plt+0xa71a8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + tsteq r0, #92, 2 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + rsceq r8, sp, #120, 20 @ 0x78000 │ │ │ │ + rsceq r8, sp, #240, 8 @ 0xf0000000 │ │ │ │ + rsceq r8, sp, #176, 30 @ 0x2c0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ b3e6c <__cxa_atexit@plt+0xa71e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [sl, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - str r9, [r5, #12] │ │ │ │ + ldr r8, [pc, #28] @ b3e70 <__cxa_atexit@plt+0xa71e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #24] @ b3e74 <__cxa_atexit@plt+0xa71e8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f37b4 <__cxa_atexit@plt+0x3e6b28> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r8, sp, #24, 20 @ 0x18000 │ │ │ │ + rsceq r8, sp, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b3ea4 <__cxa_atexit@plt+0xa7218> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r2, [pc, #100] @ b3f00 <__cxa_atexit@plt+0xa7274> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 3f3944 <__cxa_atexit@plt+0x3e6cb8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b3ef0 <__cxa_atexit@plt+0xa7264> │ │ │ │ + ldr r2, [pc, #72] @ b3f04 <__cxa_atexit@plt+0xa7278> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #68] @ b3f08 <__cxa_atexit@plt+0xa727c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmib r5, {r0, r7} │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + tsteq r0, #240, 6 @ 0xc0000003 │ │ │ │ + rsceq r8, sp, #232, 28 @ 0xe80 │ │ │ │ + tsteq r0, #84, 12 @ 0x5400000 │ │ │ │ + rsceq r8, sp, #124, 30 @ 0x1f0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b406c <__cxa_atexit@plt+0xa73e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #152 @ 0x98 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b4078 <__cxa_atexit@plt+0xa73ec> │ │ │ │ + ldr r1, [pc, #328] @ b4088 <__cxa_atexit@plt+0xa73fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #320] @ b408c <__cxa_atexit@plt+0xa7400> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r7, #20] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ + ldr lr, [r7, #28] │ │ │ │ + ldr r0, [r7, #32] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub r1, r6, #67 @ 0x43 │ │ │ │ + str r1, [r3, #124] @ 0x7c │ │ │ │ + ldr r1, [pc, #264] @ b4090 <__cxa_atexit@plt+0xa7404> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #112] @ 0x70 │ │ │ │ + str r8, [r3, #144] @ 0x90 │ │ │ │ + str r8, [r3, #116] @ 0x74 │ │ │ │ + str fp, [r3, #100] @ 0x64 │ │ │ │ + sub ip, r6, #74 @ 0x4a │ │ │ │ + str lr, [r3, #140] @ 0x8c │ │ │ │ + ldr fp, [pc, #236] @ b4094 <__cxa_atexit@plt+0xa7408> │ │ │ │ + add fp, pc, fp │ │ │ │ + str r0, [r3, #148] @ 0x94 │ │ │ │ + str r2, [r3, #136] @ 0x88 │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str lr, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + mov r2, r3 │ │ │ │ + str fp, [r2, #40]! @ 0x28 │ │ │ │ + ldr lr, [pc, #180] @ b4098 <__cxa_atexit@plt+0xa740c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r3, #108] @ 0x6c │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r1, [pc, #168] @ b409c <__cxa_atexit@plt+0xa7410> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #20]! │ │ │ │ + str r2, [r3, #104] @ 0x68 │ │ │ │ + ldr fp, [pc, #156] @ b40a0 <__cxa_atexit@plt+0xa7414> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + mov r2, r3 │ │ │ │ + str fp, [r2, #60]! @ 0x3c │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #140] @ b40a4 <__cxa_atexit@plt+0xa7418> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ + str r2, [r3, #76] @ 0x4c │ │ │ │ + ldr r0, [pc, #128] @ b40a8 <__cxa_atexit@plt+0xa741c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ + str ip, [r3, #84] @ 0x54 │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r3, #88] @ 0x58 │ │ │ │ + str sl, [r3, #92] @ 0x5c │ │ │ │ + str r8, [r3, #96] @ 0x60 │ │ │ │ + str r3, [r3, #120] @ 0x78 │ │ │ │ + str lr, [r3, #128]! @ 0x80 │ │ │ │ + sub r2, r6, #35 @ 0x23 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r3, [pc, #80] @ b40ac <__cxa_atexit@plt+0xa7420> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r9 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 3f394c <__cxa_atexit@plt+0x3e6cc0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #152 @ 0x98 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffdbd8 │ │ │ │ + movweq pc, #65500 @ 0xffdc @ │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + @ instruction: 0xffffdc98 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + @ instruction: 0xffffdbb8 │ │ │ │ + tsteq r0, #48, 10 @ 0xc000000 │ │ │ │ + movweq pc, #65320 @ 0xff28 @ │ │ │ │ + @ instruction: 0xfffff728 │ │ │ │ + tsteq r0, #184, 6 @ 0xe0000002 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b413c <__cxa_atexit@plt+0xa74b0> │ │ │ │ + ldr lr, [pc, #120] @ b4144 <__cxa_atexit@plt+0xa74b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r3, [r7, #20] │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + ldr lr, [pc, #92] @ b4148 <__cxa_atexit@plt+0xa74bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + add r1, r2, #8 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r7, [r2, #20] │ │ │ │ + tst r3, #3 │ │ │ │ + beq b4124 <__cxa_atexit@plt+0xa7498> │ │ │ │ + ldr r2, [pc, #64] @ b414c <__cxa_atexit@plt+0xa74c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq af1dc <__cxa_atexit@plt+0xa2550> │ │ │ │ - b aec40 <__cxa_atexit@plt+0xa1fb4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + beq b4134 <__cxa_atexit@plt+0xa74a8> │ │ │ │ + b b418c <__cxa_atexit@plt+0xa7500> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ af210 <__cxa_atexit@plt+0xa2584> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ af20c <__cxa_atexit@plt+0xa2580> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + movweq pc, #65084 @ 0xfe3c @ │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ b4180 <__cxa_atexit@plt+0xa74f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq b4178 <__cxa_atexit@plt+0xa74ec> │ │ │ │ + b b418c <__cxa_atexit@plt+0xa7500> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffa94 │ │ │ │ - rsceq lr, sp, #76, 28 @ 0x4c0 │ │ │ │ - rsceq lr, sp, #100, 28 @ 0x640 │ │ │ │ - rsceq lr, sp, #44, 28 @ 0x2c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi af270 <__cxa_atexit@plt+0xa25e4> │ │ │ │ - ldr r3, [pc, #64] @ af284 <__cxa_atexit@plt+0xa25f8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #148] @ b4228 <__cxa_atexit@plt+0xa759c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [sl, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - stmdb r5, {r8, sl} │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq af268 <__cxa_atexit@plt+0xa25dc> │ │ │ │ - b aec40 <__cxa_atexit@plt+0xa1fb4> │ │ │ │ + beq b41d4 <__cxa_atexit@plt+0xa7548> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b4218 <__cxa_atexit@plt+0xa758c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r2, #145 @ 0x91 │ │ │ │ + orr r2, r2, #256 @ 0x100 │ │ │ │ + cmp r7, r2 │ │ │ │ + bne b41dc <__cxa_atexit@plt+0xa7550> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ af288 <__cxa_atexit@plt+0xa25fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r2, [pc, #72] @ b422c <__cxa_atexit@plt+0xa75a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #68] @ b4230 <__cxa_atexit@plt+0xa75a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmib r5, {r0, r7} │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + rsceq r8, sp, #168, 22 @ 0x2a000 │ │ │ │ + tsteq r0, #44, 6 @ 0xb0000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b42ac <__cxa_atexit@plt+0xa7620> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r2, #145 @ 0x91 │ │ │ │ + orr r2, r2, #256 @ 0x100 │ │ │ │ + cmp r7, r2 │ │ │ │ + bne b4274 <__cxa_atexit@plt+0xa75e8> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r2, [pc, #60] @ b42b8 <__cxa_atexit@plt+0xa762c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #56] @ b42bc <__cxa_atexit@plt+0xa7630> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmib r5, {r0, r7} │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r8, sp, #16, 22 @ 0x4000 │ │ │ │ + tsteq r0, #148, 4 @ 0x40000009 │ │ │ │ + rsceq r8, sp, #200, 22 @ 0x32000 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi b437c <__cxa_atexit@plt+0xa76f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #60 @ 0x3c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b4388 <__cxa_atexit@plt+0xa76fc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #160] @ b4398 <__cxa_atexit@plt+0xa770c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr ip, [r7, #20] │ │ │ │ + add r2, r7, #24 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str r6, [sp, #4] │ │ │ │ + str lr, [sp] │ │ │ │ + ldr lr, [r7, #36] @ 0x24 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr fp, [pc, #112] @ b439c <__cxa_atexit@plt+0xa7710> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str fp, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r6, [pc, #104] @ b43a0 <__cxa_atexit@plt+0xa7714> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3, #4]! │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + stm r6, {r0, r1, lr} │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ + ldr r6, [pc, #84] @ b43a4 <__cxa_atexit@plt+0xa7718> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + str r6, [r3, #36]! @ 0x24 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldm sp, {r5, r6, fp} │ │ │ │ + b 3f3b14 <__cxa_atexit@plt+0x3e6e88> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + movweq pc, #64560 @ 0xfc30 @ │ │ │ │ + tsteq r0, #232 @ 0xe8 │ │ │ │ + @ instruction: 0xfffffbdc │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + rsceq r8, sp, #252, 20 @ 0xfc000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r0, r5, #32 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi b4458 <__cxa_atexit@plt+0xa77cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b4464 <__cxa_atexit@plt+0xa77d8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r7, #11] │ │ │ │ + ldr r9, [r7, #15] │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + ldr r3, [r7, #23] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, r0 │ │ │ │ + ldr lr, [r7, #27] │ │ │ │ + ldr ip, [r7, #31] │ │ │ │ + ldr r0, [pc, #104] @ b4474 <__cxa_atexit@plt+0xa77e8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r2, {r0, r1, ip} │ │ │ │ + ldr r0, [pc, #96] @ b4478 <__cxa_atexit@plt+0xa77ec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub r2, r5, #32 │ │ │ │ + stm r2, {r0, r3, r4, lr} │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + ldr r5, [pc, #72] @ b447c <__cxa_atexit@plt+0xa77f0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r5, [pc, #64] @ b4480 <__cxa_atexit@plt+0xa77f4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #2 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 3f36dc <__cxa_atexit@plt+0x3e6a50> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9f8 │ │ │ │ - rsceq lr, sp, #208, 26 @ 0x3400 │ │ │ │ - rsceq lr, sp, #184, 26 @ 0x2e00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b af164 <__cxa_atexit@plt+0xa24d8> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi af30c <__cxa_atexit@plt+0xa2680> │ │ │ │ - ldr r7, [pc, #92] @ af320 <__cxa_atexit@plt+0xa2694> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq af2f8 <__cxa_atexit@plt+0xa266c> │ │ │ │ - ldr r2, [pc, #76] @ af324 <__cxa_atexit@plt+0xa2698> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffd6f8 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + movweq pc, #65492 @ 0xffd4 @ │ │ │ │ + tsteq r0, #84 @ 0x54 │ │ │ │ + rsceq r8, sp, #4, 20 @ 0x4000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b44f0 <__cxa_atexit@plt+0xa7864> │ │ │ │ + ldr r2, [pc, #80] @ b44fc <__cxa_atexit@plt+0xa7870> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq af304 <__cxa_atexit@plt+0xa2678> │ │ │ │ - ldr r3, [pc, #56] @ af328 <__cxa_atexit@plt+0xa269c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub lr, r5, #28 │ │ │ │ + ldm lr, {r8, r9, lr} │ │ │ │ + sub sl, r5, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + mov r7, r3 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + rsceq r8, sp, #164, 18 @ 0x290000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r0, r5, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi b4608 <__cxa_atexit@plt+0xa797c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #72 @ 0x48 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b4614 <__cxa_atexit@plt+0xa7988> │ │ │ │ + str r8, [sp] │ │ │ │ + ldr r8, [pc, #232] @ b4624 <__cxa_atexit@plt+0xa7998> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr r4, [r7, #12] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r4, [pc, #192] @ b4628 <__cxa_atexit@plt+0xa799c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + ldr r8, [pc, #184] @ b462c <__cxa_atexit@plt+0xa79a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub lr, r6, #42 @ 0x2a │ │ │ │ + sub r3, r6, #54 @ 0x36 │ │ │ │ + add r8, r8, #1 │ │ │ │ + ldr ip, [pc, #168] @ b4630 <__cxa_atexit@plt+0xa79a4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r1, [pc, #164] @ b4634 <__cxa_atexit@plt+0xa79a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str sl, [r2, #8] │ │ │ │ + str ip, [r2, #12] │ │ │ │ + str r9, [r2, #16] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str ip, [r2, #24] │ │ │ │ + str r8, [r2, #28] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + str r4, [r2, #36] @ 0x24 │ │ │ │ + ldr r1, [r5] │ │ │ │ + sub r3, r6, #31 │ │ │ │ + ldr r4, [sp] │ │ │ │ + str r4, [r2, #40] @ 0x28 │ │ │ │ + str sl, [r2, #44] @ 0x2c │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r4, [r2, #48] @ 0x30 │ │ │ │ + str lr, [r2, #52] @ 0x34 │ │ │ │ + str r2, [r2, #56] @ 0x38 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r4, [r2, #60] @ 0x3c │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + str r4, [r2, #64] @ 0x40 │ │ │ │ + str r1, [r2, #68] @ 0x44 │ │ │ │ + ldr r2, [pc, #68] @ b4638 <__cxa_atexit@plt+0xa79ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r8, [sp, #20] │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ af32c <__cxa_atexit@plt+0xa26a0> │ │ │ │ + @ instruction: 0xffffd3e0 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + rsceq r7, sp, #96, 24 @ 0x6000 │ │ │ │ + movweq pc, #63908 @ 0xf9a4 @ │ │ │ │ + movweq pc, #64000 @ 0xfa00 @ │ │ │ │ + movweq pc, #64664 @ 0xfc98 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b4690 <__cxa_atexit@plt+0xa7a04> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b4698 <__cxa_atexit@plt+0xa7a0c> │ │ │ │ + ldr r1, [pc, #68] @ b46b4 <__cxa_atexit@plt+0xa7a28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ b46b8 <__cxa_atexit@plt+0xa7a2c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1dffc98 <__cxa_atexit@plt+0x1df300c> │ │ │ │ + mov r6, r3 │ │ │ │ + b b46a0 <__cxa_atexit@plt+0xa7a14> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b46b0 <__cxa_atexit@plt+0xa7a24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq lr, sp, #76, 26 @ 0x1300 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ af36c <__cxa_atexit@plt+0xa26e0> │ │ │ │ + rsceq r8, sp, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xffffd1b8 │ │ │ │ + rsceq r8, sp, #236, 14 @ 0x3b00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b471c <__cxa_atexit@plt+0xa7a90> │ │ │ │ + ldr r2, [pc, #68] @ b4728 <__cxa_atexit@plt+0xa7a9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq af364 <__cxa_atexit@plt+0xa26d8> │ │ │ │ - ldr r3, [pc, #20] @ af370 <__cxa_atexit@plt+0xa26e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #64] @ b472c <__cxa_atexit@plt+0xa7aa0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ af38c <__cxa_atexit@plt+0xa2700> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xffffd1c0 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ b4750 <__cxa_atexit@plt+0xa7ac4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + rsceq r8, sp, #164, 12 @ 0xa400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ b4774 <__cxa_atexit@plt+0xa7ae8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3f3b1c <__cxa_atexit@plt+0x3e6e90> │ │ │ │ + rsceq r8, sp, #204, 14 @ 0x3300000 │ │ │ │ + rsceq r8, sp, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b47d0 <__cxa_atexit@plt+0xa7b44> │ │ │ │ + ldr r2, [pc, #64] @ b47d8 <__cxa_atexit@plt+0xa7b4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ b47dc <__cxa_atexit@plt+0xa7b50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ b47e0 <__cxa_atexit@plt+0xa7b54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #44] @ b47e4 <__cxa_atexit@plt+0xa7b58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3b24 <__cxa_atexit@plt+0x3e6e98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsceq r8, sp, #168, 14 @ 0x2a00000 │ │ │ │ + movweq pc, #63356 @ 0xf77c @ │ │ │ │ + movweq pc, #64896 @ 0xfd80 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc af3d0 <__cxa_atexit@plt+0xa2744> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ af3dc <__cxa_atexit@plt+0xa2750> │ │ │ │ + bcc b481c <__cxa_atexit@plt+0xa7b90> │ │ │ │ + ldr r2, [pc, #28] @ b4828 <__cxa_atexit@plt+0xa7b9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq pc, #63856 @ 0xf970 @ │ │ │ │ + rsceq r8, sp, #32, 14 @ 0x800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc b4874 <__cxa_atexit@plt+0xa7be8> │ │ │ │ + ldr r7, [pc, #52] @ b488c <__cxa_atexit@plt+0xa7c00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ b4890 <__cxa_atexit@plt+0xa7c04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r7, [pc, #24] @ b4894 <__cxa_atexit@plt+0xa7c08> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #100, 2 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + movweq pc, #64724 @ 0xfcd4 @ │ │ │ │ + rsceq r8, sp, #236, 12 @ 0xec00000 │ │ │ │ + rsceq r8, sp, #180, 12 @ 0xb400000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi af450 <__cxa_atexit@plt+0xa27c4> │ │ │ │ - ldr r7, [pc, #96] @ af464 <__cxa_atexit@plt+0xa27d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq af438 <__cxa_atexit@plt+0xa27ac> │ │ │ │ - ldr r7, [pc, #80] @ af468 <__cxa_atexit@plt+0xa27dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq af444 <__cxa_atexit@plt+0xa27b8> │ │ │ │ - ldr r7, [pc, #64] @ af46c <__cxa_atexit@plt+0xa27e0> │ │ │ │ + bhi b48dc <__cxa_atexit@plt+0xa7c50> │ │ │ │ + ldr r3, [pc, #48] @ b48f8 <__cxa_atexit@plt+0xa7c6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ b48fc <__cxa_atexit@plt+0xa7c70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3f3b24 <__cxa_atexit@plt+0x3e6e98> │ │ │ │ + ldr r7, [pc, #28] @ b4900 <__cxa_atexit@plt+0xa7c74> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r8, sp, #120, 12 @ 0x7800000 │ │ │ │ + rsceq r8, sp, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b4938 <__cxa_atexit@plt+0xa7cac> │ │ │ │ + ldr r2, [pc, #28] @ b4944 <__cxa_atexit@plt+0xa7cb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq pc, #63572 @ 0xf854 @ │ │ │ │ + rsceq r8, sp, #40, 12 @ 0x2800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b49a0 <__cxa_atexit@plt+0xa7d14> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b4998 <__cxa_atexit@plt+0xa7d0c> │ │ │ │ + ldr r3, [pc, #44] @ b49a8 <__cxa_atexit@plt+0xa7d1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ b49ac <__cxa_atexit@plt+0xa7d20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f3b2c <__cxa_atexit@plt+0x3e6ea0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ af470 <__cxa_atexit@plt+0xa27e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r8, sp, #244, 10 @ 0x3d000000 │ │ │ │ + movweq pc, #62880 @ 0xf5a0 @ │ │ │ │ + rsceq r8, sp, #208, 10 @ 0x34000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi b4a1c <__cxa_atexit@plt+0xa7d90> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b4a14 <__cxa_atexit@plt+0xa7d88> │ │ │ │ + ldr r7, [pc, #64] @ b4a24 <__cxa_atexit@plt+0xa7d98> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r3, [pc, #60] @ b4a28 <__cxa_atexit@plt+0xa7d9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ b4a2c <__cxa_atexit@plt+0xa7da0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ b4a30 <__cxa_atexit@plt+0xa7da4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - rsceq lr, sp, #8, 24 @ 0x800 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r8, sp, #164, 10 @ 0x29000000 │ │ │ │ + movweq pc, #62776 @ 0xf538 @ │ │ │ │ + movweq pc, #64324 @ 0xfb44 @ │ │ │ │ + movweq pc, #64304 @ 0xfb30 @ │ │ │ │ + rsceq r8, sp, #88, 10 @ 0x16000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #104] @ af4f0 <__cxa_atexit@plt+0xa2864> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - uxtb r3, r8 │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - bls af4e4 <__cxa_atexit@plt+0xa2858> │ │ │ │ - ldr r7, [pc, #84] @ af4f4 <__cxa_atexit@plt+0xa2868> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - cmp r3, #58 @ 0x3a │ │ │ │ - bcc af4e8 <__cxa_atexit@plt+0xa285c> │ │ │ │ - cmp r3, #65 @ 0x41 │ │ │ │ - bcc af4e4 <__cxa_atexit@plt+0xa2858> │ │ │ │ - cmp r3, #71 @ 0x47 │ │ │ │ - bcc af4e8 <__cxa_atexit@plt+0xa285c> │ │ │ │ - cmp r3, #97 @ 0x61 │ │ │ │ - mov r7, r2 │ │ │ │ - bcc af4e8 <__cxa_atexit@plt+0xa285c> │ │ │ │ - ldr r7, [pc, #40] @ af4f8 <__cxa_atexit@plt+0xa286c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, #103 @ 0x67 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ - ldr r7, [r7] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ b4a54 <__cxa_atexit@plt+0xa7dc8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3f374c <__cxa_atexit@plt+0x3e6ac0> │ │ │ │ + rsceq r8, sp, #72, 10 @ 0x12000000 │ │ │ │ + sbceq ip, pc, #468 @ 0x1d4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r7, r2 │ │ │ │ + sbceq ip, pc, #184, 30 @ 0x2e0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #228, 20 @ 0xe4000 │ │ │ │ - tsteq r0, #208, 20 @ 0xd0000 │ │ │ │ - tsteq r0, #248, 24 @ 0xf800 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi af5a8 <__cxa_atexit@plt+0xa291c> │ │ │ │ - ldr r3, [pc, #156] @ af5b8 <__cxa_atexit@plt+0xa292c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq af550 <__cxa_atexit@plt+0xa28c4> │ │ │ │ - ldrb r7, [r8, #3] │ │ │ │ - cmp r7, #47 @ 0x2f │ │ │ │ - bls af594 <__cxa_atexit@plt+0xa2908> │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bcs af560 <__cxa_atexit@plt+0xa28d4> │ │ │ │ - ldr r7, [pc, #124] @ af5c0 <__cxa_atexit@plt+0xa2934> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + sbceq ip, pc, #252, 30 @ 0x3f0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + sbceq sp, pc, #72 @ 0x48 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmp r7, #65 @ 0x41 │ │ │ │ - bcc af594 <__cxa_atexit@plt+0xa2908> │ │ │ │ - cmp r7, #71 @ 0x47 │ │ │ │ - bcc af53c <__cxa_atexit@plt+0xa28b0> │ │ │ │ - cmp r7, #97 @ 0x61 │ │ │ │ - bcc af594 <__cxa_atexit@plt+0xa2908> │ │ │ │ - ldr r3, [pc, #68] @ af5c4 <__cxa_atexit@plt+0xa2938> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, #103 @ 0x67 │ │ │ │ - addcc r3, r3, #4 │ │ │ │ + sbceq sp, pc, #146 @ 0x92 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r3, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + sbceq sp, pc, #206 @ 0xce │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r4, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ af5bc <__cxa_atexit@plt+0xa2930> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ b4b08 <__cxa_atexit@plt+0xa7e7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ af5c8 <__cxa_atexit@plt+0xa293c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - tsteq r0, #208, 18 @ 0x340000 │ │ │ │ - tsteq r0, #44, 20 @ 0x2c000 │ │ │ │ - tsteq r0, #72, 24 @ 0x4800 │ │ │ │ - rsceq lr, sp, #188, 20 @ 0xbc000 │ │ │ │ + movweq pc, #62528 @ 0xf440 @ │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b b4b2c <__cxa_atexit@plt+0xa7ea0> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #112] @ af64c <__cxa_atexit@plt+0xa29c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r3, #48 @ 0x30 │ │ │ │ - bcc af640 <__cxa_atexit@plt+0xa29b4> │ │ │ │ - ldr r7, [pc, #92] @ af650 <__cxa_atexit@plt+0xa29c4> │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r3, #-12]! │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ + sub r2, r3, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b4bb0 <__cxa_atexit@plt+0xa7f24> │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b4b68 <__cxa_atexit@plt+0xa7edc> │ │ │ │ + ldr r7, [pc, #104] @ b4bc4 <__cxa_atexit@plt+0xa7f38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - cmp r3, #58 @ 0x3a │ │ │ │ - bcs af608 <__cxa_atexit@plt+0xa297c> │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmp r3, #65 @ 0x41 │ │ │ │ - bcc af640 <__cxa_atexit@plt+0xa29b4> │ │ │ │ - cmp r3, #71 @ 0x47 │ │ │ │ - bcc af600 <__cxa_atexit@plt+0xa2974> │ │ │ │ - cmp r3, #97 @ 0x61 │ │ │ │ - mov r7, r2 │ │ │ │ - bcc af600 <__cxa_atexit@plt+0xa2974> │ │ │ │ - ldr r7, [pc, #40] @ af654 <__cxa_atexit@plt+0xa29c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, #103 @ 0x67 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr lr, [pc, #92] @ b4bcc <__cxa_atexit@plt+0xa7f40> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr ip, [r3, #7] │ │ │ │ + ldr r2, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r1, #3] │ │ │ │ + ldr r0, [r1, #7] │ │ │ │ + ldr r1, [r1, #11] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str ip, [r5] │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-36]! @ 0xffffffdc │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + ldr r7, [pc, #16] @ b4bc8 <__cxa_atexit@plt+0xa7f3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + movweq pc, #62432 @ 0xf3e0 @ │ │ │ │ + rsceq r8, sp, #44, 8 @ 0x2c000000 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r6, lsl #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b4c18 <__cxa_atexit@plt+0xa7f8c> │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r2, #3 │ │ │ │ + movne r3, #4 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b4c48 <__cxa_atexit@plt+0xa7fbc> │ │ │ │ + ldr r7, [pc, #148] @ b4ca0 <__cxa_atexit@plt+0xa8014> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #144, 18 @ 0x240000 │ │ │ │ - tsteq r0, #124, 18 @ 0x1f0000 │ │ │ │ - tsteq r0, #156, 22 @ 0x27000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi af6c8 <__cxa_atexit@plt+0xa2a3c> │ │ │ │ - ldr r3, [pc, #120] @ af6f0 <__cxa_atexit@plt+0xa2a64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq af6b8 <__cxa_atexit@plt+0xa2a2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc af6d8 <__cxa_atexit@plt+0xa2a4c> │ │ │ │ + bcc b4c90 <__cxa_atexit@plt+0xa8004> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #84] @ af6f8 <__cxa_atexit@plt+0xa2a6c> │ │ │ │ + ldr r2, [pc, #112] @ b4ca8 <__cxa_atexit@plt+0xa801c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ af6f4 <__cxa_atexit@plt+0xa2a68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + ldr ip, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + add sl, r5, #12 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [r1, #3] │ │ │ │ + ldr lr, [r1, #7] │ │ │ │ + ldr r1, [r1, #11] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ b4ca4 <__cxa_atexit@plt+0xa8018> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r5, {r0, ip} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq lr, sp, #168, 18 @ 0x2a0000 │ │ │ │ - tsteq r0, #112, 28 @ 0x700 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc af738 <__cxa_atexit@plt+0xa2aac> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ af744 <__cxa_atexit@plt+0xa2ab8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq pc, #62256 @ 0xf330 @ │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + movweq pc, #62216 @ 0xf308 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b4ce4 <__cxa_atexit@plt+0xa8058> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + ldr sl, [r8, #11] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b b4b2c <__cxa_atexit@plt+0xa7ea0> │ │ │ │ + ldr r7, [pc, #12] @ b4cf8 <__cxa_atexit@plt+0xa806c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #236, 26 @ 0x3b00 │ │ │ │ + rsceq r8, sp, #252, 4 @ 0xc000000f │ │ │ │ + rsceq r8, sp, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi af7a8 <__cxa_atexit@plt+0xa2b1c> │ │ │ │ - ldr r3, [pc, #80] @ af7b8 <__cxa_atexit@plt+0xa2b2c> │ │ │ │ + bhi b4d64 <__cxa_atexit@plt+0xa80d8> │ │ │ │ + ldr r3, [pc, #84] @ b4d74 <__cxa_atexit@plt+0xa80e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq af798 <__cxa_atexit@plt+0xa2b0c> │ │ │ │ - ldr r7, [pc, #60] @ af7bc <__cxa_atexit@plt+0xa2b30> │ │ │ │ + beq b4d54 <__cxa_atexit@plt+0xa80c8> │ │ │ │ + ldr r7, [pc, #64] @ b4d78 <__cxa_atexit@plt+0xa80ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #56] @ af7c0 <__cxa_atexit@plt+0xa2b34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - add r7, r3, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r8} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ af7c4 <__cxa_atexit@plt+0xa2b38> │ │ │ │ + ldr r7, [pc, #16] @ b4d7c <__cxa_atexit@plt+0xa80f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq lr, sp, #244, 16 @ 0xf40000 │ │ │ │ - rsceq lr, sp, #208, 16 @ 0xd00000 │ │ │ │ + rsceq r8, sp, #144, 4 │ │ │ │ + rsceq r8, sp, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ af7f0 <__cxa_atexit@plt+0xa2b64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ af7f4 <__cxa_atexit@plt+0xa2b68> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ b4da8 <__cxa_atexit@plt+0xa811c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq lr, sp, #156, 16 @ 0x9c0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r8, sp, #56, 4 @ 0x80000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ b4dd4 <__cxa_atexit@plt+0xa8148> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [pc, #12] @ b4dd8 <__cxa_atexit@plt+0xa814c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + movweq pc, #61780 @ 0xf154 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b4e20 <__cxa_atexit@plt+0xa8194> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc af838 <__cxa_atexit@plt+0xa2bac> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ af844 <__cxa_atexit@plt+0xa2bb8> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b4e2c <__cxa_atexit@plt+0xa81a0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ b4e3c <__cxa_atexit@plt+0xa81b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #244, 24 @ 0xf400 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq pc, #61832 @ 0xf188 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi af8a4 <__cxa_atexit@plt+0xa2c18> │ │ │ │ - ldr r7, [pc, #76] @ af8b4 <__cxa_atexit@plt+0xa2c28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b4eac <__cxa_atexit@plt+0xa8220> │ │ │ │ + ldr r3, [pc, #92] @ b4ebc <__cxa_atexit@plt+0xa8230> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq af898 <__cxa_atexit@plt+0xa2c0c> │ │ │ │ - ldr r7, [pc, #60] @ af8b8 <__cxa_atexit@plt+0xa2c2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #56] @ af8bc <__cxa_atexit@plt+0xa2c30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - add r7, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ + beq b4e8c <__cxa_atexit@plt+0xa8200> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #58 @ 0x3a │ │ │ │ + bne b4e9c <__cxa_atexit@plt+0xa8210> │ │ │ │ + ldr r7, [pc, #60] @ b4ec0 <__cxa_atexit@plt+0xa8234> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ af8c0 <__cxa_atexit@plt+0xa2c34> │ │ │ │ + ldr r7, [pc, #36] @ b4ec8 <__cxa_atexit@plt+0xa823c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ b4ec4 <__cxa_atexit@plt+0xa8238> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - rsceq lr, sp, #248, 14 @ 0x3e00000 │ │ │ │ - rsceq lr, sp, #212, 14 @ 0x3500000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq pc, #61660 @ 0xf0dc @ │ │ │ │ + rsceq r8, sp, #100, 2 │ │ │ │ + movweq pc, #61624 @ 0xf0b8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc af8fc <__cxa_atexit@plt+0xa2c70> │ │ │ │ - ldr r3, [pc, #40] @ af914 <__cxa_atexit@plt+0xa2c88> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ b4efc <__cxa_atexit@plt+0xa8270> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ af918 <__cxa_atexit@plt+0xa2c8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #28] @ b4f00 <__cxa_atexit@plt+0xa8274> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #58 @ 0x3a │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #44, 24 @ 0x2c00 │ │ │ │ - rsceq lr, sp, #136, 14 @ 0x2200000 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi af9c8 <__cxa_atexit@plt+0xa2d3c> │ │ │ │ - ldr r1, [pc, #184] @ af9f0 <__cxa_atexit@plt+0xa2d64> │ │ │ │ + movweq pc, #61572 @ 0xf084 @ │ │ │ │ + movweq pc, #61560 @ 0xf078 @ │ │ │ │ + rsceq r8, sp, #16, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #16 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi b4f94 <__cxa_atexit@plt+0xa8308> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b4f8c <__cxa_atexit@plt+0xa8300> │ │ │ │ + ldr r3, [pc, #100] @ b4f9c <__cxa_atexit@plt+0xa8310> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #96] @ b4fa0 <__cxa_atexit@plt+0xa8314> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #92] @ b4fa4 <__cxa_atexit@plt+0xa8318> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldrb r1, [r2] │ │ │ │ - cmp r1, #10 │ │ │ │ - bne af9b4 <__cxa_atexit@plt+0xa2d28> │ │ │ │ - mov r3, #10 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc af9d0 <__cxa_atexit@plt+0xa2d44> │ │ │ │ - ldr lr, [pc, #112] @ af9f8 <__cxa_atexit@plt+0xa2d6c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #68] @ b4fa8 <__cxa_atexit@plt+0xa831c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r3, r5, #1 │ │ │ │ + ldr r5, [pc, #60] @ b4fac <__cxa_atexit@plt+0xa8320> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r5, [pc, #52] @ b4fb0 <__cxa_atexit@plt+0xa8324> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 190cbfc <__cxa_atexit@plt+0x18fff70> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ af9f4 <__cxa_atexit@plt+0xa2d68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r0, #0, 12 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r0, #220, 10 @ 0x37000000 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + movweq lr, #65508 @ 0xffe4 │ │ │ │ + movweq pc, #62960 @ 0xf5f0 @ │ │ │ │ + movweq pc, #62944 @ 0xf5e0 @ │ │ │ │ + movweq pc, #62768 @ 0xf530 @ │ │ │ │ + movweq pc, #61944 @ 0xf1f8 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc afa54 <__cxa_atexit@plt+0xa2dc8> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #60] @ afa70 <__cxa_atexit@plt+0xa2de4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r7, r7, #1 │ │ │ │ - sub r1, r1, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b4fe8 <__cxa_atexit@plt+0xa835c> │ │ │ │ + ldr r2, [pc, #28] @ b4ff4 <__cxa_atexit@plt+0xa8368> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ afa74 <__cxa_atexit@plt+0xa2de8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq pc, #61860 @ 0xf1a4 @ │ │ │ │ + rsceq r8, sp, #224 @ 0xe0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi b5058 <__cxa_atexit@plt+0xa83cc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b5050 <__cxa_atexit@plt+0xa83c4> │ │ │ │ + ldr r3, [pc, #52] @ b5060 <__cxa_atexit@plt+0xa83d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r0, #48, 10 @ 0xc000000 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + ldr r9, [pc, #48] @ b5064 <__cxa_atexit@plt+0xa83d8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ b5068 <__cxa_atexit@plt+0xa83dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3f35fc <__cxa_atexit@plt+0x3e6970> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq r8, sp, #140 @ 0x8c │ │ │ │ + rsceq r8, sp, #152 @ 0x98 │ │ │ │ + movweq lr, #65256 @ 0xfee8 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b b613c <__cxa_atexit@plt+0xa94b0> │ │ │ │ + rsceq r8, sp, #232 @ 0xe8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #28 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi afb44 <__cxa_atexit@plt+0xa2eb8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #172] @ afb50 <__cxa_atexit@plt+0xa2ec4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r5, #0 │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - mcr 15, 0, r5, cr7, cr10, {5} │ │ │ │ - mov r5, r3 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ + bhi b50d4 <__cxa_atexit@plt+0xa8448> │ │ │ │ + ldr r2, [pc, #68] @ b50e0 <__cxa_atexit@plt+0xa8454> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq afb28 <__cxa_atexit@plt+0xa2e9c> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt afb30 <__cxa_atexit@plt+0xa2ea4> │ │ │ │ - ldr r1, [r3, #-8] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #104] @ afb54 <__cxa_atexit@plt+0xa2ec8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne afaf0 <__cxa_atexit@plt+0xa2e64> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #76] @ afb58 <__cxa_atexit@plt+0xa2ecc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne afb1c <__cxa_atexit@plt+0xa2e90> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, fp │ │ │ │ - b afc34 <__cxa_atexit@plt+0xa2fa8> │ │ │ │ + beq b50cc <__cxa_atexit@plt+0xa8440> │ │ │ │ + ldr r3, [pc, #48] @ b50e4 <__cxa_atexit@plt+0xa8458> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #36] @ b50e8 <__cxa_atexit@plt+0xa845c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #36] @ afb5c <__cxa_atexit@plt+0xa2ed0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r0, #16, 16 @ 0x100000 │ │ │ │ - tsteq r0, #0, 10 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt afbcc <__cxa_atexit@plt+0xa2f40> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #80] @ afbe0 <__cxa_atexit@plt+0xa2f54> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne afb94 <__cxa_atexit@plt+0xa2f08> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #52] @ afbe4 <__cxa_atexit@plt+0xa2f58> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne afbc0 <__cxa_atexit@plt+0xa2f34> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, fp │ │ │ │ - b afc34 <__cxa_atexit@plt+0xa2fa8> │ │ │ │ - ldr r3, [pc, #20] @ afbe8 <__cxa_atexit@plt+0xa2f5c> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + movweq lr, #65216 @ 0xfec0 │ │ │ │ + rsceq r8, sp, #116 @ 0x74 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ b5118 <__cxa_atexit@plt+0xa848c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - tsteq r0, #108, 14 @ 0x1b00000 │ │ │ │ - tsteq r0, #92, 8 @ 0x5c000000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ afc1c <__cxa_atexit@plt+0xa2f90> │ │ │ │ + ldr r3, [pc, #12] @ b511c <__cxa_atexit@plt+0xa8490> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq lr, #65140 @ 0xfe74 │ │ │ │ + rsceq r8, sp, #64 @ 0x40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #132] @ b51b8 <__cxa_atexit@plt+0xa852c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b5194 <__cxa_atexit@plt+0xa8508> │ │ │ │ + ldr r3, [pc, #116] @ b51bc <__cxa_atexit@plt+0xa8530> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq afc14 <__cxa_atexit@plt+0xa2f88> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, fp │ │ │ │ - b afc34 <__cxa_atexit@plt+0xa2fa8> │ │ │ │ + beq b51a0 <__cxa_atexit@plt+0xa8514> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq b51b0 <__cxa_atexit@plt+0xa8524> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b51a8 <__cxa_atexit@plt+0xa851c> │ │ │ │ + ldr r3, [pc, #68] @ b51c0 <__cxa_atexit@plt+0xa8534> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #60] @ b51c4 <__cxa_atexit@plt+0xa8538> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b afc34 <__cxa_atexit@plt+0xa2fa8> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r3, [r9, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt afd84 <__cxa_atexit@plt+0xa30f8> │ │ │ │ - ldr lr, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldrb r2, [r1] │ │ │ │ - cmp r2, #10 │ │ │ │ - beq afcb4 <__cxa_atexit@plt+0xa3028> │ │ │ │ - cmp r2, #13 │ │ │ │ - bne afd44 <__cxa_atexit@plt+0xa30b8> │ │ │ │ - mov r0, #13 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc afd90 <__cxa_atexit@plt+0xa3104> │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r9, [pc, #344] @ afde8 <__cxa_atexit@plt+0xa315c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r2, r3, #11 │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - sub r0, r0, #1 │ │ │ │ - stmib r6, {r9, lr} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - mov r6, r3 │ │ │ │ - b afe70 <__cxa_atexit@plt+0xa31e4> │ │ │ │ - str r1, [r5, #8] │ │ │ │ - mov r0, #10 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #16 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc afdb4 <__cxa_atexit@plt+0xa3128> │ │ │ │ - ldr lr, [pc, #256] @ afddc <__cxa_atexit@plt+0xa3150> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r0, r1, r2} │ │ │ │ - sub r3, r3, #1 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r2, [r6, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - sub r3, r9, #11 │ │ │ │ - ldrex r0, [r6] │ │ │ │ - strex r0, r3, [r6] │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + movweq lr, #65028 @ 0xfe04 │ │ │ │ + rsceq r7, sp, #152, 30 @ 0x260 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ b5240 <__cxa_atexit@plt+0xa85b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b5228 <__cxa_atexit@plt+0xa859c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq b5238 <__cxa_atexit@plt+0xa85ac> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ - bne afd08 <__cxa_atexit@plt+0xa307c> │ │ │ │ - ldr r6, [r1] │ │ │ │ - ldr r3, [pc, #188] @ afde0 <__cxa_atexit@plt+0xa3154> │ │ │ │ + beq b5230 <__cxa_atexit@plt+0xa85a4> │ │ │ │ + ldr r3, [pc, #52] @ b5244 <__cxa_atexit@plt+0xa85b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #44] @ b5248 <__cxa_atexit@plt+0xa85bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - cmp r6, r3 │ │ │ │ - bne afd34 <__cxa_atexit@plt+0xa30a8> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, r8 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r9, [r3] │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + movweq lr, #64880 @ 0xfd70 │ │ │ │ + rsceq r7, sp, #20, 30 @ 0x50 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq b529c <__cxa_atexit@plt+0xa8610> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ - bne afd58 <__cxa_atexit@plt+0xa30cc> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #100] @ afdd8 <__cxa_atexit@plt+0xa314c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne afd84 <__cxa_atexit@plt+0xa30f8> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov fp, r8 │ │ │ │ + beq b5294 <__cxa_atexit@plt+0xa8608> │ │ │ │ + ldr r3, [pc, #40] @ b52a4 <__cxa_atexit@plt+0xa8618> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #32] @ b52a8 <__cxa_atexit@plt+0xa861c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq lr, #64772 @ 0xfd04 │ │ │ │ + rsceq r7, sp, #168, 28 @ 0xa80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r7, sp, #112, 28 @ 0x700 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, ip │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b5358 <__cxa_atexit@plt+0xa86cc> │ │ │ │ + ldr r2, [pc, #120] @ b5360 <__cxa_atexit@plt+0xa86d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b533c <__cxa_atexit@plt+0xa86b0> │ │ │ │ + ldr r2, [pc, #92] @ b5364 <__cxa_atexit@plt+0xa86d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b534c <__cxa_atexit@plt+0xa86c0> │ │ │ │ + ldr r3, [pc, #64] @ b5368 <__cxa_atexit@plt+0xa86dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #-8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 19125cc <__cxa_atexit@plt+0x1905940> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ afdec <__cxa_atexit@plt+0xa3160> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - ldr r7, [pc, #40] @ afde4 <__cxa_atexit@plt+0xa3158> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r0, #152, 4 @ 0x80000009 │ │ │ │ - tsteq r0, #136, 4 @ 0x80000008 │ │ │ │ - tsteq r0, #232, 4 @ 0x8000000e │ │ │ │ - andeq r0, r0, ip, asr #5 │ │ │ │ - tsteq r0, #212, 4 @ 0x4000000d │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc afe4c <__cxa_atexit@plt+0xa31c0> │ │ │ │ - ldr lr, [pc, #80] @ afe68 <__cxa_atexit@plt+0xa31dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #16]! │ │ │ │ - sub r0, r6, #11 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, r1, #1 │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - mov r8, fp │ │ │ │ - b afe70 <__cxa_atexit@plt+0xa31e4> │ │ │ │ - ldr r3, [pc, #24] @ afe6c <__cxa_atexit@plt+0xa31e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsceq r7, sp, #204, 26 @ 0x3300 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ b53bc <__cxa_atexit@plt+0xa8730> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r0, #76, 2 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - mov fp, r6 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r6, [r2, #11] │ │ │ │ - cmp r6, #1 │ │ │ │ - blt aff1c <__cxa_atexit@plt+0xa3290> │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - stmdb r5, {r1, r6} │ │ │ │ - str r0, [r5] │ │ │ │ - add r6, fp, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc aff38 <__cxa_atexit@plt+0xa32ac> │ │ │ │ - ldr lr, [pc, #164] @ aff54 <__cxa_atexit@plt+0xa32c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str lr, [fp, #4]! │ │ │ │ - str sl, [fp, #8] │ │ │ │ - add lr, fp, #12 │ │ │ │ - stm lr, {r0, r2, r9} │ │ │ │ - mov r0, r1 │ │ │ │ - ldr r2, [r0, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r0] │ │ │ │ - strex r3, fp, [r0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne afee4 <__cxa_atexit@plt+0xa3258> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #88] @ aff58 <__cxa_atexit@plt+0xa32cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne aff10 <__cxa_atexit@plt+0xa3284> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov fp, r8 │ │ │ │ + str sl, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b53b4 <__cxa_atexit@plt+0xa8728> │ │ │ │ + ldr r3, [pc, #32] @ b53c0 <__cxa_atexit@plt+0xa8734> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 19125cc <__cxa_atexit@plt+0x1905940> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #60] @ aff60 <__cxa_atexit@plt+0xa32d4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, fp │ │ │ │ - mov fp, r8 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r3, [pc, #28] @ aff5c <__cxa_atexit@plt+0xa32d0> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r7, sp, #116, 26 @ 0x1d00 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ b53f0 <__cxa_atexit@plt+0xa8764> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov fp, r8 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffa70 │ │ │ │ - tsteq r0, #12, 2 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 19125cc <__cxa_atexit@plt+0x1905940> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ affa8 <__cxa_atexit@plt+0xa331c> │ │ │ │ + ldr r7, [pc, #12] @ b5410 <__cxa_atexit@plt+0xa8784> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + movweq lr, #64388 @ 0xfb84 │ │ │ │ + rsceq r7, sp, #44, 26 @ 0xb00 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b54b8 <__cxa_atexit@plt+0xa882c> │ │ │ │ + ldr r3, [pc, #156] @ b54d4 <__cxa_atexit@plt+0xa8848> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-8]! │ │ │ │ + str r1, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq aff98 <__cxa_atexit@plt+0xa330c> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt affa0 <__cxa_atexit@plt+0xa3314> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, fp │ │ │ │ - b afe70 <__cxa_atexit@plt+0xa31e4> │ │ │ │ + beq b54ac <__cxa_atexit@plt+0xa8820> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b54c0 <__cxa_atexit@plt+0xa8834> │ │ │ │ + ldr r2, [pc, #108] @ b54d8 <__cxa_atexit@plt+0xa884c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr lr, [pc, #96] @ b54dc <__cxa_atexit@plt+0xa8850> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r6, [pc, #72] @ b54e0 <__cxa_atexit@plt+0xa8854> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + sub sl, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 191a550 <__cxa_atexit@plt+0x190d8c4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt affcc <__cxa_atexit@plt+0xa3340> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, fp │ │ │ │ - b afe70 <__cxa_atexit@plt+0xa31e4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + movweq pc, #61616 @ 0xf0b0 @ │ │ │ │ + rsceq r7, sp, #96, 24 @ 0x6000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b0060 <__cxa_atexit@plt+0xa33d4> │ │ │ │ - ldr lr, [pc, #128] @ b0078 <__cxa_atexit@plt+0xa33ec> │ │ │ │ + bcc b5548 <__cxa_atexit@plt+0xa88bc> │ │ │ │ + ldr r2, [pc, #72] @ b5554 <__cxa_atexit@plt+0xa88c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #68] @ b5558 <__cxa_atexit@plt+0xa88cc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add lr, sl, #12 │ │ │ │ - stm lr, {r0, r2, r8} │ │ │ │ - mov r0, r1 │ │ │ │ - ldr r2, [r0, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r0] │ │ │ │ - strex r3, sl, [r0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne b002c <__cxa_atexit@plt+0xa33a0> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #52] @ b007c <__cxa_atexit@plt+0xa33f0> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r0, [pc, #40] @ b555c <__cxa_atexit@plt+0xa88d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne b0058 <__cxa_atexit@plt+0xa33cc> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ b0080 <__cxa_atexit@plt+0xa33f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffff928 │ │ │ │ - tsteq r0, #196, 30 @ 0x310 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r5, ror #4 │ │ │ │ + add r8, r0, #1 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + sub sl, r6, #5 │ │ │ │ + b 191a550 <__cxa_atexit@plt+0x190d8c4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + movweq pc, #61460 @ 0xf014 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b0118 <__cxa_atexit@plt+0xa348c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r8, [pc, #120] @ b0134 <__cxa_atexit@plt+0xa34a8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - stmib r3, {r8, lr} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - sub lr, r6, #11 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b00e4 <__cxa_atexit@plt+0xa3458> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #56] @ b0138 <__cxa_atexit@plt+0xa34ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne b0110 <__cxa_atexit@plt+0xa3484> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + bcc b55a0 <__cxa_atexit@plt+0xa8914> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ b55ac <__cxa_atexit@plt+0xa8920> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ b013c <__cxa_atexit@plt+0xa34b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r0, #168, 28 @ 0xa80 │ │ │ │ - tsteq r0, #12, 30 @ 0x30 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - rsceq sp, sp, #72, 30 @ 0x120 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b01b8 <__cxa_atexit@plt+0xa352c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b01c0 <__cxa_atexit@plt+0xa3534> │ │ │ │ - ldr r2, [pc, #96] @ b01d8 <__cxa_atexit@plt+0xa354c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq lr, #64356 @ 0xfb64 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + rsceq r7, sp, #152, 22 @ 0x26000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b5624 <__cxa_atexit@plt+0xa8998> │ │ │ │ + ldr r2, [pc, #68] @ b5630 <__cxa_atexit@plt+0xa89a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ b01dc <__cxa_atexit@plt+0xa3550> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [sl, #4] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - sub r3, r6, #7 │ │ │ │ - stmib r5, {r3, r8, sl} │ │ │ │ - str r9, [r5, #16] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq b01b0 <__cxa_atexit@plt+0xa3524> │ │ │ │ - b b01f0 <__cxa_atexit@plt+0xa3564> │ │ │ │ + beq b561c <__cxa_atexit@plt+0xa8990> │ │ │ │ + ldr r3, [pc, #48] @ b5634 <__cxa_atexit@plt+0xa89a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #36] @ b5638 <__cxa_atexit@plt+0xa89ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b b01c8 <__cxa_atexit@plt+0xa353c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ b01e0 <__cxa_atexit@plt+0xa3554> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff908 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq sp, sp, #208, 28 @ 0xd00 │ │ │ │ - rsceq sp, sp, #168, 28 @ 0xa80 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + movweq lr, #63856 @ 0xf970 │ │ │ │ + rsceq r7, sp, #36, 22 @ 0x9000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq b0234 <__cxa_atexit@plt+0xa35a8> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne b0244 <__cxa_atexit@plt+0xa35b8> │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne b02cc <__cxa_atexit@plt+0xa3640> │ │ │ │ - ldr r7, [pc, #452] @ b03ec <__cxa_atexit@plt+0xa3760> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #408] @ b03d4 <__cxa_atexit@plt+0xa3748> │ │ │ │ + ldr r3, [pc, #24] @ b5668 <__cxa_atexit@plt+0xa89dc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b afa84 <__cxa_atexit@plt+0xa2df8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #372] @ b03c4 <__cxa_atexit@plt+0xa3738> │ │ │ │ + ldr r3, [pc, #12] @ b566c <__cxa_atexit@plt+0xa89e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq lr, #63780 @ 0xf924 │ │ │ │ + rsceq r7, sp, #240, 20 @ 0xf0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #132] @ b5708 <__cxa_atexit@plt+0xa8a7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b56e4 <__cxa_atexit@plt+0xa8a58> │ │ │ │ + ldr r3, [pc, #116] @ b570c <__cxa_atexit@plt+0xa8a80> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b0370 <__cxa_atexit@plt+0xa36e4> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt b0378 <__cxa_atexit@plt+0xa36ec> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #312] @ b03c8 <__cxa_atexit@plt+0xa373c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ + beq b56f0 <__cxa_atexit@plt+0xa8a64> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq b5700 <__cxa_atexit@plt+0xa8a74> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ - bne b0294 <__cxa_atexit@plt+0xa3608> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #284] @ b03cc <__cxa_atexit@plt+0xa3740> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne b02c0 <__cxa_atexit@plt+0xa3634> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b b06e4 <__cxa_atexit@plt+0xa3a58> │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq b038c <__cxa_atexit@plt+0xa3700> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [pc, #244] @ b03d8 <__cxa_atexit@plt+0xa374c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + beq b56f8 <__cxa_atexit@plt+0xa8a6c> │ │ │ │ + ldr r3, [pc, #68] @ b5710 <__cxa_atexit@plt+0xa8a84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #60] @ b5714 <__cxa_atexit@plt+0xa8a88> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + movweq lr, #63668 @ 0xf8b4 │ │ │ │ + rsceq r7, sp, #72, 20 @ 0x48000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ b5790 <__cxa_atexit@plt+0xa8b04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r5 │ │ │ │ - str r2, [r8, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq b03a0 <__cxa_atexit@plt+0xa3714> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt b03ac <__cxa_atexit@plt+0xa3720> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #172] @ b03dc <__cxa_atexit@plt+0xa3750> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ + beq b5778 <__cxa_atexit@plt+0xa8aec> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq b5788 <__cxa_atexit@plt+0xa8afc> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ - bne b0334 <__cxa_atexit@plt+0xa36a8> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #144] @ b03e0 <__cxa_atexit@plt+0xa3754> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne b0360 <__cxa_atexit@plt+0xa36d4> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mov r5, r8 │ │ │ │ - b b0fe0 <__cxa_atexit@plt+0xa4354> │ │ │ │ + beq b5780 <__cxa_atexit@plt+0xa8af4> │ │ │ │ + ldr r3, [pc, #52] @ b5794 <__cxa_atexit@plt+0xa8b08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #44] @ b5798 <__cxa_atexit@plt+0xa8b0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #80] @ b03d0 <__cxa_atexit@plt+0xa3744> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + movweq lr, #63520 @ 0xf820 │ │ │ │ + rsceq r7, sp, #196, 18 @ 0x310000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq b57ec <__cxa_atexit@plt+0xa8b60> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b57e4 <__cxa_atexit@plt+0xa8b58> │ │ │ │ + ldr r3, [pc, #40] @ b57f4 <__cxa_atexit@plt+0xa8b68> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + ldr r3, [pc, #32] @ b57f8 <__cxa_atexit@plt+0xa8b6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq lr, #63412 @ 0xf7b4 │ │ │ │ + rsceq r7, sp, #88, 18 @ 0x160000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r3, [pc, #80] @ b03e8 <__cxa_atexit@plt+0xa375c> │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r7, sp, #32, 18 @ 0x80000 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, ip │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b58a8 <__cxa_atexit@plt+0xa8c1c> │ │ │ │ + ldr r2, [pc, #120] @ b58b0 <__cxa_atexit@plt+0xa8c24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b588c <__cxa_atexit@plt+0xa8c00> │ │ │ │ + ldr r2, [pc, #92] @ b58b4 <__cxa_atexit@plt+0xa8c28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b589c <__cxa_atexit@plt+0xa8c10> │ │ │ │ + ldr r3, [pc, #64] @ b58b8 <__cxa_atexit@plt+0xa8c2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #-8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 19125cc <__cxa_atexit@plt+0x1905940> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsceq r7, sp, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ b590c <__cxa_atexit@plt+0xa8c80> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b afa84 <__cxa_atexit@plt+0xa2df8> │ │ │ │ + str sl, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b5904 <__cxa_atexit@plt+0xa8c78> │ │ │ │ + ldr r3, [pc, #32] @ b5910 <__cxa_atexit@plt+0xa8c84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 19125cc <__cxa_atexit@plt+0x1905940> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ b03e4 <__cxa_atexit@plt+0xa3758> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r7, sp, #36, 16 @ 0x240000 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ b5940 <__cxa_atexit@plt+0xa8cb4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - @ instruction: 0x000003bc │ │ │ │ - tsteq r0, #108 @ 0x6c │ │ │ │ - tsteq r0, #92, 26 @ 0x1700 │ │ │ │ - andeq r0, r0, ip, lsl r3 │ │ │ │ - andeq r0, r0, r0, lsl r3 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - tsteq r0, #204, 30 @ 0x330 │ │ │ │ - tsteq r0, #188, 24 @ 0xbc00 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r0, #212 @ 0xd4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 19125cc <__cxa_atexit@plt+0x1905940> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #68] @ b0458 <__cxa_atexit@plt+0xa37cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b0418 <__cxa_atexit@plt+0xa378c> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #40] @ b045c <__cxa_atexit@plt+0xa37d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne b0444 <__cxa_atexit@plt+0xa37b8> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #20] @ b0460 <__cxa_atexit@plt+0xa37d4> │ │ │ │ + ldr r7, [pc, #12] @ b5960 <__cxa_atexit@plt+0xa8cd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rsceq sp, sp, #124, 24 @ 0x7c00 │ │ │ │ - tsteq r0, #216, 22 @ 0x36000 │ │ │ │ - tsteq r0, #176, 28 @ 0xb00 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt b04d4 <__cxa_atexit@plt+0xa3848> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #80] @ b04e8 <__cxa_atexit@plt+0xa385c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b049c <__cxa_atexit@plt+0xa3810> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #52] @ b04ec <__cxa_atexit@plt+0xa3860> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne b04c8 <__cxa_atexit@plt+0xa383c> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - b b0fe0 <__cxa_atexit@plt+0xa4354> │ │ │ │ - ldr r3, [pc, #20] @ b04f0 <__cxa_atexit@plt+0xa3864> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - tsteq r0, #100, 28 @ 0x640 │ │ │ │ - tsteq r0, #84, 22 @ 0x15000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ b0528 <__cxa_atexit@plt+0xa389c> │ │ │ │ + movweq lr, #63028 @ 0xf634 │ │ │ │ + rsceq r7, sp, #220, 14 @ 0x3700000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b5a08 <__cxa_atexit@plt+0xa8d7c> │ │ │ │ + ldr r3, [pc, #156] @ b5a24 <__cxa_atexit@plt+0xa8d98> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-8]! │ │ │ │ + str r1, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq b0520 <__cxa_atexit@plt+0xa3894> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + beq b59fc <__cxa_atexit@plt+0xa8d70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b5a10 <__cxa_atexit@plt+0xa8d84> │ │ │ │ + ldr r2, [pc, #108] @ b5a28 <__cxa_atexit@plt+0xa8d9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr lr, [pc, #96] @ b5a2c <__cxa_atexit@plt+0xa8da0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b b0fe0 <__cxa_atexit@plt+0xa4354> │ │ │ │ + ldr r6, [pc, #72] @ b5a30 <__cxa_atexit@plt+0xa8da4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + sub sl, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 191a550 <__cxa_atexit@plt+0x190d8c4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsr #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + movweq lr, #64352 @ 0xfb60 │ │ │ │ + rsceq r7, sp, #16, 14 @ 0x400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b5a98 <__cxa_atexit@plt+0xa8e0c> │ │ │ │ + ldr r2, [pc, #72] @ b5aa4 <__cxa_atexit@plt+0xa8e18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #68] @ b5aa8 <__cxa_atexit@plt+0xa8e1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r0, [pc, #40] @ b5aac <__cxa_atexit@plt+0xa8e20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + sub sl, r6, #5 │ │ │ │ + b 191a550 <__cxa_atexit@plt+0x190d8c4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + movweq lr, #64196 @ 0xfac4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b b0fe0 <__cxa_atexit@plt+0xa4354> │ │ │ │ - rsceq sp, sp, #72, 22 @ 0x12000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b5af0 <__cxa_atexit@plt+0xa8e64> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ b5afc <__cxa_atexit@plt+0xa8e70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq lr, #62996 @ 0xf614 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3ad4 <__cxa_atexit@plt+0x3e6e48> │ │ │ │ + rsceq r7, sp, #104, 12 @ 0x6800000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r1 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b5b50 <__cxa_atexit@plt+0xa8ec4> │ │ │ │ + ldr r2, [pc, #32] @ b5b58 <__cxa_atexit@plt+0xa8ecc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r1, r8, r9, sl} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1913a58 <__cxa_atexit@plt+0x1906dcc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r7, sp, #20, 12 @ 0x1400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #152] @ b05f4 <__cxa_atexit@plt+0xa3968> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b5bbc <__cxa_atexit@plt+0xa8f30> │ │ │ │ + ldr r8, [pc, #68] @ b5bc8 <__cxa_atexit@plt+0xa8f3c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #64] @ b5bcc <__cxa_atexit@plt+0xa8f40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #60] @ b5bd0 <__cxa_atexit@plt+0xa8f44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + stmib r3, {r1, r7, r8} │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r2, [r3, #28] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xfffffa44 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + rsceq r7, sp, #136, 10 @ 0x22000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b5c34 <__cxa_atexit@plt+0xa8fa8> │ │ │ │ + ldr r2, [pc, #68] @ b5c40 <__cxa_atexit@plt+0xa8fb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b5c2c <__cxa_atexit@plt+0xa8fa0> │ │ │ │ + ldr r3, [pc, #48] @ b5c44 <__cxa_atexit@plt+0xa8fb8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b05d8 <__cxa_atexit@plt+0xa394c> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt b05e0 <__cxa_atexit@plt+0xa3954> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #92] @ b05f8 <__cxa_atexit@plt+0xa396c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b05a0 <__cxa_atexit@plt+0xa3914> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #64] @ b05fc <__cxa_atexit@plt+0xa3970> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne b05cc <__cxa_atexit@plt+0xa3940> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b b06e4 <__cxa_atexit@plt+0xa3a58> │ │ │ │ + ldr r3, [pc, #36] @ b5c48 <__cxa_atexit@plt+0xa8fbc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ b0600 <__cxa_atexit@plt+0xa3974> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + movweq lr, #62304 @ 0xf360 │ │ │ │ + rsceq r7, sp, #20, 10 @ 0x5000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ b5c78 <__cxa_atexit@plt+0xa8fec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r0, #96, 26 @ 0x1800 │ │ │ │ - tsteq r0, #80, 20 @ 0x50000 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - rsceq sp, sp, #136, 20 @ 0x88000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r3, [pc, #12] @ b5c7c <__cxa_atexit@plt+0xa8ff0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq lr, #62228 @ 0xf314 │ │ │ │ + rsceq r7, sp, #224, 8 @ 0xe0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt b0674 <__cxa_atexit@plt+0xa39e8> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #80] @ b0688 <__cxa_atexit@plt+0xa39fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b063c <__cxa_atexit@plt+0xa39b0> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #52] @ b068c <__cxa_atexit@plt+0xa3a00> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne b0668 <__cxa_atexit@plt+0xa39dc> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ + ldr r7, [pc, #132] @ b5d18 <__cxa_atexit@plt+0xa908c> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b b06e4 <__cxa_atexit@plt+0xa3a58> │ │ │ │ - ldr r3, [pc, #20] @ b0690 <__cxa_atexit@plt+0xa3a04> │ │ │ │ + tst r8, #3 │ │ │ │ + beq b5cf4 <__cxa_atexit@plt+0xa9068> │ │ │ │ + ldr r3, [pc, #116] @ b5d1c <__cxa_atexit@plt+0xa9090> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - tsteq r0, #196, 24 @ 0xc400 │ │ │ │ - tsteq r0, #180, 18 @ 0x2d0000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq sp, sp, #248, 18 @ 0x3e0000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ b06c8 <__cxa_atexit@plt+0xa3a3c> │ │ │ │ + tst r7, #3 │ │ │ │ + beq b5d00 <__cxa_atexit@plt+0xa9074> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq b5d10 <__cxa_atexit@plt+0xa9084> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b5d08 <__cxa_atexit@plt+0xa907c> │ │ │ │ + ldr r3, [pc, #68] @ b5d20 <__cxa_atexit@plt+0xa9094> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b06c0 <__cxa_atexit@plt+0xa3a34> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b b06e4 <__cxa_atexit@plt+0xa3a58> │ │ │ │ + ldr r3, [pc, #60] @ b5d24 <__cxa_atexit@plt+0xa9098> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sp, sp, #192, 18 @ 0x300000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + movweq lr, #62116 @ 0xf2a4 │ │ │ │ + rsceq r7, sp, #56, 8 @ 0x38000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b b06e4 <__cxa_atexit@plt+0xa3a58> │ │ │ │ - mov fp, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b085c <__cxa_atexit@plt+0xa3bd0> │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - cmp r9, #1 │ │ │ │ - blt b0798 <__cxa_atexit@plt+0xa3b0c> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r3, [sp] │ │ │ │ - mov r0, sl │ │ │ │ - mov r1, #10 │ │ │ │ - mov r2, r9 │ │ │ │ - bl bd68 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b07fc <__cxa_atexit@plt+0xa3b70> │ │ │ │ - ldr r7, [pc, #312] @ b0878 <__cxa_atexit@plt+0xa3bec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - sub r3, r0, sl │ │ │ │ - stmib r8, {r7, fp} │ │ │ │ - str sl, [r8, #12] │ │ │ │ - str r3, [r8, #16] │ │ │ │ - sub r2, r9, r3 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - mov r3, fp │ │ │ │ - mov r1, r0 │ │ │ │ - mov r8, r6 │ │ │ │ - cmp r2, #1 │ │ │ │ - blt b0818 <__cxa_atexit@plt+0xa3b8c> │ │ │ │ - ldr r6, [pc, #264] @ b087c <__cxa_atexit@plt+0xa3bf0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #100] @ b5da0 <__cxa_atexit@plt+0xa9114> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b084c <__cxa_atexit@plt+0xa3bc0> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b b0cc4 <__cxa_atexit@plt+0xa4038> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldr r6, [pc, #208] @ b0884 <__cxa_atexit@plt+0xa3bf8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r6, r6, #3 │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r6, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne b07b8 <__cxa_atexit@plt+0xa3b2c> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r6, [pc, #180] @ b0888 <__cxa_atexit@plt+0xa3bfc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - cmp r7, r6 │ │ │ │ - bne b07e4 <__cxa_atexit@plt+0xa3b58> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #160] @ b088c <__cxa_atexit@plt+0xa3c00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #112] @ b0874 <__cxa_atexit@plt+0xa3be8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r3, r6, #2 │ │ │ │ - mov r1, #0 │ │ │ │ - mov r2, #0 │ │ │ │ - cmp r2, #1 │ │ │ │ - bge b076c <__cxa_atexit@plt+0xa3ae0> │ │ │ │ - ldr r6, [pc, #96] @ b0880 <__cxa_atexit@plt+0xa3bf4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r2, sl} │ │ │ │ - str r6, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r6, r8 │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + beq b5d88 <__cxa_atexit@plt+0xa90fc> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq b5d98 <__cxa_atexit@plt+0xa910c> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b5d90 <__cxa_atexit@plt+0xa9104> │ │ │ │ + ldr r3, [pc, #52] @ b5da4 <__cxa_atexit@plt+0xa9118> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #44] @ b5da8 <__cxa_atexit@plt+0xa911c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ b0890 <__cxa_atexit@plt+0xa3c04> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + movweq lr, #61968 @ 0xf210 │ │ │ │ + rsceq r7, sp, #180, 6 @ 0xd0000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq b5dfc <__cxa_atexit@plt+0xa9170> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b5df4 <__cxa_atexit@plt+0xa9168> │ │ │ │ + ldr r3, [pc, #40] @ b5e04 <__cxa_atexit@plt+0xa9178> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #88, 14 @ 0x1600000 │ │ │ │ - tsteq r0, #36, 16 @ 0x240000 │ │ │ │ - andeq r0, r0, ip, asr #10 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - rsceq sp, sp, #188, 16 @ 0xbc0000 │ │ │ │ - tsteq r0, #56, 16 @ 0x380000 │ │ │ │ - tsteq r0, #16, 22 @ 0x4000 │ │ │ │ + ldr r3, [pc, #32] @ b5e08 <__cxa_atexit@plt+0xa917c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq sp, sp, #248, 14 @ 0x3e00000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + movweq lr, #61860 @ 0xf1a4 │ │ │ │ + rsceq r7, sp, #72, 6 @ 0x20000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b b06e4 <__cxa_atexit@plt+0xa3a58> │ │ │ │ - rsceq sp, sp, #224, 14 @ 0x3800000 │ │ │ │ - andeq r1, r0, ip, asr #21 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r7, sp, #16, 6 @ 0x40000000 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, ip │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b5eb8 <__cxa_atexit@plt+0xa922c> │ │ │ │ + ldr r2, [pc, #120] @ b5ec0 <__cxa_atexit@plt+0xa9234> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b5e9c <__cxa_atexit@plt+0xa9210> │ │ │ │ + ldr r2, [pc, #92] @ b5ec4 <__cxa_atexit@plt+0xa9238> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b5eac <__cxa_atexit@plt+0xa9220> │ │ │ │ + ldr r3, [pc, #64] @ b5ec8 <__cxa_atexit@plt+0xa923c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #-8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 19125cc <__cxa_atexit@plt+0x1905940> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsceq r7, sp, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ b08d8 <__cxa_atexit@plt+0xa3c4c> │ │ │ │ + ldr r3, [pc, #60] @ b5f1c <__cxa_atexit@plt+0xa9290> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ + str sl, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq b08d0 <__cxa_atexit@plt+0xa3c44> │ │ │ │ - b b08e8 <__cxa_atexit@plt+0xa3c5c> │ │ │ │ + beq b5f14 <__cxa_atexit@plt+0xa9288> │ │ │ │ + ldr r3, [pc, #32] @ b5f20 <__cxa_atexit@plt+0xa9294> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 19125cc <__cxa_atexit@plt+0x1905940> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq sp, sp, #176, 14 @ 0x2c00000 │ │ │ │ - andeq r1, r0, ip, asr #21 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r7, sp, #20, 4 @ 0x40000001 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - cmp r8, #1 │ │ │ │ - blt b0934 <__cxa_atexit@plt+0xa3ca8> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq b0950 <__cxa_atexit@plt+0xa3cc4> │ │ │ │ - adds r7, r3, r8 │ │ │ │ - bmi b0984 <__cxa_atexit@plt+0xa3cf8> │ │ │ │ - ldr r2, [pc, #340] @ b0a6c <__cxa_atexit@plt+0xa3de0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r9, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - b 3ff894 <__cxa_atexit@plt+0x3f2c08> │ │ │ │ - ldr r3, [pc, #300] @ b0a68 <__cxa_atexit@plt+0xa3ddc> │ │ │ │ + ldr r3, [pc, #24] @ b5f50 <__cxa_atexit@plt+0xa92c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b0998 <__cxa_atexit@plt+0xa3d0c> │ │ │ │ - b b0a78 <__cxa_atexit@plt+0xa3dec> │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, #10 │ │ │ │ - mov r2, r8 │ │ │ │ - bl bd68 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b09a0 <__cxa_atexit@plt+0xa3d14> │ │ │ │ - sub r3, r0, r9 │ │ │ │ - str sl, [r5, #16] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r0, r3, sl} │ │ │ │ - str r9, [r5, #32] │ │ │ │ - sub r0, r8, r3 │ │ │ │ - b b09c0 <__cxa_atexit@plt+0xa3d34> │ │ │ │ - ldr r7, [pc, #212] @ b0a60 <__cxa_atexit@plt+0xa3dd4> │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 19125cc <__cxa_atexit@plt+0x1905940> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ b5f70 <__cxa_atexit@plt+0xa92e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ + movweq lr, #61476 @ 0xf024 │ │ │ │ + rsceq r7, sp, #204, 2 @ 0x33 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b6018 <__cxa_atexit@plt+0xa938c> │ │ │ │ + ldr r3, [pc, #156] @ b6034 <__cxa_atexit@plt+0xa93a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-8]! │ │ │ │ + str r1, [r2, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b600c <__cxa_atexit@plt+0xa9380> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b6020 <__cxa_atexit@plt+0xa9394> │ │ │ │ + ldr r2, [pc, #108] @ b6038 <__cxa_atexit@plt+0xa93ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr lr, [pc, #96] @ b603c <__cxa_atexit@plt+0xa93b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r6, [pc, #72] @ b6040 <__cxa_atexit@plt+0xa93b4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + sub sl, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 191a550 <__cxa_atexit@plt+0x190d8c4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r3, [pc, #184] @ b0a64 <__cxa_atexit@plt+0xa3dd8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - str r9, [r5, #32] │ │ │ │ - mov lr, r5 │ │ │ │ - str r0, [lr, #12]! │ │ │ │ - ldr r3, [lr, #12] │ │ │ │ - ldr r9, [lr, #20] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt b0a18 <__cxa_atexit@plt+0xa3d8c> │ │ │ │ - mov r1, #0 │ │ │ │ - b b09ec <__cxa_atexit@plt+0xa3d60> │ │ │ │ - add r1, r1, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - beq b0a18 <__cxa_atexit@plt+0xa3d8c> │ │ │ │ - ldrb r8, [r9, r1] │ │ │ │ - sub r0, r8, #48 @ 0x30 │ │ │ │ - cmp r0, #10 │ │ │ │ - bcc b09e0 <__cxa_atexit@plt+0xa3d54> │ │ │ │ - cmp r8, #64 @ 0x40 │ │ │ │ - bls b0a14 <__cxa_atexit@plt+0xa3d88> │ │ │ │ - cmp r8, #71 @ 0x47 │ │ │ │ - subcs r0, r8, #97 @ 0x61 │ │ │ │ - cmpcs r0, #5 │ │ │ │ - bls b09e0 <__cxa_atexit@plt+0xa3d54> │ │ │ │ - mov r3, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq b0a50 <__cxa_atexit@plt+0xa3dc4> │ │ │ │ - ldrb r1, [r9], #1 │ │ │ │ - cmp r1, #71 @ 0x47 │ │ │ │ - mvn r2, #86 @ 0x56 │ │ │ │ - mvncc r2, #54 @ 0x36 │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ - mvncc r2, #47 @ 0x2f │ │ │ │ - lsl r0, r0, #4 │ │ │ │ - add r1, r1, r2 │ │ │ │ - uxtab r0, r0, r1 │ │ │ │ - subs r3, r3, #1 │ │ │ │ - bne b0a24 <__cxa_atexit@plt+0xa3d98> │ │ │ │ - str r0, [r5, #32] │ │ │ │ - mov r5, lr │ │ │ │ - mov r8, fp │ │ │ │ - b b0d7c <__cxa_atexit@plt+0xa40f0> │ │ │ │ - tsteq r0, #116, 18 @ 0x1d0000 │ │ │ │ - tsteq r0, #176, 10 @ 0x2c000000 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq r0, r0, r0, lsr #4 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r0, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - mov lr, r5 │ │ │ │ - str r1, [lr, #-4]! │ │ │ │ - cmp r3, #1 │ │ │ │ - blt b0af0 <__cxa_atexit@plt+0xa3e64> │ │ │ │ - mov r1, #0 │ │ │ │ - b b0ac4 <__cxa_atexit@plt+0xa3e38> │ │ │ │ - add r1, r1, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - beq b0af0 <__cxa_atexit@plt+0xa3e64> │ │ │ │ - ldrb r9, [sl, r1] │ │ │ │ - sub r0, r9, #48 @ 0x30 │ │ │ │ - cmp r0, #10 │ │ │ │ - bcc b0ab8 <__cxa_atexit@plt+0xa3e2c> │ │ │ │ - cmp r9, #64 @ 0x40 │ │ │ │ - bls b0aec <__cxa_atexit@plt+0xa3e60> │ │ │ │ - cmp r9, #71 @ 0x47 │ │ │ │ - subcs r0, r9, #97 @ 0x61 │ │ │ │ - cmpcs r0, #5 │ │ │ │ - bls b0ab8 <__cxa_atexit@plt+0xa3e2c> │ │ │ │ - mov r3, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq b0b28 <__cxa_atexit@plt+0xa3e9c> │ │ │ │ - ldrb r1, [sl], #1 │ │ │ │ - cmp r1, #71 @ 0x47 │ │ │ │ - mvn r2, #86 @ 0x56 │ │ │ │ - mvncc r2, #54 @ 0x36 │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ - mvncc r2, #47 @ 0x2f │ │ │ │ - lsl r0, r0, #4 │ │ │ │ - add r1, r1, r2 │ │ │ │ - uxtab r0, r0, r1 │ │ │ │ - subs r3, r3, #1 │ │ │ │ - bne b0afc <__cxa_atexit@plt+0xa3e70> │ │ │ │ - str r0, [r5, #16] │ │ │ │ - mov r5, lr │ │ │ │ - b b0d7c <__cxa_atexit@plt+0xa40f0> │ │ │ │ - andeq r1, r0, ip, asr #23 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + movweq lr, #62800 @ 0xf550 │ │ │ │ + rsceq r7, sp, #0, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b60a8 <__cxa_atexit@plt+0xa941c> │ │ │ │ + ldr r2, [pc, #72] @ b60b4 <__cxa_atexit@plt+0xa9428> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #68] @ b60b8 <__cxa_atexit@plt+0xa942c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r0, [pc, #40] @ b60bc <__cxa_atexit@plt+0xa9430> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + sub sl, r6, #5 │ │ │ │ + b 191a550 <__cxa_atexit@plt+0x190d8c4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + movweq lr, #62644 @ 0xf4b4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b6100 <__cxa_atexit@plt+0xa9474> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ b610c <__cxa_atexit@plt+0xa9480> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq lr, #61444 @ 0xf004 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3adc <__cxa_atexit@plt+0x3e6e50> │ │ │ │ + @ instruction: 0xffffef30 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + rsceq r7, sp, #80 @ 0x50 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b616c <__cxa_atexit@plt+0xa94e0> │ │ │ │ + ldr r2, [pc, #52] @ b6184 <__cxa_atexit@plt+0xa94f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r7, [pc, #20] @ b6188 <__cxa_atexit@plt+0xa94fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq r7, sp, #36 @ 0x24 │ │ │ │ + rsceq r6, sp, #244, 30 @ 0x3d0 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc b0ca4 <__cxa_atexit@plt+0xa4018> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str fp, [sp, #20] │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r4, [fp, #12]! │ │ │ │ - ldr r2, [fp, #4] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r8, [fp, #8] │ │ │ │ - ldr r9, [fp, #16] │ │ │ │ - ldr r1, [fp, #20] │ │ │ │ - add sl, r7, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r8 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - bl bd20 │ │ │ │ - ldr r3, [pc, #296] @ b0cb4 <__cxa_atexit@plt+0xa4028> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add r0, r8, sl │ │ │ │ - mov r8, r4 │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - bl bd20 │ │ │ │ - mov r0, sl │ │ │ │ - mov r1, #10 │ │ │ │ - mov r2, r4 │ │ │ │ - bl bd68 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b0be4 <__cxa_atexit@plt+0xa3f58> │ │ │ │ - sub r4, r0, sl │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r0, r4, r7, sl} │ │ │ │ - sub r4, r8, r4 │ │ │ │ - b b0c04 <__cxa_atexit@plt+0xa3f78> │ │ │ │ - mov r4, #0 │ │ │ │ - ldr r3, [pc, #200] @ b0cb8 <__cxa_atexit@plt+0xa402c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - add lr, r5, #16 │ │ │ │ - stm lr, {r3, r4, r8} │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str sl, [r5, #32] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - cmp r0, #1 │ │ │ │ - add r8, sp, #12 │ │ │ │ - ldm r8, {r4, r7, r8} │ │ │ │ - blt b0c60 <__cxa_atexit@plt+0xa3fd4> │ │ │ │ - mov r3, #0 │ │ │ │ - b b0c34 <__cxa_atexit@plt+0xa3fa8> │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - beq b0c60 <__cxa_atexit@plt+0xa3fd4> │ │ │ │ - ldrb r1, [lr, r3] │ │ │ │ - sub r2, r1, #48 @ 0x30 │ │ │ │ - cmp r2, #10 │ │ │ │ - bcc b0c28 <__cxa_atexit@plt+0xa3f9c> │ │ │ │ - cmp r1, #64 @ 0x40 │ │ │ │ - bls b0c5c <__cxa_atexit@plt+0xa3fd0> │ │ │ │ - cmp r1, #71 @ 0x47 │ │ │ │ - subcs r1, r1, #97 @ 0x61 │ │ │ │ - cmpcs r1, #5 │ │ │ │ - bls b0c28 <__cxa_atexit@plt+0xa3f9c> │ │ │ │ - mov r0, r3 │ │ │ │ - mov r1, #0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b0c98 <__cxa_atexit@plt+0xa400c> │ │ │ │ - ldrb r3, [lr], #1 │ │ │ │ - cmp r3, #71 @ 0x47 │ │ │ │ - mvn r2, #86 @ 0x56 │ │ │ │ - mvncc r2, #54 @ 0x36 │ │ │ │ - cmp r3, #58 @ 0x3a │ │ │ │ - mvncc r2, #47 @ 0x2f │ │ │ │ - lsl r1, r1, #4 │ │ │ │ - add r3, r3, r2 │ │ │ │ - uxtab r1, r1, r3 │ │ │ │ - subs r0, r0, #1 │ │ │ │ - bne b0c6c <__cxa_atexit@plt+0xa3fe0> │ │ │ │ - str r1, [r5, #32] │ │ │ │ - mov r5, fp │ │ │ │ - b b0d7c <__cxa_atexit@plt+0xa40f0> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #212, 6 @ 0x50000003 │ │ │ │ - tsteq r0, #108, 6 @ 0xb0000001 │ │ │ │ - andeq r0, r0, r7, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldmib r5, {r0, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - sub r2, r5, #4 │ │ │ │ - stm r2, {r0, r1, r3, lr} │ │ │ │ - str sl, [r5, #12] │ │ │ │ - mov lr, r5 │ │ │ │ - str r9, [lr, #-8]! │ │ │ │ - cmp r3, #1 │ │ │ │ - blt b0d38 <__cxa_atexit@plt+0xa40ac> │ │ │ │ - mov r1, #0 │ │ │ │ - b b0d0c <__cxa_atexit@plt+0xa4080> │ │ │ │ - add r1, r1, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - beq b0d38 <__cxa_atexit@plt+0xa40ac> │ │ │ │ - ldrb r9, [sl, r1] │ │ │ │ - sub r0, r9, #48 @ 0x30 │ │ │ │ - cmp r0, #10 │ │ │ │ - bcc b0d00 <__cxa_atexit@plt+0xa4074> │ │ │ │ - cmp r9, #64 @ 0x40 │ │ │ │ - bls b0d34 <__cxa_atexit@plt+0xa40a8> │ │ │ │ - cmp r9, #71 @ 0x47 │ │ │ │ - subcs r0, r9, #97 @ 0x61 │ │ │ │ - cmpcs r0, #5 │ │ │ │ - bls b0d00 <__cxa_atexit@plt+0xa4074> │ │ │ │ - mov r3, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq b0d70 <__cxa_atexit@plt+0xa40e4> │ │ │ │ - ldrb r1, [sl], #1 │ │ │ │ - cmp r1, #71 @ 0x47 │ │ │ │ - mvn r2, #86 @ 0x56 │ │ │ │ - mvncc r2, #54 @ 0x36 │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ - mvncc r2, #47 @ 0x2f │ │ │ │ - lsl r0, r0, #4 │ │ │ │ - add r1, r1, r2 │ │ │ │ - uxtab r0, r0, r1 │ │ │ │ - subs r3, r3, #1 │ │ │ │ - bne b0d44 <__cxa_atexit@plt+0xa40b8> │ │ │ │ - str r0, [r5, #12] │ │ │ │ - mov r5, lr │ │ │ │ - b b0d7c <__cxa_atexit@plt+0xa40f0> │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc b0ea4 <__cxa_atexit@plt+0xa4218> │ │ │ │ - ldr r1, [r5] │ │ │ │ - cmp r1, #2 │ │ │ │ - bge b0e34 <__cxa_atexit@plt+0xa41a8> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r3, [pc, #288] @ b0ec8 <__cxa_atexit@plt+0xa423c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r9, r5 │ │ │ │ - str r3, [r9, #16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b0e78 <__cxa_atexit@plt+0xa41ec> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt b0e88 <__cxa_atexit@plt+0xa41fc> │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #220] @ b0ecc <__cxa_atexit@plt+0xa4240> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b0df4 <__cxa_atexit@plt+0xa4168> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #192] @ b0ed0 <__cxa_atexit@plt+0xa4244> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne b0e20 <__cxa_atexit@plt+0xa4194> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str sl, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r9 │ │ │ │ - mov fp, r8 │ │ │ │ - b b0fe0 <__cxa_atexit@plt+0xa4354> │ │ │ │ - ldr lr, [pc, #160] @ b0edc <__cxa_atexit@plt+0xa4250> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - sub r1, r1, #1 │ │ │ │ - sub r2, r3, #11 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, r8 │ │ │ │ - b b0fe0 <__cxa_atexit@plt+0xa4354> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ - mov fp, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #68] @ b0ed4 <__cxa_atexit@plt+0xa4248> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r9 │ │ │ │ - mov fp, r8 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r7, [pc, #44] @ b0ed8 <__cxa_atexit@plt+0xa424c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - tsteq r0, #12, 10 @ 0x3000000 │ │ │ │ - tsteq r0, #252, 2 @ 0x3f │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r0, #40, 2 │ │ │ │ - andeq r0, r0, sl, lsr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b b0d7c <__cxa_atexit@plt+0xa40f0> │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt b0f68 <__cxa_atexit@plt+0xa42dc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #80] @ b0f7c <__cxa_atexit@plt+0xa42f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b0f30 <__cxa_atexit@plt+0xa42a4> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #52] @ b0f80 <__cxa_atexit@plt+0xa42f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne b0f5c <__cxa_atexit@plt+0xa42d0> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - b b0fe0 <__cxa_atexit@plt+0xa4354> │ │ │ │ - ldr r3, [pc, #20] @ b0f84 <__cxa_atexit@plt+0xa42f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - tsteq r0, #208, 6 @ 0x40000003 │ │ │ │ - tsteq r0, #192 @ 0xc0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ b0fbc <__cxa_atexit@plt+0xa4330> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b0fb4 <__cxa_atexit@plt+0xa4328> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b b0fe0 <__cxa_atexit@plt+0xa4354> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b b0fe0 <__cxa_atexit@plt+0xa4354> │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #32 │ │ │ │ - cmp r3, r8 │ │ │ │ - bcc b1394 <__cxa_atexit@plt+0xa4708> │ │ │ │ - mov r9, r5 │ │ │ │ - ldr lr, [r9, #12]! │ │ │ │ - ldr r7, [r9, #-8] │ │ │ │ - ldr sl, [r9, #8] │ │ │ │ - cmp sl, #0 │ │ │ │ - beq b107c <__cxa_atexit@plt+0xa43f0> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt b10d8 <__cxa_atexit@plt+0xa444c> │ │ │ │ - cmp r2, sl │ │ │ │ - bge b1134 <__cxa_atexit@plt+0xa44a8> │ │ │ │ - sub r3, sl, r2 │ │ │ │ - str r3, [r6, #8]! │ │ │ │ - ldr r3, [pc, #948] @ b13e4 <__cxa_atexit@plt+0xa4758> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-4] │ │ │ │ - mov r0, #0 │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - sub lr, r8, #25 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b1048 <__cxa_atexit@plt+0xa43bc> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #900] @ b13e8 <__cxa_atexit@plt+0xa475c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne b1074 <__cxa_atexit@plt+0xa43e8> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - mov r0, lr │ │ │ │ - ldr r2, [r0, #4]! │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r1, [r0] │ │ │ │ - strex r1, r7, [r0] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne b1090 <__cxa_atexit@plt+0xa4404> │ │ │ │ - ldr r0, [lr] │ │ │ │ - ldr r1, [pc, #840] @ b13f4 <__cxa_atexit@plt+0xa4768> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne b10c0 <__cxa_atexit@plt+0xa4434> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, lr │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #816] @ b13f8 <__cxa_atexit@plt+0xa476c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r9] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - b afa84 <__cxa_atexit@plt+0xa2df8> │ │ │ │ - mov r3, #0 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #764] @ b13ec <__cxa_atexit@plt+0xa4760> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b10f4 <__cxa_atexit@plt+0xa4468> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #736] @ b13f0 <__cxa_atexit@plt+0xa4764> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne b1120 <__cxa_atexit@plt+0xa4494> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #688] @ b13d8 <__cxa_atexit@plt+0xa474c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - bne b1188 <__cxa_atexit@plt+0xa44fc> │ │ │ │ - mov r0, #0 │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #652] @ b13dc <__cxa_atexit@plt+0xa4750> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, r0, #2 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b1154 <__cxa_atexit@plt+0xa44c8> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #624] @ b13e0 <__cxa_atexit@plt+0xa4754> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne b1180 <__cxa_atexit@plt+0xa44f4> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - cmp sl, #1 │ │ │ │ - blt b1280 <__cxa_atexit@plt+0xa45f4> │ │ │ │ - cmp sl, r2 │ │ │ │ - bge b1304 <__cxa_atexit@plt+0xa4678> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - sub r0, r2, sl │ │ │ │ - ldr r7, [pc, #516] @ b13b0 <__cxa_atexit@plt+0xa4724> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r2, r3, sl │ │ │ │ - stmib r6, {r7, r9} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - mov r3, #0 │ │ │ │ - mov r0, lr │ │ │ │ - ldr r2, [r0, #4]! │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - sub r3, r8, #27 │ │ │ │ - ldrex r7, [r0] │ │ │ │ - strex r7, r3, [r0] │ │ │ │ + bcc b621c <__cxa_atexit@plt+0xa9590> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r2, #8]! │ │ │ │ + ldr r9, [r2, #-4] │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ cmp r7, #0 │ │ │ │ - bne b11d4 <__cxa_atexit@plt+0xa4548> │ │ │ │ - ldr r0, [lr] │ │ │ │ - ldr ip, [pc, #452] @ b13b4 <__cxa_atexit@plt+0xa4728> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - cmp r0, ip │ │ │ │ - bne b1214 <__cxa_atexit@plt+0xa4588> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r1, lr │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr ip, [pc, #424] @ b13b8 <__cxa_atexit@plt+0xa472c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, #0 │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - ldr r7, [pc, #400] @ b13bc <__cxa_atexit@plt+0xa4730> │ │ │ │ + beq b61e0 <__cxa_atexit@plt+0xa9554> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne b6208 <__cxa_atexit@plt+0xa957c> │ │ │ │ + ldr r7, [pc, #100] @ b6234 <__cxa_atexit@plt+0xa95a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r0, r7, #2 │ │ │ │ - ldrex r7, [r3] │ │ │ │ - strex r7, r0, [r3] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne b1230 <__cxa_atexit@plt+0xa45a4> │ │ │ │ - ldr r7, [r1] │ │ │ │ - cmp r7, ip │ │ │ │ - bne b1254 <__cxa_atexit@plt+0xa45c8> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #356] @ b13c0 <__cxa_atexit@plt+0xa4734> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - sub r7, r8, #11 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - mov r0, lr │ │ │ │ - ldr r2, [r0, #4]! │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r0] │ │ │ │ - strex r3, r7, [r0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne b1290 <__cxa_atexit@plt+0xa4604> │ │ │ │ - ldr r0, [lr] │ │ │ │ - ldr r8, [pc, #292] @ b13d0 <__cxa_atexit@plt+0xa4744> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - cmp r0, r8 │ │ │ │ - bne b12c8 <__cxa_atexit@plt+0xa463c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r1, lr │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, #0 │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - ldr r7, [pc, #244] @ b13d4 <__cxa_atexit@plt+0xa4748> │ │ │ │ + str r7, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, #1 │ │ │ │ + b 1913a58 <__cxa_atexit@plt+0x1906dcc> │ │ │ │ + ldr r7, [pc, #72] @ b6230 <__cxa_atexit@plt+0xa95a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r0, r7, #2 │ │ │ │ - ldrex r7, [r3] │ │ │ │ - strex r7, r0, [r3] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne b12e4 <__cxa_atexit@plt+0xa4658> │ │ │ │ - ldr r7, [r1] │ │ │ │ - cmp r7, r8 │ │ │ │ - beq b1118 <__cxa_atexit@plt+0xa448c> │ │ │ │ - b b1120 <__cxa_atexit@plt+0xa4494> │ │ │ │ - mov r0, #0 │ │ │ │ - mov r3, lr │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #168] @ b13c4 <__cxa_atexit@plt+0xa4738> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r8, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b1320 <__cxa_atexit@plt+0xa4694> │ │ │ │ - ldr r0, [lr] │ │ │ │ - ldr r8, [pc, #140] @ b13c8 <__cxa_atexit@plt+0xa473c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - cmp r0, r8 │ │ │ │ - bne b1358 <__cxa_atexit@plt+0xa46cc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r9, r1 │ │ │ │ - mov r1, lr │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - mov r1, r9 │ │ │ │ - mov r0, #0 │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #92] @ b13cc <__cxa_atexit@plt+0xa4740> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, r0, #2 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b1374 <__cxa_atexit@plt+0xa46e8> │ │ │ │ - ldr r3, [r1] │ │ │ │ - cmp r3, r8 │ │ │ │ - beq b1178 <__cxa_atexit@plt+0xa44ec> │ │ │ │ - b b1180 <__cxa_atexit@plt+0xa44f4> │ │ │ │ - ldr r6, [pc, #96] @ b13fc <__cxa_atexit@plt+0xa4770> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #32 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r2, r8, r9, sl} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + ldr r5, [pc, #28] @ b622c <__cxa_atexit@plt+0xa95a0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1913a58 <__cxa_atexit@plt+0x1906dcc> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xfffff938 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + rsceq r6, sp, #56, 30 @ 0xe0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b6298 <__cxa_atexit@plt+0xa960c> │ │ │ │ + ldr r8, [pc, #68] @ b62a4 <__cxa_atexit@plt+0xa9618> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #64] @ b62a8 <__cxa_atexit@plt+0xa961c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #60] @ b62ac <__cxa_atexit@plt+0xa9620> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + stmib r3, {r1, r7, r8} │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r2, [r3, #28] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r8 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r0, #184, 26 @ 0x2e00 │ │ │ │ - tsteq r0, #28, 28 @ 0x1c0 │ │ │ │ - tsteq r0, #252, 26 @ 0x3f00 │ │ │ │ - rsceq ip, sp, #92, 28 @ 0x5c0 │ │ │ │ - tsteq r0, #8, 26 @ 0x200 │ │ │ │ - tsteq r0, #224, 30 @ 0x380 │ │ │ │ - tsteq r0, #208, 24 @ 0xd000 │ │ │ │ - rsceq ip, sp, #24, 26 @ 0x600 │ │ │ │ - tsteq r0, #96, 26 @ 0x1800 │ │ │ │ - rsceq ip, sp, #168, 26 @ 0x2a00 │ │ │ │ - tsteq r0, #212, 2 @ 0x35 │ │ │ │ - rsceq ip, sp, #56, 30 @ 0xe0 │ │ │ │ - tsteq r0, #156, 28 @ 0x9c0 │ │ │ │ - tsteq r0, #232, 8 @ 0xe8000000 │ │ │ │ - tsteq r0, #168, 30 @ 0x2a0 │ │ │ │ - rsceq ip, sp, #160, 30 @ 0x280 │ │ │ │ - tsteq r0, #252, 28 @ 0xfc0 │ │ │ │ - tsteq r0, #96, 30 @ 0x180 │ │ │ │ - andeq r0, r0, ip, lsr r3 │ │ │ │ - @ instruction: 0xfffffc40 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + @ instruction: 0xfffff978 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + rsceq r6, sp, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #68] @ b1468 <__cxa_atexit@plt+0xa47dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b1428 <__cxa_atexit@plt+0xa479c> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #40] @ b146c <__cxa_atexit@plt+0xa47e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne b1454 <__cxa_atexit@plt+0xa47c8> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #20] @ b1470 <__cxa_atexit@plt+0xa47e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - rsceq ip, sp, #108, 24 @ 0x6c00 │ │ │ │ - tsteq r0, #200, 22 @ 0x32000 │ │ │ │ - tsteq r0, #160, 28 @ 0xa00 │ │ │ │ - rsceq ip, sp, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b6310 <__cxa_atexit@plt+0xa9684> │ │ │ │ + ldr r8, [pc, #68] @ b631c <__cxa_atexit@plt+0xa9690> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #64] @ b6320 <__cxa_atexit@plt+0xa9694> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #60] @ b6324 <__cxa_atexit@plt+0xa9698> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + stmib r3, {r1, r7, r8} │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r2, [r3, #28] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff148 │ │ │ │ + @ instruction: 0xffffeda0 │ │ │ │ + @ instruction: 0xfffff2d0 │ │ │ │ + rsceq r6, sp, #100, 28 @ 0x640 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b14bc <__cxa_atexit@plt+0xa4830> │ │ │ │ - ldr r7, [pc, #52] @ b14d0 <__cxa_atexit@plt+0xa4844> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b63ac <__cxa_atexit@plt+0xa9720> │ │ │ │ + ldr r3, [pc, #136] @ b63d4 <__cxa_atexit@plt+0xa9748> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq b14b0 <__cxa_atexit@plt+0xa4824> │ │ │ │ + beq b639c <__cxa_atexit@plt+0xa9710> │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + ldr lr, [r8, #15] │ │ │ │ + ldr r1, [r8, #19] │ │ │ │ + ldr r2, [r8, #23] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b63bc <__cxa_atexit@plt+0xa9730> │ │ │ │ + ldr r3, [pc, #96] @ b63e0 <__cxa_atexit@plt+0xa9754> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b b14e4 <__cxa_atexit@plt+0xa4858> │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b14d4 <__cxa_atexit@plt+0xa4848> │ │ │ │ + ldr r7, [pc, #40] @ b63dc <__cxa_atexit@plt+0xa9750> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq ip, sp, #228, 22 @ 0x39000 │ │ │ │ - rsceq ip, sp, #192, 22 @ 0x30000 │ │ │ │ + ldr r7, [pc, #20] @ b63d8 <__cxa_atexit@plt+0xa974c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq r6, sp, #212, 26 @ 0x3500 │ │ │ │ + rsceq r6, sp, #236, 26 @ 0x3b00 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + rsceq r6, sp, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r8, [r6, #3] │ │ │ │ - ldr r9, [r6, #7] │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b155c <__cxa_atexit@plt+0xa48d0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b1564 <__cxa_atexit@plt+0xa48d8> │ │ │ │ - ldr r2, [pc, #100] @ b1580 <__cxa_atexit@plt+0xa48f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ b1584 <__cxa_atexit@plt+0xa48f8> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr lr, [r7, #15] │ │ │ │ + ldr r0, [r7, #19] │ │ │ │ + ldr r8, [r7, #23] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3], #-16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b6430 <__cxa_atexit@plt+0xa97a4> │ │ │ │ + ldr r1, [pc, #48] @ b6448 <__cxa_atexit@plt+0xa97bc> │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [sl, #4] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - str r8, [r3, #12] │ │ │ │ - sub r3, r6, #7 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - str r9, [r5] │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b1554 <__cxa_atexit@plt+0xa48c8> │ │ │ │ - b b01f0 <__cxa_atexit@plt+0xa3564> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b b156c <__cxa_atexit@plt+0xa48e0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #16] @ b1588 <__cxa_atexit@plt+0xa48fc> │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + stmda r5, {r2, lr} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r7, [pc, #20] @ b644c <__cxa_atexit@plt+0xa97c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffe564 │ │ │ │ - @ instruction: 0xffffecc8 │ │ │ │ - rsceq ip, sp, #40, 22 @ 0xa000 │ │ │ │ - rsceq ip, sp, #16, 22 @ 0x4000 │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + stmib r5, {r0, r8} │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + rsceq r6, sp, #96, 26 @ 0x1800 │ │ │ │ + rsceq r6, sp, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b15d4 <__cxa_atexit@plt+0xa4948> │ │ │ │ - ldr r7, [pc, #52] @ b15e8 <__cxa_atexit@plt+0xa495c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b64b8 <__cxa_atexit@plt+0xa982c> │ │ │ │ + ldr r3, [pc, #84] @ b64c8 <__cxa_atexit@plt+0xa983c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq b15c8 <__cxa_atexit@plt+0xa493c> │ │ │ │ + beq b64a8 <__cxa_atexit@plt+0xa981c> │ │ │ │ + ldr r7, [pc, #64] @ b64cc <__cxa_atexit@plt+0xa9840> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r8} │ │ │ │ mov r7, r8 │ │ │ │ - b b14e4 <__cxa_atexit@plt+0xa4858> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b15ec <__cxa_atexit@plt+0xa4960> │ │ │ │ + ldr r7, [pc, #16] @ b64d0 <__cxa_atexit@plt+0xa9844> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - rsceq ip, sp, #204, 20 @ 0xcc000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsceq r6, sp, #232, 24 @ 0xe800 │ │ │ │ + rsceq r6, sp, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b1660 <__cxa_atexit@plt+0xa49d4> │ │ │ │ - ldr r3, [pc, #120] @ b1688 <__cxa_atexit@plt+0xa49fc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ b64fc <__cxa_atexit@plt+0xa9870> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r6, sp, #228, 20 @ 0xe4000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ b6528 <__cxa_atexit@plt+0xa989c> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b1650 <__cxa_atexit@plt+0xa49c4> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [pc, #12] @ b652c <__cxa_atexit@plt+0xa98a0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + movweq sp, #64000 @ 0xfa00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b6574 <__cxa_atexit@plt+0xa98e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc b1670 <__cxa_atexit@plt+0xa49e4> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #84] @ b1690 <__cxa_atexit@plt+0xa4a04> │ │ │ │ + bcc b6580 <__cxa_atexit@plt+0xa98f4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ b6590 <__cxa_atexit@plt+0xa9904> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b168c <__cxa_atexit@plt+0xa4a00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq ip, sp, #80, 20 @ 0x50000 │ │ │ │ - tsteq r0, #224, 28 @ 0xe00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b16d0 <__cxa_atexit@plt+0xa4a44> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ b16dc <__cxa_atexit@plt+0xa4a50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #92, 28 @ 0x5c0 │ │ │ │ - sbcseq r1, r0, #-2147483637 @ 0x8000000b │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r1, r0, #1073741848 @ 0x40000018 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r1, r0, #148, 2 @ 0x25 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r1, r0, #-2147483597 @ 0x80000033 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbcseq r1, r0, #268435456 @ 0x10000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq sp, #64052 @ 0xfa34 │ │ │ │ + rsceq r6, sp, #20, 24 @ 0x1400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b65e8 <__cxa_atexit@plt+0xa995c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b65e0 <__cxa_atexit@plt+0xa9954> │ │ │ │ + ldr r8, [pc, #40] @ b65f0 <__cxa_atexit@plt+0xa9964> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ b65f4 <__cxa_atexit@plt+0xa9968> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f377c <__cxa_atexit@plt+0x3e6af0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - sbcseq r1, r0, #-1879048189 @ 0x90000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq ip, sp, #148, 18 @ 0x250000 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r1, r4, lsl r0 │ │ │ │ - sub r3, r5, #28 │ │ │ │ + sbceq fp, pc, #92, 14 @ 0x1700000 │ │ │ │ + movweq sp, #63828 @ 0xf954 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b17b0 <__cxa_atexit@plt+0xa4b24> │ │ │ │ - ldrd r0, [r7, #8] │ │ │ │ - ldr r3, [pc, #36] @ b17b8 <__cxa_atexit@plt+0xa4b2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [pc, #28] @ b17bc <__cxa_atexit@plt+0xa4b30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - b 275744 <__cxa_atexit@plt+0x268ab8> │ │ │ │ + bhi b6634 <__cxa_atexit@plt+0xa99a8> │ │ │ │ + ldr r2, [pc, #40] @ b663c <__cxa_atexit@plt+0xa99b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ b6640 <__cxa_atexit@plt+0xa99b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 537cf4 <__cxa_atexit@plt+0x52b068> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r0, #152, 14 @ 0x2600000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r2, [pc, #20] @ b17ec <__cxa_atexit@plt+0xa4b60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4]! │ │ │ │ - str r2, [r5, #16] │ │ │ │ - mov r8, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 2764d4 <__cxa_atexit@plt+0x269848> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + movweq sp, #63752 @ 0xf908 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b1854 <__cxa_atexit@plt+0xa4bc8> │ │ │ │ - ldr lr, [pc, #80] @ b186c <__cxa_atexit@plt+0xa4be0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #68] @ b1870 <__cxa_atexit@plt+0xa4be4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r0, r6, #17 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ b1874 <__cxa_atexit@plt+0xa4be8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r0, #68, 14 @ 0x1100000 │ │ │ │ - tsteq r0, #56, 14 @ 0xe00000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b18d0 <__cxa_atexit@plt+0xa4c44> │ │ │ │ - ldr r8, [pc, #76] @ b18e8 <__cxa_atexit@plt+0xa4c5c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ b18ec <__cxa_atexit@plt+0xa4c60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldmdb r5, {r1, r2, r7} │ │ │ │ - sub r0, r6, #17 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ b18f0 <__cxa_atexit@plt+0xa4c64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - tsteq r0, #196, 12 @ 0xc400000 │ │ │ │ - tsteq r0, #192, 12 @ 0xc000000 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ + bcc b6678 <__cxa_atexit@plt+0xa99ec> │ │ │ │ + ldr r2, [pc, #28] @ b6684 <__cxa_atexit@plt+0xa99f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq sp, #65124 @ 0xfe64 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b1954 <__cxa_atexit@plt+0xa4cc8> │ │ │ │ - mov r0, #0 │ │ │ │ - bl 201fee0 <__cxa_atexit@plt+0x2013254> │ │ │ │ - and r3, r0, r1 │ │ │ │ - cmn r3, #1 │ │ │ │ - beq b1944 <__cxa_atexit@plt+0xa4cb8> │ │ │ │ - ldr r7, [pc, #68] @ b1974 <__cxa_atexit@plt+0xa4ce8> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b66cc <__cxa_atexit@plt+0xa9a40> │ │ │ │ + ldr r7, [pc, #52] @ b66e0 <__cxa_atexit@plt+0xa9a54> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - strd r0, [r9, #8] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r2 │ │ │ │ - ldr r8, [pc, #32] @ b196c <__cxa_atexit@plt+0xa4ce0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ - ldr r7, [pc, #20] @ b1970 <__cxa_atexit@plt+0xa4ce4> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #44] @ b66e4 <__cxa_atexit@plt+0xa9a58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #36] @ b66e8 <__cxa_atexit@plt+0xa9a5c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + ldr r7, [pc, #24] @ b66ec <__cxa_atexit@plt+0xa9a60> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, sp, #172, 14 @ 0x2b00000 │ │ │ │ - rsceq ip, sp, #188, 14 @ 0x2f00000 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - rsceq ip, sp, #148, 14 @ 0x2500000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + movweq sp, #65048 @ 0xfe18 │ │ │ │ + movweq sp, #65040 @ 0xfe10 │ │ │ │ + rsceq r6, sp, #148, 22 @ 0x25000 │ │ │ │ + rsceq r6, sp, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b19dc <__cxa_atexit@plt+0xa4d50> │ │ │ │ - mov r0, #0 │ │ │ │ - bl 201fee0 <__cxa_atexit@plt+0x2013254> │ │ │ │ - and r3, r0, r1 │ │ │ │ - cmn r3, #1 │ │ │ │ - beq b19cc <__cxa_atexit@plt+0xa4d40> │ │ │ │ - ldr r7, [pc, #68] @ b19fc <__cxa_atexit@plt+0xa4d70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - strd r0, [r9, #8] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r2 │ │ │ │ - ldr r8, [pc, #32] @ b19f4 <__cxa_atexit@plt+0xa4d68> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ - ldr r7, [pc, #20] @ b19f8 <__cxa_atexit@plt+0xa4d6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b6710 <__cxa_atexit@plt+0xa9a84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 537aac <__cxa_atexit@plt+0x52ae20> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b674c <__cxa_atexit@plt+0xa9ac0> │ │ │ │ + ldr r2, [pc, #32] @ b6758 <__cxa_atexit@plt+0xa9acc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, sp, #36, 14 @ 0x900000 │ │ │ │ - rsceq ip, sp, #52, 14 @ 0xd00000 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - rsceq ip, sp, #84, 14 @ 0x1500000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + rsceq r6, sp, #0, 22 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b1a30 <__cxa_atexit@plt+0xa4da4> │ │ │ │ - ldr r7, [pc, #28] @ b1a40 <__cxa_atexit@plt+0xa4db4> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b67a4 <__cxa_atexit@plt+0xa9b18> │ │ │ │ + ldr r7, [pc, #52] @ b67b8 <__cxa_atexit@plt+0xa9b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ b1a44 <__cxa_atexit@plt+0xa4db8> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #44] @ b67bc <__cxa_atexit@plt+0xa9b30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #36] @ b67c0 <__cxa_atexit@plt+0xa9b34> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + ldr r7, [pc, #24] @ b67c4 <__cxa_atexit@plt+0xa9b38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq ip, sp, #56, 14 @ 0xe00000 │ │ │ │ - rsceq ip, sp, #16, 14 @ 0x400000 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + movweq sp, #64832 @ 0xfd40 │ │ │ │ + movweq sp, #64824 @ 0xfd38 │ │ │ │ + rsceq r6, sp, #188, 20 @ 0xbc000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ b1a68 <__cxa_atexit@plt+0xa4ddc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ffb94 <__cxa_atexit@plt+0x3f2f08> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq ip, sp, #208, 12 @ 0xd000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ b1b20 <__cxa_atexit@plt+0xa4e94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq b1aa0 <__cxa_atexit@plt+0xa4e14> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne b1ae0 <__cxa_atexit@plt+0xa4e54> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #140] @ b1b34 <__cxa_atexit@plt+0xa4ea8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #136] @ b1b38 <__cxa_atexit@plt+0xa4eac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #132] @ b1b3c <__cxa_atexit@plt+0xa4eb0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #116] @ b1b40 <__cxa_atexit@plt+0xa4eb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - add sl, r1, #1 │ │ │ │ - mov r9, #576 @ 0x240 │ │ │ │ - orr r9, r9, #999424 @ 0xf4000 │ │ │ │ - b 3ffb9c <__cxa_atexit@plt+0x3f2f10> │ │ │ │ - ldr r3, [pc, #60] @ b1b24 <__cxa_atexit@plt+0xa4e98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ b1b28 <__cxa_atexit@plt+0xa4e9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ b1b2c <__cxa_atexit@plt+0xa4ea0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ b1b30 <__cxa_atexit@plt+0xa4ea4> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b680c <__cxa_atexit@plt+0xa9b80> │ │ │ │ + ldr r3, [pc, #52] @ b6824 <__cxa_atexit@plt+0xa9b98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - add sl, r1, #2 │ │ │ │ - mov r8, #576 @ 0x240 │ │ │ │ - orr r8, r8, #999424 @ 0xf4000 │ │ │ │ - b 3ffba4 <__cxa_atexit@plt+0x3f2f18> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - rsceq ip, sp, #40, 12 @ 0x2800000 │ │ │ │ - rsceq ip, sp, #52, 12 @ 0x3400000 │ │ │ │ - tsteq r0, #72, 8 @ 0x48000000 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - rsceq ip, sp, #140, 12 @ 0x8c00000 │ │ │ │ - rsceq ip, sp, #96, 12 @ 0x6000000 │ │ │ │ - tsteq r0, #84, 20 @ 0x54000 │ │ │ │ - rsceq ip, sp, #248, 10 @ 0x3e000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - and r1, r7, #3 │ │ │ │ - mov r2, #576 @ 0x240 │ │ │ │ - orr r2, r2, #999424 @ 0xf4000 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne b1ba4 <__cxa_atexit@plt+0xa4f18> │ │ │ │ - ldr r1, [pc, #124] @ b1bf0 <__cxa_atexit@plt+0xa4f64> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #120] @ b1bf4 <__cxa_atexit@plt+0xa4f68> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #116] @ b1bf8 <__cxa_atexit@plt+0xa4f6c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, r0, #2 │ │ │ │ - stmda r3, {r0, r1} │ │ │ │ - ldr r0, [pc, #104] @ b1bfc <__cxa_atexit@plt+0xa4f70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - add sl, lr, #1 │ │ │ │ - mov r9, r2 │ │ │ │ - b 3ffb9c <__cxa_atexit@plt+0x3f2f10> │ │ │ │ - ldr r8, [pc, #52] @ b1be0 <__cxa_atexit@plt+0xa4f54> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #48] @ b1be4 <__cxa_atexit@plt+0xa4f58> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #44] @ b1be8 <__cxa_atexit@plt+0xa4f5c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #40] @ b1bec <__cxa_atexit@plt+0xa4f60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - str r0, [r3] │ │ │ │ - add r9, r8, #1 │ │ │ │ - add sl, lr, #2 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ffba4 <__cxa_atexit@plt+0x3f2f18> │ │ │ │ - rsceq ip, sp, #108, 10 @ 0x1b000000 │ │ │ │ - rsceq ip, sp, #120, 10 @ 0x1e000000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - tsteq r0, #136, 6 @ 0x20000002 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - rsceq ip, sp, #192, 10 @ 0x30000000 │ │ │ │ - rsceq ip, sp, #148, 10 @ 0x25000000 │ │ │ │ - tsteq r0, #140, 18 @ 0x230000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - rsceq ip, sp, #52, 10 @ 0xd000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b1c60 <__cxa_atexit@plt+0xa4fd4> │ │ │ │ - ldr r7, [pc, #28] @ b1c70 <__cxa_atexit@plt+0xa4fe4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ b1c74 <__cxa_atexit@plt+0xa4fe8> │ │ │ │ + ldr r2, [pc, #44] @ b6828 <__cxa_atexit@plt+0xa9b9c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r7, {r2, r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ b682c <__cxa_atexit@plt+0xa9ba0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - rsceq ip, sp, #8, 10 @ 0x2000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + movweq sp, #63384 @ 0xf798 │ │ │ │ + movweq sp, #63736 @ 0xf8f8 │ │ │ │ + rsceq r6, sp, #112, 20 @ 0x70000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b1d14 <__cxa_atexit@plt+0xa5088> │ │ │ │ - ldr r7, [pc, #160] @ b1d38 <__cxa_atexit@plt+0xa50ac> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b68a0 <__cxa_atexit@plt+0xa9c14> │ │ │ │ + ldr r7, [pc, #96] @ b68b4 <__cxa_atexit@plt+0xa9c28> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq b1cf8 <__cxa_atexit@plt+0xa506c> │ │ │ │ - ldr r2, [pc, #144] @ b1d3c <__cxa_atexit@plt+0xa50b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + beq b688c <__cxa_atexit@plt+0xa9c00> │ │ │ │ + ldr r3, [pc, #80] @ b68b8 <__cxa_atexit@plt+0xa9c2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b1d08 <__cxa_atexit@plt+0xa507c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc b1d24 <__cxa_atexit@plt+0xa5098> │ │ │ │ - ldr r0, [r5] │ │ │ │ + beq b6898 <__cxa_atexit@plt+0xa9c0c> │ │ │ │ + ldr r3, [pc, #60] @ b68bc <__cxa_atexit@plt+0xa9c30> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #96] @ b1d44 <__cxa_atexit@plt+0xa50b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b1d40 <__cxa_atexit@plt+0xa50b4> │ │ │ │ + ldr r7, [pc, #24] @ b68c0 <__cxa_atexit@plt+0xa9c34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - rsceq ip, sp, #100, 8 @ 0x64000000 │ │ │ │ - tsteq r0, #64, 16 @ 0x400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + rsceq r6, sp, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ b1dbc <__cxa_atexit@plt+0xa5130> │ │ │ │ + ldr r3, [pc, #44] @ b6900 <__cxa_atexit@plt+0xa9c74> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq b1da4 <__cxa_atexit@plt+0xa5118> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc b1dac <__cxa_atexit@plt+0xa5120> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + beq b68f8 <__cxa_atexit@plt+0xa9c6c> │ │ │ │ + ldr r3, [pc, #24] @ b6904 <__cxa_atexit@plt+0xa9c78> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #48] @ b1dc0 <__cxa_atexit@plt+0xa5134> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r0, #148, 14 @ 0x2500000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b1e04 <__cxa_atexit@plt+0xa5178> │ │ │ │ - ldr r2, [pc, #40] @ b1e10 <__cxa_atexit@plt+0xa5184> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r3, [pc, #12] @ b6924 <__cxa_atexit@plt+0xa9c98> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #60, 14 @ 0xf00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 2037734 <__cxa_atexit@plt+0x202aaa8> │ │ │ │ - rsceq ip, sp, #96, 6 @ 0x80000001 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b1e98 <__cxa_atexit@plt+0xa520c> │ │ │ │ - ldr r7, [pc, #96] @ b1eac <__cxa_atexit@plt+0xa5220> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b1e8c <__cxa_atexit@plt+0xa5200> │ │ │ │ - ldr r7, [pc, #80] @ b1eb0 <__cxa_atexit@plt+0xa5224> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #68] @ b1eb4 <__cxa_atexit@plt+0xa5228> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #2 │ │ │ │ - ldr r7, [pc, #60] @ b1eb8 <__cxa_atexit@plt+0xa522c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ b6980 <__cxa_atexit@plt+0xa9cf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq b6958 <__cxa_atexit@plt+0xa9ccc> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne b696c <__cxa_atexit@plt+0xa9ce0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ b6988 <__cxa_atexit@plt+0xa9cfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 2037568 <__cxa_atexit@plt+0x202a8dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b1ebc <__cxa_atexit@plt+0xa5230> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #16] @ b6984 <__cxa_atexit@plt+0xa9cf8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r0, #40, 12 @ 0x2800000 │ │ │ │ - tsteq r0, #244 @ 0xf4 │ │ │ │ - rsceq ip, sp, #252, 4 @ 0xc000000f │ │ │ │ - rsceq ip, sp, #200, 4 @ 0x8000000c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ b1ef8 <__cxa_atexit@plt+0xa526c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ b1efc <__cxa_atexit@plt+0xa5270> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r3, [pc, #16] @ b1f00 <__cxa_atexit@plt+0xa5274> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 2037568 <__cxa_atexit@plt+0x202a8dc> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r0, #180, 10 @ 0x2d000000 │ │ │ │ - tsteq r0, #128 @ 0x80 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + movweq sp, #62952 @ 0xf5e8 │ │ │ │ + movweq sp, #62976 @ 0xf600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ b1f20 <__cxa_atexit@plt+0xa5294> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #36] @ b69c0 <__cxa_atexit@plt+0xa9d34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ b69c4 <__cxa_atexit@plt+0xa9d38> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, #132 @ 0x84 │ │ │ │ - rsceq ip, sp, #108, 4 @ 0xc0000006 │ │ │ │ + movweq sp, #62916 @ 0xf5c4 │ │ │ │ + movweq sp, #62904 @ 0xf5b8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b1f98 <__cxa_atexit@plt+0xa530c> │ │ │ │ - ldr r7, [pc, #96] @ b1fac <__cxa_atexit@plt+0xa5320> │ │ │ │ + bhi b6a38 <__cxa_atexit@plt+0xa9dac> │ │ │ │ + ldr r7, [pc, #96] @ b6a4c <__cxa_atexit@plt+0xa9dc0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq b1f8c <__cxa_atexit@plt+0xa5300> │ │ │ │ - ldr r7, [pc, #80] @ b1fb0 <__cxa_atexit@plt+0xa5324> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #68] @ b1fb4 <__cxa_atexit@plt+0xa5328> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #2 │ │ │ │ - ldr r7, [pc, #60] @ b1fb8 <__cxa_atexit@plt+0xa532c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 2037568 <__cxa_atexit@plt+0x202a8dc> │ │ │ │ + beq b6a24 <__cxa_atexit@plt+0xa9d98> │ │ │ │ + ldr r3, [pc, #80] @ b6a50 <__cxa_atexit@plt+0xa9dc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b6a30 <__cxa_atexit@plt+0xa9da4> │ │ │ │ + ldr r3, [pc, #60] @ b6a54 <__cxa_atexit@plt+0xa9dc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b1fbc <__cxa_atexit@plt+0xa5330> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - tsteq r0, #40, 10 @ 0xa000000 │ │ │ │ - tsteq r0, #244, 30 @ 0x3d0 │ │ │ │ - rsceq ip, sp, #252, 2 @ 0x3f │ │ │ │ - rsceq ip, sp, #0, 10 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b1fe8 <__cxa_atexit@plt+0xa535c> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b b1ffc <__cxa_atexit@plt+0xa5370> │ │ │ │ - ldr r7, [pc, #8] @ b1ff8 <__cxa_atexit@plt+0xa536c> │ │ │ │ + ldr r7, [pc, #24] @ b6a58 <__cxa_atexit@plt+0xa9dcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsceq ip, sp, #236, 8 @ 0xec000000 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r9, [pc, #188] @ b20c4 <__cxa_atexit@plt+0xa5438> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ b20c8 <__cxa_atexit@plt+0xa543c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr fp, [pc, #180] @ b20cc <__cxa_atexit@plt+0xa5440> │ │ │ │ - add fp, pc, fp │ │ │ │ - b b2040 <__cxa_atexit@plt+0xa53b4> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - bl bcfc │ │ │ │ - cmn r0, #1 │ │ │ │ - beq b20a0 <__cxa_atexit@plt+0xa5414> │ │ │ │ - str fp, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b20b4 <__cxa_atexit@plt+0xa5428> │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r3, [r5] │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b2088 <__cxa_atexit@plt+0xa53fc> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - ldrne r7, [r7, #7] │ │ │ │ - strne sl, [r3] │ │ │ │ - tstne r7, #3 │ │ │ │ - bne b201c <__cxa_atexit@plt+0xa5390> │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ b20d4 <__cxa_atexit@plt+0xa5448> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r8, [pc, #36] @ b20d0 <__cxa_atexit@plt+0xa5444> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + rsceq r6, sp, #132, 16 @ 0x840000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b6aa4 <__cxa_atexit@plt+0xa9e18> │ │ │ │ + ldr r3, [pc, #56] @ b6abc <__cxa_atexit@plt+0xa9e30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #48] @ b6ac0 <__cxa_atexit@plt+0xa9e34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r7, {r2, r8} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - tsteq r0, #116, 2 │ │ │ │ - tsteq r0, #8, 30 │ │ │ │ - rsceq ip, sp, #236, 6 @ 0xb0000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ b2160 <__cxa_atexit@plt+0xa54d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b2138 <__cxa_atexit@plt+0xa54ac> │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r9, [r8, #4]! │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - bl bcfc │ │ │ │ - cmn r0, #1 │ │ │ │ - beq b2140 <__cxa_atexit@plt+0xa54b4> │ │ │ │ - ldr r7, [pc, #72] @ b2164 <__cxa_atexit@plt+0xa54d8> │ │ │ │ + ldr r7, [pc, #24] @ b6ac4 <__cxa_atexit@plt+0xa9e38> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq b2150 <__cxa_atexit@plt+0xa54c4> │ │ │ │ - str r9, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b b1ffc <__cxa_atexit@plt+0xa5370> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [pc, #28] @ b2168 <__cxa_atexit@plt+0xa54dc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r0, #212 @ 0xd4 │ │ │ │ - rsceq ip, sp, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r0, [sl, #7] │ │ │ │ - bl bcfc │ │ │ │ - cmn r0, #1 │ │ │ │ - beq b21b4 <__cxa_atexit@plt+0xa5528> │ │ │ │ - ldr r3, [pc, #52] @ b21d0 <__cxa_atexit@plt+0xa5544> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b21c8 <__cxa_atexit@plt+0xa553c> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b b1ffc <__cxa_atexit@plt+0xa5370> │ │ │ │ - add r5, r9, #8 │ │ │ │ - ldr r8, [pc, #20] @ b21d4 <__cxa_atexit@plt+0xa5548> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r0, #96 @ 0x60 │ │ │ │ - rsceq ip, sp, #236, 4 @ 0xc000000e │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b b1ffc <__cxa_atexit@plt+0xa5370> │ │ │ │ - rsceq ip, sp, #224, 4 │ │ │ │ + movweq sp, #63592 @ 0xf868 │ │ │ │ + movweq sp, #63076 @ 0xf664 │ │ │ │ + rsceq r6, sp, #72, 16 @ 0x480000 │ │ │ │ + rsceq r6, sp, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b2244 <__cxa_atexit@plt+0xa55b8> │ │ │ │ - ldr r7, [pc, #64] @ b2258 <__cxa_atexit@plt+0xa55cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b2238 <__cxa_atexit@plt+0xa55ac> │ │ │ │ - ldr r3, [pc, #48] @ b225c <__cxa_atexit@plt+0xa55d0> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b6b2c <__cxa_atexit@plt+0xa9ea0> │ │ │ │ + ldr r3, [pc, #80] @ b6b3c <__cxa_atexit@plt+0xa9eb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq b6b1c <__cxa_atexit@plt+0xa9e90> │ │ │ │ + ldr r7, [pc, #60] @ b6b40 <__cxa_atexit@plt+0xa9eb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b2260 <__cxa_atexit@plt+0xa55d4> │ │ │ │ + ldr r7, [pc, #16] @ b6b44 <__cxa_atexit@plt+0xa9eb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq ip, sp, #152, 4 @ 0x80000009 │ │ │ │ - rsceq ip, sp, #112, 4 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + rsceq r6, sp, #224, 14 @ 0x3800000 │ │ │ │ + rsceq r6, sp, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ b2284 <__cxa_atexit@plt+0xa55f8> │ │ │ │ + ldr r3, [pc, #16] @ b6b6c <__cxa_atexit@plt+0xa9ee0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq ip, sp, #76, 4 @ 0xc0000004 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r6, sp, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ b22c4 <__cxa_atexit@plt+0xa5638> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b22bc <__cxa_atexit@plt+0xa5630> │ │ │ │ - ldr r3, [pc, #24] @ b22c8 <__cxa_atexit@plt+0xa563c> │ │ │ │ + ldr r3, [pc, #20] @ b6b98 <__cxa_atexit@plt+0xa9f0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ + ldr r9, [pc, #12] @ b6b9c <__cxa_atexit@plt+0xa9f10> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b e7e24 <__cxa_atexit@plt+0xdb198> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + movweq sp, #62352 @ 0xf390 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b6bc8 <__cxa_atexit@plt+0xa9f3c> │ │ │ │ + ldr r7, [pc, #24] @ b6bd4 <__cxa_atexit@plt+0xa9f48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq ip, sp, #8, 4 @ 0x80000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ b22ec <__cxa_atexit@plt+0xa5660> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b e7e24 <__cxa_atexit@plt+0xdb198> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq ip, sp, #228, 2 @ 0x39 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3564 <__cxa_atexit@plt+0x3e68d8> │ │ │ │ + movweq sp, #62412 @ 0xf3cc │ │ │ │ + rsceq r6, sp, #120, 10 @ 0x1e000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b6c10 <__cxa_atexit@plt+0xa9f84> │ │ │ │ + ldr r2, [pc, #28] @ b6c18 <__cxa_atexit@plt+0xa9f8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r6, sp, #56, 10 @ 0xe000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b2318 <__cxa_atexit@plt+0xa568c> │ │ │ │ - str r8, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b b1ffc <__cxa_atexit@plt+0xa5370> │ │ │ │ - ldr r7, [pc, #12] @ b232c <__cxa_atexit@plt+0xa56a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r6, sp, #224, 12 @ 0xe000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b6c54 <__cxa_atexit@plt+0xa9fc8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b e5fd0 <__cxa_atexit@plt+0xd9344> │ │ │ │ + movweq sp, #63096 @ 0xf678 │ │ │ │ + rsceq r6, sp, #196, 12 @ 0xc400000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b6ca4 <__cxa_atexit@plt+0xaa018> │ │ │ │ + ldr r2, [pc, #48] @ b6cb4 <__cxa_atexit@plt+0xaa028> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ b6cb8 <__cxa_atexit@plt+0xaa02c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r8, r1, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq ip, sp, #188, 2 @ 0x2f │ │ │ │ - rsceq ip, sp, #224, 2 @ 0x38 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq r6, sp, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + rsceq r6, sp, #128, 8 @ 0x80000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b23b0 <__cxa_atexit@plt+0xa5724> │ │ │ │ - ldr r2, [pc, #100] @ b23b8 <__cxa_atexit@plt+0xa572c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b23a4 <__cxa_atexit@plt+0xa5718> │ │ │ │ - ldr r3, [pc, #76] @ b23bc <__cxa_atexit@plt+0xa5730> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ b23c0 <__cxa_atexit@plt+0xa5734> │ │ │ │ + bhi b6d08 <__cxa_atexit@plt+0xaa07c> │ │ │ │ + ldr r2, [pc, #28] @ b6d10 <__cxa_atexit@plt+0xaa084> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #52] @ b23c4 <__cxa_atexit@plt+0xa5738> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #44] @ b23c8 <__cxa_atexit@plt+0xa573c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 2037c68 <__cxa_atexit@plt+0x202afdc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq ip, sp, #124, 2 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r0, #188, 22 @ 0x2f000 │ │ │ │ - tsteq r0, #140, 2 @ 0x23 │ │ │ │ - rsceq ip, sp, #72, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r6, sp, #64, 8 @ 0x40000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ b2414 <__cxa_atexit@plt+0xa5788> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ b2418 <__cxa_atexit@plt+0xa578c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r2, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #28] @ b241c <__cxa_atexit@plt+0xa5790> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r6, sp, #232, 10 @ 0x3a000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b6d4c <__cxa_atexit@plt+0xaa0c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #20] @ b2420 <__cxa_atexit@plt+0xa5794> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 2037c68 <__cxa_atexit@plt+0x202afdc> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq ip, sp, #4, 2 │ │ │ │ - tsteq r0, #76, 22 @ 0x13000 │ │ │ │ - tsteq r0, #28, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b e5fd0 <__cxa_atexit@plt+0xd9344> │ │ │ │ + movweq sp, #62848 @ 0xf580 │ │ │ │ + rsceq r6, sp, #204, 10 @ 0x33000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b2458 <__cxa_atexit@plt+0xa57cc> │ │ │ │ - ldr r2, [pc, #28] @ b2464 <__cxa_atexit@plt+0xa57d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc b6d9c <__cxa_atexit@plt+0xaa110> │ │ │ │ + ldr r2, [pc, #48] @ b6dac <__cxa_atexit@plt+0xaa120> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ b6db0 <__cxa_atexit@plt+0xaa124> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r8, r1, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r0, #228 @ 0xe4 │ │ │ │ - rsceq ip, sp, #180 @ 0xb4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq r6, sp, #144, 10 @ 0x24000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3ad4 <__cxa_atexit@plt+0x3e6e48> │ │ │ │ + rsceq r6, sp, #100, 10 @ 0x19000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b24cc <__cxa_atexit@plt+0xa5840> │ │ │ │ + bhi b6e54 <__cxa_atexit@plt+0xaa1c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ + add r6, r2, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b24d8 <__cxa_atexit@plt+0xa584c> │ │ │ │ - ldr r5, [pc, #72] @ b24e8 <__cxa_atexit@plt+0xa585c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - stmib r2, {r5, r8} │ │ │ │ - sub r5, r6, #3 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #52] @ b24ec <__cxa_atexit@plt+0xa5860> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r9, [pc, #44] @ b24f0 <__cxa_atexit@plt+0xa5864> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + bcc b6e60 <__cxa_atexit@plt+0xaa1d4> │ │ │ │ + ldr lr, [pc, #112] @ b6e70 <__cxa_atexit@plt+0xaa1e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #108] @ b6e74 <__cxa_atexit@plt+0xaa1e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #104] @ b6e78 <__cxa_atexit@plt+0xaa1ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + ldr sl, [pc, #88] @ b6e7c <__cxa_atexit@plt+0xaa1f0> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r8, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + str lr, [r2, #20] │ │ │ │ + str r1, [r2, #24] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #18 │ │ │ │ mov r5, r3 │ │ │ │ - b 201ee80 <__cxa_atexit@plt+0x20121f4> │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - tsteq r0, #120 @ 0x78 │ │ │ │ - tsteq r0, #112 @ 0x70 │ │ │ │ - rsceq ip, sp, #60 @ 0x3c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b2568 <__cxa_atexit@plt+0xa58dc> │ │ │ │ - ldr r7, [pc, #116] @ b258c <__cxa_atexit@plt+0xa5900> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq b255c <__cxa_atexit@plt+0xa58d0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #8 │ │ │ │ - cmp r3, r7 │ │ │ │ - bcc b2578 <__cxa_atexit@plt+0xa58ec> │ │ │ │ - ldr r3, [pc, #88] @ b2594 <__cxa_atexit@plt+0xa5908> │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ b6ea4 <__cxa_atexit@plt+0xaa218> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ b2598 <__cxa_atexit@plt+0xa590c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r3, r8} │ │ │ │ - str r2, [r5] │ │ │ │ - sub r9, r7, #2 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff83c <__cxa_atexit@plt+0x3f2bb0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ b2590 <__cxa_atexit@plt+0xa5904> │ │ │ │ - add r7, pc, r7 │ │ │ │ + rsceq r6, sp, #148, 4 @ 0x40000009 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b6ef4 <__cxa_atexit@plt+0xaa268> │ │ │ │ + ldr r2, [pc, #28] @ b6efc <__cxa_atexit@plt+0xaa270> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq fp, sp, #224, 30 @ 0x380 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsceq fp, sp, #152, 30 @ 0x260 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r6, sp, #84, 4 @ 0x40000005 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r6, sp, #252, 6 @ 0xf0000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b6f38 <__cxa_atexit@plt+0xaa2ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b e5fd0 <__cxa_atexit@plt+0xd9344> │ │ │ │ + movweq sp, #62356 @ 0xf394 │ │ │ │ + rsceq r6, sp, #224, 6 @ 0x80000003 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b25e0 <__cxa_atexit@plt+0xa5954> │ │ │ │ - ldr r2, [pc, #40] @ b25ec <__cxa_atexit@plt+0xa5960> │ │ │ │ + bcc b6f88 <__cxa_atexit@plt+0xaa2fc> │ │ │ │ + ldr r2, [pc, #48] @ b6f98 <__cxa_atexit@plt+0xaa30c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ b25f0 <__cxa_atexit@plt+0xa5964> │ │ │ │ + ldr r1, [pc, #44] @ b6f9c <__cxa_atexit@plt+0xaa310> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r9, r6, #2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff83c <__cxa_atexit@plt+0x3f2bb0> │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r8, r1, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq fp, sp, #148, 22 @ 0x25000 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq r6, sp, #164, 6 @ 0x90000002 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3adc <__cxa_atexit@plt+0x3e6e50> │ │ │ │ + rsceq r6, sp, #136, 6 @ 0x20000002 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b6fe4 <__cxa_atexit@plt+0xaa358> │ │ │ │ + ldr r7, [pc, #28] @ b6ff4 <__cxa_atexit@plt+0xaa368> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ + ldr r7, [pc, #12] @ b6ff8 <__cxa_atexit@plt+0xaa36c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r6, sp, #112, 6 @ 0xc0000001 │ │ │ │ + rsceq r6, sp, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ b264c <__cxa_atexit@plt+0xa59c0> │ │ │ │ + ldr r3, [pc, #24] @ b7028 <__cxa_atexit@plt+0xaa39c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b2644 <__cxa_atexit@plt+0xa59b8> │ │ │ │ - ldr r3, [pc, #52] @ b2650 <__cxa_atexit@plt+0xa59c4> │ │ │ │ + beq b7020 <__cxa_atexit@plt+0xaa394> │ │ │ │ + b b7038 <__cxa_atexit@plt+0xaa3ac> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r6, sp, #20, 6 @ 0x50000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq b7080 <__cxa_atexit@plt+0xaa3f4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b708c <__cxa_atexit@plt+0xaa400> │ │ │ │ + ldr r3, [pc, #76] @ b70a0 <__cxa_atexit@plt+0xaa414> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [pc, #44] @ b2654 <__cxa_atexit@plt+0xa59c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b7098 <__cxa_atexit@plt+0xaa40c> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #48] @ b70a4 <__cxa_atexit@plt+0xaa418> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19204d4 <__cxa_atexit@plt+0x1913848> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #28] @ b2658 <__cxa_atexit@plt+0xa59cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 2037568 <__cxa_atexit@plt+0x202a8dc> │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3f3b3c <__cxa_atexit@plt+0x3e6eb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r0, #112, 28 @ 0x700 │ │ │ │ - tsteq r0, #52, 18 @ 0xd0000 │ │ │ │ - rsceq fp, sp, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + rsceq r6, sp, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ b2698 <__cxa_atexit@plt+0xa5a0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [pc, #32] @ b269c <__cxa_atexit@plt+0xa5a10> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #16] @ b26a0 <__cxa_atexit@plt+0xa5a14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 2037568 <__cxa_atexit@plt+0x202a8dc> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r0, #28, 28 @ 0x1c0 │ │ │ │ - tsteq r0, #224, 16 @ 0xe00000 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #12] @ b70d0 <__cxa_atexit@plt+0xaa444> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r6, sp, #92, 4 @ 0xc0000005 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b71a0 <__cxa_atexit@plt+0xaa514> │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + cmp r7, #0 │ │ │ │ + beq b712c <__cxa_atexit@plt+0xaa4a0> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne b7154 <__cxa_atexit@plt+0xaa4c8> │ │ │ │ + ldr lr, [pc, #176] @ b71c0 <__cxa_atexit@plt+0xaa534> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #172] @ b71c4 <__cxa_atexit@plt+0xaa538> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [pc, #168] @ b71c8 <__cxa_atexit@plt+0xaa53c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #164] @ b71cc <__cxa_atexit@plt+0xaa540> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b b7174 <__cxa_atexit@plt+0xaa4e8> │ │ │ │ + add r2, r3, #12 │ │ │ │ + ldr r7, [pc, #132] @ b71bc <__cxa_atexit@plt+0xaa530> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #19 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + ldr lr, [pc, #80] @ b71ac <__cxa_atexit@plt+0xaa520> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #76] @ b71b0 <__cxa_atexit@plt+0xaa524> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [pc, #72] @ b71b4 <__cxa_atexit@plt+0xaa528> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #68] @ b71b8 <__cxa_atexit@plt+0xaa52c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r2, r6, #11 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r8, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #18 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + @ instruction: 0xfffffb68 │ │ │ │ + @ instruction: 0xfffffb00 │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r2, [pc, #12] @ b71f0 <__cxa_atexit@plt+0xaa564> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r2, [pc, #12] @ b7228 <__cxa_atexit@plt+0xaa59c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq fp, sp, #140, 28 @ 0x8c0 │ │ │ │ + rsceq r6, sp, #16, 2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b272c <__cxa_atexit@plt+0xa5aa0> │ │ │ │ - ldr r7, [pc, #116] @ b2750 <__cxa_atexit@plt+0xa5ac4> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b72c4 <__cxa_atexit@plt+0xaa638> │ │ │ │ + ldr r7, [pc, #124] @ b72e4 <__cxa_atexit@plt+0xaa658> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq b2720 <__cxa_atexit@plt+0xa5a94> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #8 │ │ │ │ - cmp r3, r7 │ │ │ │ - bcc b273c <__cxa_atexit@plt+0xa5ab0> │ │ │ │ - ldr r3, [pc, #88] @ b2758 <__cxa_atexit@plt+0xa5acc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ b275c <__cxa_atexit@plt+0xa5ad0> │ │ │ │ + beq b72b0 <__cxa_atexit@plt+0xaa624> │ │ │ │ + ldr r2, [pc, #108] @ b72e8 <__cxa_atexit@plt+0xaa65c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r6, {r3, r8} │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ str r2, [r5] │ │ │ │ - sub r9, r7, #2 │ │ │ │ - mov r6, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + beq b72bc <__cxa_atexit@plt+0xaa630> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b72d0 <__cxa_atexit@plt+0xaa644> │ │ │ │ + ldr r7, [pc, #80] @ b72f4 <__cxa_atexit@plt+0xaa668> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff83c <__cxa_atexit@plt+0x3f2bb0> │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ b2754 <__cxa_atexit@plt+0xa5ac8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ b72f0 <__cxa_atexit@plt+0xaa664> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b b72d8 <__cxa_atexit@plt+0xaa64c> │ │ │ │ + ldr r7, [pc, #20] @ b72ec <__cxa_atexit@plt+0xaa660> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - rsceq fp, sp, #28, 28 @ 0x1c0 │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ b2780 <__cxa_atexit@plt+0xa5af4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - tsteq r0, #36, 16 @ 0x240000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + rsceq r6, sp, #132 @ 0x84 │ │ │ │ + rsceq r6, sp, #152 @ 0x98 │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + rsceq r6, sp, #92 @ 0x5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b27d4 <__cxa_atexit@plt+0xa5b48> │ │ │ │ - ldr r3, [pc, #64] @ b27e4 <__cxa_atexit@plt+0xa5b58> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ b735c <__cxa_atexit@plt+0xaa6d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b27c4 <__cxa_atexit@plt+0xa5b38> │ │ │ │ - ldr r7, [pc, #48] @ b27e8 <__cxa_atexit@plt+0xa5b5c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b7340 <__cxa_atexit@plt+0xaa6b4> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b7348 <__cxa_atexit@plt+0xaa6bc> │ │ │ │ + ldr r7, [pc, #48] @ b7364 <__cxa_atexit@plt+0xaa6d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b27ec <__cxa_atexit@plt+0xa5b60> │ │ │ │ + ldr r7, [pc, #16] @ b7360 <__cxa_atexit@plt+0xaa6d4> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq fp, sp, #172, 26 @ 0x2b00 │ │ │ │ - rsceq fp, sp, #152, 26 @ 0x2600 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + rsceq r6, sp, #12 │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + rsceq r5, sp, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ b280c <__cxa_atexit@plt+0xa5b80> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b7398 <__cxa_atexit@plt+0xaa70c> │ │ │ │ + ldr r7, [pc, #32] @ b73ac <__cxa_atexit@plt+0xaa720> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - rsceq fp, sp, #100, 26 @ 0x1900 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b2848 <__cxa_atexit@plt+0xa5bbc> │ │ │ │ - ldr r1, [pc, #44] @ b285c <__cxa_atexit@plt+0xa5bd0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #32] @ b2858 <__cxa_atexit@plt+0xa5bcc> │ │ │ │ - stmdb r5, {r1, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1964ea8 <__cxa_atexit@plt+0x195821c> │ │ │ │ - ldr r7, [pc, #16] @ b2860 <__cxa_atexit@plt+0xa5bd4> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ + ldr r7, [pc, #16] @ b73b0 <__cxa_atexit@plt+0xaa724> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq fp, sp, #40, 26 @ 0xa00 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b28dc <__cxa_atexit@plt+0xa5c50> │ │ │ │ - ldr lr, [pc, #96] @ b28e8 <__cxa_atexit@plt+0xa5c5c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [pc, #84] @ b28ec <__cxa_atexit@plt+0xa5c60> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r8, [pc, #76] @ b28f0 <__cxa_atexit@plt+0xa5c64> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - ldr r3, [pc, #44] @ b28f4 <__cxa_atexit@plt+0xa5c68> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1c86e70 <__cxa_atexit@plt+0x1c7a1e4> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - tsteq r0, #124, 16 @ 0x7c0000 │ │ │ │ - tsteq r0, #8, 14 @ 0x200000 │ │ │ │ - tsteq r0, #152, 12 @ 0x9800000 │ │ │ │ - tsteq r0, #112, 24 @ 0x7000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + rsceq r5, sp, #188, 30 @ 0x2f0 │ │ │ │ + rsceq r5, sp, #164, 30 @ 0x290 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b b7250 <__cxa_atexit@plt+0xaa5c4> │ │ │ │ + rsceq r5, sp, #208, 30 @ 0x340 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b293c <__cxa_atexit@plt+0xa5cb0> │ │ │ │ - ldr r7, [pc, #52] @ b294c <__cxa_atexit@plt+0xa5cc0> │ │ │ │ + bhi b73fc <__cxa_atexit@plt+0xaa770> │ │ │ │ + ldr r7, [pc, #32] @ b740c <__cxa_atexit@plt+0xaa780> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b2930 <__cxa_atexit@plt+0xa5ca4> │ │ │ │ mov r7, r8 │ │ │ │ - b b295c <__cxa_atexit@plt+0xa5cd0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b2950 <__cxa_atexit@plt+0xa5cc4> │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ + ldr r7, [pc, #12] @ b7410 <__cxa_atexit@plt+0xaa784> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq fp, sp, #56, 24 @ 0x3800 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r5, sp, #180, 30 @ 0x2d0 │ │ │ │ + rsceq r5, sp, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #196] @ b2a30 <__cxa_atexit@plt+0xa5da4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ b7440 <__cxa_atexit@plt+0xaa7b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq b29e4 <__cxa_atexit@plt+0xa5d58> │ │ │ │ - ldr r2, [pc, #172] @ b2a34 <__cxa_atexit@plt+0xa5da8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5] │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - tst r3, #3 │ │ │ │ - beq b29f4 <__cxa_atexit@plt+0xa5d68> │ │ │ │ - ldr r2, [pc, #152] @ b2a38 <__cxa_atexit@plt+0xa5dac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq b2a04 <__cxa_atexit@plt+0xa5d78> │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b2a14 <__cxa_atexit@plt+0xa5d88> │ │ │ │ - ldr r2, [pc, #120] @ b2a40 <__cxa_atexit@plt+0xa5db4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #92] @ b2a2c <__cxa_atexit@plt+0xa5da0> │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov sl, #0 │ │ │ │ - b 1964ea8 <__cxa_atexit@plt+0x195821c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b7438 <__cxa_atexit@plt+0xaa7ac> │ │ │ │ + b b7450 <__cxa_atexit@plt+0xaa7c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ b2a3c <__cxa_atexit@plt+0xa5db0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r5, sp, #88, 30 @ 0x160 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq b74b4 <__cxa_atexit@plt+0xaa828> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b74c0 <__cxa_atexit@plt+0xaa834> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b7564 <__cxa_atexit@plt+0xaa8d8> │ │ │ │ + ldr lr, [pc, #284] @ b759c <__cxa_atexit@plt+0xaa910> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #280] @ b75a0 <__cxa_atexit@plt+0xaa914> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r2, [pc, #268] @ b75a4 <__cxa_atexit@plt+0xaa918> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r9} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub r8, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f38fc <__cxa_atexit@plt+0x3e6c70> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - rsceq fp, sp, #92, 22 @ 0x17000 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #144] @ b2ae8 <__cxa_atexit@plt+0xa5e5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r3, #3 │ │ │ │ - beq b2ab4 <__cxa_atexit@plt+0xa5e28> │ │ │ │ - ldr r7, [pc, #124] @ b2aec <__cxa_atexit@plt+0xa5e60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq b2ac0 <__cxa_atexit@plt+0xa5e34> │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b2acc <__cxa_atexit@plt+0xa5e40> │ │ │ │ - ldr r2, [pc, #92] @ b2af4 <__cxa_atexit@plt+0xa5e68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #68] @ b2ae4 <__cxa_atexit@plt+0xa5e58> │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - stmib r5, {r3, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov sl, #0 │ │ │ │ - b 1964ea8 <__cxa_atexit@plt+0x195821c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b2af0 <__cxa_atexit@plt+0xa5e64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 18eb250 <__cxa_atexit@plt+0x18de5c4> │ │ │ │ + ldr r3, [pc, #192] @ b7588 <__cxa_atexit@plt+0xaa8fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq b754c <__cxa_atexit@plt+0xaa8c0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #16 │ │ │ │ + cmp r3, r7 │ │ │ │ + bcc b7574 <__cxa_atexit@plt+0xaa8e8> │ │ │ │ + ldr r3, [r9, #11] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq b7558 <__cxa_atexit@plt+0xaa8cc> │ │ │ │ + ldr lr, [pc, #144] @ b758c <__cxa_atexit@plt+0xaa900> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr r0, [r9, #7] │ │ │ │ + ldr sl, [pc, #132] @ b7590 <__cxa_atexit@plt+0xaa904> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r2, [pc, #128] @ b7594 <__cxa_atexit@plt+0xaa908> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r3, sl} │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r6, [pc, #108] @ b7598 <__cxa_atexit@plt+0xaa90c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #2 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + sub r3, r7, #3 │ │ │ │ + sub sl, r7, #11 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ + b 3f37fc <__cxa_atexit@plt+0x3e6b70> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - rsceq fp, sp, #164, 20 @ 0xa4000 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #112] @ b2b7c <__cxa_atexit@plt+0xa5ef0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq b2b54 <__cxa_atexit@plt+0xa5ec8> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f37f4 <__cxa_atexit@plt+0x3e6b68> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + movweq ip, #64492 @ 0xfbec │ │ │ │ + movweq ip, #64428 @ 0xfbac │ │ │ │ + movweq ip, #64052 @ 0xfa34 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + movweq ip, #64264 @ 0xfb08 │ │ │ │ + movweq ip, #64148 @ 0xfa94 │ │ │ │ + rsceq r5, sp, #232, 26 @ 0x3a00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r3, [pc, #24] @ b75d8 <__cxa_atexit@plt+0xaa94c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ b75dc <__cxa_atexit@plt+0xaa950> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov sl, r7 │ │ │ │ + b dc298 <__cxa_atexit@plt+0xcf60c> │ │ │ │ + movweq ip, #63908 @ 0xf9a4 │ │ │ │ + movweq ip, #64756 @ 0xfcf4 │ │ │ │ + rsceq r5, sp, #156, 26 @ 0x2700 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b7668 <__cxa_atexit@plt+0xaa9dc> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b2b60 <__cxa_atexit@plt+0xa5ed4> │ │ │ │ - ldr r2, [pc, #76] @ b2b84 <__cxa_atexit@plt+0xa5ef8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #56] @ b2b78 <__cxa_atexit@plt+0xa5eec> │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - stmib r5, {r3, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov sl, #0 │ │ │ │ - b 1964ea8 <__cxa_atexit@plt+0x195821c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ b2b80 <__cxa_atexit@plt+0xa5ef4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq fp, sp, #16, 20 @ 0x10000 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq b765c <__cxa_atexit@plt+0xaa9d0> │ │ │ │ + ldr lr, [pc, #92] @ b7674 <__cxa_atexit@plt+0xaa9e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #80] @ b7678 <__cxa_atexit@plt+0xaa9ec> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #76] @ b767c <__cxa_atexit@plt+0xaa9f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2, r9} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + str sl, [r5] │ │ │ │ + ldr r3, [pc, #56] @ b7680 <__cxa_atexit@plt+0xaa9f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + sub r9, r6, #3 │ │ │ │ + sub sl, r6, #11 │ │ │ │ + b 3f37fc <__cxa_atexit@plt+0x3e6b70> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f37f4 <__cxa_atexit@plt+0x3e6b68> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + movweq ip, #64208 @ 0xfad0 │ │ │ │ + movweq ip, #64144 @ 0xfa90 │ │ │ │ + movweq ip, #63768 @ 0xf918 │ │ │ │ + rsceq r5, sp, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b2bcc <__cxa_atexit@plt+0xa5f40> │ │ │ │ - ldr r2, [pc, #56] @ b2be4 <__cxa_atexit@plt+0xa5f58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ b2be0 <__cxa_atexit@plt+0xa5f54> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1964ea8 <__cxa_atexit@plt+0x195821c> │ │ │ │ - ldr r7, [pc, #20] @ b2be8 <__cxa_atexit@plt+0xa5f5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #92] @ b76f4 <__cxa_atexit@plt+0xaaa68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq b76c8 <__cxa_atexit@plt+0xaaa3c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b76d0 <__cxa_atexit@plt+0xaaa44> │ │ │ │ + ldr r3, [pc, #72] @ b7700 <__cxa_atexit@plt+0xaaa74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr sl, [r7, #10] │ │ │ │ + b b76e4 <__cxa_atexit@plt+0xaaa58> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - rsceq fp, sp, #164, 18 @ 0x290000 │ │ │ │ - andeq r0, r2, sp │ │ │ │ + ldr r3, [pc, #32] @ b76f8 <__cxa_atexit@plt+0xaaa6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [pc, #16] @ b76fc <__cxa_atexit@plt+0xaaa70> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f36f4 <__cxa_atexit@plt+0x3e6a68> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + movweq ip, #64004 @ 0xfa04 │ │ │ │ + movweq ip, #63988 @ 0xf9f4 │ │ │ │ + movweq ip, #64036 @ 0xfa24 │ │ │ │ + rsceq r5, sp, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b2c28 <__cxa_atexit@plt+0xa5f9c> │ │ │ │ - ldr r3, [pc, #44] @ b2c40 <__cxa_atexit@plt+0xa5fb4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + mov r2, #7 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r2, #10 │ │ │ │ + ldr sl, [r7, r2] │ │ │ │ + ldr r3, [pc, #24] @ b7744 <__cxa_atexit@plt+0xaaab8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - str r8, [r7, #12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b2c44 <__cxa_atexit@plt+0xa5fb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - tsteq r0, #16, 18 @ 0x40000 │ │ │ │ - rsceq fp, sp, #100, 18 @ 0x190000 │ │ │ │ - rsceq fp, sp, #120, 16 @ 0x780000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #12] @ b7748 <__cxa_atexit@plt+0xaaabc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f36f4 <__cxa_atexit@plt+0x3e6a68> │ │ │ │ + movweq ip, #63920 @ 0xf9b0 │ │ │ │ + movweq ip, #63908 @ 0xf9a4 │ │ │ │ + rsceq r5, sp, #96, 24 @ 0x6000 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b2ca8 <__cxa_atexit@plt+0xa601c> │ │ │ │ - ldr r7, [pc, #76] @ b2cb8 <__cxa_atexit@plt+0xa602c> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b77d8 <__cxa_atexit@plt+0xaab4c> │ │ │ │ + ldr r7, [pc, #140] @ b77fc <__cxa_atexit@plt+0xaab70> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq b2c94 <__cxa_atexit@plt+0xa6008> │ │ │ │ - ldr r3, [pc, #60] @ b2cbc <__cxa_atexit@plt+0xa6030> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ + beq b77bc <__cxa_atexit@plt+0xaab30> │ │ │ │ + ldr r2, [pc, #124] @ b7800 <__cxa_atexit@plt+0xaab74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq b2ca0 <__cxa_atexit@plt+0xa6014> │ │ │ │ - b b2d04 <__cxa_atexit@plt+0xa6078> │ │ │ │ + beq b77cc <__cxa_atexit@plt+0xaab40> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b77e8 <__cxa_atexit@plt+0xaab5c> │ │ │ │ + ldr r7, [pc, #96] @ b780c <__cxa_atexit@plt+0xaab80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b2cc0 <__cxa_atexit@plt+0xa6034> │ │ │ │ + ldr r7, [pc, #40] @ b7808 <__cxa_atexit@plt+0xaab7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq fp, sp, #240, 16 @ 0xf00000 │ │ │ │ - rsceq fp, sp, #0, 16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r7, [pc, #16] @ b7804 <__cxa_atexit@plt+0xaab78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + rsceq r5, sp, #196, 22 @ 0x31000 │ │ │ │ + rsceq r5, sp, #224, 22 @ 0x38000 │ │ │ │ + @ instruction: 0xfffffc70 │ │ │ │ + rsceq r5, sp, #160, 22 @ 0x28000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ b2cf4 <__cxa_atexit@plt+0xa6068> │ │ │ │ + ldr r3, [pc, #84] @ b7878 <__cxa_atexit@plt+0xaabec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b2cec <__cxa_atexit@plt+0xa6060> │ │ │ │ - b b2d04 <__cxa_atexit@plt+0xa6078> │ │ │ │ + beq b7858 <__cxa_atexit@plt+0xaabcc> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b7860 <__cxa_atexit@plt+0xaabd4> │ │ │ │ + ldr r7, [pc, #52] @ b7880 <__cxa_atexit@plt+0xaabf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq fp, sp, #204, 14 @ 0x3300000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ b787c <__cxa_atexit@plt+0xaabf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + rsceq r5, sp, #76, 22 @ 0x13000 │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + rsceq r5, sp, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #200] @ b2ddc <__cxa_atexit@plt+0xa6150> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b2d64 <__cxa_atexit@plt+0xa60d8> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b2d70 <__cxa_atexit@plt+0xa60e4> │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ - bl bcfc │ │ │ │ - cmn r0, #1 │ │ │ │ - beq b2dd0 <__cxa_atexit@plt+0xa6144> │ │ │ │ - ldr r7, [pc, #152] @ b2df0 <__cxa_atexit@plt+0xa6164> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b78b8 <__cxa_atexit@plt+0xaac2c> │ │ │ │ + ldr r7, [pc, #32] @ b78cc <__cxa_atexit@plt+0xaac40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ + ldr r7, [pc, #16] @ b78d0 <__cxa_atexit@plt+0xaac44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + rsceq r5, sp, #248, 20 @ 0xf8000 │ │ │ │ + rsceq r5, sp, #224, 20 @ 0xe0000 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b b775c <__cxa_atexit@plt+0xaaad0> │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ b7908 <__cxa_atexit@plt+0xaac7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #84] @ b2de0 <__cxa_atexit@plt+0xa6154> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b2d90 <__cxa_atexit@plt+0xa6104> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #56] @ b2de4 <__cxa_atexit@plt+0xa6158> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne b2dbc <__cxa_atexit@plt+0xa6130> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #36] @ b2de8 <__cxa_atexit@plt+0xa615c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #20] @ b2dec <__cxa_atexit@plt+0xa6160> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - rsceq fp, sp, #16, 16 @ 0x100000 │ │ │ │ - tsteq r0, #96, 4 │ │ │ │ - tsteq r0, #172, 2 @ 0x2b │ │ │ │ - tsteq r0, #72, 8 @ 0x48000000 │ │ │ │ - tsteq r0, #20, 4 @ 0x40000001 │ │ │ │ - rsceq fp, sp, #208, 12 @ 0xd000000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b2e34 <__cxa_atexit@plt+0xa61a8> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - bl bcfc │ │ │ │ - add r5, r5, #12 │ │ │ │ - cmn r0, #1 │ │ │ │ - beq b2e94 <__cxa_atexit@plt+0xa6208> │ │ │ │ - ldr r7, [pc, #132] @ b2eac <__cxa_atexit@plt+0xa6220> │ │ │ │ + movweq ip, #63116 @ 0xf68c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ b792c <__cxa_atexit@plt+0xaaca0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #80] @ b2ea0 <__cxa_atexit@plt+0xa6214> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b2e54 <__cxa_atexit@plt+0xa61c8> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #52] @ b2ea4 <__cxa_atexit@plt+0xa6218> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne b2e80 <__cxa_atexit@plt+0xa61f4> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #32] @ b2ea8 <__cxa_atexit@plt+0xa621c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #20] @ b2eb0 <__cxa_atexit@plt+0xa6224> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ - rsceq fp, sp, #76, 14 @ 0x1300000 │ │ │ │ - tsteq r0, #156, 2 @ 0x27 │ │ │ │ - tsteq r0, #232 @ 0xe8 │ │ │ │ - tsteq r0, #68, 2 │ │ │ │ - tsteq r0, #132, 6 @ 0x10000002 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + movweq ip, #64556 @ 0xfc2c │ │ │ │ + rsceq r5, sp, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b2f10 <__cxa_atexit@plt+0xa6284> │ │ │ │ - ldr r2, [pc, #68] @ b2f1c <__cxa_atexit@plt+0xa6290> │ │ │ │ + bhi b79bc <__cxa_atexit@plt+0xaad30> │ │ │ │ + ldr r2, [pc, #116] @ b79c4 <__cxa_atexit@plt+0xaad38> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - tst sl, #3 │ │ │ │ - beq b2f00 <__cxa_atexit@plt+0xa6274> │ │ │ │ - ldr r7, [pc, #48] @ b2f20 <__cxa_atexit@plt+0xa6294> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - add r8, r7, #3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1c91144 <__cxa_atexit@plt+0x1c844b8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #104] @ b79c8 <__cxa_atexit@plt+0xaad3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq b79a8 <__cxa_atexit@plt+0xaad1c> │ │ │ │ + ldr r2, [pc, #88] @ b79cc <__cxa_atexit@plt+0xaad40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b79b4 <__cxa_atexit@plt+0xaad28> │ │ │ │ + ldr r3, [pc, #68] @ b79d0 <__cxa_atexit@plt+0xaad44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ b79d4 <__cxa_atexit@plt+0xaad48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #1 │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r0, #72, 12 @ 0x4800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ b2f48 <__cxa_atexit@plt+0xa62bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c91144 <__cxa_atexit@plt+0x1c844b8> │ │ │ │ - tsteq r0, #4, 12 @ 0x400000 │ │ │ │ - rsceq fp, sp, #72, 12 @ 0x4800000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + movweq ip, #62920 @ 0xf5c8 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + movweq ip, #62972 @ 0xf5fc │ │ │ │ + rsceq r5, sp, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b2fbc <__cxa_atexit@plt+0xa6330> │ │ │ │ - ldr r3, [pc, #92] @ b2fcc <__cxa_atexit@plt+0xa6340> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ b7a28 <__cxa_atexit@plt+0xaad9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq b2fac <__cxa_atexit@plt+0xa6320> │ │ │ │ - ldr r7, [pc, #72] @ b2fd0 <__cxa_atexit@plt+0xa6344> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #68] @ b2fd4 <__cxa_atexit@plt+0xa6348> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b7a20 <__cxa_atexit@plt+0xaad94> │ │ │ │ + ldr r3, [pc, #40] @ b7a2c <__cxa_atexit@plt+0xaada0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ b2fd8 <__cxa_atexit@plt+0xa634c> │ │ │ │ + ldr r2, [pc, #36] @ b7a30 <__cxa_atexit@plt+0xaada4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r9, r7, #2 │ │ │ │ - mov r7, r8 │ │ │ │ - b e8860 <__cxa_atexit@plt+0xdbbd4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ b2fdc <__cxa_atexit@plt+0xa6350> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add sl, r2, #1 │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq fp, sp, #24, 12 @ 0x1800000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - tsteq r0, #220, 30 @ 0x370 │ │ │ │ - rsceq fp, sp, #228, 10 @ 0x39000000 │ │ │ │ - rsceq fp, sp, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq ip, #62852 @ 0xf584 │ │ │ │ + rsceq r5, sp, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ b3018 <__cxa_atexit@plt+0xa638c> │ │ │ │ + ldr r3, [pc, #28] @ b7a64 <__cxa_atexit@plt+0xaadd8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #32] @ b301c <__cxa_atexit@plt+0xa6390> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [pc, #24] @ b7a68 <__cxa_atexit@plt+0xaaddc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #1 │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ b3020 <__cxa_atexit@plt+0xa6394> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + mov r8, #0 │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + movweq ip, #62784 @ 0xf540 │ │ │ │ + rsceq r5, sp, #192, 18 @ 0x300000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ b7a90 <__cxa_atexit@plt+0xaae04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - add r9, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b e8860 <__cxa_atexit@plt+0xdbbd4> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq fp, sp, #164, 10 @ 0x29000000 │ │ │ │ - tsteq r0, #108, 30 @ 0x1b0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ b3084 <__cxa_atexit@plt+0xa63f8> │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r5, sp, #152, 18 @ 0x260000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ b7ab8 <__cxa_atexit@plt+0xaae2c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b306c <__cxa_atexit@plt+0xa63e0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b3074 <__cxa_atexit@plt+0xa63e8> │ │ │ │ - ldr r2, [pc, #48] @ b3088 <__cxa_atexit@plt+0xa63fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b30c0 <__cxa_atexit@plt+0xa6434> │ │ │ │ - ldr r2, [pc, #28] @ b30cc <__cxa_atexit@plt+0xa6440> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #68] @ b313c <__cxa_atexit@plt+0xa64b0> │ │ │ │ + bcc b7b20 <__cxa_atexit@plt+0xaae94> │ │ │ │ + ldr lr, [pc, #80] @ b7b38 <__cxa_atexit@plt+0xaaeac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r8, [pc, #68] @ b7b3c <__cxa_atexit@plt+0xaaeb0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r0, r6, #17 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ b7b40 <__cxa_atexit@plt+0xaaeb4> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b30fc <__cxa_atexit@plt+0xa6470> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #40] @ b3140 <__cxa_atexit@plt+0xa64b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne b3128 <__cxa_atexit@plt+0xa649c> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #20] @ b3144 <__cxa_atexit@plt+0xa64b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsceq fp, sp, #160, 8 @ 0xa0000000 │ │ │ │ - tsteq r0, #244, 28 @ 0xf40 │ │ │ │ - tsteq r0, #104, 28 @ 0x680 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #68] @ b31b4 <__cxa_atexit@plt+0xa6528> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + movweq ip, #62568 @ 0xf468 │ │ │ │ + movweq ip, #62556 @ 0xf45c │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b7b9c <__cxa_atexit@plt+0xaaf10> │ │ │ │ + ldr r8, [pc, #76] @ b7bb4 <__cxa_atexit@plt+0xaaf28> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #72] @ b7bb8 <__cxa_atexit@plt+0xaaf2c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldmdb r5, {r1, r2, r7} │ │ │ │ + sub r0, r6, #17 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ b7bbc <__cxa_atexit@plt+0xaaf30> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b3174 <__cxa_atexit@plt+0xa64e8> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #40] @ b31b8 <__cxa_atexit@plt+0xa652c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne b31a0 <__cxa_atexit@plt+0xa6514> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #20] @ b31bc <__cxa_atexit@plt+0xa6530> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + movweq ip, #62440 @ 0xf3e8 │ │ │ │ + movweq ip, #62436 @ 0xf3e4 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b7d58 <__cxa_atexit@plt+0xab0cc> │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b7ca0 <__cxa_atexit@plt+0xab014> │ │ │ │ + ldr r3, [pc, #420] @ b7d90 <__cxa_atexit@plt+0xab104> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [sl, #2] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-8]! │ │ │ │ + str r9, [r2, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b7d28 <__cxa_atexit@plt+0xab09c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #24 │ │ │ │ + cmp r1, ip │ │ │ │ + bcc b7d68 <__cxa_atexit@plt+0xab0dc> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r9, [r7, #15] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + ldr r1, [r7, #23] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ + ldr lr, [pc, #332] @ b7d98 <__cxa_atexit@plt+0xab10c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r7, [pc, #296] @ b7d9c <__cxa_atexit@plt+0xab110> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r8, r6 │ │ │ │ + str r7, [r8, #12]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r9, [r7, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r5] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, sl │ │ │ │ + ldr sl, [sp] │ │ │ │ bx r0 │ │ │ │ - rsceq fp, sp, #40, 8 @ 0x28000000 │ │ │ │ - tsteq r0, #124, 28 @ 0x7c0 │ │ │ │ - tsteq r0, #240, 26 @ 0x3c00 │ │ │ │ - rsceq fp, sp, #132, 6 @ 0x10000002 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b3250 <__cxa_atexit@plt+0xa65c4> │ │ │ │ - ldr r2, [pc, #116] @ b3258 <__cxa_atexit@plt+0xa65cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r7, [pc, #212] @ b7d7c <__cxa_atexit@plt+0xab0f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + ldr r1, [sl, #15] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ + str r7, [r3, #-16]! │ │ │ │ str r8, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b3238 <__cxa_atexit@plt+0xa65ac> │ │ │ │ - ldr r2, [pc, #88] @ b325c <__cxa_atexit@plt+0xa65d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq b7d34 <__cxa_atexit@plt+0xab0a8> │ │ │ │ + ldr r1, [pc, #172] @ b7d80 <__cxa_atexit@plt+0xab0f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r7, [r9, #7] │ │ │ │ + str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ tst r2, #3 │ │ │ │ - beq b3244 <__cxa_atexit@plt+0xa65b8> │ │ │ │ - ldr r1, [pc, #52] @ b3260 <__cxa_atexit@plt+0xa65d4> │ │ │ │ + beq b7d44 <__cxa_atexit@plt+0xab0b8> │ │ │ │ + ldr r1, [pc, #144] @ b7d84 <__cxa_atexit@plt+0xab0f8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + tst r7, #3 │ │ │ │ + beq b7d50 <__cxa_atexit@plt+0xab0c4> │ │ │ │ + ldr r3, [pc, #124] @ b7d88 <__cxa_atexit@plt+0xab0fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #120] @ b7d8c <__cxa_atexit@plt+0xab100> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #1 │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ b7d94 <__cxa_atexit@plt+0xab108> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - rsceq fp, sp, #228, 4 @ 0x4000000e │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, ip │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + andeq r0, r0, r8, lsl r2 │ │ │ │ + andeq r0, r0, r8, asr r2 │ │ │ │ + andeq r0, r0, r8, ror r2 │ │ │ │ + movweq ip, #62076 @ 0xf27c │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + rsceq r5, sp, #224, 12 @ 0xe000000 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + movweq ip, #63260 @ 0xf71c │ │ │ │ + rsceq r5, sp, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc b7e3c <__cxa_atexit@plt+0xab1b0> │ │ │ │ + ldr sl, [r3, #3] │ │ │ │ + ldr r7, [r3, #11] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r7, [r3, #15] │ │ │ │ + ldr r1, [r3, #19] │ │ │ │ + add ip, r3, #23 │ │ │ │ + ldm ip, {r0, r2, r8, ip} │ │ │ │ + ldr r3, [r3, #39] @ 0x27 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [pc, #88] @ b7e4c <__cxa_atexit@plt+0xab1c0> │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [r9, #4]! │ │ │ │ + str lr, [r9, #20] │ │ │ │ + str lr, [r9, #8] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmda r5, {r0, r2, r8, ip} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #60] @ b7e50 <__cxa_atexit@plt+0xab1c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r8, r9 │ │ │ │ + str r3, [r8, #12]! │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-20]! @ 0xffffffec │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + ldr sl, [sp, #4] │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffb44 │ │ │ │ + movweq ip, #62844 @ 0xf57c │ │ │ │ + rsceq r5, sp, #200, 10 @ 0x32000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #68] @ b32c4 <__cxa_atexit@plt+0xa6638> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #96] @ b7ed4 <__cxa_atexit@plt+0xab248> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq b7ec0 <__cxa_atexit@plt+0xab234> │ │ │ │ + ldr r1, [pc, #76] @ b7ed8 <__cxa_atexit@plt+0xab24c> │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r7, [r2] │ │ │ │ + stmda r2, {r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b7ecc <__cxa_atexit@plt+0xab240> │ │ │ │ + ldr r3, [pc, #56] @ b7edc <__cxa_atexit@plt+0xab250> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ b7ee0 <__cxa_atexit@plt+0xab254> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #1 │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + movweq ip, #61668 @ 0xf0e4 │ │ │ │ + rsceq r5, sp, #56, 10 @ 0xe000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #60] @ b7f38 <__cxa_atexit@plt+0xab2ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq b32b8 <__cxa_atexit@plt+0xa662c> │ │ │ │ - ldr r2, [pc, #40] @ b32c8 <__cxa_atexit@plt+0xa663c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + beq b7f30 <__cxa_atexit@plt+0xab2a4> │ │ │ │ + ldr r3, [pc, #40] @ b7f3c <__cxa_atexit@plt+0xab2b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ b7f40 <__cxa_atexit@plt+0xab2b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #1 │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq fp, sp, #124, 4 @ 0xc0000007 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq ip, #61556 @ 0xf074 │ │ │ │ + rsceq r5, sp, #216, 8 @ 0xd8000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ b32f4 <__cxa_atexit@plt+0xa6668> │ │ │ │ + ldr r3, [pc, #28] @ b7f74 <__cxa_atexit@plt+0xab2e8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #24] @ b7f78 <__cxa_atexit@plt+0xab2ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #1 │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq fp, sp, #80, 4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + movweq ip, #61488 @ 0xf030 │ │ │ │ + rsceq r5, sp, #160, 8 @ 0xa0000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ b331c <__cxa_atexit@plt+0xa6690> │ │ │ │ + ldr r3, [pc, #16] @ b7fa0 <__cxa_atexit@plt+0xab314> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r5, sp, #120, 8 @ 0x78000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ b7fc8 <__cxa_atexit@plt+0xab33c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b e7810 <__cxa_atexit@plt+0xdab84> │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq fp, sp, #40, 4 @ 0x80000002 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + rsceq r5, sp, #64, 8 @ 0x40000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b3414 <__cxa_atexit@plt+0xa6788> │ │ │ │ - ldr r2, [pc, #408] @ b34d8 <__cxa_atexit@plt+0xa684c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b347c <__cxa_atexit@plt+0xa67f0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc b34a4 <__cxa_atexit@plt+0xa6818> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r1, #0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #344] @ b34dc <__cxa_atexit@plt+0xa6850> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r1, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b3388 <__cxa_atexit@plt+0xa66fc> │ │ │ │ - ldr r3, [r8] │ │ │ │ - ldr r1, [pc, #316] @ b34e0 <__cxa_atexit@plt+0xa6854> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne b33b8 <__cxa_atexit@plt+0xa672c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr ip, [pc, #292] @ b34e4 <__cxa_atexit@plt+0xa6858> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #288] @ b34e8 <__cxa_atexit@plt+0xa685c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [pc, #284] @ b34ec <__cxa_atexit@plt+0xa6860> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r2, [pc, #280] @ b34f0 <__cxa_atexit@plt+0xa6864> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r1, r9, #31 │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r1, r9, #14 │ │ │ │ - sub r3, r9, #23 │ │ │ │ - str ip, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - add r8, r6, #12 │ │ │ │ - stm r8, {r2, r7, sl} │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r9, #7 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #176] @ b34cc <__cxa_atexit@plt+0xa6840> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r2, [pc, #96] @ b8044 <__cxa_atexit@plt+0xab3b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b3494 <__cxa_atexit@plt+0xa6808> │ │ │ │ - ldr r7, [pc, #152] @ b34d0 <__cxa_atexit@plt+0xa6844> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq b3488 <__cxa_atexit@plt+0xa67fc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #8 │ │ │ │ - cmp r3, r7 │ │ │ │ - bcc b34b8 <__cxa_atexit@plt+0xa682c> │ │ │ │ - ldr r3, [pc, #152] @ b34f4 <__cxa_atexit@plt+0xa6868> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #148] @ b34f8 <__cxa_atexit@plt+0xa686c> │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #80] @ b8048 <__cxa_atexit@plt+0xab3bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b803c <__cxa_atexit@plt+0xab3b0> │ │ │ │ + ldr r2, [pc, #68] @ b804c <__cxa_atexit@plt+0xab3c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r6, {r3, r8} │ │ │ │ - str r2, [r5] │ │ │ │ - sub r9, r7, #2 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff83c <__cxa_atexit@plt+0x3f2bb0> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b803c <__cxa_atexit@plt+0xab3b0> │ │ │ │ + ldr r2, [pc, #48] @ b8050 <__cxa_atexit@plt+0xab3c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b803c <__cxa_atexit@plt+0xab3b0> │ │ │ │ + b b80f4 <__cxa_atexit@plt+0xab468> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + movweq ip, #62808 @ 0xf558 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsceq r5, sp, #168, 6 @ 0xa0000002 │ │ │ │ + andeq r0, r0, r7, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ b80a4 <__cxa_atexit@plt+0xab418> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b809c <__cxa_atexit@plt+0xab410> │ │ │ │ + ldr r3, [pc, #40] @ b80a8 <__cxa_atexit@plt+0xab41c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b809c <__cxa_atexit@plt+0xab410> │ │ │ │ + b b80f4 <__cxa_atexit@plt+0xab468> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ b34d4 <__cxa_atexit@plt+0xa6848> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + rsceq r5, sp, #80, 6 @ 0x40000001 │ │ │ │ + andeq r0, r0, r7, asr #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ b80e4 <__cxa_atexit@plt+0xab458> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b80dc <__cxa_atexit@plt+0xab450> │ │ │ │ + b b80f4 <__cxa_atexit@plt+0xab468> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffff16c │ │ │ │ - rsceq fp, sp, #180 @ 0xb4 │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - rsceq fp, sp, #20, 4 @ 0x40000001 │ │ │ │ - tsteq r0, #104, 24 @ 0x6800 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - tsteq r0, #60, 26 @ 0xf00 │ │ │ │ - tsteq r0, #128, 22 @ 0x20000 │ │ │ │ - tsteq r0, #84, 2 │ │ │ │ - @ instruction: 0xfffff018 │ │ │ │ - @ instruction: 0xfffff198 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b35c4 <__cxa_atexit@plt+0xa6938> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r1, #0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #152] @ b35d0 <__cxa_atexit@plt+0xa6944> │ │ │ │ - add r1, pc, r1 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r5, sp, #20, 6 @ 0x50000000 │ │ │ │ + andeq r0, r0, r7, asr #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b8214 <__cxa_atexit@plt+0xab588> │ │ │ │ + ldr r3, [pc, #616] @ b837c <__cxa_atexit@plt+0xab6f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq b8334 <__cxa_atexit@plt+0xab6a8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b833c <__cxa_atexit@plt+0xab6b0> │ │ │ │ + ldr r2, [pc, #584] @ b8380 <__cxa_atexit@plt+0xab6f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #580] @ b8384 <__cxa_atexit@plt+0xab6f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r1, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b353c <__cxa_atexit@plt+0xa68b0> │ │ │ │ - ldr r3, [r8] │ │ │ │ - ldr r1, [pc, #124] @ b35d4 <__cxa_atexit@plt+0xa6948> │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r1, [pc, #568] @ b8388 <__cxa_atexit@plt+0xab6fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne b356c <__cxa_atexit@plt+0xa68e0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr ip, [pc, #100] @ b35d8 <__cxa_atexit@plt+0xa694c> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #96] @ b35dc <__cxa_atexit@plt+0xa6950> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [pc, #92] @ b35e0 <__cxa_atexit@plt+0xa6954> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r2, [pc, #88] @ b35e4 <__cxa_atexit@plt+0xa6958> │ │ │ │ + str r1, [r6, #4] │ │ │ │ + ldr r1, [pc, #560] @ b838c <__cxa_atexit@plt+0xab700> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + ldr r1, [pc, #552] @ b8390 <__cxa_atexit@plt+0xab704> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r6, #28] │ │ │ │ + ldr r1, [pc, #540] @ b8394 <__cxa_atexit@plt+0xab708> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + ldr lr, [r5, #4]! │ │ │ │ + sub r0, r3, #17 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r6, #20] │ │ │ │ + ldr r2, [pc, #512] @ b8398 <__cxa_atexit@plt+0xab70c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r1, r6, #31 │ │ │ │ - str r1, [r9, #36] @ 0x24 │ │ │ │ - sub r1, r6, #14 │ │ │ │ - sub r3, r6, #23 │ │ │ │ - str ip, [r9, #4] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - add r8, r9, #12 │ │ │ │ - stm r8, {r2, r7, sl} │ │ │ │ - str r3, [r9, #24] │ │ │ │ - str lr, [r9, #28] │ │ │ │ - str r1, [r9, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - rsceq fp, sp, #96 @ 0x60 │ │ │ │ - tsteq r0, #180, 20 @ 0xb4000 │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - tsteq r0, #136, 22 @ 0x22000 │ │ │ │ - tsteq r0, #204, 18 @ 0x330000 │ │ │ │ - tsteq r0, #160, 30 @ 0x280 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ b3610 <__cxa_atexit@plt+0xa6984> │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #24] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [pc, #496] @ b839c <__cxa_atexit@plt+0xab710> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + sub r7, r3, #47 @ 0x2f │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [pc, #460] @ b83a0 <__cxa_atexit@plt+0xab714> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [pc, #440] @ b83a4 <__cxa_atexit@plt+0xab718> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [pc, #432] @ b83a8 <__cxa_atexit@plt+0xab71c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ + b b8318 <__cxa_atexit@plt+0xab68c> │ │ │ │ + ldr r3, [pc, #304] @ b834c <__cxa_atexit@plt+0xab6c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ b3614 <__cxa_atexit@plt+0xa6988> │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq b8334 <__cxa_atexit@plt+0xab6a8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b833c <__cxa_atexit@plt+0xab6b0> │ │ │ │ + ldr r2, [pc, #272] @ b8350 <__cxa_atexit@plt+0xab6c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r2, [pc, #260] @ b8354 <__cxa_atexit@plt+0xab6c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + ldr r2, [pc, #252] @ b8358 <__cxa_atexit@plt+0xab6cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + ldr r2, [pc, #244] @ b835c <__cxa_atexit@plt+0xab6d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r6, #28] │ │ │ │ + ldr r2, [pc, #232] @ b8360 <__cxa_atexit@plt+0xab6d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r6, #20] │ │ │ │ + ldr r2, [pc, #220] @ b8364 <__cxa_atexit@plt+0xab6d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + ldr lr, [r5, #4]! │ │ │ │ + sub r1, r3, #17 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #200] @ b8368 <__cxa_atexit@plt+0xab6dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [pc, #184] @ b836c <__cxa_atexit@plt+0xab6e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + sub r7, r3, #47 @ 0x2f │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [pc, #148] @ b8370 <__cxa_atexit@plt+0xab6e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [pc, #128] @ b8374 <__cxa_atexit@plt+0xab6e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [pc, #120] @ b8378 <__cxa_atexit@plt+0xab6ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq sl, sp, #152, 30 @ 0x260 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + ldr r6, [pc, #140] @ b83ac <__cxa_atexit@plt+0xab720> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #2 │ │ │ │ + sub r9, r3, #11 │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + movweq ip, #62228 @ 0xf314 │ │ │ │ + movweq ip, #62216 @ 0xf308 │ │ │ │ + movweq fp, #64756 @ 0xfcf4 │ │ │ │ + movweq ip, #62196 @ 0xf2f4 │ │ │ │ + movweq ip, #62184 @ 0xf2e8 │ │ │ │ + movweq fp, #64716 @ 0xfccc │ │ │ │ + movweq fp, #64700 @ 0xfcbc │ │ │ │ + movweq ip, #62128 @ 0xf2b0 │ │ │ │ + movweq fp, #64692 @ 0xfcb4 │ │ │ │ + movweq ip, #62068 @ 0xf274 │ │ │ │ + movweq fp, #64572 @ 0xfc3c │ │ │ │ + andeq r0, r0, r4, lsr #5 │ │ │ │ + rsceq r5, sp, #160, 4 │ │ │ │ + movweq ip, #62484 @ 0xf414 │ │ │ │ + movweq ip, #62472 @ 0xf408 │ │ │ │ + movweq fp, #65012 @ 0xfdf4 │ │ │ │ + movweq ip, #62452 @ 0xf3f4 │ │ │ │ + movweq fp, #64988 @ 0xfddc │ │ │ │ + movweq fp, #64964 @ 0xfdc4 │ │ │ │ + movweq ip, #62392 @ 0xf3b8 │ │ │ │ + movweq fp, #64956 @ 0xfdbc │ │ │ │ + movweq ip, #62332 @ 0xf37c │ │ │ │ + movweq fp, #64836 @ 0xfd44 │ │ │ │ + movweq fp, #64576 @ 0xfc40 │ │ │ │ + rsceq r5, sp, #64 @ 0x40 │ │ │ │ + andeq r0, r0, r7, asr #21 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b3690 <__cxa_atexit@plt+0xa6a04> │ │ │ │ - ldr r2, [pc, #96] @ b369c <__cxa_atexit@plt+0xa6a10> │ │ │ │ + bcc b84c8 <__cxa_atexit@plt+0xab83c> │ │ │ │ + ldr r2, [pc, #252] @ b84d4 <__cxa_atexit@plt+0xab848> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + ldr r1, [pc, #248] @ b84d8 <__cxa_atexit@plt+0xab84c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r1, [pc, #236] @ b84dc <__cxa_atexit@plt+0xab850> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldr r1, [pc, #228] @ b84e0 <__cxa_atexit@plt+0xab854> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + ldr r1, [pc, #220] @ b84e4 <__cxa_atexit@plt+0xab858> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r3, #28] │ │ │ │ + ldr r1, [pc, #208] @ b84e8 <__cxa_atexit@plt+0xab85c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + ldr lr, [r5, #4]! │ │ │ │ + sub r0, r6, #17 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + ldr r2, [pc, #180] @ b84ec <__cxa_atexit@plt+0xab860> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #24] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [pc, #164] @ b84f0 <__cxa_atexit@plt+0xab864> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + sub r7, r6, #47 @ 0x2f │ │ │ │ str r7, [r5, #8] │ │ │ │ - ldr lr, [pc, #72] @ b36a0 <__cxa_atexit@plt+0xa6a14> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r1, #3] │ │ │ │ - ldr r8, [pc, #64] @ b36a4 <__cxa_atexit@plt+0xa6a18> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str r8, [r3, #4] │ │ │ │ + ldr r7, [pc, #128] @ b84f4 <__cxa_atexit@plt+0xab868> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - mov r3, #24 │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [pc, #108] @ b84f8 <__cxa_atexit@plt+0xab86c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [pc, #100] @ b84fc <__cxa_atexit@plt+0xab870> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r3, [pc, #72] @ b8500 <__cxa_atexit@plt+0xab874> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + sub r9, r6, #11 │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r0, #172, 20 @ 0xac000 │ │ │ │ - tsteq r0, #192, 28 @ 0xc00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r5, sp, #0 │ │ │ │ + movweq ip, #61812 @ 0xf174 │ │ │ │ + movweq ip, #61800 @ 0xf168 │ │ │ │ + movweq fp, #64340 @ 0xfb54 │ │ │ │ + movweq ip, #61780 @ 0xf154 │ │ │ │ + movweq fp, #64316 @ 0xfb3c │ │ │ │ + movweq fp, #64292 @ 0xfb24 │ │ │ │ + movweq ip, #61720 @ 0xf118 │ │ │ │ + movweq fp, #64284 @ 0xfb1c │ │ │ │ + movweq ip, #61660 @ 0xf0dc │ │ │ │ + movweq fp, #64164 @ 0xfaa4 │ │ │ │ + movweq fp, #64168 @ 0xfaa8 │ │ │ │ + rsceq r4, sp, #220, 28 @ 0xdc0 │ │ │ │ + andeq r0, r0, r7, asr #21 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b3710 <__cxa_atexit@plt+0xa6a84> │ │ │ │ - ldr r9, [pc, #80] @ b371c <__cxa_atexit@plt+0xa6a90> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #76] @ b3720 <__cxa_atexit@plt+0xa6a94> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ b3724 <__cxa_atexit@plt+0xa6a98> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub r1, r6, #23 │ │ │ │ - ldmdb r5, {r2, r7} │ │ │ │ - sub r0, r6, #14 │ │ │ │ - str r9, [r3, #4] │ │ │ │ + bcc b861c <__cxa_atexit@plt+0xab990> │ │ │ │ + ldr r2, [pc, #252] @ b8628 <__cxa_atexit@plt+0xab99c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r2, [pc, #240] @ b862c <__cxa_atexit@plt+0xab9a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r2, [pc, #232] @ b8630 <__cxa_atexit@plt+0xab9a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + ldr r2, [pc, #224] @ b8634 <__cxa_atexit@plt+0xab9a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #28] │ │ │ │ + ldr r2, [pc, #212] @ b8638 <__cxa_atexit@plt+0xab9ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + ldr r2, [pc, #200] @ b863c <__cxa_atexit@plt+0xab9b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + ldr lr, [r5, #4]! │ │ │ │ + sub r1, r6, #17 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #180] @ b8640 <__cxa_atexit@plt+0xab9b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [pc, #164] @ b8644 <__cxa_atexit@plt+0xab9b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + sub r7, r6, #47 @ 0x2f │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [pc, #128] @ b8648 <__cxa_atexit@plt+0xab9bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [pc, #108] @ b864c <__cxa_atexit@plt+0xab9c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [pc, #100] @ b8650 <__cxa_atexit@plt+0xab9c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + ldr r3, [pc, #72] @ b8654 <__cxa_atexit@plt+0xab9c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + sub r9, r6, #11 │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffa0c │ │ │ │ - tsteq r0, #124, 16 @ 0x7c0000 │ │ │ │ - tsteq r0, #40, 20 @ 0x28000 │ │ │ │ - rsceq sl, sp, #28, 28 @ 0x1c0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq ip, #61480 @ 0xf028 │ │ │ │ + movweq ip, #61468 @ 0xf01c │ │ │ │ + movweq fp, #64008 @ 0xfa08 │ │ │ │ + movweq ip, #61448 @ 0xf008 │ │ │ │ + movweq fp, #65532 @ 0xfffc │ │ │ │ + movweq fp, #63968 @ 0xf9e0 │ │ │ │ + movweq fp, #63952 @ 0xf9d0 │ │ │ │ + movweq fp, #65476 @ 0xffc4 │ │ │ │ + movweq fp, #63944 @ 0xf9c8 │ │ │ │ + movweq fp, #65416 @ 0xff88 │ │ │ │ + movweq fp, #63824 @ 0xf950 │ │ │ │ + movweq fp, #63828 @ 0xf954 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r8, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi b8764 <__cxa_atexit@plt+0xabad8> │ │ │ │ + ldr lr, [pc, #268] @ b8784 <__cxa_atexit@plt+0xabaf8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + ldr sl, [r2, #16] │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [pc, #244] @ b8788 <__cxa_atexit@plt+0xabafc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r7, [r2, #32] │ │ │ │ + str lr, [r5, #-48] @ 0xffffffd0 │ │ │ │ + ldr r3, [r2, #44] @ 0x2c │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r3, [r2, #24] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r2, #28] │ │ │ │ + ldr r2, [r2, #36] @ 0x24 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r9, [r5, #-44] @ 0xffffffd4 │ │ │ │ + tst r7, #3 │ │ │ │ + beq b8758 <__cxa_atexit@plt+0xabacc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc b8770 <__cxa_atexit@plt+0xabae4> │ │ │ │ + ldr r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ + sub r9, r5, #40 @ 0x28 │ │ │ │ + ldm r9, {r0, r3, r8, r9} │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #-16] │ │ │ │ + ldr lr, [r5, #-12] │ │ │ │ + ldr sl, [pc, #112] @ b878c <__cxa_atexit@plt+0xabb00> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r3, r8, r9} │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r4, [r6, #36] @ 0x24 │ │ │ │ + str ip, [r6, #40] @ 0x28 │ │ │ │ + str fp, [r6, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r2, #39 @ 0x27 │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + movweq fp, #63636 @ 0xf894 │ │ │ │ + movweq fp, #65104 @ 0xfe50 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b3764 <__cxa_atexit@plt+0xa6ad8> │ │ │ │ - ldr r2, [pc, #32] @ b3774 <__cxa_atexit@plt+0xa6ae8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc b8804 <__cxa_atexit@plt+0xabb78> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add ip, r5, #8 │ │ │ │ + ldm ip, {r0, r2, r8, r9, sl, ip} │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r5, #32] │ │ │ │ + str lr, [sp, #4] │ │ │ │ + ldr lr, [r5, #36] @ 0x24 │ │ │ │ + ldr fp, [pc, #64] @ b8814 <__cxa_atexit@plt+0xabb88> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str fp, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r2, r8, r9} │ │ │ │ + add lr, r3, #32 │ │ │ │ + stm lr, {r7, sl, ip} │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa78 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r0, #44 @ 0x2c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov fp, lr │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq fp, #64920 @ 0xfd98 │ │ │ │ + andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b37d4 <__cxa_atexit@plt+0xa6b48> │ │ │ │ - ldr lr, [pc, #72] @ b37dc <__cxa_atexit@plt+0xa6b50> │ │ │ │ + mov r2, r7 │ │ │ │ + sub r8, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi b8924 <__cxa_atexit@plt+0xabc98> │ │ │ │ + ldr lr, [pc, #268] @ b8944 <__cxa_atexit@plt+0xabcb8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #44] @ b37e0 <__cxa_atexit@plt+0xa6b54> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + ldr sl, [r2, #16] │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [pc, #244] @ b8948 <__cxa_atexit@plt+0xabcbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r7, [r2, #32] │ │ │ │ + str lr, [r5, #-48] @ 0xffffffd0 │ │ │ │ + ldr r3, [r2, #44] @ 0x2c │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r3, [r2, #24] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r2, #28] │ │ │ │ + ldr r2, [r2, #36] @ 0x24 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r9, [r5, #-44] @ 0xffffffd4 │ │ │ │ + tst r7, #3 │ │ │ │ + beq b8918 <__cxa_atexit@plt+0xabc8c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc b8930 <__cxa_atexit@plt+0xabca4> │ │ │ │ + ldr r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ + sub r9, r5, #40 @ 0x28 │ │ │ │ + ldm r9, {r0, r3, r8, r9} │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #-16] │ │ │ │ + ldr lr, [r5, #-12] │ │ │ │ + ldr sl, [pc, #112] @ b894c <__cxa_atexit@plt+0xabcc0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r3, r8, r9} │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r4, [r6, #36] @ 0x24 │ │ │ │ + str ip, [r6, #40] @ 0x28 │ │ │ │ + str fp, [r6, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r2, #39 @ 0x27 │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r0, #132, 14 @ 0x2100000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ b3808 <__cxa_atexit@plt+0xa6b7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + movweq fp, #63188 @ 0xf6d4 │ │ │ │ + movweq fp, #64656 @ 0xfc90 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ b3830 <__cxa_atexit@plt+0xa6ba4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b89c4 <__cxa_atexit@plt+0xabd38> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add ip, r5, #8 │ │ │ │ + ldm ip, {r0, r2, r8, r9, sl, ip} │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r5, #32] │ │ │ │ + str lr, [sp, #4] │ │ │ │ + ldr lr, [r5, #36] @ 0x24 │ │ │ │ + ldr fp, [pc, #64] @ b89d4 <__cxa_atexit@plt+0xabd48> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str fp, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r2, r8, r9} │ │ │ │ + add lr, r3, #32 │ │ │ │ + stm lr, {r7, sl, ip} │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldm sp, {r4, fp} │ │ │ │ + bx r0 │ │ │ │ + mov r0, #44 @ 0x2c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov fp, lr │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq fp, #64472 @ 0xfbd8 │ │ │ │ + rsceq r4, sp, #200, 20 @ 0xc8000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ b3858 <__cxa_atexit@plt+0xa6bcc> │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b8aa4 <__cxa_atexit@plt+0xabe18> │ │ │ │ + add sl, r7, #2 │ │ │ │ + ldm sl, {r2, r3, sl} │ │ │ │ + and r1, r8, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq b8a24 <__cxa_atexit@plt+0xabd98> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne b8a58 <__cxa_atexit@plt+0xabdcc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r7, #14] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #136] @ b8ab4 <__cxa_atexit@plt+0xabe28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r8, #2] │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-16]! │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + str r0, [r7, #12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq b8a94 <__cxa_atexit@plt+0xabe08> │ │ │ │ + ldr r9, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #100] @ b8ab8 <__cxa_atexit@plt+0xabe2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b b8a88 <__cxa_atexit@plt+0xabdfc> │ │ │ │ + ldr r1, [pc, #76] @ b8aac <__cxa_atexit@plt+0xabe20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r8, #3] │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-16]! │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + str r0, [r7, #12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq b8a94 <__cxa_atexit@plt+0xabe08> │ │ │ │ + ldr r9, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #40] @ b8ab0 <__cxa_atexit@plt+0xabe24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + b b7bcc <__cxa_atexit@plt+0xaaf40> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r3 │ │ │ │ + andeq r0, r0, r0, lsr #7 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + rsceq r4, sp, #176, 18 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r3, [pc, #16] @ b8ae4 <__cxa_atexit@plt+0xabe58> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + mov sl, r7 │ │ │ │ + b b7bcc <__cxa_atexit@plt+0xaaf40> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ b3880 <__cxa_atexit@plt+0xa6bf4> │ │ │ │ + rsceq r4, sp, #108, 18 @ 0x1b0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b8be4 <__cxa_atexit@plt+0xabf58> │ │ │ │ + ldr r2, [pc, #228] @ b8c00 <__cxa_atexit@plt+0xabf74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmdb r5, {r0, r1, r7} │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldm r5, {r9, sl, ip} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r7, [sp] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ldr r2, [pc, #200] @ b8c04 <__cxa_atexit@plt+0xabf78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + sub r0, r6, #55 @ 0x37 │ │ │ │ + ldr r1, [pc, #180] @ b8c08 <__cxa_atexit@plt+0xabf7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r2, r5 │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr fp, [r2, #20]! │ │ │ │ + str r1, [r5, #28] │ │ │ │ + ldr r1, [r2, #-4] │ │ │ │ + ldr r5, [r2, #4] │ │ │ │ + str lr, [sp, #8] │ │ │ │ + ldr lr, [r2, #12] │ │ │ │ + ldr r8, [pc, #144] @ b8c0c <__cxa_atexit@plt+0xabf80> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r2, #12] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + add r7, r3, #16 │ │ │ │ + stm r7, {r0, r9, sl, ip} │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r2] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str fp, [r3, #40] @ 0x28 │ │ │ │ + str r5, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #88] @ b8c10 <__cxa_atexit@plt+0xabf84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #80] @ b8c14 <__cxa_atexit@plt+0xabf88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + ldr r7, [pc, #72] @ b8c18 <__cxa_atexit@plt+0xabf8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b e93dc <__cxa_atexit@plt+0xdc750> │ │ │ │ + ldr r3, [pc, #48] @ b8c1c <__cxa_atexit@plt+0xabf90> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, #60 @ 0x3c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + mov r7, lr │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + movweq fp, #62904 @ 0xf5b8 │ │ │ │ + movweq fp, #62480 @ 0xf410 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + movweq fp, #63240 @ 0xf708 │ │ │ │ + movweq fp, #63916 @ 0xf9ac │ │ │ │ + movweq fp, #63908 @ 0xf9a4 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r4, sp, #52, 16 @ 0x340000 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b38d8 <__cxa_atexit@plt+0xa6c4c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #56] @ b38e4 <__cxa_atexit@plt+0xa6c58> │ │ │ │ + bcc b8d1c <__cxa_atexit@plt+0xac090> │ │ │ │ + ldr r2, [pc, #236] @ b8d38 <__cxa_atexit@plt+0xac0ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r5, {r0, r1, r7} │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r7, [sp] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr ip, [r5, #24] │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr fp, [r5, #28] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ldr r2, [pc, #196] @ b8d3c <__cxa_atexit@plt+0xac0b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + sub r0, r6, #55 @ 0x37 │ │ │ │ + ldr lr, [pc, #176] @ b8d40 <__cxa_atexit@plt+0xac0b4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r8} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #36]! @ 0x24 │ │ │ │ + str lr, [r5, #44] @ 0x2c │ │ │ │ + ldr r5, [r2, #-4] │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + ldr lr, [r2, #12] │ │ │ │ + ldr r9, [pc, #148] @ b8d44 <__cxa_atexit@plt+0xac0b8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ str r0, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #240, 14 @ 0x3c00000 │ │ │ │ - rsceq sl, sp, #204, 24 @ 0xcc00 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ b3930 <__cxa_atexit@plt+0xa6ca4> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r3, [pc, #32] @ b3934 <__cxa_atexit@plt+0xa6ca8> │ │ │ │ - addls r3, pc, r3 │ │ │ │ - ldrls r7, [r7, #3] │ │ │ │ - strls r2, [r5, #-8]! │ │ │ │ - strls r7, [r5, #4] │ │ │ │ - ldrls r0, [pc, #16] @ b3938 <__cxa_atexit@plt+0xa6cac> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq sl, sp, #108, 24 @ 0x6c00 │ │ │ │ - rsceq sl, sp, #88, 24 @ 0x5800 │ │ │ │ - rsceq sl, sp, #108, 24 @ 0x6c00 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r0, [sp] │ │ │ │ + add r7, r3, #20 │ │ │ │ + stm r7, {r0, sl, ip} │ │ │ │ + str fp, [r3, #32] │ │ │ │ + str r5, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r2] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #88] @ b8d48 <__cxa_atexit@plt+0xac0bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #80] @ b8d4c <__cxa_atexit@plt+0xac0c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + ldr r7, [pc, #72] @ b8d50 <__cxa_atexit@plt+0xac0c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b e93dc <__cxa_atexit@plt+0xdc750> │ │ │ │ + ldr r3, [pc, #48] @ b8d54 <__cxa_atexit@plt+0xac0c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #60 @ 0x3c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + movweq fp, #62588 @ 0xf47c │ │ │ │ + movweq fp, #62164 @ 0xf2d4 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + movweq fp, #62928 @ 0xf5d0 │ │ │ │ + movweq fp, #63604 @ 0xf874 │ │ │ │ + movweq fp, #63596 @ 0xf86c │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + rsceq r4, sp, #240, 12 @ 0xf000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ b3998 <__cxa_atexit@plt+0xa6d0c> │ │ │ │ + ldr r3, [pc, #36] @ b8d90 <__cxa_atexit@plt+0xac104> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ b399c <__cxa_atexit@plt+0xa6d10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ b39a0 <__cxa_atexit@plt+0xa6d14> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r0, [pc, #56] @ b39a4 <__cxa_atexit@plt+0xa6d18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ b39a8 <__cxa_atexit@plt+0xa6d1c> │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #28] @ b8d94 <__cxa_atexit@plt+0xac108> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - add r8, r2, #2 │ │ │ │ - add sl, r1, #2 │ │ │ │ - b 3ff80c <__cxa_atexit@plt+0x3f2b80> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq sl, sp, #80, 24 @ 0x5000 │ │ │ │ - rsceq sl, sp, #28, 24 @ 0x1c00 │ │ │ │ - tsteq r0, #208, 22 @ 0x34000 │ │ │ │ - tsteq r0, #188, 22 @ 0x2f000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [pc, #20] @ b8d98 <__cxa_atexit@plt+0xac10c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b e6ac8 <__cxa_atexit@plt+0xd9e3c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + movweq fp, #61932 @ 0xf1ec │ │ │ │ + movweq fp, #62780 @ 0xf53c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b8de0 <__cxa_atexit@plt+0xac154> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #40] @ b8dec <__cxa_atexit@plt+0xac160> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ b8df0 <__cxa_atexit@plt+0xac164> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r4, sp, #140, 8 @ 0x8c000000 │ │ │ │ + movweq fp, #63400 @ 0xf7a8 │ │ │ │ + rsceq r4, sp, #160, 12 @ 0xa000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r3, [pc, #16] @ b8e1c <__cxa_atexit@plt+0xac190> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov sl, r7 │ │ │ │ + b b7bcc <__cxa_atexit@plt+0xaaf40> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r4, sp, #92, 12 @ 0x5c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #28] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b3a04 <__cxa_atexit@plt+0xa6d78> │ │ │ │ - ldr lr, [pc, #68] @ b3a1c <__cxa_atexit@plt+0xa6d90> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmda r5, {r1, r7, r8} │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - mov r7, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ b3a20 <__cxa_atexit@plt+0xa6d94> │ │ │ │ + bcc b8f1c <__cxa_atexit@plt+0xac290> │ │ │ │ + ldr r2, [pc, #228] @ b8f38 <__cxa_atexit@plt+0xac2ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmdb r5, {r0, r1, r7} │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldm r5, {r9, sl, ip} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r7, [sp] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ldr r2, [pc, #200] @ b8f3c <__cxa_atexit@plt+0xac2b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + sub r0, r6, #55 @ 0x37 │ │ │ │ + ldr r1, [pc, #180] @ b8f40 <__cxa_atexit@plt+0xac2b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r2, r5 │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr fp, [r2, #20]! │ │ │ │ + str r1, [r5, #28] │ │ │ │ + ldr r1, [r2, #-4] │ │ │ │ + ldr r5, [r2, #4] │ │ │ │ + str lr, [sp, #8] │ │ │ │ + ldr lr, [r2, #12] │ │ │ │ + ldr r8, [pc, #144] @ b8f44 <__cxa_atexit@plt+0xac2b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r2, #12] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + add r7, r3, #16 │ │ │ │ + stm r7, {r0, r9, sl, ip} │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r2] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str fp, [r3, #40] @ 0x28 │ │ │ │ + str r5, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #88] @ b8f48 <__cxa_atexit@plt+0xac2bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #80] @ b8f4c <__cxa_atexit@plt+0xac2c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + ldr r7, [pc, #72] @ b8f50 <__cxa_atexit@plt+0xac2c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b e93dc <__cxa_atexit@plt+0xdc750> │ │ │ │ + ldr r3, [pc, #48] @ b8f54 <__cxa_atexit@plt+0xac2c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #60 @ 0x3c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r7, lr │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0xfffff808 │ │ │ │ + movweq fp, #62080 @ 0xf280 │ │ │ │ + movweq fp, #61656 @ 0xf0d8 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + movweq fp, #62416 @ 0xf3d0 │ │ │ │ + movweq fp, #63104 @ 0xf680 │ │ │ │ + movweq fp, #63084 @ 0xf66c │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r4, sp, #36, 10 @ 0x9000000 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b3a78 <__cxa_atexit@plt+0xa6dec> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #68] @ b3a90 <__cxa_atexit@plt+0xa6e04> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r5, #16 │ │ │ │ - ldm r8, {r1, r7, r8} │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - mov r7, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ b3a94 <__cxa_atexit@plt+0xa6e08> │ │ │ │ + bcc b9054 <__cxa_atexit@plt+0xac3c8> │ │ │ │ + ldr r2, [pc, #236] @ b9070 <__cxa_atexit@plt+0xac3e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r5, {r0, r1, r7} │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r7, [sp] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr ip, [r5, #24] │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr fp, [r5, #28] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ldr r2, [pc, #196] @ b9074 <__cxa_atexit@plt+0xac3e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + sub r0, r6, #55 @ 0x37 │ │ │ │ + ldr lr, [pc, #176] @ b9078 <__cxa_atexit@plt+0xac3ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #36]! @ 0x24 │ │ │ │ + str lr, [r5, #44] @ 0x2c │ │ │ │ + ldr r5, [r2, #-4] │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + ldr lr, [r2, #12] │ │ │ │ + ldr r9, [pc, #148] @ b907c <__cxa_atexit@plt+0xac3f0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r0, [sp] │ │ │ │ + add r7, r3, #20 │ │ │ │ + stm r7, {r0, sl, ip} │ │ │ │ + str fp, [r3, #32] │ │ │ │ + str r5, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r2] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #88] @ b9080 <__cxa_atexit@plt+0xac3f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #80] @ b9084 <__cxa_atexit@plt+0xac3f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + ldr r7, [pc, #72] @ b9088 <__cxa_atexit@plt+0xac3fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b e93dc <__cxa_atexit@plt+0xdc750> │ │ │ │ + ldr r3, [pc, #48] @ b908c <__cxa_atexit@plt+0xac400> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #60 @ 0x3c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - rsceq sl, sp, #44, 22 @ 0xb000 │ │ │ │ - andeq r0, r3, sp │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0xfffff6d8 │ │ │ │ + movweq fp, #61764 @ 0xf144 │ │ │ │ + movweq sl, #65436 @ 0xff9c │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + movweq fp, #62104 @ 0xf298 │ │ │ │ + movweq fp, #62792 @ 0xf548 │ │ │ │ + movweq fp, #62772 @ 0xf534 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + rsceq r4, sp, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b3ae8 <__cxa_atexit@plt+0xa6e5c> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq b3ad4 <__cxa_atexit@plt+0xa6e48> │ │ │ │ - ldr r3, [pc, #60] @ b3b00 <__cxa_atexit@plt+0xa6e74> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ b90c8 <__cxa_atexit@plt+0xac43c> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #28] @ b3af8 <__cxa_atexit@plt+0xa6e6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ b3afc <__cxa_atexit@plt+0xa6e70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sl, sp, #248, 20 @ 0xf8000 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #28] @ b90cc <__cxa_atexit@plt+0xac440> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #20] @ b90d0 <__cxa_atexit@plt+0xac444> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b e6ac8 <__cxa_atexit@plt+0xd9e3c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + movweq sl, #65204 @ 0xfeb4 │ │ │ │ + movweq fp, #61956 @ 0xf204 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ b3b20 <__cxa_atexit@plt+0xa6e94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - rsceq sl, sp, #96, 20 @ 0x60000 │ │ │ │ - rsceq sl, sp, #164, 20 @ 0xa4000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b3b80 <__cxa_atexit@plt+0xa6ef4> │ │ │ │ - ldr r2, [pc, #64] @ b3b8c <__cxa_atexit@plt+0xa6f00> │ │ │ │ + bcc b9118 <__cxa_atexit@plt+0xac48c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #40] @ b9124 <__cxa_atexit@plt+0xac498> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ b3b90 <__cxa_atexit@plt+0xa6f04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #56] @ b3b94 <__cxa_atexit@plt+0xa6f08> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ b9128 <__cxa_atexit@plt+0xac49c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #11 │ │ │ │ - add r9, lr, #2 │ │ │ │ - b 3ff844 <__cxa_atexit@plt+0x3f2bb8> │ │ │ │ - mov r3, #16 │ │ │ │ + sub r7, r6, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - rsceq sl, sp, #136, 18 @ 0x220000 │ │ │ │ - rsceq sl, sp, #68, 20 @ 0x44000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r4, sp, #84, 2 │ │ │ │ + movweq fp, #62576 @ 0xf470 │ │ │ │ + rsceq r4, sp, #36 @ 0x24 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b3c10 <__cxa_atexit@plt+0xa6f84> │ │ │ │ - ldr r7, [pc, #100] @ b3c20 <__cxa_atexit@plt+0xa6f94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b3bf0 <__cxa_atexit@plt+0xa6f64> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r5, #-4]! │ │ │ │ - cmp r2, #0 │ │ │ │ - beq b3c00 <__cxa_atexit@plt+0xa6f74> │ │ │ │ - ldr r1, [pc, #76] @ b3c2c <__cxa_atexit@plt+0xa6fa0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi b916c <__cxa_atexit@plt+0xac4e0> │ │ │ │ + ldr r0, [pc, #36] @ b9174 <__cxa_atexit@plt+0xac4e8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ b3c24 <__cxa_atexit@plt+0xa6f98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #16] @ b3c28 <__cxa_atexit@plt+0xa6f9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - rsceq sl, sp, #216, 18 @ 0x360000 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - rsceq sl, sp, #176, 18 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r3, sp, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b3c7c <__cxa_atexit@plt+0xa6ff0> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq b3c68 <__cxa_atexit@plt+0xa6fdc> │ │ │ │ - ldr r7, [pc, #60] @ b3c98 <__cxa_atexit@plt+0xa700c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #32] @ b3c90 <__cxa_atexit@plt+0xa7004> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #16] @ b3c94 <__cxa_atexit@plt+0xa7008> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - rsceq sl, sp, #100, 18 @ 0x190000 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - rsceq sl, sp, #72, 18 @ 0x120000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b3d1c <__cxa_atexit@plt+0xa7090> │ │ │ │ - ldr r3, [pc, #108] @ b3d2c <__cxa_atexit@plt+0xa70a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b3cf8 <__cxa_atexit@plt+0xa706c> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq b3d08 <__cxa_atexit@plt+0xa707c> │ │ │ │ - ldr r2, [pc, #84] @ b3d38 <__cxa_atexit@plt+0xa70ac> │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r4, sp, #16, 6 @ 0x40000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b91ec <__cxa_atexit@plt+0xac560> │ │ │ │ + ldr r2, [pc, #64] @ b91f4 <__cxa_atexit@plt+0xac568> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b91dc <__cxa_atexit@plt+0xac550> │ │ │ │ + ldr r3, [pc, #40] @ b91f8 <__cxa_atexit@plt+0xac56c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b b89e8 <__cxa_atexit@plt+0xabd5c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ b3d30 <__cxa_atexit@plt+0xa70a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #16] @ b3d34 <__cxa_atexit@plt+0xa70a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - rsceq sl, sp, #204, 16 @ 0xcc0000 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - sbceq lr, pc, #12224 @ 0x2fc0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbceq lr, pc, #15488 @ 0x3c80 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r4, sp, #168, 4 @ 0x8000000a │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ b9220 <__cxa_atexit@plt+0xac594> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b b89e8 <__cxa_atexit@plt+0xabd5c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b9258 <__cxa_atexit@plt+0xac5cc> │ │ │ │ + ldr r2, [pc, #40] @ b9270 <__cxa_atexit@plt+0xac5e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - sbceq lr, pc, #36, 28 @ 0x240 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ + ldr r3, [pc, #20] @ b9274 <__cxa_atexit@plt+0xac5e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + movweq sl, #65196 @ 0xfeac │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + rsceq r3, sp, #196, 28 @ 0xc40 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b92cc <__cxa_atexit@plt+0xac640> │ │ │ │ + ldr r0, [pc, #36] @ b92d4 <__cxa_atexit@plt+0xac648> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b3dec <__cxa_atexit@plt+0xa7160> │ │ │ │ - ldr r3, [pc, #112] @ b3e14 <__cxa_atexit@plt+0xa7188> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r3, sp, #124, 28 @ 0x7c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r4, sp, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b934c <__cxa_atexit@plt+0xac6c0> │ │ │ │ + ldr r2, [pc, #64] @ b9354 <__cxa_atexit@plt+0xac6c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq b3ddc <__cxa_atexit@plt+0xa7150> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b3dfc <__cxa_atexit@plt+0xa7170> │ │ │ │ - ldr r7, [pc, #84] @ b3e1c <__cxa_atexit@plt+0xa7190> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + beq b933c <__cxa_atexit@plt+0xac6b0> │ │ │ │ + ldr r3, [pc, #40] @ b9358 <__cxa_atexit@plt+0xac6cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b b89e8 <__cxa_atexit@plt+0xabd5c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b3e18 <__cxa_atexit@plt+0xa718c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq sl, sp, #20, 16 @ 0x140000 │ │ │ │ - tsteq r0, #124, 14 @ 0x1f00000 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r4, sp, #72, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ b9380 <__cxa_atexit@plt+0xac6f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b b89e8 <__cxa_atexit@plt+0xabd5c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b3e54 <__cxa_atexit@plt+0xa71c8> │ │ │ │ - ldr r2, [pc, #28] @ b3e60 <__cxa_atexit@plt+0xa71d4> │ │ │ │ + bcc b93b8 <__cxa_atexit@plt+0xac72c> │ │ │ │ + ldr r2, [pc, #40] @ b93d0 <__cxa_atexit@plt+0xac744> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #0, 14 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b3ec8 <__cxa_atexit@plt+0xa723c> │ │ │ │ - ldr r7, [pc, #84] @ b3edc <__cxa_atexit@plt+0xa7250> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b3eb4 <__cxa_atexit@plt+0xa7228> │ │ │ │ - ldr r2, [pc, #68] @ b3ee0 <__cxa_atexit@plt+0xa7254> │ │ │ │ + ldr r3, [pc, #20] @ b93d4 <__cxa_atexit@plt+0xac748> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + movweq sl, #64844 @ 0xfd4c │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3ad4 <__cxa_atexit@plt+0x3e6e48> │ │ │ │ + rsceq r4, sp, #196 @ 0xc4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9450 <__cxa_atexit@plt+0xac7c4> │ │ │ │ + ldr r2, [pc, #72] @ b9458 <__cxa_atexit@plt+0xac7cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq b3ec0 <__cxa_atexit@plt+0xa7234> │ │ │ │ - b b3f24 <__cxa_atexit@plt+0xa7298> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + beq b9444 <__cxa_atexit@plt+0xac7b8> │ │ │ │ + ldr r3, [pc, #40] @ b945c <__cxa_atexit@plt+0xac7d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b3ee4 <__cxa_atexit@plt+0xa7258> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq sl, sp, #60, 14 @ 0xf00000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + rsceq r4, sp, #84 @ 0x54 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ b9484 <__cxa_atexit@plt+0xac7f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r4, sp, #44 @ 0x2c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b94fc <__cxa_atexit@plt+0xac870> │ │ │ │ + ldr r9, [pc, #88] @ b9508 <__cxa_atexit@plt+0xac87c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #84] @ b950c <__cxa_atexit@plt+0xac880> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ b9510 <__cxa_atexit@plt+0xac884> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #76] @ b9514 <__cxa_atexit@plt+0xac888> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ b3f18 <__cxa_atexit@plt+0xa728c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #52] @ b955c <__cxa_atexit@plt+0xac8d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b3f10 <__cxa_atexit@plt+0xa7284> │ │ │ │ - b b3f24 <__cxa_atexit@plt+0xa7298> │ │ │ │ + beq b9554 <__cxa_atexit@plt+0xac8c8> │ │ │ │ + ldr r3, [pc, #36] @ b9560 <__cxa_atexit@plt+0xac8d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #148] @ b3fc4 <__cxa_atexit@plt+0xa7338> │ │ │ │ + ldr r3, [pc, #24] @ b958c <__cxa_atexit@plt+0xac900> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b3f9c <__cxa_atexit@plt+0xa7310> │ │ │ │ - ldr r1, [pc, #124] @ b3fc8 <__cxa_atexit@plt+0xa733c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq b3fa4 <__cxa_atexit@plt+0xa7318> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #20 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc b3fb0 <__cxa_atexit@plt+0xa7324> │ │ │ │ - ldr lr, [pc, #84] @ b3fcc <__cxa_atexit@plt+0xa7340> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - str r3, [r6, #20] │ │ │ │ - sub r7, r1, #15 │ │ │ │ - mov r6, r1 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r0, #208, 10 @ 0x34000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #108] @ b4050 <__cxa_atexit@plt+0xa73c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b4038 <__cxa_atexit@plt+0xa73ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b4040 <__cxa_atexit@plt+0xa73b4> │ │ │ │ - ldr lr, [pc, #68] @ b4054 <__cxa_atexit@plt+0xa73c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r3, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r0, #56, 10 @ 0xe000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b40a8 <__cxa_atexit@plt+0xa741c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ b40b4 <__cxa_atexit@plt+0xa7428> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsteq r0, #200, 8 @ 0xc8000000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b b48cc <__cxa_atexit@plt+0xa7c40> │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + rsceq r3, sp, #172, 22 @ 0x2b000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b4100 <__cxa_atexit@plt+0xa7474> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r2, [pc, #32] @ b4108 <__cxa_atexit@plt+0xa747c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #28] @ b410c <__cxa_atexit@plt+0xa7480> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmdb r5, {r1, r2, r7} │ │ │ │ + bhi b95e4 <__cxa_atexit@plt+0xac958> │ │ │ │ + ldr r0, [pc, #36] @ b95ec <__cxa_atexit@plt+0xac960> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movweq pc, #65104 @ 0xfe50 @ │ │ │ │ - movweq pc, #65200 @ 0xfeb0 @ │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r3, sp, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r3, sp, #152, 28 @ 0x980 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b4148 <__cxa_atexit@plt+0xa74bc> │ │ │ │ - ldr r8, [pc, #36] @ b4150 <__cxa_atexit@plt+0xa74c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ b4154 <__cxa_atexit@plt+0xa74c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi b9664 <__cxa_atexit@plt+0xac9d8> │ │ │ │ + ldr r2, [pc, #64] @ b966c <__cxa_atexit@plt+0xac9e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b9654 <__cxa_atexit@plt+0xac9c8> │ │ │ │ + ldr r3, [pc, #40] @ b9670 <__cxa_atexit@plt+0xac9e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b b89e8 <__cxa_atexit@plt+0xabd5c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbceq lr, pc, #206848 @ 0x32800 │ │ │ │ - movweq pc, #65024 @ 0xfe00 @ │ │ │ │ - rsceq sl, sp, #176, 8 @ 0xb0000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b41d0 <__cxa_atexit@plt+0xa7544> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b41d8 <__cxa_atexit@plt+0xa754c> │ │ │ │ - ldr r1, [pc, #92] @ b41ec <__cxa_atexit@plt+0xa7560> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ b41f0 <__cxa_atexit@plt+0xa7564> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ b41f4 <__cxa_atexit@plt+0xa7568> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #60] @ b41f8 <__cxa_atexit@plt+0xa756c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ - mov r6, r3 │ │ │ │ - b b41e0 <__cxa_atexit@plt+0xa7554> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - movweq pc, #64928 @ 0xfda0 @ │ │ │ │ - movweq pc, #65516 @ 0xffec @ │ │ │ │ - movweq pc, #64896 @ 0xfd80 @ │ │ │ │ - rsceq sl, sp, #12, 8 @ 0xc000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b4284 <__cxa_atexit@plt+0xa75f8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b428c <__cxa_atexit@plt+0xa7600> │ │ │ │ - ldr r1, [pc, #108] @ b42a0 <__cxa_atexit@plt+0xa7614> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ b42a4 <__cxa_atexit@plt+0xa7618> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #88] @ b42a8 <__cxa_atexit@plt+0xa761c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ b42ac <__cxa_atexit@plt+0xa7620> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ b42b0 <__cxa_atexit@plt+0xa7624> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r6, r3 │ │ │ │ - b b4294 <__cxa_atexit@plt+0xa7608> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - movweq pc, #64764 @ 0xfcfc @ │ │ │ │ - sbceq lr, pc, #168, 20 @ 0xa8000 │ │ │ │ - movweq pc, #65344 @ 0xff40 @ │ │ │ │ - movweq pc, #64724 @ 0xfcd4 @ │ │ │ │ - rsceq sl, sp, #84, 6 @ 0x50000001 │ │ │ │ - andeq r0, r7, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r3, sp, #48, 28 @ 0x300 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ b9698 <__cxa_atexit@plt+0xaca0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b b89e8 <__cxa_atexit@plt+0xabd5c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub sl, r5, #24 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi b4350 <__cxa_atexit@plt+0xa76c4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b435c <__cxa_atexit@plt+0xa76d0> │ │ │ │ - ldr ip, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ - ldr r0, [r7, #28] │ │ │ │ - ldr lr, [r7, #32] │ │ │ │ - ldr r8, [r7, #36] @ 0x24 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r7, #40] @ 0x28 │ │ │ │ - ldr r9, [pc, #84] @ b436c <__cxa_atexit@plt+0xa76e0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, sl │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldm sp, {sl, fp} │ │ │ │ - b 277d50 <__cxa_atexit@plt+0x26b0c4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - rsceq sl, sp, #152, 4 @ 0x80000009 │ │ │ │ - andeq r0, r7, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b4410 <__cxa_atexit@plt+0xa7784> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #44 @ 0x2c │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b4418 <__cxa_atexit@plt+0xa778c> │ │ │ │ - ldr r1, [pc, #132] @ b442c <__cxa_atexit@plt+0xa77a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add ip, r7, #16 │ │ │ │ - ldm ip, {r0, r2, sl, ip} │ │ │ │ - str r6, [sp] │ │ │ │ - mov r6, r4 │ │ │ │ - ldr r4, [r7, #32] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r7, #36] @ 0x24 │ │ │ │ - ldr lr, [r7, #40] @ 0x28 │ │ │ │ - ldr r8, [pc, #84] @ b4430 <__cxa_atexit@plt+0xa77a4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r9, #4]! │ │ │ │ - str lr, [r9, #40] @ 0x28 │ │ │ │ - ldr r8, [pc, #72] @ b4434 <__cxa_atexit@plt+0xa77a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - add lr, r9, #16 │ │ │ │ - stm lr, {r0, r2, sl, ip} │ │ │ │ - str r4, [r9, #32] │ │ │ │ - str fp, [r9, #36] @ 0x24 │ │ │ │ - mov r4, r6 │ │ │ │ - ldm sp, {r6, fp} │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r6, r9 │ │ │ │ - b b4420 <__cxa_atexit@plt+0xa7794> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bcc b96d0 <__cxa_atexit@plt+0xaca44> │ │ │ │ + ldr r2, [pc, #40] @ b96e8 <__cxa_atexit@plt+0xaca5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ b96ec <__cxa_atexit@plt+0xaca60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + movweq sl, #64052 @ 0xfa34 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3adc <__cxa_atexit@plt+0x3e6e50> │ │ │ │ + rsceq r3, sp, #172, 26 @ 0x2b00 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9754 <__cxa_atexit@plt+0xacac8> │ │ │ │ + ldr lr, [pc, #52] @ b975c <__cxa_atexit@plt+0xacad0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r0, [r7, #14] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movweq pc, #64400 @ 0xfb90 @ │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - sbceq lr, pc, #491520 @ 0x78000 │ │ │ │ - rsceq sl, sp, #220, 2 @ 0x37 │ │ │ │ - andeq r0, r7, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov lr, r5 │ │ │ │ - mov r5, r4 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r0, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r0 │ │ │ │ - bcc b44d0 <__cxa_atexit@plt+0xa7844> │ │ │ │ - mov sl, r6 │ │ │ │ - ldr ip, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r6, [r7, #16] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r4, [r7, #20] │ │ │ │ - ldr r3, [r7, #24] │ │ │ │ - add r6, r7, #28 │ │ │ │ - ldm r6, {r1, r2, r6} │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r7, #40] @ 0x28 │ │ │ │ - str lr, [sp] │ │ │ │ - ldr lr, [r7, #44] @ 0x2c │ │ │ │ - ldr r9, [pc, #84] @ b44ec <__cxa_atexit@plt+0xa7860> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [sl, #4]! │ │ │ │ - str ip, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r4, [sl, #16] │ │ │ │ - str r3, [sl, #20] │ │ │ │ - add r3, sl, #24 │ │ │ │ - stm r3, {r1, r2, r6, fp, lr} │ │ │ │ - mov r4, r5 │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r0 │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 3ff774 <__cxa_atexit@plt+0x3f2ae8> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r6, [r5, #828] @ 0x33c │ │ │ │ - mov r4, r5 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r0 │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - rsceq sl, sp, #36, 2 │ │ │ │ - andeq r0, r7, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r3, sp, #84, 26 @ 0x1500 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, r7 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #32 │ │ │ │ + cmp r1, sl │ │ │ │ + bcc b984c <__cxa_atexit@plt+0xacbc0> │ │ │ │ + mov r0, r6 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b4590 <__cxa_atexit@plt+0xa7904> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b4598 <__cxa_atexit@plt+0xa790c> │ │ │ │ - ldr r1, [pc, #132] @ b45ac <__cxa_atexit@plt+0xa7920> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add ip, r7, #16 │ │ │ │ - ldm ip, {r0, r2, sl, ip} │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - ldr r4, [r7, #32] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r7, #36] @ 0x24 │ │ │ │ - ldr lr, [r7, #40] @ 0x28 │ │ │ │ - ldr r8, [r7, #44] @ 0x2c │ │ │ │ - ldr r6, [pc, #84] @ b45b0 <__cxa_atexit@plt+0xa7924> │ │ │ │ + ldr r8, [r3, #16]! │ │ │ │ + ldr r9, [r3, #-12] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + ldr r1, [r3, #-4] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + ldr ip, [pc, #188] @ b9860 <__cxa_atexit@plt+0xacbd4> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r2, [r6, #20]! │ │ │ │ + str ip, [r6, #-16] │ │ │ │ + str r9, [r6, #-12] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + sub r1, sl, #26 │ │ │ │ + cmp lr, #0 │ │ │ │ + beq b97ec <__cxa_atexit@plt+0xacb60> │ │ │ │ + cmp lr, #1 │ │ │ │ + bne b9810 <__cxa_atexit@plt+0xacb84> │ │ │ │ + ldr r2, [pc, #160] @ b9870 <__cxa_atexit@plt+0xacbe4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b9840 <__cxa_atexit@plt+0xacbb4> │ │ │ │ + ldr r3, [pc, #140] @ b9874 <__cxa_atexit@plt+0xacbe8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b b9830 <__cxa_atexit@plt+0xacba4> │ │ │ │ + ldr r6, [pc, #120] @ b986c <__cxa_atexit@plt+0xacbe0> │ │ │ │ add r6, pc, r6 │ │ │ │ - str r6, [r9, #4]! │ │ │ │ - str lr, [r9, #40] @ 0x28 │ │ │ │ - str r8, [r9, #44] @ 0x2c │ │ │ │ - ldr r8, [pc, #68] @ b45b4 <__cxa_atexit@plt+0xa7928> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - add lr, r9, #16 │ │ │ │ - stm lr, {r0, r2, sl, ip} │ │ │ │ - str r4, [r9, #32] │ │ │ │ - str fp, [r9, #36] @ 0x24 │ │ │ │ - ldm sp, {r4, r6, fp} │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r6, r9 │ │ │ │ - b b45a0 <__cxa_atexit@plt+0xa7914> │ │ │ │ - mov r5, #48 @ 0x30 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r6, [r0, #24] │ │ │ │ + str r1, [r0, #28] │ │ │ │ + str r7, [r0, #32] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r7, sl, #7 │ │ │ │ + mov r6, sl │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + ldr r2, [pc, #76] @ b9864 <__cxa_atexit@plt+0xacbd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b9840 <__cxa_atexit@plt+0xacbb4> │ │ │ │ + ldr r3, [pc, #56] @ b9868 <__cxa_atexit@plt+0xacbdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - movweq pc, #64016 @ 0xfa10 @ │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - sbceq lr, pc, #172, 14 @ 0x2b00000 │ │ │ │ - rsceq sl, sp, #92 @ 0x5c │ │ │ │ - andeq r0, r7, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b4688 <__cxa_atexit@plt+0xa79fc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #60 @ 0x3c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b4690 <__cxa_atexit@plt+0xa7a04> │ │ │ │ - ldr r9, [pc, #180] @ b46a4 <__cxa_atexit@plt+0xa7a18> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, #176] @ b46a8 <__cxa_atexit@plt+0xa7a1c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr ip, [r7, #8] │ │ │ │ - str r5, [sp, #8] │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add lr, r7, #24 │ │ │ │ - ldm lr, {r0, r1, r2, lr} │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r7, #40] @ 0x28 │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r7, #44] @ 0x2c │ │ │ │ - ldr r8, [r7, #48] @ 0x30 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r9, [pc, #112] @ b46ac <__cxa_atexit@plt+0xa7a20> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add r9, r9, #1 │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - add r5, r3, #20 │ │ │ │ - stm r5, {r0, r1, r2, lr} │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str r4, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - ldr r5, [pc, #72] @ b46b0 <__cxa_atexit@plt+0xa7a24> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r3, #48] @ 0x30 │ │ │ │ - str r9, [r3, #52] @ 0x34 │ │ │ │ - str r3, [r3, #56] @ 0x38 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldm sp, {r4, fp} │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ - mov r6, r3 │ │ │ │ - b b4698 <__cxa_atexit@plt+0xa7a0c> │ │ │ │ - mov r5, #60 @ 0x3c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - movweq pc, #63808 @ 0xf940 @ │ │ │ │ - movweq pc, #64352 @ 0xfb60 @ │ │ │ │ - movweq pc, #63700 @ 0xf8d4 @ │ │ │ │ - rsceq r9, sp, #92, 30 @ 0x170 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r7, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, lr │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + @ instruction: 0xfffff240 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + rsceq r3, sp, #60, 24 @ 0x3c00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ b989c <__cxa_atexit@plt+0xacc10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r3, sp, #20, 24 @ 0x1400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r5, [sp, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b477c <__cxa_atexit@plt+0xa7af0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r5, [r7, #7] │ │ │ │ - str r5, [sp] │ │ │ │ - add ip, r7, #11 │ │ │ │ - ldm ip, {r2, r9, sl, ip} │ │ │ │ - ldr r5, [r7, #27] │ │ │ │ - ldr lr, [r7, #31] │ │ │ │ - str lr, [sp, #8] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr fp, [r7, #35] @ 0x23 │ │ │ │ - ldr r0, [r7, #39] @ 0x27 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #124] @ b4790 <__cxa_atexit@plt+0xa7b04> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr lr, [pc, #116] @ b4794 <__cxa_atexit@plt+0xa7b08> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add lr, lr, #1 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - ldr r0, [sp] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r0, r2, r9, sl, ip} │ │ │ │ - str r5, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str fp, [r3, #44] @ 0x2c │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #64] @ b4798 <__cxa_atexit@plt+0xa7b0c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str lr, [r3, #56] @ 0x38 │ │ │ │ - str r3, [r3, #60] @ 0x3c │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - ldr r8, [pc, #40] @ b479c <__cxa_atexit@plt+0xa7b10> │ │ │ │ + bcc b9914 <__cxa_atexit@plt+0xacc88> │ │ │ │ + ldr r9, [pc, #88] @ b9920 <__cxa_atexit@plt+0xacc94> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #84] @ b9924 <__cxa_atexit@plt+0xacc98> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r1, #64 @ 0x40 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - movweq pc, #64124 @ 0xfa7c @ │ │ │ │ - movweq pc, #63460 @ 0xf7e4 @ │ │ │ │ - sbceq lr, pc, #780140544 @ 0x2e800000 │ │ │ │ - rsceq r9, sp, #116, 28 @ 0x740 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b4808 <__cxa_atexit@plt+0xa7b7c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b4814 <__cxa_atexit@plt+0xa7b88> │ │ │ │ - ldr r1, [pc, #80] @ b4824 <__cxa_atexit@plt+0xa7b98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ b4828 <__cxa_atexit@plt+0xa7b9c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ b482c <__cxa_atexit@plt+0xa7ba0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5, r7} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b b46c4 <__cxa_atexit@plt+0xa7a38> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr lr, [pc, #80] @ b9928 <__cxa_atexit@plt+0xacc9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #76] @ b992c <__cxa_atexit@plt+0xacca0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ b9974 <__cxa_atexit@plt+0xacce8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b996c <__cxa_atexit@plt+0xacce0> │ │ │ │ + ldr r3, [pc, #36] @ b9978 <__cxa_atexit@plt+0xaccec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movweq pc, #63332 @ 0xf764 @ │ │ │ │ - movweq pc, #63968 @ 0xf9e0 @ │ │ │ │ - movweq pc, #63304 @ 0xf748 @ │ │ │ │ - rsceq r9, sp, #224, 26 @ 0x3800 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ b99a4 <__cxa_atexit@plt+0xacd18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, sp, #248, 20 @ 0xf8000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ b99e0 <__cxa_atexit@plt+0xacd54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r3, sp, #208, 20 @ 0xd0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b4898 <__cxa_atexit@plt+0xa7c0c> │ │ │ │ - ldr r2, [pc, #76] @ b48a8 <__cxa_atexit@plt+0xa7c1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ b48ac <__cxa_atexit@plt+0xa7c20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ b48b0 <__cxa_atexit@plt+0xa7c24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc b9a58 <__cxa_atexit@plt+0xacdcc> │ │ │ │ + ldr r9, [pc, #88] @ b9a64 <__cxa_atexit@plt+0xacdd8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #84] @ b9a68 <__cxa_atexit@plt+0xacddc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ b9a6c <__cxa_atexit@plt+0xacde0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #76] @ b9a70 <__cxa_atexit@plt+0xacde4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff72c │ │ │ │ + @ instruction: 0xfffff788 │ │ │ │ + @ instruction: 0xfffff864 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ b9ab8 <__cxa_atexit@plt+0xace2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b9ab0 <__cxa_atexit@plt+0xace24> │ │ │ │ + ldr r3, [pc, #36] @ b9abc <__cxa_atexit@plt+0xace30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - movweq pc, #63840 @ 0xf960 @ │ │ │ │ - movweq pc, #63168 @ 0xf6c0 @ │ │ │ │ - @ instruction: 0xfffff7ec │ │ │ │ - andeq r0, r0, r7, lsr #20 │ │ │ │ - rsceq r9, sp, #84, 26 @ 0x1500 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, fp │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add fp, r6, #72 @ 0x48 │ │ │ │ - cmp r7, fp │ │ │ │ - bcc b49b4 <__cxa_atexit@plt+0xa7d28> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ - str r8, [sp, #8] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str sl, [sp] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - add ip, r7, #11 │ │ │ │ - ldm ip, {r0, r1, r2, ip} │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #64]! @ 0x40 │ │ │ │ - ldr r7, [pc, #180] @ b49dc <__cxa_atexit@plt+0xa7d50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r0, r1, r2, ip} │ │ │ │ - mov r2, r3 │ │ │ │ - str r7, [r2, #-60]! @ 0xffffffc4 │ │ │ │ - str r8, [r3, #-52] @ 0xffffffcc │ │ │ │ - str r4, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str sl, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [pc, #148] @ b49e0 <__cxa_atexit@plt+0xa7d54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r2, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ - sub r7, fp, #47 @ 0x2f │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - cmp r4, #10 │ │ │ │ - ble b49a0 <__cxa_atexit@plt+0xa7d14> │ │ │ │ - ldr r4, [pc, #100] @ b49e4 <__cxa_atexit@plt+0xa7d58> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r4, [r6, #68] @ 0x44 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - sub r7, fp, #3 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r6, fp │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ b9ae8 <__cxa_atexit@plt+0xace5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ b49e8 <__cxa_atexit@plt+0xa7d5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + rsceq r3, sp, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9b40 <__cxa_atexit@plt+0xaceb4> │ │ │ │ + ldr r0, [pc, #36] @ b9b48 <__cxa_atexit@plt+0xacebc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, fp │ │ │ │ - mov fp, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff79c │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - rsceq r9, sp, #112, 24 @ 0x7000 │ │ │ │ - rsceq r9, sp, #52, 24 @ 0x3400 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b4a84 <__cxa_atexit@plt+0xa7df8> │ │ │ │ - ldr r7, [pc, #132] @ b4a94 <__cxa_atexit@plt+0xa7e08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b4a68 <__cxa_atexit@plt+0xa7ddc> │ │ │ │ - ldr r2, [pc, #108] @ b4a98 <__cxa_atexit@plt+0xa7e0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r3, sp, #8, 12 @ 0x800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r3, sp, #76, 18 @ 0x130000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9bbc <__cxa_atexit@plt+0xacf30> │ │ │ │ + ldr lr, [pc, #52] @ b9bc4 <__cxa_atexit@plt+0xacf38> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r0, [r7, #14] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b4a78 <__cxa_atexit@plt+0xa7dec> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - b b48cc <__cxa_atexit@plt+0xa7c40> │ │ │ │ - ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffbd8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + rsceq r3, sp, #116, 10 @ 0x1d000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9c1c <__cxa_atexit@plt+0xacf90> │ │ │ │ + ldr r0, [pc, #36] @ b9c24 <__cxa_atexit@plt+0xacf98> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b4a9c <__cxa_atexit@plt+0xa7e10> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - rsceq r9, sp, #168, 22 @ 0x2a000 │ │ │ │ - rsceq r9, sp, #132, 22 @ 0x21000 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r3, sp, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ b4afc <__cxa_atexit@plt+0xa7e70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b4af4 <__cxa_atexit@plt+0xa7e68> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b b48cc <__cxa_atexit@plt+0xa7c40> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r9, sp, #36, 22 @ 0x9000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b b48cc <__cxa_atexit@plt+0xa7c40> │ │ │ │ - rsceq r9, sp, #228, 20 @ 0xe4000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b4bc0 <__cxa_atexit@plt+0xa7f34> │ │ │ │ - ldr r3, [pc, #112] @ b4bd0 <__cxa_atexit@plt+0xa7f44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b4bb0 <__cxa_atexit@plt+0xa7f24> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r3, [r8, #15] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #56] @ b4bd4 <__cxa_atexit@plt+0xa7f48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - mov r8, #0 │ │ │ │ - b b48cc <__cxa_atexit@plt+0xa7c40> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b4bd8 <__cxa_atexit@plt+0xa7f4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r3, sp, #112, 16 @ 0x700000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9c98 <__cxa_atexit@plt+0xad00c> │ │ │ │ + ldr lr, [pc, #52] @ b9ca0 <__cxa_atexit@plt+0xad014> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r0, [r7, #14] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - movweq pc, #63232 @ 0xf700 @ │ │ │ │ - rsceq r9, sp, #116, 20 @ 0x74000 │ │ │ │ - rsceq r9, sp, #72, 20 @ 0x48000 │ │ │ │ + @ instruction: 0xfffffafc │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3ad4 <__cxa_atexit@plt+0x3e6e48> │ │ │ │ + rsceq r3, sp, #248, 14 @ 0x3e00000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9cf4 <__cxa_atexit@plt+0xad068> │ │ │ │ + ldr r1, [pc, #32] @ b9cfc <__cxa_atexit@plt+0xad070> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #20] @ b4c20 <__cxa_atexit@plt+0xa7f94> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ - str r0, [r5] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - mov r8, #0 │ │ │ │ - b b48cc <__cxa_atexit@plt+0xa7c40> │ │ │ │ - movweq pc, #63120 @ 0xf690 @ │ │ │ │ - rsceq r9, sp, #12, 20 @ 0xc000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ b4c4c <__cxa_atexit@plt+0xa7fc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ - rsceq r9, sp, #248, 18 @ 0x3e0000 │ │ │ │ - rsceq r9, sp, #208, 18 @ 0x340000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b4cdc <__cxa_atexit@plt+0xa8050> │ │ │ │ - ldr r3, [pc, #120] @ b4cec <__cxa_atexit@plt+0xa8060> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq b4ccc <__cxa_atexit@plt+0xa8040> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r3, [r8, #15] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #80] @ b4cf0 <__cxa_atexit@plt+0xa8064> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r0, [pc, #60] @ b4cf4 <__cxa_atexit@plt+0xa8068> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r8, #0 │ │ │ │ - b b48cc <__cxa_atexit@plt+0xa7c40> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b4cf8 <__cxa_atexit@plt+0xa806c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - movweq pc, #62208 @ 0xf300 @ │ │ │ │ - movweq pc, #62948 @ 0xf5e4 @ │ │ │ │ - rsceq r9, sp, #112, 18 @ 0x1c0000 │ │ │ │ - rsceq r9, sp, #40, 18 @ 0xa0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r3, sp, #180, 14 @ 0x2d00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r2, [pc, #44] @ b4d4c <__cxa_atexit@plt+0xa80c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr lr, [pc, #24] @ b4d50 <__cxa_atexit@plt+0xa80c4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmdb r5, {r0, r1, r7, lr} │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r8, #0 │ │ │ │ - b b48cc <__cxa_atexit@plt+0xa7c40> │ │ │ │ - movweq pc, #62080 @ 0xf280 @ │ │ │ │ - movweq pc, #62820 @ 0xf564 @ │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b b4d74 <__cxa_atexit@plt+0xa80e8> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, sl, lsl #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, sl, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub ip, r5, #64 @ 0x40 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi b4e38 <__cxa_atexit@plt+0xa81ac> │ │ │ │ - ldr lr, [pc, #200] @ b4e50 <__cxa_atexit@plt+0xa81c4> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b9d74 <__cxa_atexit@plt+0xad0e8> │ │ │ │ + ldr r9, [pc, #88] @ b9d80 <__cxa_atexit@plt+0xad0f4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #84] @ b9d84 <__cxa_atexit@plt+0xad0f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ b9d88 <__cxa_atexit@plt+0xad0fc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [sl, #15] │ │ │ │ - add r3, sl, #19 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - str lr, [r5, #-64] @ 0xffffffc0 │ │ │ │ - str r1, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str r0, [r5, #-56] @ 0xffffffc8 │ │ │ │ - str r2, [r5, #-52] @ 0xffffffcc │ │ │ │ - str r3, [r5, #-48] @ 0xffffffd0 │ │ │ │ - str r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [lr, #3] │ │ │ │ - str r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [lr, #7] │ │ │ │ - str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [lr, #11] │ │ │ │ - str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [lr, #15] │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [lr, #19] │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [lr, #23] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [lr, #27] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [sl, #11] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r3, [sl, #7] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, ip │ │ │ │ - ldr r9, [sp] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ - ldr r7, [pc, #20] @ b4e54 <__cxa_atexit@plt+0xa81c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - rsceq r9, sp, #48, 16 @ 0x300000 │ │ │ │ - bicseq pc, fp, #15744 @ 0x3d80 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b4ef0 <__cxa_atexit@plt+0xa8264> │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r3, [r5, #88] @ 0x58 │ │ │ │ - and r1, r2, #3 │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq b4eac <__cxa_atexit@plt+0xa8220> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne b4ecc <__cxa_atexit@plt+0xa8240> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne b4ef0 <__cxa_atexit@plt+0xa8264> │ │ │ │ - ldr r1, [pc, #108] @ b4f08 <__cxa_atexit@plt+0xa827c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r2, #1] │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - str r1, [r5] │ │ │ │ - b 3ffa9c <__cxa_atexit@plt+0x3f2e10> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne b4ef0 <__cxa_atexit@plt+0xa8264> │ │ │ │ - ldr r1, [pc, #72] @ b4f04 <__cxa_atexit@plt+0xa8278> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r2, #2] │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - str r1, [r5] │ │ │ │ - b 3ffa9c <__cxa_atexit@plt+0x3f2e10> │ │ │ │ - cmp r1, #1 │ │ │ │ - bne b4ef0 <__cxa_atexit@plt+0xa8264> │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne b4ef0 <__cxa_atexit@plt+0xa8264> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b b4f80 <__cxa_atexit@plt+0xa82f4> │ │ │ │ - ldr r7, [pc, #20] @ b4f0c <__cxa_atexit@plt+0xa8280> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #92]! @ 0x5c │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - movweq pc, #61556 @ 0xf074 @ │ │ │ │ - @ instruction: 0x07dbfff6 │ │ │ │ + ldr sl, [pc, #76] @ b9d8c <__cxa_atexit@plt+0xad100> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne b4f30 <__cxa_atexit@plt+0xa82a4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, #1 │ │ │ │ - mov r8, fp │ │ │ │ - b b4f80 <__cxa_atexit@plt+0xa82f4> │ │ │ │ - ldr r7, [pc, #12] @ b4f44 <__cxa_atexit@plt+0xa82b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #92]! @ 0x5c │ │ │ │ - bx r0 │ │ │ │ - movweq pc, #61492 @ 0xf034 @ │ │ │ │ - @ instruction: 0x07dbfff6 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #12] @ b9db0 <__cxa_atexit@plt+0xad124> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne b4f68 <__cxa_atexit@plt+0xa82dc> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, #1 │ │ │ │ - mov r8, fp │ │ │ │ - b b4f80 <__cxa_atexit@plt+0xa82f4> │ │ │ │ - ldr r7, [pc, #12] @ b4f7c <__cxa_atexit@plt+0xa82f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #92]! @ 0x5c │ │ │ │ - bx r0 │ │ │ │ - movweq lr, #65532 @ 0xfffc │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r5, #80] @ 0x50 │ │ │ │ - cmp r2, r3 │ │ │ │ - bne b502c <__cxa_atexit@plt+0xa83a0> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r5, #76] @ 0x4c │ │ │ │ - cmp r2, r3 │ │ │ │ - bne b502c <__cxa_atexit@plt+0xa83a0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #72]! @ 0x48 │ │ │ │ - ldr r1, [r3, #-44] @ 0xffffffd4 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne b502c <__cxa_atexit@plt+0xa83a0> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne b502c <__cxa_atexit@plt+0xa83a0> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne b502c <__cxa_atexit@plt+0xa83a0> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne b502c <__cxa_atexit@plt+0xa83a0> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - cmp r2, r1 │ │ │ │ - bne b502c <__cxa_atexit@plt+0xa83a0> │ │ │ │ - ldr r2, [r5, #56] @ 0x38 │ │ │ │ - ldr sl, [r5, #68] @ 0x44 │ │ │ │ - cmp sl, r2 │ │ │ │ - bne b502c <__cxa_atexit@plt+0xa83a0> │ │ │ │ - ldr r1, [r5, #48] @ 0x30 │ │ │ │ - ldr r8, [r5, #60] @ 0x3c │ │ │ │ - cmp r8, r1 │ │ │ │ - bne b5040 <__cxa_atexit@plt+0xa83b4> │ │ │ │ - ldr r7, [pc, #68] @ b5064 <__cxa_atexit@plt+0xa83d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #88]! @ 0x58 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b5068 <__cxa_atexit@plt+0xa83dc> │ │ │ │ + ldr r7, [pc, #12] @ b9dd0 <__cxa_atexit@plt+0xad144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #88]! @ 0x58 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #36] @ b506c <__cxa_atexit@plt+0xa83e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ - ldr r9, [r5, #64] @ 0x40 │ │ │ │ - str r1, [r5, #72] @ 0x48 │ │ │ │ - add r1, r5, #76 @ 0x4c │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - movweq lr, #65360 @ 0xff50 │ │ │ │ - movweq lr, #65336 @ 0xff38 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b50a4 <__cxa_atexit@plt+0xa8418> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b50a8 <__cxa_atexit@plt+0xa841c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - movweq lr, #65264 @ 0xfef0 │ │ │ │ - movweq lr, #65252 @ 0xfee4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b50f0 <__cxa_atexit@plt+0xa8464> │ │ │ │ - ldr r7, [pc, #52] @ b5100 <__cxa_atexit@plt+0xa8474> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b50e4 <__cxa_atexit@plt+0xa8458> │ │ │ │ - mov r7, r8 │ │ │ │ - b b5110 <__cxa_atexit@plt+0xa8484> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b5104 <__cxa_atexit@plt+0xa8478> │ │ │ │ - add r7, pc, r7 │ │ │ │ + movweq sl, #61892 @ 0xf1c4 │ │ │ │ + rsceq r3, sp, #124, 6 @ 0xf0000001 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9e14 <__cxa_atexit@plt+0xad188> │ │ │ │ + ldr r0, [pc, #36] @ b9e1c <__cxa_atexit@plt+0xad190> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r9, sp, #124, 10 @ 0x1f000000 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r3, sp, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r3, sp, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #136] @ b51b0 <__cxa_atexit@plt+0xa8524> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9e90 <__cxa_atexit@plt+0xad204> │ │ │ │ + ldr lr, [pc, #52] @ b9e98 <__cxa_atexit@plt+0xad20c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r0, #3] │ │ │ │ - ldr r2, [r0, #7] │ │ │ │ - ldr r0, [r0, #11] │ │ │ │ - sub sl, r5, #16 │ │ │ │ - stm sl, {r1, r2, r3} │ │ │ │ - stmda r5, {r0, r9} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq b51a4 <__cxa_atexit@plt+0xa8518> │ │ │ │ - ldr sl, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #-4] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add lr, r7, #7 │ │ │ │ - ldm lr, {r0, ip, lr} │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str fp, [r5, #-12] │ │ │ │ - stm r5, {ip, lr} │ │ │ │ - mov r5, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b b4d74 <__cxa_atexit@plt+0xa80e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r0, [r7, #14] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - add ip, r7, #7 │ │ │ │ - ldm ip, {r0, r1, ip} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str ip, [r5, #24] │ │ │ │ - b b4d74 <__cxa_atexit@plt+0xa80e8> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffff904 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3adc <__cxa_atexit@plt+0x3e6e50> │ │ │ │ + rsceq r3, sp, #0, 12 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b5244 <__cxa_atexit@plt+0xa85b8> │ │ │ │ - ldr r7, [pc, #52] @ b5254 <__cxa_atexit@plt+0xa85c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b5238 <__cxa_atexit@plt+0xa85ac> │ │ │ │ - mov r7, r8 │ │ │ │ - b b5264 <__cxa_atexit@plt+0xa85d8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b5258 <__cxa_atexit@plt+0xa85cc> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9ee0 <__cxa_atexit@plt+0xad254> │ │ │ │ + ldr r2, [pc, #28] @ b9ef0 <__cxa_atexit@plt+0xad264> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r7, [pc, #12] @ b9ef4 <__cxa_atexit@plt+0xad268> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r9, sp, #44, 8 @ 0x2c000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r3, sp, #228, 10 @ 0x39000000 │ │ │ │ + rsceq r3, sp, #188, 10 @ 0x2f000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, r7 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b9fac <__cxa_atexit@plt+0xad320> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r2, #8]! │ │ │ │ + ldr r8, [pc, #144] @ b9fbc <__cxa_atexit@plt+0xad330> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r2, #-4] │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + ldr r3, [r2, #8] │ │ │ │ + ldr ip, [r2, #12] │ │ │ │ + mov r1, r0 │ │ │ │ + str sl, [r1, #20]! │ │ │ │ + str r8, [r1, #-16] │ │ │ │ + str r9, [r1, #-12] │ │ │ │ + stmdb r1, {r3, ip} │ │ │ │ + sub r3, r6, #26 │ │ │ │ + cmp lr, #0 │ │ │ │ + beq b9f70 <__cxa_atexit@plt+0xad2e4> │ │ │ │ + cmp lr, #1 │ │ │ │ + bne b9f90 <__cxa_atexit@plt+0xad304> │ │ │ │ + ldr r6, [pc, #92] @ b9fc8 <__cxa_atexit@plt+0xad33c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b b9f98 <__cxa_atexit@plt+0xad30c> │ │ │ │ + ldr r2, [pc, #76] @ b9fc4 <__cxa_atexit@plt+0xad338> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #24] │ │ │ │ + str r7, [r0, #28] │ │ │ │ + str r3, [r0, #32] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + ldr r6, [pc, #40] @ b9fc0 <__cxa_atexit@plt+0xad334> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r7, lr │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + @ instruction: 0xfffff7e4 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + rsceq r3, sp, #232, 8 @ 0xe8000000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ba044 <__cxa_atexit@plt+0xad3b8> │ │ │ │ + ldr r9, [pc, #92] @ ba050 <__cxa_atexit@plt+0xad3c4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #88] @ ba054 <__cxa_atexit@plt+0xad3c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #84] @ ba058 <__cxa_atexit@plt+0xad3cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ ba05c <__cxa_atexit@plt+0xad3d0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #140] @ b5308 <__cxa_atexit@plt+0xa867c> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #12] @ ba080 <__cxa_atexit@plt+0xad3f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsceq r3, sp, #48, 8 @ 0x30000000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ba0fc <__cxa_atexit@plt+0xad470> │ │ │ │ + ldr r9, [pc, #92] @ ba108 <__cxa_atexit@plt+0xad47c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #88] @ ba10c <__cxa_atexit@plt+0xad480> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #84] @ ba110 <__cxa_atexit@plt+0xad484> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r0, #3] │ │ │ │ - ldr r2, [r0, #7] │ │ │ │ - ldr r0, [r0, #11] │ │ │ │ - sub sl, r5, #16 │ │ │ │ - stm sl, {r1, r2, r3} │ │ │ │ - stmda r5, {r0, r9} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq b52fc <__cxa_atexit@plt+0xa8670> │ │ │ │ - ldr r3, [pc, #88] @ b530c <__cxa_atexit@plt+0xa8680> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr ip, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r1, [r5] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b b4d74 <__cxa_atexit@plt+0xa80e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ + ldr sl, [pc, #80] @ ba114 <__cxa_atexit@plt+0xad488> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffa60 │ │ │ │ + @ instruction: 0xfffffabc │ │ │ │ + @ instruction: 0xfffffb14 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ b5368 <__cxa_atexit@plt+0xa86dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r5, {sl, lr} │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str ip, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - b b4d74 <__cxa_atexit@plt+0xa80e8> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #12] @ ba138 <__cxa_atexit@plt+0xad4ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b53a0 <__cxa_atexit@plt+0xa8714> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b53a4 <__cxa_atexit@plt+0xa8718> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + ldr r7, [pc, #12] @ ba158 <__cxa_atexit@plt+0xad4cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - movweq lr, #64496 @ 0xfbf0 │ │ │ │ - movweq lr, #64492 @ 0xfbec │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + movweq r9, #65084 @ 0xfe3c │ │ │ │ + rsceq r3, sp, #100, 6 @ 0x90000001 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b53f0 <__cxa_atexit@plt+0xa8764> │ │ │ │ - ldr r3, [pc, #56] @ b5400 <__cxa_atexit@plt+0xa8774> │ │ │ │ + bhi ba214 <__cxa_atexit@plt+0xad588> │ │ │ │ + ldr r3, [pc, #188] @ ba23c <__cxa_atexit@plt+0xad5b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b53e0 <__cxa_atexit@plt+0xa8754> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ba1f8 <__cxa_atexit@plt+0xad56c> │ │ │ │ + ldr r0, [pc, #164] @ ba240 <__cxa_atexit@plt+0xad5b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r7, [r9, #7] │ │ │ │ + ldr r1, [r9, #11] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-20]! @ 0xffffffec │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ba208 <__cxa_atexit@plt+0xad57c> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #-8]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r1, [r2] │ │ │ │ + sub r1, r2, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi ba224 <__cxa_atexit@plt+0xad598> │ │ │ │ + ldr r2, [pc, #108] @ ba24c <__cxa_atexit@plt+0xad5c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + mov r5, r1 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b5404 <__cxa_atexit@plt+0xa8778> │ │ │ │ + ldr r7, [pc, #44] @ ba248 <__cxa_atexit@plt+0xad5bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r9, sp, #148, 4 @ 0x40000009 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b5464 <__cxa_atexit@plt+0xa87d8> │ │ │ │ - ldr r3, [pc, #56] @ b5474 <__cxa_atexit@plt+0xa87e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b5454 <__cxa_atexit@plt+0xa87c8> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b5478 <__cxa_atexit@plt+0xa87ec> │ │ │ │ + ldr r7, [pc, #24] @ ba244 <__cxa_atexit@plt+0xad5b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r9, sp, #36, 4 @ 0x40000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b54d8 <__cxa_atexit@plt+0xa884c> │ │ │ │ - ldr r3, [pc, #56] @ b54e8 <__cxa_atexit@plt+0xa885c> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + rsceq r3, sp, #160, 4 │ │ │ │ + rsceq r3, sp, #184, 4 @ 0x8000000b │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + rsceq r3, sp, #116, 4 @ 0x40000007 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #108] @ ba2e0 <__cxa_atexit@plt+0xad654> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ba2c0 <__cxa_atexit@plt+0xad634> │ │ │ │ + ldmda r5, {r2, r9} │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ba2cc <__cxa_atexit@plt+0xad640> │ │ │ │ + ldr r3, [pc, #52] @ ba2e8 <__cxa_atexit@plt+0xad65c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b54c8 <__cxa_atexit@plt+0xa883c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + stmda r5, {r3, r8, r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b54ec <__cxa_atexit@plt+0xa8860> │ │ │ │ + ldr r7, [pc, #16] @ ba2e4 <__cxa_atexit@plt+0xad658> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r9, sp, #180, 2 @ 0x2d │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b554c <__cxa_atexit@plt+0xa88c0> │ │ │ │ - ldr r3, [pc, #56] @ b555c <__cxa_atexit@plt+0xa88d0> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq r3, sp, #248, 2 @ 0x3e │ │ │ │ + @ instruction: 0xfffffc4c │ │ │ │ + rsceq r3, sp, #216, 2 @ 0x36 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldmdb r3, {r2, r9} │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + sub r2, r3, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ba330 <__cxa_atexit@plt+0xad6a4> │ │ │ │ + ldr r3, [pc, #36] @ ba344 <__cxa_atexit@plt+0xad6b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b553c <__cxa_atexit@plt+0xa88b0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b5560 <__cxa_atexit@plt+0xa88d4> │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r3, r8, r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r7, [pc, #16] @ ba348 <__cxa_atexit@plt+0xad6bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r9, sp, #68, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffbe0 │ │ │ │ + rsceq r3, sp, #148, 2 @ 0x25 │ │ │ │ + rsceq r3, sp, #124, 2 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ b5598 <__cxa_atexit@plt+0xa890c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b ba16c <__cxa_atexit@plt+0xad4e0> │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r8, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi ba46c <__cxa_atexit@plt+0xad7e0> │ │ │ │ + ldr lr, [pc, #268] @ ba48c <__cxa_atexit@plt+0xad800> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + ldr sl, [r2, #16] │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [pc, #244] @ ba490 <__cxa_atexit@plt+0xad804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - movweq lr, #65456 @ 0xffb0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b55ec <__cxa_atexit@plt+0xa8960> │ │ │ │ - ldr r3, [pc, #64] @ b55fc <__cxa_atexit@plt+0xa8970> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b55dc <__cxa_atexit@plt+0xa8950> │ │ │ │ - ldr r7, [pc, #48] @ b5600 <__cxa_atexit@plt+0xa8974> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r7, [r2, #32] │ │ │ │ + str lr, [r5, #-48] @ 0xffffffd0 │ │ │ │ + ldr r3, [r2, #44] @ 0x2c │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r3, [r2, #24] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r2, #28] │ │ │ │ + ldr r2, [r2, #36] @ 0x24 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r9, [r5, #-44] @ 0xffffffd4 │ │ │ │ + tst r7, #3 │ │ │ │ + beq ba460 <__cxa_atexit@plt+0xad7d4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc ba478 <__cxa_atexit@plt+0xad7ec> │ │ │ │ + ldr r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ + sub r9, r5, #40 @ 0x28 │ │ │ │ + ldm r9, {r0, r3, r8, r9} │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #-16] │ │ │ │ + ldr lr, [r5, #-12] │ │ │ │ + ldr sl, [pc, #112] @ ba494 <__cxa_atexit@plt+0xad808> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r3, r8, r9} │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r4, [r6, #36] @ 0x24 │ │ │ │ + str ip, [r6, #40] @ 0x28 │ │ │ │ + str fp, [r6, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r2, #39 @ 0x27 │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b5604 <__cxa_atexit@plt+0xa8978> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r9, sp, #108, 6 @ 0xb0000001 │ │ │ │ - rsceq r9, sp, #76, 6 @ 0x30000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + movweq r9, #64396 @ 0xfb8c │ │ │ │ + movweq sl, #61768 @ 0xf148 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ b5624 <__cxa_atexit@plt+0xa8998> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - rsceq r9, sp, #36, 6 @ 0x90000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #32] @ b565c <__cxa_atexit@plt+0xa89d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ b5660 <__cxa_atexit@plt+0xa89d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #24] @ b5664 <__cxa_atexit@plt+0xa89d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r9, sp, #28, 6 @ 0x70000000 │ │ │ │ - rsceq r9, sp, #228, 4 @ 0x4000000e │ │ │ │ - movweq lr, #64500 @ 0xfbf4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + mov lr, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b56a8 <__cxa_atexit@plt+0xa8a1c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #36] @ b56bc <__cxa_atexit@plt+0xa8a30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + bcc ba50c <__cxa_atexit@plt+0xad880> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add ip, r5, #8 │ │ │ │ + ldm ip, {r0, r2, r8, r9, sl, ip} │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r5, #32] │ │ │ │ + str lr, [sp, #4] │ │ │ │ + ldr lr, [r5, #36] @ 0x24 │ │ │ │ + ldr fp, [pc, #64] @ ba51c <__cxa_atexit@plt+0xad890> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str fp, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r2, r8, r9} │ │ │ │ + add lr, r3, #32 │ │ │ │ + stm lr, {r7, sl, ip} │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ - movweq lr, #65204 @ 0xfeb4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - mov r3, r6 │ │ │ │ + mov r0, #44 @ 0x2c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov fp, lr │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq sl, #61584 @ 0xf090 │ │ │ │ + rsceq r2, sp, #112, 30 @ 0x1c0 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ba5fc <__cxa_atexit@plt+0xad970> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne ba5cc <__cxa_atexit@plt+0xad940> │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b5700 <__cxa_atexit@plt+0xa8a74> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #36] @ b5714 <__cxa_atexit@plt+0xa8a88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ba60c <__cxa_atexit@plt+0xad980> │ │ │ │ + ldr lr, [pc, #176] @ ba628 <__cxa_atexit@plt+0xad99c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #172] @ ba62c <__cxa_atexit@plt+0xad9a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + sub r9, r3, #7 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-16]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq ba5e8 <__cxa_atexit@plt+0xad95c> │ │ │ │ + ldr r6, [pc, #120] @ ba630 <__cxa_atexit@plt+0xad9a4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + b b7bcc <__cxa_atexit@plt+0xaaf40> │ │ │ │ + ldr r7, [pc, #104] @ ba63c <__cxa_atexit@plt+0xad9b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f3b54 <__cxa_atexit@plt+0x3e6ec8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r7, [pc, #52] @ ba638 <__cxa_atexit@plt+0xad9ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movweq lr, #65116 @ 0xfe5c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + ldr r6, [pc, #32] @ ba634 <__cxa_atexit@plt+0xad9a8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + movweq r9, #64372 @ 0xfb74 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r2, sp, #224, 28 @ 0xe00 │ │ │ │ + andeq r0, r0, r0, lsl #10 │ │ │ │ + rsceq r2, sp, #84, 28 @ 0x540 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b5760 <__cxa_atexit@plt+0xa8ad4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldrd r0, [r7, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #44] @ b5774 <__cxa_atexit@plt+0xa8ae8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ + bcc ba6c0 <__cxa_atexit@plt+0xada34> │ │ │ │ + ldr r2, [pc, #108] @ ba6d8 <__cxa_atexit@plt+0xada4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #104] @ ba6dc <__cxa_atexit@plt+0xada50> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + sub r9, r6, #7 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + tst sl, #3 │ │ │ │ + beq ba6b4 <__cxa_atexit@plt+0xada28> │ │ │ │ + ldr r7, [pc, #56] @ ba6e0 <__cxa_atexit@plt+0xada54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r7, [r5] │ │ │ │ + b b7bcc <__cxa_atexit@plt+0xaaf40> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - movweq lr, #64676 @ 0xfca4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + ldr r3, [pc, #28] @ ba6e4 <__cxa_atexit@plt+0xada58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + movweq r9, #64128 @ 0xfa80 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + rsceq r2, sp, #172, 26 @ 0x2b00 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ ba710 <__cxa_atexit@plt+0xada84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + mov sl, r7 │ │ │ │ + b b7bcc <__cxa_atexit@plt+0xaaf40> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r2, sp, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #48] @ 0x30 │ │ │ │ + str r8, [r5, #40] @ 0x28 │ │ │ │ + str r9, [r5, #28] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b57c0 <__cxa_atexit@plt+0xa8b34> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldrd r0, [r7, #80] @ 0x50 │ │ │ │ - ldr r7, [pc, #44] @ b57d4 <__cxa_atexit@plt+0xa8b48> │ │ │ │ + bcc ba82c <__cxa_atexit@plt+0xadba0> │ │ │ │ + ldr r9, [pc, #248] @ ba848 <__cxa_atexit@plt+0xadbbc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #244] @ ba84c <__cxa_atexit@plt+0xadbc0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #48] @ 0x30 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ + str r9, [r3, #16]! │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + sub sl, r6, #55 @ 0x37 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + sub ip, r5, #4 │ │ │ │ + ldm ip, {r1, r8, r9, ip} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r0, [pc, #184] @ ba850 <__cxa_atexit@plt+0xadbc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r2, r5 │ │ │ │ + str fp, [sp, #16] │ │ │ │ + ldr r4, [r2, #20]! │ │ │ │ + str r0, [r5, #28] │ │ │ │ + ldr r5, [r2, #-4] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + str lr, [sp, #8] │ │ │ │ + ldr lr, [r2, #12] │ │ │ │ + ldr fp, [pc, #148] @ ba854 <__cxa_atexit@plt+0xadbc8> │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [r2, #12] │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + str r6, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add r6, r3, #16 │ │ │ │ + stm r6, {r1, r8, r9, ip} │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str r5, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r2] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r4, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #96] @ ba858 <__cxa_atexit@plt+0xadbcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - movweq lr, #64580 @ 0xfc44 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #88] @ ba85c <__cxa_atexit@plt+0xadbd0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + ldr r7, [pc, #80] @ ba860 <__cxa_atexit@plt+0xadbd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + b e93dc <__cxa_atexit@plt+0xdc750> │ │ │ │ + ldr r1, [pc, #48] @ ba864 <__cxa_atexit@plt+0xadbd8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #60 @ 0x3c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + mov r7, lr │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0xfffffc14 │ │ │ │ + movweq r9, #63900 @ 0xf99c │ │ │ │ + movweq r9, #63436 @ 0xf7cc │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + movweq r9, #64200 @ 0xfac8 │ │ │ │ + movweq r9, #64888 @ 0xfd78 │ │ │ │ + movweq r9, #64868 @ 0xfd64 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r2, sp, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b5804 <__cxa_atexit@plt+0xa8b78> │ │ │ │ - ldr r3, [pc, #28] @ b5814 <__cxa_atexit@plt+0xa8b88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b 202f8b0 <__cxa_atexit@plt+0x2022c24> │ │ │ │ - ldr r7, [pc, #12] @ b5818 <__cxa_atexit@plt+0xa8b8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r9, sp, #176, 2 @ 0x2c │ │ │ │ - rsceq r9, sp, #136, 2 @ 0x22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ b5840 <__cxa_atexit@plt+0xa8bb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3ffacc <__cxa_atexit@plt+0x3f2e40> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r9, sp, #96, 2 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b58ac <__cxa_atexit@plt+0xa8c20> │ │ │ │ - ldr r9, [pc, #76] @ b58b8 <__cxa_atexit@plt+0xa8c2c> │ │ │ │ + bcc ba968 <__cxa_atexit@plt+0xadcdc> │ │ │ │ + ldr r9, [pc, #240] @ ba984 <__cxa_atexit@plt+0xadcf8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #72] @ b58bc <__cxa_atexit@plt+0xa8c30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #68] @ b58c0 <__cxa_atexit@plt+0xa8c34> │ │ │ │ + ldr r8, [pc, #236] @ ba988 <__cxa_atexit@plt+0xadcfc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - sub r7, r6, #13 │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - movweq lr, #64724 @ 0xfcd4 │ │ │ │ - rsceq r9, sp, #224 @ 0xe0 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + ldr r0, [r5, #56] @ 0x38 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #48] @ 0x30 │ │ │ │ + str r9, [r3, #16]! │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + sub r0, r6, #55 @ 0x37 │ │ │ │ + str r0, [sp] │ │ │ │ + ldmib r5, {r1, r8, r9, ip} │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str fp, [sp, #16] │ │ │ │ + ldr fp, [pc, #180] @ ba98c <__cxa_atexit@plt+0xadd00> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #28]! │ │ │ │ + str r0, [sp, #4] │ │ │ │ + str fp, [r5, #36] @ 0x24 │ │ │ │ + ldr r5, [r2, #-4] │ │ │ │ + ldr fp, [r2, #4] │ │ │ │ + str lr, [sp, #12] │ │ │ │ + ldr lr, [r2, #12] │ │ │ │ + ldr sl, [pc, #144] @ ba990 <__cxa_atexit@plt+0xadd04> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r2, #12] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r0, [sp] │ │ │ │ + add sl, r3, #12 │ │ │ │ + stm sl, {r0, r1, r8, r9, ip} │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str r5, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r2] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str fp, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #88] @ ba994 <__cxa_atexit@plt+0xadd08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #80] @ ba998 <__cxa_atexit@plt+0xadd0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + ldr r7, [pc, #72] @ ba99c <__cxa_atexit@plt+0xadd10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + b e93dc <__cxa_atexit@plt+0xdc750> │ │ │ │ + ldr r3, [pc, #48] @ ba9a0 <__cxa_atexit@plt+0xadd14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r0, #60 @ 0x3c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, lr │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + movweq r9, #63576 @ 0xf858 │ │ │ │ + movweq r9, #63116 @ 0xf68c │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + movweq r9, #63876 @ 0xf984 │ │ │ │ + movweq r9, #64564 @ 0xfc34 │ │ │ │ + movweq r9, #64544 @ 0xfc20 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + rsceq r2, sp, #164, 20 @ 0xa4000 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ b5920 <__cxa_atexit@plt+0xa8c94> │ │ │ │ + ldr r3, [pc, #40] @ ba9e0 <__cxa_atexit@plt+0xadd54> │ │ │ │ add r3, pc, r3 │ │ │ │ + str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b5918 <__cxa_atexit@plt+0xa8c8c> │ │ │ │ - ldr r3, [pc, #56] @ b5924 <__cxa_atexit@plt+0xa8c98> │ │ │ │ + ldr r3, [pc, #28] @ ba9e4 <__cxa_atexit@plt+0xadd58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #48] @ b5928 <__cxa_atexit@plt+0xa8c9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - tst r2, #256 @ 0x100 │ │ │ │ - addeq r1, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ b592c <__cxa_atexit@plt+0xa8ca0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ffacc <__cxa_atexit@plt+0x3f2e40> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - movweq lr, #63104 @ 0xf680 │ │ │ │ - movweq lr, #63096 @ 0xf678 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq r9, sp, #116 @ 0x74 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ b5970 <__cxa_atexit@plt+0xa8ce4> │ │ │ │ + ldr r3, [pc, #20] @ ba9e8 <__cxa_atexit@plt+0xadd5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #36] @ b5974 <__cxa_atexit@plt+0xa8ce8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - tst r2, #256 @ 0x100 │ │ │ │ - addeq r1, r3, #1 │ │ │ │ - ldr r3, [pc, #20] @ b5978 <__cxa_atexit@plt+0xa8cec> │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b e6ac8 <__cxa_atexit@plt+0xd9e3c> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r9, #62876 @ 0xf59c │ │ │ │ + movweq r9, #63724 @ 0xf8ec │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #8] @ baa04 <__cxa_atexit@plt+0xadd78> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ffacc <__cxa_atexit@plt+0x3f2e40> │ │ │ │ - movweq lr, #63016 @ 0xf628 │ │ │ │ - movweq lr, #63008 @ 0xf620 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r9, sp, #40 @ 0x28 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3b54 <__cxa_atexit@plt+0x3e6ec8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b59c8 <__cxa_atexit@plt+0xa8d3c> │ │ │ │ - ldr r2, [pc, #48] @ b59d4 <__cxa_atexit@plt+0xa8d48> │ │ │ │ + bcc baa50 <__cxa_atexit@plt+0xaddc4> │ │ │ │ + ldr r2, [pc, #48] @ baa5c <__cxa_atexit@plt+0xaddd0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ b59d8 <__cxa_atexit@plt+0xa8d4c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ + ldr r1, [pc, #44] @ baa60 <__cxa_atexit@plt+0xaddd4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ + sub r8, r6, #1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r8, sp, #200, 30 @ 0x320 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #148] @ b5a84 <__cxa_atexit@plt+0xa8df8> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + movweq r9, #64324 @ 0xfb44 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #8] @ baa7c <__cxa_atexit@plt+0xaddf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b5a68 <__cxa_atexit@plt+0xa8ddc> │ │ │ │ - ldr r3, [pc, #132] @ b5a88 <__cxa_atexit@plt+0xa8dfc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #128] @ b5a8c <__cxa_atexit@plt+0xa8e00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r2, r2, #2 │ │ │ │ - and r1, r1, #61440 @ 0xf000 │ │ │ │ - cmp r1, #16384 @ 0x4000 │ │ │ │ - addeq r2, r3, #1 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - moveq r3, r5 │ │ │ │ - ldreq r2, [r3, #4]! │ │ │ │ - andeq r2, r2, #3 │ │ │ │ - cmpeq r2, #2 │ │ │ │ - beq b5a70 <__cxa_atexit@plt+0xa8de4> │ │ │ │ - ldr r3, [pc, #80] @ b5a94 <__cxa_atexit@plt+0xa8e08> │ │ │ │ + b 3f3b54 <__cxa_atexit@plt+0x3e6ec8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ baaa8 <__cxa_atexit@plt+0xade1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ b5a98 <__cxa_atexit@plt+0xa8e0c> │ │ │ │ + ldr r2, [pc, #20] @ baaac <__cxa_atexit@plt+0xade20> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ b5a9c <__cxa_atexit@plt+0xa8e10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - add r5, r5, #20 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r2, sp, #184, 14 @ 0x2e00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #24] @ b5a90 <__cxa_atexit@plt+0xa8e04> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ffacc <__cxa_atexit@plt+0x3f2e40> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - movweq lr, #62824 @ 0xf568 │ │ │ │ - movweq lr, #62820 @ 0xf564 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - rsceq r8, sp, #20, 30 @ 0x50 │ │ │ │ - rsceq r8, sp, #220, 28 @ 0xdc0 │ │ │ │ - movweq lr, #63468 @ 0xf7ec │ │ │ │ - rsceq r8, sp, #4, 30 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ b5b2c <__cxa_atexit@plt+0xa8ea0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #116] @ b5b30 <__cxa_atexit@plt+0xa8ea4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r2, r2, #2 │ │ │ │ - and r1, r1, #61440 @ 0xf000 │ │ │ │ - cmp r1, #16384 @ 0x4000 │ │ │ │ - addeq r2, r3, #1 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - moveq r3, r5 │ │ │ │ - ldreq r2, [r3, #4]! │ │ │ │ - andeq r2, r2, #3 │ │ │ │ - cmpeq r2, #2 │ │ │ │ - beq b5b18 <__cxa_atexit@plt+0xa8e8c> │ │ │ │ - ldr r3, [pc, #64] @ b5b34 <__cxa_atexit@plt+0xa8ea8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ b5b38 <__cxa_atexit@plt+0xa8eac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ b5b3c <__cxa_atexit@plt+0xa8eb0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r8, r2, #2 │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r5, [pc, #32] @ b5b40 <__cxa_atexit@plt+0xa8eb4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ffacc <__cxa_atexit@plt+0x3f2e40> │ │ │ │ - movweq lr, #62648 @ 0xf4b8 │ │ │ │ - movweq lr, #62644 @ 0xf4b4 │ │ │ │ - rsceq r8, sp, #100, 28 @ 0x640 │ │ │ │ - rsceq r8, sp, #44, 28 @ 0x2c0 │ │ │ │ - movweq lr, #63292 @ 0xf73c │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r8, sp, #80, 28 @ 0x500 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b5b90 <__cxa_atexit@plt+0xa8f04> │ │ │ │ - ldr r2, [pc, #48] @ b5b9c <__cxa_atexit@plt+0xa8f10> │ │ │ │ + bcc bab18 <__cxa_atexit@plt+0xade8c> │ │ │ │ + ldr r2, [pc, #48] @ bab24 <__cxa_atexit@plt+0xade98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ b5ba0 <__cxa_atexit@plt+0xa8f14> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ + ldr r1, [pc, #44] @ bab28 <__cxa_atexit@plt+0xade9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffbb4 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r8, sp, #240, 26 @ 0x3c00 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ b5be4 <__cxa_atexit@plt+0xa8f58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b5bdc <__cxa_atexit@plt+0xa8f50> │ │ │ │ - ldr r3, [pc, #28] @ b5be8 <__cxa_atexit@plt+0xa8f5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - b 3ffbac <__cxa_atexit@plt+0x3f2f20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r8, sp, #168, 26 @ 0x2a00 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ b5c10 <__cxa_atexit@plt+0xa8f84> │ │ │ │ + movweq r9, #64132 @ 0xfa84 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #8] @ bab44 <__cxa_atexit@plt+0xadeb8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - b 3ffbac <__cxa_atexit@plt+0x3f2f20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r8, sp, #116, 26 @ 0x1d00 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ b5c34 <__cxa_atexit@plt+0xa8fa8> │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3b54 <__cxa_atexit@plt+0x3e6ec8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ bab70 <__cxa_atexit@plt+0xadee4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ bab74 <__cxa_atexit@plt+0xadee8> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3ffacc <__cxa_atexit@plt+0x3f2e40> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r8, sp, #80, 26 @ 0x1400 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b5c84 <__cxa_atexit@plt+0xa8ff8> │ │ │ │ - ldr r2, [pc, #48] @ b5c90 <__cxa_atexit@plt+0xa9004> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ b5c94 <__cxa_atexit@plt+0xa9008> │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r2, sp, #240, 12 @ 0xf000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + sub sl, r5, #16 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + rsceq r2, sp, #68, 18 @ 0x110000 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bac34 <__cxa_atexit@plt+0xadfa8> │ │ │ │ + ldr r7, [pc, #140] @ bac44 <__cxa_atexit@plt+0xadfb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + stmib r3, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq bac18 <__cxa_atexit@plt+0xadf8c> │ │ │ │ + ldr lr, [pc, #116] @ bac48 <__cxa_atexit@plt+0xadfbc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + ldr r0, [sl, #7] │ │ │ │ + ldr r7, [sl, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str lr, [r1, #-20]! @ 0xffffffec │ │ │ │ + stmib r1, {r0, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq bac28 <__cxa_atexit@plt+0xadf9c> │ │ │ │ + ldr r1, [pc, #80] @ bac4c <__cxa_atexit@plt+0xadfc0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3ff89c <__cxa_atexit@plt+0x3f2c10> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffb20 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r8, sp, #240, 24 @ 0xf000 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + ldmdb r5, {r8, r9} │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b ba530 <__cxa_atexit@plt+0xad8a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ bac50 <__cxa_atexit@plt+0xadfc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + rsceq r2, sp, #176, 16 @ 0xb00000 │ │ │ │ + rsceq r2, sp, #136, 16 @ 0x880000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ b5cd8 <__cxa_atexit@plt+0xa904c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #60] @ bacb0 <__cxa_atexit@plt+0xae024> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq b5cd0 <__cxa_atexit@plt+0xa9044> │ │ │ │ - ldr r3, [pc, #28] @ b5cdc <__cxa_atexit@plt+0xa9050> │ │ │ │ + beq baca4 <__cxa_atexit@plt+0xae018> │ │ │ │ + ldr r3, [pc, #36] @ bacb4 <__cxa_atexit@plt+0xae028> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - b 275744 <__cxa_atexit@plt+0x268ab8> │ │ │ │ + ldmda r5, {r2, sl} │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b ba530 <__cxa_atexit@plt+0xad8a4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r8, sp, #168, 24 @ 0xa800 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + rsceq r2, sp, #36, 16 @ 0x240000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ b5d04 <__cxa_atexit@plt+0xa9078> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ bace4 <__cxa_atexit@plt+0xae058> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - b 275744 <__cxa_atexit@plt+0x268ab8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b ba530 <__cxa_atexit@plt+0xad8a4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr lr, [pc, #52] @ b5d54 <__cxa_atexit@plt+0xa90c8> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bad54 <__cxa_atexit@plt+0xae0c8> │ │ │ │ + ldr r2, [pc, #96] @ bad6c <__cxa_atexit@plt+0xae0e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #92] @ bad70 <__cxa_atexit@plt+0xae0e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #88] @ bad74 <__cxa_atexit@plt+0xae0e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r9, sl} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ bad78 <__cxa_atexit@plt+0xae0ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r9, #63608 @ 0xf878 │ │ │ │ + movweq r9, #63604 @ 0xf874 │ │ │ │ + movweq r9, #62424 @ 0xf3d8 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + rsceq r2, sp, #100, 14 @ 0x1900000 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b baba4 <__cxa_atexit@plt+0xadf18> │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r8, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi bae9c <__cxa_atexit@plt+0xae210> │ │ │ │ + ldr lr, [pc, #268] @ baebc <__cxa_atexit@plt+0xae230> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + ldr sl, [r2, #16] │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [pc, #244] @ baec0 <__cxa_atexit@plt+0xae234> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r7, [r2, #32] │ │ │ │ + str lr, [r5, #-48] @ 0xffffffd0 │ │ │ │ + ldr r3, [r2, #44] @ 0x2c │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r3, [r2, #24] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r1, r5, #16 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str sl, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r8, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 2764d4 <__cxa_atexit@plt+0x269848> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r1, r0, r9, ror #23 │ │ │ │ + ldr r1, [r2, #28] │ │ │ │ + ldr r2, [r2, #36] @ 0x24 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r9, [r5, #-44] @ 0xffffffd4 │ │ │ │ + tst r7, #3 │ │ │ │ + beq bae90 <__cxa_atexit@plt+0xae204> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc baea8 <__cxa_atexit@plt+0xae21c> │ │ │ │ + ldr r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ + sub r9, r5, #40 @ 0x28 │ │ │ │ + ldm r9, {r0, r3, r8, r9} │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #-16] │ │ │ │ + ldr lr, [r5, #-12] │ │ │ │ + ldr sl, [pc, #112] @ baec4 <__cxa_atexit@plt+0xae238> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r3, r8, r9} │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r4, [r6, #36] @ 0x24 │ │ │ │ + str ip, [r6, #40] @ 0x28 │ │ │ │ + str fp, [r6, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r2, #39 @ 0x27 │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + movweq r9, #61788 @ 0xf15c │ │ │ │ + movweq r9, #63256 @ 0xf718 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - str r9, [r5, #28] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r7, lr │ │ │ │ + mov lr, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc baf3c <__cxa_atexit@plt+0xae2b0> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add ip, r5, #8 │ │ │ │ + ldm ip, {r0, r2, r8, r9, sl, ip} │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r5, #32] │ │ │ │ + str lr, [sp, #4] │ │ │ │ + ldr lr, [r5, #36] @ 0x24 │ │ │ │ + ldr fp, [pc, #64] @ baf4c <__cxa_atexit@plt+0xae2c0> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str fp, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r2, r8, r9} │ │ │ │ + add lr, r3, #32 │ │ │ │ + stm lr, {r7, sl, ip} │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ - rsceq r8, sp, #4, 24 @ 0x400 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + mov r0, #44 @ 0x2c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov fp, lr │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r9, #63072 @ 0xf660 │ │ │ │ + rsceq r2, sp, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ + mov r3, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b5e20 <__cxa_atexit@plt+0xa9194> │ │ │ │ - ldr r7, [pc, #116] @ b5e44 <__cxa_atexit@plt+0xa91b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq b5e10 <__cxa_atexit@plt+0xa9184> │ │ │ │ - ldr r7, [pc, #96] @ b5e48 <__cxa_atexit@plt+0xa91bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #60 @ 0x3c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b5e30 <__cxa_atexit@plt+0xa91a4> │ │ │ │ - ldr r7, [pc, #84] @ b5e54 <__cxa_atexit@plt+0xa91c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + bhi bb02c <__cxa_atexit@plt+0xae3a0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne baffc <__cxa_atexit@plt+0xae370> │ │ │ │ str r8, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 202f8b0 <__cxa_atexit@plt+0x2022c24> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b5e50 <__cxa_atexit@plt+0xa91c4> │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bb03c <__cxa_atexit@plt+0xae3b0> │ │ │ │ + ldr lr, [pc, #176] @ bb058 <__cxa_atexit@plt+0xae3cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #172] @ bb05c <__cxa_atexit@plt+0xae3d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + sub r9, r3, #7 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-16]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq bb018 <__cxa_atexit@plt+0xae38c> │ │ │ │ + ldr r6, [pc, #120] @ bb060 <__cxa_atexit@plt+0xae3d4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + b b7bcc <__cxa_atexit@plt+0xaaf40> │ │ │ │ + ldr r7, [pc, #104] @ bb06c <__cxa_atexit@plt+0xae3e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f3b54 <__cxa_atexit@plt+0x3e6ec8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b5e4c <__cxa_atexit@plt+0xa91c0> │ │ │ │ + ldr r7, [pc, #52] @ bb068 <__cxa_atexit@plt+0xae3dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r8, sp, #132, 22 @ 0x21000 │ │ │ │ - rsceq r8, sp, #164, 22 @ 0x29000 │ │ │ │ - @ instruction: 0xfffffa24 │ │ │ │ - rsceq r8, sp, #92, 22 @ 0x17000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r6, [pc, #32] @ bb064 <__cxa_atexit@plt+0xae3d8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + movweq r9, #61764 @ 0xf144 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r2, sp, #200, 8 @ 0xc8000000 │ │ │ │ + andeq r0, r0, r0, lsl #10 │ │ │ │ + rsceq r2, sp, #252, 6 @ 0xf0000003 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ b5ea8 <__cxa_atexit@plt+0xa921c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-56 @ 0xffffffc8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b5e98 <__cxa_atexit@plt+0xa920c> │ │ │ │ - ldr r7, [pc, #36] @ b5eac <__cxa_atexit@plt+0xa9220> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 202f8b0 <__cxa_atexit@plt+0x2022c24> │ │ │ │ - ldr r7, [pc, #16] @ b5eb0 <__cxa_atexit@plt+0xa9224> │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bb0f0 <__cxa_atexit@plt+0xae464> │ │ │ │ + ldr r2, [pc, #108] @ bb108 <__cxa_atexit@plt+0xae47c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #104] @ bb10c <__cxa_atexit@plt+0xae480> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + sub r9, r6, #7 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq bb0e4 <__cxa_atexit@plt+0xae458> │ │ │ │ + ldr r7, [pc, #56] @ bb110 <__cxa_atexit@plt+0xae484> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r7, [r5] │ │ │ │ + b b7bcc <__cxa_atexit@plt+0xaaf40> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffff99c │ │ │ │ - rsceq r8, sp, #28, 22 @ 0x7000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - sub r5, r5, #16 │ │ │ │ - b b5ed4 <__cxa_atexit@plt+0xa9248> │ │ │ │ - andeq fp, r0, ip, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ bb114 <__cxa_atexit@plt+0xae488> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + movweq r9, #61520 @ 0xf050 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + rsceq r2, sp, #84, 6 @ 0x50000001 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ bb140 <__cxa_atexit@plt+0xae4b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + mov sl, r7 │ │ │ │ + b b7bcc <__cxa_atexit@plt+0xaaf40> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r2, sp, #16, 6 @ 0x40000000 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #48] @ 0x30 │ │ │ │ + str r8, [r5, #40] @ 0x28 │ │ │ │ + str r9, [r5, #28] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b5fac <__cxa_atexit@plt+0xa9320> │ │ │ │ - ldr sl, [pc, #212] @ b5fc4 <__cxa_atexit@plt+0xa9338> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + bcc bb25c <__cxa_atexit@plt+0xae5d0> │ │ │ │ + ldr r9, [pc, #248] @ bb278 <__cxa_atexit@plt+0xae5ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #244] @ bb27c <__cxa_atexit@plt+0xae5f0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #48] @ 0x30 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ + str r9, [r3, #16]! │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + sub sl, r6, #55 @ 0x37 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + sub ip, r5, #4 │ │ │ │ + ldm ip, {r1, r8, r9, ip} │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr ip, [pc, #180] @ b5fc8 <__cxa_atexit@plt+0xa933c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - str fp, [sp, #8] │ │ │ │ - sub fp, r6, #69 @ 0x45 │ │ │ │ - ldr r7, [pc, #156] @ b5fcc <__cxa_atexit@plt+0xa9340> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r3, {r7, lr} │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r0, [pc, #184] @ bb280 <__cxa_atexit@plt+0xae5f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r2, r5 │ │ │ │ + str fp, [sp, #16] │ │ │ │ + ldr r4, [r2, #20]! │ │ │ │ + str r0, [r5, #28] │ │ │ │ + ldr r5, [r2, #-4] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + str lr, [sp, #8] │ │ │ │ + ldr lr, [r2, #12] │ │ │ │ + ldr fp, [pc, #148] @ bb284 <__cxa_atexit@plt+0xae5f8> │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [r2, #12] │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + str r6, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - sub fp, r6, #63 @ 0x3f │ │ │ │ - ldr ip, [r5, #52]! @ 0x34 │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - sub sl, r6, #47 @ 0x2f │ │ │ │ + add r6, r3, #16 │ │ │ │ + stm r6, {r1, r8, r9, ip} │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str r5, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r2] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r4, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #96] @ bb288 <__cxa_atexit@plt+0xae5fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #88] @ bb28c <__cxa_atexit@plt+0xae600> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + ldr r7, [pc, #80] @ bb290 <__cxa_atexit@plt+0xae604> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + b e93dc <__cxa_atexit@plt+0xdc750> │ │ │ │ + ldr r1, [pc, #48] @ bb294 <__cxa_atexit@plt+0xae608> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #60 @ 0x3c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + mov r7, lr │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0xfffffc14 │ │ │ │ + movweq r8, #65388 @ 0xff6c │ │ │ │ + movweq r8, #64924 @ 0xfd9c │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + movweq r9, #61592 @ 0xf098 │ │ │ │ + movweq r9, #62268 @ 0xf33c │ │ │ │ + movweq r9, #62260 @ 0xf334 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r2, sp, #188, 2 @ 0x2f │ │ │ │ + andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bb398 <__cxa_atexit@plt+0xae70c> │ │ │ │ + ldr r9, [pc, #240] @ bb3b4 <__cxa_atexit@plt+0xae728> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #236] @ bb3b8 <__cxa_atexit@plt+0xae72c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #56] @ 0x38 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #48] @ 0x30 │ │ │ │ + str r9, [r3, #16]! │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + sub r0, r6, #55 @ 0x37 │ │ │ │ + str r0, [sp] │ │ │ │ + ldmib r5, {r1, r8, r9, ip} │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str fp, [sp, #16] │ │ │ │ + ldr fp, [pc, #180] @ bb3bc <__cxa_atexit@plt+0xae730> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #28]! │ │ │ │ + str r0, [sp, #4] │ │ │ │ + str fp, [r5, #36] @ 0x24 │ │ │ │ + ldr r5, [r2, #-4] │ │ │ │ + ldr fp, [r2, #4] │ │ │ │ + str lr, [sp, #12] │ │ │ │ + ldr lr, [r2, #12] │ │ │ │ + ldr sl, [pc, #144] @ bb3c0 <__cxa_atexit@plt+0xae734> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r2, #12] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r0, [sp] │ │ │ │ + add sl, r3, #12 │ │ │ │ + stm sl, {r0, r1, r8, r9, ip} │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str r5, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r2] │ │ │ │ + str r3, [r2, #4] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [sp] │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - str r9, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - ldr r0, [pc, #64] @ b5fd0 <__cxa_atexit@plt+0xa9344> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - str lr, [r3, #64] @ 0x40 │ │ │ │ - add lr, r3, #68 @ 0x44 │ │ │ │ - stm lr, {r2, sl, fp} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx ip │ │ │ │ - ldr r2, [pc, #32] @ b5fd4 <__cxa_atexit@plt+0xa9348> │ │ │ │ + str fp, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #88] @ bb3c4 <__cxa_atexit@plt+0xae738> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #80] @ bb3c8 <__cxa_atexit@plt+0xae73c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + ldr r7, [pc, #72] @ bb3cc <__cxa_atexit@plt+0xae740> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + b e93dc <__cxa_atexit@plt+0xdc750> │ │ │ │ + ldr r3, [pc, #48] @ bb3d0 <__cxa_atexit@plt+0xae744> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r0, #60 @ 0x3c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, lr │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + movweq r8, #65064 @ 0xfe28 │ │ │ │ + movweq r8, #64604 @ 0xfc5c │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + movweq r8, #65364 @ 0xff54 │ │ │ │ + movweq r9, #61944 @ 0xf1f8 │ │ │ │ + movweq r9, #61936 @ 0xf1f0 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + rsceq r2, sp, #116 @ 0x74 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ bb410 <__cxa_atexit@plt+0xae784> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ bb414 <__cxa_atexit@plt+0xae788> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #20] @ bb418 <__cxa_atexit@plt+0xae78c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b e6ac8 <__cxa_atexit@plt+0xd9e3c> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r8, #64364 @ 0xfb6c │ │ │ │ + movweq r8, #65212 @ 0xfebc │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #8] @ bb434 <__cxa_atexit@plt+0xae7a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3b54 <__cxa_atexit@plt+0x3e6ec8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bb480 <__cxa_atexit@plt+0xae7f4> │ │ │ │ + ldr r2, [pc, #48] @ bb48c <__cxa_atexit@plt+0xae800> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, #76 @ 0x4c │ │ │ │ + ldr r1, [pc, #44] @ bb490 <__cxa_atexit@plt+0xae804> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + movweq r9, #61716 @ 0xf114 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #8] @ bb4ac <__cxa_atexit@plt+0xae820> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3b54 <__cxa_atexit@plt+0x3e6ec8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ bb4d8 <__cxa_atexit@plt+0xae84c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ bb4dc <__cxa_atexit@plt+0xae850> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r1, sp, #136, 26 @ 0x2200 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bb548 <__cxa_atexit@plt+0xae8bc> │ │ │ │ + ldr r2, [pc, #48] @ bb554 <__cxa_atexit@plt+0xae8c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ bb558 <__cxa_atexit@plt+0xae8cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - movweq lr, #61556 @ 0xf074 │ │ │ │ - movweq lr, #63040 @ 0xf640 │ │ │ │ - movweq lr, #61488 @ 0xf030 │ │ │ │ - movweq lr, #62904 @ 0xf5b8 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - rsceq r8, sp, #232, 18 @ 0x3a0000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + movweq r9, #61536 @ 0xf060 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #8] @ bb574 <__cxa_atexit@plt+0xae8e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3b54 <__cxa_atexit@plt+0x3e6ec8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ bb5a0 <__cxa_atexit@plt+0xae914> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ bb5a4 <__cxa_atexit@plt+0xae918> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r1, sp, #192, 24 @ 0xc000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + sub sl, r5, #16 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + rsceq r1, sp, #44, 30 @ 0xb0 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b604c <__cxa_atexit@plt+0xa93c0> │ │ │ │ - ldr r7, [pc, #116] @ b6070 <__cxa_atexit@plt+0xa93e4> │ │ │ │ + bhi bb664 <__cxa_atexit@plt+0xae9d8> │ │ │ │ + ldr r7, [pc, #140] @ bb674 <__cxa_atexit@plt+0xae9e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq b603c <__cxa_atexit@plt+0xa93b0> │ │ │ │ - ldr r7, [pc, #96] @ b6074 <__cxa_atexit@plt+0xa93e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #60 @ 0x3c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b605c <__cxa_atexit@plt+0xa93d0> │ │ │ │ - ldr r7, [pc, #84] @ b6080 <__cxa_atexit@plt+0xa93f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 202f8b0 <__cxa_atexit@plt+0x2022c24> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + stmib r3, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq bb648 <__cxa_atexit@plt+0xae9bc> │ │ │ │ + ldr lr, [pc, #116] @ bb678 <__cxa_atexit@plt+0xae9ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + ldr r0, [sl, #7] │ │ │ │ + ldr r7, [sl, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str lr, [r1, #-20]! @ 0xffffffec │ │ │ │ + stmib r1, {r0, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq bb658 <__cxa_atexit@plt+0xae9cc> │ │ │ │ + ldr r1, [pc, #80] @ bb67c <__cxa_atexit@plt+0xae9f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldmdb r5, {r8, r9} │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov sl, r2 │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b607c <__cxa_atexit@plt+0xa93f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b6078 <__cxa_atexit@plt+0xa93ec> │ │ │ │ + ldr r7, [pc, #20] @ bb680 <__cxa_atexit@plt+0xae9f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - rsceq r8, sp, #88, 18 @ 0x160000 │ │ │ │ - rsceq r8, sp, #120, 18 @ 0x1e0000 │ │ │ │ - @ instruction: 0xfffff7f8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + rsceq r1, sp, #152, 28 @ 0x980 │ │ │ │ + rsceq r1, sp, #112, 28 @ 0x700 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #60] @ bb6e0 <__cxa_atexit@plt+0xaea54> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b60d4 <__cxa_atexit@plt+0xa9448> │ │ │ │ - ldr r7, [pc, #64] @ b60e8 <__cxa_atexit@plt+0xa945c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b60c8 <__cxa_atexit@plt+0xa943c> │ │ │ │ - ldr r3, [pc, #48] @ b60ec <__cxa_atexit@plt+0xa9460> │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bb6d4 <__cxa_atexit@plt+0xaea48> │ │ │ │ + ldr r3, [pc, #36] @ bb6e4 <__cxa_atexit@plt+0xaea58> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b60f0 <__cxa_atexit@plt+0xa9464> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldmda r5, {r2, sl} │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r8, sp, #0, 18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ b6110 <__cxa_atexit@plt+0xa9484> │ │ │ │ + rsceq r1, sp, #12, 28 @ 0xc0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ bb714 <__cxa_atexit@plt+0xaea88> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ b6130 <__cxa_atexit@plt+0xa94a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bb784 <__cxa_atexit@plt+0xaeaf8> │ │ │ │ + ldr r2, [pc, #96] @ bb79c <__cxa_atexit@plt+0xaeb10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #92] @ bb7a0 <__cxa_atexit@plt+0xaeb14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #88] @ bb7a4 <__cxa_atexit@plt+0xaeb18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r9, sl} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - movweq sp, #65140 @ 0xfe74 │ │ │ │ - rsceq r8, sp, #160, 16 @ 0xa00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r3, [pc, #28] @ bb7a8 <__cxa_atexit@plt+0xaeb1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r8, #65096 @ 0xfe48 │ │ │ │ + movweq r8, #65092 @ 0xfe44 │ │ │ │ + movweq r8, #63912 @ 0xf9a8 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + rsceq r1, sp, #76, 26 @ 0x1300 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b618c <__cxa_atexit@plt+0xa9500> │ │ │ │ - ldr r3, [pc, #68] @ b619c <__cxa_atexit@plt+0xa9510> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b617c <__cxa_atexit@plt+0xa94f0> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b d0c6c <__cxa_atexit@plt+0xc3fe0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + b bb5d4 <__cxa_atexit@plt+0xae948> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb810 <__cxa_atexit@plt+0xaeb84> │ │ │ │ + ldr r2, [pc, #60] @ bb818 <__cxa_atexit@plt+0xaeb8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bb804 <__cxa_atexit@plt+0xaeb78> │ │ │ │ + ldr r3, [pc, #40] @ bb81c <__cxa_atexit@plt+0xaeb90> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ + mov r8, #0 │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b61a0 <__cxa_atexit@plt+0xa9514> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r8, sp, #88, 16 @ 0x580000 │ │ │ │ - rsceq r8, sp, #52, 16 @ 0x340000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + movweq r8, #63388 @ 0xf79c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ bb844 <__cxa_atexit@plt+0xaebb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #0 │ │ │ │ + b 3f36ac <__cxa_atexit@plt+0x3e6a20> │ │ │ │ + movweq r8, #63328 @ 0xf760 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b d0c6c <__cxa_atexit@plt+0xc3fe0> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #32] @ b61f8 <__cxa_atexit@plt+0xa956c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bb884 <__cxa_atexit@plt+0xaebf8> │ │ │ │ + ldr r3, [pc, #40] @ bb894 <__cxa_atexit@plt+0xaec08> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ b61fc <__cxa_atexit@plt+0xa9570> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #24] @ b6200 <__cxa_atexit@plt+0xa9574> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r8, sp, #124, 16 @ 0x7c0000 │ │ │ │ - rsceq r8, sp, #76, 16 @ 0x4c0000 │ │ │ │ - movweq lr, #61528 @ 0xf058 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #32] @ b6238 <__cxa_atexit@plt+0xa95ac> │ │ │ │ + ldr r8, [pc, #36] @ bb898 <__cxa_atexit@plt+0xaec0c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + sbceq r6, pc, #216, 6 @ 0x60000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb934 <__cxa_atexit@plt+0xaeca8> │ │ │ │ + ldr r6, [pc, #148] @ bb950 <__cxa_atexit@plt+0xaecc4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #140] @ bb954 <__cxa_atexit@plt+0xaecc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bb924 <__cxa_atexit@plt+0xaec98> │ │ │ │ + ldr r6, [pc, #116] @ bb958 <__cxa_atexit@plt+0xaeccc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r6, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bb924 <__cxa_atexit@plt+0xaec98> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bb940 <__cxa_atexit@plt+0xaecb4> │ │ │ │ + ldr r3, [pc, #80] @ bb95c <__cxa_atexit@plt+0xaecd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ b623c <__cxa_atexit@plt+0xa95b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #24] @ b6240 <__cxa_atexit@plt+0xa95b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r8, sp, #136, 16 @ 0x880000 │ │ │ │ - rsceq r8, sp, #208, 12 @ 0xd000000 │ │ │ │ - movweq lr, #61464 @ 0xf018 │ │ │ │ - rsceq r8, sp, #36, 16 @ 0x240000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b62b4 <__cxa_atexit@plt+0xa9628> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b62bc <__cxa_atexit@plt+0xa9630> │ │ │ │ - ldr r1, [pc, #80] @ b62d0 <__cxa_atexit@plt+0xa9644> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #76] @ b62d4 <__cxa_atexit@plt+0xa9648> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [pc, #64] @ b62d8 <__cxa_atexit@plt+0xa964c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5] │ │ │ │ - add r1, lr, #1 │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - mov r6, r3 │ │ │ │ - b b62c4 <__cxa_atexit@plt+0xa9638> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + movweq r8, #63072 @ 0xf660 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r6, [pc, #88] @ bb9cc <__cxa_atexit@plt+0xaed40> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bb9b4 <__cxa_atexit@plt+0xaed28> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bb9c0 <__cxa_atexit@plt+0xaed34> │ │ │ │ + ldr r3, [pc, #52] @ bb9d0 <__cxa_atexit@plt+0xaed44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r8, sp, #80, 16 @ 0x500000 │ │ │ │ - movweq sp, #65132 @ 0xfe6c │ │ │ │ - rsceq r8, sp, #144, 14 @ 0x2400000 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ b6314 <__cxa_atexit@plt+0xa9688> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bba10 <__cxa_atexit@plt+0xaed84> │ │ │ │ + ldr r3, [pc, #36] @ bba1c <__cxa_atexit@plt+0xaed90> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #32] @ b6318 <__cxa_atexit@plt+0xa968c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #28] @ b631c <__cxa_atexit@plt+0xa9690> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - add r8, r2, #2 │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r8, sp, #100, 14 @ 0x1900000 │ │ │ │ - rsceq r8, sp, #52, 14 @ 0xd00000 │ │ │ │ - movweq sp, #65344 @ 0xff40 │ │ │ │ - rsceq r8, sp, #144, 12 @ 0x9000000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #60 @ 0x3c │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b6378 <__cxa_atexit@plt+0xa96ec> │ │ │ │ - ldr r2, [pc, #80] @ b6394 <__cxa_atexit@plt+0xa9708> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ - sub r2, r3, #56 @ 0x38 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b6380 <__cxa_atexit@plt+0xa96f4> │ │ │ │ - ldr r3, [pc, #48] @ b639c <__cxa_atexit@plt+0xa9710> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b 202f8b0 <__cxa_atexit@plt+0x2022c24> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b6398 <__cxa_atexit@plt+0xa970c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi bba58 <__cxa_atexit@plt+0xaedcc> │ │ │ │ + ldr r8, [pc, #36] @ bba60 <__cxa_atexit@plt+0xaedd4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ bba64 <__cxa_atexit@plt+0xaedd8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r8, sp, #52, 12 @ 0x3400000 │ │ │ │ - @ instruction: 0xfffff4b8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - sub r5, r5, #16 │ │ │ │ - b b63c0 <__cxa_atexit@plt+0xa9734> │ │ │ │ - andeq fp, r0, lr, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + sbceq r6, pc, #536870913 @ 0x20000001 │ │ │ │ + movweq r8, #62688 @ 0xf4e0 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #96 @ 0x60 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b64e0 <__cxa_atexit@plt+0xa9854> │ │ │ │ - add r8, r5, #36 @ 0x24 │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - sub r7, r6, #89 @ 0x59 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - str fp, [sp, #16] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r2, [sp] │ │ │ │ - add ip, r5, #24 │ │ │ │ - ldm ip, {r9, sl, ip} │ │ │ │ - ldr r2, [pc, #224] @ b64f8 <__cxa_atexit@plt+0xa986c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r1, [pc, #212] @ b64fc <__cxa_atexit@plt+0xa9870> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - ldr r0, [pc, #192] @ b6500 <__cxa_atexit@plt+0xa9874> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - sub r4, r6, #83 @ 0x53 │ │ │ │ - sub r2, r6, #67 @ 0x43 │ │ │ │ - sub r8, r6, #14 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - sub lr, r6, #35 @ 0x23 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [sp] │ │ │ │ - add fp, r3, #44 @ 0x2c │ │ │ │ - stm fp, {r7, r9, sl, ip} │ │ │ │ - ldr r7, [pc, #132] @ b6504 <__cxa_atexit@plt+0xa9878> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - add r7, r3, #68 @ 0x44 │ │ │ │ - stm r7, {r0, r2, r4} │ │ │ │ - ldr r0, [pc, #108] @ b6508 <__cxa_atexit@plt+0xa987c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #80] @ 0x50 │ │ │ │ - str lr, [r3, #84] @ 0x54 │ │ │ │ - ldr r0, [pc, #96] @ b650c <__cxa_atexit@plt+0xa9880> │ │ │ │ + bcc bbb40 <__cxa_atexit@plt+0xaeeb4> │ │ │ │ + ldr r2, [pc, #200] @ bbb5c <__cxa_atexit@plt+0xaeed0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub ip, r6, #42 @ 0x2a │ │ │ │ + ldr r0, [pc, #188] @ bbb60 <__cxa_atexit@plt+0xaeed4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r2, r3, #88 @ 0x58 │ │ │ │ - stm r2, {r0, r1, r8} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #52]! @ 0x34 │ │ │ │ - str lr, [r5, #56] @ 0x38 │ │ │ │ - ldr r5, [pc, #72] @ b6510 <__cxa_atexit@plt+0xa9884> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #180] @ bbb64 <__cxa_atexit@plt+0xaeed8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #172] @ bbb68 <__cxa_atexit@plt+0xaeedc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #3 │ │ │ │ + ldr r8, [pc, #164] @ bbb6c <__cxa_atexit@plt+0xaeee0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str fp, [sp] │ │ │ │ + mov fp, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + mov lr, r3 │ │ │ │ + ldr r5, [pc, #144] @ bbb70 <__cxa_atexit@plt+0xaeee4> │ │ │ │ add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r2, [pc, #44] @ b6514 <__cxa_atexit@plt+0xa9888> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #96 @ 0x60 │ │ │ │ + str r5, [lr, #20]! │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + add r5, r3, #36 @ 0x24 │ │ │ │ + stm r5, {r0, r2, lr} │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str ip, [r3, #56] @ 0x38 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + ldr r5, [pc, #104] @ bbb74 <__cxa_atexit@plt+0xaeee8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + ldr r5, [pc, #92] @ bbb78 <__cxa_atexit@plt+0xaeeec> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + sub sl, r6, #23 │ │ │ │ + ldr r5, [pc, #80] @ bbb7c <__cxa_atexit@plt+0xaeef0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r8, r5, #2 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ + ldr r7, [pc, #56] @ bbb80 <__cxa_atexit@plt+0xaeef4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - movweq sp, #64328 @ 0xfb48 │ │ │ │ - movweq sp, #64316 @ 0xfb3c │ │ │ │ - movweq lr, #61716 @ 0xf114 │ │ │ │ - movweq lr, #61640 @ 0xf0c8 │ │ │ │ - movweq lr, #61608 @ 0xf0a8 │ │ │ │ - movweq sp, #64600 @ 0xfc58 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - rsceq r8, sp, #196, 10 @ 0x31000000 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + movweq r8, #62616 @ 0xf498 │ │ │ │ + movweq r8, #62688 @ 0xf4e0 │ │ │ │ + movweq r8, #64212 @ 0xfad4 │ │ │ │ + movweq r8, #63332 @ 0xf764 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + movweq r8, #62516 @ 0xf434 │ │ │ │ + movweq r8, #63252 @ 0xf714 │ │ │ │ + rsceq r1, sp, #140, 20 @ 0x8c000 │ │ │ │ + rsceq r1, sp, #132, 20 @ 0x84000 │ │ │ │ + rsceq r1, sp, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b65bc <__cxa_atexit@plt+0xa9930> │ │ │ │ - ldr r2, [pc, #116] @ b65c4 <__cxa_atexit@plt+0xa9938> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r8 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bbd18 <__cxa_atexit@plt+0xaf08c> │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne bbc00 <__cxa_atexit@plt+0xaef74> │ │ │ │ + ldr r2, [pc, #392] @ bbd44 <__cxa_atexit@plt+0xaf0b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b65a4 <__cxa_atexit@plt+0xa9918> │ │ │ │ - ldr r2, [pc, #88] @ b65c8 <__cxa_atexit@plt+0xa993c> │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-12]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r1, [r7, #8] │ │ │ │ + tst r3, #3 │ │ │ │ + beq bbcbc <__cxa_atexit@plt+0xaf030> │ │ │ │ + ldr r7, [r3, #11] │ │ │ │ + cmp r7, #1 │ │ │ │ + blt bbccc <__cxa_atexit@plt+0xaf040> │ │ │ │ + ldr r2, [pc, #392] @ bbd78 <__cxa_atexit@plt+0xaf0ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r2, #3 │ │ │ │ - beq b65b0 <__cxa_atexit@plt+0xa9924> │ │ │ │ - ldr r1, [pc, #52] @ b65cc <__cxa_atexit@plt+0xa9940> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + str r2, [r5] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r9, [r7, #10] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bbd24 <__cxa_atexit@plt+0xaf098> │ │ │ │ + ldr r2, [pc, #312] @ bbd54 <__cxa_atexit@plt+0xaf0c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub ip, r3, #42 @ 0x2a │ │ │ │ + ldr r0, [pc, #300] @ bbd58 <__cxa_atexit@plt+0xaf0cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #292] @ bbd5c <__cxa_atexit@plt+0xaf0d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str fp, [sp] │ │ │ │ + add fp, r1, #1 │ │ │ │ + ldr r2, [pc, #280] @ bbd60 <__cxa_atexit@plt+0xaf0d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #3 │ │ │ │ + mov lr, r6 │ │ │ │ + ldr sl, [pc, #268] @ bbd64 <__cxa_atexit@plt+0xaf0d8> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [lr, #20]! │ │ │ │ + str r9, [r6, #28] │ │ │ │ + ldr r1, [pc, #256] @ bbd68 <__cxa_atexit@plt+0xaf0dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + add r1, r6, #36 @ 0x24 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str fp, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + str ip, [r6, #56] @ 0x38 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + ldr r2, [pc, #224] @ bbd6c <__cxa_atexit@plt+0xaf0e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r6, [pc, #212] @ bbd70 <__cxa_atexit@plt+0xaf0e4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + sub sl, r3, #23 │ │ │ │ + ldr r6, [pc, #200] @ bbd74 <__cxa_atexit@plt+0xaf0e8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + add r8, r6, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r3, [pc, #116] @ bbd48 <__cxa_atexit@plt+0xaf0bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #-8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bbd10 <__cxa_atexit@plt+0xaf084> │ │ │ │ + ldr r3, [pc, #96] @ bbd4c <__cxa_atexit@plt+0xaf0c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bbd10 <__cxa_atexit@plt+0xaf084> │ │ │ │ + ldr r3, [pc, #76] @ bbd50 <__cxa_atexit@plt+0xaf0c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - rsceq r8, sp, #36, 10 @ 0x9000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #68] @ b6630 <__cxa_atexit@plt+0xa99a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b6624 <__cxa_atexit@plt+0xa9998> │ │ │ │ - ldr r2, [pc, #40] @ b6634 <__cxa_atexit@plt+0xa99a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #20] @ bbd40 <__cxa_atexit@plt+0xaf0b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r8, sp, #188, 8 @ 0xbc000000 │ │ │ │ + rsceq r1, sp, #160, 16 @ 0xa00000 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + movweq r8, #62224 @ 0xf310 │ │ │ │ + movweq r8, #62296 @ 0xf358 │ │ │ │ + movweq r8, #63816 @ 0xf948 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + movweq r8, #62916 @ 0xf5c4 │ │ │ │ + movweq r8, #62132 @ 0xf2b4 │ │ │ │ + movweq r8, #62868 @ 0xf594 │ │ │ │ + rsceq r1, sp, #12, 18 @ 0x30000 │ │ │ │ + andeq r0, r0, ip, ror #18 │ │ │ │ + rsceq r1, sp, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ b6660 <__cxa_atexit@plt+0xa99d4> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + cmp r7, #1 │ │ │ │ + blt bbdac <__cxa_atexit@plt+0xaf120> │ │ │ │ + ldr r3, [pc, #100] @ bbe04 <__cxa_atexit@plt+0xaf178> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r8, sp, #144, 8 @ 0x90000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r3, [pc, #68] @ bbdf8 <__cxa_atexit@plt+0xaf16c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bbdf0 <__cxa_atexit@plt+0xaf164> │ │ │ │ + ldr r3, [pc, #48] @ bbdfc <__cxa_atexit@plt+0xaf170> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bbdf0 <__cxa_atexit@plt+0xaf164> │ │ │ │ + ldr r3, [pc, #28] @ bbe00 <__cxa_atexit@plt+0xaf174> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0x000007bc │ │ │ │ + rsceq r1, sp, #220, 14 @ 0x3700000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ b66a4 <__cxa_atexit@plt+0xa9a18> │ │ │ │ + ldr r3, [pc, #44] @ bbe48 <__cxa_atexit@plt+0xaf1bc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b669c <__cxa_atexit@plt+0xa9a10> │ │ │ │ - ldr r3, [pc, #28] @ b66a8 <__cxa_atexit@plt+0xa9a1c> │ │ │ │ + beq bbe40 <__cxa_atexit@plt+0xaf1b4> │ │ │ │ + ldr r3, [pc, #24] @ bbe4c <__cxa_atexit@plt+0xaf1c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b cf83c <__cxa_atexit@plt+0xc2bb0> │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r8, sp, #72, 8 @ 0x48000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r1, sp, #148, 14 @ 0x2500000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ b66d0 <__cxa_atexit@plt+0xa9a44> │ │ │ │ + ldr r3, [pc, #12] @ bbe70 <__cxa_atexit@plt+0xaf1e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b cf83c <__cxa_atexit@plt+0xc2bb0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r8, sp, #32, 8 @ 0x20000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r1, sp, #112, 14 @ 0x1c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ bbea0 <__cxa_atexit@plt+0xaf214> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bbe98 <__cxa_atexit@plt+0xaf20c> │ │ │ │ + b bbeb0 <__cxa_atexit@plt+0xaf224> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r1, sp, #64, 14 @ 0x1000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne b671c <__cxa_atexit@plt+0xa9a90> │ │ │ │ - ldr r2, [pc, #192] @ b67b4 <__cxa_atexit@plt+0xa9b28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b676c <__cxa_atexit@plt+0xa9ae0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b6778 <__cxa_atexit@plt+0xa9aec> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + beq bbef0 <__cxa_atexit@plt+0xaf264> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne bbf24 <__cxa_atexit@plt+0xaf298> │ │ │ │ + ldr r3, [pc, #144] @ bbf5c <__cxa_atexit@plt+0xaf2d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #132] @ bbf60 <__cxa_atexit@plt+0xaf2d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #124] @ bbf64 <__cxa_atexit@plt+0xaf2d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b e32ac <__cxa_atexit@plt+0xd6620> │ │ │ │ + ldr r3, [pc, #92] @ bbf54 <__cxa_atexit@plt+0xaf2c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b67a4 <__cxa_atexit@plt+0xa9b18> │ │ │ │ - ldr r7, [pc, #132] @ b67b8 <__cxa_atexit@plt+0xa9b2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #128] @ b67bc <__cxa_atexit@plt+0xa9b30> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bbf44 <__cxa_atexit@plt+0xaf2b8> │ │ │ │ + ldr r3, [pc, #72] @ bbf58 <__cxa_atexit@plt+0xaf2cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, #476 @ 0x1dc │ │ │ │ + orr r9, r9, #1024 @ 0x400 │ │ │ │ + b 18e6954 <__cxa_atexit@plt+0x18d9cc8> │ │ │ │ + ldr r3, [pc, #32] @ bbf4c <__cxa_atexit@plt+0xaf2c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #28] @ bbf50 <__cxa_atexit@plt+0xaf2c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - sub r8, r3, #18 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + add r9, r2, #1 │ │ │ │ + b 3f3b5c <__cxa_atexit@plt+0x3e6ed0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #64] @ b67c0 <__cxa_atexit@plt+0xa9b34> │ │ │ │ + andeq r0, r0, r8, lsr #8 │ │ │ │ + rsceq r1, sp, #216, 6 @ 0x60000003 │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + andeq r0, r0, r0, lsl r2 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + movweq r8, #61576 @ 0xf088 │ │ │ │ + movweq r8, #62424 @ 0xf3d8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #60] @ bbfb8 <__cxa_atexit@plt+0xaf32c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bbfac <__cxa_atexit@plt+0xaf320> │ │ │ │ + ldr r3, [r8, #11] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + cmp r3, #1 │ │ │ │ + ldrge r3, [pc, #36] @ bbfc0 <__cxa_atexit@plt+0xaf334> │ │ │ │ + addge r3, pc, r3 │ │ │ │ + ldrlt r3, [pc, #24] @ bbfbc <__cxa_atexit@plt+0xaf330> │ │ │ │ + addlt r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #32] @ bbff8 <__cxa_atexit@plt+0xaf36c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ b67c4 <__cxa_atexit@plt+0xa9b38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ b67c8 <__cxa_atexit@plt+0xa9b3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r8, r2, #2 │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xfffffb1c │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - rsceq r8, sp, #32, 6 @ 0x80000000 │ │ │ │ - rsceq r8, sp, #104, 2 │ │ │ │ - movweq sp, #64176 @ 0xfab0 │ │ │ │ - rsceq r8, sp, #236, 4 @ 0xc000000e │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #24] @ bbffc <__cxa_atexit@plt+0xaf370> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + cmp r2, #1 │ │ │ │ + movlt r1, r3 │ │ │ │ + str r1, [r5] │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b67f0 <__cxa_atexit@plt+0xa9b64> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ bc020 <__cxa_atexit@plt+0xaf394> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ b681c <__cxa_atexit@plt+0xa9b90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #32] @ b6820 <__cxa_atexit@plt+0xa9b94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #28] @ b6824 <__cxa_atexit@plt+0xa9b98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r2, #2 │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r8, sp, #168, 4 @ 0x8000000a │ │ │ │ - rsceq r8, sp, #240 @ 0xf0 │ │ │ │ - movweq sp, #64056 @ 0xfa38 │ │ │ │ - rsceq r8, sp, #200, 4 @ 0x8000000c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + movweq r7, #65324 @ 0xff2c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #100] @ bc0a0 <__cxa_atexit@plt+0xaf414> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bc080 <__cxa_atexit@plt+0xaf3f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bc08c <__cxa_atexit@plt+0xaf400> │ │ │ │ + ldr r2, [pc, #60] @ bc0a4 <__cxa_atexit@plt+0xaf418> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq r7, #65240 @ 0xfed8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b6864 <__cxa_atexit@plt+0xa9bd8> │ │ │ │ - ldr r2, [pc, #32] @ b6874 <__cxa_atexit@plt+0xa9be8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + bcc bc0e0 <__cxa_atexit@plt+0xaf454> │ │ │ │ + ldr r2, [pc, #32] @ bc0ec <__cxa_atexit@plt+0xaf460> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b68d4 <__cxa_atexit@plt+0xa9c48> │ │ │ │ - ldr lr, [pc, #72] @ b68dc <__cxa_atexit@plt+0xa9c50> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #44] @ b68e0 <__cxa_atexit@plt+0xa9c54> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - movweq sp, #63108 @ 0xf684 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ b6908 <__cxa_atexit@plt+0xa9c7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ b6930 <__cxa_atexit@plt+0xa9ca4> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r7, #65140 @ 0xfe74 │ │ │ │ + rsceq r1, sp, #232, 8 @ 0xe8000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ bc118 <__cxa_atexit@plt+0xaf48c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + mov r9, #476 @ 0x1dc │ │ │ │ + orr r9, r9, #1024 @ 0x400 │ │ │ │ + b 18e6954 <__cxa_atexit@plt+0x18d9cc8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ b6958 <__cxa_atexit@plt+0xa9ccc> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bc198 <__cxa_atexit@plt+0xaf50c> │ │ │ │ + ldr lr, [pc, #104] @ bc1b0 <__cxa_atexit@plt+0xaf524> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldmda r5, {r0, r9} │ │ │ │ + ldr r8, [pc, #92] @ bc1b4 <__cxa_atexit@plt+0xaf528> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + sub r2, r6, #17 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + cmp r0, #1 │ │ │ │ + ldrge r3, [pc, #56] @ bc1c0 <__cxa_atexit@plt+0xaf534> │ │ │ │ + addge r3, pc, r3 │ │ │ │ + ldrlt r3, [pc, #40] @ bc1b8 <__cxa_atexit@plt+0xaf52c> │ │ │ │ + addlt r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ b6980 <__cxa_atexit@plt+0xa9cf4> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r3, [pc, #28] @ bc1bc <__cxa_atexit@plt+0xaf530> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + movweq r7, #65036 @ 0xfe0c │ │ │ │ + movweq r7, #65016 @ 0xfdf8 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b69d8 <__cxa_atexit@plt+0xa9d4c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #56] @ b69e4 <__cxa_atexit@plt+0xa9d58> │ │ │ │ + bcc bc234 <__cxa_atexit@plt+0xaf5a8> │ │ │ │ + ldr lr, [pc, #100] @ bc24c <__cxa_atexit@plt+0xaf5c0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r8} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq sp, #63216 @ 0xf6f0 │ │ │ │ - rsceq r8, sp, #248 @ 0xf8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ b6a30 <__cxa_atexit@plt+0xa9da4> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r3, [pc, #32] @ b6a34 <__cxa_atexit@plt+0xa9da8> │ │ │ │ - addls r3, pc, r3 │ │ │ │ - ldrls r7, [r7, #3] │ │ │ │ - strls r2, [r5, #-8]! │ │ │ │ - strls r7, [r5, #4] │ │ │ │ - ldrls r0, [pc, #16] @ b6a38 <__cxa_atexit@plt+0xa9dac> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r7, sp, #224, 30 @ 0x380 │ │ │ │ - rsceq r7, sp, #204, 30 @ 0x330 │ │ │ │ - rsceq r8, sp, #152 @ 0x98 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ b6a98 <__cxa_atexit@plt+0xa9e0c> │ │ │ │ + ldr r8, [pc, #96] @ bc250 <__cxa_atexit@plt+0xaf5c4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [r5, #16]! │ │ │ │ + ldmdb r5, {r0, r2, r9} │ │ │ │ + sub r1, r6, #17 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldrge r3, [pc, #56] @ bc25c <__cxa_atexit@plt+0xaf5d0> │ │ │ │ + addge r3, pc, r3 │ │ │ │ + ldrlt r3, [pc, #40] @ bc254 <__cxa_atexit@plt+0xaf5c8> │ │ │ │ + addlt r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r3, [pc, #28] @ bc258 <__cxa_atexit@plt+0xaf5cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ b6a9c <__cxa_atexit@plt+0xa9e10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ b6aa0 <__cxa_atexit@plt+0xa9e14> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r0, [pc, #56] @ b6aa4 <__cxa_atexit@plt+0xa9e18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ b6aa8 <__cxa_atexit@plt+0xa9e1c> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + movweq r7, #64876 @ 0xfd6c │ │ │ │ + movweq r7, #64864 @ 0xfd60 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ bc280 <__cxa_atexit@plt+0xaf5f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - add r8, r2, #2 │ │ │ │ - add sl, r1, #2 │ │ │ │ - b 3ff80c <__cxa_atexit@plt+0x3f2b80> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r7, sp, #232, 28 @ 0xe80 │ │ │ │ - rsceq r7, sp, #140, 30 @ 0x230 │ │ │ │ - movweq sp, #64208 @ 0xfad0 │ │ │ │ - movweq sp, #64212 @ 0xfad4 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r7, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + movweq r7, #64716 @ 0xfccc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #100] @ bc300 <__cxa_atexit@plt+0xaf674> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bc2e0 <__cxa_atexit@plt+0xaf654> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bc2ec <__cxa_atexit@plt+0xaf660> │ │ │ │ + ldr r2, [pc, #60] @ bc304 <__cxa_atexit@plt+0xaf678> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq r7, #64632 @ 0xfc78 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b6b04 <__cxa_atexit@plt+0xa9e78> │ │ │ │ - ldr lr, [pc, #68] @ b6b1c <__cxa_atexit@plt+0xa9e90> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmda r5, {r1, r7, r8} │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - mov r7, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ b6b20 <__cxa_atexit@plt+0xa9e94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + bcc bc340 <__cxa_atexit@plt+0xaf6b4> │ │ │ │ + ldr r2, [pc, #32] @ bc34c <__cxa_atexit@plt+0xaf6c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r7, #64532 @ 0xfc14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b6b78 <__cxa_atexit@plt+0xa9eec> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #68] @ b6b90 <__cxa_atexit@plt+0xa9f04> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r5, #16 │ │ │ │ - ldm r8, {r1, r7, r8} │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ + bcc bc3b8 <__cxa_atexit@plt+0xaf72c> │ │ │ │ + ldr lr, [pc, #84] @ bc3d0 <__cxa_atexit@plt+0xaf744> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldmda r5, {r0, r2} │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - mov r7, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ b6b94 <__cxa_atexit@plt+0xa9f08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + cmp r0, #1 │ │ │ │ + ldrge r3, [pc, #52] @ bc3dc <__cxa_atexit@plt+0xaf750> │ │ │ │ + addge r3, pc, r3 │ │ │ │ + ldrlt r3, [pc, #36] @ bc3d4 <__cxa_atexit@plt+0xaf748> │ │ │ │ + addlt r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r3, sp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b6be4 <__cxa_atexit@plt+0xa9f58> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq b6bd0 <__cxa_atexit@plt+0xa9f44> │ │ │ │ - ldr r3, [pc, #60] @ b6bfc <__cxa_atexit@plt+0xa9f70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #28] @ b6bf4 <__cxa_atexit@plt+0xa9f68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ b6bf8 <__cxa_atexit@plt+0xa9f6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r7, sp, #56, 30 @ 0xe0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq r7, sp, #196, 26 @ 0x3100 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ b6c20 <__cxa_atexit@plt+0xa9f94> │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r3, [pc, #24] @ bc3d8 <__cxa_atexit@plt+0xaf74c> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - rsceq r7, sp, #184, 26 @ 0x2e00 │ │ │ │ - rsceq r7, sp, #228, 28 @ 0xe40 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + movweq r7, #64472 @ 0xfbd8 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b6c80 <__cxa_atexit@plt+0xa9ff4> │ │ │ │ - ldr r2, [pc, #64] @ b6c8c <__cxa_atexit@plt+0xaa000> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ b6c90 <__cxa_atexit@plt+0xaa004> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #56] @ b6c94 <__cxa_atexit@plt+0xaa008> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #11 │ │ │ │ - add r9, lr, #2 │ │ │ │ - b 3ff844 <__cxa_atexit@plt+0x3f2bb8> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - rsceq r7, sp, #128, 26 @ 0x2000 │ │ │ │ - rsceq r7, sp, #128, 28 @ 0x800 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b6d10 <__cxa_atexit@plt+0xaa084> │ │ │ │ - ldr r7, [pc, #100] @ b6d20 <__cxa_atexit@plt+0xaa094> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b6cf0 <__cxa_atexit@plt+0xaa064> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r5, #-4]! │ │ │ │ - cmp r2, #0 │ │ │ │ - beq b6d00 <__cxa_atexit@plt+0xaa074> │ │ │ │ - ldr r1, [pc, #76] @ b6d2c <__cxa_atexit@plt+0xaa0a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ b6d24 <__cxa_atexit@plt+0xaa098> │ │ │ │ + bcc bc440 <__cxa_atexit@plt+0xaf7b4> │ │ │ │ + ldr r7, [r5, #16]! │ │ │ │ + ldr lr, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r2, [pc, #68] @ bc458 <__cxa_atexit@plt+0xaf7cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, lr} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + cmp r1, #1 │ │ │ │ + ldrge r3, [pc, #52] @ bc464 <__cxa_atexit@plt+0xaf7d8> │ │ │ │ + addge r3, pc, r3 │ │ │ │ + ldrlt r3, [pc, #36] @ bc45c <__cxa_atexit@plt+0xaf7d0> │ │ │ │ + addlt r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r3, [pc, #24] @ bc460 <__cxa_atexit@plt+0xaf7d4> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #16] @ b6d28 <__cxa_atexit@plt+0xaa09c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - rsceq r7, sp, #28, 28 @ 0x1c0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - rsceq r7, sp, #236, 26 @ 0x3b00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + movweq r7, #64320 @ 0xfb40 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ bc488 <__cxa_atexit@plt+0xaf7fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b6d7c <__cxa_atexit@plt+0xaa0f0> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq b6d68 <__cxa_atexit@plt+0xaa0dc> │ │ │ │ - ldr r7, [pc, #60] @ b6d98 <__cxa_atexit@plt+0xaa10c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #32] @ b6d90 <__cxa_atexit@plt+0xaa104> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #16] @ b6d94 <__cxa_atexit@plt+0xaa108> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - rsceq r7, sp, #160, 26 @ 0x2800 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - rsceq r7, sp, #140, 26 @ 0x2300 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + movweq r7, #64196 @ 0xfac4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b6e1c <__cxa_atexit@plt+0xaa190> │ │ │ │ - ldr r3, [pc, #108] @ b6e2c <__cxa_atexit@plt+0xaa1a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b6df8 <__cxa_atexit@plt+0xaa16c> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq b6e08 <__cxa_atexit@plt+0xaa17c> │ │ │ │ - ldr r2, [pc, #84] @ b6e38 <__cxa_atexit@plt+0xaa1ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #100] @ bc508 <__cxa_atexit@plt+0xaf87c> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ b6e30 <__cxa_atexit@plt+0xaa1a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #16] @ b6e34 <__cxa_atexit@plt+0xaa1a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - rsceq r7, sp, #16, 26 @ 0x400 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b6ea4 <__cxa_atexit@plt+0xaa218> │ │ │ │ - ldr r3, [pc, #112] @ b6ecc <__cxa_atexit@plt+0xaa240> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b6e94 <__cxa_atexit@plt+0xaa208> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bc4e8 <__cxa_atexit@plt+0xaf85c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b6eb4 <__cxa_atexit@plt+0xaa228> │ │ │ │ - ldr r7, [pc, #84] @ b6ed4 <__cxa_atexit@plt+0xaa248> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bc4f4 <__cxa_atexit@plt+0xaf868> │ │ │ │ + ldr r2, [pc, #60] @ bc50c <__cxa_atexit@plt+0xaf880> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b6ed0 <__cxa_atexit@plt+0xaa244> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r7, sp, #152, 24 @ 0x9800 │ │ │ │ - movweq sp, #63172 @ 0xf6c4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq r7, #64112 @ 0xfa70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b6f0c <__cxa_atexit@plt+0xaa280> │ │ │ │ - ldr r2, [pc, #28] @ b6f18 <__cxa_atexit@plt+0xaa28c> │ │ │ │ + bcc bc548 <__cxa_atexit@plt+0xaf8bc> │ │ │ │ + ldr r2, [pc, #32] @ bc554 <__cxa_atexit@plt+0xaf8c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq sp, #63048 @ 0xf648 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r7, #64012 @ 0xfa0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b6f80 <__cxa_atexit@plt+0xaa2f4> │ │ │ │ - ldr r7, [pc, #84] @ b6f94 <__cxa_atexit@plt+0xaa308> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b6f6c <__cxa_atexit@plt+0xaa2e0> │ │ │ │ - ldr r2, [pc, #68] @ b6f98 <__cxa_atexit@plt+0xaa30c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b6f78 <__cxa_atexit@plt+0xaa2ec> │ │ │ │ - b b6fdc <__cxa_atexit@plt+0xaa350> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b6f9c <__cxa_atexit@plt+0xaa310> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r7, sp, #192, 22 @ 0x30000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ b6fd0 <__cxa_atexit@plt+0xaa344> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b6fc8 <__cxa_atexit@plt+0xaa33c> │ │ │ │ - b b6fdc <__cxa_atexit@plt+0xaa350> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #148] @ b707c <__cxa_atexit@plt+0xaa3f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b7054 <__cxa_atexit@plt+0xaa3c8> │ │ │ │ - ldr r1, [pc, #124] @ b7080 <__cxa_atexit@plt+0xaa3f4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #100] @ bc5d4 <__cxa_atexit@plt+0xaf948> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq b705c <__cxa_atexit@plt+0xaa3d0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #20 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc b7068 <__cxa_atexit@plt+0xaa3dc> │ │ │ │ - ldr lr, [pc, #84] @ b7084 <__cxa_atexit@plt+0xaa3f8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - str r3, [r6, #20] │ │ │ │ - sub r7, r1, #15 │ │ │ │ - mov r6, r1 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - movweq sp, #62744 @ 0xf518 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #108] @ b7108 <__cxa_atexit@plt+0xaa47c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq b70f0 <__cxa_atexit@plt+0xaa464> │ │ │ │ + beq bc5b4 <__cxa_atexit@plt+0xaf928> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b70f8 <__cxa_atexit@plt+0xaa46c> │ │ │ │ - ldr lr, [pc, #68] @ b710c <__cxa_atexit@plt+0xaa480> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r3, r7} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bc5c0 <__cxa_atexit@plt+0xaf934> │ │ │ │ + ldr r2, [pc, #60] @ bc5d8 <__cxa_atexit@plt+0xaf94c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - movweq sp, #62592 @ 0xf480 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq r7, #63908 @ 0xf9a4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b7160 <__cxa_atexit@plt+0xaa4d4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ b716c <__cxa_atexit@plt+0xaa4e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc bc614 <__cxa_atexit@plt+0xaf988> │ │ │ │ + ldr r2, [pc, #32] @ bc620 <__cxa_atexit@plt+0xaf994> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq sp, #62480 @ 0xf410 │ │ │ │ - sbceq fp, pc, #208, 22 @ 0x34000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r7, #63808 @ 0xf940 │ │ │ │ + rsceq r0, sp, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc664 <__cxa_atexit@plt+0xaf9d8> │ │ │ │ + ldr r0, [pc, #36] @ bc66c <__cxa_atexit@plt+0xaf9e0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - sbceq fp, pc, #2560 @ 0xa00 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r0, sp, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r0, sp, #108, 30 @ 0x1b0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc6e4 <__cxa_atexit@plt+0xafa58> │ │ │ │ + ldr r2, [pc, #64] @ bc6ec <__cxa_atexit@plt+0xafa60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq bc6d4 <__cxa_atexit@plt+0xafa48> │ │ │ │ + ldr r3, [pc, #40] @ bc6f0 <__cxa_atexit@plt+0xafa64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b bbb94 <__cxa_atexit@plt+0xaef08> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - sbceq fp, pc, #68, 24 @ 0x4400 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r0, sp, #4, 30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ bc718 <__cxa_atexit@plt+0xafa8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b bbb94 <__cxa_atexit@plt+0xaef08> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ b71d8 <__cxa_atexit@plt+0xaa54c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - movweq sp, #61744 @ 0xf130 │ │ │ │ - rsceq r7, sp, #36, 22 @ 0x9000 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b7284 <__cxa_atexit@plt+0xaa5f8> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r0, [pc, #156] @ b72a8 <__cxa_atexit@plt+0xaa61c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r3} │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r1, #1 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b7294 <__cxa_atexit@plt+0xaa608> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - bne b7240 <__cxa_atexit@plt+0xaa5b4> │ │ │ │ - ldr r7, [pc, #116] @ b72ac <__cxa_atexit@plt+0xaa620> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #104] @ b72b0 <__cxa_atexit@plt+0xaa624> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #100] @ b72b4 <__cxa_atexit@plt+0xaa628> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r0, [r8] │ │ │ │ - str r2, [r6, #20]! │ │ │ │ - ldr r2, [pc, #88] @ b72b8 <__cxa_atexit@plt+0xaa62c> │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bc750 <__cxa_atexit@plt+0xafac4> │ │ │ │ + ldr r2, [pc, #40] @ bc768 <__cxa_atexit@plt+0xafadc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - strb r0, [r6, #8] │ │ │ │ - stmdb r6, {r7, r8} │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r7, #-16]! │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + ldr r3, [pc, #20] @ bc76c <__cxa_atexit@plt+0xafae0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + movweq r7, #63924 @ 0xf9b4 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + rsceq r0, sp, #204, 18 @ 0x330000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc7c4 <__cxa_atexit@plt+0xafb38> │ │ │ │ + ldr r0, [pc, #36] @ bc7cc <__cxa_atexit@plt+0xafb40> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - movweq ip, #64812 @ 0xfd2c │ │ │ │ - movweq ip, #64872 @ 0xfd68 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - movweq ip, #64732 @ 0xfcdc │ │ │ │ - rsceq r7, sp, #68, 20 @ 0x44000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b7310 <__cxa_atexit@plt+0xaa684> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b731c <__cxa_atexit@plt+0xaa690> │ │ │ │ - ldr r1, [pc, #60] @ b732c <__cxa_atexit@plt+0xaa6a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldrb r7, [r7, #8] │ │ │ │ - ldr r5, [pc, #48] @ b7330 <__cxa_atexit@plt+0xaa6a4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r0, sp, #132, 18 @ 0x210000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r0, sp, #12, 28 @ 0xc0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc844 <__cxa_atexit@plt+0xafbb8> │ │ │ │ + ldr r2, [pc, #64] @ bc84c <__cxa_atexit@plt+0xafbc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq bc834 <__cxa_atexit@plt+0xafba8> │ │ │ │ + ldr r3, [pc, #40] @ bc850 <__cxa_atexit@plt+0xafbc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b bbb94 <__cxa_atexit@plt+0xaef08> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #64584 @ 0xfc48 │ │ │ │ - movweq ip, #65176 @ 0xfe98 │ │ │ │ - rsceq r7, sp, #200, 18 @ 0x320000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, ip │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r0, sp, #164, 26 @ 0x2900 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ bc878 <__cxa_atexit@plt+0xafbec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b bbb94 <__cxa_atexit@plt+0xaef08> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b73c4 <__cxa_atexit@plt+0xaa738> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - bne b737c <__cxa_atexit@plt+0xaa6f0> │ │ │ │ - ldr r7, [pc, #104] @ b73d4 <__cxa_atexit@plt+0xaa748> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #84] @ b73d8 <__cxa_atexit@plt+0xaa74c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ b73dc <__cxa_atexit@plt+0xaa750> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #76] @ b73e0 <__cxa_atexit@plt+0xaa754> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldrb r2, [r8] │ │ │ │ - str r1, [r3, #20]! │ │ │ │ - strb r2, [r3, #8] │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #-16]! │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc bc8b0 <__cxa_atexit@plt+0xafc24> │ │ │ │ + ldr r2, [pc, #40] @ bc8c8 <__cxa_atexit@plt+0xafc3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - movweq ip, #64564 @ 0xfc34 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - movweq ip, #64424 @ 0xfba8 │ │ │ │ - rsceq r7, sp, #28, 18 @ 0x70000 │ │ │ │ + ldr r3, [pc, #20] @ bc8cc <__cxa_atexit@plt+0xafc40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + movweq r7, #63572 @ 0xf854 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3ad4 <__cxa_atexit@plt+0x3e6e48> │ │ │ │ + rsceq r0, sp, #32, 26 @ 0x800 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc960 <__cxa_atexit@plt+0xafcd4> │ │ │ │ + ldr r2, [pc, #96] @ bc968 <__cxa_atexit@plt+0xafcdc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b7434 <__cxa_atexit@plt+0xaa7a8> │ │ │ │ - ldr r2, [pc, #56] @ b7440 <__cxa_atexit@plt+0xaa7b4> │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bc954 <__cxa_atexit@plt+0xafcc8> │ │ │ │ + ldr r2, [pc, #64] @ bc96c <__cxa_atexit@plt+0xafce0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #48] @ b7444 <__cxa_atexit@plt+0xaa7b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq b742c <__cxa_atexit@plt+0xaa7a0> │ │ │ │ - b b7454 <__cxa_atexit@plt+0xaa7c8> │ │ │ │ + beq bc954 <__cxa_atexit@plt+0xafcc8> │ │ │ │ + ldr r3, [pc, #44] @ bc970 <__cxa_atexit@plt+0xafce4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - movweq ip, #64292 @ 0xfb24 │ │ │ │ - rsceq r7, sp, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + rsceq r0, sp, #148, 24 @ 0x9400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc b7554 <__cxa_atexit@plt+0xaa8c8> │ │ │ │ - ldr lr, [pc, #312] @ b75a4 <__cxa_atexit@plt+0xaa918> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [pc, #296] @ b75a8 <__cxa_atexit@plt+0xaa91c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #48] @ bc9b8 <__cxa_atexit@plt+0xafd2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bc9b0 <__cxa_atexit@plt+0xafd24> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #24] @ bc9bc <__cxa_atexit@plt+0xafd30> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - add r7, r2, r8 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc b7564 <__cxa_atexit@plt+0xaa8d8> │ │ │ │ - cmp r2, #0 │ │ │ │ - beq b751c <__cxa_atexit@plt+0xaa890> │ │ │ │ - ldr r9, [pc, #248] @ b75ac <__cxa_atexit@plt+0xaa920> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r0, sp, #72, 24 @ 0x4800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ bc9e4 <__cxa_atexit@plt+0xafd58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r0, sp, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bca5c <__cxa_atexit@plt+0xafdd0> │ │ │ │ + ldr r9, [pc, #88] @ bca68 <__cxa_atexit@plt+0xafddc> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #244] @ b75b0 <__cxa_atexit@plt+0xaa924> │ │ │ │ + ldr r8, [pc, #84] @ bca6c <__cxa_atexit@plt+0xafde0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ bca70 <__cxa_atexit@plt+0xafde4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldrb r0, [r8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r9, [r2, #32]! │ │ │ │ - ldr r9, [pc, #228] @ b75b4 <__cxa_atexit@plt+0xaa928> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - strb r0, [r2, #8] │ │ │ │ - stmdb r2, {r7, r8} │ │ │ │ - mov r0, r2 │ │ │ │ - str lr, [r0, #-16]! │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r2, [r2, #16] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - add r2, r2, #28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b7578 <__cxa_atexit@plt+0xaa8ec> │ │ │ │ - ldr r3, [pc, #184] @ b75bc <__cxa_atexit@plt+0xaa930> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr sl, [pc, #76] @ bca74 <__cxa_atexit@plt+0xafde8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ bcabc <__cxa_atexit@plt+0xafe30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bcab4 <__cxa_atexit@plt+0xafe28> │ │ │ │ + ldr r3, [pc, #36] @ bcac0 <__cxa_atexit@plt+0xafe34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc b7588 <__cxa_atexit@plt+0xaa8fc> │ │ │ │ - ldr r7, [pc, #144] @ b75c0 <__cxa_atexit@plt+0xaa934> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #136] @ b75c4 <__cxa_atexit@plt+0xaa938> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ bcaec <__cxa_atexit@plt+0xafe60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + rsceq r0, sp, #76, 12 @ 0x4c00000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bcb44 <__cxa_atexit@plt+0xafeb8> │ │ │ │ + ldr r0, [pc, #36] @ bcb4c <__cxa_atexit@plt+0xafec0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ b75b8 <__cxa_atexit@plt+0xaa92c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0xfffffd28 │ │ │ │ - movweq ip, #64108 @ 0xfa6c │ │ │ │ - movweq ip, #64008 @ 0xfa08 │ │ │ │ - movweq sp, #61444 @ 0xf004 │ │ │ │ - movweq ip, #64112 @ 0xfa70 │ │ │ │ - movweq ip, #65484 @ 0xffcc │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r0, sp, #4, 12 @ 0x400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r0, sp, #140, 20 @ 0x8c000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bcbc4 <__cxa_atexit@plt+0xaff38> │ │ │ │ + ldr r2, [pc, #64] @ bcbcc <__cxa_atexit@plt+0xaff40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq bcbb4 <__cxa_atexit@plt+0xaff28> │ │ │ │ + ldr r3, [pc, #40] @ bcbd0 <__cxa_atexit@plt+0xaff44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b bbb94 <__cxa_atexit@plt+0xaef08> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r0, sp, #36, 20 @ 0x24000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ bcbf8 <__cxa_atexit@plt+0xaff6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b bbb94 <__cxa_atexit@plt+0xaef08> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b75fc <__cxa_atexit@plt+0xaa970> │ │ │ │ - ldr r2, [pc, #28] @ b7608 <__cxa_atexit@plt+0xaa97c> │ │ │ │ + bcc bcc30 <__cxa_atexit@plt+0xaffa4> │ │ │ │ + ldr r2, [pc, #40] @ bcc48 <__cxa_atexit@plt+0xaffbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq ip, #65308 @ 0xff1c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b7658 <__cxa_atexit@plt+0xaa9cc> │ │ │ │ - ldr r3, [pc, #60] @ b7670 <__cxa_atexit@plt+0xaa9e4> │ │ │ │ + ldr r3, [pc, #20] @ bcc4c <__cxa_atexit@plt+0xaffc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ b7674 <__cxa_atexit@plt+0xaa9e8> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + movweq r7, #62676 @ 0xf4d4 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3adc <__cxa_atexit@plt+0x3e6e50> │ │ │ │ + rsceq r0, sp, #160, 18 @ 0x280000 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bcc94 <__cxa_atexit@plt+0xb0008> │ │ │ │ + ldr r2, [pc, #28] @ bcca4 <__cxa_atexit@plt+0xb0018> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #44] @ b7678 <__cxa_atexit@plt+0xaa9ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r7, [pc, #28] @ b767c <__cxa_atexit@plt+0xaa9f0> │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r7, [pc, #12] @ bcca8 <__cxa_atexit@plt+0xb001c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - rsceq r7, sp, #184, 12 @ 0xb800000 │ │ │ │ - movweq ip, #65020 @ 0xfdfc │ │ │ │ - rsceq r7, sp, #180, 12 @ 0xb400000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r0, sp, #132, 18 @ 0x210000 │ │ │ │ + rsceq r0, sp, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #20] @ b76ac <__cxa_atexit@plt+0xaaa20> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #28 │ │ │ │ + cmp r7, r9 │ │ │ │ + bcc bcdbc <__cxa_atexit@plt+0xb0130> │ │ │ │ + mov r0, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + ldr r1, [r3, #-4] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + ldr lr, [pc, #232] @ bcdd0 <__cxa_atexit@plt+0xb0144> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r6, #16]! │ │ │ │ + str lr, [r6, #-12] │ │ │ │ + stmdb r6, {r2, r7} │ │ │ │ + sub lr, r9, #22 │ │ │ │ + cmp r8, #0 │ │ │ │ + beq bcd44 <__cxa_atexit@plt+0xb00b8> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne bcd68 <__cxa_atexit@plt+0xb00dc> │ │ │ │ + ldr r0, [pc, #212] @ bcde4 <__cxa_atexit@plt+0xb0158> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bcdb0 <__cxa_atexit@plt+0xb0124> │ │ │ │ + ldr r2, [pc, #192] @ bcde8 <__cxa_atexit@plt+0xb015c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bcdb0 <__cxa_atexit@plt+0xb0124> │ │ │ │ + ldr r3, [pc, #172] @ bcdec <__cxa_atexit@plt+0xb0160> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #16] @ b76b0 <__cxa_atexit@plt+0xaaa24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r7, sp, #232, 10 @ 0x3a000000 │ │ │ │ - movweq ip, #65092 @ 0xfe44 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #20] @ b76e0 <__cxa_atexit@plt+0xaaa54> │ │ │ │ + b bcda0 <__cxa_atexit@plt+0xb0114> │ │ │ │ + ldr r1, [pc, #148] @ bcde0 <__cxa_atexit@plt+0xb0154> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str lr, [r0, #24] │ │ │ │ + str r7, [r0, #28] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r9, #7 │ │ │ │ + mov r6, r9 │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + ldr r0, [pc, #100] @ bcdd4 <__cxa_atexit@plt+0xb0148> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bcdb0 <__cxa_atexit@plt+0xb0124> │ │ │ │ + ldr r2, [pc, #80] @ bcdd8 <__cxa_atexit@plt+0xb014c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bcdb0 <__cxa_atexit@plt+0xb0124> │ │ │ │ + ldr r3, [pc, #60] @ bcddc <__cxa_atexit@plt+0xb0150> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #16] @ b76e4 <__cxa_atexit@plt+0xaaa58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r7, sp, #236, 10 @ 0x3b000000 │ │ │ │ - movweq ip, #65040 @ 0xfe10 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b7720 <__cxa_atexit@plt+0xaaa94> │ │ │ │ - ldr r3, [pc, #40] @ b7738 <__cxa_atexit@plt+0xaaaac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b773c <__cxa_atexit@plt+0xaaab0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + @ instruction: 0xffffeea8 │ │ │ │ + andeq r0, r0, r8, lsl r2 │ │ │ │ + andeq r0, r0, ip, asr #4 │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + @ instruction: 0xfffffba4 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + rsceq r0, sp, #24, 16 @ 0x180000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ bce34 <__cxa_atexit@plt+0xb01a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bce2c <__cxa_atexit@plt+0xb01a0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #24] @ bce38 <__cxa_atexit@plt+0xb01ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #63640 @ 0xf898 │ │ │ │ - rsceq r7, sp, #44, 12 @ 0x2c00000 │ │ │ │ - rsceq r7, sp, #112, 12 @ 0x7000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi b77a0 <__cxa_atexit@plt+0xaab14> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b7798 <__cxa_atexit@plt+0xaab0c> │ │ │ │ - ldr r3, [pc, #52] @ b77a8 <__cxa_atexit@plt+0xaab1c> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r0, sp, #204, 14 @ 0x3300000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ bce60 <__cxa_atexit@plt+0xb01d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ b77ac <__cxa_atexit@plt+0xaab20> │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r0, sp, #164, 14 @ 0x2900000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bced8 <__cxa_atexit@plt+0xb024c> │ │ │ │ + ldr r9, [pc, #88] @ bcee4 <__cxa_atexit@plt+0xb0258> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ b77b0 <__cxa_atexit@plt+0xaab24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ + ldr r8, [pc, #84] @ bcee8 <__cxa_atexit@plt+0xb025c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ bceec <__cxa_atexit@plt+0xb0260> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #76] @ bcef0 <__cxa_atexit@plt+0xb0264> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ bcf38 <__cxa_atexit@plt+0xb02ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bcf30 <__cxa_atexit@plt+0xb02a4> │ │ │ │ + ldr r3, [pc, #36] @ bcf3c <__cxa_atexit@plt+0xb02b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ bcf68 <__cxa_atexit@plt+0xb02dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq r7, sp, #28, 12 @ 0x1c00000 │ │ │ │ - rsceq r7, sp, #40, 12 @ 0x2800000 │ │ │ │ - movweq ip, #63408 @ 0xf7b0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #20] @ b77e0 <__cxa_atexit@plt+0xaab54> │ │ │ │ + rsceq r0, sp, #136, 12 @ 0x8800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ bcfc4 <__cxa_atexit@plt+0xb0338> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #16] @ b77e4 <__cxa_atexit@plt+0xaab58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r7, sp, #52, 12 @ 0x3400000 │ │ │ │ - movweq ip, #64784 @ 0xfd10 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #20] @ b7814 <__cxa_atexit@plt+0xaab88> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bcfbc <__cxa_atexit@plt+0xb0330> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #24] @ bcfc8 <__cxa_atexit@plt+0xb033c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #16] @ b7818 <__cxa_atexit@plt+0xaab8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r7, sp, #76, 12 @ 0x4c00000 │ │ │ │ - movweq ip, #64732 @ 0xfcdc │ │ │ │ - ldr r7, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r0, sp, #60, 12 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ bcff0 <__cxa_atexit@plt+0xb0364> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r0, sp, #20, 12 @ 0x1400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bd068 <__cxa_atexit@plt+0xb03dc> │ │ │ │ + ldr r9, [pc, #88] @ bd074 <__cxa_atexit@plt+0xb03e8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #84] @ bd078 <__cxa_atexit@plt+0xb03ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ bd07c <__cxa_atexit@plt+0xb03f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #76] @ bd080 <__cxa_atexit@plt+0xb03f4> │ │ │ │ + add sl, pc, sl │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b7854 <__cxa_atexit@plt+0xaabc8> │ │ │ │ - ldr r3, [pc, #56] @ b7870 <__cxa_atexit@plt+0xaabe4> │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff614 │ │ │ │ + @ instruction: 0xfffff670 │ │ │ │ + @ instruction: 0xfffff74c │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ bd0c8 <__cxa_atexit@plt+0xb043c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq b784c <__cxa_atexit@plt+0xaabc0> │ │ │ │ - b bc9f0 <__cxa_atexit@plt+0xafd64> │ │ │ │ + beq bd0c0 <__cxa_atexit@plt+0xb0434> │ │ │ │ + ldr r3, [pc, #36] @ bd0cc <__cxa_atexit@plt+0xb0440> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ b7874 <__cxa_atexit@plt+0xaabe8> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ bd0f8 <__cxa_atexit@plt+0xb046c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bd15c <__cxa_atexit@plt+0xb04d0> │ │ │ │ + ldr r2, [pc, #76] @ bd180 <__cxa_atexit@plt+0xb04f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ bd184 <__cxa_atexit@plt+0xb04f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ bd188 <__cxa_atexit@plt+0xb04fc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r3, [pc, #40] @ bd18c <__cxa_atexit@plt+0xb0500> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #36] @ bd190 <__cxa_atexit@plt+0xb0504> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #32] @ bd194 <__cxa_atexit@plt+0xb0508> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x000051b4 │ │ │ │ - rsceq r7, sp, #152, 14 @ 0x2600000 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ + rsceq r0, sp, #196, 2 @ 0x31 │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + rsceq r0, sp, #176, 2 @ 0x2c │ │ │ │ + rsceq r0, sp, #144, 2 @ 0x24 │ │ │ │ + rsceq r0, sp, #180, 8 @ 0xb4000000 │ │ │ │ + rsceq r0, sp, #132, 2 @ 0x21 │ │ │ │ + rsceq r0, sp, #132, 8 @ 0x84000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bd1e8 <__cxa_atexit@plt+0xb055c> │ │ │ │ + ldr r2, [pc, #76] @ bd20c <__cxa_atexit@plt+0xb0580> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ bd210 <__cxa_atexit@plt+0xb0584> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ bd214 <__cxa_atexit@plt+0xb0588> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r3, [pc, #40] @ bd218 <__cxa_atexit@plt+0xb058c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #36] @ bd21c <__cxa_atexit@plt+0xb0590> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #32] @ bd220 <__cxa_atexit@plt+0xb0594> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq r0, sp, #56, 2 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + rsceq r0, sp, #36, 2 │ │ │ │ + rsceq r0, sp, #4, 2 │ │ │ │ + rsceq r0, sp, #40, 8 @ 0x28000000 │ │ │ │ + rsceq r0, sp, #248 @ 0xf8 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bd260 <__cxa_atexit@plt+0xb05d4> │ │ │ │ + ldr r2, [pc, #44] @ bd278 <__cxa_atexit@plt+0xb05ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ bd27c <__cxa_atexit@plt+0xb05f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r7, [pc, #24] @ bd280 <__cxa_atexit@plt+0xb05f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #20] @ bd284 <__cxa_atexit@plt+0xb05f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq r0, sp, #148 @ 0x94 │ │ │ │ + @ instruction: 0xfffffa60 │ │ │ │ + rsceq r0, sp, #184, 6 @ 0xe0000002 │ │ │ │ + rsceq r0, sp, #112 @ 0x70 │ │ │ │ + rsceq r0, sp, #172, 6 @ 0xb0000002 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bd2c8 <__cxa_atexit@plt+0xb063c> │ │ │ │ + ldr r2, [pc, #44] @ bd2e0 <__cxa_atexit@plt+0xb0654> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ bd2e4 <__cxa_atexit@plt+0xb0658> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r7, [pc, #24] @ bd2e8 <__cxa_atexit@plt+0xb065c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #20] @ bd2ec <__cxa_atexit@plt+0xb0660> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq r0, sp, #44 @ 0x2c │ │ │ │ + @ instruction: 0xfffff9f8 │ │ │ │ + rsceq r0, sp, #80, 6 @ 0x40000001 │ │ │ │ + rsceq r0, sp, #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 3f3b64 <__cxa_atexit@plt+0x3e6ed8> │ │ │ │ + rsceq r0, sp, #68, 6 @ 0x10000001 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bd350 <__cxa_atexit@plt+0xb06c4> │ │ │ │ + ldr r7, [pc, #52] @ bd364 <__cxa_atexit@plt+0xb06d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq bd344 <__cxa_atexit@plt+0xb06b8> │ │ │ │ + mov r7, r9 │ │ │ │ + b bd378 <__cxa_atexit@plt+0xb06ec> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ bd368 <__cxa_atexit@plt+0xb06dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq r0, sp, #24, 6 @ 0x60000000 │ │ │ │ + rsceq r0, sp, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bd408 <__cxa_atexit@plt+0xb077c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi bd3dc <__cxa_atexit@plt+0xb0750> │ │ │ │ + beq bd3f0 <__cxa_atexit@plt+0xb0764> │ │ │ │ + ldr r2, [pc, #140] @ bd430 <__cxa_atexit@plt+0xb07a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub sl, r6, #3 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b78b0 <__cxa_atexit@plt+0xaac24> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #28] @ b78b8 <__cxa_atexit@plt+0xaac2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - add r8, r1, #1 │ │ │ │ + bhi bd414 <__cxa_atexit@plt+0xb0788> │ │ │ │ + ldr r2, [pc, #128] @ bd444 <__cxa_atexit@plt+0xb07b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #124] @ bd448 <__cxa_atexit@plt+0xb07bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub lr, r5, #8 │ │ │ │ + stm lr, {r1, r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b b78c8 <__cxa_atexit@plt+0xaac3c> │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r8, [pc, #92] @ bd440 <__cxa_atexit@plt+0xb07b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f3854 <__cxa_atexit@plt+0x3e6bc8> │ │ │ │ + ldr r7, [pc, #68] @ bd43c <__cxa_atexit@plt+0xb07b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #24] @ bd434 <__cxa_atexit@plt+0xb07a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #20] @ bd438 <__cxa_atexit@plt+0xb07ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + rsceq r0, sp, #4, 4 @ 0x40000000 │ │ │ │ + rsceq pc, ip, #140, 28 @ 0x8c0 │ │ │ │ + movweq r6, #65268 @ 0xfef4 │ │ │ │ + rsceq pc, ip, #184, 28 @ 0xb80 │ │ │ │ + rsceq pc, ip, #236, 28 @ 0xec0 │ │ │ │ + @ instruction: 0xfffff8e8 │ │ │ │ + rsceq r0, sp, #24, 4 @ 0x80000001 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bd494 <__cxa_atexit@plt+0xb0808> │ │ │ │ + ldr r7, [pc, #52] @ bd4a8 <__cxa_atexit@plt+0xb081c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq bd488 <__cxa_atexit@plt+0xb07fc> │ │ │ │ + mov r7, r9 │ │ │ │ + b bd378 <__cxa_atexit@plt+0xb06ec> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ bd4ac <__cxa_atexit@plt+0xb0820> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + rsceq r0, sp, #212, 2 @ 0x35 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 3f3b64 <__cxa_atexit@plt+0x3e6ed8> │ │ │ │ + rsceq r0, sp, #196, 2 @ 0x31 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bd534 <__cxa_atexit@plt+0xb08a8> │ │ │ │ + ldr lr, [pc, #84] @ bd53c <__cxa_atexit@plt+0xb08b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr lr, [pc, #56] @ bd540 <__cxa_atexit@plt+0xb08b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + stmib r5, {r0, r2, r8} │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str lr, [r5, #20] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + tst r3, #3 │ │ │ │ + beq bd528 <__cxa_atexit@plt+0xb089c> │ │ │ │ + mov r7, r3 │ │ │ │ + b bd550 <__cxa_atexit@plt+0xb08c4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #63132 @ 0xf69c │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + movweq r6, #64032 @ 0xfa20 │ │ │ │ + rsceq r0, sp, #72, 2 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq bd59c <__cxa_atexit@plt+0xb0910> │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq bd5a8 <__cxa_atexit@plt+0xb091c> │ │ │ │ + adds r3, r1, r2 │ │ │ │ + bmi bd5b0 <__cxa_atexit@plt+0xb0924> │ │ │ │ + ldr lr, [pc, #80] @ bd5c8 <__cxa_atexit@plt+0xb093c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ bd5c4 <__cxa_atexit@plt+0xb0938> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #20 │ │ │ │ + bx r0 │ │ │ │ + movweq r6, #64824 @ 0xfd38 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r7, ror #21 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc b79c8 <__cxa_atexit@plt+0xaad3c> │ │ │ │ - str r4, [sp, #8] │ │ │ │ + bcc bd668 <__cxa_atexit@plt+0xb09dc> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ str fp, [sp, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr fp, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - add r4, fp, r8 │ │ │ │ - sub sl, r3, r8 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #32 │ │ │ │ + add fp, r7, #8 │ │ │ │ + mov r0, fp │ │ │ │ mov r2, sl │ │ │ │ - bl bd68 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b7978 <__cxa_atexit@plt+0xaacec> │ │ │ │ - ldr r3, [pc, #200] @ b79e4 <__cxa_atexit@plt+0xaad58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - sub r3, r6, #23 │ │ │ │ - ldr lr, [pc, #184] @ b79e8 <__cxa_atexit@plt+0xaad5c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r0, r0, fp │ │ │ │ - sub r2, r0, r8 │ │ │ │ - ldr r8, [pc, #172] @ b79ec <__cxa_atexit@plt+0xaad60> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str r8, [r9, #16] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - str r4, [r9, #24] │ │ │ │ - str r2, [r9, #28] │ │ │ │ - str lr, [r9, #32] │ │ │ │ - str r3, [r9, #36] @ 0x24 │ │ │ │ - str r9, [r9, #40] @ 0x28 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #88] @ b79d8 <__cxa_atexit@plt+0xaad4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r9, #28]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #39 @ 0x27 │ │ │ │ - ldr r3, [pc, #68] @ b79dc <__cxa_atexit@plt+0xaad50> │ │ │ │ + str r4, [sp, #4] │ │ │ │ + bl bd20 │ │ │ │ + ldr r3, [pc, #80] @ bd674 <__cxa_atexit@plt+0xb09e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #64] @ b79e0 <__cxa_atexit@plt+0xaad54> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r9, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - sub lr, r9, #20 │ │ │ │ - stm lr, {r2, r4, sl} │ │ │ │ - stmdb r9, {r3, r7} │ │ │ │ - sub r7, r6, #22 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - mov r6, r9 │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + add r0, sl, fp │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r2, [sp] │ │ │ │ + bl bd20 │ │ │ │ + sub r7, r6, #17 │ │ │ │ + ldr r4, [pc, #52] @ bd678 <__cxa_atexit@plt+0xb09ec> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + add lr, r8, #12 │ │ │ │ + stm lr, {r4, r7, fp} │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r8, #24] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - movweq ip, #63008 @ 0xf620 │ │ │ │ - movweq ip, #62884 @ 0xf5a4 │ │ │ │ - movweq ip, #62916 @ 0xf5c4 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - movweq ip, #62988 @ 0xf60c │ │ │ │ - movweq ip, #63012 @ 0xf624 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b7aa0 <__cxa_atexit@plt+0xaae14> │ │ │ │ - ldr r3, [pc, #176] @ b7abc <__cxa_atexit@plt+0xaae30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #168] @ b7ac0 <__cxa_atexit@plt+0xaae34> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r6, #63788 @ 0xf92c │ │ │ │ + movweq r6, #63760 @ 0xf910 │ │ │ │ + rsceq r0, sp, #24 │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bd6bc <__cxa_atexit@plt+0xb0a30> │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r1, [pc, #40] @ bd6cc <__cxa_atexit@plt+0xb0a40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b7a5c <__cxa_atexit@plt+0xaadd0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc b7aa8 <__cxa_atexit@plt+0xaae1c> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #3 │ │ │ │ - bge b7a68 <__cxa_atexit@plt+0xaaddc> │ │ │ │ - ldr r7, [pc, #116] @ b7ac4 <__cxa_atexit@plt+0xaae38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b bd6e0 <__cxa_atexit@plt+0xb0a54> │ │ │ │ + ldr r7, [pc, #12] @ bd6d0 <__cxa_atexit@plt+0xb0a44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + movweq r6, #64584 @ 0xfc48 │ │ │ │ + rsceq pc, ip, #248, 30 @ 0x3e0 │ │ │ │ + rsceq pc, ip, #196, 30 @ 0x310 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bd788 <__cxa_atexit@plt+0xb0afc> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne bd714 <__cxa_atexit@plt+0xb0a88> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + subs r2, r2, r1 │ │ │ │ + bmi bd774 <__cxa_atexit@plt+0xb0ae8> │ │ │ │ + ldr r8, [pc, #148] @ bd7b8 <__cxa_atexit@plt+0xb0b2c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #144] @ bd7bc <__cxa_atexit@plt+0xb0b30> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #140] @ bd7c0 <__cxa_atexit@plt+0xb0b34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + stmib r3, {r0, r2, r8} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r5] │ │ │ │ + sub sl, r6, #3 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bd7a0 <__cxa_atexit@plt+0xb0b14> │ │ │ │ + ldr r2, [pc, #116] @ bd7d4 <__cxa_atexit@plt+0xb0b48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #112] @ bd7d8 <__cxa_atexit@plt+0xb0b4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r8, [pc, #80] @ bd7cc <__cxa_atexit@plt+0xb0b40> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f3854 <__cxa_atexit@plt+0x3e6bc8> │ │ │ │ + ldr r3, [pc, #64] @ bd7d0 <__cxa_atexit@plt+0xb0b44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + ldr r7, [pc, #28] @ bd7c4 <__cxa_atexit@plt+0xb0b38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #24] @ bd7c8 <__cxa_atexit@plt+0xb0b3c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + movweq r6, #63884 @ 0xf98c │ │ │ │ + rsceq pc, ip, #120, 28 @ 0x780 │ │ │ │ + rsceq pc, ip, #0, 22 │ │ │ │ + rsceq pc, ip, #32, 22 @ 0x8000 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + rsceq pc, ip, #80, 22 @ 0x14000 │ │ │ │ + @ instruction: 0xfffff54c │ │ │ │ + rsceq pc, ip, #188, 28 @ 0xbc0 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #124] @ bd86c <__cxa_atexit@plt+0xb0be0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bd854 <__cxa_atexit@plt+0xb0bc8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #28 │ │ │ │ + cmp r2, r8 │ │ │ │ + bcc bd85c <__cxa_atexit@plt+0xb0bd0> │ │ │ │ + ldr lr, [pc, #92] @ bd870 <__cxa_atexit@plt+0xb0be4> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r2, r2, #2 │ │ │ │ - ldr lr, [pc, #72] @ b7ac8 <__cxa_atexit@plt+0xaae3c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r7, r7, #2 │ │ │ │ - str lr, [r6, #4] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + add r3, r0, r2 │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + mov r6, r8 │ │ │ │ + b bd6e0 <__cxa_atexit@plt+0xb0a54> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - movweq ip, #62752 @ 0xf520 │ │ │ │ - movweq ip, #63660 @ 0xf8ac │ │ │ │ - movweq ip, #62692 @ 0xf4e4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r6, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffcbc │ │ │ │ + rsceq pc, ip, #36, 28 @ 0x240 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b7b3c <__cxa_atexit@plt+0xaaeb0> │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bd8d8 <__cxa_atexit@plt+0xb0c4c> │ │ │ │ + ldr lr, [pc, #72] @ bd8e4 <__cxa_atexit@plt+0xb0c58> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ - cmp r2, #3 │ │ │ │ - bge b7b04 <__cxa_atexit@plt+0xaae78> │ │ │ │ - ldr r7, [pc, #84] @ b7b4c <__cxa_atexit@plt+0xaaec0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + add r2, r1, r2 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + b bd6e0 <__cxa_atexit@plt+0xb0a54> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + rsceq pc, ip, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bd964 <__cxa_atexit@plt+0xb0cd8> │ │ │ │ + ldr r3, [pc, #124] @ bd988 <__cxa_atexit@plt+0xb0cfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq bd954 <__cxa_atexit@plt+0xb0cc8> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bd974 <__cxa_atexit@plt+0xb0ce8> │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r1, [pc, #92] @ bd994 <__cxa_atexit@plt+0xb0d08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b bd6e0 <__cxa_atexit@plt+0xb0a54> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r2, r2, #2 │ │ │ │ - ldr lr, [pc, #52] @ b7b50 <__cxa_atexit@plt+0xaaec4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r7, r7, #2 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #36] @ bd990 <__cxa_atexit@plt+0xb0d04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq ip, #63492 @ 0xf804 │ │ │ │ - movweq ip, #62536 @ 0xf448 │ │ │ │ + ldr r7, [pc, #16] @ bd98c <__cxa_atexit@plt+0xb0d00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq pc, ip, #64, 26 @ 0x1000 │ │ │ │ + rsceq pc, ip, #88, 26 @ 0x1600 │ │ │ │ + movweq r6, #63924 @ 0xf9b4 │ │ │ │ + rsceq pc, ip, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b7c04 <__cxa_atexit@plt+0xaaf78> │ │ │ │ - ldr r3, [pc, #176] @ b7c20 <__cxa_atexit@plt+0xaaf94> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bd9d8 <__cxa_atexit@plt+0xb0d4c> │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r1, [pc, #40] @ bd9ec <__cxa_atexit@plt+0xb0d60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b bd6e0 <__cxa_atexit@plt+0xb0a54> │ │ │ │ + ldr r7, [pc, #16] @ bd9f0 <__cxa_atexit@plt+0xb0d64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + movweq r6, #63784 @ 0xf928 │ │ │ │ + rsceq pc, ip, #220, 24 @ 0xdc00 │ │ │ │ + rsceq pc, ip, #196, 24 @ 0xc400 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b bd8f8 <__cxa_atexit@plt+0xb0c6c> │ │ │ │ + rsceq pc, ip, #192, 24 @ 0xc000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bda58 <__cxa_atexit@plt+0xb0dcc> │ │ │ │ + ldr r2, [pc, #76] @ bda7c <__cxa_atexit@plt+0xb0df0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ bda80 <__cxa_atexit@plt+0xb0df4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ bda84 <__cxa_atexit@plt+0xb0df8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r3, [pc, #40] @ bda88 <__cxa_atexit@plt+0xb0dfc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #36] @ bda8c <__cxa_atexit@plt+0xb0e00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #32] @ bda90 <__cxa_atexit@plt+0xb0e04> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, ip, #88, 16 @ 0x580000 │ │ │ │ + @ instruction: 0xfffff27c │ │ │ │ + rsceq pc, ip, #68, 16 @ 0x440000 │ │ │ │ + rsceq pc, ip, #36, 16 @ 0x240000 │ │ │ │ + rsceq pc, ip, #184, 22 @ 0x2e000 │ │ │ │ + rsceq pc, ip, #24, 16 @ 0x180000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bdb10 <__cxa_atexit@plt+0xb0e84> │ │ │ │ + ldr r2, [pc, #104] @ bdb18 <__cxa_atexit@plt+0xb0e8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #168] @ b7c24 <__cxa_atexit@plt+0xaaf98> │ │ │ │ + ldr r1, [pc, #96] @ bdb1c <__cxa_atexit@plt+0xb0e90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b7bc0 <__cxa_atexit@plt+0xaaf34> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc b7c0c <__cxa_atexit@plt+0xaaf80> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #3 │ │ │ │ - bge b7bcc <__cxa_atexit@plt+0xaaf40> │ │ │ │ - ldr r7, [pc, #116] @ b7c28 <__cxa_atexit@plt+0xaaf9c> │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq bdae8 <__cxa_atexit@plt+0xb0e5c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne bdafc <__cxa_atexit@plt+0xb0e70> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ bdb24 <__cxa_atexit@plt+0xb0e98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r7, [pc, #28] @ bdb20 <__cxa_atexit@plt+0xb0e94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ - sub r2, r2, #2 │ │ │ │ - ldr lr, [pc, #72] @ b7c2c <__cxa_atexit@plt+0xaafa0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r7, r7, #2 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - movweq ip, #62396 @ 0xf3bc │ │ │ │ - movweq ip, #63304 @ 0xf748 │ │ │ │ - movweq ip, #62336 @ 0xf380 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + movweq r6, #62572 @ 0xf46c │ │ │ │ + movweq r6, #62552 @ 0xf458 │ │ │ │ + movweq r6, #62576 @ 0xf470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b7ca0 <__cxa_atexit@plt+0xab014> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #3 │ │ │ │ - bge b7c68 <__cxa_atexit@plt+0xaafdc> │ │ │ │ - ldr r7, [pc, #84] @ b7cb0 <__cxa_atexit@plt+0xab024> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #36] @ bdb5c <__cxa_atexit@plt+0xb0ed0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ bdb60 <__cxa_atexit@plt+0xb0ed4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r2, r2, #2 │ │ │ │ - ldr lr, [pc, #52] @ b7cb4 <__cxa_atexit@plt+0xab028> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r7, r7, #2 │ │ │ │ + movweq r6, #62504 @ 0xf428 │ │ │ │ + movweq r6, #62492 @ 0xf41c │ │ │ │ + rsceq pc, ip, #116, 22 @ 0x1d000 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bdc08 <__cxa_atexit@plt+0xb0f7c> │ │ │ │ + ldr r7, [pc, #168] @ bdc30 <__cxa_atexit@plt+0xb0fa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq bdbf8 <__cxa_atexit@plt+0xb0f6c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #16 │ │ │ │ + cmp r2, r7 │ │ │ │ + bcc bdc18 <__cxa_atexit@plt+0xb0f8c> │ │ │ │ + ldr lr, [pc, #140] @ bdc38 <__cxa_atexit@plt+0xb0fac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #136] @ bdc3c <__cxa_atexit@plt+0xb0fb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4]! │ │ │ │ + ldr r0, [r9, #3] │ │ │ │ + mov r3, #1000 @ 0x3e8 │ │ │ │ + mul r0, r0, r3 │ │ │ │ + ldr r3, [pc, #116] @ bdc40 <__cxa_atexit@plt+0xb0fb4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r2, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + sub r8, r7, #3 │ │ │ │ + sub r3, r7, #11 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3f3b6c <__cxa_atexit@plt+0x3e6ee0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ bdc34 <__cxa_atexit@plt+0xb0fa8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq ip, #63136 @ 0xf6a0 │ │ │ │ - movweq ip, #62180 @ 0xf2e4 │ │ │ │ - rsceq r7, sp, #72 @ 0x48 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b7d60 <__cxa_atexit@plt+0xab0d4> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r0, [pc, #156] @ b7d84 <__cxa_atexit@plt+0xab0f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r3} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq pc, ip, #228, 20 @ 0xe4000 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + movweq r6, #62708 @ 0xf4f4 │ │ │ │ + rsceq pc, ip, #152, 20 @ 0x98000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r1, #1 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b7d70 <__cxa_atexit@plt+0xab0e4> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - bne b7d1c <__cxa_atexit@plt+0xab090> │ │ │ │ - ldr r7, [pc, #116] @ b7d88 <__cxa_atexit@plt+0xab0fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #104] @ b7d8c <__cxa_atexit@plt+0xab100> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #100] @ b7d90 <__cxa_atexit@plt+0xab104> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrb r0, [r8] │ │ │ │ - str r2, [r6, #20]! │ │ │ │ - ldr r2, [pc, #88] @ b7d94 <__cxa_atexit@plt+0xab108> │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bdcac <__cxa_atexit@plt+0xb1020> │ │ │ │ + ldr lr, [pc, #76] @ bdcb8 <__cxa_atexit@plt+0xb102c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #72] @ bdcbc <__cxa_atexit@plt+0xb1030> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + mov r1, #1000 @ 0x3e8 │ │ │ │ + mul r1, r2, r1 │ │ │ │ + ldr r2, [pc, #52] @ bdcc0 <__cxa_atexit@plt+0xb1034> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - strb r0, [r6, #8] │ │ │ │ - stmdb r6, {r7, r8} │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r7, #-16]! │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + str r8, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r9, r6, #11 │ │ │ │ + b 3f3b6c <__cxa_atexit@plt+0x3e6ee0> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + movweq r6, #62516 @ 0xf434 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bdcfc <__cxa_atexit@plt+0xb1070> │ │ │ │ + ldr r2, [pc, #32] @ bdd08 <__cxa_atexit@plt+0xb107c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + rsceq pc, ip, #220, 18 @ 0x370000 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b bdb74 <__cxa_atexit@plt+0xb0ee8> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ bdd40 <__cxa_atexit@plt+0xb10b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #62032 @ 0xf250 │ │ │ │ - movweq ip, #62092 @ 0xf28c │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - movweq ip, #61952 @ 0xf200 │ │ │ │ - rsceq r6, sp, #104, 30 @ 0x1a0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ + movweq r6, #61996 @ 0xf22c │ │ │ │ + rsceq pc, ip, #188, 18 @ 0x2f0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi b7dec <__cxa_atexit@plt+0xab160> │ │ │ │ + bhi bddac <__cxa_atexit@plt+0xb1120> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b7df8 <__cxa_atexit@plt+0xab16c> │ │ │ │ - ldr r1, [pc, #60] @ b7e08 <__cxa_atexit@plt+0xab17c> │ │ │ │ + bcc bddb8 <__cxa_atexit@plt+0xb112c> │ │ │ │ + ldr r1, [pc, #80] @ bddc8 <__cxa_atexit@plt+0xb113c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldrb r7, [r7, #8] │ │ │ │ - ldr r5, [pc, #48] @ b7e0c <__cxa_atexit@plt+0xab180> │ │ │ │ + ldr r5, [pc, #72] @ bddcc <__cxa_atexit@plt+0xb1140> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ bddd0 <__cxa_atexit@plt+0xb1144> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #61804 @ 0xf16c │ │ │ │ - movweq ip, #62396 @ 0xf3bc │ │ │ │ - rsceq r6, sp, #236, 28 @ 0xec0 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, ip │ │ │ │ + movweq r6, #61872 @ 0xf1b0 │ │ │ │ + movweq r6, #62472 @ 0xf408 │ │ │ │ + movweq r6, #61844 @ 0xf194 │ │ │ │ + rsceq pc, ip, #44, 18 @ 0xb0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b7ea0 <__cxa_atexit@plt+0xab214> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - bne b7e58 <__cxa_atexit@plt+0xab1cc> │ │ │ │ - ldr r7, [pc, #104] @ b7eb0 <__cxa_atexit@plt+0xab224> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bde58 <__cxa_atexit@plt+0xb11cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bde60 <__cxa_atexit@plt+0xb11d4> │ │ │ │ + ldr r1, [pc, #104] @ bde74 <__cxa_atexit@plt+0xb11e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ bde78 <__cxa_atexit@plt+0xb11ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ bde7c <__cxa_atexit@plt+0xb11f0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ bde80 <__cxa_atexit@plt+0xb11f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ + b bde68 <__cxa_atexit@plt+0xb11dc> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #84] @ b7eb4 <__cxa_atexit@plt+0xab228> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ b7eb8 <__cxa_atexit@plt+0xab22c> │ │ │ │ + movweq r6, #61724 @ 0xf11c │ │ │ │ + movweq r6, #62312 @ 0xf368 │ │ │ │ + movweq r6, #61692 @ 0xf0fc │ │ │ │ + movweq r6, #62328 @ 0xf378 │ │ │ │ + rsceq pc, ip, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bdf0c <__cxa_atexit@plt+0xb1280> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bdf14 <__cxa_atexit@plt+0xb1288> │ │ │ │ + ldr r1, [pc, #108] @ bdf28 <__cxa_atexit@plt+0xb129c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #76] @ b7ebc <__cxa_atexit@plt+0xab230> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldrb r2, [r8] │ │ │ │ - str r1, [r3, #20]! │ │ │ │ - strb r2, [r3, #8] │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #-16]! │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ + ldr r0, [pc, #104] @ bdf2c <__cxa_atexit@plt+0xb12a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ bdf30 <__cxa_atexit@plt+0xb12a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ bdf34 <__cxa_atexit@plt+0xb12a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ bdf38 <__cxa_atexit@plt+0xb12ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r6, r3 │ │ │ │ + b bdf1c <__cxa_atexit@plt+0xb1290> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + movweq r6, #61540 @ 0xf064 │ │ │ │ + sbceq r3, pc, #6336 @ 0x18c0 │ │ │ │ + movweq r6, #62120 @ 0xf2a8 │ │ │ │ + movweq r6, #61500 @ 0xf03c │ │ │ │ + rsceq pc, ip, #192, 14 @ 0x3000000 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bdff4 <__cxa_atexit@plt+0xb1368> │ │ │ │ + sub r3, r6, #6 │ │ │ │ + add r1, r2, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble bdfb0 <__cxa_atexit@plt+0xb1324> │ │ │ │ + ldr lr, [pc, #148] @ be00c <__cxa_atexit@plt+0xb1380> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #144] @ be010 <__cxa_atexit@plt+0xb1384> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #136] @ be014 <__cxa_atexit@plt+0xb1388> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str sl, [r2, #16] │ │ │ │ + str r7, [r2, #20] │ │ │ │ + str r0, [r2, #24] │ │ │ │ + str r1, [r2, #28] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #100] @ be01c <__cxa_atexit@plt+0xb1390> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #96] @ be020 <__cxa_atexit@plt+0xb1394> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #92] @ be024 <__cxa_atexit@plt+0xb1398> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr ip, [pc, #84] @ be028 <__cxa_atexit@plt+0xb139c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str sl, [r2, #16] │ │ │ │ + str ip, [r2, #20] │ │ │ │ + str r0, [r2, #24] │ │ │ │ + str r1, [r2, #28] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + mov r9, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r7, [pc, #28] @ be018 <__cxa_atexit@plt+0xb138c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq ip, #61784 @ 0xf158 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - movweq ip, #61644 @ 0xf0cc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b7f70 <__cxa_atexit@plt+0xab2e4> │ │ │ │ - ldr r3, [pc, #176] @ b7f8c <__cxa_atexit@plt+0xab300> │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + movweq r6, #62004 @ 0xf234 │ │ │ │ + movweq r5, #65440 @ 0xffa0 │ │ │ │ + rsceq pc, ip, #24, 14 @ 0x600000 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + sbceq r3, pc, #31488 @ 0x7b00 │ │ │ │ + movweq r6, #61892 @ 0xf1c4 │ │ │ │ + movweq r5, #65368 @ 0xff58 │ │ │ │ + rsceq pc, ip, #220, 12 @ 0xdc00000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi be074 <__cxa_atexit@plt+0xb13e8> │ │ │ │ + ldr r7, [pc, #52] @ be088 <__cxa_atexit@plt+0xb13fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq be068 <__cxa_atexit@plt+0xb13dc> │ │ │ │ + mov r7, r8 │ │ │ │ + b be09c <__cxa_atexit@plt+0xb1410> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ be08c <__cxa_atexit@plt+0xb1400> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq pc, ip, #160, 12 @ 0xa000000 │ │ │ │ + rsceq pc, ip, #124, 12 @ 0x7c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #244] @ be198 <__cxa_atexit@plt+0xb150c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #168] @ b7f90 <__cxa_atexit@plt+0xab304> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq b7f2c <__cxa_atexit@plt+0xab2a0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc b7f78 <__cxa_atexit@plt+0xab2ec> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #3 │ │ │ │ - bge b7f38 <__cxa_atexit@plt+0xab2ac> │ │ │ │ - ldr r7, [pc, #116] @ b7f94 <__cxa_atexit@plt+0xab308> │ │ │ │ + beq be12c <__cxa_atexit@plt+0xb14a0> │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r3, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc be17c <__cxa_atexit@plt+0xb14f0> │ │ │ │ + sub r2, r3, #6 │ │ │ │ + add r1, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble be134 <__cxa_atexit@plt+0xb14a8> │ │ │ │ + ldr lr, [pc, #172] @ be19c <__cxa_atexit@plt+0xb1510> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #168] @ be1a0 <__cxa_atexit@plt+0xb1514> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #160] @ be1a4 <__cxa_atexit@plt+0xb1518> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r2, r2, #2 │ │ │ │ - ldr lr, [pc, #72] @ b7f98 <__cxa_atexit@plt+0xab30c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr lr, [pc, #112] @ be1ac <__cxa_atexit@plt+0xb1520> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #108] @ be1b0 <__cxa_atexit@plt+0xb1524> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #104] @ be1b4 <__cxa_atexit@plt+0xb1528> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr ip, [pc, #96] @ be1b8 <__cxa_atexit@plt+0xb152c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ + mov r9, r2 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r7, [pc, #36] @ be1a8 <__cxa_atexit@plt+0xb151c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - movweq ip, #61520 @ 0xf050 │ │ │ │ - movweq ip, #62428 @ 0xf3dc │ │ │ │ - movweq ip, #61460 @ 0xf014 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + movweq r6, #61628 @ 0xf0bc │ │ │ │ + movweq r5, #65064 @ 0xfe28 │ │ │ │ + rsceq pc, ip, #144, 10 @ 0x24000000 │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + sbceq r3, pc, #1011712 @ 0xf7000 │ │ │ │ + movweq r6, #61504 @ 0xf040 │ │ │ │ + movweq r5, #64980 @ 0xfdd4 │ │ │ │ + rsceq pc, ip, #80, 10 @ 0x14000000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldmib r6, {r8, sl} │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b800c <__cxa_atexit@plt+0xab380> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #3 │ │ │ │ - bge b7fd4 <__cxa_atexit@plt+0xab348> │ │ │ │ - ldr r7, [pc, #84] @ b801c <__cxa_atexit@plt+0xab390> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be280 <__cxa_atexit@plt+0xb15f4> │ │ │ │ + sub r2, r6, #6 │ │ │ │ + add r1, r3, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble be23c <__cxa_atexit@plt+0xb15b0> │ │ │ │ + ldr lr, [pc, #148] @ be298 <__cxa_atexit@plt+0xb160c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #144] @ be29c <__cxa_atexit@plt+0xb1610> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #136] @ be2a0 <__cxa_atexit@plt+0xb1614> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r2, r2, #2 │ │ │ │ - ldr lr, [pc, #52] @ b8020 <__cxa_atexit@plt+0xab394> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r7, r7, #2 │ │ │ │ - str lr, [r6, #4] │ │ │ │ + ldr lr, [pc, #100] @ be2a8 <__cxa_atexit@plt+0xb161c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #96] @ be2ac <__cxa_atexit@plt+0xb1620> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #92] @ be2b0 <__cxa_atexit@plt+0xb1624> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr ip, [pc, #84] @ be2b4 <__cxa_atexit@plt+0xb1628> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + mov r9, r2 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r7, [pc, #28] @ be2a4 <__cxa_atexit@plt+0xb1618> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + movweq r5, #65448 @ 0xffa8 │ │ │ │ + movweq r5, #64788 @ 0xfd14 │ │ │ │ + rsceq pc, ip, #140, 8 @ 0x8c000000 │ │ │ │ + @ instruction: 0xfffffb08 │ │ │ │ + sbceq r3, pc, #3915776 @ 0x3bc000 │ │ │ │ + movweq r5, #65336 @ 0xff38 │ │ │ │ + movweq r5, #64716 @ 0xfccc │ │ │ │ + rsceq pc, ip, #72, 8 @ 0x48000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be2f4 <__cxa_atexit@plt+0xb1668> │ │ │ │ + ldr r2, [pc, #36] @ be2fc <__cxa_atexit@plt+0xb1670> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ be300 <__cxa_atexit@plt+0xb1674> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq pc, ip, #76, 8 @ 0x4c000000 │ │ │ │ + movweq r5, #64584 @ 0xfc48 │ │ │ │ + rsceq pc, ip, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be3a0 <__cxa_atexit@plt+0xb1714> │ │ │ │ + ldr r7, [pc, #160] @ be3c8 <__cxa_atexit@plt+0xb173c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq be390 <__cxa_atexit@plt+0xb1704> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #24 │ │ │ │ + cmp r2, r7 │ │ │ │ + bcc be3b0 <__cxa_atexit@plt+0xb1724> │ │ │ │ + ldr r2, [pc, #132] @ be3d0 <__cxa_atexit@plt+0xb1744> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #128] @ be3d4 <__cxa_atexit@plt+0xb1748> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #116] @ be3d8 <__cxa_atexit@plt+0xb174c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #108] @ be3dc <__cxa_atexit@plt+0xb1750> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r2, r6} │ │ │ │ + sub r9, r7, #6 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r7, [pc, #36] @ be3cc <__cxa_atexit@plt+0xb1740> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq ip, #62260 @ 0xf334 │ │ │ │ - movweq fp, #65400 @ 0xff78 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b8088 <__cxa_atexit@plt+0xab3fc> │ │ │ │ - ldr r2, [pc, #80] @ b8094 <__cxa_atexit@plt+0xab408> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + rsceq pc, ip, #140, 6 @ 0x30000002 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + sbceq r3, pc, #15138816 @ 0xe70000 │ │ │ │ + movweq r5, #65064 @ 0xfe28 │ │ │ │ + movweq r5, #64444 @ 0xfbbc │ │ │ │ + rsceq pc, ip, #32, 6 @ 0x80000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be444 <__cxa_atexit@plt+0xb17b8> │ │ │ │ + ldr r2, [pc, #72] @ be450 <__cxa_atexit@plt+0xb17c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #64] @ b8098 <__cxa_atexit@plt+0xab40c> │ │ │ │ + ldr r8, [pc, #68] @ be454 <__cxa_atexit@plt+0xb17c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ be458 <__cxa_atexit@plt+0xb17cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b8080 <__cxa_atexit@plt+0xab3f4> │ │ │ │ - ldr r3, [pc, #48] @ b809c <__cxa_atexit@plt+0xab410> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #48] @ be45c <__cxa_atexit@plt+0xb17d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + sbceq r3, pc, #2818048 @ 0x2b0000 │ │ │ │ + movweq r5, #64876 @ 0xfd6c │ │ │ │ + movweq r5, #64256 @ 0xfb00 │ │ │ │ + rsceq pc, ip, #168, 4 @ 0x8000000a │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi be508 <__cxa_atexit@plt+0xb187c> │ │ │ │ + ldr r3, [pc, #180] @ be538 <__cxa_atexit@plt+0xb18ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b d9e44 <__cxa_atexit@plt+0xcd1b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq be4f8 <__cxa_atexit@plt+0xb186c> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc be518 <__cxa_atexit@plt+0xb188c> │ │ │ │ + ldr r7, [pc, #148] @ be544 <__cxa_atexit@plt+0xb18b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #144] @ be548 <__cxa_atexit@plt+0xb18bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #136] @ be54c <__cxa_atexit@plt+0xb18c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #128] @ be550 <__cxa_atexit@plt+0xb18c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r9, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #48] @ be540 <__cxa_atexit@plt+0xb18b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - movweq fp, #65248 @ 0xfee0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ + ldr r7, [pc, #28] @ be53c <__cxa_atexit@plt+0xb18b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsceq pc, ip, #244, 2 @ 0x3d │ │ │ │ + rsceq pc, ip, #44, 4 @ 0xc0000002 │ │ │ │ + @ instruction: 0xfffff89c │ │ │ │ + sbceq r3, pc, #34340864 @ 0x20c0000 │ │ │ │ + movweq r5, #64712 @ 0xfcc8 │ │ │ │ + movweq r5, #64092 @ 0xfa5c │ │ │ │ + rsceq pc, ip, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ b80c4 <__cxa_atexit@plt+0xab438> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b d9e44 <__cxa_atexit@plt+0xcd1b8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #784] @ 0x310 │ │ │ │ - ldr r1, [r4, #788] @ 0x314 │ │ │ │ - ldr r3, [pc, #120] @ b8158 <__cxa_atexit@plt+0xab4cc> │ │ │ │ + ldr sl, [r6, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be5c4 <__cxa_atexit@plt+0xb1938> │ │ │ │ + ldr r2, [pc, #84] @ be5e0 <__cxa_atexit@plt+0xb1954> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #80] @ be5e4 <__cxa_atexit@plt+0xb1958> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #72] @ be5e8 <__cxa_atexit@plt+0xb195c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #64] @ be5ec <__cxa_atexit@plt+0xb1960> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r7, [pc, #36] @ be5f0 <__cxa_atexit@plt+0xb1964> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff7c0 │ │ │ │ + sbceq r3, pc, #175112192 @ 0xa700000 │ │ │ │ + movweq r5, #64492 @ 0xfbec │ │ │ │ + movweq r5, #63872 @ 0xf980 │ │ │ │ + rsceq pc, ip, #72, 2 │ │ │ │ + rsceq pc, ip, #60, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ be61c <__cxa_atexit@plt+0xb1990> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - strd r0, [r5] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ + rsceq pc, ip, #40, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ be640 <__cxa_atexit@plt+0xb19b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + movweq r5, #63788 @ 0xf92c │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b8138 <__cxa_atexit@plt+0xab4ac> │ │ │ │ + ldm r5, {r0, sl, lr} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc b8144 <__cxa_atexit@plt+0xab4b8> │ │ │ │ - ldr r2, [pc, #76] @ b815c <__cxa_atexit@plt+0xab4d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - mov r7, #0 │ │ │ │ - ldrh r2, [r5] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - strh r2, [r6, #12] │ │ │ │ - sub r7, r3, #14 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc be700 <__cxa_atexit@plt+0xb1a74> │ │ │ │ + add r5, r2, #16 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + add r2, r3, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble be6bc <__cxa_atexit@plt+0xb1a30> │ │ │ │ + ldr r8, [pc, #160] @ be720 <__cxa_atexit@plt+0xb1a94> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #156] @ be724 <__cxa_atexit@plt+0xb1a98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [pc, #148] @ be728 <__cxa_atexit@plt+0xb1a9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr ip, [pc, #108] @ be730 <__cxa_atexit@plt+0xb1aa4> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #104] @ be734 <__cxa_atexit@plt+0xb1aa8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #96] @ be738 <__cxa_atexit@plt+0xb1aac> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + ldr r8, [pc, #64] @ be73c <__cxa_atexit@plt+0xb1ab0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r7, [pc, #36] @ be72c <__cxa_atexit@plt+0xb1aa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r2, {r0, sl, lr} │ │ │ │ + mov r5, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - movweq ip, #62540 @ 0xf44c │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b81a8 <__cxa_atexit@plt+0xab51c> │ │ │ │ - ldr r2, [pc, #48] @ b81b4 <__cxa_atexit@plt+0xab528> │ │ │ │ + andeq r0, r0, r0, lsr r3 │ │ │ │ + movweq r5, #64300 @ 0xfb2c │ │ │ │ + movweq r5, #63640 @ 0xf898 │ │ │ │ + rsceq pc, ip, #92 @ 0x5c │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + movweq r5, #64192 @ 0xfac0 │ │ │ │ + movweq r5, #63572 @ 0xf854 │ │ │ │ + sbceq r3, pc, #44, 10 @ 0xb000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be770 <__cxa_atexit@plt+0xb1ae4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ be778 <__cxa_atexit@plt+0xb1aec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, #0 │ │ │ │ - ldrh r2, [r5, #-8] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - strh r2, [r3, #12] │ │ │ │ - sub r7, r6, #14 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3b74 <__cxa_atexit@plt+0x3e6ee8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq ip, #62424 @ 0xf3d8 │ │ │ │ - rsceq r6, sp, #72, 22 @ 0x12000 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + movweq r5, #63428 @ 0xf7c4 │ │ │ │ + rsceq lr, ip, #132, 30 @ 0x210 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b8260 <__cxa_atexit@plt+0xab5d4> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r0, [pc, #156] @ b8284 <__cxa_atexit@plt+0xab5f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r3} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r1, #1 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b8270 <__cxa_atexit@plt+0xab5e4> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - bne b821c <__cxa_atexit@plt+0xab590> │ │ │ │ - ldr r7, [pc, #116] @ b8288 <__cxa_atexit@plt+0xab5fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #104] @ b828c <__cxa_atexit@plt+0xab600> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #100] @ b8290 <__cxa_atexit@plt+0xab604> │ │ │ │ + bhi be814 <__cxa_atexit@plt+0xb1b88> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc be81c <__cxa_atexit@plt+0xb1b90> │ │ │ │ + ldr r1, [pc, #124] @ be830 <__cxa_atexit@plt+0xb1ba4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldrb r0, [r8] │ │ │ │ - str r2, [r6, #20]! │ │ │ │ - ldr r2, [pc, #88] @ b8294 <__cxa_atexit@plt+0xab608> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - strb r0, [r6, #8] │ │ │ │ - stmdb r6, {r7, r8} │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r7, #-16]! │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r0, [pc, #120] @ be834 <__cxa_atexit@plt+0xb1ba8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub lr, r6, #18 │ │ │ │ + ldr r1, [pc, #92] @ be838 <__cxa_atexit@plt+0xb1bac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #84] @ be83c <__cxa_atexit@plt+0xb1bb0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #76] @ be840 <__cxa_atexit@plt+0xb1bb4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r2, r9, sl} │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r0, r3, sl} │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b be824 <__cxa_atexit@plt+0xb1b98> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - movweq fp, #64848 @ 0xfd50 │ │ │ │ - movweq fp, #64908 @ 0xfd8c │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - movweq fp, #64768 @ 0xfd00 │ │ │ │ - rsceq r6, sp, #104, 20 @ 0x68000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b82ec <__cxa_atexit@plt+0xab660> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + movweq r5, #63340 @ 0xf76c │ │ │ │ + movweq r5, #63920 @ 0xf9b0 │ │ │ │ + movweq r5, #64160 @ 0xfaa0 │ │ │ │ + movweq r5, #63288 @ 0xf738 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be8b4 <__cxa_atexit@plt+0xb1c28> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b82f8 <__cxa_atexit@plt+0xab66c> │ │ │ │ - ldr r1, [pc, #60] @ b8308 <__cxa_atexit@plt+0xab67c> │ │ │ │ + bcc be8c0 <__cxa_atexit@plt+0xb1c34> │ │ │ │ + ldr r1, [pc, #92] @ be8d0 <__cxa_atexit@plt+0xb1c44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldrb r7, [r7, #8] │ │ │ │ - ldr r5, [pc, #48] @ b830c <__cxa_atexit@plt+0xab680> │ │ │ │ + ldr r5, [pc, #84] @ be8d4 <__cxa_atexit@plt+0xb1c48> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #68] @ be8d8 <__cxa_atexit@plt+0xb1c4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r5} │ │ │ │ + str r1, [r2, #12] │ │ │ │ + ldr r5, [pc, #56] @ be8dc <__cxa_atexit@plt+0xb1c50> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #2 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #64620 @ 0xfc6c │ │ │ │ - movweq fp, #65212 @ 0xfebc │ │ │ │ - rsceq r6, sp, #236, 18 @ 0x3b0000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, ip │ │ │ │ + movweq r5, #63156 @ 0xf6b4 │ │ │ │ + movweq r5, #63792 @ 0xf930 │ │ │ │ + movweq r5, #63128 @ 0xf698 │ │ │ │ + movweq r5, #64752 @ 0xfcf0 │ │ │ │ + rsceq lr, ip, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b83a0 <__cxa_atexit@plt+0xab714> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - bne b8358 <__cxa_atexit@plt+0xab6cc> │ │ │ │ - ldr r7, [pc, #104] @ b83b0 <__cxa_atexit@plt+0xab724> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #84] @ b83b4 <__cxa_atexit@plt+0xab728> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ b83b8 <__cxa_atexit@plt+0xab72c> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi be978 <__cxa_atexit@plt+0xb1cec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc be980 <__cxa_atexit@plt+0xb1cf4> │ │ │ │ + ldr r1, [pc, #124] @ be994 <__cxa_atexit@plt+0xb1d08> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #76] @ b83bc <__cxa_atexit@plt+0xab730> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldrb r2, [r8] │ │ │ │ - str r1, [r3, #20]! │ │ │ │ - strb r2, [r3, #8] │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #-16]! │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - movweq fp, #64600 @ 0xfc58 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - movweq fp, #64460 @ 0xfbcc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b8470 <__cxa_atexit@plt+0xab7e4> │ │ │ │ - ldr r3, [pc, #176] @ b848c <__cxa_atexit@plt+0xab800> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #168] @ b8490 <__cxa_atexit@plt+0xab804> │ │ │ │ + ldr r0, [pc, #120] @ be998 <__cxa_atexit@plt+0xb1d0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub lr, r6, #18 │ │ │ │ + ldr r1, [pc, #92] @ be99c <__cxa_atexit@plt+0xb1d10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b842c <__cxa_atexit@plt+0xab7a0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc b8478 <__cxa_atexit@plt+0xab7ec> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #3 │ │ │ │ - bge b8438 <__cxa_atexit@plt+0xab7ac> │ │ │ │ - ldr r7, [pc, #116] @ b8494 <__cxa_atexit@plt+0xab808> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #84] @ be9a0 <__cxa_atexit@plt+0xb1d14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #76] @ be9a4 <__cxa_atexit@plt+0xb1d18> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r2, r9, sl} │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r0, r3, sl} │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3f3774 <__cxa_atexit@plt+0x3e6ae8> │ │ │ │ + mov r6, r3 │ │ │ │ + b be988 <__cxa_atexit@plt+0xb1cfc> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r2, r2, #2 │ │ │ │ - ldr lr, [pc, #72] @ b8498 <__cxa_atexit@plt+0xab80c> │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + movweq r5, #62984 @ 0xf608 │ │ │ │ + movweq r5, #63564 @ 0xf84c │ │ │ │ + movweq r5, #63804 @ 0xf93c │ │ │ │ + movweq r5, #62932 @ 0xf5d4 │ │ │ │ + rsceq lr, ip, #88, 26 @ 0x1600 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bea38 <__cxa_atexit@plt+0xb1dac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bea40 <__cxa_atexit@plt+0xb1db4> │ │ │ │ + ldr lr, [pc, #116] @ bea54 <__cxa_atexit@plt+0xb1dc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ bea58 <__cxa_atexit@plt+0xb1dcc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [pc, #92] @ bea5c <__cxa_atexit@plt+0xb1dd0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #84] @ bea60 <__cxa_atexit@plt+0xb1dd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ bea64 <__cxa_atexit@plt+0xb1dd8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - add r7, r7, #2 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + b bea48 <__cxa_atexit@plt+0xb1dbc> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - movweq fp, #64336 @ 0xfb50 │ │ │ │ - movweq fp, #65244 @ 0xfedc │ │ │ │ - movweq fp, #64276 @ 0xfb14 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + movweq r5, #62784 @ 0xf540 │ │ │ │ + sbceq r3, pc, #40, 4 @ 0x80000002 │ │ │ │ + movweq r5, #63360 @ 0xf780 │ │ │ │ + movweq r5, #62740 @ 0xf514 │ │ │ │ + @ instruction: 0xfffffbc4 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq lr, ip, #140, 24 @ 0x8c00 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b850c <__cxa_atexit@plt+0xab880> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #3 │ │ │ │ - bge b84d4 <__cxa_atexit@plt+0xab848> │ │ │ │ - ldr r7, [pc, #84] @ b851c <__cxa_atexit@plt+0xab890> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc beb34 <__cxa_atexit@plt+0xb1ea8> │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + sub ip, r6, #6 │ │ │ │ + add r1, r2, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble beaec <__cxa_atexit@plt+0xb1e60> │ │ │ │ + ldr lr, [pc, #164] @ beb54 <__cxa_atexit@plt+0xb1ec8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, #160] @ beb58 <__cxa_atexit@plt+0xb1ecc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r7, [pc, #152] @ beb5c <__cxa_atexit@plt+0xb1ed0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str sl, [r2, #16] │ │ │ │ + str r0, [r2, #20] │ │ │ │ + str r7, [r2, #24] │ │ │ │ + str r3, [r2, #28] │ │ │ │ + str r1, [r2, #32] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + mov r7, ip │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r2, r2, #2 │ │ │ │ - ldr lr, [pc, #52] @ b8520 <__cxa_atexit@plt+0xab894> │ │ │ │ + ldr r8, [pc, #112] @ beb64 <__cxa_atexit@plt+0xb1ed8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #108] @ beb68 <__cxa_atexit@plt+0xb1edc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #100] @ beb6c <__cxa_atexit@plt+0xb1ee0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - add r7, r7, #2 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str sl, [r2, #16] │ │ │ │ + str r0, [r2, #20] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r3, [r2, #28] │ │ │ │ + str r1, [r2, #32] │ │ │ │ + str r8, [r2, #4] │ │ │ │ + ldr r8, [pc, #68] @ beb70 <__cxa_atexit@plt+0xb1ee4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r9, ip │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r7, [pc, #36] @ beb60 <__cxa_atexit@plt+0xb1ed4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #65076 @ 0xfe34 │ │ │ │ - movweq fp, #64120 @ 0xfa78 │ │ │ │ - rsceq r6, sp, #92, 20 @ 0x5c000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b858c <__cxa_atexit@plt+0xab900> │ │ │ │ - ldr r2, [pc, #80] @ b8598 <__cxa_atexit@plt+0xab90c> │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + movweq r5, #63228 @ 0xf6fc │ │ │ │ + movweq r5, #62568 @ 0xf468 │ │ │ │ + rsceq lr, ip, #40, 24 @ 0x2800 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + movweq r5, #63120 @ 0xf690 │ │ │ │ + movweq r5, #62500 @ 0xf424 │ │ │ │ + sbceq r3, pc, #252 @ 0xfc │ │ │ │ + rsceq lr, ip, #228, 22 @ 0x39000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bebe0 <__cxa_atexit@plt+0xb1f54> │ │ │ │ + ldr r7, [pc, #88] @ bebf4 <__cxa_atexit@plt+0xb1f68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq bebcc <__cxa_atexit@plt+0xb1f40> │ │ │ │ + ldr r2, [pc, #72] @ bebf8 <__cxa_atexit@plt+0xb1f6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #64] @ b859c <__cxa_atexit@plt+0xab910> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r3} │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq b8584 <__cxa_atexit@plt+0xab8f8> │ │ │ │ - ldr r3, [pc, #48] @ b85a0 <__cxa_atexit@plt+0xab914> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b d9e44 <__cxa_atexit@plt+0xcd1b8> │ │ │ │ + beq bebd8 <__cxa_atexit@plt+0xb1f4c> │ │ │ │ + b bec48 <__cxa_atexit@plt+0xb1fbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #20] @ bebfc <__cxa_atexit@plt+0xb1f70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - movweq fp, #63964 @ 0xf9dc │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq r6, sp, #220, 18 @ 0x370000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ b85cc <__cxa_atexit@plt+0xab940> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b d9e44 <__cxa_atexit@plt+0xcd1b8> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r6, sp, #176, 18 @ 0x2c0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq lr, ip, #132, 22 @ 0x21000 │ │ │ │ + rsceq lr, ip, #92, 22 @ 0x17000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #784] @ 0x310 │ │ │ │ - ldr r1, [r4, #788] @ 0x314 │ │ │ │ - ldr r3, [pc, #32] @ b860c <__cxa_atexit@plt+0xab980> │ │ │ │ + ldr r3, [pc, #36] @ bec38 <__cxa_atexit@plt+0xb1fac> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq b8604 <__cxa_atexit@plt+0xab978> │ │ │ │ - b b861c <__cxa_atexit@plt+0xab990> │ │ │ │ + beq bec30 <__cxa_atexit@plt+0xb1fa4> │ │ │ │ + b bec48 <__cxa_atexit@plt+0xb1fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r6, sp, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq lr, ip, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #176] @ b86d8 <__cxa_atexit@plt+0xaba4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #160] @ b86dc <__cxa_atexit@plt+0xaba50> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bed0c <__cxa_atexit@plt+0xb2080> │ │ │ │ + add r5, r2, #12 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r1, [r2, #8] │ │ │ │ + add r2, r3, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble becc8 <__cxa_atexit@plt+0xb203c> │ │ │ │ + ldr r8, [pc, #164] @ bed30 <__cxa_atexit@plt+0xb20a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #160] @ bed34 <__cxa_atexit@plt+0xb20a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ands r0, r7, #3 │ │ │ │ - beq b8684 <__cxa_atexit@plt+0xab9f8> │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne b8690 <__cxa_atexit@plt+0xaba04> │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc b86bc <__cxa_atexit@plt+0xaba30> │ │ │ │ - strh r1, [r6, #8] │ │ │ │ - ldr r0, [pc, #120] @ b86e8 <__cxa_atexit@plt+0xaba5c> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [pc, #152] @ bed38 <__cxa_atexit@plt+0xb20ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - rev r7, lr │ │ │ │ - str r7, [r6, #12] │ │ │ │ - b b86b0 <__cxa_atexit@plt+0xaba24> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc b86bc <__cxa_atexit@plt+0xaba30> │ │ │ │ - str lr, [r6, #12] │ │ │ │ - strh r1, [r6, #8] │ │ │ │ - ldr r7, [pc, #56] @ b86e0 <__cxa_atexit@plt+0xaba54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ b86e4 <__cxa_atexit@plt+0xaba58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - movweq fp, #65316 @ 0xff24 │ │ │ │ - movweq fp, #65212 @ 0xfebc │ │ │ │ - movweq fp, #65172 @ 0xfe94 │ │ │ │ - movweq fp, #65268 @ 0xfef4 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b8740 <__cxa_atexit@plt+0xabab4> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc b8768 <__cxa_atexit@plt+0xabadc> │ │ │ │ - strh r1, [r3, #8] │ │ │ │ - ldr r0, [pc, #76] @ b8774 <__cxa_atexit@plt+0xabae8> │ │ │ │ + ldr ip, [pc, #112] @ bed40 <__cxa_atexit@plt+0xb20b4> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #108] @ bed44 <__cxa_atexit@plt+0xb20b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - rev r7, lr │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc b8768 <__cxa_atexit@plt+0xabadc> │ │ │ │ - str lr, [r3, #12] │ │ │ │ - strh r1, [r3, #8] │ │ │ │ - ldr r7, [pc, #32] @ b8778 <__cxa_atexit@plt+0xabaec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #65084 @ 0xfe3c │ │ │ │ - movweq fp, #65036 @ 0xfe0c │ │ │ │ - rsceq r6, sp, #76, 16 @ 0x4c0000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov sl, r6 │ │ │ │ - sub r6, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi b8854 <__cxa_atexit@plt+0xabbc8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b8860 <__cxa_atexit@plt+0xabbd4> │ │ │ │ - str r8, [sp] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - add fp, r9, #3 │ │ │ │ - ldm fp, {r4, r8, fp} │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, #13 │ │ │ │ - mov r2, fp │ │ │ │ - bl bd68 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b881c <__cxa_atexit@plt+0xabb90> │ │ │ │ - ldr r3, [pc, #136] @ b8870 <__cxa_atexit@plt+0xabbe4> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #100] @ bed48 <__cxa_atexit@plt+0xb20bc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + ldr r8, [pc, #68] @ bed4c <__cxa_atexit@plt+0xb20c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r7, [pc, #40] @ bed3c <__cxa_atexit@plt+0xb20b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r2, {sl, lr} │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + mov r5, r2 │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + movweq r5, #62752 @ 0xf520 │ │ │ │ + movweq r5, #62092 @ 0xf28c │ │ │ │ + rsceq lr, ip, #80, 20 @ 0x50000 │ │ │ │ + @ instruction: 0xfffffab4 │ │ │ │ + movweq r5, #62644 @ 0xf4b4 │ │ │ │ + movweq r5, #62024 @ 0xf248 │ │ │ │ + sbceq r2, pc, #32, 30 @ 0x80 │ │ │ │ + rsceq lr, ip, #8, 20 @ 0x8000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bee04 <__cxa_atexit@plt+0xb2178> │ │ │ │ + ldr r3, [pc, #200] @ bee3c <__cxa_atexit@plt+0xb21b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bedf4 <__cxa_atexit@plt+0xb2168> │ │ │ │ + ldr r3, [pc, #184] @ bee40 <__cxa_atexit@plt+0xb21b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - sub r2, r0, r8 │ │ │ │ - sub r1, fp, r2 │ │ │ │ - stmib sl, {r3, r4} │ │ │ │ - add lr, sl, #12 │ │ │ │ - stm lr, {r0, r1, r3, r4, r8} │ │ │ │ - str r2, [sl, #32] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - ldr r4, [sp] │ │ │ │ - stmib r3, {r4, r7} │ │ │ │ - sub r7, r6, #27 │ │ │ │ - b b883c <__cxa_atexit@plt+0xabbb0> │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - ldr r7, [sp] │ │ │ │ - stmib r3, {r7, r9} │ │ │ │ - ldr r7, [pc, #64] @ b8874 <__cxa_atexit@plt+0xabbe8> │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r0, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc bee14 <__cxa_atexit@plt+0xb2188> │ │ │ │ + ldr r7, [pc, #156] @ bee4c <__cxa_atexit@plt+0xb21c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #152] @ bee50 <__cxa_atexit@plt+0xb21c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #144] @ bee54 <__cxa_atexit@plt+0xb21c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - mov r6, sl │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - b b8878 <__cxa_atexit@plt+0xabbec> │ │ │ │ - mov r6, sl │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r9, [pc, #136] @ bee58 <__cxa_atexit@plt+0xb21cc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r0, r1, r3, r9} │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r9, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, lr │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ bee48 <__cxa_atexit@plt+0xb21bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #63356 @ 0xf77c │ │ │ │ - movweq fp, #64200 @ 0xfac8 │ │ │ │ - mov fp, r8 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b8914 <__cxa_atexit@plt+0xabc88> │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq b88d8 <__cxa_atexit@plt+0xabc4c> │ │ │ │ - ldr r7, [pc, #176] @ b8958 <__cxa_atexit@plt+0xabccc> │ │ │ │ + ldr r7, [pc, #40] @ bee44 <__cxa_atexit@plt+0xb21b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r0, [pc, #164] @ b895c <__cxa_atexit@plt+0xabcd0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [sl, #4] │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - mov r8, #0 │ │ │ │ - b b78c8 <__cxa_atexit@plt+0xaac3c> │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r6, sl, #12 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #0 │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ + ldr r3, [r4, #-8] │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + mov r6, r2 │ │ │ │ + bx r3 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + movweq r5, #61960 @ 0xf208 │ │ │ │ + rsceq lr, ip, #72, 18 @ 0x120000 │ │ │ │ + rsceq lr, ip, #112, 18 @ 0x1c0000 │ │ │ │ + @ instruction: 0xfffff9d4 │ │ │ │ + sbceq r2, pc, #112, 28 @ 0x700 │ │ │ │ + movweq r5, #62408 @ 0xf3c8 │ │ │ │ + movweq r5, #61788 @ 0xf15c │ │ │ │ + rsceq lr, ip, #0, 18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r6, [pc, #144] @ bef04 <__cxa_atexit@plt+0xb2278> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r0, r6, #1 │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b8934 <__cxa_atexit@plt+0xabca8> │ │ │ │ - ldr r2, [pc, #112] @ b8960 <__cxa_atexit@plt+0xabcd4> │ │ │ │ + bcc beee0 <__cxa_atexit@plt+0xb2254> │ │ │ │ + ldr r2, [pc, #108] @ bef08 <__cxa_atexit@plt+0xb227c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #108] @ b8964 <__cxa_atexit@plt+0xabcd8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r3, [sl, #8] │ │ │ │ - ldr r3, [pc, #96] @ b8968 <__cxa_atexit@plt+0xabcdc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r8, r1, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r7, [pc, #56] @ b8954 <__cxa_atexit@plt+0xabcc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, #16 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ffa6c <__cxa_atexit@plt+0x3f2de0> │ │ │ │ - ldr r7, [pc, #20] @ b8950 <__cxa_atexit@plt+0xabcc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - rsceq r6, sp, #216, 6 @ 0x60000003 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffff01c │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffeafc │ │ │ │ - rsceq r6, sp, #252, 6 @ 0xf0000003 │ │ │ │ - movweq fp, #64320 @ 0xfb40 │ │ │ │ - rsceq r6, sp, #96, 12 @ 0x6000000 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ + ldr r8, [pc, #104] @ bef0c <__cxa_atexit@plt+0xb2280> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #96] @ bef10 <__cxa_atexit@plt+0xb2284> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r9, [pc, #88] @ bef14 <__cxa_atexit@plt+0xb2288> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b b8878 <__cxa_atexit@plt+0xabbec> │ │ │ │ - rsceq r6, sp, #64, 12 @ 0x4000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b89d4 <__cxa_atexit@plt+0xabd48> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r6, [pc, #148] @ b8a4c <__cxa_atexit@plt+0xabdc0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq b8a1c <__cxa_atexit@plt+0xabd90> │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r3 │ │ │ │ - b b8a68 <__cxa_atexit@plt+0xabddc> │ │ │ │ - add r3, r5, #20 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc b8a2c <__cxa_atexit@plt+0xabda0> │ │ │ │ - ldr r5, [pc, #92] @ b8a50 <__cxa_atexit@plt+0xabdc4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #88] @ b8a54 <__cxa_atexit@plt+0xabdc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [sl, #4]! │ │ │ │ - str r8, [sl, #8] │ │ │ │ - ldr r5, [pc, #76] @ b8a58 <__cxa_atexit@plt+0xabdcc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b8a48 <__cxa_atexit@plt+0xabdbc> │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r7, [pc, #48] @ bef18 <__cxa_atexit@plt+0xb228c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #12 │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ + stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ - rsceq r6, sp, #224, 4 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xffffe9f8 │ │ │ │ - rsceq r6, sp, #248, 4 @ 0x8000000f │ │ │ │ - movweq fp, #64060 @ 0xfa3c │ │ │ │ - rsceq r6, sp, #112, 10 @ 0x1c000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r6, [r7, #11] │ │ │ │ - cmp r6, #5 │ │ │ │ - bne b8aac <__cxa_atexit@plt+0xabe20> │ │ │ │ - ldr r3, [pc, #204] @ b8b4c <__cxa_atexit@plt+0xabec0> │ │ │ │ + movweq r5, #61724 @ 0xf11c │ │ │ │ + @ instruction: 0xfffff8e8 │ │ │ │ + sbceq r2, pc, #132, 26 @ 0x2100 │ │ │ │ + movweq r5, #62172 @ 0xf2dc │ │ │ │ + movweq r5, #61552 @ 0xf070 │ │ │ │ + rsceq lr, ip, #124, 16 @ 0x7c0000 │ │ │ │ + rsceq lr, ip, #60, 16 @ 0x3c0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi befc4 <__cxa_atexit@plt+0xb2338> │ │ │ │ + ldr r3, [pc, #188] @ beffc <__cxa_atexit@plt+0xb2370> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r8, [r6, #4]! │ │ │ │ - cmp r0, r3 │ │ │ │ - beq b8af4 <__cxa_atexit@plt+0xabe68> │ │ │ │ - ldr r1, [pc, #180] @ b8b50 <__cxa_atexit@plt+0xabec4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, #5 │ │ │ │ - bl bcf0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b8af4 <__cxa_atexit@plt+0xabe68> │ │ │ │ - add r3, r5, #24 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc b8b2c <__cxa_atexit@plt+0xabea0> │ │ │ │ - ldr r5, [pc, #140] @ b8b58 <__cxa_atexit@plt+0xabecc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #136] @ b8b5c <__cxa_atexit@plt+0xabed0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [sl, #4]! │ │ │ │ - str r8, [sl, #8] │ │ │ │ - ldr r5, [pc, #124] @ b8b60 <__cxa_atexit@plt+0xabed4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r7, [pc, #88] @ b8b54 <__cxa_atexit@plt+0xabec8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq b8b18 <__cxa_atexit@plt+0xabe8c> │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, sl │ │ │ │ + beq befb4 <__cxa_atexit@plt+0xb2328> │ │ │ │ + ldr r0, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc befd4 <__cxa_atexit@plt+0xb2348> │ │ │ │ + ldr lr, [pc, #156] @ bf008 <__cxa_atexit@plt+0xb237c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #152] @ bf00c <__cxa_atexit@plt+0xb2380> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #148] @ bf010 <__cxa_atexit@plt+0xb2384> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #132] @ bf014 <__cxa_atexit@plt+0xb2388> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r0, r1, r7, r9} │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r9, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b b8b70 <__cxa_atexit@plt+0xabee4> │ │ │ │ + mov r8, lr │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, sl │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b8b48 <__cxa_atexit@plt+0xabebc> │ │ │ │ + ldr r7, [pc, #56] @ bf004 <__cxa_atexit@plt+0xb2378> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, sp, #224, 2 @ 0x38 │ │ │ │ - sbceq sl, pc, #-1946157053 @ 0x8c000003 │ │ │ │ - sbceq sl, pc, #469762051 @ 0x1c000003 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xffffe920 │ │ │ │ - rsceq r6, sp, #32, 4 │ │ │ │ - movweq fp, #63844 @ 0xf964 │ │ │ │ - rsceq r6, sp, #104, 8 @ 0x68000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r7, [pc, #36] @ bf000 <__cxa_atexit@plt+0xb2374> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #0 │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ + ldr r3, [r4, #-8] │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + mov r6, r2 │ │ │ │ + bx r3 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + rsceq lr, ip, #136, 14 @ 0x2200000 │ │ │ │ + rsceq lr, ip, #184, 14 @ 0x2e00000 │ │ │ │ + sbceq r2, pc, #188, 24 @ 0xbc00 │ │ │ │ + @ instruction: 0xfffff810 │ │ │ │ + movweq r5, #61968 @ 0xf210 │ │ │ │ + movweq r4, #65436 @ 0xff9c │ │ │ │ + rsceq lr, ip, #68, 14 @ 0x1100000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b8bac <__cxa_atexit@plt+0xabf20> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r6, [pc, #148] @ b8c24 <__cxa_atexit@plt+0xabf98> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq b8bf4 <__cxa_atexit@plt+0xabf68> │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r3 │ │ │ │ - b b8c40 <__cxa_atexit@plt+0xabfb4> │ │ │ │ - add r3, r5, #20 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc b8c04 <__cxa_atexit@plt+0xabf78> │ │ │ │ - ldr r5, [pc, #92] @ b8c28 <__cxa_atexit@plt+0xabf9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #88] @ b8c2c <__cxa_atexit@plt+0xabfa0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [sl, #4]! │ │ │ │ - str r8, [sl, #8] │ │ │ │ - ldr r5, [pc, #76] @ b8c30 <__cxa_atexit@plt+0xabfa4> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc bf090 <__cxa_atexit@plt+0xb2404> │ │ │ │ + ldr r8, [pc, #108] @ bf0b4 <__cxa_atexit@plt+0xb2428> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #104] @ bf0b8 <__cxa_atexit@plt+0xb242c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #100] @ bf0bc <__cxa_atexit@plt+0xb2430> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #84] @ bf0c0 <__cxa_atexit@plt+0xb2434> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r7, [pc, #44] @ bf0c4 <__cxa_atexit@plt+0xb2438> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r5, {r1, r9} │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + sbceq r2, pc, #224, 22 @ 0x38000 │ │ │ │ + @ instruction: 0xfffff734 │ │ │ │ + movweq r5, #61748 @ 0xf134 │ │ │ │ + movweq r4, #65216 @ 0xfec0 │ │ │ │ + rsceq lr, ip, #204, 12 @ 0xcc00000 │ │ │ │ + rsceq lr, ip, #176, 12 @ 0xb000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ bf0f0 <__cxa_atexit@plt+0xb2464> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ + rsceq lr, ip, #156, 12 @ 0x9c00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ bf114 <__cxa_atexit@plt+0xb2488> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + movweq r4, #65112 @ 0xfe58 │ │ │ │ + rsceq lr, ip, #236, 12 @ 0xec00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi bf17c <__cxa_atexit@plt+0xb24f0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq bf174 <__cxa_atexit@plt+0xb24e8> │ │ │ │ + ldr r3, [pc, #56] @ bf184 <__cxa_atexit@plt+0xb24f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ bf188 <__cxa_atexit@plt+0xb24fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ bf18c <__cxa_atexit@plt+0xb2500> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3f3af4 <__cxa_atexit@plt+0x3e6e68> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b8c20 <__cxa_atexit@plt+0xabf94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r6, sp, #8, 2 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xffffe820 │ │ │ │ - rsceq r6, sp, #32, 2 │ │ │ │ - movweq fp, #63588 @ 0xf864 │ │ │ │ - rsceq r6, sp, #152, 6 @ 0x60000002 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #4 │ │ │ │ - bne b8c94 <__cxa_atexit@plt+0xac008> │ │ │ │ - ldr r0, [pc, #200] @ b8d24 <__cxa_atexit@plt+0xac098> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r1, r0 │ │ │ │ - beq b8ca8 <__cxa_atexit@plt+0xac01c> │ │ │ │ - ldrb lr, [r1] │ │ │ │ - ldrb r8, [r1, #1] │ │ │ │ - ldrb r9, [r1, #2] │ │ │ │ - ldrb r0, [r1, #3] │ │ │ │ - orr r9, r9, r0, lsl #8 │ │ │ │ - orr r0, lr, r8, lsl #8 │ │ │ │ - ldr lr, [pc, #152] @ b8d20 <__cxa_atexit@plt+0xac094> │ │ │ │ - orr r0, r0, r9, lsl #16 │ │ │ │ - cmp r0, lr │ │ │ │ - beq b8ca8 <__cxa_atexit@plt+0xac01c> │ │ │ │ - mov r3, #4 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, fp │ │ │ │ - b b9554 <__cxa_atexit@plt+0xac8c8> │ │ │ │ - ldr r0, [pc, #120] @ b8d28 <__cxa_atexit@plt+0xac09c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r7, #4 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ + rsceq lr, ip, #152, 12 @ 0x9800000 │ │ │ │ + movweq r4, #64976 @ 0xfdd0 │ │ │ │ + movweq r4, #65068 @ 0xfe2c │ │ │ │ + rsceq lr, ip, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bf1f8 <__cxa_atexit@plt+0xb256c> │ │ │ │ + ldr r3, [pc, #84] @ bf208 <__cxa_atexit@plt+0xb257c> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ - str r0, [r7, #-12]! │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq b8cf8 <__cxa_atexit@plt+0xac06c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b8d08 <__cxa_atexit@plt+0xac07c> │ │ │ │ - ldr r2, [pc, #80] @ b8d2c <__cxa_atexit@plt+0xac0a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - ldr r7, [r3, #6] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b8d18 <__cxa_atexit@plt+0xac08c> │ │ │ │ - b b8d90 <__cxa_atexit@plt+0xac104> │ │ │ │ - ldr r0, [r3] │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq bf1e8 <__cxa_atexit@plt+0xb255c> │ │ │ │ + ldr r7, [pc, #64] @ bf20c <__cxa_atexit@plt+0xb2580> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b b9554 <__cxa_atexit@plt+0xac8c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ bf210 <__cxa_atexit@plt+0xb2584> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbcc r4, [r0], #-852 @ 0xfffffcac │ │ │ │ - sbceq sl, pc, #-805306368 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - rsceq r6, sp, #156, 4 @ 0xc0000009 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsceq lr, ip, #56, 12 @ 0x3800000 │ │ │ │ + rsceq lr, ip, #12, 12 @ 0xc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b8d6c <__cxa_atexit@plt+0xac0e0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #40] @ b8d80 <__cxa_atexit@plt+0xac0f4> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ bf23c <__cxa_atexit@plt+0xb25b0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b8d78 <__cxa_atexit@plt+0xac0ec> │ │ │ │ - b b8d90 <__cxa_atexit@plt+0xac104> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b b9554 <__cxa_atexit@plt+0xac8c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r6, sp, #72, 4 @ 0x80000004 │ │ │ │ - andeq r0, r0, r9, lsl #3 │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq lr, ip, #224, 10 @ 0x38000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b8de0 <__cxa_atexit@plt+0xac154> │ │ │ │ - ldr r3, [pc, #80] @ b8df4 <__cxa_atexit@plt+0xac168> │ │ │ │ + ldr r3, [pc, #20] @ bf268 <__cxa_atexit@plt+0xb25dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + ldr r9, [pc, #16] @ bf26c <__cxa_atexit@plt+0xb25e0> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq b8dec <__cxa_atexit@plt+0xac160> │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq lr, ip, #188, 10 @ 0x2f000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne b8de0 <__cxa_atexit@plt+0xac154> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #44] @ b8df8 <__cxa_atexit@plt+0xac16c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b8dec <__cxa_atexit@plt+0xac160> │ │ │ │ - b b8e5c <__cxa_atexit@plt+0xac1d0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, fp │ │ │ │ - b b9554 <__cxa_atexit@plt+0xac8c8> │ │ │ │ + bne bf2b4 <__cxa_atexit@plt+0xb2628> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bf2c8 <__cxa_atexit@plt+0xb263c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #56] @ bf2dc <__cxa_atexit@plt+0xb2650> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ bf2d8 <__cxa_atexit@plt+0xb264c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r4, #64640 @ 0xfc80 │ │ │ │ + movweq r4, #64668 @ 0xfc9c │ │ │ │ + rsceq lr, ip, #36, 10 @ 0x9000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi bf344 <__cxa_atexit@plt+0xb26b8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq bf33c <__cxa_atexit@plt+0xb26b0> │ │ │ │ + ldr r3, [pc, #56] @ bf34c <__cxa_atexit@plt+0xb26c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ bf350 <__cxa_atexit@plt+0xb26c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ bf354 <__cxa_atexit@plt+0xb26c8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3f3af4 <__cxa_atexit@plt+0x3e6e68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq r6, sp, #208, 2 @ 0x34 │ │ │ │ - andeq r0, r0, r9, lsl #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, ip, #60, 10 @ 0xf000000 │ │ │ │ + movweq r4, #64520 @ 0xfc08 │ │ │ │ + movweq r4, #64612 @ 0xfc64 │ │ │ │ + rsceq lr, ip, #36, 10 @ 0x9000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bf3c0 <__cxa_atexit@plt+0xb2734> │ │ │ │ + ldr r3, [pc, #84] @ bf3d0 <__cxa_atexit@plt+0xb2744> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq bf3b0 <__cxa_atexit@plt+0xb2724> │ │ │ │ + ldr r7, [pc, #64] @ bf3d4 <__cxa_atexit@plt+0xb2748> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ bf3d8 <__cxa_atexit@plt+0xb274c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsceq lr, ip, #208, 8 @ 0xd0000000 │ │ │ │ + rsceq lr, ip, #164, 8 @ 0xa4000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b8e38 <__cxa_atexit@plt+0xac1ac> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #40] @ b8e4c <__cxa_atexit@plt+0xac1c0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ bf404 <__cxa_atexit@plt+0xb2778> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b8e44 <__cxa_atexit@plt+0xac1b8> │ │ │ │ - b b8e5c <__cxa_atexit@plt+0xac1d0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, fp │ │ │ │ - b b9554 <__cxa_atexit@plt+0xac8c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r6, sp, #124, 2 │ │ │ │ - andeq r0, r0, sl, lsl #6 │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq lr, ip, #120, 8 @ 0x78000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b8e88 <__cxa_atexit@plt+0xac1fc> │ │ │ │ - ldr r3, [pc, #72] @ b8eb8 <__cxa_atexit@plt+0xac22c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq b8eb0 <__cxa_atexit@plt+0xac224> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b8e94 <__cxa_atexit@plt+0xac208> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, fp │ │ │ │ - b b9554 <__cxa_atexit@plt+0xac8c8> │ │ │ │ - ldr r3, [pc, #32] @ b8ebc <__cxa_atexit@plt+0xac230> │ │ │ │ + ldr r3, [pc, #20] @ bf430 <__cxa_atexit@plt+0xb27a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r9, [pc, #16] @ bf434 <__cxa_atexit@plt+0xb27a8> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b8eb0 <__cxa_atexit@plt+0xac224> │ │ │ │ - b b8f18 <__cxa_atexit@plt+0xac28c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq r6, sp, #12, 2 │ │ │ │ - andeq r0, r0, sl, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq lr, ip, #84, 8 @ 0x54000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne b8ee4 <__cxa_atexit@plt+0xac258> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, fp │ │ │ │ - b b9554 <__cxa_atexit@plt+0xac8c8> │ │ │ │ - ldr r3, [pc, #28] @ b8f08 <__cxa_atexit@plt+0xac27c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b8f00 <__cxa_atexit@plt+0xac274> │ │ │ │ - b b8f18 <__cxa_atexit@plt+0xac28c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r6, sp, #160 @ 0xa0 │ │ │ │ - andeq r0, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b9040 <__cxa_atexit@plt+0xac3b4> │ │ │ │ - ldr lr, [pc, #300] @ b9060 <__cxa_atexit@plt+0xac3d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [pc, #284] @ b9064 <__cxa_atexit@plt+0xac3d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - add r7, r0, r8 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r2, r3, #52 @ 0x34 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b904c <__cxa_atexit@plt+0xac3c0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b8fec <__cxa_atexit@plt+0xac360> │ │ │ │ - ldr r6, [pc, #236] @ b9068 <__cxa_atexit@plt+0xac3dc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r0, [pc, #232] @ b906c <__cxa_atexit@plt+0xac3e0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #228] @ b9070 <__cxa_atexit@plt+0xac3e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r2, #6 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r6, [r5] │ │ │ │ - ldrb r6, [r8] │ │ │ │ - str r0, [r3, #32]! │ │ │ │ - ldr r0, [pc, #204] @ b9074 <__cxa_atexit@plt+0xac3e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - strb r6, [r3, #8] │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ + bne bf47c <__cxa_atexit@plt+0xb27f0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bf490 <__cxa_atexit@plt+0xb2804> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #56] @ bf4a4 <__cxa_atexit@plt+0xb2818> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - str lr, [r6, #-16]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r3, r6} │ │ │ │ - ldr r7, [pc, #176] @ b9078 <__cxa_atexit@plt+0xac3ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b902c <__cxa_atexit@plt+0xac3a0> │ │ │ │ - ldr r6, [pc, #164] @ b907c <__cxa_atexit@plt+0xac3f0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r7, [pc, #140] @ b9080 <__cxa_atexit@plt+0xac3f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #136] @ b9084 <__cxa_atexit@plt+0xac3f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - str r8, [r5, #28] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #120] @ b9088 <__cxa_atexit@plt+0xac3fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b9038 <__cxa_atexit@plt+0xac3ac> │ │ │ │ - ldr r3, [pc, #108] @ b908c <__cxa_atexit@plt+0xac400> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #28] @ bf4a0 <__cxa_atexit@plt+0xb2814> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff3e8 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - @ instruction: 0xfffff31c │ │ │ │ - @ instruction: 0xfffff234 │ │ │ │ - movweq sl, #65428 @ 0xff94 │ │ │ │ - movweq fp, #62880 @ 0xf5a0 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - movweq sl, #65444 @ 0xffa4 │ │ │ │ - movweq fp, #62808 @ 0xf558 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - rsceq r5, sp, #28, 30 @ 0x70 │ │ │ │ - andeq r0, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ b90dc <__cxa_atexit@plt+0xac450> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #28] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #40] @ b90e0 <__cxa_atexit@plt+0xac454> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b90d4 <__cxa_atexit@plt+0xac448> │ │ │ │ - ldr r3, [pc, #28] @ b90e4 <__cxa_atexit@plt+0xac458> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r4, #64184 @ 0xfab8 │ │ │ │ + movweq r4, #64212 @ 0xfad4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bf500 <__cxa_atexit@plt+0xb2874> │ │ │ │ + ldr r3, [pc, #72] @ bf518 <__cxa_atexit@plt+0xb288c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #68] @ bf51c <__cxa_atexit@plt+0xb2890> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #60] @ bf520 <__cxa_atexit@plt+0xb2894> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmib r7, {r1, r3} │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - movweq fp, #62640 @ 0xf4b0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r5, sp, #180, 28 @ 0xb40 │ │ │ │ - andeq r0, r0, sl, asr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ b910c <__cxa_atexit@plt+0xac480> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r5, sp, #140, 28 @ 0x8c0 │ │ │ │ - andeq r0, r0, sl, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r6, [pc, #196] @ b91f0 <__cxa_atexit@plt+0xac564> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r3, #7] │ │ │ │ - str r6, [r5] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq b9180 <__cxa_atexit@plt+0xac4f4> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b918c <__cxa_atexit@plt+0xac500> │ │ │ │ - ldr r7, [pc, #164] @ b91f8 <__cxa_atexit@plt+0xac56c> │ │ │ │ + ldr r7, [pc, #28] @ bf524 <__cxa_atexit@plt+0xb2898> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #156] @ b91fc <__cxa_atexit@plt+0xac570> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b9180 <__cxa_atexit@plt+0xac4f4> │ │ │ │ - ldr r6, [pc, #156] @ b920c <__cxa_atexit@plt+0xac580> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, sl │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, sl │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - add r3, r5, #44 @ 0x2c │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc b91d4 <__cxa_atexit@plt+0xac548> │ │ │ │ - ldr r5, [pc, #84] @ b9200 <__cxa_atexit@plt+0xac574> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #80] @ b9204 <__cxa_atexit@plt+0xac578> │ │ │ │ + rsceq lr, ip, #208, 6 @ 0x40000003 │ │ │ │ + movweq r5, #61476 @ 0xf024 │ │ │ │ + movweq r5, #61468 @ 0xf01c │ │ │ │ + rsceq lr, ip, #184, 6 @ 0xe0000002 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bf574 <__cxa_atexit@plt+0xb28e8> │ │ │ │ + ldr r2, [pc, #60] @ bf58c <__cxa_atexit@plt+0xb2900> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [sl, #4]! │ │ │ │ - str r8, [sl, #8] │ │ │ │ - ldr r5, [pc, #68] @ b9208 <__cxa_atexit@plt+0xac57c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ + ldr r1, [pc, #56] @ bf590 <__cxa_atexit@plt+0xb2904> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #52] @ bf594 <__cxa_atexit@plt+0xb2908> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r8} │ │ │ │ + sub sl, r6, #3 │ │ │ │ add r8, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r7, [pc, #24] @ b91f4 <__cxa_atexit@plt+0xac568> │ │ │ │ + add r9, r1, #1 │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ + ldr r7, [pc, #28] @ bf598 <__cxa_atexit@plt+0xb290c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #12 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - rsceq r5, sp, #56, 22 @ 0xe000 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - movweq fp, #62476 @ 0xf40c │ │ │ │ - @ instruction: 0xffffe240 │ │ │ │ - rsceq r5, sp, #64, 22 @ 0x10000 │ │ │ │ - movweq fp, #62084 @ 0xf284 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - rsceq r5, sp, #140, 26 @ 0x2300 │ │ │ │ - andeq r0, r0, sl, asr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b9264 <__cxa_atexit@plt+0xac5d8> │ │ │ │ - ldr r7, [pc, #164] @ b92d8 <__cxa_atexit@plt+0xac64c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #156] @ b92dc <__cxa_atexit@plt+0xac650> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b92ac <__cxa_atexit@plt+0xac620> │ │ │ │ - ldr r6, [pc, #144] @ b92e0 <__cxa_atexit@plt+0xac654> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, sl │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - add r3, r5, #44 @ 0x2c │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc b92b8 <__cxa_atexit@plt+0xac62c> │ │ │ │ - ldr r5, [pc, #96] @ b92e4 <__cxa_atexit@plt+0xac658> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #92] @ b92e8 <__cxa_atexit@plt+0xac65c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [sl, #4]! │ │ │ │ - str r8, [sl, #8] │ │ │ │ - ldr r5, [pc, #80] @ b92ec <__cxa_atexit@plt+0xac660> │ │ │ │ + rsceq sp, ip, #236, 24 @ 0xec00 │ │ │ │ + rsceq lr, ip, #72, 6 @ 0x20000001 │ │ │ │ + movweq r5, #61496 @ 0xf038 │ │ │ │ + rsceq lr, ip, #96, 6 @ 0x80000001 │ │ │ │ + rsceq lr, ip, #104, 4 @ 0x80000006 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi bf600 <__cxa_atexit@plt+0xb2974> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq bf5f8 <__cxa_atexit@plt+0xb296c> │ │ │ │ + ldr r3, [pc, #56] @ bf608 <__cxa_atexit@plt+0xb297c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ bf60c <__cxa_atexit@plt+0xb2980> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ bf610 <__cxa_atexit@plt+0xb2984> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3f3af4 <__cxa_atexit@plt+0x3e6e68> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b92d4 <__cxa_atexit@plt+0xac648> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + rsceq lr, ip, #64, 6 │ │ │ │ + movweq r4, #63820 @ 0xf94c │ │ │ │ + movweq r4, #63912 @ 0xf9a8 │ │ │ │ + rsceq lr, ip, #40, 6 @ 0xa0000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bf67c <__cxa_atexit@plt+0xb29f0> │ │ │ │ + ldr r3, [pc, #84] @ bf68c <__cxa_atexit@plt+0xb2a00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq bf66c <__cxa_atexit@plt+0xb29e0> │ │ │ │ + ldr r7, [pc, #64] @ bf690 <__cxa_atexit@plt+0xb2a04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ bf694 <__cxa_atexit@plt+0xb2a08> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, sp, #84, 20 @ 0x54000 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - movweq fp, #62252 @ 0xf32c │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffe168 │ │ │ │ - rsceq r5, sp, #104, 20 @ 0x68000 │ │ │ │ - movweq fp, #61868 @ 0xf1ac │ │ │ │ - rsceq r5, sp, #156, 24 @ 0x9c00 │ │ │ │ - andeq r0, r0, sl, asr #15 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsceq lr, ip, #212, 4 @ 0x4000000d │ │ │ │ + rsceq lr, ip, #168, 4 @ 0x8000000a │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ b9314 <__cxa_atexit@plt+0xac688> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ bf6c0 <__cxa_atexit@plt+0xb2a34> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r5, sp, #116, 24 @ 0x7400 │ │ │ │ - andeq r0, r0, sl, asr #31 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 3f354c <__cxa_atexit@plt+0x3e68c0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq lr, ip, #124, 4 @ 0xc0000007 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ b9354 <__cxa_atexit@plt+0xac6c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b934c <__cxa_atexit@plt+0xac6c0> │ │ │ │ - b b9364 <__cxa_atexit@plt+0xac6d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #20] @ bf6ec <__cxa_atexit@plt+0xb2a60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ bf6f0 <__cxa_atexit@plt+0xb2a64> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3554 <__cxa_atexit@plt+0x3e68c8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq lr, ip, #88, 4 @ 0x80000005 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bf738 <__cxa_atexit@plt+0xb2aac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bf74c <__cxa_atexit@plt+0xb2ac0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #56] @ bf760 <__cxa_atexit@plt+0xb2ad4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r5, sp, #52, 24 @ 0x3400 │ │ │ │ - andeq r0, r0, sl, asr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b939c <__cxa_atexit@plt+0xac710> │ │ │ │ - ldr r6, [pc, #144] @ b940c <__cxa_atexit@plt+0xac780> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r5] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b93e4 <__cxa_atexit@plt+0xac758> │ │ │ │ - mov r6, sl │ │ │ │ - b b9428 <__cxa_atexit@plt+0xac79c> │ │ │ │ - mov r6, r5 │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - ldr r8, [r6, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #28] @ bf75c <__cxa_atexit@plt+0xb2ad0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r4, #63484 @ 0xf7fc │ │ │ │ + movweq r4, #63512 @ 0xf818 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc b93f0 <__cxa_atexit@plt+0xac764> │ │ │ │ - ldr r3, [pc, #80] @ b9410 <__cxa_atexit@plt+0xac784> │ │ │ │ + bcc bf7bc <__cxa_atexit@plt+0xb2b30> │ │ │ │ + ldr r3, [pc, #72] @ bf7d4 <__cxa_atexit@plt+0xb2b48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ b9414 <__cxa_atexit@plt+0xac788> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #64] @ b9418 <__cxa_atexit@plt+0xac78c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, sl │ │ │ │ + ldr r2, [pc, #68] @ bf7d8 <__cxa_atexit@plt+0xb2b4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #60] @ bf7dc <__cxa_atexit@plt+0xb2b50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmib r7, {r1, r3} │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b9408 <__cxa_atexit@plt+0xac77c> │ │ │ │ + ldr r7, [pc, #28] @ bf7e0 <__cxa_atexit@plt+0xb2b54> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r5, sp, #28, 18 @ 0x70000 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xffffe02c │ │ │ │ - rsceq r5, sp, #44, 18 @ 0xb0000 │ │ │ │ - movweq fp, #61552 @ 0xf070 │ │ │ │ - rsceq r5, sp, #112, 22 @ 0x1c000 │ │ │ │ - andeq r0, r0, sl, asr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b9480 <__cxa_atexit@plt+0xac7f4> │ │ │ │ - add r3, r5, #44 @ 0x2c │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc b9510 <__cxa_atexit@plt+0xac884> │ │ │ │ - ldr r5, [pc, #236] @ b9544 <__cxa_atexit@plt+0xac8b8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #232] @ b9548 <__cxa_atexit@plt+0xac8bc> │ │ │ │ + rsceq lr, ip, #212, 2 @ 0x35 │ │ │ │ + movweq r4, #64872 @ 0xfd68 │ │ │ │ + movweq r4, #64864 @ 0xfd60 │ │ │ │ + rsceq lr, ip, #188, 2 @ 0x2f │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bf830 <__cxa_atexit@plt+0xb2ba4> │ │ │ │ + ldr r2, [pc, #60] @ bf848 <__cxa_atexit@plt+0xb2bbc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [sl, #4]! │ │ │ │ - str r8, [sl, #8] │ │ │ │ - ldr r5, [pc, #220] @ b954c <__cxa_atexit@plt+0xac8c0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ + ldr r1, [pc, #56] @ bf84c <__cxa_atexit@plt+0xb2bc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #52] @ bf850 <__cxa_atexit@plt+0xb2bc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r8, r9} │ │ │ │ + sub sl, r6, #7 │ │ │ │ add r8, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b952c <__cxa_atexit@plt+0xac8a0> │ │ │ │ - ldr r2, [pc, #160] @ b9538 <__cxa_atexit@plt+0xac8ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - mov r3, sl │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r0, r1 │ │ │ │ - ldr r2, [r0, #4]! │ │ │ │ - mov r7, #0 │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - ldrex r7, [r0] │ │ │ │ - strex r7, r3, [r0] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne b94c4 <__cxa_atexit@plt+0xac838> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #92] @ b953c <__cxa_atexit@plt+0xac8b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne b94f0 <__cxa_atexit@plt+0xac864> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #72] @ b9540 <__cxa_atexit@plt+0xac8b4> │ │ │ │ + add r9, r1, #1 │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ + ldr r7, [pc, #28] @ bf854 <__cxa_atexit@plt+0xb2bc8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - str r7, [sl, #16]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - mov r7, sl │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ b9550 <__cxa_atexit@plt+0xac8c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #12 │ │ │ │ + rsceq sp, ip, #248, 18 @ 0x3e0000 │ │ │ │ + rsceq lr, ip, #76, 2 │ │ │ │ + movweq r4, #64896 @ 0xfd80 │ │ │ │ + rsceq lr, ip, #100, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bf888 <__cxa_atexit@plt+0xb2bfc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ bf890 <__cxa_atexit@plt+0xb2c04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 191d284 <__cxa_atexit@plt+0x19105f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + movweq r4, #63152 @ 0xf6b0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bf8c4 <__cxa_atexit@plt+0xb2c38> │ │ │ │ + ldr r3, [pc, #24] @ bf8d0 <__cxa_atexit@plt+0xb2c44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bf908 <__cxa_atexit@plt+0xb2c7c> │ │ │ │ + ldr r2, [pc, #28] @ bf914 <__cxa_atexit@plt+0xb2c88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xffffef2c │ │ │ │ - movweq sl, #64300 @ 0xfb2c │ │ │ │ - @ instruction: 0xfffff034 │ │ │ │ - @ instruction: 0xffffdf94 │ │ │ │ - rsceq r5, sp, #148, 16 @ 0x940000 │ │ │ │ - movweq sl, #65496 @ 0xffd8 │ │ │ │ - rsceq r5, sp, #252, 14 @ 0x3f00000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r4, #63232 @ 0xf700 │ │ │ │ + rsceq lr, ip, #140 @ 0x8c │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bf96c <__cxa_atexit@plt+0xb2ce0> │ │ │ │ + ldr r3, [pc, #56] @ bf974 <__cxa_atexit@plt+0xb2ce8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bf960 <__cxa_atexit@plt+0xb2cd4> │ │ │ │ + mov r7, r8 │ │ │ │ + b bf984 <__cxa_atexit@plt+0xb2cf8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq lr, ip, #48 @ 0x30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r7, #4 │ │ │ │ - bne b95a4 <__cxa_atexit@plt+0xac918> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [pc, #172] @ b9620 <__cxa_atexit@plt+0xac994> │ │ │ │ - add r1, pc, r1 │ │ │ │ - cmp r2, r1 │ │ │ │ - beq b95b4 <__cxa_atexit@plt+0xac928> │ │ │ │ - ldrb lr, [r2] │ │ │ │ - ldrb r0, [r2, #1] │ │ │ │ - ldrb r1, [r2, #2] │ │ │ │ - ldrb r2, [r2, #3] │ │ │ │ - orr r1, r1, r2, lsl #8 │ │ │ │ - orr r2, lr, r0, lsl #8 │ │ │ │ - ldr r0, [pc, #128] @ b961c <__cxa_atexit@plt+0xac990> │ │ │ │ - orr r2, r2, r1, lsl #16 │ │ │ │ - cmp r2, r0 │ │ │ │ - beq b95b4 <__cxa_atexit@plt+0xac928> │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, r8 │ │ │ │ - b b9c34 <__cxa_atexit@plt+0xacfa8> │ │ │ │ - ldr r2, [pc, #104] @ b9624 <__cxa_atexit@plt+0xac998> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b9600 <__cxa_atexit@plt+0xac974> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne b9610 <__cxa_atexit@plt+0xac984> │ │ │ │ - ldr r2, [pc, #76] @ b9628 <__cxa_atexit@plt+0xac99c> │ │ │ │ + bne bf9b4 <__cxa_atexit@plt+0xb2d28> │ │ │ │ + ldr r2, [pc, #56] @ bf9d8 <__cxa_atexit@plt+0xb2d4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq b9600 <__cxa_atexit@plt+0xac974> │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, r8 │ │ │ │ - b b9684 <__cxa_atexit@plt+0xac9f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, r8 │ │ │ │ - b b9c34 <__cxa_atexit@plt+0xacfa8> │ │ │ │ - @ instruction: 0x36504354 │ │ │ │ - sbceq r9, pc, #16384000 @ 0xfa0000 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq r5, sp, #144, 18 @ 0x240000 │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b9668 <__cxa_atexit@plt+0xac9dc> │ │ │ │ - ldr r3, [pc, #40] @ b9674 <__cxa_atexit@plt+0xac9e8> │ │ │ │ + beq bf9cc <__cxa_atexit@plt+0xb2d40> │ │ │ │ + b bf9e8 <__cxa_atexit@plt+0xb2d5c> │ │ │ │ + ldr r3, [pc, #24] @ bf9d4 <__cxa_atexit@plt+0xb2d48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq b966c <__cxa_atexit@plt+0xac9e0> │ │ │ │ - b b9684 <__cxa_atexit@plt+0xac9f8> │ │ │ │ - b b9c34 <__cxa_atexit@plt+0xacfa8> │ │ │ │ + beq bf9cc <__cxa_atexit@plt+0xb2d40> │ │ │ │ + b bfb48 <__cxa_atexit@plt+0xb2ebc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r5, sp, #68, 18 @ 0x110000 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq sp, ip, #204, 30 @ 0x330 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne b96d4 <__cxa_atexit@plt+0xaca48> │ │ │ │ - ldr r3, [pc, #72] @ b96e0 <__cxa_atexit@plt+0xaca54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq b96d8 <__cxa_atexit@plt+0xaca4c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b96d4 <__cxa_atexit@plt+0xaca48> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ + bne bfa6c <__cxa_atexit@plt+0xb2de0> │ │ │ │ + ldr r7, [pc, #284] @ bfb18 <__cxa_atexit@plt+0xb2e8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq bfabc <__cxa_atexit@plt+0xb2e30> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne bfac8 <__cxa_atexit@plt+0xb2e3c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc bfb00 <__cxa_atexit@plt+0xb2e74> │ │ │ │ + ldr lr, [pc, #256] @ bfb30 <__cxa_atexit@plt+0xb2ea4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #252] @ bfb34 <__cxa_atexit@plt+0xb2ea8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #36] @ b96e4 <__cxa_atexit@plt+0xaca58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b96d8 <__cxa_atexit@plt+0xaca4c> │ │ │ │ - b b9740 <__cxa_atexit@plt+0xacab4> │ │ │ │ - b b9c34 <__cxa_atexit@plt+0xacfa8> │ │ │ │ + ldr r8, [pc, #240] @ bfb38 <__cxa_atexit@plt+0xb2eac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + add r8, r8, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + add r3, r5, #24 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r5, r2 │ │ │ │ + bcc bfae0 <__cxa_atexit@plt+0xb2e54> │ │ │ │ + ldr r5, [pc, #140] @ bfb1c <__cxa_atexit@plt+0xb2e90> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #136] @ bfb20 <__cxa_atexit@plt+0xb2e94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #132] @ bfb24 <__cxa_atexit@plt+0xb2e98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r8, r9} │ │ │ │ + sub sl, r2, #7 │ │ │ │ + add r8, r5, #2 │ │ │ │ + add r9, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r5, sp, #212, 16 @ 0xd40000 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + ldr r7, [pc, #88] @ bfb28 <__cxa_atexit@plt+0xb2e9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r0, [pc, #80] @ bfb2c <__cxa_atexit@plt+0xb2ea0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ bfb14 <__cxa_atexit@plt+0xb2e88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq sp, ip, #180, 28 @ 0xb40 │ │ │ │ + andeq r0, r0, r4, lsr #5 │ │ │ │ + rsceq sp, ip, #116, 14 @ 0x1d00000 │ │ │ │ + rsceq sp, ip, #200, 28 @ 0xc80 │ │ │ │ + movweq r4, #64252 @ 0xfafc │ │ │ │ + rsceq sp, ip, #236, 12 @ 0xec00000 │ │ │ │ + rsceq sp, ip, #224, 12 @ 0xe000000 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + andeq r0, r0, ip, lsl #6 │ │ │ │ + rsceq sp, ip, #96, 14 @ 0x1800000 │ │ │ │ + rsceq sp, ip, #108, 28 @ 0x6c0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne b9724 <__cxa_atexit@plt+0xaca98> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ + bne bfbcc <__cxa_atexit@plt+0xb2f40> │ │ │ │ + ldr r7, [pc, #280] @ bfc74 <__cxa_atexit@plt+0xb2fe8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq bfc18 <__cxa_atexit@plt+0xb2f8c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne bfc24 <__cxa_atexit@plt+0xb2f98> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc bfc5c <__cxa_atexit@plt+0xb2fd0> │ │ │ │ + ldr lr, [pc, #252] @ bfc8c <__cxa_atexit@plt+0xb3000> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #248] @ bfc90 <__cxa_atexit@plt+0xb3004> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #32] @ b9730 <__cxa_atexit@plt+0xacaa4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b9728 <__cxa_atexit@plt+0xaca9c> │ │ │ │ - b b9740 <__cxa_atexit@plt+0xacab4> │ │ │ │ - b b9c34 <__cxa_atexit@plt+0xacfa8> │ │ │ │ + ldr r8, [pc, #236] @ bfc94 <__cxa_atexit@plt+0xb3008> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + add r8, r8, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + add r3, r5, #20 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r5, r2 │ │ │ │ + bcc bfc3c <__cxa_atexit@plt+0xb2fb0> │ │ │ │ + ldr r5, [pc, #140] @ bfc78 <__cxa_atexit@plt+0xb2fec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #136] @ bfc7c <__cxa_atexit@plt+0xb2ff0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #132] @ bfc80 <__cxa_atexit@plt+0xb2ff4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r8} │ │ │ │ + sub sl, r2, #3 │ │ │ │ + add r8, r5, #2 │ │ │ │ + add r9, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r5, sp, #136, 16 @ 0x880000 │ │ │ │ - andeq r0, r0, r9, lsl #3 │ │ │ │ + ldr r7, [pc, #88] @ bfc84 <__cxa_atexit@plt+0xb2ff8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #80] @ bfc88 <__cxa_atexit@plt+0xb2ffc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ bfc70 <__cxa_atexit@plt+0xb2fe4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq sp, ip, #152, 24 @ 0x9800 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + rsceq sp, ip, #80, 12 @ 0x5000000 │ │ │ │ + rsceq sp, ip, #172, 24 @ 0xac00 │ │ │ │ + movweq r4, #63900 @ 0xf99c │ │ │ │ + rsceq sp, ip, #144, 10 @ 0x24000000 │ │ │ │ + rsceq sp, ip, #132, 10 @ 0x21000000 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + rsceq sp, ip, #0, 12 │ │ │ │ + rsceq sp, ip, #16, 26 @ 0x400 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne b976c <__cxa_atexit@plt+0xacae0> │ │ │ │ - ldr r3, [pc, #68] @ b9798 <__cxa_atexit@plt+0xacb0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bne bfd00 <__cxa_atexit@plt+0xb3074> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bfd18 <__cxa_atexit@plt+0xb308c> │ │ │ │ + ldr r2, [pc, #104] @ bfd30 <__cxa_atexit@plt+0xb30a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #100] @ bfd34 <__cxa_atexit@plt+0xb30a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq b9790 <__cxa_atexit@plt+0xacb04> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b9774 <__cxa_atexit@plt+0xacae8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - b b9c34 <__cxa_atexit@plt+0xacfa8> │ │ │ │ - ldr r3, [pc, #32] @ b979c <__cxa_atexit@plt+0xacb10> │ │ │ │ + ldr lr, [pc, #88] @ bfd38 <__cxa_atexit@plt+0xb30ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + ldr r7, [pc, #32] @ bfd28 <__cxa_atexit@plt+0xb309c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #24] @ bfd2c <__cxa_atexit@plt+0xb30a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq sp, ip, #180, 8 @ 0xb4000000 │ │ │ │ + rsceq sp, ip, #168, 8 @ 0xa8000000 │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + rsceq sp, ip, #200, 8 @ 0xc8000000 │ │ │ │ + rsceq sp, ip, #108, 24 @ 0x6c00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ bfd68 <__cxa_atexit@plt+0xb30dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b9790 <__cxa_atexit@plt+0xacb04> │ │ │ │ - b b97f4 <__cxa_atexit@plt+0xacb68> │ │ │ │ + beq bfd60 <__cxa_atexit@plt+0xb30d4> │ │ │ │ + b bfd78 <__cxa_atexit@plt+0xb30ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq r5, sp, #28, 16 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r9, lsl #3 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq sp, ip, #60, 24 @ 0x3c00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne b97c0 <__cxa_atexit@plt+0xacb34> │ │ │ │ - add r5, r5, #4 │ │ │ │ - b b9c34 <__cxa_atexit@plt+0xacfa8> │ │ │ │ - ldr r3, [pc, #28] @ b97e4 <__cxa_atexit@plt+0xacb58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ + bne bfd90 <__cxa_atexit@plt+0xb3104> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bfdec <__cxa_atexit@plt+0xb3160> │ │ │ │ + ldr lr, [pc, #76] @ bfdf8 <__cxa_atexit@plt+0xb316c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #72] @ bfdfc <__cxa_atexit@plt+0xb3170> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r0, [r0, #1] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r0, [r5] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq b97dc <__cxa_atexit@plt+0xacb50> │ │ │ │ - b b97f4 <__cxa_atexit@plt+0xacb68> │ │ │ │ + beq bfde4 <__cxa_atexit@plt+0xb3158> │ │ │ │ + b bf984 <__cxa_atexit@plt+0xb2cf8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r5, sp, #212, 14 @ 0x3500000 │ │ │ │ - andeq r0, r0, r9, asr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + movweq r4, #61816 @ 0xf178 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bfe7c <__cxa_atexit@plt+0xb31f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r2, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b991c <__cxa_atexit@plt+0xacc90> │ │ │ │ - ldr lr, [pc, #300] @ b993c <__cxa_atexit@plt+0xaccb0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [pc, #284] @ b9940 <__cxa_atexit@plt+0xaccb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - add r7, r0, r8 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r2, r3, #52 @ 0x34 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b9928 <__cxa_atexit@plt+0xacc9c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b98c8 <__cxa_atexit@plt+0xacc3c> │ │ │ │ - ldr r6, [pc, #236] @ b9944 <__cxa_atexit@plt+0xaccb8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r0, [pc, #232] @ b9948 <__cxa_atexit@plt+0xaccbc> │ │ │ │ + bcc bfe84 <__cxa_atexit@plt+0xb31f8> │ │ │ │ + ldr r1, [pc, #108] @ bfea0 <__cxa_atexit@plt+0xb3214> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ bfea4 <__cxa_atexit@plt+0xb3218> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #228] @ b994c <__cxa_atexit@plt+0xaccc0> │ │ │ │ + ldr lr, [pc, #100] @ bfea8 <__cxa_atexit@plt+0xb321c> │ │ │ │ add lr, pc, lr │ │ │ │ - sub r1, r2, #6 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r6, [r5] │ │ │ │ - ldrb r6, [r8] │ │ │ │ - str r0, [r3, #32]! │ │ │ │ - ldr r0, [pc, #204] @ b9950 <__cxa_atexit@plt+0xaccc4> │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + ldr r0, [pc, #88] @ bfeac <__cxa_atexit@plt+0xb3220> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - strb r6, [r3, #8] │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - mov r6, r3 │ │ │ │ - str lr, [r6, #-16]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r3, r6} │ │ │ │ - ldr r7, [pc, #176] @ b9954 <__cxa_atexit@plt+0xaccc8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b9908 <__cxa_atexit@plt+0xacc7c> │ │ │ │ - ldr r6, [pc, #164] @ b9958 <__cxa_atexit@plt+0xacccc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r6, [r5] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str r2, [r2, #16] │ │ │ │ + str r0, [r2, #20] │ │ │ │ + str r8, [r2, #24] │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub sl, r6, #10 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ mov r6, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r7, [pc, #140] @ b995c <__cxa_atexit@plt+0xaccd0> │ │ │ │ + b bfe8c <__cxa_atexit@plt+0xb3200> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bfe9c <__cxa_atexit@plt+0xb3210> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #136] @ b9960 <__cxa_atexit@plt+0xaccd4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #120] @ b9964 <__cxa_atexit@plt+0xaccd8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b9914 <__cxa_atexit@plt+0xacc88> │ │ │ │ - ldr r3, [pc, #108] @ b9968 <__cxa_atexit@plt+0xaccdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + rsceq sp, ip, #68, 22 @ 0x11000 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffffa20 │ │ │ │ + rsceq sp, ip, #240, 4 │ │ │ │ + movweq r4, #61676 @ 0xf0ec │ │ │ │ + rsceq sp, ip, #16, 22 @ 0x4000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bff44 <__cxa_atexit@plt+0xb32b8> │ │ │ │ + ldr r2, [pc, #120] @ bff50 <__cxa_atexit@plt+0xb32c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #116] @ bff54 <__cxa_atexit@plt+0xb32c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #112] @ bff58 <__cxa_atexit@plt+0xb32cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r1, r6, #37 @ 0x25 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r1, [pc, #92] @ bff5c <__cxa_atexit@plt+0xb32d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + ldr r9, [pc, #84] @ bff60 <__cxa_atexit@plt+0xb32d4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r2, [pc, #76] @ bff64 <__cxa_atexit@plt+0xb32d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + add r8, lr, #2 │ │ │ │ + b 3f36e4 <__cxa_atexit@plt+0x3e6a58> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffa44 │ │ │ │ + rsceq sp, ip, #184, 4 @ 0x8000000b │ │ │ │ + movweq r4, #62764 @ 0xf52c │ │ │ │ + movweq r4, #61472 @ 0xf020 │ │ │ │ + movweq r4, #62584 @ 0xf478 │ │ │ │ + rsceq sp, ip, #64, 20 @ 0x40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bffd0 <__cxa_atexit@plt+0xb3344> │ │ │ │ + str r9, [r5, #4] │ │ │ │ + ldr r3, [pc, #84] @ bffe8 <__cxa_atexit@plt+0xb335c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r2, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r1, [pc, #64] @ bffec <__cxa_atexit@plt+0xb3360> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + tst r2, #3 │ │ │ │ + beq bffc4 <__cxa_atexit@plt+0xb3338> │ │ │ │ + mov r7, r2 │ │ │ │ + b bf984 <__cxa_atexit@plt+0xb2cf8> │ │ │ │ + ldr r0, [r3, #1]! │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ bfff0 <__cxa_atexit@plt+0xb3364> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe60c │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - @ instruction: 0xffffe540 │ │ │ │ - @ instruction: 0xffffe458 │ │ │ │ - movweq sl, #63160 @ 0xf6b8 │ │ │ │ - movweq sl, #64716 @ 0xfccc │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - movweq sl, #63176 @ 0xf6c8 │ │ │ │ - movweq sl, #64644 @ 0xfc84 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - rsceq r5, sp, #80, 12 @ 0x5000000 │ │ │ │ - andeq r0, r0, r9, asr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ b99b8 <__cxa_atexit@plt+0xacd2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #40] @ b99bc <__cxa_atexit@plt+0xacd30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + movweq r3, #65532 @ 0xfffc │ │ │ │ + @ instruction: 0xfffff9d4 │ │ │ │ + movweq r3, #65464 @ 0xffb8 │ │ │ │ + rsceq sp, ip, #56, 8 @ 0x38000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c005c <__cxa_atexit@plt+0xb33d0> │ │ │ │ + ldr r2, [pc, #80] @ c0068 <__cxa_atexit@plt+0xb33dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [pc, #64] @ c006c <__cxa_atexit@plt+0xb33e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq b99b0 <__cxa_atexit@plt+0xacd24> │ │ │ │ - ldr r3, [pc, #28] @ b99c0 <__cxa_atexit@plt+0xacd34> │ │ │ │ + beq c0054 <__cxa_atexit@plt+0xb33c8> │ │ │ │ + ldr r3, [pc, #40] @ c0070 <__cxa_atexit@plt+0xb33e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - movweq sl, #64476 @ 0xfbdc │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r5, sp, #72, 6 @ 0x20000001 │ │ │ │ - andeq r0, r0, r9, asr #7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + movweq r3, #65276 @ 0xfefc │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq sp, ip, #184, 6 @ 0xe0000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ b99e8 <__cxa_atexit@plt+0xacd5c> │ │ │ │ + ldr r3, [pc, #12] @ c0094 <__cxa_atexit@plt+0xb3408> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r5, sp, #32, 6 @ 0x80000000 │ │ │ │ - andeq r0, r0, r9, asr #15 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3674 <__cxa_atexit@plt+0x3e69e8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq sp, ip, #148, 6 @ 0x50000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ b9a28 <__cxa_atexit@plt+0xacd9c> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r2, [pc, #56] @ c00e8 <__cxa_atexit@plt+0xb345c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ + str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq b9a20 <__cxa_atexit@plt+0xacd94> │ │ │ │ - b b9a38 <__cxa_atexit@plt+0xacdac> │ │ │ │ + beq c00e0 <__cxa_atexit@plt+0xb3454> │ │ │ │ + ldr r5, [pc, #28] @ c00ec <__cxa_atexit@plt+0xb3460> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r5, sp, #224, 4 │ │ │ │ - andeq r0, r0, r9, asr #7 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq sp, ip, #60, 6 @ 0xf0000000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b9a70 <__cxa_atexit@plt+0xacde4> │ │ │ │ - ldr r6, [pc, #144] @ b9ae0 <__cxa_atexit@plt+0xace54> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r6, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b9ab8 <__cxa_atexit@plt+0xace2c> │ │ │ │ - mov r6, sl │ │ │ │ - b b9afc <__cxa_atexit@plt+0xace70> │ │ │ │ - mov r6, r5 │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - ldr r8, [r6, #32] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b9ac4 <__cxa_atexit@plt+0xace38> │ │ │ │ - ldr r3, [pc, #80] @ b9ae4 <__cxa_atexit@plt+0xace58> │ │ │ │ + ldr r3, [pc, #16] @ c0114 <__cxa_atexit@plt+0xb3488> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ b9ae8 <__cxa_atexit@plt+0xace5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #64] @ b9aec <__cxa_atexit@plt+0xace60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b9adc <__cxa_atexit@plt+0xace50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - rsceq r5, sp, #72, 4 @ 0x80000004 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xffffd958 │ │ │ │ - rsceq r5, sp, #88, 4 @ 0x80000005 │ │ │ │ - movweq sl, #63900 @ 0xf99c │ │ │ │ - rsceq r5, sp, #28, 4 @ 0xc0000001 │ │ │ │ - andeq r0, r0, r9, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b9b54 <__cxa_atexit@plt+0xacec8> │ │ │ │ - add r3, r5, #40 @ 0x28 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc b9be4 <__cxa_atexit@plt+0xacf58> │ │ │ │ - ldr r5, [pc, #236] @ b9c18 <__cxa_atexit@plt+0xacf8c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #232] @ b9c1c <__cxa_atexit@plt+0xacf90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [sl, #4]! │ │ │ │ - str r8, [sl, #8] │ │ │ │ - ldr r5, [pc, #220] @ b9c20 <__cxa_atexit@plt+0xacf94> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b9c00 <__cxa_atexit@plt+0xacf74> │ │ │ │ - ldr r2, [pc, #160] @ b9c0c <__cxa_atexit@plt+0xacf80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - mov r3, sl │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r0, r1 │ │ │ │ - ldr r2, [r0, #4]! │ │ │ │ - mov r7, #0 │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - ldrex r7, [r0] │ │ │ │ - strex r7, r3, [r0] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne b9b98 <__cxa_atexit@plt+0xacf0c> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #92] @ b9c10 <__cxa_atexit@plt+0xacf84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne b9bc4 <__cxa_atexit@plt+0xacf38> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #72] @ b9c14 <__cxa_atexit@plt+0xacf88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r7, [sl, #16]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ b9c24 <__cxa_atexit@plt+0xacf98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xffffe358 │ │ │ │ - movweq sl, #62552 @ 0xf458 │ │ │ │ - @ instruction: 0xffffe45c │ │ │ │ - @ instruction: 0xffffd8c0 │ │ │ │ - rsceq r5, sp, #192, 2 @ 0x30 │ │ │ │ - movweq sl, #63748 @ 0xf904 │ │ │ │ - rsceq r5, sp, #40, 2 │ │ │ │ - rsceq r5, sp, #228 @ 0xe4 │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b9d54 <__cxa_atexit@plt+0xad0c8> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - cmp r3, #7 │ │ │ │ - bne b9cc0 <__cxa_atexit@plt+0xad034> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r3, [pc, #264] @ b9d6c <__cxa_atexit@plt+0xad0e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp r0, r3 │ │ │ │ - bne b9ca8 <__cxa_atexit@plt+0xad01c> │ │ │ │ - ldr r7, [pc, #264] @ b9d7c <__cxa_atexit@plt+0xad0f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r3, [sl, #8] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, sl, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne b9c94 <__cxa_atexit@plt+0xad008> │ │ │ │ - b b9d2c <__cxa_atexit@plt+0xad0a0> │ │ │ │ - ldr r1, [pc, #192] @ b9d70 <__cxa_atexit@plt+0xad0e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, #7 │ │ │ │ - bl bcf0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b9cf0 <__cxa_atexit@plt+0xad064> │ │ │ │ - ldr r3, [pc, #188] @ b9d84 <__cxa_atexit@plt+0xad0f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #184] @ b9d88 <__cxa_atexit@plt+0xad0fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r8, [sl, #8] │ │ │ │ - ldr r3, [pc, #172] @ b9d8c <__cxa_atexit@plt+0xad100> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r7, [pc, #124] @ b9d74 <__cxa_atexit@plt+0xad0e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r3, [sl, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - str r3, [r5, #28] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, sl, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne b9d1c <__cxa_atexit@plt+0xad090> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #64] @ b9d78 <__cxa_atexit@plt+0xad0ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne b9d48 <__cxa_atexit@plt+0xad0bc> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ b9d80 <__cxa_atexit@plt+0xad0f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - sbceq r9, pc, #-268435456 @ 0xf0000000 │ │ │ │ - sbceq r9, pc, #-1073741776 @ 0xc0000030 │ │ │ │ - @ instruction: 0xffffdcfc │ │ │ │ - movweq sl, #62164 @ 0xf2d4 │ │ │ │ - @ instruction: 0xffffdee4 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0xffffd724 │ │ │ │ - rsceq r5, sp, #36 @ 0x24 │ │ │ │ - movweq sl, #63336 @ 0xf768 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b9dd4 <__cxa_atexit@plt+0xad148> │ │ │ │ - ldr r2, [pc, #44] @ b9ddc <__cxa_atexit@plt+0xad150> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r3, r7} │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ b9e0c <__cxa_atexit@plt+0xad180> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [pc, #196] @ c01f0 <__cxa_atexit@plt+0xb3564> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r8, [r5] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq b9e04 <__cxa_atexit@plt+0xad178> │ │ │ │ - b b9e18 <__cxa_atexit@plt+0xad18c> │ │ │ │ + beq c01d0 <__cxa_atexit@plt+0xb3544> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c01dc <__cxa_atexit@plt+0xb3550> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldm r5, {r2, sl} │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + sub r1, r3, #37 @ 0x25 │ │ │ │ + ldr r9, [pc, #124] @ c01f4 <__cxa_atexit@plt+0xb3568> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r0, r3, #14 │ │ │ │ + ldr lr, [pc, #116] @ c01f8 <__cxa_atexit@plt+0xb356c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + sub r0, r3, #31 │ │ │ │ + ldr lr, [pc, #100] @ c01fc <__cxa_atexit@plt+0xb3570> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + strh r7, [r6, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #92] @ c0200 <__cxa_atexit@plt+0xb3574> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + movweq r3, #64988 @ 0xfddc │ │ │ │ + movweq r4, #62492 @ 0xf41c │ │ │ │ + movweq r4, #62476 @ 0xf40c │ │ │ │ + movweq r3, #64940 @ 0xfdac │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - cmp sl, #1 │ │ │ │ - blt b9eb0 <__cxa_atexit@plt+0xad224> │ │ │ │ - mov r9, r5 │ │ │ │ - ldr ip, [r9, #12]! │ │ │ │ - ldr r6, [r9, #-4] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r1, [r9, #4] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #236] @ b9f40 <__cxa_atexit@plt+0xad2b4> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c0288 <__cxa_atexit@plt+0xb35fc> │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + sub sl, r6, #37 @ 0x25 │ │ │ │ + ldr r8, [pc, #96] @ c0294 <__cxa_atexit@plt+0xb3608> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r6, #14 │ │ │ │ + ldr r0, [pc, #88] @ c0298 <__cxa_atexit@plt+0xb360c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #2 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b9e58 <__cxa_atexit@plt+0xad1cc> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r6, [pc, #208] @ b9f44 <__cxa_atexit@plt+0xad2b8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - cmp r3, r6 │ │ │ │ - bne b9e94 <__cxa_atexit@plt+0xad208> │ │ │ │ - mov r0, r4 │ │ │ │ - str r8, [sp] │ │ │ │ - mov r8, ip │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - mov ip, r8 │ │ │ │ - ldr r8, [sp] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bge b9ec0 <__cxa_atexit@plt+0xad234> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #128] @ b9f48 <__cxa_atexit@plt+0xad2bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst ip, #3 │ │ │ │ - beq b9f2c <__cxa_atexit@plt+0xad2a0> │ │ │ │ - ldr r1, [ip, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #88] @ b9f4c <__cxa_atexit@plt+0xad2c0> │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + sub r0, r6, #31 │ │ │ │ + ldr r9, [pc, #72] @ c029c <__cxa_atexit@plt+0xb3610> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, lr} │ │ │ │ + strh r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #56] @ c02a0 <__cxa_atexit@plt+0xb3614> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + add r7, r3, #8 │ │ │ │ + stm r7, {r1, r8, sl, lr} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r3, #64800 @ 0xfd20 │ │ │ │ + movweq r4, #62304 @ 0xf360 │ │ │ │ + movweq r4, #62288 @ 0xf350 │ │ │ │ + movweq r3, #64744 @ 0xfce8 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c032c <__cxa_atexit@plt+0xb36a0> │ │ │ │ + ldr lr, [pc, #136] @ c034c <__cxa_atexit@plt+0xb36c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ + ldr r1, [pc, #124] @ c0350 <__cxa_atexit@plt+0xb36c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq c0320 <__cxa_atexit@plt+0xb3694> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc c0338 <__cxa_atexit@plt+0xb36ac> │ │ │ │ + ldr r3, [pc, #88] @ c0354 <__cxa_atexit@plt+0xb36c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b9ef8 <__cxa_atexit@plt+0xad26c> │ │ │ │ - ldr r7, [r1] │ │ │ │ - cmp r7, r6 │ │ │ │ - bne b9f1c <__cxa_atexit@plt+0xad290> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + strh r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [ip] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - movweq sl, #61724 @ 0xf11c │ │ │ │ - movweq sl, #61848 @ 0xf198 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - movweq sl, #62816 @ 0xf560 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + movweq r3, #64596 @ 0xfc54 │ │ │ │ + movweq r4, #62124 @ 0xf2ac │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #60] @ b9fb0 <__cxa_atexit@plt+0xad324> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne b9f78 <__cxa_atexit@plt+0xad2ec> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #32] @ b9fb4 <__cxa_atexit@plt+0xad328> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne b9fa4 <__cxa_atexit@plt+0xad318> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c039c <__cxa_atexit@plt+0xb3710> │ │ │ │ + ldr r2, [pc, #44] @ c03a8 <__cxa_atexit@plt+0xb371c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - movweq sl, #62688 @ 0xf4e0 │ │ │ │ - movweq sl, #61560 @ 0xf078 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r4, #61996 @ 0xf22c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ba010 <__cxa_atexit@plt+0xad384> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr lr, [pc, #56] @ ba01c <__cxa_atexit@plt+0xad390> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c0440 <__cxa_atexit@plt+0xb37b4> │ │ │ │ + ldr lr, [pc, #148] @ c0460 <__cxa_atexit@plt+0xb37d4> │ │ │ │ add lr, pc, lr │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #136] @ c0464 <__cxa_atexit@plt+0xb37d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq ba008 <__cxa_atexit@plt+0xad37c> │ │ │ │ - b ba028 <__cxa_atexit@plt+0xad39c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq c0434 <__cxa_atexit@plt+0xb37a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc c044c <__cxa_atexit@plt+0xb37c0> │ │ │ │ + ldr lr, [pc, #100] @ c0468 <__cxa_atexit@plt+0xb37dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + strh r7, [r6, #12] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + sub r7, r2, #14 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + movweq r3, #64332 @ 0xfb4c │ │ │ │ + movweq r4, #61864 @ 0xf1a8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt ba088 <__cxa_atexit@plt+0xad3fc> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #128] @ ba0d0 <__cxa_atexit@plt+0xad444> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne ba054 <__cxa_atexit@plt+0xad3c8> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #100] @ ba0d4 <__cxa_atexit@plt+0xad448> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne ba080 <__cxa_atexit@plt+0xad3f4> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c04bc <__cxa_atexit@plt+0xb3830> │ │ │ │ + ldr lr, [pc, #56] @ c04c8 <__cxa_atexit@plt+0xb383c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + strh r7, [r3, #12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r4, #61724 @ 0xf11c │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ba0c4 <__cxa_atexit@plt+0xad438> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r1, r3, r7} │ │ │ │ - ldr r0, [pc, #44] @ ba0d8 <__cxa_atexit@plt+0xad44c> │ │ │ │ + bhi c056c <__cxa_atexit@plt+0xb38e0> │ │ │ │ + ldr r3, [pc, #184] @ c05a4 <__cxa_atexit@plt+0xb3918> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [r1, #-8]! │ │ │ │ + str sl, [r1, #4] │ │ │ │ + sub r2, r1, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c057c <__cxa_atexit@plt+0xb38f0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc c0584 <__cxa_atexit@plt+0xb38f8> │ │ │ │ + ldr r1, [pc, #148] @ c05b0 <__cxa_atexit@plt+0xb3924> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #144] @ c05b4 <__cxa_atexit@plt+0xb3928> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - movweq sl, #62124 @ 0xf2ac │ │ │ │ - movweq r9, #65436 @ 0xff9c │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - rsceq r4, sp, #128, 28 @ 0x800 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ba17c <__cxa_atexit@plt+0xad4f0> │ │ │ │ - ldr lr, [pc, #132] @ ba184 <__cxa_atexit@plt+0xad4f8> │ │ │ │ + ldr lr, [pc, #140] @ c05b8 <__cxa_atexit@plt+0xb392c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r2, [r7, #10] │ │ │ │ - ldr sl, [r7, #14] │ │ │ │ - ldr r0, [r7, #26] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r1, [r7, #22] │ │ │ │ - ldr r7, [r7, #18] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r2, r9, sl} │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - tst r8, #3 │ │ │ │ - beq ba16c <__cxa_atexit@plt+0xad4e0> │ │ │ │ - ldr r7, [pc, #64] @ ba188 <__cxa_atexit@plt+0xad4fc> │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [pc, #124] @ c05bc <__cxa_atexit@plt+0xb3930> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r9, r3, #2 │ │ │ │ + sub sl, r3, #10 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ + ldr r7, [pc, #56] @ c05ac <__cxa_atexit@plt+0xb3920> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - str r7, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b c058c <__cxa_atexit@plt+0xb3900> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ c05a8 <__cxa_atexit@plt+0xb391c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r4, sp, #212, 26 @ 0x3500 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + rsceq sp, ip, #68, 8 @ 0x44000000 │ │ │ │ + rsceq sp, ip, #172, 8 @ 0xac000000 │ │ │ │ + @ instruction: 0xfffff99c │ │ │ │ + @ instruction: 0xfffff338 │ │ │ │ + rsceq ip, ip, #8, 24 @ 0x800 │ │ │ │ + movweq r3, #64000 @ 0xfa00 │ │ │ │ + rsceq sp, ip, #72, 8 @ 0x48000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #84] @ c0628 <__cxa_atexit@plt+0xb399c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c0620 <__cxa_atexit@plt+0xb3994> │ │ │ │ + ldr r3, [pc, #68] @ c062c <__cxa_atexit@plt+0xb39a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c0620 <__cxa_atexit@plt+0xb3994> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #16] @ ba1b8 <__cxa_atexit@plt+0xad52c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r4, sp, #164, 26 @ 0x2900 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + ldr r3, [pc, #44] @ c0630 <__cxa_atexit@plt+0xb39a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #28] @ c0634 <__cxa_atexit@plt+0xb39a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 58aa34 <__cxa_atexit@plt+0x57dda8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + movweq r3, #65432 @ 0xff98 │ │ │ │ + rsceq sp, ip, #208, 6 @ 0x40000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ba1e4 <__cxa_atexit@plt+0xad558> │ │ │ │ + ldr r3, [pc, #64] @ c068c <__cxa_atexit@plt+0xb3a00> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ ba1e8 <__cxa_atexit@plt+0xad55c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq sl, #62360 @ 0xf398 │ │ │ │ - rsceq r4, sp, #100, 26 @ 0x1900 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + tst r7, #3 │ │ │ │ + beq c0684 <__cxa_atexit@plt+0xb39f8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [pc, #40] @ c0690 <__cxa_atexit@plt+0xb3a04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #24] @ c0694 <__cxa_atexit@plt+0xb3a08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 58aa34 <__cxa_atexit@plt+0x57dda8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + movweq r3, #65332 @ 0xff34 │ │ │ │ + rsceq sp, ip, #112, 6 @ 0xc0000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ba218 <__cxa_atexit@plt+0xad58c> │ │ │ │ - ldr r7, [pc, #36] @ ba230 <__cxa_atexit@plt+0xad5a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #40]! @ 0x28 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r3, [pc, #12] @ ba22c <__cxa_atexit@plt+0xad5a0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [pc, #28] @ c06cc <__cxa_atexit@plt+0xb3a40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #12] @ c06d0 <__cxa_atexit@plt+0xb3a44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 58aa34 <__cxa_atexit@plt+0x57dda8> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ ba250 <__cxa_atexit@plt+0xad5c4> │ │ │ │ + movweq r3, #65260 @ 0xfeec │ │ │ │ + rsceq sp, ip, #28, 6 @ 0x70000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r6, [pc, #152] @ c0784 <__cxa_atexit@plt+0xb3af8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c0720 <__cxa_atexit@plt+0xb3a94> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + cmp r6, #4 │ │ │ │ + bne c072c <__cxa_atexit@plt+0xb3aa0> │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r7, [pc, #112] @ c0788 <__cxa_atexit@plt+0xb3afc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r6, sl │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - movweq r9, #64852 @ 0xfd54 │ │ │ │ - rsceq r4, sp, #252, 24 @ 0xfc00 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ba27c <__cxa_atexit@plt+0xad5f0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c0778 <__cxa_atexit@plt+0xb3aec> │ │ │ │ + ldr r3, [pc, #72] @ c078c <__cxa_atexit@plt+0xb3b00> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r2, [pc, #64] @ c0790 <__cxa_atexit@plt+0xb3b04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ ba280 <__cxa_atexit@plt+0xad5f4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r9, #65528 @ 0xfff8 │ │ │ │ - rsceq r4, sp, #204, 24 @ 0xcc00 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str r1, [sl, #12] │ │ │ │ + ldr r3, [pc, #36] @ c0794 <__cxa_atexit@plt+0xb3b08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 589e18 <__cxa_atexit@plt+0x57d18c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + movweq r3, #65180 @ 0xfe9c │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff8ac │ │ │ │ + movweq r3, #65096 @ 0xfe48 │ │ │ │ + rsceq sp, ip, #88, 4 @ 0x80000005 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ba2b0 <__cxa_atexit@plt+0xad624> │ │ │ │ - ldr r3, [pc, #36] @ ba2c8 <__cxa_atexit@plt+0xad63c> │ │ │ │ + mov sl, r6 │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + cmp r6, #4 │ │ │ │ + bne c07d0 <__cxa_atexit@plt+0xb3b44> │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r7, [pc, #96] @ c0828 <__cxa_atexit@plt+0xb3b9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r6, sl │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c081c <__cxa_atexit@plt+0xb3b90> │ │ │ │ + ldr r3, [pc, #68] @ c082c <__cxa_atexit@plt+0xb3ba0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r2, [pc, #60] @ c0830 <__cxa_atexit@plt+0xb3ba4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r3, [pc, #12] @ ba2c4 <__cxa_atexit@plt+0xad638> │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str r1, [sl, #12] │ │ │ │ + ldr r3, [pc, #32] @ c0834 <__cxa_atexit@plt+0xb3ba8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 589e18 <__cxa_atexit@plt+0x57d18c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r3, #65004 @ 0xfdec │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffff808 │ │ │ │ + movweq r3, #64932 @ 0xfda4 │ │ │ │ + rsceq sp, ip, #168, 2 @ 0x2a │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c0864 <__cxa_atexit@plt+0xb3bd8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r4, sp, #132, 24 @ 0x8400 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + tst r7, #3 │ │ │ │ + beq c085c <__cxa_atexit@plt+0xb3bd0> │ │ │ │ + b c0874 <__cxa_atexit@plt+0xb3be8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq sp, ip, #120, 2 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne ba2f8 <__cxa_atexit@plt+0xad66c> │ │ │ │ - ldr r7, [pc, #36] @ ba310 <__cxa_atexit@plt+0xad684> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #12] @ ba30c <__cxa_atexit@plt+0xad680> │ │ │ │ + bne c08b4 <__cxa_atexit@plt+0xb3c28> │ │ │ │ + ldr r3, [pc, #64] @ c08c8 <__cxa_atexit@plt+0xb3c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - movweq r9, #64684 @ 0xfcac │ │ │ │ - rsceq r4, sp, #60, 24 @ 0x3c00 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + tst r7, #3 │ │ │ │ + beq c08c0 <__cxa_atexit@plt+0xb3c34> │ │ │ │ + ldr r3, [pc, #44] @ c08cc <__cxa_atexit@plt+0xb3c40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c08c0 <__cxa_atexit@plt+0xb3c34> │ │ │ │ + b c0910 <__cxa_atexit@plt+0xb3c84> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 58a788 <__cxa_atexit@plt+0x57dafc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + rsceq ip, ip, #28, 16 @ 0x1c0000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ba33c <__cxa_atexit@plt+0xad6b0> │ │ │ │ + ldr r3, [pc, #28] @ c0900 <__cxa_atexit@plt+0xb3c74> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ ba340 <__cxa_atexit@plt+0xad6b4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq sl, #61860 @ 0xf1a4 │ │ │ │ - rsceq r4, sp, #252, 22 @ 0x3f000 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + tst r7, #3 │ │ │ │ + beq c08f8 <__cxa_atexit@plt+0xb3c6c> │ │ │ │ + b c0910 <__cxa_atexit@plt+0xb3c84> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq ip, ip, #232, 14 @ 0x3a00000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne ba370 <__cxa_atexit@plt+0xad6e4> │ │ │ │ - ldr r3, [pc, #40] @ ba38c <__cxa_atexit@plt+0xad700> │ │ │ │ + mov r8, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq c0964 <__cxa_atexit@plt+0xb3cd8> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r6, #3 │ │ │ │ + bne c0978 <__cxa_atexit@plt+0xb3cec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c09ac <__cxa_atexit@plt+0xb3d20> │ │ │ │ + ldr r1, [pc, #116] @ c09bc <__cxa_atexit@plt+0xb3d30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #76] @ c09b8 <__cxa_atexit@plt+0xb3d2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r8 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c09ac <__cxa_atexit@plt+0xb3d20> │ │ │ │ + ldr r1, [pc, #48] @ c09c0 <__cxa_atexit@plt+0xb3d34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq ip, ip, #136, 14 @ 0x2200000 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + @ instruction: 0xfffff918 │ │ │ │ + rsceq ip, ip, #152, 14 @ 0x2600000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c0a3c <__cxa_atexit@plt+0xb3db0> │ │ │ │ + ldr r2, [pc, #92] @ c0a48 <__cxa_atexit@plt+0xb3dbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq c0a34 <__cxa_atexit@plt+0xb3da8> │ │ │ │ + ldr r3, [pc, #72] @ c0a4c <__cxa_atexit@plt+0xb3dc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r3, [pc, #16] @ ba388 <__cxa_atexit@plt+0xad6fc> │ │ │ │ + tst r7, #3 │ │ │ │ + beq c0a34 <__cxa_atexit@plt+0xb3da8> │ │ │ │ + ldr r3, [pc, #52] @ c0a50 <__cxa_atexit@plt+0xb3dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r4, sp, #200, 20 @ 0xc8000 │ │ │ │ - andeq r1, r0, r8, asr #31 │ │ │ │ + ldr r3, [pc, #40] @ c0a54 <__cxa_atexit@plt+0xb3dc8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + movweq r3, #62808 @ 0xf558 │ │ │ │ + rsceq ip, ip, #8, 14 @ 0x200000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ ba3c0 <__cxa_atexit@plt+0xad734> │ │ │ │ + ldr r3, [pc, #56] @ c0aa4 <__cxa_atexit@plt+0xb3e18> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ ba3c4 <__cxa_atexit@plt+0xad738> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r4, sp, #168, 20 @ 0xa8000 │ │ │ │ - movweq sl, #61752 @ 0xf138 │ │ │ │ - rsceq r4, sp, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r0, sl, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #60] @ ba420 <__cxa_atexit@plt+0xad794> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq ba418 <__cxa_atexit@plt+0xad78c> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #24] @ ba424 <__cxa_atexit@plt+0xad798> │ │ │ │ + beq c0a9c <__cxa_atexit@plt+0xb3e10> │ │ │ │ + ldr r3, [pc, #36] @ c0aa8 <__cxa_atexit@plt+0xb3e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + ldr r3, [pc, #24] @ c0aac <__cxa_atexit@plt+0xb3e20> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r4, sp, #4, 22 @ 0x1000 │ │ │ │ - andeq r0, r0, sl, lsl #4 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + movweq r3, #62704 @ 0xf4f0 │ │ │ │ + rsceq ip, ip, #176, 12 @ 0xb000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #12] @ ba44c <__cxa_atexit@plt+0xad7c0> │ │ │ │ + ldr r3, [pc, #24] @ c0adc <__cxa_atexit@plt+0xb3e50> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r4, sp, #220, 20 @ 0xdc000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r3, [pc, #12] @ c0ae0 <__cxa_atexit@plt+0xb3e54> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq r3, #62640 @ 0xf4b0 │ │ │ │ + rsceq ip, ip, #124, 12 @ 0x7c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ba478 <__cxa_atexit@plt+0xad7ec> │ │ │ │ + ldr r7, [pc, #132] @ c0b7c <__cxa_atexit@plt+0xb3ef0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c0b58 <__cxa_atexit@plt+0xb3ecc> │ │ │ │ + ldr r3, [pc, #116] @ c0b80 <__cxa_atexit@plt+0xb3ef4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ ba47c <__cxa_atexit@plt+0xad7f0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r9, #65020 @ 0xfdfc │ │ │ │ - rsceq r4, sp, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ba4ac <__cxa_atexit@plt+0xad820> │ │ │ │ - ldr r3, [pc, #24] @ ba4b8 <__cxa_atexit@plt+0xad82c> │ │ │ │ + tst r7, #3 │ │ │ │ + beq c0b64 <__cxa_atexit@plt+0xb3ed8> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c0b74 <__cxa_atexit@plt+0xb3ee8> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c0b6c <__cxa_atexit@plt+0xb3ee0> │ │ │ │ + ldr r3, [pc, #68] @ c0b84 <__cxa_atexit@plt+0xb3ef8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + ldr r3, [pc, #60] @ c0b88 <__cxa_atexit@plt+0xb3efc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r8, fp │ │ │ │ - b ba514 <__cxa_atexit@plt+0xad888> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r4, sp, #88, 20 @ 0x58000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + movweq r3, #62528 @ 0xf440 │ │ │ │ + rsceq ip, ip, #212, 10 @ 0x35000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #4 │ │ │ │ - bne ba500 <__cxa_atexit@plt+0xad874> │ │ │ │ - ldr r3, [pc, #40] @ ba50c <__cxa_atexit@plt+0xad880> │ │ │ │ + ldr r3, [pc, #100] @ c0c04 <__cxa_atexit@plt+0xb3f78> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ ba510 <__cxa_atexit@plt+0xad884> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b ba514 <__cxa_atexit@plt+0xad888> │ │ │ │ - rsceq r4, sp, #28, 18 @ 0x70000 │ │ │ │ - movweq r9, #65528 @ 0xfff8 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne ba638 <__cxa_atexit@plt+0xad9ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ba658 <__cxa_atexit@plt+0xad9cc> │ │ │ │ - ldr lr, [pc, #316] @ ba680 <__cxa_atexit@plt+0xad9f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #312] @ ba684 <__cxa_atexit@plt+0xad9f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r2, #28] │ │ │ │ - ldr r1, [pc, #300] @ ba688 <__cxa_atexit@plt+0xad9fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r2, #24] │ │ │ │ - ldr r0, [pc, #288] @ ba68c <__cxa_atexit@plt+0xada00> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - ldr r0, [pc, #272] @ ba690 <__cxa_atexit@plt+0xada04> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r2, #12] │ │ │ │ - ldr r0, [pc, #260] @ ba694 <__cxa_atexit@plt+0xada08> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - ldr r0, [pc, #252] @ ba698 <__cxa_atexit@plt+0xada0c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #4] │ │ │ │ - ldr r0, [pc, #244] @ ba69c <__cxa_atexit@plt+0xada10> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r2, #68] @ 0x44 │ │ │ │ - ldr r3, [pc, #232] @ ba6a0 <__cxa_atexit@plt+0xada14> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c0bec <__cxa_atexit@plt+0xb3f60> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c0bfc <__cxa_atexit@plt+0xb3f70> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c0bf4 <__cxa_atexit@plt+0xb3f68> │ │ │ │ + ldr r3, [pc, #52] @ c0c08 <__cxa_atexit@plt+0xb3f7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #44] @ c0c0c <__cxa_atexit@plt+0xb3f80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - ldr r3, [pc, #224] @ ba6a4 <__cxa_atexit@plt+0xada18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #216] @ ba6a8 <__cxa_atexit@plt+0xada1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - add ip, r2, #40 @ 0x28 │ │ │ │ - stm ip, {r1, r3, r9} │ │ │ │ - str r8, [r2, #52] @ 0x34 │ │ │ │ - str r0, [r2, #56] @ 0x38 │ │ │ │ - str r0, [r2, #60] @ 0x3c │ │ │ │ - str r0, [r2, #64] @ 0x40 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [pc, #164] @ ba6ac <__cxa_atexit@plt+0xada20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add r3, r2, #1 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #136] @ ba6b0 <__cxa_atexit@plt+0xada24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub r0, r6, #63 @ 0x3f │ │ │ │ - stmib r5, {r0, r1, r3} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b e1220 <__cxa_atexit@plt+0xd4594> │ │ │ │ - ldr r3, [pc, #56] @ ba678 <__cxa_atexit@plt+0xad9ec> │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + movweq r3, #62380 @ 0xf3ac │ │ │ │ + rsceq ip, ip, #80, 10 @ 0x14000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c0c60 <__cxa_atexit@plt+0xb3fd4> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c0c58 <__cxa_atexit@plt+0xb3fcc> │ │ │ │ + ldr r3, [pc, #40] @ c0c68 <__cxa_atexit@plt+0xb3fdc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ ba67c <__cxa_atexit@plt+0xad9f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr sl, [r5], #32 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #32] @ c0c6c <__cxa_atexit@plt+0xb3fe0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r7, [pc, #20] @ ba674 <__cxa_atexit@plt+0xad9e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #68 @ 0x44 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r4, sp, #192, 14 @ 0x3000000 │ │ │ │ - movweq r9, #65180 @ 0xfe9c │ │ │ │ - andeq r0, r0, ip, ror #5 │ │ │ │ - movweq r9, #64032 @ 0xfa20 │ │ │ │ - movweq r9, #64068 @ 0xfa44 │ │ │ │ - movweq r9, #64912 @ 0xfd90 │ │ │ │ - movweq r9, #65284 @ 0xff04 │ │ │ │ - movweq r9, #65512 @ 0xffe8 │ │ │ │ - movweq r9, #63972 @ 0xf9e4 │ │ │ │ - movweq r9, #63908 @ 0xf9a4 │ │ │ │ - movweq r9, #65476 @ 0xffc4 │ │ │ │ - movweq r9, #65204 @ 0xfeb4 │ │ │ │ - movweq r9, #65456 @ 0xffb0 │ │ │ │ - rsceq r4, sp, #196, 12 @ 0xc400000 │ │ │ │ - movweq r9, #65372 @ 0xff5c │ │ │ │ - rsceq r4, sp, #96, 16 @ 0x600000 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r3, #62272 @ 0xf340 │ │ │ │ + rsceq ip, ip, #228, 8 @ 0xe4000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq ip, ip, #104, 16 @ 0x680000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r8, r5, #20 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi c0d18 <__cxa_atexit@plt+0xb408c> │ │ │ │ + ldr lr, [pc, #116] @ c0d20 <__cxa_atexit@plt+0xb4094> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r3, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq c0d0c <__cxa_atexit@plt+0xb4080> │ │ │ │ + ldr r3, [pc, #80] @ c0d24 <__cxa_atexit@plt+0xb4098> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c0d0c <__cxa_atexit@plt+0xb4080> │ │ │ │ + ldr sl, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #48] @ c0d28 <__cxa_atexit@plt+0xb409c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq ip, ip, #200, 14 @ 0x3200000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ c0d80 <__cxa_atexit@plt+0xb40f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c0d78 <__cxa_atexit@plt+0xb40ec> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ c0d84 <__cxa_atexit@plt+0xb40f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq ip, ip, #108, 14 @ 0x1b00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ c0db4 <__cxa_atexit@plt+0xb4128> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ba7d4 <__cxa_atexit@plt+0xadb48> │ │ │ │ - ldr lr, [pc, #272] @ ba7f0 <__cxa_atexit@plt+0xadb64> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #268] @ ba7f4 <__cxa_atexit@plt+0xadb68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r1, [pc, #256] @ ba7f8 <__cxa_atexit@plt+0xadb6c> │ │ │ │ + bcc c0e24 <__cxa_atexit@plt+0xb4198> │ │ │ │ + ldr r2, [pc, #96] @ c0e3c <__cxa_atexit@plt+0xb41b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #92] @ c0e40 <__cxa_atexit@plt+0xb41b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24] │ │ │ │ - ldr r0, [pc, #244] @ ba7fc <__cxa_atexit@plt+0xadb70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r0, [pc, #228] @ ba800 <__cxa_atexit@plt+0xadb74> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r0, [pc, #216] @ ba804 <__cxa_atexit@plt+0xadb78> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - ldr r0, [pc, #208] @ ba808 <__cxa_atexit@plt+0xadb7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - ldr r0, [pc, #200] @ ba80c <__cxa_atexit@plt+0xadb80> │ │ │ │ + ldr r0, [pc, #88] @ c0e44 <__cxa_atexit@plt+0xb41b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #68] @ 0x44 │ │ │ │ - ldr r2, [pc, #188] @ ba810 <__cxa_atexit@plt+0xadb84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #2 │ │ │ │ - ldr r2, [pc, #180] @ ba814 <__cxa_atexit@plt+0xadb88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #172] @ ba818 <__cxa_atexit@plt+0xadb8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - add ip, r3, #40 @ 0x28 │ │ │ │ - stm ip, {r1, r2, r9} │ │ │ │ - str r8, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - str lr, [r5] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [pc, #120] @ ba81c <__cxa_atexit@plt+0xadb90> │ │ │ │ + stmib r3, {r0, r9, sl} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ c0e48 <__cxa_atexit@plt+0xb41bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r3, #63400 @ 0xf7a8 │ │ │ │ + movweq r3, #63396 @ 0xf7a4 │ │ │ │ + movweq r3, #62216 @ 0xf308 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + rsceq ip, ip, #252, 4 @ 0xc000000f │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c0ed8 <__cxa_atexit@plt+0xb424c> │ │ │ │ + ldr r2, [pc, #92] @ c0ee4 <__cxa_atexit@plt+0xb4258> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - add r3, r2, #1 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #92] @ ba820 <__cxa_atexit@plt+0xadb94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub r0, r6, #63 @ 0x3f │ │ │ │ - stmib r5, {r0, r1, r3} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b e1220 <__cxa_atexit@plt+0xd4594> │ │ │ │ - ldr r3, [pc, #72] @ ba824 <__cxa_atexit@plt+0xadb98> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq c0ed0 <__cxa_atexit@plt+0xb4244> │ │ │ │ + ldr r3, [pc, #72] @ c0ee8 <__cxa_atexit@plt+0xb425c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #68 @ 0x44 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - movweq r9, #63620 @ 0xf884 │ │ │ │ - movweq r9, #63656 @ 0xf8a8 │ │ │ │ - movweq r9, #64500 @ 0xfbf4 │ │ │ │ - movweq r9, #64872 @ 0xfd68 │ │ │ │ - movweq r9, #65100 @ 0xfe4c │ │ │ │ - movweq r9, #63560 @ 0xf848 │ │ │ │ - movweq r9, #63496 @ 0xf808 │ │ │ │ - movweq r9, #65064 @ 0xfe28 │ │ │ │ - movweq r9, #64792 @ 0xfd18 │ │ │ │ - movweq r9, #65044 @ 0xfe14 │ │ │ │ - rsceq r4, sp, #40, 10 @ 0xa000000 │ │ │ │ - movweq r9, #64960 @ 0xfdc0 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - rsceq r4, sp, #228, 10 @ 0x39000000 │ │ │ │ - andeq r1, r0, r8, asr #31 │ │ │ │ + tst r7, #3 │ │ │ │ + beq c0ed0 <__cxa_atexit@plt+0xb4244> │ │ │ │ + ldr r3, [pc, #52] @ c0eec <__cxa_atexit@plt+0xb4260> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #40] @ c0ef0 <__cxa_atexit@plt+0xb4264> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + movweq r3, #61628 @ 0xf0bc │ │ │ │ + rsceq ip, ip, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ ba874 <__cxa_atexit@plt+0xadbe8> │ │ │ │ + ldr r3, [pc, #56] @ c0f40 <__cxa_atexit@plt+0xb42b4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq ba86c <__cxa_atexit@plt+0xadbe0> │ │ │ │ - ldr r3, [pc, #40] @ ba878 <__cxa_atexit@plt+0xadbec> │ │ │ │ + beq c0f38 <__cxa_atexit@plt+0xb42ac> │ │ │ │ + ldr r3, [pc, #36] @ c0f44 <__cxa_atexit@plt+0xb42b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ ba87c <__cxa_atexit@plt+0xadbf0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #24] @ c0f48 <__cxa_atexit@plt+0xb42bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r4, sp, #176, 10 @ 0x2c000000 │ │ │ │ - movweq r9, #64652 @ 0xfc8c │ │ │ │ - rsceq r4, sp, #140, 10 @ 0x23000000 │ │ │ │ - andeq r1, r0, r8, asr #31 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + movweq r3, #61524 @ 0xf054 │ │ │ │ + rsceq ip, ip, #20, 4 @ 0x40000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ ba8b0 <__cxa_atexit@plt+0xadc24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ ba8b4 <__cxa_atexit@plt+0xadc28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r4, sp, #108, 10 @ 0x1b000000 │ │ │ │ - movweq r9, #64584 @ 0xfc48 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ba944 <__cxa_atexit@plt+0xadcb8> │ │ │ │ - ldr r3, [pc, #140] @ ba968 <__cxa_atexit@plt+0xadcdc> │ │ │ │ + ldr r3, [pc, #24] @ c0f78 <__cxa_atexit@plt+0xb42ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - tst r9, #3 │ │ │ │ - beq ba934 <__cxa_atexit@plt+0xadca8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc ba950 <__cxa_atexit@plt+0xadcc4> │ │ │ │ - ldr r7, [pc, #96] @ ba96c <__cxa_atexit@plt+0xadce0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ c0f7c <__cxa_atexit@plt+0xb42f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq r3, #61460 @ 0xf014 │ │ │ │ + rsceq ip, ip, #224, 2 @ 0x38 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #132] @ c1018 <__cxa_atexit@plt+0xb438c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #92] @ ba970 <__cxa_atexit@plt+0xadce4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4]! │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r8, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ + tst r8, #3 │ │ │ │ + beq c0ff4 <__cxa_atexit@plt+0xb4368> │ │ │ │ + ldr r3, [pc, #116] @ c101c <__cxa_atexit@plt+0xb4390> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c1000 <__cxa_atexit@plt+0xb4374> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c1010 <__cxa_atexit@plt+0xb4384> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c1008 <__cxa_atexit@plt+0xb437c> │ │ │ │ + ldr r3, [pc, #68] @ c1020 <__cxa_atexit@plt+0xb4394> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #60] @ c1024 <__cxa_atexit@plt+0xb4398> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - movweq r9, #63036 @ 0xf63c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + movweq r2, #65444 @ 0xffa4 │ │ │ │ + rsceq ip, ip, #56, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ c10a0 <__cxa_atexit@plt+0xb4414> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c1088 <__cxa_atexit@plt+0xb43fc> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c1098 <__cxa_atexit@plt+0xb440c> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c1090 <__cxa_atexit@plt+0xb4404> │ │ │ │ + ldr r3, [pc, #52] @ c10a4 <__cxa_atexit@plt+0xb4418> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #44] @ c10a8 <__cxa_atexit@plt+0xb441c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ba9c0 <__cxa_atexit@plt+0xadd34> │ │ │ │ - ldr r7, [pc, #52] @ ba9d0 <__cxa_atexit@plt+0xadd44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #48] @ ba9d4 <__cxa_atexit@plt+0xadd48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - movweq r9, #62892 @ 0xf5ac │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ ba9f4 <__cxa_atexit@plt+0xadd68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, sp, #144, 8 @ 0x90000000 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + movweq r2, #65296 @ 0xff10 │ │ │ │ + rsceq ip, ip, #180 @ 0xb4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c10fc <__cxa_atexit@plt+0xb4470> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c10f4 <__cxa_atexit@plt+0xb4468> │ │ │ │ + ldr r3, [pc, #40] @ c1104 <__cxa_atexit@plt+0xb4478> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #32] @ c1108 <__cxa_atexit@plt+0xb447c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r2, #65188 @ 0xfea4 │ │ │ │ + rsceq ip, ip, #72 @ 0x48 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq ip, ip, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r8, r5, #24 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi baaa4 <__cxa_atexit@plt+0xade18> │ │ │ │ - ldr lr, [pc, #172] @ baac4 <__cxa_atexit@plt+0xade38> │ │ │ │ + bhi c11b4 <__cxa_atexit@plt+0xb4528> │ │ │ │ + ldr lr, [pc, #116] @ c11bc <__cxa_atexit@plt+0xb4530> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r3, [r2, #20] │ │ │ │ - ldr r9, [pc, #152] @ baac8 <__cxa_atexit@plt+0xade3c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r3, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + stmdb r5, {r0, r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq baa98 <__cxa_atexit@plt+0xade0c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc baab0 <__cxa_atexit@plt+0xade24> │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - ldr lr, [pc, #96] @ baacc <__cxa_atexit@plt+0xade40> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + beq c11a8 <__cxa_atexit@plt+0xb451c> │ │ │ │ + ldr r3, [pc, #80] @ c11c0 <__cxa_atexit@plt+0xb4534> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c11a8 <__cxa_atexit@plt+0xb451c> │ │ │ │ + ldr sl, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #48] @ c11c4 <__cxa_atexit@plt+0xb4538> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - movweq r9, #62728 @ 0xf508 │ │ │ │ - movweq r9, #63716 @ 0xf8e4 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bab20 <__cxa_atexit@plt+0xade94> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ bab2c <__cxa_atexit@plt+0xadea0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r9, #63576 @ 0xf858 │ │ │ │ - rsceq r4, sp, #164, 6 @ 0x90000002 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r9, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi bacc0 <__cxa_atexit@plt+0xae034> │ │ │ │ - ldr lr, [pc, #372] @ bacc8 <__cxa_atexit@plt+0xae03c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr ip, [r7, #10] │ │ │ │ - ldr r0, [r7, #14] │ │ │ │ - ldr r3, [r7, #22] │ │ │ │ - str lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r2, [r7, #30] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [r7, #38] @ 0x26 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [r7, #34] @ 0x22 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r3, [r7, #26] │ │ │ │ - ldr r7, [r7, #18] │ │ │ │ - sub lr, r5, #28 │ │ │ │ - stm lr, {r0, r2, r3, r7} │ │ │ │ - str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str ip, [r5, #-36] @ 0xffffffdc │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - tst r8, #3 │ │ │ │ - beq bacb0 <__cxa_atexit@plt+0xae024> │ │ │ │ - mov sl, r5 │ │ │ │ - ldr r7, [sl, #-32]! @ 0xffffffe0 │ │ │ │ - str r7, [sp, #20] │ │ │ │ - ldr r7, [sl, #16] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r1, [sl, #20] │ │ │ │ - ldr r7, [sl, #-8] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [sl, #-4] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [sl, #4] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r9, [sl, #8] │ │ │ │ - ldr r7, [sl, #28] │ │ │ │ - str r7, [sp] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #208] @ baccc <__cxa_atexit@plt+0xae040> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne bac00 <__cxa_atexit@plt+0xadf74> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r7, [pc, #180] @ bacd0 <__cxa_atexit@plt+0xae044> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne bac2c <__cxa_atexit@plt+0xadfa0> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - mov r1, #0 │ │ │ │ - mov r3, r9 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #144] @ bacd4 <__cxa_atexit@plt+0xae048> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r1, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne bac48 <__cxa_atexit@plt+0xadfbc> │ │ │ │ - ldr r3, [r9] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne bac70 <__cxa_atexit@plt+0xadfe4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r9 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #96] @ bacd8 <__cxa_atexit@plt+0xae04c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr r9, [sp, #20] │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ - b e1220 <__cxa_atexit@plt+0xd4594> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - movweq r9, #63576 @ 0xf858 │ │ │ │ - movweq r9, #62448 @ 0xf3f0 │ │ │ │ - movweq r9, #62248 @ 0xf328 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - rsceq r4, sp, #252, 2 @ 0x3f │ │ │ │ - andeq r0, r0, sl │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq ip, ip, #44, 6 @ 0xb0000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - str r6, [sp, #16] │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r6, [r5, #12]! │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r6, [r5, #-8] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r6, [r5, #-4] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldmib r5, {sl, fp} │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r2, [r6, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #168] @ bade0 <__cxa_atexit@plt+0xae154> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r6] │ │ │ │ - strex r0, r3, [r6] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne bad3c <__cxa_atexit@plt+0xae0b0> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r6, [pc, #140] @ bade4 <__cxa_atexit@plt+0xae158> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - cmp r3, r6 │ │ │ │ - bne bad68 <__cxa_atexit@plt+0xae0dc> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - mov r1, #0 │ │ │ │ - mov r3, fp │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #104] @ bade8 <__cxa_atexit@plt+0xae15c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r1, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne bad84 <__cxa_atexit@plt+0xae0f8> │ │ │ │ - ldr r3, [fp] │ │ │ │ - cmp r3, r6 │ │ │ │ - bne badac <__cxa_atexit@plt+0xae120> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, fp │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r6, [pc, #56] @ badec <__cxa_atexit@plt+0xae160> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str sl, [r8, #12] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r8, #16] │ │ │ │ - str r9, [r8, #20] │ │ │ │ - str r7, [r8, #28] │ │ │ │ - str r6, [r8, #32] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldmib sp, {r8, sl} │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b e1220 <__cxa_atexit@plt+0xd4594> │ │ │ │ - movweq r9, #63260 @ 0xf71c │ │ │ │ - movweq r9, #62132 @ 0xf2b4 │ │ │ │ - movweq r9, #61932 @ 0xf1ec │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ bae68 <__cxa_atexit@plt+0xae1dc> │ │ │ │ + ldr r3, [pc, #64] @ c121c <__cxa_atexit@plt+0xb4590> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ + str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq bae60 <__cxa_atexit@plt+0xae1d4> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r7, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne bae20 <__cxa_atexit@plt+0xae194> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #48] @ bae6c <__cxa_atexit@plt+0xae1e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne bae4c <__cxa_atexit@plt+0xae1c0> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #28] @ bae70 <__cxa_atexit@plt+0xae1e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ + beq c1214 <__cxa_atexit@plt+0xb4588> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ c1220 <__cxa_atexit@plt+0xb4594> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - movweq r9, #61904 @ 0xf1d0 │ │ │ │ - movweq r9, #63284 @ 0xf734 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq ip, ip, #208, 4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ c1250 <__cxa_atexit@plt+0xb45c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r7, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne bae90 <__cxa_atexit@plt+0xae204> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #36] @ baed0 <__cxa_atexit@plt+0xae244> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne baebc <__cxa_atexit@plt+0xae230> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #16] @ baed4 <__cxa_atexit@plt+0xae248> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c12c0 <__cxa_atexit@plt+0xb4634> │ │ │ │ + ldr r2, [pc, #96] @ c12d8 <__cxa_atexit@plt+0xb464c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #92] @ c12dc <__cxa_atexit@plt+0xb4650> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #88] @ c12e0 <__cxa_atexit@plt+0xb4654> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r9, sl} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - movweq r9, #61792 @ 0xf160 │ │ │ │ - movweq r9, #63172 @ 0xf6c4 │ │ │ │ - rsceq r3, sp, #252, 30 @ 0x3f0 │ │ │ │ + ldr r3, [pc, #28] @ c12e4 <__cxa_atexit@plt+0xb4658> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r3, #62220 @ 0xf30c │ │ │ │ + movweq r3, #62216 @ 0xf308 │ │ │ │ + movweq r2, #65132 @ 0xfe6c │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3ad4 <__cxa_atexit@plt+0x3e6e48> │ │ │ │ + rsceq ip, ip, #56, 14 @ 0xe00000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi bafe4 <__cxa_atexit@plt+0xae358> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #76 @ 0x4c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc bafec <__cxa_atexit@plt+0xae360> │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - add r9, r7, #7 │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr ip, [r7, #23] │ │ │ │ - ldr r0, [r7, #27] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r0, [r7, #31] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r7, #35] @ 0x23 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r7, #39] @ 0x27 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - str fp, [sp, #16] │ │ │ │ - ldr fp, [r7, #43] @ 0x2b │ │ │ │ - ldr lr, [r7, #47] @ 0x2f │ │ │ │ - ldr r0, [r7, #51] @ 0x33 │ │ │ │ - ldr r7, [r7, #55] @ 0x37 │ │ │ │ - ldr sl, [pc, #160] @ bb000 <__cxa_atexit@plt+0xae374> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r3, #12]! │ │ │ │ - sub sl, r6, #71 @ 0x47 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - ldr r0, [pc, #132] @ bb004 <__cxa_atexit@plt+0xae378> │ │ │ │ + bhi c13b4 <__cxa_atexit@plt+0xb4728> │ │ │ │ + ldr r3, [pc, #192] @ c13e4 <__cxa_atexit@plt+0xb4758> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r8, r9} │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + str r3, [r2, #-20] @ 0xffffffec │ │ │ │ + sub lr, r2, #16 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + sub r1, r2, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi c13c0 <__cxa_atexit@plt+0xb4734> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc c13c8 <__cxa_atexit@plt+0xb473c> │ │ │ │ + ldr r5, [pc, #136] @ c13ec <__cxa_atexit@plt+0xb4760> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #132] @ c13f0 <__cxa_atexit@plt+0xb4764> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r4, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - ldr r4, [pc, #112] @ bb008 <__cxa_atexit@plt+0xae37c> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - stmdb r3, {r4, r7} │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r3, #48] @ 0x30 │ │ │ │ - str ip, [r3, #52] @ 0x34 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #64] @ bb00c <__cxa_atexit@plt+0xae380> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r9, r6, #38 @ 0x26 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ + ldr lr, [pc, #128] @ c13f4 <__cxa_atexit@plt+0xb4768> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r5, [r2, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r2, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [pc, #112] @ c13f8 <__cxa_atexit@plt+0xb476c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r9, r3, #2 │ │ │ │ + sub sl, r3, #10 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b baff4 <__cxa_atexit@plt+0xae368> │ │ │ │ - mov r5, #76 @ 0x4c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa9c │ │ │ │ - @ instruction: 0xfffffbbc │ │ │ │ - movweq r9, #61752 @ 0xf138 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bb044 <__cxa_atexit@plt+0xae3b8> │ │ │ │ - ldr r2, [pc, #28] @ bb050 <__cxa_atexit@plt+0xae3c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r8, #65492 @ 0xffd4 │ │ │ │ - rsceq r3, sp, #156, 28 @ 0x9c0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0, lsl r0 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r9, r5 │ │ │ │ - sub r7, r5, #96 @ 0x60 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb1e0 <__cxa_atexit@plt+0xae554> │ │ │ │ - add lr, sp, #28 │ │ │ │ - stm lr, {r4, r6, fp} │ │ │ │ - ldr lr, [pc, #360] @ bb1f0 <__cxa_atexit@plt+0xae564> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldr r0, [r2, #15] │ │ │ │ - str r0, [sp, #24] │ │ │ │ - ldr r7, [r2, #63] @ 0x3f │ │ │ │ - mov r3, r9 │ │ │ │ - str lr, [r3, #-72]! @ 0xffffffb8 │ │ │ │ - ldr ip, [r2, #31] │ │ │ │ - ldr r8, [r2, #43] @ 0x2b │ │ │ │ - ldr r6, [r2, #19] │ │ │ │ - ldr r5, [r2, #51] @ 0x33 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - ldr r5, [r2, #23] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - ldr r1, [r2, #27] │ │ │ │ - ldr r4, [r2, #47] @ 0x2f │ │ │ │ - ldr r5, [r2, #67] @ 0x43 │ │ │ │ - ldr lr, [r2, #71] @ 0x47 │ │ │ │ - ldr r0, [r2, #55] @ 0x37 │ │ │ │ - ldr sl, [r2, #59] @ 0x3b │ │ │ │ - ldr fp, [r2, #39] @ 0x27 │ │ │ │ - ldr r2, [r2, #35] @ 0x23 │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - add r2, r3, #36 @ 0x24 │ │ │ │ - stm r2, {r1, r4, lr} │ │ │ │ - add lr, r3, #48 @ 0x30 │ │ │ │ - stm lr, {r0, r5, sl} │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - str r5, [r3, #60] @ 0x3c │ │ │ │ - str fp, [r3, #64] @ 0x40 │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - str r5, [r3, #4] │ │ │ │ - ldr r5, [sp, #20] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r6, [r3, #20] │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ - str r6, [r3, #24] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str r6, [r3, #28] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r3, #32] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bb1c8 <__cxa_atexit@plt+0xae53c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r5, #0 │ │ │ │ - mcr 15, 0, r5, cr7, cr10, {5} │ │ │ │ - ldr r5, [pc, #140] @ bb1f4 <__cxa_atexit@plt+0xae568> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r3, r5, #3 │ │ │ │ - ldr fp, [sp, #36] @ 0x24 │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - ldrex r5, [r7] │ │ │ │ - strex r5, r3, [r7] │ │ │ │ - cmp r5, #0 │ │ │ │ - bne bb174 <__cxa_atexit@plt+0xae4e8> │ │ │ │ - ldr r7, [r8] │ │ │ │ - ldr r5, [pc, #104] @ bb1f8 <__cxa_atexit@plt+0xae56c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - cmp r7, r5 │ │ │ │ - bne bb1a4 <__cxa_atexit@plt+0xae518> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r5, [pc, #80] @ bb1fc <__cxa_atexit@plt+0xae570> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #76] @ bb200 <__cxa_atexit@plt+0xae574> │ │ │ │ + b c13d0 <__cxa_atexit@plt+0xb4744> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ c13e8 <__cxa_atexit@plt+0xb475c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r5, [r9, #-76]! @ 0xffffffb4 │ │ │ │ - str r8, [r9, #4] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ - ldr fp, [sp, #36] @ 0x24 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - movweq r9, #62192 @ 0xf2f0 │ │ │ │ - movweq r8, #65148 @ 0xfe7c │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - rsceq r3, sp, #24, 24 @ 0x1800 │ │ │ │ - rsceq r3, sp, #240, 24 @ 0xf000 │ │ │ │ - andeq r8, r2, r1, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #80] @ bb27c <__cxa_atexit@plt+0xae5f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldrex r1, [r7] │ │ │ │ - strex r1, r3, [r7] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne bb230 <__cxa_atexit@plt+0xae5a4> │ │ │ │ - ldr r7, [r8] │ │ │ │ - ldr r3, [pc, #52] @ bb280 <__cxa_atexit@plt+0xae5f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne bb260 <__cxa_atexit@plt+0xae5d4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r3, [pc, #28] @ bb284 <__cxa_atexit@plt+0xae5f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #24] @ bb288 <__cxa_atexit@plt+0xae5fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - movweq r9, #61996 @ 0xf22c │ │ │ │ - movweq r8, #64960 @ 0xfdc0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r3, sp, #92, 22 @ 0x17000 │ │ │ │ - rsceq r3, sp, #88, 24 @ 0x5800 │ │ │ │ - andeq r0, r5, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + rsceq ip, ip, #0, 12 │ │ │ │ + @ instruction: 0xffffeb54 │ │ │ │ + @ instruction: 0xffffe4f0 │ │ │ │ + rsceq fp, ip, #192, 26 @ 0x3000 │ │ │ │ + movweq r2, #64440 @ 0xfbb8 │ │ │ │ + rsceq ip, ip, #44, 12 @ 0x2c00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bb37c <__cxa_atexit@plt+0xae6f0> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr ip, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr fp, [r5, #40] @ 0x28 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr lr, [r5, #44] @ 0x2c │ │ │ │ - ldr r4, [r5, #48] @ 0x30 │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r4, [r5, #52] @ 0x34 │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r5, #56] @ 0x38 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r9, [r5, #60] @ 0x3c │ │ │ │ - ldr sl, [r5, #64] @ 0x40 │ │ │ │ - ldr r8, [pc, #132] @ bb388 <__cxa_atexit@plt+0xae6fc> │ │ │ │ + bcc c1478 <__cxa_atexit@plt+0xb47ec> │ │ │ │ + ldr lr, [pc, #96] @ c1484 <__cxa_atexit@plt+0xb47f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #92] @ c1488 <__cxa_atexit@plt+0xb47fc> │ │ │ │ add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #88] @ c148c <__cxa_atexit@plt+0xb4800> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add ip, r5, #8 │ │ │ │ + ldm ip, {r0, sl, ip} │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - add r0, r3, #20 │ │ │ │ - stm r0, {r2, sl, lr} │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r0, sl, ip} │ │ │ │ str r7, [r3, #32] │ │ │ │ - ldr r2, [pc, #100] @ bb38c <__cxa_atexit@plt+0xae700> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [pc, #92] @ bb390 <__cxa_atexit@plt+0xae704> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #60] @ 0x3c │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r9, [r3, #52] @ 0x34 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ - sub r7, r6, #55 @ 0x37 │ │ │ │ - add r8, r2, #2 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #34 @ 0x22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq r3, sp, #32, 20 @ 0x20000 │ │ │ │ - rsceq r3, sp, #52, 22 @ 0xd000 │ │ │ │ - andeq r9, r7, r2, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ bb3c0 <__cxa_atexit@plt+0xae734> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + @ instruction: 0xfffffa40 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + rsceq fp, ip, #204, 24 @ 0xcc00 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c1508 <__cxa_atexit@plt+0xb487c> │ │ │ │ + ldr r2, [pc, #92] @ c1514 <__cxa_atexit@plt+0xb4888> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq c1500 <__cxa_atexit@plt+0xb4874> │ │ │ │ + ldr r3, [pc, #72] @ c1518 <__cxa_atexit@plt+0xb488c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bb3b8 <__cxa_atexit@plt+0xae72c> │ │ │ │ - b bb3d0 <__cxa_atexit@plt+0xae744> │ │ │ │ + beq c1500 <__cxa_atexit@plt+0xb4874> │ │ │ │ + ldr r3, [pc, #52] @ c151c <__cxa_atexit@plt+0xb4890> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #40] @ c1520 <__cxa_atexit@plt+0xb4894> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r3, sp, #4, 22 @ 0x1000 │ │ │ │ - andeq r9, r7, r2, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + movweq r2, #64140 @ 0xfa8c │ │ │ │ + rsceq fp, ip, #60, 24 @ 0x3c00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bb42c <__cxa_atexit@plt+0xae7a0> │ │ │ │ - ldr r3, [pc, #148] @ bb478 <__cxa_atexit@plt+0xae7ec> │ │ │ │ + ldr r3, [pc, #56] @ c1570 <__cxa_atexit@plt+0xb48e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bb468 <__cxa_atexit@plt+0xae7dc> │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #124] @ bb47c <__cxa_atexit@plt+0xae7f0> │ │ │ │ + beq c1568 <__cxa_atexit@plt+0xb48dc> │ │ │ │ + ldr r3, [pc, #36] @ c1574 <__cxa_atexit@plt+0xb48e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bb468 <__cxa_atexit@plt+0xae7dc> │ │ │ │ - ldr r3, [pc, #96] @ bb480 <__cxa_atexit@plt+0xae7f4> │ │ │ │ + ldr r3, [pc, #24] @ c1578 <__cxa_atexit@plt+0xb48ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + movweq r2, #64036 @ 0xfa24 │ │ │ │ + rsceq fp, ip, #228, 22 @ 0x39000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c15a8 <__cxa_atexit@plt+0xb491c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #64] @ 0x40 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffaec <__cxa_atexit@plt+0x3f2e60> │ │ │ │ - ldr r3, [pc, #60] @ bb470 <__cxa_atexit@plt+0xae7e4> │ │ │ │ + ldr r3, [pc, #12] @ c15ac <__cxa_atexit@plt+0xb4920> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq r2, #63972 @ 0xf9e4 │ │ │ │ + rsceq fp, ip, #176, 22 @ 0x2c000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #132] @ c1648 <__cxa_atexit@plt+0xb49bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c1624 <__cxa_atexit@plt+0xb4998> │ │ │ │ + ldr r3, [pc, #116] @ c164c <__cxa_atexit@plt+0xb49c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bb468 <__cxa_atexit@plt+0xae7dc> │ │ │ │ - ldr r3, [pc, #40] @ bb474 <__cxa_atexit@plt+0xae7e8> │ │ │ │ + beq c1630 <__cxa_atexit@plt+0xb49a4> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c1640 <__cxa_atexit@plt+0xb49b4> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c1638 <__cxa_atexit@plt+0xb49ac> │ │ │ │ + ldr r3, [pc, #68] @ c1650 <__cxa_atexit@plt+0xb49c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ - str r8, [r5, #52] @ 0x34 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + ldr r3, [pc, #60] @ c1654 <__cxa_atexit@plt+0xb49c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsr #17 │ │ │ │ - andeq r0, r0, ip, lsr #17 │ │ │ │ - @ instruction: 0x0017fdd2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #52] @ bb4cc <__cxa_atexit@plt+0xae840> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + movweq r2, #63860 @ 0xf974 │ │ │ │ + rsceq fp, ip, #8, 22 @ 0x2000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ c16d0 <__cxa_atexit@plt+0xb4a44> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bb4c4 <__cxa_atexit@plt+0xae838> │ │ │ │ - ldr r3, [pc, #24] @ bb4d0 <__cxa_atexit@plt+0xae844> │ │ │ │ + beq c16b8 <__cxa_atexit@plt+0xb4a2c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c16c8 <__cxa_atexit@plt+0xb4a3c> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c16c0 <__cxa_atexit@plt+0xb4a34> │ │ │ │ + ldr r3, [pc, #52] @ c16d4 <__cxa_atexit@plt+0xb4a48> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #64] @ 0x40 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffaec <__cxa_atexit@plt+0x3f2e60> │ │ │ │ + ldr r3, [pc, #44] @ c16d8 <__cxa_atexit@plt+0xb4a4c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl r8 │ │ │ │ - andeq r0, r0, r4, lsl r8 │ │ │ │ - rsceq r3, sp, #244, 18 @ 0x3d0000 │ │ │ │ - andeq r9, r7, r2, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ bb504 <__cxa_atexit@plt+0xae878> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ - str r8, [r5, #52] @ 0x34 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r3, sp, #192, 18 @ 0x300000 │ │ │ │ - andeq r9, r0, r2, lsl r0 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + movweq r2, #63712 @ 0xf8e0 │ │ │ │ + rsceq fp, ip, #132, 20 @ 0x84000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bb530 <__cxa_atexit@plt+0xae8a4> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c172c <__cxa_atexit@plt+0xb4aa0> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c1724 <__cxa_atexit@plt+0xb4a98> │ │ │ │ + ldr r3, [pc, #40] @ c1734 <__cxa_atexit@plt+0xb4aa8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ bb534 <__cxa_atexit@plt+0xae8a8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r9, #61540 @ 0xf064 │ │ │ │ - rsceq r3, sp, #128, 18 @ 0x200000 │ │ │ │ - andeq r9, r0, r2, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bb574 <__cxa_atexit@plt+0xae8e8> │ │ │ │ - ldr r3, [pc, #52] @ bb58c <__cxa_atexit@plt+0xae900> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ bb590 <__cxa_atexit@plt+0xae904> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr sl, [r5, #48] @ 0x30 │ │ │ │ - add r5, r5, #76 @ 0x4c │ │ │ │ + ldr r3, [pc, #32] @ c1738 <__cxa_atexit@plt+0xb4aac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - ldr r3, [pc, #12] @ bb588 <__cxa_atexit@plt+0xae8fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r3, sp, #96, 14 @ 0x1800000 │ │ │ │ - movweq r8, #65412 @ 0xff84 │ │ │ │ - rsceq r3, sp, #20, 18 @ 0x50000 │ │ │ │ - andeq r9, r0, r2, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r2, #63604 @ 0xf874 │ │ │ │ + rsceq fp, ip, #24, 20 @ 0x18000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bb5bc <__cxa_atexit@plt+0xae930> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq fp, ip, #156, 26 @ 0x2700 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r8, r5, #20 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi c17e4 <__cxa_atexit@plt+0xb4b58> │ │ │ │ + ldr lr, [pc, #116] @ c17ec <__cxa_atexit@plt+0xb4b60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r3, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq c17d8 <__cxa_atexit@plt+0xb4b4c> │ │ │ │ + ldr r3, [pc, #80] @ c17f0 <__cxa_atexit@plt+0xb4b64> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ bb5c0 <__cxa_atexit@plt+0xae934> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r8, #65316 @ 0xff24 │ │ │ │ - rsceq r3, sp, #212, 16 @ 0xd40000 │ │ │ │ - andeq r9, r0, r2, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne bb5f0 <__cxa_atexit@plt+0xae964> │ │ │ │ - ldr r7, [pc, #40] @ bb60c <__cxa_atexit@plt+0xae980> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #52]! @ 0x34 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r3, [pc, #16] @ bb608 <__cxa_atexit@plt+0xae97c> │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c17d8 <__cxa_atexit@plt+0xb4b4c> │ │ │ │ + ldr sl, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #48] @ c17f4 <__cxa_atexit@plt+0xb4b68> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #56] @ 0x38 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r3, sp, #20, 14 @ 0x500000 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq fp, ip, #252, 24 @ 0xfc00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ bb640 <__cxa_atexit@plt+0xae9b4> │ │ │ │ + ldr r3, [pc, #64] @ c184c <__cxa_atexit@plt+0xb4bc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ bb644 <__cxa_atexit@plt+0xae9b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #24 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r3, sp, #92, 12 @ 0x5c00000 │ │ │ │ - movweq r8, #65208 @ 0xfeb8 │ │ │ │ - rsceq r3, sp, #60, 16 @ 0x3c0000 │ │ │ │ - andeq r9, r0, r2, lsl r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #60] @ bb6a0 <__cxa_atexit@plt+0xaea14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq bb698 <__cxa_atexit@plt+0xaea0c> │ │ │ │ - ldr r3, [pc, #28] @ bb6a4 <__cxa_atexit@plt+0xaea18> │ │ │ │ + beq c1844 <__cxa_atexit@plt+0xb4bb8> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ c1850 <__cxa_atexit@plt+0xb4bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r3, sp, #220, 14 @ 0x3700000 │ │ │ │ - andeq r5, r0, r2, lsl r1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq fp, ip, #160, 24 @ 0xa000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ bb6cc <__cxa_atexit@plt+0xaea40> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ c1880 <__cxa_atexit@plt+0xb4bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r3, sp, #180, 14 @ 0x2d00000 │ │ │ │ - andeq r5, r0, r2, lsl r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bb6f8 <__cxa_atexit@plt+0xaea6c> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c18f0 <__cxa_atexit@plt+0xb4c64> │ │ │ │ + ldr r2, [pc, #96] @ c1908 <__cxa_atexit@plt+0xb4c7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #92] @ c190c <__cxa_atexit@plt+0xb4c80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #88] @ c1910 <__cxa_atexit@plt+0xb4c84> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r9, sl} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ c1914 <__cxa_atexit@plt+0xb4c88> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ bb6fc <__cxa_atexit@plt+0xaea70> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r8, #64380 @ 0xfb7c │ │ │ │ - rsceq r3, sp, #116, 14 @ 0x1d00000 │ │ │ │ - andeq r5, r0, r2, lsl r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bb72c <__cxa_atexit@plt+0xaeaa0> │ │ │ │ - ldr r3, [pc, #220] @ bb7fc <__cxa_atexit@plt+0xaeb70> │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r2, #64732 @ 0xfcdc │ │ │ │ + movweq r2, #64728 @ 0xfcd8 │ │ │ │ + movweq r2, #63548 @ 0xf83c │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3adc <__cxa_atexit@plt+0x3e6e50> │ │ │ │ + rsceq fp, ip, #48, 16 @ 0x300000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c198c <__cxa_atexit@plt+0xb4d00> │ │ │ │ + ldr r2, [pc, #68] @ c1998 <__cxa_atexit@plt+0xb4d0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq c1984 <__cxa_atexit@plt+0xb4cf8> │ │ │ │ + ldr r3, [pc, #48] @ c199c <__cxa_atexit@plt+0xb4d10> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne bb788 <__cxa_atexit@plt+0xaeafc> │ │ │ │ - ldr r3, [pc, #172] @ bb7f0 <__cxa_atexit@plt+0xaeb64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #168] @ bb7f4 <__cxa_atexit@plt+0xaeb68> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, #164] @ bb7f8 <__cxa_atexit@plt+0xaeb6c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r1, [r5, #64] @ 0x40 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r2, lr} │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ - b e1220 <__cxa_atexit@plt+0xd4594> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc bb7cc <__cxa_atexit@plt+0xaeb40> │ │ │ │ - ldr r3, [pc, #96] @ bb800 <__cxa_atexit@plt+0xaeb74> │ │ │ │ + ldr r3, [pc, #36] @ c19a0 <__cxa_atexit@plt+0xb4d14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + movweq r2, #62984 @ 0xf608 │ │ │ │ + rsceq fp, ip, #188, 14 @ 0x2f00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c19d0 <__cxa_atexit@plt+0xb4d44> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #92] @ bb804 <__cxa_atexit@plt+0xaeb78> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #56] @ 0x38 │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r8, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - ldr r7, [pc, #24] @ bb7ec <__cxa_atexit@plt+0xaeb60> │ │ │ │ + ldr r3, [pc, #12] @ c19d4 <__cxa_atexit@plt+0xb4d48> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq r2, #62908 @ 0xf5bc │ │ │ │ + rsceq fp, ip, #136, 14 @ 0x2200000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #132] @ c1a70 <__cxa_atexit@plt+0xb4de4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0x000003bc │ │ │ │ - rsceq r3, sp, #136, 10 @ 0x22000000 │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - movweq r8, #65072 @ 0xfe30 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, ror #8 │ │ │ │ - movweq r8, #63400 @ 0xf7a8 │ │ │ │ - rsceq r3, sp, #108, 12 @ 0x6c00000 │ │ │ │ - andeq r5, r1, r2, lsl r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #4 │ │ │ │ - bne bb86c <__cxa_atexit@plt+0xaebe0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc bb90c <__cxa_atexit@plt+0xaec80> │ │ │ │ - ldr r2, [pc, #276] @ bb954 <__cxa_atexit@plt+0xaecc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #272] @ bb958 <__cxa_atexit@plt+0xaeccc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #56] @ 0x38 │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r8, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne bb8c8 <__cxa_atexit@plt+0xaec3c> │ │ │ │ - ldr r3, [pc, #188] @ bb940 <__cxa_atexit@plt+0xaecb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #184] @ bb944 <__cxa_atexit@plt+0xaecb8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, #180] @ bb948 <__cxa_atexit@plt+0xaecbc> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - ldr r1, [r5, #64] @ 0x40 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r2, lr} │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ - b e1220 <__cxa_atexit@plt+0xd4594> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc bb91c <__cxa_atexit@plt+0xaec90> │ │ │ │ - ldr r3, [pc, #108] @ bb94c <__cxa_atexit@plt+0xaecc0> │ │ │ │ + tst r8, #3 │ │ │ │ + beq c1a4c <__cxa_atexit@plt+0xb4dc0> │ │ │ │ + ldr r3, [pc, #116] @ c1a74 <__cxa_atexit@plt+0xb4de8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #104] @ bb950 <__cxa_atexit@plt+0xaecc4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #56] @ 0x38 │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r8, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldr r7, [pc, #24] @ bb93c <__cxa_atexit@plt+0xaecb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, ror #4 │ │ │ │ - rsceq r3, sp, #72, 8 @ 0x48000000 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - movweq r8, #64752 @ 0xfcf0 │ │ │ │ - andeq r0, r0, r8, lsr #6 │ │ │ │ - movweq r8, #63080 @ 0xf668 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - movweq r8, #63240 @ 0xf708 │ │ │ │ - @ instruction: 0x0017fdd2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #60] @ 0x3c │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #112] @ bb9f0 <__cxa_atexit@plt+0xaed64> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c1a58 <__cxa_atexit@plt+0xb4dcc> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c1a68 <__cxa_atexit@plt+0xb4ddc> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ - bne bb984 <__cxa_atexit@plt+0xaecf8> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #84] @ bb9f4 <__cxa_atexit@plt+0xaed68> │ │ │ │ + beq c1a60 <__cxa_atexit@plt+0xb4dd4> │ │ │ │ + ldr r3, [pc, #68] @ c1a78 <__cxa_atexit@plt+0xb4dec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #60] @ c1a7c <__cxa_atexit@plt+0xb4df0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne bb9b0 <__cxa_atexit@plt+0xaed24> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #60] @ bb9f8 <__cxa_atexit@plt+0xaed6c> │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + movweq r2, #62796 @ 0xf54c │ │ │ │ + rsceq fp, ip, #224, 12 @ 0xe000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ c1af8 <__cxa_atexit@plt+0xb4e6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bb9e8 <__cxa_atexit@plt+0xaed5c> │ │ │ │ - ldr r3, [pc, #32] @ bb9fc <__cxa_atexit@plt+0xaed70> │ │ │ │ + beq c1ae0 <__cxa_atexit@plt+0xb4e54> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c1af0 <__cxa_atexit@plt+0xb4e64> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c1ae8 <__cxa_atexit@plt+0xb4e5c> │ │ │ │ + ldr r3, [pc, #52] @ c1afc <__cxa_atexit@plt+0xb4e70> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #64] @ 0x40 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffaec <__cxa_atexit@plt+0x3f2e60> │ │ │ │ + ldr r3, [pc, #44] @ c1b00 <__cxa_atexit@plt+0xb4e74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movweq r8, #62956 @ 0xf5ec │ │ │ │ - movweq r8, #63084 @ 0xf66c │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq pc, r3, r2, asr sp @ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ bba80 <__cxa_atexit@plt+0xaedf4> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + movweq r2, #62648 @ 0xf4b8 │ │ │ │ + rsceq fp, ip, #92, 12 @ 0x5c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c1b54 <__cxa_atexit@plt+0xb4ec8> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c1b4c <__cxa_atexit@plt+0xb4ec0> │ │ │ │ + ldr r3, [pc, #40] @ c1b5c <__cxa_atexit@plt+0xb4ed0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ + ldr r3, [pc, #32] @ c1b60 <__cxa_atexit@plt+0xb4ed4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r2, #62540 @ 0xf44c │ │ │ │ + rsceq fp, ip, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq fp, ip, #116, 18 @ 0x1d0000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r8, r5, #20 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi c1bf0 <__cxa_atexit@plt+0xb4f64> │ │ │ │ + ldr lr, [pc, #88] @ c1bf8 <__cxa_atexit@plt+0xb4f6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r3, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + str r0, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq bba68 <__cxa_atexit@plt+0xaeddc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc bba70 <__cxa_atexit@plt+0xaede4> │ │ │ │ - ldr r1, [pc, #80] @ bba84 <__cxa_atexit@plt+0xaedf8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #76] @ bba88 <__cxa_atexit@plt+0xaedfc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #56] @ 0x38 │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ - str r7, [r5, #64] @ 0x40 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r8, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ + beq c1be4 <__cxa_atexit@plt+0xb4f58> │ │ │ │ + ldr sl, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ c1bfc <__cxa_atexit@plt+0xb4f70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - movweq r8, #62740 @ 0xf514 │ │ │ │ - andeq pc, r3, r2, asr sp @ │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + rsceq fp, ip, #244, 16 @ 0xf40000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ c1c2c <__cxa_atexit@plt+0xb4fa0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bbae0 <__cxa_atexit@plt+0xaee54> │ │ │ │ - ldr r1, [pc, #60] @ bbaec <__cxa_atexit@plt+0xaee60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #56] @ bbaf0 <__cxa_atexit@plt+0xaee64> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #56] @ 0x38 │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ - str r7, [r5, #64] @ 0x40 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r8, r6, #2 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - movweq r8, #62616 @ 0xf498 │ │ │ │ - ldrdeq pc, [r7], -r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #60] @ 0x3c │ │ │ │ - ldr r7, [r5, #64] @ 0x40 │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r7, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne bbb14 <__cxa_atexit@plt+0xaee88> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #80] @ bbb80 <__cxa_atexit@plt+0xaeef4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne bbb40 <__cxa_atexit@plt+0xaeeb4> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #56] @ bbb84 <__cxa_atexit@plt+0xaeef8> │ │ │ │ + bcc c1c9c <__cxa_atexit@plt+0xb5010> │ │ │ │ + ldr r2, [pc, #96] @ c1cb4 <__cxa_atexit@plt+0xb5028> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #92] @ c1cb8 <__cxa_atexit@plt+0xb502c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #88] @ c1cbc <__cxa_atexit@plt+0xb5030> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r9, sl} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ c1cc0 <__cxa_atexit@plt+0xb5034> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r2, #63792 @ 0xf930 │ │ │ │ + movweq r2, #63788 @ 0xf92c │ │ │ │ + movweq r2, #62608 @ 0xf490 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + rsceq fp, ip, #132, 8 @ 0x84000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c1d38 <__cxa_atexit@plt+0xb50ac> │ │ │ │ + ldr r2, [pc, #68] @ c1d44 <__cxa_atexit@plt+0xb50b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq bbb78 <__cxa_atexit@plt+0xaeeec> │ │ │ │ - ldr r3, [pc, #28] @ bbb88 <__cxa_atexit@plt+0xaeefc> │ │ │ │ + beq c1d30 <__cxa_atexit@plt+0xb50a4> │ │ │ │ + ldr r3, [pc, #48] @ c1d48 <__cxa_atexit@plt+0xb50bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #64] @ 0x40 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffaec <__cxa_atexit@plt+0x3f2e60> │ │ │ │ + ldr r3, [pc, #36] @ c1d4c <__cxa_atexit@plt+0xb50c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movweq r8, #62684 @ 0xf4dc │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq pc, r3, r2, asr sp @ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bbbdc <__cxa_atexit@plt+0xaef50> │ │ │ │ - ldr r2, [pc, #68] @ bbbf8 <__cxa_atexit@plt+0xaef6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ bbbfc <__cxa_atexit@plt+0xaef70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #56] @ 0x38 │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - ldr r3, [pc, #28] @ bbc00 <__cxa_atexit@plt+0xaef74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + movweq r2, #62044 @ 0xf25c │ │ │ │ + rsceq fp, ip, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c1d7c <__cxa_atexit@plt+0xb50f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - movweq r8, #62356 @ 0xf394 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x0017fdd2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #60] @ 0x3c │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #112] @ bbc98 <__cxa_atexit@plt+0xaf00c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne bbc2c <__cxa_atexit@plt+0xaefa0> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #84] @ bbc9c <__cxa_atexit@plt+0xaf010> │ │ │ │ + ldr r3, [pc, #12] @ c1d80 <__cxa_atexit@plt+0xb50f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne bbc58 <__cxa_atexit@plt+0xaefcc> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #60] @ bbca0 <__cxa_atexit@plt+0xaf014> │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq r2, #61968 @ 0xf210 │ │ │ │ + rsceq fp, ip, #220, 6 @ 0x70000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #132] @ c1e1c <__cxa_atexit@plt+0xb5190> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c1df8 <__cxa_atexit@plt+0xb516c> │ │ │ │ + ldr r3, [pc, #116] @ c1e20 <__cxa_atexit@plt+0xb5194> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bbc90 <__cxa_atexit@plt+0xaf004> │ │ │ │ - ldr r3, [pc, #32] @ bbca4 <__cxa_atexit@plt+0xaf018> │ │ │ │ + beq c1e04 <__cxa_atexit@plt+0xb5178> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c1e14 <__cxa_atexit@plt+0xb5188> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c1e0c <__cxa_atexit@plt+0xb5180> │ │ │ │ + ldr r3, [pc, #68] @ c1e24 <__cxa_atexit@plt+0xb5198> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #64] @ 0x40 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffaec <__cxa_atexit@plt+0x3f2e60> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #60] @ c1e28 <__cxa_atexit@plt+0xb519c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - movweq r8, #62276 @ 0xf344 │ │ │ │ - movweq r8, #62404 @ 0xf3c4 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x001ffdd2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ bbcc4 <__cxa_atexit@plt+0xaf038> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #64] @ 0x40 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffaec <__cxa_atexit@plt+0x3f2e60> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq pc, [pc], -r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #64] @ 0x40 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne bbd28 <__cxa_atexit@plt+0xaf09c> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bbd3c <__cxa_atexit@plt+0xaf0b0> │ │ │ │ - ldr r3, [r5, #68] @ 0x44 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne bbd50 <__cxa_atexit@plt+0xaf0c4> │ │ │ │ - ldr r2, [pc, #148] @ bbda0 <__cxa_atexit@plt+0xaf114> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - str r7, [r5, #68] @ 0x44 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq bbd84 <__cxa_atexit@plt+0xaf0f8> │ │ │ │ - mov r7, r3 │ │ │ │ - b bbdb4 <__cxa_atexit@plt+0xaf128> │ │ │ │ - ldr r7, [pc, #116] @ bbda4 <__cxa_atexit@plt+0xaf118> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #76]! @ 0x4c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #100] @ bbda8 <__cxa_atexit@plt+0xaf11c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #72] @ 0x48 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r3, [pc, #64] @ bbd98 <__cxa_atexit@plt+0xaf10c> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + movweq r2, #61856 @ 0xf1a0 │ │ │ │ + rsceq fp, ip, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ c1ea4 <__cxa_atexit@plt+0xb5218> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #68] @ 0x44 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bbd90 <__cxa_atexit@plt+0xaf104> │ │ │ │ - ldr r3, [pc, #44] @ bbd9c <__cxa_atexit@plt+0xaf110> │ │ │ │ + beq c1e8c <__cxa_atexit@plt+0xb5200> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c1e9c <__cxa_atexit@plt+0xb5210> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c1e94 <__cxa_atexit@plt+0xb5208> │ │ │ │ + ldr r3, [pc, #52] @ c1ea8 <__cxa_atexit@plt+0xb521c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #68] @ 0x44 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [pc, #44] @ c1eac <__cxa_atexit@plt+0xb5220> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq r3, sp, #72, 2 │ │ │ │ - andeq r0, r0, r0, lsr #8 │ │ │ │ - @ instruction: 0x001fffd2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #120] @ bbe38 <__cxa_atexit@plt+0xaf1ac> │ │ │ │ + movweq r2, #61708 @ 0xf10c │ │ │ │ + rsceq fp, ip, #176, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c1f00 <__cxa_atexit@plt+0xb5274> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c1ef8 <__cxa_atexit@plt+0xb526c> │ │ │ │ + ldr r3, [pc, #40] @ c1f08 <__cxa_atexit@plt+0xb527c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ + ldr r3, [pc, #32] @ c1f0c <__cxa_atexit@plt+0xb5280> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r2, #61600 @ 0xf0a0 │ │ │ │ + rsceq fp, ip, #68, 4 @ 0x40000004 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq fp, ip, #200, 10 @ 0x32000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r8, r5, #20 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi c1f9c <__cxa_atexit@plt+0xb5310> │ │ │ │ + ldr lr, [pc, #88] @ c1fa4 <__cxa_atexit@plt+0xb5318> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r3, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + str r0, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq bbe18 <__cxa_atexit@plt+0xaf18c> │ │ │ │ - ldr r2, [pc, #92] @ bbe3c <__cxa_atexit@plt+0xaf1b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #68] @ 0x44 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #64] @ 0x40 │ │ │ │ - tst r7, #3 │ │ │ │ - beq bbe18 <__cxa_atexit@plt+0xaf18c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - ble bbe20 <__cxa_atexit@plt+0xaf194> │ │ │ │ - ldr r7, [pc, #56] @ bbe44 <__cxa_atexit@plt+0xaf1b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #76]! @ 0x4c │ │ │ │ - bx r0 │ │ │ │ + beq c1f90 <__cxa_atexit@plt+0xb5304> │ │ │ │ + ldr sl, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ c1fa8 <__cxa_atexit@plt+0xb531c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ bbe40 <__cxa_atexit@plt+0xaf1b4> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + rsceq fp, ip, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ c1fd8 <__cxa_atexit@plt+0xb534c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #68] @ 0x44 │ │ │ │ - ldr r7, [r5, #72] @ 0x48 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - rsceq r3, sp, #108 @ 0x6c │ │ │ │ - @ instruction: 0x001fffd2 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ bbeb0 <__cxa_atexit@plt+0xaf224> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #68] @ 0x44 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #64] @ 0x40 │ │ │ │ - tst r7, #3 │ │ │ │ - beq bbe90 <__cxa_atexit@plt+0xaf204> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - ble bbe98 <__cxa_atexit@plt+0xaf20c> │ │ │ │ - ldr r7, [pc, #52] @ bbeb8 <__cxa_atexit@plt+0xaf22c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #76]! @ 0x4c │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c2048 <__cxa_atexit@plt+0xb53bc> │ │ │ │ + ldr r2, [pc, #96] @ c2060 <__cxa_atexit@plt+0xb53d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #92] @ c2064 <__cxa_atexit@plt+0xb53d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #88] @ c2068 <__cxa_atexit@plt+0xb53dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r9, sl} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ bbeb4 <__cxa_atexit@plt+0xaf228> │ │ │ │ + ldr r3, [pc, #28] @ c206c <__cxa_atexit@plt+0xb53e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #68] @ 0x44 │ │ │ │ - ldr r7, [r5, #72] @ 0x48 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq r2, sp, #244, 30 @ 0x3d0 │ │ │ │ - @ instruction: 0x001fffd2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r2, #62852 @ 0xf584 │ │ │ │ + movweq r2, #62848 @ 0xf580 │ │ │ │ + movweq r2, #61668 @ 0xf0e4 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #64] @ 0x40 │ │ │ │ - cmp r3, r7 │ │ │ │ - ble bbee8 <__cxa_atexit@plt+0xaf25c> │ │ │ │ - ldr r7, [pc, #80] @ bbf2c <__cxa_atexit@plt+0xaf2a0> │ │ │ │ + b 3f3ad4 <__cxa_atexit@plt+0x3e6e48> │ │ │ │ + rsceq fp, ip, #52, 20 @ 0x34000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c2154 <__cxa_atexit@plt+0xb54c8> │ │ │ │ + ldr lr, [pc, #232] @ c2190 <__cxa_atexit@plt+0xb5504> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + add r9, r7, #11 │ │ │ │ + ldm r9, {r0, r3, r8, r9} │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c215c <__cxa_atexit@plt+0xb54d0> │ │ │ │ + ldr r2, [pc, #180] @ c2194 <__cxa_atexit@plt+0xb5508> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-32]! @ 0xffffffe0 │ │ │ │ + str sl, [r1, #4] │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c2170 <__cxa_atexit@plt+0xb54e4> │ │ │ │ + ldr r1, [pc, #156] @ c21a0 <__cxa_atexit@plt+0xb5514> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #152] @ c21a4 <__cxa_atexit@plt+0xb5518> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #148] @ c21a8 <__cxa_atexit@plt+0xb551c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [pc, #132] @ c21ac <__cxa_atexit@plt+0xb5520> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r9, r2, #2 │ │ │ │ + sub sl, r2, #10 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ c219c <__cxa_atexit@plt+0xb5510> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #76]! @ 0x4c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #52] @ bbf24 <__cxa_atexit@plt+0xaf298> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #68] @ 0x44 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r7, [pc, #32] @ c2198 <__cxa_atexit@plt+0xb550c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + @ instruction: 0xffffe4e8 │ │ │ │ + rsceq fp, ip, #96, 16 @ 0x600000 │ │ │ │ + rsceq fp, ip, #188, 16 @ 0xbc0000 │ │ │ │ + @ instruction: 0xffffddb4 │ │ │ │ + @ instruction: 0xffffd750 │ │ │ │ + rsceq fp, ip, #32 │ │ │ │ + movweq r1, #65048 @ 0xfe18 │ │ │ │ + rsceq fp, ip, #120, 16 @ 0x780000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c222c <__cxa_atexit@plt+0xb55a0> │ │ │ │ + ldr lr, [pc, #96] @ c2238 <__cxa_atexit@plt+0xb55ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #92] @ c223c <__cxa_atexit@plt+0xb55b0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #88] @ c2240 <__cxa_atexit@plt+0xb55b4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add ip, r5, #8 │ │ │ │ + ldm ip, {r0, sl, ip} │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r0, sl, ip} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #34 @ 0x22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + @ instruction: 0xfffffb04 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + rsceq sl, ip, #24, 30 @ 0x60 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c22a4 <__cxa_atexit@plt+0xb5618> │ │ │ │ + ldr r2, [pc, #68] @ c22b0 <__cxa_atexit@plt+0xb5624> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq bbf1c <__cxa_atexit@plt+0xaf290> │ │ │ │ - ldr r3, [pc, #32] @ bbf28 <__cxa_atexit@plt+0xaf29c> │ │ │ │ + beq c229c <__cxa_atexit@plt+0xb5610> │ │ │ │ + ldr r3, [pc, #48] @ c22b4 <__cxa_atexit@plt+0xb5628> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #72] @ 0x48 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #68] @ 0x44 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + ldr r3, [pc, #36] @ c22b8 <__cxa_atexit@plt+0xb562c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r2, sp, #156, 30 @ 0x270 │ │ │ │ - ldrsbteq pc, [pc], -r2 @ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bbf54 <__cxa_atexit@plt+0xaf2c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + movweq r1, #64752 @ 0xfcf0 │ │ │ │ + rsceq sl, ip, #164, 28 @ 0xa40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c22e8 <__cxa_atexit@plt+0xb565c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #72] @ 0x48 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #68] @ 0x44 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrsbteq pc, [pc], -r2 @ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #228] @ bc04c <__cxa_atexit@plt+0xaf3c0> │ │ │ │ + ldr r3, [pc, #12] @ c22ec <__cxa_atexit@plt+0xb5660> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq r1, #64676 @ 0xfca4 │ │ │ │ + rsceq sl, ip, #112, 28 @ 0x700 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #132] @ c2388 <__cxa_atexit@plt+0xb56fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c2364 <__cxa_atexit@plt+0xb56d8> │ │ │ │ + ldr r3, [pc, #116] @ c238c <__cxa_atexit@plt+0xb5700> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bbfac <__cxa_atexit@plt+0xaf320> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt bbfb4 <__cxa_atexit@plt+0xaf328> │ │ │ │ - ldr r3, [r5, #68] @ 0x44 │ │ │ │ - sub r7, r3, r7 │ │ │ │ - cmn r7, #1 │ │ │ │ - ble bbfc4 <__cxa_atexit@plt+0xaf338> │ │ │ │ - ldr r3, [pc, #200] @ bc064 <__cxa_atexit@plt+0xaf3d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #68] @ 0x44 │ │ │ │ - ldr r7, [r5, #72] @ 0x48 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #148] @ bc050 <__cxa_atexit@plt+0xaf3c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b bbfd0 <__cxa_atexit@plt+0xaf344> │ │ │ │ - ldr r7, [pc, #136] @ bc054 <__cxa_atexit@plt+0xaf3c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne bc038 <__cxa_atexit@plt+0xaf3ac> │ │ │ │ - mov r3, #0 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #100] @ bc058 <__cxa_atexit@plt+0xaf3cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ + beq c2370 <__cxa_atexit@plt+0xb56e4> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c2380 <__cxa_atexit@plt+0xb56f4> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ - bne bbff8 <__cxa_atexit@plt+0xaf36c> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #72] @ bc05c <__cxa_atexit@plt+0xaf3d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne bc024 <__cxa_atexit@plt+0xaf398> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #52] @ bc060 <__cxa_atexit@plt+0xaf3d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #76]! @ 0x4c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ bc068 <__cxa_atexit@plt+0xaf3dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #76]! @ 0x4c │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - movweq r7, #65460 @ 0xffb4 │ │ │ │ - movweq r7, #65440 @ 0xffa0 │ │ │ │ - movweq r8, #62560 @ 0xf460 │ │ │ │ - movweq r7, #65528 @ 0xfff8 │ │ │ │ - rsceq r2, sp, #72, 28 @ 0x480 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - rsceq r2, sp, #56, 28 @ 0x380 │ │ │ │ - ldrsbteq pc, [pc], -r2 @ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt bc0ac <__cxa_atexit@plt+0xaf420> │ │ │ │ - ldr r3, [r5, #68] @ 0x44 │ │ │ │ - sub r7, r3, r7 │ │ │ │ - cmn r7, #1 │ │ │ │ - ble bc0bc <__cxa_atexit@plt+0xaf430> │ │ │ │ - ldr r3, [pc, #188] @ bc158 <__cxa_atexit@plt+0xaf4cc> │ │ │ │ + beq c2378 <__cxa_atexit@plt+0xb56ec> │ │ │ │ + ldr r3, [pc, #68] @ c2390 <__cxa_atexit@plt+0xb5704> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #68] @ 0x44 │ │ │ │ - ldr r7, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r7, [pc, #144] @ bc144 <__cxa_atexit@plt+0xaf4b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b bc0c8 <__cxa_atexit@plt+0xaf43c> │ │ │ │ - ldr r7, [pc, #132] @ bc148 <__cxa_atexit@plt+0xaf4bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne bc130 <__cxa_atexit@plt+0xaf4a4> │ │ │ │ - mov r3, #0 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #96] @ bc14c <__cxa_atexit@plt+0xaf4c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne bc0f0 <__cxa_atexit@plt+0xaf464> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #68] @ bc150 <__cxa_atexit@plt+0xaf4c4> │ │ │ │ + ldr r3, [pc, #60] @ c2394 <__cxa_atexit@plt+0xb5708> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne bc11c <__cxa_atexit@plt+0xaf490> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #48] @ bc154 <__cxa_atexit@plt+0xaf4c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #76]! @ 0x4c │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ bc15c <__cxa_atexit@plt+0xaf4d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #76]! @ 0x4c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movweq r7, #65212 @ 0xfebc │ │ │ │ - movweq r7, #65192 @ 0xfea8 │ │ │ │ - movweq r8, #62312 @ 0xf368 │ │ │ │ - movweq r7, #65280 @ 0xff00 │ │ │ │ - rsceq r2, sp, #80, 26 @ 0x1400 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - rsceq r2, sp, #64, 26 @ 0x1000 │ │ │ │ - ldrsbteq pc, [pc], -r2 @ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #148] @ bc204 <__cxa_atexit@plt+0xaf578> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + movweq r1, #64564 @ 0xfc34 │ │ │ │ + rsceq sl, ip, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ c2410 <__cxa_atexit@plt+0xb5784> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bc19c <__cxa_atexit@plt+0xaf510> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt bc1a4 <__cxa_atexit@plt+0xaf518> │ │ │ │ - ldr r3, [pc, #132] @ bc214 <__cxa_atexit@plt+0xaf588> │ │ │ │ + beq c23f8 <__cxa_atexit@plt+0xb576c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c2408 <__cxa_atexit@plt+0xb577c> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c2400 <__cxa_atexit@plt+0xb5774> │ │ │ │ + ldr r3, [pc, #52] @ c2414 <__cxa_atexit@plt+0xb5788> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + ldr r3, [pc, #44] @ c2418 <__cxa_atexit@plt+0xb578c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #72] @ bc208 <__cxa_atexit@plt+0xaf57c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + movweq r1, #64416 @ 0xfba0 │ │ │ │ + rsceq sl, ip, #68, 26 @ 0x1100 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c246c <__cxa_atexit@plt+0xb57e0> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ - bne bc1c4 <__cxa_atexit@plt+0xaf538> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #44] @ bc20c <__cxa_atexit@plt+0xaf580> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne bc1f0 <__cxa_atexit@plt+0xaf564> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #24] @ bc210 <__cxa_atexit@plt+0xaf584> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #76]! @ 0x4c │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - movweq r8, #62100 @ 0xf294 │ │ │ │ - movweq r7, #65068 @ 0xfe2c │ │ │ │ - rsceq r2, sp, #124, 24 @ 0x7c00 │ │ │ │ - @ instruction: 0xffffffd4 │ │ │ │ - ldrsbteq pc, [pc], -r2 @ │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt bc240 <__cxa_atexit@plt+0xaf5b4> │ │ │ │ - ldr r3, [pc, #120] @ bc2ac <__cxa_atexit@plt+0xaf620> │ │ │ │ + beq c2464 <__cxa_atexit@plt+0xb57d8> │ │ │ │ + ldr r3, [pc, #40] @ c2474 <__cxa_atexit@plt+0xb57e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #68] @ bc2a0 <__cxa_atexit@plt+0xaf614> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne bc260 <__cxa_atexit@plt+0xaf5d4> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #40] @ bc2a4 <__cxa_atexit@plt+0xaf618> │ │ │ │ + ldr r3, [pc, #32] @ c2478 <__cxa_atexit@plt+0xb57ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne bc28c <__cxa_atexit@plt+0xaf600> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #20] @ bc2a8 <__cxa_atexit@plt+0xaf61c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #76]! @ 0x4c │ │ │ │ - bx r0 │ │ │ │ - movweq r8, #61944 @ 0xf1f8 │ │ │ │ - movweq r7, #64912 @ 0xfd90 │ │ │ │ - rsceq r2, sp, #224, 22 @ 0x38000 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - rsceq r2, sp, #64, 24 @ 0x4000 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r1, #64308 @ 0xfb34 │ │ │ │ + rsceq sl, ip, #216, 24 @ 0xd800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq fp, ip, #92 @ 0x5c │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r2, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bc3f8 <__cxa_atexit@plt+0xaf76c> │ │ │ │ - str r7, [sp, #20] │ │ │ │ - add lr, sp, #24 │ │ │ │ - stm lr, {r4, r6, fp} │ │ │ │ - ldr lr, [pc, #288] @ bc408 <__cxa_atexit@plt+0xaf77c> │ │ │ │ + sub r8, r5, #20 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi c2508 <__cxa_atexit@plt+0xb587c> │ │ │ │ + ldr lr, [pc, #88] @ c2510 <__cxa_atexit@plt+0xb5884> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r0, [r2, #15] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r9, [r2, #63] @ 0x3f │ │ │ │ - str lr, [r3, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [r2, #27] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr fp, [r2, #31] │ │ │ │ - ldr r6, [r2, #19] │ │ │ │ - ldr r1, [r2, #23] │ │ │ │ - ldr r7, [r2, #67] @ 0x43 │ │ │ │ - ldr lr, [r2, #71] @ 0x47 │ │ │ │ - add ip, r2, #35 @ 0x23 │ │ │ │ - ldm ip, {r4, r8, sl, ip} │ │ │ │ - add r5, r2, #51 @ 0x33 │ │ │ │ - ldm r5, {r0, r2, r5} │ │ │ │ - str ip, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r6, [r3, #-40] @ 0xffffffd8 │ │ │ │ - sub r2, r3, #36 @ 0x24 │ │ │ │ - stm r2, {r0, r1, r4, r5, lr} │ │ │ │ - str sl, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - str r8, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #-52] @ 0xffffffcc │ │ │ │ - str fp, [r3, #-56] @ 0xffffffc8 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #-60] @ 0xffffffc4 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #-64] @ 0xffffffc0 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-68] @ 0xffffffbc │ │ │ │ - tst r9, #3 │ │ │ │ - beq bc3d0 <__cxa_atexit@plt+0xaf744> │ │ │ │ - ldr r7, [pc, #116] @ bc40c <__cxa_atexit@plt+0xaf780> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r3, #-72] @ 0xffffffb8 │ │ │ │ - str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ - tst r2, #3 │ │ │ │ - add fp, sp, #24 │ │ │ │ - ldm fp, {r4, r6, fp} │ │ │ │ - ldr r5, [sp, #20] │ │ │ │ - beq bc3ec <__cxa_atexit@plt+0xaf760> │ │ │ │ - ldr r7, [pc, #80] @ bc410 <__cxa_atexit@plt+0xaf784> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-72] @ 0xffffffb8 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r5, [sp, #20] │ │ │ │ - ldr r6, [sp, #28] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #32] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq r2, sp, #224, 20 @ 0xe0000 │ │ │ │ - andeq r0, sl, r1, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #56] @ bc464 <__cxa_atexit@plt+0xaf7d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #48] @ 0x30 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r3, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + str r0, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq bc45c <__cxa_atexit@plt+0xaf7d0> │ │ │ │ - ldr r3, [pc, #32] @ bc468 <__cxa_atexit@plt+0xaf7dc> │ │ │ │ + beq c24fc <__cxa_atexit@plt+0xb5870> │ │ │ │ + ldr sl, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ c2514 <__cxa_atexit@plt+0xb5888> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #68] @ 0x44 │ │ │ │ - str r7, [r5, #68] @ 0x44 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r2, sp, #136, 20 @ 0x88000 │ │ │ │ - andeq r0, sl, r1, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + rsceq sl, ip, #220, 30 @ 0x370 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bc494 <__cxa_atexit@plt+0xaf808> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ c2544 <__cxa_atexit@plt+0xb58b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #68] @ 0x44 │ │ │ │ - str r7, [r5, #68] @ 0x44 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r2, sp, #92, 20 @ 0x5c000 │ │ │ │ - andeq r0, sl, r1, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bc5ac <__cxa_atexit@plt+0xaf920> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r2, [sp, #32] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - str lr, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [r5, #68] @ 0x44 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr lr, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - ldr r8, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r4, [sp, #28] │ │ │ │ - ldr r9, [r5, #56] @ 0x38 │ │ │ │ - ldr r2, [r5, #60] @ 0x3c │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ - ldr r4, [pc, #140] @ bc5bc <__cxa_atexit@plt+0xaf930> │ │ │ │ - add r4, pc, r4 │ │ │ │ - stmib r3, {r4, ip} │ │ │ │ - str r8, [r3, #12] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r4, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str sl, [r3, #52] @ 0x34 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - str r9, [r3, #60] @ 0x3c │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r3, #68] @ 0x44 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #72] @ 0x48 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #76] @ 0x4c │ │ │ │ - add r5, r5, #72 @ 0x48 │ │ │ │ - sub r7, r6, #71 @ 0x47 │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b bb064 <__cxa_atexit@plt+0xae3d8> │ │ │ │ - mov r3, #76 @ 0x4c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov fp, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xffffeb30 │ │ │ │ - rsceq r2, sp, #64, 18 @ 0x100000 │ │ │ │ + bcc c25b4 <__cxa_atexit@plt+0xb5928> │ │ │ │ + ldr r2, [pc, #96] @ c25cc <__cxa_atexit@plt+0xb5940> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #92] @ c25d0 <__cxa_atexit@plt+0xb5944> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #88] @ c25d4 <__cxa_atexit@plt+0xb5948> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r9, sl} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ c25d8 <__cxa_atexit@plt+0xb594c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r2, #61464 @ 0xf018 │ │ │ │ + movweq r2, #61460 @ 0xf014 │ │ │ │ + movweq r1, #64376 @ 0xfb78 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #112 @ 0x70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3adc <__cxa_atexit@plt+0x3e6e50> │ │ │ │ + rsceq sl, ip, #12, 20 @ 0xc000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bc6c8 <__cxa_atexit@plt+0xafa3c> │ │ │ │ - ldr lr, [pc, #236] @ bc6d0 <__cxa_atexit@plt+0xafa44> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r9, [r7, #51] @ 0x33 │ │ │ │ - ldr r0, [r7, #75] @ 0x4b │ │ │ │ - str r1, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r2, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldr r2, [r7, #47] @ 0x2f │ │ │ │ - str r1, [r5, #-72] @ 0xffffffb8 │ │ │ │ - ldr r1, [r7, #31] │ │ │ │ - str r2, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr r2, [r7, #55] @ 0x37 │ │ │ │ - str r1, [r5, #-64] @ 0xffffffc0 │ │ │ │ - str r0, [r5, #-60] @ 0xffffffc4 │ │ │ │ - str r3, [r5, #-56] @ 0xffffffc8 │ │ │ │ - sub r0, r5, #52 @ 0x34 │ │ │ │ - stm r0, {r2, r8, r9} │ │ │ │ - ldr r0, [pc, #156] @ bc6d4 <__cxa_atexit@plt+0xafa48> │ │ │ │ + bhi c2674 <__cxa_atexit@plt+0xb59e8> │ │ │ │ + ldr r2, [pc, #108] @ c267c <__cxa_atexit@plt+0xb59f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ c2680 <__cxa_atexit@plt+0xb59f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq c2648 <__cxa_atexit@plt+0xb59bc> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne c265c <__cxa_atexit@plt+0xb59d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ c2684 <__cxa_atexit@plt+0xb59f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ c2688 <__cxa_atexit@plt+0xb59fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [r7, #71] @ 0x47 │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r9, [r7, #35] @ 0x23 │ │ │ │ - ldr r3, [r7, #39] @ 0x27 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr ip, [r7, #67] @ 0x43 │ │ │ │ - str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r3, [r7, #43] @ 0x2b │ │ │ │ - str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [r7, #63] @ 0x3f │ │ │ │ - str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r7, #59] @ 0x3b │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r0, r5, #20 │ │ │ │ - stm r0, {r1, r2, ip} │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str lr, [r5, #-84] @ 0xffffffac │ │ │ │ - ldr r9, [r5, #-68] @ 0xffffffbc │ │ │ │ - ldr sl, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldr r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-112]! @ 0xffffff90 │ │ │ │ - ldr r1, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r5, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r5, [r3, #24] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + movweq r1, #63756 @ 0xf90c │ │ │ │ + rsceq sl, ip, #160, 18 @ 0x280000 │ │ │ │ + rsceq sl, ip, #148, 18 @ 0x250000 │ │ │ │ + rsceq sl, ip, #112, 18 @ 0x1c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c26b8 <__cxa_atexit@plt+0xb5a2c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c26d0 <__cxa_atexit@plt+0xb5a44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ c26d4 <__cxa_atexit@plt+0xb5a48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, ip, #68, 18 @ 0x110000 │ │ │ │ + rsceq sl, ip, #56, 18 @ 0xe0000 │ │ │ │ + rsceq fp, ip, #172, 6 @ 0xb0000002 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c2714 <__cxa_atexit@plt+0xb5a88> │ │ │ │ + ldr r2, [pc, #32] @ c271c <__cxa_atexit@plt+0xb5a90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r7, [pc, #20] @ c2720 <__cxa_atexit@plt+0xb5a94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 94e4c <__cxa_atexit@plt+0x881c0> │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - movweq r7, #65368 @ 0xff58 │ │ │ │ - rsceq r2, sp, #44, 16 @ 0x2c0000 │ │ │ │ - tsteq r0, r4, lsl r4 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + movweq r1, #64396 @ 0xfb8c │ │ │ │ + rsceq fp, ip, #84, 6 @ 0x50000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #92] @ 0x5c │ │ │ │ - str r8, [r5, #12] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - sub r5, r5, #12 │ │ │ │ - b bc704 <__cxa_atexit@plt+0xafa78> │ │ │ │ - rsceq r2, sp, #12, 16 @ 0xc0000 │ │ │ │ - strheq r0, [r1], -sl │ │ │ │ + ldr r3, [pc, #96] @ c2798 <__cxa_atexit@plt+0xb5b0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c2780 <__cxa_atexit@plt+0xb5af4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c2788 <__cxa_atexit@plt+0xb5afc> │ │ │ │ + ldr r2, [pc, #64] @ c279c <__cxa_atexit@plt+0xb5b10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ c27a0 <__cxa_atexit@plt+0xb5b14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + stm r5, {r2, r6} │ │ │ │ + str r0, [r6, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + rsceq fp, ip, #212, 4 @ 0x4000000d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #88 @ 0x58 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bc7f4 <__cxa_atexit@plt+0xafb68> │ │ │ │ - ldr r8, [pc, #236] @ bc80c <__cxa_atexit@plt+0xafb80> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str fp, [sp, #16] │ │ │ │ - ldr fp, [pc, #228] @ bc810 <__cxa_atexit@plt+0xafb84> │ │ │ │ - add fp, pc, fp │ │ │ │ - add r2, r5, #28 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r7, [r5, #84] @ 0x54 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r5, #76] @ 0x4c │ │ │ │ - ldr r9, [r5, #104] @ 0x68 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr lr, [r5, #60] @ 0x3c │ │ │ │ - str r8, [r3, #4] │ │ │ │ - add r4, r3, #8 │ │ │ │ - stm r4, {r1, r9, fp} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r4, [r5, #-20] @ 0xffffffec │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr fp, [r5, #-12] │ │ │ │ - ldmdb r5, {r4, sl} │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr r0, [r5, #76] @ 0x4c │ │ │ │ - ldr r1, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - str lr, [r3, #48] @ 0x30 │ │ │ │ - add lr, r3, #52 @ 0x34 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r4, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #80] @ bc814 <__cxa_atexit@plt+0xafb88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - add lr, r3, #68 @ 0x44 │ │ │ │ - stm lr, {r2, sl, ip} │ │ │ │ - str r9, [r3, #80] @ 0x50 │ │ │ │ - str fp, [r3, #84] @ 0x54 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #88] @ 0x58 │ │ │ │ - sub r7, r6, #71 @ 0x47 │ │ │ │ - sub r8, r6, #82 @ 0x52 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - ldr r2, [pc, #28] @ bc818 <__cxa_atexit@plt+0xafb8c> │ │ │ │ + bcc c27ec <__cxa_atexit@plt+0xb5b60> │ │ │ │ + ldr r2, [pc, #44] @ c27f8 <__cxa_atexit@plt+0xb5b6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, #88 @ 0x58 │ │ │ │ + ldr r1, [pc, #40] @ c27fc <__cxa_atexit@plt+0xb5b70> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - @ instruction: 0xffffe1a0 │ │ │ │ - @ instruction: 0xfffffb90 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - rsceq r2, sp, #232, 12 @ 0xe800000 │ │ │ │ - tsteq r0, r4, lsl r4 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + rsceq fp, ip, #100, 4 @ 0x40000006 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #152] @ bc8c8 <__cxa_atexit@plt+0xafc3c> │ │ │ │ + ldr r3, [pc, #28] @ c2830 <__cxa_atexit@plt+0xb5ba4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ + ldr r3, [pc, #16] @ c2834 <__cxa_atexit@plt+0xb5ba8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3864 <__cxa_atexit@plt+0x3e6bd8> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + movweq r1, #64120 @ 0xfa78 │ │ │ │ + rsceq fp, ip, #32, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ c28b4 <__cxa_atexit@plt+0xb5c28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq c2890 <__cxa_atexit@plt+0xb5c04> │ │ │ │ cmp r3, #2 │ │ │ │ - beq bc850 <__cxa_atexit@plt+0xafbc4> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne bc864 <__cxa_atexit@plt+0xafbd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bne c2898 <__cxa_atexit@plt+0xb5c0c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c28a4 <__cxa_atexit@plt+0xb5c18> │ │ │ │ + ldr r2, [pc, #64] @ c28b8 <__cxa_atexit@plt+0xb5c2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #124] @ bc8d4 <__cxa_atexit@plt+0xafc48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #84]! @ 0x54 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ bc8cc <__cxa_atexit@plt+0xafc40> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f386c <__cxa_atexit@plt+0x3e6be0> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + movweq r1, #63360 @ 0xf780 │ │ │ │ + rsceq fp, ip, #156, 2 @ 0x27 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c2904 <__cxa_atexit@plt+0xb5c78> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c2910 <__cxa_atexit@plt+0xb5c84> │ │ │ │ + ldr r2, [pc, #52] @ c2920 <__cxa_atexit@plt+0xb5c94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #2 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr ip, [r5, #40] @ 0x28 │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r5, #80] @ 0x50 │ │ │ │ - ldr r3, [r5, #64] @ 0x40 │ │ │ │ - ldr r1, [r5, #68] @ 0x44 │ │ │ │ - ldr r0, [r5, #72] @ 0x48 │ │ │ │ - ldr lr, [r5, #52] @ 0x34 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r9} │ │ │ │ - ldr r3, [pc, #24] @ bc8d0 <__cxa_atexit@plt+0xafc44> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f386c <__cxa_atexit@plt+0x3e6be0> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r1, #63244 @ 0xf70c │ │ │ │ + rsceq fp, ip, #112, 2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi c298c <__cxa_atexit@plt+0xb5d00> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c2998 <__cxa_atexit@plt+0xb5d0c> │ │ │ │ + ldr r2, [pc, #76] @ c29a8 <__cxa_atexit@plt+0xb5d1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #72] @ c29ac <__cxa_atexit@plt+0xb5d20> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #60] @ c29b0 <__cxa_atexit@plt+0xb5d24> │ │ │ │ + add r8, pc, r8 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r8, r8, #2 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq sl, ip, #136, 12 @ 0x8800000 │ │ │ │ + rsceq fp, ip, #148 @ 0x94 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c29e0 <__cxa_atexit@plt+0xb5d54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str ip, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r9, [sp] │ │ │ │ - b 94e4c <__cxa_atexit@plt+0x881c0> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - movweq r7, #64808 @ 0xfd28 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - movweq r7, #63296 @ 0xf740 │ │ │ │ - rsceq r2, sp, #44, 12 @ 0x2c00000 │ │ │ │ - tsteq r0, r4, lsl r4 │ │ │ │ + tst r7, #3 │ │ │ │ + beq c29d8 <__cxa_atexit@plt+0xb5d4c> │ │ │ │ + b c29f0 <__cxa_atexit@plt+0xb5d64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq fp, ip, #100 @ 0x64 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne bc904 <__cxa_atexit@plt+0xafc78> │ │ │ │ - ldr r7, [pc, #120] @ bc970 <__cxa_atexit@plt+0xafce4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #84]! @ 0x54 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #92] @ bc968 <__cxa_atexit@plt+0xafcdc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #2 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr ip, [r5, #40] @ 0x28 │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r5, #80] @ 0x50 │ │ │ │ - ldr r3, [r5, #64] @ 0x40 │ │ │ │ - ldr r1, [r5, #68] @ 0x44 │ │ │ │ - ldr r0, [r5, #72] @ 0x48 │ │ │ │ - ldr lr, [r5, #52] @ 0x34 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r9} │ │ │ │ - ldr r3, [pc, #20] @ bc96c <__cxa_atexit@plt+0xafce0> │ │ │ │ + bne c2a34 <__cxa_atexit@plt+0xb5da8> │ │ │ │ + ldr r3, [pc, #220] @ c2ae0 <__cxa_atexit@plt+0xb5e54> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - str ip, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r9, [sp] │ │ │ │ - b 94e4c <__cxa_atexit@plt+0x881c0> │ │ │ │ - movweq r7, #64648 @ 0xfc88 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - movweq r7, #63136 @ 0xf6a0 │ │ │ │ - @ instruction: 0xffffae90 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - rsceq r2, sp, #92, 12 @ 0x5c00000 │ │ │ │ - andeq r0, r9, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + tst r7, #3 │ │ │ │ + beq c2aac <__cxa_atexit@plt+0xb5e20> │ │ │ │ + ldr r3, [pc, #200] @ c2ae4 <__cxa_atexit@plt+0xb5e58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #196] @ c2ae8 <__cxa_atexit@plt+0xb5e5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f3b7c <__cxa_atexit@plt+0x3e6ef0> │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - sub r7, r3, #68 @ 0x44 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bc9c8 <__cxa_atexit@plt+0xafd3c> │ │ │ │ - ldr r7, [pc, #52] @ bc9dc <__cxa_atexit@plt+0xafd50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq bc9bc <__cxa_atexit@plt+0xafd30> │ │ │ │ - mov r7, r8 │ │ │ │ - b bc9f0 <__cxa_atexit@plt+0xafd64> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c2ab4 <__cxa_atexit@plt+0xb5e28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc c2abc <__cxa_atexit@plt+0xb5e30> │ │ │ │ + ldr r1, [pc, #140] @ c2aec <__cxa_atexit@plt+0xb5e60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #136] @ c2af0 <__cxa_atexit@plt+0xb5e64> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #132] @ c2af4 <__cxa_atexit@plt+0xb5e68> │ │ │ │ + add lr, pc, lr │ │ │ │ + stmib r5, {r1, r8} │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [pc, #120] @ c2af8 <__cxa_atexit@plt+0xb5e6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r9, r2, #2 │ │ │ │ + sub sl, r2, #10 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bc9e0 <__cxa_atexit@plt+0xafd54> │ │ │ │ + mov r2, r6 │ │ │ │ + b c2ac4 <__cxa_atexit@plt+0xb5e38> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r3, #8 │ │ │ │ + ldr r7, [pc, #12] @ c2adc <__cxa_atexit@plt+0xb5e50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, sp, #36, 12 @ 0x2400000 │ │ │ │ - rsceq r2, sp, #248, 10 @ 0x3e000000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + rsceq sl, ip, #8, 30 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + rsceq sl, ip, #244, 10 @ 0x3d000000 │ │ │ │ + @ instruction: 0xffffd458 │ │ │ │ + @ instruction: 0xffffcdf4 │ │ │ │ + rsceq sl, ip, #196, 12 @ 0xc400000 │ │ │ │ + movweq r1, #62656 @ 0xf4c0 │ │ │ │ + rsceq sl, ip, #76, 30 @ 0x130 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r9, [r7, #39] @ 0x27 │ │ │ │ - ldr r2, [r7, #51] @ 0x33 │ │ │ │ - ldr r8, [r7, #55] @ 0x37 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r3, #95] @ 0x5f │ │ │ │ - ldr r1, [r3, #107] @ 0x6b │ │ │ │ - ldr ip, [pc, #196] @ bcae0 <__cxa_atexit@plt+0xafe54> │ │ │ │ - add ip, pc, ip │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, lr} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str ip, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - tst r7, #3 │ │ │ │ - beq bcab8 <__cxa_atexit@plt+0xafe2c> │ │ │ │ - ldr r3, [pc, #152] @ bcae4 <__cxa_atexit@plt+0xafe58> │ │ │ │ + ldr r3, [pc, #24] @ c2b28 <__cxa_atexit@plt+0xb5e9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r3, [r2, #40] @ 0x28 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ - tst r3, #3 │ │ │ │ - beq bcac4 <__cxa_atexit@plt+0xafe38> │ │ │ │ - ldr r7, [pc, #116] @ bcae8 <__cxa_atexit@plt+0xafe5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #19] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [r2, #52] @ 0x34 │ │ │ │ - stmib r2, {r0, r1} │ │ │ │ - str r3, [r2, #52] @ 0x34 │ │ │ │ - tst r7, #3 │ │ │ │ - beq bcad4 <__cxa_atexit@plt+0xafe48> │ │ │ │ - ldr r3, [pc, #76] @ bcaec <__cxa_atexit@plt+0xafe60> │ │ │ │ + ldr r2, [pc, #20] @ c2b2c <__cxa_atexit@plt+0xb5ea0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f3b7c <__cxa_atexit@plt+0x3e6ef0> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq sl, ip, #0, 10 │ │ │ │ + rsceq sl, ip, #24, 30 @ 0x60 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ c2b68 <__cxa_atexit@plt+0xb5edc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq c2b5c <__cxa_atexit@plt+0xb5ed0> │ │ │ │ + mov r7, r8 │ │ │ │ + b c2b78 <__cxa_atexit@plt+0xb5eec> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - rsceq r2, sp, #236, 8 @ 0xec000000 │ │ │ │ - andeq r0, r0, lr, lsl #12 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq sl, ip, #220, 28 @ 0xdc0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c2bd4 <__cxa_atexit@plt+0xb5f48> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #132] @ bcb8c <__cxa_atexit@plt+0xaff00> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #496] @ c2d88 <__cxa_atexit@plt+0xb60fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq bcb70 <__cxa_atexit@plt+0xafee4> │ │ │ │ - ldr r2, [pc, #96] @ bcb90 <__cxa_atexit@plt+0xaff04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ + beq c2c78 <__cxa_atexit@plt+0xb5fec> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #58 @ 0x3a │ │ │ │ + bne c2c84 <__cxa_atexit@plt+0xb5ff8> │ │ │ │ + ldr r3, [pc, #464] @ c2d90 <__cxa_atexit@plt+0xb6104> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #460] @ c2d94 <__cxa_atexit@plt+0xb6108> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f374c <__cxa_atexit@plt+0x3e6ac0> │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ - stmib r3, {r0, r1} │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - tst r2, #3 │ │ │ │ - beq bcb7c <__cxa_atexit@plt+0xafef0> │ │ │ │ - ldr r7, [pc, #56] @ bcb94 <__cxa_atexit@plt+0xaff08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + ldr r2, [pc, #396] @ c2d70 <__cxa_atexit@plt+0xb60e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + stm r3, {r1, r2} │ │ │ │ + sub r2, r3, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c2d00 <__cxa_atexit@plt+0xb6074> │ │ │ │ + ldr r3, [pc, #368] @ c2d74 <__cxa_atexit@plt+0xb60e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + stm r5, {r3, sl} │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c2d20 <__cxa_atexit@plt+0xb6094> │ │ │ │ + ldr r1, [pc, #376] @ c2d98 <__cxa_atexit@plt+0xb610c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #372] @ c2d9c <__cxa_atexit@plt+0xb6110> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #368] @ c2da0 <__cxa_atexit@plt+0xb6114> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #364] @ c2da4 <__cxa_atexit@plt+0xb6118> │ │ │ │ + add ip, pc, ip │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [pc, #352] @ c2da8 <__cxa_atexit@plt+0xb611c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r5, lr, #1 │ │ │ │ + str r5, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r9, r3, #2 │ │ │ │ + sub sl, r3, #10 │ │ │ │ + add r8, ip, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq r2, sp, #68, 8 @ 0x44000000 │ │ │ │ - andeq r0, r0, pc, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ bcc00 <__cxa_atexit@plt+0xaff74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bcbf4 <__cxa_atexit@plt+0xaff68> │ │ │ │ - ldr r2, [pc, #40] @ bcc04 <__cxa_atexit@plt+0xaff78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c2d48 <__cxa_atexit@plt+0xb60bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc c2d50 <__cxa_atexit@plt+0xb60c4> │ │ │ │ + ldr r1, [pc, #252] @ c2dac <__cxa_atexit@plt+0xb6120> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #248] @ c2db0 <__cxa_atexit@plt+0xb6124> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #244] @ c2db4 <__cxa_atexit@plt+0xb6128> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [pc, #228] @ c2db8 <__cxa_atexit@plt+0xb612c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r9, r2, #2 │ │ │ │ + sub sl, r2, #10 │ │ │ │ + add r8, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ + ldr r5, [pc, #120] @ c2d80 <__cxa_atexit@plt+0xb60f4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #116] @ c2d84 <__cxa_atexit@plt+0xb60f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r2, sp, #212, 6 @ 0x50000003 │ │ │ │ - andeq r3, r0, r1, lsl r0 │ │ │ │ + ldr r6, [pc, #80] @ c2d78 <__cxa_atexit@plt+0xb60ec> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #76] @ c2d7c <__cxa_atexit@plt+0xb60f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b c2d58 <__cxa_atexit@plt+0xb60cc> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r3, #8 │ │ │ │ + ldr r7, [pc, #40] @ c2d8c <__cxa_atexit@plt+0xb6100> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r7 │ │ │ │ + @ instruction: 0xffffd9c4 │ │ │ │ + rsceq sl, ip, #20, 6 @ 0x50000000 │ │ │ │ + rsceq sl, ip, #168, 24 @ 0xa800 │ │ │ │ + rsceq sl, ip, #52, 6 @ 0xd0000000 │ │ │ │ + rsceq sl, ip, #16, 26 @ 0x400 │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + rsceq sl, ip, #116, 24 @ 0x7400 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + rsceq sl, ip, #100, 8 @ 0x64000000 │ │ │ │ + @ instruction: 0xffffd298 │ │ │ │ + @ instruction: 0xffffcc34 │ │ │ │ + rsceq sl, ip, #12, 8 @ 0xc000000 │ │ │ │ + rsceq sl, ip, #252, 8 @ 0xfc000000 │ │ │ │ + movweq r1, #62200 @ 0xf2f8 │ │ │ │ + @ instruction: 0xffffd208 │ │ │ │ + @ instruction: 0xffffcba4 │ │ │ │ + rsceq sl, ip, #116, 8 @ 0x74000000 │ │ │ │ + movweq r1, #62060 @ 0xf26c │ │ │ │ + rsceq sl, ip, #140, 24 @ 0x8c00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bcc30 <__cxa_atexit@plt+0xaffa4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #58 @ 0x3a │ │ │ │ + bne c2df0 <__cxa_atexit@plt+0xb6164> │ │ │ │ + ldr r3, [pc, #184] @ c2e94 <__cxa_atexit@plt+0xb6208> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r8, [pc, #176] @ c2e98 <__cxa_atexit@plt+0xb620c> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r2, sp, #168, 6 @ 0xa0000002 │ │ │ │ - andeq r3, r0, r1, lsl r0 │ │ │ │ + b 3f374c <__cxa_atexit@plt+0x3e6ac0> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c2e68 <__cxa_atexit@plt+0xb61dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c2e70 <__cxa_atexit@plt+0xb61e4> │ │ │ │ + ldr r1, [pc, #128] @ c2e9c <__cxa_atexit@plt+0xb6210> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #124] @ c2ea0 <__cxa_atexit@plt+0xb6214> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #120] @ c2ea4 <__cxa_atexit@plt+0xb6218> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [pc, #104] @ c2ea8 <__cxa_atexit@plt+0xb621c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r9, r3, #2 │ │ │ │ + sub sl, r3, #10 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ + mov r3, r6 │ │ │ │ + b c2e78 <__cxa_atexit@plt+0xb61ec> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, #12] @ c2e90 <__cxa_atexit@plt+0xb6204> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, ip, #84, 22 @ 0x15000 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsceq sl, ip, #68, 4 @ 0x40000004 │ │ │ │ + @ instruction: 0xffffd09c │ │ │ │ + @ instruction: 0xffffca38 │ │ │ │ + rsceq sl, ip, #8, 6 @ 0x20000000 │ │ │ │ + movweq r1, #61696 @ 0xf100 │ │ │ │ + rsceq sl, ip, #108, 22 @ 0x1b000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #152] @ bcce4 <__cxa_atexit@plt+0xb0058> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #60] @ 0x3c │ │ │ │ - tst r7, #3 │ │ │ │ - beq bccc4 <__cxa_atexit@plt+0xb0038> │ │ │ │ - ldr r2, [pc, #128] @ bcce8 <__cxa_atexit@plt+0xb005c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c2f0c <__cxa_atexit@plt+0xb6280> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #248] @ c2fcc <__cxa_atexit@plt+0xb6340> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #64] @ 0x40 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #64] @ 0x40 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq bcccc <__cxa_atexit@plt+0xb0040> │ │ │ │ - ldr r2, [pc, #104] @ bccec <__cxa_atexit@plt+0xb0060> │ │ │ │ + beq c2f88 <__cxa_atexit@plt+0xb62fc> │ │ │ │ + ldr r2, [pc, #224] @ c2fd0 <__cxa_atexit@plt+0xb6344> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r7, [r5, #68] @ 0x44 │ │ │ │ - str r3, [r5, #68] @ 0x44 │ │ │ │ - str r1, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r7, [r3, #7] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq bccd8 <__cxa_atexit@plt+0xb004c> │ │ │ │ - ldr r3, [pc, #68] @ bccf0 <__cxa_atexit@plt+0xb0064> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #56] @ bccf4 <__cxa_atexit@plt+0xb0068> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + beq c2f98 <__cxa_atexit@plt+0xb630c> │ │ │ │ + b c302c <__cxa_atexit@plt+0xb63a0> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c2fa0 <__cxa_atexit@plt+0xb6314> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc c2fa8 <__cxa_atexit@plt+0xb631c> │ │ │ │ + ldr r1, [pc, #156] @ c2fd4 <__cxa_atexit@plt+0xb6348> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #152] @ c2fd8 <__cxa_atexit@plt+0xb634c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #148] @ c2fdc <__cxa_atexit@plt+0xb6350> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [pc, #132] @ c2fe0 <__cxa_atexit@plt+0xb6354> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r9, r2, #2 │ │ │ │ + sub sl, r2, #10 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - movweq r7, #62132 @ 0xf2b4 │ │ │ │ - rsceq r2, sp, #228, 4 @ 0x4000000e │ │ │ │ - andeq r3, r0, r1, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b c2fb0 <__cxa_atexit@plt+0xb6324> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r3, #8 │ │ │ │ + ldr r7, [pc, #12] @ c2fc8 <__cxa_atexit@plt+0xb633c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + rsceq sl, ip, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + @ instruction: 0xffffcf80 │ │ │ │ + @ instruction: 0xffffc91c │ │ │ │ + rsceq sl, ip, #236, 2 @ 0x3b │ │ │ │ + movweq r0, #65508 @ 0xffe4 │ │ │ │ + rsceq sl, ip, #52, 20 @ 0x34000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ bcd80 <__cxa_atexit@plt+0xb00f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #64] @ 0x40 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #64] @ 0x40 │ │ │ │ - tst r3, #3 │ │ │ │ - beq bcd68 <__cxa_atexit@plt+0xb00dc> │ │ │ │ - ldr r2, [pc, #92] @ bcd84 <__cxa_atexit@plt+0xb00f8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ c301c <__cxa_atexit@plt+0xb6390> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r7, [r5, #68] @ 0x44 │ │ │ │ - str r3, [r5, #68] @ 0x44 │ │ │ │ - str r1, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq bcd74 <__cxa_atexit@plt+0xb00e8> │ │ │ │ - ldr r3, [pc, #56] @ bcd88 <__cxa_atexit@plt+0xb00fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #44] @ bcd8c <__cxa_atexit@plt+0xb0100> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + beq c3014 <__cxa_atexit@plt+0xb6388> │ │ │ │ + b c302c <__cxa_atexit@plt+0xb63a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq sl, ip, #248, 18 @ 0x3e0000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c30b0 <__cxa_atexit@plt+0xb6424> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c30d4 <__cxa_atexit@plt+0xb6448> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c30dc <__cxa_atexit@plt+0xb6450> │ │ │ │ + ldr r1, [pc, #160] @ c3104 <__cxa_atexit@plt+0xb6478> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ c3108 <__cxa_atexit@plt+0xb647c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #152] @ c310c <__cxa_atexit@plt+0xb6480> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r8, [r2, #20] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [pc, #136] @ c3110 <__cxa_atexit@plt+0xb6484> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r9, r3, #2 │ │ │ │ + sub sl, r3, #10 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ + ldr r3, [pc, #68] @ c30fc <__cxa_atexit@plt+0xb6470> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c30cc <__cxa_atexit@plt+0xb6440> │ │ │ │ + b c3120 <__cxa_atexit@plt+0xb6494> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - movweq r7, #61968 @ 0xf210 │ │ │ │ - rsceq r2, sp, #76, 4 @ 0xc0000004 │ │ │ │ - andeq r3, r0, r1, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b c30e4 <__cxa_atexit@plt+0xb6458> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, #16] @ c3100 <__cxa_atexit@plt+0xb6474> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + rsceq sl, ip, #232, 16 @ 0xe80000 │ │ │ │ + @ instruction: 0xffffce54 │ │ │ │ + @ instruction: 0xffffc7f0 │ │ │ │ + rsceq sl, ip, #192 @ 0xc0 │ │ │ │ + movweq r0, #65208 @ 0xfeb8 │ │ │ │ + rsceq sl, ip, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #76] @ bcdf4 <__cxa_atexit@plt+0xb0168> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c31a8 <__cxa_atexit@plt+0xb651c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #16]! │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c3248 <__cxa_atexit@plt+0xb65bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc c3264 <__cxa_atexit@plt+0xb65d8> │ │ │ │ + ldr r1, [pc, #368] @ c32c8 <__cxa_atexit@plt+0xb663c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #364] @ c32cc <__cxa_atexit@plt+0xb6640> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #360] @ c32d0 <__cxa_atexit@plt+0xb6644> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r8, [r5, #20] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [pc, #344] @ c32d4 <__cxa_atexit@plt+0xb6648> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r9, r2, #2 │ │ │ │ + sub sl, r2, #10 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ + ldr r2, [pc, #244] @ c32a4 <__cxa_atexit@plt+0xb6618> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r5, #68] @ 0x44 │ │ │ │ - str r3, [r5, #68] @ 0x44 │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bcde8 <__cxa_atexit@plt+0xb015c> │ │ │ │ - ldr r3, [pc, #40] @ bcdf8 <__cxa_atexit@plt+0xb016c> │ │ │ │ + ldr sl, [r3, #16]! │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r1, [r3] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c3250 <__cxa_atexit@plt+0xb65c4> │ │ │ │ + ldr r3, [pc, #204] @ c32a8 <__cxa_atexit@plt+0xb661c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ bcdfc <__cxa_atexit@plt+0xb0170> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #8]! │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c3284 <__cxa_atexit@plt+0xb65f8> │ │ │ │ + ldr r2, [pc, #184] @ c32b8 <__cxa_atexit@plt+0xb662c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #180] @ c32bc <__cxa_atexit@plt+0xb6630> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #176] @ c32c0 <__cxa_atexit@plt+0xb6634> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [pc, #164] @ c32c4 <__cxa_atexit@plt+0xb6638> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r9, r3, #2 │ │ │ │ + sub sl, r3, #10 │ │ │ │ + add r8, r0, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ + mov r2, r6 │ │ │ │ + b c326c <__cxa_atexit@plt+0xb65e0> │ │ │ │ + ldr r7, [pc, #88] @ c32b0 <__cxa_atexit@plt+0xb6624> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - movweq r7, #61840 @ 0xf190 │ │ │ │ - rsceq r2, sp, #220, 2 @ 0x37 │ │ │ │ - andeq r6, r0, r2, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ bce2c <__cxa_atexit@plt+0xb01a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #12] @ bce30 <__cxa_atexit@plt+0xb01a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - movweq r7, #61772 @ 0xf14c │ │ │ │ - rsceq r2, sp, #168, 2 @ 0x2a │ │ │ │ - andeq ip, r0, r3, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ bce60 <__cxa_atexit@plt+0xb01d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #12] @ bce64 <__cxa_atexit@plt+0xb01d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - movweq r7, #62628 @ 0xf4a4 │ │ │ │ - rsceq r2, sp, #116, 2 │ │ │ │ - andeq r8, r1, r4, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc bd058 <__cxa_atexit@plt+0xb03cc> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr lr, [r5, #40] @ 0x28 │ │ │ │ - ldr r9, [r5, #76] @ 0x4c │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r2, [sl, #4]! │ │ │ │ - mov r1, #0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r1, [sl] │ │ │ │ - strex r1, r3, [sl] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne bcea8 <__cxa_atexit@plt+0xb021c> │ │ │ │ - ldr r3, [r8] │ │ │ │ - ldr r1, [pc, #420] @ bd068 <__cxa_atexit@plt+0xb03dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne bcef0 <__cxa_atexit@plt+0xb0264> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - mov r8, lr │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - mov lr, r8 │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - ldr r1, [pc, #380] @ bd06c <__cxa_atexit@plt+0xb03e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r3, [pc, #376] @ bd070 <__cxa_atexit@plt+0xb03e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - sub r7, r6, #1 │ │ │ │ - and r3, lr, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq bcf94 <__cxa_atexit@plt+0xb0308> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne bd018 <__cxa_atexit@plt+0xb038c> │ │ │ │ - ldr r3, [pc, #360] @ bd084 <__cxa_atexit@plt+0xb03f8> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r3, #8 │ │ │ │ + ldr r7, [pc, #60] @ c32b4 <__cxa_atexit@plt+0xb6628> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ c32ac <__cxa_atexit@plt+0xb6620> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + @ instruction: 0xffffd3ec │ │ │ │ + rsceq sl, ip, #76, 14 @ 0x1300000 │ │ │ │ + rsceq sl, ip, #200, 14 @ 0x3200000 │ │ │ │ + rsceq sl, ip, #96, 14 @ 0x1800000 │ │ │ │ + @ instruction: 0xffffccb8 │ │ │ │ + @ instruction: 0xffffc654 │ │ │ │ + rsceq r9, ip, #36, 30 @ 0x90 │ │ │ │ + movweq r0, #64800 @ 0xfd20 │ │ │ │ + @ instruction: 0xffffcd60 │ │ │ │ + @ instruction: 0xffffc6fc │ │ │ │ + rsceq r9, ip, #204, 30 @ 0x330 │ │ │ │ + movweq r0, #64964 @ 0xfdc4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c330c <__cxa_atexit@plt+0xb6680> │ │ │ │ + ldr r2, [pc, #28] @ c3318 <__cxa_atexit@plt+0xb668c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + movweq r0, #65016 @ 0xfdf8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c3350 <__cxa_atexit@plt+0xb66c4> │ │ │ │ + ldr r2, [pc, #28] @ c335c <__cxa_atexit@plt+0xb66d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + movweq r0, #64948 @ 0xfdb4 │ │ │ │ + rsceq r9, ip, #252, 26 @ 0x3f00 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c33d8 <__cxa_atexit@plt+0xb674c> │ │ │ │ + ldr r2, [pc, #92] @ c33e4 <__cxa_atexit@plt+0xb6758> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq c33d0 <__cxa_atexit@plt+0xb6744> │ │ │ │ + ldr r3, [pc, #72] @ c33e8 <__cxa_atexit@plt+0xb675c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r9, [r8, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r8, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq bd02c <__cxa_atexit@plt+0xb03a0> │ │ │ │ - ldr r7, [r9, #11] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt bd038 <__cxa_atexit@plt+0xb03ac> │ │ │ │ - mov r7, #0 │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - ldr r7, [pc, #304] @ bd088 <__cxa_atexit@plt+0xb03fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne bcf5c <__cxa_atexit@plt+0xb02d0> │ │ │ │ - ldr r7, [r8] │ │ │ │ - cmp r7, r1 │ │ │ │ - bne bcf88 <__cxa_atexit@plt+0xb02fc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - str r9, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b bd2d0 <__cxa_atexit@plt+0xb0644> │ │ │ │ - ldr r3, [pc, #216] @ bd074 <__cxa_atexit@plt+0xb03e8> │ │ │ │ + tst r7, #3 │ │ │ │ + beq c33d0 <__cxa_atexit@plt+0xb6744> │ │ │ │ + ldr r3, [pc, #52] @ c33ec <__cxa_atexit@plt+0xb6760> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r9, [r8, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #76] @ 0x4c │ │ │ │ - str r8, [r5, #40] @ 0x28 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq bd02c <__cxa_atexit@plt+0xb03a0> │ │ │ │ - ldr r3, [r9, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt bd044 <__cxa_atexit@plt+0xb03b8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #160] @ bd078 <__cxa_atexit@plt+0xb03ec> │ │ │ │ + ldr r3, [pc, #40] @ c33f0 <__cxa_atexit@plt+0xb6764> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r2, [sl] │ │ │ │ - strex r2, r3, [sl] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne bcfdc <__cxa_atexit@plt+0xb0350> │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne bd008 <__cxa_atexit@plt+0xb037c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r3, [pc, #108] @ bd07c <__cxa_atexit@plt+0xb03f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b b878c <__cxa_atexit@plt+0xabb00> │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r8, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b bd84c <__cxa_atexit@plt+0xb0bc0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #76] @ bd08c <__cxa_atexit@plt+0xb0400> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b bd04c <__cxa_atexit@plt+0xb03c0> │ │ │ │ - ldr r3, [pc, #52] @ bd080 <__cxa_atexit@plt+0xb03f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r7, #61768 @ 0xf148 │ │ │ │ - movweq r7, #61724 @ 0xf11c │ │ │ │ - @ instruction: 0xffffb890 │ │ │ │ - andeq r0, r0, r4, ror #8 │ │ │ │ - movweq r7, #62244 @ 0xf324 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, asr r4 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - movweq r7, #62372 @ 0xf3a4 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - rsceq r1, sp, #76, 30 @ 0x130 │ │ │ │ - andeq r8, r1, r4, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + movweq r0, #64444 @ 0xfbbc │ │ │ │ + rsceq r9, ip, #108, 26 @ 0x1b00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt bd100 <__cxa_atexit@plt+0xb0474> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #80] @ bd114 <__cxa_atexit@plt+0xb0488> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne bd0c8 <__cxa_atexit@plt+0xb043c> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #52] @ bd118 <__cxa_atexit@plt+0xb048c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne bd0f4 <__cxa_atexit@plt+0xb0468> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b bd2d0 <__cxa_atexit@plt+0xb0644> │ │ │ │ - ldr r3, [pc, #20] @ bd11c <__cxa_atexit@plt+0xb0490> │ │ │ │ + ldr r3, [pc, #56] @ c3440 <__cxa_atexit@plt+0xb67b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - movweq r7, #62008 @ 0xf238 │ │ │ │ - movweq r6, #65320 @ 0xff28 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r1, sp, #188, 28 @ 0xbc0 │ │ │ │ - andeq r8, r1, r4, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ bd14c <__cxa_atexit@plt+0xb04c0> │ │ │ │ + tst r7, #3 │ │ │ │ + beq c3438 <__cxa_atexit@plt+0xb67ac> │ │ │ │ + ldr r3, [pc, #36] @ c3444 <__cxa_atexit@plt+0xb67b8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bd144 <__cxa_atexit@plt+0xb04b8> │ │ │ │ - b bd15c <__cxa_atexit@plt+0xb04d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r1, sp, #140, 28 @ 0x8c0 │ │ │ │ - andeq r8, r1, r4, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - cmp sl, #1 │ │ │ │ - blt bd1d0 <__cxa_atexit@plt+0xb0544> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #192] @ bd250 <__cxa_atexit@plt+0xb05c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #2 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne bd194 <__cxa_atexit@plt+0xb0508> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr lr, [pc, #164] @ bd254 <__cxa_atexit@plt+0xb05c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - cmp r3, lr │ │ │ │ - bne bd1c8 <__cxa_atexit@plt+0xb053c> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr lr, [pc, #144] @ bd258 <__cxa_atexit@plt+0xb05cc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - cmp sl, r9 │ │ │ │ - bge bd1dc <__cxa_atexit@plt+0xb0550> │ │ │ │ - str r8, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b bd2d0 <__cxa_atexit@plt+0xb0644> │ │ │ │ - ldr r2, [pc, #120] @ bd25c <__cxa_atexit@plt+0xb05d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bd244 <__cxa_atexit@plt+0xb05b8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #76] @ bd260 <__cxa_atexit@plt+0xb05d4> │ │ │ │ + ldr r3, [pc, #24] @ c3448 <__cxa_atexit@plt+0xb67bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne bd218 <__cxa_atexit@plt+0xb058c> │ │ │ │ - ldr r7, [r1] │ │ │ │ - cmp r7, lr │ │ │ │ - bne bd23c <__cxa_atexit@plt+0xb05b0> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - mov r7, fp │ │ │ │ - b bd2d0 <__cxa_atexit@plt+0xb0644> │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r6, #64992 @ 0xfde0 │ │ │ │ - movweq r6, #65116 @ 0xfe5c │ │ │ │ - movweq r6, #65092 @ 0xfe44 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - movweq r7, #62016 @ 0xf240 │ │ │ │ - rsceq r1, sp, #120, 26 @ 0x1e00 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + movweq r0, #64340 @ 0xfb54 │ │ │ │ + rsceq r9, ip, #20, 26 @ 0x500 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #60] @ bd2c8 <__cxa_atexit@plt+0xb063c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne bd290 <__cxa_atexit@plt+0xb0604> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #32] @ bd2cc <__cxa_atexit@plt+0xb0640> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne bd2bc <__cxa_atexit@plt+0xb0630> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b bd2d0 <__cxa_atexit@plt+0xb0644> │ │ │ │ - movweq r7, #61896 @ 0xf1c8 │ │ │ │ - movweq r6, #64864 @ 0xfd60 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r9, #11] │ │ │ │ - cmp r7, #6 │ │ │ │ - bge bd30c <__cxa_atexit@plt+0xb0680> │ │ │ │ - mov r3, #0 │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r9, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne bd2f8 <__cxa_atexit@plt+0xb066c> │ │ │ │ - b bd348 <__cxa_atexit@plt+0xb06bc> │ │ │ │ - ldr r0, [pc, #128] @ bd394 <__cxa_atexit@plt+0xb0708> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - mov r2, #6 │ │ │ │ - bl bcf0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bd380 <__cxa_atexit@plt+0xb06f4> │ │ │ │ - mov r3, #0 │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r9, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne bd338 <__cxa_atexit@plt+0xb06ac> │ │ │ │ - ldr r7, [r8] │ │ │ │ - ldr r3, [pc, #68] @ bd398 <__cxa_atexit@plt+0xb070c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne bd368 <__cxa_atexit@plt+0xb06dc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - str r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b bd84c <__cxa_atexit@plt+0xb0bc0> │ │ │ │ - ldr r3, [pc, #20] @ bd39c <__cxa_atexit@plt+0xb0710> │ │ │ │ + ldr r3, [pc, #24] @ c3478 <__cxa_atexit@plt+0xb67ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b b878c <__cxa_atexit@plt+0xabb00> │ │ │ │ - sbceq r5, pc, #43008 @ 0xa800 │ │ │ │ - movweq r6, #64696 @ 0xfcb8 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r1, sp, #208, 22 @ 0x34000 │ │ │ │ - addeq ip, r1, r4, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c347c <__cxa_atexit@plt+0xb67f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq r0, #64276 @ 0xfb14 │ │ │ │ + rsceq r9, ip, #224, 24 @ 0xe000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ bd3d8 <__cxa_atexit@plt+0xb074c> │ │ │ │ + ldr r7, [pc, #132] @ c3518 <__cxa_atexit@plt+0xb688c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c34f4 <__cxa_atexit@plt+0xb6868> │ │ │ │ + ldr r3, [pc, #116] @ c351c <__cxa_atexit@plt+0xb6890> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bd3d0 <__cxa_atexit@plt+0xb0744> │ │ │ │ - str r7, [r5, #76] @ 0x4c │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b bd84c <__cxa_atexit@plt+0xb0bc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r1, sp, #148, 22 @ 0x25000 │ │ │ │ - addeq ip, r1, r4, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #76] @ 0x4c │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b bd84c <__cxa_atexit@plt+0xb0bc0> │ │ │ │ - rsceq r1, sp, #228, 22 @ 0x39000 │ │ │ │ - andeq r8, r1, r4, asr r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt bd478 <__cxa_atexit@plt+0xb07ec> │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #76] @ 0x4c │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r1, #0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #88] @ bd48c <__cxa_atexit@plt+0xb0800> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r1, [r3] │ │ │ │ + beq c3500 <__cxa_atexit@plt+0xb6874> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c3510 <__cxa_atexit@plt+0xb6884> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ - bne bd438 <__cxa_atexit@plt+0xb07ac> │ │ │ │ - ldr r3, [r8] │ │ │ │ - ldr r1, [pc, #60] @ bd490 <__cxa_atexit@plt+0xb0804> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne bd468 <__cxa_atexit@plt+0xb07dc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r3, [pc, #36] @ bd494 <__cxa_atexit@plt+0xb0808> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b b878c <__cxa_atexit@plt+0xabb00> │ │ │ │ - ldr r3, [pc, #24] @ bd498 <__cxa_atexit@plt+0xb080c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - movweq r6, #65224 @ 0xfec8 │ │ │ │ - movweq r6, #64440 @ 0xfbb8 │ │ │ │ - andeq r0, r0, ip, ror r3 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r1, sp, #64, 22 @ 0x10000 │ │ │ │ - andeq r8, r1, r4, asr r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ bd4c8 <__cxa_atexit@plt+0xb083c> │ │ │ │ + beq c3508 <__cxa_atexit@plt+0xb687c> │ │ │ │ + ldr r3, [pc, #68] @ c3520 <__cxa_atexit@plt+0xb6894> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bd4c0 <__cxa_atexit@plt+0xb0834> │ │ │ │ - b bd4d8 <__cxa_atexit@plt+0xb084c> │ │ │ │ + ldr r3, [pc, #60] @ c3524 <__cxa_atexit@plt+0xb6898> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r1, sp, #16, 22 @ 0x4000 │ │ │ │ - andeq r8, r1, r4, asr r0 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + movweq r0, #64164 @ 0xfaa4 │ │ │ │ + rsceq r9, ip, #56, 24 @ 0x3800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #76] @ 0x4c │ │ │ │ - cmp sl, #1 │ │ │ │ - blt bd574 <__cxa_atexit@plt+0xb08e8> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #244] @ bd60c <__cxa_atexit@plt+0xb0980> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #2 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne bd51c <__cxa_atexit@plt+0xb0890> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #216] @ bd610 <__cxa_atexit@plt+0xb0984> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne bd558 <__cxa_atexit@plt+0xb08cc> │ │ │ │ - mov r0, r4 │ │ │ │ - str r4, [sp] │ │ │ │ - mov r4, ip │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - mov ip, r4 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bge bd584 <__cxa_atexit@plt+0xb08f8> │ │ │ │ - ldr r3, [pc, #188] @ bd628 <__cxa_atexit@plt+0xb099c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b b878c <__cxa_atexit@plt+0xabb00> │ │ │ │ - ldr r3, [pc, #168] @ bd624 <__cxa_atexit@plt+0xb0998> │ │ │ │ + ldr r3, [pc, #100] @ c35a0 <__cxa_atexit@plt+0xb6914> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b b878c <__cxa_atexit@plt+0xabb00> │ │ │ │ - ldr r7, [pc, #136] @ bd614 <__cxa_atexit@plt+0xb0988> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - tst ip, #3 │ │ │ │ - beq bd600 <__cxa_atexit@plt+0xb0974> │ │ │ │ - ldr r1, [ip, #3] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #76] @ 0x4c │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #88] @ bd618 <__cxa_atexit@plt+0xb098c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c3588 <__cxa_atexit@plt+0xb68fc> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c3598 <__cxa_atexit@plt+0xb690c> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ - bne bd5c4 <__cxa_atexit@plt+0xb0938> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #60] @ bd61c <__cxa_atexit@plt+0xb0990> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne bd5f0 <__cxa_atexit@plt+0xb0964> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r3, [pc, #40] @ bd620 <__cxa_atexit@plt+0xb0994> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b b878c <__cxa_atexit@plt+0xabb00> │ │ │ │ - ldr r0, [ip] │ │ │ │ - mov r7, ip │ │ │ │ - bx r0 │ │ │ │ - movweq r6, #64088 @ 0xfa58 │ │ │ │ - movweq r6, #64212 @ 0xfad4 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - movweq r6, #65172 @ 0xfe94 │ │ │ │ - movweq r6, #64044 @ 0xfa2c │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsl r2 │ │ │ │ - rsceq r1, sp, #68, 18 @ 0x110000 │ │ │ │ - addeq r8, r1, r4, asr r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ bd66c <__cxa_atexit@plt+0xb09e0> │ │ │ │ + beq c3590 <__cxa_atexit@plt+0xb6904> │ │ │ │ + ldr r3, [pc, #52] @ c35a4 <__cxa_atexit@plt+0xb6918> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bd664 <__cxa_atexit@plt+0xb09d8> │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #76] @ 0x4c │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b bd84c <__cxa_atexit@plt+0xb0bc0> │ │ │ │ + ldr r3, [pc, #44] @ c35a8 <__cxa_atexit@plt+0xb691c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r1, sp, #0, 18 │ │ │ │ - addeq r8, r1, r4, asr r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #76] @ 0x4c │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b bd84c <__cxa_atexit@plt+0xb0bc0> │ │ │ │ - rsceq r1, sp, #72, 18 @ 0x120000 │ │ │ │ - andeq r8, r1, r4, lsl r0 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + movweq r0, #64016 @ 0xfa10 │ │ │ │ + rsceq r9, ip, #180, 22 @ 0x2d000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #76] @ 0x4c │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #64] @ bd708 <__cxa_atexit@plt+0xb0a7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c35fc <__cxa_atexit@plt+0xb6970> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ - bne bd6cc <__cxa_atexit@plt+0xb0a40> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #36] @ bd70c <__cxa_atexit@plt+0xb0a80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne bd6f8 <__cxa_atexit@plt+0xb0a6c> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r3, [pc, #16] @ bd710 <__cxa_atexit@plt+0xb0a84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b b878c <__cxa_atexit@plt+0xabb00> │ │ │ │ - movweq r6, #64908 @ 0xfd8c │ │ │ │ - movweq r6, #63780 @ 0xf924 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r1, sp, #92, 16 @ 0x5c0000 │ │ │ │ - addeq r8, r1, r4, asr r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ bd754 <__cxa_atexit@plt+0xb0ac8> │ │ │ │ + beq c35f4 <__cxa_atexit@plt+0xb6968> │ │ │ │ + ldr r3, [pc, #40] @ c3604 <__cxa_atexit@plt+0xb6978> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bd74c <__cxa_atexit@plt+0xb0ac0> │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #76] @ 0x4c │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b bd84c <__cxa_atexit@plt+0xb0bc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [pc, #32] @ c3608 <__cxa_atexit@plt+0xb697c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r1, sp, #24, 16 @ 0x180000 │ │ │ │ - addeq r8, r1, r4, asr r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #76] @ 0x4c │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b bd84c <__cxa_atexit@plt+0xb0bc0> │ │ │ │ - rsceq r1, sp, #244, 14 @ 0x3d00000 │ │ │ │ - addeq r8, r1, r4, asr r0 │ │ │ │ + movweq r0, #63908 @ 0xf9a4 │ │ │ │ + rsceq r9, ip, #72, 22 @ 0x12000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ bd7bc <__cxa_atexit@plt+0xb0b30> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r9, ip, #204, 28 @ 0xcc0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r8, r5, #20 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi c36b4 <__cxa_atexit@plt+0xb6a28> │ │ │ │ + ldr lr, [pc, #116] @ c36bc <__cxa_atexit@plt+0xb6a30> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r3, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq c36a8 <__cxa_atexit@plt+0xb6a1c> │ │ │ │ + ldr r3, [pc, #80] @ c36c0 <__cxa_atexit@plt+0xb6a34> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq bd7b4 <__cxa_atexit@plt+0xb0b28> │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #76] @ 0x4c │ │ │ │ + beq c36a8 <__cxa_atexit@plt+0xb6a1c> │ │ │ │ + ldr sl, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #48] @ c36c4 <__cxa_atexit@plt+0xb6a38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b bd84c <__cxa_atexit@plt+0xb0bc0> │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r1, sp, #176, 14 @ 0x2c00000 │ │ │ │ - addeq r8, r1, r4, asr r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #76] @ 0x4c │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b bd84c <__cxa_atexit@plt+0xb0bc0> │ │ │ │ - rsceq r1, sp, #140, 14 @ 0x2300000 │ │ │ │ - addeq r8, r1, r4, asr r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq r9, ip, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ bd824 <__cxa_atexit@plt+0xb0b98> │ │ │ │ + ldr r3, [pc, #64] @ c371c <__cxa_atexit@plt+0xb6a90> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ + str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq bd81c <__cxa_atexit@plt+0xb0b90> │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #76] @ 0x4c │ │ │ │ + beq c3714 <__cxa_atexit@plt+0xb6a88> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ c3720 <__cxa_atexit@plt+0xb6a94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b bd84c <__cxa_atexit@plt+0xb0bc0> │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r1, sp, #72, 14 @ 0x1200000 │ │ │ │ - addeq r8, r1, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r9, ip, #208, 26 @ 0x3400 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #76] @ 0x4c │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ c3750 <__cxa_atexit@plt+0xb6ac4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b bd84c <__cxa_atexit@plt+0xb0bc0> │ │ │ │ - mov fp, r7 │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r7, r4 │ │ │ │ - ldr r6, [r5, #72] @ 0x48 │ │ │ │ - str r6, [sp, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #144 @ 0x90 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bd994 <__cxa_atexit@plt+0xb0d08> │ │ │ │ - ldr ip, [pc, #316] @ bd9b4 <__cxa_atexit@plt+0xb0d28> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldm r5, {r2, lr} │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r4, [r5, #56] @ 0x38 │ │ │ │ - ldr sl, [r5, #60] @ 0x3c │ │ │ │ - ldr r9, [r5, #52] @ 0x34 │ │ │ │ - sub r0, r6, #139 @ 0x8b │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r1, r2, fp} │ │ │ │ + bcc c37c0 <__cxa_atexit@plt+0xb6b34> │ │ │ │ + ldr r2, [pc, #96] @ c37d8 <__cxa_atexit@plt+0xb6b4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #92] @ c37dc <__cxa_atexit@plt+0xb6b50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #88] @ c37e0 <__cxa_atexit@plt+0xb6b54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r9, sl} │ │ │ │ + str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ - ldr r1, [pc, #252] @ bd9b8 <__cxa_atexit@plt+0xb0d2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ str r1, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - mov r8, lr │ │ │ │ - str r0, [r3, #32] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr fp, [r5, #32] │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr lr, [r5, #76] @ 0x4c │ │ │ │ - ldr ip, [pc, #208] @ bd9bc <__cxa_atexit@plt+0xb0d30> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r3, #68] @ 0x44 │ │ │ │ - add ip, r3, #72 @ 0x48 │ │ │ │ - stm ip, {r0, r9, sl} │ │ │ │ - str r4, [r3, #84] @ 0x54 │ │ │ │ - str lr, [r3, #88] @ 0x58 │ │ │ │ - str r2, [r3, #92] @ 0x5c │ │ │ │ - str r1, [r3, #96] @ 0x60 │ │ │ │ - ldr r0, [pc, #176] @ bd9c0 <__cxa_atexit@plt+0xb0d34> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add ip, r3, #36 @ 0x24 │ │ │ │ - stm ip, {r0, r9, sl} │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ - str lr, [r3, #52] @ 0x34 │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - sub r4, r6, #119 @ 0x77 │ │ │ │ - ldr r2, [r5, #68] @ 0x44 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #64] @ 0x40 │ │ │ │ - str fp, [r3, #100] @ 0x64 │ │ │ │ - str r4, [r3, #104] @ 0x68 │ │ │ │ - str r2, [r3, #108] @ 0x6c │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - str r2, [r3, #112] @ 0x70 │ │ │ │ - add r2, r3, #116 @ 0x74 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - str r7, [r3, #128] @ 0x80 │ │ │ │ - str r8, [r3, #132] @ 0x84 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #136] @ 0x88 │ │ │ │ - str sl, [r3, #140] @ 0x8c │ │ │ │ - str r9, [r3, #144] @ 0x90 │ │ │ │ - add r5, r5, #80 @ 0x50 │ │ │ │ - sub r7, r6, #75 @ 0x4b │ │ │ │ - sub r8, r6, #106 @ 0x6a │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - ldr r0, [pc, #40] @ bd9c4 <__cxa_atexit@plt+0xb0d38> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r3, #144 @ 0x90 │ │ │ │ - str r3, [r7, #828] @ 0x33c │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r4, r7 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xffffc520 │ │ │ │ - @ instruction: 0xffffc704 │ │ │ │ - @ instruction: 0xffffece0 │ │ │ │ - @ instruction: 0xffffc7d8 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r1, sp, #168, 10 @ 0x2a000000 │ │ │ │ - addeq ip, r1, r4, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #76] @ 0x4c │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b bd84c <__cxa_atexit@plt+0xb0bc0> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bda1c <__cxa_atexit@plt+0xb0d90> │ │ │ │ - ldr r3, [pc, #56] @ bda38 <__cxa_atexit@plt+0xb0dac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bda14 <__cxa_atexit@plt+0xb0d88> │ │ │ │ - b bc9f0 <__cxa_atexit@plt+0xafd64> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ bda3c <__cxa_atexit@plt+0xb0db0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffefec │ │ │ │ - rsceq r1, sp, #208, 10 @ 0x34000000 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - rsceq r1, sp, #160, 10 @ 0x28000000 │ │ │ │ - andeq r0, r9, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - sub r7, r3, #68 @ 0x44 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bda94 <__cxa_atexit@plt+0xb0e08> │ │ │ │ - ldr r7, [pc, #52] @ bdaa8 <__cxa_atexit@plt+0xb0e1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq bda88 <__cxa_atexit@plt+0xb0dfc> │ │ │ │ - mov r7, r8 │ │ │ │ - b bc9f0 <__cxa_atexit@plt+0xafd64> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bdaac <__cxa_atexit@plt+0xb0e20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffef78 │ │ │ │ - rsceq r1, sp, #88, 10 @ 0x16000000 │ │ │ │ - sbceq r5, pc, #1644167168 @ 0x62000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbceq r5, pc, #-1694498816 @ 0x9b000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #20] @ bdb0c <__cxa_atexit@plt+0xb0e80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #16] @ bdb10 <__cxa_atexit@plt+0xb0e84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq r1, sp, #168, 10 @ 0x2a000000 │ │ │ │ - movweq r6, #63972 @ 0xf9e4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ bdb2c <__cxa_atexit@plt+0xb0ea0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3ff9dc <__cxa_atexit@plt+0x3f2d50> │ │ │ │ - rsceq r1, sp, #160, 10 @ 0x28000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc bdb68 <__cxa_atexit@plt+0xb0edc> │ │ │ │ - ldr r3, [pc, #40] @ bdb80 <__cxa_atexit@plt+0xb0ef4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bdb84 <__cxa_atexit@plt+0xb0ef8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - movweq r6, #62544 @ 0xf450 │ │ │ │ - rsceq r1, sp, #132, 10 @ 0x21000000 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldmib r5, {r0, lr} │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bdbfc <__cxa_atexit@plt+0xb0f70> │ │ │ │ - ldr r7, [r0, #11] │ │ │ │ - ldr r3, [r0, #39] @ 0x27 │ │ │ │ - ldr r2, [r0, #47] @ 0x2f │ │ │ │ - ldr r1, [r0, #63] @ 0x3f │ │ │ │ - ldr r9, [pc, #96] @ bdc14 <__cxa_atexit@plt+0xb0f88> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r0, #75] @ 0x4b │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr ip, [r0, #67] @ 0x43 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add r7, r5, #16 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - str ip, [r5, #-4] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r0, [r0, #7] │ │ │ │ - add r1, r5, #16 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #20] @ bdc18 <__cxa_atexit@plt+0xb0f8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r8, [r5] │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - bx r1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - rsceq r1, sp, #140, 10 @ 0x23000000 │ │ │ │ - rsceq r1, sp, #80, 10 @ 0x14000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 18d09d8 <__cxa_atexit@plt+0x18c3d4c> │ │ │ │ - rsceq r1, sp, #60, 10 @ 0xf000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc bdc70 <__cxa_atexit@plt+0xb0fe4> │ │ │ │ - ldr r3, [pc, #40] @ bdc80 <__cxa_atexit@plt+0xb0ff4> │ │ │ │ + ldr r3, [pc, #28] @ c37e4 <__cxa_atexit@plt+0xb6b58> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ bdc84 <__cxa_atexit@plt+0xb0ff8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - sbceq r5, pc, #-1006632959 @ 0xc4000001 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r0, #65036 @ 0xfe0c │ │ │ │ + movweq r0, #65032 @ 0xfe08 │ │ │ │ + movweq r0, #63852 @ 0xf96c │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + rsceq r9, ip, #96, 18 @ 0x180000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi bdcb8 <__cxa_atexit@plt+0xb102c> │ │ │ │ - ldr r3, [pc, #24] @ bdcc4 <__cxa_atexit@plt+0xb1038> │ │ │ │ + bhi c3874 <__cxa_atexit@plt+0xb6be8> │ │ │ │ + ldr r2, [pc, #92] @ c3880 <__cxa_atexit@plt+0xb6bf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq c386c <__cxa_atexit@plt+0xb6be0> │ │ │ │ + ldr r3, [pc, #72] @ c3884 <__cxa_atexit@plt+0xb6bf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bdd00 <__cxa_atexit@plt+0xb1074> │ │ │ │ - ldr r2, [pc, #32] @ bdd0c <__cxa_atexit@plt+0xb1080> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r6, #63156 @ 0xf6b4 │ │ │ │ - rsceq r1, sp, #40, 8 @ 0x28000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #68 @ 0x44 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bdd9c <__cxa_atexit@plt+0xb1110> │ │ │ │ - ldr lr, [pc, #112] @ bdda4 <__cxa_atexit@plt+0xb1118> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r9, [r7, #10] │ │ │ │ - ldr r3, [r7, #14] │ │ │ │ - ldr r0, [r7, #26] │ │ │ │ - str lr, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [r7, #18] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #22] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r7, #34] @ 0x22 │ │ │ │ - ldr r7, [r7, #30] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq bdd90 <__cxa_atexit@plt+0xb1104> │ │ │ │ - mov r7, r8 │ │ │ │ - b bddb4 <__cxa_atexit@plt+0xb1128> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r1, sp, #148, 6 @ 0x50000002 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #164] @ bde60 <__cxa_atexit@plt+0xb11d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - tst r3, #3 │ │ │ │ - beq bde44 <__cxa_atexit@plt+0xb11b8> │ │ │ │ - ldr lr, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r8, [pc, #128] @ bde64 <__cxa_atexit@plt+0xb11d8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq bde50 <__cxa_atexit@plt+0xb11c4> │ │ │ │ - ldmib r5, {r8, ip} │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #60] @ bde68 <__cxa_atexit@plt+0xb11dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, ip │ │ │ │ - b c9014 <__cxa_atexit@plt+0xbc388> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - rsceq r1, sp, #208, 4 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #116] @ bdf00 <__cxa_atexit@plt+0xb1274> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq bdef4 <__cxa_atexit@plt+0xb1268> │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldm r5, {r1, ip} │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [pc, #28] @ bdf04 <__cxa_atexit@plt+0xb1278> │ │ │ │ + beq c386c <__cxa_atexit@plt+0xb6be0> │ │ │ │ + ldr r3, [pc, #52] @ c3888 <__cxa_atexit@plt+0xb6bfc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str ip, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b c9014 <__cxa_atexit@plt+0xbc388> │ │ │ │ + ldr r3, [pc, #40] @ c388c <__cxa_atexit@plt+0xb6c00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq r1, sp, #52, 4 @ 0x40000003 │ │ │ │ - andeq r2, r0, fp, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [r5, #40] @ 0x28 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - stmda r5, {r0, r1, r2, r7, lr} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ bdf54 <__cxa_atexit@plt+0xb12c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str ip, [r5, #-20]! @ 0xffffffec │ │ │ │ - b c9014 <__cxa_atexit@plt+0xbc388> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r1, sp, #216, 2 @ 0x36 │ │ │ │ - andeq r0, r0, r9, asr #27 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + movweq r0, #63264 @ 0xf720 │ │ │ │ + rsceq r9, ip, #208, 16 @ 0xd00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ bdfac <__cxa_atexit@plt+0xb1320> │ │ │ │ + ldr r3, [pc, #56] @ c38dc <__cxa_atexit@plt+0xb6c50> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bdfa4 <__cxa_atexit@plt+0xb1318> │ │ │ │ - ldr r3, [pc, #48] @ bdfb0 <__cxa_atexit@plt+0xb1324> │ │ │ │ + beq c38d4 <__cxa_atexit@plt+0xb6c48> │ │ │ │ + ldr r3, [pc, #36] @ c38e0 <__cxa_atexit@plt+0xb6c54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bdfa4 <__cxa_atexit@plt+0xb1318> │ │ │ │ - b be004 <__cxa_atexit@plt+0xb1378> │ │ │ │ + ldr r3, [pc, #24] @ c38e4 <__cxa_atexit@plt+0xb6c58> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r1, sp, #124, 2 │ │ │ │ - andeq r0, r0, r9, asr #27 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + movweq r0, #63160 @ 0xf6b8 │ │ │ │ + rsceq r9, ip, #120, 16 @ 0x780000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ bdff4 <__cxa_atexit@plt+0xb1368> │ │ │ │ + ldr r3, [pc, #24] @ c3914 <__cxa_atexit@plt+0xb6c88> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bdfec <__cxa_atexit@plt+0xb1360> │ │ │ │ - b be004 <__cxa_atexit@plt+0xb1378> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r1, sp, #56, 2 │ │ │ │ - andeq r0, r0, r9, asr #3 │ │ │ │ + ldr r3, [pc, #12] @ c3918 <__cxa_atexit@plt+0xb6c8c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq r0, #63096 @ 0xf678 │ │ │ │ + rsceq r9, ip, #68, 16 @ 0x440000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne be040 <__cxa_atexit@plt+0xb13b4> │ │ │ │ - ldr r3, [pc, #252] @ be114 <__cxa_atexit@plt+0xb1488> │ │ │ │ + ldr r7, [pc, #132] @ c39b4 <__cxa_atexit@plt+0xb6d28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c3990 <__cxa_atexit@plt+0xb6d04> │ │ │ │ + ldr r3, [pc, #116] @ c39b8 <__cxa_atexit@plt+0xb6d2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq be0ec <__cxa_atexit@plt+0xb1460> │ │ │ │ - ldr r3, [pc, #232] @ be118 <__cxa_atexit@plt+0xb148c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - mov r9, r7 │ │ │ │ - b c2a08 <__cxa_atexit@plt+0xb5d7c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc be0f4 <__cxa_atexit@plt+0xb1468> │ │ │ │ - ldr r7, [pc, #164] @ be100 <__cxa_atexit@plt+0xb1474> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - ldr sl, [pc, #156] @ be104 <__cxa_atexit@plt+0xb1478> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr lr, [pc, #152] @ be108 <__cxa_atexit@plt+0xb147c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - sub lr, r6, #2 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ + beq c399c <__cxa_atexit@plt+0xb6d10> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c39ac <__cxa_atexit@plt+0xb6d20> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ - bne be0b0 <__cxa_atexit@plt+0xb1424> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #64] @ be10c <__cxa_atexit@plt+0xb1480> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne be0dc <__cxa_atexit@plt+0xb1450> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r3, [pc, #44] @ be110 <__cxa_atexit@plt+0xb1484> │ │ │ │ + beq c39a4 <__cxa_atexit@plt+0xb6d18> │ │ │ │ + ldr r3, [pc, #68] @ c39bc <__cxa_atexit@plt+0xb6d30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ + ldr r3, [pc, #60] @ c39c0 <__cxa_atexit@plt+0xb6d34> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r5, #65348 @ 0xff44 │ │ │ │ - movweq r5, #65368 @ 0xff58 │ │ │ │ - movweq r5, #65248 @ 0xfee0 │ │ │ │ - movweq r5, #65344 @ 0xff40 │ │ │ │ - andeq r0, r0, r4, lsl #5 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - rsceq r1, sp, #20 │ │ │ │ - andeq r1, r0, r9, asr #3 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + movweq r0, #62984 @ 0xf608 │ │ │ │ + rsceq r9, ip, #156, 14 @ 0x2700000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ be140 <__cxa_atexit@plt+0xb14b4> │ │ │ │ + ldr r3, [pc, #100] @ c3a3c <__cxa_atexit@plt+0xb6db0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - mov r9, r7 │ │ │ │ - b c2a08 <__cxa_atexit@plt+0xb5d7c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [pc, #200] @ be224 <__cxa_atexit@plt+0xb1598> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq be204 <__cxa_atexit@plt+0xb1578> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc be214 <__cxa_atexit@plt+0xb1588> │ │ │ │ - ldr sl, [pc, #168] @ be228 <__cxa_atexit@plt+0xb159c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr lr, [pc, #164] @ be22c <__cxa_atexit@plt+0xb15a0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - sub lr, r6, #2 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c3a24 <__cxa_atexit@plt+0xb6d98> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c3a34 <__cxa_atexit@plt+0xb6da8> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ - bne be1c8 <__cxa_atexit@plt+0xb153c> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #76] @ be230 <__cxa_atexit@plt+0xb15a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne be1f4 <__cxa_atexit@plt+0xb1568> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r3, [pc, #56] @ be234 <__cxa_atexit@plt+0xb15a8> │ │ │ │ + beq c3a2c <__cxa_atexit@plt+0xb6da0> │ │ │ │ + ldr r3, [pc, #52] @ c3a40 <__cxa_atexit@plt+0xb6db4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - movweq r5, #65088 @ 0xfe40 │ │ │ │ - movweq r5, #64968 @ 0xfdc8 │ │ │ │ - movweq r5, #65064 @ 0xfe28 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ c3a44 <__cxa_atexit@plt+0xb6db8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc be2e4 <__cxa_atexit@plt+0xb1658> │ │ │ │ - ldr sl, [pc, #148] @ be2f4 <__cxa_atexit@plt+0xb1668> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr lr, [pc, #144] @ be2f8 <__cxa_atexit@plt+0xb166c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - sub lr, r6, #2 │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, lr, [r3] │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + movweq r0, #62836 @ 0xf574 │ │ │ │ + rsceq r9, ip, #24, 14 @ 0x600000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c3a98 <__cxa_atexit@plt+0xb6e0c> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ - bne be2a8 <__cxa_atexit@plt+0xb161c> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #56] @ be2fc <__cxa_atexit@plt+0xb1670> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne be2d4 <__cxa_atexit@plt+0xb1648> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r3, [pc, #36] @ be300 <__cxa_atexit@plt+0xb1674> │ │ │ │ + beq c3a90 <__cxa_atexit@plt+0xb6e04> │ │ │ │ + ldr r3, [pc, #40] @ c3aa0 <__cxa_atexit@plt+0xb6e14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r5, #64864 @ 0xfd60 │ │ │ │ - movweq r5, #64744 @ 0xfce8 │ │ │ │ - movweq r5, #64840 @ 0xfd48 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ be33c <__cxa_atexit@plt+0xb16b0> │ │ │ │ + ldr r3, [pc, #32] @ c3aa4 <__cxa_atexit@plt+0xb6e18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r0, #62728 @ 0xf508 │ │ │ │ + rsceq r9, ip, #172, 12 @ 0xac00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r9, ip, #48, 20 @ 0x30000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r8, r5, #20 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi c3b50 <__cxa_atexit@plt+0xb6ec4> │ │ │ │ + ldr lr, [pc, #116] @ c3b58 <__cxa_atexit@plt+0xb6ecc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r3, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq c3b44 <__cxa_atexit@plt+0xb6eb8> │ │ │ │ + ldr r3, [pc, #80] @ c3b5c <__cxa_atexit@plt+0xb6ed0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq be334 <__cxa_atexit@plt+0xb16a8> │ │ │ │ - ldr r7, [pc, #24] @ be340 <__cxa_atexit@plt+0xb16b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ + beq c3b44 <__cxa_atexit@plt+0xb6eb8> │ │ │ │ + ldr sl, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #48] @ c3b60 <__cxa_atexit@plt+0xb6ed4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq r6, #62048 @ 0xf260 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ be360 <__cxa_atexit@plt+0xb16d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movweq r6, #62004 @ 0xf234 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ be39c <__cxa_atexit@plt+0xb1710> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq r9, ip, #144, 18 @ 0x240000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ c3bb8 <__cxa_atexit@plt+0xb6f2c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ + str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq be394 <__cxa_atexit@plt+0xb1708> │ │ │ │ - ldr r7, [pc, #24] @ be3a0 <__cxa_atexit@plt+0xb1714> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ + beq c3bb0 <__cxa_atexit@plt+0xb6f24> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ c3bbc <__cxa_atexit@plt+0xb6f30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq r6, #61952 @ 0xf200 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ be3c0 <__cxa_atexit@plt+0xb1734> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - movweq r6, #61908 @ 0xf1d4 │ │ │ │ - rsceq r0, sp, #116, 26 @ 0x1d00 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi be468 <__cxa_atexit@plt+0xb17dc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc be470 <__cxa_atexit@plt+0xb17e4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r4, [r7, #11] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r7, #15] │ │ │ │ - add lr, r7, #19 │ │ │ │ - ldm lr, {r9, sl, ip, lr} │ │ │ │ - ldr r0, [r7, #35] @ 0x23 │ │ │ │ - ldr r1, [r7, #39] @ 0x27 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r7, [r7, #43] @ 0x2b │ │ │ │ - ldr r1, [pc, #84] @ be484 <__cxa_atexit@plt+0xb17f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #68] @ be488 <__cxa_atexit@plt+0xb17fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - str r4, [r3, #16] │ │ │ │ - str fp, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r9, sl, ip} │ │ │ │ - sub r9, r6, #34 @ 0x22 │ │ │ │ - ldr r8, [sp] │ │ │ │ - ldmib sp, {r4, fp} │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - mov r6, r3 │ │ │ │ - b be478 <__cxa_atexit@plt+0xb17ec> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffff8d8 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r9, ip, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ c3bec <__cxa_atexit@plt+0xb6f60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc be4c0 <__cxa_atexit@plt+0xb1834> │ │ │ │ - ldr r2, [pc, #28] @ be4cc <__cxa_atexit@plt+0xb1840> │ │ │ │ + bcc c3c5c <__cxa_atexit@plt+0xb6fd0> │ │ │ │ + ldr r2, [pc, #96] @ c3c74 <__cxa_atexit@plt+0xb6fe8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + ldr r1, [pc, #92] @ c3c78 <__cxa_atexit@plt+0xb6fec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #88] @ c3c7c <__cxa_atexit@plt+0xb6ff0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r9, sl} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r5, #64344 @ 0xfb58 │ │ │ │ - @ instruction: 0xfffff6a0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - rsceq r0, sp, #156, 24 @ 0x9c00 │ │ │ │ - andeq r0, fp, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #60 @ 0x3c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi be568 <__cxa_atexit@plt+0xb18dc> │ │ │ │ - ldr r7, [pc, #132] @ be580 <__cxa_atexit@plt+0xb18f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #11] │ │ │ │ - ldr r2, [r9, #39] @ 0x27 │ │ │ │ - stm sp, {r4, fp} │ │ │ │ - mov r4, sl │ │ │ │ - ldr sl, [r9, #47] @ 0x2f │ │ │ │ - ldr ip, [r9, #63] @ 0x3f │ │ │ │ - mov fp, r6 │ │ │ │ - ldr r6, [r9, #75] @ 0x4b │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r0, [r9, #67] @ 0x43 │ │ │ │ - ldr lr, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - stm r3, {r2, sl, ip} │ │ │ │ - add r2, r5, #20 │ │ │ │ - stm r2, {r0, r6, lr} │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r6, [r9, #7] │ │ │ │ - str r6, [r5, #40] @ 0x28 │ │ │ │ - str r8, [r5, #44] @ 0x2c │ │ │ │ - str r4, [r5, #48] @ 0x30 │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r6, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #20] @ be584 <__cxa_atexit@plt+0xb18f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #28] @ c3c80 <__cxa_atexit@plt+0xb6ff4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r0, #63856 @ 0xf970 │ │ │ │ + movweq r0, #63852 @ 0xf96c │ │ │ │ + movweq r0, #62672 @ 0xf4d0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3ad4 <__cxa_atexit@plt+0x3e6e48> │ │ │ │ + rsceq r9, ip, #16, 28 @ 0x100 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r8, r5, #20 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi c3d2c <__cxa_atexit@plt+0xb70a0> │ │ │ │ + ldr lr, [pc, #152] @ c3d54 <__cxa_atexit@plt+0xb70c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r3, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r3} │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c3d34 <__cxa_atexit@plt+0xb70a8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc c3d3c <__cxa_atexit@plt+0xb70b0> │ │ │ │ + ldr r3, [pc, #96] @ c3d58 <__cxa_atexit@plt+0xb70cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #92] @ c3d5c <__cxa_atexit@plt+0xb70d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #80] @ c3d60 <__cxa_atexit@plt+0xb70d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + add r8, r8, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - rsceq r0, sp, #32, 24 @ 0x2000 │ │ │ │ - rsceq r0, sp, #240, 22 @ 0x3c000 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + b c3d44 <__cxa_atexit@plt+0xb70b8> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffe9ec │ │ │ │ + @ instruction: 0xffffecbc │ │ │ │ + rsceq r9, ip, #236, 4 @ 0xc000000e │ │ │ │ + rsceq r9, ip, #196, 24 @ 0xc400 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [r5, #60] @ 0x3c │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr lr, [pc, #36] @ be5d4 <__cxa_atexit@plt+0xb1948> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c3de0 <__cxa_atexit@plt+0xb7154> │ │ │ │ + ldr lr, [pc, #96] @ c3dec <__cxa_atexit@plt+0xb7160> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r7, [r1, #3] │ │ │ │ - ldr r1, [r1, #7] │ │ │ │ - str r0, [r5, #52] @ 0x34 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r0, sp, #160, 22 @ 0x28000 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc be62c <__cxa_atexit@plt+0xb19a0> │ │ │ │ - ldr r3, [pc, #56] @ be638 <__cxa_atexit@plt+0xb19ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ be63c <__cxa_atexit@plt+0xb19b0> │ │ │ │ + ldr r8, [pc, #92] @ c3df0 <__cxa_atexit@plt+0xb7164> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #88] @ c3df4 <__cxa_atexit@plt+0xb7168> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add ip, r5, #8 │ │ │ │ + ldm ip, {r0, sl, ip} │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r0, sl, ip} │ │ │ │ + str r7, [r3, #32] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #34 @ 0x22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + @ instruction: 0xfffffa74 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + rsceq r9, ip, #100, 6 @ 0x90000001 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c3e70 <__cxa_atexit@plt+0xb71e4> │ │ │ │ + ldr r2, [pc, #92] @ c3e7c <__cxa_atexit@plt+0xb71f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r8, [r5, #56] @ 0x38 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - str r1, [r9, #8] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq c3e68 <__cxa_atexit@plt+0xb71dc> │ │ │ │ + ldr r3, [pc, #72] @ c3e80 <__cxa_atexit@plt+0xb71f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff638 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r0, sp, #28, 22 @ 0x7000 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ be660 <__cxa_atexit@plt+0xb19d4> │ │ │ │ + tst r7, #3 │ │ │ │ + beq c3e68 <__cxa_atexit@plt+0xb71dc> │ │ │ │ + ldr r3, [pc, #52] @ c3e84 <__cxa_atexit@plt+0xb71f8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff75c <__cxa_atexit@plt+0x3f2ad0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r0, sp, #248, 20 @ 0xf8000 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ c3e88 <__cxa_atexit@plt+0xb71fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + movweq r0, #61732 @ 0xf124 │ │ │ │ + rsceq r9, ip, #212, 4 @ 0x4000000d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ be688 <__cxa_atexit@plt+0xb19fc> │ │ │ │ + ldr r3, [pc, #56] @ c3ed8 <__cxa_atexit@plt+0xb724c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff7ac <__cxa_atexit@plt+0x3f2b20> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r0, sp, #208, 20 @ 0xd0000 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #152] @ be73c <__cxa_atexit@plt+0xb1ab0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq be724 <__cxa_atexit@plt+0xb1a98> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc be730 <__cxa_atexit@plt+0xb1aa4> │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - ldr r8, [r5, #48] @ 0x30 │ │ │ │ - sub lr, r6, #3 │ │ │ │ - ldr ip, [pc, #80] @ be740 <__cxa_atexit@plt+0xb1ab4> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ - ldr r3, [r5, #68] @ 0x44 │ │ │ │ - stmda r5, {r0, r2, lr} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r3, [pc, #48] @ be744 <__cxa_atexit@plt+0xb1ab8> │ │ │ │ + beq c3ed0 <__cxa_atexit@plt+0xb7244> │ │ │ │ + ldr r3, [pc, #36] @ c3edc <__cxa_atexit@plt+0xb7250> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str fp, [r5, #-12]! │ │ │ │ - ldr fp, [sp] │ │ │ │ - b c4940 <__cxa_atexit@plt+0xb7cb4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #24] @ c3ee0 <__cxa_atexit@plt+0xb7254> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffff5a0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r0, sp, #20, 20 @ 0x14000 │ │ │ │ - andeq r0, r0, r2, asr r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + movweq r0, #61628 @ 0xf0bc │ │ │ │ + rsceq r9, ip, #124, 4 @ 0xc0000007 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc be7c8 <__cxa_atexit@plt+0xb1b3c> │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - ldr r8, [r5, #48] @ 0x30 │ │ │ │ - sub lr, r6, #3 │ │ │ │ - ldr ip, [pc, #64] @ be7d4 <__cxa_atexit@plt+0xb1b48> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ - ldr r3, [r5, #68] @ 0x44 │ │ │ │ - stmda r5, {r0, r2, lr} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r3, [pc, #32] @ be7d8 <__cxa_atexit@plt+0xb1b4c> │ │ │ │ + ldr r3, [pc, #24] @ c3f10 <__cxa_atexit@plt+0xb7284> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str fp, [r5, #-12]! │ │ │ │ - ldr fp, [sp] │ │ │ │ - b c4940 <__cxa_atexit@plt+0xb7cb4> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff4fc │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r0, sp, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r1, r6, pc, asr #16 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ c3f14 <__cxa_atexit@plt+0xb7288> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq r0, #61564 @ 0xf07c │ │ │ │ + rsceq r9, ip, #72, 4 @ 0x80000004 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ be83c <__cxa_atexit@plt+0xb1bb0> │ │ │ │ + ldr r7, [pc, #132] @ c3fb0 <__cxa_atexit@plt+0xb7324> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c3f8c <__cxa_atexit@plt+0xb7300> │ │ │ │ + ldr r3, [pc, #116] @ c3fb4 <__cxa_atexit@plt+0xb7328> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq be834 <__cxa_atexit@plt+0xb1ba8> │ │ │ │ - ldr r3, [pc, #60] @ be840 <__cxa_atexit@plt+0xb1bb4> │ │ │ │ + beq c3f98 <__cxa_atexit@plt+0xb730c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c3fa8 <__cxa_atexit@plt+0xb731c> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c3fa0 <__cxa_atexit@plt+0xb7314> │ │ │ │ + ldr r3, [pc, #68] @ c3fb8 <__cxa_atexit@plt+0xb732c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - ldr r0, [r7, #43] @ 0x2b │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r7, [pc, #24] @ be844 <__cxa_atexit@plt+0xb1bb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ + ldr r3, [pc, #60] @ c3fbc <__cxa_atexit@plt+0xb7330> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - movweq r5, #63264 @ 0xf720 │ │ │ │ - rsceq r0, sp, #4, 18 @ 0x10000 │ │ │ │ - andeq r1, r6, pc, asr #16 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + movweq r0, #61452 @ 0xf00c │ │ │ │ + rsceq r9, ip, #160, 2 @ 0x28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ be88c <__cxa_atexit@plt+0xb1c00> │ │ │ │ + ldr r3, [pc, #100] @ c4038 <__cxa_atexit@plt+0xb73ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - ldr r0, [r7, #43] @ 0x2b │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - ldr r7, [pc, #12] @ be890 <__cxa_atexit@plt+0xb1c04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - movweq r5, #63176 @ 0xf6c8 │ │ │ │ - rsceq r0, sp, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r0, pc, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc be93c <__cxa_atexit@plt+0xb1cb0> │ │ │ │ - ldr r8, [pc, #140] @ be948 <__cxa_atexit@plt+0xb1cbc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #52] @ 0x34 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - add r0, r3, #24 │ │ │ │ - stm r0, {r2, sl, lr} │ │ │ │ - ldr r2, [r5, #56] @ 0x38 │ │ │ │ - ldr r1, [r5, #60] @ 0x3c │ │ │ │ - ldr r0, [pc, #64] @ be94c <__cxa_atexit@plt+0xb1cc0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - str r7, [r5, #60] @ 0x3c │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str fp, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - sub r7, r6, #43 @ 0x2b │ │ │ │ - ldr r3, [pc, #32] @ be950 <__cxa_atexit@plt+0xb1cc4> │ │ │ │ + tst r7, #3 │ │ │ │ + beq c4020 <__cxa_atexit@plt+0xb7394> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c4030 <__cxa_atexit@plt+0xb73a4> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c4028 <__cxa_atexit@plt+0xb739c> │ │ │ │ + ldr r3, [pc, #52] @ c403c <__cxa_atexit@plt+0xb73b0> │ │ │ │ add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #44] @ c4040 <__cxa_atexit@plt+0xb73b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffb14 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r0, sp, #196, 14 @ 0x3100000 │ │ │ │ - rsceq r0, sp, #204, 14 @ 0x3300000 │ │ │ │ - andeq r0, r0, pc, asr #32 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + movweq pc, #61304 @ 0xef78 @ │ │ │ │ + rsceq r9, ip, #28, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ be980 <__cxa_atexit@plt+0xb1cf4> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c4094 <__cxa_atexit@plt+0xb7408> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c408c <__cxa_atexit@plt+0xb7400> │ │ │ │ + ldr r3, [pc, #40] @ c409c <__cxa_atexit@plt+0xb7410> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq be978 <__cxa_atexit@plt+0xb1cec> │ │ │ │ - b be990 <__cxa_atexit@plt+0xb1d04> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r0, sp, #156, 14 @ 0x2700000 │ │ │ │ - andeq r0, r0, pc, asr #32 │ │ │ │ + ldr r3, [pc, #32] @ c40a0 <__cxa_atexit@plt+0xb7414> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq pc, #61196 @ 0xef0c @ │ │ │ │ + rsceq r9, ip, #176 @ 0xb0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne be9e4 <__cxa_atexit@plt+0xb1d58> │ │ │ │ - ldr r2, [pc, #148] @ bea38 <__cxa_atexit@plt+0xb1dac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bea1c <__cxa_atexit@plt+0xb1d90> │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #120] @ bea3c <__cxa_atexit@plt+0xb1db0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r9, ip, #52, 8 @ 0x34000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r8, r5, #20 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi c414c <__cxa_atexit@plt+0xb74c0> │ │ │ │ + ldr lr, [pc, #116] @ c4154 <__cxa_atexit@plt+0xb74c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r3, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq bea1c <__cxa_atexit@plt+0xb1d90> │ │ │ │ - mov r5, r3 │ │ │ │ - b bea8c <__cxa_atexit@plt+0xb1e00> │ │ │ │ - ldr r3, [pc, #68] @ bea30 <__cxa_atexit@plt+0xb1da4> │ │ │ │ + beq c4140 <__cxa_atexit@plt+0xb74b4> │ │ │ │ + ldr r3, [pc, #80] @ c4158 <__cxa_atexit@plt+0xb74cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq bea28 <__cxa_atexit@plt+0xb1d9c> │ │ │ │ - ldr r3, [pc, #48] @ bea34 <__cxa_atexit@plt+0xb1da8> │ │ │ │ + beq c4140 <__cxa_atexit@plt+0xb74b4> │ │ │ │ + ldr sl, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #48] @ c415c <__cxa_atexit@plt+0xb74d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #60] @ 0x3c │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #13 │ │ │ │ - muleq r0, ip, r6 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rsceq r0, sp, #148, 12 @ 0x9400000 │ │ │ │ - andeq r7, r0, ip, lsl #31 │ │ │ │ + rsceq r9, ip, #148, 6 @ 0x50000002 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #36] @ bea7c <__cxa_atexit@plt+0xb1df0> │ │ │ │ + ldr r3, [pc, #64] @ c41b4 <__cxa_atexit@plt+0xb7528> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ + str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq bea74 <__cxa_atexit@plt+0xb1de8> │ │ │ │ - b bea8c <__cxa_atexit@plt+0xb1e00> │ │ │ │ + beq c41ac <__cxa_atexit@plt+0xb7520> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ c41b8 <__cxa_atexit@plt+0xb752c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r0, sp, #84, 12 @ 0x5400000 │ │ │ │ - andeq r7, r1, ip, lsl #31 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r9, ip, #56, 6 @ 0xe0000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne beadc <__cxa_atexit@plt+0xb1e50> │ │ │ │ - ldr r2, [pc, #96] @ beb00 <__cxa_atexit@plt+0xb1e74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq beaec <__cxa_atexit@plt+0xb1e60> │ │ │ │ - ldr r2, [pc, #76] @ beb04 <__cxa_atexit@plt+0xb1e78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #48] @ 0x30 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - tst r7, #3 │ │ │ │ - beq beaf8 <__cxa_atexit@plt+0xb1e6c> │ │ │ │ - b beb58 <__cxa_atexit@plt+0xb1ecc> │ │ │ │ - ldr r8, [pc, #36] @ beb08 <__cxa_atexit@plt+0xb1e7c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - b 3ff9dc <__cxa_atexit@plt+0x3f2d50> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - rsceq r0, sp, #228, 10 @ 0x39000000 │ │ │ │ - andeq r7, r1, ip, lsl #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ beb4c <__cxa_atexit@plt+0xb1ec0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #48] @ 0x30 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - tst r7, #3 │ │ │ │ - beq beb44 <__cxa_atexit@plt+0xb1eb8> │ │ │ │ - b beb58 <__cxa_atexit@plt+0xb1ecc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r3, r0, ip, lsl #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #4 │ │ │ │ - bne bebd0 <__cxa_atexit@plt+0xb1f44> │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc bebfc <__cxa_atexit@plt+0xb1f70> │ │ │ │ - ldr r2, [pc, #152] @ bec24 <__cxa_atexit@plt+0xb1f98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - sub sl, r3, #2 │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - str sl, [r5, #32] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [r1, #15] │ │ │ │ - sub r1, r3, #11 │ │ │ │ - ldr lr, [pc, #112] @ bec28 <__cxa_atexit@plt+0xb1f9c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #108] @ bec2c <__cxa_atexit@plt+0xb1fa0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ffbb4 <__cxa_atexit@plt+0x3f2f28> │ │ │ │ - ldr r3, [pc, #68] @ bec1c <__cxa_atexit@plt+0xb1f90> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ c41e8 <__cxa_atexit@plt+0xb755c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ bec20 <__cxa_atexit@plt+0xb1f94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add sl, r2, #1 │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - str sl, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbb4 <__cxa_atexit@plt+0x3f2f28> │ │ │ │ - ldr r6, [pc, #20] @ bec18 <__cxa_atexit@plt+0xb1f8c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - movweq r5, #62316 @ 0xf36c │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - movweq r5, #62360 @ 0xf398 │ │ │ │ - movweq r5, #62748 @ 0xf51c │ │ │ │ - andeq r3, r0, ip, lsl #31 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bec98 <__cxa_atexit@plt+0xb200c> │ │ │ │ - ldr r2, [pc, #88] @ becb0 <__cxa_atexit@plt+0xb2024> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - sub sl, r6, #2 │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - str sl, [r5, #32] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [r1, #15] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - ldr lr, [pc, #48] @ becb4 <__cxa_atexit@plt+0xb2028> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #44] @ becb8 <__cxa_atexit@plt+0xb202c> │ │ │ │ + bcc c4258 <__cxa_atexit@plt+0xb75cc> │ │ │ │ + ldr r2, [pc, #96] @ c4270 <__cxa_atexit@plt+0xb75e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #92] @ c4274 <__cxa_atexit@plt+0xb75e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #88] @ c4278 <__cxa_atexit@plt+0xb75ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2, lr} │ │ │ │ + stmib r3, {r0, r9, sl} │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3ffbb4 <__cxa_atexit@plt+0x3f2f28> │ │ │ │ - ldr r3, [pc, #28] @ becbc <__cxa_atexit@plt+0xb2030> │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ c427c <__cxa_atexit@plt+0xb75f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - movweq r5, #62156 @ 0xf2cc │ │ │ │ - movweq r5, #62544 @ 0xf450 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ bed2c <__cxa_atexit@plt+0xb20a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq bed10 <__cxa_atexit@plt+0xb2084> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bed18 <__cxa_atexit@plt+0xb208c> │ │ │ │ - ldr r2, [pc, #64] @ bed30 <__cxa_atexit@plt+0xb20a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - tst r3, #3 │ │ │ │ - beq bed20 <__cxa_atexit@plt+0xb2094> │ │ │ │ - mov r7, r3 │ │ │ │ - b bed94 <__cxa_atexit@plt+0xb2108> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq fp, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bed74 <__cxa_atexit@plt+0xb20e8> │ │ │ │ - ldr r2, [pc, #52] @ bed88 <__cxa_atexit@plt+0xb20fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - tst r3, #3 │ │ │ │ - beq bed7c <__cxa_atexit@plt+0xb20f0> │ │ │ │ - mov r7, r3 │ │ │ │ - b bed94 <__cxa_atexit@plt+0xb2108> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #4 │ │ │ │ - bne bee04 <__cxa_atexit@plt+0xb2178> │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str r9, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc bee28 <__cxa_atexit@plt+0xb219c> │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [pc, #120] @ bee50 <__cxa_atexit@plt+0xb21c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r2, [r2, #15] │ │ │ │ - ldr r1, [pc, #96] @ bee54 <__cxa_atexit@plt+0xb21c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - sub sl, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ffbb4 <__cxa_atexit@plt+0x3f2f28> │ │ │ │ - ldr r3, [pc, #60] @ bee48 <__cxa_atexit@plt+0xb21bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ bee4c <__cxa_atexit@plt+0xb21c0> │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r0, #62324 @ 0xf374 │ │ │ │ + movweq r0, #62320 @ 0xf370 │ │ │ │ + movweq pc, #61140 @ 0xeed4 @ │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3adc <__cxa_atexit@plt+0x3e6e50> │ │ │ │ + rsceq r8, ip, #200, 28 @ 0xc80 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c430c <__cxa_atexit@plt+0xb7680> │ │ │ │ + ldr r2, [pc, #92] @ c4318 <__cxa_atexit@plt+0xb768c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5] │ │ │ │ - add sl, r2, #1 │ │ │ │ - b 3ffbb4 <__cxa_atexit@plt+0x3f2f28> │ │ │ │ - ldr r6, [pc, #20] @ bee44 <__cxa_atexit@plt+0xb21b8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - rsceq r0, sp, #216, 4 @ 0x8000000d │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - movweq r5, #62184 @ 0xf2e8 │ │ │ │ - andeq r1, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc beeac <__cxa_atexit@plt+0xb2220> │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [pc, #64] @ beec4 <__cxa_atexit@plt+0xb2238> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r2, [r2, #15] │ │ │ │ - ldr r1, [pc, #40] @ beec8 <__cxa_atexit@plt+0xb223c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub sl, r6, #3 │ │ │ │ - b 3ffbb4 <__cxa_atexit@plt+0x3f2f28> │ │ │ │ - ldr r3, [pc, #24] @ beecc <__cxa_atexit@plt+0xb2240> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq c4304 <__cxa_atexit@plt+0xb7678> │ │ │ │ + ldr r3, [pc, #72] @ c431c <__cxa_atexit@plt+0xb7690> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - movweq r5, #62012 @ 0xf23c │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ bef3c <__cxa_atexit@plt+0xb22b0> │ │ │ │ + tst r7, #3 │ │ │ │ + beq c4304 <__cxa_atexit@plt+0xb7678> │ │ │ │ + ldr r3, [pc, #52] @ c4320 <__cxa_atexit@plt+0xb7694> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq bef20 <__cxa_atexit@plt+0xb2294> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bef28 <__cxa_atexit@plt+0xb229c> │ │ │ │ - ldr r2, [pc, #64] @ bef40 <__cxa_atexit@plt+0xb22b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - tst r3, #3 │ │ │ │ - beq bef30 <__cxa_atexit@plt+0xb22a4> │ │ │ │ - mov r7, r3 │ │ │ │ - b bed94 <__cxa_atexit@plt+0xb2108> │ │ │ │ + ldr r3, [pc, #40] @ c4324 <__cxa_atexit@plt+0xb7698> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - andeq fp, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bef84 <__cxa_atexit@plt+0xb22f8> │ │ │ │ - ldr r2, [pc, #52] @ bef98 <__cxa_atexit@plt+0xb230c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - tst r3, #3 │ │ │ │ - beq bef8c <__cxa_atexit@plt+0xb2300> │ │ │ │ - mov r7, r3 │ │ │ │ - b bed94 <__cxa_atexit@plt+0xb2108> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - andeq r3, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ bf008 <__cxa_atexit@plt+0xb237c> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + movweq pc, #60552 @ 0xec88 @ │ │ │ │ + rsceq r8, ip, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #56] @ c4374 <__cxa_atexit@plt+0xb76e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq befec <__cxa_atexit@plt+0xb2360> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne beff4 <__cxa_atexit@plt+0xb2368> │ │ │ │ - ldr r2, [pc, #64] @ bf00c <__cxa_atexit@plt+0xb2380> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - tst r3, #3 │ │ │ │ - beq beffc <__cxa_atexit@plt+0xb2370> │ │ │ │ - mov r7, r3 │ │ │ │ - b bed94 <__cxa_atexit@plt+0xb2108> │ │ │ │ + tst r7, #3 │ │ │ │ + beq c436c <__cxa_atexit@plt+0xb76e0> │ │ │ │ + ldr r3, [pc, #36] @ c4378 <__cxa_atexit@plt+0xb76ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #24] @ c437c <__cxa_atexit@plt+0xb76f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - andeq fp, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bf050 <__cxa_atexit@plt+0xb23c4> │ │ │ │ - ldr r2, [pc, #52] @ bf064 <__cxa_atexit@plt+0xb23d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - tst r3, #3 │ │ │ │ - beq bf058 <__cxa_atexit@plt+0xb23cc> │ │ │ │ - mov r7, r3 │ │ │ │ - b bed94 <__cxa_atexit@plt+0xb2108> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - rsceq r0, sp, #164 @ 0xa4 │ │ │ │ - andeq r0, r8, pc, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ bf094 <__cxa_atexit@plt+0xb2408> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r7, [r5, #60] @ 0x3c │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r0, sp, #116 @ 0x74 │ │ │ │ - andeq r0, r0, pc, asr #32 │ │ │ │ + movweq pc, #60448 @ 0xec20 @ │ │ │ │ + rsceq r8, ip, #224, 26 @ 0x3800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bf0c0 <__cxa_atexit@plt+0xb2434> │ │ │ │ + ldr r3, [pc, #24] @ c43ac <__cxa_atexit@plt+0xb7720> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ bf0c4 <__cxa_atexit@plt+0xb2438> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r5, #62496 @ 0xf420 │ │ │ │ - rsceq r0, sp, #52 @ 0x34 │ │ │ │ - andeq r0, r0, pc, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bf0f4 <__cxa_atexit@plt+0xb2468> │ │ │ │ - ldr r7, [pc, #96] @ bf148 <__cxa_atexit@plt+0xb24bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #56]! @ 0x38 │ │ │ │ - ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc bf138 <__cxa_atexit@plt+0xb24ac> │ │ │ │ - ldr r2, [pc, #64] @ bf14c <__cxa_atexit@plt+0xb24c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ bf150 <__cxa_atexit@plt+0xb24c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ - ldr r9, [r5, #60] @ 0x3c │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r8, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - movweq r4, #65084 @ 0xfe3c │ │ │ │ - rsceq pc, ip, #88, 30 @ 0x160 │ │ │ │ + ldr r3, [pc, #12] @ c43b0 <__cxa_atexit@plt+0xb7724> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq pc, #60384 @ 0xebe0 @ │ │ │ │ + rsceq r8, ip, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ bf184 <__cxa_atexit@plt+0xb24f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ bf188 <__cxa_atexit@plt+0xb24fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff94c <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ - rsceq pc, ip, #56, 30 @ 0xe0 │ │ │ │ - movweq r5, #62324 @ 0xf374 │ │ │ │ - rsceq pc, ip, #100, 30 @ 0x190 │ │ │ │ - andeq r4, r0, pc, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #16] @ bf1b0 <__cxa_atexit@plt+0xb2524> │ │ │ │ + ldr r7, [pc, #132] @ c444c <__cxa_atexit@plt+0xb77c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq pc, ip, #60, 30 @ 0xf0 │ │ │ │ - andeq r1, r2, sp, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ bf1d8 <__cxa_atexit@plt+0xb254c> │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c4428 <__cxa_atexit@plt+0xb779c> │ │ │ │ + ldr r3, [pc, #116] @ c4450 <__cxa_atexit@plt+0xb77c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 180f6f8 <__cxa_atexit@plt+0x1802a6c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq pc, ip, #20, 30 @ 0x50 │ │ │ │ - andeq r1, r0, sp, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #140] @ bf280 <__cxa_atexit@plt+0xb25f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - tst r7, #3 │ │ │ │ - beq bf278 <__cxa_atexit@plt+0xb25ec> │ │ │ │ - ldr r0, [pc, #116] @ bf284 <__cxa_atexit@plt+0xb25f8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r0, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq bf278 <__cxa_atexit@plt+0xb25ec> │ │ │ │ + beq c4434 <__cxa_atexit@plt+0xb77a8> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #52] @ 0x34 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r3, [pc, #28] @ bf288 <__cxa_atexit@plt+0xb25fc> │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c4444 <__cxa_atexit@plt+0xb77b8> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c443c <__cxa_atexit@plt+0xb77b0> │ │ │ │ + ldr r3, [pc, #68] @ c4454 <__cxa_atexit@plt+0xb77c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str ip, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b c9014 <__cxa_atexit@plt+0xbc388> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #60] @ c4458 <__cxa_atexit@plt+0xb77cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - rsceq pc, ip, #100, 28 @ 0x640 │ │ │ │ - andeq r1, r0, sp, lsl #1 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + movweq pc, #60272 @ 0xeb70 @ │ │ │ │ + rsceq r8, ip, #4, 26 @ 0x100 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #112] @ bf310 <__cxa_atexit@plt+0xb2684> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r0, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r3, [pc, #100] @ c44d4 <__cxa_atexit@plt+0xb7848> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bf308 <__cxa_atexit@plt+0xb267c> │ │ │ │ + beq c44bc <__cxa_atexit@plt+0xb7830> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #52] @ 0x34 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r3, [pc, #24] @ bf314 <__cxa_atexit@plt+0xb2688> │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c44cc <__cxa_atexit@plt+0xb7840> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c44c4 <__cxa_atexit@plt+0xb7838> │ │ │ │ + ldr r3, [pc, #52] @ c44d8 <__cxa_atexit@plt+0xb784c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str ip, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b c9014 <__cxa_atexit@plt+0xbc388> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #44] @ c44dc <__cxa_atexit@plt+0xb7850> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq pc, ip, #216, 26 @ 0x3600 │ │ │ │ - andeq r1, r0, sp, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + movweq pc, #60124 @ 0xeadc @ │ │ │ │ + rsceq r8, ip, #128, 24 @ 0x8000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r3, r5, #16 │ │ │ │ - stm r3, {r0, r2, r7} │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - ldr r3, [pc, #12] @ bf36c <__cxa_atexit@plt+0xb26e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str ip, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b c9014 <__cxa_atexit@plt+0xbc388> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r2, r1, ip, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #148] @ bf414 <__cxa_atexit@plt+0xb2788> │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c4530 <__cxa_atexit@plt+0xb78a4> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c4528 <__cxa_atexit@plt+0xb789c> │ │ │ │ + ldr r3, [pc, #40] @ c4538 <__cxa_atexit@plt+0xb78ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ + ldr r3, [pc, #32] @ c453c <__cxa_atexit@plt+0xb78b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq pc, #60016 @ 0xea70 @ │ │ │ │ + rsceq r8, ip, #20, 24 @ 0x1400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r8, ip, #152, 30 @ 0x260 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r8, r5, #20 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi c45e8 <__cxa_atexit@plt+0xb795c> │ │ │ │ + ldr lr, [pc, #116] @ c45f0 <__cxa_atexit@plt+0xb7964> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r3, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq bf3e4 <__cxa_atexit@plt+0xb2758> │ │ │ │ - ldr r3, [pc, #132] @ bf418 <__cxa_atexit@plt+0xb278c> │ │ │ │ + beq c45dc <__cxa_atexit@plt+0xb7950> │ │ │ │ + ldr r3, [pc, #80] @ c45f4 <__cxa_atexit@plt+0xb7968> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq bf3ec <__cxa_atexit@plt+0xb2760> │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #32]! │ │ │ │ - cmp r1, #4 │ │ │ │ - bne bf3f8 <__cxa_atexit@plt+0xb276c> │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - ldr r1, [pc, #84] @ bf424 <__cxa_atexit@plt+0xb2798> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #15] │ │ │ │ - ldr r9, [r2, #19] │ │ │ │ - str r1, [r5] │ │ │ │ - stm r3, {r0, r9} │ │ │ │ - b bf404 <__cxa_atexit@plt+0xb2778> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c45dc <__cxa_atexit@plt+0xb7950> │ │ │ │ + ldr sl, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #48] @ c45f8 <__cxa_atexit@plt+0xb796c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ bf41c <__cxa_atexit@plt+0xb2790> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #20] @ bf420 <__cxa_atexit@plt+0xb2794> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, r4, ror #4 │ │ │ │ - movweq r4, #64404 @ 0xfb94 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r2, r1, ip, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ bf4b0 <__cxa_atexit@plt+0xb2824> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq bf488 <__cxa_atexit@plt+0xb27fc> │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #32]! │ │ │ │ - cmp r1, #4 │ │ │ │ - bne bf494 <__cxa_atexit@plt+0xb2808> │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - ldr r1, [pc, #72] @ bf4bc <__cxa_atexit@plt+0xb2830> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #15] │ │ │ │ - ldr r9, [r2, #19] │ │ │ │ - str r1, [r5] │ │ │ │ - stm r3, {r0, r9} │ │ │ │ - b bf4a0 <__cxa_atexit@plt+0xb2814> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ bf4b4 <__cxa_atexit@plt+0xb2828> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ bf4b8 <__cxa_atexit@plt+0xb282c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - movweq r4, #64248 @ 0xfaf8 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r2, r1, ip, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #32]! │ │ │ │ - cmp r1, #4 │ │ │ │ - bne bf50c <__cxa_atexit@plt+0xb2880> │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - ldr r1, [pc, #56] @ bf530 <__cxa_atexit@plt+0xb28a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #15] │ │ │ │ - ldr r9, [r2, #19] │ │ │ │ - str r1, [r5] │ │ │ │ - stm r3, {r0, r9} │ │ │ │ - b bf518 <__cxa_atexit@plt+0xb288c> │ │ │ │ - ldr r3, [pc, #20] @ bf528 <__cxa_atexit@plt+0xb289c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ bf52c <__cxa_atexit@plt+0xb28a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 3ffb24 <__cxa_atexit@plt+0x3f2e98> │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - movweq r4, #64128 @ 0xfa80 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r3, r1, ip, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #128] @ bf5c4 <__cxa_atexit@plt+0xb2938> │ │ │ │ + rsceq r8, ip, #248, 28 @ 0xf80 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ c4650 <__cxa_atexit@plt+0xb79c4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ + str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq bf5ac <__cxa_atexit@plt+0xb2920> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc bf5b4 <__cxa_atexit@plt+0xb2928> │ │ │ │ - ldr r7, [pc, #96] @ bf5c8 <__cxa_atexit@plt+0xb293c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #92] @ bf5cc <__cxa_atexit@plt+0xb2940> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #88] @ bf5d0 <__cxa_atexit@plt+0xb2944> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r5, #48]! @ 0x30 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ + beq c4648 <__cxa_atexit@plt+0xb79bc> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ c4654 <__cxa_atexit@plt+0xb79c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - sub r1, r3, #11 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub sl, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ffbb4 <__cxa_atexit@plt+0x3f2f28> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - movweq r4, #64364 @ 0xfb6c │ │ │ │ - movweq r4, #63960 @ 0xf9d8 │ │ │ │ - andeq r3, r1, ip, asr #31 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r8, ip, #156, 28 @ 0x9c0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ c4684 <__cxa_atexit@plt+0xb79f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bf638 <__cxa_atexit@plt+0xb29ac> │ │ │ │ - ldr r7, [pc, #76] @ bf644 <__cxa_atexit@plt+0xb29b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #72] @ bf648 <__cxa_atexit@plt+0xb29bc> │ │ │ │ + bcc c46f4 <__cxa_atexit@plt+0xb7a68> │ │ │ │ + ldr r2, [pc, #96] @ c470c <__cxa_atexit@plt+0xb7a80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #68] @ bf64c <__cxa_atexit@plt+0xb29c0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r5, #48]! @ 0x30 │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ + ldr r1, [pc, #92] @ c4710 <__cxa_atexit@plt+0xb7a84> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #88] @ c4714 <__cxa_atexit@plt+0xb7a88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r9, sl} │ │ │ │ str r1, [r3, #16] │ │ │ │ - sub sl, r6, #2 │ │ │ │ - b 3ffbb4 <__cxa_atexit@plt+0x3f2f28> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - movweq r4, #64220 @ 0xfadc │ │ │ │ - movweq r4, #63816 @ 0xf948 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r3, r1, ip, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ bf6ac <__cxa_atexit@plt+0xb2a20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bf6a4 <__cxa_atexit@plt+0xb2a18> │ │ │ │ - ldr r7, [pc, #44] @ bf6b0 <__cxa_atexit@plt+0xb2a24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #48]! @ 0x30 │ │ │ │ - ldr r3, [pc, #36] @ bf6b4 <__cxa_atexit@plt+0xb2a28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3ffbb4 <__cxa_atexit@plt+0x3f2f28> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - movweq r4, #63676 @ 0xf8bc │ │ │ │ - andeq r3, r1, ip, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #32] @ bf6e8 <__cxa_atexit@plt+0xb2a5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #48]! @ 0x30 │ │ │ │ - ldr r3, [pc, #24] @ bf6ec <__cxa_atexit@plt+0xb2a60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 3ffbb4 <__cxa_atexit@plt+0x3f2f28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq r4, #63608 @ 0xf878 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldm r5, {r1, r2, r7} │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bf734 <__cxa_atexit@plt+0xb2aa8> │ │ │ │ - ldr r3, [pc, #52] @ bf74c <__cxa_atexit@plt+0xb2ac0> │ │ │ │ + ldr r3, [pc, #28] @ c4718 <__cxa_atexit@plt+0xb7a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bf72c <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - b bf7d0 <__cxa_atexit@plt+0xb2b44> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ bf750 <__cxa_atexit@plt+0xb2ac4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r1, r2, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - rsceq pc, ip, #92, 20 @ 0x5c000 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq pc, #61144 @ 0xeed8 @ │ │ │ │ + movweq pc, #61140 @ 0xeed4 @ │ │ │ │ + movweq pc, #59960 @ 0xea38 @ │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - rsceq pc, ip, #40, 20 @ 0x28000 │ │ │ │ - andeq r0, sl, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bf7a8 <__cxa_atexit@plt+0xb2b1c> │ │ │ │ - ldr r7, [pc, #52] @ bf7bc <__cxa_atexit@plt+0xb2b30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq bf79c <__cxa_atexit@plt+0xb2b10> │ │ │ │ - mov r7, sl │ │ │ │ - b bf7d0 <__cxa_atexit@plt+0xb2b44> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bf7c0 <__cxa_atexit@plt+0xb2b34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq pc, ip, #232, 18 @ 0x3a0000 │ │ │ │ - rsceq pc, ip, #196, 18 @ 0x310000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + rsceq r8, ip, #44, 20 @ 0x2c000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r5, [r7, #7] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [pc, #116] @ bf858 <__cxa_atexit@plt+0xb2bcc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #28] │ │ │ │ - str r5, [r3, #28] │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bf844 <__cxa_atexit@plt+0xb2bb8> │ │ │ │ - ldr r2, [pc, #84] @ bf85c <__cxa_atexit@plt+0xb2bd0> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c47a8 <__cxa_atexit@plt+0xb7b1c> │ │ │ │ + ldr r2, [pc, #92] @ c47b4 <__cxa_atexit@plt+0xb7b28> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3, #4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq bf844 <__cxa_atexit@plt+0xb2bb8> │ │ │ │ - ldr r1, [pc, #56] @ bf860 <__cxa_atexit@plt+0xb2bd4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - tst r2, #3 │ │ │ │ - beq bf84c <__cxa_atexit@plt+0xb2bc0> │ │ │ │ - mov r7, r2 │ │ │ │ - b bf918 <__cxa_atexit@plt+0xb2c8c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - rsceq pc, ip, #36, 18 @ 0x90000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ bf8c8 <__cxa_atexit@plt+0xb2c3c> │ │ │ │ + beq c47a0 <__cxa_atexit@plt+0xb7b14> │ │ │ │ + ldr r3, [pc, #72] @ c47b8 <__cxa_atexit@plt+0xb7b2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bf8b4 <__cxa_atexit@plt+0xb2c28> │ │ │ │ - ldr r2, [pc, #52] @ bf8cc <__cxa_atexit@plt+0xb2c40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq bf8bc <__cxa_atexit@plt+0xb2c30> │ │ │ │ - mov r7, r3 │ │ │ │ - b bf918 <__cxa_atexit@plt+0xb2c8c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq pc, ip, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ bf908 <__cxa_atexit@plt+0xb2c7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bf900 <__cxa_atexit@plt+0xb2c74> │ │ │ │ - b bf918 <__cxa_atexit@plt+0xb2c8c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq pc, ip, #124, 16 @ 0x7c0000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #100] @ bf988 <__cxa_atexit@plt+0xb2cfc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bf974 <__cxa_atexit@plt+0xb2ce8> │ │ │ │ - ldr r2, [pc, #76] @ bf98c <__cxa_atexit@plt+0xb2d00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq bf97c <__cxa_atexit@plt+0xb2cf0> │ │ │ │ - ldr r2, [pc, #52] @ bf990 <__cxa_atexit@plt+0xb2d04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bf974 <__cxa_atexit@plt+0xb2ce8> │ │ │ │ - b bfa48 <__cxa_atexit@plt+0xb2dbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - rsceq pc, ip, #244, 14 @ 0x3d00000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #76] @ bf9f8 <__cxa_atexit@plt+0xb2d6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bf9e4 <__cxa_atexit@plt+0xb2d58> │ │ │ │ - ldr r2, [pc, #52] @ bf9fc <__cxa_atexit@plt+0xb2d70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - tst r3, #3 │ │ │ │ - beq bf9ec <__cxa_atexit@plt+0xb2d60> │ │ │ │ - mov r7, r3 │ │ │ │ - b bfa48 <__cxa_atexit@plt+0xb2dbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq pc, ip, #136, 14 @ 0x2200000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ bfa38 <__cxa_atexit@plt+0xb2dac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq bfa30 <__cxa_atexit@plt+0xb2da4> │ │ │ │ - b bfa48 <__cxa_atexit@plt+0xb2dbc> │ │ │ │ + beq c47a0 <__cxa_atexit@plt+0xb7b14> │ │ │ │ + ldr r3, [pc, #52] @ c47bc <__cxa_atexit@plt+0xb7b30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #40] @ c47c0 <__cxa_atexit@plt+0xb7b34> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq pc, ip, #76, 14 @ 0x1300000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #192] @ bfb10 <__cxa_atexit@plt+0xb2e84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - sub r1, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi bfaf8 <__cxa_atexit@plt+0xb2e6c> │ │ │ │ - ldr r1, [r0, #11] │ │ │ │ - ldr r2, [r0, #39] @ 0x27 │ │ │ │ - ldr r3, [r0, #47] @ 0x2f │ │ │ │ - ldr r7, [r0, #63] @ 0x3f │ │ │ │ - ldr r9, [pc, #92] @ bfb14 <__cxa_atexit@plt+0xb2e88> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r0, #75] @ 0x4b │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r0, #67] @ 0x43 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - stm ip, {r2, r3, r7} │ │ │ │ - add r7, r5, #12 │ │ │ │ - ldm r7, {r2, r3, r7} │ │ │ │ - stmdb r5, {r1, sl} │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r9, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r0, [r0, #7] │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #24] @ bfb18 <__cxa_atexit@plt+0xb2e8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r0, lr} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffead8 │ │ │ │ - rsceq pc, ip, #144, 12 @ 0x9000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ bfb38 <__cxa_atexit@plt+0xb2eac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - movweq r4, #62572 @ 0xf46c │ │ │ │ - ldm r5, {r1, r2, r7} │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bfb70 <__cxa_atexit@plt+0xb2ee4> │ │ │ │ - ldr r3, [pc, #52] @ bfb88 <__cxa_atexit@plt+0xb2efc> │ │ │ │ + movweq pc, #59372 @ 0xe7ec @ │ │ │ │ + rsceq r8, ip, #156, 18 @ 0x270000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #56] @ c4810 <__cxa_atexit@plt+0xb7b84> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq bfb68 <__cxa_atexit@plt+0xb2edc> │ │ │ │ - b bf7d0 <__cxa_atexit@plt+0xb2b44> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ bfb8c <__cxa_atexit@plt+0xb2f00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r1, r2, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc78 │ │ │ │ - rsceq pc, ip, #32, 12 @ 0x2000000 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - rsceq pc, ip, #244, 10 @ 0x3d000000 │ │ │ │ - andeq r0, sl, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bfbe4 <__cxa_atexit@plt+0xb2f58> │ │ │ │ - ldr r7, [pc, #52] @ bfbf8 <__cxa_atexit@plt+0xb2f6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq bfbd8 <__cxa_atexit@plt+0xb2f4c> │ │ │ │ - mov r7, sl │ │ │ │ - b bf7d0 <__cxa_atexit@plt+0xb2b44> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bfbfc <__cxa_atexit@plt+0xb2f70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - rsceq pc, ip, #172, 10 @ 0x2b000000 │ │ │ │ - rsceq pc, ip, #160, 10 @ 0x28000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bfc64 <__cxa_atexit@plt+0xb2fd8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bfc5c <__cxa_atexit@plt+0xb2fd0> │ │ │ │ - ldr r3, [pc, #56] @ bfc6c <__cxa_atexit@plt+0xb2fe0> │ │ │ │ + beq c4808 <__cxa_atexit@plt+0xb7b7c> │ │ │ │ + ldr r3, [pc, #36] @ c4814 <__cxa_atexit@plt+0xb7b88> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #48] @ bfc70 <__cxa_atexit@plt+0xb2fe4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ bfc74 <__cxa_atexit@plt+0xb2fe8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #24] @ c4818 <__cxa_atexit@plt+0xb7b8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r4, #62196 @ 0xf2f4 │ │ │ │ - movweq r4, #62288 @ 0xf350 │ │ │ │ - rsceq pc, ip, #40, 10 @ 0xa000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + movweq pc, #59268 @ 0xe784 @ │ │ │ │ + rsceq r8, ip, #68, 18 @ 0x110000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ bfca4 <__cxa_atexit@plt+0xb3018> │ │ │ │ + ldr r3, [pc, #24] @ c4848 <__cxa_atexit@plt+0xb7bbc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ bfca8 <__cxa_atexit@plt+0xb301c> │ │ │ │ + ldr r3, [pc, #12] @ c484c <__cxa_atexit@plt+0xb7bc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r4, #62216 @ 0xf308 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq pc, #59204 @ 0xe744 @ │ │ │ │ + rsceq r8, ip, #16, 18 @ 0x40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #132] @ c48e8 <__cxa_atexit@plt+0xb7c5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bfd10 <__cxa_atexit@plt+0xb3084> │ │ │ │ - ldr lr, [pc, #80] @ bfd28 <__cxa_atexit@plt+0xb309c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #68] @ bfd2c <__cxa_atexit@plt+0xb30a0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r0, r6, #17 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ bfd30 <__cxa_atexit@plt+0xb30a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - movweq r4, #62088 @ 0xf288 │ │ │ │ - movweq r4, #62076 @ 0xf27c │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bfd8c <__cxa_atexit@plt+0xb3100> │ │ │ │ - ldr r8, [pc, #76] @ bfda4 <__cxa_atexit@plt+0xb3118> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ bfda8 <__cxa_atexit@plt+0xb311c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldmdb r5, {r1, r2, r7} │ │ │ │ - sub r0, r6, #17 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ bfdac <__cxa_atexit@plt+0xb3120> │ │ │ │ + tst r8, #3 │ │ │ │ + beq c48c4 <__cxa_atexit@plt+0xb7c38> │ │ │ │ + ldr r3, [pc, #116] @ c48ec <__cxa_atexit@plt+0xb7c60> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - movweq r4, #61960 @ 0xf208 │ │ │ │ - movweq r4, #61956 @ 0xf204 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - rsceq pc, ip, #248, 6 @ 0xe0000003 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #8] @ bfdd0 <__cxa_atexit@plt+0xb3144> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsceq pc, ip, #236, 6 @ 0xb0000003 │ │ │ │ - rsceq pc, ip, #236, 6 @ 0xb0000003 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bfe58 <__cxa_atexit@plt+0xb31cc> │ │ │ │ - ldr r7, [pc, #112] @ bfe68 <__cxa_atexit@plt+0xb31dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq bfe40 <__cxa_atexit@plt+0xb31b4> │ │ │ │ - ldr r1, [pc, #92] @ bfe6c <__cxa_atexit@plt+0xb31e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq bfe50 <__cxa_atexit@plt+0xb31c4> │ │ │ │ - ldr r1, [pc, #64] @ bfe70 <__cxa_atexit@plt+0xb31e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r3] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + beq c48d0 <__cxa_atexit@plt+0xb7c44> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c48e0 <__cxa_atexit@plt+0xb7c54> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c48d8 <__cxa_atexit@plt+0xb7c4c> │ │ │ │ + ldr r3, [pc, #68] @ c48f0 <__cxa_atexit@plt+0xb7c64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #60] @ c48f4 <__cxa_atexit@plt+0xb7c68> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bfe74 <__cxa_atexit@plt+0xb31e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - rsceq pc, ip, #124, 6 @ 0xf0000001 │ │ │ │ - rsceq pc, ip, #76, 6 @ 0x30000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + movweq pc, #59092 @ 0xe6d4 @ │ │ │ │ + rsceq r8, ip, #104, 16 @ 0x680000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r2, [pc, #64] @ bfed8 <__cxa_atexit@plt+0xb324c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #100] @ c4970 <__cxa_atexit@plt+0xb7ce4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq bfecc <__cxa_atexit@plt+0xb3240> │ │ │ │ - ldr r2, [pc, #40] @ bfedc <__cxa_atexit@plt+0xb3250> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + beq c4958 <__cxa_atexit@plt+0xb7ccc> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c4968 <__cxa_atexit@plt+0xb7cdc> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c4960 <__cxa_atexit@plt+0xb7cd4> │ │ │ │ + ldr r3, [pc, #52] @ c4974 <__cxa_atexit@plt+0xb7ce8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #44] @ c4978 <__cxa_atexit@plt+0xb7cec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq pc, ip, #228, 4 @ 0x4000000e │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + movweq pc, #58944 @ 0xe640 @ │ │ │ │ + rsceq r8, ip, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bff08 <__cxa_atexit@plt+0xb327c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c49cc <__cxa_atexit@plt+0xb7d40> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c49c4 <__cxa_atexit@plt+0xb7d38> │ │ │ │ + ldr r3, [pc, #40] @ c49d4 <__cxa_atexit@plt+0xb7d48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq pc, ip, #184, 4 @ 0x8000000b │ │ │ │ + ldr r3, [pc, #32] @ c49d8 <__cxa_atexit@plt+0xb7d4c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq pc, #58836 @ 0xe5d4 @ │ │ │ │ + rsceq r8, ip, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bff34 <__cxa_atexit@plt+0xb32a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov sl, r7 │ │ │ │ - b d9ae4 <__cxa_atexit@plt+0xcce58> │ │ │ │ - rsceq pc, ip, #164, 4 @ 0x4000000a │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r8, ip, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ bff58 <__cxa_atexit@plt+0xb32cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - movweq r4, #61516 @ 0xf04c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b c0b30 <__cxa_atexit@plt+0xb3ea4> │ │ │ │ - rsceq pc, ip, #220, 4 @ 0xc000000d │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c0010 <__cxa_atexit@plt+0xb3384> │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - ldm lr, {r0, r3, r4, lr} │ │ │ │ - mov r7, r5 │ │ │ │ - ldr ip, [pc, #116] @ c0018 <__cxa_atexit@plt+0xb338c> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r7, #-36]! @ 0xffffffdc │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add r1, r7, #12 │ │ │ │ - stm r1, {r0, r3, lr} │ │ │ │ - add lr, r7, #24 │ │ │ │ - stm lr, {r4, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq bfff8 <__cxa_atexit@plt+0xb336c> │ │ │ │ - ldr r2, [pc, #76] @ c001c <__cxa_atexit@plt+0xb3390> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #72] @ c0020 <__cxa_atexit@plt+0xb3394> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r0, [pc, #56] @ c0024 <__cxa_atexit@plt+0xb3398> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r4, fp │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp] │ │ │ │ + sub r8, r5, #20 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi c4a84 <__cxa_atexit@plt+0xb7df8> │ │ │ │ + ldr lr, [pc, #116] @ c4a8c <__cxa_atexit@plt+0xb7e00> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r3, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq c4a78 <__cxa_atexit@plt+0xb7dec> │ │ │ │ + ldr r3, [pc, #80] @ c4a90 <__cxa_atexit@plt+0xb7e04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c4a78 <__cxa_atexit@plt+0xb7dec> │ │ │ │ + ldr sl, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #48] @ c4a94 <__cxa_atexit@plt+0xb7e08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - rsceq pc, ip, #12, 4 @ 0xc0000000 │ │ │ │ - rsceq pc, ip, #248, 2 @ 0x3e │ │ │ │ - rsceq pc, ip, #28, 4 @ 0xc0000001 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq r8, ip, #92, 20 @ 0x5c000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ c005c <__cxa_atexit@plt+0xb33d0> │ │ │ │ + ldr r3, [pc, #64] @ c4aec <__cxa_atexit@plt+0xb7e60> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #24] @ c0060 <__cxa_atexit@plt+0xb33d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #12] @ c0064 <__cxa_atexit@plt+0xb33d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq pc, ip, #156, 2 @ 0x27 │ │ │ │ - rsceq pc, ip, #140, 2 @ 0x23 │ │ │ │ - rsceq pc, ip, #32, 2 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ c00a0 <__cxa_atexit@plt+0xb3414> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #32] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq c0098 <__cxa_atexit@plt+0xb340c> │ │ │ │ - b c00b0 <__cxa_atexit@plt+0xb3424> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq pc, ip, #228 @ 0xe4 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #196] @ c017c <__cxa_atexit@plt+0xb34f0> │ │ │ │ + beq c4ae4 <__cxa_atexit@plt+0xb7e58> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ c4af0 <__cxa_atexit@plt+0xb7e64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str r8, [r5, #32] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - sub r0, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi c0164 <__cxa_atexit@plt+0xb34d8> │ │ │ │ - ldr r0, [r1, #11] │ │ │ │ - ldr r3, [r1, #39] @ 0x27 │ │ │ │ - ldr r7, [r1, #47] @ 0x2f │ │ │ │ - ldr r2, [r1, #63] @ 0x3f │ │ │ │ - ldr r8, [pc, #96] @ c0180 <__cxa_atexit@plt+0xb34f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r1, #75] @ 0x4b │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [r1, #67] @ 0x43 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add r7, r5, #12 │ │ │ │ - ldm r7, {r2, r3, r7} │ │ │ │ - stmdb r5, {r0, sl} │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r0, [r1, #7] │ │ │ │ - add r1, r5, #12 │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #24] @ c0184 <__cxa_atexit@plt+0xb34f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r1, lr} │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffe470 │ │ │ │ - rsceq pc, ip, #36 @ 0x24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ c01a4 <__cxa_atexit@plt+0xb3518> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - movweq r3, #65024 @ 0xfe00 │ │ │ │ - rsceq pc, ip, #140 @ 0x8c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c0208 <__cxa_atexit@plt+0xb357c> │ │ │ │ - ldr r2, [pc, #68] @ c0214 <__cxa_atexit@plt+0xb3588> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - tst r9, #3 │ │ │ │ - beq c01f8 <__cxa_atexit@plt+0xb356c> │ │ │ │ - ldr r7, [pc, #48] @ c0218 <__cxa_atexit@plt+0xb358c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-4]! │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - b c1930 <__cxa_atexit@plt+0xb4ca4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq pc, ip, #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r8, ip, #0, 20 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ c0240 <__cxa_atexit@plt+0xb35b4> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ c4b20 <__cxa_atexit@plt+0xb7e94> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b c1930 <__cxa_atexit@plt+0xb4ca4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c0278 <__cxa_atexit@plt+0xb35ec> │ │ │ │ - ldr r2, [pc, #40] @ c0290 <__cxa_atexit@plt+0xb3604> │ │ │ │ + bcc c4b90 <__cxa_atexit@plt+0xb7f04> │ │ │ │ + ldr r2, [pc, #96] @ c4ba8 <__cxa_atexit@plt+0xb7f1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + ldr r1, [pc, #92] @ c4bac <__cxa_atexit@plt+0xb7f20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #88] @ c4bb0 <__cxa_atexit@plt+0xb7f24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r9, sl} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ c0294 <__cxa_atexit@plt+0xb3608> │ │ │ │ + ldr r3, [pc, #28] @ c4bb4 <__cxa_atexit@plt+0xb7f28> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffa6c <__cxa_atexit@plt+0x3f2de0> │ │ │ │ - movweq r3, #65180 @ 0xfe9c │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - rsceq lr, ip, #36, 30 @ 0x90 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq pc, #59964 @ 0xea3c @ │ │ │ │ + movweq pc, #59960 @ 0xea38 @ │ │ │ │ + movweq pc, #58780 @ 0xe59c @ │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3ad4 <__cxa_atexit@plt+0x3e6e48> │ │ │ │ + rsceq r8, ip, #104, 28 @ 0x680 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r6, r5, #20 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi c0364 <__cxa_atexit@plt+0xb36d8> │ │ │ │ - ldr r6, [pc, #176] @ c0384 <__cxa_atexit@plt+0xb36f8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ mov r3, r5 │ │ │ │ - str r6, [r3, #-16]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c0350 <__cxa_atexit@plt+0xb36c4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c0370 <__cxa_atexit@plt+0xb36e4> │ │ │ │ - ldr r7, [pc, #116] @ c0388 <__cxa_atexit@plt+0xb36fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #112] @ c038c <__cxa_atexit@plt+0xb3700> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #108] @ c0390 <__cxa_atexit@plt+0xb3704> │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c4c88 <__cxa_atexit@plt+0xb7ffc> │ │ │ │ + ldr lr, [pc, #196] @ c4cb8 <__cxa_atexit@plt+0xb802c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add sl, r7, #7 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + ldr r9, [r7, #23] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r2, sl} │ │ │ │ + sub r1, r3, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi c4c94 <__cxa_atexit@plt+0xb8008> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c4c9c <__cxa_atexit@plt+0xb8010> │ │ │ │ + ldr r5, [pc, #136] @ c4cc0 <__cxa_atexit@plt+0xb8034> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #132] @ c4cc4 <__cxa_atexit@plt+0xb8038> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #128] @ c4cc8 <__cxa_atexit@plt+0xb803c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r5, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [pc, #112] @ c4ccc <__cxa_atexit@plt+0xb8040> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r9, r2, #2 │ │ │ │ + sub sl, r2, #10 │ │ │ │ add r8, lr, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b c4ca4 <__cxa_atexit@plt+0xb8018> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ c4cbc <__cxa_atexit@plt+0xb8030> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - rsceq lr, ip, #184, 28 @ 0xb80 │ │ │ │ - rsceq lr, ip, #64, 28 @ 0x400 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + rsceq r8, ip, #44, 26 @ 0xb00 │ │ │ │ + @ instruction: 0xffffb280 │ │ │ │ + @ instruction: 0xffffac1c │ │ │ │ + rsceq r8, ip, #236, 8 @ 0xec000000 │ │ │ │ + movweq pc, #58084 @ 0xe2e4 @ │ │ │ │ + rsceq r8, ip, #88, 26 @ 0x1600 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c03f4 <__cxa_atexit@plt+0xb3768> │ │ │ │ - ldr r2, [pc, #68] @ c0400 <__cxa_atexit@plt+0xb3774> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ c0404 <__cxa_atexit@plt+0xb3778> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #60] @ c0408 <__cxa_atexit@plt+0xb377c> │ │ │ │ + bcc c4d4c <__cxa_atexit@plt+0xb80c0> │ │ │ │ + ldr lr, [pc, #96] @ c4d58 <__cxa_atexit@plt+0xb80cc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r8, [pc, #92] @ c4d5c <__cxa_atexit@plt+0xb80d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #88] @ c4d60 <__cxa_atexit@plt+0xb80d4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add ip, r5, #8 │ │ │ │ + ldm ip, {r0, sl, ip} │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - add r8, lr, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - mov r3, #16 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r0, sl, ip} │ │ │ │ + str r7, [r3, #32] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #34 @ 0x22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - rsceq lr, ip, #16, 28 @ 0x100 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ c0438 <__cxa_atexit@plt+0xb37ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0430 <__cxa_atexit@plt+0xb37a4> │ │ │ │ - b c0444 <__cxa_atexit@plt+0xb37b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + @ instruction: 0xfffffa3c │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + rsceq r8, ip, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - ldr lr, [r3, #-8] │ │ │ │ - ldr r0, [r3, #-4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble c04c4 <__cxa_atexit@plt+0xb3838> │ │ │ │ - cmp r2, r0 │ │ │ │ - bge c04d8 <__cxa_atexit@plt+0xb384c> │ │ │ │ - cmp r1, r0 │ │ │ │ - bgt c04cc <__cxa_atexit@plt+0xb3840> │ │ │ │ - ldr r2, [pc, #300] @ c05ac <__cxa_atexit@plt+0xb3920> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0594 <__cxa_atexit@plt+0xb3908> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #260] @ c05b0 <__cxa_atexit@plt+0xb3924> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne c04b0 <__cxa_atexit@plt+0xb3824> │ │ │ │ - b c056c <__cxa_atexit@plt+0xb38e0> │ │ │ │ - cmp r1, r0 │ │ │ │ - ble c0524 <__cxa_atexit@plt+0xb3898> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #212] @ c05b4 <__cxa_atexit@plt+0xb3928> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c4ddc <__cxa_atexit@plt+0xb8150> │ │ │ │ + ldr r2, [pc, #92] @ c4de8 <__cxa_atexit@plt+0xb815c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq c0594 <__cxa_atexit@plt+0xb3908> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #172] @ c05b8 <__cxa_atexit@plt+0xb392c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne c0510 <__cxa_atexit@plt+0xb3884> │ │ │ │ - b c056c <__cxa_atexit@plt+0xb38e0> │ │ │ │ - ldr r2, [pc, #116] @ c05a0 <__cxa_atexit@plt+0xb3914> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ + beq c4dd4 <__cxa_atexit@plt+0xb8148> │ │ │ │ + ldr r3, [pc, #72] @ c4dec <__cxa_atexit@plt+0xb8160> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq c0594 <__cxa_atexit@plt+0xb3908> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #76] @ c05a4 <__cxa_atexit@plt+0xb3918> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne c055c <__cxa_atexit@plt+0xb38d0> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #48] @ c05a8 <__cxa_atexit@plt+0xb391c> │ │ │ │ + beq c4dd4 <__cxa_atexit@plt+0xb8148> │ │ │ │ + ldr r3, [pc, #52] @ c4df0 <__cxa_atexit@plt+0xb8164> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #40] @ c4df4 <__cxa_atexit@plt+0xb8168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c0588 <__cxa_atexit@plt+0xb38fc> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - movweq r3, #65276 @ 0xfefc │ │ │ │ - movweq r3, #64148 @ 0xfa94 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - movweq r3, #65448 @ 0xffa8 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - movweq r3, #65352 @ 0xff48 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + movweq pc, #57784 @ 0xe1b8 @ │ │ │ │ + rsceq r8, ip, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #60] @ c061c <__cxa_atexit@plt+0xb3990> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne c05e4 <__cxa_atexit@plt+0xb3958> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #32] @ c0620 <__cxa_atexit@plt+0xb3994> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #56] @ c4e44 <__cxa_atexit@plt+0xb81b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c4e3c <__cxa_atexit@plt+0xb81b0> │ │ │ │ + ldr r3, [pc, #36] @ c4e48 <__cxa_atexit@plt+0xb81bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #24] @ c4e4c <__cxa_atexit@plt+0xb81c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c0610 <__cxa_atexit@plt+0xb3984> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movweq r3, #65140 @ 0xfe74 │ │ │ │ - movweq r3, #64012 @ 0xfa0c │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + movweq pc, #57680 @ 0xe150 @ │ │ │ │ + rsceq r8, ip, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #60] @ c0684 <__cxa_atexit@plt+0xb39f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne c064c <__cxa_atexit@plt+0xb39c0> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #32] @ c0688 <__cxa_atexit@plt+0xb39fc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c4e7c <__cxa_atexit@plt+0xb81f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ c4e80 <__cxa_atexit@plt+0xb81f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c0678 <__cxa_atexit@plt+0xb39ec> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - movweq r3, #65036 @ 0xfe0c │ │ │ │ - movweq r3, #63908 @ 0xf9a4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq pc, #57616 @ 0xe110 @ │ │ │ │ + rsceq r8, ip, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #60] @ c06ec <__cxa_atexit@plt+0xb3a60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne c06b4 <__cxa_atexit@plt+0xb3a28> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #32] @ c06f0 <__cxa_atexit@plt+0xb3a64> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c06e0 <__cxa_atexit@plt+0xb3a54> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - movweq r3, #64932 @ 0xfda4 │ │ │ │ - movweq r3, #63804 @ 0xf93c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c0754 <__cxa_atexit@plt+0xb3ac8> │ │ │ │ - ldr r2, [pc, #72] @ c075c <__cxa_atexit@plt+0xb3ad0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #132] @ c4f1c <__cxa_atexit@plt+0xb8290> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq c0744 <__cxa_atexit@plt+0xb3ab8> │ │ │ │ - ldr r3, [pc, #40] @ c0760 <__cxa_atexit@plt+0xb3ad4> │ │ │ │ + beq c4ef8 <__cxa_atexit@plt+0xb826c> │ │ │ │ + ldr r3, [pc, #116] @ c4f20 <__cxa_atexit@plt+0xb8294> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c4f04 <__cxa_atexit@plt+0xb8278> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c4f14 <__cxa_atexit@plt+0xb8288> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq c4f0c <__cxa_atexit@plt+0xb8280> │ │ │ │ + ldr r3, [pc, #68] @ c4f24 <__cxa_atexit@plt+0xb8298> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #-8]! │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + ldr r3, [pc, #60] @ c4f28 <__cxa_atexit@plt+0xb829c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ c0784 <__cxa_atexit@plt+0xb3af8> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + movweq pc, #57504 @ 0xe0a0 @ │ │ │ │ + rsceq r8, ip, #52, 4 @ 0x40000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ c4fa4 <__cxa_atexit@plt+0xb8318> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #128] @ c0818 <__cxa_atexit@plt+0xb3b8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq c080c <__cxa_atexit@plt+0xb3b80> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #84] @ c081c <__cxa_atexit@plt+0xb3b90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ + beq c4f8c <__cxa_atexit@plt+0xb8300> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c4f9c <__cxa_atexit@plt+0xb8310> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ - bne c07cc <__cxa_atexit@plt+0xb3b40> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #56] @ c0820 <__cxa_atexit@plt+0xb3b94> │ │ │ │ + beq c4f94 <__cxa_atexit@plt+0xb8308> │ │ │ │ + ldr r3, [pc, #52] @ c4fa8 <__cxa_atexit@plt+0xb831c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #44] @ c4fac <__cxa_atexit@plt+0xb8320> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c07f8 <__cxa_atexit@plt+0xb3b6c> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #36] @ c0824 <__cxa_atexit@plt+0xb3b98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - movweq r3, #64652 @ 0xfc8c │ │ │ │ - movweq r3, #63524 @ 0xf824 │ │ │ │ - movweq r3, #63384 @ 0xf798 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #68] @ c0890 <__cxa_atexit@plt+0xb3c04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + movweq pc, #57356 @ 0xe00c @ │ │ │ │ + rsceq r8, ip, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmn r9, #1 │ │ │ │ + beq c5000 <__cxa_atexit@plt+0xb8374> │ │ │ │ + bl 3f35dc <__cxa_atexit@plt+0x3e6950> │ │ │ │ cmp r0, #0 │ │ │ │ - bne c0850 <__cxa_atexit@plt+0xb3bc4> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #40] @ c0894 <__cxa_atexit@plt+0xb3c08> │ │ │ │ + beq c4ff8 <__cxa_atexit@plt+0xb836c> │ │ │ │ + ldr r3, [pc, #40] @ c5008 <__cxa_atexit@plt+0xb837c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #32] @ c500c <__cxa_atexit@plt+0xb8380> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c087c <__cxa_atexit@plt+0xb3bf0> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #20] @ c0898 <__cxa_atexit@plt+0xb3c0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - movweq r3, #64520 @ 0xfc08 │ │ │ │ - movweq r3, #63392 @ 0xf7a0 │ │ │ │ - movweq r3, #63252 @ 0xf714 │ │ │ │ - rsceq lr, ip, #136, 18 @ 0x220000 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f35e4 <__cxa_atexit@plt+0x3e6958> │ │ │ │ + mov r0, r9 │ │ │ │ + bl bcfc │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq lr, #61344 @ 0xefa0 │ │ │ │ + rsceq r8, ip, #68, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r8, ip, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c0954 <__cxa_atexit@plt+0xb3cc8> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - mvn r3, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - bne c08d8 <__cxa_atexit@plt+0xb3c4c> │ │ │ │ - ldr r7, [pc, #164] @ c0974 <__cxa_atexit@plt+0xb3ce8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r8, r5, #20 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi c50b8 <__cxa_atexit@plt+0xb842c> │ │ │ │ + ldr lr, [pc, #116] @ c50c0 <__cxa_atexit@plt+0xb8434> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r3, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq c50ac <__cxa_atexit@plt+0xb8420> │ │ │ │ + ldr r3, [pc, #80] @ c50c4 <__cxa_atexit@plt+0xb8438> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c50ac <__cxa_atexit@plt+0xb8420> │ │ │ │ + ldr sl, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #48] @ c50c8 <__cxa_atexit@plt+0xb843c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r2, #10] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r1, #3 │ │ │ │ - bne c0908 <__cxa_atexit@plt+0xb3c7c> │ │ │ │ - ldr r2, [r2, #14] │ │ │ │ - cmp r2, #2 │ │ │ │ - ble c091c <__cxa_atexit@plt+0xb3c90> │ │ │ │ - ldr r7, [pc, #116] @ c0970 <__cxa_atexit@plt+0xb3ce4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #76] @ c095c <__cxa_atexit@plt+0xb3cd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ c0960 <__cxa_atexit@plt+0xb3cd4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b c092c <__cxa_atexit@plt+0xb3ca0> │ │ │ │ - ldr r2, [pc, #68] @ c0968 <__cxa_atexit@plt+0xb3cdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ c096c <__cxa_atexit@plt+0xb3ce0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #32] @ c0964 <__cxa_atexit@plt+0xb3cd8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, #0 │ │ │ │ - b 10c37c <__cxa_atexit@plt+0xff6f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, ip, #0, 18 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - movweq r3, #62984 @ 0xf608 │ │ │ │ - rsceq lr, ip, #236, 16 @ 0xec0000 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - movweq r3, #63132 @ 0xf69c │ │ │ │ - movweq r3, #64712 @ 0xfcc8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c09c0 <__cxa_atexit@plt+0xb3d34> │ │ │ │ - ldmdb r5, {r2, lr} │ │ │ │ - ldm r5!, {r0, r7} │ │ │ │ - ldr r1, [pc, #44] @ c09d8 <__cxa_atexit@plt+0xb3d4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r3, [pc, #20] @ c09dc <__cxa_atexit@plt+0xb3d50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - movweq r3, #62904 @ 0xf5b8 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c0a28 <__cxa_atexit@plt+0xb3d9c> │ │ │ │ - ldmib r5, {r2, lr} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [pc, #48] @ c0a40 <__cxa_atexit@plt+0xb3db4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r3, [pc, #20] @ c0a44 <__cxa_atexit@plt+0xb3db8> │ │ │ │ + rsceq r8, ip, #40, 8 @ 0x28000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ c5120 <__cxa_atexit@plt+0xb8494> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - movweq r3, #62804 @ 0xf554 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c0a90 <__cxa_atexit@plt+0xb3e04> │ │ │ │ - ldmdb r5, {r2, lr} │ │ │ │ - ldm r5!, {r0, r7} │ │ │ │ - ldr r1, [pc, #44] @ c0aa8 <__cxa_atexit@plt+0xb3e1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r3, [pc, #20] @ c0aac <__cxa_atexit@plt+0xb3e20> │ │ │ │ + str r9, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c5118 <__cxa_atexit@plt+0xb848c> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ c5124 <__cxa_atexit@plt+0xb8498> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - movweq r3, #62696 @ 0xf4e8 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r8, ip, #204, 6 @ 0x30000003 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ c5154 <__cxa_atexit@plt+0xb84c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b baf60 <__cxa_atexit@plt+0xae2d4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c0af8 <__cxa_atexit@plt+0xb3e6c> │ │ │ │ - ldmib r5, {r2, lr} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [pc, #48] @ c0b10 <__cxa_atexit@plt+0xb3e84> │ │ │ │ + bcc c51c4 <__cxa_atexit@plt+0xb8538> │ │ │ │ + ldr r2, [pc, #96] @ c51dc <__cxa_atexit@plt+0xb8550> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #92] @ c51e0 <__cxa_atexit@plt+0xb8554> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r3, [pc, #20] @ c0b14 <__cxa_atexit@plt+0xb3e88> │ │ │ │ + ldr r0, [pc, #88] @ c51e4 <__cxa_atexit@plt+0xb8558> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r9, sl} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ c51e8 <__cxa_atexit@plt+0xb855c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - movweq r3, #62596 @ 0xf484 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - @ instruction: 0xfffff42c │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - rsceq lr, ip, #92, 14 @ 0x1700000 │ │ │ │ - andeq r0, r9, r0 │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq pc, #58376 @ 0xe408 @ │ │ │ │ + movweq pc, #58372 @ 0xe404 @ │ │ │ │ + movweq lr, #61288 @ 0xef68 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3adc <__cxa_atexit@plt+0x3e6e50> │ │ │ │ + rsceq r8, ip, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c52d0 <__cxa_atexit@plt+0xb8644> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ sub r3, r5, #12 │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c0b90 <__cxa_atexit@plt+0xb3f04> │ │ │ │ - ldr r7, [pc, #96] @ c0ba8 <__cxa_atexit@plt+0xb3f1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq c0b78 <__cxa_atexit@plt+0xb3eec> │ │ │ │ - ldr r7, [pc, #80] @ c0bac <__cxa_atexit@plt+0xb3f20> │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne c5274 <__cxa_atexit@plt+0xb85e8> │ │ │ │ + ldr r7, [pc, #168] @ c52e0 <__cxa_atexit@plt+0xb8654> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #95] @ 0x5f │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - stmib r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0b88 <__cxa_atexit@plt+0xb3efc> │ │ │ │ - b c0c00 <__cxa_atexit@plt+0xb3f74> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c528c <__cxa_atexit@plt+0xb8600> │ │ │ │ + cmp r2, #2 │ │ │ │ + beq c5298 <__cxa_atexit@plt+0xb860c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne c52b0 <__cxa_atexit@plt+0xb8624> │ │ │ │ + ldr r3, [pc, #132] @ c52ec <__cxa_atexit@plt+0xb8660> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + b c52c0 <__cxa_atexit@plt+0xb8634> │ │ │ │ + ldr r2, [pc, #120] @ c52f4 <__cxa_atexit@plt+0xb8668> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c0bb0 <__cxa_atexit@plt+0xb3f24> │ │ │ │ + ldr r3, [pc, #72] @ c52e8 <__cxa_atexit@plt+0xb865c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r3, [pc, #44] @ c52e4 <__cxa_atexit@plt+0xb8658> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r7, [pc, #24] @ c52f0 <__cxa_atexit@plt+0xb8664> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - rsceq lr, ip, #4, 14 @ 0x100000 │ │ │ │ - rsceq lr, ip, #204, 12 @ 0xcc00000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, lsr #7 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + rsceq r8, ip, #16, 16 @ 0x100000 │ │ │ │ + andeq r0, r0, r8, lsr #18 │ │ │ │ + rsceq r8, ip, #212, 14 @ 0x3500000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ c0bf0 <__cxa_atexit@plt+0xb3f64> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq c5338 <__cxa_atexit@plt+0xb86ac> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne c5350 <__cxa_atexit@plt+0xb86c4> │ │ │ │ + ldr r2, [pc, #100] @ c5384 <__cxa_atexit@plt+0xb86f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #95] @ 0x5f │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0be8 <__cxa_atexit@plt+0xb3f5c> │ │ │ │ - b c0c00 <__cxa_atexit@plt+0xb3f74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq lr, ip, #140, 12 @ 0x8c00000 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #144] @ c0ca8 <__cxa_atexit@plt+0xb401c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0c9c <__cxa_atexit@plt+0xb4010> │ │ │ │ - ldr lr, [pc, #108] @ c0cac <__cxa_atexit@plt+0xb4020> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r9, [r7, #19] │ │ │ │ - ldr r2, [r7, #27] │ │ │ │ - ldr r1, [r7, #31] │ │ │ │ - ldr r0, [r7, #35] @ 0x23 │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #44] @ 0x2c │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0c9c <__cxa_atexit@plt+0xb4010> │ │ │ │ - ldr r2, [pc, #44] @ c0cb0 <__cxa_atexit@plt+0xb4024> │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + mov r2, #1 │ │ │ │ + b c536c <__cxa_atexit@plt+0xb86e0> │ │ │ │ + ldr r2, [pc, #64] @ c5380 <__cxa_atexit@plt+0xb86f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - rsceq lr, ip, #204, 10 @ 0x33000000 │ │ │ │ - andeq r0, r0, fp, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #100] @ c0d2c <__cxa_atexit@plt+0xb40a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r0, [r7, #27] │ │ │ │ - ldr r2, [r7, #31] │ │ │ │ - ldr r1, [r7, #35] @ 0x23 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0d20 <__cxa_atexit@plt+0xb4094> │ │ │ │ - ldr r2, [pc, #40] @ c0d30 <__cxa_atexit@plt+0xb40a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq lr, ip, #76, 10 @ 0x13000000 │ │ │ │ - andeq r1, r0, pc │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ c0d5c <__cxa_atexit@plt+0xb40d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #48] @ 0x30 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq lr, ip, #32, 10 @ 0x8000000 │ │ │ │ - andeq r1, r0, pc │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #76] @ c0dc4 <__cxa_atexit@plt+0xb4138> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0db0 <__cxa_atexit@plt+0xb4124> │ │ │ │ - ldr r2, [pc, #52] @ c0dc8 <__cxa_atexit@plt+0xb413c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #56] @ 0x38 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - tst r3, #3 │ │ │ │ - beq c0db8 <__cxa_atexit@plt+0xb412c> │ │ │ │ - mov r7, r3 │ │ │ │ - b c0e14 <__cxa_atexit@plt+0xb4188> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq lr, ip, #180, 8 @ 0xb4000000 │ │ │ │ - andeq r1, r0, pc │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ c0e04 <__cxa_atexit@plt+0xb4178> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + mov r2, #2 │ │ │ │ + b c536c <__cxa_atexit@plt+0xb86e0> │ │ │ │ + ldr r2, [pc, #36] @ c537c <__cxa_atexit@plt+0xb86f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + mov r2, #3 │ │ │ │ + ldr r2, [r7, r2] │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #56] @ 0x38 │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0dfc <__cxa_atexit@plt+0xb4170> │ │ │ │ - b c0e14 <__cxa_atexit@plt+0xb4188> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq lr, ip, #120, 8 @ 0x78000000 │ │ │ │ - andeq r1, r0, pc │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + andeq r0, r0, ip, asr r5 │ │ │ │ + andeq r0, r0, r4, lsl #6 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + rsceq r8, ip, #176, 12 @ 0xb000000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #204] @ c0ee8 <__cxa_atexit@plt+0xb425c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #60] @ 0x3c │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0e6c <__cxa_atexit@plt+0xb41e0> │ │ │ │ - ldr r3, [r5, #48] @ 0x30 │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne c0e74 <__cxa_atexit@plt+0xb41e8> │ │ │ │ - ldr r3, [pc, #164] @ c0ef0 <__cxa_atexit@plt+0xb4264> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #160] @ c0ef4 <__cxa_atexit@plt+0xb4268> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, r7 │ │ │ │ - b f68fc <__cxa_atexit@plt+0xe9c70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c0ec4 <__cxa_atexit@plt+0xb4238> │ │ │ │ - ldr lr, [pc, #104] @ c0ef8 <__cxa_atexit@plt+0xb426c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #100] @ c0efc <__cxa_atexit@plt+0xb4270> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ - sub r1, r2, #7 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - b f68fc <__cxa_atexit@plt+0xe9c70> │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ldr r7, [pc, #28] @ c0eec <__cxa_atexit@plt+0xb4260> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c54c0 <__cxa_atexit@plt+0xb8834> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #8]! │ │ │ │ + ldr r9, [r2, #-4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq c5424 <__cxa_atexit@plt+0xb8798> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne c5460 <__cxa_atexit@plt+0xb87d4> │ │ │ │ + ldr r7, [pc, #292] @ c54f0 <__cxa_atexit@plt+0xb8864> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - rsceq lr, ip, #192, 6 │ │ │ │ - andeq r0, r0, r0, lsl #4 │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - rsceq lr, ip, #128, 6 │ │ │ │ - andeq r1, r0, pc │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #48] @ 0x30 │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne c0f44 <__cxa_atexit@plt+0xb42b8> │ │ │ │ - ldr r3, [pc, #152] @ c0fbc <__cxa_atexit@plt+0xb4330> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #148] @ c0fc0 <__cxa_atexit@plt+0xb4334> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c54cc <__cxa_atexit@plt+0xb8840> │ │ │ │ + ldr r7, [pc, #276] @ c54f4 <__cxa_atexit@plt+0xb8868> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #272] @ c54f8 <__cxa_atexit@plt+0xb886c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, r7 │ │ │ │ - b f68fc <__cxa_atexit@plt+0xe9c70> │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c0f94 <__cxa_atexit@plt+0xb4308> │ │ │ │ - ldr sl, [pc, #100] @ c0fc4 <__cxa_atexit@plt+0xb4338> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #96] @ c0fc8 <__cxa_atexit@plt+0xb433c> │ │ │ │ + ldr r1, [pc, #268] @ c54fc <__cxa_atexit@plt+0xb8870> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r7, [pc, #256] @ c5500 <__cxa_atexit@plt+0xb8874> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub sl, r6, #10 │ │ │ │ + add r8, r1, #2 │ │ │ │ + mov r7, #1 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ + ldr lr, [pc, #192] @ c54ec <__cxa_atexit@plt+0xb8860> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - sub r1, r2, #7 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - mov r6, r2 │ │ │ │ - b f68fc <__cxa_atexit@plt+0xe9c70> │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ldr r7, [pc, #24] @ c0fb8 <__cxa_atexit@plt+0xb432c> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r0, r8, r9} │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #23 │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + ldr r1, [pc, #124] @ c54e4 <__cxa_atexit@plt+0xb8858> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c54cc <__cxa_atexit@plt+0xb8840> │ │ │ │ + ldr r2, [pc, #136] @ c5504 <__cxa_atexit@plt+0xb8878> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #132] @ c5508 <__cxa_atexit@plt+0xb887c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #128] @ c550c <__cxa_atexit@plt+0xb8880> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [pc, #116] @ c5510 <__cxa_atexit@plt+0xb8884> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub sl, r6, #10 │ │ │ │ + add r8, r0, #2 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + ldr r7, [pc, #20] @ c54e8 <__cxa_atexit@plt+0xb885c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq lr, ip, #232, 4 @ 0x8000000e │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - @ instruction: 0xfffff948 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - rsceq lr, ip, #180, 4 @ 0x4000000b │ │ │ │ - andeq r2, r0, r0, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + rsceq r8, ip, #4, 10 @ 0x1000000 │ │ │ │ + @ instruction: 0xfffff7ac │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + @ instruction: 0xffffaad8 │ │ │ │ + @ instruction: 0xffffa474 │ │ │ │ + rsceq r7, ip, #68, 26 @ 0x1100 │ │ │ │ + movweq lr, #60224 @ 0xeb40 │ │ │ │ + @ instruction: 0xffffaa3c │ │ │ │ + @ instruction: 0xffffa3d8 │ │ │ │ + rsceq r7, ip, #168, 24 @ 0xa800 │ │ │ │ + movweq lr, #60068 @ 0xeaa4 │ │ │ │ + rsceq r8, ip, #20, 10 @ 0x5000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c1028 <__cxa_atexit@plt+0xb439c> │ │ │ │ - ldr r2, [pc, #72] @ c1040 <__cxa_atexit@plt+0xb43b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #68] @ c1044 <__cxa_atexit@plt+0xb43b8> │ │ │ │ + bcc c5590 <__cxa_atexit@plt+0xb8904> │ │ │ │ + ldr lr, [pc, #96] @ c559c <__cxa_atexit@plt+0xb8910> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - sub r1, r6, #7 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - b f68fc <__cxa_atexit@plt+0xe9c70> │ │ │ │ - ldr r3, [pc, #24] @ c1048 <__cxa_atexit@plt+0xb43bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff8b0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - rsceq lr, ip, #36, 4 @ 0x40000002 │ │ │ │ - andeq r4, r0, r1, asr r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ c1068 <__cxa_atexit@plt+0xb43dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq lr, ip, #4, 4 @ 0x40000000 │ │ │ │ - andeq r4, r0, r1, asr r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [pc, #68] @ c10cc <__cxa_atexit@plt+0xb4440> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c10c4 <__cxa_atexit@plt+0xb4438> │ │ │ │ - ldr r3, [pc, #36] @ c10d0 <__cxa_atexit@plt+0xb4444> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq lr, ip, #156, 2 @ 0x27 │ │ │ │ - ldrdeq r4, [r0], -r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c1100 <__cxa_atexit@plt+0xb4474> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq lr, ip, #108, 2 │ │ │ │ - andeq r2, r0, r0, ror r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #88] @ c1184 <__cxa_atexit@plt+0xb44f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne c1130 <__cxa_atexit@plt+0xb44a4> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #60] @ c1188 <__cxa_atexit@plt+0xb44fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c115c <__cxa_atexit@plt+0xb44d0> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #40] @ c118c <__cxa_atexit@plt+0xb4500> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #32] @ c1190 <__cxa_atexit@plt+0xb4504> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c117c <__cxa_atexit@plt+0xb44f0> │ │ │ │ - b c11a0 <__cxa_atexit@plt+0xb4514> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - movweq r2, #65092 @ 0xfe44 │ │ │ │ - movweq r2, #65216 @ 0xfec0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq r3, #62508 @ 0xf42c │ │ │ │ - rsceq lr, ip, #192 @ 0xc0 │ │ │ │ - strdeq r2, [r0], -r0 │ │ │ │ + ldr r8, [pc, #92] @ c55a0 <__cxa_atexit@plt+0xb8914> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #88] @ c55a4 <__cxa_atexit@plt+0xb8918> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, ip} │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #34 @ 0x22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffaf8 │ │ │ │ + @ instruction: 0xfffff82c │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + rsceq r8, ip, #128, 8 @ 0x80000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #100 @ 0x64 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c12d4 <__cxa_atexit@plt+0xb4648> │ │ │ │ - stm sp, {r4, fp} │ │ │ │ - ldr r7, [pc, #288] @ c12e0 <__cxa_atexit@plt+0xb4654> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #284] @ c12e4 <__cxa_atexit@plt+0xb4658> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c5624 <__cxa_atexit@plt+0xb8998> │ │ │ │ + ldr lr, [pc, #96] @ c5630 <__cxa_atexit@plt+0xb89a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #92] @ c5634 <__cxa_atexit@plt+0xb89a8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #280] @ c12e8 <__cxa_atexit@plt+0xb465c> │ │ │ │ + ldr r9, [pc, #88] @ c5638 <__cxa_atexit@plt+0xb89ac> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr fp, [pc, #276] @ c12ec <__cxa_atexit@plt+0xb4660> │ │ │ │ - add fp, pc, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #56]! @ 0x38 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - ldr ip, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr r4, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [r3, #-16] │ │ │ │ - str r9, [r2, #36] @ 0x24 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr lr, [r3, #-4] │ │ │ │ - stmib r2, {r0, r1, r4, lr} │ │ │ │ - str r9, [r2, #20] │ │ │ │ - str sl, [r2, #24] │ │ │ │ - str r8, [r2, #28] │ │ │ │ - str ip, [r2, #32] │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ - str r7, [r2, #56] @ 0x38 │ │ │ │ - str fp, [r2, #52] @ 0x34 │ │ │ │ - sub lr, r6, #66 @ 0x42 │ │ │ │ - sub sl, r6, #58 @ 0x3a │ │ │ │ - sub ip, r6, #42 @ 0x2a │ │ │ │ - ldr r0, [pc, #184] @ c12f0 <__cxa_atexit@plt+0xb4664> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #64] @ 0x40 │ │ │ │ - ldr r8, [r3, #-48] @ 0xffffffd0 │ │ │ │ - ldr r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r4, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r3, #-8] │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ - ldr r0, [r3, #-12] │ │ │ │ - str r4, [r2, #48] @ 0x30 │ │ │ │ - str r1, [r2, #60] @ 0x3c │ │ │ │ - ldr r1, [r3, #-52] @ 0xffffffcc │ │ │ │ - ldr r4, [pc, #136] @ c12f4 <__cxa_atexit@plt+0xb4668> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str ip, [r2, #68] @ 0x44 │ │ │ │ - str sl, [r2, #72] @ 0x48 │ │ │ │ - str lr, [r2, #76] @ 0x4c │ │ │ │ - add lr, r2, #80 @ 0x50 │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - str r8, [r2, #92] @ 0x5c │ │ │ │ - str r1, [r2, #96] @ 0x60 │ │ │ │ - sub r7, r6, #31 │ │ │ │ - stm r3, {r4, r7} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r7, [pc, #92] @ c12f8 <__cxa_atexit@plt+0xb466c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c12c0 <__cxa_atexit@plt+0xb4634> │ │ │ │ - ldr sl, [r5, #60] @ 0x3c │ │ │ │ - add r5, r5, #64 @ 0x40 │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r8, #16777216 @ 0x1000000 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 12bb44 <__cxa_atexit@plt+0x11eeb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #100 @ 0x64 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, ip} │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #34 @ 0x22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xffffedb0 │ │ │ │ - @ instruction: 0xffffefec │ │ │ │ - @ instruction: 0xfffff0e8 │ │ │ │ - @ instruction: 0xfffff524 │ │ │ │ - movweq r3, #62312 @ 0xf368 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - movweq r3, #62216 @ 0xf308 │ │ │ │ - rsceq sp, ip, #32, 30 @ 0x80 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xffffef94 │ │ │ │ + @ instruction: 0xffffecc8 │ │ │ │ + @ instruction: 0xfffff144 │ │ │ │ + rsceq r8, ip, #112, 8 @ 0x70000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #16777216 @ 0x1000000 │ │ │ │ - mov r9, r7 │ │ │ │ - b 12bb44 <__cxa_atexit@plt+0x11eeb8> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b c0b30 <__cxa_atexit@plt+0xb3ea4> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - rsceq sp, ip, #100, 30 @ 0x190 │ │ │ │ - andeq r0, r9, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b c0b30 <__cxa_atexit@plt+0xb3ea4> │ │ │ │ - rsceq sp, ip, #160, 30 @ 0x280 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - bl bcfc │ │ │ │ - cmn r0, #1 │ │ │ │ - beq c1374 <__cxa_atexit@plt+0xb46e8> │ │ │ │ - ldr r7, [pc, #24] @ c1380 <__cxa_atexit@plt+0xb46f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #8] @ c1384 <__cxa_atexit@plt+0xb46f8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ - movweq r2, #64560 @ 0xfc30 │ │ │ │ - movweq r2, #65188 @ 0xfea4 │ │ │ │ - rsceq sp, ip, #72, 30 @ 0x120 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c144c <__cxa_atexit@plt+0xb47c0> │ │ │ │ - ldr r3, [pc, #168] @ c1454 <__cxa_atexit@plt+0xb47c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq c143c <__cxa_atexit@plt+0xb47b0> │ │ │ │ - ldr r7, [pc, #140] @ c1458 <__cxa_atexit@plt+0xb47cc> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #40 @ 0x28 │ │ │ │ + cmp lr, r1 │ │ │ │ + bcc c5740 <__cxa_atexit@plt+0xb8ab4> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + ldr sl, [pc, #248] @ c5768 <__cxa_atexit@plt+0xb8adc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldmib r2, {r0, r9} │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + str sl, [r6, #-12] │ │ │ │ + stmdb r6, {r0, r9} │ │ │ │ + sub r7, r1, #35 @ 0x23 │ │ │ │ + cmp r8, #0 │ │ │ │ + beq c56a0 <__cxa_atexit@plt+0xb8a14> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne c56d8 <__cxa_atexit@plt+0xb8a4c> │ │ │ │ + ldr r0, [pc, #216] @ c5774 <__cxa_atexit@plt+0xb8ae8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b c56e0 <__cxa_atexit@plt+0xb8a54> │ │ │ │ + ldr lr, [pc, #200] @ c5770 <__cxa_atexit@plt+0xb8ae4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r6, [r5, #20] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r6, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r7, r1, #19 │ │ │ │ + mov r6, r1 │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + ldr r0, [pc, #140] @ c576c <__cxa_atexit@plt+0xb8ae0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi c575c <__cxa_atexit@plt+0xb8ad0> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp lr, r6 │ │ │ │ + bcc c5754 <__cxa_atexit@plt+0xb8ac8> │ │ │ │ + ldr r7, [pc, #116] @ c5778 <__cxa_atexit@plt+0xb8aec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldrd r0, [r8, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r7, [r2, #20]! │ │ │ │ - strd r0, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c1430 <__cxa_atexit@plt+0xb47a4> │ │ │ │ - ldr lr, [pc, #104] @ c145c <__cxa_atexit@plt+0xb47d0> │ │ │ │ + ldr lr, [pc, #112] @ c577c <__cxa_atexit@plt+0xb8af0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldrd r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - strd r8, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c1430 <__cxa_atexit@plt+0xb47a4> │ │ │ │ - ldr r2, [pc, #76] @ c1460 <__cxa_atexit@plt+0xb47d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r3] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ffbac <__cxa_atexit@plt+0x3f2f20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r2, [r3, #16] │ │ │ │ + ldr r8, [pc, #96] @ c5780 <__cxa_atexit@plt+0xb8af4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r8, r8, #2 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - rsceq sp, ip, #112, 28 @ 0x700 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + @ instruction: 0xffffd2c0 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + @ instruction: 0xffffe5fc │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffcfe0 │ │ │ │ + @ instruction: 0xffffd2b0 │ │ │ │ + rsceq r7, ip, #220, 16 @ 0xdc0000 │ │ │ │ + rsceq r8, ip, #164, 4 @ 0x4000000a │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #96] @ c14dc <__cxa_atexit@plt+0xb4850> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - strd r0, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c14d4 <__cxa_atexit@plt+0xb4848> │ │ │ │ - ldr r2, [pc, #68] @ c14e0 <__cxa_atexit@plt+0xb4854> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - strd r0, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c14d4 <__cxa_atexit@plt+0xb4848> │ │ │ │ - ldr lr, [pc, #40] @ c14e4 <__cxa_atexit@plt+0xb4858> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c5800 <__cxa_atexit@plt+0xb8b74> │ │ │ │ + ldr lr, [pc, #96] @ c580c <__cxa_atexit@plt+0xb8b80> │ │ │ │ add lr, pc, lr │ │ │ │ - ldrd r0, [r3, #-8] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str lr, [r3, #-4] │ │ │ │ - str r2, [r3] │ │ │ │ - b 3ffbac <__cxa_atexit@plt+0x3f2f20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsceq sp, ip, #236, 26 @ 0x3b00 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ + ldr r8, [pc, #92] @ c5810 <__cxa_atexit@plt+0xb8b84> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #88] @ c5814 <__cxa_atexit@plt+0xb8b88> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, ip} │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #34 @ 0x22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xffffe91c │ │ │ │ + @ instruction: 0xffffe650 │ │ │ │ + @ instruction: 0xffffeacc │ │ │ │ + rsceq r8, ip, #16, 4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ c1538 <__cxa_atexit@plt+0xb48ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - strd r0, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c1530 <__cxa_atexit@plt+0xb48a4> │ │ │ │ - add r3, r5, #4 │ │ │ │ - ldr r2, [pc, #28] @ c153c <__cxa_atexit@plt+0xb48b0> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c5894 <__cxa_atexit@plt+0xb8c08> │ │ │ │ + ldr lr, [pc, #96] @ c58a0 <__cxa_atexit@plt+0xb8c14> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #92] @ c58a4 <__cxa_atexit@plt+0xb8c18> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #88] @ c58a8 <__cxa_atexit@plt+0xb8c1c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, ip} │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #34 @ 0x22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xffffddf0 │ │ │ │ + @ instruction: 0xffffdb24 │ │ │ │ + @ instruction: 0xffffdfa0 │ │ │ │ + rsceq r8, ip, #16, 4 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c5a10 <__cxa_atexit@plt+0xb8d84> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + ldmib r2, {r8, sl} │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq c5968 <__cxa_atexit@plt+0xb8cdc> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne c5998 <__cxa_atexit@plt+0xb8d0c> │ │ │ │ + ldr r7, [pc, #332] @ c5a40 <__cxa_atexit@plt+0xb8db4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c5a1c <__cxa_atexit@plt+0xb8d90> │ │ │ │ + ldr r2, [pc, #312] @ c5a44 <__cxa_atexit@plt+0xb8db8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrd r0, [r3] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r2, r3} │ │ │ │ - b 3ffbac <__cxa_atexit@plt+0x3f2f20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #308] @ c5a48 <__cxa_atexit@plt+0xb8dbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #304] @ c5a4c <__cxa_atexit@plt+0xb8dc0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #300] @ c5a50 <__cxa_atexit@plt+0xb8dc4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + stmda r5, {r2, sl} │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [pc, #280] @ c5a54 <__cxa_atexit@plt+0xb8dc8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub sl, r6, #10 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, #1 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ + ldr r7, [pc, #204] @ c5a3c <__cxa_atexit@plt+0xb8db0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r2, r8, r9} │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #23 │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + ldr r0, [pc, #148] @ c5a34 <__cxa_atexit@plt+0xb8da8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi c5a1c <__cxa_atexit@plt+0xb8d90> │ │ │ │ + ldr r2, [pc, #156] @ c5a58 <__cxa_atexit@plt+0xb8dcc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #152] @ c5a5c <__cxa_atexit@plt+0xb8dd0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #148] @ c5a60 <__cxa_atexit@plt+0xb8dd4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #144] @ c5a64 <__cxa_atexit@plt+0xb8dd8> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + stmda r5, {r2, sl} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #124] @ c5a68 <__cxa_atexit@plt+0xb8ddc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r3, r5, r8} │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub sl, r6, #10 │ │ │ │ + add r8, ip, #2 │ │ │ │ + mov r5, r1 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + ldr r7, [pc, #20] @ c5a38 <__cxa_atexit@plt+0xb8dac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq sp, ip, #148, 26 @ 0x2500 │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ c1568 <__cxa_atexit@plt+0xb48dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r3} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 3ffbac <__cxa_atexit@plt+0x3f2f20> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq sp, ip, #88, 26 @ 0x1600 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + rsceq r7, ip, #252, 30 @ 0x3f0 │ │ │ │ + @ instruction: 0xffffc720 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + @ instruction: 0xffffacbc │ │ │ │ + @ instruction: 0xffffa5a4 │ │ │ │ + @ instruction: 0xffff9f40 │ │ │ │ + rsceq r7, ip, #16, 16 @ 0x100000 │ │ │ │ + movweq lr, #58884 @ 0xe604 │ │ │ │ + @ instruction: 0xffffac0c │ │ │ │ + @ instruction: 0xffffa4f4 │ │ │ │ + @ instruction: 0xffff9e90 │ │ │ │ + rsceq r7, ip, #96, 14 @ 0x1800000 │ │ │ │ + movweq lr, #58708 @ 0xe554 │ │ │ │ + rsceq r7, ip, #188, 30 @ 0x2f0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ c158c <__cxa_atexit@plt+0xb4900> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ffbbc <__cxa_atexit@plt+0x3f2f30> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq sp, ip, #52, 26 @ 0xd00 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c5aec <__cxa_atexit@plt+0xb8e60> │ │ │ │ + ldr lr, [pc, #100] @ c5af8 <__cxa_atexit@plt+0xb8e6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #96] @ c5afc <__cxa_atexit@plt+0xb8e70> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #92] @ c5b00 <__cxa_atexit@plt+0xb8e74> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #34 @ 0x22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + @ instruction: 0xffffca0c │ │ │ │ + @ instruction: 0xffffc7b4 │ │ │ │ + @ instruction: 0xffffcb40 │ │ │ │ + rsceq r7, ip, #36, 30 @ 0x90 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c160c <__cxa_atexit@plt+0xb4980> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r3, [r4, #784] @ 0x310 │ │ │ │ - ldr lr, [r4, #788] @ 0x314 │ │ │ │ - stm sp, {r3, lr} │ │ │ │ - bl bd98 │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi c15f8 <__cxa_atexit@plt+0xb496c> │ │ │ │ - mov r7, #0 │ │ │ │ - ldr r3, [pc, #60] @ c161c <__cxa_atexit@plt+0xb4990> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c5b84 <__cxa_atexit@plt+0xb8ef8> │ │ │ │ + ldr lr, [pc, #100] @ c5b90 <__cxa_atexit@plt+0xb8f04> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #96] @ c5b94 <__cxa_atexit@plt+0xb8f08> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #92] @ c5b98 <__cxa_atexit@plt+0xb8f0c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r8, [pc, #20] @ c1618 <__cxa_atexit@plt+0xb498c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ - mov r3, #12 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #34 @ 0x22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ffaf4 <__cxa_atexit@plt+0x3f2e68> │ │ │ │ - movweq r2, #65444 @ 0xffa4 │ │ │ │ - movweq r2, #65036 @ 0xfe0c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + @ instruction: 0xffffc05c │ │ │ │ + @ instruction: 0xffffbe04 │ │ │ │ + @ instruction: 0xffffc190 │ │ │ │ + rsceq r7, ip, #156, 28 @ 0x9c0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c5cec <__cxa_atexit@plt+0xb9060> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + cmp r7, #0 │ │ │ │ + beq c5c44 <__cxa_atexit@plt+0xb8fb8> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne c5c74 <__cxa_atexit@plt+0xb8fe8> │ │ │ │ + ldr r7, [pc, #380] @ c5d50 <__cxa_atexit@plt+0xb90c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c1650 <__cxa_atexit@plt+0xb49c4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c1658 <__cxa_atexit@plt+0xb49cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi c5cfc <__cxa_atexit@plt+0xb9070> │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc c5d0c <__cxa_atexit@plt+0xb9080> │ │ │ │ + ldr r7, [pc, #368] @ c5d68 <__cxa_atexit@plt+0xb90dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #364] @ c5d6c <__cxa_atexit@plt+0xb90e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #360] @ c5d70 <__cxa_atexit@plt+0xb90e4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r7, [pc, #348] @ c5d74 <__cxa_atexit@plt+0xb90e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r6, r7, r8} │ │ │ │ + sub r9, r2, #2 │ │ │ │ + sub sl, r2, #10 │ │ │ │ + add r8, r0, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 232af0 <__cxa_atexit@plt+0x225e64> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - movweq r2, #63736 @ 0xf8f8 │ │ │ │ - rsceq sp, ip, #116, 24 @ 0x7400 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c16a0 <__cxa_atexit@plt+0xb4a14> │ │ │ │ - ldr r3, [pc, #40] @ c16a8 <__cxa_atexit@plt+0xb4a1c> │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, #1 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ + ldr r7, [pc, #256] @ c5d4c <__cxa_atexit@plt+0xb90c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + ldr r3, [pc, #200] @ c5d44 <__cxa_atexit@plt+0xb90b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq c1698 <__cxa_atexit@plt+0xb4a0c> │ │ │ │ - b c16b8 <__cxa_atexit@plt+0xb4a2c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2], #-8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c5d04 <__cxa_atexit@plt+0xb9078> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c5d28 <__cxa_atexit@plt+0xb909c> │ │ │ │ + ldr r1, [pc, #184] @ c5d58 <__cxa_atexit@plt+0xb90cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #180] @ c5d5c <__cxa_atexit@plt+0xb90d0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #176] @ c5d60 <__cxa_atexit@plt+0xb90d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [pc, #164] @ c5d64 <__cxa_atexit@plt+0xb90d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r9, r3, #2 │ │ │ │ + sub sl, r3, #10 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 18fa374 <__cxa_atexit@plt+0x18ed6e8> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + mov r2, r6 │ │ │ │ + b c5d14 <__cxa_atexit@plt+0xb9088> │ │ │ │ + mov r3, r6 │ │ │ │ + b c5d30 <__cxa_atexit@plt+0xb90a4> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ c5d54 <__cxa_atexit@plt+0xb90c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ c5d48 <__cxa_atexit@plt+0xb90bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq sp, ip, #40, 24 @ 0x2800 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + rsceq r7, ip, #160, 24 @ 0xa000 │ │ │ │ + @ instruction: 0xffffb6bc │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + rsceq r7, ip, #188, 24 @ 0xbc00 │ │ │ │ + @ instruction: 0xffffa218 │ │ │ │ + @ instruction: 0xffff9bb4 │ │ │ │ + rsceq r7, ip, #132, 8 @ 0x84000000 │ │ │ │ + movweq lr, #57984 @ 0xe280 │ │ │ │ + @ instruction: 0xffffa2c0 │ │ │ │ + @ instruction: 0xffff9c5c │ │ │ │ + rsceq r7, ip, #44, 10 @ 0xb000000 │ │ │ │ + movweq lr, #58152 @ 0xe328 │ │ │ │ + rsceq r7, ip, #176, 24 @ 0xb000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #148] @ c1754 <__cxa_atexit@plt+0xb4ac8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c174c <__cxa_atexit@plt+0xb4ac0> │ │ │ │ - ldr r2, [pc, #120] @ c1758 <__cxa_atexit@plt+0xb4acc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r7, [r2, #20]! │ │ │ │ - strd r0, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c1740 <__cxa_atexit@plt+0xb4ab4> │ │ │ │ - ldr lr, [pc, #84] @ c175c <__cxa_atexit@plt+0xb4ad0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldrd r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - strd r8, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c1740 <__cxa_atexit@plt+0xb4ab4> │ │ │ │ - ldr lr, [pc, #56] @ c1760 <__cxa_atexit@plt+0xb4ad4> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c5df4 <__cxa_atexit@plt+0xb9168> │ │ │ │ + ldr lr, [pc, #96] @ c5e00 <__cxa_atexit@plt+0xb9174> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ffbac <__cxa_atexit@plt+0x3f2f20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - rsceq sp, ip, #112, 22 @ 0x1c000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + ldr r8, [pc, #92] @ c5e04 <__cxa_atexit@plt+0xb9178> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #88] @ c5e08 <__cxa_atexit@plt+0xb917c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, ip} │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #34 @ 0x22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xffffb9c0 │ │ │ │ + @ instruction: 0xffffb6f4 │ │ │ │ + @ instruction: 0xffffbb70 │ │ │ │ + rsceq r7, ip, #28, 24 @ 0x1c00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #96] @ c17dc <__cxa_atexit@plt+0xb4b50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - strd r0, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c17d4 <__cxa_atexit@plt+0xb4b48> │ │ │ │ - ldr r2, [pc, #68] @ c17e0 <__cxa_atexit@plt+0xb4b54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - strd r0, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c17d4 <__cxa_atexit@plt+0xb4b48> │ │ │ │ - ldr lr, [pc, #40] @ c17e4 <__cxa_atexit@plt+0xb4b58> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c5e88 <__cxa_atexit@plt+0xb91fc> │ │ │ │ + ldr lr, [pc, #96] @ c5e94 <__cxa_atexit@plt+0xb9208> │ │ │ │ add lr, pc, lr │ │ │ │ - ldrd r0, [r3, #-8] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str lr, [r3, #-4] │ │ │ │ - str r2, [r3] │ │ │ │ - b 3ffbac <__cxa_atexit@plt+0x3f2f20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsceq sp, ip, #236, 20 @ 0xec000 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ c1838 <__cxa_atexit@plt+0xb4bac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - strd r0, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c1830 <__cxa_atexit@plt+0xb4ba4> │ │ │ │ - add r3, r5, #4 │ │ │ │ - ldr r2, [pc, #28] @ c183c <__cxa_atexit@plt+0xb4bb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrd r0, [r3] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r2, r3} │ │ │ │ - b 3ffbac <__cxa_atexit@plt+0x3f2f20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq sp, ip, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ c1868 <__cxa_atexit@plt+0xb4bdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r3} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 3ffbac <__cxa_atexit@plt+0x3f2f20> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq sp, ip, #88, 20 @ 0x58000 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ c188c <__cxa_atexit@plt+0xb4c00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ffbbc <__cxa_atexit@plt+0x3f2f30> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq sp, ip, #52, 20 @ 0x34000 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c190c <__cxa_atexit@plt+0xb4c80> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r3, [r4, #784] @ 0x310 │ │ │ │ - ldr lr, [r4, #788] @ 0x314 │ │ │ │ - stm sp, {r3, lr} │ │ │ │ - bl bd98 │ │ │ │ - cmp r0, #0 │ │ │ │ - bmi c18f8 <__cxa_atexit@plt+0xb4c6c> │ │ │ │ - mov r7, #0 │ │ │ │ - ldr r3, [pc, #60] @ c191c <__cxa_atexit@plt+0xb4c90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [pc, #92] @ c5e98 <__cxa_atexit@plt+0xb920c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #88] @ c5e9c <__cxa_atexit@plt+0xb9210> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, ip} │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r8, [pc, #20] @ c1918 <__cxa_atexit@plt+0xb4c8c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff944 <__cxa_atexit@plt+0x3f2cb8> │ │ │ │ - mov r3, #12 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #34 @ 0x22 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ffaf4 <__cxa_atexit@plt+0x3f2e68> │ │ │ │ - movweq r2, #64676 @ 0xfca4 │ │ │ │ - movweq r2, #64268 @ 0xfb0c │ │ │ │ - rsceq sp, ip, #224, 18 @ 0x380000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xffffae60 │ │ │ │ + @ instruction: 0xffffab94 │ │ │ │ + @ instruction: 0xffffb010 │ │ │ │ + rsceq r7, ip, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c1958 <__cxa_atexit@plt+0xb4ccc> │ │ │ │ - ldr r7, [pc, #36] @ c1968 <__cxa_atexit@plt+0xb4cdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r7, [pc, #12] @ c196c <__cxa_atexit@plt+0xb4ce0> │ │ │ │ + bhi c5f40 <__cxa_atexit@plt+0xb92b4> │ │ │ │ + ldr r7, [pc, #140] @ c5f50 <__cxa_atexit@plt+0xb92c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq sp, ip, #188, 18 @ 0x2f0000 │ │ │ │ - rsceq sp, ip, #148, 18 @ 0x250000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c199c <__cxa_atexit@plt+0xb4d10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq c5f24 <__cxa_atexit@plt+0xb9298> │ │ │ │ + ldr lr, [pc, #116] @ c5f54 <__cxa_atexit@plt+0xb92c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr sl, [r9, #7] │ │ │ │ + ldr r0, [r9, #11] │ │ │ │ + ldr r7, [r9, #15] │ │ │ │ + mov r1, r5 │ │ │ │ + str lr, [r1, #-20]! @ 0xffffffec │ │ │ │ + str sl, [r1, #4] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq c1994 <__cxa_atexit@plt+0xb4d08> │ │ │ │ - b c19ac <__cxa_atexit@plt+0xb4d20> │ │ │ │ + beq c5f34 <__cxa_atexit@plt+0xb92a8> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b c5210 <__cxa_atexit@plt+0xb8584> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq sp, ip, #100, 18 @ 0x190000 │ │ │ │ + ldr r7, [pc, #16] @ c5f58 <__cxa_atexit@plt+0xb92cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + rsceq r7, ip, #168, 22 @ 0x2a000 │ │ │ │ + rsceq r7, ip, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #156] @ c1a5c <__cxa_atexit@plt+0xb4dd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c1a2c <__cxa_atexit@plt+0xb4da0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c1a38 <__cxa_atexit@plt+0xb4dac> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c1a4c <__cxa_atexit@plt+0xb4dc0> │ │ │ │ - ldr r2, [pc, #108] @ c1a64 <__cxa_atexit@plt+0xb4dd8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ c1a68 <__cxa_atexit@plt+0xb4ddc> │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r0, [pc, #56] @ c5fb8 <__cxa_atexit@plt+0xb932c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #16] │ │ │ │ - str r5, [r8, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - str r1, [r7, #12]! │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + str r0, [r3, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq c5fac <__cxa_atexit@plt+0xb9320> │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldmda r5, {r3, r9} │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b c5210 <__cxa_atexit@plt+0xb8584> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ c1a60 <__cxa_atexit@plt+0xb4dd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - b b2504 <__cxa_atexit@plt+0xa5878> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffc2c │ │ │ │ - @ instruction: 0xfffffc68 │ │ │ │ - rsceq sp, ip, #152, 16 @ 0x980000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq r7, ip, #36, 22 @ 0x9000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c1acc <__cxa_atexit@plt+0xb4e40> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c1ae0 <__cxa_atexit@plt+0xb4e54> │ │ │ │ - ldr r3, [pc, #80] @ c1af0 <__cxa_atexit@plt+0xb4e64> │ │ │ │ + ldr r9, [r5, #12]! │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b c5210 <__cxa_atexit@plt+0xb8584> │ │ │ │ + rsceq r7, ip, #4, 22 @ 0x1000 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b c5eb0 <__cxa_atexit@plt+0xb9224> │ │ │ │ + rsceq r7, ip, #168, 22 @ 0x2a000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c6048 <__cxa_atexit@plt+0xb93bc> │ │ │ │ + ldr r3, [pc, #64] @ c6058 <__cxa_atexit@plt+0xb93cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ c1af4 <__cxa_atexit@plt+0xb4e68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r7, [r8, #16] │ │ │ │ - str r1, [r8, #8] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c6038 <__cxa_atexit@plt+0xb93ac> │ │ │ │ + ldr r7, [pc, #48] @ c605c <__cxa_atexit@plt+0xb93d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #44] @ c6060 <__cxa_atexit@plt+0xb93d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - str r2, [r7, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ c1aec <__cxa_atexit@plt+0xb4e60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - b b2504 <__cxa_atexit@plt+0xa5878> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - rsceq sp, ip, #252, 14 @ 0x3f00000 │ │ │ │ + ldr r7, [pc, #20] @ c6064 <__cxa_atexit@plt+0xb93d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r7, ip, #124, 22 @ 0x1f000 │ │ │ │ + rsceq r7, ip, #116, 22 @ 0x1d000 │ │ │ │ + rsceq r7, ip, #108, 22 @ 0x1b000 │ │ │ │ + rsceq r7, ip, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c1b5c <__cxa_atexit@plt+0xb4ed0> │ │ │ │ - ldr r2, [pc, #72] @ c1b68 <__cxa_atexit@plt+0xb4edc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #68] @ c1b6c <__cxa_atexit@plt+0xb4ee0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #20]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - ldr r1, [pc, #44] @ c1b70 <__cxa_atexit@plt+0xb4ee4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r2} │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #16] @ c608c <__cxa_atexit@plt+0xb9400> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ c6090 <__cxa_atexit@plt+0xb9404> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff874 │ │ │ │ - @ instruction: 0xfffff824 │ │ │ │ - movweq r2, #64104 @ 0xfa68 │ │ │ │ - rsceq sp, ip, #156, 14 @ 0x2700000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + rsceq r7, ip, #44, 22 @ 0xb000 │ │ │ │ + rsceq r7, ip, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c1c18 <__cxa_atexit@plt+0xb4f8c> │ │ │ │ - ldr r3, [pc, #164] @ c1c3c <__cxa_atexit@plt+0xb4fb0> │ │ │ │ + bhi c60e8 <__cxa_atexit@plt+0xb945c> │ │ │ │ + ldr r3, [pc, #68] @ c60f8 <__cxa_atexit@plt+0xb946c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq c1bf8 <__cxa_atexit@plt+0xb4f6c> │ │ │ │ - ldr r2, [pc, #148] @ c1c40 <__cxa_atexit@plt+0xb4fb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r8, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #-4]! │ │ │ │ - stmda r3, {r2, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq c1c08 <__cxa_atexit@plt+0xb4f7c> │ │ │ │ - ldr r7, [pc, #120] @ c1c44 <__cxa_atexit@plt+0xb4fb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c1c28 <__cxa_atexit@plt+0xb4f9c> │ │ │ │ - ldr r7, [pc, #108] @ c1c50 <__cxa_atexit@plt+0xb4fc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + beq c60d8 <__cxa_atexit@plt+0xb944c> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r3, [pc, #48] @ c60fc <__cxa_atexit@plt+0xb9470> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ c1c4c <__cxa_atexit@plt+0xb4fc0> │ │ │ │ + ldr r7, [pc, #16] @ c6100 <__cxa_atexit@plt+0xb9474> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c1c48 <__cxa_atexit@plt+0xb4fbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - rsceq sp, ip, #236, 12 @ 0xec00000 │ │ │ │ - rsceq sp, ip, #4, 14 @ 0x100000 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - rsceq sp, ip, #192, 12 @ 0xc000000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + sbceq fp, lr, #47104 @ 0xb800 │ │ │ │ + rsceq r7, ip, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #112] @ c1cd8 <__cxa_atexit@plt+0xb504c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq c1cb8 <__cxa_atexit@plt+0xb502c> │ │ │ │ - ldr r7, [pc, #80] @ c1cdc <__cxa_atexit@plt+0xb5050> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #12] @ c6120 <__cxa_atexit@plt+0xb9494> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + sbceq fp, lr, #942080 @ 0xe6000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ c6148 <__cxa_atexit@plt+0xb94bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ + rsceq r7, ip, #132, 20 @ 0x84000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c1cc4 <__cxa_atexit@plt+0xb5038> │ │ │ │ - ldr r7, [pc, #64] @ c1ce4 <__cxa_atexit@plt+0xb5058> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + bhi c61a0 <__cxa_atexit@plt+0xb9514> │ │ │ │ + ldr r3, [pc, #68] @ c61b0 <__cxa_atexit@plt+0xb9524> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq c6190 <__cxa_atexit@plt+0xb9504> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [pc, #48] @ c61b4 <__cxa_atexit@plt+0xb9528> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c1ce0 <__cxa_atexit@plt+0xb5054> │ │ │ │ + ldr r7, [pc, #16] @ c61b8 <__cxa_atexit@plt+0xb952c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - rsceq sp, ip, #80, 12 @ 0x5000000 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - rsceq sp, ip, #44, 12 @ 0x2c00000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + sbceq fp, lr, #483328 @ 0x76000 │ │ │ │ + rsceq r7, ip, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #72] @ c1d48 <__cxa_atexit@plt+0xb50bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c1d34 <__cxa_atexit@plt+0xb50a8> │ │ │ │ - ldr r7, [pc, #44] @ c1d4c <__cxa_atexit@plt+0xb50c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r7, [pc, #20] @ c1d50 <__cxa_atexit@plt+0xb50c4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #12] @ c61d8 <__cxa_atexit@plt+0xb954c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + sbceq fp, lr, #188416 @ 0x2e000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c6234 <__cxa_atexit@plt+0xb95a8> │ │ │ │ + ldr r3, [pc, #72] @ c624c <__cxa_atexit@plt+0xb95c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #68] @ c6250 <__cxa_atexit@plt+0xb95c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #60] @ c6254 <__cxa_atexit@plt+0xb95c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmib r7, {r1, r3} │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ c6258 <__cxa_atexit@plt+0xb95cc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffffc58 │ │ │ │ - rsceq sp, ip, #224, 10 @ 0x38000000 │ │ │ │ + rsceq r7, ip, #224, 18 @ 0x380000 │ │ │ │ + movweq lr, #58096 @ 0xe2f0 │ │ │ │ + movweq lr, #58088 @ 0xe2e8 │ │ │ │ + rsceq r7, ip, #200, 18 @ 0x320000 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b c627c <__cxa_atexit@plt+0xb95f0> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c1d88 <__cxa_atexit@plt+0xb50fc> │ │ │ │ - ldr r2, [pc, #40] @ c1da0 <__cxa_atexit@plt+0xb5114> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c6304 <__cxa_atexit@plt+0xb9678> │ │ │ │ + ldr r2, [r5] │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne c62ac <__cxa_atexit@plt+0xb9620> │ │ │ │ + ldr r7, [pc, #124] @ c631c <__cxa_atexit@plt+0xb9690> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ c1da4 <__cxa_atexit@plt+0xb5118> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffa6c <__cxa_atexit@plt+0x3f2de0> │ │ │ │ - movweq r2, #62348 @ 0xf38c │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - rsceq sp, ip, #112, 10 @ 0x1c000000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b c1b84 <__cxa_atexit@plt+0xb4ef8> │ │ │ │ - rsceq sp, ip, #140, 10 @ 0x23000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r1, [pc, #112] @ c6324 <__cxa_atexit@plt+0xb9698> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + ldr r0, [r1, #7] │ │ │ │ + str r0, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r0, [r1, #3] │ │ │ │ + str r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r0, [r1, #11] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [r2, #11] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r2, [r2, #15] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + ldr r7, [pc, #20] @ c6320 <__cxa_atexit@plt+0xb9694> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + movweq lr, #57960 @ 0xe268 │ │ │ │ + rsceq r7, ip, #108, 18 @ 0x1b0000 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsceq r7, ip, #72, 18 @ 0x120000 │ │ │ │ + andeq r1, r0, r8, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq c6370 <__cxa_atexit@plt+0xb96e4> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne c6380 <__cxa_atexit@plt+0xb96f4> │ │ │ │ + ldr r2, [pc, #48] @ c6398 <__cxa_atexit@plt+0xb970c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + b c627c <__cxa_atexit@plt+0xb95f0> │ │ │ │ + add r5, r3, #36 @ 0x24 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r1 │ │ │ │ + b 1fe6460 <__cxa_atexit@plt+0x1fd97d4> │ │ │ │ + ldr r1, [pc, #12] @ c6394 <__cxa_atexit@plt+0xb9708> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b c627c <__cxa_atexit@plt+0xb95f0> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r7, ip, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne c63c0 <__cxa_atexit@plt+0xb9734> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + bx r0 │ │ │ │ + str r7, [r5, #24]! │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + b 1fe2fb0 <__cxa_atexit@plt+0x1fd6324> │ │ │ │ + rsceq r7, ip, #132, 16 @ 0x840000 │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne c63f8 <__cxa_atexit@plt+0xb976c> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r3, [r5, #24]! │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + mov sl, r7 │ │ │ │ + b 1fe0b40 <__cxa_atexit@plt+0x1fd3eb4> │ │ │ │ + rsceq r7, ip, #92, 16 @ 0x5c0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c1e24 <__cxa_atexit@plt+0xb5198> │ │ │ │ - ldr r3, [pc, #84] @ c1e34 <__cxa_atexit@plt+0xb51a8> │ │ │ │ + bhi c64a4 <__cxa_atexit@plt+0xb9818> │ │ │ │ + ldr r3, [pc, #128] @ c64b4 <__cxa_atexit@plt+0xb9828> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq c1e14 <__cxa_atexit@plt+0xb5188> │ │ │ │ - ldr r7, [pc, #64] @ c1e38 <__cxa_atexit@plt+0xb51ac> │ │ │ │ + beq c648c <__cxa_atexit@plt+0xb9800> │ │ │ │ + ldr r7, [pc, #104] @ c64b8 <__cxa_atexit@plt+0xb982c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + ldr sl, [r8, #11] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #12]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + str r3, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c649c <__cxa_atexit@plt+0xb9810> │ │ │ │ + str r7, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ + b c627c <__cxa_atexit@plt+0xb95f0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c1e3c <__cxa_atexit@plt+0xb51b0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c64bc <__cxa_atexit@plt+0xb9830> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq sp, ip, #56, 10 @ 0xe000000 │ │ │ │ - rsceq sp, ip, #12, 10 @ 0x3000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + rsceq r7, ip, #224, 14 @ 0x3800000 │ │ │ │ + rsceq r7, ip, #176, 14 @ 0x2c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ c1e68 <__cxa_atexit@plt+0xb51dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq sp, ip, #224, 8 @ 0xe0000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #68] @ c6524 <__cxa_atexit@plt+0xb9898> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6518 <__cxa_atexit@plt+0xb988c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b c627c <__cxa_atexit@plt+0xb95f0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r7, ip, #72, 14 @ 0x1200000 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ c1e94 <__cxa_atexit@plt+0xb5208> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ c1e98 <__cxa_atexit@plt+0xb520c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq r2, #61604 @ 0xf0a4 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + b c627c <__cxa_atexit@plt+0xb95f0> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b c6568 <__cxa_atexit@plt+0xb98dc> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, asr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c1ee0 <__cxa_atexit@plt+0xb5254> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c1eec <__cxa_atexit@plt+0xb5260> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c6668 <__cxa_atexit@plt+0xb99dc> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + and r2, r1, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c65e8 <__cxa_atexit@plt+0xb995c> │ │ │ │ + ldr r7, [pc, #264] @ c6694 <__cxa_atexit@plt+0xb9a08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c665c <__cxa_atexit@plt+0xb99d0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c6680 <__cxa_atexit@plt+0xb99f4> │ │ │ │ + ldr r7, [pc, #240] @ c66a0 <__cxa_atexit@plt+0xb9a14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #232] @ c66a4 <__cxa_atexit@plt+0xb9a18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ c1efc <__cxa_atexit@plt+0xb5270> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r2, #61656 @ 0xf0d8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c1f34 <__cxa_atexit@plt+0xb52a8> │ │ │ │ - ldr r3, [pc, #28] @ c1f40 <__cxa_atexit@plt+0xb52b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #172] @ c669c <__cxa_atexit@plt+0xb9a10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r0, [r1, #3] │ │ │ │ + ldr r2, [r0, #7] │ │ │ │ + str r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ + ldr r2, [r0, #3] │ │ │ │ + str r2, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r2, [r0, #11] │ │ │ │ + str r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r2, [r1, #19] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r1, #7] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r2, [r1, #11] │ │ │ │ + ldr lr, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r1, [r1, #15] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, lr │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #40] @ c6698 <__cxa_atexit@plt+0xb9a0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + rsceq r7, ip, #36, 12 @ 0x2400000 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + movweq sp, #61268 @ 0xef54 │ │ │ │ + movweq sp, #61260 @ 0xef4c │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c1f78 <__cxa_atexit@plt+0xb52ec> │ │ │ │ - ldr r2, [pc, #28] @ c1f84 <__cxa_atexit@plt+0xb52f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + bcc c6704 <__cxa_atexit@plt+0xb9a78> │ │ │ │ + ldr r8, [pc, #68] @ c6710 <__cxa_atexit@plt+0xb9a84> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #60] @ c6714 <__cxa_atexit@plt+0xb9a88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r2, #61600 @ 0xf0a0 │ │ │ │ - rsceq sp, ip, #228, 6 @ 0x90000003 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c2058 <__cxa_atexit@plt+0xb53cc> │ │ │ │ - ldr r7, [pc, #208] @ c207c <__cxa_atexit@plt+0xb53f0> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq sp, #60984 @ 0xee38 │ │ │ │ + movweq sp, #60976 @ 0xee30 │ │ │ │ + rsceq r7, ip, #116, 10 @ 0x1d000000 │ │ │ │ + andeq r2, r0, fp, lsr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + ldr r2, [r3, #32] │ │ │ │ + ldr r8, [r3, #36] @ 0x24 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq c6760 <__cxa_atexit@plt+0xb9ad4> │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne c6798 <__cxa_atexit@plt+0xb9b0c> │ │ │ │ + ldr r1, [pc, #372] @ c68cc <__cxa_atexit@plt+0xb9c40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + b c67a4 <__cxa_atexit@plt+0xb9b18> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne c67b8 <__cxa_atexit@plt+0xb9b2c> │ │ │ │ + ldr r7, [pc, #336] @ c68c4 <__cxa_atexit@plt+0xb9c38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c681c <__cxa_atexit@plt+0xb9b90> │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + cmp r8, r7 │ │ │ │ + bne c682c <__cxa_atexit@plt+0xb9ba0> │ │ │ │ + ldr r0, [r5, #48]! @ 0x30 │ │ │ │ + ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #284] @ c68bc <__cxa_atexit@plt+0xb9c30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b c6568 <__cxa_atexit@plt+0xb98dc> │ │ │ │ + ldr r7, [pc, #256] @ c68c0 <__cxa_atexit@plt+0xb9c34> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ + str r7, [r3, #12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq c203c <__cxa_atexit@plt+0xb53b0> │ │ │ │ - ldr r2, [pc, #184] @ c2080 <__cxa_atexit@plt+0xb53f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c204c <__cxa_atexit@plt+0xb53c0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc c2068 <__cxa_atexit@plt+0xb53dc> │ │ │ │ - ldr r8, [pc, #144] @ c2088 <__cxa_atexit@plt+0xb53fc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #140] @ c208c <__cxa_atexit@plt+0xb5400> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r0, r3, r7} │ │ │ │ - ldr r9, [pc, #128] @ c2090 <__cxa_atexit@plt+0xb5404> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - add r8, r9, #2 │ │ │ │ + beq c681c <__cxa_atexit@plt+0xb9b90> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc c6884 <__cxa_atexit@plt+0xb9bf8> │ │ │ │ + ldr ip, [r5, #48]! @ 0x30 │ │ │ │ + ldr lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r7, [pc, #212] @ c68d0 <__cxa_atexit@plt+0xb9c44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + sub r7, r2, #19 │ │ │ │ mov r6, r2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ + bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r8, [r5, #44] @ 0x2c │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c689c <__cxa_atexit@plt+0xb9c10> │ │ │ │ + ldr ip, [r5, #48]! @ 0x30 │ │ │ │ + ldr lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r7, [pc, #112] @ c68d4 <__cxa_atexit@plt+0xb9c48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c2084 <__cxa_atexit@plt+0xb53f8> │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #36] @ c68c8 <__cxa_atexit@plt+0xb9c3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - rsceq sp, ip, #40, 6 @ 0xa0000000 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq sp, ip, #84, 6 @ 0x50000001 │ │ │ │ - rsceq sp, ip, #220, 4 @ 0xc000000d │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, #0 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, ror r2 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + movweq sp, #60680 @ 0xed08 │ │ │ │ + movweq sp, #60576 @ 0xeca0 │ │ │ │ + rsceq r7, ip, #128, 6 │ │ │ │ + andeq r3, r0, r9, asr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #140] @ c2134 <__cxa_atexit@plt+0xb54a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c211c <__cxa_atexit@plt+0xb5490> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c2124 <__cxa_atexit@plt+0xb5498> │ │ │ │ - ldr r8, [pc, #96] @ c2138 <__cxa_atexit@plt+0xb54ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ c213c <__cxa_atexit@plt+0xb54b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r9, [pc, #80] @ c2140 <__cxa_atexit@plt+0xb54b4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r8, [r6, #4] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne c68fc <__cxa_atexit@plt+0xb9c70> │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ + bx r0 │ │ │ │ + str r7, [r5, #36]! @ 0x24 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + b 1fe0b40 <__cxa_atexit@plt+0x1fd3eb4> │ │ │ │ + andeq r2, r0, r9, asr #17 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne c6930 <__cxa_atexit@plt+0xb9ca4> │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ + bx r0 │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c698c <__cxa_atexit@plt+0xb9d00> │ │ │ │ + ldr ip, [r5, #40]! @ 0x28 │ │ │ │ + ldr lr, [pc, #88] @ c69b0 <__cxa_atexit@plt+0xb9d24> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r8, r9, #2 │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #24] @ c69ac <__cxa_atexit@plt+0xb9d20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - rsceq sp, ip, #116, 4 @ 0x40000007 │ │ │ │ - rsceq sp, ip, #44, 4 @ 0xc0000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq sp, #60332 @ 0xebac │ │ │ │ + andeq r0, r0, r8, ror #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc c6a10 <__cxa_atexit@plt+0xb9d84> │ │ │ │ + ldr ip, [r5, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #76] @ c6a2c <__cxa_atexit@plt+0xb9da0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ c6a30 <__cxa_atexit@plt+0xb9da4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + movweq sp, #60196 @ 0xeb24 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r1, r0, r8, ror #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c21b0 <__cxa_atexit@plt+0xb5524> │ │ │ │ - ldr r9, [pc, #80] @ c21bc <__cxa_atexit@plt+0xb5530> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #76] @ c21c0 <__cxa_atexit@plt+0xb5534> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #64] @ c21c4 <__cxa_atexit@plt+0xb5538> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + bcc c6a84 <__cxa_atexit@plt+0xb9df8> │ │ │ │ + ldr ip, [r5, #36]! @ 0x24 │ │ │ │ + ldr lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [pc, #36] @ c6a90 <__cxa_atexit@plt+0xb9e04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r8, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - mov r3, #12 │ │ │ │ + add r0, r3, #16 │ │ │ │ + stm r0, {r1, r8, lr} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq sp, ip, #224, 2 @ 0x38 │ │ │ │ - rsceq sp, ip, #156, 2 @ 0x27 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq sp, #60056 @ 0xea98 │ │ │ │ + rsceq r7, ip, #208, 2 @ 0x34 │ │ │ │ + andeq r3, r0, r9, asr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ c2238 <__cxa_atexit@plt+0xb55ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq c221c <__cxa_atexit@plt+0xb5590> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c2224 <__cxa_atexit@plt+0xb5598> │ │ │ │ - ldr r3, [pc, #68] @ c223c <__cxa_atexit@plt+0xb55b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne c6ab8 <__cxa_atexit@plt+0xb9e2c> │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str r3, [r5, #36]! @ 0x24 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + mov sl, r7 │ │ │ │ + b 1fe2fb0 <__cxa_atexit@plt+0x1fd6324> │ │ │ │ + rsceq r7, ip, #184, 2 @ 0x2e │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c6b6c <__cxa_atexit@plt+0xb9ee0> │ │ │ │ + ldr r7, [pc, #136] @ c6b7c <__cxa_atexit@plt+0xb9ef0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq c6b50 <__cxa_atexit@plt+0xb9ec4> │ │ │ │ + ldr r7, [pc, #112] @ c6b80 <__cxa_atexit@plt+0xb9ef4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r7, [r2, #20] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str r8, [r2, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq c221c <__cxa_atexit@plt+0xb5590> │ │ │ │ - ldr r3, [pc, #48] @ c2240 <__cxa_atexit@plt+0xb55b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbbc <__cxa_atexit@plt+0x3f2f30> │ │ │ │ + beq c6b60 <__cxa_atexit@plt+0xb9ed4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b c6568 <__cxa_atexit@plt+0xb98dc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c2244 <__cxa_atexit@plt+0xb55b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [pc, #16] @ c6b84 <__cxa_atexit@plt+0xb9ef8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - movweq r1, #64800 @ 0xfd20 │ │ │ │ - rsceq sp, ip, #28, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + rsceq r7, ip, #48, 2 │ │ │ │ + rsceq r7, ip, #4, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c228c <__cxa_atexit@plt+0xb5600> │ │ │ │ - ldr r3, [pc, #64] @ c22a8 <__cxa_atexit@plt+0xb561c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr lr, [pc, #80] @ c6bf0 <__cxa_atexit@plt+0xb9f64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + str r0, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c22a0 <__cxa_atexit@plt+0xb5614> │ │ │ │ - ldr r3, [pc, #44] @ c22ac <__cxa_atexit@plt+0xb5620> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ + beq c6be4 <__cxa_atexit@plt+0xb9f58> │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldmda r5, {r3, r9} │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b c6568 <__cxa_atexit@plt+0xb98dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + rsceq r7, ip, #152 @ 0x98 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12]! │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffbbc <__cxa_atexit@plt+0x3f2f30> │ │ │ │ - ldr r7, [pc, #28] @ c22b0 <__cxa_atexit@plt+0xb5624> │ │ │ │ + b c6568 <__cxa_atexit@plt+0xb98dc> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b c6c3c <__cxa_atexit@plt+0xb9fb0> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r5, asr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c6ce8 <__cxa_atexit@plt+0xba05c> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + and r2, r1, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c6c78 <__cxa_atexit@plt+0xb9fec> │ │ │ │ + ldr r7, [pc, #160] @ c6d00 <__cxa_atexit@plt+0xba074> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r3, [pc, #152] @ c6d04 <__cxa_atexit@plt+0xba078> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #140] @ c6d0c <__cxa_atexit@plt+0xba080> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r0, [r1, #3] │ │ │ │ + ldr r2, [r0, #7] │ │ │ │ + str r2, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r2, [r0, #3] │ │ │ │ + str r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r2, [r0, #11] │ │ │ │ + str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r2, [r1, #19] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r1, #7] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r2, [r1, #11] │ │ │ │ + ldr lr, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r1, [r1, #15] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, lr │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + ldr r7, [pc, #24] @ c6d08 <__cxa_atexit@plt+0xba07c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ + movweq sp, #58076 @ 0xe2dc │ │ │ │ + movweq sp, #59548 @ 0xe89c │ │ │ │ + rsceq r6, ip, #200, 30 @ 0x320 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + rsceq r6, ip, #160, 30 @ 0x280 │ │ │ │ + andeq r1, r0, r9, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + ldr r8, [r3, #32] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr sl, [r2, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq c6d58 <__cxa_atexit@plt+0xba0cc> │ │ │ │ + ldr r2, [r3, #28] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne c6d7c <__cxa_atexit@plt+0xba0f0> │ │ │ │ + ldr r1, [pc, #84] @ c6da4 <__cxa_atexit@plt+0xba118> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + b c6d88 <__cxa_atexit@plt+0xba0fc> │ │ │ │ + ldr r7, [pc, #64] @ c6da0 <__cxa_atexit@plt+0xba114> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ + ldr r1, [pc, #24] @ c6d9c <__cxa_atexit@plt+0xba110> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b c6c3c <__cxa_atexit@plt+0xb9fb0> │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movweq r1, #64696 @ 0xfcb8 │ │ │ │ - rsceq sp, ip, #176 @ 0xb0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + rsceq r6, ip, #188, 28 @ 0xbc0 │ │ │ │ + andeq r0, r0, r6, lsl #13 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #16]! │ │ │ │ + ldr r2, [pc, #24] @ c6dd8 <__cxa_atexit@plt+0xba14c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + str r8, [r5] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + mov r8, r3 │ │ │ │ + b 1fe2fb0 <__cxa_atexit@plt+0x1fd6324> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + rsceq r6, ip, #176, 28 @ 0xb00 │ │ │ │ + andeq r0, r0, r7, lsr #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ c22d4 <__cxa_atexit@plt+0xb5648> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6e58 <__cxa_atexit@plt+0xba1cc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c6e68 <__cxa_atexit@plt+0xba1dc> │ │ │ │ + ldr lr, [pc, #80] @ c6e7c <__cxa_atexit@plt+0xba1f0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r8, r9} │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r8, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ c6e78 <__cxa_atexit@plt+0xba1ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbbc <__cxa_atexit@plt+0x3f2f30> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq sp, ip, #140 @ 0x8c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 1fe6460 <__cxa_atexit@plt+0x1fd97d4> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq sp, #59096 @ 0xe6d8 │ │ │ │ + andeq r0, r0, r6, asr #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c6ebc <__cxa_atexit@plt+0xba230> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [pc, #28] @ c6ecc <__cxa_atexit@plt+0xba240> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq sp, #57488 @ 0xe090 │ │ │ │ + rsceq r6, ip, #136, 26 @ 0x2200 │ │ │ │ + andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #784] @ 0x310 │ │ │ │ - ldr r1, [r4, #788] @ 0x314 │ │ │ │ - ldr r3, [pc, #28] @ c2310 <__cxa_atexit@plt+0xb5684> │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + ldr r3, [pc, #16] @ c6efc <__cxa_atexit@plt+0xba270> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ c2314 <__cxa_atexit@plt+0xb5688> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - movweq r2, #62120 @ 0xf2a8 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + stm r5, {r2, r3, r7} │ │ │ │ + b 1fe0b40 <__cxa_atexit@plt+0x1fd3eb4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + rsceq r6, ip, #56, 4 @ 0x80000003 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c6f58 <__cxa_atexit@plt+0xba2cc> │ │ │ │ + ldr r0, [pc, #36] @ c6f60 <__cxa_atexit@plt+0xba2d4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r6, ip, #240, 2 @ 0x3c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r6, ip, #8, 26 @ 0x200 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c6fb0 <__cxa_atexit@plt+0xba324> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ c6fb8 <__cxa_atexit@plt+0xba32c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b c6420 <__cxa_atexit@plt+0xb9794> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + movweq ip, #61316 @ 0xef84 │ │ │ │ + rsceq r6, ip, #196, 24 @ 0xc400 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c23e4 <__cxa_atexit@plt+0xb5758> │ │ │ │ - add r2, r3, #12 │ │ │ │ - mov r1, #0 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #164] @ c23f0 <__cxa_atexit@plt+0xb5764> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr r0, [pc, #156] @ c23f4 <__cxa_atexit@plt+0xb5768> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str fp, [sp] │ │ │ │ - add fp, r0, #2 │ │ │ │ - ldr sl, [pc, #144] @ c23f8 <__cxa_atexit@plt+0xb576c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub r1, r6, #37 @ 0x25 │ │ │ │ - sub r0, r6, #63 @ 0x3f │ │ │ │ - sub lr, r6, #15 │ │ │ │ - sub r9, r6, #31 │ │ │ │ - add r8, r3, #60 @ 0x3c │ │ │ │ - stm r8, {r9, sl, lr} │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str lr, [r2, #8] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - ldr r2, [pc, #84] @ c23fc <__cxa_atexit@plt+0xb5770> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - ldr r2, [pc, #72] @ c2400 <__cxa_atexit@plt+0xb5774> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str fp, [r3, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #52] @ c2404 <__cxa_atexit@plt+0xb5778> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r8, [r3, #56] @ 0x38 │ │ │ │ - sub r7, r6, #2 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx ip │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ + bcc c700c <__cxa_atexit@plt+0xba380> │ │ │ │ + ldr r2, [pc, #56] @ c7020 <__cxa_atexit@plt+0xba394> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r2, #62056 @ 0xf268 │ │ │ │ - movweq r2, #62048 @ 0xf260 │ │ │ │ - movweq r1, #64488 @ 0xfbe8 │ │ │ │ - movweq r2, #61972 @ 0xf214 │ │ │ │ - movweq r2, #61960 @ 0xf208 │ │ │ │ - movweq r2, #61940 @ 0xf1f4 │ │ │ │ - rsceq ip, ip, #116, 30 @ 0x1d0 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b c1f98 <__cxa_atexit@plt+0xb530c> │ │ │ │ + sub r2, r4, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + b c7000 <__cxa_atexit@plt+0xba374> │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + rsceq r6, ip, #24, 2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c2450 <__cxa_atexit@plt+0xb57c4> │ │ │ │ - ldr r3, [pc, #28] @ c245c <__cxa_atexit@plt+0xb57d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7078 <__cxa_atexit@plt+0xba3ec> │ │ │ │ + ldr r0, [pc, #36] @ c7080 <__cxa_atexit@plt+0xba3f4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r6, ip, #208 @ 0xd0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r6, ip, #232, 22 @ 0x3a000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c70d0 <__cxa_atexit@plt+0xba444> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ c70d8 <__cxa_atexit@plt+0xba44c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b c6420 <__cxa_atexit@plt+0xb9794> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + movweq ip, #61028 @ 0xee64 │ │ │ │ + rsceq r6, ip, #164, 22 @ 0x29000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c2494 <__cxa_atexit@plt+0xb5808> │ │ │ │ - ldr r2, [pc, #28] @ c24a0 <__cxa_atexit@plt+0xb5814> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + bcc c712c <__cxa_atexit@plt+0xba4a0> │ │ │ │ + ldr r2, [pc, #56] @ c7140 <__cxa_atexit@plt+0xba4b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r1, #64388 @ 0xfb84 │ │ │ │ - rsceq ip, ip, #232, 28 @ 0xe80 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + sub r2, r4, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + b c7120 <__cxa_atexit@plt+0xba494> │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #28 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3ad4 <__cxa_atexit@plt+0x3e6e48> │ │ │ │ + rsceq r6, ip, #136, 22 @ 0x22000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c24f0 <__cxa_atexit@plt+0xb5864> │ │ │ │ - ldr r3, [pc, #48] @ c24f8 <__cxa_atexit@plt+0xb586c> │ │ │ │ + bhi c71bc <__cxa_atexit@plt+0xba530> │ │ │ │ + ldr r2, [pc, #72] @ c71c4 <__cxa_atexit@plt+0xba538> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c71b0 <__cxa_atexit@plt+0xba524> │ │ │ │ + ldr r3, [pc, #40] @ c71c8 <__cxa_atexit@plt+0xba53c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq c24e4 <__cxa_atexit@plt+0xb5858> │ │ │ │ - mov r7, r8 │ │ │ │ - b c2508 <__cxa_atexit@plt+0xb587c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq ip, ip, #148, 28 @ 0x940 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + rsceq r6, ip, #24, 22 @ 0x6000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ c71f0 <__cxa_atexit@plt+0xba564> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r6, ip, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c259c <__cxa_atexit@plt+0xb5910> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #168] @ c25d0 <__cxa_atexit@plt+0xb5944> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c25b0 <__cxa_atexit@plt+0xb5924> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c25bc <__cxa_atexit@plt+0xb5930> │ │ │ │ - ldr lr, [pc, #132] @ c25d8 <__cxa_atexit@plt+0xb594c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #128] @ c25dc <__cxa_atexit@plt+0xb5950> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - ldr r8, [pc, #116] @ c25e0 <__cxa_atexit@plt+0xb5954> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c7264 <__cxa_atexit@plt+0xba5d8> │ │ │ │ + ldr r9, [pc, #84] @ c7270 <__cxa_atexit@plt+0xba5e4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #80] @ c7274 <__cxa_atexit@plt+0xba5e8> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r8, r8, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - ldr r7, [pc, #48] @ c25d4 <__cxa_atexit@plt+0xb5948> │ │ │ │ + ldr lr, [pc, #76] @ c7278 <__cxa_atexit@plt+0xba5ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #72] @ c727c <__cxa_atexit@plt+0xba5f0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + add r1, r3, #20 │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #12] @ c72a0 <__cxa_atexit@plt+0xba614> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ c72c0 <__cxa_atexit@plt+0xba634> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + movweq ip, #60628 @ 0xecd4 │ │ │ │ + rsceq r5, ip, #140, 28 @ 0x8c0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7304 <__cxa_atexit@plt+0xba678> │ │ │ │ + ldr r0, [pc, #36] @ c730c <__cxa_atexit@plt+0xba680> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - movweq r1, #63996 @ 0xf9fc │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - rsceq ip, ip, #248, 26 @ 0x3e00 │ │ │ │ - rsceq ip, ip, #172, 26 @ 0x2b00 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r5, ip, #68, 28 @ 0x440 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r6, ip, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c735c <__cxa_atexit@plt+0xba6d0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ c7364 <__cxa_atexit@plt+0xba6d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b c6420 <__cxa_atexit@plt+0xb9794> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + movweq ip, #60376 @ 0xebd8 │ │ │ │ + rsceq r6, ip, #24, 18 @ 0x60000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c2650 <__cxa_atexit@plt+0xb59c4> │ │ │ │ - ldr r9, [pc, #80] @ c265c <__cxa_atexit@plt+0xb59d0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #76] @ c2660 <__cxa_atexit@plt+0xb59d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #64] @ c2664 <__cxa_atexit@plt+0xb59d8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r3, #4] │ │ │ │ + bcc c73b8 <__cxa_atexit@plt+0xba72c> │ │ │ │ + ldr r2, [pc, #56] @ c73cc <__cxa_atexit@plt+0xba740> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r8, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - mov r3, #12 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq ip, ip, #64, 26 @ 0x1000 │ │ │ │ - rsceq ip, ip, #40, 26 @ 0xa00 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c2694 <__cxa_atexit@plt+0xb5a08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c268c <__cxa_atexit@plt+0xb5a00> │ │ │ │ - b c26a4 <__cxa_atexit@plt+0xb5a18> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r2, r4, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + b c73ac <__cxa_atexit@plt+0xba720> │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3adc <__cxa_atexit@plt+0x3e6e50> │ │ │ │ + rsceq r6, ip, #252, 16 @ 0xfc0000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c741c <__cxa_atexit@plt+0xba790> │ │ │ │ + ldr r2, [pc, #28] @ c7424 <__cxa_atexit@plt+0xba798> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq ip, ip, #248, 24 @ 0xf800 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r6, ip, #188, 16 @ 0xbc0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c26dc <__cxa_atexit@plt+0xb5a50> │ │ │ │ - ldr r3, [pc, #148] @ c274c <__cxa_atexit@plt+0xb5ac0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc c74e0 <__cxa_atexit@plt+0xba854> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + cmp r1, #0 │ │ │ │ + beq c7480 <__cxa_atexit@plt+0xba7f4> │ │ │ │ + cmp r1, #1 │ │ │ │ + bne c74a8 <__cxa_atexit@plt+0xba81c> │ │ │ │ + ldr r2, [pc, #152] @ c7500 <__cxa_atexit@plt+0xba874> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq c2724 <__cxa_atexit@plt+0xb5a98> │ │ │ │ - ldr r3, [pc, #128] @ c2750 <__cxa_atexit@plt+0xb5ac4> │ │ │ │ + beq c74d4 <__cxa_atexit@plt+0xba848> │ │ │ │ + ldr r3, [pc, #136] @ c7504 <__cxa_atexit@plt+0xba878> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbbc <__cxa_atexit@plt+0x3f2f30> │ │ │ │ - ldr r2, [pc, #96] @ c2744 <__cxa_atexit@plt+0xb5ab8> │ │ │ │ + b c74c4 <__cxa_atexit@plt+0xba838> │ │ │ │ + ldr r3, [pc, #116] @ c74fc <__cxa_atexit@plt+0xba870> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + ldr r2, [pc, #68] @ c74f4 <__cxa_atexit@plt+0xba868> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #20]! │ │ │ │ str r2, [r3] │ │ │ │ - ldr r8, [r3, #-8] │ │ │ │ - sub r2, r3, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c2738 <__cxa_atexit@plt+0xb5aac> │ │ │ │ - ldr r3, [pc, #64] @ c2748 <__cxa_atexit@plt+0xb5abc> │ │ │ │ + tst r7, #3 │ │ │ │ + beq c74d4 <__cxa_atexit@plt+0xba848> │ │ │ │ + ldr r3, [pc, #52] @ c74f8 <__cxa_atexit@plt+0xba86c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq c272c <__cxa_atexit@plt+0xb5aa0> │ │ │ │ - mov r7, r8 │ │ │ │ - b c2508 <__cxa_atexit@plt+0xb587c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #5 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - rsceq ip, ip, #60, 24 @ 0x3c00 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + rsceq r6, ip, #220, 14 @ 0x3700000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ c2774 <__cxa_atexit@plt+0xb5ae8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ c752c <__cxa_atexit@plt+0xba8a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbbc <__cxa_atexit@plt+0x3f2f30> │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq ip, ip, #24, 24 @ 0x1800 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + rsceq r6, ip, #180, 14 @ 0x2d00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #784] @ 0x310 │ │ │ │ - ldr r1, [r4, #788] @ 0x314 │ │ │ │ - ldr r3, [pc, #28] @ c27b0 <__cxa_atexit@plt+0xb5b24> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c75a0 <__cxa_atexit@plt+0xba914> │ │ │ │ + ldr r9, [pc, #84] @ c75ac <__cxa_atexit@plt+0xba920> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #80] @ c75b0 <__cxa_atexit@plt+0xba924> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #76] @ c75b4 <__cxa_atexit@plt+0xba928> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #72] @ c75b8 <__cxa_atexit@plt+0xba92c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + add r1, r3, #20 │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #12] @ c75dc <__cxa_atexit@plt+0xba950> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + rsceq r6, ip, #4, 14 @ 0x100000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ c7604 <__cxa_atexit@plt+0xba978> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - strd r0, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ c27b4 <__cxa_atexit@plt+0xb5b28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq r1, #65032 @ 0xfe08 │ │ │ │ - rsceq ip, ip, #216, 22 @ 0x36000 │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r6, ip, #220, 12 @ 0xdc00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #84] @ c2824 <__cxa_atexit@plt+0xb5b98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c281c <__cxa_atexit@plt+0xb5b90> │ │ │ │ - ldr r3, [pc, #52] @ c2828 <__cxa_atexit@plt+0xb5b9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq c2810 <__cxa_atexit@plt+0xb5b84> │ │ │ │ - mov r7, r8 │ │ │ │ - b c2508 <__cxa_atexit@plt+0xb587c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - andeq r0, r0, r6, ror #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r9, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c2934 <__cxa_atexit@plt+0xb5ca8> │ │ │ │ - add r1, r3, #12 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - str r0, [r1, #4] │ │ │ │ - str r0, [r1] │ │ │ │ - ldr r0, [pc, #196] @ c2944 <__cxa_atexit@plt+0xb5cb8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - ldr ip, [pc, #188] @ c2948 <__cxa_atexit@plt+0xb5cbc> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - add ip, ip, #2 │ │ │ │ - sub r0, r6, #75 @ 0x4b │ │ │ │ - sub r2, r6, #49 @ 0x31 │ │ │ │ - sub sl, r6, #14 │ │ │ │ - mov r8, r7 │ │ │ │ - sub lr, r6, #27 │ │ │ │ - sub r7, r6, #43 @ 0x2b │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ - ldr r7, [pc, #152] @ c294c <__cxa_atexit@plt+0xb5cc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #64] @ 0x40 │ │ │ │ - str lr, [r3, #68] @ 0x44 │ │ │ │ - ldr r7, [pc, #140] @ c2950 <__cxa_atexit@plt+0xb5cc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #72] @ 0x48 │ │ │ │ - str sl, [r3, #76] @ 0x4c │ │ │ │ - str r8, [r3, #80] @ 0x50 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r4, [r1, #12] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r4, [r1, #8] │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r4, [r3, #8] │ │ │ │ - ldr r4, [pc, #100] @ c2954 <__cxa_atexit@plt+0xb5cc8> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r3, #28] │ │ │ │ + bcc c7678 <__cxa_atexit@plt+0xba9ec> │ │ │ │ + ldr r9, [pc, #84] @ c7684 <__cxa_atexit@plt+0xba9f8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #80] @ c7688 <__cxa_atexit@plt+0xba9fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #76] @ c768c <__cxa_atexit@plt+0xbaa00> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #72] @ c7690 <__cxa_atexit@plt+0xbaa04> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + add r1, r3, #20 │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ - ldr r4, [pc, #88] @ c2958 <__cxa_atexit@plt+0xb5ccc> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - str ip, [r3, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #68] @ c295c <__cxa_atexit@plt+0xb5cd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - mov r4, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r4, #80 @ 0x50 │ │ │ │ - str r4, [r9, #828] @ 0x33c │ │ │ │ - mov r4, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r1, #64820 @ 0xfd34 │ │ │ │ - movweq r1, #64812 @ 0xfd2c │ │ │ │ - movweq r1, #63132 @ 0xf69c │ │ │ │ - movweq r1, #63096 @ 0xf678 │ │ │ │ - movweq r1, #64716 @ 0xfccc │ │ │ │ - movweq r1, #64704 @ 0xfcc0 │ │ │ │ - movweq r1, #64684 @ 0xfcac │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff8f4 │ │ │ │ + @ instruction: 0xfffff990 │ │ │ │ + @ instruction: 0xfffff9ec │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #12] @ c76b4 <__cxa_atexit@plt+0xbaa28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ c76d4 <__cxa_atexit@plt+0xbaa48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + movweq ip, #59584 @ 0xe8c0 │ │ │ │ + rsceq r5, ip, #120, 20 @ 0x78000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7718 <__cxa_atexit@plt+0xbaa8c> │ │ │ │ + ldr r0, [pc, #36] @ c7720 <__cxa_atexit@plt+0xbaa94> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r5, ip, #48, 20 @ 0x30000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r6, ip, #96, 10 @ 0x18000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7770 <__cxa_atexit@plt+0xbaae4> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ c7778 <__cxa_atexit@plt+0xbaaec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b c6ae0 <__cxa_atexit@plt+0xb9e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + movweq ip, #59332 @ 0xe7c4 │ │ │ │ + rsceq r6, ip, #28, 10 @ 0x7000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c29a0 <__cxa_atexit@plt+0xb5d14> │ │ │ │ - ldr r2, [pc, #40] @ c29ac <__cxa_atexit@plt+0xb5d20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #32] @ c29b0 <__cxa_atexit@plt+0xb5d24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc c77d4 <__cxa_atexit@plt+0xbab48> │ │ │ │ + ldr r2, [pc, #64] @ c77e8 <__cxa_atexit@plt+0xbab5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r1, #62920 @ 0xf5c8 │ │ │ │ - movweq r1, #62892 @ 0xf5ac │ │ │ │ + sub r2, r4, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + b c77c8 <__cxa_atexit@plt+0xbab3c> │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + rsceq r5, ip, #80, 18 @ 0x140000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7840 <__cxa_atexit@plt+0xbabb4> │ │ │ │ + ldr r0, [pc, #36] @ c7848 <__cxa_atexit@plt+0xbabbc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r5, ip, #8, 18 @ 0x20000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r6, ip, #56, 8 @ 0x38000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c29ec <__cxa_atexit@plt+0xb5d60> │ │ │ │ - ldr r2, [pc, #36] @ c29f4 <__cxa_atexit@plt+0xb5d68> │ │ │ │ + bhi c7898 <__cxa_atexit@plt+0xbac0c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ c78a0 <__cxa_atexit@plt+0xbac14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ c29f8 <__cxa_atexit@plt+0xb5d6c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ffbc4 <__cxa_atexit@plt+0x3f2f38> │ │ │ │ + b c6ae0 <__cxa_atexit@plt+0xb9e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r1, #62824 @ 0xf568 │ │ │ │ - movweq r1, #63264 @ 0xf720 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c2a9c <__cxa_atexit@plt+0xb5e10> │ │ │ │ - ldr r7, [pc, #156] @ c2ab8 <__cxa_atexit@plt+0xb5e2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + movweq ip, #59036 @ 0xe69c │ │ │ │ + rsceq r6, ip, #244, 6 @ 0xd0000003 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c78fc <__cxa_atexit@plt+0xbac70> │ │ │ │ + ldr r2, [pc, #64] @ c7910 <__cxa_atexit@plt+0xbac84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r2, r4, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + b c78f0 <__cxa_atexit@plt+0xbac64> │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3ad4 <__cxa_atexit@plt+0x3e6e48> │ │ │ │ + rsceq r6, ip, #168, 6 @ 0xa0000002 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7994 <__cxa_atexit@plt+0xbad08> │ │ │ │ + ldr r2, [pc, #80] @ c799c <__cxa_atexit@plt+0xbad10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - stmib r3, {r8, r9} │ │ │ │ - ldr r7, [pc, #140] @ c2abc <__cxa_atexit@plt+0xb5e30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq c2a90 <__cxa_atexit@plt+0xb5e04> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - ldr r2, [pc, #100] @ c2aac <__cxa_atexit@plt+0xb5e20> │ │ │ │ - umull r1, r0, r3, r2 │ │ │ │ - ldr lr, [pc, #96] @ c2ab0 <__cxa_atexit@plt+0xb5e24> │ │ │ │ - eor r0, r0, r1 │ │ │ │ - rev r1, r3 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r0, r0, r2 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - mul r3, r0, lr │ │ │ │ - ldr r2, [pc, #72] @ c2ab4 <__cxa_atexit@plt+0xb5e28> │ │ │ │ - eor r3, r3, r3, lsr #13 │ │ │ │ - mul r3, r3, r2 │ │ │ │ - ldr r2, [pc, #72] @ c2ac0 <__cxa_atexit@plt+0xb5e34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - eor r8, r3, r3, lsr #16 │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ + beq c7988 <__cxa_atexit@plt+0xbacfc> │ │ │ │ + ldr r3, [pc, #40] @ c79a0 <__cxa_atexit@plt+0xbad14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ c2ac4 <__cxa_atexit@plt+0xb5e38> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - movweq r1, #64408 @ 0xfb98 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - rsceq ip, ip, #4, 18 @ 0x10000 │ │ │ │ - rsceq ip, ip, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + rsceq r6, ip, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - ldr r2, [pc, #72] @ c2b2c <__cxa_atexit@plt+0xb5ea0> │ │ │ │ - umull r1, r0, r3, r2 │ │ │ │ - ldr lr, [pc, #68] @ c2b30 <__cxa_atexit@plt+0xb5ea4> │ │ │ │ - eor r0, r0, r1 │ │ │ │ - rev r1, r3 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r0, r0, r2 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - mul r3, r0, lr │ │ │ │ - ldr r2, [pc, #44] @ c2b34 <__cxa_atexit@plt+0xb5ea8> │ │ │ │ - eor r3, r3, r3, lsr #13 │ │ │ │ - mul r3, r3, r2 │ │ │ │ - ldr r2, [pc, #36] @ c2b38 <__cxa_atexit@plt+0xb5eac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - eor r8, r3, r3, lsr #16 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq ip, ip, #84, 16 @ 0x540000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ c79c8 <__cxa_atexit@plt+0xbad3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r6, ip, #8, 6 @ 0x20000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c2b64 <__cxa_atexit@plt+0xb5ed8> │ │ │ │ - ldr r7, [pc, #124] @ c2bd4 <__cxa_atexit@plt+0xb5f48> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c7a44 <__cxa_atexit@plt+0xbadb8> │ │ │ │ + ldr r9, [pc, #92] @ c7a50 <__cxa_atexit@plt+0xbadc4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #88] @ c7a54 <__cxa_atexit@plt+0xbadc8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #84] @ c7a58 <__cxa_atexit@plt+0xbadcc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ c7a5c <__cxa_atexit@plt+0xbadd0> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + add r1, r3, #24 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #30 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #12] @ c7a80 <__cxa_atexit@plt+0xbadf4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r7, [pc, #92] @ c2bc8 <__cxa_atexit@plt+0xb5f3c> │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ c7aa0 <__cxa_atexit@plt+0xbae14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - add r3, r5, #4 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c2ba4 <__cxa_atexit@plt+0xb5f18> │ │ │ │ - ldr r2, [pc, #68] @ c2bd0 <__cxa_atexit@plt+0xb5f44> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + movweq ip, #58612 @ 0xe4f4 │ │ │ │ + rsceq r5, ip, #172, 12 @ 0xac00000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7ae4 <__cxa_atexit@plt+0xbae58> │ │ │ │ + ldr r0, [pc, #36] @ c7aec <__cxa_atexit@plt+0xbae60> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r5, ip, #100, 12 @ 0x6400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r6, ip, #148, 2 @ 0x25 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7b3c <__cxa_atexit@plt+0xbaeb0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ c7b44 <__cxa_atexit@plt+0xbaeb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b c6ae0 <__cxa_atexit@plt+0xb9e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + movweq ip, #58360 @ 0xe3f8 │ │ │ │ + rsceq r6, ip, #80, 2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c7ba0 <__cxa_atexit@plt+0xbaf14> │ │ │ │ + ldr r2, [pc, #64] @ c7bb4 <__cxa_atexit@plt+0xbaf28> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r2, r4, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + b c7b94 <__cxa_atexit@plt+0xbaf08> │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c2bc0 <__cxa_atexit@plt+0xb5f34> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b c2bb0 <__cxa_atexit@plt+0xb5f24> │ │ │ │ - ldr r7, [pc, #32] @ c2bcc <__cxa_atexit@plt+0xb5f40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ + b 3f3adc <__cxa_atexit@plt+0x3e6e50> │ │ │ │ + rsceq r6, ip, #4, 2 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7c0c <__cxa_atexit@plt+0xbaf80> │ │ │ │ + ldr r2, [pc, #36] @ c7c14 <__cxa_atexit@plt+0xbaf88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b c2ce4 <__cxa_atexit@plt+0xb6058> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movweq r1, #62432 @ 0xf3e0 │ │ │ │ - movweq r1, #62452 @ 0xf3f4 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq ip, ip, #184, 14 @ 0x2e00000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r6, ip, #188 @ 0xbc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ c2c4c <__cxa_atexit@plt+0xb5fc0> │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c7ce0 <__cxa_atexit@plt+0xbb054> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + cmp r1, #0 │ │ │ │ + beq c7c70 <__cxa_atexit@plt+0xbafe4> │ │ │ │ + cmp r1, #1 │ │ │ │ + bne c7ca8 <__cxa_atexit@plt+0xbb01c> │ │ │ │ + ldr r3, [pc, #172] @ c7d04 <__cxa_atexit@plt+0xbb078> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c2c28 <__cxa_atexit@plt+0xb5f9c> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, r5, #4 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c2c30 <__cxa_atexit@plt+0xb5fa4> │ │ │ │ - ldr r2, [pc, #68] @ c2c54 <__cxa_atexit@plt+0xb5fc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ + str r3, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c7cd4 <__cxa_atexit@plt+0xbb048> │ │ │ │ + ldr r3, [pc, #156] @ c7d08 <__cxa_atexit@plt+0xbb07c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b c7cc4 <__cxa_atexit@plt+0xbb038> │ │ │ │ + ldr lr, [pc, #132] @ c7cfc <__cxa_atexit@plt+0xbb070> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #128] @ c7d00 <__cxa_atexit@plt+0xbb074> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + ldr r3, [pc, #68] @ c7cf4 <__cxa_atexit@plt+0xbb068> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq c2c28 <__cxa_atexit@plt+0xb5f9c> │ │ │ │ + beq c7cd4 <__cxa_atexit@plt+0xbb048> │ │ │ │ + ldr r3, [pc, #52] @ c7cf8 <__cxa_atexit@plt+0xbb06c> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b c2c3c <__cxa_atexit@plt+0xb5fb0> │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c2c50 <__cxa_atexit@plt+0xb5fc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b c2ce4 <__cxa_atexit@plt+0xb6058> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - movweq r1, #62312 @ 0xf368 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + @ instruction: 0xfffffcbc │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rsceq ip, ip, #56, 14 @ 0xe00000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + rsceq r5, ip, #200, 30 @ 0x320 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, r5, #4 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c2c98 <__cxa_atexit@plt+0xb600c> │ │ │ │ - ldr r2, [pc, #64] @ c2cc0 <__cxa_atexit@plt+0xb6034> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c2cb4 <__cxa_atexit@plt+0xb6028> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b c2ca4 <__cxa_atexit@plt+0xb6018> │ │ │ │ - ldr r7, [pc, #28] @ c2cbc <__cxa_atexit@plt+0xb6030> │ │ │ │ + ldr r3, [pc, #12] @ c7d30 <__cxa_atexit@plt+0xbb0a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r5, ip, #160, 30 @ 0x280 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c7dac <__cxa_atexit@plt+0xbb120> │ │ │ │ + ldr r9, [pc, #92] @ c7db8 <__cxa_atexit@plt+0xbb12c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #88] @ c7dbc <__cxa_atexit@plt+0xbb130> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #84] @ c7dc0 <__cxa_atexit@plt+0xbb134> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ c7dc4 <__cxa_atexit@plt+0xbb138> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + add r1, r3, #24 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #30 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #12] @ c7de8 <__cxa_atexit@plt+0xbb15c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ c7e08 <__cxa_atexit@plt+0xbb17c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b c2ce4 <__cxa_atexit@plt+0xb6058> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - movweq r1, #62208 @ 0xf300 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq ip, ip, #204, 12 @ 0xcc00000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + movweq ip, #57664 @ 0xe140 │ │ │ │ + rsceq r5, ip, #200, 28 @ 0xc80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b c2ce4 <__cxa_atexit@plt+0xb6058> │ │ │ │ - mov fp, r7 │ │ │ │ + ldr r3, [pc, #12] @ c7e30 <__cxa_atexit@plt+0xbb1a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r5, ip, #160, 28 @ 0xa00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c2d60 <__cxa_atexit@plt+0xb60d4> │ │ │ │ - ldr r7, [pc, #124] @ c2d88 <__cxa_atexit@plt+0xb60fc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c7eac <__cxa_atexit@plt+0xbb220> │ │ │ │ + ldr r9, [pc, #92] @ c7eb8 <__cxa_atexit@plt+0xbb22c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #88] @ c7ebc <__cxa_atexit@plt+0xbb230> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #84] @ c7ec0 <__cxa_atexit@plt+0xbb234> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ c7ec4 <__cxa_atexit@plt+0xbb238> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + add r1, r3, #24 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #30 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff888 │ │ │ │ + @ instruction: 0xfffff924 │ │ │ │ + @ instruction: 0xfffff988 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #12] @ c7ee8 <__cxa_atexit@plt+0xbb25c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #120] @ c2d8c <__cxa_atexit@plt+0xb6100> │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ c7f08 <__cxa_atexit@plt+0xbb27c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + movweq ip, #57408 @ 0xe040 │ │ │ │ + rsceq r5, ip, #68, 4 @ 0x40000004 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7f4c <__cxa_atexit@plt+0xbb2c0> │ │ │ │ + ldr r0, [pc, #36] @ c7f54 <__cxa_atexit@plt+0xbb2c8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r5, ip, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r5, ip, #64, 26 @ 0x1000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c2d7c <__cxa_atexit@plt+0xb60f0> │ │ │ │ - ldr r3, [pc, #84] @ c2d90 <__cxa_atexit@plt+0xb6104> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq c2d54 <__cxa_atexit@plt+0xb60c8> │ │ │ │ - mov r7, r8 │ │ │ │ - b c2508 <__cxa_atexit@plt+0xb587c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi c802c <__cxa_atexit@plt+0xbb3a0> │ │ │ │ + ldr r1, [pc, #164] @ c8034 <__cxa_atexit@plt+0xbb3a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #144] @ c8038 <__cxa_atexit@plt+0xbb3ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq c8010 <__cxa_atexit@plt+0xbb384> │ │ │ │ + ldr sl, [r3, #3] │ │ │ │ + ldr r9, [r3, #7] │ │ │ │ + ldr r7, [r3, #11] │ │ │ │ + ldr r1, [pc, #116] @ c803c <__cxa_atexit@plt+0xbb3b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-20]! @ 0xffffffec │ │ │ │ + str sl, [r3, #4] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq c8020 <__cxa_atexit@plt+0xbb394> │ │ │ │ + ldr r2, [pc, #76] @ c8040 <__cxa_atexit@plt+0xbb3b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ c8044 <__cxa_atexit@plt+0xbb3b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b c6c3c <__cxa_atexit@plt+0xb9fb0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ c2d94 <__cxa_atexit@plt+0xb6108> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff7a4 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffff7c8 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq ip, ip, #248, 10 @ 0x3e000000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + movweq fp, #61312 @ 0xef80 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + rsceq r4, ip, #228, 30 @ 0x390 │ │ │ │ + rsceq r5, ip, #104, 24 @ 0x6800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #84] @ c80bc <__cxa_atexit@plt+0xbb430> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq c80b0 <__cxa_atexit@plt+0xbb424> │ │ │ │ + ldr r3, [pc, #52] @ c80c0 <__cxa_atexit@plt+0xbb434> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ c80c4 <__cxa_atexit@plt+0xbb438> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b c6c3c <__cxa_atexit@plt+0xb9fb0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq r4, ip, #76, 30 @ 0x130 │ │ │ │ + rsceq r5, ip, #232, 22 @ 0x3a000 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ c8100 <__cxa_atexit@plt+0xbb474> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #32] @ c8104 <__cxa_atexit@plt+0xbb478> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b c2ce4 <__cxa_atexit@plt+0xb6058> │ │ │ │ + add r8, r2, #2 │ │ │ │ + b c6c3c <__cxa_atexit@plt+0xb9fb0> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r4, ip, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c2dec <__cxa_atexit@plt+0xb6160> │ │ │ │ - ldr r2, [pc, #32] @ c2df8 <__cxa_atexit@plt+0xb616c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc c8140 <__cxa_atexit@plt+0xbb4b4> │ │ │ │ + ldr r2, [pc, #44] @ c8158 <__cxa_atexit@plt+0xbb4cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + str r7, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ c815c <__cxa_atexit@plt+0xbb4d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + movweq fp, #61384 @ 0xefc8 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + rsceq r5, ip, #76, 22 @ 0x13000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c81b0 <__cxa_atexit@plt+0xbb524> │ │ │ │ + ldr r2, [pc, #56] @ c81c4 <__cxa_atexit@plt+0xbb538> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + bic r3, r3, #3 │ │ │ │ mov r7, r3 │ │ │ │ + ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - rsceq ip, ip, #160, 10 @ 0x28000000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c2e68 <__cxa_atexit@plt+0xb61dc> │ │ │ │ - ldr r7, [pc, #88] @ c2e7c <__cxa_atexit@plt+0xb61f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq c2e54 <__cxa_atexit@plt+0xb61c8> │ │ │ │ - ldr r2, [pc, #72] @ c2e80 <__cxa_atexit@plt+0xb61f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c2e60 <__cxa_atexit@plt+0xb61d4> │ │ │ │ - b c2ed0 <__cxa_atexit@plt+0xb6244> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c2e84 <__cxa_atexit@plt+0xb61f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - rsceq ip, ip, #72, 10 @ 0x12000000 │ │ │ │ - rsceq ip, ip, #24, 10 @ 0x6000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ c2ec0 <__cxa_atexit@plt+0xb6234> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c2eb8 <__cxa_atexit@plt+0xb622c> │ │ │ │ - b c2ed0 <__cxa_atexit@plt+0xb6244> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq ip, ip, #220, 8 @ 0xdc000000 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #212] @ c2fac <__cxa_atexit@plt+0xb6320> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #43] @ 0x2b │ │ │ │ - str r3, [r5] │ │ │ │ - tst r2, #3 │ │ │ │ - beq c2f74 <__cxa_atexit@plt+0xb62e8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + rsceq r4, ip, #116, 30 @ 0x1d0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c2f88 <__cxa_atexit@plt+0xb62fc> │ │ │ │ - ldr r7, [pc, #176] @ c2fb0 <__cxa_atexit@plt+0xb6324> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #160] @ c2fb4 <__cxa_atexit@plt+0xb6328> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c2f80 <__cxa_atexit@plt+0xb62f4> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r9, #4] │ │ │ │ - ldr lr, [pc, #116] @ c2fa0 <__cxa_atexit@plt+0xb6314> │ │ │ │ - umull r0, r8, r1, lr │ │ │ │ - ldr sl, [pc, #112] @ c2fa4 <__cxa_atexit@plt+0xb6318> │ │ │ │ - eor r0, r8, r0 │ │ │ │ - rev r1, r1 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r1, r0, lr │ │ │ │ - eor r1, r1, r1, lsr #16 │ │ │ │ - mul r1, r1, sl │ │ │ │ - ldr r0, [pc, #88] @ c2fa8 <__cxa_atexit@plt+0xb631c> │ │ │ │ - eor r1, r1, r1, lsr #13 │ │ │ │ - mul r1, r1, r0 │ │ │ │ - ldr r0, [pc, #92] @ c2fb8 <__cxa_atexit@plt+0xb632c> │ │ │ │ + bhi c821c <__cxa_atexit@plt+0xbb590> │ │ │ │ + ldr r0, [pc, #36] @ c8224 <__cxa_atexit@plt+0xbb598> │ │ │ │ add r0, pc, r0 │ │ │ │ - eor r8, r1, r1, lsr #16 │ │ │ │ - str r2, [r3] │ │ │ │ - str r0, [r5] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ - ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ c2fbc <__cxa_atexit@plt+0xb6330> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffbd0 │ │ │ │ - movweq r1, #63156 @ 0xf6b4 │ │ │ │ - @ instruction: 0xfffffbe8 │ │ │ │ - rsceq ip, ip, #24, 8 @ 0x18000000 │ │ │ │ - rsceq ip, ip, #224, 6 @ 0x80000003 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r4, ip, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - sub r3, r5, #8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r5, ip, #112, 20 @ 0x70000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c3060 <__cxa_atexit@plt+0xb63d4> │ │ │ │ - ldr r7, [pc, #156] @ c3084 <__cxa_atexit@plt+0xb63f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r8, sl} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #144] @ c3088 <__cxa_atexit@plt+0xb63fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi c82fc <__cxa_atexit@plt+0xbb670> │ │ │ │ + ldr r1, [pc, #164] @ c8304 <__cxa_atexit@plt+0xbb678> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #144] @ c8308 <__cxa_atexit@plt+0xbb67c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq c82e0 <__cxa_atexit@plt+0xbb654> │ │ │ │ + ldr sl, [r3, #3] │ │ │ │ + ldr r9, [r3, #7] │ │ │ │ + ldr r7, [r3, #11] │ │ │ │ + ldr r1, [pc, #116] @ c830c <__cxa_atexit@plt+0xbb680> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-20]! @ 0xffffffec │ │ │ │ + str sl, [r3, #4] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c3058 <__cxa_atexit@plt+0xb63cc> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r9, #4] │ │ │ │ - ldr lr, [pc, #104] @ c3078 <__cxa_atexit@plt+0xb63ec> │ │ │ │ - umull r0, r2, r1, lr │ │ │ │ - ldr r8, [pc, #100] @ c307c <__cxa_atexit@plt+0xb63f0> │ │ │ │ - eor r0, r2, r0 │ │ │ │ - rev r1, r1 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r2, r0, lr │ │ │ │ - eor r2, r2, r2, lsr #16 │ │ │ │ - mul r2, r2, r8 │ │ │ │ - ldr r1, [pc, #76] @ c3080 <__cxa_atexit@plt+0xb63f4> │ │ │ │ - eor r2, r2, r2, lsr #13 │ │ │ │ - mul r2, r2, r1 │ │ │ │ - ldr r1, [pc, #76] @ c308c <__cxa_atexit@plt+0xb6400> │ │ │ │ + beq c82f0 <__cxa_atexit@plt+0xbb664> │ │ │ │ + ldr r2, [pc, #76] @ c8310 <__cxa_atexit@plt+0xbb684> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ c8314 <__cxa_atexit@plt+0xbb688> │ │ │ │ add r1, pc, r1 │ │ │ │ - eor r8, r2, r2, lsr #16 │ │ │ │ - str sl, [r3] │ │ │ │ - str r1, [r5] │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ c3090 <__cxa_atexit@plt+0xb6404> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ + b c6c3c <__cxa_atexit@plt+0xb9fb0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - @ instruction: 0xfffffae8 │ │ │ │ - movweq r1, #62928 @ 0xf5d0 │ │ │ │ - @ instruction: 0xfffffb04 │ │ │ │ - rsceq ip, ip, #64, 6 │ │ │ │ - rsceq ip, ip, #24, 6 @ 0x60000000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b c2e0c <__cxa_atexit@plt+0xb6180> │ │ │ │ - rsceq ip, ip, #48, 6 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi c3100 <__cxa_atexit@plt+0xb6474> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c30f8 <__cxa_atexit@plt+0xb646c> │ │ │ │ - ldr r3, [pc, #44] @ c3108 <__cxa_atexit@plt+0xb647c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ c310c <__cxa_atexit@plt+0xb6480> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3ffacc <__cxa_atexit@plt+0x3f2e40> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r0, #65104 @ 0xfe50 │ │ │ │ - rsceq ip, ip, #200, 4 @ 0x8000000c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + movweq fp, #60592 @ 0xecb0 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + rsceq r4, ip, #20, 26 @ 0x500 │ │ │ │ + rsceq r5, ip, #152, 18 @ 0x260000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #60] @ c3160 <__cxa_atexit@plt+0xb64d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ c3164 <__cxa_atexit@plt+0xb64d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #84] @ c838c <__cxa_atexit@plt+0xbb700> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c3158 <__cxa_atexit@plt+0xb64cc> │ │ │ │ - ldr r3, [pc, #40] @ c3168 <__cxa_atexit@plt+0xb64dc> │ │ │ │ + beq c8380 <__cxa_atexit@plt+0xbb6f4> │ │ │ │ + ldr r3, [pc, #52] @ c8390 <__cxa_atexit@plt+0xbb704> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ c316c <__cxa_atexit@plt+0xb64e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + ldr r2, [pc, #48] @ c8394 <__cxa_atexit@plt+0xbb708> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b c6c3c <__cxa_atexit@plt+0xb9fb0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - movweq r1, #62220 @ 0xf30c │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - movweq r1, #62192 @ 0xf2f0 │ │ │ │ - rsceq ip, ip, #92, 4 @ 0xc0000005 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq r4, ip, #124, 24 @ 0x7c00 │ │ │ │ + rsceq r5, ip, #24, 18 @ 0x60000 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c319c <__cxa_atexit@plt+0xb6510> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c31a0 <__cxa_atexit@plt+0xb6514> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r1, #62124 @ 0xf2ac │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #72] @ c31fc <__cxa_atexit@plt+0xb6570> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c31e8 <__cxa_atexit@plt+0xb655c> │ │ │ │ - ldr r3, [pc, #56] @ c3200 <__cxa_atexit@plt+0xb6574> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c31f4 <__cxa_atexit@plt+0xb6568> │ │ │ │ - ldr r3, [pc, #36] @ c3204 <__cxa_atexit@plt+0xb6578> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ c3240 <__cxa_atexit@plt+0xb65b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c3238 <__cxa_atexit@plt+0xb65ac> │ │ │ │ - ldr r3, [pc, #20] @ c3244 <__cxa_atexit@plt+0xb65b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ c3260 <__cxa_atexit@plt+0xb65d4> │ │ │ │ + ldr r3, [pc, #36] @ c83d0 <__cxa_atexit@plt+0xbb744> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ c83d4 <__cxa_atexit@plt+0xbb748> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b c6c3c <__cxa_atexit@plt+0xb9fb0> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r4, ip, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c3298 <__cxa_atexit@plt+0xb660c> │ │ │ │ - ldr r2, [pc, #28] @ c32a4 <__cxa_atexit@plt+0xb6618> │ │ │ │ + bcc c8410 <__cxa_atexit@plt+0xbb784> │ │ │ │ + ldr r2, [pc, #44] @ c8428 <__cxa_atexit@plt+0xbb79c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + str r7, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r1, #61884 @ 0xf1bc │ │ │ │ - rsceq ip, ip, #48, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi c3300 <__cxa_atexit@plt+0xb6674> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c32f8 <__cxa_atexit@plt+0xb666c> │ │ │ │ - ldr r3, [pc, #44] @ c3308 <__cxa_atexit@plt+0xb667c> │ │ │ │ + ldr r3, [pc, #20] @ c842c <__cxa_atexit@plt+0xbb7a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ c330c <__cxa_atexit@plt+0xb6680> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3ffacc <__cxa_atexit@plt+0x3f2e40> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + movweq fp, #60664 @ 0xecf8 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + rsceq r5, ip, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c8480 <__cxa_atexit@plt+0xbb7f4> │ │ │ │ + ldr r2, [pc, #56] @ c8494 <__cxa_atexit@plt+0xbb808> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + bic r3, r3, #3 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r0, #64592 @ 0xfc50 │ │ │ │ - rsceq ip, ip, #200 @ 0xc8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #60] @ c3360 <__cxa_atexit@plt+0xb66d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ c3364 <__cxa_atexit@plt+0xb66d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3ad4 <__cxa_atexit@plt+0x3e6e48> │ │ │ │ + rsceq r5, ip, #20, 16 @ 0x140000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c8510 <__cxa_atexit@plt+0xbb884> │ │ │ │ + ldr r2, [pc, #72] @ c8518 <__cxa_atexit@plt+0xbb88c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq c3358 <__cxa_atexit@plt+0xb66cc> │ │ │ │ - ldr r3, [pc, #40] @ c3368 <__cxa_atexit@plt+0xb66dc> │ │ │ │ + beq c8504 <__cxa_atexit@plt+0xbb878> │ │ │ │ + ldr r3, [pc, #40] @ c851c <__cxa_atexit@plt+0xbb890> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ c336c <__cxa_atexit@plt+0xb66e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - movweq r1, #61708 @ 0xf10c │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - movweq r1, #61680 @ 0xf0f0 │ │ │ │ - rsceq ip, ip, #92 @ 0x5c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + rsceq r5, ip, #164, 14 @ 0x2900000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c339c <__cxa_atexit@plt+0xb6710> │ │ │ │ - add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c33a0 <__cxa_atexit@plt+0xb6714> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r1, #61612 @ 0xf0ac │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #72] @ c33fc <__cxa_atexit@plt+0xb6770> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #12] @ c8544 <__cxa_atexit@plt+0xbb8b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c33e8 <__cxa_atexit@plt+0xb675c> │ │ │ │ - ldr r3, [pc, #56] @ c3400 <__cxa_atexit@plt+0xb6774> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r5, ip, #124, 14 @ 0x1f00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c85bc <__cxa_atexit@plt+0xbb930> │ │ │ │ + ldr r9, [pc, #88] @ c85c8 <__cxa_atexit@plt+0xbb93c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #84] @ c85cc <__cxa_atexit@plt+0xbb940> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ c85d0 <__cxa_atexit@plt+0xbb944> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #76] @ c85d4 <__cxa_atexit@plt+0xbb948> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ c861c <__cxa_atexit@plt+0xbb990> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq c33f4 <__cxa_atexit@plt+0xb6768> │ │ │ │ - ldr r3, [pc, #36] @ c3404 <__cxa_atexit@plt+0xb6778> │ │ │ │ + beq c8614 <__cxa_atexit@plt+0xbb988> │ │ │ │ + ldr r3, [pc, #36] @ c8620 <__cxa_atexit@plt+0xbb994> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ c3440 <__cxa_atexit@plt+0xb67b4> │ │ │ │ + ldr r3, [pc, #24] @ c864c <__cxa_atexit@plt+0xbb9c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + rsceq r4, ip, #236, 20 @ 0xec000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c86a4 <__cxa_atexit@plt+0xbba18> │ │ │ │ + ldr r0, [pc, #36] @ c86ac <__cxa_atexit@plt+0xbba20> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r4, ip, #164, 20 @ 0xa4000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + rsceq r5, ip, #232, 10 @ 0x3a000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c8784 <__cxa_atexit@plt+0xbbaf8> │ │ │ │ + ldr r1, [pc, #164] @ c878c <__cxa_atexit@plt+0xbbb00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #144] @ c8790 <__cxa_atexit@plt+0xbbb04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq c8768 <__cxa_atexit@plt+0xbbadc> │ │ │ │ + ldr sl, [r3, #3] │ │ │ │ + ldr r9, [r3, #7] │ │ │ │ + ldr r7, [r3, #11] │ │ │ │ + ldr r1, [pc, #116] @ c8794 <__cxa_atexit@plt+0xbbb08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-20]! @ 0xffffffec │ │ │ │ + str sl, [r3, #4] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c3438 <__cxa_atexit@plt+0xb67ac> │ │ │ │ - ldr r3, [pc, #20] @ c3444 <__cxa_atexit@plt+0xb67b8> │ │ │ │ + beq c8778 <__cxa_atexit@plt+0xbbaec> │ │ │ │ + ldr r2, [pc, #76] @ c8798 <__cxa_atexit@plt+0xbbb0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ c879c <__cxa_atexit@plt+0xbbb10> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b c6c3c <__cxa_atexit@plt+0xb9fb0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + movweq fp, #59432 @ 0xe828 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + rsceq r4, ip, #140, 16 @ 0x8c0000 │ │ │ │ + rsceq r5, ip, #16, 10 @ 0x4000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #84] @ c8814 <__cxa_atexit@plt+0xbbb88> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq c8808 <__cxa_atexit@plt+0xbbb7c> │ │ │ │ + ldr r3, [pc, #52] @ c8818 <__cxa_atexit@plt+0xbbb8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ + ldr r2, [pc, #48] @ c881c <__cxa_atexit@plt+0xbbb90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b c6c3c <__cxa_atexit@plt+0xb9fb0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ c3460 <__cxa_atexit@plt+0xb67d4> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq r4, ip, #244, 14 @ 0x3d00000 │ │ │ │ + rsceq r5, ip, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ c8858 <__cxa_atexit@plt+0xbbbcc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ c885c <__cxa_atexit@plt+0xbbbd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b c6c3c <__cxa_atexit@plt+0xb9fb0> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r4, ip, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c3498 <__cxa_atexit@plt+0xb680c> │ │ │ │ - ldr r2, [pc, #28] @ c34a4 <__cxa_atexit@plt+0xb6818> │ │ │ │ + bcc c8898 <__cxa_atexit@plt+0xbbc0c> │ │ │ │ + ldr r2, [pc, #44] @ c88b0 <__cxa_atexit@plt+0xbbc24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + str r7, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r0, #65468 @ 0xffbc │ │ │ │ - rsceq fp, ip, #48, 30 @ 0xc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi c3500 <__cxa_atexit@plt+0xb6874> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c34f8 <__cxa_atexit@plt+0xb686c> │ │ │ │ - ldr r3, [pc, #44] @ c3508 <__cxa_atexit@plt+0xb687c> │ │ │ │ + ldr r3, [pc, #20] @ c88b4 <__cxa_atexit@plt+0xbbc28> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ c350c <__cxa_atexit@plt+0xb6880> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 3ffacc <__cxa_atexit@plt+0x3f2e40> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + movweq fp, #59504 @ 0xe870 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + rsceq r5, ip, #244, 6 @ 0xd0000003 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c8908 <__cxa_atexit@plt+0xbbc7c> │ │ │ │ + ldr r2, [pc, #56] @ c891c <__cxa_atexit@plt+0xbbc90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + bic r3, r3, #3 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq r0, #64080 @ 0xfa50 │ │ │ │ - rsceq fp, ip, #200, 28 @ 0xc80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3adc <__cxa_atexit@plt+0x3e6e50> │ │ │ │ + rsceq r5, ip, #140, 6 @ 0x30000002 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c896c <__cxa_atexit@plt+0xbbce0> │ │ │ │ + ldr r2, [pc, #28] @ c8974 <__cxa_atexit@plt+0xbbce8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r5, ip, #76, 6 @ 0x30000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #60] @ c3560 <__cxa_atexit@plt+0xb68d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ c3564 <__cxa_atexit@plt+0xb68d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc c8a30 <__cxa_atexit@plt+0xbbda4> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + cmp r1, #0 │ │ │ │ + beq c89d0 <__cxa_atexit@plt+0xbbd44> │ │ │ │ + cmp r1, #1 │ │ │ │ + bne c89f8 <__cxa_atexit@plt+0xbbd6c> │ │ │ │ + ldr r2, [pc, #152] @ c8a50 <__cxa_atexit@plt+0xbbdc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c8a24 <__cxa_atexit@plt+0xbbd98> │ │ │ │ + ldr r3, [pc, #136] @ c8a54 <__cxa_atexit@plt+0xbbdc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b c8a14 <__cxa_atexit@plt+0xbbd88> │ │ │ │ + ldr r3, [pc, #116] @ c8a4c <__cxa_atexit@plt+0xbbdc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + ldr r2, [pc, #68] @ c8a44 <__cxa_atexit@plt+0xbbdb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq c3558 <__cxa_atexit@plt+0xb68cc> │ │ │ │ - ldr r3, [pc, #40] @ c3568 <__cxa_atexit@plt+0xb68dc> │ │ │ │ + beq c8a24 <__cxa_atexit@plt+0xbbd98> │ │ │ │ + ldr r3, [pc, #52] @ c8a48 <__cxa_atexit@plt+0xbbdbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ c356c <__cxa_atexit@plt+0xb68e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - movweq r0, #65292 @ 0xff0c │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - movweq r0, #65264 @ 0xfef0 │ │ │ │ - rsceq fp, ip, #92, 28 @ 0x5c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + @ instruction: 0xfffffae0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + rsceq r5, ip, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c359c <__cxa_atexit@plt+0xb6910> │ │ │ │ - add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c35a0 <__cxa_atexit@plt+0xb6914> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ff724 <__cxa_atexit@plt+0x3f2a98> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r0, #65196 @ 0xfeac │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #72] @ c35fc <__cxa_atexit@plt+0xb6970> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #12] @ c8a7c <__cxa_atexit@plt+0xbbdf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c35e8 <__cxa_atexit@plt+0xb695c> │ │ │ │ - ldr r3, [pc, #56] @ c3600 <__cxa_atexit@plt+0xb6974> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r5, ip, #68, 4 @ 0x40000004 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c8af4 <__cxa_atexit@plt+0xbbe68> │ │ │ │ + ldr r9, [pc, #88] @ c8b00 <__cxa_atexit@plt+0xbbe74> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #84] @ c8b04 <__cxa_atexit@plt+0xbbe78> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ c8b08 <__cxa_atexit@plt+0xbbe7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #76] @ c8b0c <__cxa_atexit@plt+0xbbe80> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffbc8 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ c8b54 <__cxa_atexit@plt+0xbbec8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq c35f4 <__cxa_atexit@plt+0xb6968> │ │ │ │ - ldr r3, [pc, #36] @ c3604 <__cxa_atexit@plt+0xb6978> │ │ │ │ + beq c8b4c <__cxa_atexit@plt+0xbbec0> │ │ │ │ + ldr r3, [pc, #36] @ c8b58 <__cxa_atexit@plt+0xbbecc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ c3640 <__cxa_atexit@plt+0xb69b4> │ │ │ │ + ldr r3, [pc, #24] @ c8b84 <__cxa_atexit@plt+0xbbef8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + rsceq r5, ip, #40, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ c8bc0 <__cxa_atexit@plt+0xbbf34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r5, ip, #0, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c8c38 <__cxa_atexit@plt+0xbbfac> │ │ │ │ + ldr r9, [pc, #88] @ c8c44 <__cxa_atexit@plt+0xbbfb8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #84] @ c8c48 <__cxa_atexit@plt+0xbbfbc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ c8c4c <__cxa_atexit@plt+0xbbfc0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #76] @ c8c50 <__cxa_atexit@plt+0xbbfc4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff32c │ │ │ │ + @ instruction: 0xfffff578 │ │ │ │ + @ instruction: 0xfffff5d4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ c8c98 <__cxa_atexit@plt+0xbc00c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq c3638 <__cxa_atexit@plt+0xb69ac> │ │ │ │ - ldr r3, [pc, #20] @ c3644 <__cxa_atexit@plt+0xb69b8> │ │ │ │ + beq c8c90 <__cxa_atexit@plt+0xbc004> │ │ │ │ + ldr r3, [pc, #36] @ c8c9c <__cxa_atexit@plt+0xbc010> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ c3660 <__cxa_atexit@plt+0xb69d4> │ │ │ │ + ldr r3, [pc, #24] @ c8cc8 <__cxa_atexit@plt+0xbc03c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffad4 <__cxa_atexit@plt+0x3f2e48> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c3698 <__cxa_atexit@plt+0xb6a0c> │ │ │ │ - ldr r2, [pc, #28] @ c36a4 <__cxa_atexit@plt+0xb6a18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r0, #64956 @ 0xfdbc │ │ │ │ - rsceq fp, ip, #92, 26 @ 0x1700 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c36dc <__cxa_atexit@plt+0xb6a50> │ │ │ │ - ldr r7, [pc, #32] @ c36ec <__cxa_atexit@plt+0xb6a60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ c36f0 <__cxa_atexit@plt+0xb6a64> │ │ │ │ - add r7, pc, r7 │ │ │ │ + rsceq r4, ip, #112, 8 @ 0x70000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c8d20 <__cxa_atexit@plt+0xbc094> │ │ │ │ + ldr r0, [pc, #36] @ c8d28 <__cxa_atexit@plt+0xbc09c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq fp, ip, #92, 26 @ 0x1700 │ │ │ │ - rsceq fp, ip, #20, 26 @ 0x500 │ │ │ │ + rsceq r4, ip, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ c3728 <__cxa_atexit@plt+0xb6a9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ c372c <__cxa_atexit@plt+0xb6aa0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ c3730 <__cxa_atexit@plt+0xb6aa4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq fp, ip, #0, 26 │ │ │ │ - rsceq fp, ip, #240, 24 @ 0xf000 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - ldr r2, [pc, #72] @ c3794 <__cxa_atexit@plt+0xb6b08> │ │ │ │ - umull r1, r0, r3, r2 │ │ │ │ - ldr lr, [pc, #68] @ c3798 <__cxa_atexit@plt+0xb6b0c> │ │ │ │ - eor r0, r0, r1 │ │ │ │ - rev r1, r3 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r0, r0, r2 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - mul r3, r0, lr │ │ │ │ - ldr r2, [pc, #44] @ c379c <__cxa_atexit@plt+0xb6b10> │ │ │ │ - eor r3, r3, r3, lsr #13 │ │ │ │ - mul r3, r3, r2 │ │ │ │ - ldr r2, [pc, #36] @ c37a0 <__cxa_atexit@plt+0xb6b14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - eor r8, r3, r3, lsr #16 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c37c8 <__cxa_atexit@plt+0xb6b3c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r7, [pc, #12] @ c37dc <__cxa_atexit@plt+0xb6b50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - movweq r0, #63432 @ 0xf7c8 │ │ │ │ - rsceq fp, ip, #84, 24 @ 0x5400 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c3860 <__cxa_atexit@plt+0xb6bd4> │ │ │ │ - ldr r3, [pc, #124] @ c3880 <__cxa_atexit@plt+0xb6bf4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq c3850 <__cxa_atexit@plt+0xb6bc4> │ │ │ │ - ldr r3, [pc, #108] @ c3884 <__cxa_atexit@plt+0xb6bf8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r8, #43] @ 0x2b │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c3850 <__cxa_atexit@plt+0xb6bc4> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c3870 <__cxa_atexit@plt+0xb6be4> │ │ │ │ - ldr r3, [pc, #80] @ c3890 <__cxa_atexit@plt+0xb6c04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi c8de0 <__cxa_atexit@plt+0xbc154> │ │ │ │ + ldr lr, [pc, #164] @ c8e04 <__cxa_atexit@plt+0xbc178> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [pc, #152] @ c8e08 <__cxa_atexit@plt+0xbc17c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r7} │ │ │ │ + tst r1, #3 │ │ │ │ + beq c8dc0 <__cxa_atexit@plt+0xbc134> │ │ │ │ + ldr r0, [pc, #132] @ c8e0c <__cxa_atexit@plt+0xbc180> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r2, [r7, #-12]! │ │ │ │ + stmda r7, {r0, r1} │ │ │ │ + tst r2, #3 │ │ │ │ + beq c8dd0 <__cxa_atexit@plt+0xbc144> │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c8de8 <__cxa_atexit@plt+0xbc15c> │ │ │ │ + ldr r9, [r1, #3] │ │ │ │ + ldr r8, [r1, #7] │ │ │ │ + ldr sl, [r1, #11] │ │ │ │ + str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r2 │ │ │ │ + b b4b2c <__cxa_atexit@plt+0xa7ea0> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c388c <__cxa_atexit@plt+0xb6c00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c3888 <__cxa_atexit@plt+0xb6bfc> │ │ │ │ + ldr r7, [pc, #32] @ c8e10 <__cxa_atexit@plt+0xbc184> │ │ │ │ add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - rsceq fp, ip, #200, 22 @ 0x32000 │ │ │ │ - rsceq fp, ip, #224, 22 @ 0x38000 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - rsceq fp, ip, #164, 22 @ 0x29000 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + movweq fp, #57784 @ 0xe1b8 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + rsceq r4, ip, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ c38fc <__cxa_atexit@plt+0xb6c70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #43] @ 0x2b │ │ │ │ - str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c38dc <__cxa_atexit@plt+0xb6c50> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [pc, #100] @ c8e8c <__cxa_atexit@plt+0xbc200> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [r7, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r7] │ │ │ │ + tst r3, #3 │ │ │ │ + beq c8e64 <__cxa_atexit@plt+0xbc1d8> │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c38e8 <__cxa_atexit@plt+0xb6c5c> │ │ │ │ - ldr r7, [pc, #52] @ c3904 <__cxa_atexit@plt+0xb6c78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi c8e70 <__cxa_atexit@plt+0xbc1e4> │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + ldr r8, [r2, #7] │ │ │ │ + ldr sl, [r2, #11] │ │ │ │ + str r3, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b b4b2c <__cxa_atexit@plt+0xa7ea0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c3900 <__cxa_atexit@plt+0xb6c74> │ │ │ │ + ldr r7, [pc, #24] @ c8e90 <__cxa_atexit@plt+0xbc204> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq fp, ip, #80, 22 @ 0x14000 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - rsceq fp, ip, #48, 22 @ 0xc000 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + rsceq r4, ip, #112, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c393c <__cxa_atexit@plt+0xb6cb0> │ │ │ │ - ldr r7, [pc, #32] @ c3950 <__cxa_atexit@plt+0xb6cc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #16] @ c3954 <__cxa_atexit@plt+0xb6cc8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c8ecc <__cxa_atexit@plt+0xbc240> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + ldr sl, [r8, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b b4b2c <__cxa_atexit@plt+0xa7ea0> │ │ │ │ + ldr r7, [pc, #16] @ c8ee4 <__cxa_atexit@plt+0xbc258> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ + add r5, r2, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - rsceq fp, ip, #252, 20 @ 0xfc000 │ │ │ │ - rsceq fp, ip, #228, 20 @ 0xe4000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b c37f0 <__cxa_atexit@plt+0xb6b64> │ │ │ │ - rsceq fp, ip, #136, 20 @ 0x88000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c39ac <__cxa_atexit@plt+0xb6d20> │ │ │ │ - ldr r2, [pc, #44] @ c39bc <__cxa_atexit@plt+0xb6d30> │ │ │ │ + rsceq r4, ip, #20, 2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c8f34 <__cxa_atexit@plt+0xbc2a8> │ │ │ │ + ldr r2, [pc, #56] @ c8f48 <__cxa_atexit@plt+0xbc2bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #40] @ c39c0 <__cxa_atexit@plt+0xb6d34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r0, [pc, #32] @ c39c4 <__cxa_atexit@plt+0xb6d38> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c39c8 <__cxa_atexit@plt+0xb6d3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq fp, ip, #104, 20 @ 0x68000 │ │ │ │ - rsceq fp, ip, #92, 20 @ 0x5c000 │ │ │ │ - rsceq fp, ip, #164, 20 @ 0xa4000 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r2, r4, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + b c8f28 <__cxa_atexit@plt+0xbc29c> │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + rsceq r4, ip, #240, 2 @ 0x3c │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - ldr r2, [pc, #68] @ c3a28 <__cxa_atexit@plt+0xb6d9c> │ │ │ │ - umull r1, r0, r3, r2 │ │ │ │ - ldr lr, [pc, #64] @ c3a2c <__cxa_atexit@plt+0xb6da0> │ │ │ │ - eor r0, r0, r1 │ │ │ │ - rev r1, r3 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r0, r0, r2 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - mul r3, r0, lr │ │ │ │ - ldr r2, [pc, #40] @ c3a30 <__cxa_atexit@plt+0xb6da4> │ │ │ │ - eor r3, r3, r3, lsr #13 │ │ │ │ - mul r3, r3, r2 │ │ │ │ - ldr r2, [pc, #32] @ c3a34 <__cxa_atexit@plt+0xb6da8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - eor r8, r3, r3, lsr #16 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c8fa0 <__cxa_atexit@plt+0xbc314> │ │ │ │ + ldr r0, [pc, #36] @ c8fa8 <__cxa_atexit@plt+0xbc31c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r4, ip, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c3a5c <__cxa_atexit@plt+0xb6dd0> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r7, [pc, #12] @ c3a70 <__cxa_atexit@plt+0xb6de4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - movweq r0, #62772 @ 0xf534 │ │ │ │ - rsceq fp, ip, #216, 18 @ 0x360000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c3b24 <__cxa_atexit@plt+0xb6e98> │ │ │ │ - ldr r3, [pc, #172] @ c3b44 <__cxa_atexit@plt+0xb6eb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq c3b04 <__cxa_atexit@plt+0xb6e78> │ │ │ │ - ldr r3, [pc, #156] @ c3b48 <__cxa_atexit@plt+0xb6ebc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r8, #43] @ 0x2b │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c3b04 <__cxa_atexit@plt+0xb6e78> │ │ │ │ - ldr r3, [pc, #136] @ c3b4c <__cxa_atexit@plt+0xb6ec0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq c3b14 <__cxa_atexit@plt+0xb6e88> │ │ │ │ - sub r3, r5, #12 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c3b34 <__cxa_atexit@plt+0xb6ea8> │ │ │ │ - ldr r2, [pc, #112] @ c3b58 <__cxa_atexit@plt+0xb6ecc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #108] @ c3b5c <__cxa_atexit@plt+0xb6ed0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r0, [pc, #100] @ c3b60 <__cxa_atexit@plt+0xb6ed4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + bhi c9060 <__cxa_atexit@plt+0xbc3d4> │ │ │ │ + ldr lr, [pc, #164] @ c9084 <__cxa_atexit@plt+0xbc3f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [pc, #152] @ c9088 <__cxa_atexit@plt+0xbc3fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r7} │ │ │ │ + tst r1, #3 │ │ │ │ + beq c9040 <__cxa_atexit@plt+0xbc3b4> │ │ │ │ + ldr r0, [pc, #132] @ c908c <__cxa_atexit@plt+0xbc400> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r2, [r7, #-12]! │ │ │ │ + stmda r7, {r0, r1} │ │ │ │ + tst r2, #3 │ │ │ │ + beq c9050 <__cxa_atexit@plt+0xbc3c4> │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c9068 <__cxa_atexit@plt+0xbc3dc> │ │ │ │ + ldr r9, [r1, #3] │ │ │ │ + ldr r8, [r1, #7] │ │ │ │ + ldr sl, [r1, #11] │ │ │ │ + str r2, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b b4b2c <__cxa_atexit@plt+0xa7ea0> │ │ │ │ + ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ c3b54 <__cxa_atexit@plt+0xb6ec8> │ │ │ │ + ldr r7, [pc, #32] @ c9090 <__cxa_atexit@plt+0xbc404> │ │ │ │ add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + movweq sl, #61240 @ 0xef38 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + rsceq r3, ip, #120, 30 @ 0x1e0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [pc, #100] @ c910c <__cxa_atexit@plt+0xbc480> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [r7, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r7] │ │ │ │ + tst r3, #3 │ │ │ │ + beq c90e4 <__cxa_atexit@plt+0xbc458> │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c90f0 <__cxa_atexit@plt+0xbc464> │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + ldr r8, [r2, #7] │ │ │ │ + ldr sl, [r2, #11] │ │ │ │ + str r3, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b b4b2c <__cxa_atexit@plt+0xa7ea0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c3b50 <__cxa_atexit@plt+0xb6ec4> │ │ │ │ + ldr r7, [pc, #24] @ c9110 <__cxa_atexit@plt+0xbc484> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - rsceq fp, ip, #28, 18 @ 0x70000 │ │ │ │ - rsceq fp, ip, #52, 18 @ 0xd0000 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - rsceq fp, ip, #16, 18 @ 0x40000 │ │ │ │ - rsceq fp, ip, #4, 18 @ 0x10000 │ │ │ │ - rsceq fp, ip, #236, 16 @ 0xec0000 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + rsceq r3, ip, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #136] @ c3c00 <__cxa_atexit@plt+0xb6f74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #43] @ 0x2b │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c914c <__cxa_atexit@plt+0xbc4c0> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + ldr sl, [r8, #11] │ │ │ │ str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c3bd4 <__cxa_atexit@plt+0xb6f48> │ │ │ │ - ldr r7, [pc, #116] @ c3c04 <__cxa_atexit@plt+0xb6f78> │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b b4b2c <__cxa_atexit@plt+0xa7ea0> │ │ │ │ + ldr r7, [pc, #16] @ c9164 <__cxa_atexit@plt+0xbc4d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq c3be0 <__cxa_atexit@plt+0xb6f54> │ │ │ │ - sub r3, r5, #4 │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, ip, #148, 28 @ 0x940 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c91b4 <__cxa_atexit@plt+0xbc528> │ │ │ │ + ldr r2, [pc, #56] @ c91c8 <__cxa_atexit@plt+0xbc53c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r2, r4, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + b c91a8 <__cxa_atexit@plt+0xbc51c> │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3ad4 <__cxa_atexit@plt+0x3e6e48> │ │ │ │ + rsceq r3, ip, #112, 30 @ 0x1c0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c3bec <__cxa_atexit@plt+0xb6f60> │ │ │ │ - ldr r2, [pc, #88] @ c3c0c <__cxa_atexit@plt+0xb6f80> │ │ │ │ + bhi c9244 <__cxa_atexit@plt+0xbc5b8> │ │ │ │ + ldr r2, [pc, #72] @ c924c <__cxa_atexit@plt+0xbc5c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #84] @ c3c10 <__cxa_atexit@plt+0xb6f84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - ldr r0, [pc, #72] @ c3c14 <__cxa_atexit@plt+0xb6f88> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c9238 <__cxa_atexit@plt+0xbc5ac> │ │ │ │ + ldr r3, [pc, #40] @ c9250 <__cxa_atexit@plt+0xbc5c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + rsceq r3, ip, #0, 30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ c9278 <__cxa_atexit@plt+0xbc5ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r3, ip, #216, 28 @ 0xd80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c92f0 <__cxa_atexit@plt+0xbc664> │ │ │ │ + ldr r9, [pc, #88] @ c92fc <__cxa_atexit@plt+0xbc670> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #84] @ c9300 <__cxa_atexit@plt+0xbc674> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ c9304 <__cxa_atexit@plt+0xbc678> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #76] @ c9308 <__cxa_atexit@plt+0xbc67c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + add r1, r3, #20 │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #24] @ c9334 <__cxa_atexit@plt+0xbc6a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c3c08 <__cxa_atexit@plt+0xb6f7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ + rsceq r3, ip, #4, 28 @ 0x40 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c938c <__cxa_atexit@plt+0xbc700> │ │ │ │ + ldr r0, [pc, #36] @ c9394 <__cxa_atexit@plt+0xbc708> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - rsceq fp, ip, #100, 16 @ 0x640000 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - rsceq fp, ip, #68, 16 @ 0x440000 │ │ │ │ - rsceq fp, ip, #52, 16 @ 0x340000 │ │ │ │ - rsceq fp, ip, #56, 16 @ 0x380000 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r3, ip, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #100] @ c3c94 <__cxa_atexit@plt+0xb7008> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq c3c74 <__cxa_atexit@plt+0xb6fe8> │ │ │ │ - sub r3, r5, #4 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f3ac4 <__cxa_atexit@plt+0x3e6e38> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c3c80 <__cxa_atexit@plt+0xb6ff4> │ │ │ │ - ldr r2, [pc, #72] @ c3c9c <__cxa_atexit@plt+0xb7010> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #68] @ c3ca0 <__cxa_atexit@plt+0xb7014> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - ldr r0, [pc, #56] @ c3ca4 <__cxa_atexit@plt+0xb7018> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + bhi c944c <__cxa_atexit@plt+0xbc7c0> │ │ │ │ + ldr lr, [pc, #164] @ c9470 <__cxa_atexit@plt+0xbc7e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [pc, #152] @ c9474 <__cxa_atexit@plt+0xbc7e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r7} │ │ │ │ + tst r1, #3 │ │ │ │ + beq c942c <__cxa_atexit@plt+0xbc7a0> │ │ │ │ + ldr r0, [pc, #132] @ c9478 <__cxa_atexit@plt+0xbc7ec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r2, [r7, #-12]! │ │ │ │ + stmda r7, {r0, r1} │ │ │ │ + tst r2, #3 │ │ │ │ + beq c943c <__cxa_atexit@plt+0xbc7b0> │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c9454 <__cxa_atexit@plt+0xbc7c8> │ │ │ │ + ldr r9, [r1, #3] │ │ │ │ + ldr r8, [r1, #7] │ │ │ │ + ldr sl, [r1, #11] │ │ │ │ + str r2, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b b4b2c <__cxa_atexit@plt+0xa7ea0> │ │ │ │ + ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c3c98 <__cxa_atexit@plt+0xb700c> │ │ │ │ + ldr r7, [pc, #32] @ c947c <__cxa_atexit@plt+0xbc7f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ + sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq fp, ip, #208, 14 @ 0x3400000 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - rsceq fp, ip, #164, 14 @ 0x2900000 │ │ │ │ - rsceq fp, ip, #148, 14 @ 0x2500000 │ │ │ │ - rsceq fp, ip, #168, 14 @ 0x2a00000 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + movweq sl, #60236 @ 0xeb4c │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + rsceq r3, ip, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c3cf0 <__cxa_atexit@plt+0xb7064> │ │ │ │ - ldr r2, [pc, #52] @ c3d04 <__cxa_atexit@plt+0xb7078> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #48] @ c3d08 <__cxa_atexit@plt+0xb707c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - ldr r0, [pc, #36] @ c3d0c <__cxa_atexit@plt+0xb7080> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [pc, #100] @ c94f8 <__cxa_atexit@plt+0xbc86c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [r7, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r7] │ │ │ │ + tst r3, #3 │ │ │ │ + beq c94d0 <__cxa_atexit@plt+0xbc844> │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c94dc <__cxa_atexit@plt+0xbc850> │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + ldr r8, [r2, #7] │ │ │ │ + ldr sl, [r2, #11] │ │ │ │ + str r3, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b b4b2c <__cxa_atexit@plt+0xa7ea0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c3d10 <__cxa_atexit@plt+0xb7084> │ │ │ │ + ldr r7, [pc, #24] @ c94fc <__cxa_atexit@plt+0xbc870> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - rsceq fp, ip, #40, 14 @ 0xa00000 │ │ │ │ - rsceq fp, ip, #24, 14 @ 0x600000 │ │ │ │ - rsceq fp, ip, #96, 14 @ 0x1800000 │ │ │ │ - rsceq fp, ip, #64, 14 @ 0x1000000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b c3a84 <__cxa_atexit@plt+0xb6df8> │ │ │ │ - rsceq fp, ip, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + rsceq r3, ip, #4, 22 @ 0x1000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c9538 <__cxa_atexit@plt+0xbc8ac> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + ldr sl, [r8, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b b4b2c <__cxa_atexit@plt+0xa7ea0> │ │ │ │ + ldr r7, [pc, #16] @ c9550 <__cxa_atexit@plt+0xbc8c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, ip, #168, 20 @ 0xa8000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c95a0 <__cxa_atexit@plt+0xbc914> │ │ │ │ + ldr r2, [pc, #56] @ c95b4 <__cxa_atexit@plt+0xbc928> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r2, r4, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + b c9594 <__cxa_atexit@plt+0xbc908> │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3f3adc <__cxa_atexit@plt+0x3e6e50> │ │ │ │ + rsceq r3, ip, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c3d68 <__cxa_atexit@plt+0xb70dc> │ │ │ │ - ldr r2, [pc, #44] @ c3d78 <__cxa_atexit@plt+0xb70ec> │ │ │ │ + bhi c9604 <__cxa_atexit@plt+0xbc978> │ │ │ │ + ldr r2, [pc, #28] @ c960c <__cxa_atexit@plt+0xbc980> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #40] @ c3d7c <__cxa_atexit@plt+0xb70f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ldr r0, [pc, #32] @ c3d80 <__cxa_atexit@plt+0xb70f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c3d84 <__cxa_atexit@plt+0xb70f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq fp, ip, #156, 12 @ 0x9c00000 │ │ │ │ - rsceq fp, ip, #144, 12 @ 0x9000000 │ │ │ │ - rsceq fp, ip, #0, 14 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r3, ip, #68, 22 @ 0x11000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc c96c8 <__cxa_atexit@plt+0xbca3c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + cmp r1, #0 │ │ │ │ + beq c9668 <__cxa_atexit@plt+0xbc9dc> │ │ │ │ + cmp r1, #1 │ │ │ │ + bne c9690 <__cxa_atexit@plt+0xbca04> │ │ │ │ + ldr r2, [pc, #152] @ c96e8 <__cxa_atexit@plt+0xbca5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c96bc <__cxa_atexit@plt+0xbca30> │ │ │ │ + ldr r3, [pc, #136] @ c96ec <__cxa_atexit@plt+0xbca60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b c96ac <__cxa_atexit@plt+0xbca20> │ │ │ │ + ldr r3, [pc, #116] @ c96e4 <__cxa_atexit@plt+0xbca58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f3acc <__cxa_atexit@plt+0x3e6e40> │ │ │ │ + ldr r2, [pc, #68] @ c96dc <__cxa_atexit@plt+0xbca50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c96bc <__cxa_atexit@plt+0xbca30> │ │ │ │ + ldr r3, [pc, #52] @ c96e0 <__cxa_atexit@plt+0xbca54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + @ instruction: 0xfffffb7c │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + rsceq r3, ip, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ c9714 <__cxa_atexit@plt+0xbca88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r3, ip, #60, 20 @ 0x3c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c978c <__cxa_atexit@plt+0xbcb00> │ │ │ │ + ldr r9, [pc, #88] @ c9798 <__cxa_atexit@plt+0xbcb0c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #84] @ c979c <__cxa_atexit@plt+0xbcb10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ c97a0 <__cxa_atexit@plt+0xbcb14> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #76] @ c97a4 <__cxa_atexit@plt+0xbcb18> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + add r1, r3, #20 │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffc18 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - ldr r2, [pc, #68] @ c3de4 <__cxa_atexit@plt+0xb7158> │ │ │ │ - umull r1, r0, r3, r2 │ │ │ │ - ldr lr, [pc, #64] @ c3de8 <__cxa_atexit@plt+0xb715c> │ │ │ │ - eor r0, r0, r1 │ │ │ │ - rev r1, r3 │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r0, r0, r2 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - mul r3, r0, lr │ │ │ │ - ldr r2, [pc, #40] @ c3dec <__cxa_atexit@plt+0xb7160> │ │ │ │ - eor r3, r3, r3, lsr #13 │ │ │ │ - mul r3, r3, r2 │ │ │ │ - ldr r2, [pc, #32] @ c3df0 <__cxa_atexit@plt+0xb7164> │ │ │ │ + ldr r2, [pc, #24] @ c97d0 <__cxa_atexit@plt+0xbcb44> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - eor r8, r3, r3, lsr #16 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c3e10 <__cxa_atexit@plt+0xb7184> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r7, [pc, #12] @ c3e24 <__cxa_atexit@plt+0xb7198> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + rsceq r3, ip, #108, 18 @ 0x1b0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ c980c <__cxa_atexit@plt+0xbcb80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f3b4c <__cxa_atexit@plt+0x3e6ec0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq r3, ip, #68, 18 @ 0x110000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9884 <__cxa_atexit@plt+0xbcbf8> │ │ │ │ + ldr r9, [pc, #88] @ c9890 <__cxa_atexit@plt+0xbcc04> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #84] @ c9894 <__cxa_atexit@plt+0xbcc08> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ c9898 <__cxa_atexit@plt+0xbcc0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #76] @ c989c <__cxa_atexit@plt+0xbcc10> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + add r1, r3, #20 │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 3f356c <__cxa_atexit@plt+0x3e68e0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff4b4 │ │ │ │ + @ instruction: 0xfffff6b0 │ │ │ │ + @ instruction: 0xfffff70c │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #24] @ c98c8 <__cxa_atexit@plt+0xbcc3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f3b44 <__cxa_atexit@plt+0x3e6eb8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c9950 <__cxa_atexit@plt+0xbccc4> │ │ │ │ + ldr lr, [pc, #96] @ c9968 <__cxa_atexit@plt+0xbccdc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #92] @ c996c <__cxa_atexit@plt+0xbcce0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #88] @ c9970 <__cxa_atexit@plt+0xbcce4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #84] @ c9974 <__cxa_atexit@plt+0xbcce8> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + add r1, r7, #20 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r8, [r7, #32] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + sub r8, r6, #10 │ │ │ │ + sub r9, r6, #17 │ │ │ │ + sub sl, r6, #26 │ │ │ │ bx r0 │ │ │ │ - movweq r0, #61748 @ 0xf134 │ │ │ │ - rsceq fp, ip, #60, 12 @ 0x3c00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r7, [pc, #32] @ c9978 <__cxa_atexit@plt+0xbccec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + @ instruction: 0xfffff030 │ │ │ │ + @ instruction: 0xffffe2c0 │ │ │ │ + @ instruction: 0xffffdad0 │ │ │ │ + rsceq r4, ip, #164, 6 @ 0x90000002 │ │ │ │ + rsceq r4, ip, #116, 6 @ 0xd0000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c3eb4 <__cxa_atexit@plt+0xb7228> │ │ │ │ - ldr r7, [pc, #136] @ c3ed4 <__cxa_atexit@plt+0xb7248> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c3ea4 <__cxa_atexit@plt+0xb7218> │ │ │ │ - ldr r7, [pc, #120] @ c3ed8 <__cxa_atexit@plt+0xb724c> │ │ │ │ + mov r2, r6 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c9a18 <__cxa_atexit@plt+0xbcd8c> │ │ │ │ + ldr r7, [pc, #164] @ c9a48 <__cxa_atexit@plt+0xbcdbc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r8, #43] @ 0x2b │ │ │ │ - str r7, [r2] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c3ea4 <__cxa_atexit@plt+0xb7218> │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c3ec4 <__cxa_atexit@plt+0xb7238> │ │ │ │ - ldr r5, [pc, #96] @ c3ee4 <__cxa_atexit@plt+0xb7258> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #92] @ c3ee8 <__cxa_atexit@plt+0xb725c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + add r6, r2, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c9a2c <__cxa_atexit@plt+0xbcda0> │ │ │ │ + ldr lr, [pc, #144] @ c9a54 <__cxa_atexit@plt+0xbcdc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, #140] @ c9a58 <__cxa_atexit@plt+0xbcdcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #136] @ c9a5c <__cxa_atexit@plt+0xbcdd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #132] @ c9a60 <__cxa_atexit@plt+0xbcdd4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [pc, #128] @ c9a64 <__cxa_atexit@plt+0xbcdd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r2] │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [pc, #80] @ c3eec <__cxa_atexit@plt+0xb7260> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c3ee0 <__cxa_atexit@plt+0xb7254> │ │ │ │ + stmib r2, {r0, r8} │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ + add r0, r2, #20 │ │ │ │ + stm r0, {r3, r8, lr} │ │ │ │ + str r8, [r2, #32] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + sub r7, r6, #10 │ │ │ │ + sub r3, r6, #26 │ │ │ │ + sub r2, r6, #17 │ │ │ │ + stmib r5, {r2, r3, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r7, [pc, #48] @ c9a50 <__cxa_atexit@plt+0xbcdc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c3edc <__cxa_atexit@plt+0xb7250> │ │ │ │ + ldr r7, [pc, #24] @ c9a4c <__cxa_atexit@plt+0xbcdc0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + rsceq r4, ip, #200, 4 @ 0x8000000c │ │ │ │ + rsceq r4, ip, #240, 4 │ │ │ │ + @ instruction: 0xfffffc14 │ │ │ │ + @ instruction: 0xffffef74 │ │ │ │ + @ instruction: 0xffffe204 │ │ │ │ + @ instruction: 0xffffda14 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - rsceq fp, ip, #164, 10 @ 0x29000000 │ │ │ │ - rsceq fp, ip, #188, 10 @ 0x2f000000 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - rsceq fp, ip, #100, 10 @ 0x19000000 │ │ │ │ - rsceq fp, ip, #84, 10 @ 0x15000000 │ │ │ │ - rsceq fp, ip, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ c3f64 <__cxa_atexit@plt+0xb72d8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ c9a88 <__cxa_atexit@plt+0xbcdfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ c9ab0 <__cxa_atexit@plt+0xbce24> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #43] @ 0x2b │ │ │ │ str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c3f44 <__cxa_atexit@plt+0xb72b8> │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c3f50 <__cxa_atexit@plt+0xb72c4> │ │ │ │ - ldr r2, [pc, #68] @ c3f6c <__cxa_atexit@plt+0xb72e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #64] @ c3f70 <__cxa_atexit@plt+0xb72e4> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ c9ad8 <__cxa_atexit@plt+0xbce4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ c9b00 <__cxa_atexit@plt+0xbce74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9b5c <__cxa_atexit@plt+0xbced0> │ │ │ │ + ldr lr, [pc, #64] @ c9b68 <__cxa_atexit@plt+0xbcedc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #60] @ c9b6c <__cxa_atexit@plt+0xbcee0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq sl, #60052 @ 0xea94 │ │ │ │ + movweq sl, #58412 @ 0xe42c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c9ba8 <__cxa_atexit@plt+0xbcf1c> │ │ │ │ + ldr r3, [pc, #40] @ c9bc0 <__cxa_atexit@plt+0xbcf34> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c9bc4 <__cxa_atexit@plt+0xbcf38> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - ldr r0, [pc, #56] @ c3f74 <__cxa_atexit@plt+0xb72e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + movweq sl, #59908 @ 0xea04 │ │ │ │ + rsceq r4, ip, #104, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c9c00 <__cxa_atexit@plt+0xbcf74> │ │ │ │ + ldr r3, [pc, #40] @ c9c18 <__cxa_atexit@plt+0xbcf8c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c3f68 <__cxa_atexit@plt+0xb72dc> │ │ │ │ + ldr r7, [pc, #20] @ c9c1c <__cxa_atexit@plt+0xbcf90> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq fp, ip, #24, 10 @ 0x6000000 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - rsceq fp, ip, #192, 8 @ 0xc0000000 │ │ │ │ - rsceq fp, ip, #180, 8 @ 0xb4000000 │ │ │ │ - rsceq fp, ip, #240, 8 @ 0xf0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c3fb8 <__cxa_atexit@plt+0xb732c> │ │ │ │ - ldr r2, [pc, #48] @ c3fcc <__cxa_atexit@plt+0xb7340> │ │ │ │ + movweq sl, #59816 @ 0xe9a8 │ │ │ │ + rsceq r4, ip, #20, 2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #32] @ c9c54 <__cxa_atexit@plt+0xbcfc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #28] @ c9c58 <__cxa_atexit@plt+0xbcfcc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #44] @ c3fd0 <__cxa_atexit@plt+0xb7344> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - ldr r0, [pc, #36] @ c3fd4 <__cxa_atexit@plt+0xb7348> │ │ │ │ + ldr r1, [pc, #24] @ c9c5c <__cxa_atexit@plt+0xbcfd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + add r9, r2, #1 │ │ │ │ + add sl, r1, #1 │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ + rsceq r4, ip, #24 │ │ │ │ + rsceq r3, ip, #168, 30 @ 0x2a0 │ │ │ │ + rsceq r4, ip, #220 @ 0xdc │ │ │ │ + rsceq r4, ip, #204 @ 0xcc │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #16 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi c9ccc <__cxa_atexit@plt+0xbd040> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9cd8 <__cxa_atexit@plt+0xbd04c> │ │ │ │ + ldr lr, [pc, #80] @ c9ce8 <__cxa_atexit@plt+0xbd05c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ c9cec <__cxa_atexit@plt+0xbd060> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #60] @ c9cf0 <__cxa_atexit@plt+0xbd064> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c3fd8 <__cxa_atexit@plt+0xb734c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - rsceq fp, ip, #76, 8 @ 0x4c000000 │ │ │ │ - rsceq fp, ip, #64, 8 @ 0x40000000 │ │ │ │ - rsceq fp, ip, #176, 8 @ 0xb0000000 │ │ │ │ - rsceq fp, ip, #144, 8 @ 0x90000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + movweq sl, #58096 @ 0xe2f0 │ │ │ │ + movweq sl, #57976 @ 0xe278 │ │ │ │ + rsceq r4, ip, #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b c3e38 <__cxa_atexit@plt+0xb71ac> │ │ │ │ - rsceq fp, ip, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c9d14 <__cxa_atexit@plt+0xbd088> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c4048 <__cxa_atexit@plt+0xb73bc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c4040 <__cxa_atexit@plt+0xb73b4> │ │ │ │ - ldr r3, [pc, #44] @ c4050 <__cxa_atexit@plt+0xb73c4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9d68 <__cxa_atexit@plt+0xbd0dc> │ │ │ │ + ldr lr, [pc, #60] @ c9d80 <__cxa_atexit@plt+0xbd0f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ c9d84 <__cxa_atexit@plt+0xbd0f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ c4054 <__cxa_atexit@plt+0xb73c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3ffbcc <__cxa_atexit@plt+0x3f2f40> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + movweq sl, #57872 @ 0xe210 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9dd0 <__cxa_atexit@plt+0xbd144> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ c9de8 <__cxa_atexit@plt+0xbd15c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ c9dec <__cxa_atexit@plt+0xbd160> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + movweq sl, #57752 @ 0xe198 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9e2c <__cxa_atexit@plt+0xbd1a0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #28] @ c9e3c <__cxa_atexit@plt+0xbd1b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r8} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + movweq sl, #57612 @ 0xe10c │ │ │ │ + rsceq r3, ip, #248, 28 @ 0xf80 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c9edc <__cxa_atexit@plt+0xbd250> │ │ │ │ + ldr lr, [pc, #128] @ c9ee8 <__cxa_atexit@plt+0xbd25c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r8, [r3, #7] │ │ │ │ + ldr r2, [r3, #11] │ │ │ │ + ldr r7, [r3, #15] │ │ │ │ + ldr r0, [r3, #19] │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c9ec4 <__cxa_atexit@plt+0xbd238> │ │ │ │ + ldr r3, [pc, #72] @ c9eec <__cxa_atexit@plt+0xbd260> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq c9ed0 <__cxa_atexit@plt+0xbd244> │ │ │ │ + mov r7, r3 │ │ │ │ + b c9f3c <__cxa_atexit@plt+0xbd2b0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, ip, #216, 8 @ 0xd8000000 │ │ │ │ - movweq pc, #61192 @ 0xef08 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c40c4 <__cxa_atexit@plt+0xb7438> │ │ │ │ - ldr r2, [pc, #88] @ c40cc <__cxa_atexit@plt+0xb7440> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ c40d0 <__cxa_atexit@plt+0xb7444> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c40b8 <__cxa_atexit@plt+0xb742c> │ │ │ │ - ldr r2, [pc, #56] @ c40d4 <__cxa_atexit@plt+0xb7448> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + rsceq r3, ip, #76, 28 @ 0x4c0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #36] @ c9f2c <__cxa_atexit@plt+0xbd2a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c40b8 <__cxa_atexit@plt+0xb742c> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - bx r0 │ │ │ │ + beq c9f24 <__cxa_atexit@plt+0xbd298> │ │ │ │ + b c9f3c <__cxa_atexit@plt+0xbd2b0> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r3, ip, #12, 28 @ 0xc0 │ │ │ │ + andeq r0, r0, r5, lsr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9ff4 <__cxa_atexit@plt+0xbd368> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r8, r2, r1 │ │ │ │ + cmp r8, r0 │ │ │ │ + ble c9f98 <__cxa_atexit@plt+0xbd30c> │ │ │ │ + ldr r6, [pc, #160] @ ca010 <__cxa_atexit@plt+0xbd384> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [pc, #156] @ ca014 <__cxa_atexit@plt+0xbd388> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #152] @ ca018 <__cxa_atexit@plt+0xbd38c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r5, r5, #24 │ │ │ │ + add r8, r6, #2 │ │ │ │ + add r9, r2, #1 │ │ │ │ + add sl, r1, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ + ldr r2, [pc, #108] @ ca00c <__cxa_atexit@plt+0xbd380> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub r9, r6, #7 │ │ │ │ + add r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ca000 <__cxa_atexit@plt+0xbd374> │ │ │ │ + ldr r2, [pc, #76] @ ca01c <__cxa_atexit@plt+0xbd390> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + rsceq r3, ip, #220, 24 @ 0xdc00 │ │ │ │ + rsceq r3, ip, #108, 24 @ 0x6c00 │ │ │ │ + rsceq r3, ip, #160, 26 @ 0x2800 │ │ │ │ + andeq r0, r0, ip, lsl #9 │ │ │ │ + rsceq r3, ip, #12, 26 @ 0x300 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ca05c <__cxa_atexit@plt+0xbd3d0> │ │ │ │ + ldr r3, [pc, #32] @ ca064 <__cxa_atexit@plt+0xbd3d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #20] @ ca068 <__cxa_atexit@plt+0xbd3dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - movweq pc, #61112 @ 0xeeb8 @ │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + movweq r9, #61244 @ 0xef3c │ │ │ │ + rsceq r3, ip, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ c4104 <__cxa_atexit@plt+0xb7478> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ ca08c <__cxa_atexit@plt+0xbd400> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - ldreq r0, [r7] │ │ │ │ - ldrne r0, [r5, #4]! │ │ │ │ - ldrne r7, [r7, #11] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3804 <__cxa_atexit@plt+0x3e6b78> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ca0e0 <__cxa_atexit@plt+0xbd454> │ │ │ │ + ldr lr, [pc, #60] @ ca0f8 <__cxa_atexit@plt+0xbd46c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #20] @ ca0fc <__cxa_atexit@plt+0xbd470> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + movweq r9, #61080 @ 0xee98 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ca148 <__cxa_atexit@plt+0xbd4bc> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ ca160 <__cxa_atexit@plt+0xbd4d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ ca164 <__cxa_atexit@plt+0xbd4d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + movweq r9, #60960 @ 0xee20 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + rsceq r3, ip, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c4180 <__cxa_atexit@plt+0xb74f4> │ │ │ │ - ldr r3, [pc, #84] @ c4198 <__cxa_atexit@plt+0xb750c> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ca1c4 <__cxa_atexit@plt+0xbd538> │ │ │ │ + ldr r3, [pc, #64] @ ca1cc <__cxa_atexit@plt+0xbd540> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ c419c <__cxa_atexit@plt+0xb7510> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r0, r2, r7} │ │ │ │ + str r1, [r5, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ca1b8 <__cxa_atexit@plt+0xbd52c> │ │ │ │ + mov r7, r8 │ │ │ │ + b ca1dc <__cxa_atexit@plt+0xbd550> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r3, ip, #108, 22 @ 0x1b000 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #20 │ │ │ │ + cmp r3, r8 │ │ │ │ + bcc ca2b8 <__cxa_atexit@plt+0xbd62c> │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + cmp sl, #1 │ │ │ │ + blt ca250 <__cxa_atexit@plt+0xbd5c4> │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r0, r9 │ │ │ │ + mov r1, #10 │ │ │ │ + mov r2, sl │ │ │ │ + bl bd68 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq ca294 <__cxa_atexit@plt+0xbd608> │ │ │ │ + sub r3, r8, #15 │ │ │ │ + sub r2, r0, r9 │ │ │ │ + sub r1, sl, r2 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str fp, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + ldr r3, [pc, #136] @ ca2c8 <__cxa_atexit@plt+0xbd63c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + str fp, [r6, #-8] │ │ │ │ + str r9, [r6, #-4] │ │ │ │ + b ca2ac <__cxa_atexit@plt+0xbd620> │ │ │ │ + ldr lr, [pc, #120] @ ca2d0 <__cxa_atexit@plt+0xbd644> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, #116] @ ca2d4 <__cxa_atexit@plt+0xbd648> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #108] @ ca2d8 <__cxa_atexit@plt+0xbd64c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - ldr r2, [pc, #72] @ c41a0 <__cxa_atexit@plt+0xb7514> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub r7, r8, #15 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + str r3, [r6, #20] │ │ │ │ + sub r7, r8, #7 │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r2, [pc, #44] @ ca2cc <__cxa_atexit@plt+0xbd640> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - mov r1, r7 │ │ │ │ - str r3, [r1, #12]! │ │ │ │ - str r8, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - str r7, [r7, #32] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmda r5, {r2, r3, r7} │ │ │ │ + sub r5, r5, #16 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b ca2e8 <__cxa_atexit@plt+0xbd65c> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r9, #60692 @ 0xed14 │ │ │ │ + movweq r9, #60588 @ 0xecac │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + movweq sl, #57484 @ 0xe08c │ │ │ │ + movweq r9, #61064 @ 0xee88 │ │ │ │ + rsceq r3, ip, #96, 20 @ 0x60000 │ │ │ │ + andeq r0, r0, r8, lsr #17 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ca3d0 <__cxa_atexit@plt+0xbd744> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r1, [r5, #32] │ │ │ │ + cmp r2, #1 │ │ │ │ + blt ca370 <__cxa_atexit@plt+0xbd6e4> │ │ │ │ + ldr lr, [pc, #224] @ ca3f8 <__cxa_atexit@plt+0xbd76c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #220] @ ca3fc <__cxa_atexit@plt+0xbd770> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #216] @ ca400 <__cxa_atexit@plt+0xbd774> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #36]! @ 0x24 │ │ │ │ + sub r0, r6, #35 @ 0x23 │ │ │ │ + sub r7, r6, #19 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r7, r3, #12 │ │ │ │ + stm r7, {r0, r2, lr} │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + add r9, r3, #36 @ 0x24 │ │ │ │ + ldr r8, [pc, #108] @ ca3e8 <__cxa_atexit@plt+0xbd75c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #104] @ ca3ec <__cxa_atexit@plt+0xbd760> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + ldr ip, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + sub lr, r6, #35 @ 0x23 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r1, r7, sl} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r0, [pc, #52] @ ca3f0 <__cxa_atexit@plt+0xbd764> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + mov r6, r9 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #28] @ ca3f4 <__cxa_atexit@plt+0xbd768> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + movweq r9, #61288 @ 0xef68 │ │ │ │ + movweq r9, #60728 @ 0xed38 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xfffff954 │ │ │ │ + movweq r9, #60468 @ 0xec34 │ │ │ │ + movweq r9, #60876 @ 0xedcc │ │ │ │ + rsceq r3, ip, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r3, sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ca448 <__cxa_atexit@plt+0xbd7bc> │ │ │ │ + ldr r2, [pc, #40] @ ca450 <__cxa_atexit@plt+0xbd7c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c41a4 <__cxa_atexit@plt+0xb7518> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r3, ip, #232, 16 @ 0xe80000 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ca4d0 <__cxa_atexit@plt+0xbd844> │ │ │ │ + ldr lr, [pc, #124] @ ca4f8 <__cxa_atexit@plt+0xbd86c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #120] @ ca4fc <__cxa_atexit@plt+0xbd870> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r2, #16]! │ │ │ │ + str r8, [r2] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r7, sl} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub sl, r6, #15 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ca4dc <__cxa_atexit@plt+0xbd850> │ │ │ │ + ldr r3, [pc, #72] @ ca508 <__cxa_atexit@plt+0xbd87c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #68] @ ca50c <__cxa_atexit@plt+0xbd880> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3, r9, sl} │ │ │ │ + b 3f3ae4 <__cxa_atexit@plt+0x3e6e58> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #28] @ ca500 <__cxa_atexit@plt+0xbd874> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r8, [pc, #24] @ ca504 <__cxa_atexit@plt+0xbd878> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - movweq r0, #62324 @ 0xf374 │ │ │ │ - movweq pc, #61356 @ 0xefac @ │ │ │ │ - rsceq fp, ip, #168, 6 @ 0xa0000002 │ │ │ │ - rsceq fp, ip, #188, 6 @ 0xf0000002 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + rsceq r3, ip, #60, 2 │ │ │ │ + rsceq r2, ip, #224, 26 @ 0x3800 │ │ │ │ + rsceq r2, ip, #12, 28 @ 0xc0 │ │ │ │ + @ instruction: 0xffff27ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c4200 <__cxa_atexit@plt+0xb7574> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c41f8 <__cxa_atexit@plt+0xb756c> │ │ │ │ - ldr r3, [pc, #44] @ c4208 <__cxa_atexit@plt+0xb757c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3f3644 <__cxa_atexit@plt+0x3e69b8> │ │ │ │ + rsceq r3, ip, #24, 16 @ 0x180000 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ca594 <__cxa_atexit@plt+0xbd908> │ │ │ │ + ldr r3, [pc, #120] @ ca5c4 <__cxa_atexit@plt+0xbd938> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ c420c <__cxa_atexit@plt+0xb7580> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3ffbcc <__cxa_atexit@plt+0x3f2f40> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq fp, ip, #124, 6 @ 0xf0000001 │ │ │ │ - movweq pc, #60752 @ 0xed50 @ │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - sub r7, r5, #88 @ 0x58 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c4264 <__cxa_atexit@plt+0xb75d8> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr r0, [r0, #11] │ │ │ │ - ldr r8, [pc, #64] @ c4280 <__cxa_atexit@plt+0xb75f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, r5, #24 │ │ │ │ - stm r9, {r1, r2, lr} │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r0, r3} │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #40] @ c4284 <__cxa_atexit@plt+0xb75f8> │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ca5ac <__cxa_atexit@plt+0xbd920> │ │ │ │ + ldr r2, [pc, #104] @ ca5d0 <__cxa_atexit@plt+0xbd944> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r7, [r6, #-4] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + ldr r7, [pc, #76] @ ca5d4 <__cxa_atexit@plt+0xbd948> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r7, [pc, #28] @ c4288 <__cxa_atexit@plt+0xb75fc> │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r7, [pc, #48] @ ca5cc <__cxa_atexit@plt+0xbd940> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r7 │ │ │ │ - movweq pc, #60656 @ 0xecf0 @ │ │ │ │ - rsceq fp, ip, #76, 8 @ 0x4c000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c42ec <__cxa_atexit@plt+0xb7660> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #68] @ c42f8 <__cxa_atexit@plt+0xb766c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq c42d4 <__cxa_atexit@plt+0xb7648> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne c42dc <__cxa_atexit@plt+0xb7650> │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r7, [pc, #24] @ c42fc <__cxa_atexit@plt+0xb7670> │ │ │ │ + ldr r3, [pc, #20] @ ca5c8 <__cxa_atexit@plt+0xbd93c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + movweq r9, #60216 @ 0xeb38 │ │ │ │ + rsceq r3, ip, #192, 14 @ 0x3000000 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + movweq r9, #60260 @ 0xeb64 │ │ │ │ + rsceq r3, ip, #120, 14 @ 0x1e00000 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ca64c <__cxa_atexit@plt+0xbd9c0> │ │ │ │ + ldr r3, [pc, #120] @ ca67c <__cxa_atexit@plt+0xbd9f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ca664 <__cxa_atexit@plt+0xbd9d8> │ │ │ │ + ldr r2, [pc, #104] @ ca688 <__cxa_atexit@plt+0xbd9fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r7, [r6, #-4] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + ldr r7, [pc, #76] @ ca68c <__cxa_atexit@plt+0xbda00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r7, [pc, #48] @ ca684 <__cxa_atexit@plt+0xbd9f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq pc, #60548 @ 0xec84 @ │ │ │ │ - movweq pc, #60520 @ 0xec68 @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c439c <__cxa_atexit@plt+0xb7710> │ │ │ │ - ldr r2, [pc, #132] @ c43a4 <__cxa_atexit@plt+0xb7718> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4390 <__cxa_atexit@plt+0xb7704> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #92] @ c43a8 <__cxa_atexit@plt+0xb771c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne c4350 <__cxa_atexit@plt+0xb76c4> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #64] @ c43ac <__cxa_atexit@plt+0xb7720> │ │ │ │ + ldr r3, [pc, #20] @ ca680 <__cxa_atexit@plt+0xbd9f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c437c <__cxa_atexit@plt+0xb76f0> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #44] @ c43b0 <__cxa_atexit@plt+0xb7724> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + movweq r9, #60032 @ 0xea80 │ │ │ │ + rsceq r3, ip, #8, 14 @ 0x200000 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + movweq r9, #60076 @ 0xeaac │ │ │ │ + sbceq r7, lr, #30670848 @ 0x1d40000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sbceq r7, lr, #46661632 @ 0x2c80000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + sbceq r7, lr, #62128128 @ 0x3b40000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ca740 <__cxa_atexit@plt+0xbdab4> │ │ │ │ + ldr r3, [pc, #112] @ ca768 <__cxa_atexit@plt+0xbdadc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ca730 <__cxa_atexit@plt+0xbdaa4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ca750 <__cxa_atexit@plt+0xbdac4> │ │ │ │ + ldr r7, [pc, #84] @ ca770 <__cxa_atexit@plt+0xbdae4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ ca76c <__cxa_atexit@plt+0xbdae0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - movweq r0, #61708 @ 0xf10c │ │ │ │ - movweq pc, #60576 @ 0xeca0 @ │ │ │ │ - movweq pc, #60436 @ 0xec14 @ │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq r3, ip, #40, 12 @ 0x2800000 │ │ │ │ + movweq r9, #60848 @ 0xedb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #68] @ c441c <__cxa_atexit@plt+0xb7790> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r3, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ca7a8 <__cxa_atexit@plt+0xbdb1c> │ │ │ │ + ldr r2, [pc, #28] @ ca7b4 <__cxa_atexit@plt+0xbdb28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r9, #60724 @ 0xed34 │ │ │ │ + rsceq r3, ip, #180, 10 @ 0x2d000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi ca8cc <__cxa_atexit@plt+0xbdc40> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - bne c43dc <__cxa_atexit@plt+0xb7750> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #40] @ c4420 <__cxa_atexit@plt+0xb7794> │ │ │ │ + beq ca8b8 <__cxa_atexit@plt+0xbdc2c> │ │ │ │ + ldr r7, [pc, #260] @ ca8f0 <__cxa_atexit@plt+0xbdc64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #256] @ ca8f4 <__cxa_atexit@plt+0xbdc68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c4408 <__cxa_atexit@plt+0xb777c> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #20] @ c4424 <__cxa_atexit@plt+0xb7798> │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #240] @ ca8f8 <__cxa_atexit@plt+0xbdc6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + tst r7, #3 │ │ │ │ + beq ca8c0 <__cxa_atexit@plt+0xbdc34> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #48 @ 0x30 │ │ │ │ + cmp r2, sl │ │ │ │ + bcc ca8d4 <__cxa_atexit@plt+0xbdc48> │ │ │ │ + ldr r2, [pc, #216] @ ca900 <__cxa_atexit@plt+0xbdc74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, #208] @ ca904 <__cxa_atexit@plt+0xbdc78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + ldr r2, [pc, #184] @ ca908 <__cxa_atexit@plt+0xbdc7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r2, #3 │ │ │ │ + ldr r0, [pc, #176] @ ca90c <__cxa_atexit@plt+0xbdc80> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + ldr r2, [pc, #168] @ ca910 <__cxa_atexit@plt+0xbdc84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #2 │ │ │ │ + ldr r0, [pc, #160] @ ca914 <__cxa_atexit@plt+0xbdc88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r2, [pc, #152] @ ca918 <__cxa_atexit@plt+0xbdc8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r3, [pc, #144] @ ca91c <__cxa_atexit@plt+0xbdc90> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + add r0, r6, #24 │ │ │ │ + stm r0, {r1, r8, lr} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, sl, #43 @ 0x2b │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ ca8fc <__cxa_atexit@plt+0xbdc70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, sl │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + movweq r9, #59184 @ 0xe730 │ │ │ │ + movweq r9, #60744 @ 0xed48 │ │ │ │ + movweq r9, #60524 @ 0xec6c │ │ │ │ + movweq r9, #60824 @ 0xed98 │ │ │ │ + movweq r9, #59180 @ 0xe72c │ │ │ │ + movweq r9, #60788 @ 0xed74 │ │ │ │ + movweq r9, #59136 @ 0xe700 │ │ │ │ + movweq r9, #60768 @ 0xed60 │ │ │ │ + movweq r9, #60760 @ 0xed58 │ │ │ │ + movweq r9, #60752 @ 0xed50 │ │ │ │ + movweq r9, #60744 @ 0xed48 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ca9c4 <__cxa_atexit@plt+0xbdd38> │ │ │ │ + ldr r2, [pc, #140] @ ca9d0 <__cxa_atexit@plt+0xbdd44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, #132] @ ca9d4 <__cxa_atexit@plt+0xbdd48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + ldr r2, [pc, #108] @ ca9d8 <__cxa_atexit@plt+0xbdd4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r2, #3 │ │ │ │ + ldr r0, [pc, #100] @ ca9dc <__cxa_atexit@plt+0xbdd50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + ldr r2, [pc, #92] @ ca9e0 <__cxa_atexit@plt+0xbdd54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #2 │ │ │ │ + ldr r0, [pc, #84] @ ca9e4 <__cxa_atexit@plt+0xbdd58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #2 │ │ │ │ + ldr r2, [pc, #76] @ ca9e8 <__cxa_atexit@plt+0xbdd5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r0, [pc, #68] @ ca9ec <__cxa_atexit@plt+0xbdd60> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2, r7, sl} │ │ │ │ + str r9, [r3, #20] │ │ │ │ + add r0, r3, #24 │ │ │ │ + stm r0, {r1, r8, lr} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #43 @ 0x2b │ │ │ │ + bx r0 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r9, #60540 @ 0xec7c │ │ │ │ + movweq r9, #58896 @ 0xe610 │ │ │ │ + movweq r9, #60504 @ 0xec58 │ │ │ │ + movweq r9, #58852 @ 0xe5e4 │ │ │ │ + movweq r9, #60484 @ 0xec44 │ │ │ │ + movweq r9, #60476 @ 0xec3c │ │ │ │ + movweq r9, #60468 @ 0xec34 │ │ │ │ + movweq r9, #60460 @ 0xec2c │ │ │ │ + rsceq r3, ip, #152, 6 @ 0x60000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi caa74 <__cxa_atexit@plt+0xbdde8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq caa60 <__cxa_atexit@plt+0xbddd4> │ │ │ │ + ldr r7, [pc, #88] @ caa7c <__cxa_atexit@plt+0xbddf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #84] @ caa80 <__cxa_atexit@plt+0xbddf4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #68] @ caa84 <__cxa_atexit@plt+0xbddf8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq caa68 <__cxa_atexit@plt+0xbdddc> │ │ │ │ + ldr r7, [pc, #56] @ caa88 <__cxa_atexit@plt+0xbddfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #48] @ caa8c <__cxa_atexit@plt+0xbde00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + movweq r9, #58616 @ 0xe4f8 │ │ │ │ + movweq r9, #60176 @ 0xeb10 │ │ │ │ + rsceq r3, ip, #48, 6 @ 0xc0000000 │ │ │ │ + rsceq r3, ip, #36, 6 @ 0x90000000 │ │ │ │ + rsceq r3, ip, #232, 4 @ 0x8000000e │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #16] @ caab4 <__cxa_atexit@plt+0xbde28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ caab8 <__cxa_atexit@plt+0xbde2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - movweq r0, #61568 @ 0xf080 │ │ │ │ - movweq pc, #60436 @ 0xec14 @ │ │ │ │ - movweq pc, #60296 @ 0xeb88 @ │ │ │ │ + rsceq r3, ip, #220, 4 @ 0xc000000d │ │ │ │ + rsceq r3, ip, #208, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c4478 <__cxa_atexit@plt+0xb77ec> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi caaf4 <__cxa_atexit@plt+0xbde68> │ │ │ │ + ldr r8, [pc, #36] @ caafc <__cxa_atexit@plt+0xbde70> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ cab00 <__cxa_atexit@plt+0xbde74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbceq r7, lr, #18874368 @ 0x1200000 │ │ │ │ + movweq r9, #58436 @ 0xe444 │ │ │ │ + rsceq r3, ip, #200, 4 @ 0x8000000c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cab7c <__cxa_atexit@plt+0xbdef0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c4484 <__cxa_atexit@plt+0xb77f8> │ │ │ │ - ldr r1, [pc, #60] @ c4494 <__cxa_atexit@plt+0xb7808> │ │ │ │ + bcc cab88 <__cxa_atexit@plt+0xbdefc> │ │ │ │ + ldr r1, [pc, #96] @ cab98 <__cxa_atexit@plt+0xbdf0c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #56] @ c4498 <__cxa_atexit@plt+0xb780c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #84] @ cab9c <__cxa_atexit@plt+0xbdf10> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + str r7, [r2, #8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq cab6c <__cxa_atexit@plt+0xbdee0> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #0 │ │ │ │ + b 27152c <__cxa_atexit@plt+0x2648a0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - movweq pc, #60120 @ 0xead8 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + rsceq r3, ip, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 27152c <__cxa_atexit@plt+0x2648a0> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c44e0 <__cxa_atexit@plt+0xb7854> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [pc, #40] @ c44e8 <__cxa_atexit@plt+0xb785c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi cabf8 <__cxa_atexit@plt+0xbdf6c> │ │ │ │ + ldr r8, [pc, #36] @ cac00 <__cxa_atexit@plt+0xbdf74> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ cac04 <__cxa_atexit@plt+0xbdf78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r0, [r3] │ │ │ │ - strex r0, r7, [r3] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne c4508 <__cxa_atexit@plt+0xb787c> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #36] @ c4548 <__cxa_atexit@plt+0xb78bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c4534 <__cxa_atexit@plt+0xb78a8> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #16] @ c454c <__cxa_atexit@plt+0xb78c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq pc, #60136 @ 0xeae8 @ │ │ │ │ - movweq pc, #59996 @ 0xea5c @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c45a0 <__cxa_atexit@plt+0xb7914> │ │ │ │ + sbceq r7, lr, #58720256 @ 0x3800000 │ │ │ │ + movweq r9, #58176 @ 0xe340 │ │ │ │ + rsceq r3, ip, #196, 2 @ 0x31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cac80 <__cxa_atexit@plt+0xbdff4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c45ac <__cxa_atexit@plt+0xb7920> │ │ │ │ - ldr r1, [pc, #60] @ c45bc <__cxa_atexit@plt+0xb7930> │ │ │ │ + bcc cac8c <__cxa_atexit@plt+0xbe000> │ │ │ │ + ldr r1, [pc, #96] @ cac9c <__cxa_atexit@plt+0xbe010> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #56] @ c45c0 <__cxa_atexit@plt+0xb7934> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #84] @ caca0 <__cxa_atexit@plt+0xbe014> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + str r7, [r2, #8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq cac70 <__cxa_atexit@plt+0xbdfe4> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #0 │ │ │ │ + b 27152c <__cxa_atexit@plt+0x2648a0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - movweq pc, #59824 @ 0xe9b0 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + rsceq r3, ip, #40, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r8, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne c45e4 <__cxa_atexit@plt+0xb7958> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #36] @ c4624 <__cxa_atexit@plt+0xb7998> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c4610 <__cxa_atexit@plt+0xb7984> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3ff7dc <__cxa_atexit@plt+0x3f2b50> │ │ │ │ - ldr r7, [pc, #16] @ c4628 <__cxa_atexit@plt+0xb799c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 27152c <__cxa_atexit@plt+0x2648a0> │ │ │ │ + rsceq r3, ip, #8, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cad70 <__cxa_atexit@plt+0xbe0e4> │ │ │ │ + ldr r6, [pc, #164] @ cad8c <__cxa_atexit@plt+0xbe100> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq cad38 <__cxa_atexit@plt+0xbe0ac> │ │ │ │ + ldmdb r5, {r1, lr} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne cad48 <__cxa_atexit@plt+0xbe0bc> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cad7c <__cxa_atexit@plt+0xbe0f0> │ │ │ │ + ldr r0, [pc, #108] @ cad98 <__cxa_atexit@plt+0xbe10c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #104] @ cad9c <__cxa_atexit@plt+0xbe110> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b cad60 <__cxa_atexit@plt+0xbe0d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - movweq pc, #59916 @ 0xea0c @ │ │ │ │ - movweq pc, #59776 @ 0xe980 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c467c <__cxa_atexit@plt+0xb79f0> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cad7c <__cxa_atexit@plt+0xbe0f0> │ │ │ │ + ldr r0, [pc, #56] @ cad90 <__cxa_atexit@plt+0xbe104> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #52] @ cad94 <__cxa_atexit@plt+0xbe108> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str lr, [r9, #12] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + sbceq r7, lr, #140, 6 @ 0x30000002 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + sbceq r7, lr, #1476395010 @ 0x58000002 │ │ │ │ + rsceq r3, ip, #44 @ 0x2c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldmib r5, {r2, r3} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne cade4 <__cxa_atexit@plt+0xbe158> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c4688 <__cxa_atexit@plt+0xb79fc> │ │ │ │ - ldr r1, [pc, #60] @ c4698 <__cxa_atexit@plt+0xb7a0c> │ │ │ │ + bcc cae10 <__cxa_atexit@plt+0xbe184> │ │ │ │ + ldr r1, [pc, #76] @ cae24 <__cxa_atexit@plt+0xbe198> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #56] @ c469c <__cxa_atexit@plt+0xb7a10> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [pc, #72] @ cae28 <__cxa_atexit@plt+0xbe19c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b cadfc <__cxa_atexit@plt+0xbe170> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cae10 <__cxa_atexit@plt+0xbe184> │ │ │ │ + ldr r1, [pc, #40] @ cae1c <__cxa_atexit@plt+0xbe190> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #36] @ cae20 <__cxa_atexit@plt+0xbe194> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + sbceq r7, lr, #240, 4 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + sbceq r7, lr, #-1610612722 @ 0xa000000e │ │ │ │ + rsceq r2, ip, #160, 30 @ 0x280 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cae7c <__cxa_atexit@plt+0xbe1f0> │ │ │ │ + ldr r3, [pc, #56] @ cae8c <__cxa_atexit@plt+0xbe200> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #40] @ cae90 <__cxa_atexit@plt+0xbe204> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + sbceq r7, lr, #1342177290 @ 0x5000000a │ │ │ │ + rsceq r2, ip, #56, 30 @ 0xe0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi caf24 <__cxa_atexit@plt+0xbe298> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc caf30 <__cxa_atexit@plt+0xbe2a4> │ │ │ │ + ldr lr, [pc, #120] @ caf40 <__cxa_atexit@plt+0xbe2b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r1, r3, r7} │ │ │ │ + ldr r0, [pc, #104] @ caf44 <__cxa_atexit@plt+0xbe2b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq caf18 <__cxa_atexit@plt+0xbe28c> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + ldrne r8, [pc, #64] @ caf4c <__cxa_atexit@plt+0xbe2c0> │ │ │ │ + ldrne r8, [pc, r8] │ │ │ │ + ldreq r8, [pc, #52] @ caf48 <__cxa_atexit@plt+0xbe2bc> │ │ │ │ + ldreq r8, [pc, r8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - movweq pc, #59604 @ 0xe8d4 @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + movweq r9, #58008 @ 0xe298 │ │ │ │ + movweq r9, #58012 @ 0xe29c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r5, r7, #3 │ │ │ │ + ldr r2, [pc, #24] @ caf84 <__cxa_atexit@plt+0xbe2f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r5, #2 │ │ │ │ + ldr r8, [pc, #16] @ caf88 <__cxa_atexit@plt+0xbe2fc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + moveq r8, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + movweq r9, #57920 @ 0xe240 │ │ │ │ + movweq r9, #57904 @ 0xe230 │ │ │ │ + rsceq r2, ip, #64, 28 @ 0x400 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cafe4 <__cxa_atexit@plt+0xbe358> │ │ │ │ + ldr lr, [pc, #64] @ caff4 <__cxa_atexit@plt+0xbe368> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r3, [r7, #20] │ │ │ │ + ldr r8, [pc, #44] @ caff8 <__cxa_atexit@plt+0xbe36c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c4714 <__cxa_atexit@plt+0xb7a88> │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + sbceq r7, lr, #-1073741802 @ 0xc0000016 │ │ │ │ + rsceq r2, ip, #208, 26 @ 0x3400 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi cb090 <__cxa_atexit@plt+0xbe404> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r2, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c4720 <__cxa_atexit@plt+0xb7a94> │ │ │ │ - ldr r1, [pc, #60] @ c4730 <__cxa_atexit@plt+0xb7aa4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #56] @ c4734 <__cxa_atexit@plt+0xb7aa8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - mov r6, r3 │ │ │ │ + bcc cb09c <__cxa_atexit@plt+0xbe410> │ │ │ │ + ldr lr, [pc, #124] @ cb0ac <__cxa_atexit@plt+0xbe420> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r7, #12 │ │ │ │ + ldm r9, {r1, r3, r9} │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r0, [pc, #104] @ cb0b0 <__cxa_atexit@plt+0xbe424> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str sl, [r2, #8] │ │ │ │ + add lr, r2, #12 │ │ │ │ + stm lr, {r1, r3, r9} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq cb084 <__cxa_atexit@plt+0xbe3f8> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + ldrne r8, [pc, #64] @ cb0b8 <__cxa_atexit@plt+0xbe42c> │ │ │ │ + ldrne r8, [pc, r8] │ │ │ │ + ldreq r8, [pc, #52] @ cb0b4 <__cxa_atexit@plt+0xbe428> │ │ │ │ + ldreq r8, [pc, r8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - movweq pc, #59452 @ 0xe83c @ │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + movweq r9, #57644 @ 0xe12c │ │ │ │ + movweq r9, #57648 @ 0xe130 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r5, r7, #3 │ │ │ │ + ldr r2, [pc, #24] @ cb0f0 <__cxa_atexit@plt+0xbe464> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r5, #2 │ │ │ │ + ldr r8, [pc, #16] @ cb0f4 <__cxa_atexit@plt+0xbe468> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + moveq r8, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + movweq r9, #57556 @ 0xe0d4 │ │ │ │ + movweq r9, #57540 @ 0xe0c4 │ │ │ │ + rsceq r2, ip, #208, 24 @ 0xd000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cb15c <__cxa_atexit@plt+0xbe4d0> │ │ │ │ + ldr sl, [pc, #72] @ cb16c <__cxa_atexit@plt+0xbe4e0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ cb170 <__cxa_atexit@plt+0xbe4e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + sbceq r7, lr, #6 │ │ │ │ + rsceq r2, ip, #88, 24 @ 0x5800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r7, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cb224 <__cxa_atexit@plt+0xbe598> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cb22c <__cxa_atexit@plt+0xbe5a0> │ │ │ │ + ldr r1, [pc, #164] @ cb254 <__cxa_atexit@plt+0xbe5c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r1, r3} │ │ │ │ + ldr r1, [pc, #156] @ cb258 <__cxa_atexit@plt+0xbe5cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #140] @ cb25c <__cxa_atexit@plt+0xbe5d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r9, {r0, r1, r3} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + add r6, r9, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cb244 <__cxa_atexit@plt+0xbe5b8> │ │ │ │ + ldr sl, [pc, #116] @ cb260 <__cxa_atexit@plt+0xbe5d4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #96] @ cb264 <__cxa_atexit@plt+0xbe5d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #16]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r6, r9 │ │ │ │ + b cb234 <__cxa_atexit@plt+0xbe5a8> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + movweq r8, #60792 @ 0xed78 │ │ │ │ + movweq r8, #61428 @ 0xeff4 │ │ │ │ + movweq r8, #60764 @ 0xed5c │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + sbceq r6, lr, #62, 30 @ 0xf8 │ │ │ │ + rsceq r2, ip, #88, 22 @ 0x16000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c47b8 <__cxa_atexit@plt+0xb7b2c> │ │ │ │ - ldr r2, [pc, #128] @ c47d4 <__cxa_atexit@plt+0xb7b48> │ │ │ │ + bhi cb2f4 <__cxa_atexit@plt+0xbe668> │ │ │ │ + ldr r2, [pc, #116] @ cb2fc <__cxa_atexit@plt+0xbe670> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #120] @ c47d8 <__cxa_atexit@plt+0xb7b4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cb2e8 <__cxa_atexit@plt+0xbe65c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr sl, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r0, [r7, #39] @ 0x27 │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + mov r8, #11 │ │ │ │ + b 275668 <__cxa_atexit@plt+0x2689dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq r2, ip, #192, 20 @ 0xc0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + ldr lr, [r7, #39] @ 0x27 │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + ldr sl, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + stmda r5, {r0, lr} │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r8, #11 │ │ │ │ + b 275668 <__cxa_atexit@plt+0x2689dc> │ │ │ │ + rsceq r2, ip, #116, 20 @ 0x74000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cb410 <__cxa_atexit@plt+0xbe784> │ │ │ │ + ldr r3, [pc, #192] @ cb42c <__cxa_atexit@plt+0xbe7a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-8]! │ │ │ │ + str r1, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq c47ac <__cxa_atexit@plt+0xb7b20> │ │ │ │ + beq cb404 <__cxa_atexit@plt+0xbe778> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c47c0 <__cxa_atexit@plt+0xb7b34> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - asr r3, r7, #31 │ │ │ │ - ldr r1, [pc, #72] @ c47dc <__cxa_atexit@plt+0xb7b50> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cb418 <__cxa_atexit@plt+0xbe78c> │ │ │ │ + ldr r2, [pc, #144] @ cb430 <__cxa_atexit@plt+0xbe7a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp] │ │ │ │ + add ip, r7, #7 │ │ │ │ + ldm ip, {r1, r8, ip} │ │ │ │ + ldr r0, [r7, #19] │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + ldr lr, [r7, #39] @ 0x27 │ │ │ │ + ldr sl, [r1, #3] │ │ │ │ + ldr r1, [r1, #7] │ │ │ │ + str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + add r1, r5, #12 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + stmib r5, {r8, ip} │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + sub r1, r3, #6 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + ldr r1, [pc, #72] @ cb434 <__cxa_atexit@plt+0xbe7a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + stmib r6, {r1, r9} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #11 │ │ │ │ + ldr r9, [sp] │ │ │ │ + b 275668 <__cxa_atexit@plt+0x2689dc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - movweq pc, #59352 @ 0xe7d8 @ │ │ │ │ - movweq pc, #60640 @ 0xece0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + movweq r8, #60944 @ 0xee10 │ │ │ │ + movweq r8, #60224 @ 0xeb40 │ │ │ │ + rsceq r2, ip, #136, 18 @ 0x220000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c4820 <__cxa_atexit@plt+0xb7b94> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - asr r2, r7, #31 │ │ │ │ - ldr r1, [pc, #32] @ c482c <__cxa_atexit@plt+0xb7ba0> │ │ │ │ + bcc cb4c4 <__cxa_atexit@plt+0xbe838> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add r8, r7, #11 │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + ldr sl, [r7, #31] │ │ │ │ + ldr ip, [r7, #39] @ 0x27 │ │ │ │ + sub lr, r6, #6 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + str ip, [r5] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + ldr sl, [r1, #3] │ │ │ │ + ldr r2, [r1, #7] │ │ │ │ + ldr r1, [pc, #44] @ cb4d0 <__cxa_atexit@plt+0xbe844> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ cb4d4 <__cxa_atexit@plt+0xbe848> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, fp} │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r8, #11 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 275668 <__cxa_atexit@plt+0x2689dc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq pc, #60520 @ 0xec68 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r8, #60684 @ 0xed0c │ │ │ │ + movweq r8, #60028 @ 0xea7c │ │ │ │ + rsceq r2, ip, #232, 16 @ 0xe80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c48b0 <__cxa_atexit@plt+0xb7c24> │ │ │ │ - ldr r2, [pc, #128] @ c48cc <__cxa_atexit@plt+0xb7c40> │ │ │ │ + bhi cb53c <__cxa_atexit@plt+0xbe8b0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cb548 <__cxa_atexit@plt+0xbe8bc> │ │ │ │ + ldr r2, [pc, #76] @ cb558 <__cxa_atexit@plt+0xbe8cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #120] @ c48d0 <__cxa_atexit@plt+0xb7c44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c48a4 <__cxa_atexit@plt+0xb7c18> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c48b8 <__cxa_atexit@plt+0xb7c2c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - asr r3, r7, #31 │ │ │ │ - ldr r1, [pc, #72] @ c48d4 <__cxa_atexit@plt+0xb7c48> │ │ │ │ + ldr r1, [pc, #72] @ cb55c <__cxa_atexit@plt+0xbe8d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ cb560 <__cxa_atexit@plt+0xbe8d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + movweq r8, #59924 @ 0xea14 │ │ │ │ + sbceq r6, lr, #84, 24 @ 0x5400 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cb634 <__cxa_atexit@plt+0xbe9a8> │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r3, #-12]! │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + and r2, r9, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne cb600 <__cxa_atexit@plt+0xbe974> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cb644 <__cxa_atexit@plt+0xbe9b8> │ │ │ │ + ldr r2, [r2, #2] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble cb60c <__cxa_atexit@plt+0xbe980> │ │ │ │ + ldr lr, [pc, #156] @ cb664 <__cxa_atexit@plt+0xbe9d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #152] @ cb668 <__cxa_atexit@plt+0xbe9dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #144] @ cb66c <__cxa_atexit@plt+0xbe9e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - movweq pc, #59104 @ 0xe6e0 @ │ │ │ │ - movweq pc, #60392 @ 0xebe8 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r7, fp │ │ │ │ + b cb74c <__cxa_atexit@plt+0xbeac0> │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #96] @ cb678 <__cxa_atexit@plt+0xbe9ec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #92] @ cb67c <__cxa_atexit@plt+0xbe9f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r7, [pc, #56] @ cb674 <__cxa_atexit@plt+0xbe9e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ cb670 <__cxa_atexit@plt+0xbe9e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + movweq r8, #60388 @ 0xebe4 │ │ │ │ + movweq r8, #59728 @ 0xe950 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r2, ip, #164, 14 @ 0x2900000 │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + sbceq r6, lr, #92, 22 @ 0x17000 │ │ │ │ + rsceq r2, ip, #64, 14 @ 0x1000000 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c4918 <__cxa_atexit@plt+0xb7c8c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - asr r2, r7, #31 │ │ │ │ - ldr r1, [pc, #32] @ c4924 <__cxa_atexit@plt+0xb7c98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc cb71c <__cxa_atexit@plt+0xbea90> │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + add r9, r3, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble cb6f4 <__cxa_atexit@plt+0xbea68> │ │ │ │ + ldr lr, [pc, #116] @ cb734 <__cxa_atexit@plt+0xbeaa8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ cb738 <__cxa_atexit@plt+0xbeaac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #104] @ cb73c <__cxa_atexit@plt+0xbeab0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r3, #12 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + add r6, r3, #16 │ │ │ │ + ldr r0, [pc, #68] @ cb744 <__cxa_atexit@plt+0xbeab8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #64] @ cb748 <__cxa_atexit@plt+0xbeabc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r3, [pc, #28] @ cb740 <__cxa_atexit@plt+0xbeab4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + movweq r8, #60140 @ 0xeaec │ │ │ │ + movweq r8, #59480 @ 0xe858 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + sbceq r6, lr, #116, 20 @ 0x74000 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc cb828 <__cxa_atexit@plt+0xbeb9c> │ │ │ │ + ldr lr, [pc, #224] @ cb850 <__cxa_atexit@plt+0xbebc4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + ldm r5, {r3, r8} │ │ │ │ + str lr, [r9, #4] │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + sub r7, r6, #43 @ 0x2b │ │ │ │ + cmp r3, #10 │ │ │ │ + ble cb7e0 <__cxa_atexit@plt+0xbeb54> │ │ │ │ + ldr r3, [pc, #172] @ cb854 <__cxa_atexit@plt+0xbebc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #168] @ cb858 <__cxa_atexit@plt+0xbebcc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r3, [r9, #24]! │ │ │ │ + ldr r3, [pc, #152] @ cb85c <__cxa_atexit@plt+0xbebd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + str r9, [r9, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #12 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc cb840 <__cxa_atexit@plt+0xbebb4> │ │ │ │ + ldr r3, [pc, #112] @ cb864 <__cxa_atexit@plt+0xbebd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #24]! │ │ │ │ + ldr r2, [r9, #-16] │ │ │ │ + ldr r1, [r9, #-12] │ │ │ │ + ldmdb r9, {r0, r3} │ │ │ │ + ldr lr, [pc, #92] @ cb868 <__cxa_atexit@plt+0xbebdc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str r3, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r3, [pc, #48] @ cb860 <__cxa_atexit@plt+0xbebd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq pc, #60272 @ 0xeb70 @ │ │ │ │ - @ instruction: 0xfffff8d0 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - rsceq sl, ip, #108, 26 @ 0x1b00 │ │ │ │ - andeq r0, sl, r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff994 │ │ │ │ + @ instruction: 0xfffff9d4 │ │ │ │ + movweq r8, #59908 @ 0xea04 │ │ │ │ + movweq r8, #59240 @ 0xe768 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0xfffff810 │ │ │ │ + sbceq r6, lr, #884736 @ 0xd8000 │ │ │ │ + rsceq r2, ip, #96, 10 @ 0x18000000 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b cb74c <__cxa_atexit@plt+0xbeac0> │ │ │ │ + rsceq r2, ip, #76, 10 @ 0x13000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #100 @ 0x64 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c498c <__cxa_atexit@plt+0xb7d00> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r3, [pc, #72] @ c49a4 <__cxa_atexit@plt+0xb7d18> │ │ │ │ + bhi cb904 <__cxa_atexit@plt+0xbec78> │ │ │ │ + ldr r3, [pc, #104] @ cb914 <__cxa_atexit@plt+0xbec88> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str sl, [r5, #28] │ │ │ │ - str r8, [r5, #36] @ 0x24 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r7, [pc, #36] @ c49a8 <__cxa_atexit@plt+0xb7d1c> │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq cb8e4 <__cxa_atexit@plt+0xbec58> │ │ │ │ + ldr r3, [pc, #88] @ cb918 <__cxa_atexit@plt+0xbec8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq cb8f4 <__cxa_atexit@plt+0xbec68> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + b cb570 <__cxa_atexit@plt+0xbe8e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ cb91c <__cxa_atexit@plt+0xbec90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + rsceq r2, ip, #228, 8 @ 0xe4000000 │ │ │ │ + rsceq r2, ip, #184, 8 @ 0xb8000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ cb960 <__cxa_atexit@plt+0xbecd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq cb958 <__cxa_atexit@plt+0xbeccc> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b cb570 <__cxa_atexit@plt+0xbe8e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r2, ip, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b cb570 <__cxa_atexit@plt+0xbe8e4> │ │ │ │ + rsceq r2, ip, #84, 8 @ 0x54000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cb9d4 <__cxa_atexit@plt+0xbed48> │ │ │ │ + ldr r3, [pc, #64] @ cb9e4 <__cxa_atexit@plt+0xbed58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq cb9c4 <__cxa_atexit@plt+0xbed38> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, #0 │ │ │ │ + b cb570 <__cxa_atexit@plt+0xbe8e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ cb9e8 <__cxa_atexit@plt+0xbed5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r2, ip, #28, 8 @ 0x1c000000 │ │ │ │ + rsceq r2, ip, #236, 6 @ 0xb0000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b cb570 <__cxa_atexit@plt+0xbe8e4> │ │ │ │ + rsceq r2, ip, #224, 6 @ 0x80000003 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ cba34 <__cxa_atexit@plt+0xbeda8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ + rsceq r2, ip, #204, 6 @ 0x30000003 │ │ │ │ + rsceq r2, ip, #156, 6 @ 0x70000002 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cba94 <__cxa_atexit@plt+0xbee08> │ │ │ │ + ldr r3, [pc, #72] @ cbaa8 <__cxa_atexit@plt+0xbee1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq cba84 <__cxa_atexit@plt+0xbedf8> │ │ │ │ + ldr r7, [pc, #56] @ cbaac <__cxa_atexit@plt+0xbee20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r7, [pc, #24] @ c49ac <__cxa_atexit@plt+0xb7d20> │ │ │ │ + add sl, r7, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #0 │ │ │ │ + b cb570 <__cxa_atexit@plt+0xbe8e4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ cbab0 <__cxa_atexit@plt+0xbee24> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - movweq pc, #58824 @ 0xe5c8 @ │ │ │ │ - rsceq sl, ip, #36, 26 @ 0x900 │ │ │ │ - rsceq sl, ip, #240, 24 @ 0xf000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + movweq r8, #58652 @ 0xe51c │ │ │ │ + rsceq r2, ip, #108, 6 @ 0xb0000001 │ │ │ │ + rsceq r2, ip, #36, 6 @ 0x90000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #108] @ c4a30 <__cxa_atexit@plt+0xb7da4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #92] @ c4a34 <__cxa_atexit@plt+0xb7da8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4a20 <__cxa_atexit@plt+0xb7d94> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [pc, #72] @ c4a38 <__cxa_atexit@plt+0xb7dac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #52] @ c4a2c <__cxa_atexit@plt+0xb7da0> │ │ │ │ - umull r0, r3, r2, r3 │ │ │ │ - ldr lr, [pc, #60] @ c4a3c <__cxa_atexit@plt+0xb7db0> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r0, [pc, #40] @ c4a40 <__cxa_atexit@plt+0xb7db4> │ │ │ │ + ldr r3, [pc, #20] @ cbadc <__cxa_atexit@plt+0xbee50> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b cb570 <__cxa_atexit@plt+0xbe8e4> │ │ │ │ + movweq r8, #58568 @ 0xe4c8 │ │ │ │ + rsceq r2, ip, #60, 6 @ 0xf0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi cbb34 <__cxa_atexit@plt+0xbeea8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq cbb2c <__cxa_atexit@plt+0xbeea0> │ │ │ │ + ldr r8, [pc, #40] @ cbb3c <__cxa_atexit@plt+0xbeeb0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ cbb40 <__cxa_atexit@plt+0xbeeb4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f3b84 <__cxa_atexit@plt+0x3e6ef8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbceq r6, lr, #666894336 @ 0x27c00000 │ │ │ │ + movweq r8, #58376 @ 0xe408 │ │ │ │ + rsceq r2, ip, #224, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cbbb4 <__cxa_atexit@plt+0xbef28> │ │ │ │ + ldr r3, [pc, #92] @ cbbc4 <__cxa_atexit@plt+0xbef38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq cbb90 <__cxa_atexit@plt+0xbef04> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne cbba4 <__cxa_atexit@plt+0xbef18> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ cbbc8 <__cxa_atexit@plt+0xbef3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #44] @ cbbcc <__cxa_atexit@plt+0xbef40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r7, lr │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - movweq pc, #59800 @ 0xe998 @ │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - rsceq sl, ip, #240, 18 @ 0x3c0000 │ │ │ │ - rsceq sl, ip, #216, 18 @ 0x360000 │ │ │ │ - rsceq sl, ip, #76, 24 @ 0x4c00 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + ldr r7, [pc, #20] @ cbbd0 <__cxa_atexit@plt+0xbef44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + rsceq r2, ip, #152, 4 @ 0x80000009 │ │ │ │ + rsceq r2, ip, #144, 4 │ │ │ │ + rsceq r2, ip, #132, 4 @ 0x40000008 │ │ │ │ + rsceq r2, ip, #84, 4 @ 0x40000005 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r3, [pc, #44] @ c4a8c <__cxa_atexit@plt+0xb7e00> │ │ │ │ - umull r1, r0, r2, r3 │ │ │ │ - ldr r3, [pc, #40] @ c4a90 <__cxa_atexit@plt+0xb7e04> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cbc04 <__cxa_atexit@plt+0xbef78> │ │ │ │ + ldr r7, [pc, #36] @ cbc18 <__cxa_atexit@plt+0xbef8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #28] @ cbc1c <__cxa_atexit@plt+0xbef90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + rsceq r2, ip, #60, 4 @ 0xc0000003 │ │ │ │ + rsceq r2, ip, #48, 4 │ │ │ │ + rsceq r2, ip, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi cbc74 <__cxa_atexit@plt+0xbefe8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq cbc6c <__cxa_atexit@plt+0xbefe0> │ │ │ │ + ldr r8, [pc, #40] @ cbc7c <__cxa_atexit@plt+0xbeff0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ cbc80 <__cxa_atexit@plt+0xbeff4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f3b84 <__cxa_atexit@plt+0x3e6ef8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbceq r6, lr, #1241513984 @ 0x4a000000 │ │ │ │ + movweq r8, #58056 @ 0xe2c8 │ │ │ │ + rsceq r2, ip, #184, 2 @ 0x2e │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cbcf4 <__cxa_atexit@plt+0xbf068> │ │ │ │ + ldr r3, [pc, #92] @ cbd04 <__cxa_atexit@plt+0xbf078> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #36] @ c4a94 <__cxa_atexit@plt+0xb7e08> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r0, [pc, #20] @ c4a98 <__cxa_atexit@plt+0xb7e0c> │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq cbcd0 <__cxa_atexit@plt+0xbf044> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne cbce4 <__cxa_atexit@plt+0xbf058> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ cbd08 <__cxa_atexit@plt+0xbf07c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #44] @ cbd0c <__cxa_atexit@plt+0xbf080> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r7, lr │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq sl, ip, #128, 18 @ 0x200000 │ │ │ │ - rsceq sl, ip, #108, 18 @ 0x1b0000 │ │ │ │ - rsceq sl, ip, #228, 22 @ 0x39000 │ │ │ │ - andeq r0, r0, lr, ror #1 │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ cbd10 <__cxa_atexit@plt+0xbf084> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + rsceq r2, ip, #112, 2 │ │ │ │ + rsceq r2, ip, #104, 2 │ │ │ │ + rsceq r2, ip, #92, 2 │ │ │ │ + rsceq r2, ip, #44, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r3, [pc, #44] @ c4ae4 <__cxa_atexit@plt+0xb7e58> │ │ │ │ - umull r1, r0, r2, r3 │ │ │ │ - ldr r3, [pc, #40] @ c4ae8 <__cxa_atexit@plt+0xb7e5c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cbd44 <__cxa_atexit@plt+0xbf0b8> │ │ │ │ + ldr r7, [pc, #36] @ cbd58 <__cxa_atexit@plt+0xbf0cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #28] @ cbd5c <__cxa_atexit@plt+0xbf0d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + rsceq r2, ip, #20, 2 │ │ │ │ + rsceq r2, ip, #8, 2 │ │ │ │ + rsceq r2, ip, #188 @ 0xbc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi cbdb4 <__cxa_atexit@plt+0xbf128> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq cbdac <__cxa_atexit@plt+0xbf120> │ │ │ │ + ldr r8, [pc, #40] @ cbdbc <__cxa_atexit@plt+0xbf130> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ cbdc0 <__cxa_atexit@plt+0xbf134> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f3b84 <__cxa_atexit@plt+0x3e6ef8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbceq r6, lr, #244, 4 @ 0x4000000f │ │ │ │ + movweq r8, #57736 @ 0xe188 │ │ │ │ + rsceq r2, ip, #144 @ 0x90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cbe34 <__cxa_atexit@plt+0xbf1a8> │ │ │ │ + ldr r3, [pc, #92] @ cbe44 <__cxa_atexit@plt+0xbf1b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #36] @ c4aec <__cxa_atexit@plt+0xb7e60> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r0, [pc, #20] @ c4af0 <__cxa_atexit@plt+0xb7e64> │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq cbe10 <__cxa_atexit@plt+0xbf184> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne cbe24 <__cxa_atexit@plt+0xbf198> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ cbe48 <__cxa_atexit@plt+0xbf1bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #44] @ cbe4c <__cxa_atexit@plt+0xbf1c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r7, lr │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq sl, ip, #56, 18 @ 0xe0000 │ │ │ │ - rsceq sl, ip, #36, 18 @ 0x90000 │ │ │ │ - rsceq sl, ip, #124, 22 @ 0x1f000 │ │ │ │ - strdeq r0, [r0], -r2 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ cbe50 <__cxa_atexit@plt+0xbf1c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + rsceq r2, ip, #72 @ 0x48 │ │ │ │ + rsceq r2, ip, #64 @ 0x40 │ │ │ │ + rsceq r2, ip, #52 @ 0x34 │ │ │ │ + rsceq r2, ip, #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r3, [pc, #44] @ c4b3c <__cxa_atexit@plt+0xb7eb0> │ │ │ │ - umull r1, r0, r2, r3 │ │ │ │ - ldr r3, [pc, #40] @ c4b40 <__cxa_atexit@plt+0xb7eb4> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cbe84 <__cxa_atexit@plt+0xbf1f8> │ │ │ │ + ldr r7, [pc, #36] @ cbe98 <__cxa_atexit@plt+0xbf20c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #28] @ cbe9c <__cxa_atexit@plt+0xbf210> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + rsceq r1, ip, #236, 30 @ 0x3b0 │ │ │ │ + rsceq r1, ip, #224, 30 @ 0x380 │ │ │ │ + rsceq r1, ip, #124, 30 @ 0x1f0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi cbef4 <__cxa_atexit@plt+0xbf268> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq cbeec <__cxa_atexit@plt+0xbf260> │ │ │ │ + ldr r8, [pc, #40] @ cbefc <__cxa_atexit@plt+0xbf270> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ cbf00 <__cxa_atexit@plt+0xbf274> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3f3b84 <__cxa_atexit@plt+0x3e6ef8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + sbceq r6, lr, #144, 2 @ 0x24 │ │ │ │ + movweq r8, #57416 @ 0xe048 │ │ │ │ + rsceq r1, ip, #104, 30 @ 0x1a0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cbf74 <__cxa_atexit@plt+0xbf2e8> │ │ │ │ + ldr r3, [pc, #92] @ cbf84 <__cxa_atexit@plt+0xbf2f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #36] @ c4b44 <__cxa_atexit@plt+0xb7eb8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r7} │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r0, [pc, #20] @ c4b48 <__cxa_atexit@plt+0xb7ebc> │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq cbf50 <__cxa_atexit@plt+0xbf2c4> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne cbf64 <__cxa_atexit@plt+0xbf2d8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ cbf88 <__cxa_atexit@plt+0xbf2fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #44] @ cbf8c <__cxa_atexit@plt+0xbf300> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r7, lr │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq sl, ip, #240, 16 @ 0xf00000 │ │ │ │ - rsceq sl, ip, #220, 16 @ 0xdc0000 │ │ │ │ - rsceq sl, ip, #20, 22 @ 0x5000 │ │ │ │ - strdeq lr, [r0], -r6 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ cbf90 <__cxa_atexit@plt+0xbf304> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + rsceq r1, ip, #32, 30 @ 0x80 │ │ │ │ + rsceq r1, ip, #24, 30 @ 0x60 │ │ │ │ + rsceq r1, ip, #12, 30 @ 0x30 │ │ │ │ + rsceq r1, ip, #220, 28 @ 0xdc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - ldr lr, [pc, #108] @ c4bd4 <__cxa_atexit@plt+0xb7f48> │ │ │ │ - umull r1, r0, r3, lr │ │ │ │ - ldr r2, [pc, #104] @ c4bd8 <__cxa_atexit@plt+0xb7f4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - ldr r7, [pc, #84] @ c4bdc <__cxa_atexit@plt+0xb7f50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4bc0 <__cxa_atexit@plt+0xb7f34> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - ldr r1, [pc, #64] @ c4be0 <__cxa_atexit@plt+0xb7f54> │ │ │ │ - add r1, pc, r1 │ │ │ │ - umull r3, r2, r0, lr │ │ │ │ - str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r5, {r0, r2, r3, r7} │ │ │ │ - ldr r7, [pc, #48] @ c4be4 <__cxa_atexit@plt+0xb7f58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4bcc <__cxa_atexit@plt+0xb7f40> │ │ │ │ - b c4c4c <__cxa_atexit@plt+0xb7fc0> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cbfc4 <__cxa_atexit@plt+0xbf338> │ │ │ │ + ldr r7, [pc, #36] @ cbfd8 <__cxa_atexit@plt+0xbf34c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #28] @ cbfdc <__cxa_atexit@plt+0xbf350> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ + rsceq r1, ip, #196, 28 @ 0xc40 │ │ │ │ + rsceq r1, ip, #184, 28 @ 0xb80 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cc02c <__cxa_atexit@plt+0xbf3a0> │ │ │ │ + ldr r3, [pc, #60] @ cc03c <__cxa_atexit@plt+0xbf3b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cc01c <__cxa_atexit@plt+0xbf390> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - movweq pc, #59552 @ 0xe8a0 @ │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - movweq pc, #59512 @ 0xe878 @ │ │ │ │ - rsceq sl, ip, #104, 20 @ 0x68000 │ │ │ │ - strdeq lr, [lr], -sl │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - ldr r2, [pc, #48] @ c4c34 <__cxa_atexit@plt+0xb7fa8> │ │ │ │ - umull r2, r1, r3, r2 │ │ │ │ - ldr r0, [pc, #44] @ c4c38 <__cxa_atexit@plt+0xb7fac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmda r5, {r1, r2, r7} │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #28] @ c4c3c <__cxa_atexit@plt+0xb7fb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4c2c <__cxa_atexit@plt+0xb7fa0> │ │ │ │ - b c4c4c <__cxa_atexit@plt+0xb7fc0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ cc040 <__cxa_atexit@plt+0xbf3b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r1, ip, #92, 28 @ 0x5c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - movweq pc, #59404 @ 0xe80c @ │ │ │ │ - rsceq sl, ip, #0, 20 │ │ │ │ - sbceq lr, lr, #104, 10 @ 0x1a000000 │ │ │ │ - andeq r0, r1, pc, lsl r0 │ │ │ │ - mov ip, r6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cc0ac <__cxa_atexit@plt+0xbf420> │ │ │ │ + ldr r3, [pc, #60] @ cc0bc <__cxa_atexit@plt+0xbf430> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cc09c <__cxa_atexit@plt+0xbf410> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ cc0c0 <__cxa_atexit@plt+0xbf434> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r1, ip, #224, 26 @ 0x3800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cc12c <__cxa_atexit@plt+0xbf4a0> │ │ │ │ + ldr r3, [pc, #60] @ cc13c <__cxa_atexit@plt+0xbf4b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cc11c <__cxa_atexit@plt+0xbf490> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ cc140 <__cxa_atexit@plt+0xbf4b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r1, ip, #100, 26 @ 0x1900 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cc1ac <__cxa_atexit@plt+0xbf520> │ │ │ │ + ldr r3, [pc, #60] @ cc1bc <__cxa_atexit@plt+0xbf530> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cc19c <__cxa_atexit@plt+0xbf510> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ cc1c0 <__cxa_atexit@plt+0xbf534> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r1, ip, #232, 24 @ 0xe800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cc22c <__cxa_atexit@plt+0xbf5a0> │ │ │ │ + ldr r3, [pc, #60] @ cc23c <__cxa_atexit@plt+0xbf5b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cc21c <__cxa_atexit@plt+0xbf590> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ cc240 <__cxa_atexit@plt+0xbf5b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r1, ip, #108, 24 @ 0x6c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cc2ac <__cxa_atexit@plt+0xbf620> │ │ │ │ + ldr r3, [pc, #60] @ cc2bc <__cxa_atexit@plt+0xbf630> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cc29c <__cxa_atexit@plt+0xbf610> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ cc2c0 <__cxa_atexit@plt+0xbf634> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r1, ip, #240, 22 @ 0x3c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cc32c <__cxa_atexit@plt+0xbf6a0> │ │ │ │ + ldr r3, [pc, #60] @ cc33c <__cxa_atexit@plt+0xbf6b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cc31c <__cxa_atexit@plt+0xbf690> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ cc340 <__cxa_atexit@plt+0xbf6b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r1, ip, #116, 22 @ 0x1d000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cc3a8 <__cxa_atexit@plt+0xbf71c> │ │ │ │ + ldr r3, [pc, #56] @ cc3b8 <__cxa_atexit@plt+0xbf72c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cc398 <__cxa_atexit@plt+0xbf70c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ cc3bc <__cxa_atexit@plt+0xbf730> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq r1, ip, #252, 20 @ 0xfc000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cc43c <__cxa_atexit@plt+0xbf7b0> │ │ │ │ + ldr r3, [pc, #112] @ cc464 <__cxa_atexit@plt+0xbf7d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cc42c <__cxa_atexit@plt+0xbf7a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cc44c <__cxa_atexit@plt+0xbf7c0> │ │ │ │ + ldr r7, [pc, #84] @ cc46c <__cxa_atexit@plt+0xbf7e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ cc468 <__cxa_atexit@plt+0xbf7dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq r2, ip, #252 @ 0xfc │ │ │ │ + movweq r8, #57524 @ 0xe0b4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cc4a4 <__cxa_atexit@plt+0xbf818> │ │ │ │ + ldr r2, [pc, #28] @ cc4b0 <__cxa_atexit@plt+0xbf824> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r8, #57400 @ 0xe038 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc c4e2c <__cxa_atexit@plt+0xb81a0> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - str r3, [sp] │ │ │ │ - add lr, sp, #40 @ 0x28 │ │ │ │ - stm lr, {r4, r6, fp} │ │ │ │ - ldr lr, [pc, #456] @ c4e44 <__cxa_atexit@plt+0xb81b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldmib r5, {r9, fp} │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r5, #48] @ 0x30 │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - str r1, [sp, #28] │ │ │ │ - ldr r2, [r0, #4] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - str r0, [sp, #24] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r8, [r5, #64] @ 0x40 │ │ │ │ - ldr r3, [r5, #68] @ 0x44 │ │ │ │ - ldr r1, [r5, #72] @ 0x48 │ │ │ │ - ldr r0, [r5, #92] @ 0x5c │ │ │ │ - ldr r4, [pc, #356] @ c4e48 <__cxa_atexit@plt+0xb81bc> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - add r4, r4, #1 │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5] │ │ │ │ - stmib r5, {r4, lr} │ │ │ │ - ldr r6, [pc, #336] @ c4e4c <__cxa_atexit@plt+0xb81c0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [ip, #4]! │ │ │ │ - str r0, [ip, #8] │ │ │ │ - eor r6, r1, r3 │ │ │ │ - rev r4, r8 │ │ │ │ - add r0, r4, r6 │ │ │ │ - ldr lr, [pc, #288] @ c4e38 <__cxa_atexit@plt+0xb81ac> │ │ │ │ - add r0, r0, lr │ │ │ │ - eor r1, r0, r0, lsr #16 │ │ │ │ - ldr r0, [pc, #280] @ c4e3c <__cxa_atexit@plt+0xb81b0> │ │ │ │ - mul r1, r1, r0 │ │ │ │ - eor r1, r1, r1, lsr #13 │ │ │ │ - ldr sl, [pc, #272] @ c4e40 <__cxa_atexit@plt+0xb81b4> │ │ │ │ - mul r1, r1, sl │ │ │ │ - str r1, [r5, #72] @ 0x48 │ │ │ │ - umull r1, r3, r2, lr │ │ │ │ - eor r1, r3, r1 │ │ │ │ - rev r2, r2 │ │ │ │ - add r1, r2, r1 │ │ │ │ - add r1, r1, lr │ │ │ │ - eor r1, r1, r1, lsr #16 │ │ │ │ - mul r1, r1, r0 │ │ │ │ - eor r1, r1, r1, lsr #13 │ │ │ │ - mul r1, r1, sl │ │ │ │ - eor r8, r1, r1, lsr #16 │ │ │ │ - eor r1, fp, r9 │ │ │ │ - ldr r2, [sp] │ │ │ │ - rev r2, r2 │ │ │ │ - add r1, r2, r1 │ │ │ │ - add r1, r1, lr │ │ │ │ - eor r1, r1, r1, lsr #16 │ │ │ │ - mul r1, r1, r0 │ │ │ │ - eor r1, r1, r1, lsr #13 │ │ │ │ - mul r1, r1, sl │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eor r2, r3, r2 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - rev r3, r3 │ │ │ │ - add r2, r3, r2 │ │ │ │ - add r2, r2, lr │ │ │ │ - eor r2, r2, r2, lsr #16 │ │ │ │ - mul r2, r2, r0 │ │ │ │ - eor r2, r2, r2, lsr #13 │ │ │ │ - mul r2, r2, sl │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - eor r3, r4, r3 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - rev r4, r4 │ │ │ │ - add r3, r4, r3 │ │ │ │ - add r3, r3, lr │ │ │ │ - eor r3, r3, r3, lsr #16 │ │ │ │ - mul r3, r3, r0 │ │ │ │ - eor r3, r3, r3, lsr #13 │ │ │ │ - mul r3, r3, sl │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - ldr r6, [sp, #28] │ │ │ │ - eor r4, r6, r4 │ │ │ │ - ldr r6, [sp, #36] @ 0x24 │ │ │ │ - rev r6, r6 │ │ │ │ - add r4, r6, r4 │ │ │ │ - add r6, r4, lr │ │ │ │ - eor r6, r6, r6, lsr #16 │ │ │ │ - mul r6, r6, r0 │ │ │ │ - eor r6, r6, r6, lsr #13 │ │ │ │ - mul r6, r6, sl │ │ │ │ - str r6, [r5, #68] @ 0x44 │ │ │ │ - str r3, [r5, #64] @ 0x40 │ │ │ │ - str r1, [r5, #52] @ 0x34 │ │ │ │ - str r2, [r5, #56] @ 0x38 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ - ldr r6, [sp, #44] @ 0x2c │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, ip │ │ │ │ - ldr fp, [sp, #48] @ 0x30 │ │ │ │ - b 181eca0 <__cxa_atexit@plt+0x1812014> │ │ │ │ - mov r3, #12 │ │ │ │ + bcc cc4ec <__cxa_atexit@plt+0xbf860> │ │ │ │ + ldr r3, [pc, #40] @ cc504 <__cxa_atexit@plt+0xbf878> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ cc508 <__cxa_atexit@plt+0xbf87c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - movweq pc, #59284 @ 0xe794 @ │ │ │ │ - @ instruction: 0xfffff594 │ │ │ │ - rsceq sl, ip, #240, 14 @ 0x3c00000 │ │ │ │ - @ instruction: 0x001ddddb │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ + bx r0 │ │ │ │ + movweq r8, #57512 @ 0xe0a8 │ │ │ │ + rsceq r2, ip, #80 @ 0x50 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc c4eac <__cxa_atexit@plt+0xb8220> │ │ │ │ - ldr r3, [pc, #64] @ c4eb8 <__cxa_atexit@plt+0xb822c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #72] @ 0x48 │ │ │ │ - ldr r0, [pc, #40] @ c4ebc <__cxa_atexit@plt+0xb8230> │ │ │ │ - add r0, pc, r0 │ │ │ │ - eor r8, r2, r2, lsr #16 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [sl, #4]! │ │ │ │ - str r1, [sl, #8] │ │ │ │ - b 181eca0 <__cxa_atexit@plt+0x1812014> │ │ │ │ - mov r3, #12 │ │ │ │ + bcc cc54c <__cxa_atexit@plt+0xbf8c0> │ │ │ │ + ldr r3, [pc, #48] @ cc564 <__cxa_atexit@plt+0xbf8d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ cc568 <__cxa_atexit@plt+0xbf8dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff598 │ │ │ │ - rsceq sl, ip, #128, 14 @ 0x2000000 │ │ │ │ - @ instruction: 0x0011ddd7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ + bx r0 │ │ │ │ + movweq r8, #57508 @ 0xe0a4 │ │ │ │ + rsceq r1, ip, #244, 30 @ 0x3d0 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc c4f1c <__cxa_atexit@plt+0xb8290> │ │ │ │ - ldr r3, [pc, #64] @ c4f28 <__cxa_atexit@plt+0xb829c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r1, [r5, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #40] @ c4f2c <__cxa_atexit@plt+0xb82a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - eor r8, r2, r2, lsr #16 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [sl, #4]! │ │ │ │ - str r1, [sl, #8] │ │ │ │ - b 181eca0 <__cxa_atexit@plt+0x1812014> │ │ │ │ - mov r3, #12 │ │ │ │ + bcc cc5ac <__cxa_atexit@plt+0xbf920> │ │ │ │ + ldr r3, [pc, #48] @ cc5c4 <__cxa_atexit@plt+0xbf938> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ cc5c8 <__cxa_atexit@plt+0xbf93c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff650 │ │ │ │ - rsceq sl, ip, #16, 14 @ 0x400000 │ │ │ │ - ldrdeq r1, [r1], -r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ + bx r0 │ │ │ │ + movweq r8, #57416 @ 0xe048 │ │ │ │ + rsceq r1, ip, #152, 30 @ 0x260 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cc604 <__cxa_atexit@plt+0xbf978> │ │ │ │ + ldr r3, [pc, #40] @ cc61c <__cxa_atexit@plt+0xbf990> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ cc620 <__cxa_atexit@plt+0xbf994> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + movweq r7, #61420 @ 0xefec │ │ │ │ + rsceq r1, ip, #68, 30 @ 0x110 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc c4f8c <__cxa_atexit@plt+0xb8300> │ │ │ │ - ldr r3, [pc, #64] @ c4f98 <__cxa_atexit@plt+0xb830c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr r0, [pc, #40] @ c4f9c <__cxa_atexit@plt+0xb8310> │ │ │ │ - add r0, pc, r0 │ │ │ │ - eor r8, r2, r2, lsr #16 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [sl, #4]! │ │ │ │ - str r1, [sl, #8] │ │ │ │ - b 181eca0 <__cxa_atexit@plt+0x1812014> │ │ │ │ + bcc cc65c <__cxa_atexit@plt+0xbf9d0> │ │ │ │ + ldr r3, [pc, #40] @ cc674 <__cxa_atexit@plt+0xbf9e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ cc678 <__cxa_atexit@plt+0xbf9ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff6bc │ │ │ │ - rsceq sl, ip, #160, 12 @ 0xa000000 │ │ │ │ - andeq r1, r0, pc, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ + bx r0 │ │ │ │ + movweq r7, #61016 @ 0xee58 │ │ │ │ + rsceq r1, ip, #240, 28 @ 0xf00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cc6b4 <__cxa_atexit@plt+0xbfa28> │ │ │ │ + ldr r3, [pc, #40] @ cc6cc <__cxa_atexit@plt+0xbfa40> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ cc6d0 <__cxa_atexit@plt+0xbfa44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + movweq r7, #61248 @ 0xef40 │ │ │ │ + rsceq r1, ip, #156, 28 @ 0x9c0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc c4ff8 <__cxa_atexit@plt+0xb836c> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #56] @ c5004 <__cxa_atexit@plt+0xb8378> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [pc, #44] @ c5008 <__cxa_atexit@plt+0xb837c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - eor r8, r2, r2, lsr #16 │ │ │ │ - mov r2, #0 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [sl, #4]! │ │ │ │ - str r1, [sl, #8] │ │ │ │ - b 181eca0 <__cxa_atexit@plt+0x1812014> │ │ │ │ + bcc cc70c <__cxa_atexit@plt+0xbfa80> │ │ │ │ + ldr r3, [pc, #40] @ cc724 <__cxa_atexit@plt+0xbfa98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ cc728 <__cxa_atexit@plt+0xbfa9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffff6ec │ │ │ │ - rsceq sl, ip, #52, 12 @ 0x3400000 │ │ │ │ - andeq r0, r0, ip, lsr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [pc, #32] @ c5044 <__cxa_atexit@plt+0xb83b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - eor r8, r3, r3, lsr #16 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b 181eca0 <__cxa_atexit@plt+0x1812014> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sl, ip, #248, 10 @ 0x3e000000 │ │ │ │ - andeq r2, r0, r9, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ c50c4 <__cxa_atexit@plt+0xb8438> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r7, [pc, #92] @ c50c8 <__cxa_atexit@plt+0xb843c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c50bc <__cxa_atexit@plt+0xb8430> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [pc, #76] @ c50cc <__cxa_atexit@plt+0xb8440> │ │ │ │ + bx r0 │ │ │ │ + movweq r7, #60900 @ 0xede4 │ │ │ │ + rsceq r1, ip, #72, 28 @ 0x480 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cc764 <__cxa_atexit@plt+0xbfad8> │ │ │ │ + ldr r3, [pc, #40] @ cc77c <__cxa_atexit@plt+0xbfaf0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ cc780 <__cxa_atexit@plt+0xbfaf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + movweq r7, #60972 @ 0xee2c │ │ │ │ + rsceq r1, ip, #244, 26 @ 0x3d00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cc7bc <__cxa_atexit@plt+0xbfb30> │ │ │ │ + ldr r3, [pc, #40] @ cc7d4 <__cxa_atexit@plt+0xbfb48> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ cc7d8 <__cxa_atexit@plt+0xbfb4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + movweq r7, #60896 @ 0xede0 │ │ │ │ + rsceq r1, ip, #160, 26 @ 0x2800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cc814 <__cxa_atexit@plt+0xbfb88> │ │ │ │ + ldr r3, [pc, #40] @ cc82c <__cxa_atexit@plt+0xbfba0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ cc830 <__cxa_atexit@plt+0xbfba4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + movweq r7, #60788 @ 0xed74 │ │ │ │ + rsceq r1, ip, #76, 26 @ 0x1300 │ │ │ │ + sbceq r5, lr, #1261568 @ 0x134000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + sbceq r5, lr, #144, 18 @ 0x240000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + sbceq r5, lr, #204, 18 @ 0x330000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + sbceq r5, lr, #57344 @ 0xe000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + sbceq r5, lr, #331776 @ 0x51000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + sbceq r5, lr, #581632 @ 0x8e000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + sbceq r5, lr, #860160 @ 0xd2000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + sbceq r5, lr, #27648 @ 0x6c00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + sbceq r5, lr, #89088 @ 0x15c00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + sbceq r5, lr, #156672 @ 0x26400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + sbceq r5, lr, #224256 @ 0x36c00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cc980 <__cxa_atexit@plt+0xbfcf4> │ │ │ │ + ldr r7, [pc, #52] @ cc994 <__cxa_atexit@plt+0xbfd08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq cc974 <__cxa_atexit@plt+0xbfce8> │ │ │ │ + mov r7, r8 │ │ │ │ + b cc9a4 <__cxa_atexit@plt+0xbfd18> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ cc998 <__cxa_atexit@plt+0xbfd0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r1, ip, #228, 22 @ 0x39000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r3, [pc, #136] @ cca38 <__cxa_atexit@plt+0xbfdac> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #204] @ 0xcc │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq c50bc <__cxa_atexit@plt+0xb8430> │ │ │ │ - ldr r3, [pc, #48] @ c50d0 <__cxa_atexit@plt+0xb8444> │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq cca10 <__cxa_atexit@plt+0xbfd84> │ │ │ │ + ldr r1, [pc, #112] @ cca3c <__cxa_atexit@plt+0xbfdb0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r7, [pc, #36] @ c50d4 <__cxa_atexit@plt+0xb8448> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c50bc <__cxa_atexit@plt+0xb8430> │ │ │ │ - b c518c <__cxa_atexit@plt+0xb8500> │ │ │ │ + tst r3, #3 │ │ │ │ + beq cca18 <__cxa_atexit@plt+0xbfd8c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #16 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc cca24 <__cxa_atexit@plt+0xbfd98> │ │ │ │ + ldr r0, [pc, #72] @ cca40 <__cxa_atexit@plt+0xbfdb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r2, r7} │ │ │ │ + str r3, [r6, #16] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r1, #11 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - movweq pc, #58720 @ 0xe560 @ │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - movweq pc, #58656 @ 0xe520 @ │ │ │ │ - rsceq sl, ip, #88, 10 @ 0x16000000 │ │ │ │ - andeq r0, r0, r9, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [pc, #68] @ c5134 <__cxa_atexit@plt+0xb84a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #204] @ 0xcc │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c512c <__cxa_atexit@plt+0xb84a0> │ │ │ │ - ldr r3, [pc, #40] @ c5138 <__cxa_atexit@plt+0xb84ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r7, [pc, #28] @ c513c <__cxa_atexit@plt+0xb84b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + movweq r7, #60400 @ 0xebf0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ ccabc <__cxa_atexit@plt+0xbfe30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq c512c <__cxa_atexit@plt+0xb84a0> │ │ │ │ - b c518c <__cxa_atexit@plt+0xb8500> │ │ │ │ + beq ccaa4 <__cxa_atexit@plt+0xbfe18> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc ccaac <__cxa_atexit@plt+0xbfe20> │ │ │ │ + ldr lr, [pc, #60] @ ccac0 <__cxa_atexit@plt+0xbfe34> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - movweq pc, #58544 @ 0xe4b0 @ │ │ │ │ - rsceq sl, ip, #240, 8 @ 0xf0000000 │ │ │ │ - andeq r0, r0, r9, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ c5178 <__cxa_atexit@plt+0xb84ec> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq r7, #60260 @ 0xeb64 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ccb04 <__cxa_atexit@plt+0xbfe78> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ ccb10 <__cxa_atexit@plt+0xbfe84> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r7, #60156 @ 0xeafc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ccb7c <__cxa_atexit@plt+0xbfef0> │ │ │ │ + ldr r3, [pc, #112] @ ccba4 <__cxa_atexit@plt+0xbff18> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r7, [pc, #24] @ c517c <__cxa_atexit@plt+0xb84f0> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ccb6c <__cxa_atexit@plt+0xbfee0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ccb8c <__cxa_atexit@plt+0xbff00> │ │ │ │ + ldr r7, [pc, #84] @ ccbac <__cxa_atexit@plt+0xbff20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5170 <__cxa_atexit@plt+0xb84e4> │ │ │ │ - b c518c <__cxa_atexit@plt+0xb8500> │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ ccba8 <__cxa_atexit@plt+0xbff1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq r1, ip, #236, 18 @ 0x3b0000 │ │ │ │ + movweq r7, #60052 @ 0xea94 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ccbe4 <__cxa_atexit@plt+0xbff58> │ │ │ │ + ldr r2, [pc, #28] @ ccbf0 <__cxa_atexit@plt+0xbff64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r7, #59928 @ 0xea18 │ │ │ │ + rsceq r1, ip, #140, 18 @ 0x230000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi ccc4c <__cxa_atexit@plt+0xbffc0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq ccc44 <__cxa_atexit@plt+0xbffb8> │ │ │ │ + ldr r3, [pc, #44] @ ccc54 <__cxa_atexit@plt+0xbffc8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ ccc58 <__cxa_atexit@plt+0xbffcc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq pc, #58476 @ 0xe46c @ │ │ │ │ - rsceq sl, ip, #160, 8 @ 0xa0000000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [pc, #124] @ c5214 <__cxa_atexit@plt+0xb8588> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #176] @ 0xb0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c520c <__cxa_atexit@plt+0xb8580> │ │ │ │ - ldr r2, [pc, #96] @ c5218 <__cxa_atexit@plt+0xb858c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + movweq r7, #58108 @ 0xe2fc │ │ │ │ + movweq r7, #59832 @ 0xe9b8 │ │ │ │ + rsceq r1, ip, #184, 18 @ 0x2e0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #80] @ c521c <__cxa_atexit@plt+0xb8590> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5200 <__cxa_atexit@plt+0xb8574> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [pc, #64] @ c5220 <__cxa_atexit@plt+0xb8594> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #172] @ 0xac │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5200 <__cxa_atexit@plt+0xb8574> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ccca8 <__cxa_atexit@plt+0xc001c> │ │ │ │ + ldr r2, [pc, #52] @ cccb4 <__cxa_atexit@plt+0xc0028> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #44] @ cccb8 <__cxa_atexit@plt+0xc002c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [pc, #40] @ cccbc <__cxa_atexit@plt+0xc0030> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [pc, #32] @ cccc0 <__cxa_atexit@plt+0xc0034> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b c52dc <__cxa_atexit@plt+0xb8650> │ │ │ │ + bx r0 │ │ │ │ + movweq r7, #58024 @ 0xe2a8 │ │ │ │ + movweq r7, #59752 @ 0xe968 │ │ │ │ + movweq r7, #59532 @ 0xe88c │ │ │ │ + movweq r7, #59736 @ 0xe958 │ │ │ │ + rsceq r1, ip, #8, 18 @ 0x20000 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, r4, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ccd60 <__cxa_atexit@plt+0xc00d4> │ │ │ │ + ldr r1, [pc, #164] @ ccd88 <__cxa_atexit@plt+0xc00fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ands r7, r0, #15 │ │ │ │ + beq ccd4c <__cxa_atexit@plt+0xc00c0> │ │ │ │ + str r7, [r2] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ccd68 <__cxa_atexit@plt+0xc00dc> │ │ │ │ + ldr r2, [pc, #124] @ ccd94 <__cxa_atexit@plt+0xc0108> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + rsb r7, r7, #16 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r7, [pc, #112] @ ccd98 <__cxa_atexit@plt+0xc010c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub r9, r3, #3 │ │ │ │ + ldr r7, [pc, #96] @ ccd9c <__cxa_atexit@plt+0xc0110> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r8, [pc, #92] @ ccda0 <__cxa_atexit@plt+0xc0114> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + ldr r7, [pc, #60] @ ccd90 <__cxa_atexit@plt+0xc0104> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - movweq pc, #58376 @ 0xe408 @ │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - rsceq sl, ip, #252, 6 @ 0xf0000003 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r6, [pc, #28] @ ccd8c <__cxa_atexit@plt+0xc0100> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + movweq r7, #57924 @ 0xe244 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + movweq r7, #59560 @ 0xe8a8 │ │ │ │ + movweq r7, #58280 @ 0xe3a8 │ │ │ │ + movweq r7, #59608 @ 0xe8d8 │ │ │ │ + movweq r7, #59592 @ 0xe8c8 │ │ │ │ + movweq r7, #59572 @ 0xe8b4 │ │ │ │ + rsceq r1, ip, #24, 16 @ 0x180000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #72] @ c5284 <__cxa_atexit@plt+0xb85f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #60] @ c5288 <__cxa_atexit@plt+0xb85fc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cce00 <__cxa_atexit@plt+0xc0174> │ │ │ │ + ldr r2, [pc, #72] @ cce18 <__cxa_atexit@plt+0xc018c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + rsb r7, r7, #16 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [pc, #60] @ cce1c <__cxa_atexit@plt+0xc0190> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c527c <__cxa_atexit@plt+0xb85f0> │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - ldr r2, [pc, #44] @ c528c <__cxa_atexit@plt+0xb8600> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #172] @ 0xac │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c527c <__cxa_atexit@plt+0xb85f0> │ │ │ │ - b c52dc <__cxa_atexit@plt+0xb8650> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - movweq pc, #58248 @ 0xe388 @ │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq sl, ip, #128, 6 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r3, [pc, #36] @ c52cc <__cxa_atexit@plt+0xb8640> │ │ │ │ + add sl, r7, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r9, r6, #3 │ │ │ │ + ldr r7, [pc, #44] @ cce20 <__cxa_atexit@plt+0xc0194> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r8, [pc, #40] @ cce24 <__cxa_atexit@plt+0xc0198> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + ldr r3, [pc, #32] @ cce28 <__cxa_atexit@plt+0xc019c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #172] @ 0xac │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c52c4 <__cxa_atexit@plt+0xb8638> │ │ │ │ - b c52dc <__cxa_atexit@plt+0xb8650> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq sl, ip, #64, 6 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #120] @ c535c <__cxa_atexit@plt+0xb86d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + movweq r7, #58096 @ 0xe2f0 │ │ │ │ + movweq r7, #59424 @ 0xe820 │ │ │ │ + movweq r7, #59408 @ 0xe810 │ │ │ │ + movweq r7, #59388 @ 0xe7fc │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + rsceq r1, ip, #60, 16 @ 0x3c0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r4, r2 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ccef8 <__cxa_atexit@plt+0xc026c> │ │ │ │ + ldr lr, [pc, #176] @ ccf00 <__cxa_atexit@plt+0xc0274> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr ip, [r7, #14] │ │ │ │ + ldr r0, [r7, #18] │ │ │ │ + ldr r7, [r7, #22] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #104] @ c5360 <__cxa_atexit@plt+0xb86d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5348 <__cxa_atexit@plt+0xb86bc> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r2, [pc, #88] @ c5364 <__cxa_atexit@plt+0xb86d8> │ │ │ │ + str lr, [r3, #-32]! @ 0xffffffe0 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ccedc <__cxa_atexit@plt+0xc0250> │ │ │ │ + ldr r2, [pc, #104] @ ccf04 <__cxa_atexit@plt+0xc0278> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #124] @ 0x7c │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq c5348 <__cxa_atexit@plt+0xb86bc> │ │ │ │ - ldr r3, [pc, #60] @ c5368 <__cxa_atexit@plt+0xb86dc> │ │ │ │ + beq cceec <__cxa_atexit@plt+0xc0260> │ │ │ │ + ldr r3, [pc, #80] @ ccf08 <__cxa_atexit@plt+0xc027c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ + ldr r2, [pc, #76] @ ccf0c <__cxa_atexit@plt+0xc0280> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #48] @ c536c <__cxa_atexit@plt+0xb86e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5354 <__cxa_atexit@plt+0xb86c8> │ │ │ │ - b c5424 <__cxa_atexit@plt+0xb8798> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [pc, #56] @ ccf10 <__cxa_atexit@plt+0xc0284> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 13e8f14 <__cxa_atexit@plt+0x13dc288> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - movweq pc, #58080 @ 0xe2e0 @ │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - movweq pc, #58016 @ 0xe2a0 @ │ │ │ │ - rsceq sl, ip, #144, 4 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + movweq r7, #58316 @ 0xe3cc │ │ │ │ + movweq r7, #58952 @ 0xe648 │ │ │ │ + rsceq r1, ip, #88, 14 @ 0x1600000 │ │ │ │ + andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #68] @ ccf70 <__cxa_atexit@plt+0xc02e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ - ldr r3, [pc, #68] @ c53cc <__cxa_atexit@plt+0xb8740> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #124] @ 0x7c │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq c53c4 <__cxa_atexit@plt+0xb8738> │ │ │ │ - ldr r3, [pc, #40] @ c53d0 <__cxa_atexit@plt+0xb8744> │ │ │ │ + beq ccf68 <__cxa_atexit@plt+0xc02dc> │ │ │ │ + ldr r3, [pc, #44] @ ccf74 <__cxa_atexit@plt+0xc02e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ c53d4 <__cxa_atexit@plt+0xb8748> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c53c4 <__cxa_atexit@plt+0xb8738> │ │ │ │ - b c5424 <__cxa_atexit@plt+0xb8798> │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #32] @ ccf78 <__cxa_atexit@plt+0xc02ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #24] @ ccf7c <__cxa_atexit@plt+0xc02f0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 13e8f14 <__cxa_atexit@plt+0x13dc288> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - movweq pc, #57892 @ 0xe224 @ │ │ │ │ - rsceq sl, ip, #40, 4 @ 0x80000002 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + movweq r7, #58164 @ 0xe334 │ │ │ │ + movweq r7, #58812 @ 0xe5bc │ │ │ │ + rsceq r1, ip, #236, 12 @ 0xec00000 │ │ │ │ + andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ c5410 <__cxa_atexit@plt+0xb8784> │ │ │ │ + ldr r3, [pc, #32] @ ccfb4 <__cxa_atexit@plt+0xc0328> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #24] @ c5414 <__cxa_atexit@plt+0xb8788> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5408 <__cxa_atexit@plt+0xb877c> │ │ │ │ - b c5424 <__cxa_atexit@plt+0xb8798> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #20] @ ccfb8 <__cxa_atexit@plt+0xc032c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #12] @ ccfbc <__cxa_atexit@plt+0xc0330> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 13e8f14 <__cxa_atexit@plt+0x13dc288> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq pc, #57824 @ 0xe1e0 @ │ │ │ │ - rsceq sl, ip, #216, 2 @ 0x36 │ │ │ │ - andeq r0, r0, ip │ │ │ │ + movweq r7, #58088 @ 0xe2e8 │ │ │ │ + movweq r7, #58736 @ 0xe570 │ │ │ │ + rsceq r1, ip, #172, 12 @ 0xac00000 │ │ │ │ + andeq r0, r0, r8, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r3, [pc, #124] @ c54ac <__cxa_atexit@plt+0xb8820> │ │ │ │ + ldr r3, [pc, #32] @ ccff4 <__cxa_atexit@plt+0xc0368> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c54a4 <__cxa_atexit@plt+0xb8818> │ │ │ │ - ldr r2, [pc, #96] @ c54b0 <__cxa_atexit@plt+0xb8824> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + ldr r8, [pc, #8] @ ccff8 <__cxa_atexit@plt+0xc036c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 11c2adc <__cxa_atexit@plt+0x11b5e50> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + movweq r7, #58672 @ 0xe530 │ │ │ │ + rsceq r1, ip, #88, 12 @ 0x5800000 │ │ │ │ + andeq r0, r0, r7, asr #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cd05c <__cxa_atexit@plt+0xc03d0> │ │ │ │ + ldr lr, [pc, #68] @ cd068 <__cxa_atexit@plt+0xc03dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldrd r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r3, [pc, #56] @ cd06c <__cxa_atexit@plt+0xc03e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + adds r0, r0, r2 │ │ │ │ + adc r1, r1, r2, asr #31 │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + strd r0, [r5, #8] │ │ │ │ + strd r0, [sl, #8] │ │ │ │ + ldr r8, [pc, #28] @ cd070 <__cxa_atexit@plt+0xc03e4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11c2adc <__cxa_atexit@plt+0x11b5e50> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + movweq r7, #58804 @ 0xe5b4 │ │ │ │ + rsceq r1, ip, #204, 10 @ 0x33000000 │ │ │ │ + andeq r0, r0, r7, asr #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr lr, [pc, #40] @ cd0b8 <__cxa_atexit@plt+0xc042c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r1, r2} │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + add r3, r5, #8 │ │ │ │ + stm r3, {r0, r1, r2, lr} │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r8, [pc, #8] @ cd0bc <__cxa_atexit@plt+0xc0430> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 11a99d8 <__cxa_atexit@plt+0x119cd4c> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r7, #58492 @ 0xe47c │ │ │ │ + rsceq r1, ip, #220, 8 @ 0xdc000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ cd0e0 <__cxa_atexit@plt+0xc0454> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 11abd6c <__cxa_atexit@plt+0x119f0e0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cd124 <__cxa_atexit@plt+0xc0498> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ cd130 <__cxa_atexit@plt+0xc04a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r6, #61416 @ 0xefe8 │ │ │ │ + rsceq r1, ip, #224, 8 @ 0xe0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #80] @ c54b4 <__cxa_atexit@plt+0xb8828> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5498 <__cxa_atexit@plt+0xb880c> │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r2, [pc, #64] @ c54b8 <__cxa_atexit@plt+0xb882c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5498 <__cxa_atexit@plt+0xb880c> │ │ │ │ - mov r5, r3 │ │ │ │ - b c5574 <__cxa_atexit@plt+0xb88e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cd180 <__cxa_atexit@plt+0xc04f4> │ │ │ │ + ldr r2, [pc, #52] @ cd18c <__cxa_atexit@plt+0xc0500> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #44] @ cd190 <__cxa_atexit@plt+0xc0504> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [pc, #40] @ cd194 <__cxa_atexit@plt+0xc0508> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [pc, #32] @ cd198 <__cxa_atexit@plt+0xc050c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - movweq pc, #57724 @ 0xe17c @ │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - rsceq sl, ip, #52, 2 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + movweq r6, #60880 @ 0xedd0 │ │ │ │ + movweq r7, #58512 @ 0xe490 │ │ │ │ + movweq r7, #58292 @ 0xe3b4 │ │ │ │ + movweq r7, #58496 @ 0xe480 │ │ │ │ + rsceq r1, ip, #48, 8 @ 0x30000000 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, r4, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cd238 <__cxa_atexit@plt+0xc05ac> │ │ │ │ + ldr r1, [pc, #164] @ cd260 <__cxa_atexit@plt+0xc05d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #72] @ c551c <__cxa_atexit@plt+0xb8890> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #60] @ c5520 <__cxa_atexit@plt+0xb8894> │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ands r7, r0, #15 │ │ │ │ + beq cd224 <__cxa_atexit@plt+0xc0598> │ │ │ │ + str r7, [r2] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cd240 <__cxa_atexit@plt+0xc05b4> │ │ │ │ + ldr r2, [pc, #124] @ cd26c <__cxa_atexit@plt+0xc05e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + rsb r7, r7, #16 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r7, [pc, #112] @ cd270 <__cxa_atexit@plt+0xc05e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub r9, r3, #3 │ │ │ │ + ldr r7, [pc, #96] @ cd274 <__cxa_atexit@plt+0xc05e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r8, [pc, #92] @ cd278 <__cxa_atexit@plt+0xc05ec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + ldr r7, [pc, #60] @ cd268 <__cxa_atexit@plt+0xc05dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5514 <__cxa_atexit@plt+0xb8888> │ │ │ │ - ldr r7, [r3, #32] │ │ │ │ - ldr r2, [pc, #44] @ c5524 <__cxa_atexit@plt+0xb8898> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5514 <__cxa_atexit@plt+0xb8888> │ │ │ │ - b c5574 <__cxa_atexit@plt+0xb88e8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - movweq pc, #57596 @ 0xe0fc @ │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq sl, ip, #184 @ 0xb8 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #36] @ c5564 <__cxa_atexit@plt+0xb88d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c555c <__cxa_atexit@plt+0xb88d0> │ │ │ │ - b c5574 <__cxa_atexit@plt+0xb88e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq sl, ip, #120 @ 0x78 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + ldr r6, [pc, #28] @ cd264 <__cxa_atexit@plt+0xc05d8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + movweq r6, #60780 @ 0xed6c │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + movweq r7, #58320 @ 0xe3d0 │ │ │ │ + movweq r6, #61136 @ 0xeed0 │ │ │ │ + movweq r7, #58368 @ 0xe400 │ │ │ │ + movweq r7, #58352 @ 0xe3f0 │ │ │ │ + movweq r7, #58332 @ 0xe3dc │ │ │ │ + rsceq r1, ip, #64, 6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c55e8 <__cxa_atexit@plt+0xb895c> │ │ │ │ - ldr r3, [pc, #140] @ c5614 <__cxa_atexit@plt+0xb8988> │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cd2d8 <__cxa_atexit@plt+0xc064c> │ │ │ │ + ldr r2, [pc, #72] @ cd2f0 <__cxa_atexit@plt+0xc0664> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + rsb r7, r7, #16 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [pc, #60] @ cd2f4 <__cxa_atexit@plt+0xc0668> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r9, r6, #3 │ │ │ │ + ldr r7, [pc, #44] @ cd2f8 <__cxa_atexit@plt+0xc066c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r8, [pc, #40] @ cd2fc <__cxa_atexit@plt+0xc0670> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + ldr r3, [pc, #32] @ cd300 <__cxa_atexit@plt+0xc0674> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c560c <__cxa_atexit@plt+0xb8980> │ │ │ │ - ldr r2, [pc, #120] @ c5618 <__cxa_atexit@plt+0xb898c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ + b 3f375c <__cxa_atexit@plt+0x3e6ad0> │ │ │ │ + movweq r6, #60952 @ 0xee18 │ │ │ │ + movweq r7, #58184 @ 0xe348 │ │ │ │ + movweq r7, #58168 @ 0xe338 │ │ │ │ + movweq r7, #58148 @ 0xe324 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + rsceq r1, ip, #236, 4 @ 0xc000000e │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r4, r2 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cd3d0 <__cxa_atexit@plt+0xc0744> │ │ │ │ + ldr lr, [pc, #176] @ cd3d8 <__cxa_atexit@plt+0xc074c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr ip, [r7, #14] │ │ │ │ + ldr r0, [r7, #18] │ │ │ │ + ldr r7, [r7, #22] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #104] @ c561c <__cxa_atexit@plt+0xb8990> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5600 <__cxa_atexit@plt+0xb8974> │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #88] @ c5620 <__cxa_atexit@plt+0xb8994> │ │ │ │ + str lr, [r3, #-32]! @ 0xffffffe0 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cd3b4 <__cxa_atexit@plt+0xc0728> │ │ │ │ + ldr r2, [pc, #104] @ cd3dc <__cxa_atexit@plt+0xc0750> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq c5600 <__cxa_atexit@plt+0xb8974> │ │ │ │ + beq cd3c4 <__cxa_atexit@plt+0xc0738> │ │ │ │ + ldr r3, [pc, #80] @ cd3e0 <__cxa_atexit@plt+0xc0754> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #76] @ cd3e4 <__cxa_atexit@plt+0xc0758> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-44]! @ 0xffffffd4 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [pc, #56] @ cd3e8 <__cxa_atexit@plt+0xc075c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 13e8f14 <__cxa_atexit@plt+0x13dc288> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b c56e4 <__cxa_atexit@plt+0xb8a58> │ │ │ │ - ldr r7, [pc, #52] @ c5624 <__cxa_atexit@plt+0xb8998> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - ldr r0, [pc, #44] @ c5628 <__cxa_atexit@plt+0xb899c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - movweq pc, #57392 @ 0xe030 @ │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - rsceq r9, ip, #140, 30 @ 0x230 │ │ │ │ - rsceq r9, ip, #128, 30 @ 0x200 │ │ │ │ - rsceq r9, ip, #164, 30 @ 0x290 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + movweq r6, #61172 @ 0xeef4 │ │ │ │ + movweq r7, #57712 @ 0xe170 │ │ │ │ + rsceq r1, ip, #8, 4 @ 0x80000000 │ │ │ │ + andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #72] @ c568c <__cxa_atexit@plt+0xb8a00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #60] @ c5690 <__cxa_atexit@plt+0xb8a04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5684 <__cxa_atexit@plt+0xb89f8> │ │ │ │ - ldr r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #44] @ c5694 <__cxa_atexit@plt+0xb8a08> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #68] @ cd448 <__cxa_atexit@plt+0xc07bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r2, [r3, #-4] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq c5684 <__cxa_atexit@plt+0xb89f8> │ │ │ │ - b c56e4 <__cxa_atexit@plt+0xb8a58> │ │ │ │ + beq cd440 <__cxa_atexit@plt+0xc07b4> │ │ │ │ + ldr r3, [pc, #44] @ cd44c <__cxa_atexit@plt+0xc07c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #32] @ cd450 <__cxa_atexit@plt+0xc07c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #24] @ cd454 <__cxa_atexit@plt+0xc07c8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 13e8f14 <__cxa_atexit@plt+0x13dc288> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - movweq lr, #61328 @ 0xef90 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq r9, ip, #40, 30 @ 0xa0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + movweq r6, #61020 @ 0xee5c │ │ │ │ + movweq r7, #57572 @ 0xe0e4 │ │ │ │ + rsceq r1, ip, #156, 2 @ 0x27 │ │ │ │ + andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #36] @ c56d4 <__cxa_atexit@plt+0xb8a48> │ │ │ │ + ldr r3, [pc, #32] @ cd48c <__cxa_atexit@plt+0xc0800> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c56cc <__cxa_atexit@plt+0xb8a40> │ │ │ │ - b c56e4 <__cxa_atexit@plt+0xb8a58> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r9, ip, #232, 28 @ 0xe80 │ │ │ │ - andeq r4, r0, lr │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #20] @ cd490 <__cxa_atexit@plt+0xc0804> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #12] @ cd494 <__cxa_atexit@plt+0xc0808> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 13e8f14 <__cxa_atexit@plt+0x13dc288> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + movweq r6, #60944 @ 0xee10 │ │ │ │ + movweq r7, #57496 @ 0xe098 │ │ │ │ + rsceq r1, ip, #92, 2 │ │ │ │ + andeq r0, r0, r8, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c5778 <__cxa_atexit@plt+0xb8aec> │ │ │ │ - ldr r3, [pc, #476] @ c58d4 <__cxa_atexit@plt+0xb8c48> │ │ │ │ + ldr r3, [pc, #32] @ cd4cc <__cxa_atexit@plt+0xc0840> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c581c <__cxa_atexit@plt+0xb8b90> │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #32 │ │ │ │ - cmp r3, r8 │ │ │ │ - bcc c58a8 <__cxa_atexit@plt+0xb8c1c> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, #63 @ 0x3f │ │ │ │ - mov r2, sl │ │ │ │ - bl bd68 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c583c <__cxa_atexit@plt+0xb8bb0> │ │ │ │ - ldr r3, [pc, #400] @ c58dc <__cxa_atexit@plt+0xb8c50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - sub r2, r0, r9 │ │ │ │ - sub r1, sl, r2 │ │ │ │ - stmib r6, {r3, fp} │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r1, r3, fp} │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - sub r2, r8, #11 │ │ │ │ - sub r3, r8, #27 │ │ │ │ - mov r6, r8 │ │ │ │ - b c584c <__cxa_atexit@plt+0xb8bc0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c5824 <__cxa_atexit@plt+0xb8b98> │ │ │ │ - ldr r3, [pc, #308] @ c58c4 <__cxa_atexit@plt+0xb8c38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c581c <__cxa_atexit@plt+0xb8b90> │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #32 │ │ │ │ - cmp r3, r8 │ │ │ │ - bcc c58a8 <__cxa_atexit@plt+0xb8c1c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, #63 @ 0x3f │ │ │ │ - mov r2, sl │ │ │ │ - bl bd68 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c5874 <__cxa_atexit@plt+0xb8be8> │ │ │ │ - ldr lr, [pc, #232] @ c58cc <__cxa_atexit@plt+0xb8c40> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r2, r0, r9 │ │ │ │ - sub r1, sl, r2 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add sl, r6, #12 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - sub r2, r8, #11 │ │ │ │ - sub r3, r8, #27 │ │ │ │ - mov r6, r8 │ │ │ │ - b c5884 <__cxa_atexit@plt+0xb8bf8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #188] @ c58e8 <__cxa_atexit@plt+0xb8c5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ - ldr r0, [pc, #180] @ c58ec <__cxa_atexit@plt+0xb8c60> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #148] @ c58d8 <__cxa_atexit@plt+0xb8c4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [pc, #140] @ c58e0 <__cxa_atexit@plt+0xb8c54> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r8, [r2, #7] │ │ │ │ - ldr sl, [r2, #11] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 194b764 <__cxa_atexit@plt+0x193ead8> │ │ │ │ - ldr r3, [pc, #76] @ c58c8 <__cxa_atexit@plt+0xb8c3c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [pc, #68] @ c58d0 <__cxa_atexit@plt+0xb8c44> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r8, [r2, #7] │ │ │ │ - ldr sl, [r2, #11] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - b 194b764 <__cxa_atexit@plt+0x193ead8> │ │ │ │ - ldr r6, [pc, #52] @ c58e4 <__cxa_atexit@plt+0xb8c58> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ - movweq lr, #60032 @ 0xea80 │ │ │ │ - movweq lr, #59264 @ 0xe780 │ │ │ │ - andeq r0, r0, ip, lsl #6 │ │ │ │ - andeq r0, r0, r0, lsl #4 │ │ │ │ - movweq lr, #60088 @ 0xeab8 │ │ │ │ - movweq lr, #59416 @ 0xe818 │ │ │ │ - andeq r0, r0, r4, asr #6 │ │ │ │ - andeq r0, r0, r8, lsl #4 │ │ │ │ - rsceq r9, ip, #244, 24 @ 0xf400 │ │ │ │ - rsceq r9, ip, #232, 24 @ 0xe800 │ │ │ │ - rsceq r9, ip, #192, 24 @ 0xc000 │ │ │ │ - andeq r4, r0, lr │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #32 │ │ │ │ - cmp r3, r8 │ │ │ │ - bcc c59a4 <__cxa_atexit@plt+0xb8d18> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, #63 @ 0x3f │ │ │ │ - mov r2, sl │ │ │ │ - bl bd68 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c596c <__cxa_atexit@plt+0xb8ce0> │ │ │ │ - ldr r3, [pc, #132] @ c59c4 <__cxa_atexit@plt+0xb8d38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - sub r2, r0, r9 │ │ │ │ - sub r1, sl, r2 │ │ │ │ - stmib r6, {r3, fp} │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r1, r3, fp} │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - sub r2, r8, #11 │ │ │ │ - sub r3, r8, #27 │ │ │ │ - mov r6, r8 │ │ │ │ - b c597c <__cxa_atexit@plt+0xb8cf0> │ │ │ │ - ldr r3, [pc, #76] @ c59c0 <__cxa_atexit@plt+0xb8d34> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [pc, #68] @ c59c8 <__cxa_atexit@plt+0xb8d3c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r8, [r2, #7] │ │ │ │ - ldr sl, [r2, #11] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 194b764 <__cxa_atexit@plt+0x193ead8> │ │ │ │ - ldr r6, [pc, #32] @ c59cc <__cxa_atexit@plt+0xb8d40> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq lr, #59784 @ 0xe988 │ │ │ │ - movweq lr, #58916 @ 0xe624 │ │ │ │ - andeq r0, r0, r4, lsl r2 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - rsceq r9, ip, #224, 22 @ 0x38000 │ │ │ │ - andeq r4, r0, lr │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #32 │ │ │ │ - cmp r3, r8 │ │ │ │ - bcc c5a84 <__cxa_atexit@plt+0xb8df8> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, #63 @ 0x3f │ │ │ │ - mov r2, sl │ │ │ │ - bl bd68 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c5a4c <__cxa_atexit@plt+0xb8dc0> │ │ │ │ - ldr r3, [pc, #132] @ c5aa4 <__cxa_atexit@plt+0xb8e18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - sub r2, r0, r9 │ │ │ │ - sub r1, sl, r2 │ │ │ │ - stmib r6, {r3, fp} │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r1, r3, fp} │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - sub r2, r8, #11 │ │ │ │ - sub r3, r8, #27 │ │ │ │ - mov r6, r8 │ │ │ │ - b c5a5c <__cxa_atexit@plt+0xb8dd0> │ │ │ │ - ldr r3, [pc, #76] @ c5aa0 <__cxa_atexit@plt+0xb8e14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [pc, #68] @ c5aa8 <__cxa_atexit@plt+0xb8e1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r8, [r2, #7] │ │ │ │ - ldr sl, [r2, #11] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 194b764 <__cxa_atexit@plt+0x193ead8> │ │ │ │ - ldr r6, [pc, #32] @ c5aac <__cxa_atexit@plt+0xb8e20> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq lr, #59560 @ 0xe8a8 │ │ │ │ - movweq lr, #58692 @ 0xe544 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r9, ip, #0, 22 │ │ │ │ - andeq r4, r0, lr │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + ldr r8, [pc, #8] @ cd4d0 <__cxa_atexit@plt+0xc0844> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 11c2adc <__cxa_atexit@plt+0x11b5e50> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + movweq r7, #57432 @ 0xe058 │ │ │ │ + rsceq r1, ip, #8, 2 │ │ │ │ + andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ + mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #32 │ │ │ │ - cmp r3, r8 │ │ │ │ - bcc c5b64 <__cxa_atexit@plt+0xb8ed8> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, #63 @ 0x3f │ │ │ │ - mov r2, sl │ │ │ │ - bl bd68 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c5b2c <__cxa_atexit@plt+0xb8ea0> │ │ │ │ - ldr r3, [pc, #132] @ c5b84 <__cxa_atexit@plt+0xb8ef8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - sub r2, r0, r9 │ │ │ │ - sub r1, sl, r2 │ │ │ │ - stmib r6, {r3, fp} │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r1, r3, fp} │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - sub r2, r8, #11 │ │ │ │ - sub r3, r8, #27 │ │ │ │ - mov r6, r8 │ │ │ │ - b c5b3c <__cxa_atexit@plt+0xb8eb0> │ │ │ │ - ldr r3, [pc, #76] @ c5b80 <__cxa_atexit@plt+0xb8ef4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [pc, #68] @ c5b88 <__cxa_atexit@plt+0xb8efc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r8, [r2, #7] │ │ │ │ - ldr sl, [r2, #11] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 194b764 <__cxa_atexit@plt+0x193ead8> │ │ │ │ - ldr r6, [pc, #32] @ c5b8c <__cxa_atexit@plt+0xb8f00> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq lr, #59336 @ 0xe7c8 │ │ │ │ - movweq lr, #58468 @ 0xe464 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - rsceq r9, ip, #16, 20 @ 0x10000 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5], #-12 │ │ │ │ - b c5bb4 <__cxa_atexit@plt+0xb8f28> │ │ │ │ - rsceq r9, ip, #248, 18 @ 0x3e0000 │ │ │ │ - ldrdeq r0, [r0], -r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c5d20 <__cxa_atexit@plt+0xb9094> │ │ │ │ - str r7, [sp] │ │ │ │ - stmib sp, {r2, r4, fp} │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [r1, #12]! │ │ │ │ - ldmdb r1, {r2, lr} │ │ │ │ - ldr r7, [r1, #12] │ │ │ │ - ldr sl, [r1, #16] │ │ │ │ - ldr fp, [pc, #368] @ c5d5c <__cxa_atexit@plt+0xb90d0> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - sub ip, r6, #11 │ │ │ │ - ldr r9, [r1, #40] @ 0x28 │ │ │ │ - ldr r8, [r1, #56] @ 0x38 │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - mov r0, ip │ │ │ │ - ldreq r0, [r5, #16] │ │ │ │ - and r2, sl, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c5c30 <__cxa_atexit@plt+0xb8fa4> │ │ │ │ - ldr r7, [pc, #324] @ c5d70 <__cxa_atexit@plt+0xb90e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b c5cd0 <__cxa_atexit@plt+0xb9044> │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c5cc8 <__cxa_atexit@plt+0xb903c> │ │ │ │ - str ip, [r5, #68] @ 0x44 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - cmp r4, r6 │ │ │ │ - bcc c5d38 <__cxa_atexit@plt+0xb90ac> │ │ │ │ - ldr r8, [pc, #280] @ c5d78 <__cxa_atexit@plt+0xb90ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #276] @ c5d7c <__cxa_atexit@plt+0xb90f0> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cd534 <__cxa_atexit@plt+0xc08a8> │ │ │ │ + ldr lr, [pc, #68] @ cd540 <__cxa_atexit@plt+0xc08b4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r5, #16]! │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r9, [pc, #260] @ c5d80 <__cxa_atexit@plt+0xb90f4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #256] @ c5d84 <__cxa_atexit@plt+0xb90f8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r2, [pc, #252] @ c5d88 <__cxa_atexit@plt+0xb90fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r4, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r5] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r4, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add r8, lr, #1 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 3ff84c <__cxa_atexit@plt+0x3f2bc0> │ │ │ │ - ldr r7, [pc, #144] @ c5d60 <__cxa_atexit@plt+0xb90d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #16]! │ │ │ │ - str ip, [r5, #52] @ 0x34 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - tst r9, #3 │ │ │ │ - beq c5d0c <__cxa_atexit@plt+0xb9080> │ │ │ │ - ldr r7, [pc, #120] @ c5d64 <__cxa_atexit@plt+0xb90d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #116] @ c5d68 <__cxa_atexit@plt+0xb90dc> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r7, [r5] │ │ │ │ - add r8, r4, #1 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 3ff84c <__cxa_atexit@plt+0x3f2bc0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #76] @ c5d74 <__cxa_atexit@plt+0xb90e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - ldr r5, [pc, #44] @ c5d6c <__cxa_atexit@plt+0xb90e0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r5, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq lr, #58232 @ 0xe378 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - rsceq r9, ip, #60, 16 @ 0x3c0000 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - andeq r0, r0, r4, asr r2 │ │ │ │ - rsceq r9, ip, #200, 16 @ 0xc80000 │ │ │ │ - movweq lr, #58048 @ 0xe2c0 │ │ │ │ - movweq lr, #59748 @ 0xe964 │ │ │ │ - movweq lr, #58488 @ 0xe478 │ │ │ │ - rsceq r9, ip, #4, 16 @ 0x40000 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c5db8 <__cxa_atexit@plt+0xb912c> │ │ │ │ + ldrd r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r3, [pc, #56] @ cd544 <__cxa_atexit@plt+0xc08b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ c5dbc <__cxa_atexit@plt+0xb9130> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ + adds r0, r0, r2 │ │ │ │ + adc r1, r1, r2, asr #31 │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + strd r0, [r5, #8] │ │ │ │ + strd r0, [sl, #8] │ │ │ │ + ldr r8, [pc, #28] @ cd548 <__cxa_atexit@plt+0xc08bc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 3ff84c <__cxa_atexit@plt+0x3f2bc0> │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - rsceq r9, ip, #136, 14 @ 0x2200000 │ │ │ │ - rsceq r9, ip, #224, 14 @ 0x3800000 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c5e48 <__cxa_atexit@plt+0xb91bc> │ │ │ │ - ldr r8, [pc, #116] @ c5e60 <__cxa_atexit@plt+0xb91d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r1, r6, #19 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r9, [pc, #100] @ c5e64 <__cxa_atexit@plt+0xb91d8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #96] @ c5e68 <__cxa_atexit@plt+0xb91dc> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [pc, #92] @ c5e6c <__cxa_atexit@plt+0xb91e0> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr lr, [r5, #36] @ 0x24 │ │ │ │ - str r8, [r5] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldr r3, [pc, #48] @ c5e70 <__cxa_atexit@plt+0xb91e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ff84c <__cxa_atexit@plt+0x3f2bc0> │ │ │ │ - ldr r3, [pc, #36] @ c5e74 <__cxa_atexit@plt+0xb91e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - movweq lr, #57660 @ 0xe13c │ │ │ │ - movweq lr, #59360 @ 0xe7e0 │ │ │ │ - movweq lr, #58100 @ 0xe2f4 │ │ │ │ - rsceq r9, ip, #240, 12 @ 0xf000000 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - rsceq r9, ip, #24, 14 @ 0x600000 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + b 11c2adc <__cxa_atexit@plt+0x11b5e50> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + movweq r7, #57564 @ 0xe0dc │ │ │ │ + rsceq r1, ip, #92 @ 0x5c │ │ │ │ + andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c5ea4 <__cxa_atexit@plt+0xb9218> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ c5ea8 <__cxa_atexit@plt+0xb921c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr lr, [pc, #40] @ cd590 <__cxa_atexit@plt+0xc0904> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r1, r2} │ │ │ │ str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3ff84c <__cxa_atexit@plt+0x3f2bc0> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r9, ip, #156, 12 @ 0x9c00000 │ │ │ │ - rsceq r9, ip, #228, 12 @ 0xe400000 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ c5ef8 <__cxa_atexit@plt+0xb926c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ c5efc <__cxa_atexit@plt+0xb9270> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ c5f00 <__cxa_atexit@plt+0xb9274> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - add r1, r1, #1 │ │ │ │ - mvn r0, r0 │ │ │ │ - tst r0, #3 │ │ │ │ - addeq r1, r2, #1 │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r1, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 194d610 <__cxa_atexit@plt+0x1940984> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r9, ip, #0, 10 │ │ │ │ - movweq lr, #58808 @ 0xe5b8 │ │ │ │ - rsceq r9, ip, #128, 12 @ 0x8000000 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #40] @ c5f44 <__cxa_atexit@plt+0xb92b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r3, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #12] @ c5f48 <__cxa_atexit@plt+0xb92bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1949ab0 <__cxa_atexit@plt+0x193ce24> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq lr, #57396 @ 0xe034 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #524] @ c6168 <__cxa_atexit@plt+0xb94dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #508] @ c616c <__cxa_atexit@plt+0xb94e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - and r0, r0, #3 │ │ │ │ - cmp r0, #1 │ │ │ │ - addeq r3, lr, #1 │ │ │ │ - and r0, r1, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne c5fb8 <__cxa_atexit@plt+0xb932c> │ │ │ │ - ldr r1, [r1, #2] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne c6074 <__cxa_atexit@plt+0xb93e8> │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b c6188 <__cxa_atexit@plt+0xb94fc> │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ - and r7, r2, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - bne c608c <__cxa_atexit@plt+0xb9400> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c6134 <__cxa_atexit@plt+0xb94a8> │ │ │ │ - ldmib r5, {r8, ip} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - ldr fp, [r5, #52] @ 0x34 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ - ldr lr, [r5, #60] @ 0x3c │ │ │ │ - ldr sl, [pc, #364] @ c617c <__cxa_atexit@plt+0xb94f0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - add r2, r6, #16 │ │ │ │ - stm r2, {r1, r8, lr} │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - ldr r2, [pc, #332] @ c6180 <__cxa_atexit@plt+0xb94f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr ip, [r5, #68]! @ 0x44 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str fp, [r6, #40] @ 0x28 │ │ │ │ - add r7, r6, #44 @ 0x2c │ │ │ │ - stm r7, {r0, r1, r2} │ │ │ │ - ldr r0, [sp] │ │ │ │ - add r1, r6, #56 @ 0x38 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - b c6124 <__cxa_atexit@plt+0xb9498> │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b c62b4 <__cxa_atexit@plt+0xb9628> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc c6148 <__cxa_atexit@plt+0xb94bc> │ │ │ │ - ldr r9, [pc, #208] @ c6170 <__cxa_atexit@plt+0xb94e4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr ip, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - ldr fp, [r5, #48] @ 0x30 │ │ │ │ - ldr sl, [r5, #52] @ 0x34 │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - ldr lr, [r5, #60] @ 0x3c │ │ │ │ - str r9, [r6, #4] │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r0, r1, r2, r8, lr} │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - ldr r7, [pc, #148] @ c6174 <__cxa_atexit@plt+0xb94e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - ldr ip, [r5, #68]! @ 0x44 │ │ │ │ - ldr r2, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - str fp, [r6, #36] @ 0x24 │ │ │ │ - str sl, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str lr, [r6, #48] @ 0x30 │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str r1, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - str r0, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #63 @ 0x3f │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #72] @ c6184 <__cxa_atexit@plt+0xb94f8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #68 @ 0x44 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b c615c <__cxa_atexit@plt+0xb94d0> │ │ │ │ - ldr r6, [pc, #40] @ c6178 <__cxa_atexit@plt+0xb94ec> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #68 @ 0x44 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq lr, #57360 @ 0xe010 │ │ │ │ - movweq lr, #57344 @ 0xe000 │ │ │ │ - movweq sp, #61152 @ 0xeee0 │ │ │ │ - movweq lr, #58252 @ 0xe38c │ │ │ │ - andeq r0, r0, r4, lsl #7 │ │ │ │ - movweq sp, #61296 @ 0xef70 │ │ │ │ - movweq lr, #58424 @ 0xe438 │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #88 @ 0x58 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c6274 <__cxa_atexit@plt+0xb95e8> │ │ │ │ - ldr r1, [pc, #224] @ c628c <__cxa_atexit@plt+0xb9600> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #220] @ c6290 <__cxa_atexit@plt+0xb9604> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r8, [pc, #204] @ c6294 <__cxa_atexit@plt+0xb9608> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldm r5, {sl, lr} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - str r1, [sp] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr fp, [r5, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #56] @ 0x38 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str fp, [r3, #32] │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #72] @ 0x48 │ │ │ │ - ldr r7, [r5, #64]! @ 0x40 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - sub r8, r6, #70 @ 0x46 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr fp, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - add ip, r3, #48 @ 0x30 │ │ │ │ - stm ip, {r0, r2, r7} │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r9, [r3, #64] @ 0x40 │ │ │ │ - str r8, [r3, #68] @ 0x44 │ │ │ │ - str fp, [r3, #76] @ 0x4c │ │ │ │ - str sl, [r3, #80] @ 0x50 │ │ │ │ - str lr, [r3, #84] @ 0x54 │ │ │ │ - sub r7, r6, #63 @ 0x3f │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #28] @ c6298 <__cxa_atexit@plt+0xb960c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #88 @ 0x58 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xffffe688 │ │ │ │ - movweq sp, #60876 @ 0xedcc │ │ │ │ - movweq lr, #58024 @ 0xe2a8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b c6188 <__cxa_atexit@plt+0xb94fc> │ │ │ │ - mov fp, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #88 @ 0x58 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c63b0 <__cxa_atexit@plt+0xb9724> │ │ │ │ - ldr r2, [pc, #248] @ c63cc <__cxa_atexit@plt+0xb9740> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r4, [sp, #16] │ │ │ │ - ldr lr, [pc, #240] @ c63d0 <__cxa_atexit@plt+0xb9744> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - ldr r8, [pc, #224] @ c63d4 <__cxa_atexit@plt+0xb9748> │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + add r3, r5, #8 │ │ │ │ + stm r3, {r0, r1, r2, lr} │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r8, [pc, #8] @ cd594 <__cxa_atexit@plt+0xc0908> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr r4, [r5, #60] @ 0x3c │ │ │ │ - str r4, [sp] │ │ │ │ - str r3, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - str r0, [r7, #32] │ │ │ │ - str ip, [r7, #36] @ 0x24 │ │ │ │ - ldr ip, [r5, #68]! @ 0x44 │ │ │ │ - sub fp, r6, #70 @ 0x46 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r4, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr sl, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r7, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r7, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r7, #48] @ 0x30 │ │ │ │ - str r2, [r7, #52] @ 0x34 │ │ │ │ - str r1, [r7, #56] @ 0x38 │ │ │ │ - str r0, [r7, #60] @ 0x3c │ │ │ │ - str lr, [r7, #64] @ 0x40 │ │ │ │ - str fp, [r7, #68] @ 0x44 │ │ │ │ - str r4, [r7, #72] @ 0x48 │ │ │ │ - str sl, [r7, #76] @ 0x4c │ │ │ │ - str r8, [r7, #80] @ 0x50 │ │ │ │ - str r9, [r7, #84] @ 0x54 │ │ │ │ - sub r7, r6, #63 @ 0x3f │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ c63d8 <__cxa_atexit@plt+0xb974c> │ │ │ │ + b 11aa1d8 <__cxa_atexit@plt+0x119d54c> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r6, #61348 @ 0xefa4 │ │ │ │ + rsceq r1, ip, #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ cd5b8 <__cxa_atexit@plt+0xc092c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #88 @ 0x58 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xffffe468 │ │ │ │ - movweq sp, #60576 @ 0xeca0 │ │ │ │ - movweq lr, #57724 @ 0xe17c │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b c62b4 <__cxa_atexit@plt+0xb9628> │ │ │ │ - andeq r0, r0, r0, lsl r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 11abd6c <__cxa_atexit@plt+0x119f0e0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c64a8 <__cxa_atexit@plt+0xb981c> │ │ │ │ - ldmib r5, {r8, fp} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - add ip, r5, #44 @ 0x2c │ │ │ │ - ldm ip, {r1, sl, ip} │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ - stm sp, {r4, lr} │ │ │ │ - mov r4, r7 │ │ │ │ - ldr lr, [r5, #60] @ 0x3c │ │ │ │ - ldr r7, [pc, #132] @ c64c4 <__cxa_atexit@plt+0xb9838> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - add r2, r3, #16 │ │ │ │ - stm r2, {r1, r8, lr} │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - ldr r7, [pc, #100] @ c64c8 <__cxa_atexit@plt+0xb983c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #68]! @ 0x44 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - add sl, r3, #44 @ 0x2c │ │ │ │ - stm sl, {r1, r2, r7} │ │ │ │ - add r1, r3, #56 @ 0x38 │ │ │ │ - stm r1, {r4, r8, lr} │ │ │ │ - str r9, [r3, #68] @ 0x44 │ │ │ │ - sub r7, r6, #63 @ 0x3f │ │ │ │ - ldm sp, {r4, fp} │ │ │ │ + bcc cd5fc <__cxa_atexit@plt+0xc0970> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ cd608 <__cxa_atexit@plt+0xc097c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #28] @ c64cc <__cxa_atexit@plt+0xb9840> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5] │ │ │ │ - mov fp, lr │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq sp, #60224 @ 0xeb40 │ │ │ │ - movweq lr, #57352 @ 0xe008 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - andeq r0, r0, r0, lsl r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c6588 <__cxa_atexit@plt+0xb98fc> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #168] @ c65a4 <__cxa_atexit@plt+0xb9918> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr ip, [r5, #40] @ 0x28 │ │ │ │ - add sl, r5, #44 @ 0x2c │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - ldr lr, [r5, #60] @ 0x3c │ │ │ │ - str fp, [r3, #4] │ │ │ │ - add fp, r3, #8 │ │ │ │ - stm fp, {r0, r1, r2, r8, lr} │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - ldr r7, [pc, #112] @ c65a8 <__cxa_atexit@plt+0xb991c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r7, #1 │ │ │ │ - ldr ip, [r5, #68]! @ 0x44 │ │ │ │ - ldr r2, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr fp, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str lr, [r3, #52] @ 0x34 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - str fp, [r3, #60] @ 0x3c │ │ │ │ - str r8, [r3, #64] @ 0x40 │ │ │ │ - str r0, [r3, #68] @ 0x44 │ │ │ │ - sub r7, r6, #63 @ 0x3f │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ c65ac <__cxa_atexit@plt+0xb9920> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #68 @ 0x44 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq sp, #60036 @ 0xea84 │ │ │ │ - movweq sp, #61236 @ 0xef34 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b c65d0 <__cxa_atexit@plt+0xb9944> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - rsceq r9, ip, #236 @ 0xec │ │ │ │ - andeq r0, r9, r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r6, #60176 @ 0xeb10 │ │ │ │ + rsceq r1, ip, #148 @ 0x94 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - sub r7, r3, #16 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c6650 <__cxa_atexit@plt+0xb99c4> │ │ │ │ - ldr r7, [pc, #120] @ c6664 <__cxa_atexit@plt+0xb99d8> │ │ │ │ + bhi cd654 <__cxa_atexit@plt+0xc09c8> │ │ │ │ + ldr r7, [pc, #52] @ cd664 <__cxa_atexit@plt+0xc09d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq c6644 <__cxa_atexit@plt+0xb99b8> │ │ │ │ - ldr r2, [pc, #104] @ c6668 <__cxa_atexit@plt+0xb99dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c663c <__cxa_atexit@plt+0xb99b0> │ │ │ │ - ldr r2, [pc, #76] @ c666c <__cxa_atexit@plt+0xb99e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c663c <__cxa_atexit@plt+0xb99b0> │ │ │ │ - b c671c <__cxa_atexit@plt+0xb9a90> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + beq cd648 <__cxa_atexit@plt+0xc09bc> │ │ │ │ + mov r7, r8 │ │ │ │ + b cd678 <__cxa_atexit@plt+0xc09ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c6670 <__cxa_atexit@plt+0xb99e4> │ │ │ │ + ldr r7, [pc, #12] @ cd668 <__cxa_atexit@plt+0xc09dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - rsceq r9, ip, #104 @ 0x68 │ │ │ │ - rsceq r9, ip, #60 @ 0x3c │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ c66cc <__cxa_atexit@plt+0xb9a40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c66c4 <__cxa_atexit@plt+0xb9a38> │ │ │ │ - ldr r3, [pc, #40] @ c66d0 <__cxa_atexit@plt+0xb9a44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c66c4 <__cxa_atexit@plt+0xb9a38> │ │ │ │ - b c671c <__cxa_atexit@plt+0xb9a90> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r8, ip, #220, 30 @ 0x370 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ c670c <__cxa_atexit@plt+0xb9a80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6704 <__cxa_atexit@plt+0xb9a78> │ │ │ │ - b c671c <__cxa_atexit@plt+0xb9a90> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r8, ip, #160, 30 @ 0x280 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq r1, ip, #96 @ 0x60 │ │ │ │ + rsceq r1, ip, #56 @ 0x38 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #124] @ c67ac <__cxa_atexit@plt+0xb9b20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6798 <__cxa_atexit@plt+0xb9b0c> │ │ │ │ - ldr r2, [pc, #100] @ c67b0 <__cxa_atexit@plt+0xb9b24> │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne cd6cc <__cxa_atexit@plt+0xc0a40> │ │ │ │ + ldr r2, [pc, #188] @ cd758 <__cxa_atexit@plt+0xc0acc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6798 <__cxa_atexit@plt+0xb9b0c> │ │ │ │ - ldr r1, [pc, #72] @ c67b4 <__cxa_atexit@plt+0xb9b28> │ │ │ │ + str r2, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq cd728 <__cxa_atexit@plt+0xc0a9c> │ │ │ │ + ldr r1, [pc, #172] @ cd75c <__cxa_atexit@plt+0xc0ad0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - str r7, [r3, #16] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ tst r2, #3 │ │ │ │ - beq c67a0 <__cxa_atexit@plt+0xb9b14> │ │ │ │ - ldr r7, [pc, #48] @ c67b8 <__cxa_atexit@plt+0xb9b2c> │ │ │ │ + beq cd734 <__cxa_atexit@plt+0xc0aa8> │ │ │ │ + ldr r7, [pc, #152] @ cd760 <__cxa_atexit@plt+0xc0ad4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - rsceq r8, ip, #244, 28 @ 0xf40 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ c6830 <__cxa_atexit@plt+0xb9ba4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c681c <__cxa_atexit@plt+0xb9b90> │ │ │ │ - ldr r2, [pc, #68] @ c6834 <__cxa_atexit@plt+0xb9ba8> │ │ │ │ + b cd700 <__cxa_atexit@plt+0xc0a74> │ │ │ │ + ldr r2, [pc, #112] @ cd744 <__cxa_atexit@plt+0xc0ab8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq c6824 <__cxa_atexit@plt+0xb9b98> │ │ │ │ - ldr r7, [pc, #44] @ c6838 <__cxa_atexit@plt+0xb9bac> │ │ │ │ + str r2, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq cd728 <__cxa_atexit@plt+0xc0a9c> │ │ │ │ + ldr r1, [pc, #96] @ cd748 <__cxa_atexit@plt+0xc0abc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq cd734 <__cxa_atexit@plt+0xc0aa8> │ │ │ │ + ldr r7, [pc, #76] @ cd74c <__cxa_atexit@plt+0xc0ac0> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r7, [pc, #60] @ cd750 <__cxa_atexit@plt+0xc0ac4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #52] @ cd754 <__cxa_atexit@plt+0xc0ac8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 13e8f14 <__cxa_atexit@plt+0x13dc288> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsceq r8, ip, #116, 28 @ 0x740 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r4, ror #6 │ │ │ │ + @ instruction: 0x000003b8 │ │ │ │ + andeq r0, r0, r0, ror #7 │ │ │ │ + movweq r6, #60280 @ 0xeb78 │ │ │ │ + movweq r6, #60928 @ 0xee00 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + rsceq r0, ip, #196, 28 @ 0xc40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #56] @ c688c <__cxa_atexit@plt+0xb9c00> │ │ │ │ + ldr r2, [pc, #64] @ cd7bc <__cxa_atexit@plt+0xc0b30> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq c6884 <__cxa_atexit@plt+0xb9bf8> │ │ │ │ - ldr r3, [pc, #32] @ c6890 <__cxa_atexit@plt+0xb9c04> │ │ │ │ + beq cd7b4 <__cxa_atexit@plt+0xc0b28> │ │ │ │ + ldr r3, [pc, #44] @ cd7c0 <__cxa_atexit@plt+0xc0b34> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #32] @ cd7c4 <__cxa_atexit@plt+0xc0b38> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #24] @ cd7c8 <__cxa_atexit@plt+0xc0b3c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 13e8f14 <__cxa_atexit@plt+0x13dc288> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r8, ip, #28, 28 @ 0x1c0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + movweq r6, #60136 @ 0xeae8 │ │ │ │ + movweq r6, #60784 @ 0xed70 │ │ │ │ + rsceq r0, ip, #92, 28 @ 0x5c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ c68bc <__cxa_atexit@plt+0xb9c30> │ │ │ │ + ldr r3, [pc, #32] @ cd800 <__cxa_atexit@plt+0xc0b74> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r8, ip, #240, 26 @ 0x3c00 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ c68f8 <__cxa_atexit@plt+0xb9c6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c68f0 <__cxa_atexit@plt+0xb9c64> │ │ │ │ - b c6908 <__cxa_atexit@plt+0xb9c7c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r8, ip, #180, 26 @ 0x2d00 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #20] @ cd804 <__cxa_atexit@plt+0xc0b78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #12] @ cd808 <__cxa_atexit@plt+0xc0b7c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 13e8f14 <__cxa_atexit@plt+0x13dc288> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + movweq r6, #60060 @ 0xea9c │ │ │ │ + movweq r6, #60708 @ 0xed24 │ │ │ │ + rsceq r0, ip, #28, 28 @ 0x1c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #156] @ c69b0 <__cxa_atexit@plt+0xb9d24> │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cd884 <__cxa_atexit@plt+0xc0bf8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #12 │ │ │ │ + bne cd868 <__cxa_atexit@plt+0xc0bdc> │ │ │ │ + ldr r3, [pc, #80] @ cd890 <__cxa_atexit@plt+0xc0c04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r2, [pc, #72] @ cd894 <__cxa_atexit@plt+0xc0c08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6990 <__cxa_atexit@plt+0xb9d04> │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldmib r5, {sl, lr} │ │ │ │ - add r9, r5, #12 │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - add sl, r5, #16 │ │ │ │ - stm sl, {r0, r1, r2} │ │ │ │ - sub r0, r5, #88 @ 0x58 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi c6998 <__cxa_atexit@plt+0xb9d0c> │ │ │ │ - ldr r0, [pc, #84] @ c69b8 <__cxa_atexit@plt+0xb9d2c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - str lr, [r5, #32] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #52] @ c69bc <__cxa_atexit@plt+0xb9d30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c69b4 <__cxa_atexit@plt+0xb9d28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - rsceq r8, ip, #24, 26 @ 0x600 │ │ │ │ - @ instruction: 0xffffe054 │ │ │ │ - movweq sp, #58820 @ 0xe5c4 │ │ │ │ - rsceq r8, ip, #240, 24 @ 0xf000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r0, lr} │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - sub r0, r5, #88 @ 0x58 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi c6a40 <__cxa_atexit@plt+0xb9db4> │ │ │ │ - add r3, r5, #24 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r7, [pc, #60] @ c6a5c <__cxa_atexit@plt+0xb9dd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r9, r5, #24 │ │ │ │ - stm r9, {r1, r8, lr} │ │ │ │ - stm r5, {r0, r2, r3} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #40] @ c6a60 <__cxa_atexit@plt+0xb9dd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff82c <__cxa_atexit@plt+0x3f2ba0> │ │ │ │ - ldr r7, [pc, #28] @ c6a64 <__cxa_atexit@plt+0xb9dd8> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + str r3, [sl, #8] │ │ │ │ + ldr r8, [pc, #52] @ cd898 <__cxa_atexit@plt+0xc0c0c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 11ad078 <__cxa_atexit@plt+0x11a03ec> │ │ │ │ + ldr r7, [pc, #44] @ cd89c <__cxa_atexit@plt+0xc0c10> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffdf98 │ │ │ │ - movweq sp, #58644 @ 0xe514 │ │ │ │ - rsceq r8, ip, #112, 24 @ 0x7000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b c65d0 <__cxa_atexit@plt+0xb9944> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - rsceq r8, ip, #60, 24 @ 0x3c00 │ │ │ │ - andeq r0, r9, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b c65d0 <__cxa_atexit@plt+0xb9944> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b c6dc4 <__cxa_atexit@plt+0xba138> │ │ │ │ - rsceq r8, ip, #84, 24 @ 0x5400 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c6ad8 <__cxa_atexit@plt+0xb9e4c> │ │ │ │ - ldr r2, [pc, #44] @ c6ae0 <__cxa_atexit@plt+0xb9e54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r0, [pc, #32] @ c6ae4 <__cxa_atexit@plt+0xb9e58> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #36] @ cd8a0 <__cxa_atexit@plt+0xc0c14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq sp, #58484 @ 0xe474 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c6b4c <__cxa_atexit@plt+0xb9ec0> │ │ │ │ - ldr lr, [pc, #76] @ c6b58 <__cxa_atexit@plt+0xb9ecc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ c6b5c <__cxa_atexit@plt+0xb9ed0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r8, [pc, #64] @ c6b60 <__cxa_atexit@plt+0xb9ed4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - sub r0, r6, #17 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq sp, #60080 @ 0xeab0 │ │ │ │ - movweq sp, #60068 @ 0xeaa4 │ │ │ │ - movweq sp, #60064 @ 0xeaa0 │ │ │ │ - rsceq r8, ip, #132, 22 @ 0x21000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c6ba4 <__cxa_atexit@plt+0xb9f18> │ │ │ │ - ldr r2, [pc, #40] @ c6bac <__cxa_atexit@plt+0xb9f20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ c6bb0 <__cxa_atexit@plt+0xb9f24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq sp, #58276 @ 0xe3a4 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffff8f0 │ │ │ │ + movweq r6, #60604 @ 0xecbc │ │ │ │ + rsceq r0, ip, #36, 26 @ 0x900 │ │ │ │ + rsceq r0, ip, #24, 26 @ 0x600 │ │ │ │ + rsceq r0, ip, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cd8c8 <__cxa_atexit@plt+0xc0c3c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #168] @ cd978 <__cxa_atexit@plt+0xc0cec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cd960 <__cxa_atexit@plt+0xc0cd4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c6c08 <__cxa_atexit@plt+0xb9f7c> │ │ │ │ - ldr r2, [pc, #60] @ c6c14 <__cxa_atexit@plt+0xb9f88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #52] @ c6c18 <__cxa_atexit@plt+0xb9f8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ c6c1c <__cxa_atexit@plt+0xb9f90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cd968 <__cxa_atexit@plt+0xc0cdc> │ │ │ │ + add r2, r6, #24 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r9, [r7, #15] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + sub lr, r3, #31 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr ip, [pc, #88] @ cd97c <__cxa_atexit@plt+0xc0cf0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r0, [pc, #76] @ cd980 <__cxa_atexit@plt+0xc0cf4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, r6, #12 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ + str r8, [r2] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r7, r3, #22 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq sp, #59872 @ 0xe9e0 │ │ │ │ - movweq sp, #59912 @ 0xea08 │ │ │ │ - movweq sp, #59856 @ 0xe9d0 │ │ │ │ - rsceq r8, ip, #200, 20 @ 0xc8000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c6c60 <__cxa_atexit@plt+0xb9fd4> │ │ │ │ - ldr r2, [pc, #40] @ c6c68 <__cxa_atexit@plt+0xb9fdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ c6c6c <__cxa_atexit@plt+0xb9fe0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq sp, #58088 @ 0xe2e8 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + movweq r6, #60648 @ 0xece8 │ │ │ │ + @ instruction: 0xfffff9dc │ │ │ │ + rsceq r0, ip, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ + mov r8, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c6cc4 <__cxa_atexit@plt+0xba038> │ │ │ │ - ldr r2, [pc, #60] @ c6cd0 <__cxa_atexit@plt+0xba044> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #52] @ c6cd4 <__cxa_atexit@plt+0xba048> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ c6cd8 <__cxa_atexit@plt+0xba04c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + bcc cda14 <__cxa_atexit@plt+0xc0d88> │ │ │ │ + add r2, r3, #24 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr fp, [r7, #11] │ │ │ │ + ldr r9, [r7, #15] │ │ │ │ + ldr r4, [r7, #19] │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + sub lr, r6, #31 │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr ip, [pc, #72] @ cda28 <__cxa_atexit@plt+0xc0d9c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r0, [pc, #60] @ cda2c <__cxa_atexit@plt+0xc0da0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, r3, #12 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ + stm r2, {r4, r7, fp} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r7, r6, #22 │ │ │ │ + mov r4, r8 │ │ │ │ + ldr fp, [sp] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq sp, #59684 @ 0xe924 │ │ │ │ - movweq sp, #59724 @ 0xe94c │ │ │ │ - movweq sp, #59668 @ 0xe914 │ │ │ │ - rsceq r8, ip, #12, 20 @ 0xc000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c6d20 <__cxa_atexit@plt+0xba094> │ │ │ │ - ldr r2, [pc, #44] @ c6d28 <__cxa_atexit@plt+0xba09c> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r8, #828] @ 0x33c │ │ │ │ + mov r4, r8 │ │ │ │ + mov fp, r1 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r6, #60460 @ 0xec2c │ │ │ │ + @ instruction: 0xfffff920 │ │ │ │ + rsceq r0, ip, #92, 24 @ 0x5c00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ cda88 <__cxa_atexit@plt+0xc0dfc> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r0, [pc, #32] @ c6d2c <__cxa_atexit@plt+0xba0a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq cda80 <__cxa_atexit@plt+0xc0df4> │ │ │ │ + ldr r3, [pc, #44] @ cda8c <__cxa_atexit@plt+0xc0e00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #32] @ cda90 <__cxa_atexit@plt+0xc0e04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #24] @ cda94 <__cxa_atexit@plt+0xc0e08> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 13e8f14 <__cxa_atexit@plt+0x13dc288> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq sp, #57900 @ 0xe22c │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + movweq r6, #59420 @ 0xe81c │ │ │ │ + movweq r6, #60068 @ 0xeaa4 │ │ │ │ + rsceq r0, ip, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c6d94 <__cxa_atexit@plt+0xba108> │ │ │ │ - ldr lr, [pc, #76] @ c6da0 <__cxa_atexit@plt+0xba114> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ c6da4 <__cxa_atexit@plt+0xba118> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r8, [pc, #64] @ c6da8 <__cxa_atexit@plt+0xba11c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ cdacc <__cxa_atexit@plt+0xc0e40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #20] @ cdad0 <__cxa_atexit@plt+0xc0e44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #12] @ cdad4 <__cxa_atexit@plt+0xc0e48> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - sub r0, r6, #17 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq sp, #59496 @ 0xe868 │ │ │ │ - movweq sp, #59484 @ 0xe85c │ │ │ │ - movweq sp, #59480 @ 0xe858 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ + b 13e8f14 <__cxa_atexit@plt+0x13dc288> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + movweq r6, #59344 @ 0xe7d0 │ │ │ │ + movweq r6, #59992 @ 0xea58 │ │ │ │ + rsceq r0, ip, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c6e14 <__cxa_atexit@plt+0xba188> │ │ │ │ - ldr r7, [pc, #84] @ c6e2c <__cxa_atexit@plt+0xba1a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str sl, [r5, #28] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [pc, #48] @ c6e30 <__cxa_atexit@plt+0xba1a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6e0c <__cxa_atexit@plt+0xba180> │ │ │ │ - b c6e44 <__cxa_atexit@plt+0xba1b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c6e34 <__cxa_atexit@plt+0xba1a8> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cdb50 <__cxa_atexit@plt+0xc0ec4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #12 │ │ │ │ + bne cdb34 <__cxa_atexit@plt+0xc0ea8> │ │ │ │ + ldr r3, [pc, #80] @ cdb5c <__cxa_atexit@plt+0xc0ed0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r2, [pc, #72] @ cdb60 <__cxa_atexit@plt+0xc0ed4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + str r3, [sl, #8] │ │ │ │ + ldr r8, [pc, #52] @ cdb64 <__cxa_atexit@plt+0xc0ed8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 11ad078 <__cxa_atexit@plt+0x11a03ec> │ │ │ │ + ldr r7, [pc, #44] @ cdb68 <__cxa_atexit@plt+0xc0edc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #36] @ cdb6c <__cxa_atexit@plt+0xc0ee0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - movweq sp, #59376 @ 0xe7f0 │ │ │ │ - rsceq r8, ip, #224, 16 @ 0xe00000 │ │ │ │ - rsceq r8, ip, #176, 16 @ 0xb00000 │ │ │ │ - andeq r0, r0, r7, lsl #24 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffff14c │ │ │ │ + movweq r6, #59888 @ 0xe9f0 │ │ │ │ + rsceq r0, ip, #88, 20 @ 0x58000 │ │ │ │ + rsceq r0, ip, #76, 20 @ 0x4c000 │ │ │ │ + rsceq r0, ip, #12, 22 @ 0x3000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cdb94 <__cxa_atexit@plt+0xc0f08> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #168] @ cdc44 <__cxa_atexit@plt+0xc0fb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cdc2c <__cxa_atexit@plt+0xc0fa0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc c6f08 <__cxa_atexit@plt+0xba27c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - cmp sl, r0 │ │ │ │ - bne c6eac <__cxa_atexit@plt+0xba220> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - cmp lr, r3 │ │ │ │ - bne c6ee4 <__cxa_atexit@plt+0xba258> │ │ │ │ - ldr r7, [pc, #144] @ c6f18 <__cxa_atexit@plt+0xba28c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - ldr r7, [pc, #120] @ c6f1c <__cxa_atexit@plt+0xba290> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - b c6ed8 <__cxa_atexit@plt+0xba24c> │ │ │ │ - ldr r7, [pc, #108] @ c6f20 <__cxa_atexit@plt+0xba294> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r7, [pc, #80] @ c6f24 <__cxa_atexit@plt+0xba298> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #2 │ │ │ │ - mov r7, r6 │ │ │ │ + bcc cdc34 <__cxa_atexit@plt+0xc0fa8> │ │ │ │ + add r2, r6, #24 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r9, [r7, #15] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + sub lr, r3, #31 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr ip, [pc, #88] @ cdc48 <__cxa_atexit@plt+0xc0fbc> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r0, [pc, #76] @ cdc4c <__cxa_atexit@plt+0xc0fc0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, r6, #12 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ + str r8, [r2] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r7, r3, #22 │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #60] @ c6f28 <__cxa_atexit@plt+0xba29c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r8, lr │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - movweq sp, #57544 @ 0xe0c8 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - movweq sp, #57500 @ 0xe09c │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r8, ip, #188, 14 @ 0x2f00000 │ │ │ │ - andeq r0, r0, r7, lsl #28 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + movweq r6, #59932 @ 0xea1c │ │ │ │ + @ instruction: 0xfffff238 │ │ │ │ + rsceq r0, ip, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne c6f90 <__cxa_atexit@plt+0xba304> │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc c6fd0 <__cxa_atexit@plt+0xba344> │ │ │ │ - ldr r7, [pc, #132] @ c6ff0 <__cxa_atexit@plt+0xba364> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - ldr r7, [pc, #112] @ c6ff4 <__cxa_atexit@plt+0xba368> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc c6fdc <__cxa_atexit@plt+0xba350> │ │ │ │ - ldr r7, [pc, #68] @ c6fe8 <__cxa_atexit@plt+0xba35c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r7, [pc, #40] @ c6fec <__cxa_atexit@plt+0xba360> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffaf8 │ │ │ │ - movweq ip, #61356 @ 0xefac │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - movweq ip, #61416 @ 0xefe8 │ │ │ │ - andeq r0, r4, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov lr, r8 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c70a4 <__cxa_atexit@plt+0xba418> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #12 │ │ │ │ - cmp r7, r8 │ │ │ │ - bcc c70ac <__cxa_atexit@plt+0xba420> │ │ │ │ - sub r7, sl, r9 │ │ │ │ - cmp r7, #13 │ │ │ │ - ble c7078 <__cxa_atexit@plt+0xba3ec> │ │ │ │ - ldr r1, [pc, #144] @ c70cc <__cxa_atexit@plt+0xba440> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, r9 │ │ │ │ - mov r2, #14 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl bd20 │ │ │ │ - add r7, r9, #14 │ │ │ │ - ldr r3, [pc, #116] @ c70d0 <__cxa_atexit@plt+0xba444> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7, sl} │ │ │ │ - sub r3, r8, #7 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, fp │ │ │ │ - mov r8, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r8, [pc, #88] @ c70d8 <__cxa_atexit@plt+0xba44c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [pc, #76] @ c70dc <__cxa_atexit@plt+0xba450> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, #14 │ │ │ │ - b 3ffa1c <__cxa_atexit@plt+0x3f2d90> │ │ │ │ - mov r8, r6 │ │ │ │ - b c70b4 <__cxa_atexit@plt+0xba428> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ c70d4 <__cxa_atexit@plt+0xba448> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, lr │ │ │ │ - bx r0 │ │ │ │ - sbceq ip, lr, #240, 2 @ 0x3c │ │ │ │ - movweq sp, #58036 @ 0xe2b4 │ │ │ │ - rsceq r8, ip, #80, 12 @ 0x5000000 │ │ │ │ - sbceq ip, lr, #172, 2 @ 0x2b │ │ │ │ - movweq ip, #61132 @ 0xeecc │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c71bc <__cxa_atexit@plt+0xba530> │ │ │ │ - ldr r3, [pc, #252] @ c71fc <__cxa_atexit@plt+0xba570> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq c7180 <__cxa_atexit@plt+0xba4f4> │ │ │ │ - ldr sl, [r9, #3] │ │ │ │ - ldr lr, [r9, #7] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c71cc <__cxa_atexit@plt+0xba540> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #12 │ │ │ │ - cmp r7, r8 │ │ │ │ - bcc c71d4 <__cxa_atexit@plt+0xba548> │ │ │ │ - sub r7, lr, sl │ │ │ │ - cmp r7, #13 │ │ │ │ - ble c7190 <__cxa_atexit@plt+0xba504> │ │ │ │ + mov r8, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cdce0 <__cxa_atexit@plt+0xc1054> │ │ │ │ + add r2, r3, #24 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr fp, [r7, #11] │ │ │ │ + ldr r9, [r7, #15] │ │ │ │ + ldr r4, [r7, #19] │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + sub lr, r6, #31 │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #180] @ c7200 <__cxa_atexit@plt+0xba574> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, #14 │ │ │ │ - mov r9, lr │ │ │ │ - bl bd20 │ │ │ │ - add r7, sl, #14 │ │ │ │ - ldr r3, [pc, #156] @ c7204 <__cxa_atexit@plt+0xba578> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7, r9} │ │ │ │ - sub r3, r8, #7 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #120] @ c7210 <__cxa_atexit@plt+0xba584> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmdb r5, {r1, sl, lr} │ │ │ │ - ldr r7, [pc, #112] @ c7214 <__cxa_atexit@plt+0xba588> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, #14 │ │ │ │ - b 3ffa1c <__cxa_atexit@plt+0x3f2d90> │ │ │ │ - ldr r7, [pc, #72] @ c720c <__cxa_atexit@plt+0xba580> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r8, r6 │ │ │ │ - b c71dc <__cxa_atexit@plt+0xba550> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #36] @ c7208 <__cxa_atexit@plt+0xba57c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, lr │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - sbceq ip, lr, #224 @ 0xe0 │ │ │ │ - movweq sp, #57768 @ 0xe1a8 │ │ │ │ - rsceq r8, ip, #40, 10 @ 0xa000000 │ │ │ │ - rsceq r8, ip, #76, 10 @ 0x13000000 │ │ │ │ - sbceq ip, lr, #148 @ 0x94 │ │ │ │ - movweq ip, #60856 @ 0xedb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr lr, [r3, #4] │ │ │ │ - sub r2, r3, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c72c8 <__cxa_atexit@plt+0xba63c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #12 │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc c72d0 <__cxa_atexit@plt+0xba644> │ │ │ │ - sub r1, sl, r9 │ │ │ │ - cmp r1, #13 │ │ │ │ - ble c72a0 <__cxa_atexit@plt+0xba614> │ │ │ │ - ldr r1, [pc, #140] @ c72f0 <__cxa_atexit@plt+0xba664> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, r9 │ │ │ │ - mov r2, #14 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl bd20 │ │ │ │ - add r7, r9, #14 │ │ │ │ - ldr r3, [pc, #112] @ c72f4 <__cxa_atexit@plt+0xba668> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7, sl} │ │ │ │ - sub r3, r8, #7 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, fp │ │ │ │ - mov r8, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r8, [pc, #84] @ c72fc <__cxa_atexit@plt+0xba670> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r3, #-4] │ │ │ │ - stm r3, {r9, sl} │ │ │ │ - ldr r5, [pc, #72] @ c7300 <__cxa_atexit@plt+0xba674> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, #14 │ │ │ │ - b 3ffa1c <__cxa_atexit@plt+0x3f2d90> │ │ │ │ - mov r8, r6 │ │ │ │ - b c72d8 <__cxa_atexit@plt+0xba64c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ c72f8 <__cxa_atexit@plt+0xba66c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, lr │ │ │ │ + ldr ip, [pc, #72] @ cdcf4 <__cxa_atexit@plt+0xc1068> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r0, [pc, #60] @ cdcf8 <__cxa_atexit@plt+0xc106c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, r3, #12 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ + stm r2, {r4, r7, fp} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + sub r7, r6, #22 │ │ │ │ + mov r4, r8 │ │ │ │ + ldr fp, [sp] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - sbceq fp, lr, #200, 30 @ 0x320 │ │ │ │ - movweq sp, #57484 @ 0xe08c │ │ │ │ - rsceq r8, ip, #44, 8 @ 0x2c000000 │ │ │ │ - sbceq fp, lr, #132, 30 @ 0x210 │ │ │ │ - movweq ip, #60580 @ 0xeca4 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r8, #828] @ 0x33c │ │ │ │ + mov r4, r8 │ │ │ │ + mov fp, r1 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r6, #59744 @ 0xe960 │ │ │ │ + @ instruction: 0xfffff17c │ │ │ │ + rsceq r0, ip, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi c7380 <__cxa_atexit@plt+0xba6f4> │ │ │ │ + bhi cdd7c <__cxa_atexit@plt+0xc10f0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq c7378 <__cxa_atexit@plt+0xba6ec> │ │ │ │ - ldr r7, [pc, #116] @ c73a8 <__cxa_atexit@plt+0xba71c> │ │ │ │ + beq cdd74 <__cxa_atexit@plt+0xc10e8> │ │ │ │ + ldr r7, [pc, #116] @ cdda4 <__cxa_atexit@plt+0xc1118> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #112] @ c73ac <__cxa_atexit@plt+0xba720> │ │ │ │ + ldr r3, [pc, #112] @ cdda8 <__cxa_atexit@plt+0xc111c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r7, r7, #3 │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc c7388 <__cxa_atexit@plt+0xba6fc> │ │ │ │ - ldr r2, [pc, #80] @ c73b4 <__cxa_atexit@plt+0xba728> │ │ │ │ + bcc cdd84 <__cxa_atexit@plt+0xc10f8> │ │ │ │ + ldr r2, [pc, #80] @ cddb0 <__cxa_atexit@plt+0xc1124> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ c73b0 <__cxa_atexit@plt+0xba724> │ │ │ │ + ldr r6, [pc, #32] @ cddac <__cxa_atexit@plt+0xc1120> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - rsceq r8, ip, #220, 6 @ 0x70000003 │ │ │ │ - movweq ip, #60408 @ 0xebf8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r0, ip, #140, 18 @ 0x230000 │ │ │ │ + movweq r6, #57836 @ 0xe1ec │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - movweq sp, #58000 @ 0xe290 │ │ │ │ + movweq r6, #59568 @ 0xe8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c73f0 <__cxa_atexit@plt+0xba764> │ │ │ │ - ldr r2, [pc, #40] @ c7408 <__cxa_atexit@plt+0xba77c> │ │ │ │ + bcc cddec <__cxa_atexit@plt+0xc1160> │ │ │ │ + ldr r2, [pc, #40] @ cde04 <__cxa_atexit@plt+0xc1178> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ c740c <__cxa_atexit@plt+0xba780> │ │ │ │ + ldr r3, [pc, #20] @ cde08 <__cxa_atexit@plt+0xc117c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq sp, #57876 @ 0xe214 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r6, #59444 @ 0xe834 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - rsceq r8, ip, #28, 6 @ 0x70000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + rsceq r0, ip, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c7478 <__cxa_atexit@plt+0xba7ec> │ │ │ │ - ldr r3, [pc, #84] @ c7488 <__cxa_atexit@plt+0xba7fc> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cde70 <__cxa_atexit@plt+0xc11e4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq cde68 <__cxa_atexit@plt+0xc11dc> │ │ │ │ + ldr r3, [pc, #56] @ cde78 <__cxa_atexit@plt+0xc11ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq c7468 <__cxa_atexit@plt+0xba7dc> │ │ │ │ - ldr r7, [pc, #64] @ c748c <__cxa_atexit@plt+0xba800> │ │ │ │ + ldr r7, [pc, #52] @ cde7c <__cxa_atexit@plt+0xc11f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ cde80 <__cxa_atexit@plt+0xc11f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ cde84 <__cxa_atexit@plt+0xc11f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c7490 <__cxa_atexit@plt+0xba804> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r8, ip, #200, 4 @ 0x8000000c │ │ │ │ - rsceq r8, ip, #156, 4 @ 0xc0000009 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r0, ip, #44, 14 @ 0xb00000 │ │ │ │ + movweq r6, #57552 @ 0xe0d0 │ │ │ │ + rsceq r0, ip, #16, 14 @ 0x400000 │ │ │ │ + rsceq r0, ip, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ c74bc <__cxa_atexit@plt+0xba830> │ │ │ │ + ldr r2, [pc, #32] @ cdebc <__cxa_atexit@plt+0xc1230> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 3ff69c <__cxa_atexit@plt+0x3f2a10> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r8, ip, #112, 4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ c74e8 <__cxa_atexit@plt+0xba85c> │ │ │ │ + ldr r3, [pc, #28] @ cdec0 <__cxa_atexit@plt+0xc1234> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ c74ec <__cxa_atexit@plt+0xba860> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff6a4 <__cxa_atexit@plt+0x3f2a18> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq ip, #59984 @ 0xea50 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ cdec4 <__cxa_atexit@plt+0xc1238> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r0, ip, #32, 16 @ 0x200000 │ │ │ │ + rsceq r0, ip, #16, 16 @ 0x100000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c7534 <__cxa_atexit@plt+0xba8a8> │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c7540 <__cxa_atexit@plt+0xba8b4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ c7550 <__cxa_atexit@plt+0xba8c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cdf28 <__cxa_atexit@plt+0xc129c> │ │ │ │ + ldr r9, [pc, #72] @ cdf34 <__cxa_atexit@plt+0xc12a8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r1, #0 │ │ │ │ + mov lr, #16 │ │ │ │ + mov r8, #12 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov sl, #32 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r2, r7, sl} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3ff6b4 <__cxa_atexit@plt+0x3f2a28> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq ip, #60036 @ 0xea84 │ │ │ │ - rsceq r8, ip, #144, 4 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r6, #59176 @ 0xe728 │ │ │ │ + rsceq r0, ip, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi c75b4 <__cxa_atexit@plt+0xba928> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cdf9c <__cxa_atexit@plt+0xc1310> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq c75ac <__cxa_atexit@plt+0xba920> │ │ │ │ - ldr r3, [pc, #52] @ c75bc <__cxa_atexit@plt+0xba930> │ │ │ │ + beq cdf94 <__cxa_atexit@plt+0xc1308> │ │ │ │ + ldr r3, [pc, #56] @ cdfa4 <__cxa_atexit@plt+0xc1318> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ c75c0 <__cxa_atexit@plt+0xba934> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ c75c4 <__cxa_atexit@plt+0xba938> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq r8, ip, #60, 4 @ 0xc0000003 │ │ │ │ - rsceq r8, ip, #72, 4 @ 0x80000004 │ │ │ │ - movweq ip, #59804 @ 0xe99c │ │ │ │ - ldm r5, {r1, r2, r7} │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c7600 <__cxa_atexit@plt+0xba974> │ │ │ │ - ldr lr, [pc, #56] @ c7618 <__cxa_atexit@plt+0xba98c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str lr, [r5] │ │ │ │ + ldr r7, [pc, #52] @ cdfa8 <__cxa_atexit@plt+0xc131c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ cdfac <__cxa_atexit@plt+0xc1320> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r3, [pc, #20] @ c761c <__cxa_atexit@plt+0xba990> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r1, r2, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, sl │ │ │ │ - rsceq r8, ip, #60, 6 @ 0xf0000000 │ │ │ │ - rsceq r8, ip, #232, 4 @ 0x8000000e │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c76a8 <__cxa_atexit@plt+0xbaa1c> │ │ │ │ - ldr r2, [pc, #108] @ c76b0 <__cxa_atexit@plt+0xbaa24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - stmib r3, {r1, r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq c768c <__cxa_atexit@plt+0xbaa00> │ │ │ │ - ldr r2, [pc, #76] @ c76b4 <__cxa_atexit@plt+0xbaa28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c769c <__cxa_atexit@plt+0xbaa10> │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b c771c <__cxa_atexit@plt+0xbaa90> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [pc, #32] @ cdfb0 <__cxa_atexit@plt+0xc1324> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - rsceq r8, ip, #84, 4 @ 0x40000005 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ c76fc <__cxa_atexit@plt+0xbaa70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c76f4 <__cxa_atexit@plt+0xbaa68> │ │ │ │ - str r7, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b c771c <__cxa_atexit@plt+0xbaa90> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r8, ip, #12, 4 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r0, ip, #160, 16 @ 0xa00000 │ │ │ │ + movweq r5, #61348 @ 0xefa4 │ │ │ │ + rsceq r0, ip, #132, 16 @ 0x840000 │ │ │ │ + rsceq r0, ip, #40, 14 @ 0xa00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b c771c <__cxa_atexit@plt+0xbaa90> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [r5] │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c77a8 <__cxa_atexit@plt+0xbab1c> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #540] @ c795c <__cxa_atexit@plt+0xbacd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c7874 <__cxa_atexit@plt+0xbabe8> │ │ │ │ - ldr r2, [pc, #516] @ c7960 <__cxa_atexit@plt+0xbacd4> │ │ │ │ + ldr r2, [pc, #32] @ cdfe8 <__cxa_atexit@plt+0xc135c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c7874 <__cxa_atexit@plt+0xbabe8> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #492] @ c7964 <__cxa_atexit@plt+0xbacd8> │ │ │ │ + ldr r3, [pc, #28] @ cdfec <__cxa_atexit@plt+0xc1360> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - ldr r7, [pc, #464] @ c7968 <__cxa_atexit@plt+0xbacdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c7910 <__cxa_atexit@plt+0xbac84> │ │ │ │ - mov fp, r9 │ │ │ │ - b c7a60 <__cxa_atexit@plt+0xbadd4> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c7884 <__cxa_atexit@plt+0xbabf8> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c791c <__cxa_atexit@plt+0xbac90> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr sl, [pc, #404] @ c797c <__cxa_atexit@plt+0xbacf0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r7, r3, #67 @ 0x43 │ │ │ │ - sub r2, r3, #30 │ │ │ │ - sub lr, r3, #19 │ │ │ │ - str lr, [r6, #68] @ 0x44 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - ldr r2, [pc, #380] @ c7980 <__cxa_atexit@plt+0xbacf4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - sub lr, r3, #54 @ 0x36 │ │ │ │ - sub r8, r3, #43 @ 0x2b │ │ │ │ - str sl, [r6, #4] │ │ │ │ - ldr fp, [pc, #364] @ c7984 <__cxa_atexit@plt+0xbacf8> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - str fp, [r6, #8] │ │ │ │ - add fp, r6, #12 │ │ │ │ - stm fp, {r0, r2, r7} │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - ldr r0, [pc, #340] @ c7988 <__cxa_atexit@plt+0xbacfc> │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ cdff0 <__cxa_atexit@plt+0xc1364> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - add r0, r6, #40 @ 0x28 │ │ │ │ - stm r0, {r2, r8, lr} │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - ldr r7, [pc, #316] @ c798c <__cxa_atexit@plt+0xbad00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, r9 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc c7930 <__cxa_atexit@plt+0xbaca4> │ │ │ │ - ldr sl, [pc, #208] @ c796c <__cxa_atexit@plt+0xbace0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub r7, r3, #43 @ 0x2b │ │ │ │ - sub r1, r3, #30 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - sub fp, r3, #19 │ │ │ │ - str sl, [r6, #4] │ │ │ │ - ldr r8, [pc, #172] @ c7970 <__cxa_atexit@plt+0xbace4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r8, [pc, #160] @ c7974 <__cxa_atexit@plt+0xbace8> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r0, ip, #20, 14 @ 0x500000 │ │ │ │ + rsceq r0, ip, #4, 14 @ 0x100000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ce07c <__cxa_atexit@plt+0xc13f0> │ │ │ │ + ldr lr, [pc, #112] @ ce088 <__cxa_atexit@plt+0xc13fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #108] @ ce08c <__cxa_atexit@plt+0xc1400> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #104] @ ce090 <__cxa_atexit@plt+0xc1404> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - ldr r0, [pc, #140] @ c7978 <__cxa_atexit@plt+0xbacec> │ │ │ │ + mov r0, #170 @ 0xaa │ │ │ │ + orr r0, r0, #52224 @ 0xcc00 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #88] @ ce094 <__cxa_atexit@plt+0xc1408> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str fp, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, r9 │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #80] @ ce098 <__cxa_atexit@plt+0xc140c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + add r9, r9, #2 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r0, lr, #2 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov fp, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #52] @ c7958 <__cxa_atexit@plt+0xbaccc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #72 @ 0x48 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b c7944 <__cxa_atexit@plt+0xbacb8> │ │ │ │ - ldr r6, [pc, #28] @ c7954 <__cxa_atexit@plt+0xbacc8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, r9 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, asr r2 │ │ │ │ - andeq r0, r0, ip, lsr #5 │ │ │ │ - andeq r0, r0, r4, ror #5 │ │ │ │ - movweq ip, #61024 @ 0xee60 │ │ │ │ - movweq ip, #59496 @ 0xe868 │ │ │ │ - movweq ip, #60724 @ 0xed34 │ │ │ │ - movweq ip, #58984 @ 0xe668 │ │ │ │ - movweq ip, #60688 @ 0xed10 │ │ │ │ - movweq ip, #59676 @ 0xe91c │ │ │ │ - movweq ip, #59192 @ 0xe738 │ │ │ │ - movweq ip, #60896 @ 0xede0 │ │ │ │ - movweq ip, #60872 @ 0xedc8 │ │ │ │ - movweq ip, #60848 @ 0xedb0 │ │ │ │ - rsceq r7, ip, #124, 30 @ 0x1f0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ c79f4 <__cxa_atexit@plt+0xbad68> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r0, ip, #16, 16 @ 0x100000 │ │ │ │ + rsceq r0, ip, #20, 16 @ 0x140000 │ │ │ │ + movweq r6, #58864 @ 0xe5f0 │ │ │ │ + movweq r6, #58848 @ 0xe5e0 │ │ │ │ + movweq r6, #58840 @ 0xe5d8 │ │ │ │ + rsceq r0, ip, #208, 14 @ 0x3400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ce100 <__cxa_atexit@plt+0xc1474> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq ce0f8 <__cxa_atexit@plt+0xc146c> │ │ │ │ + ldr r3, [pc, #56] @ ce108 <__cxa_atexit@plt+0xc147c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c79ec <__cxa_atexit@plt+0xbad60> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #44] @ c79f8 <__cxa_atexit@plt+0xbad6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #28] @ c79fc <__cxa_atexit@plt+0xbad70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c79ec <__cxa_atexit@plt+0xbad60> │ │ │ │ - b c7a60 <__cxa_atexit@plt+0xbadd4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #52] @ ce10c <__cxa_atexit@plt+0xc1480> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ ce110 <__cxa_atexit@plt+0xc1484> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ ce114 <__cxa_atexit@plt+0xc1488> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - movweq ip, #60440 @ 0xec18 │ │ │ │ - rsceq r7, ip, #12, 30 @ 0x30 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #40] @ c7a4c <__cxa_atexit@plt+0xbadc0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #24] @ c7a50 <__cxa_atexit@plt+0xbadc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c7a44 <__cxa_atexit@plt+0xbadb8> │ │ │ │ - b c7a60 <__cxa_atexit@plt+0xbadd4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq ip, #60352 @ 0xebc0 │ │ │ │ - rsceq r7, ip, #184, 28 @ 0xb80 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r2, [r3, #11] │ │ │ │ - cmp sl, r2 │ │ │ │ - bne c7a90 <__cxa_atexit@plt+0xbae04> │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - cmp r8, r1 │ │ │ │ - bne c7ab4 <__cxa_atexit@plt+0xbae28> │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, fp │ │ │ │ - b c7b54 <__cxa_atexit@plt+0xbaec8> │ │ │ │ - ldr r3, [pc, #72] @ c7ae0 <__cxa_atexit@plt+0xbae54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c7ad8 <__cxa_atexit@plt+0xbae4c> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b c771c <__cxa_atexit@plt+0xbaa90> │ │ │ │ - ldr r0, [pc, #40] @ c7ae4 <__cxa_atexit@plt+0xbae58> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r7, ip, #36, 28 @ 0x240 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b c771c <__cxa_atexit@plt+0xbaa90> │ │ │ │ - rsceq r7, ip, #12, 28 @ 0xc0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r0, ip, #136, 14 @ 0x2200000 │ │ │ │ + movweq r5, #60992 @ 0xee40 │ │ │ │ + rsceq r0, ip, #108, 14 @ 0x1b00000 │ │ │ │ + rsceq r0, ip, #196, 10 @ 0x31000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c7b24 <__cxa_atexit@plt+0xbae98> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b c7b54 <__cxa_atexit@plt+0xbaec8> │ │ │ │ - ldr r3, [pc, #36] @ c7b50 <__cxa_atexit@plt+0xbaec4> │ │ │ │ + ldr r2, [pc, #32] @ ce14c <__cxa_atexit@plt+0xc14c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ ce150 <__cxa_atexit@plt+0xc14c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c7b48 <__cxa_atexit@plt+0xbaebc> │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b c771c <__cxa_atexit@plt+0xbaa90> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ ce154 <__cxa_atexit@plt+0xc14c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c7bec <__cxa_atexit@plt+0xbaf60> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r0, ip, #176, 10 @ 0x2c000000 │ │ │ │ + rsceq r0, ip, #160, 10 @ 0x28000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c7c44 <__cxa_atexit@plt+0xbafb8> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r8, [pc, #244] @ c7c84 <__cxa_atexit@plt+0xbaff8> │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ce1e0 <__cxa_atexit@plt+0xc1554> │ │ │ │ + ldr lr, [pc, #112] @ ce1ec <__cxa_atexit@plt+0xc1560> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #108] @ ce1f0 <__cxa_atexit@plt+0xc1564> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #104] @ ce1f4 <__cxa_atexit@plt+0xc1568> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - sub r0, r3, #43 @ 0x2b │ │ │ │ - sub r1, r3, #30 │ │ │ │ - sub r2, r3, #19 │ │ │ │ - ldr lr, [pc, #228] @ c7c88 <__cxa_atexit@plt+0xbaffc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - ldr r1, [pc, #204] @ c7c8c <__cxa_atexit@plt+0xbb000> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r6, #8 │ │ │ │ - stm r2, {r1, sl, lr} │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - ldr r7, [pc, #180] @ c7c90 <__cxa_atexit@plt+0xbb004> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r0, #169 @ 0xa9 │ │ │ │ + orr r0, r0, #52224 @ 0xcc00 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #88] @ ce1f8 <__cxa_atexit@plt+0xc156c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #80] @ ce1fc <__cxa_atexit@plt+0xc1570> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + add r9, r9, #2 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r0, lr, #2 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c7c54 <__cxa_atexit@plt+0xbafc8> │ │ │ │ - ldr lr, [pc, #116] @ c7c78 <__cxa_atexit@plt+0xbafec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r9, [pc, #104] @ c7c7c <__cxa_atexit@plt+0xbaff0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [pc, #100] @ c7c80 <__cxa_atexit@plt+0xbaff4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r7, r3, #19 │ │ │ │ - stmib r6, {r9, lr} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r0, ip, #172, 12 @ 0xac00000 │ │ │ │ + rsceq r0, ip, #176, 12 @ 0xb000000 │ │ │ │ + movweq r6, #58508 @ 0xe48c │ │ │ │ + movweq r6, #58500 @ 0xe484 │ │ │ │ + movweq r6, #58484 @ 0xe474 │ │ │ │ + rsceq r0, ip, #160, 12 @ 0xa000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ce264 <__cxa_atexit@plt+0xc15d8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq ce25c <__cxa_atexit@plt+0xc15d0> │ │ │ │ + ldr r3, [pc, #56] @ ce26c <__cxa_atexit@plt+0xc15e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ ce270 <__cxa_atexit@plt+0xc15e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ ce274 <__cxa_atexit@plt+0xc15e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ ce278 <__cxa_atexit@plt+0xc15ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #40] @ c7c74 <__cxa_atexit@plt+0xbafe8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - b c7c60 <__cxa_atexit@plt+0xbafd4> │ │ │ │ - ldr r6, [pc, #20] @ c7c70 <__cxa_atexit@plt+0xbafe4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - movweq ip, #59896 @ 0xe9f8 │ │ │ │ - movweq ip, #58608 @ 0xe4f0 │ │ │ │ - movweq ip, #58144 @ 0xe320 │ │ │ │ - movweq ip, #58740 @ 0xe574 │ │ │ │ - movweq ip, #58264 @ 0xe398 │ │ │ │ - movweq ip, #59964 @ 0xea3c │ │ │ │ - movweq ip, #59940 @ 0xea24 │ │ │ │ - rsceq r7, ip, #104, 24 @ 0x6800 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + rsceq r0, ip, #88, 12 @ 0x5800000 │ │ │ │ + movweq r5, #60636 @ 0xecdc │ │ │ │ + rsceq r0, ip, #60, 12 @ 0x3c00000 │ │ │ │ + rsceq r0, ip, #96, 8 @ 0x60000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, fp │ │ │ │ + ldr r2, [pc, #32] @ ce2b0 <__cxa_atexit@plt+0xc1624> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ ce2b4 <__cxa_atexit@plt+0xc1628> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ ce2b8 <__cxa_atexit@plt+0xc162c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r0, ip, #76, 8 @ 0x4c000000 │ │ │ │ + rsceq r0, ip, #60, 8 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c7d34 <__cxa_atexit@plt+0xbb0a8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r8, [pc, #132] @ c7d50 <__cxa_atexit@plt+0xbb0c4> │ │ │ │ + bcc ce344 <__cxa_atexit@plt+0xc16b8> │ │ │ │ + ldr lr, [pc, #112] @ ce350 <__cxa_atexit@plt+0xc16c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #108] @ ce354 <__cxa_atexit@plt+0xc16c8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #104] @ ce358 <__cxa_atexit@plt+0xc16cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - sub fp, r6, #43 @ 0x2b │ │ │ │ - ldr r9, [pc, #124] @ c7d54 <__cxa_atexit@plt+0xbb0c8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r0, r6, #30 │ │ │ │ - sub r1, r6, #19 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r0, [pc, #84] @ c7d58 <__cxa_atexit@plt+0xbb0cc> │ │ │ │ + mov r0, #168 @ 0xa8 │ │ │ │ + orr r0, r0, #52224 @ 0xcc00 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #88] @ ce35c <__cxa_atexit@plt+0xc16d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str fp, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - ldr r7, [pc, #56] @ c7d5c <__cxa_atexit@plt+0xbb0d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - mov fp, sl │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #80] @ ce360 <__cxa_atexit@plt+0xc16d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + add r9, r9, #2 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r0, lr, #2 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #36] @ c7d60 <__cxa_atexit@plt+0xbb0d4> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r0, ip, #72, 10 @ 0x12000000 │ │ │ │ + rsceq r0, ip, #76, 10 @ 0x13000000 │ │ │ │ + movweq r6, #58152 @ 0xe328 │ │ │ │ + movweq r6, #58148 @ 0xe324 │ │ │ │ + movweq r6, #58128 @ 0xe310 │ │ │ │ + rsceq r0, ip, #124, 10 @ 0x1f000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ce3c8 <__cxa_atexit@plt+0xc173c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq ce3c0 <__cxa_atexit@plt+0xc1734> │ │ │ │ + ldr r3, [pc, #56] @ ce3d0 <__cxa_atexit@plt+0xc1744> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - mov fp, sl │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq ip, #58424 @ 0xe438 │ │ │ │ - movweq ip, #57956 @ 0xe264 │ │ │ │ - movweq ip, #59640 @ 0xe8f8 │ │ │ │ - movweq ip, #59612 @ 0xe8dc │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - rsceq r7, ip, #140, 22 @ 0x23000 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c7dd0 <__cxa_atexit@plt+0xbb144> │ │ │ │ - ldr r8, [pc, #92] @ c7dec <__cxa_atexit@plt+0xbb160> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #88] @ c7df0 <__cxa_atexit@plt+0xbb164> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #84] @ c7df4 <__cxa_atexit@plt+0xbb168> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r7, [pc, #52] @ ce3d4 <__cxa_atexit@plt+0xc1748> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ ce3d8 <__cxa_atexit@plt+0xc174c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ ce3dc <__cxa_atexit@plt+0xc1750> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ c7df8 <__cxa_atexit@plt+0xbb16c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq ip, #59500 @ 0xe86c │ │ │ │ - movweq ip, #58220 @ 0xe36c │ │ │ │ - movweq ip, #57756 @ 0xe19c │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - rsceq r7, ip, #16, 22 @ 0x4000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r0, ip, #40, 10 @ 0xa000000 │ │ │ │ + movweq r5, #60280 @ 0xeb78 │ │ │ │ + rsceq r0, ip, #12, 10 @ 0x3000000 │ │ │ │ + rsceq r0, ip, #252, 4 @ 0xc000000f │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ ce414 <__cxa_atexit@plt+0xc1788> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ ce418 <__cxa_atexit@plt+0xc178c> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b c771c <__cxa_atexit@plt+0xbaa90> │ │ │ │ - rsceq r7, ip, #200, 20 @ 0xc8000 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, fp │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ ce41c <__cxa_atexit@plt+0xc1790> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r0, ip, #232, 4 @ 0x8000000e │ │ │ │ + rsceq r0, ip, #216, 4 @ 0x8000000d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov sl, r4 │ │ │ │ - str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c7ee8 <__cxa_atexit@plt+0xbb25c> │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr fp, [r7, #2] │ │ │ │ - ldr r9, [pc, #176] @ c7f08 <__cxa_atexit@plt+0xbb27c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r7, r6, #67 @ 0x43 │ │ │ │ - sub r2, r6, #30 │ │ │ │ - str r0, [sp] │ │ │ │ - sub lr, r6, #19 │ │ │ │ - str lr, [r3, #68] @ 0x44 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - ldr r2, [pc, #148] @ c7f0c <__cxa_atexit@plt+0xbb280> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - sub r0, r6, #54 @ 0x36 │ │ │ │ - sub lr, r6, #43 @ 0x2b │ │ │ │ - str r9, [r3, #4] │ │ │ │ - ldr r8, [pc, #132] @ c7f10 <__cxa_atexit@plt+0xbb284> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - add r8, r3, #12 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r4, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - ldr r1, [pc, #108] @ c7f14 <__cxa_atexit@plt+0xbb288> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str r9, [r3, #52] @ 0x34 │ │ │ │ - ldr r7, [pc, #80] @ c7f18 <__cxa_atexit@plt+0xbb28c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - str fp, [r3, #60] @ 0x3c │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r4, sl │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [pc, #44] @ c7f1c <__cxa_atexit@plt+0xbb290> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ - str r3, [sl, #828] @ 0x33c │ │ │ │ - str r4, [r5] │ │ │ │ - mov r4, sl │ │ │ │ - mov fp, r0 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq ip, #58028 @ 0xe2ac │ │ │ │ - movweq ip, #57540 @ 0xe0c4 │ │ │ │ - movweq ip, #59244 @ 0xe76c │ │ │ │ - movweq ip, #59220 @ 0xe754 │ │ │ │ - movweq ip, #59192 @ 0xe738 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - rsceq r7, ip, #172, 18 @ 0x2b0000 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c7fc0 <__cxa_atexit@plt+0xbb334> │ │ │ │ - ldr sl, [pc, #144] @ c7fdc <__cxa_atexit@plt+0xbb350> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub r7, r6, #43 @ 0x2b │ │ │ │ - mov r9, fp │ │ │ │ - sub fp, r6, #30 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - sub r1, r6, #19 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - ldr r8, [pc, #104] @ c7fe0 <__cxa_atexit@plt+0xbb354> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r8, [pc, #92] @ c7fe4 <__cxa_atexit@plt+0xbb358> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - ldr r0, [pc, #72] @ c7fe8 <__cxa_atexit@plt+0xbb35c> │ │ │ │ + bcc ce4a8 <__cxa_atexit@plt+0xc181c> │ │ │ │ + ldr r8, [pc, #112] @ ce4b4 <__cxa_atexit@plt+0xc1828> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #108] @ ce4b8 <__cxa_atexit@plt+0xc182c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r0, #3 │ │ │ │ + orr r0, r0, #4864 @ 0x1300 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #92] @ ce4bc <__cxa_atexit@plt+0xc1830> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str fp, [r3, #48] @ 0x30 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - mov fp, r9 │ │ │ │ + add r9, r0, #1 │ │ │ │ + ldr r0, [pc, #84] @ ce4c0 <__cxa_atexit@plt+0xc1834> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #76] @ ce4c4 <__cxa_atexit@plt+0xc1838> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, r8, #2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r7, sl} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #36] @ c7fec <__cxa_atexit@plt+0xbb360> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq ip, #57784 @ 0xe1b8 │ │ │ │ - movweq ip, #59008 @ 0xe680 │ │ │ │ - movweq fp, #61364 @ 0xefb4 │ │ │ │ - movweq ip, #58972 @ 0xe65c │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - rsceq r7, ip, #248, 12 @ 0xf800000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r0, ip, #152, 8 @ 0x98000000 │ │ │ │ + movweq r6, #57804 @ 0xe1cc │ │ │ │ + movweq r5, #60124 @ 0xeadc │ │ │ │ + movweq r6, #57792 @ 0xe1c0 │ │ │ │ + movweq r6, #57768 @ 0xe1a8 │ │ │ │ + rsceq r0, ip, #128, 8 @ 0x80000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8030 <__cxa_atexit@plt+0xbb3a4> │ │ │ │ - ldr r2, [pc, #40] @ c8038 <__cxa_atexit@plt+0xbb3ac> │ │ │ │ + bhi ce508 <__cxa_atexit@plt+0xc187c> │ │ │ │ + ldr r2, [pc, #40] @ ce510 <__cxa_atexit@plt+0xc1884> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ c803c <__cxa_atexit@plt+0xbb3b0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ ce514 <__cxa_atexit@plt+0xc1888> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ + b 12ab454 <__cxa_atexit@plt+0x129e7c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq fp, #61208 @ 0xef18 │ │ │ │ + movweq r5, #59956 @ 0xea34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c8094 <__cxa_atexit@plt+0xbb408> │ │ │ │ - ldr r2, [pc, #60] @ c80a0 <__cxa_atexit@plt+0xbb414> │ │ │ │ + bcc ce54c <__cxa_atexit@plt+0xc18c0> │ │ │ │ + ldr r2, [pc, #28] @ ce558 <__cxa_atexit@plt+0xc18cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #52] @ c80a4 <__cxa_atexit@plt+0xbb418> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ c80a8 <__cxa_atexit@plt+0xbb41c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq ip, #58708 @ 0xe554 │ │ │ │ - movweq ip, #58748 @ 0xe57c │ │ │ │ - movweq ip, #58692 @ 0xe544 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r6, #57588 @ 0xe0f4 │ │ │ │ + rsceq r0, ip, #52, 8 @ 0x34000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c80e0 <__cxa_atexit@plt+0xbb454> │ │ │ │ - ldr r3, [pc, #28] @ c80ec <__cxa_atexit@plt+0xbb460> │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ce628 <__cxa_atexit@plt+0xc199c> │ │ │ │ + ldr r2, [pc, #176] @ ce630 <__cxa_atexit@plt+0xc19a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq ce5fc <__cxa_atexit@plt+0xc1970> │ │ │ │ + ldr r7, [pc, #144] @ ce634 <__cxa_atexit@plt+0xc19a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + tst r2, #3 │ │ │ │ + beq ce60c <__cxa_atexit@plt+0xc1980> │ │ │ │ + ldr r1, [pc, #120] @ ce638 <__cxa_atexit@plt+0xc19ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ce61c <__cxa_atexit@plt+0xc1990> │ │ │ │ + ldr r9, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #92] @ ce63c <__cxa_atexit@plt+0xc19b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff70c <__cxa_atexit@plt+0x3f2a80> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #80] @ ce640 <__cxa_atexit@plt+0xc19b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov sl, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 12aec68 <__cxa_atexit@plt+0x12a1fdc> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c8124 <__cxa_atexit@plt+0xbb498> │ │ │ │ - ldr r2, [pc, #28] @ c8130 <__cxa_atexit@plt+0xbb4a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #61172 @ 0xeef4 │ │ │ │ - rsceq r7, ip, #212, 12 @ 0xd400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c817c <__cxa_atexit@plt+0xbb4f0> │ │ │ │ - ldr r2, [pc, #48] @ c8188 <__cxa_atexit@plt+0xbb4fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ c818c <__cxa_atexit@plt+0xbb500> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [pc, #36] @ c8190 <__cxa_atexit@plt+0xbb504> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 3ffbd4 <__cxa_atexit@plt+0x3f2f48> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - rsceq r7, ip, #184, 12 @ 0xb800000 │ │ │ │ - movweq fp, #60888 @ 0xedd8 │ │ │ │ - movweq ip, #58520 @ 0xe498 │ │ │ │ - rsceq r7, ip, #120, 10 @ 0x1e000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-12] │ │ │ │ - ldrls r1, [pc, #56] @ c81ec <__cxa_atexit@plt+0xbb560> │ │ │ │ - addls r1, pc, r1 │ │ │ │ - ldrls r2, [pc, #52] @ c81f0 <__cxa_atexit@plt+0xbb564> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - strls r7, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #44] @ c81f4 <__cxa_atexit@plt+0xbb568> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - ldrls r7, [r7, #8] │ │ │ │ - strls r0, [r5, #-8] │ │ │ │ - strls r1, [r5, #-16] │ │ │ │ - strls r7, [r5, #-12] │ │ │ │ - ldrls r0, [pc, #24] @ c81f8 <__cxa_atexit@plt+0xbb56c> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - movls r7, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r7, ip, #88, 10 @ 0x16000000 │ │ │ │ - movweq fp, #60784 @ 0xed70 │ │ │ │ - rsceq r7, ip, #52, 10 @ 0xd000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c824c <__cxa_atexit@plt+0xbb5c0> │ │ │ │ - ldr lr, [pc, #56] @ c8258 <__cxa_atexit@plt+0xbb5cc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #52] @ c825c <__cxa_atexit@plt+0xbb5d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq ip, #58272 @ 0xe3a0 │ │ │ │ - movweq ip, #58256 @ 0xe390 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi c830c <__cxa_atexit@plt+0xbb680> │ │ │ │ - ldr lr, [pc, #172] @ c832c <__cxa_atexit@plt+0xbb6a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r3, [r2, #20] │ │ │ │ - ldr r9, [pc, #152] @ c8330 <__cxa_atexit@plt+0xbb6a4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + movweq r5, #61232 @ 0xef30 │ │ │ │ + rsceq r0, ip, #80, 6 @ 0x40000001 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #100] @ ce6c0 <__cxa_atexit@plt+0xc1a34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq ce6ac <__cxa_atexit@plt+0xc1a20> │ │ │ │ + ldr r2, [pc, #76] @ ce6c4 <__cxa_atexit@plt+0xc1a38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq c8300 <__cxa_atexit@plt+0xbb674> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc c8318 <__cxa_atexit@plt+0xbb68c> │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - ldr lr, [pc, #96] @ c8334 <__cxa_atexit@plt+0xbb6a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + beq ce6b8 <__cxa_atexit@plt+0xc1a2c> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r3, [pc, #48] @ ce6c8 <__cxa_atexit@plt+0xc1a3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #36] @ ce6cc <__cxa_atexit@plt+0xc1a40> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12aec68 <__cxa_atexit@plt+0x12a1fdc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - movweq fp, #60576 @ 0xeca0 │ │ │ │ - movweq ip, #57468 @ 0xe07c │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c8388 <__cxa_atexit@plt+0xbb6fc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ c8394 <__cxa_atexit@plt+0xbb708> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #61424 @ 0xeff0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi c8444 <__cxa_atexit@plt+0xbb7b8> │ │ │ │ - ldr lr, [pc, #172] @ c8464 <__cxa_atexit@plt+0xbb7d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r3, [r2, #20] │ │ │ │ - ldr r9, [pc, #152] @ c8468 <__cxa_atexit@plt+0xbb7dc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + movweq r5, #61048 @ 0xee78 │ │ │ │ + rsceq r0, ip, #196, 4 @ 0x4000000c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ ce728 <__cxa_atexit@plt+0xc1a9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq c8438 <__cxa_atexit@plt+0xbb7ac> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc c8450 <__cxa_atexit@plt+0xbb7c4> │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - ldr lr, [pc, #96] @ c846c <__cxa_atexit@plt+0xbb7e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + beq ce720 <__cxa_atexit@plt+0xc1a94> │ │ │ │ + ldr r3, [pc, #40] @ ce72c <__cxa_atexit@plt+0xc1aa0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r8, [pc, #20] @ ce730 <__cxa_atexit@plt+0xc1aa4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12aec68 <__cxa_atexit@plt+0x12a1fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - movweq fp, #60264 @ 0xeb68 │ │ │ │ - movweq fp, #61252 @ 0xef44 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq r5, #60932 @ 0xee04 │ │ │ │ + rsceq r0, ip, #96, 4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ ce764 <__cxa_atexit@plt+0xc1ad8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r8, [pc, #8] @ ce768 <__cxa_atexit@plt+0xc1adc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12aec68 <__cxa_atexit@plt+0x12a1fdc> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + movweq r5, #60864 @ 0xedc0 │ │ │ │ + rsceq r0, ip, #24, 4 @ 0x80000001 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c84c0 <__cxa_atexit@plt+0xbb834> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ c84cc <__cxa_atexit@plt+0xbb840> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ + bcc ce7e0 <__cxa_atexit@plt+0xc1b54> │ │ │ │ + ldr lr, [pc, #88] @ ce7ec <__cxa_atexit@plt+0xc1b60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #84] @ ce7f0 <__cxa_atexit@plt+0xc1b64> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r1, [pc, #76] @ ce7f4 <__cxa_atexit@plt+0xc1b68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + str r8, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + sub sl, r6, #7 │ │ │ │ + ldr r8, [pc, #36] @ ce7f8 <__cxa_atexit@plt+0xc1b6c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #32] @ ce7fc <__cxa_atexit@plt+0xc1b70> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 12b37e4 <__cxa_atexit@plt+0x12a6b58> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #61112 @ 0xeeb8 │ │ │ │ - rsceq r7, ip, #24, 4 @ 0x80000001 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c8510 <__cxa_atexit@plt+0xbb884> │ │ │ │ - ldr r2, [pc, #40] @ c8518 <__cxa_atexit@plt+0xbb88c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ c851c <__cxa_atexit@plt+0xbb890> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq fp, #59960 @ 0xea38 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq r5, #61080 @ 0xee98 │ │ │ │ + movweq r5, #59468 @ 0xe84c │ │ │ │ + movweq r5, #60748 @ 0xed4c │ │ │ │ + movweq r5, #60756 @ 0xed54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c8574 <__cxa_atexit@plt+0xbb8e8> │ │ │ │ - ldr r2, [pc, #60] @ c8580 <__cxa_atexit@plt+0xbb8f4> │ │ │ │ + bcc ce838 <__cxa_atexit@plt+0xc1bac> │ │ │ │ + ldr r2, [pc, #32] @ ce844 <__cxa_atexit@plt+0xc1bb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #52] @ c8584 <__cxa_atexit@plt+0xbb8f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ c8588 <__cxa_atexit@plt+0xbb8fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + str r7, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq ip, #57460 @ 0xe074 │ │ │ │ - movweq ip, #57500 @ 0xe09c │ │ │ │ - movweq ip, #57444 @ 0xe064 │ │ │ │ - rsceq r7, ip, #92, 2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + movweq r5, #59600 @ 0xe8d0 │ │ │ │ + rsceq r0, ip, #0, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c85cc <__cxa_atexit@plt+0xbb940> │ │ │ │ - ldr r2, [pc, #40] @ c85d4 <__cxa_atexit@plt+0xbb948> │ │ │ │ + bhi ce888 <__cxa_atexit@plt+0xc1bfc> │ │ │ │ + ldr r2, [pc, #40] @ ce890 <__cxa_atexit@plt+0xc1c04> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ c85d8 <__cxa_atexit@plt+0xbb94c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ ce894 <__cxa_atexit@plt+0xc1c08> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ + b 12ab454 <__cxa_atexit@plt+0x129e7c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq fp, #59772 @ 0xe97c │ │ │ │ + movweq r5, #59060 @ 0xe6b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c8630 <__cxa_atexit@plt+0xbb9a4> │ │ │ │ - ldr r2, [pc, #60] @ c863c <__cxa_atexit@plt+0xbb9b0> │ │ │ │ + bcc ce8cc <__cxa_atexit@plt+0xc1c40> │ │ │ │ + ldr r2, [pc, #28] @ ce8d8 <__cxa_atexit@plt+0xc1c4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #52] @ c8640 <__cxa_atexit@plt+0xbb9b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ c8644 <__cxa_atexit@plt+0xbb9b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #61368 @ 0xefb8 │ │ │ │ - movweq fp, #61408 @ 0xefe0 │ │ │ │ - movweq fp, #61352 @ 0xefa8 │ │ │ │ - rsceq r7, ip, #160 @ 0xa0 │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r5, #60788 @ 0xed74 │ │ │ │ + rsceq r0, ip, #88 @ 0x58 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8688 <__cxa_atexit@plt+0xbb9fc> │ │ │ │ - ldr r2, [pc, #40] @ c8690 <__cxa_atexit@plt+0xbba04> │ │ │ │ + bhi ce9a8 <__cxa_atexit@plt+0xc1d1c> │ │ │ │ + ldr r2, [pc, #176] @ ce9b0 <__cxa_atexit@plt+0xc1d24> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ c8694 <__cxa_atexit@plt+0xbba08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq ce97c <__cxa_atexit@plt+0xc1cf0> │ │ │ │ + ldr r7, [pc, #144] @ ce9b4 <__cxa_atexit@plt+0xc1d28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + tst r2, #3 │ │ │ │ + beq ce98c <__cxa_atexit@plt+0xc1d00> │ │ │ │ + ldr r1, [pc, #120] @ ce9b8 <__cxa_atexit@plt+0xc1d2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ce99c <__cxa_atexit@plt+0xc1d10> │ │ │ │ + ldr r9, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #92] @ ce9bc <__cxa_atexit@plt+0xc1d30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #80] @ ce9c0 <__cxa_atexit@plt+0xc1d34> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov sl, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 12aec68 <__cxa_atexit@plt+0x12a1fdc> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq fp, #59584 @ 0xe8c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + movweq r5, #60336 @ 0xebb0 │ │ │ │ + rsceq pc, fp, #116, 30 @ 0x1d0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #100] @ cea40 <__cxa_atexit@plt+0xc1db4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq cea2c <__cxa_atexit@plt+0xc1da0> │ │ │ │ + ldr r2, [pc, #76] @ cea44 <__cxa_atexit@plt+0xc1db8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cea38 <__cxa_atexit@plt+0xc1dac> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r3, [pc, #48] @ cea48 <__cxa_atexit@plt+0xc1dbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #36] @ cea4c <__cxa_atexit@plt+0xc1dc0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12aec68 <__cxa_atexit@plt+0x12a1fdc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + movweq r5, #60152 @ 0xeaf8 │ │ │ │ + rsceq pc, fp, #232, 28 @ 0xe80 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ ceaa8 <__cxa_atexit@plt+0xc1e1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ceaa0 <__cxa_atexit@plt+0xc1e14> │ │ │ │ + ldr r3, [pc, #40] @ ceaac <__cxa_atexit@plt+0xc1e20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r8, [pc, #20] @ ceab0 <__cxa_atexit@plt+0xc1e24> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12aec68 <__cxa_atexit@plt+0x12a1fdc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq r5, #60036 @ 0xea84 │ │ │ │ + rsceq pc, fp, #132, 28 @ 0x840 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ ceae4 <__cxa_atexit@plt+0xc1e58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r8, [pc, #8] @ ceae8 <__cxa_atexit@plt+0xc1e5c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12aec68 <__cxa_atexit@plt+0x12a1fdc> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + movweq r5, #59968 @ 0xea40 │ │ │ │ + rsceq pc, fp, #60, 28 @ 0x3c0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #72] @ ceb4c <__cxa_atexit@plt+0xc1ec0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ceb44 <__cxa_atexit@plt+0xc1eb8> │ │ │ │ + ldr r2, [pc, #52] @ ceb50 <__cxa_atexit@plt+0xc1ec4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r8, [pc, #24] @ ceb54 <__cxa_atexit@plt+0xc1ec8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + movweq r5, #59876 @ 0xe9e4 │ │ │ │ + rsceq pc, fp, #208, 26 @ 0x3400 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #40] @ ceb94 <__cxa_atexit@plt+0xc1f08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r8, [pc, #12] @ ceb98 <__cxa_atexit@plt+0xc1f0c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r5, #59796 @ 0xe994 │ │ │ │ + rsceq pc, fp, #128, 26 @ 0x2000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #24] @ cebcc <__cxa_atexit@plt+0xc1f40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #8] @ cebd0 <__cxa_atexit@plt+0xc1f44> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq r5, #59752 @ 0xe968 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ cec2c <__cxa_atexit@plt+0xc1fa0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cec20 <__cxa_atexit@plt+0xc1f94> │ │ │ │ + ldr r7, [pc, #44] @ cec30 <__cxa_atexit@plt+0xc1fa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r3, [pc, #36] @ cec34 <__cxa_atexit@plt+0xc1fa8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + add r9, r3, #256 @ 0x100 │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq r5, #58340 @ 0xe3e4 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #28] @ cec68 <__cxa_atexit@plt+0xc1fdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ cec6c <__cxa_atexit@plt+0xc1fe0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + add r9, r3, #256 @ 0x100 │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq r5, #58268 @ 0xe39c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c86ec <__cxa_atexit@plt+0xbba60> │ │ │ │ - ldr r2, [pc, #60] @ c86f8 <__cxa_atexit@plt+0xbba6c> │ │ │ │ + bcc cecb0 <__cxa_atexit@plt+0xc2024> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ cecbc <__cxa_atexit@plt+0xc2030> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #52] @ c86fc <__cxa_atexit@plt+0xbba70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ c8700 <__cxa_atexit@plt+0xbba74> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #61180 @ 0xeefc │ │ │ │ - movweq fp, #61220 @ 0xef24 │ │ │ │ - movweq fp, #61164 @ 0xeeec │ │ │ │ - rsceq r6, ip, #228, 30 @ 0x390 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c8744 <__cxa_atexit@plt+0xbbab8> │ │ │ │ - ldr r2, [pc, #40] @ c874c <__cxa_atexit@plt+0xbbac0> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r5, #58460 @ 0xe45c │ │ │ │ + rsceq pc, fp, #16, 26 @ 0x400 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ced68 <__cxa_atexit@plt+0xc20dc> │ │ │ │ + ldr r3, [pc, #148] @ ced78 <__cxa_atexit@plt+0xc20ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq ced20 <__cxa_atexit@plt+0xc2094> │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne ced30 <__cxa_atexit@plt+0xc20a4> │ │ │ │ + ldr r2, [pc, #128] @ ced88 <__cxa_atexit@plt+0xc20fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ c8750 <__cxa_atexit@plt+0xbbac4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq ced60 <__cxa_atexit@plt+0xc20d4> │ │ │ │ + ldr r3, [pc, #112] @ ced8c <__cxa_atexit@plt+0xc2100> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b ced4c <__cxa_atexit@plt+0xc20c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq fp, #59396 @ 0xe804 │ │ │ │ + ldr r2, [pc, #68] @ ced7c <__cxa_atexit@plt+0xc20f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq ced60 <__cxa_atexit@plt+0xc20d4> │ │ │ │ + ldr r3, [pc, #52] @ ced80 <__cxa_atexit@plt+0xc20f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #44] @ ced84 <__cxa_atexit@plt+0xc20f8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a4958 <__cxa_atexit@plt+0x1197ccc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ ced90 <__cxa_atexit@plt+0xc2104> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsr #4 │ │ │ │ + andeq r0, r0, r0, asr #4 │ │ │ │ + movweq r5, #59352 @ 0xe7d8 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + rsceq pc, fp, #124, 24 @ 0x7c00 │ │ │ │ + rsceq pc, fp, #64, 24 @ 0x4000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cedd8 <__cxa_atexit@plt+0xc214c> │ │ │ │ + ldr r3, [pc, #92] @ cee1c <__cxa_atexit@plt+0xc2190> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq cee08 <__cxa_atexit@plt+0xc217c> │ │ │ │ + ldr r3, [pc, #76] @ cee20 <__cxa_atexit@plt+0xc2194> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b cedf4 <__cxa_atexit@plt+0xc2168> │ │ │ │ + ldr r3, [pc, #48] @ cee10 <__cxa_atexit@plt+0xc2184> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq cee08 <__cxa_atexit@plt+0xc217c> │ │ │ │ + ldr r3, [pc, #32] @ cee14 <__cxa_atexit@plt+0xc2188> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #24] @ cee18 <__cxa_atexit@plt+0xc218c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a4958 <__cxa_atexit@plt+0x1197ccc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + movweq r5, #59184 @ 0xe730 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsceq pc, fp, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ cee4c <__cxa_atexit@plt+0xc21c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #12] @ cee50 <__cxa_atexit@plt+0xc21c4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a4958 <__cxa_atexit@plt+0x1197ccc> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq r5, #59116 @ 0xe6ec │ │ │ │ + rsceq pc, fp, #16, 22 @ 0x4000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cee78 <__cxa_atexit@plt+0xc21ec> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #104] @ ceee8 <__cxa_atexit@plt+0xc225c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ceed0 <__cxa_atexit@plt+0xc2244> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ceed8 <__cxa_atexit@plt+0xc224c> │ │ │ │ + ldr r2, [pc, #68] @ ceeec <__cxa_atexit@plt+0xc2260> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ ceef0 <__cxa_atexit@plt+0xc2264> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r6, r7} │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff9a8 │ │ │ │ + @ instruction: 0xfffffa38 │ │ │ │ + rsceq pc, fp, #96, 20 @ 0x60000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c87a8 <__cxa_atexit@plt+0xbbb1c> │ │ │ │ - ldr r2, [pc, #60] @ c87b4 <__cxa_atexit@plt+0xbbb28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #52] @ c87b8 <__cxa_atexit@plt+0xbbb2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ c87bc <__cxa_atexit@plt+0xbbb30> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + bcc cef40 <__cxa_atexit@plt+0xc22b4> │ │ │ │ + ldr r2, [pc, #48] @ cef4c <__cxa_atexit@plt+0xc22c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ cef50 <__cxa_atexit@plt+0xc22c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #60992 @ 0xee40 │ │ │ │ - movweq fp, #61032 @ 0xee68 │ │ │ │ - movweq fp, #60976 @ 0xee30 │ │ │ │ - rsceq r6, ip, #40, 30 @ 0xa0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c8804 <__cxa_atexit@plt+0xbbb78> │ │ │ │ - ldr r2, [pc, #44] @ c880c <__cxa_atexit@plt+0xbbb80> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff934 │ │ │ │ + @ instruction: 0xfffff9c4 │ │ │ │ + rsceq pc, fp, #112, 20 @ 0x70000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ cef7c <__cxa_atexit@plt+0xc22f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #12] @ cef80 <__cxa_atexit@plt+0xc22f4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a4958 <__cxa_atexit@plt+0x1197ccc> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq r5, #58812 @ 0xe5bc │ │ │ │ + rsceq pc, fp, #48, 20 @ 0x30000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cefa8 <__cxa_atexit@plt+0xc231c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #104] @ cf018 <__cxa_atexit@plt+0xc238c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cf000 <__cxa_atexit@plt+0xc2374> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cf008 <__cxa_atexit@plt+0xc237c> │ │ │ │ + ldr r2, [pc, #68] @ cf01c <__cxa_atexit@plt+0xc2390> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r0, [pc, #32] @ c8810 <__cxa_atexit@plt+0xbbb84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [pc, #64] @ cf020 <__cxa_atexit@plt+0xc2394> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r6, r7} │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq fp, #59208 @ 0xe748 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff4f8 │ │ │ │ + @ instruction: 0xfffff588 │ │ │ │ + rsceq pc, fp, #128, 18 @ 0x200000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c8878 <__cxa_atexit@plt+0xbbbec> │ │ │ │ - ldr lr, [pc, #76] @ c8884 <__cxa_atexit@plt+0xbbbf8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ c8888 <__cxa_atexit@plt+0xbbbfc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r8, [pc, #64] @ c888c <__cxa_atexit@plt+0xbbc00> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - sub r0, r6, #17 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ + bcc cf070 <__cxa_atexit@plt+0xc23e4> │ │ │ │ + ldr r2, [pc, #48] @ cf07c <__cxa_atexit@plt+0xc23f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ cf080 <__cxa_atexit@plt+0xc23f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #60860 @ 0xedbc │ │ │ │ - movweq fp, #60792 @ 0xed78 │ │ │ │ - movweq fp, #60788 @ 0xed74 │ │ │ │ - rsceq r6, ip, #88, 28 @ 0x580 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c88d0 <__cxa_atexit@plt+0xbbc44> │ │ │ │ - ldr r2, [pc, #40] @ c88d8 <__cxa_atexit@plt+0xbbc4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ c88dc <__cxa_atexit@plt+0xbbc50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff484 │ │ │ │ + @ instruction: 0xfffff514 │ │ │ │ + rsceq pc, fp, #96, 18 @ 0x180000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi cf104 <__cxa_atexit@plt+0xc2478> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq cf0fc <__cxa_atexit@plt+0xc2470> │ │ │ │ + ldr r7, [pc, #116] @ cf12c <__cxa_atexit@plt+0xc24a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #112] @ cf130 <__cxa_atexit@plt+0xc24a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cf10c <__cxa_atexit@plt+0xc2480> │ │ │ │ + ldr r2, [pc, #80] @ cf138 <__cxa_atexit@plt+0xc24ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq fp, #59000 @ 0xe678 │ │ │ │ + ldr r6, [pc, #32] @ cf134 <__cxa_atexit@plt+0xc24a8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r8] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq pc, fp, #52, 18 @ 0xd0000 │ │ │ │ + movweq r4, #61028 @ 0xee64 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + movweq r5, #58664 @ 0xe528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c8934 <__cxa_atexit@plt+0xbbca8> │ │ │ │ - ldr r2, [pc, #60] @ c8940 <__cxa_atexit@plt+0xbbcb4> │ │ │ │ + bcc cf174 <__cxa_atexit@plt+0xc24e8> │ │ │ │ + ldr r2, [pc, #40] @ cf18c <__cxa_atexit@plt+0xc2500> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #52] @ c8944 <__cxa_atexit@plt+0xbbcb8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ c8948 <__cxa_atexit@plt+0xbbcbc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #60596 @ 0xecb4 │ │ │ │ - movweq fp, #60636 @ 0xecdc │ │ │ │ - movweq fp, #60580 @ 0xeca4 │ │ │ │ - rsceq r6, ip, #156, 26 @ 0x2700 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + ldr r3, [pc, #20] @ cf190 <__cxa_atexit@plt+0xc2504> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r5, #58540 @ 0xe4ac │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + rsceq pc, fp, #104, 16 @ 0x680000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c898c <__cxa_atexit@plt+0xbbd00> │ │ │ │ - ldr r2, [pc, #40] @ c8994 <__cxa_atexit@plt+0xbbd08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ c8998 <__cxa_atexit@plt+0xbbd0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ + bhi cf1f8 <__cxa_atexit@plt+0xc256c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq cf1f0 <__cxa_atexit@plt+0xc2564> │ │ │ │ + ldr r3, [pc, #56] @ cf200 <__cxa_atexit@plt+0xc2574> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ cf204 <__cxa_atexit@plt+0xc2578> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ cf208 <__cxa_atexit@plt+0xc257c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ cf20c <__cxa_atexit@plt+0xc2580> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq fp, #58812 @ 0xe5bc │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq pc, fp, #56, 14 @ 0xe00000 │ │ │ │ + movweq r4, #60744 @ 0xed48 │ │ │ │ + rsceq pc, fp, #28, 14 @ 0x700000 │ │ │ │ + rsceq pc, fp, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ cf244 <__cxa_atexit@plt+0xc25b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ cf248 <__cxa_atexit@plt+0xc25bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ cf24c <__cxa_atexit@plt+0xc25c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq pc, fp, #200, 14 @ 0x3200000 │ │ │ │ + rsceq pc, fp, #184, 14 @ 0x2e00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c89f0 <__cxa_atexit@plt+0xbbd64> │ │ │ │ - ldr r2, [pc, #60] @ c89fc <__cxa_atexit@plt+0xbbd70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #52] @ c8a00 <__cxa_atexit@plt+0xbbd74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ c8a04 <__cxa_atexit@plt+0xbbd78> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + bcc cf2b8 <__cxa_atexit@plt+0xc262c> │ │ │ │ + ldr ip, [pc, #80] @ cf2c4 <__cxa_atexit@plt+0xc2638> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + mov lr, #0 │ │ │ │ + mov r8, #16 │ │ │ │ + mov r9, #8 │ │ │ │ + mov sl, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r1, #32 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #60408 @ 0xebf8 │ │ │ │ - movweq fp, #60448 @ 0xec20 │ │ │ │ - movweq fp, #60392 @ 0xebe8 │ │ │ │ - rsceq r6, ip, #224, 24 @ 0xe000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r5, #58272 @ 0xe3a0 │ │ │ │ + rsceq pc, fp, #52, 14 @ 0xd00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8a48 <__cxa_atexit@plt+0xbbdbc> │ │ │ │ - ldr r2, [pc, #40] @ c8a50 <__cxa_atexit@plt+0xbbdc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ c8a54 <__cxa_atexit@plt+0xbbdc8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ + bhi cf32c <__cxa_atexit@plt+0xc26a0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq cf324 <__cxa_atexit@plt+0xc2698> │ │ │ │ + ldr r3, [pc, #56] @ cf334 <__cxa_atexit@plt+0xc26a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ cf338 <__cxa_atexit@plt+0xc26ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ cf33c <__cxa_atexit@plt+0xc26b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ cf340 <__cxa_atexit@plt+0xc26b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq fp, #58624 @ 0xe500 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq pc, fp, #4, 12 @ 0x400000 │ │ │ │ + movweq r4, #60436 @ 0xec14 │ │ │ │ + rsceq pc, fp, #232, 10 @ 0x3a000000 │ │ │ │ + rsceq pc, fp, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ cf378 <__cxa_atexit@plt+0xc26ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ cf37c <__cxa_atexit@plt+0xc26f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ cf380 <__cxa_atexit@plt+0xc26f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq pc, fp, #148, 12 @ 0x9400000 │ │ │ │ + rsceq pc, fp, #132, 12 @ 0x8400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c8aac <__cxa_atexit@plt+0xbbe20> │ │ │ │ - ldr r2, [pc, #60] @ c8ab8 <__cxa_atexit@plt+0xbbe2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #52] @ c8abc <__cxa_atexit@plt+0xbbe30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ c8ac0 <__cxa_atexit@plt+0xbbe34> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + bcc cf3e4 <__cxa_atexit@plt+0xc2758> │ │ │ │ + ldr r9, [pc, #72] @ cf3f0 <__cxa_atexit@plt+0xc2764> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r1, #0 │ │ │ │ + mov lr, #16 │ │ │ │ + mov r8, #12 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov sl, #32 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r2, r7, sl} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #60220 @ 0xeb3c │ │ │ │ - movweq fp, #60260 @ 0xeb64 │ │ │ │ - movweq fp, #60204 @ 0xeb2c │ │ │ │ - rsceq r6, ip, #36, 24 @ 0x2400 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r5, #57964 @ 0xe26c │ │ │ │ + rsceq pc, fp, #76, 12 @ 0x4c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8b04 <__cxa_atexit@plt+0xbbe78> │ │ │ │ - ldr r2, [pc, #40] @ c8b0c <__cxa_atexit@plt+0xbbe80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ c8b10 <__cxa_atexit@plt+0xbbe84> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ + bhi cf458 <__cxa_atexit@plt+0xc27cc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq cf450 <__cxa_atexit@plt+0xc27c4> │ │ │ │ + ldr r3, [pc, #56] @ cf460 <__cxa_atexit@plt+0xc27d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ cf464 <__cxa_atexit@plt+0xc27d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ cf468 <__cxa_atexit@plt+0xc27dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ cf46c <__cxa_atexit@plt+0xc27e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq fp, #58436 @ 0xe444 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq pc, fp, #244, 10 @ 0x3d000000 │ │ │ │ + movweq r4, #60136 @ 0xeae8 │ │ │ │ + rsceq pc, fp, #216, 10 @ 0x36000000 │ │ │ │ + rsceq pc, fp, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ cf4a4 <__cxa_atexit@plt+0xc2818> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ cf4a8 <__cxa_atexit@plt+0xc281c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ cf4ac <__cxa_atexit@plt+0xc2820> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq pc, fp, #172, 10 @ 0x2b000000 │ │ │ │ + rsceq pc, fp, #156, 10 @ 0x27000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c8b68 <__cxa_atexit@plt+0xbbedc> │ │ │ │ - ldr r2, [pc, #60] @ c8b74 <__cxa_atexit@plt+0xbbee8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #52] @ c8b78 <__cxa_atexit@plt+0xbbeec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ c8b7c <__cxa_atexit@plt+0xbbef0> │ │ │ │ + bcc cf538 <__cxa_atexit@plt+0xc28ac> │ │ │ │ + ldr r8, [pc, #112] @ cf544 <__cxa_atexit@plt+0xc28b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #108] @ cf548 <__cxa_atexit@plt+0xc28bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r0, #2 │ │ │ │ + orr r0, r0, #4864 @ 0x1300 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #92] @ cf54c <__cxa_atexit@plt+0xc28c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + add r9, r0, #1 │ │ │ │ + ldr r0, [pc, #84] @ cf550 <__cxa_atexit@plt+0xc28c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #76] @ cf554 <__cxa_atexit@plt+0xc28c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, r8, #2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r7, sl} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #60032 @ 0xea80 │ │ │ │ - movweq fp, #60072 @ 0xeaa8 │ │ │ │ - movweq fp, #60016 @ 0xea70 │ │ │ │ - rsceq r6, ip, #104, 22 @ 0x1a000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq pc, fp, #8, 8 @ 0x8000000 │ │ │ │ + movweq r5, #57660 @ 0xe13c │ │ │ │ + movweq r4, #59980 @ 0xea4c │ │ │ │ + movweq r5, #57648 @ 0xe130 │ │ │ │ + movweq r5, #57648 @ 0xe130 │ │ │ │ + rsceq pc, fp, #40, 10 @ 0xa000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8bc0 <__cxa_atexit@plt+0xbbf34> │ │ │ │ - ldr r2, [pc, #40] @ c8bc8 <__cxa_atexit@plt+0xbbf3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ c8bcc <__cxa_atexit@plt+0xbbf40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ + bhi cf5bc <__cxa_atexit@plt+0xc2930> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq cf5b4 <__cxa_atexit@plt+0xc2928> │ │ │ │ + ldr r3, [pc, #56] @ cf5c4 <__cxa_atexit@plt+0xc2938> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ cf5c8 <__cxa_atexit@plt+0xc293c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ cf5cc <__cxa_atexit@plt+0xc2940> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ cf5d0 <__cxa_atexit@plt+0xc2944> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq fp, #58248 @ 0xe388 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq pc, fp, #212, 8 @ 0xd4000000 │ │ │ │ + movweq r4, #59780 @ 0xe984 │ │ │ │ + rsceq pc, fp, #184, 8 @ 0xb8000000 │ │ │ │ + rsceq pc, fp, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ cf608 <__cxa_atexit@plt+0xc297c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ cf60c <__cxa_atexit@plt+0xc2980> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ cf610 <__cxa_atexit@plt+0xc2984> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq pc, fp, #36, 8 @ 0x24000000 │ │ │ │ + rsceq pc, fp, #20, 8 @ 0x14000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c8c24 <__cxa_atexit@plt+0xbbf98> │ │ │ │ - ldr r2, [pc, #60] @ c8c30 <__cxa_atexit@plt+0xbbfa4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #52] @ c8c34 <__cxa_atexit@plt+0xbbfa8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ c8c38 <__cxa_atexit@plt+0xbbfac> │ │ │ │ + bcc cf69c <__cxa_atexit@plt+0xc2a10> │ │ │ │ + ldr lr, [pc, #112] @ cf6a8 <__cxa_atexit@plt+0xc2a1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #108] @ cf6ac <__cxa_atexit@plt+0xc2a20> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #104] @ cf6b0 <__cxa_atexit@plt+0xc2a24> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, #48 @ 0x30 │ │ │ │ + orr r0, r0, #49152 @ 0xc000 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #88] @ cf6b4 <__cxa_atexit@plt+0xc2a28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #80] @ cf6b8 <__cxa_atexit@plt+0xc2a2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + add r9, r9, #2 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r0, lr, #2 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #59844 @ 0xe9c4 │ │ │ │ - movweq fp, #59884 @ 0xe9ec │ │ │ │ - movweq fp, #59828 @ 0xe9b4 │ │ │ │ - rsceq r6, ip, #172, 20 @ 0xac000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq pc, fp, #240, 2 @ 0x3c │ │ │ │ + rsceq pc, fp, #60, 8 @ 0x3c000000 │ │ │ │ + movweq r4, #61392 @ 0xefd0 │ │ │ │ + movweq r4, #61388 @ 0xefcc │ │ │ │ + movweq r4, #61392 @ 0xefd0 │ │ │ │ + rsceq pc, fp, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8c80 <__cxa_atexit@plt+0xbbff4> │ │ │ │ - ldr r2, [pc, #44] @ c8c88 <__cxa_atexit@plt+0xbbffc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r0, [pc, #32] @ c8c8c <__cxa_atexit@plt+0xbc000> │ │ │ │ + bhi cf720 <__cxa_atexit@plt+0xc2a94> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq cf718 <__cxa_atexit@plt+0xc2a8c> │ │ │ │ + ldr r3, [pc, #56] @ cf728 <__cxa_atexit@plt+0xc2a9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ cf72c <__cxa_atexit@plt+0xc2aa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ cf730 <__cxa_atexit@plt+0xc2aa4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ cf734 <__cxa_atexit@plt+0xc2aa8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq fp, #58060 @ 0xe2cc │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq pc, fp, #176, 6 @ 0xc0000002 │ │ │ │ + movweq r4, #59424 @ 0xe820 │ │ │ │ + rsceq pc, fp, #148, 6 @ 0x50000002 │ │ │ │ + rsceq pc, fp, #212, 4 @ 0x4000000d │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ cf76c <__cxa_atexit@plt+0xc2ae0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ cf770 <__cxa_atexit@plt+0xc2ae4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ cf774 <__cxa_atexit@plt+0xc2ae8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq pc, fp, #192, 4 │ │ │ │ + rsceq pc, fp, #176, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c8cf4 <__cxa_atexit@plt+0xbc068> │ │ │ │ - ldr lr, [pc, #76] @ c8d00 <__cxa_atexit@plt+0xbc074> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ c8d04 <__cxa_atexit@plt+0xbc078> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r8, [pc, #64] @ c8d08 <__cxa_atexit@plt+0xbc07c> │ │ │ │ + bcc cf800 <__cxa_atexit@plt+0xc2b74> │ │ │ │ + ldr lr, [pc, #112] @ cf80c <__cxa_atexit@plt+0xc2b80> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #108] @ cf810 <__cxa_atexit@plt+0xc2b84> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #104] @ cf814 <__cxa_atexit@plt+0xc2b88> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ + mov r0, #44 @ 0x2c │ │ │ │ + orr r0, r0, #49152 @ 0xc000 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #88] @ cf818 <__cxa_atexit@plt+0xc2b8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #80] @ cf81c <__cxa_atexit@plt+0xc2b90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #3 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ + add r9, r9, #2 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - sub r0, r6, #18 │ │ │ │ - str lr, [r3, #4] │ │ │ │ + add r0, lr, #2 │ │ │ │ + str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #59732 @ 0xe954 │ │ │ │ - movweq fp, #59644 @ 0xe8fc │ │ │ │ - movweq fp, #59640 @ 0xe8f8 │ │ │ │ - rsceq r6, ip, #220, 18 @ 0x370000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq pc, fp, #140 @ 0x8c │ │ │ │ + rsceq pc, fp, #216, 4 @ 0x8000000d │ │ │ │ + movweq r4, #61036 @ 0xee6c │ │ │ │ + movweq r4, #61028 @ 0xee64 │ │ │ │ + movweq r4, #61036 @ 0xee6c │ │ │ │ + rsceq pc, fp, #200, 4 @ 0x8000000c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8d4c <__cxa_atexit@plt+0xbc0c0> │ │ │ │ - ldr r2, [pc, #40] @ c8d54 <__cxa_atexit@plt+0xbc0c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ c8d58 <__cxa_atexit@plt+0xbc0cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ + bhi cf884 <__cxa_atexit@plt+0xc2bf8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq cf87c <__cxa_atexit@plt+0xc2bf0> │ │ │ │ + ldr r3, [pc, #56] @ cf88c <__cxa_atexit@plt+0xc2c00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ cf890 <__cxa_atexit@plt+0xc2c04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ cf894 <__cxa_atexit@plt+0xc2c08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ cf898 <__cxa_atexit@plt+0xc2c0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq fp, #57852 @ 0xe1fc │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq pc, fp, #128, 4 │ │ │ │ + movweq r4, #59068 @ 0xe6bc │ │ │ │ + rsceq pc, fp, #100, 4 @ 0x40000006 │ │ │ │ + rsceq pc, fp, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ cf8d0 <__cxa_atexit@plt+0xc2c44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ cf8d4 <__cxa_atexit@plt+0xc2c48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ cf8d8 <__cxa_atexit@plt+0xc2c4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq pc, fp, #92, 2 │ │ │ │ + rsceq pc, fp, #76, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c8db0 <__cxa_atexit@plt+0xbc124> │ │ │ │ - ldr r2, [pc, #60] @ c8dbc <__cxa_atexit@plt+0xbc130> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #52] @ c8dc0 <__cxa_atexit@plt+0xbc134> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ c8dc4 <__cxa_atexit@plt+0xbc138> │ │ │ │ + bcc cf960 <__cxa_atexit@plt+0xc2cd4> │ │ │ │ + ldr lr, [pc, #108] @ cf96c <__cxa_atexit@plt+0xc2ce0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #104] @ cf970 <__cxa_atexit@plt+0xc2ce4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #100] @ cf974 <__cxa_atexit@plt+0xc2ce8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, #159 @ 0x9f │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #88] @ cf978 <__cxa_atexit@plt+0xc2cec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #80] @ cf97c <__cxa_atexit@plt+0xc2cf0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + add r9, r9, #2 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r0, lr, #2 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #59448 @ 0xe838 │ │ │ │ - movweq fp, #59488 @ 0xe860 │ │ │ │ - movweq fp, #59432 @ 0xe828 │ │ │ │ - rsceq r6, ip, #32, 18 @ 0x80000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq lr, fp, #40, 30 @ 0xa0 │ │ │ │ + rsceq pc, fp, #116, 2 │ │ │ │ + movweq r4, #60680 @ 0xed08 │ │ │ │ + movweq r4, #60668 @ 0xecfc │ │ │ │ + movweq r4, #60684 @ 0xed0c │ │ │ │ + rsceq pc, fp, #208, 2 @ 0x34 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8e08 <__cxa_atexit@plt+0xbc17c> │ │ │ │ - ldr r2, [pc, #40] @ c8e10 <__cxa_atexit@plt+0xbc184> │ │ │ │ + bhi cf9c0 <__cxa_atexit@plt+0xc2d34> │ │ │ │ + ldr r2, [pc, #40] @ cf9c8 <__cxa_atexit@plt+0xc2d3c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ c8e14 <__cxa_atexit@plt+0xbc188> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ cf9cc <__cxa_atexit@plt+0xc2d40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ + b 12a7970 <__cxa_atexit@plt+0x129ace4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq fp, #57664 @ 0xe140 │ │ │ │ + movweq r4, #58748 @ 0xe57c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c8e6c <__cxa_atexit@plt+0xbc1e0> │ │ │ │ - ldr r2, [pc, #60] @ c8e78 <__cxa_atexit@plt+0xbc1ec> │ │ │ │ + bcc cfa04 <__cxa_atexit@plt+0xc2d78> │ │ │ │ + ldr r2, [pc, #28] @ cfa10 <__cxa_atexit@plt+0xc2d84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #52] @ c8e7c <__cxa_atexit@plt+0xbc1f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ c8e80 <__cxa_atexit@plt+0xbc1f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #59260 @ 0xe77c │ │ │ │ - movweq fp, #59300 @ 0xe7a4 │ │ │ │ - movweq fp, #59244 @ 0xe76c │ │ │ │ - rsceq r6, ip, #100, 16 @ 0x640000 │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r4, #60476 @ 0xec3c │ │ │ │ + rsceq pc, fp, #116, 2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8ec4 <__cxa_atexit@plt+0xbc238> │ │ │ │ - ldr r2, [pc, #40] @ c8ecc <__cxa_atexit@plt+0xbc240> │ │ │ │ + bhi cfa6c <__cxa_atexit@plt+0xc2de0> │ │ │ │ + ldr r3, [pc, #60] @ cfa74 <__cxa_atexit@plt+0xc2de8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq cfa60 <__cxa_atexit@plt+0xc2dd4> │ │ │ │ + mov r7, r8 │ │ │ │ + b cfa84 <__cxa_atexit@plt+0xc2df8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq pc, fp, #20, 2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #208] @ cfb60 <__cxa_atexit@plt+0xc2ed4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq cfb34 <__cxa_atexit@plt+0xc2ea8> │ │ │ │ + ldr r0, [pc, #184] @ cfb64 <__cxa_atexit@plt+0xc2ed8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq cfb40 <__cxa_atexit@plt+0xc2eb4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc cfb4c <__cxa_atexit@plt+0xc2ec0> │ │ │ │ + ldr r2, [pc, #132] @ cfb68 <__cxa_atexit@plt+0xc2edc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ c8ed0 <__cxa_atexit@plt+0xbc244> │ │ │ │ + ldr r0, [pc, #128] @ cfb6c <__cxa_atexit@plt+0xc2ee0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r6, [pc, #116] @ cfb70 <__cxa_atexit@plt+0xc2ee4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #2 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r6, [pc, #104] @ cfb74 <__cxa_atexit@plt+0xc2ee8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #3 │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r6, r3, #3 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #76] @ cfb78 <__cxa_atexit@plt+0xc2eec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + andeq r0, r0, r4, lsl r2 │ │ │ │ + movweq r4, #58836 @ 0xe5d4 │ │ │ │ + movweq r4, #60224 @ 0xeb40 │ │ │ │ + movweq r4, #60212 @ 0xeb34 │ │ │ │ + movweq r4, #59892 @ 0xe9f4 │ │ │ │ + rsceq pc, fp, #16 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [pc, #172] @ cfc40 <__cxa_atexit@plt+0xc2fb4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq cfc20 <__cxa_atexit@plt+0xc2f94> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cfc2c <__cxa_atexit@plt+0xc2fa0> │ │ │ │ + ldr r2, [pc, #120] @ cfc44 <__cxa_atexit@plt+0xc2fb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ cfc48 <__cxa_atexit@plt+0xc2fbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + ldr r1, [pc, #108] @ cfc4c <__cxa_atexit@plt+0xc2fc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ cfc50 <__cxa_atexit@plt+0xc2fc4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldm r5, {r0, r9} │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r6, r3, #3 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #60] @ cfc54 <__cxa_atexit@plt+0xc2fc8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq fp, #57476 @ 0xe084 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + movweq r4, #58604 @ 0xe4ec │ │ │ │ + movweq r4, #60000 @ 0xea60 │ │ │ │ + movweq r4, #59980 @ 0xea4c │ │ │ │ + movweq r4, #59656 @ 0xe908 │ │ │ │ + rsceq lr, fp, #52, 30 @ 0xd0 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cfcd0 <__cxa_atexit@plt+0xc3044> │ │ │ │ + ldr r2, [pc, #92] @ cfcdc <__cxa_atexit@plt+0xc3050> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #88] @ cfce0 <__cxa_atexit@plt+0xc3054> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldr r1, [pc, #80] @ cfce4 <__cxa_atexit@plt+0xc3058> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [pc, #68] @ cfce8 <__cxa_atexit@plt+0xc305c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldmib r5, {r0, r9} │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r3, r6, #3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r8, [pc, #32] @ cfcec <__cxa_atexit@plt+0xc3060> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + movweq r4, #58424 @ 0xe438 │ │ │ │ + movweq r4, #59820 @ 0xe9ac │ │ │ │ + movweq r4, #59800 @ 0xe998 │ │ │ │ + movweq r4, #59476 @ 0xe854 │ │ │ │ + rsceq lr, fp, #140, 28 @ 0x8c0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cfd14 <__cxa_atexit@plt+0xc3088> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #140] @ cfda8 <__cxa_atexit@plt+0xc311c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cfd90 <__cxa_atexit@plt+0xc3104> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cfd98 <__cxa_atexit@plt+0xc310c> │ │ │ │ + ldr lr, [pc, #104] @ cfdac <__cxa_atexit@plt+0xc3120> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #100] @ cfdb0 <__cxa_atexit@plt+0xc3124> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r1, [pc, #92] @ cfdb4 <__cxa_atexit@plt+0xc3128> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #193 @ 0xc1 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + sub sl, r3, #7 │ │ │ │ + ldr r8, [pc, #56] @ cfdb8 <__cxa_atexit@plt+0xc312c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #52] @ cfdbc <__cxa_atexit@plt+0xc3130> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r6, r3 │ │ │ │ + b 12b37e4 <__cxa_atexit@plt+0x12a6b58> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + movweq r4, #59624 @ 0xe8e8 │ │ │ │ + movweq r4, #58012 @ 0xe29c │ │ │ │ + movweq r4, #59296 @ 0xe7a0 │ │ │ │ + movweq r4, #59304 @ 0xe7a8 │ │ │ │ + rsceq lr, fp, #196, 22 @ 0x31000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cfe30 <__cxa_atexit@plt+0xc31a4> │ │ │ │ + ldr lr, [pc, #84] @ cfe3c <__cxa_atexit@plt+0xc31b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #80] @ cfe40 <__cxa_atexit@plt+0xc31b4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r1, [pc, #72] @ cfe44 <__cxa_atexit@plt+0xc31b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #193 @ 0xc1 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + sub sl, r6, #7 │ │ │ │ + ldr r8, [pc, #36] @ cfe48 <__cxa_atexit@plt+0xc31bc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #32] @ cfe4c <__cxa_atexit@plt+0xc31c0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 12b37e4 <__cxa_atexit@plt+0x12a6b58> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + movweq r4, #59460 @ 0xe844 │ │ │ │ + movweq r4, #57848 @ 0xe1f8 │ │ │ │ + movweq r4, #59132 @ 0xe6fc │ │ │ │ + movweq r4, #59140 @ 0xe704 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c8f28 <__cxa_atexit@plt+0xbc29c> │ │ │ │ - ldr r2, [pc, #60] @ c8f34 <__cxa_atexit@plt+0xbc2a8> │ │ │ │ + bcc cfe88 <__cxa_atexit@plt+0xc31fc> │ │ │ │ + ldr r2, [pc, #32] @ cfe94 <__cxa_atexit@plt+0xc3208> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #52] @ c8f38 <__cxa_atexit@plt+0xbc2ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ c8f3c <__cxa_atexit@plt+0xbc2b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + str r7, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #59072 @ 0xe6c0 │ │ │ │ - movweq fp, #59112 @ 0xe6e8 │ │ │ │ - movweq fp, #59056 @ 0xe6b0 │ │ │ │ - rsceq r6, ip, #168, 14 @ 0x2a00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + movweq r4, #57984 @ 0xe280 │ │ │ │ + rsceq lr, fp, #184, 24 @ 0xb800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8f80 <__cxa_atexit@plt+0xbc2f4> │ │ │ │ - ldr r2, [pc, #40] @ c8f88 <__cxa_atexit@plt+0xbc2fc> │ │ │ │ + bhi cfed8 <__cxa_atexit@plt+0xc324c> │ │ │ │ + ldr r2, [pc, #40] @ cfee0 <__cxa_atexit@plt+0xc3254> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ c8f8c <__cxa_atexit@plt+0xbc300> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ cfee4 <__cxa_atexit@plt+0xc3258> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ + b 12a7970 <__cxa_atexit@plt+0x129ace4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq sl, #61384 @ 0xefc8 │ │ │ │ + movweq r4, #57444 @ 0xe064 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c8fe4 <__cxa_atexit@plt+0xbc358> │ │ │ │ - ldr r2, [pc, #60] @ c8ff0 <__cxa_atexit@plt+0xbc364> │ │ │ │ + bcc cff1c <__cxa_atexit@plt+0xc3290> │ │ │ │ + ldr r2, [pc, #28] @ cff28 <__cxa_atexit@plt+0xc329c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #52] @ c8ff4 <__cxa_atexit@plt+0xbc368> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ c8ff8 <__cxa_atexit@plt+0xbc36c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq fp, #58884 @ 0xe604 │ │ │ │ - movweq fp, #58924 @ 0xe62c │ │ │ │ - movweq fp, #58868 @ 0xe5f4 │ │ │ │ - @ instruction: 0xffffe5b4 │ │ │ │ - andeq r0, r0, sl, lsl #20 │ │ │ │ - rsceq r6, ip, #28, 18 @ 0x70000 │ │ │ │ - andeq r0, fp, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - sub r7, r3, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c9050 <__cxa_atexit@plt+0xbc3c4> │ │ │ │ - ldr r7, [pc, #52] @ c9064 <__cxa_atexit@plt+0xbc3d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ - ldr r1, [r3, #24] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r2} │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r7, [pc, #16] @ c9068 <__cxa_atexit@plt+0xbc3dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r4, #59172 @ 0xe724 │ │ │ │ + rsceq lr, fp, #16, 24 @ 0x1000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cff84 <__cxa_atexit@plt+0xc32f8> │ │ │ │ + ldr r3, [pc, #60] @ cff8c <__cxa_atexit@plt+0xc3300> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq cff78 <__cxa_atexit@plt+0xc32ec> │ │ │ │ + mov r7, r8 │ │ │ │ + b cff9c <__cxa_atexit@plt+0xc3310> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r6, ip, #236, 16 @ 0xec0000 │ │ │ │ - rsceq r6, ip, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r0, r9, lsl #10 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq lr, fp, #176, 22 @ 0x2c000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c9098 <__cxa_atexit@plt+0xbc40c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #208] @ d0078 <__cxa_atexit@plt+0xc33ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq d004c <__cxa_atexit@plt+0xc33c0> │ │ │ │ + ldr r0, [pc, #184] @ d007c <__cxa_atexit@plt+0xc33f0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c9090 <__cxa_atexit@plt+0xbc404> │ │ │ │ - b c90a8 <__cxa_atexit@plt+0xbc41c> │ │ │ │ + beq d0058 <__cxa_atexit@plt+0xc33cc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc d0064 <__cxa_atexit@plt+0xc33d8> │ │ │ │ + ldr r2, [pc, #132] @ d0080 <__cxa_atexit@plt+0xc33f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #128] @ d0084 <__cxa_atexit@plt+0xc33f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r6, [pc, #116] @ d0088 <__cxa_atexit@plt+0xc33fc> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #2 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r6, [pc, #104] @ d008c <__cxa_atexit@plt+0xc3400> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #3 │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r6, r3, #3 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #76] @ d0090 <__cxa_atexit@plt+0xc3404> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r6, ip, #136, 16 @ 0x880000 │ │ │ │ - andeq r0, r0, r9, lsl #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c9180 <__cxa_atexit@plt+0xbc4f4> │ │ │ │ - ldr r2, [pc, #200] @ c9190 <__cxa_atexit@plt+0xbc504> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq c911c <__cxa_atexit@plt+0xbc490> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne c9134 <__cxa_atexit@plt+0xbc4a8> │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne c915c <__cxa_atexit@plt+0xbc4d0> │ │ │ │ - ldr r7, [pc, #140] @ c91a0 <__cxa_atexit@plt+0xbc514> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r2, [pc, #116] @ c9198 <__cxa_atexit@plt+0xbc50c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - ldr r9, [r3, #6] │ │ │ │ - ldr r3, [r3, #10] │ │ │ │ - b c9170 <__cxa_atexit@plt+0xbc4e4> │ │ │ │ - ldr r2, [pc, #88] @ c9194 <__cxa_atexit@plt+0xbc508> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r3, [r3, #15] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r0, [r5, #28] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - b c7630 <__cxa_atexit@plt+0xba9a4> │ │ │ │ - ldr r2, [pc, #56] @ c919c <__cxa_atexit@plt+0xbc510> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #1] │ │ │ │ - ldr r9, [r3, #5] │ │ │ │ - ldr r3, [r3, #9] │ │ │ │ - str r2, [r5, #12]! │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - b c7630 <__cxa_atexit@plt+0xba9a4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xffffe564 │ │ │ │ - andeq r0, r0, r8, asr r8 │ │ │ │ - andeq r0, r0, ip, ror r4 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r6, ip, #236, 12 @ 0xec00000 │ │ │ │ - rsceq r6, ip, #160, 12 @ 0xa000000 │ │ │ │ - andeq r0, r0, r6, lsr #1 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + andeq r0, r0, r4, lsl r2 │ │ │ │ + movweq r4, #57532 @ 0xe0bc │ │ │ │ + movweq r4, #58920 @ 0xe628 │ │ │ │ + movweq r4, #58908 @ 0xe61c │ │ │ │ + movweq r4, #58588 @ 0xe4dc │ │ │ │ + rsceq lr, fp, #172, 20 @ 0xac000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ c91fc <__cxa_atexit@plt+0xbc570> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ + ldr r1, [pc, #172] @ d0158 <__cxa_atexit@plt+0xc34cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c91f4 <__cxa_atexit@plt+0xbc568> │ │ │ │ - ldr r2, [pc, #40] @ c9200 <__cxa_atexit@plt+0xbc574> │ │ │ │ + beq d0138 <__cxa_atexit@plt+0xc34ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d0144 <__cxa_atexit@plt+0xc34b8> │ │ │ │ + ldr r2, [pc, #120] @ d015c <__cxa_atexit@plt+0xc34d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + ldr r1, [pc, #116] @ d0160 <__cxa_atexit@plt+0xc34d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + ldr r1, [pc, #108] @ d0164 <__cxa_atexit@plt+0xc34d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ d0168 <__cxa_atexit@plt+0xc34dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldm r5, {r0, r9} │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r6, r3, #3 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #60] @ d016c <__cxa_atexit@plt+0xc34e0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq r6, ip, #64, 12 @ 0x4000000 │ │ │ │ - andeq r0, r0, r6, lsr #1 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + movweq r3, #61396 @ 0xefd4 │ │ │ │ + movweq r4, #58696 @ 0xe548 │ │ │ │ + movweq r4, #58676 @ 0xe534 │ │ │ │ + movweq r4, #58352 @ 0xe3f0 │ │ │ │ + rsceq lr, fp, #208, 18 @ 0x340000 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ c9234 <__cxa_atexit@plt+0xbc5a8> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d01e8 <__cxa_atexit@plt+0xc355c> │ │ │ │ + ldr r2, [pc, #92] @ d01f4 <__cxa_atexit@plt+0xc3568> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ + ldr r1, [pc, #88] @ d01f8 <__cxa_atexit@plt+0xc356c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldr r1, [pc, #80] @ d01fc <__cxa_atexit@plt+0xc3570> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r6, ip, #12, 12 @ 0xc00000 │ │ │ │ - andeq r0, r0, r7, asr #2 │ │ │ │ + ldr r1, [pc, #68] @ d0200 <__cxa_atexit@plt+0xc3574> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldmib r5, {r0, r9} │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r3, r6, #3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r8, [pc, #32] @ d0204 <__cxa_atexit@plt+0xc3578> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + movweq r3, #61216 @ 0xef20 │ │ │ │ + movweq r4, #58516 @ 0xe494 │ │ │ │ + movweq r4, #58496 @ 0xe480 │ │ │ │ + movweq r4, #58172 @ 0xe33c │ │ │ │ + rsceq lr, fp, #40, 18 @ 0xa0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ c9270 <__cxa_atexit@plt+0xbc5e4> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d022c <__cxa_atexit@plt+0xc35a0> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #108] @ d02a0 <__cxa_atexit@plt+0xc3614> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #24] @ c9274 <__cxa_atexit@plt+0xbc5e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq d028c <__cxa_atexit@plt+0xc3600> │ │ │ │ + ldr r3, [pc, #88] @ d02a4 <__cxa_atexit@plt+0xc3618> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq c9268 <__cxa_atexit@plt+0xbc5dc> │ │ │ │ - b c9284 <__cxa_atexit@plt+0xbc5f8> │ │ │ │ + beq d0298 <__cxa_atexit@plt+0xc360c> │ │ │ │ + ldr r2, [pc, #68] @ d02a8 <__cxa_atexit@plt+0xc361c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r8, [pc, #40] @ d02ac <__cxa_atexit@plt+0xc3620> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq fp, #58260 @ 0xe394 │ │ │ │ - rsceq r6, ip, #188, 10 @ 0x2f000000 │ │ │ │ - andeq r0, r0, r8, lsl #5 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + movweq r4, #58012 @ 0xe29c │ │ │ │ + rsceq lr, fp, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c9350 <__cxa_atexit@plt+0xbc6c4> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - cmp sl, r2 │ │ │ │ - bne c9310 <__cxa_atexit@plt+0xbc684> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - cmp r8, r1 │ │ │ │ - bne c932c <__cxa_atexit@plt+0xbc6a0> │ │ │ │ - ldr lr, [pc, #164] @ c9360 <__cxa_atexit@plt+0xbc6d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #136] @ c9364 <__cxa_atexit@plt+0xbc6d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [pc, #132] @ c9368 <__cxa_atexit@plt+0xbc6dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b ca778 <__cxa_atexit@plt+0xbdaec> │ │ │ │ - ldr r3, [pc, #84] @ c936c <__cxa_atexit@plt+0xbc6e0> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #72] @ d0310 <__cxa_atexit@plt+0xc3684> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d0308 <__cxa_atexit@plt+0xc367c> │ │ │ │ + ldr r2, [pc, #52] @ d0314 <__cxa_atexit@plt+0xc3688> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r8, [pc, #24] @ d0318 <__cxa_atexit@plt+0xc368c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + movweq r4, #57888 @ 0xe220 │ │ │ │ + rsceq lr, fp, #12, 12 @ 0xc00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #40] @ d0358 <__cxa_atexit@plt+0xc36cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r8, [pc, #12] @ d035c <__cxa_atexit@plt+0xc36d0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r4, #57808 @ 0xe1d0 │ │ │ │ + rsceq lr, fp, #188, 10 @ 0x2f000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #24] @ d0390 <__cxa_atexit@plt+0xc3704> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c9348 <__cxa_atexit@plt+0xbc6bc> │ │ │ │ - b c9448 <__cxa_atexit@plt+0xbc7bc> │ │ │ │ - ldr r3, [pc, #60] @ c9370 <__cxa_atexit@plt+0xbc6e4> │ │ │ │ + ldr r8, [pc, #8] @ d0394 <__cxa_atexit@plt+0xc3708> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq r4, #57764 @ 0xe1a4 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ d03ec <__cxa_atexit@plt+0xc3760> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - stmda r5, {r0, r2, r3} │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq d03e0 <__cxa_atexit@plt+0xc3754> │ │ │ │ + ldr r7, [pc, #40] @ d03f0 <__cxa_atexit@plt+0xc3764> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ d03f4 <__cxa_atexit@plt+0xc3768> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r9, r3, #193 @ 0xc1 │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + movweq r3, #60448 @ 0xec20 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #24] @ d0424 <__cxa_atexit@plt+0xc3798> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r3, [pc, #16] @ d0428 <__cxa_atexit@plt+0xc379c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r9, r3, #193 @ 0xc1 │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq r3, #60380 @ 0xebdc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d046c <__cxa_atexit@plt+0xc37e0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ d0478 <__cxa_atexit@plt+0xc37ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r3, #60576 @ 0xeca0 │ │ │ │ + rsceq lr, fp, #60, 14 @ 0xf00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d0524 <__cxa_atexit@plt+0xc3898> │ │ │ │ + ldr r3, [pc, #148] @ d0534 <__cxa_atexit@plt+0xc38a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq d04dc <__cxa_atexit@plt+0xc3850> │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne d04ec <__cxa_atexit@plt+0xc3860> │ │ │ │ + ldr r2, [pc, #128] @ d0544 <__cxa_atexit@plt+0xc38b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq d051c <__cxa_atexit@plt+0xc3890> │ │ │ │ + ldr r3, [pc, #112] @ d0548 <__cxa_atexit@plt+0xc38bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d0508 <__cxa_atexit@plt+0xc387c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #68] @ d0538 <__cxa_atexit@plt+0xc38ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq d051c <__cxa_atexit@plt+0xc3890> │ │ │ │ + ldr r3, [pc, #52] @ d053c <__cxa_atexit@plt+0xc38b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #44] @ d0540 <__cxa_atexit@plt+0xc38b4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a4958 <__cxa_atexit@plt+0x1197ccc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - movweq sl, #60644 @ 0xece4 │ │ │ │ - movweq sl, #60552 @ 0xec88 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r6, ip, #192, 8 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r8, lsl #7 │ │ │ │ + ldr r7, [pc, #32] @ d054c <__cxa_atexit@plt+0xc38c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsr #4 │ │ │ │ + andeq r0, r0, r0, asr #4 │ │ │ │ + movweq r4, #57372 @ 0xe01c │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + rsceq lr, fp, #168, 12 @ 0xa800000 │ │ │ │ + rsceq lr, fp, #108, 12 @ 0x6c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d0594 <__cxa_atexit@plt+0xc3908> │ │ │ │ + ldr r3, [pc, #92] @ d05d8 <__cxa_atexit@plt+0xc394c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq d05c4 <__cxa_atexit@plt+0xc3938> │ │ │ │ + ldr r3, [pc, #76] @ d05dc <__cxa_atexit@plt+0xc3950> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d05b0 <__cxa_atexit@plt+0xc3924> │ │ │ │ + ldr r3, [pc, #48] @ d05cc <__cxa_atexit@plt+0xc3940> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq d05c4 <__cxa_atexit@plt+0xc3938> │ │ │ │ + ldr r3, [pc, #32] @ d05d0 <__cxa_atexit@plt+0xc3944> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #24] @ d05d4 <__cxa_atexit@plt+0xc3948> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a4958 <__cxa_atexit@plt+0x1197ccc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + movweq r3, #61300 @ 0xef74 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsceq lr, fp, #140, 10 @ 0x23000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ d0608 <__cxa_atexit@plt+0xc397c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #12] @ d060c <__cxa_atexit@plt+0xc3980> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a4958 <__cxa_atexit@plt+0x1197ccc> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq r3, #61232 @ 0xef30 │ │ │ │ + rsceq lr, fp, #76, 10 @ 0x13000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c93f8 <__cxa_atexit@plt+0xbc76c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c941c <__cxa_atexit@plt+0xbc790> │ │ │ │ - ldr lr, [pc, #140] @ c9430 <__cxa_atexit@plt+0xbc7a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #112] @ c9434 <__cxa_atexit@plt+0xbc7a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [pc, #108] @ c9438 <__cxa_atexit@plt+0xbc7ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b ca778 <__cxa_atexit@plt+0xbdaec> │ │ │ │ - ldr r3, [pc, #44] @ c942c <__cxa_atexit@plt+0xbc7a0> │ │ │ │ + bne d0634 <__cxa_atexit@plt+0xc39a8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #104] @ d06a4 <__cxa_atexit@plt+0xc3a18> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq c9414 <__cxa_atexit@plt+0xbc788> │ │ │ │ - b c9448 <__cxa_atexit@plt+0xbc7bc> │ │ │ │ + beq d068c <__cxa_atexit@plt+0xc3a00> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d0694 <__cxa_atexit@plt+0xc3a08> │ │ │ │ + ldr r2, [pc, #68] @ d06a8 <__cxa_atexit@plt+0xc3a1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ d06ac <__cxa_atexit@plt+0xc3a20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r6, r7} │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xfffffae8 │ │ │ │ - movweq sl, #60412 @ 0xebfc │ │ │ │ - movweq sl, #60320 @ 0xeba0 │ │ │ │ - rsceq r6, ip, #248, 6 @ 0xe0000003 │ │ │ │ - andeq r0, r0, r8, asr #7 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff83c │ │ │ │ + @ instruction: 0xfffff8cc │ │ │ │ + rsceq lr, fp, #172, 8 @ 0xac000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d06fc <__cxa_atexit@plt+0xc3a70> │ │ │ │ + ldr r2, [pc, #48] @ d0708 <__cxa_atexit@plt+0xc3a7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ d070c <__cxa_atexit@plt+0xc3a80> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff7c8 │ │ │ │ + @ instruction: 0xfffff858 │ │ │ │ + rsceq lr, fp, #156, 8 @ 0x9c000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ d0738 <__cxa_atexit@plt+0xc3aac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #12] @ d073c <__cxa_atexit@plt+0xc3ab0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a4958 <__cxa_atexit@plt+0x1197ccc> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq r3, #60928 @ 0xee00 │ │ │ │ + rsceq lr, fp, #92, 8 @ 0x5c000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d0764 <__cxa_atexit@plt+0xc3ad8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #104] @ d07d4 <__cxa_atexit@plt+0xc3b48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d07bc <__cxa_atexit@plt+0xc3b30> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc c9560 <__cxa_atexit@plt+0xbc8d4> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - cmp r0, #204 @ 0xcc │ │ │ │ - beq c9480 <__cxa_atexit@plt+0xbc7f4> │ │ │ │ - cmp r0, #304 @ 0x130 │ │ │ │ - bne c94d0 <__cxa_atexit@plt+0xbc844> │ │ │ │ - ldr r0, [pc, #280] @ c9594 <__cxa_atexit@plt+0xbc908> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b c9488 <__cxa_atexit@plt+0xbc7fc> │ │ │ │ - ldr r0, [pc, #256] @ c9588 <__cxa_atexit@plt+0xbc8fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #248] @ c958c <__cxa_atexit@plt+0xbc900> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + bcc d07c4 <__cxa_atexit@plt+0xc3b38> │ │ │ │ + ldr r2, [pc, #68] @ d07d8 <__cxa_atexit@plt+0xc3b4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ d07dc <__cxa_atexit@plt+0xc3b50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - ldr r7, [pc, #224] @ c9590 <__cxa_atexit@plt+0xbc904> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #28]! │ │ │ │ - mvn r7, #14 │ │ │ │ - add r7, r7, r3 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r7, fp │ │ │ │ - b ca778 <__cxa_atexit@plt+0xbdaec> │ │ │ │ - add lr, r6, #4 │ │ │ │ - cmp r0, #199 @ 0xc7 │ │ │ │ - ble c9524 <__cxa_atexit@plt+0xbc898> │ │ │ │ - ldr r8, [pc, #152] @ c957c <__cxa_atexit@plt+0xbc8f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #148] @ c9580 <__cxa_atexit@plt+0xbc8f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #2 │ │ │ │ - ldr r9, [pc, #140] @ c9584 <__cxa_atexit@plt+0xbc8f8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r1, r9, lr} │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - mvn r7, #10 │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r6, r7} │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b c94bc <__cxa_atexit@plt+0xbc830> │ │ │ │ - ldr r8, [pc, #68] @ c9570 <__cxa_atexit@plt+0xbc8e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #64] @ c9574 <__cxa_atexit@plt+0xbc8e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r6, #32]! │ │ │ │ - ldr r0, [pc, #52] @ c9578 <__cxa_atexit@plt+0xbc8ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #-20] @ 0xffffffec │ │ │ │ - str r1, [r6, #-16] │ │ │ │ - str r0, [r6, #-12] │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ - b c94b8 <__cxa_atexit@plt+0xbc82c> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff65c │ │ │ │ - movweq sl, #59960 @ 0xea38 │ │ │ │ - movweq sl, #60028 @ 0xea7c │ │ │ │ - @ instruction: 0xfffff760 │ │ │ │ - movweq sl, #60036 @ 0xea84 │ │ │ │ - movweq sl, #60104 @ 0xeac8 │ │ │ │ - @ instruction: 0xfffff88c │ │ │ │ - movweq sl, #60204 @ 0xeb2c │ │ │ │ - movweq sl, #60092 @ 0xeabc │ │ │ │ - @ instruction: 0xfffff954 │ │ │ │ - rsceq r6, ip, #172, 4 @ 0xc000000a │ │ │ │ - andeq r0, r0, r6, lsr #1 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff1f4 │ │ │ │ + @ instruction: 0xfffff284 │ │ │ │ + rsceq lr, fp, #188, 6 @ 0xf0000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ c95f0 <__cxa_atexit@plt+0xbc964> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d082c <__cxa_atexit@plt+0xc3ba0> │ │ │ │ + ldr r2, [pc, #48] @ d0838 <__cxa_atexit@plt+0xc3bac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c95e8 <__cxa_atexit@plt+0xbc95c> │ │ │ │ - ldr r2, [pc, #40] @ c95f4 <__cxa_atexit@plt+0xbc968> │ │ │ │ + ldr r1, [pc, #44] @ d083c <__cxa_atexit@plt+0xc3bb0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff180 │ │ │ │ + @ instruction: 0xfffff210 │ │ │ │ + rsceq lr, fp, #140, 6 @ 0x30000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi d08c0 <__cxa_atexit@plt+0xc3c34> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d08b8 <__cxa_atexit@plt+0xc3c2c> │ │ │ │ + ldr r7, [pc, #116] @ d08e8 <__cxa_atexit@plt+0xc3c5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #112] @ d08ec <__cxa_atexit@plt+0xc3c60> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d08c8 <__cxa_atexit@plt+0xc3c3c> │ │ │ │ + ldr r2, [pc, #80] @ d08f4 <__cxa_atexit@plt+0xc3c68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #32] @ d08f0 <__cxa_atexit@plt+0xc3c64> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r8] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq lr, fp, #96, 6 @ 0x80000001 │ │ │ │ + movweq r3, #59048 @ 0xe6a8 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + movweq r3, #60780 @ 0xed6c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d0930 <__cxa_atexit@plt+0xc3ca4> │ │ │ │ + ldr r2, [pc, #40] @ d0948 <__cxa_atexit@plt+0xc3cbc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ d094c <__cxa_atexit@plt+0xc3cc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r3, #60656 @ 0xecf0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + rsceq lr, fp, #148, 4 @ 0x40000009 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d09b4 <__cxa_atexit@plt+0xc3d28> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d09ac <__cxa_atexit@plt+0xc3d20> │ │ │ │ + ldr r3, [pc, #56] @ d09bc <__cxa_atexit@plt+0xc3d30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ d09c0 <__cxa_atexit@plt+0xc3d34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d09c4 <__cxa_atexit@plt+0xc3d38> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ d09c8 <__cxa_atexit@plt+0xc3d3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq lr, fp, #152, 2 @ 0x26 │ │ │ │ + movweq r3, #58764 @ 0xe58c │ │ │ │ + rsceq lr, fp, #124, 2 │ │ │ │ + rsceq lr, fp, #8, 4 @ 0x80000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d0a00 <__cxa_atexit@plt+0xc3d74> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r3, [pc, #28] @ d0a04 <__cxa_atexit@plt+0xc3d78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d0a08 <__cxa_atexit@plt+0xc3d7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq lr, fp, #244, 2 @ 0x3d │ │ │ │ + rsceq lr, fp, #228, 2 @ 0x39 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d0a6c <__cxa_atexit@plt+0xc3de0> │ │ │ │ + ldr r9, [pc, #72] @ d0a78 <__cxa_atexit@plt+0xc3dec> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov lr, #0 │ │ │ │ + mov r1, #8 │ │ │ │ + mov r8, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov sl, #32 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r2, r7, sl} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r3, #60388 @ 0xebe4 │ │ │ │ + rsceq lr, fp, #136, 2 @ 0x22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d0ae0 <__cxa_atexit@plt+0xc3e54> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d0ad8 <__cxa_atexit@plt+0xc3e4c> │ │ │ │ + ldr r3, [pc, #56] @ d0ae8 <__cxa_atexit@plt+0xc3e5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ d0aec <__cxa_atexit@plt+0xc3e60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d0af0 <__cxa_atexit@plt+0xc3e64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ d0af4 <__cxa_atexit@plt+0xc3e68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq r6, ip, #76, 4 @ 0xc0000004 │ │ │ │ - andeq r0, r0, r6, lsr #1 │ │ │ │ + rsceq lr, fp, #88 @ 0x58 │ │ │ │ + movweq r3, #58464 @ 0xe460 │ │ │ │ + rsceq lr, fp, #60 @ 0x3c │ │ │ │ + rsceq lr, fp, #252 @ 0xfc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ c9628 <__cxa_atexit@plt+0xbc99c> │ │ │ │ + ldr r2, [pc, #32] @ d0b2c <__cxa_atexit@plt+0xc3ea0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r3, [pc, #28] @ d0b30 <__cxa_atexit@plt+0xc3ea4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d0b34 <__cxa_atexit@plt+0xc3ea8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r6, ip, #24, 4 @ 0x80000001 │ │ │ │ - andeq r0, r0, r7, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ c9664 <__cxa_atexit@plt+0xbc9d8> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq lr, fp, #232 @ 0xe8 │ │ │ │ + rsceq lr, fp, #216 @ 0xd8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d0bc0 <__cxa_atexit@plt+0xc3f34> │ │ │ │ + ldr lr, [pc, #112] @ d0bcc <__cxa_atexit@plt+0xc3f40> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #108] @ d0bd0 <__cxa_atexit@plt+0xc3f44> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #104] @ d0bd4 <__cxa_atexit@plt+0xc3f48> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, #175 @ 0xaf │ │ │ │ + orr r0, r0, #49152 @ 0xc000 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #88] @ d0bd8 <__cxa_atexit@plt+0xc3f4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #80] @ d0bdc <__cxa_atexit@plt+0xc3f50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + add r9, r9, #2 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r0, lr, #2 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq sp, fp, #204, 24 @ 0xcc00 │ │ │ │ + rsceq sp, fp, #208, 24 @ 0xd000 │ │ │ │ + movweq r3, #60076 @ 0xeaac │ │ │ │ + movweq r3, #60068 @ 0xeaa4 │ │ │ │ + movweq r3, #60052 @ 0xea94 │ │ │ │ + rsceq sp, fp, #112, 30 @ 0x1c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d0c20 <__cxa_atexit@plt+0xc3f94> │ │ │ │ + ldr r2, [pc, #40] @ d0c28 <__cxa_atexit@plt+0xc3f9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ d0c2c <__cxa_atexit@plt+0xc3fa0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 12a7970 <__cxa_atexit@plt+0x129ace4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + movweq r3, #58140 @ 0xe31c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d0c64 <__cxa_atexit@plt+0xc3fd8> │ │ │ │ + ldr r2, [pc, #28] @ d0c70 <__cxa_atexit@plt+0xc3fe4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r3, #59868 @ 0xe9dc │ │ │ │ + rsceq sp, fp, #20, 30 @ 0x50 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d0ccc <__cxa_atexit@plt+0xc4040> │ │ │ │ + ldr r3, [pc, #60] @ d0cd4 <__cxa_atexit@plt+0xc4048> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d0cc0 <__cxa_atexit@plt+0xc4034> │ │ │ │ + mov r7, r8 │ │ │ │ + b d0ce4 <__cxa_atexit@plt+0xc4058> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq sp, fp, #180, 28 @ 0xb40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #208] @ d0dc0 <__cxa_atexit@plt+0xc4134> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #24] @ c9668 <__cxa_atexit@plt+0xbc9dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq d0d94 <__cxa_atexit@plt+0xc4108> │ │ │ │ + ldr r0, [pc, #184] @ d0dc4 <__cxa_atexit@plt+0xc4138> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c965c <__cxa_atexit@plt+0xbc9d0> │ │ │ │ - b c9678 <__cxa_atexit@plt+0xbc9ec> │ │ │ │ + beq d0da0 <__cxa_atexit@plt+0xc4114> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc d0dac <__cxa_atexit@plt+0xc4120> │ │ │ │ + ldr r2, [pc, #132] @ d0dc8 <__cxa_atexit@plt+0xc413c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #128] @ d0dcc <__cxa_atexit@plt+0xc4140> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r6, [pc, #116] @ d0dd0 <__cxa_atexit@plt+0xc4144> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #2 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r6, [pc, #104] @ d0dd4 <__cxa_atexit@plt+0xc4148> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #3 │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r6, r3, #3 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #76] @ d0dd8 <__cxa_atexit@plt+0xc414c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - movweq sl, #61344 @ 0xefa0 │ │ │ │ - rsceq r6, ip, #200, 2 @ 0x32 │ │ │ │ - andeq r0, r0, r8, lsl #5 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + andeq r0, r0, r4, lsl r2 │ │ │ │ + movweq r3, #58228 @ 0xe374 │ │ │ │ + movweq r3, #59616 @ 0xe8e0 │ │ │ │ + movweq r3, #59608 @ 0xe8d8 │ │ │ │ + movweq r3, #59284 @ 0xe794 │ │ │ │ + rsceq sp, fp, #176, 26 @ 0x2c00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c9744 <__cxa_atexit@plt+0xbcab8> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [pc, #172] @ d0ea0 <__cxa_atexit@plt+0xc4214> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - cmp sl, r2 │ │ │ │ - bne c9704 <__cxa_atexit@plt+0xbca78> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - cmp r8, r1 │ │ │ │ - bne c9720 <__cxa_atexit@plt+0xbca94> │ │ │ │ - ldr lr, [pc, #164] @ c9754 <__cxa_atexit@plt+0xbcac8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #136] @ c9758 <__cxa_atexit@plt+0xbcacc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [pc, #132] @ c975c <__cxa_atexit@plt+0xbcad0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b ca778 <__cxa_atexit@plt+0xbdaec> │ │ │ │ - ldr r3, [pc, #84] @ c9760 <__cxa_atexit@plt+0xbcad4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c973c <__cxa_atexit@plt+0xbcab0> │ │ │ │ - b c983c <__cxa_atexit@plt+0xbcbb0> │ │ │ │ - ldr r3, [pc, #60] @ c9764 <__cxa_atexit@plt+0xbcad8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - stmda r5, {r0, r2, r3} │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + beq d0e80 <__cxa_atexit@plt+0xc41f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d0e8c <__cxa_atexit@plt+0xc4200> │ │ │ │ + ldr r2, [pc, #120] @ d0ea4 <__cxa_atexit@plt+0xc4218> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ d0ea8 <__cxa_atexit@plt+0xc421c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + ldr r1, [pc, #108] @ d0eac <__cxa_atexit@plt+0xc4220> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ d0eb0 <__cxa_atexit@plt+0xc4224> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldm r5, {r0, r9} │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r6, r3, #3 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #60] @ d0eb4 <__cxa_atexit@plt+0xc4228> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffff41c │ │ │ │ - movweq sl, #59632 @ 0xe8f0 │ │ │ │ - movweq sl, #59540 @ 0xe894 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r6, ip, #204 @ 0xcc │ │ │ │ - andeq r0, r0, r8, lsl #7 │ │ │ │ + movweq r3, #57996 @ 0xe28c │ │ │ │ + movweq r3, #59396 @ 0xe804 │ │ │ │ + movweq r3, #59372 @ 0xe7ec │ │ │ │ + movweq r3, #59048 @ 0xe6a8 │ │ │ │ + rsceq sp, fp, #212, 24 @ 0xd400 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d0f30 <__cxa_atexit@plt+0xc42a4> │ │ │ │ + ldr r2, [pc, #92] @ d0f3c <__cxa_atexit@plt+0xc42b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #88] @ d0f40 <__cxa_atexit@plt+0xc42b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldr r1, [pc, #80] @ d0f44 <__cxa_atexit@plt+0xc42b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [pc, #68] @ d0f48 <__cxa_atexit@plt+0xc42bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldmib r5, {r0, r9} │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r3, r6, #3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r8, [pc, #32] @ d0f4c <__cxa_atexit@plt+0xc42c0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + movweq r3, #57816 @ 0xe1d8 │ │ │ │ + movweq r3, #59216 @ 0xe750 │ │ │ │ + movweq r3, #59192 @ 0xe738 │ │ │ │ + movweq r3, #58868 @ 0xe5f4 │ │ │ │ + rsceq sp, fp, #44, 24 @ 0x2c00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c97ec <__cxa_atexit@plt+0xbcb60> │ │ │ │ + bne d0f74 <__cxa_atexit@plt+0xc42e8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #144] @ d100c <__cxa_atexit@plt+0xc4380> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d0ff4 <__cxa_atexit@plt+0xc4368> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc c9810 <__cxa_atexit@plt+0xbcb84> │ │ │ │ - ldr lr, [pc, #140] @ c9824 <__cxa_atexit@plt+0xbcb98> │ │ │ │ + bcc d0ffc <__cxa_atexit@plt+0xc4370> │ │ │ │ + ldr lr, [pc, #108] @ d1010 <__cxa_atexit@plt+0xc4384> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #112] @ c9828 <__cxa_atexit@plt+0xbcb9c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [pc, #108] @ c982c <__cxa_atexit@plt+0xbcba0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - add r5, r5, #28 │ │ │ │ + ldr r8, [pc, #104] @ d1014 <__cxa_atexit@plt+0xc4388> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r1, [pc, #96] @ d1018 <__cxa_atexit@plt+0xc438c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + sub sl, r3, #7 │ │ │ │ + ldr r8, [pc, #56] @ d101c <__cxa_atexit@plt+0xc4390> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #52] @ d1020 <__cxa_atexit@plt+0xc4394> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b ca778 <__cxa_atexit@plt+0xbdaec> │ │ │ │ - ldr r3, [pc, #44] @ c9820 <__cxa_atexit@plt+0xbcb94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c9808 <__cxa_atexit@plt+0xbcb7c> │ │ │ │ - b c983c <__cxa_atexit@plt+0xbcbb0> │ │ │ │ + b 12b37e4 <__cxa_atexit@plt+0x12a6b58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xfffff278 │ │ │ │ - movweq sl, #59400 @ 0xe808 │ │ │ │ - movweq sl, #59308 @ 0xe7ac │ │ │ │ - rsceq r6, ip, #4 │ │ │ │ - andeq r0, r0, r8, asr #7 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + movweq r3, #59016 @ 0xe688 │ │ │ │ + movweq r3, #57404 @ 0xe03c │ │ │ │ + movweq r3, #58684 @ 0xe53c │ │ │ │ + movweq r3, #58692 @ 0xe544 │ │ │ │ + rsceq sp, fp, #96, 18 @ 0x180000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c9954 <__cxa_atexit@plt+0xbccc8> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - cmp r0, #204 @ 0xcc │ │ │ │ - beq c9874 <__cxa_atexit@plt+0xbcbe8> │ │ │ │ - cmp r0, #304 @ 0x130 │ │ │ │ - bne c98c4 <__cxa_atexit@plt+0xbcc38> │ │ │ │ - ldr r0, [pc, #280] @ c9988 <__cxa_atexit@plt+0xbccfc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b c987c <__cxa_atexit@plt+0xbcbf0> │ │ │ │ - ldr r0, [pc, #256] @ c997c <__cxa_atexit@plt+0xbccf0> │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d1098 <__cxa_atexit@plt+0xc440c> │ │ │ │ + ldr lr, [pc, #88] @ d10a4 <__cxa_atexit@plt+0xc4418> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #84] @ d10a8 <__cxa_atexit@plt+0xc441c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r1, [pc, #76] @ d10ac <__cxa_atexit@plt+0xc4420> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + sub sl, r6, #7 │ │ │ │ + ldr r8, [pc, #36] @ d10b0 <__cxa_atexit@plt+0xc4424> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #32] @ d10b4 <__cxa_atexit@plt+0xc4428> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 12b37e4 <__cxa_atexit@plt+0x12a6b58> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq r3, #58848 @ 0xe5e0 │ │ │ │ + movweq r2, #61332 @ 0xef94 │ │ │ │ + movweq r3, #58516 @ 0xe494 │ │ │ │ + movweq r3, #58524 @ 0xe49c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d10f0 <__cxa_atexit@plt+0xc4464> │ │ │ │ + ldr r2, [pc, #32] @ d10fc <__cxa_atexit@plt+0xc4470> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + movweq r3, #57368 @ 0xe018 │ │ │ │ + rsceq sp, fp, #80, 20 @ 0x50000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d1140 <__cxa_atexit@plt+0xc44b4> │ │ │ │ + ldr r2, [pc, #40] @ d1148 <__cxa_atexit@plt+0xc44bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ d114c <__cxa_atexit@plt+0xc44c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 12a7970 <__cxa_atexit@plt+0x129ace4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + movweq r2, #60924 @ 0xedfc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d1184 <__cxa_atexit@plt+0xc44f8> │ │ │ │ + ldr r2, [pc, #28] @ d1190 <__cxa_atexit@plt+0xc4504> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r3, #58556 @ 0xe4bc │ │ │ │ + rsceq sp, fp, #168, 18 @ 0x2a0000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d11ec <__cxa_atexit@plt+0xc4560> │ │ │ │ + ldr r3, [pc, #60] @ d11f4 <__cxa_atexit@plt+0xc4568> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d11e0 <__cxa_atexit@plt+0xc4554> │ │ │ │ + mov r7, r8 │ │ │ │ + b d1204 <__cxa_atexit@plt+0xc4578> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq sp, fp, #72, 18 @ 0x120000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #208] @ d12e0 <__cxa_atexit@plt+0xc4654> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq d12b4 <__cxa_atexit@plt+0xc4628> │ │ │ │ + ldr r0, [pc, #184] @ d12e4 <__cxa_atexit@plt+0xc4658> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #248] @ c9980 <__cxa_atexit@plt+0xbccf4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - ldr r7, [pc, #224] @ c9984 <__cxa_atexit@plt+0xbccf8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #28]! │ │ │ │ - mvn r7, #14 │ │ │ │ - add r7, r7, r3 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r7, fp │ │ │ │ - b ca778 <__cxa_atexit@plt+0xbdaec> │ │ │ │ - add lr, r6, #4 │ │ │ │ - cmp r0, #199 @ 0xc7 │ │ │ │ - ble c9918 <__cxa_atexit@plt+0xbcc8c> │ │ │ │ - ldr r8, [pc, #152] @ c9970 <__cxa_atexit@plt+0xbcce4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #148] @ c9974 <__cxa_atexit@plt+0xbcce8> │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq d12c0 <__cxa_atexit@plt+0xc4634> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc d12cc <__cxa_atexit@plt+0xc4640> │ │ │ │ + ldr r2, [pc, #132] @ d12e8 <__cxa_atexit@plt+0xc465c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #128] @ d12ec <__cxa_atexit@plt+0xc4660> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #2 │ │ │ │ - ldr r9, [pc, #140] @ c9978 <__cxa_atexit@plt+0xbccec> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r1, r9, lr} │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - mvn r7, #10 │ │ │ │ + stmib r6, {r0, r1} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r6, [pc, #116] @ d12f0 <__cxa_atexit@plt+0xc4664> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #2 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r6, [pc, #104] @ d12f4 <__cxa_atexit@plt+0xc4668> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #3 │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r6, r3, #3 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #76] @ d12f8 <__cxa_atexit@plt+0xc466c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b c98b0 <__cxa_atexit@plt+0xbcc24> │ │ │ │ - ldr r8, [pc, #68] @ c9964 <__cxa_atexit@plt+0xbccd8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #64] @ c9968 <__cxa_atexit@plt+0xbccdc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r6, #32]! │ │ │ │ - ldr r0, [pc, #52] @ c996c <__cxa_atexit@plt+0xbcce0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #-20] @ 0xffffffec │ │ │ │ - str r1, [r6, #-16] │ │ │ │ - str r0, [r6, #-12] │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ - b c98ac <__cxa_atexit@plt+0xbcc20> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xffffedec │ │ │ │ - movweq sl, #58948 @ 0xe644 │ │ │ │ - movweq sl, #59016 @ 0xe688 │ │ │ │ - @ instruction: 0xffffeef0 │ │ │ │ - movweq sl, #59024 @ 0xe690 │ │ │ │ - movweq sl, #59092 @ 0xe6d4 │ │ │ │ - @ instruction: 0xfffff01c │ │ │ │ - movweq sl, #59192 @ 0xe738 │ │ │ │ - movweq sl, #59080 @ 0xe6c8 │ │ │ │ - @ instruction: 0xfffff0e4 │ │ │ │ - rsceq r5, ip, #48, 30 @ 0xc0 │ │ │ │ - andeq r0, r0, r9, lsl #10 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + andeq r0, r0, r4, lsl r2 │ │ │ │ + movweq r2, #61012 @ 0xee54 │ │ │ │ + movweq r3, #58304 @ 0xe3c0 │ │ │ │ + movweq r3, #58296 @ 0xe3b8 │ │ │ │ + movweq r3, #57972 @ 0xe274 │ │ │ │ + rsceq sp, fp, #68, 16 @ 0x440000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ c99c4 <__cxa_atexit@plt+0xbcd38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - beq c99bc <__cxa_atexit@plt+0xbcd30> │ │ │ │ - b c99d4 <__cxa_atexit@plt+0xbcd48> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r5, ip, #244, 28 @ 0xf40 │ │ │ │ - andeq r0, r0, r9, lsl #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [pc, #108] @ c9a50 <__cxa_atexit@plt+0xbcdc4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r7, [r3, #28] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c9a3c <__cxa_atexit@plt+0xbcdb0> │ │ │ │ - ldr r1, [pc, #72] @ c9a54 <__cxa_atexit@plt+0xbcdc8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq c9a44 <__cxa_atexit@plt+0xbcdb8> │ │ │ │ - ldr r1, [pc, #48] @ c9a58 <__cxa_atexit@plt+0xbcdcc> │ │ │ │ + ldr r1, [pc, #172] @ d13c0 <__cxa_atexit@plt+0xc4734> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r3] │ │ │ │ - stmda r3, {r1, r2} │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c9a3c <__cxa_atexit@plt+0xbcdb0> │ │ │ │ - b c9b08 <__cxa_atexit@plt+0xbce7c> │ │ │ │ + beq d13a0 <__cxa_atexit@plt+0xc4714> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d13ac <__cxa_atexit@plt+0xc4720> │ │ │ │ + ldr r2, [pc, #120] @ d13c4 <__cxa_atexit@plt+0xc4738> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ d13c8 <__cxa_atexit@plt+0xc473c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + ldr r1, [pc, #108] @ d13cc <__cxa_atexit@plt+0xc4740> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ d13d0 <__cxa_atexit@plt+0xc4744> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldm r5, {r0, r9} │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r6, r3, #3 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #60] @ d13d4 <__cxa_atexit@plt+0xc4748> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - rsceq r5, ip, #96, 28 @ 0x600 │ │ │ │ - andeq r0, r0, sl, lsl #20 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + movweq r2, #60780 @ 0xed6c │ │ │ │ + movweq r3, #58084 @ 0xe2e4 │ │ │ │ + movweq r3, #58060 @ 0xe2cc │ │ │ │ + movweq r3, #57736 @ 0xe188 │ │ │ │ + rsceq sp, fp, #104, 14 @ 0x1a00000 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ c9abc <__cxa_atexit@plt+0xbce30> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d1450 <__cxa_atexit@plt+0xc47c4> │ │ │ │ + ldr r2, [pc, #92] @ d145c <__cxa_atexit@plt+0xc47d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + ldr r1, [pc, #88] @ d1460 <__cxa_atexit@plt+0xc47d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldr r1, [pc, #80] @ d1464 <__cxa_atexit@plt+0xc47d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [pc, #68] @ d1468 <__cxa_atexit@plt+0xc47dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldmib r5, {r0, r9} │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r3, r6, #3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r8, [pc, #32] @ d146c <__cxa_atexit@plt+0xc47e0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + movweq r2, #60600 @ 0xecb8 │ │ │ │ + movweq r3, #57904 @ 0xe230 │ │ │ │ + movweq r3, #57880 @ 0xe218 │ │ │ │ + movweq r3, #57556 @ 0xe0d4 │ │ │ │ + rsceq sp, fp, #192, 12 @ 0xc000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d1494 <__cxa_atexit@plt+0xc4808> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #108] @ d1508 <__cxa_atexit@plt+0xc487c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq d14f4 <__cxa_atexit@plt+0xc4868> │ │ │ │ + ldr r3, [pc, #88] @ d150c <__cxa_atexit@plt+0xc4880> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq c9aa8 <__cxa_atexit@plt+0xbce1c> │ │ │ │ - ldr r2, [pc, #48] @ c9ac0 <__cxa_atexit@plt+0xbce34> │ │ │ │ + beq d1500 <__cxa_atexit@plt+0xc4874> │ │ │ │ + ldr r2, [pc, #68] @ d1510 <__cxa_atexit@plt+0xc4884> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ stm r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq c9ab0 <__cxa_atexit@plt+0xbce24> │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r8, [pc, #40] @ d1514 <__cxa_atexit@plt+0xc4888> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b c9b08 <__cxa_atexit@plt+0xbce7c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq r5, ip, #248, 26 @ 0x3e00 │ │ │ │ - andeq r0, r0, sl, lsl #20 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + movweq r3, #57396 @ 0xe034 │ │ │ │ + rsceq sp, fp, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ c9af8 <__cxa_atexit@plt+0xbce6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #72] @ d1578 <__cxa_atexit@plt+0xc48ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq c9af0 <__cxa_atexit@plt+0xbce64> │ │ │ │ - b c9b08 <__cxa_atexit@plt+0xbce7c> │ │ │ │ + beq d1570 <__cxa_atexit@plt+0xc48e4> │ │ │ │ + ldr r2, [pc, #52] @ d157c <__cxa_atexit@plt+0xc48f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r8, [pc, #24] @ d1580 <__cxa_atexit@plt+0xc48f4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r5, ip, #192, 26 @ 0x3000 │ │ │ │ - andeq r0, r0, sl, lsl #20 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + movweq r2, #61368 @ 0xefb8 │ │ │ │ + rsceq sp, fp, #164, 6 @ 0x90000002 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc c9c40 <__cxa_atexit@plt+0xbcfb4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - cmp r2, #204 @ 0xcc │ │ │ │ - beq c9b40 <__cxa_atexit@plt+0xbceb4> │ │ │ │ - cmp r2, #304 @ 0x130 │ │ │ │ - bne c9b4c <__cxa_atexit@plt+0xbcec0> │ │ │ │ - ldr r0, [pc, #328] @ c9c84 <__cxa_atexit@plt+0xbcff8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b c9ba8 <__cxa_atexit@plt+0xbcf1c> │ │ │ │ - ldr r0, [pc, #288] @ c9c68 <__cxa_atexit@plt+0xbcfdc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b c9ba8 <__cxa_atexit@plt+0xbcf1c> │ │ │ │ - cmp r2, #199 @ 0xc7 │ │ │ │ - ble c9ba0 <__cxa_atexit@plt+0xbcf14> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c9be8 <__cxa_atexit@plt+0xbcf5c> │ │ │ │ - ldr r2, [pc, #268] @ c9c7c <__cxa_atexit@plt+0xbcff0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c9c34 <__cxa_atexit@plt+0xbcfa8> │ │ │ │ - ldr r2, [pc, #248] @ c9c80 <__cxa_atexit@plt+0xbcff4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ffbbc <__cxa_atexit@plt+0x3f2f30> │ │ │ │ - ldr r0, [pc, #196] @ c9c6c <__cxa_atexit@plt+0xbcfe0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r2, r3, #11 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #180] @ c9c70 <__cxa_atexit@plt+0xbcfe4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #172] @ c9c74 <__cxa_atexit@plt+0xbcfe8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add r7, r6, #12 │ │ │ │ - stm r7, {r1, r2, r6, lr} │ │ │ │ - str r0, [r6, #28] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b ca778 <__cxa_atexit@plt+0xbdaec> │ │ │ │ - str r7, [r5, #32] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc c9c50 <__cxa_atexit@plt+0xbcfc4> │ │ │ │ - ldr r7, [pc, #136] @ c9c88 <__cxa_atexit@plt+0xbcffc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #132] @ c9c8c <__cxa_atexit@plt+0xbd000> │ │ │ │ + ldr r2, [pc, #40] @ d15c0 <__cxa_atexit@plt+0xc4934> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #116] @ c9c90 <__cxa_atexit@plt+0xbd004> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r8, r0, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldr r7, [pc, #32] @ c9c78 <__cxa_atexit@plt+0xbcfec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - mov r6, #12 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - b c9c44 <__cxa_atexit@plt+0xbcfb8> │ │ │ │ - @ instruction: 0xffffea4c │ │ │ │ - @ instruction: 0xffffe450 │ │ │ │ - movweq sl, #58288 @ 0xe3b0 │ │ │ │ - movweq sl, #58360 @ 0xe3f8 │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0xffffeb14 │ │ │ │ - andeq r0, r0, r4, lsl r3 │ │ │ │ - @ instruction: 0xffffe4ac │ │ │ │ - rsceq r5, ip, #44, 22 @ 0xb000 │ │ │ │ - rsceq r5, ip, #144, 22 @ 0x24000 │ │ │ │ - andeq r0, r0, r9, asr #11 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r8, [pc, #12] @ d15c4 <__cxa_atexit@plt+0xc4938> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r2, #61288 @ 0xef68 │ │ │ │ + rsceq sp, fp, #84, 6 @ 0x50000001 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ c9cbc <__cxa_atexit@plt+0xbd030> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #24] @ d15f8 <__cxa_atexit@plt+0xc496c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #8] @ d15fc <__cxa_atexit@plt+0xc4970> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq r2, #61244 @ 0xef3c │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ d1658 <__cxa_atexit@plt+0xc49cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3ffbbc <__cxa_atexit@plt+0x3f2f30> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r5, ip, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r0, r9, asr #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c9cec <__cxa_atexit@plt+0xbd060> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #784] @ 0x310 │ │ │ │ - ldr r1, [r4, #788] @ 0x314 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - strd r0, [r5, #8] │ │ │ │ - b 3ffbbc <__cxa_atexit@plt+0x3f2f30> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r5, ip, #52, 22 @ 0xd000 │ │ │ │ - andeq r0, r0, r9, asr #11 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c9de8 <__cxa_atexit@plt+0xbd15c> │ │ │ │ - add r7, r3, #12 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr lr, [pc, #252] @ c9e1c <__cxa_atexit@plt+0xbd190> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #248] @ c9e20 <__cxa_atexit@plt+0xbd194> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r4, #784] @ 0x310 │ │ │ │ - ldr sl, [r4, #788] @ 0x314 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr fp, [r5, #24] │ │ │ │ - str lr, [r5, #28] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - stm r7, {r9, sl} │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str fp, [r5, #20] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp r0, r7 │ │ │ │ - bhi c9df4 <__cxa_atexit@plt+0xbd168> │ │ │ │ - ldr r7, [pc, #140] @ c9e24 <__cxa_atexit@plt+0xbd198> │ │ │ │ + tst r8, #3 │ │ │ │ + beq d164c <__cxa_atexit@plt+0xc49c0> │ │ │ │ + ldr r7, [pc, #44] @ d165c <__cxa_atexit@plt+0xc49d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #100] @ c9e28 <__cxa_atexit@plt+0xbd19c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c9dd8 <__cxa_atexit@plt+0xbd14c> │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov fp, r0 │ │ │ │ - b c6e44 <__cxa_atexit@plt+0xba1b8> │ │ │ │ - ldr r1, [r7] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ffaf4 <__cxa_atexit@plt+0x3f2e68> │ │ │ │ - ldr r7, [pc, #48] @ c9e2c <__cxa_atexit@plt+0xbd1a0> │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r3, [pc, #36] @ d1660 <__cxa_atexit@plt+0xc49d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + add r9, r3, #256 @ 0x100 │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq r2, #59832 @ 0xe9b8 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #28] @ d1694 <__cxa_atexit@plt+0xc4a08> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov fp, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - movweq sl, #59532 @ 0xe88c │ │ │ │ - @ instruction: 0xffffd0a8 │ │ │ │ - movweq sl, #59436 @ 0xe82c │ │ │ │ - rsceq r5, ip, #0, 18 │ │ │ │ - rsceq r5, ip, #232, 18 @ 0x3a0000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ d1698 <__cxa_atexit@plt+0xc4a0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + add r9, r3, #256 @ 0x100 │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq r2, #59760 @ 0xe970 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c9e70 <__cxa_atexit@plt+0xbd1e4> │ │ │ │ - ldr r2, [pc, #36] @ c9e7c <__cxa_atexit@plt+0xbd1f0> │ │ │ │ + bcc d16dc <__cxa_atexit@plt+0xc4a50> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ d16e8 <__cxa_atexit@plt+0xc4a5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8, r9} │ │ │ │ - sub r7, r6, #11 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b ca778 <__cxa_atexit@plt+0xbdaec> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff9fc <__cxa_atexit@plt+0x3f2d70> │ │ │ │ - movweq sl, #57704 @ 0xe168 │ │ │ │ - rsceq r5, ip, #60, 20 @ 0x3c000 │ │ │ │ - andeq r0, r0, r9, lsl #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c9ee0 <__cxa_atexit@plt+0xbd254> │ │ │ │ - ldr r7, [pc, #80] @ c9efc <__cxa_atexit@plt+0xbd270> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #76] @ c9f00 <__cxa_atexit@plt+0xbd274> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r2, #59952 @ 0xea30 │ │ │ │ + rsceq sp, fp, #204, 8 @ 0xcc000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d1794 <__cxa_atexit@plt+0xc4b08> │ │ │ │ + ldr r3, [pc, #148] @ d17a4 <__cxa_atexit@plt+0xc4b18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq d174c <__cxa_atexit@plt+0xc4ac0> │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne d175c <__cxa_atexit@plt+0xc4ad0> │ │ │ │ + ldr r2, [pc, #128] @ d17b4 <__cxa_atexit@plt+0xc4b28> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #72] @ c9f04 <__cxa_atexit@plt+0xbd278> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, lr, #2 │ │ │ │ - b 3ff6bc <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - ldr r3, [pc, #32] @ c9f08 <__cxa_atexit@plt+0xbd27c> │ │ │ │ + cmp r3, #0 │ │ │ │ + beq d178c <__cxa_atexit@plt+0xc4b00> │ │ │ │ + ldr r3, [pc, #112] @ d17b8 <__cxa_atexit@plt+0xc4b2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d1778 <__cxa_atexit@plt+0xc4aec> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #68] @ d17a8 <__cxa_atexit@plt+0xc4b1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq d178c <__cxa_atexit@plt+0xc4b00> │ │ │ │ + ldr r3, [pc, #52] @ d17ac <__cxa_atexit@plt+0xc4b20> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xffffe208 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsceq r5, ip, #140, 16 @ 0x8c0000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - rsceq r5, ip, #156, 18 @ 0x270000 │ │ │ │ - andeq r0, r0, r9, lsl #27 │ │ │ │ + ldr r8, [pc, #44] @ d17b0 <__cxa_atexit@plt+0xc4b24> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a4958 <__cxa_atexit@plt+0x1197ccc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ d17bc <__cxa_atexit@plt+0xc4b30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsr #4 │ │ │ │ + andeq r0, r0, r0, asr #4 │ │ │ │ + movweq r2, #60844 @ 0xedac │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + rsceq sp, fp, #184, 8 @ 0xb8000000 │ │ │ │ + rsceq sp, fp, #252, 6 @ 0xf0000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c9f38 <__cxa_atexit@plt+0xbd2ac> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d1804 <__cxa_atexit@plt+0xc4b78> │ │ │ │ + ldr r3, [pc, #92] @ d1848 <__cxa_atexit@plt+0xc4bbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c9f30 <__cxa_atexit@plt+0xbd2a4> │ │ │ │ - b c9f48 <__cxa_atexit@plt+0xbd2bc> │ │ │ │ + cmp r2, #0 │ │ │ │ + beq d1834 <__cxa_atexit@plt+0xc4ba8> │ │ │ │ + ldr r3, [pc, #76] @ d184c <__cxa_atexit@plt+0xc4bc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d1820 <__cxa_atexit@plt+0xc4b94> │ │ │ │ + ldr r3, [pc, #48] @ d183c <__cxa_atexit@plt+0xc4bb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq d1834 <__cxa_atexit@plt+0xc4ba8> │ │ │ │ + ldr r3, [pc, #32] @ d1840 <__cxa_atexit@plt+0xc4bb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #24] @ d1844 <__cxa_atexit@plt+0xc4bb8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a4958 <__cxa_atexit@plt+0x1197ccc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + movweq r2, #60676 @ 0xed04 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsceq sp, fp, #28, 6 @ 0x70000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ d1878 <__cxa_atexit@plt+0xc4bec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #12] @ d187c <__cxa_atexit@plt+0xc4bf0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a4958 <__cxa_atexit@plt+0x1197ccc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r5, ip, #108, 18 @ 0x1b0000 │ │ │ │ - andeq r0, r0, r9, lsl #27 │ │ │ │ + movweq r2, #60608 @ 0xecc0 │ │ │ │ + rsceq sp, fp, #220, 4 @ 0xc000000d │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c9f88 <__cxa_atexit@plt+0xbd2fc> │ │ │ │ - ldr r3, [pc, #228] @ ca040 <__cxa_atexit@plt+0xbd3b4> │ │ │ │ + bne d18a4 <__cxa_atexit@plt+0xc4c18> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #104] @ d1914 <__cxa_atexit@plt+0xc4c88> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ldr r3, [pc, #208] @ ca044 <__cxa_atexit@plt+0xbd3b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #200] @ ca048 <__cxa_atexit@plt+0xbd3bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b d4bdc <__cxa_atexit@plt+0xc7f50> │ │ │ │ - ldr r7, [pc, #164] @ ca034 <__cxa_atexit@plt+0xbd3a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5, #28]! │ │ │ │ - ldr r7, [pc, #152] @ ca038 <__cxa_atexit@plt+0xbd3ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq ca014 <__cxa_atexit@plt+0xbd388> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + beq d18fc <__cxa_atexit@plt+0xc4c70> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc ca01c <__cxa_atexit@plt+0xbd390> │ │ │ │ - ldr r7, [pc, #140] @ ca04c <__cxa_atexit@plt+0xbd3c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #136] @ ca050 <__cxa_atexit@plt+0xbd3c4> │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d1904 <__cxa_atexit@plt+0xc4c78> │ │ │ │ + ldr r2, [pc, #68] @ d1918 <__cxa_atexit@plt+0xc4c8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ d191c <__cxa_atexit@plt+0xc4c90> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #132] @ ca054 <__cxa_atexit@plt+0xbd3c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #36] @ 0x24 │ │ │ │ - str r7, [r2, #28] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r7, lr, #1 │ │ │ │ - ldr r2, [pc, #112] @ ca058 <__cxa_atexit@plt+0xbd3cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - ldr r7, [pc, #96] @ ca05c <__cxa_atexit@plt+0xbd3d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r9, r3, #6 │ │ │ │ - ldr r7, [pc, #84] @ ca060 <__cxa_atexit@plt+0xbd3d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r6, r7} │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ ca03c <__cxa_atexit@plt+0xbd3b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - movweq sl, #58180 @ 0xe344 │ │ │ │ - movweq sl, #58040 @ 0xe2b8 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - movweq sl, #59032 @ 0xe698 │ │ │ │ - movweq sl, #59024 @ 0xe690 │ │ │ │ - andeq r0, r0, r0, lsr r7 │ │ │ │ - @ instruction: 0xffffe174 │ │ │ │ - rsceq r5, ip, #64, 16 @ 0x400000 │ │ │ │ - movweq r9, #61268 @ 0xef54 │ │ │ │ - movweq sl, #58904 @ 0xe618 │ │ │ │ - movweq sl, #58072 @ 0xe2d8 │ │ │ │ - rsceq r5, ip, #16, 16 @ 0x100000 │ │ │ │ - andeq r0, r0, r9, lsl #11 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ ca0b0 <__cxa_atexit@plt+0xbd424> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [pc, #28] @ ca0b4 <__cxa_atexit@plt+0xbd428> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr r2, [pc, #20] @ ca0b8 <__cxa_atexit@plt+0xbd42c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #1 │ │ │ │ - mov r8, r3 │ │ │ │ - b d4bdc <__cxa_atexit@plt+0xc7f50> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - movweq sl, #58312 @ 0xe3c8 │ │ │ │ - movweq sl, #58304 @ 0xe3c0 │ │ │ │ - rsceq r5, ip, #168, 14 @ 0x2a00000 │ │ │ │ - andeq r1, r0, fp, asr #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ ca0fc <__cxa_atexit@plt+0xbd470> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ca0f4 <__cxa_atexit@plt+0xbd468> │ │ │ │ - b ca10c <__cxa_atexit@plt+0xbd480> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r5, ip, #100, 14 @ 0x1900000 │ │ │ │ - andeq fp, r1, lr, lsr #4 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff834 │ │ │ │ + @ instruction: 0xfffff8c4 │ │ │ │ + rsceq sp, fp, #60, 4 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ca254 <__cxa_atexit@plt+0xbd5c8> │ │ │ │ - stm sp, {r4, fp} │ │ │ │ - ldr lr, [pc, #308] @ ca260 <__cxa_atexit@plt+0xbd5d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - str lr, [r3, #44]! @ 0x2c │ │ │ │ - sub r7, r6, #59 @ 0x3b │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr ip, [r5, #32] │ │ │ │ - ldr fp, [pc, #264] @ ca264 <__cxa_atexit@plt+0xbd5d8> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - str fp, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r2, [r3, #-36] @ 0xffffffdc │ │ │ │ - sub r4, r6, #27 │ │ │ │ - ldr r2, [pc, #248] @ ca268 <__cxa_atexit@plt+0xbd5dc> │ │ │ │ + bcc d196c <__cxa_atexit@plt+0xc4ce0> │ │ │ │ + ldr r2, [pc, #48] @ d1978 <__cxa_atexit@plt+0xc4cec> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - stmdb r3, {fp, ip} │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #16]! │ │ │ │ - ldr lr, [pc, #204] @ ca26c <__cxa_atexit@plt+0xbd5e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r5, #28] │ │ │ │ - str r9, [r5, #32] │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ - str lr, [r2] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r4, [r3, #8] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - tst r3, #3 │ │ │ │ - beq ca230 <__cxa_atexit@plt+0xbd5a4> │ │ │ │ - ldr r4, [pc, #152] @ ca270 <__cxa_atexit@plt+0xbd5e4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str r3, [r5, #48] @ 0x30 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - beq ca244 <__cxa_atexit@plt+0xbd5b8> │ │ │ │ - ldr lr, [pc, #124] @ ca274 <__cxa_atexit@plt+0xbd5e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - ldr r4, [r5, #56] @ 0x38 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r1, r5, #8 │ │ │ │ - stm r1, {r0, r3, r7, lr} │ │ │ │ - str r4, [r5, #-4]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - b ed0f4 <__cxa_atexit@plt+0xe0468> │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b c83a0 <__cxa_atexit@plt+0xbb714> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r1, [pc, #44] @ d197c <__cxa_atexit@plt+0xc4cf0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xffffe270 │ │ │ │ - movweq r9, #61300 @ 0xef74 │ │ │ │ - @ instruction: 0xffffe0f4 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - rsceq r5, ip, #236, 10 @ 0x3b000000 │ │ │ │ - andeq r0, r0, sl, lsl #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #84] @ ca2e4 <__cxa_atexit@plt+0xbd658> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ca2dc <__cxa_atexit@plt+0xbd650> │ │ │ │ - ldr lr, [pc, #60] @ ca2e8 <__cxa_atexit@plt+0xbd65c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr ip, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - sub r1, r5, #12 │ │ │ │ - stm r1, {r0, r2, r3, r7, lr} │ │ │ │ - str ip, [r5, #-20]! @ 0xffffffec │ │ │ │ - b ed0f4 <__cxa_atexit@plt+0xe0468> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - rsceq r5, ip, #120, 10 @ 0x1e000000 │ │ │ │ - andeq r0, r0, sl, lsl #20 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff7c0 │ │ │ │ + @ instruction: 0xfffff850 │ │ │ │ + rsceq sp, fp, #44, 4 @ 0xc0000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #56] @ ca338 <__cxa_atexit@plt+0xbd6ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr ip, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - sub r1, r5, #8 │ │ │ │ - stm r1, {r0, r3, r7, lr} │ │ │ │ - str ip, [r5, #-20]! @ 0xffffffec │ │ │ │ - b ed0f4 <__cxa_atexit@plt+0xe0468> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r5, ip, #24, 10 @ 0x6000000 │ │ │ │ - andeq r0, r0, r9, asr #27 │ │ │ │ + ldr r3, [pc, #20] @ d19a8 <__cxa_atexit@plt+0xc4d1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #12] @ d19ac <__cxa_atexit@plt+0xc4d20> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a4958 <__cxa_atexit@plt+0x1197ccc> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq r2, #60304 @ 0xeb90 │ │ │ │ + rsceq sp, fp, #236, 2 @ 0x3b │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne ca380 <__cxa_atexit@plt+0xbd6f4> │ │ │ │ - ldr r3, [pc, #188] @ ca418 <__cxa_atexit@plt+0xbd78c> │ │ │ │ + bne d19d4 <__cxa_atexit@plt+0xc4d48> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #104] @ d1a44 <__cxa_atexit@plt+0xc4db8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - ldr r8, [r7, #14] │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - b 3ffbbc <__cxa_atexit@plt+0x3f2f30> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #28]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc ca3f4 <__cxa_atexit@plt+0xbd768> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr lr, [pc, #120] @ ca41c <__cxa_atexit@plt+0xbd790> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - sub r0, r3, #11 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r0, [pc, #96] @ ca420 <__cxa_atexit@plt+0xbd794> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #88] @ ca424 <__cxa_atexit@plt+0xbd798> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - add r5, r5, #32 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d1a2c <__cxa_atexit@plt+0xc4da0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d1a34 <__cxa_atexit@plt+0xc4da8> │ │ │ │ + ldr r2, [pc, #68] @ d1a48 <__cxa_atexit@plt+0xc4dbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ d1a4c <__cxa_atexit@plt+0xc4dc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r6, r7} │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b ca778 <__cxa_atexit@plt+0xbdaec> │ │ │ │ - ldr r6, [pc, #24] @ ca414 <__cxa_atexit@plt+0xbd788> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffe134 │ │ │ │ - movweq r9, #60332 @ 0xebac │ │ │ │ - movweq r9, #60404 @ 0xebf4 │ │ │ │ - rsceq r5, ip, #252, 6 @ 0xf0000003 │ │ │ │ - andeq r0, r0, r9, asr #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ ca454 <__cxa_atexit@plt+0xbd7c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #784] @ 0x310 │ │ │ │ - ldr r1, [r4, #788] @ 0x314 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - strd r0, [r5, #8] │ │ │ │ - b 3ffbbc <__cxa_atexit@plt+0x3f2f30> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r5, ip, #204, 6 @ 0x30000003 │ │ │ │ - andeq r0, r0, r9, asr #11 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff1e4 │ │ │ │ + @ instruction: 0xfffff274 │ │ │ │ + rsceq sp, fp, #76, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ca52c <__cxa_atexit@plt+0xbd8a0> │ │ │ │ - add r7, r3, #12 │ │ │ │ - ldr r8, [pc, #208] @ ca554 <__cxa_atexit@plt+0xbd8c8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #204] @ ca558 <__cxa_atexit@plt+0xbd8cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr sl, [r4, #784] @ 0x310 │ │ │ │ - ldr ip, [r4, #788] @ 0x314 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - sub r1, r6, #19 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldm lr, {r0, r2, r8, lr} │ │ │ │ - stm r7, {sl, ip} │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ca538 <__cxa_atexit@plt+0xbd8ac> │ │ │ │ - ldr r7, [pc, #112] @ ca55c <__cxa_atexit@plt+0xbd8d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [r0, #3] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #72] @ ca560 <__cxa_atexit@plt+0xbd8d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ca524 <__cxa_atexit@plt+0xbd898> │ │ │ │ - b c6e44 <__cxa_atexit@plt+0xba1b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bcc d1a9c <__cxa_atexit@plt+0xc4e10> │ │ │ │ + ldr r2, [pc, #48] @ d1aa8 <__cxa_atexit@plt+0xc4e1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ d1aac <__cxa_atexit@plt+0xc4e20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ffaf4 <__cxa_atexit@plt+0x3f2e68> │ │ │ │ - ldr r7, [pc, #36] @ ca564 <__cxa_atexit@plt+0xbd8d8> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff170 │ │ │ │ + @ instruction: 0xfffff200 │ │ │ │ + rsceq sp, fp, #156, 2 @ 0x27 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi d1b30 <__cxa_atexit@plt+0xc4ea4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d1b28 <__cxa_atexit@plt+0xc4e9c> │ │ │ │ + ldr r7, [pc, #116] @ d1b58 <__cxa_atexit@plt+0xc4ecc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r0, [r5, #4]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r3, [sp] │ │ │ │ - stmib r5, {r3, r8} │ │ │ │ + ldr r3, [pc, #112] @ d1b5c <__cxa_atexit@plt+0xc4ed0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d1b38 <__cxa_atexit@plt+0xc4eac> │ │ │ │ + ldr r2, [pc, #80] @ d1b64 <__cxa_atexit@plt+0xc4ed8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - movweq sl, #57640 @ 0xe128 │ │ │ │ - @ instruction: 0xffffc954 │ │ │ │ - movweq sl, #57560 @ 0xe0d8 │ │ │ │ - rsceq r5, ip, #188, 2 @ 0x2f │ │ │ │ - rsceq r5, ip, #176, 4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #32] @ d1b60 <__cxa_atexit@plt+0xc4ed4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r8] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq sp, fp, #112, 2 │ │ │ │ + movweq r2, #58424 @ 0xe438 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + movweq r2, #60156 @ 0xeafc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ca5a8 <__cxa_atexit@plt+0xbd91c> │ │ │ │ - ldr r2, [pc, #36] @ ca5b4 <__cxa_atexit@plt+0xbd928> │ │ │ │ + bcc d1ba0 <__cxa_atexit@plt+0xc4f14> │ │ │ │ + ldr r2, [pc, #40] @ d1bb8 <__cxa_atexit@plt+0xc4f2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8, r9} │ │ │ │ - sub r7, r6, #11 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b ca778 <__cxa_atexit@plt+0xbdaec> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff9fc <__cxa_atexit@plt+0x3f2d70> │ │ │ │ - movweq r9, #59952 @ 0xea30 │ │ │ │ - rsceq r5, ip, #124, 4 @ 0xc0000007 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ d1bbc <__cxa_atexit@plt+0xc4f30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r2, #60032 @ 0xea80 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + rsceq sp, fp, #164 @ 0xa4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d1c24 <__cxa_atexit@plt+0xc4f98> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d1c1c <__cxa_atexit@plt+0xc4f90> │ │ │ │ + ldr r3, [pc, #56] @ d1c2c <__cxa_atexit@plt+0xc4fa0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ d1c30 <__cxa_atexit@plt+0xc4fa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d1c34 <__cxa_atexit@plt+0xc4fa8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ d1c38 <__cxa_atexit@plt+0xc4fac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq sp, fp, #68 @ 0x44 │ │ │ │ + movweq r2, #58140 @ 0xe31c │ │ │ │ + rsceq sp, fp, #40 @ 0x28 │ │ │ │ + rsceq sp, fp, #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r2, [pc, #32] @ d1c70 <__cxa_atexit@plt+0xc4fe4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d1c74 <__cxa_atexit@plt+0xc4fe8> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d1c78 <__cxa_atexit@plt+0xc4fec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq sp, fp, #4 │ │ │ │ + rsceq ip, fp, #244, 30 @ 0x3d0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ca634 <__cxa_atexit@plt+0xbd9a8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr lr, [pc, #100] @ ca64c <__cxa_atexit@plt+0xbd9c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - sub r0, r6, #11 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #76] @ ca650 <__cxa_atexit@plt+0xbd9c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #68] @ ca654 <__cxa_atexit@plt+0xbd9c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc d1ce4 <__cxa_atexit@plt+0xc5058> │ │ │ │ + ldr ip, [pc, #80] @ d1cf0 <__cxa_atexit@plt+0xc5064> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + mov lr, #0 │ │ │ │ + mov r8, #16 │ │ │ │ + mov r9, #8 │ │ │ │ + mov sl, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r1, #32 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str ip, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b ca778 <__cxa_atexit@plt+0xbdaec> │ │ │ │ - ldr r3, [pc, #28] @ ca658 <__cxa_atexit@plt+0xbd9cc> │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r2, #59764 @ 0xe974 │ │ │ │ + rsceq ip, fp, #144, 30 @ 0x240 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d1d58 <__cxa_atexit@plt+0xc50cc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d1d50 <__cxa_atexit@plt+0xc50c4> │ │ │ │ + ldr r3, [pc, #56] @ d1d60 <__cxa_atexit@plt+0xc50d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xffffdef0 │ │ │ │ - movweq r9, #59752 @ 0xe968 │ │ │ │ - movweq r9, #59824 @ 0xe9b0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - rsceq r5, ip, #56, 4 @ 0x80000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [pc, #52] @ d1d64 <__cxa_atexit@plt+0xc50d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d1d68 <__cxa_atexit@plt+0xc50dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ d1d6c <__cxa_atexit@plt+0xc50e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq ip, fp, #252, 28 @ 0xfc0 │ │ │ │ + movweq r2, #57832 @ 0xe1e8 │ │ │ │ + rsceq ip, fp, #224, 28 @ 0xe00 │ │ │ │ + rsceq ip, fp, #4, 30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d1da4 <__cxa_atexit@plt+0xc5118> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d1da8 <__cxa_atexit@plt+0xc511c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d1dac <__cxa_atexit@plt+0xc5120> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq ip, fp, #240, 28 @ 0xf00 │ │ │ │ + rsceq ip, fp, #224, 28 @ 0xe00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ca6c8 <__cxa_atexit@plt+0xbda3c> │ │ │ │ - ldr r2, [pc, #80] @ ca6d4 <__cxa_atexit@plt+0xbda48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ ca6d8 <__cxa_atexit@plt+0xbda4c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #72] @ ca6dc <__cxa_atexit@plt+0xbda50> │ │ │ │ + bcc d1e38 <__cxa_atexit@plt+0xc51ac> │ │ │ │ + ldr lr, [pc, #112] @ d1e44 <__cxa_atexit@plt+0xc51b8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r2, lr, #1 │ │ │ │ - ldr r1, [pc, #52] @ ca6e0 <__cxa_atexit@plt+0xbda54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3} │ │ │ │ - ldr r3, [pc, #40] @ ca6e4 <__cxa_atexit@plt+0xbda58> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 2399e4 <__cxa_atexit@plt+0x22cd58> │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r9, [pc, #108] @ d1e48 <__cxa_atexit@plt+0xc51bc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #104] @ d1e4c <__cxa_atexit@plt+0xc51c0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, #173 @ 0xad │ │ │ │ + orr r0, r0, #49152 @ 0xc000 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #88] @ d1e50 <__cxa_atexit@plt+0xc51c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #80] @ d1e54 <__cxa_atexit@plt+0xc51c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + add r9, r9, #2 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r0, lr, #2 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xffffdab0 │ │ │ │ - rsceq r5, ip, #124, 2 │ │ │ │ - movweq r9, #59536 @ 0xe890 │ │ │ │ - movweq r9, #61272 @ 0xef58 │ │ │ │ - rsceq r5, ip, #156, 2 @ 0x27 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq ip, fp, #84, 20 @ 0x54000 │ │ │ │ + rsceq ip, fp, #88, 20 @ 0x58000 │ │ │ │ + movweq r2, #59444 @ 0xe834 │ │ │ │ + movweq r2, #59436 @ 0xe82c │ │ │ │ + movweq r2, #59420 @ 0xe81c │ │ │ │ + rsceq ip, fp, #240, 20 @ 0xf0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d1e98 <__cxa_atexit@plt+0xc520c> │ │ │ │ + ldr r2, [pc, #40] @ d1ea0 <__cxa_atexit@plt+0xc5214> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ d1ea4 <__cxa_atexit@plt+0xc5218> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 12ab454 <__cxa_atexit@plt+0x129e7c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + movweq r2, #57508 @ 0xe0a4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ca75c <__cxa_atexit@plt+0xbdad0> │ │ │ │ - ldr r2, [pc, #88] @ ca768 <__cxa_atexit@plt+0xbdadc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r1, r6, #11 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #72] @ ca76c <__cxa_atexit@plt+0xbdae0> │ │ │ │ + bcc d1edc <__cxa_atexit@plt+0xc5250> │ │ │ │ + ldr r2, [pc, #28] @ d1ee8 <__cxa_atexit@plt+0xc525c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #64] @ ca770 <__cxa_atexit@plt+0xbdae4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #56] @ ca774 <__cxa_atexit@plt+0xbdae8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b ca778 <__cxa_atexit@plt+0xbdaec> │ │ │ │ - mov r3, #28 │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xffffda8c │ │ │ │ - movweq r9, #59468 @ 0xe84c │ │ │ │ - movweq r9, #61160 @ 0xeee8 │ │ │ │ - movweq r9, #59524 @ 0xe884 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [pc, #216] @ ca85c <__cxa_atexit@plt+0xbdbd0> │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r2, #59236 @ 0xe764 │ │ │ │ + rsceq ip, fp, #164, 20 @ 0xa4000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d1fb8 <__cxa_atexit@plt+0xc532c> │ │ │ │ + ldr r2, [pc, #176] @ d1fc0 <__cxa_atexit@plt+0xc5334> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d1f8c <__cxa_atexit@plt+0xc5300> │ │ │ │ + ldr r7, [pc, #144] @ d1fc4 <__cxa_atexit@plt+0xc5338> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r7, [pc, #176] @ ca860 <__cxa_atexit@plt+0xbdbd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ca838 <__cxa_atexit@plt+0xbdbac> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r9, #4] │ │ │ │ - ldr lr, [pc, #136] @ ca850 <__cxa_atexit@plt+0xbdbc4> │ │ │ │ - umull r1, r8, r0, lr │ │ │ │ - ldr sl, [pc, #148] @ ca864 <__cxa_atexit@plt+0xbdbd8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r9, [r5] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov r2, r5 │ │ │ │ - str sl, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq ca844 <__cxa_atexit@plt+0xbdbb8> │ │ │ │ - ldr r2, [pc, #88] @ ca854 <__cxa_atexit@plt+0xbdbc8> │ │ │ │ - eor r1, r8, r1 │ │ │ │ - rev r0, r0 │ │ │ │ - add r0, r0, r1 │ │ │ │ - add r1, r0, lr │ │ │ │ - eor r1, r1, r1, lsr #16 │ │ │ │ - mul r2, r1, r2 │ │ │ │ - ldr r1, [pc, #64] @ ca858 <__cxa_atexit@plt+0xbdbcc> │ │ │ │ - eor r2, r2, r2, lsr #13 │ │ │ │ - mul r2, r2, r1 │ │ │ │ - ldr r1, [pc, #68] @ ca868 <__cxa_atexit@plt+0xbdbdc> │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + tst r2, #3 │ │ │ │ + beq d1f9c <__cxa_atexit@plt+0xc5310> │ │ │ │ + ldr r1, [pc, #120] @ d1fc8 <__cxa_atexit@plt+0xc533c> │ │ │ │ add r1, pc, r1 │ │ │ │ - eor r8, r2, r2, lsr #16 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r3] │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d1fac <__cxa_atexit@plt+0xc5320> │ │ │ │ + ldr r9, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #92] @ d1fcc <__cxa_atexit@plt+0xc5340> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #80] @ d1fd0 <__cxa_atexit@plt+0xc5344> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov sl, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 12aec68 <__cxa_atexit@plt+0x12a1fdc> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - movweq r9, #60952 @ 0xee18 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr lr, [pc, #144] @ ca914 <__cxa_atexit@plt+0xbdc88> │ │ │ │ - umull r0, r2, r1, lr │ │ │ │ - ldr r8, [pc, #148] @ ca920 <__cxa_atexit@plt+0xbdc94> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ca908 <__cxa_atexit@plt+0xbdc7c> │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #-4]! │ │ │ │ - eor r0, r2, r0 │ │ │ │ - rev r1, r1 │ │ │ │ - ldr r2, [pc, #72] @ ca918 <__cxa_atexit@plt+0xbdc8c> │ │ │ │ - add r0, r0, r1 │ │ │ │ - add r1, r0, lr │ │ │ │ - eor r1, r1, r1, lsr #16 │ │ │ │ - mul r2, r1, r2 │ │ │ │ - ldr r1, [pc, #56] @ ca91c <__cxa_atexit@plt+0xbdc90> │ │ │ │ - eor r2, r2, r2, lsr #13 │ │ │ │ - mul r2, r2, r1 │ │ │ │ - ldr r1, [pc, #52] @ ca924 <__cxa_atexit@plt+0xbdc98> │ │ │ │ - add r1, pc, r1 │ │ │ │ - eor r8, r2, r2, lsr #16 │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr lr, [pc, #64] @ ca988 <__cxa_atexit@plt+0xbdcfc> │ │ │ │ - ldr r0, [pc, #64] @ ca98c <__cxa_atexit@plt+0xbdd00> │ │ │ │ - eor r2, r3, r2 │ │ │ │ - rev r1, r1 │ │ │ │ - add r1, r2, r1 │ │ │ │ - add r0, r1, r0 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - mul r3, r0, lr │ │ │ │ - ldr r2, [pc, #40] @ ca990 <__cxa_atexit@plt+0xbdd04> │ │ │ │ - eor r3, r3, r3, lsr #13 │ │ │ │ - mul r3, r3, r2 │ │ │ │ - ldr r2, [pc, #32] @ ca994 <__cxa_atexit@plt+0xbdd08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - eor r8, r3, r3, lsr #16 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov sl, #0 │ │ │ │ - b 181e478 <__cxa_atexit@plt+0x18117ec> │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne ca9bc <__cxa_atexit@plt+0xbdd30> │ │ │ │ - ldr r7, [pc, #24] @ ca9c8 <__cxa_atexit@plt+0xbdd3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + movweq r2, #58784 @ 0xe5a0 │ │ │ │ + rsceq ip, fp, #192, 18 @ 0x300000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #100] @ d2050 <__cxa_atexit@plt+0xc53c4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ ca9f4 <__cxa_atexit@plt+0xbdd68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq d203c <__cxa_atexit@plt+0xc53b0> │ │ │ │ + ldr r2, [pc, #76] @ d2054 <__cxa_atexit@plt+0xc53c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq ca9ec <__cxa_atexit@plt+0xbdd60> │ │ │ │ - b caa00 <__cxa_atexit@plt+0xbdd74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne caaa8 <__cxa_atexit@plt+0xbde1c> │ │ │ │ - ldr r3, [pc, #200] @ caadc <__cxa_atexit@plt+0xbde50> │ │ │ │ + beq d2048 <__cxa_atexit@plt+0xc53bc> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r3, [pc, #48] @ d2058 <__cxa_atexit@plt+0xc53cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq caab4 <__cxa_atexit@plt+0xbde28> │ │ │ │ - ldr r3, [pc, #180] @ caae0 <__cxa_atexit@plt+0xbde54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq caabc <__cxa_atexit@plt+0xbde30> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc caac8 <__cxa_atexit@plt+0xbde3c> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - sub r9, r3, #27 │ │ │ │ - ldr lr, [pc, #116] @ caae4 <__cxa_atexit@plt+0xbde58> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #112] @ caae8 <__cxa_atexit@plt+0xbde5c> │ │ │ │ + ldr r8, [pc, #36] @ d205c <__cxa_atexit@plt+0xc53d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - stmib r6, {r8, sl} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 12aec68 <__cxa_atexit@plt+0x12a1fdc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - movweq r9, #58704 @ 0xe550 │ │ │ │ - movweq r9, #60232 @ 0xeb48 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ cab9c <__cxa_atexit@plt+0xbdf10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r2, #16] │ │ │ │ + movweq r2, #58600 @ 0xe4e8 │ │ │ │ + rsceq ip, fp, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ d20b8 <__cxa_atexit@plt+0xc542c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq cab7c <__cxa_atexit@plt+0xbdef0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc cab88 <__cxa_atexit@plt+0xbdefc> │ │ │ │ - ldr lr, [pc, #112] @ caba0 <__cxa_atexit@plt+0xbdf14> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - sub sl, r3, #27 │ │ │ │ - ldr r8, [pc, #92] @ caba4 <__cxa_atexit@plt+0xbdf18> │ │ │ │ + beq d20b0 <__cxa_atexit@plt+0xc5424> │ │ │ │ + ldr r3, [pc, #40] @ d20bc <__cxa_atexit@plt+0xc5430> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r8, [pc, #20] @ d20c0 <__cxa_atexit@plt+0xc5434> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + b 12aec68 <__cxa_atexit@plt+0x12a1fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - movweq r9, #60048 @ 0xea90 │ │ │ │ - movweq r9, #58488 @ 0xe478 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq r2, #58484 @ 0xe474 │ │ │ │ + rsceq ip, fp, #208, 16 @ 0xd00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ d20f4 <__cxa_atexit@plt+0xc5468> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r8, [pc, #8] @ d20f8 <__cxa_atexit@plt+0xc546c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12aec68 <__cxa_atexit@plt+0x12a1fdc> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + movweq r2, #58416 @ 0xe430 │ │ │ │ + rsceq ip, fp, #136, 16 @ 0x880000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cac14 <__cxa_atexit@plt+0xbdf88> │ │ │ │ - ldr lr, [pc, #84] @ cac20 <__cxa_atexit@plt+0xbdf94> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub sl, r6, #27 │ │ │ │ - ldr r8, [pc, #64] @ cac24 <__cxa_atexit@plt+0xbdf98> │ │ │ │ + bcc d2170 <__cxa_atexit@plt+0xc54e4> │ │ │ │ + ldr lr, [pc, #88] @ d217c <__cxa_atexit@plt+0xc54f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #84] @ d2180 <__cxa_atexit@plt+0xc54f4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r1, [pc, #76] @ d2184 <__cxa_atexit@plt+0xc54f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + sub sl, r6, #7 │ │ │ │ + ldr r8, [pc, #36] @ d2188 <__cxa_atexit@plt+0xc54fc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #32] @ d218c <__cxa_atexit@plt+0xc5500> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 12b37e4 <__cxa_atexit@plt+0x12a6b58> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r9, #59892 @ 0xe9f4 │ │ │ │ - movweq r9, #58332 @ 0xe3dc │ │ │ │ - rsceq r4, ip, #16, 26 @ 0x400 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq r2, #58632 @ 0xe508 │ │ │ │ + movweq r1, #61116 @ 0xeebc │ │ │ │ + movweq r2, #58300 @ 0xe3bc │ │ │ │ + movweq r2, #58308 @ 0xe3c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cac70 <__cxa_atexit@plt+0xbdfe4> │ │ │ │ - ldr r7, [pc, #52] @ cac80 <__cxa_atexit@plt+0xbdff4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq cac64 <__cxa_atexit@plt+0xbdfd8> │ │ │ │ - mov r7, r8 │ │ │ │ - b cac94 <__cxa_atexit@plt+0xbe008> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d21c8 <__cxa_atexit@plt+0xc553c> │ │ │ │ + ldr r2, [pc, #32] @ d21d4 <__cxa_atexit@plt+0xc5548> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cac84 <__cxa_atexit@plt+0xbdff8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + movweq r1, #61248 @ 0xef40 │ │ │ │ + rsceq ip, fp, #112, 14 @ 0x1c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d2218 <__cxa_atexit@plt+0xc558c> │ │ │ │ + ldr r2, [pc, #40] @ d2220 <__cxa_atexit@plt+0xc5594> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ d2224 <__cxa_atexit@plt+0xc5598> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 12ab454 <__cxa_atexit@plt+0x129e7c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r4, ip, #212, 24 @ 0xd400 │ │ │ │ - rsceq r4, ip, #180, 24 @ 0xb400 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #47] @ 0x2f │ │ │ │ - ldr r2, [r7, #75] @ 0x4b │ │ │ │ - ldr r1, [pc, #148] @ cad38 <__cxa_atexit@plt+0xbe0ac> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + movweq r1, #60708 @ 0xed24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d225c <__cxa_atexit@plt+0xc55d0> │ │ │ │ + ldr r2, [pc, #28] @ d2268 <__cxa_atexit@plt+0xc55dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r2, #58340 @ 0xe3e4 │ │ │ │ + rsceq ip, fp, #200, 12 @ 0xc800000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d2338 <__cxa_atexit@plt+0xc56ac> │ │ │ │ + ldr r2, [pc, #176] @ d2340 <__cxa_atexit@plt+0xc56b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d230c <__cxa_atexit@plt+0xc5680> │ │ │ │ + ldr r7, [pc, #144] @ d2344 <__cxa_atexit@plt+0xc56b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + tst r2, #3 │ │ │ │ + beq d231c <__cxa_atexit@plt+0xc5690> │ │ │ │ + ldr r1, [pc, #120] @ d2348 <__cxa_atexit@plt+0xc56bc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq cad14 <__cxa_atexit@plt+0xbe088> │ │ │ │ - ldr r3, [pc, #120] @ cad3c <__cxa_atexit@plt+0xbe0b0> │ │ │ │ + beq d232c <__cxa_atexit@plt+0xc56a0> │ │ │ │ + ldr r9, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #92] @ d234c <__cxa_atexit@plt+0xc56c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - str r1, [r7, #4] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq cad20 <__cxa_atexit@plt+0xbe094> │ │ │ │ - ldr r2, [pc, #80] @ cad40 <__cxa_atexit@plt+0xbe0b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #19] │ │ │ │ - ldr r3, [r3, #43] @ 0x2b │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cad30 <__cxa_atexit@plt+0xbe0a4> │ │ │ │ - b cae1c <__cxa_atexit@plt+0xbe190> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #80] @ d2350 <__cxa_atexit@plt+0xc56c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov sl, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 12aec68 <__cxa_atexit@plt+0x12a1fdc> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - rsceq r4, ip, #248, 22 @ 0x3e000 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + movweq r2, #57888 @ 0xe220 │ │ │ │ + rsceq ip, fp, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r1, [pc, #96] @ cadc0 <__cxa_atexit@plt+0xbe134> │ │ │ │ - add r1, pc, r1 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #100] @ d23d0 <__cxa_atexit@plt+0xc5744> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - str r2, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-4]! │ │ │ │ + str sl, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq cada8 <__cxa_atexit@plt+0xbe11c> │ │ │ │ - ldr r2, [pc, #64] @ cadc4 <__cxa_atexit@plt+0xbe138> │ │ │ │ + beq d23bc <__cxa_atexit@plt+0xc5730> │ │ │ │ + ldr r2, [pc, #76] @ d23d4 <__cxa_atexit@plt+0xc5748> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #19] │ │ │ │ - ldr r3, [r3, #43] @ 0x2b │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq cadb8 <__cxa_atexit@plt+0xbe12c> │ │ │ │ - b cae1c <__cxa_atexit@plt+0xbe190> │ │ │ │ + beq d23c8 <__cxa_atexit@plt+0xc573c> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r3, [pc, #48] @ d23d8 <__cxa_atexit@plt+0xc574c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #36] @ d23dc <__cxa_atexit@plt+0xc5750> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12aec68 <__cxa_atexit@plt+0x12a1fdc> │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - rsceq r4, ip, #116, 22 @ 0x1d000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + movweq r2, #57704 @ 0xe168 │ │ │ │ + rsceq ip, fp, #88, 10 @ 0x16000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #19] │ │ │ │ - ldr r3, [r3, #43] @ 0x2b │ │ │ │ - ldr r1, [pc, #32] @ cae0c <__cxa_atexit@plt+0xbe180> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ + ldr r2, [pc, #64] @ d2438 <__cxa_atexit@plt+0xc57ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq cae04 <__cxa_atexit@plt+0xbe178> │ │ │ │ - b cae1c <__cxa_atexit@plt+0xbe190> │ │ │ │ + beq d2430 <__cxa_atexit@plt+0xc57a4> │ │ │ │ + ldr r3, [pc, #40] @ d243c <__cxa_atexit@plt+0xc57b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r8, [pc, #20] @ d2440 <__cxa_atexit@plt+0xc57b4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12aec68 <__cxa_atexit@plt+0x12a1fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq r2, #57588 @ 0xe0f4 │ │ │ │ + rsceq ip, fp, #244, 8 @ 0xf4000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ d2474 <__cxa_atexit@plt+0xc57e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r8, [pc, #8] @ d2478 <__cxa_atexit@plt+0xc57ec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12aec68 <__cxa_atexit@plt+0x12a1fdc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r4, ip, #44, 22 @ 0xb000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + movweq r2, #57520 @ 0xe0b0 │ │ │ │ + rsceq ip, fp, #172, 8 @ 0xac000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #184] @ caeec <__cxa_atexit@plt+0xbe260> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - stmda r3, {r1, r5} │ │ │ │ - mov r5, r3 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #72] @ d24dc <__cxa_atexit@plt+0xc5850> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq caec4 <__cxa_atexit@plt+0xbe238> │ │ │ │ - ldr r1, [pc, #152] @ caef0 <__cxa_atexit@plt+0xbe264> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #28] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - tst r2, #3 │ │ │ │ - beq caecc <__cxa_atexit@plt+0xbe240> │ │ │ │ - ldr sl, [r3, #-4] │ │ │ │ - ldm r3, {r1, ip} │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - ldr r8, [r3, #20] │ │ │ │ - ldr lr, [r3, #24] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r9, [r3, #16] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - sub r0, r3, #32 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi caed8 <__cxa_atexit@plt+0xbe24c> │ │ │ │ - ldr r0, [pc, #72] @ caef8 <__cxa_atexit@plt+0xbe26c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - stmda r3, {r0, r2, r7} │ │ │ │ - mov r7, lr │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ + beq d24d4 <__cxa_atexit@plt+0xc5848> │ │ │ │ + ldr r2, [pc, #52] @ d24e0 <__cxa_atexit@plt+0xc5854> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r8, [pc, #24] @ d24e4 <__cxa_atexit@plt+0xc5858> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ caef4 <__cxa_atexit@plt+0xbe268> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmda r3, {r8, r9, lr} │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - rsceq r4, ip, #100, 20 @ 0x64000 │ │ │ │ - @ instruction: 0xffffe1c4 │ │ │ │ - rsceq r4, ip, #64, 20 @ 0x40000 │ │ │ │ - andeq r0, r0, r9, lsr #2 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + movweq r2, #57428 @ 0xe054 │ │ │ │ + rsceq ip, fp, #64, 8 @ 0x40000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #144] @ cafa0 <__cxa_atexit@plt+0xbe314> │ │ │ │ + ldr r2, [pc, #40] @ d2524 <__cxa_atexit@plt+0xc5898> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - tst r3, #3 │ │ │ │ - beq caf80 <__cxa_atexit@plt+0xbe2f4> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - sub r0, r5, #24 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi caf8c <__cxa_atexit@plt+0xbe300> │ │ │ │ - ldr r0, [pc, #60] @ cafa8 <__cxa_atexit@plt+0xbe31c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r8, [r5, #36] @ 0x24 │ │ │ │ - str r9, [r5, #28] │ │ │ │ - stm r5, {r0, r3, r7} │ │ │ │ - mov r7, lr │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r8, [pc, #12] @ d2528 <__cxa_atexit@plt+0xc589c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cafa4 <__cxa_atexit@plt+0xbe318> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r8, r9, lr} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq r4, ip, #176, 18 @ 0x2c0000 │ │ │ │ - @ instruction: 0xffffe108 │ │ │ │ - rsceq r4, ip, #144, 18 @ 0x240000 │ │ │ │ - andeq r0, r0, r9, lsr #2 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r2, #57348 @ 0xe004 │ │ │ │ + rsceq ip, fp, #240, 6 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - sub r0, r5, #24 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi cb020 <__cxa_atexit@plt+0xbe394> │ │ │ │ - ldr r0, [pc, #56] @ cb03c <__cxa_atexit@plt+0xbe3b0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - str lr, [r5, #28] │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 3ff794 <__cxa_atexit@plt+0x3f2b08> │ │ │ │ - ldr r3, [pc, #24] @ cb040 <__cxa_atexit@plt+0xbe3b4> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #24] @ d255c <__cxa_atexit@plt+0xc58d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r1, lr} │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffe070 │ │ │ │ - rsceq r4, ip, #28, 18 @ 0x70000 │ │ │ │ - rsceq r4, ip, #252, 16 @ 0xfc0000 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb08c <__cxa_atexit@plt+0xbe400> │ │ │ │ - ldr r7, [pc, #52] @ cb09c <__cxa_atexit@plt+0xbe410> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq cb080 <__cxa_atexit@plt+0xbe3f4> │ │ │ │ - mov r7, r8 │ │ │ │ - b cac94 <__cxa_atexit@plt+0xbe008> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cb0a0 <__cxa_atexit@plt+0xbe414> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - rsceq r4, ip, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cb0fc <__cxa_atexit@plt+0xbe470> │ │ │ │ - ldr r7, [pc, #72] @ cb10c <__cxa_atexit@plt+0xbe480> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #8] @ d2560 <__cxa_atexit@plt+0xc58d4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq r1, #61400 @ 0xefd8 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ d25bc <__cxa_atexit@plt+0xc5930> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq cb0ec <__cxa_atexit@plt+0xbe460> │ │ │ │ - ldr r7, [pc, #56] @ cb110 <__cxa_atexit@plt+0xbe484> │ │ │ │ + beq d25b0 <__cxa_atexit@plt+0xc5924> │ │ │ │ + ldr r7, [pc, #44] @ d25c0 <__cxa_atexit@plt+0xc5934> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r3, [pc, #36] @ d25c4 <__cxa_atexit@plt+0xc5938> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + add r3, r3, #1 │ │ │ │ + add r9, r3, #256 @ 0x100 │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cb114 <__cxa_atexit@plt+0xbe488> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq r4, ip, #88, 16 @ 0x580000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq r1, #59988 @ 0xea54 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ cb13c <__cxa_atexit@plt+0xbe4b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #28] @ d25f8 <__cxa_atexit@plt+0xc596c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ d25fc <__cxa_atexit@plt+0xc5970> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + add r9, r3, #256 @ 0x100 │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq r1, #59916 @ 0xea0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cb180 <__cxa_atexit@plt+0xbe4f4> │ │ │ │ + bcc d2640 <__cxa_atexit@plt+0xc59b4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ cb18c <__cxa_atexit@plt+0xbe500> │ │ │ │ + ldr r2, [pc, #36] @ d264c <__cxa_atexit@plt+0xc59c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r9, #58548 @ 0xe4b4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r1, #60108 @ 0xeacc │ │ │ │ + rsceq ip, fp, #132, 12 @ 0x8400000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cb1f4 <__cxa_atexit@plt+0xbe568> │ │ │ │ - ldr r7, [pc, #84] @ cb208 <__cxa_atexit@plt+0xbe57c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq cb1e0 <__cxa_atexit@plt+0xbe554> │ │ │ │ - ldr r2, [pc, #68] @ cb20c <__cxa_atexit@plt+0xbe580> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d26f8 <__cxa_atexit@plt+0xc5a6c> │ │ │ │ + ldr r3, [pc, #148] @ d2708 <__cxa_atexit@plt+0xc5a7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq d26b0 <__cxa_atexit@plt+0xc5a24> │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne d26c0 <__cxa_atexit@plt+0xc5a34> │ │ │ │ + ldr r2, [pc, #128] @ d2718 <__cxa_atexit@plt+0xc5a8c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb1ec <__cxa_atexit@plt+0xbe560> │ │ │ │ - b cb250 <__cxa_atexit@plt+0xbe5c4> │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq d26f0 <__cxa_atexit@plt+0xc5a64> │ │ │ │ + ldr r3, [pc, #112] @ d271c <__cxa_atexit@plt+0xc5a90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d26dc <__cxa_atexit@plt+0xc5a50> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r2, [pc, #68] @ d270c <__cxa_atexit@plt+0xc5a80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq d26f0 <__cxa_atexit@plt+0xc5a64> │ │ │ │ + ldr r3, [pc, #52] @ d2710 <__cxa_atexit@plt+0xc5a84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #44] @ d2714 <__cxa_atexit@plt+0xc5a88> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a5bb8 <__cxa_atexit@plt+0x1198f2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ cb210 <__cxa_atexit@plt+0xbe584> │ │ │ │ + ldr r7, [pc, #32] @ d2720 <__cxa_atexit@plt+0xc5a94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r4, ip, #100, 14 @ 0x1900000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsr #4 │ │ │ │ + andeq r0, r0, r0, asr #4 │ │ │ │ + movweq r1, #61000 @ 0xee48 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + rsceq ip, fp, #240, 10 @ 0x3c000000 │ │ │ │ + rsceq ip, fp, #180, 10 @ 0x2d000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ cb244 <__cxa_atexit@plt+0xbe5b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb23c <__cxa_atexit@plt+0xbe5b0> │ │ │ │ - b cb250 <__cxa_atexit@plt+0xbe5c4> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d2768 <__cxa_atexit@plt+0xc5adc> │ │ │ │ + ldr r3, [pc, #92] @ d27ac <__cxa_atexit@plt+0xc5b20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq d2798 <__cxa_atexit@plt+0xc5b0c> │ │ │ │ + ldr r3, [pc, #76] @ d27b0 <__cxa_atexit@plt+0xc5b24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d2784 <__cxa_atexit@plt+0xc5af8> │ │ │ │ + ldr r3, [pc, #48] @ d27a0 <__cxa_atexit@plt+0xc5b14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq d2798 <__cxa_atexit@plt+0xc5b0c> │ │ │ │ + ldr r3, [pc, #32] @ d27a4 <__cxa_atexit@plt+0xc5b18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #24] @ d27a8 <__cxa_atexit@plt+0xc5b1c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a5bb8 <__cxa_atexit@plt+0x1198f2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + movweq r1, #60832 @ 0xeda0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsceq ip, fp, #4, 10 @ 0x1000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ d27dc <__cxa_atexit@plt+0xc5b50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #12] @ d27e0 <__cxa_atexit@plt+0xc5b54> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a5bb8 <__cxa_atexit@plt+0x1198f2c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #152] @ cb2f4 <__cxa_atexit@plt+0xbe668> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + movweq r1, #60764 @ 0xed5c │ │ │ │ + rsceq ip, fp, #128, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d2808 <__cxa_atexit@plt+0xc5b7c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #104] @ d2878 <__cxa_atexit@plt+0xc5bec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq cb2cc <__cxa_atexit@plt+0xbe640> │ │ │ │ - ldr r1, [pc, #128] @ cb2f8 <__cxa_atexit@plt+0xbe66c> │ │ │ │ + beq d2860 <__cxa_atexit@plt+0xc5bd4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d2868 <__cxa_atexit@plt+0xc5bdc> │ │ │ │ + ldr r2, [pc, #68] @ d287c <__cxa_atexit@plt+0xc5bf0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ d2880 <__cxa_atexit@plt+0xc5bf4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq cb2d4 <__cxa_atexit@plt+0xbe648> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #20 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc cb2e0 <__cxa_atexit@plt+0xbe654> │ │ │ │ - ldr lr, [pc, #88] @ cb2fc <__cxa_atexit@plt+0xbe670> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r3, r7} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r1, #15 │ │ │ │ - mov r6, r1 │ │ │ │ - bx ip │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r6, r7} │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff9a8 │ │ │ │ + @ instruction: 0xfffffa38 │ │ │ │ + rsceq ip, fp, #208 @ 0xd0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d28d0 <__cxa_atexit@plt+0xc5c44> │ │ │ │ + ldr r2, [pc, #48] @ d28dc <__cxa_atexit@plt+0xc5c50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ d28e0 <__cxa_atexit@plt+0xc5c54> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - movweq r9, #58236 @ 0xe37c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #124] @ cb38c <__cxa_atexit@plt+0xbe700> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff934 │ │ │ │ + @ instruction: 0xfffff9c4 │ │ │ │ + rsceq ip, fp, #228, 6 @ 0x90000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ d290c <__cxa_atexit@plt+0xc5c80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #12] @ d2910 <__cxa_atexit@plt+0xc5c84> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a5bb8 <__cxa_atexit@plt+0x1198f2c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq r1, #60460 @ 0xec2c │ │ │ │ + rsceq ip, fp, #160 @ 0xa0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d2938 <__cxa_atexit@plt+0xc5cac> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #104] @ d29a8 <__cxa_atexit@plt+0xc5d1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d2990 <__cxa_atexit@plt+0xc5d04> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d2998 <__cxa_atexit@plt+0xc5d0c> │ │ │ │ + ldr r2, [pc, #68] @ d29ac <__cxa_atexit@plt+0xc5d20> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq cb36c <__cxa_atexit@plt+0xbe6e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc cb378 <__cxa_atexit@plt+0xbe6ec> │ │ │ │ - ldr lr, [pc, #84] @ cb390 <__cxa_atexit@plt+0xbe704> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [pc, #64] @ d29b0 <__cxa_atexit@plt+0xc5d24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r6, r7} │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - movweq r9, #58084 @ 0xe2e4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff4f8 │ │ │ │ + @ instruction: 0xfffff588 │ │ │ │ + rsceq fp, fp, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cb3e8 <__cxa_atexit@plt+0xbe75c> │ │ │ │ - ldr lr, [pc, #60] @ cb3f4 <__cxa_atexit@plt+0xbe768> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc d2a00 <__cxa_atexit@plt+0xc5d74> │ │ │ │ + ldr r2, [pc, #48] @ d2a0c <__cxa_atexit@plt+0xc5d80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ d2a10 <__cxa_atexit@plt+0xc5d84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r9, #57960 @ 0xe268 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff484 │ │ │ │ + @ instruction: 0xfffff514 │ │ │ │ + rsceq ip, fp, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi cb44c <__cxa_atexit@plt+0xbe7c0> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi d2a94 <__cxa_atexit@plt+0xc5e08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq cb444 <__cxa_atexit@plt+0xbe7b8> │ │ │ │ - ldr r3, [pc, #44] @ cb454 <__cxa_atexit@plt+0xbe7c8> │ │ │ │ + beq d2a8c <__cxa_atexit@plt+0xc5e00> │ │ │ │ + ldr r7, [pc, #116] @ d2abc <__cxa_atexit@plt+0xc5e30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #112] @ d2ac0 <__cxa_atexit@plt+0xc5e34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ cb458 <__cxa_atexit@plt+0xbe7cc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 1958da0 <__cxa_atexit@plt+0x194c114> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d2a9c <__cxa_atexit@plt+0xc5e10> │ │ │ │ + ldr r2, [pc, #80] @ d2ac8 <__cxa_atexit@plt+0xc5e3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r8, #60172 @ 0xeb0c │ │ │ │ - movweq r8, #60176 @ 0xeb10 │ │ │ │ - rsceq r4, ip, #0, 10 │ │ │ │ + ldr r6, [pc, #32] @ d2ac4 <__cxa_atexit@plt+0xc5e38> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r8] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq ip, fp, #168, 4 @ 0x8000000a │ │ │ │ + movweq r1, #58580 @ 0xe4d4 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + movweq r1, #60312 @ 0xeb98 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d2b04 <__cxa_atexit@plt+0xc5e78> │ │ │ │ + ldr r2, [pc, #40] @ d2b1c <__cxa_atexit@plt+0xc5e90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ d2b20 <__cxa_atexit@plt+0xc5e94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r1, #60188 @ 0xeb1c │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + rsceq ip, fp, #220, 2 @ 0x37 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi cb4bc <__cxa_atexit@plt+0xbe830> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d2b88 <__cxa_atexit@plt+0xc5efc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq cb4b4 <__cxa_atexit@plt+0xbe828> │ │ │ │ - ldr r8, [pc, #52] @ cb4c4 <__cxa_atexit@plt+0xbe838> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #48] @ cb4c8 <__cxa_atexit@plt+0xbe83c> │ │ │ │ + beq d2b80 <__cxa_atexit@plt+0xc5ef4> │ │ │ │ + ldr r3, [pc, #56] @ d2b90 <__cxa_atexit@plt+0xc5f04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ d2b94 <__cxa_atexit@plt+0xc5f08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d2b98 <__cxa_atexit@plt+0xc5f0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #36] @ cb4cc <__cxa_atexit@plt+0xbe840> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 3ffa44 <__cxa_atexit@plt+0x3f2db8> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ d2b9c <__cxa_atexit@plt+0xc5f10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r4, ip, #212, 8 @ 0xd4000000 │ │ │ │ - movweq r8, #60060 @ 0xea9c │ │ │ │ - movweq r8, #60064 @ 0xeaa0 │ │ │ │ - rsceq r4, ip, #152, 8 @ 0x98000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq ip, fp, #76, 2 │ │ │ │ + movweq r1, #58296 @ 0xe3b8 │ │ │ │ + rsceq ip, fp, #48, 2 │ │ │ │ + rsceq ip, fp, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb56c <__cxa_atexit@plt+0xbe8e0> │ │ │ │ - ldr r3, [pc, #136] @ cb57c <__cxa_atexit@plt+0xbe8f0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d2bd4 <__cxa_atexit@plt+0xc5f48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d2bd8 <__cxa_atexit@plt+0xc5f4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq cb554 <__cxa_atexit@plt+0xbe8c8> │ │ │ │ - ldr r7, [pc, #112] @ cb580 <__cxa_atexit@plt+0xbe8f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r0, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb564 <__cxa_atexit@plt+0xbe8d8> │ │ │ │ - b cb5e8 <__cxa_atexit@plt+0xbe95c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d2bdc <__cxa_atexit@plt+0xc5f50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq ip, fp, #60, 2 │ │ │ │ + rsceq ip, fp, #44, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d2c44 <__cxa_atexit@plt+0xc5fb8> │ │ │ │ + ldr sl, [pc, #76] @ d2c50 <__cxa_atexit@plt+0xc5fc4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + mov lr, #0 │ │ │ │ + mov r1, #16 │ │ │ │ + mov r8, #8 │ │ │ │ + mov r9, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cb584 <__cxa_atexit@plt+0xbe8f8> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r1, #59920 @ 0xea10 │ │ │ │ + rsceq ip, fp, #172 @ 0xac │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d2cb8 <__cxa_atexit@plt+0xc602c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d2cb0 <__cxa_atexit@plt+0xc6024> │ │ │ │ + ldr r3, [pc, #56] @ d2cc0 <__cxa_atexit@plt+0xc6034> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ d2cc4 <__cxa_atexit@plt+0xc6038> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d2cc8 <__cxa_atexit@plt+0xc603c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ d2ccc <__cxa_atexit@plt+0xc6040> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - rsceq r4, ip, #16, 8 @ 0x10000000 │ │ │ │ - rsceq r4, ip, #228, 6 @ 0x90000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r3, r8, r9} │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #48] @ cb5d8 <__cxa_atexit@plt+0xbe94c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - stmda r5, {r0, r1, r2, r3, r9} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb5d0 <__cxa_atexit@plt+0xbe944> │ │ │ │ - b cb5e8 <__cxa_atexit@plt+0xbe95c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r4, ip, #144, 6 @ 0x40000002 │ │ │ │ - andeq r0, r0, r6, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne cb638 <__cxa_atexit@plt+0xbe9ac> │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - cmp r8, r1 │ │ │ │ - bne cb64c <__cxa_atexit@plt+0xbe9c0> │ │ │ │ - ldr r1, [pc, #84] @ cb674 <__cxa_atexit@plt+0xbe9e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r1, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ - ldr r7, [pc, #56] @ cb678 <__cxa_atexit@plt+0xbe9ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr ip, [pc, #40] @ cb67c <__cxa_atexit@plt+0xbe9f0> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - stmda r5, {r0, r3, ip} │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - movweq r8, #59692 @ 0xe92c │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r4, ip, #236, 4 @ 0xc000000e │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cb6b0 <__cxa_atexit@plt+0xbea24> │ │ │ │ - ldr r3, [pc, #40] @ cb6c8 <__cxa_atexit@plt+0xbea3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ - ldr r7, [pc, #12] @ cb6c4 <__cxa_atexit@plt+0xbea38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r8, #59572 @ 0xe8b4 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r4, ip, #160, 4 │ │ │ │ - andeq r0, r0, r6, ror #10 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq ip, fp, #28 │ │ │ │ + movweq r1, #57992 @ 0xe288 │ │ │ │ + rsceq ip, fp, #0 │ │ │ │ + rsceq ip, fp, #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cb704 <__cxa_atexit@plt+0xbea78> │ │ │ │ - ldr r3, [pc, #48] @ cb71c <__cxa_atexit@plt+0xbea90> │ │ │ │ + ldr r2, [pc, #32] @ d2d04 <__cxa_atexit@plt+0xc6078> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d2d08 <__cxa_atexit@plt+0xc607c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #44] @ cb720 <__cxa_atexit@plt+0xbea94> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff9bc <__cxa_atexit@plt+0x3f2d30> │ │ │ │ - ldr r7, [pc, #12] @ cb718 <__cxa_atexit@plt+0xbea8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d2d0c <__cxa_atexit@plt+0xc6080> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r8, #59488 @ 0xe860 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r4, ip, #128, 4 │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq ip, fp, #12 │ │ │ │ + rsceq fp, fp, #252, 30 @ 0x3f0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne cb75c <__cxa_atexit@plt+0xbead0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #44] @ cb774 <__cxa_atexit@plt+0xbeae8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r7, r3 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cb770 <__cxa_atexit@plt+0xbeae4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d2d6c <__cxa_atexit@plt+0xc60e0> │ │ │ │ + ldr lr, [pc, #68] @ d2d78 <__cxa_atexit@plt+0xc60ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r9, #0 │ │ │ │ + mov r2, #16 │ │ │ │ + mov r8, #12 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ - movweq r8, #59400 @ 0xe808 │ │ │ │ - movweq r8, #60032 @ 0xea80 │ │ │ │ - rsceq r4, ip, #240, 2 @ 0x3c │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r1, #59616 @ 0xe8e0 │ │ │ │ + rsceq fp, fp, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cb814 <__cxa_atexit@plt+0xbeb88> │ │ │ │ - ldr r3, [pc, #136] @ cb824 <__cxa_atexit@plt+0xbeb98> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d2de0 <__cxa_atexit@plt+0xc6154> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d2dd8 <__cxa_atexit@plt+0xc614c> │ │ │ │ + ldr r3, [pc, #56] @ d2de8 <__cxa_atexit@plt+0xc615c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq cb7fc <__cxa_atexit@plt+0xbeb70> │ │ │ │ - ldr r7, [pc, #112] @ cb828 <__cxa_atexit@plt+0xbeb9c> │ │ │ │ + ldr r7, [pc, #52] @ d2dec <__cxa_atexit@plt+0xc6160> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r0, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb80c <__cxa_atexit@plt+0xbeb80> │ │ │ │ - b cb890 <__cxa_atexit@plt+0xbec04> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d2df0 <__cxa_atexit@plt+0xc6164> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ d2df4 <__cxa_atexit@plt+0xc6168> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cb82c <__cxa_atexit@plt+0xbeba0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - rsceq r4, ip, #112, 2 │ │ │ │ - rsceq r4, ip, #60, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq fp, fp, #112, 30 @ 0x1c0 │ │ │ │ + movweq r1, #57696 @ 0xe160 │ │ │ │ + rsceq fp, fp, #84, 30 @ 0x150 │ │ │ │ + rsceq fp, fp, #60, 30 @ 0xf0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r3, r8, r9} │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #48] @ cb880 <__cxa_atexit@plt+0xbebf4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - stmda r5, {r0, r1, r2, r3, r9} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb878 <__cxa_atexit@plt+0xbebec> │ │ │ │ - b cb890 <__cxa_atexit@plt+0xbec04> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #32] @ d2e2c <__cxa_atexit@plt+0xc61a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d2e30 <__cxa_atexit@plt+0xc61a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d2e34 <__cxa_atexit@plt+0xc61a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r4, ip, #232 @ 0xe8 │ │ │ │ - andeq r0, r0, r6, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne cb8e0 <__cxa_atexit@plt+0xbec54> │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - cmp r8, r1 │ │ │ │ - bne cb8f4 <__cxa_atexit@plt+0xbec68> │ │ │ │ - ldr r1, [pc, #84] @ cb91c <__cxa_atexit@plt+0xbec90> │ │ │ │ - add r1, pc, r1 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq fp, fp, #40, 30 @ 0xa0 │ │ │ │ + rsceq fp, fp, #24, 30 @ 0x60 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d2ec0 <__cxa_atexit@plt+0xc6234> │ │ │ │ + ldr r8, [pc, #112] @ d2ecc <__cxa_atexit@plt+0xc6240> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #108] @ d2ed0 <__cxa_atexit@plt+0xc6244> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r0, #1 │ │ │ │ + orr r0, r0, #4864 @ 0x1300 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #92] @ d2ed4 <__cxa_atexit@plt+0xc6248> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ + ldr r0, [pc, #84] @ d2ed8 <__cxa_atexit@plt+0xc624c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #76] @ d2edc <__cxa_atexit@plt+0xc6250> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, r8, #2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r7, sl} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq fp, fp, #128, 20 @ 0x80000 │ │ │ │ + movweq r1, #59316 @ 0xe7b4 │ │ │ │ + movweq r1, #57540 @ 0xe0c4 │ │ │ │ + movweq r1, #59304 @ 0xe7a8 │ │ │ │ + movweq r1, #59280 @ 0xe790 │ │ │ │ + rsceq fp, fp, #152, 28 @ 0x980 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d2f44 <__cxa_atexit@plt+0xc62b8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d2f3c <__cxa_atexit@plt+0xc62b0> │ │ │ │ + ldr r3, [pc, #56] @ d2f4c <__cxa_atexit@plt+0xc62c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ d2f50 <__cxa_atexit@plt+0xc62c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d2f54 <__cxa_atexit@plt+0xc62c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r1, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ - ldr r7, [pc, #56] @ cb920 <__cxa_atexit@plt+0xbec94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [pc, #32] @ d2f58 <__cxa_atexit@plt+0xc62cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr ip, [pc, #40] @ cb924 <__cxa_atexit@plt+0xbec98> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - stmda r5, {r0, r3, ip} │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - movweq r8, #59016 @ 0xe688 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r4, ip, #68 @ 0x44 │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cb958 <__cxa_atexit@plt+0xbeccc> │ │ │ │ - ldr r3, [pc, #40] @ cb970 <__cxa_atexit@plt+0xbece4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff90c <__cxa_atexit@plt+0x3f2c80> │ │ │ │ - ldr r7, [pc, #12] @ cb96c <__cxa_atexit@plt+0xbece0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movweq r8, #58896 @ 0xe610 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r3, ip, #248, 30 @ 0x3e0 │ │ │ │ - andeq r0, r0, r6, ror #10 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq fp, fp, #80, 28 @ 0x500 │ │ │ │ + movweq r0, #61436 @ 0xeffc │ │ │ │ + rsceq fp, fp, #52, 28 @ 0x340 │ │ │ │ + rsceq fp, fp, #180, 26 @ 0x2d00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cb9ac <__cxa_atexit@plt+0xbed20> │ │ │ │ - ldr r3, [pc, #48] @ cb9c4 <__cxa_atexit@plt+0xbed38> │ │ │ │ + ldr r2, [pc, #32] @ d2f90 <__cxa_atexit@plt+0xc6304> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d2f94 <__cxa_atexit@plt+0xc6308> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #44] @ cb9c8 <__cxa_atexit@plt+0xbed3c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff9bc <__cxa_atexit@plt+0x3f2d30> │ │ │ │ - ldr r7, [pc, #12] @ cb9c0 <__cxa_atexit@plt+0xbed34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d2f98 <__cxa_atexit@plt+0xc630c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r8, #58812 @ 0xe5bc │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r3, ip, #216, 30 @ 0x360 │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq fp, fp, #160, 26 @ 0x2800 │ │ │ │ + rsceq fp, fp, #144, 26 @ 0x2400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ cba18 <__cxa_atexit@plt+0xbed8c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne cba0c <__cxa_atexit@plt+0xbed80> │ │ │ │ - ldr r2, [pc, #44] @ cba1c <__cxa_atexit@plt+0xbed90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r7, r3, #2 │ │ │ │ - cmp r1, r0 │ │ │ │ - addeq r7, r2, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - add r7, r3, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - movweq r8, #58772 @ 0xe594 │ │ │ │ - movweq r8, #58748 @ 0xe57c │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d3024 <__cxa_atexit@plt+0xc6398> │ │ │ │ + ldr lr, [pc, #112] @ d3030 <__cxa_atexit@plt+0xc63a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #108] @ d3034 <__cxa_atexit@plt+0xc63a8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #104] @ d3038 <__cxa_atexit@plt+0xc63ac> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, #47 @ 0x2f │ │ │ │ + orr r0, r0, #49152 @ 0xc000 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #88] @ d303c <__cxa_atexit@plt+0xc63b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #80] @ d3040 <__cxa_atexit@plt+0xc63b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + add r9, r9, #2 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r0, lr, #2 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq fp, fp, #104, 16 @ 0x680000 │ │ │ │ + rsceq fp, fp, #108, 16 @ 0x6c0000 │ │ │ │ + movweq r1, #58952 @ 0xe648 │ │ │ │ + movweq r1, #58948 @ 0xe644 │ │ │ │ + movweq r1, #58928 @ 0xe630 │ │ │ │ + rsceq fp, fp, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi cba74 <__cxa_atexit@plt+0xbede8> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d30a8 <__cxa_atexit@plt+0xc641c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq cba6c <__cxa_atexit@plt+0xbede0> │ │ │ │ - ldr r3, [pc, #44] @ cba7c <__cxa_atexit@plt+0xbedf0> │ │ │ │ + beq d30a0 <__cxa_atexit@plt+0xc6414> │ │ │ │ + ldr r3, [pc, #56] @ d30b0 <__cxa_atexit@plt+0xc6424> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ d30b4 <__cxa_atexit@plt+0xc6428> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d30b8 <__cxa_atexit@plt+0xc642c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ cba80 <__cxa_atexit@plt+0xbedf4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 1959c10 <__cxa_atexit@plt+0x194cf84> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ d30bc <__cxa_atexit@plt+0xc6430> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r8, #58596 @ 0xe4e4 │ │ │ │ - movweq r8, #59624 @ 0xe8e8 │ │ │ │ - rsceq r3, ip, #24, 30 @ 0x60 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq fp, fp, #32, 26 @ 0x800 │ │ │ │ + movweq r0, #61080 @ 0xee98 │ │ │ │ + rsceq fp, fp, #4, 26 @ 0x100 │ │ │ │ + rsceq fp, fp, #80, 24 @ 0x5000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d30f4 <__cxa_atexit@plt+0xc6468> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d30f8 <__cxa_atexit@plt+0xc646c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d30fc <__cxa_atexit@plt+0xc6470> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq fp, fp, #60, 24 @ 0x3c00 │ │ │ │ + rsceq fp, fp, #44, 24 @ 0x2c00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d3188 <__cxa_atexit@plt+0xc64fc> │ │ │ │ + ldr lr, [pc, #112] @ d3194 <__cxa_atexit@plt+0xc6508> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #108] @ d3198 <__cxa_atexit@plt+0xc650c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #104] @ d319c <__cxa_atexit@plt+0xc6510> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, #43 @ 0x2b │ │ │ │ + orr r0, r0, #49152 @ 0xc000 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #88] @ d31a0 <__cxa_atexit@plt+0xc6514> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #80] @ d31a4 <__cxa_atexit@plt+0xc6518> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + add r9, r9, #2 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r0, lr, #2 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq fp, fp, #4, 14 @ 0x100000 │ │ │ │ + rsceq fp, fp, #8, 14 @ 0x200000 │ │ │ │ + movweq r1, #58596 @ 0xe4e4 │ │ │ │ + movweq r1, #58588 @ 0xe4dc │ │ │ │ + movweq r1, #58572 @ 0xe4cc │ │ │ │ + rsceq fp, fp, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi cbae4 <__cxa_atexit@plt+0xbee58> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d320c <__cxa_atexit@plt+0xc6580> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq cbadc <__cxa_atexit@plt+0xbee50> │ │ │ │ - ldr r8, [pc, #52] @ cbaec <__cxa_atexit@plt+0xbee60> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #48] @ cbaf0 <__cxa_atexit@plt+0xbee64> │ │ │ │ + beq d3204 <__cxa_atexit@plt+0xc6578> │ │ │ │ + ldr r3, [pc, #56] @ d3214 <__cxa_atexit@plt+0xc6588> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ d3218 <__cxa_atexit@plt+0xc658c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d321c <__cxa_atexit@plt+0xc6590> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #36] @ cbaf4 <__cxa_atexit@plt+0xbee68> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 3ffbdc <__cxa_atexit@plt+0x3f2f50> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ d3220 <__cxa_atexit@plt+0xc6594> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, ip, #236, 28 @ 0xec0 │ │ │ │ - movweq r8, #58484 @ 0xe474 │ │ │ │ - movweq r8, #59512 @ 0xe878 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b cd428 <__cxa_atexit@plt+0xc079c> │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cbb40 <__cxa_atexit@plt+0xbeeb4> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r2, [pc, #32] @ cbb48 <__cxa_atexit@plt+0xbeebc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #28] @ cbb4c <__cxa_atexit@plt+0xbeec0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmdb r5, {r1, r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq fp, fp, #240, 22 @ 0x3c000 │ │ │ │ + movweq r0, #60724 @ 0xed34 │ │ │ │ + rsceq fp, fp, #212, 22 @ 0x35000 │ │ │ │ + rsceq fp, fp, #236, 20 @ 0xec000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d3258 <__cxa_atexit@plt+0xc65cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d325c <__cxa_atexit@plt+0xc65d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d3260 <__cxa_atexit@plt+0xc65d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r8, #58384 @ 0xe410 │ │ │ │ - movweq r8, #58480 @ 0xe470 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq fp, fp, #216, 20 @ 0xd8000 │ │ │ │ + rsceq fp, fp, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d32e8 <__cxa_atexit@plt+0xc665c> │ │ │ │ + ldr lr, [pc, #108] @ d32f4 <__cxa_atexit@plt+0xc6668> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #104] @ d32f8 <__cxa_atexit@plt+0xc666c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #100] @ d32fc <__cxa_atexit@plt+0xc6670> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, #158 @ 0x9e │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #88] @ d3300 <__cxa_atexit@plt+0xc6674> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #80] @ d3304 <__cxa_atexit@plt+0xc6678> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + add r9, r9, #2 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r0, lr, #2 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq fp, fp, #160, 10 @ 0x28000000 │ │ │ │ + rsceq fp, fp, #164, 10 @ 0x29000000 │ │ │ │ + movweq r1, #58240 @ 0xe380 │ │ │ │ + movweq r1, #58228 @ 0xe374 │ │ │ │ + movweq r1, #58220 @ 0xe36c │ │ │ │ + rsceq fp, fp, #72, 16 @ 0x480000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi cbb88 <__cxa_atexit@plt+0xbeefc> │ │ │ │ - ldr r8, [pc, #36] @ cbb90 <__cxa_atexit@plt+0xbef04> │ │ │ │ - add r8, pc, r8 │ │ │ │ + bhi d3348 <__cxa_atexit@plt+0xc66bc> │ │ │ │ + ldr r2, [pc, #40] @ d3350 <__cxa_atexit@plt+0xc66c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ cbb94 <__cxa_atexit@plt+0xbef08> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #32] @ d3354 <__cxa_atexit@plt+0xc66c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbceq r7, lr, #38010880 @ 0x2440000 │ │ │ │ - movweq r8, #58304 @ 0xe3c0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cbbd4 <__cxa_atexit@plt+0xbef48> │ │ │ │ - ldr r3, [pc, #40] @ cbbe4 <__cxa_atexit@plt+0xbef58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ - mov r3, #12 │ │ │ │ + b 12a7970 <__cxa_atexit@plt+0x129ace4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cbc48 <__cxa_atexit@plt+0xbefbc> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + movweq r0, #60404 @ 0xebf4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cbc54 <__cxa_atexit@plt+0xbefc8> │ │ │ │ - ldr r2, [pc, #76] @ cbc64 <__cxa_atexit@plt+0xbefd8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ cbc68 <__cxa_atexit@plt+0xbefdc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ cbc6c <__cxa_atexit@plt+0xbefe0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bcc d338c <__cxa_atexit@plt+0xc6700> │ │ │ │ + ldr r2, [pc, #28] @ d3398 <__cxa_atexit@plt+0xc670c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - movweq r8, #58136 @ 0xe318 │ │ │ │ - sbceq r7, lr, #212860928 @ 0xcb00000 │ │ │ │ - rsceq r3, ip, #76, 26 @ 0x1300 │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r1, #58036 @ 0xe2b4 │ │ │ │ + rsceq fp, fp, #236, 14 @ 0x3b00000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi cbca8 <__cxa_atexit@plt+0xbf01c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ cbcb0 <__cxa_atexit@plt+0xbf024> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cc3bc <__cxa_atexit@plt+0xbf730> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi d33f4 <__cxa_atexit@plt+0xc6768> │ │ │ │ + ldr r3, [pc, #60] @ d33fc <__cxa_atexit@plt+0xc6770> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d33e8 <__cxa_atexit@plt+0xc675c> │ │ │ │ + mov r7, r8 │ │ │ │ + b d340c <__cxa_atexit@plt+0xc6780> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - movweq r8, #58016 @ 0xe2a0 │ │ │ │ - rsceq r3, ip, #8, 26 @ 0x200 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq fp, fp, #140, 14 @ 0x2300000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #208] @ d34e8 <__cxa_atexit@plt+0xc685c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq d34bc <__cxa_atexit@plt+0xc6830> │ │ │ │ + ldr r0, [pc, #184] @ d34ec <__cxa_atexit@plt+0xc6860> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq d34c8 <__cxa_atexit@plt+0xc683c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc d34d4 <__cxa_atexit@plt+0xc6848> │ │ │ │ + ldr r2, [pc, #132] @ d34f0 <__cxa_atexit@plt+0xc6864> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #128] @ d34f4 <__cxa_atexit@plt+0xc6868> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r6, [pc, #116] @ d34f8 <__cxa_atexit@plt+0xc686c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #2 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r6, [pc, #104] @ d34fc <__cxa_atexit@plt+0xc6870> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #3 │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r6, r3, #3 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #76] @ d3500 <__cxa_atexit@plt+0xc6874> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + andeq r0, r0, r4, lsl r2 │ │ │ │ + movweq r0, #60492 @ 0xec4c │ │ │ │ + movweq r1, #57784 @ 0xe1b8 │ │ │ │ + movweq r1, #57772 @ 0xe1ac │ │ │ │ + movweq r1, #57452 @ 0xe06c │ │ │ │ + rsceq fp, fp, #136, 12 @ 0x8800000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cbd74 <__cxa_atexit@plt+0xbf0e8> │ │ │ │ - ldr r1, [pc, #188] @ cbd94 <__cxa_atexit@plt+0xbf108> │ │ │ │ + ldr r1, [pc, #172] @ d35c8 <__cxa_atexit@plt+0xc693c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ - str r1, [r2, #-16]! │ │ │ │ - ldr r1, [pc, #168] @ cbd98 <__cxa_atexit@plt+0xbf10c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r0, r1, r3} │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq cbd68 <__cxa_atexit@plt+0xbf0dc> │ │ │ │ + beq d35a8 <__cxa_atexit@plt+0xc691c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc cbd80 <__cxa_atexit@plt+0xbf0f4> │ │ │ │ - ldr lr, [pc, #136] @ cbd9c <__cxa_atexit@plt+0xbf110> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #132] @ cbda0 <__cxa_atexit@plt+0xbf114> │ │ │ │ + bcc d35b4 <__cxa_atexit@plt+0xc6928> │ │ │ │ + ldr r2, [pc, #120] @ d35cc <__cxa_atexit@plt+0xc6940> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ d35d0 <__cxa_atexit@plt+0xc6944> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr ip, [pc, #112] @ cbda4 <__cxa_atexit@plt+0xbf118> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #108] @ cbda8 <__cxa_atexit@plt+0xbf11c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - str lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - sub r0, r3, #6 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str ip, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + ldr r1, [pc, #108] @ d35d4 <__cxa_atexit@plt+0xc6948> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ d35d8 <__cxa_atexit@plt+0xc694c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldm r5, {r0, r9} │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r6, r3, #3 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #60] @ d35dc <__cxa_atexit@plt+0xc6950> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + movweq r0, #60260 @ 0xeb64 │ │ │ │ + movweq r1, #57560 @ 0xe0d8 │ │ │ │ + movweq r1, #57540 @ 0xe0c4 │ │ │ │ + movweq r0, #61312 @ 0xef80 │ │ │ │ + rsceq fp, fp, #172, 10 @ 0x2b000000 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d3658 <__cxa_atexit@plt+0xc69cc> │ │ │ │ + ldr r2, [pc, #92] @ d3664 <__cxa_atexit@plt+0xc69d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #88] @ d3668 <__cxa_atexit@plt+0xc69dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldr r1, [pc, #80] @ d366c <__cxa_atexit@plt+0xc69e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [pc, #68] @ d3670 <__cxa_atexit@plt+0xc69e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldmib r5, {r0, r9} │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r3, r6, #3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r8, [pc, #32] @ d3674 <__cxa_atexit@plt+0xc69e8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + movweq r0, #60080 @ 0xeab0 │ │ │ │ + movweq r1, #57380 @ 0xe024 │ │ │ │ + movweq r1, #57360 @ 0xe010 │ │ │ │ + movweq r0, #61132 @ 0xeecc │ │ │ │ + rsceq fp, fp, #4, 10 @ 0x1000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d369c <__cxa_atexit@plt+0xc6a10> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #140] @ d3730 <__cxa_atexit@plt+0xc6aa4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d3718 <__cxa_atexit@plt+0xc6a8c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d3720 <__cxa_atexit@plt+0xc6a94> │ │ │ │ + ldr lr, [pc, #104] @ d3734 <__cxa_atexit@plt+0xc6aa8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #100] @ d3738 <__cxa_atexit@plt+0xc6aac> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r1, [pc, #92] @ d373c <__cxa_atexit@plt+0xc6ab0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #193 @ 0xc1 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + sub sl, r3, #7 │ │ │ │ + ldr r8, [pc, #56] @ d3740 <__cxa_atexit@plt+0xc6ab4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #52] @ d3744 <__cxa_atexit@plt+0xc6ab8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r6, r3 │ │ │ │ + b 12b37e4 <__cxa_atexit@plt+0x12a6b58> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - movweq r8, #57928 @ 0xe248 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - movweq r8, #58496 @ 0xe480 │ │ │ │ - movweq r8, #57864 @ 0xe208 │ │ │ │ - movweq r8, #57956 @ 0xe264 │ │ │ │ - rsceq r3, ip, #16, 24 @ 0x1000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + movweq r0, #61280 @ 0xef60 │ │ │ │ + movweq r0, #59668 @ 0xe914 │ │ │ │ + movweq r0, #60952 @ 0xee18 │ │ │ │ + movweq r0, #60960 @ 0xee20 │ │ │ │ + rsceq fp, fp, #60, 4 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cbe24 <__cxa_atexit@plt+0xbf198> │ │ │ │ - ldr lr, [pc, #92] @ cbe30 <__cxa_atexit@plt+0xbf1a4> │ │ │ │ + bcc d37b8 <__cxa_atexit@plt+0xc6b2c> │ │ │ │ + ldr lr, [pc, #84] @ d37c4 <__cxa_atexit@plt+0xc6b38> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ cbe34 <__cxa_atexit@plt+0xbf1a8> │ │ │ │ + ldr r8, [pc, #80] @ d37c8 <__cxa_atexit@plt+0xc6b3c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r1, [pc, #72] @ d37cc <__cxa_atexit@plt+0xc6b40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [pc, #64] @ cbe38 <__cxa_atexit@plt+0xbf1ac> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r3, [pc, #36] @ cbe3c <__cxa_atexit@plt+0xbf1b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + add r1, r1, #193 @ 0xc1 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + sub sl, r6, #7 │ │ │ │ + ldr r8, [pc, #36] @ d37d0 <__cxa_atexit@plt+0xc6b44> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #32] @ d37d4 <__cxa_atexit@plt+0xc6b48> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 12b37e4 <__cxa_atexit@plt+0x12a6b58> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - movweq r8, #58304 @ 0xe3c0 │ │ │ │ - movweq r8, #57668 @ 0xe144 │ │ │ │ - movweq r8, #57736 @ 0xe188 │ │ │ │ - rsceq r3, ip, #124, 22 @ 0x1f000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ - rsceq r3, ip, #92, 22 @ 0x17000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + movweq r0, #61116 @ 0xeebc │ │ │ │ + movweq r0, #59504 @ 0xe870 │ │ │ │ + movweq r0, #60788 @ 0xed74 │ │ │ │ + movweq r0, #60796 @ 0xed7c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cbec4 <__cxa_atexit@plt+0xbf238> │ │ │ │ - ldr r2, [pc, #76] @ cbed4 <__cxa_atexit@plt+0xbf248> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ cbed8 <__cxa_atexit@plt+0xbf24c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ cbedc <__cxa_atexit@plt+0xbf250> │ │ │ │ + bcc d3810 <__cxa_atexit@plt+0xc6b84> │ │ │ │ + ldr r2, [pc, #32] @ d381c <__cxa_atexit@plt+0xc6b90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r8, [r3, #8] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + movweq r0, #59640 @ 0xe8f8 │ │ │ │ + rsceq fp, fp, #48, 6 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d3860 <__cxa_atexit@plt+0xc6bd4> │ │ │ │ + ldr r2, [pc, #40] @ d3868 <__cxa_atexit@plt+0xc6bdc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ d386c <__cxa_atexit@plt+0xc6be0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 12a7970 <__cxa_atexit@plt+0x129ace4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - movweq r8, #58124 @ 0xe30c │ │ │ │ - movweq r8, #57492 @ 0xe094 │ │ │ │ - rsceq r3, ip, #220, 20 @ 0xdc000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + movweq r0, #59100 @ 0xe6dc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d38a4 <__cxa_atexit@plt+0xc6c18> │ │ │ │ + ldr r2, [pc, #28] @ d38b0 <__cxa_atexit@plt+0xc6c24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq r0, #60828 @ 0xed9c │ │ │ │ + rsceq fp, fp, #136, 4 @ 0x80000008 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d390c <__cxa_atexit@plt+0xc6c80> │ │ │ │ + ldr r3, [pc, #60] @ d3914 <__cxa_atexit@plt+0xc6c88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d3900 <__cxa_atexit@plt+0xc6c74> │ │ │ │ + mov r7, r8 │ │ │ │ + b d3924 <__cxa_atexit@plt+0xc6c98> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq fp, fp, #40, 4 @ 0x80000002 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #208] @ d3a00 <__cxa_atexit@plt+0xc6d74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq d39d4 <__cxa_atexit@plt+0xc6d48> │ │ │ │ + ldr r0, [pc, #184] @ d3a04 <__cxa_atexit@plt+0xc6d78> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cbf78 <__cxa_atexit@plt+0xbf2ec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc cbf80 <__cxa_atexit@plt+0xbf2f4> │ │ │ │ - ldr lr, [pc, #124] @ cbf94 <__cxa_atexit@plt+0xbf308> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #120] @ cbf98 <__cxa_atexit@plt+0xbf30c> │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq d39e0 <__cxa_atexit@plt+0xc6d54> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc d39ec <__cxa_atexit@plt+0xc6d60> │ │ │ │ + ldr r2, [pc, #132] @ d3a08 <__cxa_atexit@plt+0xc6d7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #128] @ d3a0c <__cxa_atexit@plt+0xc6d80> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [pc, #100] @ cbf9c <__cxa_atexit@plt+0xbf310> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r2, [pc, #92] @ cbfa0 <__cxa_atexit@plt+0xbf314> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #84] @ cbfa4 <__cxa_atexit@plt+0xbf318> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r2, r3, r8, r9} │ │ │ │ - ldr r3, [pc, #64] @ cbfa8 <__cxa_atexit@plt+0xbf31c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #14 │ │ │ │ - b 3ffa4c <__cxa_atexit@plt+0x3f2dc0> │ │ │ │ + stmib r6, {r0, r1} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r6, [pc, #116] @ d3a10 <__cxa_atexit@plt+0xc6d84> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #2 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r6, [pc, #104] @ d3a14 <__cxa_atexit@plt+0xc6d88> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #3 │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r6, r3, #3 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #76] @ d3a18 <__cxa_atexit@plt+0xc6d8c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b cbf88 <__cxa_atexit@plt+0xbf2fc> │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - movweq r8, #57368 @ 0xe018 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - movweq r8, #57980 @ 0xe27c │ │ │ │ - movweq r7, #61420 @ 0xefec │ │ │ │ - movweq r8, #57400 @ 0xe038 │ │ │ │ - rsceq r3, ip, #16, 20 @ 0x10000 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + andeq r0, r0, r4, lsl r2 │ │ │ │ + movweq r0, #59188 @ 0xe734 │ │ │ │ + movweq r0, #60576 @ 0xeca0 │ │ │ │ + movweq r0, #60564 @ 0xec94 │ │ │ │ + movweq r0, #60244 @ 0xeb54 │ │ │ │ + rsceq fp, fp, #36, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi cc0c0 <__cxa_atexit@plt+0xbf434> │ │ │ │ - ldr lr, [pc, #272] @ cc0e0 <__cxa_atexit@plt+0xbf454> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r3, #8 │ │ │ │ - ldm r7, {r0, r1, r2, r7} │ │ │ │ - ldr r9, [pc, #260] @ cc0e4 <__cxa_atexit@plt+0xbf458> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ + ldr r1, [pc, #172] @ d3ae0 <__cxa_atexit@plt+0xc6e54> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq cc0b4 <__cxa_atexit@plt+0xbf428> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc cc0cc <__cxa_atexit@plt+0xbf440> │ │ │ │ - ldr ip, [pc, #208] @ cc0e8 <__cxa_atexit@plt+0xbf45c> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #204] @ cc0ec <__cxa_atexit@plt+0xbf460> │ │ │ │ + beq d3ac0 <__cxa_atexit@plt+0xc6e34> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d3acc <__cxa_atexit@plt+0xc6e40> │ │ │ │ + ldr r2, [pc, #120] @ d3ae4 <__cxa_atexit@plt+0xc6e58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ d3ae8 <__cxa_atexit@plt+0xc6e5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r3, #6 │ │ │ │ - ldmib r5, {r0, lr} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r9, [r2, #7] │ │ │ │ - ldr sl, [r2, #11] │ │ │ │ - ldr r1, [pc, #156] @ cc0f0 <__cxa_atexit@plt+0xbf464> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - sub r1, r3, #18 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #136] @ cc0f4 <__cxa_atexit@plt+0xbf468> │ │ │ │ + str r1, [r6, #4] │ │ │ │ + ldr r1, [pc, #108] @ d3aec <__cxa_atexit@plt+0xc6e60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #128] @ cc0f8 <__cxa_atexit@plt+0xbf46c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr ip, [pc, #124] @ cc0fc <__cxa_atexit@plt+0xbf470> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - add ip, ip, #1 │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ + add r1, r1, #3 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ d3af0 <__cxa_atexit@plt+0xc6e64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldm r5, {r0, r9} │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r6, r3, #3 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #60] @ d3af4 <__cxa_atexit@plt+0xc6e68> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r9, [sp] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - movweq r7, #61272 @ 0xef58 │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - movweq r7, #61312 @ 0xef80 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - movweq r8, #57648 @ 0xe130 │ │ │ │ - movweq r7, #61124 @ 0xeec4 │ │ │ │ - movweq r8, #57640 @ 0xe128 │ │ │ │ - rsceq r3, ip, #188, 16 @ 0xbc0000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + movweq r0, #58956 @ 0xe64c │ │ │ │ + movweq r0, #60352 @ 0xebc0 │ │ │ │ + movweq r0, #60332 @ 0xebac │ │ │ │ + movweq r0, #60008 @ 0xea68 │ │ │ │ + rsceq fp, fp, #72 @ 0x48 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cc1b8 <__cxa_atexit@plt+0xbf52c> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #152] @ cc1c4 <__cxa_atexit@plt+0xbf538> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r1, [pc, #148] @ cc1c8 <__cxa_atexit@plt+0xbf53c> │ │ │ │ + bcc d3b70 <__cxa_atexit@plt+0xc6ee4> │ │ │ │ + ldr r2, [pc, #92] @ d3b7c <__cxa_atexit@plt+0xc6ef0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #88] @ d3b80 <__cxa_atexit@plt+0xc6ef4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldr r1, [pc, #80] @ d3b84 <__cxa_atexit@plt+0xc6ef8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ str r1, [r5] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - ldmib r5, {r0, lr} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r8, [r2, #7] │ │ │ │ - ldr sl, [r2, #11] │ │ │ │ - ldr r1, [pc, #104] @ cc1cc <__cxa_atexit@plt+0xbf540> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str fp, [r5, #4] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - sub r1, r6, #18 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #84] @ cc1d0 <__cxa_atexit@plt+0xbf544> │ │ │ │ + ldr r1, [pc, #68] @ d3b88 <__cxa_atexit@plt+0xc6efc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr fp, [pc, #76] @ cc1d4 <__cxa_atexit@plt+0xbf548> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr r2, [pc, #72] @ cc1d8 <__cxa_atexit@plt+0xbf54c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str fp, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r2, r3, fp} │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldmib r5, {r0, r9} │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r3, r6, #3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r8, [pc, #32] @ d3b8c <__cxa_atexit@plt+0xc6f00> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - movweq r7, #61036 @ 0xee6c │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - movweq r8, #57376 @ 0xe020 │ │ │ │ - movweq r7, #60852 @ 0xedb4 │ │ │ │ - movweq r8, #57368 @ 0xe018 │ │ │ │ - rsceq r3, ip, #224, 14 @ 0x3800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ - rsceq r3, ip, #196, 14 @ 0x3100000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + movweq r0, #58776 @ 0xe598 │ │ │ │ + movweq r0, #60172 @ 0xeb0c │ │ │ │ + movweq r0, #60152 @ 0xeaf8 │ │ │ │ + movweq r0, #59828 @ 0xe9b4 │ │ │ │ + rsceq sl, fp, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cc2d0 <__cxa_atexit@plt+0xbf644> │ │ │ │ - ldr lr, [pc, #212] @ cc2f0 <__cxa_atexit@plt+0xbf664> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #200] @ cc2f4 <__cxa_atexit@plt+0xbf668> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cc2c4 <__cxa_atexit@plt+0xbf638> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc cc2dc <__cxa_atexit@plt+0xbf650> │ │ │ │ - ldr r3, [pc, #152] @ cc2f8 <__cxa_atexit@plt+0xbf66c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d3bb4 <__cxa_atexit@plt+0xc6f28> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #108] @ d3c28 <__cxa_atexit@plt+0xc6f9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - sub r3, r2, #18 │ │ │ │ - ldr r0, [pc, #128] @ cc2fc <__cxa_atexit@plt+0xbf670> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r3, [r6, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #112] @ cc300 <__cxa_atexit@plt+0xbf674> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #104] @ cc304 <__cxa_atexit@plt+0xbf678> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r1, r6, #16 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r3, r6, lr} │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq d3c14 <__cxa_atexit@plt+0xc6f88> │ │ │ │ + ldr r3, [pc, #88] @ d3c2c <__cxa_atexit@plt+0xc6fa0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d3c20 <__cxa_atexit@plt+0xc6f94> │ │ │ │ + ldr r2, [pc, #68] @ d3c30 <__cxa_atexit@plt+0xc6fa4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r8, [pc, #40] @ d3c34 <__cxa_atexit@plt+0xc6fa8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + movweq r0, #59668 @ 0xe914 │ │ │ │ + rsceq sl, fp, #240, 24 @ 0xf000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #72] @ d3c98 <__cxa_atexit@plt+0xc700c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d3c90 <__cxa_atexit@plt+0xc7004> │ │ │ │ + ldr r2, [pc, #52] @ d3c9c <__cxa_atexit@plt+0xc7010> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r8, [pc, #24] @ d3ca0 <__cxa_atexit@plt+0xc7014> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - movweq r7, #60684 @ 0xed0c │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - movweq r7, #61256 @ 0xef48 │ │ │ │ - movweq r7, #61196 @ 0xef0c │ │ │ │ - movweq r7, #60576 @ 0xeca0 │ │ │ │ - rsceq r3, ip, #180, 12 @ 0xb400000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + movweq r0, #59544 @ 0xe898 │ │ │ │ + rsceq sl, fp, #132, 24 @ 0x8400 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #40] @ d3ce0 <__cxa_atexit@plt+0xc7054> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r8, [pc, #12] @ d3ce4 <__cxa_atexit@plt+0xc7058> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r0, #59464 @ 0xe848 │ │ │ │ + rsceq sl, fp, #52, 24 @ 0x3400 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #24] @ d3d18 <__cxa_atexit@plt+0xc708c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #8] @ d3d1c <__cxa_atexit@plt+0xc7090> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq r0, #59420 @ 0xe81c │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ d3d74 <__cxa_atexit@plt+0xc70e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq d3d68 <__cxa_atexit@plt+0xc70dc> │ │ │ │ + ldr r7, [pc, #40] @ d3d78 <__cxa_atexit@plt+0xc70ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ d3d7c <__cxa_atexit@plt+0xc70f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r9, r3, #193 @ 0xc1 │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + movweq r0, #58008 @ 0xe298 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #24] @ d3dac <__cxa_atexit@plt+0xc7120> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r3, [pc, #16] @ d3db0 <__cxa_atexit@plt+0xc7124> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r9, r3, #193 @ 0xc1 │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq r0, #57940 @ 0xe254 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cc390 <__cxa_atexit@plt+0xbf704> │ │ │ │ - ldr r2, [pc, #108] @ cc39c <__cxa_atexit@plt+0xbf710> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r0, [pc, #84] @ cc3a0 <__cxa_atexit@plt+0xbf714> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #68] @ cc3a4 <__cxa_atexit@plt+0xbf718> │ │ │ │ + bcc d3df4 <__cxa_atexit@plt+0xc7168> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ d3e00 <__cxa_atexit@plt+0xc7174> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #60] @ cc3a8 <__cxa_atexit@plt+0xbf71c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - add r0, r3, #28 │ │ │ │ - stm r0, {r2, r3, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffc84 │ │ │ │ - movweq r7, #61048 @ 0xee78 │ │ │ │ - movweq r7, #60988 @ 0xee3c │ │ │ │ - movweq r7, #60368 @ 0xebd0 │ │ │ │ - rsceq r3, ip, #12, 12 @ 0xc00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi cc468 <__cxa_atexit@plt+0xbf7dc> │ │ │ │ - ldr r3, [pc, #184] @ cc488 <__cxa_atexit@plt+0xbf7fc> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r0, #58136 @ 0xe318 │ │ │ │ + rsceq fp, fp, #92 @ 0x5c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d3eac <__cxa_atexit@plt+0xc7220> │ │ │ │ + ldr r3, [pc, #148] @ d3ebc <__cxa_atexit@plt+0xc7230> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq cc44c <__cxa_atexit@plt+0xbf7c0> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne cc45c <__cxa_atexit@plt+0xbf7d0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc cc470 <__cxa_atexit@plt+0xbf7e4> │ │ │ │ - ldr lr, [pc, #136] @ cc48c <__cxa_atexit@plt+0xbf800> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldmda r5, {r7, ip} │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r0, [pc, #116] @ cc490 <__cxa_atexit@plt+0xbf804> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #108] @ cc494 <__cxa_atexit@plt+0xbf808> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq d3e64 <__cxa_atexit@plt+0xc71d8> │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne d3e74 <__cxa_atexit@plt+0xc71e8> │ │ │ │ + ldr r2, [pc, #128] @ d3ecc <__cxa_atexit@plt+0xc7240> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq d3ea4 <__cxa_atexit@plt+0xc7218> │ │ │ │ + ldr r3, [pc, #112] @ d3ed0 <__cxa_atexit@plt+0xc7244> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d3e90 <__cxa_atexit@plt+0xc7204> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r2, [pc, #68] @ d3ec0 <__cxa_atexit@plt+0xc7234> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq d3ea4 <__cxa_atexit@plt+0xc7218> │ │ │ │ + ldr r3, [pc, #52] @ d3ec4 <__cxa_atexit@plt+0xc7238> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #44] @ d3ec8 <__cxa_atexit@plt+0xc723c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a5bb8 <__cxa_atexit@plt+0x1198f2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ d3ed4 <__cxa_atexit@plt+0xc7248> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - movweq r7, #60812 @ 0xed8c │ │ │ │ - movweq r7, #60180 @ 0xeb14 │ │ │ │ - rsceq r3, ip, #36, 10 @ 0x9000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsr #4 │ │ │ │ + andeq r0, r0, r0, asr #4 │ │ │ │ + movweq r0, #59028 @ 0xe694 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + rsceq sl, fp, #200, 30 @ 0x320 │ │ │ │ + rsceq sl, fp, #140, 30 @ 0x230 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d3f1c <__cxa_atexit@plt+0xc7290> │ │ │ │ + ldr r3, [pc, #92] @ d3f60 <__cxa_atexit@plt+0xc72d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq d3f4c <__cxa_atexit@plt+0xc72c0> │ │ │ │ + ldr r3, [pc, #76] @ d3f64 <__cxa_atexit@plt+0xc72d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d3f38 <__cxa_atexit@plt+0xc72ac> │ │ │ │ + ldr r3, [pc, #48] @ d3f54 <__cxa_atexit@plt+0xc72c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq d3f4c <__cxa_atexit@plt+0xc72c0> │ │ │ │ + ldr r3, [pc, #32] @ d3f58 <__cxa_atexit@plt+0xc72cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #24] @ d3f5c <__cxa_atexit@plt+0xc72d0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a5bb8 <__cxa_atexit@plt+0x1198f2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + movweq r0, #58860 @ 0xe5ec │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsceq sl, fp, #220, 28 @ 0xdc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ d3f90 <__cxa_atexit@plt+0xc7304> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #12] @ d3f94 <__cxa_atexit@plt+0xc7308> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a5bb8 <__cxa_atexit@plt+0x1198f2c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq r0, #58792 @ 0xe5a8 │ │ │ │ + rsceq sl, fp, #196, 22 @ 0x31000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne cc514 <__cxa_atexit@plt+0xbf888> │ │ │ │ + bne d3fbc <__cxa_atexit@plt+0xc7330> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #104] @ d402c <__cxa_atexit@plt+0xc73a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d4014 <__cxa_atexit@plt+0xc7388> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc cc520 <__cxa_atexit@plt+0xbf894> │ │ │ │ - ldr r2, [pc, #104] @ cc530 <__cxa_atexit@plt+0xbf8a4> │ │ │ │ + bcc d401c <__cxa_atexit@plt+0xc7390> │ │ │ │ + ldr r2, [pc, #68] @ d4030 <__cxa_atexit@plt+0xc73a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ + ldr r1, [pc, #64] @ d4034 <__cxa_atexit@plt+0xc73a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r0, [pc, #80] @ cc534 <__cxa_atexit@plt+0xbf8a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ cc538 <__cxa_atexit@plt+0xbf8ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r6, r7} │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - movweq r7, #60612 @ 0xecc4 │ │ │ │ - movweq r7, #59980 @ 0xea4c │ │ │ │ - rsceq r3, ip, #128, 8 @ 0x80000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff83c │ │ │ │ + @ instruction: 0xfffff8cc │ │ │ │ + rsceq sl, fp, #36, 22 @ 0x9000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cc5b8 <__cxa_atexit@plt+0xbf92c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc cc5c0 <__cxa_atexit@plt+0xbf934> │ │ │ │ - ldr lr, [pc, #96] @ cc5d4 <__cxa_atexit@plt+0xbf948> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ cc5d8 <__cxa_atexit@plt+0xbf94c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - sub r2, r6, #14 │ │ │ │ - ldr r0, [pc, #72] @ cc5dc <__cxa_atexit@plt+0xbf950> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #64] @ cc5e0 <__cxa_atexit@plt+0xbf954> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r0, r7, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b cc3bc <__cxa_atexit@plt+0xbf730> │ │ │ │ - mov r6, r3 │ │ │ │ - b cc5c8 <__cxa_atexit@plt+0xbf93c> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - movweq r7, #59836 @ 0xe9bc │ │ │ │ - movweq r7, #60440 @ 0xec18 │ │ │ │ - movweq r7, #59804 @ 0xe99c │ │ │ │ - rsceq r3, ip, #216, 6 @ 0x60000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cc6a4 <__cxa_atexit@plt+0xbfa18> │ │ │ │ - ldr r1, [pc, #188] @ cc6c4 <__cxa_atexit@plt+0xbfa38> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d4084 <__cxa_atexit@plt+0xc73f8> │ │ │ │ + ldr r2, [pc, #48] @ d4090 <__cxa_atexit@plt+0xc7404> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ d4094 <__cxa_atexit@plt+0xc7408> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-16]! │ │ │ │ - ldr r1, [pc, #168] @ cc6c8 <__cxa_atexit@plt+0xbfa3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r0, r1, r3} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff7c8 │ │ │ │ + @ instruction: 0xfffff858 │ │ │ │ + rsceq sl, fp, #188, 26 @ 0x2f00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ d40c0 <__cxa_atexit@plt+0xc7434> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #12] @ d40c4 <__cxa_atexit@plt+0xc7438> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a5bb8 <__cxa_atexit@plt+0x1198f2c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq r0, #58488 @ 0xe478 │ │ │ │ + rsceq sl, fp, #212, 20 @ 0xd4000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d40ec <__cxa_atexit@plt+0xc7460> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #104] @ d415c <__cxa_atexit@plt+0xc74d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq cc698 <__cxa_atexit@plt+0xbfa0c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc cc6b0 <__cxa_atexit@plt+0xbfa24> │ │ │ │ - ldr lr, [pc, #136] @ cc6cc <__cxa_atexit@plt+0xbfa40> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #132] @ cc6d0 <__cxa_atexit@plt+0xbfa44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr ip, [pc, #112] @ cc6d4 <__cxa_atexit@plt+0xbfa48> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #108] @ cc6d8 <__cxa_atexit@plt+0xbfa4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - str lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - sub r0, r3, #6 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str ip, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ + beq d4144 <__cxa_atexit@plt+0xc74b8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d414c <__cxa_atexit@plt+0xc74c0> │ │ │ │ + ldr r2, [pc, #68] @ d4160 <__cxa_atexit@plt+0xc74d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ d4164 <__cxa_atexit@plt+0xc74d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r6, r7} │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - movweq r7, #59672 @ 0xe918 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - movweq r7, #60240 @ 0xeb50 │ │ │ │ - movweq r7, #59608 @ 0xe8d8 │ │ │ │ - movweq r7, #59700 @ 0xe934 │ │ │ │ - rsceq r3, ip, #224, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cc754 <__cxa_atexit@plt+0xbfac8> │ │ │ │ - ldr lr, [pc, #92] @ cc760 <__cxa_atexit@plt+0xbfad4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ cc764 <__cxa_atexit@plt+0xbfad8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [pc, #64] @ cc768 <__cxa_atexit@plt+0xbfadc> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r3, [pc, #36] @ cc76c <__cxa_atexit@plt+0xbfae0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - movweq r7, #60048 @ 0xea90 │ │ │ │ - movweq r7, #59412 @ 0xe814 │ │ │ │ - movweq r7, #59480 @ 0xe858 │ │ │ │ - rsceq r3, ip, #76, 4 @ 0xc0000004 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff1f4 │ │ │ │ + @ instruction: 0xfffff284 │ │ │ │ + rsceq sl, fp, #52, 20 @ 0x34000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ - rsceq r3, ip, #44, 4 @ 0xc0000002 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cc7f4 <__cxa_atexit@plt+0xbfb68> │ │ │ │ - ldr r2, [pc, #76] @ cc804 <__cxa_atexit@plt+0xbfb78> │ │ │ │ + bcc d41b4 <__cxa_atexit@plt+0xc7528> │ │ │ │ + ldr r2, [pc, #48] @ d41c0 <__cxa_atexit@plt+0xc7534> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ cc808 <__cxa_atexit@plt+0xbfb7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #44] @ d41c4 <__cxa_atexit@plt+0xc7538> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ cc80c <__cxa_atexit@plt+0xbfb80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - movweq r7, #59868 @ 0xe9dc │ │ │ │ - movweq r7, #59236 @ 0xe764 │ │ │ │ - rsceq r3, ip, #172, 2 @ 0x2b │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cc8ac <__cxa_atexit@plt+0xbfc20> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc cc8b4 <__cxa_atexit@plt+0xbfc28> │ │ │ │ - ldr lr, [pc, #128] @ cc8c8 <__cxa_atexit@plt+0xbfc3c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #124] @ cc8cc <__cxa_atexit@plt+0xbfc40> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r8, [pc, #104] @ cc8d0 <__cxa_atexit@plt+0xbfc44> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r1, [pc, #96] @ cc8d4 <__cxa_atexit@plt+0xbfc48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #88] @ cc8d8 <__cxa_atexit@plt+0xbfc4c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r3, r8, r9} │ │ │ │ - ldr r3, [pc, #64] @ cc8dc <__cxa_atexit@plt+0xbfc50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #14 │ │ │ │ - b 3ffa4c <__cxa_atexit@plt+0x3f2dc0> │ │ │ │ - mov r6, r3 │ │ │ │ - b cc8bc <__cxa_atexit@plt+0xbfc30> │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - movweq r7, #59112 @ 0xe6e8 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - movweq r7, #59724 @ 0xe94c │ │ │ │ - movweq r7, #59068 @ 0xe6bc │ │ │ │ - movweq r7, #59140 @ 0xe704 │ │ │ │ - rsceq r3, ip, #220 @ 0xdc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r8, r5, #24 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff180 │ │ │ │ + @ instruction: 0xfffff210 │ │ │ │ + rsceq sl, fp, #172, 24 @ 0xac00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi cc9e8 <__cxa_atexit@plt+0xbfd5c> │ │ │ │ - ldr lr, [pc, #260] @ cca08 <__cxa_atexit@plt+0xbfd7c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r3, #8 │ │ │ │ - ldm r7, {r0, r1, r2, r7} │ │ │ │ - ldr r9, [pc, #248] @ cca0c <__cxa_atexit@plt+0xbfd80> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r2, r9} │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cc9dc <__cxa_atexit@plt+0xbfd50> │ │ │ │ + bhi d4248 <__cxa_atexit@plt+0xc75bc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d4240 <__cxa_atexit@plt+0xc75b4> │ │ │ │ + ldr r7, [pc, #116] @ d4270 <__cxa_atexit@plt+0xc75e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #112] @ d4274 <__cxa_atexit@plt+0xc75e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc cc9f4 <__cxa_atexit@plt+0xbfd68> │ │ │ │ - ldr lr, [pc, #200] @ cca10 <__cxa_atexit@plt+0xbfd84> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #196] @ cca14 <__cxa_atexit@plt+0xbfd88> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr ip, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - ldr r0, [r1, #3] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r9, [r1, #7] │ │ │ │ - ldr sl, [r1, #11] │ │ │ │ - sub r0, r3, #6 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r1, [pc, #148] @ cca18 <__cxa_atexit@plt+0xbfd8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - sub r0, r3, #18 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #132] @ cca1c <__cxa_atexit@plt+0xbfd90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #124] @ cca20 <__cxa_atexit@plt+0xbfd94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #116] @ cca24 <__cxa_atexit@plt+0xbfd98> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - add r2, r6, #24 │ │ │ │ - stm r2, {r1, r6, lr} │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ + bcc d4250 <__cxa_atexit@plt+0xc75c4> │ │ │ │ + ldr r2, [pc, #80] @ d427c <__cxa_atexit@plt+0xc75f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r9, [sp] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #32] @ d4278 <__cxa_atexit@plt+0xc75ec> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - movweq r7, #58916 @ 0xe624 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - movweq r7, #58960 @ 0xe650 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - movweq r7, #59396 @ 0xe804 │ │ │ │ - movweq r7, #59396 @ 0xe804 │ │ │ │ - movweq r7, #58764 @ 0xe58c │ │ │ │ - rsceq r2, ip, #148, 30 @ 0x250 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq sl, fp, #128, 24 @ 0x8000 │ │ │ │ + movweq pc, #56608 @ 0xdd20 @ │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + movweq r0, #58340 @ 0xe3e4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ccae0 <__cxa_atexit@plt+0xbfe54> │ │ │ │ - ldr ip, [pc, #156] @ ccaec <__cxa_atexit@plt+0xbfe60> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r0, [pc, #152] @ ccaf0 <__cxa_atexit@plt+0xbfe64> │ │ │ │ + bcc d42b8 <__cxa_atexit@plt+0xc762c> │ │ │ │ + ldr r2, [pc, #40] @ d42d0 <__cxa_atexit@plt+0xc7644> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ d42d4 <__cxa_atexit@plt+0xc7648> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r0, #58216 @ 0xe368 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + rsceq sl, fp, #180, 22 @ 0x2d000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d433c <__cxa_atexit@plt+0xc76b0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d4334 <__cxa_atexit@plt+0xc76a8> │ │ │ │ + ldr r3, [pc, #56] @ d4344 <__cxa_atexit@plt+0xc76b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ d4348 <__cxa_atexit@plt+0xc76bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d434c <__cxa_atexit@plt+0xc76c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ d4350 <__cxa_atexit@plt+0xc76c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #4]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r1, #3] │ │ │ │ - ldr r8, [r1, #7] │ │ │ │ - ldr sl, [r1, #11] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - stm r5, {r0, ip} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #100] @ ccaf4 <__cxa_atexit@plt+0xbfe68> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r6, #18 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #84] @ ccaf8 <__cxa_atexit@plt+0xbfe6c> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq sl, fp, #36, 22 @ 0x9000 │ │ │ │ + movweq pc, #56324 @ 0xdc04 @ │ │ │ │ + rsceq sl, fp, #8, 22 @ 0x2000 │ │ │ │ + rsceq sl, fp, #40, 22 @ 0xa000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d4388 <__cxa_atexit@plt+0xc76fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d438c <__cxa_atexit@plt+0xc7700> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d4390 <__cxa_atexit@plt+0xc7704> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #76] @ ccafc <__cxa_atexit@plt+0xbfe70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr ip, [pc, #68] @ ccb00 <__cxa_atexit@plt+0xbfe74> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r3, ip} │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3ff9ac <__cxa_atexit@plt+0x3f2d20> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - movweq r7, #58696 @ 0xe548 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - movweq r7, #59128 @ 0xe6f8 │ │ │ │ - movweq r7, #59128 @ 0xe6f8 │ │ │ │ - movweq r7, #58496 @ 0xe480 │ │ │ │ - rsceq r2, ip, #184, 28 @ 0xb80 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq sl, fp, #20, 22 @ 0x5000 │ │ │ │ + rsceq sl, fp, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ - rsceq r2, ip, #156, 28 @ 0x9c0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d43f4 <__cxa_atexit@plt+0xc7768> │ │ │ │ + ldr r9, [pc, #72] @ d4400 <__cxa_atexit@plt+0xc7774> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov lr, #0 │ │ │ │ + mov r1, #8 │ │ │ │ + mov r8, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov sl, #16 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r2, r7, sl} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r0, #57948 @ 0xe25c │ │ │ │ + rsceq sl, fp, #136, 20 @ 0x88000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ccbf4 <__cxa_atexit@plt+0xbff68> │ │ │ │ - ldr lr, [pc, #208] @ ccc14 <__cxa_atexit@plt+0xbff88> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #196] @ ccc18 <__cxa_atexit@plt+0xbff8c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ccbe8 <__cxa_atexit@plt+0xbff5c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ccc00 <__cxa_atexit@plt+0xbff74> │ │ │ │ - ldr r3, [pc, #148] @ ccc1c <__cxa_atexit@plt+0xbff90> │ │ │ │ + bhi d4468 <__cxa_atexit@plt+0xc77dc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d4460 <__cxa_atexit@plt+0xc77d4> │ │ │ │ + ldr r3, [pc, #56] @ d4470 <__cxa_atexit@plt+0xc77e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - sub r3, r2, #18 │ │ │ │ - ldr r0, [pc, #124] @ ccc20 <__cxa_atexit@plt+0xbff94> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r3, [r6, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #108] @ ccc24 <__cxa_atexit@plt+0xbff98> │ │ │ │ + ldr r7, [pc, #52] @ d4474 <__cxa_atexit@plt+0xc77e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d4478 <__cxa_atexit@plt+0xc77ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #100] @ ccc28 <__cxa_atexit@plt+0xbff9c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #12 │ │ │ │ - stm r1, {r0, r7, r8, lr} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r3, r6, lr} │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ d447c <__cxa_atexit@plt+0xc77f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - movweq r7, #58340 @ 0xe3e4 │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - movweq r7, #58912 @ 0xe620 │ │ │ │ - movweq r7, #58852 @ 0xe5e4 │ │ │ │ - movweq r7, #58232 @ 0xe378 │ │ │ │ - rsceq r2, ip, #144, 26 @ 0x2400 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq sl, fp, #248, 18 @ 0x3e0000 │ │ │ │ + movweq pc, #56024 @ 0xdad8 @ │ │ │ │ + rsceq sl, fp, #220, 18 @ 0x370000 │ │ │ │ + rsceq sl, fp, #252, 18 @ 0x3f0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d44b4 <__cxa_atexit@plt+0xc7828> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d44b8 <__cxa_atexit@plt+0xc782c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d44bc <__cxa_atexit@plt+0xc7830> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq sl, fp, #232, 18 @ 0x3a0000 │ │ │ │ + rsceq sl, fp, #216, 18 @ 0x360000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cccb0 <__cxa_atexit@plt+0xc0024> │ │ │ │ - ldr r2, [pc, #104] @ cccbc <__cxa_atexit@plt+0xc0030> │ │ │ │ + bcc d4520 <__cxa_atexit@plt+0xc7894> │ │ │ │ + ldr r9, [pc, #72] @ d452c <__cxa_atexit@plt+0xc78a0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r1, #0 │ │ │ │ + mov lr, #8 │ │ │ │ + mov r8, #12 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov sl, #16 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r2, r7, sl} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r0, #57648 @ 0xe130 │ │ │ │ + rsceq sl, fp, #160, 18 @ 0x280000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d4594 <__cxa_atexit@plt+0xc7908> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d458c <__cxa_atexit@plt+0xc7900> │ │ │ │ + ldr r3, [pc, #56] @ d459c <__cxa_atexit@plt+0xc7910> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ d45a0 <__cxa_atexit@plt+0xc7914> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d45a4 <__cxa_atexit@plt+0xc7918> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ d45a8 <__cxa_atexit@plt+0xc791c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq sl, fp, #72, 18 @ 0x120000 │ │ │ │ + movweq pc, #55724 @ 0xd9ac @ │ │ │ │ + rsceq sl, fp, #44, 18 @ 0xb0000 │ │ │ │ + rsceq sl, fp, #20, 18 @ 0x50000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d45e0 <__cxa_atexit@plt+0xc7954> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r0, [pc, #80] @ cccc0 <__cxa_atexit@plt+0xc0034> │ │ │ │ + ldr r3, [pc, #28] @ d45e4 <__cxa_atexit@plt+0xc7958> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d45e8 <__cxa_atexit@plt+0xc795c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #64] @ cccc4 <__cxa_atexit@plt+0xc0038> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #56] @ cccc8 <__cxa_atexit@plt+0xc003c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r7, r8, lr} │ │ │ │ - add r0, r3, #28 │ │ │ │ - stm r0, {r2, r3, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - movweq r7, #58708 @ 0xe554 │ │ │ │ - movweq r7, #58648 @ 0xe518 │ │ │ │ - movweq r7, #58028 @ 0xe2ac │ │ │ │ - rsceq r2, ip, #240, 24 @ 0xf000 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq sl, fp, #0, 18 │ │ │ │ + rsceq sl, fp, #240, 16 @ 0xf00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ccd7c <__cxa_atexit@plt+0xc00f0> │ │ │ │ - ldr r2, [pc, #152] @ ccd8c <__cxa_atexit@plt+0xc0100> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr lr, [r7, #16] │ │ │ │ - mov r9, r3 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r0, [r9, #8] │ │ │ │ - mov r2, r9 │ │ │ │ - str lr, [r2, #12]! │ │ │ │ - and r0, r1, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne ccd6c <__cxa_atexit@plt+0xc00e0> │ │ │ │ - ldr lr, [pc, #104] @ ccd90 <__cxa_atexit@plt+0xc0104> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #100] @ ccd94 <__cxa_atexit@plt+0xc0108> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r7, [r1, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r3, #20]! │ │ │ │ - ldr lr, [pc, #76] @ ccd98 <__cxa_atexit@plt+0xc010c> │ │ │ │ + bcc d4674 <__cxa_atexit@plt+0xc79e8> │ │ │ │ + ldr r8, [pc, #112] @ d4680 <__cxa_atexit@plt+0xc79f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #108] @ d4684 <__cxa_atexit@plt+0xc79f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ + mov r0, #5 │ │ │ │ + orr r0, r0, #4864 @ 0x1300 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #92] @ d4688 <__cxa_atexit@plt+0xc79fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ + ldr r0, [pc, #84] @ d468c <__cxa_atexit@plt+0xc7a00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #76] @ d4690 <__cxa_atexit@plt+0xc7a04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, r8, #2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r7, sl} │ │ │ │ str r2, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq sl, fp, #204, 4 @ 0xc000000c │ │ │ │ + movweq r0, #57344 @ 0xe000 │ │ │ │ + movweq pc, #55568 @ 0xd910 @ │ │ │ │ + movweq pc, #57332 @ 0xdff4 @ │ │ │ │ + movweq pc, #57308 @ 0xdfdc @ │ │ │ │ + rsceq sl, fp, #112, 16 @ 0x700000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d46f8 <__cxa_atexit@plt+0xc7a6c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d46f0 <__cxa_atexit@plt+0xc7a64> │ │ │ │ + ldr r3, [pc, #56] @ d4700 <__cxa_atexit@plt+0xc7a74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ d4704 <__cxa_atexit@plt+0xc7a78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d4708 <__cxa_atexit@plt+0xc7a7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ d470c <__cxa_atexit@plt+0xc7a80> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #40] @ ccd9c <__cxa_atexit@plt+0xc0110> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffeef8 │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - movweq r7, #58496 @ 0xe480 │ │ │ │ - movweq r7, #57840 @ 0xe1f0 │ │ │ │ - movweq r7, #58432 @ 0xe440 │ │ │ │ - rsceq r2, ip, #28, 24 @ 0x1c00 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cce0c <__cxa_atexit@plt+0xc0180> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq sl, fp, #40, 16 @ 0x280000 │ │ │ │ + movweq pc, #55368 @ 0xd848 @ │ │ │ │ + rsceq sl, fp, #12, 16 @ 0xc0000 │ │ │ │ + rsceq sl, fp, #140, 14 @ 0x2300000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d4744 <__cxa_atexit@plt+0xc7ab8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d4748 <__cxa_atexit@plt+0xc7abc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d474c <__cxa_atexit@plt+0xc7ac0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq sl, fp, #120, 14 @ 0x1e00000 │ │ │ │ + rsceq sl, fp, #104, 14 @ 0x1a00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cce18 <__cxa_atexit@plt+0xc018c> │ │ │ │ - ldr r2, [pc, #84] @ cce28 <__cxa_atexit@plt+0xc019c> │ │ │ │ + bcc d47d8 <__cxa_atexit@plt+0xc7b4c> │ │ │ │ + ldr lr, [pc, #112] @ d47e4 <__cxa_atexit@plt+0xc7b58> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #108] @ d47e8 <__cxa_atexit@plt+0xc7b5c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #104] @ d47ec <__cxa_atexit@plt+0xc7b60> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, #174 @ 0xae │ │ │ │ + orr r0, r0, #49152 @ 0xc000 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #88] @ d47f0 <__cxa_atexit@plt+0xc7b64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #80] @ d47f4 <__cxa_atexit@plt+0xc7b68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + add r9, r9, #2 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r0, lr, #2 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq sl, fp, #180 @ 0xb4 │ │ │ │ + rsceq sl, fp, #184 @ 0xb8 │ │ │ │ + movweq pc, #56980 @ 0xde94 @ │ │ │ │ + movweq pc, #56972 @ 0xde8c @ │ │ │ │ + movweq pc, #56956 @ 0xde7c @ │ │ │ │ + rsceq sl, fp, #88, 6 @ 0x60000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d4838 <__cxa_atexit@plt+0xc7bac> │ │ │ │ + ldr r2, [pc, #40] @ d4840 <__cxa_atexit@plt+0xc7bb4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ cce2c <__cxa_atexit@plt+0xc01a0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ d4844 <__cxa_atexit@plt+0xc7bb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ cce30 <__cxa_atexit@plt+0xc01a4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r6, r9 │ │ │ │ + b 12a7970 <__cxa_atexit@plt+0x129ace4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + movweq pc, #55044 @ 0xd704 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d487c <__cxa_atexit@plt+0xc7bf0> │ │ │ │ + ldr r2, [pc, #28] @ d4888 <__cxa_atexit@plt+0xc7bfc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq pc, #56772 @ 0xddc4 @ │ │ │ │ + rsceq sl, fp, #252, 4 @ 0xc000000f │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d48e4 <__cxa_atexit@plt+0xc7c58> │ │ │ │ + ldr r3, [pc, #60] @ d48ec <__cxa_atexit@plt+0xc7c60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d48d8 <__cxa_atexit@plt+0xc7c4c> │ │ │ │ + mov r7, r8 │ │ │ │ + b d48fc <__cxa_atexit@plt+0xc7c70> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - movweq r7, #57692 @ 0xe15c │ │ │ │ - sbceq r6, lr, #130023424 @ 0x7c00000 │ │ │ │ - rsceq r2, ip, #136, 22 @ 0x22000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq sl, fp, #156, 4 @ 0xc0000009 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #208] @ d49d8 <__cxa_atexit@plt+0xc7d4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq d49ac <__cxa_atexit@plt+0xc7d20> │ │ │ │ + ldr r0, [pc, #184] @ d49dc <__cxa_atexit@plt+0xc7d50> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ccec0 <__cxa_atexit@plt+0xc0234> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ccec8 <__cxa_atexit@plt+0xc023c> │ │ │ │ - ldr lr, [pc, #112] @ ccedc <__cxa_atexit@plt+0xc0250> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ ccee0 <__cxa_atexit@plt+0xc0254> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ ccee4 <__cxa_atexit@plt+0xc0258> │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq d49b8 <__cxa_atexit@plt+0xc7d2c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc d49c4 <__cxa_atexit@plt+0xc7d38> │ │ │ │ + ldr r2, [pc, #132] @ d49e0 <__cxa_atexit@plt+0xc7d54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #128] @ d49e4 <__cxa_atexit@plt+0xc7d58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ ccee8 <__cxa_atexit@plt+0xc025c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + stmib r6, {r0, r1} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r6, [pc, #116] @ d49e8 <__cxa_atexit@plt+0xc7d5c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #2 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r6, [pc, #104] @ d49ec <__cxa_atexit@plt+0xc7d60> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #3 │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r6, r3, #3 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #76] @ d49f0 <__cxa_atexit@plt+0xc7d64> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b cced0 <__cxa_atexit@plt+0xc0244> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - movweq r7, #57540 @ 0xe0c4 │ │ │ │ - movweq r7, #58120 @ 0xe308 │ │ │ │ - movweq r7, #57500 @ 0xe09c │ │ │ │ - rsceq r2, ip, #208, 20 @ 0xd0000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + andeq r0, r0, r4, lsl r2 │ │ │ │ + movweq pc, #55132 @ 0xd75c @ │ │ │ │ + movweq pc, #56520 @ 0xdcc8 @ │ │ │ │ + movweq pc, #56512 @ 0xdcc0 @ │ │ │ │ + movweq pc, #56188 @ 0xdb7c @ │ │ │ │ + rsceq sl, fp, #152, 2 @ 0x26 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [pc, #172] @ d4ab8 <__cxa_atexit@plt+0xc7e2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ccf80 <__cxa_atexit@plt+0xc02f4> │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq d4a98 <__cxa_atexit@plt+0xc7e0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ccf88 <__cxa_atexit@plt+0xc02fc> │ │ │ │ - ldr lr, [pc, #120] @ ccf9c <__cxa_atexit@plt+0xc0310> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #116] @ ccfa0 <__cxa_atexit@plt+0xc0314> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #88] @ ccfa4 <__cxa_atexit@plt+0xc0318> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #80] @ ccfa8 <__cxa_atexit@plt+0xc031c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #76] @ ccfac <__cxa_atexit@plt+0xc0320> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add r2, r3, #16 │ │ │ │ - stm r2, {r1, r9, lr} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d4aa4 <__cxa_atexit@plt+0xc7e18> │ │ │ │ + ldr r2, [pc, #120] @ d4abc <__cxa_atexit@plt+0xc7e30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ d4ac0 <__cxa_atexit@plt+0xc7e34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + ldr r1, [pc, #108] @ d4ac4 <__cxa_atexit@plt+0xc7e38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ d4ac8 <__cxa_atexit@plt+0xc7e3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldm r5, {r0, r9} │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r6, r3, #3 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #60] @ d4acc <__cxa_atexit@plt+0xc7e40> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b ccf90 <__cxa_atexit@plt+0xc0304> │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - movweq r7, #57356 @ 0xe00c │ │ │ │ - movweq r7, #57936 @ 0xe250 │ │ │ │ - sbceq r6, lr, #216, 6 @ 0x60000003 │ │ │ │ - movweq r6, #61404 @ 0xefdc │ │ │ │ - rsceq r2, ip, #12, 20 @ 0xc000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + movweq pc, #54900 @ 0xd674 @ │ │ │ │ + movweq pc, #56300 @ 0xdbec @ │ │ │ │ + movweq pc, #56276 @ 0xdbd4 @ │ │ │ │ + movweq pc, #55952 @ 0xda90 @ │ │ │ │ + rsceq sl, fp, #188 @ 0xbc │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cd03c <__cxa_atexit@plt+0xc03b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc cd044 <__cxa_atexit@plt+0xc03b8> │ │ │ │ - ldr lr, [pc, #112] @ cd058 <__cxa_atexit@plt+0xc03cc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d4b48 <__cxa_atexit@plt+0xc7ebc> │ │ │ │ + ldr r2, [pc, #92] @ d4b54 <__cxa_atexit@plt+0xc7ec8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #88] @ d4b58 <__cxa_atexit@plt+0xc7ecc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldr r1, [pc, #80] @ d4b5c <__cxa_atexit@plt+0xc7ed0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [pc, #68] @ d4b60 <__cxa_atexit@plt+0xc7ed4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldmib r5, {r0, r9} │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r3, r6, #3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r8, [pc, #32] @ d4b64 <__cxa_atexit@plt+0xc7ed8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + movweq pc, #54720 @ 0xd5c0 @ │ │ │ │ + movweq pc, #56120 @ 0xdb38 @ │ │ │ │ + movweq pc, #56096 @ 0xdb20 @ │ │ │ │ + movweq pc, #55772 @ 0xd9dc @ │ │ │ │ + rsceq sl, fp, #20 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d4b8c <__cxa_atexit@plt+0xc7f00> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #144] @ d4c24 <__cxa_atexit@plt+0xc7f98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d4c0c <__cxa_atexit@plt+0xc7f80> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d4c14 <__cxa_atexit@plt+0xc7f88> │ │ │ │ + ldr lr, [pc, #108] @ d4c28 <__cxa_atexit@plt+0xc7f9c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ cd05c <__cxa_atexit@plt+0xc03d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ cd060 <__cxa_atexit@plt+0xc03d4> │ │ │ │ + ldr r8, [pc, #104] @ d4c2c <__cxa_atexit@plt+0xc7fa0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r1, [pc, #96] @ d4c30 <__cxa_atexit@plt+0xc7fa4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ cd064 <__cxa_atexit@plt+0xc03d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r2, r9, sl} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3ff8fc <__cxa_atexit@plt+0x3f2c70> │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + sub sl, r3, #7 │ │ │ │ + ldr r8, [pc, #56] @ d4c34 <__cxa_atexit@plt+0xc7fa8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #52] @ d4c38 <__cxa_atexit@plt+0xc7fac> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ mov r6, r3 │ │ │ │ - b cd04c <__cxa_atexit@plt+0xc03c0> │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + b 12b37e4 <__cxa_atexit@plt+0x12a6b58> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - movweq r6, #61256 @ 0xef48 │ │ │ │ - movweq r7, #57740 @ 0xe18c │ │ │ │ - movweq r6, #61216 @ 0xef20 │ │ │ │ - rsceq r2, ip, #80, 18 @ 0x140000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + movweq pc, #55920 @ 0xda70 @ │ │ │ │ + movweq pc, #54308 @ 0xd424 @ │ │ │ │ + movweq pc, #55588 @ 0xd924 @ │ │ │ │ + movweq pc, #55596 @ 0xd92c @ │ │ │ │ + rsceq r9, fp, #72, 26 @ 0x1200 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cd0ec <__cxa_atexit@plt+0xc0460> │ │ │ │ - ldr lr, [pc, #104] @ cd0fc <__cxa_atexit@plt+0xc0470> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ cd100 <__cxa_atexit@plt+0xc0474> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ cd104 <__cxa_atexit@plt+0xc0478> │ │ │ │ + bcc d4cb0 <__cxa_atexit@plt+0xc8024> │ │ │ │ + ldr lr, [pc, #88] @ d4cbc <__cxa_atexit@plt+0xc8030> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [pc, #68] @ cd108 <__cxa_atexit@plt+0xc047c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - add r1, r3, #20 │ │ │ │ - stm r1, {r2, r9, ip} │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [pc, #84] @ d4cc0 <__cxa_atexit@plt+0xc8034> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmib r5, {r0, r2, r9} │ │ │ │ + ldr r1, [pc, #76] @ d4cc4 <__cxa_atexit@plt+0xc8038> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + sub sl, r6, #7 │ │ │ │ + ldr r8, [pc, #36] @ d4cc8 <__cxa_atexit@plt+0xc803c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #32] @ d4ccc <__cxa_atexit@plt+0xc8040> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 12b37e4 <__cxa_atexit@plt+0x12a6b58> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - movweq r7, #57580 @ 0xe0ec │ │ │ │ - sbceq r6, lr, #1610612744 @ 0x60000008 │ │ │ │ - movweq r6, #61048 @ 0xee78 │ │ │ │ - rsceq r2, ip, #176, 16 @ 0xb00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq pc, #55752 @ 0xd9c8 @ │ │ │ │ + movweq pc, #54140 @ 0xd37c @ │ │ │ │ + movweq pc, #55420 @ 0xd87c @ │ │ │ │ + movweq pc, #55428 @ 0xd884 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cd194 <__cxa_atexit@plt+0xc0508> │ │ │ │ - ldr lr, [pc, #104] @ cd1a4 <__cxa_atexit@plt+0xc0518> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ cd1a8 <__cxa_atexit@plt+0xc051c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ cd1ac <__cxa_atexit@plt+0xc0520> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, #68] @ cd1b0 <__cxa_atexit@plt+0xc0524> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - add r1, r3, #20 │ │ │ │ - stm r1, {r2, r9, ip} │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r8, lr │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc d4d08 <__cxa_atexit@plt+0xc807c> │ │ │ │ + ldr r2, [pc, #32] @ d4d14 <__cxa_atexit@plt+0xc8088> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - movweq r7, #57412 @ 0xe044 │ │ │ │ - sbceq r6, lr, #-2147483593 @ 0x80000037 │ │ │ │ - movweq r6, #60880 @ 0xedd0 │ │ │ │ - rsceq r2, ip, #4, 16 @ 0x40000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + movweq pc, #54272 @ 0xd400 @ │ │ │ │ + rsceq r9, fp, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cd200 <__cxa_atexit@plt+0xc0574> │ │ │ │ - ldr r2, [pc, #48] @ cd210 <__cxa_atexit@plt+0xc0584> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d4d58 <__cxa_atexit@plt+0xc80cc> │ │ │ │ + ldr r2, [pc, #40] @ d4d60 <__cxa_atexit@plt+0xc80d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ cd214 <__cxa_atexit@plt+0xc0588> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ d4d64 <__cxa_atexit@plt+0xc80d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 12a7970 <__cxa_atexit@plt+0x129ace4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + movweq pc, #53732 @ 0xd1e4 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d4d9c <__cxa_atexit@plt+0xc8110> │ │ │ │ + ldr r2, [pc, #28] @ d4da8 <__cxa_atexit@plt+0xc811c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f3abc <__cxa_atexit@plt+0x3e6e30> │ │ │ │ + movweq pc, #55460 @ 0xd8a4 @ │ │ │ │ + rsceq r9, fp, #144, 26 @ 0x2400 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d4e04 <__cxa_atexit@plt+0xc8178> │ │ │ │ + ldr r3, [pc, #60] @ d4e0c <__cxa_atexit@plt+0xc8180> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d4df8 <__cxa_atexit@plt+0xc816c> │ │ │ │ + mov r7, r8 │ │ │ │ + b d4e1c <__cxa_atexit@plt+0xc8190> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - sbceq r6, lr, #-2147483622 @ 0x8000001a │ │ │ │ - rsceq r2, ip, #164, 14 @ 0x2900000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq r9, fp, #48, 26 @ 0xc00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #208] @ d4ef8 <__cxa_atexit@plt+0xc826c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq d4ecc <__cxa_atexit@plt+0xc8240> │ │ │ │ + ldr r0, [pc, #184] @ d4efc <__cxa_atexit@plt+0xc8270> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq d4ed8 <__cxa_atexit@plt+0xc824c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc cd2c0 <__cxa_atexit@plt+0xc0634> │ │ │ │ - ldr r1, [pc, #172] @ cd2ec <__cxa_atexit@plt+0xc0660> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r2, [r2, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #156] @ cd2f0 <__cxa_atexit@plt+0xc0664> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r8, r3, #6 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc cd2d8 <__cxa_atexit@plt+0xc064c> │ │ │ │ - ldr r9, [pc, #124] @ cd2f4 <__cxa_atexit@plt+0xc0668> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add ip, r7, #3 │ │ │ │ - ldm ip, {r1, r2, sl, ip} │ │ │ │ - str r9, [r6, #16]! │ │ │ │ - ldr r0, [pc, #108] @ cd2f8 <__cxa_atexit@plt+0xc066c> │ │ │ │ + bcc d4ee4 <__cxa_atexit@plt+0xc8258> │ │ │ │ + ldr r2, [pc, #132] @ d4f00 <__cxa_atexit@plt+0xc8274> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #128] @ d4f04 <__cxa_atexit@plt+0xc8278> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - ldr r0, [pc, #100] @ cd2fc <__cxa_atexit@plt+0xc0670> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r1, r6, #16 │ │ │ │ - stm r1, {r2, sl, ip, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r0 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r7, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + stmib r6, {r0, r1} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r6, [pc, #116] @ d4f08 <__cxa_atexit@plt+0xc827c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #2 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r6, [pc, #104] @ d4f0c <__cxa_atexit@plt+0xc8280> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #3 │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r6, r3, #3 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #76] @ d4f10 <__cxa_atexit@plt+0xc8284> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - movweq r6, #61312 @ 0xef80 │ │ │ │ - movweq r6, #60648 @ 0xece8 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - movweq r6, #61200 @ 0xef10 │ │ │ │ - sbceq r6, lr, #170 @ 0xaa │ │ │ │ - rsceq r2, ip, #188, 12 @ 0xbc00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cd364 <__cxa_atexit@plt+0xc06d8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cd370 <__cxa_atexit@plt+0xc06e4> │ │ │ │ - ldr r2, [pc, #76] @ cd380 <__cxa_atexit@plt+0xc06f4> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + andeq r0, r0, r4, lsl r2 │ │ │ │ + movweq pc, #53820 @ 0xd23c @ │ │ │ │ + movweq pc, #55208 @ 0xd7a8 @ │ │ │ │ + movweq pc, #55200 @ 0xd7a0 @ │ │ │ │ + movweq pc, #54876 @ 0xd65c @ │ │ │ │ + rsceq r9, fp, #44, 24 @ 0x2c00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [pc, #172] @ d4fd8 <__cxa_atexit@plt+0xc834c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq d4fb8 <__cxa_atexit@plt+0xc832c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d4fc4 <__cxa_atexit@plt+0xc8338> │ │ │ │ + ldr r2, [pc, #120] @ d4fdc <__cxa_atexit@plt+0xc8350> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ cd384 <__cxa_atexit@plt+0xc06f8> │ │ │ │ + ldr r1, [pc, #116] @ d4fe0 <__cxa_atexit@plt+0xc8354> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ cd388 <__cxa_atexit@plt+0xc06fc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + ldr r1, [pc, #108] @ d4fe4 <__cxa_atexit@plt+0xc8358> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ d4fe8 <__cxa_atexit@plt+0xc835c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldm r5, {r0, r9} │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r6, r3, #3 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #60] @ d4fec <__cxa_atexit@plt+0xc8360> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - movweq r6, #60412 @ 0xebfc │ │ │ │ - sbceq r6, lr, #2 │ │ │ │ - rsceq r2, ip, #44, 12 @ 0x2c00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + movweq pc, #53588 @ 0xd154 @ │ │ │ │ + movweq pc, #54988 @ 0xd6cc @ │ │ │ │ + movweq pc, #54964 @ 0xd6b4 @ │ │ │ │ + movweq pc, #54640 @ 0xd570 @ │ │ │ │ + rsceq r9, fp, #80, 22 @ 0x14000 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cd3f4 <__cxa_atexit@plt+0xc0768> │ │ │ │ - ldr r2, [pc, #76] @ cd404 <__cxa_atexit@plt+0xc0778> │ │ │ │ + bcc d5068 <__cxa_atexit@plt+0xc83dc> │ │ │ │ + ldr r2, [pc, #92] @ d5074 <__cxa_atexit@plt+0xc83e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ cd408 <__cxa_atexit@plt+0xc077c> │ │ │ │ + ldr r1, [pc, #88] @ d5078 <__cxa_atexit@plt+0xc83ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ cd40c <__cxa_atexit@plt+0xc0780> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldr r1, [pc, #80] @ d507c <__cxa_atexit@plt+0xc83f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [pc, #68] @ d5080 <__cxa_atexit@plt+0xc83f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldmib r5, {r0, r9} │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r3, r6, #3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r8, [pc, #32] @ d5084 <__cxa_atexit@plt+0xc83f8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 12adef4 <__cxa_atexit@plt+0x12a1268> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - movweq r6, #60932 @ 0xee04 │ │ │ │ - movweq r6, #60260 @ 0xeb64 │ │ │ │ - @ instruction: 0xffffe6d0 │ │ │ │ - andeq r0, r0, r7, ror #18 │ │ │ │ - rsceq r2, ip, #160, 10 @ 0x28000000 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc cd4b0 <__cxa_atexit@plt+0xc0824> │ │ │ │ - ldr r7, [pc, #140] @ cd4d0 <__cxa_atexit@plt+0xc0844> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #136] @ cd4d4 <__cxa_atexit@plt+0xc0848> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r1 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldmib r5, {r0, r2, ip} │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - add lr, r3, #28 │ │ │ │ - stm lr, {r0, r3, ip} │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + movweq pc, #53408 @ 0xd0a0 @ │ │ │ │ + movweq pc, #54808 @ 0xd618 @ │ │ │ │ + movweq pc, #54784 @ 0xd600 @ │ │ │ │ + movweq pc, #54460 @ 0xd4bc @ │ │ │ │ + rsceq r9, fp, #168, 20 @ 0xa8000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d50ac <__cxa_atexit@plt+0xc8420> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r2, r6, #23 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble cd498 <__cxa_atexit@plt+0xc080c> │ │ │ │ - ldr r3, [pc, #72] @ cd4dc <__cxa_atexit@plt+0xc0850> │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #108] @ d5120 <__cxa_atexit@plt+0xc8494> │ │ │ │ add r3, pc, r3 │ │ │ │ - b cd4a0 <__cxa_atexit@plt+0xc0814> │ │ │ │ - ldr r3, [pc, #56] @ cd4d8 <__cxa_atexit@plt+0xc084c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq d510c <__cxa_atexit@plt+0xc8480> │ │ │ │ + ldr r3, [pc, #88] @ d5124 <__cxa_atexit@plt+0xc8498> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r1, #44] @ 0x2c │ │ │ │ - str r2, [r1, #48] @ 0x30 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ cd4e0 <__cxa_atexit@plt+0xc0854> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffe6c0 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - @ instruction: 0xfffffd20 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - rsceq r2, ip, #24, 10 @ 0x6000000 │ │ │ │ - rsceq r2, ip, #224, 8 @ 0xe0000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cd584 <__cxa_atexit@plt+0xc08f8> │ │ │ │ - ldr r7, [pc, #140] @ cd594 <__cxa_atexit@plt+0xc0908> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq cd568 <__cxa_atexit@plt+0xc08dc> │ │ │ │ - ldr r2, [pc, #116] @ cd598 <__cxa_atexit@plt+0xc090c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq cd578 <__cxa_atexit@plt+0xc08ec> │ │ │ │ + beq d5118 <__cxa_atexit@plt+0xc848c> │ │ │ │ + ldr r2, [pc, #68] @ d5128 <__cxa_atexit@plt+0xc849c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ - ldr sl, [r3, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - b cd428 <__cxa_atexit@plt+0xc079c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r8, [pc, #40] @ d512c <__cxa_atexit@plt+0xc84a0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cd59c <__cxa_atexit@plt+0xc0910> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - rsceq r2, ip, #76, 8 @ 0x4c000000 │ │ │ │ - rsceq r2, ip, #40, 8 @ 0x28000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + movweq pc, #54300 @ 0xd41c @ │ │ │ │ + rsceq r9, fp, #248, 14 @ 0x3e00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ cd5fc <__cxa_atexit@plt+0xc0970> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #72] @ d5190 <__cxa_atexit@plt+0xc8504> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ + stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq cd5f4 <__cxa_atexit@plt+0xc0968> │ │ │ │ + beq d5188 <__cxa_atexit@plt+0xc84fc> │ │ │ │ + ldr r2, [pc, #52] @ d5194 <__cxa_atexit@plt+0xc8508> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ - ldr sl, [r3, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b cd428 <__cxa_atexit@plt+0xc079c> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r8, [pc, #24] @ d5198 <__cxa_atexit@plt+0xc850c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r2, ip, #200, 6 @ 0x20000003 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + movweq pc, #54176 @ 0xd3a0 @ │ │ │ │ + rsceq r9, fp, #140, 14 @ 0x2300000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #40] @ d51d8 <__cxa_atexit@plt+0xc854c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r3, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b cd428 <__cxa_atexit@plt+0xc079c> │ │ │ │ - rsceq r2, ip, #136, 6 @ 0x20000002 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r8, [pc, #12] @ d51dc <__cxa_atexit@plt+0xc8550> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq pc, #54096 @ 0xd350 @ │ │ │ │ + rsceq r9, fp, #60, 14 @ 0xf00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #24] @ d5210 <__cxa_atexit@plt+0xc8584> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #8] @ d5214 <__cxa_atexit@plt+0xc8588> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3f379c <__cxa_atexit@plt+0x3e6b10> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq pc, #54052 @ 0xd324 @ │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ d5270 <__cxa_atexit@plt+0xc85e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq d5264 <__cxa_atexit@plt+0xc85d8> │ │ │ │ + ldr r7, [pc, #44] @ d5274 <__cxa_atexit@plt+0xc85e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r3, [pc, #36] @ d5278 <__cxa_atexit@plt+0xc85ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + add r9, r3, #256 @ 0x100 │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq lr, #56736 @ 0xdda0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #28] @ d52ac <__cxa_atexit@plt+0xc8620> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ d52b0 <__cxa_atexit@plt+0xc8624> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + add r9, r3, #256 @ 0x100 │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq lr, #56664 @ 0xdd58 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d52f4 <__cxa_atexit@plt+0xc8668> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ d5300 <__cxa_atexit@plt+0xc8674> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq lr, #56856 @ 0xde18 │ │ │ │ + rsceq r9, fp, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cd684 <__cxa_atexit@plt+0xc09f8> │ │ │ │ - ldr r7, [pc, #52] @ cd694 <__cxa_atexit@plt+0xc0a08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq cd678 <__cxa_atexit@plt+0xc09ec> │ │ │ │ - mov r7, r8 │ │ │ │ - b cd6a8 <__cxa_atexit@plt+0xc0a1c> │ │ │ │ + bhi d53ac <__cxa_atexit@plt+0xc8720> │ │ │ │ + ldr r3, [pc, #148] @ d53bc <__cxa_atexit@plt+0xc8730> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq d5364 <__cxa_atexit@plt+0xc86d8> │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne d5374 <__cxa_atexit@plt+0xc86e8> │ │ │ │ + ldr r2, [pc, #128] @ d53cc <__cxa_atexit@plt+0xc8740> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq d53a4 <__cxa_atexit@plt+0xc8718> │ │ │ │ + ldr r3, [pc, #112] @ d53d0 <__cxa_atexit@plt+0xc8744> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d5390 <__cxa_atexit@plt+0xc8704> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cd698 <__cxa_atexit@plt+0xc0a0c> │ │ │ │ + ldr r2, [pc, #68] @ d53c0 <__cxa_atexit@plt+0xc8734> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq d53a4 <__cxa_atexit@plt+0xc8718> │ │ │ │ + ldr r3, [pc, #52] @ d53c4 <__cxa_atexit@plt+0xc8738> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #44] @ d53c8 <__cxa_atexit@plt+0xc873c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a5bb8 <__cxa_atexit@plt+0x1198f2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ d53d4 <__cxa_atexit@plt+0xc8748> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, ip, #84, 6 @ 0x50000001 │ │ │ │ - rsceq r2, ip, #44, 6 @ 0xb0000000 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsr #4 │ │ │ │ + andeq r0, r0, r0, asr #4 │ │ │ │ + movweq pc, #53652 @ 0xd194 @ │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + rsceq r9, fp, #188, 22 @ 0x2f000 │ │ │ │ + rsceq r9, fp, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #196] @ cd774 <__cxa_atexit@plt+0xc0ae8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r0, #3] │ │ │ │ - ldr r9, [r0, #7] │ │ │ │ - ldr r7, [r0, #11] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc cd748 <__cxa_atexit@plt+0xc0abc> │ │ │ │ - ldr r2, [pc, #132] @ cd778 <__cxa_atexit@plt+0xc0aec> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d541c <__cxa_atexit@plt+0xc8790> │ │ │ │ + ldr r3, [pc, #92] @ d5460 <__cxa_atexit@plt+0xc87d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq d544c <__cxa_atexit@plt+0xc87c0> │ │ │ │ + ldr r3, [pc, #76] @ d5464 <__cxa_atexit@plt+0xc87d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d5438 <__cxa_atexit@plt+0xc87ac> │ │ │ │ + ldr r3, [pc, #48] @ d5454 <__cxa_atexit@plt+0xc87c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq d544c <__cxa_atexit@plt+0xc87c0> │ │ │ │ + ldr r3, [pc, #32] @ d5458 <__cxa_atexit@plt+0xc87cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #24] @ d545c <__cxa_atexit@plt+0xc87d0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a5bb8 <__cxa_atexit@plt+0x1198f2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + movweq pc, #53484 @ 0xd0ec @ │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + rsceq r9, fp, #220, 18 @ 0x370000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ d5490 <__cxa_atexit@plt+0xc8804> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #12] @ d5494 <__cxa_atexit@plt+0xc8808> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a5bb8 <__cxa_atexit@plt+0x1198f2c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq pc, #53416 @ 0xd0a8 @ │ │ │ │ + rsceq r9, fp, #196, 12 @ 0xc400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d54bc <__cxa_atexit@plt+0xc8830> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #104] @ d552c <__cxa_atexit@plt+0xc88a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d5514 <__cxa_atexit@plt+0xc8888> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d551c <__cxa_atexit@plt+0xc8890> │ │ │ │ + ldr r2, [pc, #68] @ d5530 <__cxa_atexit@plt+0xc88a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #128] @ cd77c <__cxa_atexit@plt+0xc0af0> │ │ │ │ - add sl, pc, sl │ │ │ │ + ldr r1, [pc, #64] @ d5534 <__cxa_atexit@plt+0xc88a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - sub lr, r3, #23 │ │ │ │ - str sl, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - ldr r7, [pc, #84] @ cd780 <__cxa_atexit@plt+0xc0af4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #3 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r6, r7} │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ cd784 <__cxa_atexit@plt+0xc0af8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff834 │ │ │ │ + @ instruction: 0xfffff8c4 │ │ │ │ + rsceq r9, fp, #36, 12 @ 0x2400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d5584 <__cxa_atexit@plt+0xc88f8> │ │ │ │ + ldr r2, [pc, #48] @ d5590 <__cxa_atexit@plt+0xc8904> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ d5594 <__cxa_atexit@plt+0xc8908> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - movweq r6, #60396 @ 0xebec │ │ │ │ - @ instruction: 0xffffe410 │ │ │ │ - @ instruction: 0xfffffac4 │ │ │ │ - @ instruction: 0xfffff948 │ │ │ │ - rsceq r2, ip, #128, 4 │ │ │ │ - rsceq r2, ip, #76, 4 @ 0xc0000004 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff7c0 │ │ │ │ + @ instruction: 0xfffff850 │ │ │ │ + rsceq r9, fp, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ cd7b0 <__cxa_atexit@plt+0xc0b24> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ d55c0 <__cxa_atexit@plt+0xc8934> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3ff71c <__cxa_atexit@plt+0x3f2a90> │ │ │ │ - rsceq r2, ip, #56, 4 @ 0x80000003 │ │ │ │ - rsceq r2, ip, #16, 4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #12] @ d55c4 <__cxa_atexit@plt+0xc8938> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 11a5bb8 <__cxa_atexit@plt+0x1198f2c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq lr, #57208 @ 0xdf78 │ │ │ │ + rsceq r9, fp, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cd7f8 <__cxa_atexit@plt+0xc0b6c> │ │ │ │ - ldr r7, [pc, #48] @ cd808 <__cxa_atexit@plt+0xc0b7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq cd7ec <__cxa_atexit@plt+0xc0b60> │ │ │ │ - mov r7, r8 │ │ │ │ - b cd81c <__cxa_atexit@plt+0xc0b90> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d55ec <__cxa_atexit@plt+0xc8960> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 12c4d80 <__cxa_atexit@plt+0x12b80f4> │ │ │ │ + ldr r3, [pc, #104] @ d565c <__cxa_atexit@plt+0xc89d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d5644 <__cxa_atexit@plt+0xc89b8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d564c <__cxa_atexit@plt+0xc89c0> │ │ │ │ + ldr r2, [pc, #68] @ d5660 <__cxa_atexit@plt+0xc89d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ d5664 <__cxa_atexit@plt+0xc89d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r6, r7} │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cd80c <__cxa_atexit@plt+0xc0b80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r2, ip, #248, 2 @ 0x3e │ │ │ │ - rsceq r2, ip, #184, 2 @ 0x2e │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff1e4 │ │ │ │ + @ instruction: 0xfffff274 │ │ │ │ + rsceq r9, fp, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #200] @ cd8ec <__cxa_atexit@plt+0xc0c60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr lr, [pc, #176] @ cd8f0 <__cxa_atexit@plt+0xc0c64> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r0, #3] │ │ │ │ - ldr r8, [r0, #7] │ │ │ │ - ldr r7, [r0, #11] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r3, lr} │ │ │ │ - str r9, [r5] │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp ip, r3 │ │ │ │ - bcc cd8c4 <__cxa_atexit@plt+0xc0c38> │ │ │ │ - ldr r1, [pc, #128] @ cd8f4 <__cxa_atexit@plt+0xc0c68> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #124] @ cd8f8 <__cxa_atexit@plt+0xc0c6c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr ip, [r5, #-4]! │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - sub r1, r3, #23 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - str r9, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - ldr r1, [pc, #80] @ cd8fc <__cxa_atexit@plt+0xc0c70> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d56b4 <__cxa_atexit@plt+0xc8a28> │ │ │ │ + ldr r2, [pc, #48] @ d56c0 <__cxa_atexit@plt+0xc8a34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ d56c4 <__cxa_atexit@plt+0xc8a38> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #20] │ │ │ │ - add r1, r6, #24 │ │ │ │ - stm r1, {r0, r2, r6, lr} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ cd900 <__cxa_atexit@plt+0xc0c74> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff170 │ │ │ │ + @ instruction: 0xfffff200 │ │ │ │ + rsceq r9, fp, #160, 16 @ 0xa00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi d5748 <__cxa_atexit@plt+0xc8abc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d5740 <__cxa_atexit@plt+0xc8ab4> │ │ │ │ + ldr r7, [pc, #116] @ d5770 <__cxa_atexit@plt+0xc8ae4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ + ldr r3, [pc, #112] @ d5774 <__cxa_atexit@plt+0xc8ae8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d5750 <__cxa_atexit@plt+0xc8ac4> │ │ │ │ + ldr r2, [pc, #80] @ d577c <__cxa_atexit@plt+0xc8af0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r6, #59260 @ 0xe77c │ │ │ │ - movweq r6, #59996 @ 0xea5c │ │ │ │ - @ instruction: 0xffffe290 │ │ │ │ - @ instruction: 0xfffff944 │ │ │ │ - @ instruction: 0xfffff7c8 │ │ │ │ - rsceq r2, ip, #4, 2 │ │ │ │ - rsceq r2, ip, #164 @ 0xa4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #32] @ d5778 <__cxa_atexit@plt+0xc8aec> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r8] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r9, fp, #116, 16 @ 0x740000 │ │ │ │ + movweq lr, #55328 @ 0xd820 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + movweq lr, #57060 @ 0xdee4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cd94c <__cxa_atexit@plt+0xc0cc0> │ │ │ │ - ldr r7, [pc, #52] @ cd95c <__cxa_atexit@plt+0xc0cd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq cd940 <__cxa_atexit@plt+0xc0cb4> │ │ │ │ - mov r7, r8 │ │ │ │ - b cd970 <__cxa_atexit@plt+0xc0ce4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d57b8 <__cxa_atexit@plt+0xc8b2c> │ │ │ │ + ldr r2, [pc, #40] @ d57d0 <__cxa_atexit@plt+0xc8b44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cd960 <__cxa_atexit@plt+0xc0cd4> │ │ │ │ + ldr r3, [pc, #20] @ d57d4 <__cxa_atexit@plt+0xc8b48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq lr, #56936 @ 0xde68 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + rsceq r9, fp, #168, 14 @ 0x2a00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d583c <__cxa_atexit@plt+0xc8bb0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d5834 <__cxa_atexit@plt+0xc8ba8> │ │ │ │ + ldr r3, [pc, #56] @ d5844 <__cxa_atexit@plt+0xc8bb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ d5848 <__cxa_atexit@plt+0xc8bbc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d584c <__cxa_atexit@plt+0xc8bc0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ d5850 <__cxa_atexit@plt+0xc8bc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, ip, #192 @ 0xc0 │ │ │ │ - rsceq r2, ip, #72 @ 0x48 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r3, r8, r9} │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #120] @ cd9fc <__cxa_atexit@plt+0xc0d70> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - stmda r5, {r0, r1, r2, r3, r9} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq cd9f0 <__cxa_atexit@plt+0xc0d64> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr ip, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - add sl, r5, #20 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - ldr r1, [pc, #32] @ cda00 <__cxa_atexit@plt+0xc0d74> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - add r1, r5, #20 │ │ │ │ - stm r1, {r0, ip, lr} │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r1, ip, #168, 30 @ 0x2a0 │ │ │ │ - andeq r0, r0, r6, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr lr, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str ip, [r5, #16] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r0, [pc, #12] @ cda58 <__cxa_atexit@plt+0xc0dcc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r1, ip, #80, 30 @ 0x140 │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r9, fp, #72, 14 @ 0x1200000 │ │ │ │ + movweq lr, #55044 @ 0xd704 │ │ │ │ + rsceq r9, fp, #44, 14 @ 0xb00000 │ │ │ │ + rsceq r9, fp, #28, 14 @ 0x700000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq cda90 <__cxa_atexit@plt+0xc0e04> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne cdaa8 <__cxa_atexit@plt+0xc0e1c> │ │ │ │ - ldr r7, [pc, #64] @ cdac4 <__cxa_atexit@plt+0xc0e38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r2, [pc, #32] @ d5888 <__cxa_atexit@plt+0xc8bfc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d588c <__cxa_atexit@plt+0xc8c00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d5890 <__cxa_atexit@plt+0xc8c04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r9, fp, #8, 14 @ 0x200000 │ │ │ │ + rsceq r9, fp, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d58f8 <__cxa_atexit@plt+0xc8c6c> │ │ │ │ + ldr sl, [pc, #76] @ d5904 <__cxa_atexit@plt+0xc8c78> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + mov lr, #0 │ │ │ │ + mov r1, #16 │ │ │ │ + mov r8, #8 │ │ │ │ + mov r9, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ cdac0 <__cxa_atexit@plt+0xc0e34> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq lr, #56668 @ 0xdd5c │ │ │ │ + rsceq r9, fp, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d596c <__cxa_atexit@plt+0xc8ce0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d5964 <__cxa_atexit@plt+0xc8cd8> │ │ │ │ + ldr r3, [pc, #56] @ d5974 <__cxa_atexit@plt+0xc8ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbe4 <__cxa_atexit@plt+0x3f2f58> │ │ │ │ - ldr r7, [pc, #12] @ cdabc <__cxa_atexit@plt+0xc0e30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [pc, #52] @ d5978 <__cxa_atexit@plt+0xc8cec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d597c <__cxa_atexit@plt+0xc8cf0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ d5980 <__cxa_atexit@plt+0xc8cf4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - movweq r6, #58560 @ 0xe4c0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq r6, #58600 @ 0xe4e8 │ │ │ │ - rsceq r1, ip, #228, 28 @ 0xe40 │ │ │ │ - andeq r0, r0, r6, ror #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq cdafc <__cxa_atexit@plt+0xc0e70> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne cdb1c <__cxa_atexit@plt+0xc0e90> │ │ │ │ - ldr r7, [pc, #76] @ cdb3c <__cxa_atexit@plt+0xc0eb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ cdb34 <__cxa_atexit@plt+0xc0ea8> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r9, fp, #24, 12 @ 0x1800000 │ │ │ │ + movweq lr, #54740 @ 0xd5d4 │ │ │ │ + rsceq r9, fp, #252, 10 @ 0x3f000000 │ │ │ │ + rsceq r9, fp, #236, 10 @ 0x3b000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d59b8 <__cxa_atexit@plt+0xc8d2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d59bc <__cxa_atexit@plt+0xc8d30> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #44] @ cdb38 <__cxa_atexit@plt+0xc0eac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbec <__cxa_atexit@plt+0x3f2f60> │ │ │ │ - ldr r7, [pc, #12] @ cdb30 <__cxa_atexit@plt+0xc0ea4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d59c0 <__cxa_atexit@plt+0xc8d34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - movweq r6, #58444 @ 0xe44c │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r1, ip, #168, 28 @ 0xa80 │ │ │ │ - movweq r6, #58492 @ 0xe47c │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r9, fp, #216, 10 @ 0x36000000 │ │ │ │ + rsceq r9, fp, #200, 10 @ 0x32000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq cdb70 <__cxa_atexit@plt+0xc0ee4> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne cdb94 <__cxa_atexit@plt+0xc0f08> │ │ │ │ - ldr r7, [pc, #76] @ cdbb0 <__cxa_atexit@plt+0xc0f24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d5a20 <__cxa_atexit@plt+0xc8d94> │ │ │ │ + ldr lr, [pc, #68] @ d5a2c <__cxa_atexit@plt+0xc8da0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r9, #0 │ │ │ │ + mov r2, #16 │ │ │ │ + mov r8, #12 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #44] @ cdbac <__cxa_atexit@plt+0xc0f20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r7, r3 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq lr, #56364 @ 0xdc2c │ │ │ │ + rsceq r9, fp, #148, 10 @ 0x25000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d5a94 <__cxa_atexit@plt+0xc8e08> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d5a8c <__cxa_atexit@plt+0xc8e00> │ │ │ │ + ldr r3, [pc, #56] @ d5a9c <__cxa_atexit@plt+0xc8e10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ d5aa0 <__cxa_atexit@plt+0xc8e14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d5aa4 <__cxa_atexit@plt+0xc8e18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ d5aa8 <__cxa_atexit@plt+0xc8e1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cdba8 <__cxa_atexit@plt+0xc0f1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movweq r6, #58324 @ 0xe3d4 │ │ │ │ - movweq r6, #58952 @ 0xe648 │ │ │ │ - movweq r6, #58376 @ 0xe408 │ │ │ │ - rsceq r1, ip, #244, 26 @ 0x3d00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r9, fp, #60, 10 @ 0xf000000 │ │ │ │ + movweq lr, #54444 @ 0xd4ac │ │ │ │ + rsceq r9, fp, #32, 10 @ 0x8000000 │ │ │ │ + rsceq r9, fp, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cdbfc <__cxa_atexit@plt+0xc0f70> │ │ │ │ - ldr r7, [pc, #52] @ cdc0c <__cxa_atexit@plt+0xc0f80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq cdbf0 <__cxa_atexit@plt+0xc0f64> │ │ │ │ - mov r7, r8 │ │ │ │ - b cdc20 <__cxa_atexit@plt+0xc0f94> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d5ae0 <__cxa_atexit@plt+0xc8e54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d5ae4 <__cxa_atexit@plt+0xc8e58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d5ae8 <__cxa_atexit@plt+0xc8e5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cdc10 <__cxa_atexit@plt+0xc0f84> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r9, fp, #244, 8 @ 0xf4000000 │ │ │ │ + rsceq r9, fp, #228, 8 @ 0xe4000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d5b74 <__cxa_atexit@plt+0xc8ee8> │ │ │ │ + ldr r8, [pc, #112] @ d5b80 <__cxa_atexit@plt+0xc8ef4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #108] @ d5b84 <__cxa_atexit@plt+0xc8ef8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r0, #772 @ 0x304 │ │ │ │ + orr r0, r0, #4096 @ 0x1000 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #92] @ d5b88 <__cxa_atexit@plt+0xc8efc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ + ldr r0, [pc, #84] @ d5b8c <__cxa_atexit@plt+0xc8f00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #76] @ d5b90 <__cxa_atexit@plt+0xc8f04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, r8, #2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r7, sl} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r8, fp, #204, 26 @ 0x3300 │ │ │ │ + movweq lr, #56064 @ 0xdb00 │ │ │ │ + movweq lr, #54288 @ 0xd410 │ │ │ │ + movweq lr, #56052 @ 0xdaf4 │ │ │ │ + movweq lr, #56028 @ 0xdadc │ │ │ │ + rsceq r9, fp, #100, 8 @ 0x64000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d5bf8 <__cxa_atexit@plt+0xc8f6c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d5bf0 <__cxa_atexit@plt+0xc8f64> │ │ │ │ + ldr r3, [pc, #56] @ d5c00 <__cxa_atexit@plt+0xc8f74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ d5c04 <__cxa_atexit@plt+0xc8f78> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ d5c08 <__cxa_atexit@plt+0xc8f7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ d5c0c <__cxa_atexit@plt+0xc8f80> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r1, ip, #24, 28 @ 0x180 │ │ │ │ - rsceq r1, ip, #152, 26 @ 0x2600 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r3, r8, r9} │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #120] @ cdcac <__cxa_atexit@plt+0xc1020> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - stmda r5, {r0, r1, r2, r3, r9} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq cdca0 <__cxa_atexit@plt+0xc1014> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr ip, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - add sl, r5, #20 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - ldr r1, [pc, #32] @ cdcb0 <__cxa_atexit@plt+0xc1024> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - add r1, r5, #20 │ │ │ │ - stm r1, {r0, ip, lr} │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r1, ip, #248, 24 @ 0xf800 │ │ │ │ - andeq r0, r0, r6, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr lr, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str ip, [r5, #16] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r0, [pc, #12] @ cdd08 <__cxa_atexit@plt+0xc107c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r1, ip, #160, 24 @ 0xa000 │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cdd3c <__cxa_atexit@plt+0xc10b0> │ │ │ │ - ldr r3, [pc, #24] @ cdd44 <__cxa_atexit@plt+0xc10b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbe4 <__cxa_atexit@plt+0x3f2f58> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r1, ip, #100, 24 @ 0x6400 │ │ │ │ - andeq r0, r0, r6, ror #10 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r9, fp, #28, 8 @ 0x1c000000 │ │ │ │ + movweq lr, #54088 @ 0xd348 │ │ │ │ + rsceq r9, fp, #0, 8 │ │ │ │ + rsceq r9, fp, #128, 6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cdd80 <__cxa_atexit@plt+0xc10f4> │ │ │ │ - ldr r3, [pc, #32] @ cdd88 <__cxa_atexit@plt+0xc10fc> │ │ │ │ + ldr r2, [pc, #32] @ d5c44 <__cxa_atexit@plt+0xc8fb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d5c48 <__cxa_atexit@plt+0xc8fbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #28] @ cdd8c <__cxa_atexit@plt+0xc1100> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbec <__cxa_atexit@plt+0x3f2f60> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ d5c4c <__cxa_atexit@plt+0xc8fc0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r1, ip, #68, 24 @ 0x4400 │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r9, fp, #108, 6 @ 0xb0000001 │ │ │ │ + rsceq r9, fp, #92, 6 @ 0x70000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cddb0 <__cxa_atexit@plt+0xc1124> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 3ffa74 <__cxa_atexit@plt+0x3f2de8> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d5cd8 <__cxa_atexit@plt+0xc904c> │ │ │ │ + ldr lr, [pc, #112] @ d5ce4 <__cxa_atexit@plt+0xc9058> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #108] @ d5ce8 <__cxa_atexit@plt+0xc905c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #104] @ d5cec <__cxa_atexit@plt+0xc9060> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, #172 @ 0xac │ │ │ │ + orr r0, r0, #49152 @ 0xc000 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #88] @ d5cf0 <__cxa_atexit@plt+0xc9064> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r0, [pc, #80] @ d5cf4 <__cxa_atexit@plt+0xc9068> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + add r9, r9, #2 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r0, lr, #2 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + rsceq r8, fp, #180, 22 @ 0x2d000 │ │ │ │ + rsceq r8, fp, #184, 22 @ 0x2e000 │ │ │ │ + movweq lr, #55700 @ 0xd994 │ │ │ │ + movweq lr, #55692 @ 0xd98c │ │ │ │ + movweq lr, #55676 @ 0xd97c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b d5dc4 <__cxa_atexit@plt+0xc9138> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d5d40 <__cxa_atexit@plt+0xc90b4> │ │ │ │ + ldr r3, [pc, #36] @ d5d50 <__cxa_atexit@plt+0xc90c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r1, ip, #240, 22 @ 0x3c000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffffd0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d5d94 <__cxa_atexit@plt+0xc9108> │ │ │ │ + ldr r3, [pc, #44] @ d5da4 <__cxa_atexit@plt+0xc9118> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b d5dc4 <__cxa_atexit@plt+0xc9138> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cde00 <__cxa_atexit@plt+0xc1174> │ │ │ │ - ldr r7, [pc, #52] @ cde10 <__cxa_atexit@plt+0xc1184> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq cddf4 <__cxa_atexit@plt+0xc1168> │ │ │ │ - mov r7, r8 │ │ │ │ - b cde24 <__cxa_atexit@plt+0xc1198> │ │ │ │ + bhi d5e40 <__cxa_atexit@plt+0xc91b4> │ │ │ │ + ldr r3, [pc, #120] @ d5e50 <__cxa_atexit@plt+0xc91c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq d5e14 <__cxa_atexit@plt+0xc9188> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d5e24 <__cxa_atexit@plt+0xc9198> │ │ │ │ + ldr r3, [pc, #92] @ d5e54 <__cxa_atexit@plt+0xc91c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d5e38 <__cxa_atexit@plt+0xc91ac> │ │ │ │ + b d5ec8 <__cxa_atexit@plt+0xc923c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cde14 <__cxa_atexit@plt+0xc1188> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #48] @ d5e5c <__cxa_atexit@plt+0xc91d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r1, ip, #28, 24 @ 0x1c00 │ │ │ │ - rsceq r1, ip, #148, 22 @ 0x25000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r3, r8, r9} │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #124] @ cdeb4 <__cxa_atexit@plt+0xc1228> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - stmda r5, {r0, r1, r2, r3, r9} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq cdea8 <__cxa_atexit@plt+0xc121c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr ip, [pc, #60] @ cdeb8 <__cxa_atexit@plt+0xc122c> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r8, [r3, #7] │ │ │ │ - ldr sl, [r3, #11] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str lr, [r5, #28] │ │ │ │ - stmib r5, {r0, r2, ip} │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ d5e58 <__cxa_atexit@plt+0xc91cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - rsceq r1, ip, #240, 20 @ 0xf0000 │ │ │ │ - andeq r0, r0, r6, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #64] @ cdf10 <__cxa_atexit@plt+0xc1284> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r2, r8, r9} │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r8, [r2, #7] │ │ │ │ - ldr sl, [r2, #11] │ │ │ │ - str ip, [r5, #-12]! │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r1, ip, #152, 20 @ 0x98000 │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsceq r9, fp, #112, 6 @ 0xc0000001 │ │ │ │ + movweq lr, #53604 @ 0xd164 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq cdf48 <__cxa_atexit@plt+0xc12bc> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne cdf60 <__cxa_atexit@plt+0xc12d4> │ │ │ │ - ldr r7, [pc, #64] @ cdf7c <__cxa_atexit@plt+0xc12f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ cdf78 <__cxa_atexit@plt+0xc12ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ + bne d5e9c <__cxa_atexit@plt+0xc9210> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ d5eb8 <__cxa_atexit@plt+0xc922c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3ffbe4 <__cxa_atexit@plt+0x3f2f58> │ │ │ │ - ldr r7, [pc, #12] @ cdf74 <__cxa_atexit@plt+0xc12e8> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq d5eb0 <__cxa_atexit@plt+0xc9224> │ │ │ │ + b d5ec8 <__cxa_atexit@plt+0xc923c> │ │ │ │ + ldr r7, [pc, #24] @ d5ebc <__cxa_atexit@plt+0xc9230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - movweq r6, #57348 @ 0xe004 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq r6, #57396 @ 0xe034 │ │ │ │ - rsceq r1, ip, #44, 20 @ 0x2c000 │ │ │ │ - andeq r0, r0, r6, ror #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq cdfb4 <__cxa_atexit@plt+0xc1328> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne cdfd4 <__cxa_atexit@plt+0xc1348> │ │ │ │ - ldr r7, [pc, #76] @ cdff4 <__cxa_atexit@plt+0xc1368> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + movweq lr, #53484 @ 0xd0ec │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne d5f08 <__cxa_atexit@plt+0xc927c> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d5f40 <__cxa_atexit@plt+0xc92b4> │ │ │ │ + ldr r2, [pc, #104] @ d5f5c <__cxa_atexit@plt+0xc92d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d5f4c <__cxa_atexit@plt+0xc92c0> │ │ │ │ + ldr r2, [pc, #60] @ d5f58 <__cxa_atexit@plt+0xc92cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + rsceq r9, fp, #64, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi d5fec <__cxa_atexit@plt+0xc9360> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d5fd8 <__cxa_atexit@plt+0xc934c> │ │ │ │ + ldr r7, [pc, #128] @ d6014 <__cxa_atexit@plt+0xc9388> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d5ff4 <__cxa_atexit@plt+0xc9368> │ │ │ │ + ldr r2, [pc, #104] @ d6018 <__cxa_atexit@plt+0xc938c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #100] @ d601c <__cxa_atexit@plt+0xc9390> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + ldr r2, [r2, #8] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d5fe0 <__cxa_atexit@plt+0xc9354> │ │ │ │ + mov r5, r3 │ │ │ │ + b d5ec8 <__cxa_atexit@plt+0xc923c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #36] @ d6020 <__cxa_atexit@plt+0xc9394> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ d6024 <__cxa_atexit@plt+0xc9398> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ cdfec <__cxa_atexit@plt+0xc1360> │ │ │ │ + movweq sp, #57232 @ 0xdf90 │ │ │ │ + rsceq r9, fp, #248, 2 @ 0x3e │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + rsceq r9, fp, #172, 2 @ 0x2b │ │ │ │ + rsceq r9, fp, #180, 2 @ 0x2d │ │ │ │ + rsceq r9, fp, #156, 2 @ 0x27 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi d6088 <__cxa_atexit@plt+0xc93fc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d6080 <__cxa_atexit@plt+0xc93f4> │ │ │ │ + ldr r3, [pc, #52] @ d6090 <__cxa_atexit@plt+0xc9404> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #44] @ cdff0 <__cxa_atexit@plt+0xc1364> │ │ │ │ + ldr r8, [pc, #48] @ d6094 <__cxa_atexit@plt+0xc9408> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbec <__cxa_atexit@plt+0x3f2f60> │ │ │ │ - ldr r7, [pc, #12] @ cdfe8 <__cxa_atexit@plt+0xc135c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r2, [pc, #44] @ d6098 <__cxa_atexit@plt+0xc940c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r9, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movweq r5, #61328 @ 0xef90 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r1, ip, #240, 18 @ 0x3c0000 │ │ │ │ - movweq r5, #61384 @ 0xefc8 │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #68] @ ce050 <__cxa_atexit@plt+0xc13c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ce038 <__cxa_atexit@plt+0xc13ac> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne ce048 <__cxa_atexit@plt+0xc13bc> │ │ │ │ - ldr r7, [pc, #40] @ ce054 <__cxa_atexit@plt+0xc13c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge ce024 <__cxa_atexit@plt+0xc1398> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + rsceq r8, fp, #240, 28 @ 0xf00 │ │ │ │ + rsceq r9, fp, #88, 2 │ │ │ │ + movweq sp, #57016 @ 0xdeb8 │ │ │ │ + rsceq r9, fp, #72, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi d610c <__cxa_atexit@plt+0xc9480> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d6104 <__cxa_atexit@plt+0xc9478> │ │ │ │ + ldr r3, [pc, #68] @ d6114 <__cxa_atexit@plt+0xc9488> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #56] @ d6118 <__cxa_atexit@plt+0xc948c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #48] @ d611c <__cxa_atexit@plt+0xc9490> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #2 │ │ │ │ + ldr r3, [pc, #40] @ d6120 <__cxa_atexit@plt+0xc9494> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r5, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 3f3594 <__cxa_atexit@plt+0x3e6908> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movweq r5, #61280 @ 0xef60 │ │ │ │ - movweq r5, #61252 @ 0xef44 │ │ │ │ - rsceq r1, ip, #80, 18 @ 0x140000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + movweq sp, #56916 @ 0xde54 │ │ │ │ + movweq lr, #54632 @ 0xd568 │ │ │ │ + movweq lr, #54624 @ 0xd560 │ │ │ │ + movweq lr, #54616 @ 0xd558 │ │ │ │ + rsceq r9, fp, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi d6194 <__cxa_atexit@plt+0xc9508> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d618c <__cxa_atexit@plt+0xc9500> │ │ │ │ + ldr r3, [pc, #68] @ d619c <__cxa_atexit@plt+0xc9510> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #56] @ d61a0 <__cxa_atexit@plt+0xc9514> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #48] @ d61a4 <__cxa_atexit@plt+0xc9518> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r3, [pc, #40] @ d61a8 <__cxa_atexit@plt+0xc951c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r5, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 3f3594 <__cxa_atexit@plt+0x3e6908> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + movweq sp, #56780 @ 0xddcc │ │ │ │ + movweq lr, #54496 @ 0xd4e0 │ │ │ │ + movweq lr, #54496 @ 0xd4e0 │ │ │ │ + movweq lr, #54480 @ 0xd4d0 │ │ │ │ + rsceq r9, fp, #100 @ 0x64 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ce0a0 <__cxa_atexit@plt+0xc1414> │ │ │ │ - ldr r7, [pc, #52] @ ce0b0 <__cxa_atexit@plt+0xc1424> │ │ │ │ + bhi d61f0 <__cxa_atexit@plt+0xc9564> │ │ │ │ + ldr r7, [pc, #48] @ d6200 <__cxa_atexit@plt+0xc9574> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq ce094 <__cxa_atexit@plt+0xc1408> │ │ │ │ + beq d61e4 <__cxa_atexit@plt+0xc9558> │ │ │ │ mov r7, r8 │ │ │ │ - b ce0c4 <__cxa_atexit@plt+0xc1438> │ │ │ │ + b d6578 <__cxa_atexit@plt+0xc98ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ce0b4 <__cxa_atexit@plt+0xc1428> │ │ │ │ + ldr r7, [pc, #12] @ d6204 <__cxa_atexit@plt+0xc9578> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r1, ip, #132, 18 @ 0x210000 │ │ │ │ - rsceq r1, ip, #244, 16 @ 0xf40000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r3, r8, r9} │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #120] @ ce150 <__cxa_atexit@plt+0xc14c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - stmda r5, {r0, r1, r2, r3, r9} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq ce144 <__cxa_atexit@plt+0xc14b8> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr ip, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - add sl, r5, #20 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - ldr r1, [pc, #32] @ ce154 <__cxa_atexit@plt+0xc14c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - add r1, r5, #20 │ │ │ │ - stm r1, {r0, ip, lr} │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r1, ip, #84, 16 @ 0x540000 │ │ │ │ - andeq r0, r0, r6, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr lr, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str ip, [r5, #16] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ldr r0, [pc, #12] @ ce1ac <__cxa_atexit@plt+0xc1520> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r1, ip, #252, 14 @ 0x3f00000 │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ce1e4 <__cxa_atexit@plt+0xc1558> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne ce1fc <__cxa_atexit@plt+0xc1570> │ │ │ │ - ldr r7, [pc, #64] @ ce218 <__cxa_atexit@plt+0xc158c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ ce214 <__cxa_atexit@plt+0xc1588> │ │ │ │ + andeq r0, r0, r4, lsr #7 │ │ │ │ + rsceq r9, fp, #32 │ │ │ │ + rsceq r9, fp, #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d6244 <__cxa_atexit@plt+0xc95b8> │ │ │ │ + ldr r3, [pc, #36] @ d6254 <__cxa_atexit@plt+0xc95c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbe4 <__cxa_atexit@plt+0x3f2f58> │ │ │ │ - ldr r7, [pc, #12] @ ce210 <__cxa_atexit@plt+0xc1584> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - movweq r5, #60776 @ 0xed68 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq r5, #60824 @ 0xed98 │ │ │ │ - rsceq r1, ip, #144, 14 @ 0x2400000 │ │ │ │ - andeq r0, r0, r6, ror #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ce250 <__cxa_atexit@plt+0xc15c4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne ce270 <__cxa_atexit@plt+0xc15e4> │ │ │ │ - ldr r7, [pc, #76] @ ce290 <__cxa_atexit@plt+0xc1604> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ ce288 <__cxa_atexit@plt+0xc15fc> │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + rsceq r8, fp, #184, 30 @ 0x2e0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d629c <__cxa_atexit@plt+0xc9610> │ │ │ │ + ldr r3, [pc, #44] @ d62ac <__cxa_atexit@plt+0xc9620> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #44] @ ce28c <__cxa_atexit@plt+0xc1600> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbec <__cxa_atexit@plt+0x3f2f60> │ │ │ │ - ldr r7, [pc, #12] @ ce284 <__cxa_atexit@plt+0xc15f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - movweq r5, #60660 @ 0xecf4 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r1, ip, #84, 14 @ 0x1500000 │ │ │ │ - movweq r5, #60716 @ 0xed2c │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #68] @ ce2ec <__cxa_atexit@plt+0xc1660> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ce2d4 <__cxa_atexit@plt+0xc1648> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne ce2e4 <__cxa_atexit@plt+0xc1658> │ │ │ │ - ldr r7, [pc, #40] @ ce2f0 <__cxa_atexit@plt+0xc1664> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge ce2c0 <__cxa_atexit@plt+0xc1634> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq r5, #60612 @ 0xecc4 │ │ │ │ - movweq r5, #60584 @ 0xeca8 │ │ │ │ - rsceq r1, ip, #180, 12 @ 0xb400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + rsceq r8, fp, #96, 30 @ 0x180 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ce33c <__cxa_atexit@plt+0xc16b0> │ │ │ │ - ldr r7, [pc, #52] @ ce34c <__cxa_atexit@plt+0xc16c0> │ │ │ │ + bhi d62f4 <__cxa_atexit@plt+0xc9668> │ │ │ │ + ldr r7, [pc, #48] @ d6304 <__cxa_atexit@plt+0xc9678> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq ce330 <__cxa_atexit@plt+0xc16a4> │ │ │ │ + beq d62e8 <__cxa_atexit@plt+0xc965c> │ │ │ │ mov r7, r8 │ │ │ │ - b ce360 <__cxa_atexit@plt+0xc16d4> │ │ │ │ + b d6578 <__cxa_atexit@plt+0xc98ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ce350 <__cxa_atexit@plt+0xc16c4> │ │ │ │ + ldr r7, [pc, #12] @ d6308 <__cxa_atexit@plt+0xc967c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r1, ip, #240, 12 @ 0xf000000 │ │ │ │ - rsceq r1, ip, #88, 12 @ 0x5800000 │ │ │ │ + andeq r0, r0, r0, lsr #5 │ │ │ │ + rsceq r8, fp, #28, 30 @ 0x70 │ │ │ │ + rsceq r8, fp, #4, 30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d6348 <__cxa_atexit@plt+0xc96bc> │ │ │ │ + ldr r3, [pc, #36] @ d6358 <__cxa_atexit@plt+0xc96cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + rsceq r8, fp, #180, 28 @ 0xb40 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d63a0 <__cxa_atexit@plt+0xc9714> │ │ │ │ + ldr r3, [pc, #44] @ d63b0 <__cxa_atexit@plt+0xc9724> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + rsceq r8, fp, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr lr, [pc, #156] @ ce408 <__cxa_atexit@plt+0xc177c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r9, [r1, #3] │ │ │ │ - ldr r0, [r1, #7] │ │ │ │ - ldr r1, [r1, #11] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - beq ce3fc <__cxa_atexit@plt+0xc1770> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr lr, [r7, #15] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr ip, [pc, #60] @ ce40c <__cxa_atexit@plt+0xc1780> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r8, [r3, #7] │ │ │ │ - ldr sl, [r3, #11] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - stmib r5, {r0, r1, ip, lr} │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d63f8 <__cxa_atexit@plt+0xc976c> │ │ │ │ + ldr r7, [pc, #48] @ d6408 <__cxa_atexit@plt+0xc977c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq d63ec <__cxa_atexit@plt+0xc9760> │ │ │ │ + mov r7, r8 │ │ │ │ + b d6578 <__cxa_atexit@plt+0xc98ec> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq r1, ip, #156, 10 @ 0x27000000 │ │ │ │ - andeq r0, r0, r7, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #72] @ ce46c <__cxa_atexit@plt+0xc17e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, lr} │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r8, [r2, #7] │ │ │ │ - ldr sl, [r2, #11] │ │ │ │ - str ip, [r5, #-16]! │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r1, ip, #60, 10 @ 0xf000000 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ce49c <__cxa_atexit@plt+0xc1810> │ │ │ │ - cmp r3, #3 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldreq r7, [r5, #-12] │ │ │ │ - ldrne r7, [r5, #-4] │ │ │ │ + ldr r7, [pc, #12] @ d640c <__cxa_atexit@plt+0xc9780> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ ce4b4 <__cxa_atexit@plt+0xc1828> │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + rsceq r8, fp, #24, 28 @ 0x180 │ │ │ │ + rsceq r8, fp, #0, 28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d644c <__cxa_atexit@plt+0xc97c0> │ │ │ │ + ldr r3, [pc, #36] @ d645c <__cxa_atexit@plt+0xc97d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbe4 <__cxa_atexit@plt+0x3f2f58> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r1, ip, #244, 8 @ 0xf4000000 │ │ │ │ - andeq r0, r0, r8, lsr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ce4e4 <__cxa_atexit@plt+0xc1858> │ │ │ │ - cmp r3, #3 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldreq r7, [r5, #-12] │ │ │ │ - ldrne r7, [r5, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ ce504 <__cxa_atexit@plt+0xc1878> │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + rsceq r8, fp, #176, 26 @ 0x2c00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d64a4 <__cxa_atexit@plt+0xc9818> │ │ │ │ + ldr r3, [pc, #44] @ d64b4 <__cxa_atexit@plt+0xc9828> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #20] @ ce508 <__cxa_atexit@plt+0xc187c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbec <__cxa_atexit@plt+0x3f2f60> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r1, ip, #192, 8 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r8, ror #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r7, #32 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ce538 <__cxa_atexit@plt+0xc18ac> │ │ │ │ - cmp r3, #3 │ │ │ │ - moveq r7, #24 │ │ │ │ - ldr r7, [r5, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r3, r2 │ │ │ │ - blt ce52c <__cxa_atexit@plt+0xc18a0> │ │ │ │ - mov r7, #24 │ │ │ │ - b ce52c <__cxa_atexit@plt+0xc18a0> │ │ │ │ - rsceq r1, ip, #88, 8 @ 0x58000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + rsceq r8, fp, #88, 26 @ 0x1600 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ce598 <__cxa_atexit@plt+0xc190c> │ │ │ │ - ldr r7, [pc, #52] @ ce5a8 <__cxa_atexit@plt+0xc191c> │ │ │ │ + bhi d64fc <__cxa_atexit@plt+0xc9870> │ │ │ │ + ldr r7, [pc, #48] @ d650c <__cxa_atexit@plt+0xc9880> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq ce58c <__cxa_atexit@plt+0xc1900> │ │ │ │ + beq d64f0 <__cxa_atexit@plt+0xc9864> │ │ │ │ mov r7, r8 │ │ │ │ - b ce5bc <__cxa_atexit@plt+0xc1930> │ │ │ │ + b d6578 <__cxa_atexit@plt+0xc98ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ce5ac <__cxa_atexit@plt+0xc1920> │ │ │ │ + ldr r7, [pc, #12] @ d6510 <__cxa_atexit@plt+0xc9884> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r1, ip, #156, 8 @ 0x9c000000 │ │ │ │ - rsceq r1, ip, #252, 6 @ 0xf0000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + rsceq r8, fp, #20, 26 @ 0x500 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d6554 <__cxa_atexit@plt+0xc98c8> │ │ │ │ + ldr r7, [pc, #48] @ d6564 <__cxa_atexit@plt+0xc98d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq d6548 <__cxa_atexit@plt+0xc98bc> │ │ │ │ + mov r7, r8 │ │ │ │ + b d6578 <__cxa_atexit@plt+0xc98ec> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ d6568 <__cxa_atexit@plt+0xc98dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r8, fp, #188, 24 @ 0xbc00 │ │ │ │ + rsceq r8, fp, #164, 24 @ 0xa400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r3, r8, r9} │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #124] @ ce64c <__cxa_atexit@plt+0xc19c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - stmda r5, {r0, r1, r2, r3, r9} │ │ │ │ - str r8, [r5, #4] │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne d65e4 <__cxa_atexit@plt+0xc9958> │ │ │ │ + mov r6, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r6, [r6, #6] │ │ │ │ + ldr r2, [pc, #188] @ d6658 <__cxa_atexit@plt+0xc99cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r6, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq ce640 <__cxa_atexit@plt+0xc19b4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr ip, [pc, #60] @ ce650 <__cxa_atexit@plt+0xc19c4> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r8, [r3, #7] │ │ │ │ - ldr sl, [r3, #11] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str lr, [r5, #28] │ │ │ │ - stmib r5, {r0, r2, ip} │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq d65fc <__cxa_atexit@plt+0xc9970> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne d660c <__cxa_atexit@plt+0xc9980> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d6648 <__cxa_atexit@plt+0xc99bc> │ │ │ │ + ldr r3, [pc, #156] @ d666c <__cxa_atexit@plt+0xc99e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + ldr r7, [pc, #112] @ d665c <__cxa_atexit@plt+0xc99d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - rsceq r1, ip, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r0, r6, ror #2 │ │ │ │ + ldr r6, [pc, #76] @ d6660 <__cxa_atexit@plt+0xc99d4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [pc, #72] @ d6664 <__cxa_atexit@plt+0xc99d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r0, [pc, #44] @ d6668 <__cxa_atexit@plt+0xc99dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + movweq sp, #55716 @ 0xd9a4 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + rsceq r8, fp, #236, 22 @ 0x3b000 │ │ │ │ + rsceq r8, fp, #204, 22 @ 0x33000 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + rsceq r8, fp, #160, 22 @ 0x28000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #64] @ ce6a8 <__cxa_atexit@plt+0xc1a1c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r2, r8, r9} │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne d66bc <__cxa_atexit@plt+0xc9a30> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d66f4 <__cxa_atexit@plt+0xc9a68> │ │ │ │ + ldr r3, [pc, #104] @ d670c <__cxa_atexit@plt+0xc9a80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + ldr r6, [pc, #60] @ d6700 <__cxa_atexit@plt+0xc9a74> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [pc, #44] @ d6704 <__cxa_atexit@plt+0xc9a78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + ldr r0, [pc, #28] @ d6708 <__cxa_atexit@plt+0xc9a7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsceq r8, fp, #48, 22 @ 0xc000 │ │ │ │ + rsceq r8, fp, #28, 22 @ 0x7000 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + rsceq r8, fp, #0, 22 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne d6750 <__cxa_atexit@plt+0xc9ac4> │ │ │ │ + ldr r6, [pc, #104] @ d679c <__cxa_atexit@plt+0xc9b10> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #100] @ d67a0 <__cxa_atexit@plt+0xc9b14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r0, [pc, #92] @ d67a4 <__cxa_atexit@plt+0xc9b18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d6790 <__cxa_atexit@plt+0xc9b04> │ │ │ │ + ldr r3, [pc, #64] @ d67a8 <__cxa_atexit@plt+0xc9b1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r8, [r2, #7] │ │ │ │ - ldr sl, [r2, #11] │ │ │ │ - str ip, [r5, #-12]! │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r1, ip, #0, 6 │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq r8, fp, #188, 20 @ 0xbc000 │ │ │ │ + rsceq r8, fp, #176, 20 @ 0xb0000 │ │ │ │ + @ instruction: 0xfffffaf8 │ │ │ │ + rsceq r8, fp, #100, 20 @ 0x64000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldmib r5, {r2, r8, lr} │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq ce6e0 <__cxa_atexit@plt+0xc1a54> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne ce6f8 <__cxa_atexit@plt+0xc1a6c> │ │ │ │ - ldr r7, [pc, #64] @ ce714 <__cxa_atexit@plt+0xc1a88> │ │ │ │ + bne d6804 <__cxa_atexit@plt+0xc9b78> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc d682c <__cxa_atexit@plt+0xc9ba0> │ │ │ │ + ldr r0, [pc, #80] @ d6838 <__cxa_atexit@plt+0xc9bac> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r8, [r9, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r8, lr │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc d682c <__cxa_atexit@plt+0xc9ba0> │ │ │ │ + ldr r0, [pc, #40] @ d683c <__cxa_atexit@plt+0xc9bb0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str lr, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + rsceq r8, fp, #224, 18 @ 0x380000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi d68ac <__cxa_atexit@plt+0xc9c20> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d68a4 <__cxa_atexit@plt+0xc9c18> │ │ │ │ + ldr r7, [pc, #96] @ d68d4 <__cxa_atexit@plt+0xc9c48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ ce710 <__cxa_atexit@plt+0xc1a84> │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d68b4 <__cxa_atexit@plt+0xc9c28> │ │ │ │ + ldr r7, [pc, #80] @ d68e0 <__cxa_atexit@plt+0xc9c54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #76] @ d68e4 <__cxa_atexit@plt+0xc9c58> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbe4 <__cxa_atexit@plt+0x3f2f58> │ │ │ │ - ldr r7, [pc, #12] @ ce70c <__cxa_atexit@plt+0xc1a80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + add r7, r3, #2 │ │ │ │ + b d6578 <__cxa_atexit@plt+0xc98ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movweq r5, #59504 @ 0xe870 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - movweq r5, #59544 @ 0xe898 │ │ │ │ - rsceq r1, ip, #148, 4 @ 0x40000009 │ │ │ │ - andeq r0, r0, r6, ror #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ce74c <__cxa_atexit@plt+0xc1ac0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne ce76c <__cxa_atexit@plt+0xc1ae0> │ │ │ │ - ldr r7, [pc, #76] @ ce78c <__cxa_atexit@plt+0xc1b00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ d68d8 <__cxa_atexit@plt+0xc9c4c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #24] @ d68dc <__cxa_atexit@plt+0xc9c50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ ce784 <__cxa_atexit@plt+0xc1af8> │ │ │ │ + movweq sp, #54960 @ 0xd6b0 │ │ │ │ + rsceq r8, fp, #236, 16 @ 0xec0000 │ │ │ │ + rsceq r8, fp, #84, 18 @ 0x150000 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + rsceq r8, fp, #16, 18 @ 0x40000 │ │ │ │ + rsceq r8, fp, #88, 18 @ 0x160000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi d6948 <__cxa_atexit@plt+0xc9cbc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d6940 <__cxa_atexit@plt+0xc9cb4> │ │ │ │ + ldr r3, [pc, #52] @ d6950 <__cxa_atexit@plt+0xc9cc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #44] @ ce788 <__cxa_atexit@plt+0xc1afc> │ │ │ │ + ldr r8, [pc, #48] @ d6954 <__cxa_atexit@plt+0xc9cc8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbec <__cxa_atexit@plt+0x3f2f60> │ │ │ │ - ldr r7, [pc, #12] @ ce780 <__cxa_atexit@plt+0xc1af4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - movweq r5, #59388 @ 0xe7fc │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r1, ip, #88, 4 @ 0x80000005 │ │ │ │ - movweq r5, #59436 @ 0xe82c │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq ce7c0 <__cxa_atexit@plt+0xc1b34> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne ce7e4 <__cxa_atexit@plt+0xc1b58> │ │ │ │ - ldr r7, [pc, #76] @ ce800 <__cxa_atexit@plt+0xc1b74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #44] @ ce7fc <__cxa_atexit@plt+0xc1b70> │ │ │ │ + ldr r2, [pc, #44] @ d6958 <__cxa_atexit@plt+0xc9ccc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r9, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3f35f4 <__cxa_atexit@plt+0x3e6968> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ce7f8 <__cxa_atexit@plt+0xc1b6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r5, #59268 @ 0xe784 │ │ │ │ - movweq r5, #59896 @ 0xe9f8 │ │ │ │ - movweq r5, #59320 @ 0xe7b8 │ │ │ │ - rsceq r1, ip, #164, 2 @ 0x29 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + rsceq r8, fp, #48, 12 @ 0x3000000 │ │ │ │ + rsceq r8, fp, #20, 18 @ 0x50000 │ │ │ │ + movweq sp, #54776 @ 0xd5f8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ce84c <__cxa_atexit@plt+0xc1bc0> │ │ │ │ - ldr r7, [pc, #52] @ ce85c <__cxa_atexit@plt+0xc1bd0> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d69a0 <__cxa_atexit@plt+0xc9d14> │ │ │ │ + ldr r7, [pc, #52] @ d69b4 <__cxa_atexit@plt+0xc9d28> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq ce840 <__cxa_atexit@plt+0xc1bb4> │ │ │ │ + beq d6994 <__cxa_atexit@plt+0xc9d08> │ │ │ │ mov r7, r8 │ │ │ │ - b ce870 <__cxa_atexit@plt+0xc1be4> │ │ │ │ + b d69c4 <__cxa_atexit@plt+0xc9d38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ce860 <__cxa_atexit@plt+0xc1bd4> │ │ │ │ + ldr r7, [pc, #16] @ d69b8 <__cxa_atexit@plt+0xc9d2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r1, ip, #240, 2 @ 0x3c │ │ │ │ - rsceq r1, ip, #72, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr lr, [pc, #156] @ ce918 <__cxa_atexit@plt+0xc1c8c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r8, fp, #192, 16 @ 0xc00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r3, [pc, #136] @ d6a58 <__cxa_atexit@plt+0xc9dcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r9, [r1, #3] │ │ │ │ - ldr r0, [r1, #7] │ │ │ │ - ldr r1, [r1, #11] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq ce90c <__cxa_atexit@plt+0xc1c80> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr lr, [r7, #15] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr ip, [pc, #60] @ ce91c <__cxa_atexit@plt+0xc1c90> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r8, [r3, #7] │ │ │ │ - ldr sl, [r3, #11] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - stmib r5, {r0, r1, ip, lr} │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ + beq d6a30 <__cxa_atexit@plt+0xc9da4> │ │ │ │ + ldr r1, [pc, #112] @ d6a5c <__cxa_atexit@plt+0xc9dd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r3, #3 │ │ │ │ + beq d6a38 <__cxa_atexit@plt+0xc9dac> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #16 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc d6a44 <__cxa_atexit@plt+0xc9db8> │ │ │ │ + ldr r0, [pc, #72] @ d6a60 <__cxa_atexit@plt+0xc9dd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r2, r7} │ │ │ │ + str r3, [r6, #16] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r1, #11 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq r1, ip, #140 @ 0x8c │ │ │ │ - andeq r0, r0, r7, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #72] @ ce97c <__cxa_atexit@plt+0xc1cf0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, lr} │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r8, [r2, #7] │ │ │ │ - ldr sl, [r2, #11] │ │ │ │ - str ip, [r5, #-16]! │ │ │ │ - b 3ff9b4 <__cxa_atexit@plt+0x3f2d28> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r1, ip, #44 @ 0x2c │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ce9ac <__cxa_atexit@plt+0xc1d20> │ │ │ │ - cmp r3, #3 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldreq r7, [r5, #-4] │ │ │ │ - ldrne r7, [r5, #-12] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ ce9c4 <__cxa_atexit@plt+0xc1d38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbe4 <__cxa_atexit@plt+0x3f2f58> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r0, ip, #228, 30 @ 0x390 │ │ │ │ - andeq r0, r0, r8, lsr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ce9f4 <__cxa_atexit@plt+0xc1d68> │ │ │ │ - cmp r3, #3 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldreq r7, [r5, #-4] │ │ │ │ - ldrne r7, [r5, #-12] │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + movweq sp, #56272 @ 0xdbd0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ d6adc <__cxa_atexit@plt+0xc9e50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d6ac4 <__cxa_atexit@plt+0xc9e38> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d6acc <__cxa_atexit@plt+0xc9e40> │ │ │ │ + ldr lr, [pc, #60] @ d6ae0 <__cxa_atexit@plt+0xc9e54> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ cea14 <__cxa_atexit@plt+0xc1d88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #20] @ cea18 <__cxa_atexit@plt+0xc1d8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ffbec <__cxa_atexit@plt+0x3f2f60> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r0, ip, #176, 30 @ 0x2c0 │ │ │ │ - andeq r0, r0, r8, ror #23 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq sp, #56132 @ 0xdb44 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r7, #24 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq cea48 <__cxa_atexit@plt+0xc1dbc> │ │ │ │ - cmp r3, #3 │ │ │ │ - moveq r7, #32 │ │ │ │ - ldr r7, [r5, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d6b24 <__cxa_atexit@plt+0xc9e98> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #36] @ d6b30 <__cxa_atexit@plt+0xc9ea4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r3, r2 │ │ │ │ - blt cea3c <__cxa_atexit@plt+0xc1db0> │ │ │ │ - mov r7, #32 │ │ │ │ - b cea3c <__cxa_atexit@plt+0xc1db0> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq sp, #56028 @ 0xdadc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cead0 <__cxa_atexit@plt+0xc1e44> │ │ │ │ - ldr r3, [pc, #120] @ ceaf8 <__cxa_atexit@plt+0xc1e6c> │ │ │ │ + bhi d6b9c <__cxa_atexit@plt+0xc9f10> │ │ │ │ + ldr r3, [pc, #112] @ d6bc4 <__cxa_atexit@plt+0xc9f38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq ceac0 <__cxa_atexit@plt+0xc1e34> │ │ │ │ + beq d6b8c <__cxa_atexit@plt+0xc9f00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc ceae0 <__cxa_atexit@plt+0xc1e54> │ │ │ │ - ldr r7, [pc, #92] @ ceb00 <__cxa_atexit@plt+0xc1e74> │ │ │ │ + bcc d6bac <__cxa_atexit@plt+0xc9f20> │ │ │ │ + ldr r7, [pc, #84] @ d6bcc <__cxa_atexit@plt+0xc9f40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ ceafc <__cxa_atexit@plt+0xc1e70> │ │ │ │ + ldr r7, [pc, #36] @ d6bc8 <__cxa_atexit@plt+0xc9f3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r0, ip, #156, 30 @ 0x270 │ │ │ │ - movweq r5, #58924 @ 0xe62c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq r8, fp, #200, 12 @ 0xc800000 │ │ │ │ + movweq sp, #55924 @ 0xda74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ceb3c <__cxa_atexit@plt+0xc1eb0> │ │ │ │ - ldr r2, [pc, #32] @ ceb48 <__cxa_atexit@plt+0xc1ebc> │ │ │ │ + bcc d6c04 <__cxa_atexit@plt+0xc9f78> │ │ │ │ + ldr r2, [pc, #28] @ d6c10 <__cxa_atexit@plt+0xc9f84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r5, #58792 @ 0xe5a8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq sp, #55800 @ 0xd9f8 │ │ │ │ + sbceq fp, sp, #21248 @ 0x5300 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + sbceq fp, sp, #32000 @ 0x7d00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ceb94 <__cxa_atexit@plt+0xc1f08> │ │ │ │ - ldr r3, [pc, #56] @ ceba4 <__cxa_atexit@plt+0xc1f18> │ │ │ │ + bhi d6cb8 <__cxa_atexit@plt+0xca02c> │ │ │ │ + ldr r3, [pc, #124] @ d6ce0 <__cxa_atexit@plt+0xca054> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq ceb84 <__cxa_atexit@plt+0xc1ef8> │ │ │ │ + beq d6ca8 <__cxa_atexit@plt+0xca01c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d6cc8 <__cxa_atexit@plt+0xca03c> │ │ │ │ + ldr r7, [pc, #96] @ d6ce8 <__cxa_atexit@plt+0xca05c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r2, [pc, #88] @ d6cec <__cxa_atexit@plt+0xca060> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ceba8 <__cxa_atexit@plt+0xc1f1c> │ │ │ │ + ldr r7, [pc, #36] @ d6ce4 <__cxa_atexit@plt+0xca058> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r0, ip, #220, 28 @ 0xdc0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + rsceq r8, fp, #176, 10 @ 0x2c000000 │ │ │ │ + movweq sp, #55760 @ 0xd9d0 │ │ │ │ + movweq sp, #54368 @ 0xd460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d6d30 <__cxa_atexit@plt+0xca0a4> │ │ │ │ + ldr r2, [pc, #40] @ d6d3c <__cxa_atexit@plt+0xca0b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #3 │ │ │ │ + ldr r1, [pc, #32] @ d6d40 <__cxa_atexit@plt+0xca0b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq sp, #55620 @ 0xd944 │ │ │ │ + movweq sp, #54228 @ 0xd3d4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cec08 <__cxa_atexit@plt+0xc1f7c> │ │ │ │ - ldr r3, [pc, #56] @ cec18 <__cxa_atexit@plt+0xc1f8c> │ │ │ │ + bhi d6dc4 <__cxa_atexit@plt+0xca138> │ │ │ │ + ldr r3, [pc, #112] @ d6dd4 <__cxa_atexit@plt+0xca148> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq cebf8 <__cxa_atexit@plt+0xc1f6c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bx r0 │ │ │ │ + beq d6da8 <__cxa_atexit@plt+0xca11c> │ │ │ │ + ldr r2, [pc, #96] @ d6dd8 <__cxa_atexit@plt+0xca14c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #-8]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d6db8 <__cxa_atexit@plt+0xca12c> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + ldrne r8, [pc, #72] @ d6de4 <__cxa_atexit@plt+0xca158> │ │ │ │ + addne r8, pc, r8 │ │ │ │ + ldreq r8, [pc, #56] @ d6ddc <__cxa_atexit@plt+0xca150> │ │ │ │ + addeq r8, pc, r8 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cec1c <__cxa_atexit@plt+0xc1f90> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ d6de0 <__cxa_atexit@plt+0xca154> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r0, ip, #108, 28 @ 0x6c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + sbceq fp, sp, #592 @ 0x250 │ │ │ │ + rsceq r8, fp, #168, 8 @ 0xa8000000 │ │ │ │ + sbceq fp, sp, #52, 28 @ 0x340 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #64] @ d6e38 <__cxa_atexit@plt+0xca1ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d6e2c <__cxa_atexit@plt+0xca1a0> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + cmp r2, #2 │ │ │ │ + ldrne r8, [pc, #32] @ d6e40 <__cxa_atexit@plt+0xca1b4> │ │ │ │ + addne r8, pc, r8 │ │ │ │ + ldreq r8, [pc, #20] @ d6e3c <__cxa_atexit@plt+0xca1b0> │ │ │ │ + addeq r8, pc, r8 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + sbceq fp, sp, #10304 @ 0x2840 │ │ │ │ + sbceq fp, sp, #176, 26 @ 0x2c00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ d6e78 <__cxa_atexit@plt+0xca1ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #32] @ d6e7c <__cxa_atexit@plt+0xca1f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r3, r5, #8 │ │ │ │ + and r1, r7, #3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp r1, #2 │ │ │ │ + moveq r8, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + sbceq fp, sp, #7488 @ 0x1d40 │ │ │ │ + sbceq fp, sp, #116, 26 @ 0x1d00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cec7c <__cxa_atexit@plt+0xc1ff0> │ │ │ │ - ldr r3, [pc, #56] @ cec8c <__cxa_atexit@plt+0xc2000> │ │ │ │ + bhi d6ee8 <__cxa_atexit@plt+0xca25c> │ │ │ │ + ldr r3, [pc, #88] @ d6ef8 <__cxa_atexit@plt+0xca26c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq cec6c <__cxa_atexit@plt+0xc1fe0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq d6ec4 <__cxa_atexit@plt+0xca238> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d6ed4 <__cxa_atexit@plt+0xca248> │ │ │ │ + ldr r3, [pc, #64] @ d6f00 <__cxa_atexit@plt+0xca274> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d6edc <__cxa_atexit@plt+0xca250> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cec90 <__cxa_atexit@plt+0xc2004> │ │ │ │ + ldr r3, [pc, #32] @ d6efc <__cxa_atexit@plt+0xca270> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r7, [pc, #20] @ d6f04 <__cxa_atexit@plt+0xca278> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r0, ip, #252, 26 @ 0x3f00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + sbceq fp, sp, #244, 24 @ 0xf400 │ │ │ │ + sbceq fp, sp, #576 @ 0x240 │ │ │ │ + rsceq r8, fp, #136, 6 @ 0x20000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r2, [pc, #36] @ d6f3c <__cxa_atexit@plt+0xca2b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #32] @ d6f40 <__cxa_atexit@plt+0xca2b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r3, r5, #8 │ │ │ │ + and r1, r7, #3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp r1, #2 │ │ │ │ + moveq r8, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + sbceq fp, sp, #45312 @ 0xb100 │ │ │ │ + sbceq fp, sp, #176, 24 @ 0xb000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ d6f68 <__cxa_atexit@plt+0xca2dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3f35cc <__cxa_atexit@plt+0x3e6940> │ │ │ │ + rsceq r8, fp, #24, 6 @ 0x60000000 │ │ │ │ + rsceq r8, fp, #48, 6 @ 0xc0000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cecf0 <__cxa_atexit@plt+0xc2064> │ │ │ │ - ldr r3, [pc, #56] @ ced00 <__cxa_atexit@plt+0xc2074> │ │ │ │ + bhi d6fe0 <__cxa_atexit@plt+0xca354> │ │ │ │ + ldr r3, [pc, #96] @ d6ff0 <__cxa_atexit@plt+0xca364> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq cece0 <__cxa_atexit@plt+0xc2054> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bx r0 │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq d6fb8 <__cxa_atexit@plt+0xca32c> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne d6fcc <__cxa_atexit@plt+0xca340> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ced04 <__cxa_atexit@plt+0xc2078> │ │ │ │ + ldr r7, [pc, #60] @ d6ffc <__cxa_atexit@plt+0xca370> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #56] @ d7000 <__cxa_atexit@plt+0xca374> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ d6ff4 <__cxa_atexit@plt+0xca368> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #28] @ d6ff8 <__cxa_atexit@plt+0xca36c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ d7004 <__cxa_atexit@plt+0xca378> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r0, ip, #140, 26 @ 0x2300 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq r8, fp, #172, 4 @ 0xc000000a │ │ │ │ + rsceq r8, fp, #164, 4 @ 0x4000000a │ │ │ │ + rsceq r8, fp, #212, 4 @ 0x4000000d │ │ │ │ + rsceq r8, fp, #204, 4 @ 0xc000000c │ │ │ │ + rsceq r8, fp, #208, 4 │ │ │ │ + rsceq r8, fp, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ d7040 <__cxa_atexit@plt+0xca3b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ d7044 <__cxa_atexit@plt+0xca3b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, r2 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + rsceq r8, fp, #120, 4 @ 0x80000007 │ │ │ │ + rsceq r8, fp, #92, 4 @ 0xc0000005 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ced64 <__cxa_atexit@plt+0xc20d8> │ │ │ │ - ldr r3, [pc, #56] @ ced74 <__cxa_atexit@plt+0xc20e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d70c8 <__cxa_atexit@plt+0xca43c> │ │ │ │ + ldr r7, [pc, #112] @ d70d8 <__cxa_atexit@plt+0xca44c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq ced54 <__cxa_atexit@plt+0xc20c8> │ │ │ │ + beq d70ac <__cxa_atexit@plt+0xca420> │ │ │ │ + ldr r2, [pc, #96] @ d70dc <__cxa_atexit@plt+0xca450> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d70bc <__cxa_atexit@plt+0xca430> │ │ │ │ + eor r7, r7, r8 │ │ │ │ + ldr r3, [pc, #72] @ d70e0 <__cxa_atexit@plt+0xca454> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ced78 <__cxa_atexit@plt+0xc20ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ d70e4 <__cxa_atexit@plt+0xca458> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + movweq sp, #53536 @ 0xd120 │ │ │ │ + rsceq r8, fp, #4, 4 @ 0x40000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #56] @ d7134 <__cxa_atexit@plt+0xca4a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d712c <__cxa_atexit@plt+0xca4a0> │ │ │ │ + eor r7, r7, r3 │ │ │ │ + ldr r3, [pc, #32] @ d7138 <__cxa_atexit@plt+0xca4ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r0, ip, #28, 26 @ 0x700 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + movweq sp, #53408 @ 0xd0a0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + eor r7, r3, r7 │ │ │ │ + ldr r3, [pc, #16] @ d7168 <__cxa_atexit@plt+0xca4dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - rsceq r0, ip, #240, 24 @ 0xf000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + movweq sp, #53344 @ 0xd060 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cedd8 <__cxa_atexit@plt+0xc214c> │ │ │ │ - ldr r7, [pc, #52] @ cedec <__cxa_atexit@plt+0xc2160> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d71fc <__cxa_atexit@plt+0xca570> │ │ │ │ + ldr r7, [pc, #128] @ d720c <__cxa_atexit@plt+0xca580> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq cedcc <__cxa_atexit@plt+0xc2140> │ │ │ │ - mov r7, r8 │ │ │ │ - b cee00 <__cxa_atexit@plt+0xc2174> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + beq d71d0 <__cxa_atexit@plt+0xca544> │ │ │ │ + ldr r2, [pc, #112] @ d7210 <__cxa_atexit@plt+0xca584> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d71e0 <__cxa_atexit@plt+0xca554> │ │ │ │ + ldr r0, [r5] │ │ │ │ + eor r7, r7, r8 │ │ │ │ + tst r7, #3 │ │ │ │ + beq d71ec <__cxa_atexit@plt+0xca560> │ │ │ │ + ldr r7, [pc, #84] @ d721c <__cxa_atexit@plt+0xca590> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cedf0 <__cxa_atexit@plt+0xc2164> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r0, ip, #184, 24 @ 0xb800 │ │ │ │ - rsceq r0, ip, #144, 24 @ 0x9000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq cee28 <__cxa_atexit@plt+0xc219c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne cee5c <__cxa_atexit@plt+0xc21d0> │ │ │ │ - ldr r7, [pc, #172] @ ceec8 <__cxa_atexit@plt+0xc223c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cee5c <__cxa_atexit@plt+0xc21d0> │ │ │ │ - ldr r3, [pc, #128] @ ceec0 <__cxa_atexit@plt+0xc2234> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cee70 <__cxa_atexit@plt+0xc21e4> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #2 │ │ │ │ - bge cee78 <__cxa_atexit@plt+0xc21ec> │ │ │ │ - ldr r7, [pc, #88] @ ceebc <__cxa_atexit@plt+0xc2230> │ │ │ │ + ldr r7, [pc, #32] @ d7214 <__cxa_atexit@plt+0xca588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldrb r7, [r7, #1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - orr r7, r3, r7, lsl #8 │ │ │ │ - mov r3, #616 @ 0x268 │ │ │ │ - orr r3, r3, #12288 @ 0x3000 │ │ │ │ - cmp r7, r3 │ │ │ │ - beq ceeac <__cxa_atexit@plt+0xc2220> │ │ │ │ - ldr r7, [pc, #40] @ ceecc <__cxa_atexit@plt+0xc2240> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #20] @ d7218 <__cxa_atexit@plt+0xca58c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ceec4 <__cxa_atexit@plt+0xc2238> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + movweq ip, #56680 @ 0xdd68 │ │ │ │ + rsceq r8, fp, #212 @ 0xd4 │ │ │ │ + movweq ip, #56728 @ 0xdd98 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #72] @ d727c <__cxa_atexit@plt+0xca5f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d7264 <__cxa_atexit@plt+0xca5d8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + eor r7, r7, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq d726c <__cxa_atexit@plt+0xca5e0> │ │ │ │ + ldr r7, [pc, #40] @ d7284 <__cxa_atexit@plt+0xca5f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movweq r5, #57608 @ 0xe108 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - movweq r5, #57532 @ 0xe0bc │ │ │ │ - movweq r5, #59012 @ 0xe684 │ │ │ │ - movweq r5, #57544 @ 0xe0c8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #2 │ │ │ │ - bge ceef8 <__cxa_atexit@plt+0xc226c> │ │ │ │ - ldr r7, [pc, #84] @ cef40 <__cxa_atexit@plt+0xc22b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldrb r3, [r7] │ │ │ │ - ldrb r7, [r7, #1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - orr r7, r3, r7, lsl #8 │ │ │ │ - mov r3, #616 @ 0x268 │ │ │ │ - orr r3, r3, #12288 @ 0x3000 │ │ │ │ - cmp r7, r3 │ │ │ │ - beq cef2c <__cxa_atexit@plt+0xc22a0> │ │ │ │ - ldr r7, [pc, #32] @ cef44 <__cxa_atexit@plt+0xc22b8> │ │ │ │ + ldr r7, [pc, #12] @ d7280 <__cxa_atexit@plt+0xca5f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ cef3c <__cxa_atexit@plt+0xc22b0> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + movweq ip, #56552 @ 0xdce8 │ │ │ │ + movweq ip, #56580 @ 0xdd04 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + eor r3, r3, r7 │ │ │ │ + ldr r2, [pc, #24] @ d72bc <__cxa_atexit@plt+0xca630> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [pc, #20] @ d72c0 <__cxa_atexit@plt+0xca634> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ + tst r3, #3 │ │ │ │ + addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - movweq r5, #57404 @ 0xe03c │ │ │ │ - movweq r5, #57472 @ 0xe080 │ │ │ │ - movweq r5, #57416 @ 0xe048 │ │ │ │ - rsceq r0, ip, #224, 26 @ 0x3800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cefac <__cxa_atexit@plt+0xc2320> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq cefa4 <__cxa_atexit@plt+0xc2318> │ │ │ │ - ldr r3, [pc, #56] @ cefb4 <__cxa_atexit@plt+0xc2328> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #48] @ cefb8 <__cxa_atexit@plt+0xc232c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r3, [pc, #36] @ cefbc <__cxa_atexit@plt+0xc2330> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, #0 │ │ │ │ - b 3ff7ec <__cxa_atexit@plt+0x3f2b60> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - movweq r4, #61356 @ 0xefac │ │ │ │ - movweq r5, #57352 @ 0xe008 │ │ │ │ - rsceq r0, ip, #104, 26 @ 0x1a00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ cefec <__cxa_atexit@plt+0xc2360> │ │ │ │ + movweq ip, #56504 @ 0xdcb8 │ │ │ │ + movweq ip, #56500 @ 0xdcb4 │ │ │ │ + rsceq r8, fp, #40 @ 0x28 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d7304 <__cxa_atexit@plt+0xca678> │ │ │ │ + ldr r3, [pc, #36] @ d7310 <__cxa_atexit@plt+0xca684> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ ceff0 <__cxa_atexit@plt+0xc2364> │ │ │ │ + ldr r3, [pc, #24] @ d7314 <__cxa_atexit@plt+0xca688> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff7d4 <__cxa_atexit@plt+0x3f2b48> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r4, #61376 @ 0xefc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cf058 <__cxa_atexit@plt+0xc23cc> │ │ │ │ - ldr lr, [pc, #80] @ cf070 <__cxa_atexit@plt+0xc23e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #68] @ cf074 <__cxa_atexit@plt+0xc23e8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r0, r6, #17 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ cf078 <__cxa_atexit@plt+0xc23ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - movweq r4, #61248 @ 0xef40 │ │ │ │ - movweq r4, #61236 @ 0xef34 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cf0d4 <__cxa_atexit@plt+0xc2448> │ │ │ │ - ldr r8, [pc, #76] @ cf0ec <__cxa_atexit@plt+0xc2460> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ cf0f0 <__cxa_atexit@plt+0xc2464> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldmdb r5, {r1, r2, r7} │ │ │ │ - sub r0, r6, #17 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ cf0f4 <__cxa_atexit@plt+0xc2468> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - movweq r4, #61120 @ 0xeec0 │ │ │ │ - movweq r4, #61116 @ 0xeebc │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - rsceq r0, ip, #60, 24 @ 0x3c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi cf160 <__cxa_atexit@plt+0xc24d4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq cf158 <__cxa_atexit@plt+0xc24cc> │ │ │ │ - ldr r3, [pc, #60] @ cf168 <__cxa_atexit@plt+0xc24dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ cf16c <__cxa_atexit@plt+0xc24e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ cf170 <__cxa_atexit@plt+0xc24e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ cf174 <__cxa_atexit@plt+0xc24e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r0, ip, #8, 24 @ 0x800 │ │ │ │ - movweq r4, #60920 @ 0xedf8 │ │ │ │ - rsceq r0, ip, #236, 22 @ 0x3b000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cf1c8 <__cxa_atexit@plt+0xc253c> │ │ │ │ - mov r2, #16 │ │ │ │ - ldr r1, [pc, #52] @ cf1d4 <__cxa_atexit@plt+0xc2548> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ cf1d8 <__cxa_atexit@plt+0xc254c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ + b f78c4 <__cxa_atexit@plt+0xeac38> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r4, #60928 @ 0xee00 │ │ │ │ - movweq r5, #58484 @ 0xe474 │ │ │ │ - rsceq r0, ip, #120, 22 @ 0x1e000 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + movweq sp, #54112 @ 0xd360 │ │ │ │ + rsceq r7, fp, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi cf244 <__cxa_atexit@plt+0xc25b8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq cf23c <__cxa_atexit@plt+0xc25b0> │ │ │ │ - ldr r3, [pc, #60] @ cf24c <__cxa_atexit@plt+0xc25c0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ d7360 <__cxa_atexit@plt+0xca6d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ cf250 <__cxa_atexit@plt+0xc25c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ cf254 <__cxa_atexit@plt+0xc25c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ cf258 <__cxa_atexit@plt+0xc25cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq d7350 <__cxa_atexit@plt+0xca6c4> │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d7358 <__cxa_atexit@plt+0xca6cc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r0, ip, #36, 22 @ 0x9000 │ │ │ │ - movweq r4, #60692 @ 0xed14 │ │ │ │ - rsceq r0, ip, #8, 22 @ 0x2000 │ │ │ │ - rsceq r0, ip, #232, 20 @ 0xe8000 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b f3bcc <__cxa_atexit@plt+0xe6f40> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r7, fp, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #16] @ cf280 <__cxa_atexit@plt+0xc25f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ cf284 <__cxa_atexit@plt+0xc25f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d738c <__cxa_atexit@plt+0xca700> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ - rsceq r0, ip, #220, 20 @ 0xdc000 │ │ │ │ - rsceq r0, ip, #208, 20 @ 0xd0000 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b f3bcc <__cxa_atexit@plt+0xe6f40> │ │ │ │ + rsceq r7, fp, #88, 30 @ 0x160 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cf2e0 <__cxa_atexit@plt+0xc2654> │ │ │ │ - ldr r7, [pc, #72] @ cf2f0 <__cxa_atexit@plt+0xc2664> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d741c <__cxa_atexit@plt+0xca790> │ │ │ │ + ldr r7, [pc, #136] @ d7444 <__cxa_atexit@plt+0xca7b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq cf2d0 <__cxa_atexit@plt+0xc2644> │ │ │ │ - ldr r7, [pc, #56] @ cf2f4 <__cxa_atexit@plt+0xc2668> │ │ │ │ + stmdb r2, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq d7410 <__cxa_atexit@plt+0xca784> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc d7430 <__cxa_atexit@plt+0xca7a4> │ │ │ │ + ldr r7, [pc, #108] @ d744c <__cxa_atexit@plt+0xca7c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r1, [pc, #104] @ d7450 <__cxa_atexit@plt+0xca7c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + ldr r8, [r2, #-4] │ │ │ │ + ldr r1, [r9, #19] │ │ │ │ + sub r0, r3, #3 │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cf2f8 <__cxa_atexit@plt+0xc266c> │ │ │ │ + ldr r7, [pc, #36] @ d7448 <__cxa_atexit@plt+0xca7bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsceq r0, ip, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ cf320 <__cxa_atexit@plt+0xc2694> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq r7, fp, #228, 28 @ 0xe40 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + movweq ip, #56996 @ 0xdea4 │ │ │ │ + rsceq r7, fp, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cf364 <__cxa_atexit@plt+0xc26d8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ cf370 <__cxa_atexit@plt+0xc26e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + bcc d74a4 <__cxa_atexit@plt+0xca818> │ │ │ │ + ldr r2, [pc, #52] @ d74b0 <__cxa_atexit@plt+0xca824> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ d74b4 <__cxa_atexit@plt+0xca828> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r5, #58064 @ 0xe2d0 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + movweq ip, #56840 @ 0xde08 │ │ │ │ + rsceq r7, fp, #52, 28 @ 0x340 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi cf3a8 <__cxa_atexit@plt+0xc271c> │ │ │ │ - ldr r3, [pc, #56] @ cf3c4 <__cxa_atexit@plt+0xc2738> │ │ │ │ + bhi d74f8 <__cxa_atexit@plt+0xca86c> │ │ │ │ + ldr r3, [pc, #36] @ d7504 <__cxa_atexit@plt+0xca878> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq cf3a0 <__cxa_atexit@plt+0xc2714> │ │ │ │ - b cf440 <__cxa_atexit@plt+0xc27b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #24] @ d7508 <__cxa_atexit@plt+0xca87c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b f78c4 <__cxa_atexit@plt+0xeac38> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ cf3c8 <__cxa_atexit@plt+0xc273c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + movweq sp, #53616 @ 0xd170 │ │ │ │ + rsceq r7, fp, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ d7554 <__cxa_atexit@plt+0xca8c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq d7544 <__cxa_atexit@plt+0xca8b8> │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d754c <__cxa_atexit@plt+0xca8c0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - rsceq r0, ip, #208, 18 @ 0x340000 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b f3bcc <__cxa_atexit@plt+0xe6f40> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r7, fp, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d7580 <__cxa_atexit@plt+0xca8f4> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b f3bcc <__cxa_atexit@plt+0xe6f40> │ │ │ │ + rsceq r7, fp, #100, 26 @ 0x1900 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi cf41c <__cxa_atexit@plt+0xc2790> │ │ │ │ - ldr r7, [pc, #52] @ cf430 <__cxa_atexit@plt+0xc27a4> │ │ │ │ + bhi d7610 <__cxa_atexit@plt+0xca984> │ │ │ │ + ldr r7, [pc, #136] @ d7638 <__cxa_atexit@plt+0xca9ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq cf410 <__cxa_atexit@plt+0xc2784> │ │ │ │ - mov r7, r8 │ │ │ │ - b cf440 <__cxa_atexit@plt+0xc27b4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r2, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq d7604 <__cxa_atexit@plt+0xca978> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc d7624 <__cxa_atexit@plt+0xca998> │ │ │ │ + ldr r7, [pc, #108] @ d7640 <__cxa_atexit@plt+0xca9b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #104] @ d7644 <__cxa_atexit@plt+0xca9b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + ldr r8, [r2, #-4] │ │ │ │ + ldr r1, [r9, #19] │ │ │ │ + sub r0, r3, #3 │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ cf434 <__cxa_atexit@plt+0xc27a8> │ │ │ │ + ldr r7, [pc, #36] @ d763c <__cxa_atexit@plt+0xca9b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r0, ip, #92, 18 @ 0x170000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #144] @ cf4dc <__cxa_atexit@plt+0xc2850> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cf4b4 <__cxa_atexit@plt+0xc2828> │ │ │ │ - ldr r1, [pc, #120] @ cf4e0 <__cxa_atexit@plt+0xc2854> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq cf4bc <__cxa_atexit@plt+0xc2830> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #20 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc cf4c8 <__cxa_atexit@plt+0xc283c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - ldr r0, [pc, #72] @ cf4e4 <__cxa_atexit@plt+0xc2858> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r1, #15 │ │ │ │ - mov r6, r1 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ + mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - movweq r5, #57732 @ 0xe184 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #108] @ cf568 <__cxa_atexit@plt+0xc28dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cf550 <__cxa_atexit@plt+0xc28c4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc cf558 <__cxa_atexit@plt+0xc28cc> │ │ │ │ - ldr lr, [pc, #68] @ cf56c <__cxa_atexit@plt+0xc28e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - movweq r5, #57592 @ 0xe0f8 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + rsceq r7, fp, #248, 24 @ 0xf800 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + movweq ip, #56496 @ 0xdcb0 │ │ │ │ + rsceq r7, fp, #168, 24 @ 0xa800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cf5bc <__cxa_atexit@plt+0xc2930> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #48] @ cf5c8 <__cxa_atexit@plt+0xc293c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc d7698 <__cxa_atexit@plt+0xcaa0c> │ │ │ │ + ldr r2, [pc, #52] @ d76a4 <__cxa_atexit@plt+0xcaa18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ d76a8 <__cxa_atexit@plt+0xcaa1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r5, #57480 @ 0xe088 │ │ │ │ - sbceq r3, lr, #140, 26 @ 0x2300 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - sbceq r3, lr, #12608 @ 0x3140 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + movweq ip, #56340 @ 0xdc14 │ │ │ │ + rsceq r7, fp, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d7734 <__cxa_atexit@plt+0xcaaa8> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [pc, #104] @ d7740 <__cxa_atexit@plt+0xcaab4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq d7710 <__cxa_atexit@plt+0xcaa84> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne d7720 <__cxa_atexit@plt+0xcaa94> │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #8 │ │ │ │ + cmpne r3, #7 │ │ │ │ + bne d7718 <__cxa_atexit@plt+0xcaa8c> │ │ │ │ + ldr r7, [r9, #1] │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ + ldr r7, [r9, #2] │ │ │ │ + b 3f3764 <__cxa_atexit@plt+0x3e6ad8> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq d7708 <__cxa_atexit@plt+0xcaa7c> │ │ │ │ + ldr r3, [pc, #28] @ d7744 <__cxa_atexit@plt+0xcaab8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + mov r8, #0 │ │ │ │ + b 117a2c <__cxa_atexit@plt+0x10ada0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + movweq ip, #55376 @ 0xd850 │ │ │ │ + movweq ip, #55400 @ 0xd868 │ │ │ │ + rsceq r7, fp, #24, 24 @ 0x1800 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cf624 <__cxa_atexit@plt+0xc2998> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ + bhi d777c <__cxa_atexit@plt+0xcaaf0> │ │ │ │ + ldr r7, [pc, #32] @ d778c <__cxa_atexit@plt+0xcab00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b cf638 <__cxa_atexit@plt+0xc29ac> │ │ │ │ - ldr r7, [pc, #8] @ cf634 <__cxa_atexit@plt+0xc29a8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r7, [pc, #12] @ d7790 <__cxa_atexit@plt+0xcab04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq r0, ip, #128, 16 @ 0x800000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [pc, #128] @ cf6c4 <__cxa_atexit@plt+0xc2a38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq cf688 <__cxa_atexit@plt+0xc29fc> │ │ │ │ - ldr r3, [pc, #108] @ cf6c8 <__cxa_atexit@plt+0xc2a3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r7, fp, #248, 22 @ 0x3e000 │ │ │ │ + rsceq r7, fp, #208, 22 @ 0x34000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #28] @ d77c8 <__cxa_atexit@plt+0xcab3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq cf694 <__cxa_atexit@plt+0xc2a08> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cf69c <__cxa_atexit@plt+0xc2a10> │ │ │ │ - ldr r7, [pc, #80] @ cf6cc <__cxa_atexit@plt+0xc2a40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d77c0 <__cxa_atexit@plt+0xcab34> │ │ │ │ + b d77d8 <__cxa_atexit@plt+0xcab4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r0, [pc, #28] @ cf6d0 <__cxa_atexit@plt+0xc2a44> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - b 3ffbe4 <__cxa_atexit@plt+0x3f2f58> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - movweq r4, #59600 @ 0xe8d0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r7, fp, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, #92] @ cf744 <__cxa_atexit@plt+0xc2ab8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq cf714 <__cxa_atexit@plt+0xc2a88> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cf71c <__cxa_atexit@plt+0xc2a90> │ │ │ │ - ldr r7, [pc, #64] @ cf748 <__cxa_atexit@plt+0xc2abc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + bne d7800 <__cxa_atexit@plt+0xcab74> │ │ │ │ + ldr r7, [pc, #512] @ d79f4 <__cxa_atexit@plt+0xcad68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r0, [pc, #24] @ cf74c <__cxa_atexit@plt+0xc2ac0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - b 3ffbe4 <__cxa_atexit@plt+0x3f2f58> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - movweq r4, #59460 @ 0xe844 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq d78b8 <__cxa_atexit@plt+0xcac2c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne d7860 <__cxa_atexit@plt+0xcabd4> │ │ │ │ + cmp r3, #8 │ │ │ │ + beq d7948 <__cxa_atexit@plt+0xcacbc> │ │ │ │ + cmp r3, #7 │ │ │ │ + beq d793c <__cxa_atexit@plt+0xcacb0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d7860 <__cxa_atexit@plt+0xcabd4> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d79ac <__cxa_atexit@plt+0xcad20> │ │ │ │ + ldr lr, [pc, #400] @ d79e0 <__cxa_atexit@plt+0xcad54> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #396] @ d79e4 <__cxa_atexit@plt+0xcad58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldrb r7, [r7, #5] │ │ │ │ + b d78e8 <__cxa_atexit@plt+0xcac5c> │ │ │ │ + ldr r3, [pc, #336] @ d79b8 <__cxa_atexit@plt+0xcad2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r3, [pc, #328] @ d79bc <__cxa_atexit@plt+0xcad30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r9, [r3, #-4]! │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d7964 <__cxa_atexit@plt+0xcacd8> │ │ │ │ + ldr r3, [pc, #288] @ d79c0 <__cxa_atexit@plt+0xcad34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #284] @ d79c4 <__cxa_atexit@plt+0xcad38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + b d7928 <__cxa_atexit@plt+0xcac9c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d798c <__cxa_atexit@plt+0xcad00> │ │ │ │ + ldr lr, [pc, #236] @ d79c8 <__cxa_atexit@plt+0xcad3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #232] @ d79cc <__cxa_atexit@plt+0xcad40> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldrb r7, [r7, #6] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + sub sl, r2, #3 │ │ │ │ + add r9, lr, #1 │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + strb r7, [r6, #8] │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d7964 <__cxa_atexit@plt+0xcacd8> │ │ │ │ + ldr r3, [pc, #188] @ d79d0 <__cxa_atexit@plt+0xcad44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #184] @ d79d4 <__cxa_atexit@plt+0xcad48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r6, #12]! │ │ │ │ + str r6, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + ldr r3, [pc, #152] @ d79dc <__cxa_atexit@plt+0xcad50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d7868 <__cxa_atexit@plt+0xcabdc> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r3, [pc, #156] @ d79f0 <__cxa_atexit@plt+0xcad64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 189c48 <__cxa_atexit@plt+0x17cfbc> │ │ │ │ + ldr r7, [pc, #124] @ d79e8 <__cxa_atexit@plt+0xcad5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, sl │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + ldr r6, [pc, #68] @ d79d8 <__cxa_atexit@plt+0xcad4c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r6, [pc, #56] @ d79ec <__cxa_atexit@plt+0xcad60> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b d7994 <__cxa_atexit@plt+0xcad08> │ │ │ │ + rsceq r7, fp, #184, 20 @ 0xb8000 │ │ │ │ + rsceq r7, fp, #164, 20 @ 0xa4000 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + movweq ip, #54972 @ 0xd6bc │ │ │ │ + rsceq r7, fp, #60, 20 @ 0x3c000 │ │ │ │ + movweq ip, #55844 @ 0xda24 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + movweq ip, #54856 @ 0xd648 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + rsceq r7, fp, #236, 18 @ 0x3b0000 │ │ │ │ + rsceq r7, fp, #216, 20 @ 0xd8000 │ │ │ │ + movweq ip, #55984 @ 0xdab0 │ │ │ │ + andeq r0, r0, r0, ror #7 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + movweq ip, #56056 @ 0xdaf8 │ │ │ │ + rsceq r7, fp, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne cf778 <__cxa_atexit@plt+0xc2aec> │ │ │ │ - ldr r7, [pc, #60] @ cf7a8 <__cxa_atexit@plt+0xc2b1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r0, [pc, #20] @ cf7a4 <__cxa_atexit@plt+0xc2b18> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - b 3ffbe4 <__cxa_atexit@plt+0x3f2f58> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq r4, #59360 @ 0xe7e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq cf7ec <__cxa_atexit@plt+0xc2b60> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ + bne d7a74 <__cxa_atexit@plt+0xcade8> │ │ │ │ + ldr r7, [pc, #152] @ d7ab0 <__cxa_atexit@plt+0xcae24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #148] @ d7ab4 <__cxa_atexit@plt+0xcae28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add sl, r7, #1 │ │ │ │ + str sl, [r5] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d7a88 <__cxa_atexit@plt+0xcadfc> │ │ │ │ + ldr r7, [pc, #116] @ d7ac0 <__cxa_atexit@plt+0xcae34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r6, [r5] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + ldr r6, [pc, #96] @ d7ac4 <__cxa_atexit@plt+0xcae38> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + ldr r3, [pc, #64] @ d7abc <__cxa_atexit@plt+0xcae30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 189ac4 <__cxa_atexit@plt+0x17ce38> │ │ │ │ + ldr r7, [pc, #40] @ d7ab8 <__cxa_atexit@plt+0xcae2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, sl │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + rsceq r7, fp, #48, 18 @ 0xc0000 │ │ │ │ + rsceq r7, fp, #248, 16 @ 0xf80000 │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + movweq ip, #54528 @ 0xd500 │ │ │ │ + rsceq r7, fp, #128, 16 @ 0x800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #144] @ d7b6c <__cxa_atexit@plt+0xcaee0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #140] @ d7b70 <__cxa_atexit@plt+0xcaee4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ d7b74 <__cxa_atexit@plt+0xcaee8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r9, r3, #1 │ │ │ │ + add sl, r1, #1 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq sl, r2, #1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + str r9, [r5] │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc d7b48 <__cxa_atexit@plt+0xcaebc> │ │ │ │ + ldr r7, [pc, #88] @ d7b78 <__cxa_atexit@plt+0xcaeec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r6, [r5] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + ldr r6, [pc, #68] @ d7b7c <__cxa_atexit@plt+0xcaef0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + ldr r7, [pc, #48] @ d7b80 <__cxa_atexit@plt+0xcaef4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, sl │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + rsceq r7, fp, #60, 16 @ 0x3c0000 │ │ │ │ + rsceq r7, fp, #92, 16 @ 0x5c0000 │ │ │ │ + rsceq r7, fp, #76, 16 @ 0x4c0000 │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + movweq ip, #54316 @ 0xd42c │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + rsceq r7, fp, #196, 14 @ 0x3100000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d7c0c <__cxa_atexit@plt+0xcaf80> │ │ │ │ + ldr r1, [pc, #160] @ d7c4c <__cxa_atexit@plt+0xcafc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ d7c50 <__cxa_atexit@plt+0xcafc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldrb r7, [r7, #5] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + sub sl, r3, #3 │ │ │ │ + add r9, r1, #1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + str r9, [r5] │ │ │ │ + strb r7, [r6, #8] │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d7c28 <__cxa_atexit@plt+0xcaf9c> │ │ │ │ + ldr r7, [pc, #120] @ d7c5c <__cxa_atexit@plt+0xcafd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + str r6, [r5] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + ldr r6, [pc, #100] @ d7c60 <__cxa_atexit@plt+0xcafd4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + ldr r6, [pc, #68] @ d7c58 <__cxa_atexit@plt+0xcafcc> │ │ │ │ + add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ - cmp r1, #3 │ │ │ │ - movne r2, #4 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - ldr r3, [r5, r2] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b cf638 <__cxa_atexit@plt+0xc29ac> │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #36] @ d7c54 <__cxa_atexit@plt+0xcafc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, sl │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + rsceq r7, fp, #124, 14 @ 0x1f00000 │ │ │ │ + movweq ip, #55124 @ 0xd754 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + movweq ip, #54120 @ 0xd368 │ │ │ │ + rsceq r7, fp, #228, 12 @ 0xe400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc cf81c <__cxa_atexit@plt+0xc2b90> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #32] @ cf82c <__cxa_atexit@plt+0xc2ba0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ + bcc d7cec <__cxa_atexit@plt+0xcb060> │ │ │ │ + ldr r1, [pc, #160] @ d7d2c <__cxa_atexit@plt+0xcb0a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ d7d30 <__cxa_atexit@plt+0xcb0a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldrb r7, [r7, #6] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + sub sl, r3, #3 │ │ │ │ + add r9, r1, #1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + str r9, [r5] │ │ │ │ + strb r7, [r6, #8] │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d7d08 <__cxa_atexit@plt+0xcb07c> │ │ │ │ + ldr r7, [pc, #120] @ d7d3c <__cxa_atexit@plt+0xcb0b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + str r6, [r5] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + ldr r6, [pc, #100] @ d7d40 <__cxa_atexit@plt+0xcb0b4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + ldr r6, [pc, #68] @ d7d38 <__cxa_atexit@plt+0xcb0ac> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #36] @ d7d34 <__cxa_atexit@plt+0xcb0a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r4, #59204 @ 0xe744 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cf8b4 <__cxa_atexit@plt+0xc2c28> │ │ │ │ - ldr r7, [pc, #120] @ cf8c8 <__cxa_atexit@plt+0xc2c3c> │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, sl │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + rsceq r7, fp, #140, 12 @ 0x8c00000 │ │ │ │ + movweq ip, #54900 @ 0xd674 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0xfffff9f0 │ │ │ │ + movweq ip, #53896 @ 0xd288 │ │ │ │ + rsceq r7, fp, #4, 12 @ 0x400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + stmda r5, {r8, r9} │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d7d9c <__cxa_atexit@plt+0xcb110> │ │ │ │ + ldr r3, [pc, #68] @ d7dbc <__cxa_atexit@plt+0xcb130> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r7, [r5] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #48] @ d7dc0 <__cxa_atexit@plt+0xcb134> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + ldr r7, [pc, #32] @ d7dc4 <__cxa_atexit@plt+0xcb138> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq cf898 <__cxa_atexit@plt+0xc2c0c> │ │ │ │ - ldr r2, [pc, #96] @ cf8cc <__cxa_atexit@plt+0xc2c40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, sl │ │ │ │ + b 3f38e4 <__cxa_atexit@plt+0x3e6c58> │ │ │ │ + @ instruction: 0xfffff93c │ │ │ │ + movweq ip, #53716 @ 0xd1d4 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d7e7c <__cxa_atexit@plt+0xcb1f0> │ │ │ │ + ldr lr, [pc, #184] @ d7ea0 <__cxa_atexit@plt+0xcb214> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #172] @ d7ea4 <__cxa_atexit@plt+0xcb218> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq cf8a8 <__cxa_atexit@plt+0xc2c1c> │ │ │ │ - ldr r3, [pc, #76] @ cf8d0 <__cxa_atexit@plt+0xc2c44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #56] @ cf8c4 <__cxa_atexit@plt+0xc2c38> │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov sl, #0 │ │ │ │ - b 1964ea8 <__cxa_atexit@plt+0x195821c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + beq d7e60 <__cxa_atexit@plt+0xcb1d4> │ │ │ │ + ldr r1, [pc, #152] @ d7ea8 <__cxa_atexit@plt+0xcb21c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + tst r2, #3 │ │ │ │ + beq d7e6c <__cxa_atexit@plt+0xcb1e0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #16 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc d7e88 <__cxa_atexit@plt+0xcb1fc> │ │ │ │ + ldr r3, [pc, #112] @ d7eac <__cxa_atexit@plt+0xcb220> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [pc, #104] @ d7eb0 <__cxa_atexit@plt+0xcb224> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r3, r7} │ │ │ │ + str r2, [r6, #16] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r1, #11 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ cf8d4 <__cxa_atexit@plt+0xc2c48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - rsceq r0, ip, #244, 10 @ 0x3d000000 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + movweq ip, #53552 @ 0xd130 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + movweq ip, #53536 @ 0xd120 │ │ │ │ + movweq ip, #55324 @ 0xd81c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, #56] @ cf924 <__cxa_atexit@plt+0xc2c98> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #96] @ d7f28 <__cxa_atexit@plt+0xcb29c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq cf918 <__cxa_atexit@plt+0xc2c8c> │ │ │ │ - ldr r3, [pc, #36] @ cf928 <__cxa_atexit@plt+0xc2c9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #20] @ cf920 <__cxa_atexit@plt+0xc2c94> │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov sl, #0 │ │ │ │ - b 1964ea8 <__cxa_atexit@plt+0x195821c> │ │ │ │ + beq d7f10 <__cxa_atexit@plt+0xcb284> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d7f18 <__cxa_atexit@plt+0xcb28c> │ │ │ │ + ldr r1, [pc, #60] @ d7f2c <__cxa_atexit@plt+0xcb2a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #52] @ d7f30 <__cxa_atexit@plt+0xcb2a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1, r3, r7} │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq ip, #53356 @ 0xd06c │ │ │ │ + movweq ip, #55144 @ 0xd768 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ cf958 <__cxa_atexit@plt+0xc2ccc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #16] @ cf954 <__cxa_atexit@plt+0xc2cc8> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov sl, #0 │ │ │ │ - b 1964ea8 <__cxa_atexit@plt+0x195821c> │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r3, r5, #4 │ │ │ │ - ldr r3, [r3] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq cf99c <__cxa_atexit@plt+0xc2d10> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq cf9c8 <__cxa_atexit@plt+0xc2d3c> │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - tst r2, r7 │ │ │ │ - mov r2, #7 │ │ │ │ - moveq r2, #3 │ │ │ │ - add r3, r3, r2 │ │ │ │ - b cf96c <__cxa_atexit@plt+0xc2ce0> │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - cmp r7, r2 │ │ │ │ - bne cf9c8 <__cxa_atexit@plt+0xc2d3c> │ │ │ │ - ldr r9, [r3, #2] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cf9dc <__cxa_atexit@plt+0xc2d50> │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b cf638 <__cxa_atexit@plt+0xc29ac> │ │ │ │ - ldr r7, [pc, #36] @ cf9f4 <__cxa_atexit@plt+0xc2d68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d7f84 <__cxa_atexit@plt+0xcb2f8> │ │ │ │ + ldr r2, [pc, #56] @ d7f90 <__cxa_atexit@plt+0xcb304> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr lr, [pc, #44] @ d7f94 <__cxa_atexit@plt+0xcb308> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ cf9f0 <__cxa_atexit@plt+0xc2d64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq ip, #53252 @ 0xd004 │ │ │ │ + movweq ip, #55036 @ 0xd6fc │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d7fe8 <__cxa_atexit@plt+0xcb35c> │ │ │ │ + ldr r3, [pc, #64] @ d8000 <__cxa_atexit@plt+0xcb374> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ d8004 <__cxa_atexit@plt+0xcb378> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r9, [sl, #8] │ │ │ │ + str r8, [sl, #12] │ │ │ │ + ldr r3, [pc, #44] @ d8008 <__cxa_atexit@plt+0xcb37c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ + ldr r7, [pc, #28] @ d800c <__cxa_atexit@plt+0xcb380> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r0, ip, #200, 8 @ 0xc8000000 │ │ │ │ - movweq r4, #58748 @ 0xe57c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + rsceq r7, fp, #248, 8 @ 0xf8000000 │ │ │ │ + movweq ip, #54924 @ 0xd68c │ │ │ │ + rsceq r7, fp, #228, 8 @ 0xe4000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cfa68 <__cxa_atexit@plt+0xc2ddc> │ │ │ │ - ldr r3, [pc, #96] @ cfa78 <__cxa_atexit@plt+0xc2dec> │ │ │ │ + bhi d8060 <__cxa_atexit@plt+0xcb3d4> │ │ │ │ + ldr r3, [pc, #64] @ d8070 <__cxa_atexit@plt+0xcb3e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq cfa40 <__cxa_atexit@plt+0xc2db4> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne cfa54 <__cxa_atexit@plt+0xc2dc8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ cfa80 <__cxa_atexit@plt+0xc2df4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ cfa7c <__cxa_atexit@plt+0xc2df0> │ │ │ │ + tst r8, #3 │ │ │ │ + beq d8050 <__cxa_atexit@plt+0xcb3c4> │ │ │ │ + ldr r7, [pc, #48] @ d8074 <__cxa_atexit@plt+0xcb3e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ cfa84 <__cxa_atexit@plt+0xc2df8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ d8078 <__cxa_atexit@plt+0xcb3ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - movweq r4, #58640 @ 0xe510 │ │ │ │ - movweq r4, #58664 @ 0xe528 │ │ │ │ - rsceq r0, ip, #68, 8 @ 0x44000000 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + movweq fp, #57156 @ 0xdf44 │ │ │ │ + rsceq r7, fp, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ cfabc <__cxa_atexit@plt+0xc2e30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ cfac0 <__cxa_atexit@plt+0xc2e34> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - movweq r4, #58584 @ 0xe4d8 │ │ │ │ - movweq r4, #58572 @ 0xe4cc │ │ │ │ - rsceq r0, ip, #236, 6 @ 0xb0000003 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cfb34 <__cxa_atexit@plt+0xc2ea8> │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne cfb04 <__cxa_atexit@plt+0xc2e78> │ │ │ │ - ldr r7, [pc, #80] @ cfb44 <__cxa_atexit@plt+0xc2eb8> │ │ │ │ + ldr r7, [pc, #12] @ d8098 <__cxa_atexit@plt+0xcb40c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #64] @ cfb4c <__cxa_atexit@plt+0xc2ec0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - add r9, r9, #7 │ │ │ │ - ldm r9, {r0, r1, r9} │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 3ffbe4 <__cxa_atexit@plt+0x3f2f58> │ │ │ │ - ldr r7, [pc, #12] @ cfb48 <__cxa_atexit@plt+0xc2ebc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + movweq fp, #57084 @ 0xdefc │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b d88a8 <__cxa_atexit@plt+0xcbc1c> │ │ │ │ + rsceq r7, fp, #108, 8 @ 0x6c000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub lr, r5, #40 @ 0x28 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi d8124 <__cxa_atexit@plt+0xcb498> │ │ │ │ + ldr r3, [pc, #100] @ d812c <__cxa_atexit@plt+0xcb4a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #96] @ d8130 <__cxa_atexit@plt+0xcb4a4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + str r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r3, [r7, #23] │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r9, [r7, #31] │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r3, sl} │ │ │ │ + ldr r0, [pc, #28] @ d8134 <__cxa_atexit@plt+0xcb4a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + mov r5, lr │ │ │ │ + b f81a0 <__cxa_atexit@plt+0xeb514> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movweq r4, #60208 @ 0xeb30 │ │ │ │ - rsceq r0, ip, #140, 6 @ 0x30000002 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r0, ip, #112, 6 @ 0xc0000001 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + movweq fp, #56980 @ 0xde94 │ │ │ │ + movweq ip, #53672 @ 0xd1a8 │ │ │ │ + rsceq r7, fp, #204, 6 @ 0x30000003 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - ldr r3, [r2, #16] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq cfbd0 <__cxa_atexit@plt+0xc2f44> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne cfbe0 <__cxa_atexit@plt+0xc2f54> │ │ │ │ - ldr r1, [pc, #328] @ cfcd0 <__cxa_atexit@plt+0xc3044> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi cfc90 <__cxa_atexit@plt+0xc3004> │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne cfc30 <__cxa_atexit@plt+0xc2fa4> │ │ │ │ - ldr r3, [pc, #296] @ cfcd4 <__cxa_atexit@plt+0xc3048> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #292] @ cfcd8 <__cxa_atexit@plt+0xc304c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 1d937c0 <__cxa_atexit@plt+0x1d86b34> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r1 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #216] @ cfcc0 <__cxa_atexit@plt+0xc3034> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cfca8 <__cxa_atexit@plt+0xc301c> │ │ │ │ - and r2, r1, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne cfc5c <__cxa_atexit@plt+0xc2fd0> │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldr r3, [pc, #180] @ cfcc4 <__cxa_atexit@plt+0xc3038> │ │ │ │ + ldr r3, [pc, #180] @ d8200 <__cxa_atexit@plt+0xcb574> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [pc, #168] @ cfcc8 <__cxa_atexit@plt+0xc303c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - stm r5, {r2, r3, r7} │ │ │ │ - mov sl, r7 │ │ │ │ - b 1d937c0 <__cxa_atexit@plt+0x1d86b34> │ │ │ │ - ldr lr, [pc, #172] @ cfce4 <__cxa_atexit@plt+0xc3058> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - add r3, r3, #7 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmda r5, {r0, r2, r3} │ │ │ │ - mov r5, r1 │ │ │ │ - b 3ffbe4 <__cxa_atexit@plt+0x3f2f58> │ │ │ │ - ldr lr, [pc, #124] @ cfce0 <__cxa_atexit@plt+0xc3054> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r1, #3] │ │ │ │ - ldr r0, [r1, #7] │ │ │ │ - ldr r2, [r1, #11] │ │ │ │ - ldr r1, [r1, #15] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ffbe4 <__cxa_atexit@plt+0x3f2f58> │ │ │ │ - ldr r7, [pc, #68] @ cfcdc <__cxa_atexit@plt+0xc3050> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ cfccc <__cxa_atexit@plt+0xc3040> │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq d81c8 <__cxa_atexit@plt+0xcb53c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d81d0 <__cxa_atexit@plt+0xcb544> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d81f0 <__cxa_atexit@plt+0xcb564> │ │ │ │ + ldr r7, [pc, #148] @ d820c <__cxa_atexit@plt+0xcb580> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ + ldr r8, [pc, #144] @ d8210 <__cxa_atexit@plt+0xcb584> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [pc, #140] @ d8214 <__cxa_atexit@plt+0xcb588> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r9, r1, #1 │ │ │ │ + ldr lr, [pc, #132] @ d8218 <__cxa_atexit@plt+0xcb58c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + sub r1, r3, #19 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r2, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + sub r8, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - movweq r4, #59908 @ 0xea04 │ │ │ │ - rsceq r0, ip, #24, 4 @ 0x80000001 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ + ldr r3, [pc, #44] @ d8204 <__cxa_atexit@plt+0xcb578> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #32] @ d8208 <__cxa_atexit@plt+0xcb57c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b f78c4 <__cxa_atexit@plt+0xeac38> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsr #4 │ │ │ │ + movweq ip, #54404 @ 0xd484 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - movweq r4, #60016 @ 0xea70 │ │ │ │ - rsceq r0, ip, #48, 4 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - rsceq r0, ip, #204, 2 @ 0x33 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ + movweq fp, #57204 @ 0xdf74 │ │ │ │ + movweq fp, #56840 @ 0xde08 │ │ │ │ + movweq fp, #56728 @ 0xdd98 │ │ │ │ + rsceq r7, fp, #232, 4 @ 0x8000000e │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r2, [pc, #24] @ cfd18 <__cxa_atexit@plt+0xc308c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - mov r8, r3 │ │ │ │ - b 1d937c0 <__cxa_atexit@plt+0x1d86b34> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - rsceq r0, ip, #132, 2 @ 0x21 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d829c <__cxa_atexit@plt+0xcb610> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d82bc <__cxa_atexit@plt+0xcb630> │ │ │ │ + ldr r7, [pc, #136] @ d82d4 <__cxa_atexit@plt+0xcb648> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #132] @ d82d8 <__cxa_atexit@plt+0xcb64c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [pc, #128] @ d82dc <__cxa_atexit@plt+0xcb650> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r9, r1, #1 │ │ │ │ + ldr lr, [pc, #120] @ d82e0 <__cxa_atexit@plt+0xcb654> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + sub r1, r3, #19 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r2, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + sub r8, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + ldr r3, [pc, #40] @ d82cc <__cxa_atexit@plt+0xcb640> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ d82d0 <__cxa_atexit@plt+0xcb644> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b f78c4 <__cxa_atexit@plt+0xeac38> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + movweq ip, #54200 @ 0xd3b8 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + movweq fp, #56992 @ 0xdea0 │ │ │ │ + movweq fp, #56628 @ 0xdd34 │ │ │ │ + movweq fp, #56516 @ 0xdcc4 │ │ │ │ + rsceq r7, fp, #0, 4 │ │ │ │ + andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ cfd5c <__cxa_atexit@plt+0xc30d0> │ │ │ │ + ldr r3, [pc, #24] @ d8310 <__cxa_atexit@plt+0xcb684> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - stm r5, {r2, r3, r7} │ │ │ │ - b 1d937c0 <__cxa_atexit@plt+0x1d86b34> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #20] @ d8314 <__cxa_atexit@plt+0xcb688> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r9, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cfde4 <__cxa_atexit@plt+0xc3158> │ │ │ │ - ldr r7, [pc, #92] @ cfdf8 <__cxa_atexit@plt+0xc316c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq cfdd0 <__cxa_atexit@plt+0xc3144> │ │ │ │ - ldr r2, [pc, #68] @ cfdfc <__cxa_atexit@plt+0xc3170> │ │ │ │ + b 2ab3b4 <__cxa_atexit@plt+0x29e728> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r7, fp, #232, 2 @ 0x3a │ │ │ │ + rsceq r7, fp, #180, 2 @ 0x2d │ │ │ │ + andeq r0, r0, r6, asr #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r2, [r6, #4]! │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r3, [pc, #156] @ d83e0 <__cxa_atexit@plt+0xcb754> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldrex r0, [r6] │ │ │ │ + strex r0, r3, [r6] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne d8348 <__cxa_atexit@plt+0xcb6bc> │ │ │ │ + ldr r6, [r1] │ │ │ │ + ldr r3, [pc, #128] @ d83e4 <__cxa_atexit@plt+0xcb758> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r6, r3 │ │ │ │ + bne d8374 <__cxa_atexit@plt+0xcb6e8> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ + add r3, r5, #28 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #16 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc d83c4 <__cxa_atexit@plt+0xcb738> │ │ │ │ + ldr r5, [pc, #80] @ d83e8 <__cxa_atexit@plt+0xcb75c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #76] @ d83ec <__cxa_atexit@plt+0xcb760> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cfddc <__cxa_atexit@plt+0xc3150> │ │ │ │ - b cfe4c <__cxa_atexit@plt+0xc31c0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ cfe00 <__cxa_atexit@plt+0xc3174> │ │ │ │ + str r5, [sl, #4]! │ │ │ │ + str r9, [sl, #8] │ │ │ │ + str r8, [sl, #12] │ │ │ │ + ldr r5, [pc, #60] @ d83f0 <__cxa_atexit@plt+0xcb764> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ + ldr r7, [pc, #40] @ d83f4 <__cxa_atexit@plt+0xcb768> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - rsceq r0, ip, #252 @ 0xfc │ │ │ │ - rsceq r0, ip, #220 @ 0xdc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + movweq fp, #56348 @ 0xdc1c │ │ │ │ + movweq fp, #56472 @ 0xdc98 │ │ │ │ + @ instruction: 0xfffffa34 │ │ │ │ + rsceq r7, fp, #32, 2 │ │ │ │ + movweq ip, #53940 @ 0xd2b4 │ │ │ │ + rsceq r7, fp, #8, 2 │ │ │ │ + rsceq r7, fp, #252 @ 0xfc │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ cfe3c <__cxa_atexit@plt+0xc31b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + ldr r3, [pc, #24] @ d8424 <__cxa_atexit@plt+0xcb798> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq cfe34 <__cxa_atexit@plt+0xc31a8> │ │ │ │ - b cfe4c <__cxa_atexit@plt+0xc31c0> │ │ │ │ + beq d841c <__cxa_atexit@plt+0xcb790> │ │ │ │ + b d8434 <__cxa_atexit@plt+0xcb7a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r0, ip, #160 @ 0xa0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r7, fp, #204 @ 0xcc │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne cfec8 <__cxa_atexit@plt+0xc323c> │ │ │ │ - ldr r3, [pc, #196] @ cff24 <__cxa_atexit@plt+0xc3298> │ │ │ │ + bne d8478 <__cxa_atexit@plt+0xcb7ec> │ │ │ │ + ldr r3, [pc, #188] @ d8504 <__cxa_atexit@plt+0xcb878> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cff04 <__cxa_atexit@plt+0xc3278> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq d8484 <__cxa_atexit@plt+0xcb7f8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d848c <__cxa_atexit@plt+0xcb800> │ │ │ │ + ldr r3, [pc, #160] @ d8508 <__cxa_atexit@plt+0xcb87c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + b f3bcc <__cxa_atexit@plt+0xe6f40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc cff10 <__cxa_atexit@plt+0xc3284> │ │ │ │ - ldr r8, [pc, #160] @ cff2c <__cxa_atexit@plt+0xc32a0> │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d84f4 <__cxa_atexit@plt+0xcb868> │ │ │ │ + ldr r7, [pc, #104] @ d850c <__cxa_atexit@plt+0xcb880> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #100] @ d8510 <__cxa_atexit@plt+0xcb884> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #152] @ cff30 <__cxa_atexit@plt+0xc32a4> │ │ │ │ + ldr r1, [pc, #96] @ d8514 <__cxa_atexit@plt+0xcb888> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ + add r9, r1, #1 │ │ │ │ + ldr lr, [pc, #88] @ d8518 <__cxa_atexit@plt+0xcb88c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + sub r1, r3, #19 │ │ │ │ str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r2, lr} │ │ │ │ str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - sub r7, r3, #19 │ │ │ │ + str r9, [r6, #24] │ │ │ │ + sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #88] @ cff28 <__cxa_atexit@plt+0xc329c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r3, [r7, #19] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r7} │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 3ffbe4 <__cxa_atexit@plt+0x3f2f58> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - movweq r4, #59292 @ 0xe79c │ │ │ │ - movweq r4, #59276 @ 0xe78c │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + andeq r0, r0, r0, ror #5 │ │ │ │ + movweq fp, #56392 @ 0xdc48 │ │ │ │ + movweq fp, #56028 @ 0xdadc │ │ │ │ + movweq fp, #55916 @ 0xda6c │ │ │ │ + rsceq r6, fp, #200, 30 @ 0x320 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d854c <__cxa_atexit@plt+0xcb8c0> │ │ │ │ + ldr r3, [pc, #136] @ d85c4 <__cxa_atexit@plt+0xcb938> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d85b4 <__cxa_atexit@plt+0xcb928> │ │ │ │ + ldr r7, [pc, #100] @ d85c8 <__cxa_atexit@plt+0xcb93c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #96] @ d85cc <__cxa_atexit@plt+0xcb940> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [pc, #92] @ d85d0 <__cxa_atexit@plt+0xcb944> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r9, r1, #1 │ │ │ │ + ldr lr, [pc, #84] @ d85d4 <__cxa_atexit@plt+0xcb948> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + sub r1, r3, #19 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r2, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + sub r8, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + movweq fp, #56200 @ 0xdb88 │ │ │ │ + movweq fp, #55836 @ 0xda1c │ │ │ │ + movweq fp, #55724 @ 0xd9ac │ │ │ │ + rsceq r6, fp, #12, 30 @ 0x30 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cff90 <__cxa_atexit@plt+0xc3304> │ │ │ │ - ldr r8, [pc, #68] @ cff9c <__cxa_atexit@plt+0xc3310> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #60] @ cffa0 <__cxa_atexit@plt+0xc3314> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx r0 │ │ │ │ + bcc d864c <__cxa_atexit@plt+0xcb9c0> │ │ │ │ + ldr r8, [pc, #88] @ d8658 <__cxa_atexit@plt+0xcb9cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #84] @ d865c <__cxa_atexit@plt+0xcb9d0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r2, [pc, #68] @ d8660 <__cxa_atexit@plt+0xcb9d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #1 │ │ │ │ + ldr r9, [pc, #60] @ d8664 <__cxa_atexit@plt+0xcb9d8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r8, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r9} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r4, #59088 @ 0xe6d0 │ │ │ │ - movweq r4, #59072 @ 0xe6c0 │ │ │ │ - rsceq pc, fp, #60, 30 @ 0xf0 │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq fp, #56044 @ 0xdaec │ │ │ │ + movweq fp, #55668 @ 0xd974 │ │ │ │ + movweq fp, #55556 @ 0xd904 │ │ │ │ + rsceq r6, fp, #124, 28 @ 0x7c0 │ │ │ │ + andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq d002c <__cxa_atexit@plt+0xc33a0> │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - cmp r7, #3 │ │ │ │ - bne d0068 <__cxa_atexit@plt+0xc33dc> │ │ │ │ - ldr r3, [pc, #492] @ d01c4 <__cxa_atexit@plt+0xc3538> │ │ │ │ + ldr r3, [pc, #24] @ d8694 <__cxa_atexit@plt+0xcba08> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d017c <__cxa_atexit@plt+0xc34f0> │ │ │ │ - ldr r2, [pc, #464] @ d01c8 <__cxa_atexit@plt+0xc353c> │ │ │ │ + ldr r2, [pc, #20] @ d8698 <__cxa_atexit@plt+0xcba0c> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq d00c4 <__cxa_atexit@plt+0xc3438> │ │ │ │ - ldr r2, [pc, #440] @ d01cc <__cxa_atexit@plt+0xc3540> │ │ │ │ + str r3, [r5] │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r8, r7 │ │ │ │ + b 2ab3b4 <__cxa_atexit@plt+0x29e728> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r6, fp, #100, 28 @ 0x640 │ │ │ │ + rsceq r6, fp, #48, 28 @ 0x300 │ │ │ │ + andeq r0, r0, r6, asr #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r2, [r6, #4]! │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r3, [pc, #156] @ d8764 <__cxa_atexit@plt+0xcbad8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldrex r0, [r6] │ │ │ │ + strex r0, r3, [r6] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne d86cc <__cxa_atexit@plt+0xcba40> │ │ │ │ + ldr r6, [r1] │ │ │ │ + ldr r3, [pc, #128] @ d8768 <__cxa_atexit@plt+0xcbadc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r6, r3 │ │ │ │ + bne d86f8 <__cxa_atexit@plt+0xcba6c> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ + add r3, r5, #28 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #16 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc d8748 <__cxa_atexit@plt+0xcbabc> │ │ │ │ + ldr r5, [pc, #80] @ d876c <__cxa_atexit@plt+0xcbae0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #76] @ d8770 <__cxa_atexit@plt+0xcbae4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d010c <__cxa_atexit@plt+0xc3480> │ │ │ │ + str r5, [sl, #4]! │ │ │ │ + str r9, [sl, #8] │ │ │ │ + str r8, [sl, #12] │ │ │ │ + ldr r5, [pc, #60] @ d8774 <__cxa_atexit@plt+0xcbae8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ + ldr r7, [pc, #40] @ d8778 <__cxa_atexit@plt+0xcbaec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b cfe4c <__cxa_atexit@plt+0xc31c0> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp sl, r3 │ │ │ │ - bne d00d4 <__cxa_atexit@plt+0xc3448> │ │ │ │ - ldr r3, [pc, #376] @ d01bc <__cxa_atexit@plt+0xc3530> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq d0118 <__cxa_atexit@plt+0xc348c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r8, r7 │ │ │ │ - bne d0124 <__cxa_atexit@plt+0xc3498> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #316] @ d01ac <__cxa_atexit@plt+0xc3520> │ │ │ │ + movweq fp, #55448 @ 0xd898 │ │ │ │ + movweq fp, #55572 @ 0xd914 │ │ │ │ + @ instruction: 0xfffff6b0 │ │ │ │ + rsceq r6, fp, #156, 26 @ 0x2700 │ │ │ │ + movweq fp, #57136 @ 0xdf30 │ │ │ │ + rsceq r6, fp, #132, 26 @ 0x2100 │ │ │ │ + rsceq r6, fp, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r0, r6, asr #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ d87a8 <__cxa_atexit@plt+0xcbb1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d017c <__cxa_atexit@plt+0xc34f0> │ │ │ │ - ldr r2, [pc, #288] @ d01b0 <__cxa_atexit@plt+0xc3524> │ │ │ │ + ldr r2, [pc, #20] @ d87ac <__cxa_atexit@plt+0xcbb20> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq d00c4 <__cxa_atexit@plt+0xc3438> │ │ │ │ - ldr r2, [pc, #264] @ d01b4 <__cxa_atexit@plt+0xc3528> │ │ │ │ + str r3, [r5] │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r8, r7 │ │ │ │ + b 2ab3b4 <__cxa_atexit@plt+0x29e728> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r6, fp, #80, 26 @ 0x1400 │ │ │ │ + rsceq r6, fp, #28, 26 @ 0x700 │ │ │ │ + andeq r0, r0, r6, asr #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r2, [r6, #4]! │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r3, [pc, #156] @ d8878 <__cxa_atexit@plt+0xcbbec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldrex r0, [r6] │ │ │ │ + strex r0, r3, [r6] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne d87e0 <__cxa_atexit@plt+0xcbb54> │ │ │ │ + ldr r6, [r1] │ │ │ │ + ldr r3, [pc, #128] @ d887c <__cxa_atexit@plt+0xcbbf0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r6, r3 │ │ │ │ + bne d880c <__cxa_atexit@plt+0xcbb80> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ + add r3, r5, #28 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #16 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc d885c <__cxa_atexit@plt+0xcbbd0> │ │ │ │ + ldr r5, [pc, #80] @ d8880 <__cxa_atexit@plt+0xcbbf4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #76] @ d8884 <__cxa_atexit@plt+0xcbbf8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d010c <__cxa_atexit@plt+0xc3480> │ │ │ │ + str r5, [sl, #4]! │ │ │ │ + str r9, [sl, #8] │ │ │ │ + str r8, [sl, #12] │ │ │ │ + ldr r5, [pc, #60] @ d8888 <__cxa_atexit@plt+0xcbbfc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b cfe4c <__cxa_atexit@plt+0xc31c0> │ │ │ │ - ldr r0, [r9] │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ + ldr r7, [pc, #40] @ d888c <__cxa_atexit@plt+0xcbc00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #220] @ d01b8 <__cxa_atexit@plt+0xc352c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq d0118 <__cxa_atexit@plt+0xc348c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcs d0140 <__cxa_atexit@plt+0xc34b4> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + movweq fp, #55172 @ 0xd784 │ │ │ │ + movweq fp, #55296 @ 0xd800 │ │ │ │ + @ instruction: 0xfffff59c │ │ │ │ + rsceq r6, fp, #136, 24 @ 0x8800 │ │ │ │ + movweq fp, #56860 @ 0xde1c │ │ │ │ + rsceq r6, fp, #112, 24 @ 0x7000 │ │ │ │ + @ instruction: 0xfffff7f4 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + rsceq r6, fp, #136, 24 @ 0x8800 │ │ │ │ + andeq r0, sl, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d88d0 <__cxa_atexit@plt+0xcbc44> │ │ │ │ + ldr r7, [pc, #36] @ d88e4 <__cxa_atexit@plt+0xcbc58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r7, [pc, #16] @ d88e8 <__cxa_atexit@plt+0xcbc5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r3, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r6, fp, #100, 24 @ 0x6400 │ │ │ │ + rsceq r6, fp, #56, 24 @ 0x3800 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d8970 <__cxa_atexit@plt+0xcbce4> │ │ │ │ + str fp, [sp] │ │ │ │ + ldmib r5, {r7, ip} │ │ │ │ + ldr fp, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + ldr lr, [r5, #32] │ │ │ │ + ldr r9, [pc, #72] @ d8980 <__cxa_atexit@plt+0xcbcf4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r3, {r9, lr} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + sub r9, r6, #31 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + b f47ac <__cxa_atexit@plt+0xe7b20> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff778 │ │ │ │ + rsceq r6, fp, #180, 22 @ 0x2d000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d8a24 <__cxa_atexit@plt+0xcbd98> │ │ │ │ + ldr lr, [pc, #156] @ d8a44 <__cxa_atexit@plt+0xcbdb8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + add r7, r7, #6 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ + stmib r3, {r0, r1, r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d8a14 <__cxa_atexit@plt+0xcbd88> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #8 │ │ │ │ + cmp r2, r7 │ │ │ │ + bcc d8a2c <__cxa_atexit@plt+0xcbda0> │ │ │ │ + ldr r2, [pc, #104] @ d8a48 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #100] @ d8a4c <__cxa_atexit@plt+0xcbdc0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r8} │ │ │ │ + sub r6, r7, #2 │ │ │ │ + str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 21c7a8 <__cxa_atexit@plt+0x20fb1c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - str r8, [r5, #36] @ 0x24 │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc d018c <__cxa_atexit@plt+0xc3500> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #124] @ d01d4 <__cxa_atexit@plt+0xc3548> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #76] @ d01d0 <__cxa_atexit@plt+0xc3544> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ d01c0 <__cxa_atexit@plt+0xc3534> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - andeq r0, r0, r8, lsr #6 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - andeq r0, r0, r8, asr r2 │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - rsceq pc, fp, #100, 26 @ 0x1900 │ │ │ │ - movweq r4, #58576 @ 0xe4d0 │ │ │ │ - rsceq pc, fp, #252, 24 @ 0xfc00 │ │ │ │ - andeq r1, r0, r8, lsl #24 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + movweq fp, #56456 @ 0xdc88 │ │ │ │ + rsceq r6, fp, #236, 20 @ 0xec000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne d01fc <__cxa_atexit@plt+0xc3570> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - bx r0 │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - sub sl, r5, #28 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 1d7f93c <__cxa_atexit@plt+0x1d72cb0> │ │ │ │ - andeq r2, r0, r9, lsr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne d022c <__cxa_atexit@plt+0xc35a0> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - bx r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc d0288 <__cxa_atexit@plt+0xc35fc> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #88] @ d02ac <__cxa_atexit@plt+0xc3620> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - sub r7, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #24] @ d02a8 <__cxa_atexit@plt+0xc361c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - movweq r4, #58324 @ 0xe3d4 │ │ │ │ - andeq r0, r0, r9, ror #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d030c <__cxa_atexit@plt+0xc3680> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #76] @ d0328 <__cxa_atexit@plt+0xc369c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ d032c <__cxa_atexit@plt+0xc36a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - movweq r4, #58188 @ 0xe34c │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r2, r0, r9, ror #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d0380 <__cxa_atexit@plt+0xc36f4> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [pc, #36] @ d038c <__cxa_atexit@plt+0xc3700> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r1, r8, lr} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ + bcc d8aa0 <__cxa_atexit@plt+0xcbe14> │ │ │ │ + ldr r2, [pc, #52] @ d8aac <__cxa_atexit@plt+0xcbe20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r1, [pc, #36] @ d8ab0 <__cxa_atexit@plt+0xcbe24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r5] │ │ │ │ + sub r3, r6, #2 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 21c7a8 <__cxa_atexit@plt+0x20fb1c> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r4, #58048 @ 0xe2c0 │ │ │ │ - rsceq pc, fp, #56, 22 @ 0xe000 │ │ │ │ - andeq r1, r0, r8, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne d03b4 <__cxa_atexit@plt+0xc3728> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r3, [r5, #32]! │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1d81dac <__cxa_atexit@plt+0x1d75120> │ │ │ │ - rsceq pc, fp, #16, 22 @ 0x4000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + movweq fp, #56292 @ 0xdbe4 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3f3b8c <__cxa_atexit@plt+0x3e6f00> │ │ │ │ + rsceq r6, fp, #116, 20 @ 0x74000 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d043c <__cxa_atexit@plt+0xc37b0> │ │ │ │ - ldr r7, [pc, #92] @ d0450 <__cxa_atexit@plt+0xc37c4> │ │ │ │ + bhi d8b18 <__cxa_atexit@plt+0xcbe8c> │ │ │ │ + ldr r7, [pc, #52] @ d8b28 <__cxa_atexit@plt+0xcbe9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq d0428 <__cxa_atexit@plt+0xc379c> │ │ │ │ - ldr r2, [pc, #68] @ d0454 <__cxa_atexit@plt+0xc37c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d0434 <__cxa_atexit@plt+0xc37a8> │ │ │ │ - b d04a4 <__cxa_atexit@plt+0xc3818> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d8b0c <__cxa_atexit@plt+0xcbe80> │ │ │ │ + mov r7, r8 │ │ │ │ + b d8b3c <__cxa_atexit@plt+0xcbeb0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d0458 <__cxa_atexit@plt+0xc37cc> │ │ │ │ + ldr r7, [pc, #12] @ d8b2c <__cxa_atexit@plt+0xcbea0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - rsceq pc, fp, #180, 20 @ 0xb4000 │ │ │ │ - rsceq pc, fp, #132, 20 @ 0x84000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ d0494 <__cxa_atexit@plt+0xc3808> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d048c <__cxa_atexit@plt+0xc3800> │ │ │ │ - b d04a4 <__cxa_atexit@plt+0xc3818> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq pc, fp, #72, 20 @ 0x48000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq r6, fp, #64, 20 @ 0x40000 │ │ │ │ + rsceq r6, fp, #24, 20 @ 0x18000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d0520 <__cxa_atexit@plt+0xc3894> │ │ │ │ - ldr r3, [pc, #188] @ d0574 <__cxa_atexit@plt+0xc38e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d0554 <__cxa_atexit@plt+0xc38c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d0560 <__cxa_atexit@plt+0xc38d4> │ │ │ │ - ldr r8, [pc, #152] @ d057c <__cxa_atexit@plt+0xc38f0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #144] @ d0580 <__cxa_atexit@plt+0xc38f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - sub r7, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #80] @ d0578 <__cxa_atexit@plt+0xc38ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r7} │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 3ffbe4 <__cxa_atexit@plt+0x3f2f58> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - movweq r4, #57668 @ 0xe144 │ │ │ │ - movweq r4, #57652 @ 0xe134 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d05e0 <__cxa_atexit@plt+0xc3954> │ │ │ │ - ldr r8, [pc, #68] @ d05ec <__cxa_atexit@plt+0xc3960> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #60] @ d05f0 <__cxa_atexit@plt+0xc3964> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ + bcc d8c14 <__cxa_atexit@plt+0xcbf88> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr lr, [r7, #19] │ │ │ │ + ldr r8, [r7, #27] │ │ │ │ + ldr r0, [r7, #51] @ 0x33 │ │ │ │ + ldr r1, [r1, #7] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + ldr sl, [r0, #3] │ │ │ │ + ldr r1, [r1, #15] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + ldr ip, [pc, #152] @ d8c20 <__cxa_atexit@plt+0xcbf94> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr fp, [pc, #148] @ d8c24 <__cxa_atexit@plt+0xcbf98> │ │ │ │ + add fp, pc, fp │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + mov r3, r5 │ │ │ │ + str fp, [r3, #-16]! │ │ │ │ + sub r0, r6, #14 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + stmda r5, {r1, sl, lr} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d8bf4 <__cxa_atexit@plt+0xcbf68> │ │ │ │ + ldr r1, [pc, #88] @ d8c28 <__cxa_atexit@plt+0xcbf9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r2, #3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + beq d8c04 <__cxa_atexit@plt+0xcbf78> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b d8c74 <__cxa_atexit@plt+0xcbfe8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r4, #57472 @ 0xe080 │ │ │ │ - movweq r4, #57456 @ 0xe070 │ │ │ │ - rsceq pc, fp, #236, 16 @ 0xec0000 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + rsceq r6, fp, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq d0678 <__cxa_atexit@plt+0xc39ec> │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne d0684 <__cxa_atexit@plt+0xc39f8> │ │ │ │ - ldr r3, [pc, #232] @ d0710 <__cxa_atexit@plt+0xc3a84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - sub r2, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d06f0 <__cxa_atexit@plt+0xc3a64> │ │ │ │ - ldr r2, [pc, #200] @ d0714 <__cxa_atexit@plt+0xc3a88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq d06dc <__cxa_atexit@plt+0xc3a50> │ │ │ │ - ldr r2, [pc, #180] @ d0718 <__cxa_atexit@plt+0xc3a8c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #32] @ d8c64 <__cxa_atexit@plt+0xcbfd8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r9, [r3] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq d06e8 <__cxa_atexit@plt+0xc3a5c> │ │ │ │ - b d04a4 <__cxa_atexit@plt+0xc3818> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ + beq d8c5c <__cxa_atexit@plt+0xcbfd0> │ │ │ │ + b d8c74 <__cxa_atexit@plt+0xcbfe8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #120] @ d0704 <__cxa_atexit@plt+0xc3a78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - sub r2, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d06f0 <__cxa_atexit@plt+0xc3a64> │ │ │ │ - ldr r2, [pc, #88] @ d0708 <__cxa_atexit@plt+0xc3a7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq d06dc <__cxa_atexit@plt+0xc3a50> │ │ │ │ - ldr r2, [pc, #68] @ d070c <__cxa_atexit@plt+0xc3a80> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r6, fp, #204, 16 @ 0xcc0000 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #160] @ d8d20 <__cxa_atexit@plt+0xcc094> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r9, [r3] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ + str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq d06e8 <__cxa_atexit@plt+0xc3a5c> │ │ │ │ - b d04a4 <__cxa_atexit@plt+0xc3818> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + beq d8cf4 <__cxa_atexit@plt+0xcc068> │ │ │ │ + ldr r1, [pc, #136] @ d8d24 <__cxa_atexit@plt+0xcc098> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + str r1, [r5] │ │ │ │ + str r7, [r5, #32] │ │ │ │ + tst r2, #3 │ │ │ │ + beq d8cfc <__cxa_atexit@plt+0xcc070> │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + add sl, r5, #20 │ │ │ │ + stm sl, {r0, r3, r7} │ │ │ │ + str r2, [r5, #32] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d8d08 <__cxa_atexit@plt+0xcc07c> │ │ │ │ + ldr r0, [pc, #72] @ d8d2c <__cxa_atexit@plt+0xcc0a0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r9, [r5, #16] │ │ │ │ + stm r5, {r0, r8, lr} │ │ │ │ + mov r7, r1 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ d071c <__cxa_atexit@plt+0xc3a90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - rsceq pc, fp, #0, 16 │ │ │ │ - rsceq pc, fp, #180, 14 @ 0x2d00000 │ │ │ │ - andeq r1, r0, r8, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne d0744 <__cxa_atexit@plt+0xc3ab8> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - bx r0 │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - sub sl, r5, #28 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 1d7f93c <__cxa_atexit@plt+0x1d72cb0> │ │ │ │ - rsceq pc, fp, #116, 14 @ 0x1d00000 │ │ │ │ - andeq r1, r0, r8, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne d0778 <__cxa_atexit@plt+0xc3aec> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r3, [r5, #32]! │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1d81dac <__cxa_atexit@plt+0x1d75120> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d07d4 <__cxa_atexit@plt+0xc3b48> │ │ │ │ - ldr r7, [pc, #52] @ d07e4 <__cxa_atexit@plt+0xc3b58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq d07c8 <__cxa_atexit@plt+0xc3b3c> │ │ │ │ - mov r7, r9 │ │ │ │ - b d07f8 <__cxa_atexit@plt+0xc3b6c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d07e8 <__cxa_atexit@plt+0xc3b5c> │ │ │ │ + ldr r7, [pc, #24] @ d8d28 <__cxa_atexit@plt+0xcc09c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r9, [r5] │ │ │ │ + stmib r5, {r8, lr} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq pc, fp, #36, 14 @ 0x900000 │ │ │ │ - rsceq pc, fp, #12, 14 @ 0x300000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + rsceq r6, fp, #44, 16 @ 0x2c0000 │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + rsceq r6, fp, #4, 16 @ 0x40000 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne d081c <__cxa_atexit@plt+0xc3b90> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b d08a0 <__cxa_atexit@plt+0xc3c14> │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - and r1, r1, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne d0884 <__cxa_atexit@plt+0xc3bf8> │ │ │ │ - ldr r1, [r2, #15] │ │ │ │ - and r1, r1, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne d0884 <__cxa_atexit@plt+0xc3bf8> │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - ldr sl, [r2, #7] │ │ │ │ - sub r2, r5, #32 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d08b4 <__cxa_atexit@plt+0xc3c28> │ │ │ │ - ldr r2, [pc, #120] @ d08d0 <__cxa_atexit@plt+0xc3c44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r8, sl} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq d08a8 <__cxa_atexit@plt+0xc3c1c> │ │ │ │ - ldr r2, [pc, #100] @ d08d4 <__cxa_atexit@plt+0xc3c48> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #120] @ d8dc0 <__cxa_atexit@plt+0xcc134> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r3] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ str r2, [r5] │ │ │ │ + str r3, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq d08a0 <__cxa_atexit@plt+0xc3c14> │ │ │ │ - b d04a4 <__cxa_atexit@plt+0xc3818> │ │ │ │ - ldr r3, [pc, #64] @ d08cc <__cxa_atexit@plt+0xc3c40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d08a0 <__cxa_atexit@plt+0xc3c14> │ │ │ │ - b d08e8 <__cxa_atexit@plt+0xc3c5c> │ │ │ │ + beq d8da0 <__cxa_atexit@plt+0xcc114> │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + add sl, r5, #20 │ │ │ │ + stm sl, {r0, r1, r3, r7} │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d8da8 <__cxa_atexit@plt+0xcc11c> │ │ │ │ + ldr r0, [pc, #56] @ d8dc8 <__cxa_atexit@plt+0xcc13c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r9, [r5, #16] │ │ │ │ + stm r5, {r0, r8, lr} │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ d08d8 <__cxa_atexit@plt+0xc3c4c> │ │ │ │ + ldr r7, [pc, #20] @ d8dc4 <__cxa_atexit@plt+0xcc138> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ + str r9, [r5] │ │ │ │ + stmib r5, {r8, lr} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xfffffc30 │ │ │ │ - rsceq pc, fp, #60, 12 @ 0x3c00000 │ │ │ │ - rsceq pc, fp, #28, 12 @ 0x1c00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsceq r6, fp, #140, 14 @ 0x2300000 │ │ │ │ + @ instruction: 0xfffffb64 │ │ │ │ + rsceq r6, fp, #104, 14 @ 0x1a00000 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d0908 <__cxa_atexit@plt+0xc3c7c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, lr │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + str r7, [r5, #32] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d8e28 <__cxa_atexit@plt+0xcc19c> │ │ │ │ + ldr r0, [pc, #40] @ d8e40 <__cxa_atexit@plt+0xcc1b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r5, {r0, r1, lr} │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r7, [pc, #20] @ d8e44 <__cxa_atexit@plt+0xcc1b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5] │ │ │ │ + stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffadc │ │ │ │ + rsceq r6, fp, #12, 14 @ 0x300000 │ │ │ │ + rsceq r6, fp, #92, 14 @ 0x1700000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r3, [pc, #12] @ d8e6c <__cxa_atexit@plt+0xcc1e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - andeq r1, r0, #3 │ │ │ │ - cmpeq r1, #2 │ │ │ │ - beq d09b4 <__cxa_atexit@plt+0xc3d28> │ │ │ │ - ldr r1, [pc, #352] @ d0a94 <__cxa_atexit@plt+0xc3e08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r0, r8} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-16]! │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 21d060 <__cxa_atexit@plt+0x2103d4> │ │ │ │ + rsceq r6, fp, #40, 14 @ 0xa00000 │ │ │ │ + rsceq r6, fp, #200, 12 @ 0xc800000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d0a50 <__cxa_atexit@plt+0xc3dc4> │ │ │ │ - and r0, lr, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne d09f8 <__cxa_atexit@plt+0xc3d6c> │ │ │ │ - ldr r7, [pc, #300] @ d0a98 <__cxa_atexit@plt+0xc3e0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #288] @ d0a9c <__cxa_atexit@plt+0xc3e10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #2 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - ldr r8, [r3, #16] │ │ │ │ - sub r2, r3, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d0a80 <__cxa_atexit@plt+0xc3df4> │ │ │ │ - ldr r3, [pc, #260] @ d0aa0 <__cxa_atexit@plt+0xc3e14> │ │ │ │ + bhi d8ec0 <__cxa_atexit@plt+0xcc234> │ │ │ │ + ldr r2, [pc, #52] @ d8ec8 <__cxa_atexit@plt+0xcc23c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ d8ecc <__cxa_atexit@plt+0xcc240> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add sl, r7, #7 │ │ │ │ + ldm sl, {r0, r8, sl} │ │ │ │ + add r1, r1, #2 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 21c7a8 <__cxa_atexit@plt+0x20fb1c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r6, fp, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3f3b8c <__cxa_atexit@plt+0x3e6f00> │ │ │ │ + rsceq r6, fp, #228, 12 @ 0xe400000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d8fc4 <__cxa_atexit@plt+0xcc338> │ │ │ │ + ldr r3, [pc, #196] @ d8fd4 <__cxa_atexit@plt+0xcc348> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq d0a48 <__cxa_atexit@plt+0xc3dbc> │ │ │ │ - mov r7, r9 │ │ │ │ - b d07f8 <__cxa_atexit@plt+0xc3b6c> │ │ │ │ - sub r0, r5, #32 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi d0a68 <__cxa_atexit@plt+0xc3ddc> │ │ │ │ - ldr r0, [pc, #228] @ d0aac <__cxa_atexit@plt+0xc3e20> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r8, sl} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq d0a30 <__cxa_atexit@plt+0xc3da4> │ │ │ │ - ldr r0, [pc, #208] @ d0ab0 <__cxa_atexit@plt+0xc3e24> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r8, [r3] │ │ │ │ - str r0, [r5] │ │ │ │ - tst lr, #3 │ │ │ │ - beq d0a3c <__cxa_atexit@plt+0xc3db0> │ │ │ │ - mov r7, lr │ │ │ │ - b cfe4c <__cxa_atexit@plt+0xc31c0> │ │ │ │ - ldr sl, [pc, #184] @ d0ab8 <__cxa_atexit@plt+0xc3e2c> │ │ │ │ + beq d8fa8 <__cxa_atexit@plt+0xcc31c> │ │ │ │ + ldr r7, [r8, #79] @ 0x4f │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + ldr r9, [r8, #19] │ │ │ │ + ldr r3, [r8, #27] │ │ │ │ + ldr r1, [r8, #51] @ 0x33 │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r1, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr sl, [pc, #132] @ d8fd8 <__cxa_atexit@plt+0xcc34c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r9, [lr, #3] │ │ │ │ - ldr r1, [lr, #7] │ │ │ │ - ldr r2, [lr, #11] │ │ │ │ - ldr r0, [lr, #15] │ │ │ │ - str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ffbe4 <__cxa_atexit@plt+0x3f2f58> │ │ │ │ + mov r3, r5 │ │ │ │ + str sl, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d8fb8 <__cxa_atexit@plt+0xcc32c> │ │ │ │ + ldr r3, [pc, #88] @ d8fdc <__cxa_atexit@plt+0xcc350> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #84] @ d8fe0 <__cxa_atexit@plt+0xcc354> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #68] @ d8fe4 <__cxa_atexit@plt+0xcc358> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b f81a0 <__cxa_atexit@plt+0xeb514> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [lr] │ │ │ │ - mov r7, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7, #2]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ d0aa8 <__cxa_atexit@plt+0xc3e1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ d0ab4 <__cxa_atexit@plt+0xc3e28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ d0aa4 <__cxa_atexit@plt+0xc3e18> │ │ │ │ + ldr r7, [pc, #28] @ d8fe8 <__cxa_atexit@plt+0xcc35c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - movweq r3, #60584 @ 0xeca8 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - rsceq pc, fp, #120, 8 @ 0x78000000 │ │ │ │ - rsceq pc, fp, #112, 8 @ 0x70000000 │ │ │ │ - @ instruction: 0xfffff444 │ │ │ │ - @ instruction: 0xfffff468 │ │ │ │ - rsceq pc, fp, #120, 8 @ 0x78000000 │ │ │ │ - @ instruction: 0xfffff158 │ │ │ │ - rsceq pc, fp, #60, 8 @ 0x3c000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + movweq sl, #57304 @ 0xdfd8 │ │ │ │ + movweq fp, #54048 @ 0xd320 │ │ │ │ + rsceq r6, fp, #32, 12 @ 0x2000000 │ │ │ │ + rsceq r6, fp, #232, 10 @ 0x3a000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r2, [pc, #92] @ d0b30 <__cxa_atexit@plt+0xc3ea4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #79] @ 0x4f │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr lr, [r3, #19] │ │ │ │ + ldr r0, [r3, #27] │ │ │ │ + ldr r1, [r3, #51] @ 0x33 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr r1, [r1, #3] │ │ │ │ + ldr r7, [r0, #4] │ │ │ │ + mov r0, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #96] @ d9090 <__cxa_atexit@plt+0xcc404> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d0b1c <__cxa_atexit@plt+0xc3e90> │ │ │ │ - ldr r7, [pc, #60] @ d0b34 <__cxa_atexit@plt+0xc3ea8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq d0b10 <__cxa_atexit@plt+0xc3e84> │ │ │ │ - mov r7, r9 │ │ │ │ - b d07f8 <__cxa_atexit@plt+0xc3b6c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d0b38 <__cxa_atexit@plt+0xc3eac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r0, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + tst r7, #3 │ │ │ │ + beq d9084 <__cxa_atexit@plt+0xcc3f8> │ │ │ │ + ldr r3, [pc, #56] @ d9094 <__cxa_atexit@plt+0xcc408> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ d9098 <__cxa_atexit@plt+0xcc40c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r3, [pc, #32] @ d909c <__cxa_atexit@plt+0xcc410> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b f81a0 <__cxa_atexit@plt+0xeb514> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - rsceq pc, fp, #220, 6 @ 0x70000003 │ │ │ │ - rsceq pc, fp, #188, 6 @ 0xf0000002 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + movweq sl, #57088 @ 0xdf00 │ │ │ │ + movweq fp, #53828 @ 0xd244 │ │ │ │ + rsceq r6, fp, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ d0ba8 <__cxa_atexit@plt+0xc3f1c> │ │ │ │ + ldr r3, [pc, #40] @ d90dc <__cxa_atexit@plt+0xcc450> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d0b98 <__cxa_atexit@plt+0xc3f0c> │ │ │ │ - ldr r7, [pc, #56] @ d0bac <__cxa_atexit@plt+0xc3f20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq d0b8c <__cxa_atexit@plt+0xc3f00> │ │ │ │ - mov r7, r9 │ │ │ │ - b d07f8 <__cxa_atexit@plt+0xc3b6c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d0bb0 <__cxa_atexit@plt+0xc3f24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ d90e0 <__cxa_atexit@plt+0xcc454> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #16] @ d90e4 <__cxa_atexit@plt+0xcc458> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b f81a0 <__cxa_atexit@plt+0xeb514> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + movweq sl, #56988 @ 0xde9c │ │ │ │ + movweq fp, #53740 @ 0xd1ec │ │ │ │ + rsceq r6, fp, #220, 8 @ 0xdc000000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ d9114 <__cxa_atexit@plt+0xcc488> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d910c <__cxa_atexit@plt+0xcc480> │ │ │ │ + b d9124 <__cxa_atexit@plt+0xcc498> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ - rsceq pc, fp, #96, 6 @ 0x80000001 │ │ │ │ - rsceq pc, fp, #0, 6 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r6, fp, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r3, r9} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - cmp r7, r2 │ │ │ │ - ldreq r2, [r5, #16] │ │ │ │ - cmpeq r3, r2 │ │ │ │ - beq d0be8 <__cxa_atexit@plt+0xc3f5c> │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - mov sl, r7 │ │ │ │ - b 1d937c0 <__cxa_atexit@plt+0x1d86b34> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d9148 <__cxa_atexit@plt+0xcc4bc> │ │ │ │ + ldr r7, [pc, #240] @ d922c <__cxa_atexit@plt+0xcc5a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq pc, fp, #0, 6 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d91a4 <__cxa_atexit@plt+0xcc518> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d91e4 <__cxa_atexit@plt+0xcc558> │ │ │ │ + ldr lr, [pc, #196] @ d9234 <__cxa_atexit@plt+0xcc5a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r1, r9} │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ + b f47ac <__cxa_atexit@plt+0xe7b20> │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #16]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d9204 <__cxa_atexit@plt+0xcc578> │ │ │ │ + ldr r2, [pc, #108] @ d9230 <__cxa_atexit@plt+0xcc5a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r9, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b f47ac <__cxa_atexit@plt+0xe7b20> │ │ │ │ + ldr r6, [pc, #60] @ d9228 <__cxa_atexit@plt+0xcc59c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r6, [pc, #24] @ d9224 <__cxa_atexit@plt+0xcc598> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + movweq sl, #56908 @ 0xde4c │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + rsceq r6, fp, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d9294 <__cxa_atexit@plt+0xcc608> │ │ │ │ + ldr lr, [pc, #76] @ d92b0 <__cxa_atexit@plt+0xcc624> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r9} │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r9, r6, #15 │ │ │ │ + b f47ac <__cxa_atexit@plt+0xe7b20> │ │ │ │ + ldr r3, [pc, #24] @ d92b4 <__cxa_atexit@plt+0xcc628> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffc18 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + rsceq r6, fp, #252, 4 @ 0xc000000f │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d9300 <__cxa_atexit@plt+0xcc674> │ │ │ │ + ldr r2, [pc, #52] @ d9318 <__cxa_atexit@plt+0xcc68c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r9, r6, #3 │ │ │ │ + b f47ac <__cxa_atexit@plt+0xe7b20> │ │ │ │ + ldr r3, [pc, #20] @ d931c <__cxa_atexit@plt+0xcc690> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + rsceq r6, fp, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d0c3c <__cxa_atexit@plt+0xc3fb0> │ │ │ │ - ldr r7, [pc, #60] @ d0c54 <__cxa_atexit@plt+0xc3fc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq d0c30 <__cxa_atexit@plt+0xc3fa4> │ │ │ │ - mov r7, sl │ │ │ │ - b d07f8 <__cxa_atexit@plt+0xc3b6c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d9384 <__cxa_atexit@plt+0xcc6f8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d937c <__cxa_atexit@plt+0xcc6f0> │ │ │ │ + ldr r3, [pc, #56] @ d938c <__cxa_atexit@plt+0xcc700> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #48] @ d9390 <__cxa_atexit@plt+0xcc704> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r3, [pc, #36] @ d9394 <__cxa_atexit@plt+0xcc708> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3f3694 <__cxa_atexit@plt+0x3e6a08> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d0c58 <__cxa_atexit@plt+0xc3fcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - rsceq pc, fp, #188, 4 @ 0xc000000b │ │ │ │ - rsceq pc, fp, #184, 4 @ 0x8000000b │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + movweq sl, #56260 @ 0xdbc4 │ │ │ │ + movweq sl, #56352 @ 0xdc20 │ │ │ │ + rsceq r6, fp, #84, 4 @ 0x40000005 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ d93c4 <__cxa_atexit@plt+0xcc738> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ d93c8 <__cxa_atexit@plt+0xcc73c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f367c <__cxa_atexit@plt+0x3e69f0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + movweq sl, #56280 @ 0xdbd8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d9430 <__cxa_atexit@plt+0xcc7a4> │ │ │ │ + ldr lr, [pc, #80] @ d9448 <__cxa_atexit@plt+0xcc7bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r8, [pc, #68] @ d944c <__cxa_atexit@plt+0xcc7c0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r0, r6, #17 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ d9450 <__cxa_atexit@plt+0xcc7c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + movweq sl, #56152 @ 0xdb58 │ │ │ │ + movweq sl, #56140 @ 0xdb4c │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d94ac <__cxa_atexit@plt+0xcc820> │ │ │ │ + ldr r8, [pc, #76] @ d94c4 <__cxa_atexit@plt+0xcc838> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #72] @ d94c8 <__cxa_atexit@plt+0xcc83c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldmdb r5, {r1, r2, r7} │ │ │ │ + sub r0, r6, #17 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ d94cc <__cxa_atexit@plt+0xcc840> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + movweq sl, #56024 @ 0xdad8 │ │ │ │ + movweq sl, #56020 @ 0xdad4 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + rsceq r6, fp, #132, 2 @ 0x21 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d0cc0 <__cxa_atexit@plt+0xc4034> │ │ │ │ - ldr r7, [pc, #80] @ d0cd0 <__cxa_atexit@plt+0xc4044> │ │ │ │ + bhi d9534 <__cxa_atexit@plt+0xcc8a8> │ │ │ │ + ldr r7, [pc, #80] @ d9544 <__cxa_atexit@plt+0xcc8b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ stmib r3, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq d0cb0 <__cxa_atexit@plt+0xc4024> │ │ │ │ - ldr r7, [pc, #56] @ d0cd4 <__cxa_atexit@plt+0xc4048> │ │ │ │ + beq d9524 <__cxa_atexit@plt+0xcc898> │ │ │ │ + ldr r7, [pc, #56] @ d9548 <__cxa_atexit@plt+0xcc8bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d0cd8 <__cxa_atexit@plt+0xc404c> │ │ │ │ + ldr r7, [pc, #16] @ d954c <__cxa_atexit@plt+0xcc8c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq pc, fp, #104, 4 @ 0x80000006 │ │ │ │ - rsceq pc, fp, #60, 4 @ 0xc0000003 │ │ │ │ + rsceq r6, fp, #56, 2 │ │ │ │ + rsceq r6, fp, #8, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ d0d04 <__cxa_atexit@plt+0xc4078> │ │ │ │ + ldr r3, [pc, #20] @ d9578 <__cxa_atexit@plt+0xcc8ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq pc, fp, #16, 4 │ │ │ │ + rsceq r6, fp, #220 @ 0xdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ d0d60 <__cxa_atexit@plt+0xc40d4> │ │ │ │ + ldr r3, [pc, #20] @ d95a4 <__cxa_atexit@plt+0xcc918> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsceq r6, fp, #176 @ 0xb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ d95d4 <__cxa_atexit@plt+0xcc948> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r6, fp, #128 @ 0x80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ d9604 <__cxa_atexit@plt+0xcc978> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d95fc <__cxa_atexit@plt+0xcc970> │ │ │ │ + b d9614 <__cxa_atexit@plt+0xcc988> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r6, fp, #80 @ 0x50 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r2, [r2, #15] │ │ │ │ + ldr r0, [pc, #96] @ d9694 <__cxa_atexit@plt+0xcca08> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmda r3, {r1, r2, r5} │ │ │ │ + mov r5, r3 │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq d9678 <__cxa_atexit@plt+0xcc9ec> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #4 │ │ │ │ + bne d9680 <__cxa_atexit@plt+0xcc9f4> │ │ │ │ + ldr r2, [pc, #52] @ d9698 <__cxa_atexit@plt+0xcca0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d9678 <__cxa_atexit@plt+0xcc9ec> │ │ │ │ + b d970c <__cxa_atexit@plt+0xcca80> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #20] @ d969c <__cxa_atexit@plt+0xcca10> │ │ │ │ add r2, pc, r2 │ │ │ │ + add r5, r3, #12 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b f3bcc <__cxa_atexit@plt+0xe6f40> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + rsceq r5, fp, #172, 30 @ 0x2b0 │ │ │ │ + rsceq r5, fp, #184, 30 @ 0x2e0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne d96dc <__cxa_atexit@plt+0xcca50> │ │ │ │ + ldr r3, [pc, #48] @ d96f8 <__cxa_atexit@plt+0xcca6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d96f0 <__cxa_atexit@plt+0xcca64> │ │ │ │ + b d970c <__cxa_atexit@plt+0xcca80> │ │ │ │ + ldr r3, [pc, #24] @ d96fc <__cxa_atexit@plt+0xcca70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #24 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b f3bcc <__cxa_atexit@plt+0xe6f40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r5, fp, #80, 30 @ 0x140 │ │ │ │ + rsceq r5, fp, #72, 30 @ 0x120 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq d9780 <__cxa_atexit@plt+0xccaf4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne d97a0 <__cxa_atexit@plt+0xccb14> │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + and r3, r7, #3 │ │ │ │ + sub r2, r2, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + bhi d9838 <__cxa_atexit@plt+0xccbac> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + ldr r2, [pc, #268] @ d9874 <__cxa_atexit@plt+0xccbe8> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq d97d0 <__cxa_atexit@plt+0xccb44> │ │ │ │ + ldr r3, [pc, #252] @ d9878 <__cxa_atexit@plt+0xccbec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d97bc <__cxa_atexit@plt+0xccb30> │ │ │ │ + ldr r3, [pc, #220] @ d9864 <__cxa_atexit@plt+0xccbd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq d0d54 <__cxa_atexit@plt+0xc40c8> │ │ │ │ - ldr r3, [pc, #40] @ d0d64 <__cxa_atexit@plt+0xc40d8> │ │ │ │ + beq d97d0 <__cxa_atexit@plt+0xccb44> │ │ │ │ + ldr r3, [pc, #204] @ d9868 <__cxa_atexit@plt+0xccbdc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #24] @ d0d5c <__cxa_atexit@plt+0xc40d0> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov sl, #0 │ │ │ │ - b 1964ea8 <__cxa_atexit@plt+0x195821c> │ │ │ │ + b d97bc <__cxa_atexit@plt+0xccb30> │ │ │ │ + ldr r3, [pc, #176] @ d9858 <__cxa_atexit@plt+0xccbcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d97d0 <__cxa_atexit@plt+0xccb44> │ │ │ │ + ldr r3, [pc, #160] @ d985c <__cxa_atexit@plt+0xccbd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #156] @ d9860 <__cxa_atexit@plt+0xccbd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq pc, fp, #176, 2 @ 0x2c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ d0d98 <__cxa_atexit@plt+0xc410c> │ │ │ │ + ldr r2, [pc, #164] @ d9884 <__cxa_atexit@plt+0xccbf8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq d97d0 <__cxa_atexit@plt+0xccb44> │ │ │ │ + ldr r3, [pc, #148] @ d9888 <__cxa_atexit@plt+0xccbfc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #16] @ d0d94 <__cxa_atexit@plt+0xc4108> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov sl, #0 │ │ │ │ - b 1964ea8 <__cxa_atexit@plt+0x195821c> │ │ │ │ - tsthi ip, r5, asr #27 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq pc, fp, #124, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b d97bc <__cxa_atexit@plt+0xccb30> │ │ │ │ + ldr r2, [pc, #140] @ d988c <__cxa_atexit@plt+0xccc00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq d97d0 <__cxa_atexit@plt+0xccb44> │ │ │ │ + ldr r3, [pc, #124] @ d9890 <__cxa_atexit@plt+0xccc04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d97bc <__cxa_atexit@plt+0xccb30> │ │ │ │ + ldr r2, [pc, #92] @ d987c <__cxa_atexit@plt+0xccbf0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq d97d0 <__cxa_atexit@plt+0xccb44> │ │ │ │ + ldr r3, [pc, #76] @ d9880 <__cxa_atexit@plt+0xccbf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d97bc <__cxa_atexit@plt+0xccb30> │ │ │ │ + ldr r2, [pc, #44] @ d986c <__cxa_atexit@plt+0xccbe0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq d97d0 <__cxa_atexit@plt+0xccb44> │ │ │ │ + ldr r3, [pc, #28] @ d9870 <__cxa_atexit@plt+0xccbe4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d97bc <__cxa_atexit@plt+0xccb30> │ │ │ │ + andeq r0, r0, ip, ror r6 │ │ │ │ + andeq r0, r0, r8, lsr #13 │ │ │ │ + rsceq r5, fp, #60, 28 @ 0x3c0 │ │ │ │ + @ instruction: 0x000005b0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsl #8 │ │ │ │ + andeq r0, r0, r8, lsr r4 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsr #8 │ │ │ │ + andeq r0, r0, r4, asr r2 │ │ │ │ + andeq r0, r0, r0, lsl #5 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + rsceq r5, fp, #180, 26 @ 0x2d00 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq d0e28 <__cxa_atexit@plt+0xc419c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne d0e34 <__cxa_atexit@plt+0xc41a8> │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d1090 <__cxa_atexit@plt+0xc4404> │ │ │ │ - ldr r9, [pc, #884] @ d1150 <__cxa_atexit@plt+0xc44c4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - ldr lr, [pc, #876] @ d1154 <__cxa_atexit@plt+0xc44c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r8, #1 │ │ │ │ - ldr r0, [pc, #868] @ d1158 <__cxa_atexit@plt+0xc44cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r7, r0, #2 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - sub r0, r3, #31 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r1, r2, r7} │ │ │ │ - add r1, r6, #20 │ │ │ │ - stm r1, {r7, r8, lr} │ │ │ │ - str r0, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b d1204 <__cxa_atexit@plt+0xc4578> │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - ldr r3, [r2, #15] │ │ │ │ - rsb r0, r3, #0 │ │ │ │ - eor r0, r3, r0 │ │ │ │ - and r0, r0, r7 │ │ │ │ - cmp r0, r1 │ │ │ │ - bne d0eb0 <__cxa_atexit@plt+0xc4224> │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - ldr r2, [r2, #7] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ands r2, r3, r7 │ │ │ │ - add r3, r6, #24 │ │ │ │ - beq d0f68 <__cxa_atexit@plt+0xc42dc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc d10b0 <__cxa_atexit@plt+0xc4424> │ │ │ │ - ldr lr, [pc, #628] @ d1100 <__cxa_atexit@plt+0xc4474> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, #624] @ d1104 <__cxa_atexit@plt+0xc4478> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, #620] @ d1108 <__cxa_atexit@plt+0xc447c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r9, #1 │ │ │ │ - ldr r2, [pc, #612] @ d110c <__cxa_atexit@plt+0xc4480> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - b d0fa8 <__cxa_atexit@plt+0xc431c> │ │ │ │ - eor r3, r1, r7 │ │ │ │ - clz r3, r3 │ │ │ │ - mov r0, #-2147483648 @ 0x80000000 │ │ │ │ - lsr ip, r0, r3 │ │ │ │ - ands r0, r7, r0, lsr r3 │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - beq d0fe8 <__cxa_atexit@plt+0xc435c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d10bc <__cxa_atexit@plt+0xc4430> │ │ │ │ - ldr r7, [pc, #568] @ d1128 <__cxa_atexit@plt+0xc449c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r1, [pc, #560] @ d112c <__cxa_atexit@plt+0xc44a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [sp] │ │ │ │ - ldmib r5, {r0, r8, lr} │ │ │ │ - sub r9, r3, #51 @ 0x33 │ │ │ │ - sub sl, r3, #26 │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #524] @ d1130 <__cxa_atexit@plt+0xc44a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r8, lr} │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - mov r7, #1 │ │ │ │ - str r7, [r6, #24] │ │ │ │ - ldr r7, [pc, #500] @ d1134 <__cxa_atexit@plt+0xc44a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - rsb r7, r1, #0 │ │ │ │ - eor r7, ip, r7 │ │ │ │ - and r7, r7, r0 │ │ │ │ - b d107c <__cxa_atexit@plt+0xc43f0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r0, #0 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d10c8 <__cxa_atexit@plt+0xc443c> │ │ │ │ - ldr lr, [pc, #396] @ d1114 <__cxa_atexit@plt+0xc4488> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, #392] @ d1118 <__cxa_atexit@plt+0xc448c> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, #388] @ d111c <__cxa_atexit@plt+0xc4490> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r9, #1 │ │ │ │ - ldr r2, [pc, #380] @ d1120 <__cxa_atexit@plt+0xc4494> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - sub sl, r3, #19 │ │ │ │ - add r9, lr, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1c86e70 <__cxa_atexit@plt+0x1c7a1e4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r0, #0 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d10e0 <__cxa_atexit@plt+0xc4454> │ │ │ │ - ldr r0, [pc, #308] @ d113c <__cxa_atexit@plt+0xc44b0> │ │ │ │ + ldr r2, [pc, #32] @ d98c8 <__cxa_atexit@plt+0xccc3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d98cc <__cxa_atexit@plt+0xccc40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r0, [pc, #16] @ d98d0 <__cxa_atexit@plt+0xccc44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr r2, [pc, #300] @ d1140 <__cxa_atexit@plt+0xc44b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r7, [sp] │ │ │ │ - ldmib r5, {r7, r8, lr} │ │ │ │ - sub r9, r3, #51 @ 0x33 │ │ │ │ - sub sl, r3, #26 │ │ │ │ - str sl, [r6, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #264] @ d1144 <__cxa_atexit@plt+0xc44b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r8, lr} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - mov r1, #1 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - ldr r1, [pc, #240] @ d1148 <__cxa_atexit@plt+0xc44bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - ldr r1, [sp] │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - rsb r2, r2, #0 │ │ │ │ - eor r2, ip, r2 │ │ │ │ - and r7, r2, r7 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #196] @ d115c <__cxa_atexit@plt+0xc44d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldr r7, [pc, #88] @ d1110 <__cxa_atexit@plt+0xc4484> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b d10d0 <__cxa_atexit@plt+0xc4444> │ │ │ │ - ldr r7, [pc, #116] @ d1138 <__cxa_atexit@plt+0xc44ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b d10e8 <__cxa_atexit@plt+0xc445c> │ │ │ │ - ldr r7, [pc, #84] @ d1124 <__cxa_atexit@plt+0xc4498> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - b d10f4 <__cxa_atexit@plt+0xc4468> │ │ │ │ - ldr r7, [pc, #100] @ d114c <__cxa_atexit@plt+0xc44c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - rsceq pc, fp, #140 @ 0x8c │ │ │ │ - andeq r0, r0, ip, ror #23 │ │ │ │ - movweq r3, #59276 @ 0xe78c │ │ │ │ - movweq r3, #59260 @ 0xe77c │ │ │ │ - andeq r0, r0, r4, lsl r9 │ │ │ │ - rsceq lr, fp, #144, 30 @ 0x240 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - movweq r3, #59024 @ 0xe690 │ │ │ │ - movweq r3, #59008 @ 0xe680 │ │ │ │ - andeq r0, r0, r8, ror #15 │ │ │ │ - movweq r3, #59188 @ 0xe734 │ │ │ │ - movweq r3, #59184 @ 0xe730 │ │ │ │ - movweq r3, #59140 @ 0xe704 │ │ │ │ - movweq r3, #59120 @ 0xe6f0 │ │ │ │ - andeq r0, r0, r0, lsl #14 │ │ │ │ - movweq r3, #58908 @ 0xe61c │ │ │ │ - movweq r3, #58904 @ 0xe618 │ │ │ │ - movweq r3, #58860 @ 0xe5ec │ │ │ │ - movweq r3, #58840 @ 0xe5d8 │ │ │ │ - andeq r0, r0, ip, ror #11 │ │ │ │ - movweq r3, #59468 @ 0xe84c │ │ │ │ - movweq r3, #59464 @ 0xe848 │ │ │ │ - movweq r3, #59440 @ 0xe830 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r5, fp, #80, 26 @ 0x1400 │ │ │ │ + rsceq r5, fp, #64, 26 @ 0x1000 │ │ │ │ + rsceq r5, fp, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [pc, #72] @ d9930 <__cxa_atexit@plt+0xccca4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #68] @ d9934 <__cxa_atexit@plt+0xccca8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ d9938 <__cxa_atexit@plt+0xcccac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + mov r1, #11 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #36] @ d993c <__cxa_atexit@plt+0xcccb0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #24] @ d9940 <__cxa_atexit@plt+0xcccb4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 226ef8 <__cxa_atexit@plt+0x21a26c> │ │ │ │ + sbceq r9, sp, #100, 4 @ 0x40000006 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + movweq sl, #56700 @ 0xdd7c │ │ │ │ + movweq sl, #54836 @ 0xd634 │ │ │ │ + movweq sl, #56656 @ 0xdd50 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d11dc <__cxa_atexit@plt+0xc4550> │ │ │ │ - ldr r9, [pc, #108] @ d11f4 <__cxa_atexit@plt+0xc4568> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #104] @ d11f8 <__cxa_atexit@plt+0xc456c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r8, #1 │ │ │ │ - ldr r0, [pc, #96] @ d11fc <__cxa_atexit@plt+0xc4570> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #2 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ + ldr r3, [pc, #28] @ d9978 <__cxa_atexit@plt+0xcccec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - sub r1, r6, #31 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - add r0, r3, #20 │ │ │ │ - stm r0, {r2, r8, lr} │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ d1200 <__cxa_atexit@plt+0xc4574> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r3, #58528 @ 0xe4a0 │ │ │ │ - movweq r3, #58528 @ 0xe4a0 │ │ │ │ - movweq r3, #58504 @ 0xe488 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d13f0 <__cxa_atexit@plt+0xc4764> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r1, r0 │ │ │ │ - bne d12a4 <__cxa_atexit@plt+0xc4618> │ │ │ │ - ldr r2, [pc, #576] @ d1474 <__cxa_atexit@plt+0xc47e8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ d997c <__cxa_atexit@plt+0xcccf0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + movweq sl, #54792 @ 0xd608 │ │ │ │ + movweq sl, #56584 @ 0xdd08 │ │ │ │ + rsceq r5, fp, #200, 24 @ 0xc800 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d99b4 <__cxa_atexit@plt+0xccd28> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #572] @ d1478 <__cxa_atexit@plt+0xc47ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - mov r8, #1 │ │ │ │ - ldr r7, [pc, #552] @ d147c <__cxa_atexit@plt+0xc47f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r3, [pc, #28] @ d99b8 <__cxa_atexit@plt+0xccd2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - sub r8, r3, #19 │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d140c <__cxa_atexit@plt+0xc4780> │ │ │ │ - ldr r7, [pc, #504] @ d1480 <__cxa_atexit@plt+0xc47f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq d13e0 <__cxa_atexit@plt+0xc4754> │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b d07f8 <__cxa_atexit@plt+0xc3b6c> │ │ │ │ - eor r7, r0, r1 │ │ │ │ - clz r7, r7 │ │ │ │ - eor r3, r7, #31 │ │ │ │ - mov r0, #1 │ │ │ │ - lsl r9, r0, r3 │ │ │ │ - ands r1, r1, r0, lsl r3 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - str fp, [sp] │ │ │ │ - beq d1344 <__cxa_atexit@plt+0xc46b8> │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d1420 <__cxa_atexit@plt+0xc4794> │ │ │ │ - ldr r1, [pc, #360] @ d144c <__cxa_atexit@plt+0xc47c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #352] @ d1450 <__cxa_atexit@plt+0xc47c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r2, ip, lr} │ │ │ │ - sub fp, r3, #51 @ 0x33 │ │ │ │ - sub r8, r3, #26 │ │ │ │ - str r8, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #320] @ d1454 <__cxa_atexit@plt+0xc47c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, ip, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - mov r1, #1 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - ldr r1, [pc, #296] @ d1458 <__cxa_atexit@plt+0xc47cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str fp, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str sl, [r6, #44] @ 0x2c │ │ │ │ - b d13b8 <__cxa_atexit@plt+0xc472c> │ │ │ │ - mov r1, #0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d142c <__cxa_atexit@plt+0xc47a0> │ │ │ │ - ldr r7, [pc, #260] @ d1460 <__cxa_atexit@plt+0xc47d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r1, [pc, #256] @ d1464 <__cxa_atexit@plt+0xc47d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #248] @ d1468 <__cxa_atexit@plt+0xc47dc> │ │ │ │ + ldr r0, [pc, #16] @ d99bc <__cxa_atexit@plt+0xccd30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r2, fp, ip} │ │ │ │ - sub lr, r3, #51 @ 0x33 │ │ │ │ - sub r8, r3, #26 │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - stmib r6, {r7, fp, ip} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - mov r1, #1 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - ldr r1, [pc, #196] @ d146c <__cxa_atexit@plt+0xc47e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - rsb r1, r0, #0 │ │ │ │ - eor r7, r9, r1 │ │ │ │ - and r7, r7, r2 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #144] @ d1488 <__cxa_atexit@plt+0xc47fc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldr r7, [pc, #112] @ d1484 <__cxa_atexit@plt+0xc47f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ d145c <__cxa_atexit@plt+0xc47d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b d1434 <__cxa_atexit@plt+0xc47a8> │ │ │ │ - ldr r7, [pc, #60] @ d1470 <__cxa_atexit@plt+0xc47e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - movweq r3, #58176 @ 0xe340 │ │ │ │ - movweq r3, #58172 @ 0xe33c │ │ │ │ - movweq r3, #58132 @ 0xe314 │ │ │ │ - movweq r3, #58112 @ 0xe300 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - movweq r3, #58060 @ 0xe2cc │ │ │ │ - movweq r3, #58048 @ 0xe2c0 │ │ │ │ - movweq r3, #58044 @ 0xe2bc │ │ │ │ - movweq r3, #57992 @ 0xe288 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r4, ror r2 │ │ │ │ - movweq r3, #58348 @ 0xe3ec │ │ │ │ - movweq r3, #58320 @ 0xe3d0 │ │ │ │ - @ instruction: 0xfffff56c │ │ │ │ - rsceq lr, fp, #236, 20 @ 0xec000 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - rsceq lr, fp, #108, 20 @ 0x6c000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r5, fp, #100, 24 @ 0x6400 │ │ │ │ + rsceq r5, fp, #84, 24 @ 0x5400 │ │ │ │ + rsceq r5, fp, #124, 24 @ 0x7c00 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d1204 <__cxa_atexit@plt+0xc4578> │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d14e0 <__cxa_atexit@plt+0xc4854> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [pc, #28] @ d14ec <__cxa_atexit@plt+0xc4860> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r3, #57696 @ 0xe160 │ │ │ │ - andeq r0, r0, r7, ror #5 │ │ │ │ + ldr sl, [pc, #72] @ d9a1c <__cxa_atexit@plt+0xccd90> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #68] @ d9a20 <__cxa_atexit@plt+0xccd94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ d9a24 <__cxa_atexit@plt+0xccd98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + mov r1, #11 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #36] @ d9a28 <__cxa_atexit@plt+0xccd9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #24] @ d9a2c <__cxa_atexit@plt+0xccda0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 226ef8 <__cxa_atexit@plt+0x21a26c> │ │ │ │ + sbceq r9, sp, #120, 2 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + movweq sl, #56472 @ 0xdc98 │ │ │ │ + movweq sl, #54600 @ 0xd548 │ │ │ │ + movweq sl, #56428 @ 0xdc6c │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #28] @ d9a64 <__cxa_atexit@plt+0xccdd8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ d9a68 <__cxa_atexit@plt+0xccddc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + movweq sl, #54556 @ 0xd51c │ │ │ │ + movweq sl, #56356 @ 0xdc24 │ │ │ │ + rsceq r5, fp, #220, 22 @ 0x37000 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d9aa0 <__cxa_atexit@plt+0xcce14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d9aa4 <__cxa_atexit@plt+0xcce18> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d15ac <__cxa_atexit@plt+0xc4920> │ │ │ │ - ldr r9, [pc, #176] @ d15cc <__cxa_atexit@plt+0xc4940> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #172] @ d15d0 <__cxa_atexit@plt+0xc4944> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr r2, [pc, #164] @ d15d4 <__cxa_atexit@plt+0xc4948> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - sub ip, r6, #51 @ 0x33 │ │ │ │ - sub lr, r6, #26 │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - ldmib r5, {fp, lr} │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - mov r0, #1 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r0, [pc, #96] @ d15d8 <__cxa_atexit@plt+0xc494c> │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r0, [pc, #16] @ d9aa8 <__cxa_atexit@plt+0xcce1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r3, #48] @ 0x30 │ │ │ │ - str lr, [r3, #56] @ 0x38 │ │ │ │ - rsb r7, lr, #0 │ │ │ │ - eor r7, fp, r7 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - and r7, r7, r1 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov fp, r8 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ d15dc <__cxa_atexit@plt+0xc4950> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r5, fp, #120, 22 @ 0x1e000 │ │ │ │ + rsceq r5, fp, #104, 22 @ 0x1a000 │ │ │ │ + rsceq r5, fp, #144, 22 @ 0x24000 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [pc, #72] @ d9b08 <__cxa_atexit@plt+0xcce7c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #68] @ d9b0c <__cxa_atexit@plt+0xcce80> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov fp, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - movweq r3, #57612 @ 0xe10c │ │ │ │ - movweq r3, #57600 @ 0xe100 │ │ │ │ - movweq r3, #57596 @ 0xe0fc │ │ │ │ - movweq r3, #57528 @ 0xe0b8 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - andeq r0, r0, r7, ror #5 │ │ │ │ + ldr r2, [pc, #64] @ d9b10 <__cxa_atexit@plt+0xcce84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + mov r1, #11 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #36] @ d9b14 <__cxa_atexit@plt+0xcce88> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #24] @ d9b18 <__cxa_atexit@plt+0xcce8c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 226ef8 <__cxa_atexit@plt+0x21a26c> │ │ │ │ + sbceq r9, sp, #140 @ 0x8c │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + movweq sl, #56244 @ 0xdbb4 │ │ │ │ + movweq sl, #54364 @ 0xd45c │ │ │ │ + movweq sl, #56120 @ 0xdb38 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #28] @ d9b50 <__cxa_atexit@plt+0xccec4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ d9b54 <__cxa_atexit@plt+0xccec8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + movweq sl, #54320 @ 0xd430 │ │ │ │ + movweq sl, #56048 @ 0xdaf0 │ │ │ │ + rsceq r5, fp, #240, 20 @ 0xf0000 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d9b8c <__cxa_atexit@plt+0xccf00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d9b90 <__cxa_atexit@plt+0xccf04> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d169c <__cxa_atexit@plt+0xc4a10> │ │ │ │ - ldr r9, [pc, #176] @ d16bc <__cxa_atexit@plt+0xc4a30> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #172] @ d16c0 <__cxa_atexit@plt+0xc4a34> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr r2, [pc, #164] @ d16c4 <__cxa_atexit@plt+0xc4a38> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - sub ip, r6, #51 @ 0x33 │ │ │ │ - sub lr, r6, #26 │ │ │ │ - str lr, [r3, #48] @ 0x30 │ │ │ │ - ldmib r5, {fp, lr} │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - mov r0, #1 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r0, [pc, #96] @ d16c8 <__cxa_atexit@plt+0xc4a3c> │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r0, [pc, #16] @ d9b94 <__cxa_atexit@plt+0xccf08> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r3, #44] @ 0x2c │ │ │ │ - str lr, [r3, #56] @ 0x38 │ │ │ │ - rsb r7, lr, #0 │ │ │ │ - eor r7, fp, r7 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - and r7, r7, r1 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov fp, r8 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ d16cc <__cxa_atexit@plt+0xc4a40> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r5, fp, #140, 20 @ 0x8c000 │ │ │ │ + rsceq r5, fp, #124, 20 @ 0x7c000 │ │ │ │ + rsceq r5, fp, #164, 20 @ 0xa4000 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [pc, #72] @ d9bf4 <__cxa_atexit@plt+0xccf68> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #68] @ d9bf8 <__cxa_atexit@plt+0xccf6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov fp, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - movweq r3, #57372 @ 0xe01c │ │ │ │ - movweq r3, #57360 @ 0xe010 │ │ │ │ - movweq r3, #57356 @ 0xe00c │ │ │ │ - movweq r2, #61384 @ 0xefc8 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - andeq r0, r0, r7, ror #5 │ │ │ │ + ldr r2, [pc, #64] @ d9bfc <__cxa_atexit@plt+0xccf70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + mov r1, #11 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #36] @ d9c00 <__cxa_atexit@plt+0xccf74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #24] @ d9c04 <__cxa_atexit@plt+0xccf78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 226ef8 <__cxa_atexit@plt+0x21a26c> │ │ │ │ + sbceq r8, sp, #160, 30 @ 0x280 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + movweq sl, #56012 @ 0xdacc │ │ │ │ + movweq sl, #54128 @ 0xd370 │ │ │ │ + movweq sl, #55860 @ 0xda34 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #28] @ d9c3c <__cxa_atexit@plt+0xccfb0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ d9c40 <__cxa_atexit@plt+0xccfb4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + movweq sl, #54084 @ 0xd344 │ │ │ │ + movweq sl, #55788 @ 0xd9ec │ │ │ │ + rsceq r5, fp, #4, 20 @ 0x4000 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d9c78 <__cxa_atexit@plt+0xccfec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d9c7c <__cxa_atexit@plt+0xccff0> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d178c <__cxa_atexit@plt+0xc4b00> │ │ │ │ - ldr r9, [pc, #176] @ d17ac <__cxa_atexit@plt+0xc4b20> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #172] @ d17b0 <__cxa_atexit@plt+0xc4b24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr r2, [pc, #164] @ d17b4 <__cxa_atexit@plt+0xc4b28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - sub ip, r6, #51 @ 0x33 │ │ │ │ - sub lr, r6, #26 │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - ldmib r5, {fp, lr} │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - mov r0, #1 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r0, [pc, #96] @ d17b8 <__cxa_atexit@plt+0xc4b2c> │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r0, [pc, #16] @ d9c80 <__cxa_atexit@plt+0xccff4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r3, #48] @ 0x30 │ │ │ │ - str lr, [r3, #56] @ 0x38 │ │ │ │ - rsb r7, lr, #0 │ │ │ │ - eor r7, fp, r7 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - and r7, r7, r1 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov fp, r8 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ d17bc <__cxa_atexit@plt+0xc4b30> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r5, fp, #160, 18 @ 0x280000 │ │ │ │ + rsceq r5, fp, #144, 18 @ 0x240000 │ │ │ │ + rsceq r5, fp, #184, 18 @ 0x2e0000 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [pc, #72] @ d9ce0 <__cxa_atexit@plt+0xcd054> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #68] @ d9ce4 <__cxa_atexit@plt+0xcd058> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov fp, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - movweq r2, #61228 @ 0xef2c │ │ │ │ - movweq r2, #61216 @ 0xef20 │ │ │ │ - movweq r2, #61212 @ 0xef1c │ │ │ │ - movweq r2, #61144 @ 0xeed8 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - andeq r0, r0, r7, ror #5 │ │ │ │ + ldr r2, [pc, #64] @ d9ce8 <__cxa_atexit@plt+0xcd05c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + mov r1, #11 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #36] @ d9cec <__cxa_atexit@plt+0xcd060> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #24] @ d9cf0 <__cxa_atexit@plt+0xcd064> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 226ef8 <__cxa_atexit@plt+0x21a26c> │ │ │ │ + sbceq r8, sp, #180, 28 @ 0xb40 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + movweq sl, #55780 @ 0xd9e4 │ │ │ │ + movweq sl, #53892 @ 0xd284 │ │ │ │ + movweq sl, #55736 @ 0xd9b8 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #28] @ d9d28 <__cxa_atexit@plt+0xcd09c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ d9d2c <__cxa_atexit@plt+0xcd0a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + movweq sl, #53848 @ 0xd258 │ │ │ │ + movweq sl, #55664 @ 0xd970 │ │ │ │ + rsceq r5, fp, #24, 18 @ 0x60000 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ d9d64 <__cxa_atexit@plt+0xcd0d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d9d68 <__cxa_atexit@plt+0xcd0dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d187c <__cxa_atexit@plt+0xc4bf0> │ │ │ │ - ldr r9, [pc, #176] @ d189c <__cxa_atexit@plt+0xc4c10> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #172] @ d18a0 <__cxa_atexit@plt+0xc4c14> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr r2, [pc, #164] @ d18a4 <__cxa_atexit@plt+0xc4c18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - sub ip, r6, #51 @ 0x33 │ │ │ │ - sub lr, r6, #26 │ │ │ │ - str lr, [r3, #48] @ 0x30 │ │ │ │ - ldmib r5, {fp, lr} │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - mov r0, #1 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r0, [pc, #96] @ d18a8 <__cxa_atexit@plt+0xc4c1c> │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r0, [pc, #16] @ d9d6c <__cxa_atexit@plt+0xcd0e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r3, #44] @ 0x2c │ │ │ │ - str lr, [r3, #56] @ 0x38 │ │ │ │ - rsb r7, lr, #0 │ │ │ │ - eor r7, fp, r7 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - and r7, r7, r1 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov fp, r8 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ d18ac <__cxa_atexit@plt+0xc4c20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov fp, r8 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - movweq r2, #60988 @ 0xee3c │ │ │ │ - movweq r2, #60976 @ 0xee30 │ │ │ │ - movweq r2, #60972 @ 0xee2c │ │ │ │ - movweq r2, #60904 @ 0xede8 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - rsceq lr, fp, #96, 12 @ 0x6000000 │ │ │ │ - andeq r0, r0, r8, lsr #14 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r5, fp, #180, 16 @ 0xb40000 │ │ │ │ + rsceq r5, fp, #164, 16 @ 0xa40000 │ │ │ │ + rsceq r5, fp, #204, 16 @ 0xcc0000 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d1938 <__cxa_atexit@plt+0xc4cac> │ │ │ │ - ldr sl, [pc, #120] @ d1954 <__cxa_atexit@plt+0xc4cc8> │ │ │ │ + ldr sl, [pc, #72] @ d9dcc <__cxa_atexit@plt+0xcd140> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r9, [pc, #116] @ d1958 <__cxa_atexit@plt+0xc4ccc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #112] @ d195c <__cxa_atexit@plt+0xc4cd0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr lr, [pc, #88] @ d1960 <__cxa_atexit@plt+0xc4cd4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - mov r0, #1 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r5, #-4]! │ │ │ │ - sub sl, r6, #19 │ │ │ │ - add r9, lr, #3 │ │ │ │ - b 1c86e70 <__cxa_atexit@plt+0x1c7a1e4> │ │ │ │ - ldr r3, [pc, #36] @ d1964 <__cxa_atexit@plt+0xc4cd8> │ │ │ │ + ldr r3, [pc, #68] @ d9dd0 <__cxa_atexit@plt+0xcd144> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - movweq r2, #60740 @ 0xed44 │ │ │ │ - movweq r2, #60728 @ 0xed38 │ │ │ │ - rsceq lr, fp, #16, 12 @ 0x1000000 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - andeq r1, r0, r8, ror #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d19b4 <__cxa_atexit@plt+0xc4d28> │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - ldr lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r2, [pc, #36] @ d19c0 <__cxa_atexit@plt+0xc4d34> │ │ │ │ + ldr r2, [pc, #64] @ d9dd4 <__cxa_atexit@plt+0xcd148> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r2, #60560 @ 0xec90 │ │ │ │ - rsceq lr, fp, #76, 10 @ 0x13000000 │ │ │ │ - andeq r0, r0, r8, lsr #14 │ │ │ │ + add r2, r2, #1 │ │ │ │ + mov r1, #11 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #36] @ d9dd8 <__cxa_atexit@plt+0xcd14c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #24] @ d9ddc <__cxa_atexit@plt+0xcd150> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 226ef8 <__cxa_atexit@plt+0x21a26c> │ │ │ │ + sbceq r8, sp, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + movweq sl, #55552 @ 0xd900 │ │ │ │ + movweq sl, #53656 @ 0xd198 │ │ │ │ + movweq sl, #55508 @ 0xd8d4 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #28] @ d9e14 <__cxa_atexit@plt+0xcd188> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ d9e18 <__cxa_atexit@plt+0xcd18c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + movweq sl, #53612 @ 0xd16c │ │ │ │ + movweq sl, #55436 @ 0xd88c │ │ │ │ + rsceq r5, fp, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d1a4c <__cxa_atexit@plt+0xc4dc0> │ │ │ │ - ldr sl, [pc, #120] @ d1a68 <__cxa_atexit@plt+0xc4ddc> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #116] @ d1a6c <__cxa_atexit@plt+0xc4de0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #112] @ d1a70 <__cxa_atexit@plt+0xc4de4> │ │ │ │ + ldr r2, [pc, #32] @ d9e50 <__cxa_atexit@plt+0xcd1c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ d9e54 <__cxa_atexit@plt+0xcd1c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r0, [pc, #16] @ d9e58 <__cxa_atexit@plt+0xcd1cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr lr, [pc, #88] @ d1a74 <__cxa_atexit@plt+0xc4de8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - mov r0, #1 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r5, #-4]! │ │ │ │ - sub sl, r6, #19 │ │ │ │ - add r9, lr, #3 │ │ │ │ - b 1c86e70 <__cxa_atexit@plt+0x1c7a1e4> │ │ │ │ - ldr r3, [pc, #36] @ d1a78 <__cxa_atexit@plt+0xc4dec> │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r5, fp, #200, 14 @ 0x3200000 │ │ │ │ + rsceq r5, fp, #184, 14 @ 0x2e00000 │ │ │ │ + rsceq r5, fp, #224, 14 @ 0x3800000 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [pc, #72] @ d9eb8 <__cxa_atexit@plt+0xcd22c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #68] @ d9ebc <__cxa_atexit@plt+0xcd230> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - movweq r2, #60464 @ 0xec30 │ │ │ │ - movweq r2, #60452 @ 0xec24 │ │ │ │ - rsceq lr, fp, #252, 8 @ 0xfc000000 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - andeq r1, r0, r8, lsr #31 │ │ │ │ + ldr r2, [pc, #64] @ d9ec0 <__cxa_atexit@plt+0xcd234> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + mov r1, #11 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #36] @ d9ec4 <__cxa_atexit@plt+0xcd238> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #24] @ d9ec8 <__cxa_atexit@plt+0xcd23c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 226ef8 <__cxa_atexit@plt+0x21a26c> │ │ │ │ + sbceq r8, sp, #220, 24 @ 0xdc00 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + movweq sl, #55324 @ 0xd81c │ │ │ │ + movweq sl, #53420 @ 0xd0ac │ │ │ │ + movweq sl, #55280 @ 0xd7f0 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d1acc <__cxa_atexit@plt+0xc4e40> │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - ldr lr, [pc, #52] @ d1ad8 <__cxa_atexit@plt+0xc4e4c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq r2, #60296 @ 0xeb88 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #28] @ d9f00 <__cxa_atexit@plt+0xcd274> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ d9f04 <__cxa_atexit@plt+0xcd278> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3f389c <__cxa_atexit@plt+0x3e6c10> │ │ │ │ + movweq sl, #53376 @ 0xd080 │ │ │ │ + movweq sl, #55208 @ 0xd7a8 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d1b54 <__cxa_atexit@plt+0xc4ec8> │ │ │ │ - ldr r7, [pc, #152] @ d1b94 <__cxa_atexit@plt+0xc4f08> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d9f50 <__cxa_atexit@plt+0xcd2c4> │ │ │ │ + ldr r2, [pc, #56] @ d9f64 <__cxa_atexit@plt+0xcd2d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r8, r9, sl} │ │ │ │ + ldr r3, [pc, #48] @ d9f68 <__cxa_atexit@plt+0xcd2dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r3, [pc, #40] @ d9f6c <__cxa_atexit@plt+0xcd2e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 214710 <__cxa_atexit@plt+0x207a84> │ │ │ │ + ldr r7, [pc, #24] @ d9f70 <__cxa_atexit@plt+0xcd2e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq d1b44 <__cxa_atexit@plt+0xc4eb8> │ │ │ │ - cmp r7, #3 │ │ │ │ - beq d1b64 <__cxa_atexit@plt+0xc4ed8> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + rsceq r5, fp, #68, 6 @ 0x10000001 │ │ │ │ + movweq sl, #55148 @ 0xd76c │ │ │ │ + movweq sl, #55140 @ 0xd764 │ │ │ │ + rsceq r5, fp, #36, 14 @ 0x900000 │ │ │ │ + rsceq r5, fp, #28, 14 @ 0x700000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi da040 <__cxa_atexit@plt+0xcd3b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc d1b74 <__cxa_atexit@plt+0xc4ee8> │ │ │ │ - ldr r3, [pc, #112] @ d1ba0 <__cxa_atexit@plt+0xc4f14> │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc da04c <__cxa_atexit@plt+0xcd3c0> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r0, [r7, #19] │ │ │ │ + sub r1, r6, #14 │ │ │ │ + ldr ip, [pc, #140] @ da05c <__cxa_atexit@plt+0xcd3d0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + add r3, ip, #1 │ │ │ │ + sub lr, r6, #21 │ │ │ │ + mov ip, fp │ │ │ │ + sub fp, r6, #3 │ │ │ │ + ldr r8, [pc, #120] @ da060 <__cxa_atexit@plt+0xcd3d4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + ldr r0, [pc, #108] @ da064 <__cxa_atexit@plt+0xcd3d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str lr, [r2, #16] │ │ │ │ + str r3, [r2, #20] │ │ │ │ + ldr r3, [pc, #92] @ da068 <__cxa_atexit@plt+0xcd3dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r2, #3 │ │ │ │ + str r3, [r2, #24] │ │ │ │ + str r1, [r2, #28] │ │ │ │ + str fp, [r5, #-16] │ │ │ │ + ldr r3, [pc, #76] @ da06c <__cxa_atexit@plt+0xcd3e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, sl │ │ │ │ + ldmib sp, {r8, sl} │ │ │ │ + mov fp, ip │ │ │ │ + b 21c7a8 <__cxa_atexit@plt+0x20fb1c> │ │ │ │ mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + movweq r9, #57280 @ 0xdfc0 │ │ │ │ + movweq sl, #54980 @ 0xd6c4 │ │ │ │ + movweq r9, #57140 @ 0xdf34 │ │ │ │ + movweq sl, #54948 @ 0xd6a4 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + rsceq r5, fp, #16, 12 @ 0x1000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #16] @ da098 <__cxa_atexit@plt+0xcd40c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3b8c <__cxa_atexit@plt+0x3e6f00> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r5, fp, #228, 10 @ 0x39000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi da100 <__cxa_atexit@plt+0xcd474> │ │ │ │ + ldr r3, [pc, #104] @ da128 <__cxa_atexit@plt+0xcd49c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #100] @ da12c <__cxa_atexit@plt+0xcd4a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #96] @ da130 <__cxa_atexit@plt+0xcd4a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq da0f4 <__cxa_atexit@plt+0xcd468> │ │ │ │ + ldr r3, [pc, #72] @ da134 <__cxa_atexit@plt+0xcd4a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ d1b9c <__cxa_atexit@plt+0xc4f10> │ │ │ │ + ldr r7, [pc, #48] @ da138 <__cxa_atexit@plt+0xcd4ac> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr sl, [pc, #44] @ da13c <__cxa_atexit@plt+0xcd4b0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #40] @ da140 <__cxa_atexit@plt+0xcd4b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d1b14 <__cxa_atexit@plt+0xc4e88> │ │ │ │ - ldr r6, [pc, #28] @ d1b98 <__cxa_atexit@plt+0xc4f0c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r3] │ │ │ │ + @ instruction: 0xfffff498 │ │ │ │ + rsceq r5, fp, #180, 10 @ 0x2d000000 │ │ │ │ + movweq sl, #54756 @ 0xd5e4 │ │ │ │ + @ instruction: 0xfffff498 │ │ │ │ + rsceq r5, fp, #108, 10 @ 0x1b000000 │ │ │ │ + rsceq r5, fp, #108, 10 @ 0x1b000000 │ │ │ │ + movweq sl, #54684 @ 0xd59c │ │ │ │ + rsceq r5, fp, #108, 10 @ 0x1b000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub lr, r5, #32 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi da1bc <__cxa_atexit@plt+0xcd530> │ │ │ │ + ldr r0, [pc, #92] @ da1c4 <__cxa_atexit@plt+0xcd538> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #88] @ da1c8 <__cxa_atexit@plt+0xcd53c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r9, [r7, #27] │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r0, [r7, #23] │ │ │ │ + str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + sub r8, r5, #20 │ │ │ │ + stm r8, {r1, r2, sl} │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #28] @ da1cc <__cxa_atexit@plt+0xcd540> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + mov r5, lr │ │ │ │ + b f81a0 <__cxa_atexit@plt+0xeb514> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq r9, #56820 @ 0xddf4 │ │ │ │ + movweq sl, #53520 @ 0xd110 │ │ │ │ + rsceq r5, fp, #212, 8 @ 0xd4000000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #220] @ da2c0 <__cxa_atexit@plt+0xcd634> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq da280 <__cxa_atexit@plt+0xcd5f4> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne da28c <__cxa_atexit@plt+0xcd600> │ │ │ │ + ldr r1, [pc, #188] @ da2c4 <__cxa_atexit@plt+0xcd638> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #24]! │ │ │ │ + ldr r3, [pc, #176] @ da2c8 <__cxa_atexit@plt+0xcd63c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + and r0, r0, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + addeq r3, r1, #2 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r2] │ │ │ │ + add r1, r6, #24 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc da2a0 <__cxa_atexit@plt+0xcd614> │ │ │ │ + ldr r9, [pc, #140] @ da2d0 <__cxa_atexit@plt+0xcd644> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldmib r5, {r0, sl, ip, lr} │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r9, [r5, #24] │ │ │ │ + ldr r5, [pc, #124] @ da2d4 <__cxa_atexit@plt+0xcd648> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + sub r9, r1, #19 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + b f47ac <__cxa_atexit@plt+0xe7b20> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq lr, fp, #220, 6 @ 0x70000003 │ │ │ │ - movweq r2, #58784 @ 0xe5a0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d1bec <__cxa_atexit@plt+0xc4f60> │ │ │ │ - sub r7, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #28]! │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ da2cc <__cxa_atexit@plt+0xcd640> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d1bfc <__cxa_atexit@plt+0xc4f70> │ │ │ │ - ldr r2, [pc, #68] @ d1c1c <__cxa_atexit@plt+0xc4f90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + movweq sl, #54448 @ 0xd4b0 │ │ │ │ + movweq sl, #54436 @ 0xd4a4 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + rsceq r5, fp, #204, 6 @ 0x30000003 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne da374 <__cxa_atexit@plt+0xcd6e8> │ │ │ │ + ldr r1, [pc, #168] @ da3a0 <__cxa_atexit@plt+0xcd714> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #28]! │ │ │ │ + ldr r3, [pc, #156] @ da3a4 <__cxa_atexit@plt+0xcd718> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + and r0, r0, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + addeq r3, r1, #2 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r2] │ │ │ │ + add r1, r6, #24 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc da380 <__cxa_atexit@plt+0xcd6f4> │ │ │ │ + ldr r9, [pc, #120] @ da3ac <__cxa_atexit@plt+0xcd720> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, r5, #8 │ │ │ │ + ldm lr, {r0, sl, ip, lr} │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r9, [r5, #28] │ │ │ │ + ldr r5, [pc, #100] @ da3b0 <__cxa_atexit@plt+0xcd724> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + sub r9, r1, #19 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + b f47ac <__cxa_atexit@plt+0xe7b20> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d1bbc <__cxa_atexit@plt+0xc4f30> │ │ │ │ - ldr r6, [pc, #20] @ d1c18 <__cxa_atexit@plt+0xc4f8c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq r2, #58616 @ 0xe4f8 │ │ │ │ + ldr r7, [pc, #32] @ da3a8 <__cxa_atexit@plt+0xcd71c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq sl, #54208 @ 0xd3c0 │ │ │ │ + movweq sl, #54196 @ 0xd3b4 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + rsceq r5, fp, #240, 4 │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r5, #24]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc da420 <__cxa_atexit@plt+0xcd794> │ │ │ │ + ldr lr, [pc, #88] @ da43c <__cxa_atexit@plt+0xcd7b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #84] @ da440 <__cxa_atexit@plt+0xcd7b4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldmib r2, {r1, ip} │ │ │ │ + ldr sl, [r2, #12] │ │ │ │ + ldr r0, [r2, #16] │ │ │ │ + ldr r8, [r2, #20] │ │ │ │ + str r9, [r2, #24] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + b f47ac <__cxa_atexit@plt+0xe7b20> │ │ │ │ + ldr r5, [pc, #28] @ da444 <__cxa_atexit@plt+0xcd7b8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffb9c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d1c58 <__cxa_atexit@plt+0xc4fcc> │ │ │ │ - ldr r2, [pc, #40] @ d1c70 <__cxa_atexit@plt+0xc4fe4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + ldr r7, [pc, #12] @ da464 <__cxa_atexit@plt+0xcd7d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ d1c74 <__cxa_atexit@plt+0xc4fe8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - movweq r2, #58504 @ 0xe488 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + movweq r9, #56072 @ 0xdb08 │ │ │ │ + rsceq r5, fp, #72, 4 @ 0x80000004 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d1cf0 <__cxa_atexit@plt+0xc5064> │ │ │ │ - ldr r7, [pc, #152] @ d1d30 <__cxa_atexit@plt+0xc50a4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi da4b0 <__cxa_atexit@plt+0xcd824> │ │ │ │ + ldr r7, [pc, #52] @ da4c0 <__cxa_atexit@plt+0xcd834> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq d1ce0 <__cxa_atexit@plt+0xc5054> │ │ │ │ - cmp r7, #3 │ │ │ │ - beq d1d00 <__cxa_atexit@plt+0xc5074> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc d1d10 <__cxa_atexit@plt+0xc5084> │ │ │ │ - ldr r3, [pc, #112] @ d1d3c <__cxa_atexit@plt+0xc50b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq da4a4 <__cxa_atexit@plt+0xcd818> │ │ │ │ + mov r7, r9 │ │ │ │ + b da4d4 <__cxa_atexit@plt+0xcd848> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ d1d38 <__cxa_atexit@plt+0xc50ac> │ │ │ │ + ldr r7, [pc, #12] @ da4c4 <__cxa_atexit@plt+0xcd838> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d1cb0 <__cxa_atexit@plt+0xc5024> │ │ │ │ - ldr r6, [pc, #28] @ d1d34 <__cxa_atexit@plt+0xc50a8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq lr, fp, #68, 4 @ 0x40000004 │ │ │ │ - movweq r2, #58372 @ 0xe404 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d1d88 <__cxa_atexit@plt+0xc50fc> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d1d98 <__cxa_atexit@plt+0xc510c> │ │ │ │ - ldr r2, [pc, #68] @ d1db8 <__cxa_atexit@plt+0xc512c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r3, #3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq r5, fp, #20, 4 @ 0x40000001 │ │ │ │ + rsceq r5, fp, #236, 2 @ 0x3b │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr lr, [pc, #212] @ da5b4 <__cxa_atexit@plt+0xcd928> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r7, #19] │ │ │ │ + ldr r1, [r7, #51] @ 0x33 │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + ldr r1, [r1, #3] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + beq da594 <__cxa_atexit@plt+0xcd908> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc da5a0 <__cxa_atexit@plt+0xcd914> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r5, #-16] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, ip} │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #4]! │ │ │ │ + sub r9, r3, #27 │ │ │ │ + str r9, [r5, #8] │ │ │ │ + ldr r5, [pc, #84] @ da5b8 <__cxa_atexit@plt+0xcd92c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r5, [pc, #76] @ da5bc <__cxa_atexit@plt+0xcd930> │ │ │ │ + add r5, pc, r5 │ │ │ │ + stmib r6, {r5, lr} │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r1, sl, ip} │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str fp, [r6, #32] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d1d58 <__cxa_atexit@plt+0xc50cc> │ │ │ │ - ldr r6, [pc, #20] @ d1db4 <__cxa_atexit@plt+0xc5128> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - movweq r2, #58204 @ 0xe35c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + movweq r9, #56616 @ 0xdd28 │ │ │ │ + @ instruction: 0xfffffbe0 │ │ │ │ + rsceq r5, fp, #244 @ 0xf4 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d1df4 <__cxa_atexit@plt+0xc5168> │ │ │ │ - ldr r2, [pc, #40] @ d1e0c <__cxa_atexit@plt+0xc5180> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ d1e10 <__cxa_atexit@plt+0xc5184> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - movweq r2, #58092 @ 0xe2ec │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - rsceq lr, fp, #172, 2 @ 0x2b │ │ │ │ + bcc da630 <__cxa_atexit@plt+0xcd9a4> │ │ │ │ + ldr lr, [pc, #84] @ da63c <__cxa_atexit@plt+0xcd9b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #24]! │ │ │ │ + ldr r1, [pc, #76] @ da640 <__cxa_atexit@plt+0xcd9b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #27 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr ip, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r2, ip} │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffb68 │ │ │ │ + movweq r9, #56472 @ 0xdc98 │ │ │ │ + rsceq r5, fp, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #8 │ │ │ │ + sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi d1e70 <__cxa_atexit@plt+0xc51e4> │ │ │ │ + bhi da6ac <__cxa_atexit@plt+0xcda20> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d1e68 <__cxa_atexit@plt+0xc51dc> │ │ │ │ - ldr sl, [pc, #48] @ d1e78 <__cxa_atexit@plt+0xc51ec> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, #44] @ d1e7c <__cxa_atexit@plt+0xc51f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ + beq da6a4 <__cxa_atexit@plt+0xcda18> │ │ │ │ + ldr r3, [pc, #60] @ da6b4 <__cxa_atexit@plt+0xcda28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #56] @ da6b8 <__cxa_atexit@plt+0xcda2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ da6bc <__cxa_atexit@plt+0xcda30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ da6c0 <__cxa_atexit@plt+0xcda34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ mov r5, r8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, #3 │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq lr, fp, #128, 2 │ │ │ │ - movweq r2, #57572 @ 0xe0e4 │ │ │ │ - rsceq lr, fp, #84, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi d1edc <__cxa_atexit@plt+0xc5250> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d1ed4 <__cxa_atexit@plt+0xc5248> │ │ │ │ - ldr r8, [pc, #48] @ d1ee4 <__cxa_atexit@plt+0xc5258> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #44] @ d1ee8 <__cxa_atexit@plt+0xc525c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #40] @ d1eec <__cxa_atexit@plt+0xc5260> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, sl │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbceq r1, lr, #1523712 @ 0x174000 │ │ │ │ - rsceq lr, fp, #32, 2 │ │ │ │ - movweq r2, #57456 @ 0xe070 │ │ │ │ - rsceq lr, fp, #244 @ 0xf4 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - ldr sl, [pc, #12] @ d1f10 <__cxa_atexit@plt+0xc5284> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ - rsceq lr, fp, #232 @ 0xe8 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d1f70 <__cxa_atexit@plt+0xc52e4> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r5, fp, #84 @ 0x54 │ │ │ │ + movweq r9, #55452 @ 0xd89c │ │ │ │ + rsceq r5, fp, #56 @ 0x38 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d1f78 <__cxa_atexit@plt+0xc52ec> │ │ │ │ - ldr r5, [pc, #76] @ d1f94 <__cxa_atexit@plt+0xc5308> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #72] @ d1f98 <__cxa_atexit@plt+0xc530c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #68] @ d1f9c <__cxa_atexit@plt+0xc5310> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r6, r9 │ │ │ │ - b d1f80 <__cxa_atexit@plt+0xc52f4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ d1f90 <__cxa_atexit@plt+0xc5304> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc da6f8 <__cxa_atexit@plt+0xcda6c> │ │ │ │ + ldr r2, [pc, #28] @ da704 <__cxa_atexit@plt+0xcda78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, fp, #132 @ 0x84 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - sbceq r1, lr, #148, 16 @ 0x940000 │ │ │ │ - rsceq lr, fp, #84 @ 0x54 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ d1fc4 <__cxa_atexit@plt+0xc5338> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ - rsceq lr, fp, #0 │ │ │ │ - rsceq lr, fp, #56 @ 0x38 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r9, #57304 @ 0xdfd8 │ │ │ │ + rsceq r5, fp, #8 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d2054 <__cxa_atexit@plt+0xc53c8> │ │ │ │ - ldr r7, [pc, #152] @ d208c <__cxa_atexit@plt+0xc5400> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi da79c <__cxa_atexit@plt+0xcdb10> │ │ │ │ + ldr r7, [pc, #128] @ da7ac <__cxa_atexit@plt+0xcdb20> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq d2044 <__cxa_atexit@plt+0xc53b8> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d206c <__cxa_atexit@plt+0xc53e0> │ │ │ │ - ldr r7, [pc, #124] @ d2098 <__cxa_atexit@plt+0xc540c> │ │ │ │ + beq da784 <__cxa_atexit@plt+0xcdaf8> │ │ │ │ + ldr r7, [pc, #104] @ da7b0 <__cxa_atexit@plt+0xcdb24> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #120] @ d209c <__cxa_atexit@plt+0xc5410> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #116] @ d20a0 <__cxa_atexit@plt+0xc5414> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [r8, #19] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + stmib r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq da794 <__cxa_atexit@plt+0xcdb08> │ │ │ │ + ldr r5, [pc, #76] @ da7b4 <__cxa_atexit@plt+0xcdb28> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #68] @ da7b8 <__cxa_atexit@plt+0xcdb2c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b f78c4 <__cxa_atexit@plt+0xeac38> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ d2094 <__cxa_atexit@plt+0xc5408> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ d2090 <__cxa_atexit@plt+0xc5404> │ │ │ │ + ldr r7, [pc, #24] @ da7bc <__cxa_atexit@plt+0xcdb30> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsceq sp, fp, #152, 30 @ 0x260 │ │ │ │ - rsceq sp, fp, #192, 30 @ 0x300 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - sbceq r1, lr, #192, 14 @ 0x3000000 │ │ │ │ - rsceq sp, fp, #96, 30 @ 0x180 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + movweq r9, #57168 @ 0xdf50 │ │ │ │ + rsceq r4, fp, #136, 30 @ 0x220 │ │ │ │ + rsceq r4, fp, #84, 30 @ 0x150 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d20fc <__cxa_atexit@plt+0xc5470> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d2104 <__cxa_atexit@plt+0xc5478> │ │ │ │ - ldr r2, [pc, #76] @ d2124 <__cxa_atexit@plt+0xc5498> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #72] @ da820 <__cxa_atexit@plt+0xcdb94> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ d2128 <__cxa_atexit@plt+0xc549c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #68] @ d212c <__cxa_atexit@plt+0xc54a0> │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq da814 <__cxa_atexit@plt+0xcdb88> │ │ │ │ + ldr r3, [pc, #40] @ da824 <__cxa_atexit@plt+0xcdb98> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r6, r9 │ │ │ │ - b d210c <__cxa_atexit@plt+0xc5480> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #8] @ d2120 <__cxa_atexit@plt+0xc5494> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ da828 <__cxa_atexit@plt+0xcdb9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b f78c4 <__cxa_atexit@plt+0xeac38> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, fp, #244, 28 @ 0xf40 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - sbceq r1, lr, #4, 14 @ 0x100000 │ │ │ │ - rsceq sp, fp, #208, 28 @ 0xd00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + movweq r9, #57016 @ 0xdeb8 │ │ │ │ + rsceq r4, fp, #232, 28 @ 0xe80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ da858 <__cxa_atexit@plt+0xcdbcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ da85c <__cxa_atexit@plt+0xcdbd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b f78c4 <__cxa_atexit@plt+0xeac38> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq r9, #56948 @ 0xde74 │ │ │ │ + rsceq r4, fp, #164, 28 @ 0xa40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ da88c <__cxa_atexit@plt+0xcdc00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq da884 <__cxa_atexit@plt+0xcdbf8> │ │ │ │ + b da89c <__cxa_atexit@plt+0xcdc10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r4, fp, #116, 28 @ 0x740 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne da8dc <__cxa_atexit@plt+0xcdc50> │ │ │ │ + ldr r3, [pc, #208] @ da980 <__cxa_atexit@plt+0xcdcf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq da8e8 <__cxa_atexit@plt+0xcdc5c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne da8f0 <__cxa_atexit@plt+0xcdc64> │ │ │ │ + ldr r7, [pc, #212] @ da9a4 <__cxa_atexit@plt+0xcdd18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b f3bcc <__cxa_atexit@plt+0xe6f40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #140] @ da984 <__cxa_atexit@plt+0xcdcf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #136] @ da988 <__cxa_atexit@plt+0xcdcfc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d21e4 <__cxa_atexit@plt+0xc5558> │ │ │ │ - ldr r6, [pc, #188] @ d2214 <__cxa_atexit@plt+0xc5588> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ + bhi da95c <__cxa_atexit@plt+0xcdcd0> │ │ │ │ + ldr r7, [pc, #104] @ da98c <__cxa_atexit@plt+0xcdd00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #100] @ da990 <__cxa_atexit@plt+0xcdd04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #92] @ da994 <__cxa_atexit@plt+0xcdd08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq d218c <__cxa_atexit@plt+0xc5500> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - cmp r3, #4 │ │ │ │ - bcs d21a0 <__cxa_atexit@plt+0xc5514> │ │ │ │ - lsl r7, r3, #2 │ │ │ │ - ldr r6, [pc, #160] @ d221c <__cxa_atexit@plt+0xc5590> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ + beq da950 <__cxa_atexit@plt+0xcdcc4> │ │ │ │ + mov r7, r8 │ │ │ │ + b d8b3c <__cxa_atexit@plt+0xcbeb0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d21f8 <__cxa_atexit@plt+0xc556c> │ │ │ │ - ldr r5, [pc, #108] @ d2224 <__cxa_atexit@plt+0xc5598> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #104] @ d2228 <__cxa_atexit@plt+0xc559c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #100] @ d222c <__cxa_atexit@plt+0xc55a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r7] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r7, [pc, #52] @ d2220 <__cxa_atexit@plt+0xc5594> │ │ │ │ + ldr r7, [pc, #52] @ da998 <__cxa_atexit@plt+0xcdd0c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #48] @ da99c <__cxa_atexit@plt+0xcdd10> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #44] @ da9a0 <__cxa_atexit@plt+0xcdd14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d2218 <__cxa_atexit@plt+0xc558c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq sp, fp, #12, 28 @ 0xc0 │ │ │ │ - movweq r2, #58552 @ 0xe4b8 │ │ │ │ - rsceq sp, fp, #56, 28 @ 0x380 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - sbceq r1, lr, #36, 12 @ 0x2400000 │ │ │ │ - rsceq sp, fp, #212, 26 @ 0x3500 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + rsceq r4, fp, #220, 26 @ 0x3700 │ │ │ │ + movweq r9, #56776 @ 0xddc8 │ │ │ │ + @ instruction: 0xffffe214 │ │ │ │ + rsceq r4, fp, #188, 26 @ 0x2f00 │ │ │ │ + movweq r9, #56724 @ 0xdd94 │ │ │ │ + rsceq r4, fp, #252, 22 @ 0x3f000 │ │ │ │ + rsceq r4, fp, #124, 26 @ 0x1f00 │ │ │ │ + movweq r9, #56664 @ 0xdd58 │ │ │ │ + movweq r9, #54968 @ 0xd6b8 │ │ │ │ + rsceq r4, fp, #72, 26 @ 0x1200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - cmp r8, #4 │ │ │ │ - bcs d2268 <__cxa_atexit@plt+0xc55dc> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #124] @ d22d4 <__cxa_atexit@plt+0xc5648> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, r9 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne da9d4 <__cxa_atexit@plt+0xcdd48> │ │ │ │ + ldr r7, [pc, #188] @ daa84 <__cxa_atexit@plt+0xcddf8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d22ac <__cxa_atexit@plt+0xc5620> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d22b4 <__cxa_atexit@plt+0xc5628> │ │ │ │ - ldr r2, [pc, #80] @ d22d8 <__cxa_atexit@plt+0xc564c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ d22dc <__cxa_atexit@plt+0xc5650> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #72] @ d22e0 <__cxa_atexit@plt+0xc5654> │ │ │ │ + ldr r7, [pc, #136] @ daa64 <__cxa_atexit@plt+0xcddd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #132] @ daa68 <__cxa_atexit@plt+0xcdddc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi daa40 <__cxa_atexit@plt+0xcddb4> │ │ │ │ + ldr r7, [pc, #100] @ daa6c <__cxa_atexit@plt+0xcdde0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #96] @ daa70 <__cxa_atexit@plt+0xcdde4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r6, r9 │ │ │ │ - b d22bc <__cxa_atexit@plt+0xc5630> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #8] @ d22d0 <__cxa_atexit@plt+0xc5644> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #88] @ daa74 <__cxa_atexit@plt+0xcdde8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq daa34 <__cxa_atexit@plt+0xcdda8> │ │ │ │ + mov r7, r8 │ │ │ │ + b d8b3c <__cxa_atexit@plt+0xcbeb0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ daa78 <__cxa_atexit@plt+0xcddec> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #44] @ daa7c <__cxa_atexit@plt+0xcddf0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #40] @ daa80 <__cxa_atexit@plt+0xcddf4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq sp, fp, #68, 26 @ 0x1100 │ │ │ │ - movweq r2, #58332 @ 0xe3dc │ │ │ │ - @ instruction: 0xfffffd20 │ │ │ │ - @ instruction: 0xfffffc68 │ │ │ │ - sbceq r1, lr, #84, 10 @ 0x15000000 │ │ │ │ - rsceq sp, fp, #220, 24 @ 0xdc00 │ │ │ │ + rsceq r4, fp, #248, 24 @ 0xf800 │ │ │ │ + movweq r9, #56548 @ 0xdce4 │ │ │ │ + @ instruction: 0xffffe130 │ │ │ │ + rsceq r4, fp, #216, 24 @ 0xd800 │ │ │ │ + movweq r9, #56496 @ 0xdcb0 │ │ │ │ + rsceq r4, fp, #24, 22 @ 0x6000 │ │ │ │ + rsceq r4, fp, #152, 24 @ 0x9800 │ │ │ │ + movweq r9, #56436 @ 0xdc74 │ │ │ │ + movweq r9, #54720 @ 0xd5c0 │ │ │ │ + rsceq r4, fp, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi d2340 <__cxa_atexit@plt+0xc56b4> │ │ │ │ + bhi daae4 <__cxa_atexit@plt+0xcde58> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d2338 <__cxa_atexit@plt+0xc56ac> │ │ │ │ - ldr sl, [pc, #48] @ d2348 <__cxa_atexit@plt+0xc56bc> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, #44] @ d234c <__cxa_atexit@plt+0xc56c0> │ │ │ │ + beq daadc <__cxa_atexit@plt+0xcde50> │ │ │ │ + ldr r3, [pc, #48] @ daaec <__cxa_atexit@plt+0xcde60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #36] @ daaf0 <__cxa_atexit@plt+0xcde64> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, #12 │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ + mov r8, #32 │ │ │ │ + b 3f359c <__cxa_atexit@plt+0x3e6910> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq sp, fp, #176, 24 @ 0xb000 │ │ │ │ - movweq r1, #60436 @ 0xec14 │ │ │ │ - rsceq sp, fp, #12, 26 @ 0x300 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi d23ac <__cxa_atexit@plt+0xc5720> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d23a4 <__cxa_atexit@plt+0xc5718> │ │ │ │ - ldr r8, [pc, #48] @ d23b4 <__cxa_atexit@plt+0xc5728> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #44] @ d23b8 <__cxa_atexit@plt+0xc572c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #40] @ d23bc <__cxa_atexit@plt+0xc5730> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, sl │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r7] │ │ │ │ + movweq r9, #54376 @ 0xd468 │ │ │ │ + movweq r9, #54468 @ 0xd4c4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dab30 <__cxa_atexit@plt+0xcdea4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #28] @ dab40 <__cxa_atexit@plt+0xcdeb4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r8} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3f35b4 <__cxa_atexit@plt+0x3e6928> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + movweq r9, #54280 @ 0xd408 │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, fp │ │ │ │ + sub r3, r5, #76 @ 0x4c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dac88 <__cxa_atexit@plt+0xcdffc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr lr, [pc, #336] @ dacb8 <__cxa_atexit@plt+0xce02c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr fp, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r1, [r7, #68] @ 0x44 │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + ldr r3, [r7, #64] @ 0x40 │ │ │ │ + str r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [r7, #40] @ 0x28 │ │ │ │ + str r3, [r5, #-48] @ 0xffffffd0 │ │ │ │ + ldr r3, [r7, #36] @ 0x24 │ │ │ │ + str fp, [r5, #-72] @ 0xffffffb8 │ │ │ │ + str r2, [r5, #-68] @ 0xffffffbc │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ + str r0, [r5, #-64] @ 0xffffffc0 │ │ │ │ + ldr r0, [r7, #28] │ │ │ │ + str r9, [r5, #-60] @ 0xffffffc4 │ │ │ │ + str r2, [r5, #-56] @ 0xffffffc8 │ │ │ │ + str r0, [r5, #-52] @ 0xffffffcc │ │ │ │ + str r3, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r7, #32] │ │ │ │ + ldr r2, [r7, #44] @ 0x2c │ │ │ │ + ldr r0, [r7, #48] @ 0x30 │ │ │ │ + ldr r3, [r7, #52] @ 0x34 │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r0, [r7, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #56] @ 0x38 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + add r9, r6, #68 @ 0x44 │ │ │ │ + cmp r1, r9 │ │ │ │ + bcc dac94 <__cxa_atexit@plt+0xce008> │ │ │ │ + sub r7, r5, #68 @ 0x44 │ │ │ │ + ldm r7, {r0, r1, r3, r7} │ │ │ │ + ldr r2, [r5, #-52] @ 0xffffffcc │ │ │ │ + ldr ip, [r5, #-40] @ 0xffffffd8 │ │ │ │ + stm sp, {r4, r8} │ │ │ │ + ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r4, [pc, #160] @ dacc0 <__cxa_atexit@plt+0xce034> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + stmib r6, {r4, fp} │ │ │ │ + add r4, r6, #12 │ │ │ │ + stm r4, {r0, r1, r3, r7} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr fp, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r4, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str ip, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r4, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + str r3, [r6, #60] @ 0x3c │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ + str fp, [r6, #68] @ 0x44 │ │ │ │ + sub r7, r9, #63 @ 0x3f │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r6, r9 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - sbceq r1, lr, #-1929379840 @ 0x8d000000 │ │ │ │ - rsceq sp, fp, #216, 24 @ 0xd800 │ │ │ │ - movweq r1, #60320 @ 0xeba0 │ │ │ │ - rsceq sp, fp, #172, 24 @ 0xac00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - ldr sl, [pc, #12] @ d23e0 <__cxa_atexit@plt+0xc5754> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b 3ff814 <__cxa_atexit@plt+0x3f2b88> │ │ │ │ - rsceq sp, fp, #160, 24 @ 0xa000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d2440 <__cxa_atexit@plt+0xc57b4> │ │ │ │ + ldr r0, [pc, #32] @ dacbc <__cxa_atexit@plt+0xce030> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #68 @ 0x44 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r5, #-76]! @ 0xffffffb4 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, lr │ │ │ │ + mov fp, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r9, #54208 @ 0xd3c0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + movweq r9, #55984 @ 0xdab0 │ │ │ │ + andseq r1, r0, r0, lsl r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d2448 <__cxa_atexit@plt+0xc57bc> │ │ │ │ - ldr r5, [pc, #76] @ d2464 <__cxa_atexit@plt+0xc57d8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #72] @ d2468 <__cxa_atexit@plt+0xc57dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #68] @ d246c <__cxa_atexit@plt+0xc57e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r6, r9 │ │ │ │ - b d2450 <__cxa_atexit@plt+0xc57c4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ d2460 <__cxa_atexit@plt+0xc57d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc dad5c <__cxa_atexit@plt+0xce0d0> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add sl, r5, #8 │ │ │ │ + ldm sl, {r0, r2, r8, r9, sl} │ │ │ │ + ldr ip, [r5, #36] @ 0x24 │ │ │ │ + stm sp, {r4, fp} │ │ │ │ + ldr r4, [r5, #40] @ 0x28 │ │ │ │ + ldr fp, [r5, #44] @ 0x2c │ │ │ │ + ldr lr, [pc, #108] @ dad74 <__cxa_atexit@plt+0xce0e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r2, r8, r9, sl} │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r0, [r5, #68]! @ 0x44 │ │ │ │ + ldrd r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + sub sl, r5, #16 │ │ │ │ + ldm sl, {r1, r2, sl} │ │ │ │ + str ip, [r3, #36] @ 0x24 │ │ │ │ + str r4, [r3, #40] @ 0x28 │ │ │ │ + str fp, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + add lr, r3, #52 @ 0x34 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + str r8, [r3, #64] @ 0x40 │ │ │ │ + str r9, [r3, #68] @ 0x44 │ │ │ │ + sub r7, r6, #63 @ 0x3f │ │ │ │ + ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ - rsceq sp, fp, #60, 24 @ 0x3c00 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - sbceq r1, lr, #-2013265918 @ 0x88000002 │ │ │ │ - rsceq sp, fp, #12, 24 @ 0xc00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ d2494 <__cxa_atexit@plt+0xc5808> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ - rsceq sp, fp, #204, 22 @ 0x33000 │ │ │ │ - rsceq sp, fp, #240, 22 @ 0x3c000 │ │ │ │ + ldr r2, [pc, #20] @ dad78 <__cxa_atexit@plt+0xce0ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, #68 @ 0x44 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r9, #55752 @ 0xd9c8 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi d2524 <__cxa_atexit@plt+0xc5898> │ │ │ │ - ldr r7, [pc, #152] @ d255c <__cxa_atexit@plt+0xc58d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d2514 <__cxa_atexit@plt+0xc5888> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d253c <__cxa_atexit@plt+0xc58b0> │ │ │ │ - ldr r7, [pc, #124] @ d2568 <__cxa_atexit@plt+0xc58dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #120] @ d256c <__cxa_atexit@plt+0xc58e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #116] @ d2570 <__cxa_atexit@plt+0xc58e4> │ │ │ │ + bhi dadc4 <__cxa_atexit@plt+0xce138> │ │ │ │ + ldr r2, [pc, #48] @ dadd0 <__cxa_atexit@plt+0xce144> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq dadb8 <__cxa_atexit@plt+0xce12c> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + b daddc <__cxa_atexit@plt+0xce150> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ d2564 <__cxa_atexit@plt+0xc58d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ d2560 <__cxa_atexit@plt+0xc58d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #96 @ 0x60 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc daf00 <__cxa_atexit@plt+0xce274> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r4, [sp, #28] │ │ │ │ + ldr lr, [r7, #15] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + ldr r9, [r7, #23] │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + ldr ip, [r7, #31] │ │ │ │ + str fp, [sp, #24] │ │ │ │ + ldr fp, [r7, #35] @ 0x23 │ │ │ │ + ldr r4, [r7, #39] @ 0x27 │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r7, #43] @ 0x2b │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r7, #47] @ 0x2f │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr r4, [r7, #51] @ 0x33 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [r7, #55] @ 0x37 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr r4, [r7, #59] @ 0x3b │ │ │ │ + str r4, [sp, #20] │ │ │ │ + ldr r7, [r7, #63] @ 0x3f │ │ │ │ + ldr r4, [pc, #180] @ daf0c <__cxa_atexit@plt+0xce280> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r3, #16]! │ │ │ │ + ldr r4, [r5, #4] │ │ │ │ + str r4, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + sub r0, r6, #91 @ 0x5b │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r1, sl, lr} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str ip, [r3, #36] @ 0x24 │ │ │ │ + ldr r4, [pc, #128] @ daf10 <__cxa_atexit@plt+0xce284> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r2, [pc, #124] @ daf14 <__cxa_atexit@plt+0xce288> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #120] @ daf18 <__cxa_atexit@plt+0xce28c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str fp, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + str r4, [r3, #-12] │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ + str r3, [r3, #76] @ 0x4c │ │ │ │ + str r1, [r3, #80] @ 0x50 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + ldr fp, [sp, #24] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - rsceq sp, fp, #80, 22 @ 0x14000 │ │ │ │ - rsceq sp, fp, #120, 22 @ 0x1e000 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - sbceq r1, lr, #-536870900 @ 0xe000000c │ │ │ │ - rsceq sp, fp, #24, 22 @ 0x6000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d25cc <__cxa_atexit@plt+0xc5940> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d25d4 <__cxa_atexit@plt+0xc5948> │ │ │ │ - ldr r2, [pc, #76] @ d25f4 <__cxa_atexit@plt+0xc5968> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ d25f8 <__cxa_atexit@plt+0xc596c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #68] @ d25fc <__cxa_atexit@plt+0xc5970> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r6, r9 │ │ │ │ - b d25dc <__cxa_atexit@plt+0xc5950> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #8] @ d25f0 <__cxa_atexit@plt+0xc5964> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #96 @ 0x60 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + movweq r9, #53852 @ 0xd25c │ │ │ │ + movweq r9, #53480 @ 0xd0e8 │ │ │ │ + rsceq r4, fp, #40, 16 @ 0x280000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi daf48 <__cxa_atexit@plt+0xce2bc> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, fp │ │ │ │ + b daf50 <__cxa_atexit@plt+0xce2c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq sp, fp, #172, 20 @ 0xac000 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - sbceq r1, lr, #536870913 @ 0x20000001 │ │ │ │ - rsceq sp, fp, #136, 20 @ 0x88000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d26b4 <__cxa_atexit@plt+0xc5a28> │ │ │ │ - ldr r6, [pc, #188] @ d26e4 <__cxa_atexit@plt+0xc5a58> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d265c <__cxa_atexit@plt+0xc59d0> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - cmp r3, #13 │ │ │ │ - bcs d2670 <__cxa_atexit@plt+0xc59e4> │ │ │ │ - lsl r7, r3, #2 │ │ │ │ - ldr r6, [pc, #160] @ d26ec <__cxa_atexit@plt+0xc5a60> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne dafc4 <__cxa_atexit@plt+0xce338> │ │ │ │ + ldr r7, [r5] │ │ │ │ + add lr, r7, #2 │ │ │ │ + ldm lr, {r9, fp, lr} │ │ │ │ + ldr sl, [r7, #14] │ │ │ │ + ldr r2, [r7, #18] │ │ │ │ + ldr r0, [r7, #22] │ │ │ │ + ldr r1, [r7, #26] │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr ip, [pc, #84] @ dafe0 <__cxa_atexit@plt+0xce354> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str fp, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str ip, [r3, #-32]! @ 0xffffffe0 │ │ │ │ + str lr, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dafd0 <__cxa_atexit@plt+0xce344> │ │ │ │ + mov r5, r3 │ │ │ │ + mov fp, r8 │ │ │ │ + b daff0 <__cxa_atexit@plt+0xce364> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov fp, r8 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq r4, fp, #100, 14 @ 0x1900000 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne db04c <__cxa_atexit@plt+0xce3c0> │ │ │ │ + str r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc db098 <__cxa_atexit@plt+0xce40c> │ │ │ │ + ldr r3, [pc, #196] @ db0e4 <__cxa_atexit@plt+0xce458> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r9, [r5, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #180] @ db0e8 <__cxa_atexit@plt+0xce45c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + sub r6, r2, #1 │ │ │ │ + str r6, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + b 21c7a8 <__cxa_atexit@plt+0x20fb1c> │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [r1, #20]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r1, #4] │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc db0b0 <__cxa_atexit@plt+0xce424> │ │ │ │ + ldr r3, [pc, #108] @ db0dc <__cxa_atexit@plt+0xce450> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #104] @ db0e0 <__cxa_atexit@plt+0xce454> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r9, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 21d060 <__cxa_atexit@plt+0x2103d4> │ │ │ │ + ldr r7, [pc, #56] @ db0d8 <__cxa_atexit@plt+0xce44c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + b db0c8 <__cxa_atexit@plt+0xce43c> │ │ │ │ + ldr r7, [pc, #28] @ db0d4 <__cxa_atexit@plt+0xce448> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r1] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror #11 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, lsr #13 │ │ │ │ + movweq r9, #54876 @ 0xd65c │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + movweq r9, #54948 @ 0xd6a4 │ │ │ │ + rsceq r4, fp, #92, 12 @ 0x5c00000 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d26c8 <__cxa_atexit@plt+0xc5a3c> │ │ │ │ - ldr r5, [pc, #108] @ d26f4 <__cxa_atexit@plt+0xc5a68> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #104] @ d26f8 <__cxa_atexit@plt+0xc5a6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #100] @ d26fc <__cxa_atexit@plt+0xc5a70> │ │ │ │ + bcc db144 <__cxa_atexit@plt+0xce4b8> │ │ │ │ + ldr r2, [pc, #68] @ db15c <__cxa_atexit@plt+0xce4d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r7] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r7, [pc, #52] @ d26f0 <__cxa_atexit@plt+0xc5a64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d26e8 <__cxa_atexit@plt+0xc5a5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr lr, [pc, #64] @ db160 <__cxa_atexit@plt+0xce4d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r9, [r5, #36] @ 0x24 │ │ │ │ + sub r1, r6, #1 │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 21c7a8 <__cxa_atexit@plt+0x20fb1c> │ │ │ │ + ldr r3, [pc, #24] @ db164 <__cxa_atexit@plt+0xce4d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + movweq r9, #54712 @ 0xd5b8 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + rsceq r4, fp, #224, 10 @ 0x38000000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #16] @ db190 <__cxa_atexit@plt+0xce504> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3b8c <__cxa_atexit@plt+0x3e6f00> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq r4, fp, #180, 10 @ 0x2d000000 │ │ │ │ + andeq r1, r0, r8, lsl #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ db1c0 <__cxa_atexit@plt+0xce534> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ db1c4 <__cxa_atexit@plt+0xce538> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b f78c4 <__cxa_atexit@plt+0xeac38> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + movweq r9, #54564 @ 0xd524 │ │ │ │ + rsceq r4, fp, #128, 10 @ 0x20000000 │ │ │ │ + andeq r0, r0, r7, asr #17 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ db1f4 <__cxa_atexit@plt+0xce568> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq db1ec <__cxa_atexit@plt+0xce560> │ │ │ │ + b db204 <__cxa_atexit@plt+0xce578> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq sp, fp, #196, 18 @ 0x310000 │ │ │ │ - movweq r1, #61420 @ 0xefec │ │ │ │ - rsceq sp, fp, #240, 18 @ 0x3c0000 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - sbceq r1, lr, #-2147483636 @ 0x8000000c │ │ │ │ - rsceq sp, fp, #140, 18 @ 0x230000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r4, fp, #80, 10 @ 0x14000000 │ │ │ │ + andeq r0, r0, r7, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne db27c <__cxa_atexit@plt+0xce5f0> │ │ │ │ + ldr r3, [pc, #132] @ db29c <__cxa_atexit@plt+0xce610> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq db288 <__cxa_atexit@plt+0xce5fc> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r1, [pc, #108] @ db2a0 <__cxa_atexit@plt+0xce614> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r7, [r5, #28] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq db290 <__cxa_atexit@plt+0xce604> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [pc, #72] @ db2a4 <__cxa_atexit@plt+0xce618> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq db288 <__cxa_atexit@plt+0xce5fc> │ │ │ │ + b db370 <__cxa_atexit@plt+0xce6e4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - cmp r8, #13 │ │ │ │ - bcs d2738 <__cxa_atexit@plt+0xc5aac> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #124] @ d27a4 <__cxa_atexit@plt+0xc5b18> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, r9 │ │ │ │ + add r5, r5, #32 │ │ │ │ + b f3bcc <__cxa_atexit@plt+0xe6f40> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d277c <__cxa_atexit@plt+0xc5af0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d2784 <__cxa_atexit@plt+0xc5af8> │ │ │ │ - ldr r2, [pc, #80] @ d27a8 <__cxa_atexit@plt+0xc5b1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ d27ac <__cxa_atexit@plt+0xc5b20> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + rsceq r4, fp, #160, 8 @ 0xa0000000 │ │ │ │ + andeq r0, r0, r7, asr #17 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [pc, #80] @ db314 <__cxa_atexit@plt+0xce688> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #72] @ d27b0 <__cxa_atexit@plt+0xc5b24> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5, #28] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq db30c <__cxa_atexit@plt+0xce680> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r1, [pc, #44] @ db318 <__cxa_atexit@plt+0xce68c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq db30c <__cxa_atexit@plt+0xce680> │ │ │ │ + b db370 <__cxa_atexit@plt+0xce6e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + rsceq r4, fp, #44, 8 @ 0x2c000000 │ │ │ │ + andeq r0, r0, r7, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #44] @ db360 <__cxa_atexit@plt+0xce6d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r6, r9 │ │ │ │ - b d278c <__cxa_atexit@plt+0xc5b00> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #8] @ d27a0 <__cxa_atexit@plt+0xc5b14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq db358 <__cxa_atexit@plt+0xce6cc> │ │ │ │ + b db370 <__cxa_atexit@plt+0xce6e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq sp, fp, #252, 16 @ 0xfc0000 │ │ │ │ - movweq r1, #61200 @ 0xef10 │ │ │ │ - @ instruction: 0xfffffd20 │ │ │ │ - @ instruction: 0xfffffc68 │ │ │ │ - sbceq r1, lr, #98 @ 0x62 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r4, fp, #228, 6 @ 0x90000003 │ │ │ │ + andeq r0, r0, r7, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d2850 <__cxa_atexit@plt+0xc5bc4> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #156] @ d2878 <__cxa_atexit@plt+0xc5bec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne d27f8 <__cxa_atexit@plt+0xc5b6c> │ │ │ │ - ldr r7, [pc, #144] @ d2880 <__cxa_atexit@plt+0xc5bf4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc d285c <__cxa_atexit@plt+0xc5bd0> │ │ │ │ - ldr r7, [pc, #112] @ d2884 <__cxa_atexit@plt+0xc5bf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ d2888 <__cxa_atexit@plt+0xc5bfc> │ │ │ │ + ldr r7, [r3, #20]! │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + and r1, r1, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne db398 <__cxa_atexit@plt+0xce70c> │ │ │ │ + ldr r2, [pc, #208] @ db464 <__cxa_atexit@plt+0xce7d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #100] @ d288c <__cxa_atexit@plt+0xc5c00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str r2, [r1, #12]! │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b db3cc <__cxa_atexit@plt+0xce740> │ │ │ │ + ldr r2, [r2, #31] │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne db3c4 <__cxa_atexit@plt+0xce738> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne db3f4 <__cxa_atexit@plt+0xce768> │ │ │ │ + ldr r2, [pc, #160] @ db460 <__cxa_atexit@plt+0xce7d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b db3cc <__cxa_atexit@plt+0xce740> │ │ │ │ + ldr r2, [pc, #140] @ db458 <__cxa_atexit@plt+0xce7cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq db3e8 <__cxa_atexit@plt+0xce75c> │ │ │ │ + str r7, [r5, #28] │ │ │ │ + add r5, r5, #24 │ │ │ │ + mov r8, fp │ │ │ │ + b daf50 <__cxa_atexit@plt+0xce2c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d287c <__cxa_atexit@plt+0xc5bf0> │ │ │ │ + str r2, [r5, #28] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc db438 <__cxa_atexit@plt+0xce7ac> │ │ │ │ + ldr r2, [pc, #88] @ db468 <__cxa_atexit@plt+0xce7dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #84] @ db46c <__cxa_atexit@plt+0xce7e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r1, [r5, #16]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - movweq r1, #59228 @ 0xe75c │ │ │ │ - rsceq sp, fp, #32, 24 @ 0x2000 │ │ │ │ - movweq r1, #59312 @ 0xe7b0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - movweq r1, #59156 @ 0xe714 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d28d0 <__cxa_atexit@plt+0xc5c44> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d28d8 <__cxa_atexit@plt+0xc5c4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d28dc <__cxa_atexit@plt+0xc5c50> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - movweq r1, #59012 @ 0xe684 │ │ │ │ - movweq r1, #60784 @ 0xed70 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d2940 <__cxa_atexit@plt+0xc5cb4> │ │ │ │ - ldr r3, [pc, #80] @ d2958 <__cxa_atexit@plt+0xc5ccc> │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + ldr r6, [pc, #28] @ db45c <__cxa_atexit@plt+0xce7d0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0xfffff974 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + rsceq r4, fp, #216, 4 @ 0x8000000d │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b daf50 <__cxa_atexit@plt+0xce2c4> │ │ │ │ + rsceq r4, fp, #188, 4 @ 0xc000000b │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b daf50 <__cxa_atexit@plt+0xce2c4> │ │ │ │ + rsceq r4, fp, #160, 4 │ │ │ │ + andeq r0, r0, r7, asr #17 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc db4f8 <__cxa_atexit@plt+0xce86c> │ │ │ │ + ldr r2, [pc, #64] @ db514 <__cxa_atexit@plt+0xce888> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #60] @ db518 <__cxa_atexit@plt+0xce88c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r5, #16]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + ldr r3, [pc, #28] @ db51c <__cxa_atexit@plt+0xce890> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffff8b0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + rsceq r4, fp, #40, 4 @ 0x80000002 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #112] @ db5a4 <__cxa_atexit@plt+0xce918> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq db584 <__cxa_atexit@plt+0xce8f8> │ │ │ │ + ldr r3, [pc, #96] @ db5a8 <__cxa_atexit@plt+0xce91c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ d295c <__cxa_atexit@plt+0xc5cd0> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq db590 <__cxa_atexit@plt+0xce904> │ │ │ │ + ldr r2, [pc, #76] @ db5ac <__cxa_atexit@plt+0xce920> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ d2960 <__cxa_atexit@plt+0xc5cd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - mov r2, r7 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - str r8, [r7, #20] │ │ │ │ - add lr, r7, #24 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq db598 <__cxa_atexit@plt+0xce90c> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, fp │ │ │ │ + b daf50 <__cxa_atexit@plt+0xce2c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ d2964 <__cxa_atexit@plt+0xc5cd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - movweq r1, #58916 @ 0xe624 │ │ │ │ - rsceq sp, fp, #60, 22 @ 0xf000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d29cc <__cxa_atexit@plt+0xc5d40> │ │ │ │ - ldr r3, [pc, #216] @ d2a60 <__cxa_atexit@plt+0xc5dd4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + rsceq r4, fp, #152, 2 @ 0x26 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ db614 <__cxa_atexit@plt+0xce988> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq d29bc <__cxa_atexit@plt+0xc5d30> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d29dc <__cxa_atexit@plt+0xc5d50> │ │ │ │ - sub r8, r3, #1 │ │ │ │ - cmp r8, #3 │ │ │ │ - ble d29f0 <__cxa_atexit@plt+0xc5d64> │ │ │ │ - ldr r7, [pc, #184] @ d2a68 <__cxa_atexit@plt+0xc5ddc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq db600 <__cxa_atexit@plt+0xce974> │ │ │ │ + ldr r2, [pc, #60] @ db618 <__cxa_atexit@plt+0xce98c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq db608 <__cxa_atexit@plt+0xce97c> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, fp │ │ │ │ + b daf50 <__cxa_atexit@plt+0xce2c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #152] @ d2a6c <__cxa_atexit@plt+0xc5de0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + rsceq r4, fp, #44, 2 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #48] @ db660 <__cxa_atexit@plt+0xce9d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq db654 <__cxa_atexit@plt+0xce9c8> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, fp │ │ │ │ + b daf50 <__cxa_atexit@plt+0xce2c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r8, [r7, #-2] │ │ │ │ - cmp r8, #3 │ │ │ │ - bgt d29a8 <__cxa_atexit@plt+0xc5d1c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc d2a44 <__cxa_atexit@plt+0xc5db8> │ │ │ │ - ldr r7, [pc, #104] @ d2a70 <__cxa_atexit@plt+0xc5de4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #100] @ d2a74 <__cxa_atexit@plt+0xc5de8> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r4, fp, #228 @ 0xe4 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b daf50 <__cxa_atexit@plt+0xce2c4> │ │ │ │ + rsceq r4, fp, #200 @ 0xc8 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b daf50 <__cxa_atexit@plt+0xce2c4> │ │ │ │ + rsceq r4, fp, #172 @ 0xac │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc db6ec <__cxa_atexit@plt+0xcea60> │ │ │ │ + ldr r2, [pc, #60] @ db704 <__cxa_atexit@plt+0xcea78> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ d2a78 <__cxa_atexit@plt+0xc5dec> │ │ │ │ + ldr r1, [pc, #56] @ db708 <__cxa_atexit@plt+0xcea7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ - str r8, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r9, r6, #1 │ │ │ │ + b 21d060 <__cxa_atexit@plt+0x2103d4> │ │ │ │ + ldr r3, [pc, #24] @ db70c <__cxa_atexit@plt+0xcea80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + movweq r9, #53252 @ 0xd004 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + rsceq r4, fp, #56 @ 0x38 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #48] @ db754 <__cxa_atexit@plt+0xceac8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq db748 <__cxa_atexit@plt+0xceabc> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, fp │ │ │ │ + b daf50 <__cxa_atexit@plt+0xce2c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq r3, fp, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b daf50 <__cxa_atexit@plt+0xce2c4> │ │ │ │ + rsceq r3, fp, #248, 30 @ 0x3e0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi db814 <__cxa_atexit@plt+0xceb88> │ │ │ │ + stm sp, {r4, r6, fp} │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr ip, [r7, #19] │ │ │ │ + ldr r9, [r7, #23] │ │ │ │ + add lr, r7, #27 │ │ │ │ + ldm lr, {r0, r1, r4, lr} │ │ │ │ + ldr r7, [r7, #43] @ 0x2b │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mov r6, #0 │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + ldr r0, [pc, #68] @ db820 <__cxa_atexit@plt+0xceb94> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub r1, r3, #44 @ 0x2c │ │ │ │ + stm r1, {r0, sl, ip} │ │ │ │ + str r8, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str fp, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [r3, #-20] @ 0xffffffec │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq db808 <__cxa_atexit@plt+0xceb7c> │ │ │ │ + ldm sp, {r4, r6, fp} │ │ │ │ + b db830 <__cxa_atexit@plt+0xceba4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldm sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d2a64 <__cxa_atexit@plt+0xc5dd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - rsceq sp, fp, #56, 20 @ 0x38000 │ │ │ │ - movweq r1, #58864 @ 0xe5f0 │ │ │ │ - rsceq sp, fp, #180, 20 @ 0xb4000 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - movweq r1, #58660 @ 0xe524 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r3, fp, #76, 30 @ 0x130 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d2b08 <__cxa_atexit@plt+0xc5e7c> │ │ │ │ - sub r8, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r8, #3 │ │ │ │ - ble d2ab4 <__cxa_atexit@plt+0xc5e28> │ │ │ │ - ldr r7, [pc, #144] @ d2b38 <__cxa_atexit@plt+0xc5eac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + cmp r3, #1 │ │ │ │ + bne db844 <__cxa_atexit@plt+0xcebb8> │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ + b 21d660 <__cxa_atexit@plt+0x2109d4> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r3, [pc, #84] @ db8a4 <__cxa_atexit@plt+0xcec18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq db89c <__cxa_atexit@plt+0xcec10> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne db878 <__cxa_atexit@plt+0xcebec> │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ + b 21d620 <__cxa_atexit@plt+0x210994> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r3, [pc, #36] @ db8a8 <__cxa_atexit@plt+0xcec1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq db89c <__cxa_atexit@plt+0xcec10> │ │ │ │ + b db90c <__cxa_atexit@plt+0xcec80> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc d2b18 <__cxa_atexit@plt+0xc5e8c> │ │ │ │ - ldr r7, [pc, #112] @ d2b3c <__cxa_atexit@plt+0xc5eb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ d2b40 <__cxa_atexit@plt+0xc5eb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ d2b44 <__cxa_atexit@plt+0xc5eb8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ - str r8, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq r3, fp, #180, 28 @ 0xb40 │ │ │ │ + andeq r0, r0, sl, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne db8cc <__cxa_atexit@plt+0xcec40> │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ + b 21d620 <__cxa_atexit@plt+0x210994> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r3, [pc, #36] @ db8fc <__cxa_atexit@plt+0xcec70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq db8f4 <__cxa_atexit@plt+0xcec68> │ │ │ │ + b db90c <__cxa_atexit@plt+0xcec80> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r8, [r7, #-2] │ │ │ │ - b d2a94 <__cxa_atexit@plt+0xc5e08> │ │ │ │ - ldr r7, [pc, #20] @ d2b34 <__cxa_atexit@plt+0xc5ea8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq r3, fp, #72, 28 @ 0x480 │ │ │ │ + andeq r0, r0, sl, lsl #10 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + str r7, [sp] │ │ │ │ + bne db958 <__cxa_atexit@plt+0xceccc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc db9fc <__cxa_atexit@plt+0xced70> │ │ │ │ + sub r2, r3, #11 │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr lr, [pc, #216] @ dba14 <__cxa_atexit@plt+0xced88> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #212] @ dba18 <__cxa_atexit@plt+0xced8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1, lr} │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r2, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - rsceq sp, fp, #100, 18 @ 0x190000 │ │ │ │ - movweq r1, #58616 @ 0xe4f8 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - movweq r1, #58464 @ 0xe460 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d2c24 <__cxa_atexit@plt+0xc5f98> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r1, [pc, #208] @ d2c48 <__cxa_atexit@plt+0xc5fbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r3} │ │ │ │ + b db964 <__cxa_atexit@plt+0xcecd8> │ │ │ │ + ldr r3, [pc, #172] @ dba0c <__cxa_atexit@plt+0xced80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r2, r3, #1 │ │ │ │ + str r2, [r5, #24] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r0, lr │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ + add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc d2c34 <__cxa_atexit@plt+0xc5fa8> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - ble d2bd4 <__cxa_atexit@plt+0xc5f48> │ │ │ │ - ldr r7, [pc, #168] @ d2c4c <__cxa_atexit@plt+0xc5fc0> │ │ │ │ + bcc db9dc <__cxa_atexit@plt+0xced50> │ │ │ │ + ldr r0, [pc, #156] @ dba1c <__cxa_atexit@plt+0xced90> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [r5, #32]! │ │ │ │ + str r0, [r5] │ │ │ │ + sub r0, r3, #26 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + ldr r9, [pc, #104] @ dba20 <__cxa_atexit@plt+0xced94> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add r1, r6, #16 │ │ │ │ + stm r1, {r0, sl, ip, lr} │ │ │ │ + str r7, [r6, #32] │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [sp] │ │ │ │ + b 3f3b94 <__cxa_atexit@plt+0x3e6f08> │ │ │ │ + ldr r7, [pc, #44] @ dba10 <__cxa_atexit@plt+0xced84> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #160] @ d2c50 <__cxa_atexit@plt+0xc5fc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #144] @ d2c54 <__cxa_atexit@plt+0xc5fc8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #124] @ d2c58 <__cxa_atexit@plt+0xc5fcc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ d2c5c <__cxa_atexit@plt+0xc5fd0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #108] @ d2c60 <__cxa_atexit@plt+0xc5fd4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r7, #20]! │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - movweq r1, #58304 @ 0xe3c0 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - movweq r1, #58252 @ 0xe38c │ │ │ │ - movweq r1, #58332 @ 0xe3dc │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - movweq r1, #58184 @ 0xe348 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d2ca4 <__cxa_atexit@plt+0xc6018> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d2cac <__cxa_atexit@plt+0xc6020> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d2cb0 <__cxa_atexit@plt+0xc6024> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - movweq r1, #58032 @ 0xe2b0 │ │ │ │ - movweq r1, #59804 @ 0xe99c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d2cf4 <__cxa_atexit@plt+0xc6068> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d2cfc <__cxa_atexit@plt+0xc6070> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d2d00 <__cxa_atexit@plt+0xc6074> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - movweq r1, #57952 @ 0xe260 │ │ │ │ - movweq r1, #59724 @ 0xe94c │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r8, #54748 @ 0xd5dc │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + movweq r8, #54788 @ 0xd604 │ │ │ │ + movweq r8, #55164 @ 0xd77c │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + @ instruction: 0xfffff570 │ │ │ │ + rsceq r3, fp, #36, 26 @ 0x900 │ │ │ │ + andeq r0, r0, sl, lsl #10 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d2dc0 <__cxa_atexit@plt+0xc6134> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - ble d2d70 <__cxa_atexit@plt+0xc60e4> │ │ │ │ - ldr r7, [pc, #152] @ d2dd0 <__cxa_atexit@plt+0xc6144> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #148] @ d2dd4 <__cxa_atexit@plt+0xc6148> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ + bcc dbaac <__cxa_atexit@plt+0xcee20> │ │ │ │ + ldr r1, [pc, #116] @ dbac4 <__cxa_atexit@plt+0xcee38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r5, #32]! │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #26 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + ldr r9, [pc, #60] @ dbac8 <__cxa_atexit@plt+0xcee3c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - ldr r7, [pc, #124] @ d2dd8 <__cxa_atexit@plt+0xc614c> │ │ │ │ + add r0, r3, #16 │ │ │ │ + stm r0, {r1, fp, ip, lr} │ │ │ │ + str sl, [r3, #32] │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3f3b94 <__cxa_atexit@plt+0x3e6f08> │ │ │ │ + ldr r3, [pc, #24] @ dbacc <__cxa_atexit@plt+0xcee40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffff49c │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + rsceq r3, fp, #120, 24 @ 0x7800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dbb0c <__cxa_atexit@plt+0xcee80> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #40] @ dbb24 <__cxa_atexit@plt+0xcee98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 2abf60 <__cxa_atexit@plt+0x29f2d4> │ │ │ │ + ldr r7, [pc, #12] @ dbb20 <__cxa_atexit@plt+0xcee94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r3, #20]! │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [pc, #100] @ d2ddc <__cxa_atexit@plt+0xc6150> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #96] @ d2de0 <__cxa_atexit@plt+0xc6154> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #92] @ d2de4 <__cxa_atexit@plt+0xc6158> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #20]! │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + movweq r8, #54388 @ 0xd474 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r3, fp, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #44] @ dbb6c <__cxa_atexit@plt+0xceee0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dbb64 <__cxa_atexit@plt+0xceed8> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, fp │ │ │ │ + b daf50 <__cxa_atexit@plt+0xce2c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - movweq r1, #57852 @ 0xe1fc │ │ │ │ - movweq r1, #57924 @ 0xe244 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - movweq r1, #57780 @ 0xe1b4 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d2ee0 <__cxa_atexit@plt+0xc6254> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d2ee8 <__cxa_atexit@plt+0xc625c> │ │ │ │ - ldr lr, [pc, #252] @ d2f14 <__cxa_atexit@plt+0xc6288> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #248] @ d2f18 <__cxa_atexit@plt+0xc628c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - sub r0, r8, r0 │ │ │ │ - rsb r2, r0, #3 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d2f00 <__cxa_atexit@plt+0xc6274> │ │ │ │ - cmp r8, r2 │ │ │ │ - ble d2e90 <__cxa_atexit@plt+0xc6204> │ │ │ │ - ldr r7, [pc, #188] @ d2f1c <__cxa_atexit@plt+0xc6290> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #16]! │ │ │ │ - ldr r7, [pc, #180] @ d2f20 <__cxa_atexit@plt+0xc6294> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #164] @ d2f24 <__cxa_atexit@plt+0xc6298> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r3, fp, #216, 22 @ 0x36000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #96] @ dbbe4 <__cxa_atexit@plt+0xcef58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq dbbc4 <__cxa_atexit@plt+0xcef38> │ │ │ │ + str r7, [r3] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne dbbd0 <__cxa_atexit@plt+0xcef44> │ │ │ │ + ldr r3, [pc, #60] @ dbbe8 <__cxa_atexit@plt+0xcef5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 2abf60 <__cxa_atexit@plt+0x29f2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ dbbec <__cxa_atexit@plt+0xcef60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #144] @ d2f28 <__cxa_atexit@plt+0xc629c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ d2f2c <__cxa_atexit@plt+0xc62a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - ldr lr, [pc, #132] @ d2f30 <__cxa_atexit@plt+0xc62a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r6, #-8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #20]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - mov r3, r6 │ │ │ │ - b d2ef0 <__cxa_atexit@plt+0xc6264> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + movweq r8, #54192 @ 0xd3b0 │ │ │ │ + rsceq r3, fp, #88, 22 @ 0x16000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dbc2c <__cxa_atexit@plt+0xcefa0> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #40] @ dbc44 <__cxa_atexit@plt+0xcefb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 2abf60 <__cxa_atexit@plt+0x29f2d4> │ │ │ │ + ldr r7, [pc, #12] @ dbc40 <__cxa_atexit@plt+0xcefb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - movweq r1, #57624 @ 0xe118 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - movweq r1, #57552 @ 0xe0d0 │ │ │ │ - movweq r1, #57632 @ 0xe120 │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - movweq r1, #57488 @ 0xe090 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d2f74 <__cxa_atexit@plt+0xc62e8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d2f7c <__cxa_atexit@plt+0xc62f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d2f80 <__cxa_atexit@plt+0xc62f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + movweq r8, #54100 @ 0xd354 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dbca4 <__cxa_atexit@plt+0xcf018> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr lr, [pc, #56] @ dbcb0 <__cxa_atexit@plt+0xcf024> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dbc9c <__cxa_atexit@plt+0xcf010> │ │ │ │ + b dbcbc <__cxa_atexit@plt+0xcf030> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movweq r0, #61408 @ 0xefe0 │ │ │ │ - movweq r1, #59084 @ 0xe6cc │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d2fc4 <__cxa_atexit@plt+0xc6338> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d2fcc <__cxa_atexit@plt+0xc6340> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d2fd0 <__cxa_atexit@plt+0xc6344> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r0, #61328 @ 0xef90 │ │ │ │ - movweq r1, #59004 @ 0xe67c │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d30b0 <__cxa_atexit@plt+0xc6424> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r1, [pc, #208] @ d30d4 <__cxa_atexit@plt+0xc6448> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r0, lr │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d30c0 <__cxa_atexit@plt+0xc6434> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - bge d3060 <__cxa_atexit@plt+0xc63d4> │ │ │ │ - ldr r7, [pc, #168] @ d30d8 <__cxa_atexit@plt+0xc644c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #160] @ d30dc <__cxa_atexit@plt+0xc6450> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #144] @ d30e0 <__cxa_atexit@plt+0xc6454> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dbd20 <__cxa_atexit@plt+0xcf094> │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq dbd20 <__cxa_atexit@plt+0xcf094> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #84] @ dbd3c <__cxa_atexit@plt+0xcf0b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq dbd34 <__cxa_atexit@plt+0xcf0a8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dbd20 <__cxa_atexit@plt+0xcf094> │ │ │ │ + ldr r3, [pc, #52] @ dbd44 <__cxa_atexit@plt+0xcf0b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ + ldr r7, [pc, #24] @ dbd40 <__cxa_atexit@plt+0xcf0b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #124] @ d30e4 <__cxa_atexit@plt+0xc6458> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ d30e8 <__cxa_atexit@plt+0xc645c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #108] @ d30ec <__cxa_atexit@plt+0xc6460> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r7, #20]! │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movweq r0, #61236 @ 0xef34 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - movweq r0, #61184 @ 0xef00 │ │ │ │ - movweq r0, #61264 @ 0xef50 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + movweq r8, #53856 @ 0xd260 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - movweq r0, #61116 @ 0xeebc │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d3130 <__cxa_atexit@plt+0xc64a4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d3138 <__cxa_atexit@plt+0xc64ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d313c <__cxa_atexit@plt+0xc64b0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dbd74 <__cxa_atexit@plt+0xcf0e8> │ │ │ │ + ldr r3, [pc, #40] @ dbd8c <__cxa_atexit@plt+0xcf100> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ + ldr r7, [pc, #12] @ dbd88 <__cxa_atexit@plt+0xcf0fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - movweq r0, #60964 @ 0xee24 │ │ │ │ - movweq r1, #58640 @ 0xe510 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + movweq r8, #53772 @ 0xd20c │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r7, r1 │ │ │ │ + ldr r2, [r7, #4]! │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r3, [pc, #68] @ dbdf8 <__cxa_atexit@plt+0xcf16c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldrex r0, [r7] │ │ │ │ + strex r0, r3, [r7] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne dbdb8 <__cxa_atexit@plt+0xcf12c> │ │ │ │ + ldr r7, [r1] │ │ │ │ + ldr r3, [pc, #40] @ dbdfc <__cxa_atexit@plt+0xcf170> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne dbde4 <__cxa_atexit@plt+0xcf158> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ + ldr r7, [pc, #20] @ dbe00 <__cxa_atexit@plt+0xcf174> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + movweq r8, #53640 @ 0xd188 │ │ │ │ + movweq r8, #53800 @ 0xd228 │ │ │ │ + movweq r8, #53660 @ 0xd19c │ │ │ │ + rsceq r3, fp, #136, 18 @ 0x220000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d3180 <__cxa_atexit@plt+0xc64f4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d3188 <__cxa_atexit@plt+0xc64fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d318c <__cxa_atexit@plt+0xc6500> │ │ │ │ + bhi dbea8 <__cxa_atexit@plt+0xcf21c> │ │ │ │ + ldr lr, [pc, #136] @ dbeb0 <__cxa_atexit@plt+0xcf224> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #132] @ dbeb4 <__cxa_atexit@plt+0xcf228> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + str r8, [r5, #-56] @ 0xffffffc8 │ │ │ │ + ldr r8, [r7, #23] │ │ │ │ + str lr, [r5, #-52] @ 0xffffffcc │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + str r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ + str r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r1, [r7, #39] @ 0x27 │ │ │ │ + str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r0, [r7, #43] @ 0x2b │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + ldr r5, [pc, #28] @ dbeb8 <__cxa_atexit@plt+0xcf22c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b f81a0 <__cxa_atexit@plt+0xeb514> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movweq r0, #60884 @ 0xedd4 │ │ │ │ - movweq r1, #58560 @ 0xe4c0 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + movweq r8, #53556 @ 0xd134 │ │ │ │ + movweq r8, #54308 @ 0xd424 │ │ │ │ + rsceq r3, fp, #196, 16 @ 0xc40000 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ dbee8 <__cxa_atexit@plt+0xcf25c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dbee0 <__cxa_atexit@plt+0xcf254> │ │ │ │ + b dbef8 <__cxa_atexit@plt+0xcf26c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r3, fp, #148, 16 @ 0x940000 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dbf64 <__cxa_atexit@plt+0xcf2d8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc dc000 <__cxa_atexit@plt+0xcf374> │ │ │ │ + ldr lr, [pc, #288] @ dc048 <__cxa_atexit@plt+0xcf3bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #284] @ dc04c <__cxa_atexit@plt+0xcf3c0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + ldr r8, [r5, #44] @ 0x2c │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + sub r9, r2, #11 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b f47ac <__cxa_atexit@plt+0xe7b20> │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc dc020 <__cxa_atexit@plt+0xcf394> │ │ │ │ + ldmib r5, {r9, ip} │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr fp, [r5, #32] │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ + ldr lr, [r5, #40] @ 0x28 │ │ │ │ + ldr r1, [r5, #44] @ 0x2c │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [r5, #48] @ 0x30 │ │ │ │ + ldr sl, [pc, #140] @ dc044 <__cxa_atexit@plt+0xcf3b8> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r6, #4] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r0, r8, r9, lr} │ │ │ │ + str ip, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str fp, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + sub r9, r3, #43 @ 0x2b │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b f47ac <__cxa_atexit@plt+0xe7b20> │ │ │ │ + ldr r6, [pc, #56] @ dc040 <__cxa_atexit@plt+0xcf3b4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r6, [pc, #20] @ dc03c <__cxa_atexit@plt+0xcf3b0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffff7c8 │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + rsceq r3, fp, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, sp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d324c <__cxa_atexit@plt+0xc65c0> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - bge d31fc <__cxa_atexit@plt+0xc6570> │ │ │ │ - ldr r7, [pc, #152] @ d325c <__cxa_atexit@plt+0xc65d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #148] @ d3260 <__cxa_atexit@plt+0xc65d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - ldr r7, [pc, #124] @ d3264 <__cxa_atexit@plt+0xc65d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r3, #20]! │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [pc, #100] @ d3268 <__cxa_atexit@plt+0xc65dc> │ │ │ │ + bcc dc0ac <__cxa_atexit@plt+0xcf420> │ │ │ │ + ldr lr, [pc, #72] @ dc0c4 <__cxa_atexit@plt+0xcf438> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #68] @ dc0c8 <__cxa_atexit@plt+0xcf43c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #96] @ d326c <__cxa_atexit@plt+0xc65e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #92] @ d3270 <__cxa_atexit@plt+0xc65e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #20]! │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r1, [r5, #32] │ │ │ │ + ldr r8, [r5, #48] @ 0x30 │ │ │ │ + str r9, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + sub r9, r6, #11 │ │ │ │ + b f47ac <__cxa_atexit@plt+0xe7b20> │ │ │ │ + ldr r3, [pc, #24] @ dc0cc <__cxa_atexit@plt+0xcf440> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + rsceq r3, fp, #176, 12 @ 0xb000000 │ │ │ │ + andeq r1, r0, sp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r6, [r2, #4]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r6, [r2, #28] │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc dc18c <__cxa_atexit@plt+0xcf500> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + str r0, [sp] │ │ │ │ + add r9, r5, #28 │ │ │ │ + ldm r9, {r0, r1, r9} │ │ │ │ + str fp, [sp, #16] │ │ │ │ + ldr fp, [r5, #40] @ 0x28 │ │ │ │ + str lr, [sp, #12] │ │ │ │ + ldr lr, [r5, #44] @ 0x2c │ │ │ │ + ldr r7, [r5, #48] @ 0x30 │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr r8, [r5, #52] @ 0x34 │ │ │ │ + ldr r7, [pc, #100] @ dc1ac <__cxa_atexit@plt+0xcf520> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + add r7, r3, #8 │ │ │ │ + stm r7, {r0, r2, sl, lr} │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str fp, [r3, #28] │ │ │ │ + add lr, r3, #32 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + sub r9, r6, #43 @ 0x2b │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + b f47ac <__cxa_atexit@plt+0xe7b20> │ │ │ │ + ldr r0, [pc, #28] @ dc1b0 <__cxa_atexit@plt+0xcf524> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r5, #48 @ 0x30 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, lr │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0xfffff638 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r3, fp, #204, 10 @ 0x33000000 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dc264 <__cxa_atexit@plt+0xcf5d8> │ │ │ │ + ldmib r5, {r9, ip} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + str r0, [sp] │ │ │ │ + add r8, r5, #24 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + str fp, [sp, #16] │ │ │ │ + ldr fp, [r5, #36] @ 0x24 │ │ │ │ + str lr, [sp, #12] │ │ │ │ + ldr lr, [r5, #40] @ 0x28 │ │ │ │ + ldr r7, [r5, #44] @ 0x2c │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr sl, [r5, #48] @ 0x30 │ │ │ │ + ldr r7, [pc, #100] @ dc280 <__cxa_atexit@plt+0xcf5f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + add r7, r3, #8 │ │ │ │ + stm r7, {r0, r2, r9, lr} │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str fp, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + sub r9, r6, #43 @ 0x2b │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + b f47ac <__cxa_atexit@plt+0xe7b20> │ │ │ │ + ldr r3, [pc, #24] @ dc284 <__cxa_atexit@plt+0xcf5f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r0, #48 @ 0x30 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, lr │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0xfffff564 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsceq r3, fp, #20, 10 @ 0x5000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #56 @ 0x38 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi dc2d0 <__cxa_atexit@plt+0xcf644> │ │ │ │ + ldr r7, [pc, #52] @ dc2e0 <__cxa_atexit@plt+0xcf654> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq dc2c4 <__cxa_atexit@plt+0xcf638> │ │ │ │ + mov r7, r9 │ │ │ │ + b dc2f4 <__cxa_atexit@plt+0xcf668> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + ldr r7, [pc, #12] @ dc2e4 <__cxa_atexit@plt+0xcf658> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - movweq r0, #60784 @ 0xed70 │ │ │ │ - movweq r0, #60856 @ 0xedb8 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - movweq r0, #60712 @ 0xed28 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d336c <__cxa_atexit@plt+0xc66e0> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq r3, fp, #224, 8 @ 0xe0000000 │ │ │ │ + rsceq r3, fp, #184, 8 @ 0xb8000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + stm sp, {r4, r6} │ │ │ │ + ldr r0, [pc, #172] @ dc3b4 <__cxa_atexit@plt+0xcf728> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [r7, #99] @ 0x63 │ │ │ │ + ldr r9, [r7, #71] @ 0x47 │ │ │ │ + ldr sl, [r7, #63] @ 0x3f │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r4, [r7, #19] │ │ │ │ + ldr ip, [r7, #27] │ │ │ │ + ldr r6, [r7, #31] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [r2, #51] @ 0x33 │ │ │ │ + ldr lr, [r2, #79] @ 0x4f │ │ │ │ + ldr fp, [r3, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-40]! @ 0xffffffd8 │ │ │ │ + ldr r0, [lr, #7] │ │ │ │ + ldr lr, [lr, #11] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str fp, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r4, [r5, #-36] @ 0xffffffdc │ │ │ │ + str ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r6, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dc3a0 <__cxa_atexit@plt+0xcf714> │ │ │ │ + ldr r6, [pc, #56] @ dc3b8 <__cxa_atexit@plt+0xcf72c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r9, [pc, #52] @ dc3bc <__cxa_atexit@plt+0xcf730> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r6, [r5, #-44]! @ 0xffffffd4 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + mov r8, r7 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 3f390c <__cxa_atexit@plt+0x3e6c80> │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, r3 │ │ │ │ + ldmib sp, {r6, fp} │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + rsceq r3, fp, #184, 6 @ 0xe0000002 │ │ │ │ + rsceq r3, fp, #224, 6 @ 0x80000003 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ dc3ec <__cxa_atexit@plt+0xcf760> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #20] @ dc3f0 <__cxa_atexit@plt+0xcf764> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f390c <__cxa_atexit@plt+0x3e6c80> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r3, fp, #100, 6 @ 0x90000001 │ │ │ │ + rsceq r3, fp, #156, 6 @ 0x70000002 │ │ │ │ + andeq r0, r0, sp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #48]! @ 0x30 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne dc424 <__cxa_atexit@plt+0xcf798> │ │ │ │ + ldr r3, [pc, #228] @ dc500 <__cxa_atexit@plt+0xcf874> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #52]! @ 0x34 │ │ │ │ + b 3f3954 <__cxa_atexit@plt+0x3e6cc8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d3374 <__cxa_atexit@plt+0xc66e8> │ │ │ │ - ldr lr, [pc, #252] @ d33a0 <__cxa_atexit@plt+0xc6714> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #248] @ d33a4 <__cxa_atexit@plt+0xc6718> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - sub r0, r8, r0 │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - str lr, [r6, #4] │ │ │ │ + add r9, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r9 │ │ │ │ + bcc dc4f0 <__cxa_atexit@plt+0xcf864> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r2, [sp] │ │ │ │ + str fp, [sp, #20] │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r1, [r5, #32] │ │ │ │ + ldr lr, [r5, #44] @ 0x2c │ │ │ │ + ldr sl, [r5, #52] @ 0x34 │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ + ldr ip, [pc, #132] @ dc504 <__cxa_atexit@plt+0xcf878> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d338c <__cxa_atexit@plt+0xc6700> │ │ │ │ - cmp r8, r2 │ │ │ │ - bge d331c <__cxa_atexit@plt+0xc6690> │ │ │ │ - ldr r7, [pc, #188] @ d33a8 <__cxa_atexit@plt+0xc671c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #16]! │ │ │ │ - ldr r7, [pc, #180] @ d33ac <__cxa_atexit@plt+0xc6720> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #164] @ d33b0 <__cxa_atexit@plt+0xc6724> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #144] @ d33b4 <__cxa_atexit@plt+0xc6728> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ d33b8 <__cxa_atexit@plt+0xc672c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - ldr lr, [pc, #132] @ d33bc <__cxa_atexit@plt+0xc6730> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r6, #-8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #20]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - mov r3, r6 │ │ │ │ - b d337c <__cxa_atexit@plt+0xc66f0> │ │ │ │ - mov r6, #12 │ │ │ │ + str fp, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + sub r2, r9, #47 @ 0x2f │ │ │ │ + ldr r1, [r5, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #84] @ dc508 <__cxa_atexit@plt+0xcf87c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #48] @ 0x30 │ │ │ │ + str r2, [r5, #52] @ 0x34 │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + str r5, [r6, #36] @ 0x24 │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + str r5, [r6, #40] @ 0x28 │ │ │ │ + ldr r5, [sp, #12] │ │ │ │ + str r5, [r6, #44] @ 0x2c │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ + str r5, [r6, #52] @ 0x34 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + b 3f393c <__cxa_atexit@plt+0x3e6cb0> │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffff990 │ │ │ │ + movweq r7, #56792 @ 0xddd8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ dc538 <__cxa_atexit@plt+0xcf8ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ dc53c <__cxa_atexit@plt+0xcf8b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3f3944 <__cxa_atexit@plt+0x3e6cb8> │ │ │ │ + movweq r7, #55916 @ 0xda6c │ │ │ │ + movweq r7, #56672 @ 0xdd60 │ │ │ │ + rsceq r3, fp, #156, 4 @ 0xc0000009 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi dc5ac <__cxa_atexit@plt+0xcf920> │ │ │ │ + ldr r2, [pc, #80] @ dc5b8 <__cxa_atexit@plt+0xcf92c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #19] │ │ │ │ + ldr r8, [r3, #27] │ │ │ │ + ldr lr, [r3, #23] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + add r3, r3, #7 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + str r1, [r5, #4] │ │ │ │ + add r1, r5, #8 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dc5a4 <__cxa_atexit@plt+0xcf918> │ │ │ │ + b dc5c8 <__cxa_atexit@plt+0xcf93c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - movweq r0, #60556 @ 0xec8c │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - movweq r0, #60484 @ 0xec44 │ │ │ │ - movweq r0, #60564 @ 0xec94 │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - movweq r0, #60420 @ 0xec04 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + rsceq r3, fp, #36, 4 @ 0x40000002 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dc5fc <__cxa_atexit@plt+0xcf970> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + and r0, r0, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne dc68c <__cxa_atexit@plt+0xcfa00> │ │ │ │ + ldr r7, [pc, #308] @ dc72c <__cxa_atexit@plt+0xcfaa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b dc618 <__cxa_atexit@plt+0xcf98c> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + and r0, r0, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne dc6c4 <__cxa_atexit@plt+0xcfa38> │ │ │ │ + ldr r7, [pc, #256] @ dc718 <__cxa_atexit@plt+0xcfa8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5, #24] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d3400 <__cxa_atexit@plt+0xc6774> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d3408 <__cxa_atexit@plt+0xc677c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d340c <__cxa_atexit@plt+0xc6780> │ │ │ │ + bhi dc700 <__cxa_atexit@plt+0xcfa74> │ │ │ │ + ldr r0, [pc, #232] @ dc71c <__cxa_atexit@plt+0xcfa90> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r7, r5 │ │ │ │ + str r0, [r7, #-8]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq dc6e0 <__cxa_atexit@plt+0xcfa54> │ │ │ │ + ldr r0, [pc, #208] @ dc720 <__cxa_atexit@plt+0xcfa94> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [r2, #19] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r1, #3 │ │ │ │ + beq dc6f0 <__cxa_atexit@plt+0xcfa64> │ │ │ │ + ldr r5, [pc, #180] @ dc724 <__cxa_atexit@plt+0xcfa98> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + ldr r5, [pc, #172] @ dc728 <__cxa_atexit@plt+0xcfa9c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r1 │ │ │ │ + b f78c4 <__cxa_atexit@plt+0xeac38> │ │ │ │ + ldr r2, [pc, #164] @ dc738 <__cxa_atexit@plt+0xcfaac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #24] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [pc, #152] @ dc73c <__cxa_atexit@plt+0xcfab0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r2, [pc, #140] @ dc740 <__cxa_atexit@plt+0xcfab4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 211290 <__cxa_atexit@plt+0x204604> │ │ │ │ + ldr r2, [pc, #104] @ dc734 <__cxa_atexit@plt+0xcfaa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + str r2, [r5] │ │ │ │ + b 221f30 <__cxa_atexit@plt+0x2152a4> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - movweq r0, #60244 @ 0xeb54 │ │ │ │ - movweq r1, #57920 @ 0xe240 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d3450 <__cxa_atexit@plt+0xc67c4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d3458 <__cxa_atexit@plt+0xc67cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d345c <__cxa_atexit@plt+0xc67d0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - movweq r0, #60164 @ 0xeb04 │ │ │ │ - movweq r1, #57840 @ 0xe1f0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d34e4 <__cxa_atexit@plt+0xc6858> │ │ │ │ - ldr r7, [pc, #152] @ d351c <__cxa_atexit@plt+0xc6890> │ │ │ │ + ldr r7, [pc, #40] @ dc730 <__cxa_atexit@plt+0xcfaa4> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq d34d0 <__cxa_atexit@plt+0xc6844> │ │ │ │ - ldr r1, [pc, #136] @ d3520 <__cxa_atexit@plt+0xc6894> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - stmdb r3, {r1, r8} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq d34dc <__cxa_atexit@plt+0xc6850> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d34f8 <__cxa_atexit@plt+0xc686c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r1, #3 │ │ │ │ - beq d350c <__cxa_atexit@plt+0xc6880> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - b d3604 <__cxa_atexit@plt+0xc6978> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r1 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, asr r2 │ │ │ │ + @ instruction: 0xffffe194 │ │ │ │ + @ instruction: 0xffffe1e4 │ │ │ │ + @ instruction: 0xffffe1f8 │ │ │ │ + movweq r8, #53320 @ 0xd048 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + rsceq r3, fp, #36 @ 0x24 │ │ │ │ + andeq r0, r0, r4, lsr #4 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + movweq r7, #55488 @ 0xd8c0 │ │ │ │ + movweq r7, #56332 @ 0xdc0c │ │ │ │ + rsceq r3, fp, #140 @ 0x8c │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ dc77c <__cxa_atexit@plt+0xcfaf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #24] @ dc780 <__cxa_atexit@plt+0xcfaf4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #16] @ dc784 <__cxa_atexit@plt+0xcfaf8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 211290 <__cxa_atexit@plt+0x204604> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r7, #55292 @ 0xd7fc │ │ │ │ + movweq r7, #56140 @ 0xdb4c │ │ │ │ + rsceq r3, fp, #60 @ 0x3c │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ dc7cc <__cxa_atexit@plt+0xcfb40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dc7c4 <__cxa_atexit@plt+0xcfb38> │ │ │ │ + ldr r3, [pc, #32] @ dc7d0 <__cxa_atexit@plt+0xcfb44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + b 221f30 <__cxa_atexit@plt+0x2152a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ d3524 <__cxa_atexit@plt+0xc6898> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + rsceq r2, fp, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ dc7fc <__cxa_atexit@plt+0xcfb70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + b 221f30 <__cxa_atexit@plt+0x2152a4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ dc824 <__cxa_atexit@plt+0xcfb98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3b8c <__cxa_atexit@plt+0x3e6f00> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r6, asr #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r3, [pc, #36] @ dc860 <__cxa_atexit@plt+0xcfbd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dc858 <__cxa_atexit@plt+0xcfbcc> │ │ │ │ + b dc954 <__cxa_atexit@plt+0xcfcc8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r1, #3 │ │ │ │ - bne d34bc <__cxa_atexit@plt+0xc6830> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d34c0 <__cxa_atexit@plt+0xc6834> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rsceq ip, fp, #160, 30 @ 0x280 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + rsceq r2, fp, #96, 30 @ 0x180 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ dc888 <__cxa_atexit@plt+0xcfbfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + b 221f30 <__cxa_atexit@plt+0x2152a4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #104] @ d35a4 <__cxa_atexit@plt+0xc6918> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq d3578 <__cxa_atexit@plt+0xc68ec> │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #3 │ │ │ │ - beq d3580 <__cxa_atexit@plt+0xc68f4> │ │ │ │ - sub r3, r1, #1 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d3594 <__cxa_atexit@plt+0xc6908> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b d3604 <__cxa_atexit@plt+0xc6978> │ │ │ │ + ldr r3, [pc, #16] @ dc8ac <__cxa_atexit@plt+0xcfc20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r6, asr #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r3, [pc, #36] @ dc8e8 <__cxa_atexit@plt+0xcfc5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dc8e0 <__cxa_atexit@plt+0xcfc54> │ │ │ │ + b dc954 <__cxa_atexit@plt+0xcfcc8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne d3564 <__cxa_atexit@plt+0xc68d8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d3568 <__cxa_atexit@plt+0xc68dc> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d35e4 <__cxa_atexit@plt+0xc6958> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d35f4 <__cxa_atexit@plt+0xc6968> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b d3604 <__cxa_atexit@plt+0xc6978> │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b d35c4 <__cxa_atexit@plt+0xc6938> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d35d4 <__cxa_atexit@plt+0xc6948> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d3704 <__cxa_atexit@plt+0xc6a78> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, r7 │ │ │ │ - ble d3644 <__cxa_atexit@plt+0xc69b8> │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi d36ac <__cxa_atexit@plt+0xc6a20> │ │ │ │ - ldr lr, [pc, #256] @ d3738 <__cxa_atexit@plt+0xc6aac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #252] @ d373c <__cxa_atexit@plt+0xc6ab0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b d3670 <__cxa_atexit@plt+0xc69e4> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble d3660 <__cxa_atexit@plt+0xc69d4> │ │ │ │ - cmp r2, #3 │ │ │ │ - bgt d36f0 <__cxa_atexit@plt+0xc6a64> │ │ │ │ - ldr r7, [pc, #208] @ d372c <__cxa_atexit@plt+0xc6aa0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b d36bc <__cxa_atexit@plt+0xc6a30> │ │ │ │ - ldr lr, [pc, #184] @ d3720 <__cxa_atexit@plt+0xc6a94> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #180] @ d3724 <__cxa_atexit@plt+0xc6a98> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #176] @ d3728 <__cxa_atexit@plt+0xc6a9c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r3, [pc, #16] @ dc90c <__cxa_atexit@plt+0xcfc80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r6, asr #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r3, [pc, #36] @ dc948 <__cxa_atexit@plt+0xcfcbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dc940 <__cxa_atexit@plt+0xcfcb4> │ │ │ │ + b dc954 <__cxa_atexit@plt+0xcfcc8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi d36f0 <__cxa_atexit@plt+0xc6a64> │ │ │ │ - ldr r7, [pc, #132] @ d3740 <__cxa_atexit@plt+0xc6ab4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #108] @ d3730 <__cxa_atexit@plt+0xc6aa4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #84] @ d3734 <__cxa_atexit@plt+0xc6aa8> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r6, asr #13 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dc9b8 <__cxa_atexit@plt+0xcfd2c> │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq dc9b8 <__cxa_atexit@plt+0xcfd2c> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r3, [pc, #84] @ dc9d4 <__cxa_atexit@plt+0xcfd48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq dc9cc <__cxa_atexit@plt+0xcfd40> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dc9b8 <__cxa_atexit@plt+0xcfd2c> │ │ │ │ + ldr r3, [pc, #52] @ dc9dc <__cxa_atexit@plt+0xcfd50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #12]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ + ldr r7, [pc, #24] @ dc9d8 <__cxa_atexit@plt+0xcfd4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #22 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ d3748 <__cxa_atexit@plt+0xc6abc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #56] @ d3744 <__cxa_atexit@plt+0xc6ab8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - @ instruction: 0xfffff8d0 │ │ │ │ - @ instruction: 0xfffff77c │ │ │ │ - movweq r0, #59588 @ 0xe8c4 │ │ │ │ - @ instruction: 0xfffff92c │ │ │ │ - movweq r0, #59512 @ 0xe878 │ │ │ │ - movweq r0, #59584 @ 0xe8c0 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - @ instruction: 0xfffffc38 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - movweq r0, #59560 @ 0xe8a8 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + movweq r7, #54728 @ 0xd5c8 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d3604 <__cxa_atexit@plt+0xc6978> │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d37fc <__cxa_atexit@plt+0xc6b70> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #156] @ d3824 <__cxa_atexit@plt+0xc6b98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - cmp r7, #12 │ │ │ │ - bne d37a4 <__cxa_atexit@plt+0xc6b18> │ │ │ │ - ldr r7, [pc, #144] @ d382c <__cxa_atexit@plt+0xc6ba0> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dca0c <__cxa_atexit@plt+0xcfd80> │ │ │ │ + ldr r3, [pc, #40] @ dca24 <__cxa_atexit@plt+0xcfd98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #12]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + b 3f35bc <__cxa_atexit@plt+0x3e6930> │ │ │ │ + ldr r7, [pc, #12] @ dca20 <__cxa_atexit@plt+0xcfd94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + movweq r7, #54644 @ 0xd574 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r7, r1 │ │ │ │ + ldr r2, [r7, #4]! │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r3, [pc, #68] @ dca90 <__cxa_atexit@plt+0xcfe04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldrex r0, [r7] │ │ │ │ + strex r0, r3, [r7] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne dca50 <__cxa_atexit@plt+0xcfdc4> │ │ │ │ + ldr r7, [r1] │ │ │ │ + ldr r3, [pc, #40] @ dca94 <__cxa_atexit@plt+0xcfe08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bcc d3808 <__cxa_atexit@plt+0xc6b7c> │ │ │ │ - ldr r7, [pc, #112] @ d3830 <__cxa_atexit@plt+0xc6ba4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ d3834 <__cxa_atexit@plt+0xc6ba8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #100] @ d3838 <__cxa_atexit@plt+0xc6bac> │ │ │ │ + bne dca7c <__cxa_atexit@plt+0xcfdf0> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ + ldr r7, [pc, #20] @ dca98 <__cxa_atexit@plt+0xcfe0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str r2, [r1, #12]! │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d3828 <__cxa_atexit@plt+0xc6b9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - movweq r0, #59312 @ 0xe7b0 │ │ │ │ - rsceq ip, fp, #128, 24 @ 0x8000 │ │ │ │ - movweq r0, #59396 @ 0xe804 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - movweq r0, #59240 @ 0xe768 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d387c <__cxa_atexit@plt+0xc6bf0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d3884 <__cxa_atexit@plt+0xc6bf8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d3888 <__cxa_atexit@plt+0xc6bfc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - movweq r0, #59096 @ 0xe6d8 │ │ │ │ - movweq r0, #60872 @ 0xedc8 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d38ec <__cxa_atexit@plt+0xc6c60> │ │ │ │ - ldr r3, [pc, #80] @ d3904 <__cxa_atexit@plt+0xc6c78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ d3908 <__cxa_atexit@plt+0xc6c7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ d390c <__cxa_atexit@plt+0xc6c80> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - mov r2, r7 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - str r8, [r7, #20] │ │ │ │ - add lr, r7, #24 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ d3910 <__cxa_atexit@plt+0xc6c84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - movweq r0, #59000 @ 0xe678 │ │ │ │ - rsceq ip, fp, #156, 22 @ 0x27000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + movweq r7, #54512 @ 0xd4f0 │ │ │ │ + movweq r7, #54672 @ 0xd590 │ │ │ │ + movweq r7, #54532 @ 0xd504 │ │ │ │ + rsceq r2, fp, #24, 26 @ 0x600 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 193d64 <__cxa_atexit@plt+0x1870d8> │ │ │ │ + rsceq r2, fp, #52, 26 @ 0xd00 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d3978 <__cxa_atexit@plt+0xc6cec> │ │ │ │ - ldr r3, [pc, #216] @ d3a0c <__cxa_atexit@plt+0xc6d80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq d3968 <__cxa_atexit@plt+0xc6cdc> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d3988 <__cxa_atexit@plt+0xc6cfc> │ │ │ │ - sub r8, r3, #1 │ │ │ │ - cmp r8, #12 │ │ │ │ - ble d399c <__cxa_atexit@plt+0xc6d10> │ │ │ │ - ldr r7, [pc, #184] @ d3a14 <__cxa_atexit@plt+0xc6d88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + bhi dcb00 <__cxa_atexit@plt+0xcfe74> │ │ │ │ + ldr r7, [pc, #52] @ dcb10 <__cxa_atexit@plt+0xcfe84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq dcaf4 <__cxa_atexit@plt+0xcfe68> │ │ │ │ + mov r7, r8 │ │ │ │ + b dcb24 <__cxa_atexit@plt+0xcfe98> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #152] @ d3a18 <__cxa_atexit@plt+0xc6d8c> │ │ │ │ + ldr r7, [pc, #12] @ dcb14 <__cxa_atexit@plt+0xcfe88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r8, [r7, #-2] │ │ │ │ - cmp r8, #12 │ │ │ │ - bgt d3954 <__cxa_atexit@plt+0xc6cc8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc d39f0 <__cxa_atexit@plt+0xc6d64> │ │ │ │ - ldr r7, [pc, #104] @ d3a1c <__cxa_atexit@plt+0xc6d90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #100] @ d3a20 <__cxa_atexit@plt+0xc6d94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ d3a24 <__cxa_atexit@plt+0xc6d98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ - str r8, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq r2, fp, #4, 26 @ 0x100 │ │ │ │ + rsceq r2, fp, #216, 24 @ 0xd800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr lr, [r7, #43] @ 0x2b │ │ │ │ + ldr r1, [r7, #51] @ 0x33 │ │ │ │ + add r8, r7, #63 @ 0x3f │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r9, [pc, #144] @ dcbd4 <__cxa_atexit@plt+0xcff48> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r1, #3] │ │ │ │ + sub sl, r5, #16 │ │ │ │ + stm sl, {r0, r2, r8} │ │ │ │ + stmda r5, {r1, lr} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r9, [r3, #-20]! @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + beq dcbb0 <__cxa_atexit@plt+0xcff24> │ │ │ │ + ldr r1, [pc, #104] @ dcbd8 <__cxa_atexit@plt+0xcff4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r2, #3 │ │ │ │ + beq dcbbc <__cxa_atexit@plt+0xcff30> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r3, [pc, #76] @ dcbdc <__cxa_atexit@plt+0xcff50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dcbcc <__cxa_atexit@plt+0xcff40> │ │ │ │ + b dccac <__cxa_atexit@plt+0xd0020> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d3a10 <__cxa_atexit@plt+0xc6d84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - rsceq ip, fp, #152, 20 @ 0x98000 │ │ │ │ - movweq r0, #58948 @ 0xe644 │ │ │ │ - rsceq ip, fp, #20, 22 @ 0x5000 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - movweq r0, #58744 @ 0xe578 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d3ab4 <__cxa_atexit@plt+0xc6e28> │ │ │ │ - sub r8, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r8, #12 │ │ │ │ - ble d3a60 <__cxa_atexit@plt+0xc6dd4> │ │ │ │ - ldr r7, [pc, #144] @ d3ae4 <__cxa_atexit@plt+0xc6e58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc d3ac4 <__cxa_atexit@plt+0xc6e38> │ │ │ │ - ldr r7, [pc, #112] @ d3ae8 <__cxa_atexit@plt+0xc6e5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ d3aec <__cxa_atexit@plt+0xc6e60> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + rsceq r2, fp, #16, 24 @ 0x1000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #88] @ dcc50 <__cxa_atexit@plt+0xcffc4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ d3af0 <__cxa_atexit@plt+0xc6e64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ - str r8, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dcc3c <__cxa_atexit@plt+0xcffb0> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #60] @ dcc54 <__cxa_atexit@plt+0xcffc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq dcc44 <__cxa_atexit@plt+0xcffb8> │ │ │ │ + mov r7, r3 │ │ │ │ + b dccac <__cxa_atexit@plt+0xd0020> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r8, [r7, #-2] │ │ │ │ - b d3a40 <__cxa_atexit@plt+0xc6db4> │ │ │ │ - ldr r7, [pc, #20] @ d3ae0 <__cxa_atexit@plt+0xc6e54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, fp, #196, 18 @ 0x310000 │ │ │ │ - movweq r0, #58700 @ 0xe54c │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - movweq r0, #58548 @ 0xe4b4 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + rsceq r2, fp, #152, 22 @ 0x26000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d3bd0 <__cxa_atexit@plt+0xc6f44> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r1, [pc, #208] @ d3bf4 <__cxa_atexit@plt+0xc6f68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r3} │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #40] @ dcc9c <__cxa_atexit@plt+0xd0010> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq dcc94 <__cxa_atexit@plt+0xd0008> │ │ │ │ + b dccac <__cxa_atexit@plt+0xd0020> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r2, fp, #80, 22 @ 0x14000 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dcd28 <__cxa_atexit@plt+0xd009c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc dcde0 <__cxa_atexit@plt+0xd0154> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + mov r0, r1 │ │ │ │ + ldr r2, [r0, #4]! │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r0] │ │ │ │ + strex r3, lr, [r0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne dcce8 <__cxa_atexit@plt+0xd005c> │ │ │ │ + ldr r3, [r1] │ │ │ │ + ldr r0, [pc, #272] @ dce14 <__cxa_atexit@plt+0xd0188> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + cmp r3, r0 │ │ │ │ + bne dcd14 <__cxa_atexit@plt+0xd0088> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ + ldr r3, [pc, #252] @ dce18 <__cxa_atexit@plt+0xd018c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r9} │ │ │ │ + sub r2, r6, #2 │ │ │ │ + b dcd34 <__cxa_atexit@plt+0xd00a8> │ │ │ │ + ldr r3, [pc, #220] @ dce0c <__cxa_atexit@plt+0xd0180> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r2, r3, #1 │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dcdcc <__cxa_atexit@plt+0xd0140> │ │ │ │ + str r2, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r0, lr │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r1, r3 │ │ │ │ - bcc d3be0 <__cxa_atexit@plt+0xc6f54> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - ble d3b80 <__cxa_atexit@plt+0xc6ef4> │ │ │ │ - ldr r7, [pc, #168] @ d3bf8 <__cxa_atexit@plt+0xc6f6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #160] @ d3bfc <__cxa_atexit@plt+0xc6f70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #144] @ d3c00 <__cxa_atexit@plt+0xc6f74> │ │ │ │ + bcc dcdec <__cxa_atexit@plt+0xd0160> │ │ │ │ + ldr r8, [pc, #196] @ dce20 <__cxa_atexit@plt+0xd0194> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #192] @ dce24 <__cxa_atexit@plt+0xd0198> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r2, #2] │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + sub r1, r3, #39 @ 0x27 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r5] │ │ │ │ + ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldmdb r5, {r2, lr} │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + ldr sl, [pc, #136] @ dce28 <__cxa_atexit@plt+0xd019c> │ │ │ │ + add sl, pc, sl │ │ │ │ + stmib r6, {sl, ip} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str fp, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + sub r9, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b f47ac <__cxa_atexit@plt+0xe7b20> │ │ │ │ + ldr r7, [pc, #72] @ dce1c <__cxa_atexit@plt+0xd0190> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #124] @ d3c04 <__cxa_atexit@plt+0xc6f78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ d3c08 <__cxa_atexit@plt+0xc6f7c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #108] @ d3c0c <__cxa_atexit@plt+0xc6f80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r7, #20]! │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #28] @ dce10 <__cxa_atexit@plt+0xd0184> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r7, #53772 @ 0xd20c │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + movweq r7, #54008 @ 0xd2f8 │ │ │ │ + movweq r7, #53796 @ 0xd224 │ │ │ │ + movweq r7, #53640 @ 0xd188 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xfffff7ac │ │ │ │ + rsceq r2, fp, #196, 18 @ 0x310000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dcec4 <__cxa_atexit@plt+0xd0238> │ │ │ │ + ldr r9, [pc, #132] @ dcedc <__cxa_atexit@plt+0xd0250> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #128] @ dcee0 <__cxa_atexit@plt+0xd0254> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #2] │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + sub r1, r6, #39 @ 0x27 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r5] │ │ │ │ + ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldmdb r5, {r2, lr} │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + ldr sl, [pc, #72] @ dcee4 <__cxa_atexit@plt+0xd0258> │ │ │ │ + add sl, pc, sl │ │ │ │ + stmib r3, {sl, ip} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str fp, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + sub r9, r6, #7 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b f47ac <__cxa_atexit@plt+0xe7b20> │ │ │ │ + ldr r3, [pc, #28] @ dcee8 <__cxa_atexit@plt+0xd025c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + @ instruction: 0xfffffc50 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffff6b0 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ dcf08 <__cxa_atexit@plt+0xd027c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - movweq r0, #58388 @ 0xe414 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - movweq r0, #58336 @ 0xe3e0 │ │ │ │ - movweq r0, #58416 @ 0xe430 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - movweq r0, #58268 @ 0xe39c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + movweq r7, #53348 @ 0xd064 │ │ │ │ + rsceq r2, fp, #76, 18 @ 0x130000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d3c50 <__cxa_atexit@plt+0xc6fc4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + bhi dcf50 <__cxa_atexit@plt+0xd02c4> │ │ │ │ + ldr r2, [pc, #44] @ dcf58 <__cxa_atexit@plt+0xd02cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d3c58 <__cxa_atexit@plt+0xc6fcc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d3c5c <__cxa_atexit@plt+0xc6fd0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dcf44 <__cxa_atexit@plt+0xd02b8> │ │ │ │ + ldrb r8, [r7, #3] │ │ │ │ + b 115dd8 <__cxa_atexit@plt+0x10914c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r0, #58116 @ 0xe304 │ │ │ │ - movweq r0, #59892 @ 0xe9f4 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r2, fp, #252, 16 @ 0xfc0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldrb r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 115dd8 <__cxa_atexit@plt+0x10914c> │ │ │ │ + rsceq r2, fp, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d3ca0 <__cxa_atexit@plt+0xc7014> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d3ca8 <__cxa_atexit@plt+0xc701c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d3cac <__cxa_atexit@plt+0xc7020> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r1, [pc, #56] @ dcfcc <__cxa_atexit@plt+0xd0340> │ │ │ │ + addls r1, pc, r1 │ │ │ │ + ldrls r2, [pc, #52] @ dcfd0 <__cxa_atexit@plt+0xd0344> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + strls r7, [r5, #-4] │ │ │ │ + ldrls r0, [pc, #44] @ dcfd4 <__cxa_atexit@plt+0xd0348> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + ldrbls r7, [r7, #8] │ │ │ │ + strls r0, [r5, #-8] │ │ │ │ + strls r1, [r5, #-16] │ │ │ │ + strbls r7, [r5, #-12] │ │ │ │ + ldrls r0, [pc, #24] @ dcfd8 <__cxa_atexit@plt+0xd034c> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r5, r3 │ │ │ │ + movls r7, r2 │ │ │ │ bx r0 │ │ │ │ - movweq r0, #58036 @ 0xe2b4 │ │ │ │ - movweq r0, #59812 @ 0xe9a4 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r2, fp, #120, 16 @ 0x780000 │ │ │ │ + movweq r6, #57216 @ 0xdf80 │ │ │ │ + rsceq r2, fp, #84, 16 @ 0x540000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d3d6c <__cxa_atexit@plt+0xc70e0> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - ble d3d1c <__cxa_atexit@plt+0xc7090> │ │ │ │ - ldr r7, [pc, #152] @ d3d7c <__cxa_atexit@plt+0xc70f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #148] @ d3d80 <__cxa_atexit@plt+0xc70f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - ldr r7, [pc, #124] @ d3d84 <__cxa_atexit@plt+0xc70f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r3, #20]! │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [pc, #100] @ d3d88 <__cxa_atexit@plt+0xc70fc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #96] @ d3d8c <__cxa_atexit@plt+0xc7100> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #92] @ d3d90 <__cxa_atexit@plt+0xc7104> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #20]! │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ + bcc dd018 <__cxa_atexit@plt+0xd038c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldrb r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ dd024 <__cxa_atexit@plt+0xd0398> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + strb r2, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - movweq r0, #57936 @ 0xe250 │ │ │ │ - movweq r0, #58008 @ 0xe298 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - movweq r0, #57864 @ 0xe208 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d3e8c <__cxa_atexit@plt+0xc7200> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d3e94 <__cxa_atexit@plt+0xc7208> │ │ │ │ - ldr lr, [pc, #252] @ d3ec0 <__cxa_atexit@plt+0xc7234> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #248] @ d3ec4 <__cxa_atexit@plt+0xc7238> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - sub r0, r8, r0 │ │ │ │ - rsb r2, r0, #12 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d3eac <__cxa_atexit@plt+0xc7220> │ │ │ │ - cmp r8, r2 │ │ │ │ - ble d3e3c <__cxa_atexit@plt+0xc71b0> │ │ │ │ - ldr r7, [pc, #188] @ d3ec8 <__cxa_atexit@plt+0xc723c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #16]! │ │ │ │ - ldr r7, [pc, #180] @ d3ecc <__cxa_atexit@plt+0xc7240> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #164] @ d3ed0 <__cxa_atexit@plt+0xc7244> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #144] @ d3ed4 <__cxa_atexit@plt+0xc7248> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r7, #55000 @ 0xd6d8 │ │ │ │ + rsceq r2, fp, #60, 16 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dd098 <__cxa_atexit@plt+0xd040c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dd0a4 <__cxa_atexit@plt+0xd0418> │ │ │ │ + ldr r2, [pc, #88] @ dd0b4 <__cxa_atexit@plt+0xd0428> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ d3ed8 <__cxa_atexit@plt+0xc724c> │ │ │ │ + ldr r1, [pc, #84] @ dd0b8 <__cxa_atexit@plt+0xd042c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - ldr lr, [pc, #132] @ d3edc <__cxa_atexit@plt+0xc7250> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r6, #-8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #20]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - mov r3, r6 │ │ │ │ - b d3e9c <__cxa_atexit@plt+0xc7210> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - movweq r0, #57708 @ 0xe16c │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - movweq r0, #57636 @ 0xe124 │ │ │ │ - movweq r0, #57716 @ 0xe174 │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - movweq r0, #57572 @ 0xe0e4 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d3f20 <__cxa_atexit@plt+0xc7294> │ │ │ │ + ldr r8, [pc, #80] @ dd0bc <__cxa_atexit@plt+0xd0430> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d3f28 <__cxa_atexit@plt+0xc729c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d3f2c <__cxa_atexit@plt+0xc72a0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + ldr r0, [pc, #72] @ dd0c0 <__cxa_atexit@plt+0xd0434> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq r0, #57396 @ 0xe034 │ │ │ │ - movweq r0, #59172 @ 0xe724 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d3f70 <__cxa_atexit@plt+0xc72e4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d3f78 <__cxa_atexit@plt+0xc72ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d3f7c <__cxa_atexit@plt+0xc72f0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq pc, #57316 @ 0xdfe4 @ │ │ │ │ - movweq r0, #59092 @ 0xe6d4 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + sbceq r5, sp, #76, 20 @ 0x4c000 │ │ │ │ + movweq r6, #57008 @ 0xdeb0 │ │ │ │ + rsceq r2, fp, #72, 14 @ 0x1200000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d405c <__cxa_atexit@plt+0xc73d0> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r1, [pc, #208] @ d4080 <__cxa_atexit@plt+0xc73f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r0, lr │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d406c <__cxa_atexit@plt+0xc73e0> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - bge d400c <__cxa_atexit@plt+0xc7380> │ │ │ │ - ldr r7, [pc, #168] @ d4084 <__cxa_atexit@plt+0xc73f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #160] @ d4088 <__cxa_atexit@plt+0xc73fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #144] @ d408c <__cxa_atexit@plt+0xc7400> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #124] @ d4090 <__cxa_atexit@plt+0xc7404> │ │ │ │ + ldr r2, [pc, #28] @ dd0f8 <__cxa_atexit@plt+0xd046c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ d4094 <__cxa_atexit@plt+0xc7408> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq dd0f0 <__cxa_atexit@plt+0xd0464> │ │ │ │ + b dd108 <__cxa_atexit@plt+0xd047c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r2, fp, #16, 14 @ 0x400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dd1d4 <__cxa_atexit@plt+0xd0548> │ │ │ │ + ldr r1, [pc, #200] @ dd1ec <__cxa_atexit@plt+0xd0560> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #108] @ d4098 <__cxa_atexit@plt+0xc740c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r7, #20]! │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [pc, #196] @ dd1f0 <__cxa_atexit@plt+0xd0564> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5] │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - movweq pc, #57224 @ 0xdf88 @ │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - movweq pc, #57172 @ 0xdf54 @ │ │ │ │ - movweq pc, #57252 @ 0xdfa4 @ │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - movweq pc, #57104 @ 0xdf10 @ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d40dc <__cxa_atexit@plt+0xc7450> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d40e4 <__cxa_atexit@plt+0xc7458> │ │ │ │ + str r0, [r7, #4]! │ │ │ │ + strb r1, [r7, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dd188 <__cxa_atexit@plt+0xd04fc> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dd1e0 <__cxa_atexit@plt+0xd0554> │ │ │ │ + ldr r2, [pc, #168] @ dd204 <__cxa_atexit@plt+0xd0578> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d40e8 <__cxa_atexit@plt+0xc745c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr lr, [pc, #156] @ dd208 <__cxa_atexit@plt+0xd057c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - movweq pc, #56952 @ 0xde78 @ │ │ │ │ - movweq r0, #58728 @ 0xe568 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d412c <__cxa_atexit@plt+0xc74a0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d4134 <__cxa_atexit@plt+0xc74a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d4138 <__cxa_atexit@plt+0xc74ac> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r1, [pc, #88] @ dd1f4 <__cxa_atexit@plt+0xd0568> │ │ │ │ + addls r1, pc, r1 │ │ │ │ + ldrls r2, [pc, #84] @ dd1f8 <__cxa_atexit@plt+0xd056c> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + strls r7, [r5, #-4] │ │ │ │ + ldrls r0, [pc, #76] @ dd1fc <__cxa_atexit@plt+0xd0570> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + ldrbls r7, [r7, #8] │ │ │ │ + strls r0, [r5, #-8] │ │ │ │ + strls r1, [r5, #-16] │ │ │ │ + strbls r7, [r5, #-12] │ │ │ │ + ldrls r0, [pc, #56] @ dd200 <__cxa_atexit@plt+0xd0574> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r5, r3 │ │ │ │ + movls r7, r2 │ │ │ │ bx r0 │ │ │ │ - movweq pc, #56872 @ 0xde28 @ │ │ │ │ - movweq r0, #58648 @ 0xe518 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + rsceq r2, fp, #112, 12 @ 0x7000000 │ │ │ │ + movweq r6, #56696 @ 0xdd78 │ │ │ │ + rsceq r2, fp, #76, 12 @ 0x4c00000 │ │ │ │ + movweq r6, #56836 @ 0xde04 │ │ │ │ + movweq r7, #54520 @ 0xd4f8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d41f8 <__cxa_atexit@plt+0xc756c> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - bge d41a8 <__cxa_atexit@plt+0xc751c> │ │ │ │ - ldr r7, [pc, #152] @ d4208 <__cxa_atexit@plt+0xc757c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #148] @ d420c <__cxa_atexit@plt+0xc7580> │ │ │ │ + bcc dd25c <__cxa_atexit@plt+0xd05d0> │ │ │ │ + ldr r2, [pc, #56] @ dd268 <__cxa_atexit@plt+0xd05dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - ldr r7, [pc, #124] @ d4210 <__cxa_atexit@plt+0xc7584> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r3, #20]! │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [pc, #100] @ d4214 <__cxa_atexit@plt+0xc7588> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #96] @ d4218 <__cxa_atexit@plt+0xc758c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #92] @ d421c <__cxa_atexit@plt+0xc7590> │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr lr, [pc, #44] @ dd26c <__cxa_atexit@plt+0xd05e0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #20]! │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r6, #56624 @ 0xdd30 │ │ │ │ + movweq r7, #54308 @ 0xd424 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc dd2bc <__cxa_atexit@plt+0xd0630> │ │ │ │ + ldr r3, [pc, #60] @ dd2d4 <__cxa_atexit@plt+0xd0648> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ dd2d8 <__cxa_atexit@plt+0xd064c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ dd2dc <__cxa_atexit@plt+0xd0650> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ + ldr r7, [pc, #28] @ dd2e0 <__cxa_atexit@plt+0xd0654> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - movweq pc, #56772 @ 0xddc4 @ │ │ │ │ - movweq pc, #56844 @ 0xde0c @ │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - movweq pc, #56700 @ 0xdd7c @ │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d4318 <__cxa_atexit@plt+0xc768c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d4320 <__cxa_atexit@plt+0xc7694> │ │ │ │ - ldr lr, [pc, #252] @ d434c <__cxa_atexit@plt+0xc76c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #248] @ d4350 <__cxa_atexit@plt+0xc76c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - sub r0, r8, r0 │ │ │ │ - rsb r2, r0, #0 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d4338 <__cxa_atexit@plt+0xc76ac> │ │ │ │ - cmp r8, r2 │ │ │ │ - bge d42c8 <__cxa_atexit@plt+0xc763c> │ │ │ │ - ldr r7, [pc, #188] @ d4354 <__cxa_atexit@plt+0xc76c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #16]! │ │ │ │ - ldr r7, [pc, #180] @ d4358 <__cxa_atexit@plt+0xc76cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #164] @ d435c <__cxa_atexit@plt+0xc76d0> │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + rsceq r2, fp, #172, 10 @ 0x2b000000 │ │ │ │ + movweq r7, #54200 @ 0xd3b8 │ │ │ │ + rsceq r2, fp, #184, 10 @ 0x2e000000 │ │ │ │ + rsceq r2, fp, #192, 4 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi dd35c <__cxa_atexit@plt+0xd06d0> │ │ │ │ + ldr r3, [pc, #116] @ dd37c <__cxa_atexit@plt+0xd06f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq dd34c <__cxa_atexit@plt+0xd06c0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc dd364 <__cxa_atexit@plt+0xd06d8> │ │ │ │ + ldr r7, [pc, #80] @ dd380 <__cxa_atexit@plt+0xd06f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #144] @ d4360 <__cxa_atexit@plt+0xc76d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ d4364 <__cxa_atexit@plt+0xc76d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - ldr lr, [pc, #132] @ d4368 <__cxa_atexit@plt+0xc76dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r6, #-8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #20]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub r9, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - mov r3, r6 │ │ │ │ - b d4328 <__cxa_atexit@plt+0xc769c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 21d060 <__cxa_atexit@plt+0x2103d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - movweq pc, #56544 @ 0xdce0 @ │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - movweq pc, #56472 @ 0xdc98 @ │ │ │ │ - movweq pc, #56552 @ 0xdce8 @ │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - movweq pc, #56408 @ 0xdc58 @ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d43ac <__cxa_atexit@plt+0xc7720> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d43b4 <__cxa_atexit@plt+0xc7728> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + movweq r7, #54196 @ 0xd3b4 │ │ │ │ + rsceq r2, fp, #36, 4 @ 0x40000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dd3c0 <__cxa_atexit@plt+0xd0734> │ │ │ │ + ldr r2, [pc, #32] @ dd3cc <__cxa_atexit@plt+0xd0740> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d43b8 <__cxa_atexit@plt+0xc772c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - movweq pc, #56232 @ 0xdba8 @ │ │ │ │ - movweq r0, #58008 @ 0xe298 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #2 │ │ │ │ + b 21d060 <__cxa_atexit@plt+0x2103d4> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r7, #54072 @ 0xd338 │ │ │ │ + rsceq r2, fp, #184, 8 @ 0xb8000000 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d43fc <__cxa_atexit@plt+0xc7770> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ d4404 <__cxa_atexit@plt+0xc7778> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi dd488 <__cxa_atexit@plt+0xd07fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc dd494 <__cxa_atexit@plt+0xd0808> │ │ │ │ + stm sp, {r3, fp} │ │ │ │ + ldmib r7, {r0, r1, r3, lr} │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + sub ip, r6, #2 │ │ │ │ + ldr fp, [pc, #140] @ dd4a4 <__cxa_atexit@plt+0xd0818> │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [r2, #4] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + ldr r2, [pc, #128] @ dd4a8 <__cxa_atexit@plt+0xd081c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r1, r3, lr} │ │ │ │ + mov r2, r8 │ │ │ │ + stmdb r5, {r0, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq dd46c <__cxa_atexit@plt+0xd07e0> │ │ │ │ + ldr r3, [pc, #92] @ dd4ac <__cxa_atexit@plt+0xd0820> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r5, [pc, #24] @ d4408 <__cxa_atexit@plt+0xc777c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - movweq pc, #56152 @ 0xdb58 @ │ │ │ │ - movweq r0, #57928 @ 0xe248 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d4490 <__cxa_atexit@plt+0xc7804> │ │ │ │ - ldr r7, [pc, #152] @ d44c8 <__cxa_atexit@plt+0xc783c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq d447c <__cxa_atexit@plt+0xc77f0> │ │ │ │ - ldr r1, [pc, #136] @ d44cc <__cxa_atexit@plt+0xc7840> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - stmdb r3, {r1, r8} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq d4488 <__cxa_atexit@plt+0xc77fc> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d44a4 <__cxa_atexit@plt+0xc7818> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r1, #3 │ │ │ │ - beq d44b8 <__cxa_atexit@plt+0xc782c> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - b d45b0 <__cxa_atexit@plt+0xc7924> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + tst r7, #3 │ │ │ │ + ldm sp, {r5, fp} │ │ │ │ + beq dd480 <__cxa_atexit@plt+0xd07f4> │ │ │ │ + b dd4f8 <__cxa_atexit@plt+0xd086c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ d44d0 <__cxa_atexit@plt+0xc7844> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r1, #3 │ │ │ │ - bne d4468 <__cxa_atexit@plt+0xc77dc> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d446c <__cxa_atexit@plt+0xc77e0> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - rsceq ip, fp, #0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + rsceq r2, fp, #132 @ 0x84 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #104] @ d4550 <__cxa_atexit@plt+0xc78c4> │ │ │ │ + ldr r2, [pc, #32] @ dd4e8 <__cxa_atexit@plt+0xd085c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq d4524 <__cxa_atexit@plt+0xc7898> │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #3 │ │ │ │ - beq d452c <__cxa_atexit@plt+0xc78a0> │ │ │ │ - sub r3, r1, #1 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d4540 <__cxa_atexit@plt+0xc78b4> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b d45b0 <__cxa_atexit@plt+0xc7924> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dd4e0 <__cxa_atexit@plt+0xd0854> │ │ │ │ + b dd4f8 <__cxa_atexit@plt+0xd086c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne d4510 <__cxa_atexit@plt+0xc7884> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d4514 <__cxa_atexit@plt+0xc7888> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d4590 <__cxa_atexit@plt+0xc7904> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d45a0 <__cxa_atexit@plt+0xc7914> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b d45b0 <__cxa_atexit@plt+0xc7924> │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b d4570 <__cxa_atexit@plt+0xc78e4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d4580 <__cxa_atexit@plt+0xc78f4> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d46b0 <__cxa_atexit@plt+0xc7a24> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, r7 │ │ │ │ - ble d45f0 <__cxa_atexit@plt+0xc7964> │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi d4658 <__cxa_atexit@plt+0xc79cc> │ │ │ │ - ldr lr, [pc, #256] @ d46e4 <__cxa_atexit@plt+0xc7a58> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #252] @ d46e8 <__cxa_atexit@plt+0xc7a5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b d461c <__cxa_atexit@plt+0xc7990> │ │ │ │ - cmp r7, #12 │ │ │ │ - ble d460c <__cxa_atexit@plt+0xc7980> │ │ │ │ - cmp r2, #12 │ │ │ │ - bgt d469c <__cxa_atexit@plt+0xc7a10> │ │ │ │ - ldr r7, [pc, #208] @ d46d8 <__cxa_atexit@plt+0xc7a4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b d4668 <__cxa_atexit@plt+0xc79dc> │ │ │ │ - ldr lr, [pc, #184] @ d46cc <__cxa_atexit@plt+0xc7a40> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #180] @ d46d0 <__cxa_atexit@plt+0xc7a44> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq r2, fp, #72 @ 0x48 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #168] @ dd5a8 <__cxa_atexit@plt+0xd091c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + tst r3, #3 │ │ │ │ + beq dd578 <__cxa_atexit@plt+0xd08ec> │ │ │ │ + ldr r1, [pc, #144] @ dd5ac <__cxa_atexit@plt+0xd0920> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #176] @ d46d4 <__cxa_atexit@plt+0xc7a48> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r5, #32] │ │ │ │ + tst r2, #3 │ │ │ │ + beq dd584 <__cxa_atexit@plt+0xd08f8> │ │ │ │ + str r3, [r5, #28] │ │ │ │ + ldmib r5, {r3, r8, lr} │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r2, [r5, #32] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dd590 <__cxa_atexit@plt+0xd0904> │ │ │ │ + ldr r0, [pc, #76] @ dd5b4 <__cxa_atexit@plt+0xd0928> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r9, [r5, #16] │ │ │ │ + stm r5, {r0, r8, lr} │ │ │ │ + mov r7, r3 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi d469c <__cxa_atexit@plt+0xc7a10> │ │ │ │ - ldr r7, [pc, #132] @ d46ec <__cxa_atexit@plt+0xc7a60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #108] @ d46dc <__cxa_atexit@plt+0xc7a50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #84] @ d46e0 <__cxa_atexit@plt+0xc7a54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #22 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ d46f4 <__cxa_atexit@plt+0xc7a68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #24] @ dd5b0 <__cxa_atexit@plt+0xd0924> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r9, [r5] │ │ │ │ + stmib r5, {r8, lr} │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #56] @ d46f0 <__cxa_atexit@plt+0xc7a64> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - @ instruction: 0xfffff8d0 │ │ │ │ - @ instruction: 0xfffff77c │ │ │ │ - movweq pc, #55576 @ 0xd918 @ │ │ │ │ - @ instruction: 0xfffff92c │ │ │ │ - movweq pc, #55500 @ 0xd8cc @ │ │ │ │ - movweq pc, #55572 @ 0xd914 @ │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - @ instruction: 0xfffffc38 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - movweq pc, #55548 @ 0xd8fc @ │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + rsceq r1, fp, #164, 30 @ 0x290 │ │ │ │ + @ instruction: 0xffffb38c │ │ │ │ + rsceq r1, fp, #124, 30 @ 0x1f0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #124] @ dd64c <__cxa_atexit@plt+0xd09c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d45b0 <__cxa_atexit@plt+0xc7924> │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + str r3, [r5, #32] │ │ │ │ + tst r2, #3 │ │ │ │ + beq dd62c <__cxa_atexit@plt+0xd09a0> │ │ │ │ + ldmib r5, {r7, r8, lr} │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str r2, [r5, #32] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + str r3, [r5, #20] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi d4748 <__cxa_atexit@plt+0xc7abc> │ │ │ │ - ldr r2, [pc, #40] @ d4754 <__cxa_atexit@plt+0xc7ac8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #28] @ d4758 <__cxa_atexit@plt+0xc7acc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - rsb r8, r3, #0 │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - movweq pc, #55308 @ 0xd80c @ │ │ │ │ - movweq pc, #55396 @ 0xd864 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi d47d0 <__cxa_atexit@plt+0xc7b44> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d47dc <__cxa_atexit@plt+0xc7b50> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d47c8 <__cxa_atexit@plt+0xc7b3c> │ │ │ │ - ldr r3, [pc, #80] @ d47f0 <__cxa_atexit@plt+0xc7b64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #68] @ d47ec <__cxa_atexit@plt+0xc7b60> │ │ │ │ - ldr r2, [pc, #72] @ d47f4 <__cxa_atexit@plt+0xc7b68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - mvn r5, #7 │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, sl │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi dd638 <__cxa_atexit@plt+0xd09ac> │ │ │ │ + ldr r0, [pc, #52] @ dd654 <__cxa_atexit@plt+0xd09c8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + stm r5, {r0, r8, lr} │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ dd650 <__cxa_atexit@plt+0xd09c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r2, r8, lr} │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + rsceq r1, fp, #252, 28 @ 0xfc0 │ │ │ │ + @ instruction: 0xffffb2d4 │ │ │ │ + rsceq r1, fp, #220, 28 @ 0xdc0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r0, r8, lr} │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + str r7, [r5, #32] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + add r9, r5, #16 │ │ │ │ + stm r9, {r0, r3, r7} │ │ │ │ + str r2, [r5, #28] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dd6b0 <__cxa_atexit@plt+0xd0a24> │ │ │ │ + ldr r0, [pc, #36] @ dd6c4 <__cxa_atexit@plt+0xd0a38> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r5, {r0, r8, lr} │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r7, [pc, #16] @ dd6c8 <__cxa_atexit@plt+0xd0a3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r1, r8, lr} │ │ │ │ bx r0 │ │ │ │ - stcleq 12, cr12, [ip], {204} @ 0xcc │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - movweq pc, #55176 @ 0xd788 @ │ │ │ │ - rsceq fp, fp, #200, 14 @ 0x3200000 │ │ │ │ + @ instruction: 0xffffb254 │ │ │ │ + rsceq r1, fp, #132, 28 @ 0x840 │ │ │ │ + rsceq r2, fp, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ d4814 <__cxa_atexit@plt+0xc7b88> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ - rsceq fp, fp, #184, 14 @ 0x2e00000 │ │ │ │ - rsceq fp, fp, #168, 14 @ 0x2a00000 │ │ │ │ + b 2dd0e4 <__cxa_atexit@plt+0x2d0458> │ │ │ │ + rsceq r1, fp, #196, 28 @ 0xc40 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d4858 <__cxa_atexit@plt+0xc7bcc> │ │ │ │ - ldr r3, [pc, #40] @ d4868 <__cxa_atexit@plt+0xc7bdc> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi dd758 <__cxa_atexit@plt+0xd0acc> │ │ │ │ + ldr r3, [pc, #116] @ dd778 <__cxa_atexit@plt+0xd0aec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ d486c <__cxa_atexit@plt+0xc7be0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq dd748 <__cxa_atexit@plt+0xd0abc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc dd760 <__cxa_atexit@plt+0xd0ad4> │ │ │ │ + ldr r7, [pc, #80] @ dd77c <__cxa_atexit@plt+0xd0af0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub r9, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 21d060 <__cxa_atexit@plt+0x2103d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - sbceq lr, sp, #15168 @ 0x3b40 │ │ │ │ - rsceq fp, fp, #80, 14 @ 0x1400000 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + movweq r6, #57272 @ 0xdfb8 │ │ │ │ + rsceq r1, fp, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dd7bc <__cxa_atexit@plt+0xd0b30> │ │ │ │ + ldr r2, [pc, #32] @ dd7c8 <__cxa_atexit@plt+0xd0b3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #2 │ │ │ │ + b 21d060 <__cxa_atexit@plt+0x2103d4> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r6, #57148 @ 0xdf3c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dd804 <__cxa_atexit@plt+0xd0b78> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ d488c <__cxa_atexit@plt+0xc7c00> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ - rsceq fp, fp, #64, 14 @ 0x1000000 │ │ │ │ - rsceq fp, fp, #48, 14 @ 0xc00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d48d0 <__cxa_atexit@plt+0xc7c44> │ │ │ │ - ldr r3, [pc, #40] @ d48e0 <__cxa_atexit@plt+0xc7c54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ d48e4 <__cxa_atexit@plt+0xc7c58> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ dd80c <__cxa_atexit@plt+0xd0b80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - sbceq lr, sp, #7488 @ 0x1d40 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #12] @ d4908 <__cxa_atexit@plt+0xc7c7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - rsb r8, r3, #0 │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ - movweq pc, #54948 @ 0xd6a4 @ │ │ │ │ - rsceq fp, fp, #180, 12 @ 0xb400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + movweq r6, #55092 @ 0xd734 │ │ │ │ + rsceq r1, fp, #164, 30 @ 0x290 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 193d64 <__cxa_atexit@plt+0x1870d8> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dd86c <__cxa_atexit@plt+0xd0be0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ d4928 <__cxa_atexit@plt+0xc7c9c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ - rsceq fp, fp, #164, 12 @ 0xa400000 │ │ │ │ - rsceq fp, fp, #148, 12 @ 0x9400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d496c <__cxa_atexit@plt+0xc7ce0> │ │ │ │ - ldr r3, [pc, #40] @ d497c <__cxa_atexit@plt+0xc7cf0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ d4980 <__cxa_atexit@plt+0xc7cf4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ dd874 <__cxa_atexit@plt+0xd0be8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ dd878 <__cxa_atexit@plt+0xd0bec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - sbceq lr, sp, #55552 @ 0xd900 │ │ │ │ - rsceq fp, fp, #192, 22 @ 0x30000 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d4a60 <__cxa_atexit@plt+0xc7dd4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d4a6c <__cxa_atexit@plt+0xc7de0> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - add r3, r9, #12 │ │ │ │ - cmp r8, #0 │ │ │ │ - bmi d49f8 <__cxa_atexit@plt+0xc7d6c> │ │ │ │ - ldr r6, [pc, #188] @ d4a88 <__cxa_atexit@plt+0xc7dfc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r0, [pc, #184] @ d4a8c <__cxa_atexit@plt+0xc7e00> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - stmdb r5, {r6, r9} │ │ │ │ - str r1, [r9, #8] │ │ │ │ - ldr r6, [pc, #168] @ d4a90 <__cxa_atexit@plt+0xc7e04> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff73c <__cxa_atexit@plt+0x3f2ab0> │ │ │ │ - add sl, r9, #4 │ │ │ │ - cmp r8, #-2147483648 @ 0x80000000 │ │ │ │ - bne d4a30 <__cxa_atexit@plt+0xc7da4> │ │ │ │ - ldr r6, [pc, #112] @ d4a7c <__cxa_atexit@plt+0xc7df0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r9, [pc, #108] @ d4a80 <__cxa_atexit@plt+0xc7df4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r1, [r3] │ │ │ │ - str r6, [sl] │ │ │ │ - ldr r6, [pc, #96] @ d4a84 <__cxa_atexit@plt+0xc7df8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ - ldr r3, [pc, #92] @ d4a94 <__cxa_atexit@plt+0xc7e08> │ │ │ │ + movweq r6, #55000 @ 0xd6d8 │ │ │ │ + movweq r6, #56972 @ 0xde8c │ │ │ │ + rsceq r1, fp, #56, 30 @ 0xe0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 193d64 <__cxa_atexit@plt+0x1870d8> │ │ │ │ + rsceq r1, fp, #72, 26 @ 0x1200 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b d8efc <__cxa_atexit@plt+0xcc270> │ │ │ │ + rsceq r2, fp, #56 @ 0x38 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi dd944 <__cxa_atexit@plt+0xd0cb8> │ │ │ │ + ldr r3, [pc, #128] @ dd954 <__cxa_atexit@plt+0xd0cc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ d4a98 <__cxa_atexit@plt+0xc7e0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r9, #16]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #-4] │ │ │ │ - str r2, [r9, #-12] │ │ │ │ - ldr r3, [pc, #68] @ d4a9c <__cxa_atexit@plt+0xc7e10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ff6d4 <__cxa_atexit@plt+0x3f2a48> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq dd934 <__cxa_atexit@plt+0xd0ca8> │ │ │ │ + ldr lr, [pc, #108] @ dd958 <__cxa_atexit@plt+0xd0ccc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r8, #15] │ │ │ │ + ldr r2, [r8, #19] │ │ │ │ + ldr r1, [r8, #27] │ │ │ │ + ldr r0, [r8, #47] @ 0x2f │ │ │ │ + ldr r7, [r8, #51] @ 0x33 │ │ │ │ + str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r8, [r5, #24] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r0, #7] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + mov r7, r8 │ │ │ │ + b 2196c8 <__cxa_atexit@plt+0x20ca3c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - rsceq fp, fp, #24, 22 @ 0x6000 │ │ │ │ - movweq pc, #54656 @ 0xd580 @ │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - movweq pc, #54712 @ 0xd5b8 @ │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - movweq pc, #54604 @ 0xd54c @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3ff744 <__cxa_atexit@plt+0x3f2ab8> │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d4b1c <__cxa_atexit@plt+0xc7e90> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d4b24 <__cxa_atexit@plt+0xc7e98> │ │ │ │ - ldr r5, [pc, #84] @ d4b40 <__cxa_atexit@plt+0xc7eb4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #80] @ d4b44 <__cxa_atexit@plt+0xc7eb8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #76] @ d4b48 <__cxa_atexit@plt+0xc7ebc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r6, r3 │ │ │ │ - b d4b2c <__cxa_atexit@plt+0xc7ea0> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ d4b3c <__cxa_atexit@plt+0xc7eb0> │ │ │ │ + ldr r7, [pc, #16] @ dd95c <__cxa_atexit@plt+0xd0cd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsceq fp, fp, #40, 20 @ 0x28000 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - sbceq lr, sp, #76, 22 @ 0x13000 │ │ │ │ - rsceq fp, fp, #232, 18 @ 0x3a0000 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + rsceq r1, fp, #200, 30 @ 0x320 │ │ │ │ + rsceq r1, fp, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ d4b70 <__cxa_atexit@plt+0xc7ee4> │ │ │ │ + ldr lr, [pc, #64] @ dd9b4 <__cxa_atexit@plt+0xd0d28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + ldr r8, [r7, #27] │ │ │ │ + ldr r3, [r7, #47] @ 0x2f │ │ │ │ + ldr r0, [r7, #51] @ 0x33 │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + ldr r0, [r0, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [r2, #15] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmda r5, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 2196c8 <__cxa_atexit@plt+0x20ca3c> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r1, fp, #52, 30 @ 0xd0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ dd9e4 <__cxa_atexit@plt+0xd0d58> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ - rsceq fp, fp, #176, 18 @ 0x2c0000 │ │ │ │ - andeq r0, r2, ip │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d4bac <__cxa_atexit@plt+0xc7f20> │ │ │ │ - ldr r5, [pc, #40] @ d4bc4 <__cxa_atexit@plt+0xc7f38> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, #0 │ │ │ │ - b 3ffae4 <__cxa_atexit@plt+0x3f2e58> │ │ │ │ - ldr r7, [pc, #20] @ d4bc8 <__cxa_atexit@plt+0xc7f3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dd9dc <__cxa_atexit@plt+0xd0d50> │ │ │ │ + b dd9f4 <__cxa_atexit@plt+0xd0d68> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq fp, fp, #0, 18 │ │ │ │ - rsceq fp, fp, #184, 18 @ 0x2e0000 │ │ │ │ - rsceq fp, fp, #180, 18 @ 0x2d0000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq r1, fp, #4, 30 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne dda28 <__cxa_atexit@plt+0xd0d9c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r6, [pc, #180] @ ddac4 <__cxa_atexit@plt+0xd0e38> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq dda90 <__cxa_atexit@plt+0xd0e04> │ │ │ │ + mov r6, r8 │ │ │ │ + b ddad8 <__cxa_atexit@plt+0xd0e4c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc dda9c <__cxa_atexit@plt+0xd0e10> │ │ │ │ + ldr lr, [pc, #124] @ ddabc <__cxa_atexit@plt+0xd0e30> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + stmib r8, {r0, r7} │ │ │ │ + str r2, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + str r3, [r8, #20] │ │ │ │ + add r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d4c08 <__cxa_atexit@plt+0xc7f7c> │ │ │ │ - ldr r7, [pc, #40] @ d4c18 <__cxa_atexit@plt+0xc7f8c> │ │ │ │ + bhi ddaa8 <__cxa_atexit@plt+0xd0e1c> │ │ │ │ + ldr r7, [pc, #72] @ ddac8 <__cxa_atexit@plt+0xd0e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #12] @ d4c1c <__cxa_atexit@plt+0xc7f90> │ │ │ │ + str r7, [r5, #20]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #16] @ ddac0 <__cxa_atexit@plt+0xd0e34> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq fp, fp, #140, 18 @ 0x230000 │ │ │ │ - rsceq fp, fp, #100, 18 @ 0x190000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + @ instruction: 0xfffff99c │ │ │ │ + rsceq r1, fp, #204, 16 @ 0xcc0000 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xffff9d1c │ │ │ │ + rsceq r1, fp, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - orr r7, r7, r7, asr #31 │ │ │ │ - adds r7, r7, #1 │ │ │ │ - bmi d4c64 <__cxa_atexit@plt+0xc7fd8> │ │ │ │ - ldr r2, [pc, #48] @ d4c78 <__cxa_atexit@plt+0xc7fec> │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq ddb44 <__cxa_atexit@plt+0xd0eb8> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne ddb9c <__cxa_atexit@plt+0xd0f10> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + cmp r6, #3 │ │ │ │ + bne ddbd4 <__cxa_atexit@plt+0xd0f48> │ │ │ │ + ldr r6, [r7, #1] │ │ │ │ + ldr r3, [pc, #332] @ ddc5c <__cxa_atexit@plt+0xd0fd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #328] @ ddc60 <__cxa_atexit@plt+0xd0fd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r6, #3] │ │ │ │ + ldr r1, [r6, #7] │ │ │ │ + ldr r0, [r6, #11] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + stmib r5, {r0, r2} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r6, [r5, #16] │ │ │ │ + ldr r0, [pc, #296] @ ddc64 <__cxa_atexit@plt+0xd0fd8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne ddbd4 <__cxa_atexit@plt+0xd0f48> │ │ │ │ + ldr r6, [pc, #248] @ ddc54 <__cxa_atexit@plt+0xd0fc8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r6, [r5] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + tst r3, #3 │ │ │ │ + beq ddc30 <__cxa_atexit@plt+0xd0fa4> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r6, [r3, #7] │ │ │ │ + ldr r3, [pc, #212] @ ddc58 <__cxa_atexit@plt+0xd0fcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r6, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ddc24 <__cxa_atexit@plt+0xd0f98> │ │ │ │ + mov r6, r9 │ │ │ │ + b dde30 <__cxa_atexit@plt+0xd11a4> │ │ │ │ + ldr r6, [r7, #3] │ │ │ │ + and r7, r6, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne ddbd4 <__cxa_atexit@plt+0xd0f48> │ │ │ │ + ldr r7, [r6, #2] │ │ │ │ + ldr r6, [r6, #6] │ │ │ │ + ldr r3, [pc, #148] @ ddc50 <__cxa_atexit@plt+0xd0fc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r6, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ddc24 <__cxa_atexit@plt+0xd0f98> │ │ │ │ + mov r6, r9 │ │ │ │ + b de330 <__cxa_atexit@plt+0xd16a4> │ │ │ │ + ldr r6, [pc, #112] @ ddc4c <__cxa_atexit@plt+0xd0fc0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ddc24 <__cxa_atexit@plt+0xd0f98> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ddc40 <__cxa_atexit@plt+0xd0fb4> │ │ │ │ + ldr r3, [pc, #100] @ ddc68 <__cxa_atexit@plt+0xd0fdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #96] @ ddc6c <__cxa_atexit@plt+0xd0fe0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r8, [pc, #92] @ ddc70 <__cxa_atexit@plt+0xd0fe4> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #32] @ d4c7c <__cxa_atexit@plt+0xc7ff0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3ffbf4 <__cxa_atexit@plt+0x3f2f68> │ │ │ │ - ldr r7, [pc, #20] @ d4c80 <__cxa_atexit@plt+0xc7ff4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - movweq pc, #54000 @ 0xd2f0 @ │ │ │ │ - movweq pc, #55760 @ 0xd9d0 @ │ │ │ │ - rsceq fp, fp, #240, 16 @ 0xf00000 │ │ │ │ - andeq r0, r0, r5, lsr #4 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror fp │ │ │ │ + andeq r0, r0, r0, ror r7 │ │ │ │ + muleq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, lsr #5 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + rsceq r1, fp, #232, 20 @ 0xe8000 │ │ │ │ + rsceq r1, fp, #196, 20 @ 0xc4000 │ │ │ │ + @ instruction: 0x00000bb4 │ │ │ │ + @ instruction: 0xfffffac8 │ │ │ │ + sbceq r4, sp, #144, 28 @ 0x900 │ │ │ │ + rsceq r1, fp, #120, 24 @ 0x7800 │ │ │ │ + andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d4cf0 <__cxa_atexit@plt+0xc8064> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #96] @ d4d1c <__cxa_atexit@plt+0xc8090> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + cmp sl, r3 │ │ │ │ + bne ddd04 <__cxa_atexit@plt+0xd1078> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne ddd10 <__cxa_atexit@plt+0xd1084> │ │ │ │ + ldr r2, [pc, #148] @ ddd3c <__cxa_atexit@plt+0xd10b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldr r7, [r3, #20]! │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq d4d10 <__cxa_atexit@plt+0xc8084> │ │ │ │ - ldr r3, [pc, #72] @ d4d20 <__cxa_atexit@plt+0xc8094> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r7, [pc, #44] @ d4d24 <__cxa_atexit@plt+0xc8098> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + beq ddd30 <__cxa_atexit@plt+0xd10a4> │ │ │ │ + ldr lr, [pc, #124] @ ddd40 <__cxa_atexit@plt+0xd10b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + ldr r8, [r7, #27] │ │ │ │ + ldr r3, [r7, #47] @ 0x2f │ │ │ │ + ldr r0, [r7, #51] @ 0x33 │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + ldr r0, [r0, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [r2, #15] │ │ │ │ + stm r5, {r1, r8} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + add r1, r5, #12 │ │ │ │ + stm r1, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 2196c8 <__cxa_atexit@plt+0x20ca3c> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ - str r7, [sl] │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - mov r7, #0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ + ldr r1, [pc, #44] @ ddd44 <__cxa_atexit@plt+0xd10b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - movweq pc, #55624 @ 0xd948 @ │ │ │ │ - rsceq fp, fp, #76, 16 @ 0x4c0000 │ │ │ │ - andeq r0, r0, r6, asr #8 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + @ instruction: 0xfffffcfc │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r1, fp, #164, 22 @ 0x29000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #16] @ d4d54 <__cxa_atexit@plt+0xc80c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne dddc4 <__cxa_atexit@plt+0xd1138> │ │ │ │ + ldr r2, [pc, #116] @ ddddc <__cxa_atexit@plt+0xd1150> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dddd0 <__cxa_atexit@plt+0xd1144> │ │ │ │ + ldr lr, [pc, #92] @ ddde0 <__cxa_atexit@plt+0xd1154> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + ldr r8, [r7, #27] │ │ │ │ + ldr r3, [r7, #47] @ 0x2f │ │ │ │ + ldr r0, [r7, #51] @ 0x33 │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + ldr r0, [r0, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [r2, #15] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + stm r5, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 2196c8 <__cxa_atexit@plt+0x20ca3c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc00 │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + rsceq r1, fp, #248, 20 @ 0xf8000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #28] @ dde20 <__cxa_atexit@plt+0xd1194> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq fp, fp, #28, 16 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r7, lsl #17 │ │ │ │ + tst r7, #3 │ │ │ │ + beq dde18 <__cxa_atexit@plt+0xd118c> │ │ │ │ + b dde30 <__cxa_atexit@plt+0xd11a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r1, fp, #184, 20 @ 0xb8000 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r3, r7 │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #8 │ │ │ │ - cmp r7, lr │ │ │ │ - bcc d4fd4 <__cxa_atexit@plt+0xc8348> │ │ │ │ - ldr sl, [r3, #3] │ │ │ │ - mov r5, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + cmp r7, #1 │ │ │ │ + beq dde68 <__cxa_atexit@plt+0xd11dc> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne dde88 <__cxa_atexit@plt+0xd11fc> │ │ │ │ + ldr r6, [pc, #168] @ ddef8 <__cxa_atexit@plt+0xd126c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dded8 <__cxa_atexit@plt+0xd124c> │ │ │ │ + mov r6, r9 │ │ │ │ + b ddf14 <__cxa_atexit@plt+0xd1288> │ │ │ │ + ldr r6, [pc, #132] @ ddef4 <__cxa_atexit@plt+0xd1268> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dded8 <__cxa_atexit@plt+0xd124c> │ │ │ │ + mov r6, r9 │ │ │ │ + b de06c <__cxa_atexit@plt+0xd13e0> │ │ │ │ + ldr r6, [pc, #96] @ ddef0 <__cxa_atexit@plt+0xd1264> │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ - cmn sl, #1 │ │ │ │ - beq d4dcc <__cxa_atexit@plt+0xc8140> │ │ │ │ - ldr r9, [fp, #28] │ │ │ │ - ble d4da4 <__cxa_atexit@plt+0xc8118> │ │ │ │ - cmp sl, r9 │ │ │ │ - ble d4e38 <__cxa_atexit@plt+0xc81ac> │ │ │ │ - add r5, fp, #28 │ │ │ │ - cmp ip, r5 │ │ │ │ - bhi d4ff0 <__cxa_atexit@plt+0xc8364> │ │ │ │ - ldr r7, [pc, #692] @ d506c <__cxa_atexit@plt+0xc83e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, #0 │ │ │ │ - mov fp, ip │ │ │ │ - b 3ffae4 <__cxa_atexit@plt+0x3f2e58> │ │ │ │ - ldr r3, [pc, #640] @ d5054 <__cxa_atexit@plt+0xc83c8> │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dded8 <__cxa_atexit@plt+0xd124c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ddee4 <__cxa_atexit@plt+0xd1258> │ │ │ │ + ldr r3, [pc, #68] @ ddefc <__cxa_atexit@plt+0xd1270> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq d4f1c <__cxa_atexit@plt+0xc8290> │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d4f28 <__cxa_atexit@plt+0xc829c> │ │ │ │ - ldr r2, [pc, #616] @ d505c <__cxa_atexit@plt+0xc83d0> │ │ │ │ + ldr r2, [pc, #64] @ ddf00 <__cxa_atexit@plt+0xd1274> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - mov r5, fp │ │ │ │ - str r2, [r5, #4]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d4f78 <__cxa_atexit@plt+0xc82ec> │ │ │ │ - ldr r5, [pc, #584] @ d5060 <__cxa_atexit@plt+0xc83d4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r7, [fp, #16] │ │ │ │ - str r5, [fp] │ │ │ │ - str r3, [fp, #4] │ │ │ │ - mov r5, fp │ │ │ │ - mov fp, ip │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r8, [fp, #12] │ │ │ │ - cmp sl, r8 │ │ │ │ - bge d4f4c <__cxa_atexit@plt+0xc82c0> │ │ │ │ - ldr r3, [pc, #492] @ d5038 <__cxa_atexit@plt+0xc83ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [fp, #4] │ │ │ │ - ldr r8, [fp, #20] │ │ │ │ - ldr r1, [pc, #476] @ d503c <__cxa_atexit@plt+0xc83b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - cmp r3, #0 │ │ │ │ - bne d5010 <__cxa_atexit@plt+0xc8384> │ │ │ │ - sub r3, lr, #2 │ │ │ │ - add r6, r8, #12 │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, r6, sl, lsl #2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r1, [r2] │ │ │ │ - strex r1, r3, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne d4e80 <__cxa_atexit@plt+0xc81f4> │ │ │ │ - add r6, r6, sl, lsr #7 │ │ │ │ - ldr r3, [pc, #420] @ d5040 <__cxa_atexit@plt+0xc83b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - ldr r1, [pc, #412] @ d5044 <__cxa_atexit@plt+0xc83b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r8] │ │ │ │ - mov r1, #1 │ │ │ │ - strb r1, [r6, r2, lsl #2] │ │ │ │ + ldr r8, [pc, #60] @ ddf04 <__cxa_atexit@plt+0xd1278> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq d4f80 <__cxa_atexit@plt+0xc82f4> │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r6, #2 │ │ │ │ - bne d4f90 <__cxa_atexit@plt+0xc8304> │ │ │ │ - ldr r6, [pc, #376] @ d504c <__cxa_atexit@plt+0xc83c0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - mov r5, fp │ │ │ │ - str r6, [r5, #4]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d4fc0 <__cxa_atexit@plt+0xc8334> │ │ │ │ - ldr r6, [pc, #344] @ d5050 <__cxa_atexit@plt+0xc83c4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - ldr r5, [r3, #7] │ │ │ │ - ldr r7, [fp, #16] │ │ │ │ - str r6, [fp] │ │ │ │ - str r5, [fp, #4] │ │ │ │ - mov r5, fp │ │ │ │ - mov r6, lr │ │ │ │ - mov fp, ip │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov fp, ip │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [fp, #32]! │ │ │ │ - ldr r9, [fp, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [fp, #-12] │ │ │ │ - ldr r8, [fp, #-8] │ │ │ │ - ldr r7, [pc, #280] @ d5058 <__cxa_atexit@plt+0xc83cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [sl] │ │ │ │ - mov r5, fp │ │ │ │ - b d4fb4 <__cxa_atexit@plt+0xc8328> │ │ │ │ - ldr r7, [pc, #272] @ d5064 <__cxa_atexit@plt+0xc83d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [fp, #24]! │ │ │ │ - str sl, [fp, #4] │ │ │ │ - ldr r7, [pc, #260] @ d5068 <__cxa_atexit@plt+0xc83dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r5, fp │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 3ffa3c <__cxa_atexit@plt+0x3f2db0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - b d4fc8 <__cxa_atexit@plt+0xc833c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, asr #17 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0, lsl #18 │ │ │ │ + @ instruction: 0xfffff814 │ │ │ │ + sbceq r4, sp, #220, 22 @ 0x37000 │ │ │ │ + rsceq r1, fp, #176, 18 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne ddf78 <__cxa_atexit@plt+0xd12ec> │ │ │ │ + ldr r6, [pc, #280] @ de044 <__cxa_atexit@plt+0xd13b8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq de008 <__cxa_atexit@plt+0xd137c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc de02c <__cxa_atexit@plt+0xd13a0> │ │ │ │ + ldr r3, [pc, #256] @ de054 <__cxa_atexit@plt+0xd13c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #252] @ de058 <__cxa_atexit@plt+0xd13cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #248] @ de05c <__cxa_atexit@plt+0xd13d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + str r7, [sl, #8] │ │ │ │ + mov r9, sl │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r2, [r6, #4]! │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r3, [pc, #160] @ de038 <__cxa_atexit@plt+0xd13ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldrex r0, [r6] │ │ │ │ + strex r0, r3, [r6] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne ddf9c <__cxa_atexit@plt+0xd1310> │ │ │ │ + ldr r6, [r1] │ │ │ │ + ldr r3, [pc, #132] @ de03c <__cxa_atexit@plt+0xd13b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r6, r3 │ │ │ │ + bne ddfc8 <__cxa_atexit@plt+0xd133c> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc de014 <__cxa_atexit@plt+0xd1388> │ │ │ │ + ldr r3, [pc, #100] @ de048 <__cxa_atexit@plt+0xd13bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #96] @ de04c <__cxa_atexit@plt+0xd13c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #84] @ de050 <__cxa_atexit@plt+0xd13c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, lr │ │ │ │ - mov fp, ip │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [fp, #32]! │ │ │ │ - ldr r9, [fp, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [fp, #-12] │ │ │ │ - ldr r8, [fp, #-8] │ │ │ │ - ldr r7, [pc, #160] @ d5048 <__cxa_atexit@plt+0xc83bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [sl] │ │ │ │ - mov r5, fp │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, #0 │ │ │ │ - mov fp, ip │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, ip │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, fp │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - ldr r7, [pc, #60] @ d5034 <__cxa_atexit@plt+0xc83a8> │ │ │ │ + ldr r7, [pc, #36] @ de040 <__cxa_atexit@plt+0xd13b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, fp, #32 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - mov fp, ip │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - add r6, r8, sl, lsl #2 │ │ │ │ - ldr r1, [r6, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - mov r9, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 3ffbfc <__cxa_atexit@plt+0x3f2f70> │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r9 │ │ │ │ - b d4e6c <__cxa_atexit@plt+0xc81e0> │ │ │ │ - rsceq fp, fp, #116, 10 @ 0x1d000000 │ │ │ │ - movweq pc, #55288 @ 0xd7f8 @ │ │ │ │ - movweq pc, #53488 @ 0xd0f0 @ │ │ │ │ - andeq r0, r0, ip, ror r2 │ │ │ │ - movweq pc, #55200 @ 0xd7a0 @ │ │ │ │ - movweq pc, #54936 @ 0xd698 @ │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r4, lsr #5 │ │ │ │ - movweq pc, #55040 @ 0xd700 @ │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - andeq r0, r0, r4, ror #4 │ │ │ │ - movweq pc, #53308 @ 0xd03c @ │ │ │ │ - rsceq fp, fp, #228, 12 @ 0xe400000 │ │ │ │ - rsceq fp, fp, #4, 10 @ 0x1000000 │ │ │ │ - andeq r0, r0, r5, lsr #4 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r5, #57288 @ 0xdfc8 │ │ │ │ + movweq r6, #53316 @ 0xd044 │ │ │ │ + rsceq r1, fp, #96, 16 @ 0x600000 │ │ │ │ + andeq r0, r0, ip, lsr #16 │ │ │ │ + @ instruction: 0xfffff04c │ │ │ │ + rsceq r1, fp, #96, 16 @ 0x600000 │ │ │ │ + movweq r6, #54892 @ 0xd66c │ │ │ │ + andeq r0, r0, r4, ror #16 │ │ │ │ + @ instruction: 0xfffff778 │ │ │ │ + sbceq r4, sp, #64, 22 @ 0x10000 │ │ │ │ + rsceq r1, fp, #104, 16 @ 0x680000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d50d4 <__cxa_atexit@plt+0xc8448> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #100] @ d5104 <__cxa_atexit@plt+0xc8478> │ │ │ │ + ldrb r3, [r7, #3] │ │ │ │ + cmp r3, #90 @ 0x5a │ │ │ │ + bne de0b0 <__cxa_atexit@plt+0xd1424> │ │ │ │ + ldr r2, [pc, #80] @ de0d0 <__cxa_atexit@plt+0xd1444> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + strb r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq de0b4 <__cxa_atexit@plt+0xd1428> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne de0bc <__cxa_atexit@plt+0xd1430> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + strb r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b de114 <__cxa_atexit@plt+0xd1488> │ │ │ │ + ldr r7, [pc, #16] @ de0d4 <__cxa_atexit@plt+0xd1448> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + movweq r6, #53800 @ 0xd228 │ │ │ │ + rsceq r1, fp, #240, 14 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne de0fc <__cxa_atexit@plt+0xd1470> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b de114 <__cxa_atexit@plt+0xd1488> │ │ │ │ + ldr r7, [pc, #12] @ de110 <__cxa_atexit@plt+0xd1484> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + bx r0 │ │ │ │ + movweq r6, #53736 @ 0xd1e8 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldrb r7, [r5] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq de178 <__cxa_atexit@plt+0xd14ec> │ │ │ │ + ldr r6, [pc, #128] @ de1b0 <__cxa_atexit@plt+0xd1524> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq d50f8 <__cxa_atexit@plt+0xc846c> │ │ │ │ - ldr r3, [pc, #76] @ d5108 <__cxa_atexit@plt+0xc847c> │ │ │ │ + beq de198 <__cxa_atexit@plt+0xd150c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc de1a4 <__cxa_atexit@plt+0xd1518> │ │ │ │ + ldr r3, [pc, #96] @ de1b8 <__cxa_atexit@plt+0xd152c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ + ldr r2, [pc, #92] @ de1bc <__cxa_atexit@plt+0xd1530> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #88] @ de1c0 <__cxa_atexit@plt+0xd1534> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r6, [pc, #52] @ de1b4 <__cxa_atexit@plt+0xd1528> │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r7, [pc, #32] @ d510c <__cxa_atexit@plt+0xc8480> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [sl] │ │ │ │ - mov r7, #0 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq de198 <__cxa_atexit@plt+0xd150c> │ │ │ │ + mov r6, r9 │ │ │ │ + b de1d0 <__cxa_atexit@plt+0xd1544> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, lsr #12 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, ror #12 │ │ │ │ + @ instruction: 0xfffff574 │ │ │ │ + sbceq r4, sp, #60, 18 @ 0xf0000 │ │ │ │ + rsceq r1, fp, #4, 14 @ 0x100000 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne de230 <__cxa_atexit@plt+0xd15a4> │ │ │ │ + ldr r6, [pc, #172] @ de294 <__cxa_atexit@plt+0xd1608> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq de270 <__cxa_atexit@plt+0xd15e4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc de288 <__cxa_atexit@plt+0xd15fc> │ │ │ │ + ldr r3, [pc, #148] @ de2a4 <__cxa_atexit@plt+0xd1618> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #144] @ de2a8 <__cxa_atexit@plt+0xd161c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #140] @ de2ac <__cxa_atexit@plt+0xd1620> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc de27c <__cxa_atexit@plt+0xd15f0> │ │ │ │ + ldr r3, [pc, #80] @ de298 <__cxa_atexit@plt+0xd160c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #76] @ de29c <__cxa_atexit@plt+0xd1610> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r1, [pc, #64] @ de2a0 <__cxa_atexit@plt+0xd1614> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r9, {r2, r3} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add r9, r1, #2 │ │ │ │ + b 2ab3b4 <__cxa_atexit@plt+0x29e728> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - movweq pc, #54612 @ 0xd554 @ │ │ │ │ - rsceq fp, fp, #100, 8 @ 0x64000000 │ │ │ │ - andeq r0, r0, r5, lsr #4 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, ror r5 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffff654 │ │ │ │ + rsceq r1, fp, #136, 4 @ 0x80000008 │ │ │ │ + andeq r0, r0, r8, lsr #11 │ │ │ │ + @ instruction: 0xfffff4bc │ │ │ │ + sbceq r4, sp, #132, 16 @ 0x840000 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r7, r1 │ │ │ │ + ldr r2, [r7, #4]! │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r3, [pc, #68] @ de318 <__cxa_atexit@plt+0xd168c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldrex r0, [r7] │ │ │ │ + strex r0, r3, [r7] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne de2d8 <__cxa_atexit@plt+0xd164c> │ │ │ │ + ldr r7, [r1] │ │ │ │ + ldr r3, [pc, #40] @ de31c <__cxa_atexit@plt+0xd1690> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne de304 <__cxa_atexit@plt+0xd1678> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ + ldr r7, [pc, #20] @ de320 <__cxa_atexit@plt+0xd1694> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + movweq r5, #56460 @ 0xdc8c │ │ │ │ + movweq r5, #56584 @ 0xdd08 │ │ │ │ + movweq r5, #57312 @ 0xdfe0 │ │ │ │ + rsceq r1, fp, #200, 10 @ 0x32000000 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d5174 <__cxa_atexit@plt+0xc84e8> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #100] @ d51a4 <__cxa_atexit@plt+0xc8518> │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r7, [r6, #4]! │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq de3d8 <__cxa_atexit@plt+0xd174c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne de388 <__cxa_atexit@plt+0xd16fc> │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne de388 <__cxa_atexit@plt+0xd16fc> │ │ │ │ + ldr r5, [pc, #184] @ de428 <__cxa_atexit@plt+0xd179c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6] │ │ │ │ + tst r7, #3 │ │ │ │ + beq de404 <__cxa_atexit@plt+0xd1778> │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + b de444 <__cxa_atexit@plt+0xd17b8> │ │ │ │ + ldr r6, [pc, #144] @ de420 <__cxa_atexit@plt+0xd1794> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq de3f8 <__cxa_atexit@plt+0xd176c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc de414 <__cxa_atexit@plt+0xd1788> │ │ │ │ + ldr r3, [pc, #116] @ de42c <__cxa_atexit@plt+0xd17a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #112] @ de430 <__cxa_atexit@plt+0xd17a4> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #108] @ de434 <__cxa_atexit@plt+0xd17a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r6, [pc, #68] @ de424 <__cxa_atexit@plt+0xd1798> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq d5198 <__cxa_atexit@plt+0xc850c> │ │ │ │ - ldr r3, [pc, #76] @ d51a8 <__cxa_atexit@plt+0xc851c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 3ff704 <__cxa_atexit@plt+0x3f2a78> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r7, [pc, #32] @ d51ac <__cxa_atexit@plt+0xc8520> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [sl] │ │ │ │ - mov r7, #0 │ │ │ │ + beq de3f8 <__cxa_atexit@plt+0xd176c> │ │ │ │ + mov r6, r9 │ │ │ │ + b de5cc <__cxa_atexit@plt+0xd1940> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - @ instruction: 0xfffffc04 │ │ │ │ - movweq pc, #54452 @ 0xd4b4 @ │ │ │ │ - rsceq fp, fp, #164, 6 @ 0x90000002 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r8, asr #7 │ │ │ │ + andeq r0, r0, r8, ror #3 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, lsl #8 │ │ │ │ + @ instruction: 0xfffff314 │ │ │ │ + sbceq r4, sp, #220, 12 @ 0xdc00000 │ │ │ │ + rsceq r1, fp, #180, 8 @ 0xb4000000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d5218 <__cxa_atexit@plt+0xc858c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d5220 <__cxa_atexit@plt+0xc8594> │ │ │ │ - ldr r7, [pc, #88] @ d5240 <__cxa_atexit@plt+0xc85b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #84] @ d5244 <__cxa_atexit@plt+0xc85b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ d5248 <__cxa_atexit@plt+0xc85bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - mov r6, r3 │ │ │ │ - b d5228 <__cxa_atexit@plt+0xc859c> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #8] @ d523c <__cxa_atexit@plt+0xc85b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rsceq fp, fp, #40, 6 @ 0xa0000000 │ │ │ │ - @ instruction: 0xfffff96c │ │ │ │ - @ instruction: 0xfffff79c │ │ │ │ - sbceq lr, sp, #80, 8 @ 0x50000000 │ │ │ │ - rsceq fp, fp, #68, 6 @ 0x10000001 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d5300 <__cxa_atexit@plt+0xc8674> │ │ │ │ - ldr r3, [pc, #180] @ d5324 <__cxa_atexit@plt+0xc8698> │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne de4a4 <__cxa_atexit@plt+0xd1818> │ │ │ │ + ldr r6, [pc, #192] @ de51c <__cxa_atexit@plt+0xd1890> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq de4f8 <__cxa_atexit@plt+0xd186c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc de510 <__cxa_atexit@plt+0xd1884> │ │ │ │ + ldr r3, [pc, #168] @ de52c <__cxa_atexit@plt+0xd18a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq d52e0 <__cxa_atexit@plt+0xc8654> │ │ │ │ - ldr r3, [pc, #156] @ d5328 <__cxa_atexit@plt+0xc869c> │ │ │ │ + ldr r2, [pc, #164] @ de530 <__cxa_atexit@plt+0xd18a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #160] @ de534 <__cxa_atexit@plt+0xd18a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc de504 <__cxa_atexit@plt+0xd1878> │ │ │ │ + ldr r3, [pc, #100] @ de520 <__cxa_atexit@plt+0xd1894> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq d52f0 <__cxa_atexit@plt+0xc8664> │ │ │ │ - ldr r7, [pc, #132] @ d532c <__cxa_atexit@plt+0xc86a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #-4]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d5310 <__cxa_atexit@plt+0xc8684> │ │ │ │ - ldr r7, [pc, #112] @ d5338 <__cxa_atexit@plt+0xc86ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ d5334 <__cxa_atexit@plt+0xc86a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d5330 <__cxa_atexit@plt+0xc86a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [pc, #96] @ de524 <__cxa_atexit@plt+0xd1898> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #92] @ de528 <__cxa_atexit@plt+0xd189c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #24]! │ │ │ │ + ldmdb r5, {r3, r8} │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str r9, [r9, #24] │ │ │ │ + sub r9, r6, #7 │ │ │ │ + b f47ac <__cxa_atexit@plt+0xe7b20> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - rsceq fp, fp, #132, 4 @ 0x40000008 │ │ │ │ - rsceq fp, fp, #156, 4 @ 0xc0000009 │ │ │ │ - @ instruction: 0xfffff960 │ │ │ │ - rsceq fp, fp, #88, 4 @ 0x80000005 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffff36c │ │ │ │ + @ instruction: 0xfffff3bc │ │ │ │ + andeq r0, r0, r4, lsr r3 │ │ │ │ + @ instruction: 0xfffff248 │ │ │ │ + sbceq r4, sp, #16, 12 @ 0x1000000 │ │ │ │ + rsceq r1, fp, #180, 6 @ 0xd0000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #112] @ d53c4 <__cxa_atexit@plt+0xc8738> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq d53a4 <__cxa_atexit@plt+0xc8718> │ │ │ │ - ldr r7, [pc, #92] @ d53c8 <__cxa_atexit@plt+0xc873c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ de5b8 <__cxa_atexit@plt+0xd192c> │ │ │ │ + add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d53b0 <__cxa_atexit@plt+0xc8724> │ │ │ │ - ldr r7, [pc, #68] @ d53d0 <__cxa_atexit@plt+0xc8744> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - stmda r5, {r8, r9} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d53cc <__cxa_atexit@plt+0xc8740> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq de5ac <__cxa_atexit@plt+0xd1920> │ │ │ │ + ldr lr, [pc, #84] @ de5bc <__cxa_atexit@plt+0xd1930> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + ldr r8, [r7, #27] │ │ │ │ + ldr r3, [r7, #47] @ 0x2f │ │ │ │ + ldr r0, [r7, #51] @ 0x33 │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + ldr r0, [r0, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [r2, #15] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + sub r1, r5, #4 │ │ │ │ + stm r1, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r8, r7 │ │ │ │ + b 2196c8 <__cxa_atexit@plt+0x20ca3c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq fp, fp, #228, 2 @ 0x39 │ │ │ │ - @ instruction: 0xfffff89c │ │ │ │ - rsceq fp, fp, #192, 2 @ 0x30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xfffff41c │ │ │ │ + @ instruction: 0xfffff458 │ │ │ │ + rsceq r1, fp, #44, 6 @ 0xb0000000 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #80] @ d543c <__cxa_atexit@plt+0xc87b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - sub r7, r3, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d5428 <__cxa_atexit@plt+0xc879c> │ │ │ │ - ldr r7, [pc, #48] @ d5440 <__cxa_atexit@plt+0xc87b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - stmda r5, {r8, r9} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, sl │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #20] @ d5444 <__cxa_atexit@plt+0xc87b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne de62c <__cxa_atexit@plt+0xd19a0> │ │ │ │ + ldr r6, [pc, #200] @ de6ac <__cxa_atexit@plt+0xd1a20> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq de688 <__cxa_atexit@plt+0xd19fc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc de6a0 <__cxa_atexit@plt+0xd1a14> │ │ │ │ + ldr r3, [pc, #176] @ de6bc <__cxa_atexit@plt+0xd1a30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #172] @ de6c0 <__cxa_atexit@plt+0xd1a34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #168] @ de6c4 <__cxa_atexit@plt+0xd1a38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc de694 <__cxa_atexit@plt+0xd1a08> │ │ │ │ + ldr r3, [pc, #108] @ de6b0 <__cxa_atexit@plt+0xd1a24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #104] @ de6b4 <__cxa_atexit@plt+0xd1a28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #100] @ de6b8 <__cxa_atexit@plt+0xd1a2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r5, #28]! │ │ │ │ + ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldmdb r5, {r0, r8} │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str lr, [r9, #20] │ │ │ │ + str r1, [r9, #24] │ │ │ │ + str r9, [r9, #28] │ │ │ │ + sub r9, r6, #7 │ │ │ │ + b f47ac <__cxa_atexit@plt+0xe7b20> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffff818 │ │ │ │ - rsceq fp, fp, #108, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - str r7, [r5], #-16 │ │ │ │ - b d5464 <__cxa_atexit@plt+0xc87d8> │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r8, r3 │ │ │ │ - bcc d5500 <__cxa_atexit@plt+0xc8874> │ │ │ │ - ldr r0, [pc, #180] @ d5530 <__cxa_atexit@plt+0xc88a4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #176] @ d5534 <__cxa_atexit@plt+0xc88a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r0, [r2] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - sub r1, r3, #3 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffff184 │ │ │ │ + @ instruction: 0xfffff1c8 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + @ instruction: 0xfffff0c0 │ │ │ │ + sbceq r4, sp, #136, 8 @ 0x88000000 │ │ │ │ + rsceq r1, fp, #36, 4 @ 0x40000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #108] @ de748 <__cxa_atexit@plt+0xd1abc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq d54f0 <__cxa_atexit@plt+0xc8864> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r8, r3 │ │ │ │ - bcc d551c <__cxa_atexit@plt+0xc8890> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #120] @ d553c <__cxa_atexit@plt+0xc88b0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + beq de73c <__cxa_atexit@plt+0xd1ab0> │ │ │ │ + ldr lr, [pc, #84] @ de74c <__cxa_atexit@plt+0xd1ac0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + ldr r8, [r7, #27] │ │ │ │ + ldr r3, [r7, #47] @ 0x2f │ │ │ │ + ldr r0, [r7, #51] @ 0x33 │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + ldr r0, [r0, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [r2, #15] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + sub r1, r5, #4 │ │ │ │ + stm r1, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r8, r7 │ │ │ │ + b 2196c8 <__cxa_atexit@plt+0x20ca3c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #48] @ d5538 <__cxa_atexit@plt+0xc88ac> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - movweq lr, #56396 @ 0xdc4c │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - movweq lr, #56972 @ 0xde8c │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffff28c │ │ │ │ + @ instruction: 0xfffff2c8 │ │ │ │ + rsceq r1, fp, #88, 2 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc de798 <__cxa_atexit@plt+0xd1b0c> │ │ │ │ + ldr r3, [pc, #44] @ de7a4 <__cxa_atexit@plt+0xd1b18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ de7a8 <__cxa_atexit@plt+0xd1b1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #36] @ de7ac <__cxa_atexit@plt+0xd1b20> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0xffffef54 │ │ │ │ + sbceq r4, sp, #28, 6 @ 0x70000000 │ │ │ │ + rsceq r1, fp, #220 @ 0xdc │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d5590 <__cxa_atexit@plt+0xc8904> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ d559c <__cxa_atexit@plt+0xc8910> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ + bcc de860 <__cxa_atexit@plt+0xd1bd4> │ │ │ │ + ldr r0, [pc, #172] @ de884 <__cxa_atexit@plt+0xd1bf8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r1, [pc, #164] @ de888 <__cxa_atexit@plt+0xd1bfc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldmib r5, {r8, lr} │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + sub r1, r6, #2 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r1, [pc, #124] @ de88c <__cxa_atexit@plt+0xd1c00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + ldr r1, [pc, #112] @ de890 <__cxa_atexit@plt+0xd1c04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi de86c <__cxa_atexit@plt+0xd1be0> │ │ │ │ + ldr r1, [pc, #76] @ de898 <__cxa_atexit@plt+0xd1c0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r8, lr} │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq lr, #56808 @ 0xdde8 │ │ │ │ - rsceq fp, fp, #24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi d5600 <__cxa_atexit@plt+0xc8974> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d55f8 <__cxa_atexit@plt+0xc896c> │ │ │ │ - ldr r3, [pc, #52] @ d5608 <__cxa_atexit@plt+0xc897c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ d560c <__cxa_atexit@plt+0xc8980> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ d5610 <__cxa_atexit@plt+0xc8984> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq sl, fp, #224, 18 @ 0x380000 │ │ │ │ - rsceq sl, fp, #208, 30 @ 0x340 │ │ │ │ - movweq lr, #55632 @ 0xd950 │ │ │ │ - rsceq sl, fp, #180, 30 @ 0x2d0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #32] @ de894 <__cxa_atexit@plt+0xd1c08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + stmda r5, {r0, r8, lr} │ │ │ │ + mov r5, r3 │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xffffef14 │ │ │ │ + movweq r5, #57052 @ 0xdedc │ │ │ │ + movweq r5, #57016 @ 0xdeb8 │ │ │ │ + movweq r5, #57004 @ 0xdeac │ │ │ │ + rsceq r0, fp, #200, 24 @ 0xc800 │ │ │ │ + @ instruction: 0xffffa0a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d569c <__cxa_atexit@plt+0xc8a10> │ │ │ │ - ldr r3, [pc, #116] @ d56ac <__cxa_atexit@plt+0xc8a20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq d566c <__cxa_atexit@plt+0xc89e0> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne d567c <__cxa_atexit@plt+0xc89f0> │ │ │ │ - ldr r7, [pc, #84] @ d56b4 <__cxa_atexit@plt+0xc8a28> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi de8e0 <__cxa_atexit@plt+0xd1c54> │ │ │ │ + ldr r7, [pc, #52] @ de8f4 <__cxa_atexit@plt+0xd1c68> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #80] @ d56b8 <__cxa_atexit@plt+0xc8a2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq de8d4 <__cxa_atexit@plt+0xd1c48> │ │ │ │ + mov r7, r8 │ │ │ │ + b de904 <__cxa_atexit@plt+0xd1c78> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - addeq r3, r7, #1 │ │ │ │ - lsl r7, r3, #2 │ │ │ │ - ldr r3, [pc, #32] @ d56b0 <__cxa_atexit@plt+0xc8a24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d56bc <__cxa_atexit@plt+0xc8a30> │ │ │ │ + ldr r7, [pc, #16] @ de8f8 <__cxa_atexit@plt+0xd1c6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - movweq lr, #57252 @ 0xdfa4 │ │ │ │ - rsceq sl, fp, #116, 30 @ 0x1d0 │ │ │ │ - rsceq sl, fp, #108, 30 @ 0x1b0 │ │ │ │ - rsceq sl, fp, #64, 30 @ 0x100 │ │ │ │ - rsceq sl, fp, #12, 30 @ 0x30 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r1, fp, #52 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne d56f8 <__cxa_atexit@plt+0xc8a6c> │ │ │ │ - ldr r7, [pc, #56] @ d5720 <__cxa_atexit@plt+0xc8a94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #48] @ d5724 <__cxa_atexit@plt+0xc8a98> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov sl, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dea1c <__cxa_atexit@plt+0xd1d90> │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + ldr r4, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #24] │ │ │ │ + str r4, [sp, #28] │ │ │ │ + ldr r4, [r7, #27] │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r7, #31] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr ip, [r7, #35] @ 0x23 │ │ │ │ + ldr r4, [r7, #39] @ 0x27 │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str fp, [sp, #32] │ │ │ │ + ldr fp, [r7, #43] @ 0x2b │ │ │ │ + ldr r4, [r7, #47] @ 0x2f │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [r7, #51] @ 0x33 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr r4, [r7, #55] @ 0x37 │ │ │ │ + str r4, [sp, #20] │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r4, [r7, #7] │ │ │ │ + add r7, r7, #11 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r8, [pc, #172] @ dea2c <__cxa_atexit@plt+0xd1da0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #1 │ │ │ │ + ldr r9, [pc, #164] @ dea30 <__cxa_atexit@plt+0xd1da4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #72] @ 0x48 │ │ │ │ + sub r0, r6, #75 @ 0x4b │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ + ldr r0, [pc, #148] @ dea34 <__cxa_atexit@plt+0xd1da8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #3 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r3, [pc, #12] @ d571c <__cxa_atexit@plt+0xc8a90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ + ldr r0, [pc, #136] @ dea38 <__cxa_atexit@plt+0xd1dac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + str r4, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r2, r7, r8} │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str ip, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str fp, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + sub r7, r6, #7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + mov r4, sl │ │ │ │ + ldr fp, [sp, #32] │ │ │ │ bx r0 │ │ │ │ - movweq lr, #57124 @ 0xdf24 │ │ │ │ - rsceq sl, fp, #236, 28 @ 0xec0 │ │ │ │ - rsceq sl, fp, #224, 28 @ 0xe00 │ │ │ │ - rsceq sl, fp, #208, 28 @ 0xd00 │ │ │ │ + mov r4, #80 @ 0x50 │ │ │ │ + str r4, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r5, #54716 @ 0xd5bc │ │ │ │ + movweq r5, #55144 @ 0xd768 │ │ │ │ + movweq r5, #54760 @ 0xd5e8 │ │ │ │ + movweq r5, #56608 @ 0xdd20 │ │ │ │ + rsceq r0, fp, #4, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi d5788 <__cxa_atexit@plt+0xc8afc> │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi deaa4 <__cxa_atexit@plt+0xd1e18> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d5780 <__cxa_atexit@plt+0xc8af4> │ │ │ │ - ldr r3, [pc, #52] @ d5790 <__cxa_atexit@plt+0xc8b04> │ │ │ │ + beq dea9c <__cxa_atexit@plt+0xd1e10> │ │ │ │ + ldr r3, [pc, #60] @ deaac <__cxa_atexit@plt+0xd1e20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ d5794 <__cxa_atexit@plt+0xc8b08> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ d5798 <__cxa_atexit@plt+0xc8b0c> │ │ │ │ + ldr r7, [pc, #56] @ deab0 <__cxa_atexit@plt+0xd1e24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ deab4 <__cxa_atexit@plt+0xd1e28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsceq sl, fp, #88, 16 @ 0x580000 │ │ │ │ - rsceq sl, fp, #136, 28 @ 0x880 │ │ │ │ - movweq lr, #55240 @ 0xd7c8 │ │ │ │ - rsceq sl, fp, #108, 28 @ 0x6c0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d581c <__cxa_atexit@plt+0xc8b90> │ │ │ │ - ldr r3, [pc, #124] @ d583c <__cxa_atexit@plt+0xc8bb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq d57e8 <__cxa_atexit@plt+0xc8b5c> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne d57f8 <__cxa_atexit@plt+0xc8b6c> │ │ │ │ - ldr r7, [pc, #104] @ d5844 <__cxa_atexit@plt+0xc8bb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #100] @ d5848 <__cxa_atexit@plt+0xc8bbc> │ │ │ │ + ldr r0, [pc, #36] @ deab8 <__cxa_atexit@plt+0xd1e2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d582c <__cxa_atexit@plt+0xc8ba0> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r3, [pc, #52] @ d5840 <__cxa_atexit@plt+0xc8bb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #-4] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ d584c <__cxa_atexit@plt+0xc8bc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d5804 <__cxa_atexit@plt+0xc8b78> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - movweq lr, #56872 @ 0xde28 │ │ │ │ - rsceq sl, fp, #56, 28 @ 0x380 │ │ │ │ - rsceq sl, fp, #48, 28 @ 0x300 │ │ │ │ - rsceq sl, fp, #0, 28 │ │ │ │ - rsceq sl, fp, #188, 26 @ 0x2f00 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r0, fp, #208, 28 @ 0xd00 │ │ │ │ + movweq r5, #54436 @ 0xd4a4 │ │ │ │ + rsceq r0, fp, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne d5880 <__cxa_atexit@plt+0xc8bf4> │ │ │ │ - ldr r7, [pc, #72] @ d58b8 <__cxa_atexit@plt+0xc8c2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #64] @ d58bc <__cxa_atexit@plt+0xc8c30> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d58a4 <__cxa_atexit@plt+0xc8c18> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ d58b4 <__cxa_atexit@plt+0xc8c28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #-4] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d588c <__cxa_atexit@plt+0xc8c00> │ │ │ │ - movweq lr, #56736 @ 0xdda0 │ │ │ │ - rsceq sl, fp, #164, 26 @ 0x2900 │ │ │ │ - rsceq sl, fp, #152, 26 @ 0x2600 │ │ │ │ - rsceq sl, fp, #68, 14 @ 0x1100000 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d59a0 <__cxa_atexit@plt+0xc8d14> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r1, [pc, #208] @ d59c4 <__cxa_atexit@plt+0xc8d38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r0, lr │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d59b0 <__cxa_atexit@plt+0xc8d24> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - bge d5950 <__cxa_atexit@plt+0xc8cc4> │ │ │ │ - ldr r7, [pc, #168] @ d59c8 <__cxa_atexit@plt+0xc8d3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #160] @ d59cc <__cxa_atexit@plt+0xc8d40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #144] @ d59d0 <__cxa_atexit@plt+0xc8d44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #124] @ d59d4 <__cxa_atexit@plt+0xc8d48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ d59d8 <__cxa_atexit@plt+0xc8d4c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #108] @ d59dc <__cxa_atexit@plt+0xc8d50> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc deaf8 <__cxa_atexit@plt+0xd1e6c> │ │ │ │ + mov r2, #10 │ │ │ │ + strb r2, [r3, #12] │ │ │ │ + ldr r2, [pc, #28] @ deb04 <__cxa_atexit@plt+0xd1e78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r7, #20]! │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - movweq lr, #54852 @ 0xd644 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - movweq lr, #54800 @ 0xd610 │ │ │ │ - movweq lr, #54880 @ 0xd660 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - movweq lr, #54732 @ 0xd5cc │ │ │ │ - rsceq sl, fp, #36, 12 @ 0x2400000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d5a80 <__cxa_atexit@plt+0xc8df4> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d5ab0 <__cxa_atexit@plt+0xc8e24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #4 │ │ │ │ - bcs d5a34 <__cxa_atexit@plt+0xc8da8> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d5ab8 <__cxa_atexit@plt+0xc8e2c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r5, #56312 @ 0xdbf8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r8, [pc, #4] @ deb20 <__cxa_atexit@plt+0xd1e94> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b f3bcc <__cxa_atexit@plt+0xe6f40> │ │ │ │ + rsceq r0, fp, #64, 28 @ 0x400 │ │ │ │ + rsceq r0, fp, #52, 26 @ 0xd00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d5a90 <__cxa_atexit@plt+0xc8e04> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d5a98 <__cxa_atexit@plt+0xc8e0c> │ │ │ │ - ldr r5, [pc, #100] @ d5abc <__cxa_atexit@plt+0xc8e30> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d5ac0 <__cxa_atexit@plt+0xc8e34> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d5ac4 <__cxa_atexit@plt+0xc8e38> │ │ │ │ + bhi deb68 <__cxa_atexit@plt+0xd1edc> │ │ │ │ + ldr r2, [pc, #44] @ deb70 <__cxa_atexit@plt+0xd1ee4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq deb5c <__cxa_atexit@plt+0xd1ed0> │ │ │ │ + ldrb r8, [r7, #3] │ │ │ │ + b 115dd8 <__cxa_atexit@plt+0x10914c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b d5aa0 <__cxa_atexit@plt+0xc8e14> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d5ab4 <__cxa_atexit@plt+0xc8e28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq lr, #54568 @ 0xd528 │ │ │ │ - rsceq sl, fp, #100, 10 @ 0x19000000 │ │ │ │ - movweq lr, #56332 @ 0xdc0c │ │ │ │ - @ instruction: 0xffffc550 │ │ │ │ - @ instruction: 0xffffc498 │ │ │ │ - sbceq sp, sp, #132, 26 @ 0x2100 │ │ │ │ - rsceq sl, fp, #60, 10 @ 0xf000000 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq r0, fp, #228, 24 @ 0xe400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldrb r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 115dd8 <__cxa_atexit@plt+0x10914c> │ │ │ │ + rsceq r0, fp, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d5b68 <__cxa_atexit@plt+0xc8edc> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d5b98 <__cxa_atexit@plt+0xc8f0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #4 │ │ │ │ - bcs d5b1c <__cxa_atexit@plt+0xc8e90> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d5ba0 <__cxa_atexit@plt+0xc8f14> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d5b78 <__cxa_atexit@plt+0xc8eec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d5b80 <__cxa_atexit@plt+0xc8ef4> │ │ │ │ - ldr r5, [pc, #100] @ d5ba4 <__cxa_atexit@plt+0xc8f18> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d5ba8 <__cxa_atexit@plt+0xc8f1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d5bac <__cxa_atexit@plt+0xc8f20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b d5b88 <__cxa_atexit@plt+0xc8efc> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d5b9c <__cxa_atexit@plt+0xc8f10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r1, [pc, #56] @ debe4 <__cxa_atexit@plt+0xd1f58> │ │ │ │ + addls r1, pc, r1 │ │ │ │ + ldrls r2, [pc, #52] @ debe8 <__cxa_atexit@plt+0xd1f5c> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + strls r7, [r5, #-4] │ │ │ │ + ldrls r0, [pc, #44] @ debec <__cxa_atexit@plt+0xd1f60> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + ldrbls r7, [r7, #8] │ │ │ │ + strls r0, [r5, #-8] │ │ │ │ + strls r1, [r5, #-16] │ │ │ │ + strbls r7, [r5, #-12] │ │ │ │ + ldrls r0, [pc, #24] @ debf0 <__cxa_atexit@plt+0xd1f64> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r5, r3 │ │ │ │ + movls r7, r2 │ │ │ │ bx r0 │ │ │ │ - movweq lr, #54336 @ 0xd440 │ │ │ │ - rsceq sl, fp, #124, 8 @ 0x7c000000 │ │ │ │ - movweq lr, #56100 @ 0xdb24 │ │ │ │ - @ instruction: 0xffffc468 │ │ │ │ - @ instruction: 0xffffc3b0 │ │ │ │ - sbceq sp, sp, #156, 24 @ 0x9c00 │ │ │ │ - rsceq sl, fp, #80, 8 @ 0x50000000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r1, sp │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + rsceq r0, fp, #96, 24 @ 0x6000 │ │ │ │ + movweq r5, #54120 @ 0xd368 │ │ │ │ + rsceq r0, fp, #60, 24 @ 0x3c00 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d5c70 <__cxa_atexit@plt+0xc8fe4> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - bge d5c20 <__cxa_atexit@plt+0xc8f94> │ │ │ │ - ldr r7, [pc, #152] @ d5c80 <__cxa_atexit@plt+0xc8ff4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #148] @ d5c84 <__cxa_atexit@plt+0xc8ff8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - ldr r7, [pc, #124] @ d5c88 <__cxa_atexit@plt+0xc8ffc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r3, #20]! │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [pc, #100] @ d5c8c <__cxa_atexit@plt+0xc9000> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #96] @ d5c90 <__cxa_atexit@plt+0xc9004> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #92] @ d5c94 <__cxa_atexit@plt+0xc9008> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #20]! │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ + bcc dec30 <__cxa_atexit@plt+0xd1fa4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldrb r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ dec3c <__cxa_atexit@plt+0xd1fb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + strb r2, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - movweq lr, #54092 @ 0xd34c │ │ │ │ - movweq lr, #54164 @ 0xd394 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0xfffffc98 │ │ │ │ - movweq lr, #54020 @ 0xd304 │ │ │ │ - rsceq sl, fp, #108, 6 @ 0xb0000001 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d5d98 <__cxa_atexit@plt+0xc910c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d5da0 <__cxa_atexit@plt+0xc9114> │ │ │ │ - ldr lr, [pc, #256] @ d5dcc <__cxa_atexit@plt+0xc9140> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #252] @ d5dd0 <__cxa_atexit@plt+0xc9144> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - sub r7, r8, r2 │ │ │ │ - sub r2, r0, r7 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d5db8 <__cxa_atexit@plt+0xc912c> │ │ │ │ - cmp r8, r2 │ │ │ │ - bge d5d48 <__cxa_atexit@plt+0xc90bc> │ │ │ │ - ldr r7, [pc, #188] @ d5dd4 <__cxa_atexit@plt+0xc9148> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #16]! │ │ │ │ - ldr r7, [pc, #180] @ d5dd8 <__cxa_atexit@plt+0xc914c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #164] @ d5ddc <__cxa_atexit@plt+0xc9150> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #144] @ d5de0 <__cxa_atexit@plt+0xc9154> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ d5de4 <__cxa_atexit@plt+0xc9158> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - ldr lr, [pc, #132] @ d5de8 <__cxa_atexit@plt+0xc915c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r6, #-8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #20]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - mov r3, r6 │ │ │ │ - b d5da8 <__cxa_atexit@plt+0xc911c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - movweq lr, #53860 @ 0xd264 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - movweq lr, #53784 @ 0xd218 │ │ │ │ - movweq lr, #53864 @ 0xd268 │ │ │ │ - @ instruction: 0xfffffb78 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - movweq lr, #53720 @ 0xd1d8 │ │ │ │ - rsceq sl, fp, #24, 4 @ 0x80000001 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r5, #56000 @ 0xdac0 │ │ │ │ + rsceq r0, fp, #36, 24 @ 0x2400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d5e8c <__cxa_atexit@plt+0xc9200> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d5ebc <__cxa_atexit@plt+0xc9230> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #4 │ │ │ │ - bcs d5e40 <__cxa_atexit@plt+0xc91b4> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d5ec4 <__cxa_atexit@plt+0xc9238> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d5e9c <__cxa_atexit@plt+0xc9210> │ │ │ │ + bhi decb0 <__cxa_atexit@plt+0xd2024> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d5ea4 <__cxa_atexit@plt+0xc9218> │ │ │ │ - ldr r5, [pc, #100] @ d5ec8 <__cxa_atexit@plt+0xc923c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d5ecc <__cxa_atexit@plt+0xc9240> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d5ed0 <__cxa_atexit@plt+0xc9244> │ │ │ │ + bcc decbc <__cxa_atexit@plt+0xd2030> │ │ │ │ + ldr r2, [pc, #88] @ deccc <__cxa_atexit@plt+0xd2040> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b d5eac <__cxa_atexit@plt+0xc9220> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d5ec0 <__cxa_atexit@plt+0xc9234> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - movweq lr, #53532 @ 0xd11c │ │ │ │ - rsceq sl, fp, #88, 2 │ │ │ │ - movweq lr, #55296 @ 0xd800 │ │ │ │ - @ instruction: 0xffffc144 │ │ │ │ - @ instruction: 0xffffc08c │ │ │ │ - sbceq sp, sp, #120, 18 @ 0x1e0000 │ │ │ │ - rsceq sl, fp, #48, 2 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d5f74 <__cxa_atexit@plt+0xc92e8> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d5fa4 <__cxa_atexit@plt+0xc9318> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #4 │ │ │ │ - bcs d5f28 <__cxa_atexit@plt+0xc929c> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d5fac <__cxa_atexit@plt+0xc9320> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d5f84 <__cxa_atexit@plt+0xc92f8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d5f8c <__cxa_atexit@plt+0xc9300> │ │ │ │ - ldr r5, [pc, #100] @ d5fb0 <__cxa_atexit@plt+0xc9324> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d5fb4 <__cxa_atexit@plt+0xc9328> │ │ │ │ + ldr r1, [pc, #84] @ decd0 <__cxa_atexit@plt+0xd2044> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d5fb8 <__cxa_atexit@plt+0xc932c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ + ldr r8, [pc, #80] @ decd4 <__cxa_atexit@plt+0xd2048> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #72] @ decd8 <__cxa_atexit@plt+0xd204c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b d5f94 <__cxa_atexit@plt+0xc9308> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d5fa8 <__cxa_atexit@plt+0xc931c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq lr, #53300 @ 0xd034 │ │ │ │ - rsceq sl, fp, #112 @ 0x70 │ │ │ │ - movweq lr, #55064 @ 0xd718 │ │ │ │ - @ instruction: 0xffffc05c │ │ │ │ - @ instruction: 0xffffbfa4 │ │ │ │ - sbceq sp, sp, #144, 16 @ 0x900000 │ │ │ │ - rsceq sl, fp, #72 @ 0x48 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + sbceq r3, sp, #52, 28 @ 0x340 │ │ │ │ + movweq r5, #53912 @ 0xd298 │ │ │ │ + rsceq r0, fp, #48, 22 @ 0xc000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d609c <__cxa_atexit@plt+0xc9410> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r1, [pc, #208] @ d60c0 <__cxa_atexit@plt+0xc9434> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r0, lr │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d60ac <__cxa_atexit@plt+0xc9420> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - ble d604c <__cxa_atexit@plt+0xc93c0> │ │ │ │ - ldr r7, [pc, #168] @ d60c4 <__cxa_atexit@plt+0xc9438> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #160] @ d60c8 <__cxa_atexit@plt+0xc943c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #144] @ d60cc <__cxa_atexit@plt+0xc9440> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #124] @ d60d0 <__cxa_atexit@plt+0xc9444> │ │ │ │ + ldr r2, [pc, #28] @ ded10 <__cxa_atexit@plt+0xd2084> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ d60d4 <__cxa_atexit@plt+0xc9448> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #108] @ d60d8 <__cxa_atexit@plt+0xc944c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r7, #20]! │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ded08 <__cxa_atexit@plt+0xd207c> │ │ │ │ + b ded20 <__cxa_atexit@plt+0xd2094> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movweq sp, #57160 @ 0xdf48 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - movweq sp, #57108 @ 0xdf14 │ │ │ │ - movweq sp, #57188 @ 0xdf64 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - movweq sp, #57040 @ 0xded0 │ │ │ │ - rsceq r9, fp, #40, 30 @ 0xa0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d617c <__cxa_atexit@plt+0xc94f0> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d61ac <__cxa_atexit@plt+0xc9520> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #4 │ │ │ │ - bcs d6130 <__cxa_atexit@plt+0xc94a4> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d61b4 <__cxa_atexit@plt+0xc9528> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d618c <__cxa_atexit@plt+0xc9500> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + rsceq r0, fp, #248, 20 @ 0xf8000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d6194 <__cxa_atexit@plt+0xc9508> │ │ │ │ - ldr r5, [pc, #100] @ d61b8 <__cxa_atexit@plt+0xc952c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d61bc <__cxa_atexit@plt+0xc9530> │ │ │ │ + bcc dedec <__cxa_atexit@plt+0xd2160> │ │ │ │ + ldr r1, [pc, #200] @ dee04 <__cxa_atexit@plt+0xd2178> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d61c0 <__cxa_atexit@plt+0xc9534> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b d619c <__cxa_atexit@plt+0xc9510> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d61b0 <__cxa_atexit@plt+0xc9524> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - movweq sp, #56876 @ 0xde2c │ │ │ │ - rsceq r9, fp, #104, 28 @ 0x680 │ │ │ │ - movweq lr, #54544 @ 0xd510 │ │ │ │ - @ instruction: 0xffffbe54 │ │ │ │ - @ instruction: 0xffffbd9c │ │ │ │ - sbceq sp, sp, #136, 12 @ 0x8800000 │ │ │ │ - rsceq r9, fp, #64, 28 @ 0x400 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d6264 <__cxa_atexit@plt+0xc95d8> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d6294 <__cxa_atexit@plt+0xc9608> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #4 │ │ │ │ - bcs d6218 <__cxa_atexit@plt+0xc958c> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d629c <__cxa_atexit@plt+0xc9610> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d6274 <__cxa_atexit@plt+0xc95e8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + ldr r0, [pc, #196] @ dee08 <__cxa_atexit@plt+0xd217c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5] │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + mov r7, r3 │ │ │ │ + str r0, [r7, #4]! │ │ │ │ + strb r1, [r7, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq deda0 <__cxa_atexit@plt+0xd2114> │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d627c <__cxa_atexit@plt+0xc95f0> │ │ │ │ - ldr r5, [pc, #100] @ d62a0 <__cxa_atexit@plt+0xc9614> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d62a4 <__cxa_atexit@plt+0xc9618> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d62a8 <__cxa_atexit@plt+0xc961c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + bcc dedf8 <__cxa_atexit@plt+0xd216c> │ │ │ │ + ldr r2, [pc, #168] @ dee1c <__cxa_atexit@plt+0xd2190> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr lr, [pc, #156] @ dee20 <__cxa_atexit@plt+0xd2194> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b d6284 <__cxa_atexit@plt+0xc95f8> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d6298 <__cxa_atexit@plt+0xc960c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r1, [pc, #88] @ dee0c <__cxa_atexit@plt+0xd2180> │ │ │ │ + addls r1, pc, r1 │ │ │ │ + ldrls r2, [pc, #84] @ dee10 <__cxa_atexit@plt+0xd2184> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + strls r7, [r5, #-4] │ │ │ │ + ldrls r0, [pc, #76] @ dee14 <__cxa_atexit@plt+0xd2188> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + ldrbls r7, [r7, #8] │ │ │ │ + strls r0, [r5, #-8] │ │ │ │ + strls r1, [r5, #-16] │ │ │ │ + strbls r7, [r5, #-12] │ │ │ │ + ldrls r0, [pc, #56] @ dee18 <__cxa_atexit@plt+0xd218c> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r5, r3 │ │ │ │ + movls r7, r2 │ │ │ │ bx r0 │ │ │ │ - movweq sp, #56644 @ 0xdd44 │ │ │ │ - rsceq r9, fp, #128, 26 @ 0x2000 │ │ │ │ - movweq lr, #54312 @ 0xd428 │ │ │ │ - @ instruction: 0xffffbd6c │ │ │ │ - @ instruction: 0xffffbcb4 │ │ │ │ - sbceq sp, sp, #160, 10 @ 0x28000000 │ │ │ │ - rsceq r9, fp, #84, 26 @ 0x1500 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r1, sp │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + rsceq r0, fp, #88, 20 @ 0x58000 │ │ │ │ + movweq r5, #53600 @ 0xd160 │ │ │ │ + rsceq r0, fp, #52, 20 @ 0x34000 │ │ │ │ + movweq r5, #53740 @ 0xd1ec │ │ │ │ + movweq r5, #55520 @ 0xd8e0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d636c <__cxa_atexit@plt+0xc96e0> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - ble d631c <__cxa_atexit@plt+0xc9690> │ │ │ │ - ldr r7, [pc, #152] @ d637c <__cxa_atexit@plt+0xc96f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #148] @ d6380 <__cxa_atexit@plt+0xc96f4> │ │ │ │ + bcc dee74 <__cxa_atexit@plt+0xd21e8> │ │ │ │ + ldr r2, [pc, #56] @ dee80 <__cxa_atexit@plt+0xd21f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - ldr r7, [pc, #124] @ d6384 <__cxa_atexit@plt+0xc96f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r3, #20]! │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [pc, #100] @ d6388 <__cxa_atexit@plt+0xc96fc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #96] @ d638c <__cxa_atexit@plt+0xc9700> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #92] @ d6390 <__cxa_atexit@plt+0xc9704> │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr lr, [pc, #44] @ dee84 <__cxa_atexit@plt+0xd21f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #20]! │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - movweq sp, #56400 @ 0xdc50 │ │ │ │ - movweq sp, #56472 @ 0xdc98 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0xfffffc98 │ │ │ │ - movweq sp, #56328 @ 0xdc08 │ │ │ │ - rsceq r9, fp, #112, 24 @ 0x7000 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d6494 <__cxa_atexit@plt+0xc9808> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d649c <__cxa_atexit@plt+0xc9810> │ │ │ │ - ldr lr, [pc, #256] @ d64c8 <__cxa_atexit@plt+0xc983c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #252] @ d64cc <__cxa_atexit@plt+0xc9840> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - sub r7, r8, r2 │ │ │ │ - sub r2, r0, r7 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d64b4 <__cxa_atexit@plt+0xc9828> │ │ │ │ - cmp r8, r2 │ │ │ │ - ble d6444 <__cxa_atexit@plt+0xc97b8> │ │ │ │ - ldr r7, [pc, #188] @ d64d0 <__cxa_atexit@plt+0xc9844> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #16]! │ │ │ │ - ldr r7, [pc, #180] @ d64d4 <__cxa_atexit@plt+0xc9848> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #164] @ d64d8 <__cxa_atexit@plt+0xc984c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #144] @ d64dc <__cxa_atexit@plt+0xc9850> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r5, #53528 @ 0xd118 │ │ │ │ + movweq r5, #55308 @ 0xd80c │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc deed4 <__cxa_atexit@plt+0xd2248> │ │ │ │ + ldr r3, [pc, #60] @ deeec <__cxa_atexit@plt+0xd2260> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ deef0 <__cxa_atexit@plt+0xd2264> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ d64e0 <__cxa_atexit@plt+0xc9854> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - ldr lr, [pc, #132] @ d64e4 <__cxa_atexit@plt+0xc9858> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r6, #-8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #20]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - mov r3, r6 │ │ │ │ - b d64a4 <__cxa_atexit@plt+0xc9818> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - movweq sp, #56168 @ 0xdb68 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - movweq sp, #56092 @ 0xdb1c │ │ │ │ - movweq sp, #56172 @ 0xdb6c │ │ │ │ - @ instruction: 0xfffffb78 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - movweq sp, #56028 @ 0xdadc │ │ │ │ - rsceq r9, fp, #28, 22 @ 0x7000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d6588 <__cxa_atexit@plt+0xc98fc> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d65b8 <__cxa_atexit@plt+0xc992c> │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #44] @ deef4 <__cxa_atexit@plt+0xd2268> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #4 │ │ │ │ - bcs d653c <__cxa_atexit@plt+0xc98b0> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d65c0 <__cxa_atexit@plt+0xc9934> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d6598 <__cxa_atexit@plt+0xc990c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d65a0 <__cxa_atexit@plt+0xc9914> │ │ │ │ - ldr r5, [pc, #100] @ d65c4 <__cxa_atexit@plt+0xc9938> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d65c8 <__cxa_atexit@plt+0xc993c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d65cc <__cxa_atexit@plt+0xc9940> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b d65a8 <__cxa_atexit@plt+0xc991c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d65bc <__cxa_atexit@plt+0xc9930> │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ + ldr r7, [pc, #28] @ deef8 <__cxa_atexit@plt+0xd226c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movweq sp, #55840 @ 0xda20 │ │ │ │ - rsceq r9, fp, #92, 20 @ 0x5c000 │ │ │ │ - movweq lr, #53508 @ 0xd104 │ │ │ │ - @ instruction: 0xffffba48 │ │ │ │ - @ instruction: 0xffffb990 │ │ │ │ - sbceq sp, sp, #124, 4 @ 0xc0000007 │ │ │ │ - rsceq r9, fp, #52, 20 @ 0x34000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + rsceq r0, fp, #4, 22 @ 0x1000 │ │ │ │ + movweq r5, #55200 @ 0xd7a0 │ │ │ │ + rsceq r0, fp, #244, 20 @ 0xf4000 │ │ │ │ + rsceq r0, fp, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi d6670 <__cxa_atexit@plt+0xc99e4> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d66a0 <__cxa_atexit@plt+0xc9a14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #4 │ │ │ │ - bcs d6624 <__cxa_atexit@plt+0xc9998> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d66a8 <__cxa_atexit@plt+0xc9a1c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d6680 <__cxa_atexit@plt+0xc99f4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d6688 <__cxa_atexit@plt+0xc99fc> │ │ │ │ - ldr r5, [pc, #100] @ d66ac <__cxa_atexit@plt+0xc9a20> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d66b0 <__cxa_atexit@plt+0xc9a24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d66b4 <__cxa_atexit@plt+0xc9a28> │ │ │ │ + bhi def48 <__cxa_atexit@plt+0xd22bc> │ │ │ │ + ldr r2, [pc, #56] @ def5c <__cxa_atexit@plt+0xd22d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b d6690 <__cxa_atexit@plt+0xc9a04> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d66a4 <__cxa_atexit@plt+0xc9a18> │ │ │ │ + stmdb r3, {r8, r9, sl} │ │ │ │ + ldr r3, [pc, #48] @ def60 <__cxa_atexit@plt+0xd22d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r3, [pc, #40] @ def64 <__cxa_atexit@plt+0xd22d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 214710 <__cxa_atexit@plt+0x207a84> │ │ │ │ + ldr r7, [pc, #24] @ def68 <__cxa_atexit@plt+0xd22dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - movweq sp, #55608 @ 0xd938 │ │ │ │ - rsceq r9, fp, #116, 18 @ 0x1d0000 │ │ │ │ - movweq lr, #53276 @ 0xd01c │ │ │ │ - @ instruction: 0xffffb960 │ │ │ │ - @ instruction: 0xffffb8a8 │ │ │ │ - sbceq sp, sp, #148, 2 @ 0x25 │ │ │ │ - rsceq r9, fp, #72, 18 @ 0x120000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + rsceq r0, fp, #76, 6 @ 0x30000001 │ │ │ │ + movweq r5, #55228 @ 0xd7bc │ │ │ │ + movweq r5, #55220 @ 0xd7b4 │ │ │ │ + rsceq r0, fp, #192, 20 @ 0xc0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi d6700 <__cxa_atexit@plt+0xc9a74> │ │ │ │ - ldr r7, [pc, #52] @ d6714 <__cxa_atexit@plt+0xc9a88> │ │ │ │ + bhi defb0 <__cxa_atexit@plt+0xd2324> │ │ │ │ + ldr r7, [pc, #52] @ defc4 <__cxa_atexit@plt+0xd2338> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq d66f4 <__cxa_atexit@plt+0xc9a68> │ │ │ │ + beq defa4 <__cxa_atexit@plt+0xd2318> │ │ │ │ mov r7, r8 │ │ │ │ - b d6728 <__cxa_atexit@plt+0xc9a9c> │ │ │ │ + b defd4 <__cxa_atexit@plt+0xd2348> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d6718 <__cxa_atexit@plt+0xc9a8c> │ │ │ │ + ldr r7, [pc, #16] @ defc8 <__cxa_atexit@plt+0xd233c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r9, fp, #36, 30 @ 0x90 │ │ │ │ - rsceq r9, fp, #232, 16 @ 0xe80000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d67a8 <__cxa_atexit@plt+0xc9b1c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #144] @ d67d8 <__cxa_atexit@plt+0xc9b4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq d6794 <__cxa_atexit@plt+0xc9b08> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d67b8 <__cxa_atexit@plt+0xc9b2c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #112] @ d67dc <__cxa_atexit@plt+0xc9b50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - ands r7, r3, #3 │ │ │ │ - beq d679c <__cxa_atexit@plt+0xc9b10> │ │ │ │ - cmp r7, #3 │ │ │ │ - beq d67c8 <__cxa_atexit@plt+0xc9b3c> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d6898 <__cxa_atexit@plt+0xc9c0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b d6740 <__cxa_atexit@plt+0xc9ab4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d6764 <__cxa_atexit@plt+0xc9ad8> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d6788 <__cxa_atexit@plt+0xc9afc> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - rsceq r9, fp, #36, 16 @ 0x240000 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d683c <__cxa_atexit@plt+0xc9bb0> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #80] @ d685c <__cxa_atexit@plt+0xc9bd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq d6834 <__cxa_atexit@plt+0xc9ba8> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d684c <__cxa_atexit@plt+0xc9bc0> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d6898 <__cxa_atexit@plt+0xc9c0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b d6804 <__cxa_atexit@plt+0xc9b78> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d6828 <__cxa_atexit@plt+0xc9b9c> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r9, fp, #164, 14 @ 0x2900000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d6888 <__cxa_atexit@plt+0xc9bfc> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d6898 <__cxa_atexit@plt+0xc9c0c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d687c <__cxa_atexit@plt+0xc9bf0> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq r0, fp, #164, 20 @ 0xa4000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d69a0 <__cxa_atexit@plt+0xc9d14> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge d68dc <__cxa_atexit@plt+0xc9c50> │ │ │ │ - cmp r7, r1 │ │ │ │ - ble d6900 <__cxa_atexit@plt+0xc9c74> │ │ │ │ - cmp r7, r2 │ │ │ │ - bgt d68ec <__cxa_atexit@plt+0xc9c60> │ │ │ │ - ldr r7, [pc, #240] @ d69c8 <__cxa_atexit@plt+0xc9d3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b d696c <__cxa_atexit@plt+0xc9ce0> │ │ │ │ - cmp r7, r1 │ │ │ │ - bge d6914 <__cxa_atexit@plt+0xc9c88> │ │ │ │ - cmp r7, r2 │ │ │ │ - bge d6964 <__cxa_atexit@plt+0xc9cd8> │ │ │ │ - ldr r7, [pc, #224] @ d69d4 <__cxa_atexit@plt+0xc9d48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc df0d8 <__cxa_atexit@plt+0xd244c> │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r4, [sp, #32] │ │ │ │ + ldr lr, [r7, #11] │ │ │ │ + add r9, r7, #15 │ │ │ │ + ldm r9, {r1, r2, r4, r8, r9} │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [pc, #160] @ df0e4 <__cxa_atexit@plt+0xd2458> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add fp, fp, #2 │ │ │ │ + ldr ip, [pc, #152] @ df0e8 <__cxa_atexit@plt+0xd245c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r3, #72] @ 0x48 │ │ │ │ + sub r0, r6, #75 @ 0x4b │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ + ldr r0, [pc, #136] @ df0ec <__cxa_atexit@plt+0xd2460> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ + ldr r0, [pc, #124] @ df0f0 <__cxa_atexit@plt+0xd2464> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, fp} │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r2, r4, r8, r9} │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #180] @ d69bc <__cxa_atexit@plt+0xc9d30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #176] @ d69c0 <__cxa_atexit@plt+0xc9d34> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b d6924 <__cxa_atexit@plt+0xc9c98> │ │ │ │ - ldr lr, [pc, #188] @ d69d8 <__cxa_atexit@plt+0xc9d4c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #184] @ d69dc <__cxa_atexit@plt+0xc9d50> │ │ │ │ + mov r3, #80 @ 0x50 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r4, #57116 @ 0xdf1c │ │ │ │ + movweq r5, #53412 @ 0xd0a4 │ │ │ │ + movweq r4, #57124 @ 0xdf24 │ │ │ │ + movweq r5, #54876 @ 0xd65c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r8, [pc, #4] @ df10c <__cxa_atexit@plt+0xd2480> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #152] @ d69c4 <__cxa_atexit@plt+0xc9d38> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #20]! │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #116] @ d69e0 <__cxa_atexit@plt+0xc9d54> │ │ │ │ + b 3f3854 <__cxa_atexit@plt+0x3e6bc8> │ │ │ │ + rsceq r0, fp, #88, 18 @ 0x160000 │ │ │ │ + rsceq r0, fp, #8, 16 @ 0x80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi df178 <__cxa_atexit@plt+0xd24ec> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq df170 <__cxa_atexit@plt+0xd24e4> │ │ │ │ + ldr r3, [pc, #60] @ df180 <__cxa_atexit@plt+0xd24f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #56] @ df184 <__cxa_atexit@plt+0xd24f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #88] @ d69cc <__cxa_atexit@plt+0xc9d40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #64] @ d69d0 <__cxa_atexit@plt+0xc9d44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #60] @ d69e4 <__cxa_atexit@plt+0xc9d58> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - @ instruction: 0xfffff4ec │ │ │ │ - @ instruction: 0xfffff390 │ │ │ │ - movweq sp, #54800 @ 0xd610 │ │ │ │ - @ instruction: 0xfffff604 │ │ │ │ - movweq sp, #54728 @ 0xd5c8 │ │ │ │ - movweq sp, #54800 @ 0xd610 │ │ │ │ - movweq sp, #54956 @ 0xd6ac │ │ │ │ - @ instruction: 0xfffffbd4 │ │ │ │ - @ instruction: 0xfffffa78 │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r9, fp, #28, 12 @ 0x1c00000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d6898 <__cxa_atexit@plt+0xc9c0c> │ │ │ │ - rsceq r9, fp, #4, 12 @ 0x400000 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d6ab0 <__cxa_atexit@plt+0xc9e24> │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #164] @ d6ad0 <__cxa_atexit@plt+0xc9e44> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - cmp r2, r1 │ │ │ │ - bne d6a48 <__cxa_atexit@plt+0xc9dbc> │ │ │ │ - ldr r7, [pc, #148] @ d6ad4 <__cxa_atexit@plt+0xc9e48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d6abc <__cxa_atexit@plt+0xc9e30> │ │ │ │ - ldr r2, [pc, #112] @ d6ad8 <__cxa_atexit@plt+0xc9e4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #108] @ d6adc <__cxa_atexit@plt+0xc9e50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #96] @ d6ae0 <__cxa_atexit@plt+0xc9e54> │ │ │ │ + ldr r2, [pc, #52] @ df188 <__cxa_atexit@plt+0xd24fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r7, #20]! │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ df18c <__cxa_atexit@plt+0xd2500> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movweq sp, #54540 @ 0xd50c │ │ │ │ - movweq sp, #54624 @ 0xd560 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - movweq sp, #54460 @ 0xd4bc │ │ │ │ - rsceq r9, fp, #32, 10 @ 0x8000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d6b84 <__cxa_atexit@plt+0xc9ef8> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d6bb4 <__cxa_atexit@plt+0xc9f28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #4 │ │ │ │ - bcs d6b38 <__cxa_atexit@plt+0xc9eac> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d6bbc <__cxa_atexit@plt+0xc9f30> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d6b94 <__cxa_atexit@plt+0xc9f08> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d6b9c <__cxa_atexit@plt+0xc9f10> │ │ │ │ - ldr r5, [pc, #100] @ d6bc0 <__cxa_atexit@plt+0xc9f34> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d6bc4 <__cxa_atexit@plt+0xc9f38> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d6bc8 <__cxa_atexit@plt+0xc9f3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b d6ba4 <__cxa_atexit@plt+0xc9f18> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d6bb8 <__cxa_atexit@plt+0xc9f2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movweq sp, #54308 @ 0xd424 │ │ │ │ - rsceq r9, fp, #96, 8 @ 0x60000000 │ │ │ │ - movweq sp, #56072 @ 0xdb08 │ │ │ │ - @ instruction: 0xffffb44c │ │ │ │ - @ instruction: 0xffffb394 │ │ │ │ - sbceq ip, sp, #128, 24 @ 0x8000 │ │ │ │ - rsceq r9, fp, #52, 8 @ 0x34000000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r0, fp, #212, 14 @ 0x3500000 │ │ │ │ + movweq r4, #56784 @ 0xddd0 │ │ │ │ + rsceq r0, fp, #184, 14 @ 0x2e00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d6c40 <__cxa_atexit@plt+0xc9fb4> │ │ │ │ - ldr r9, [pc, #88] @ d6c50 <__cxa_atexit@plt+0xc9fc4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #84] @ d6c54 <__cxa_atexit@plt+0xc9fc8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #80] @ d6c58 <__cxa_atexit@plt+0xc9fcc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #20]! │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc df1c4 <__cxa_atexit@plt+0xd2538> │ │ │ │ + ldr r2, [pc, #28] @ df1d0 <__cxa_atexit@plt+0xd2544> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - movweq sp, #54068 @ 0xd334 │ │ │ │ - rsceq r9, fp, #164, 6 @ 0x90000002 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r5, #54540 @ 0xd50c │ │ │ │ + rsceq r0, fp, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d6ce0 <__cxa_atexit@plt+0xca054> │ │ │ │ - ldr r7, [pc, #144] @ d6d14 <__cxa_atexit@plt+0xca088> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq d6ccc <__cxa_atexit@plt+0xca040> │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d6cf4 <__cxa_atexit@plt+0xca068> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #112] @ d6d18 <__cxa_atexit@plt+0xca08c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r3, {r1, r2} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq d6cd8 <__cxa_atexit@plt+0xca04c> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d6d04 <__cxa_atexit@plt+0xca078> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d6dd4 <__cxa_atexit@plt+0xca148> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ d6d1c <__cxa_atexit@plt+0xca090> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi df23c <__cxa_atexit@plt+0xd25b0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq df234 <__cxa_atexit@plt+0xd25a8> │ │ │ │ + ldr r3, [pc, #60] @ df244 <__cxa_atexit@plt+0xd25b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #56] @ df248 <__cxa_atexit@plt+0xd25bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [pc, #52] @ df24c <__cxa_atexit@plt+0xd25c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ df250 <__cxa_atexit@plt+0xd25c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b d6ca0 <__cxa_atexit@plt+0xca014> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d6cc0 <__cxa_atexit@plt+0xca034> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - rsceq r9, fp, #76, 18 @ 0x130000 │ │ │ │ - rsceq r9, fp, #228, 4 @ 0x4000000e │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d6d78 <__cxa_atexit@plt+0xca0ec> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #76] @ d6d98 <__cxa_atexit@plt+0xca10c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq d6d70 <__cxa_atexit@plt+0xca0e4> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d6d88 <__cxa_atexit@plt+0xca0fc> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d6dd4 <__cxa_atexit@plt+0xca148> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b d6d44 <__cxa_atexit@plt+0xca0b8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d6d64 <__cxa_atexit@plt+0xca0d8> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r9, fp, #104, 4 @ 0x80000006 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d6dc4 <__cxa_atexit@plt+0xca138> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d6dd4 <__cxa_atexit@plt+0xca148> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d6db8 <__cxa_atexit@plt+0xca12c> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d6e7c <__cxa_atexit@plt+0xca1f0> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp r8, r7 │ │ │ │ - ble d6e0c <__cxa_atexit@plt+0xca180> │ │ │ │ - ldr r7, [pc, #180] @ d6eb4 <__cxa_atexit@plt+0xca228> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #156] @ d6eb0 <__cxa_atexit@plt+0xca224> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r2, r3, #3 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d6e98 <__cxa_atexit@plt+0xca20c> │ │ │ │ - ldr lr, [pc, #136] @ d6ebc <__cxa_atexit@plt+0xca230> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #132] @ d6ec0 <__cxa_atexit@plt+0xca234> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #128] @ d6ec4 <__cxa_atexit@plt+0xca238> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r6, #12]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #20]! │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #52] @ d6eb8 <__cxa_atexit@plt+0xca22c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - movweq sp, #53664 @ 0xd1a0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - @ instruction: 0xfffffbcc │ │ │ │ - movweq sp, #53496 @ 0xd0f8 │ │ │ │ - rsceq r9, fp, #60, 2 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d6dd4 <__cxa_atexit@plt+0xca148> │ │ │ │ - andeq r0, r3, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r0, fp, #36, 14 @ 0x900000 │ │ │ │ + movweq r4, #56588 @ 0xdd0c │ │ │ │ + rsceq r0, fp, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, sl, #4 │ │ │ │ - mvn r7, #0 │ │ │ │ - cmp r3, #10 │ │ │ │ - bhi d7020 <__cxa_atexit@plt+0xca394> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - ldr r3, [pc, #240] @ d702c <__cxa_atexit@plt+0xca3a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #2 │ │ │ │ - cmp r8, r3 │ │ │ │ - beq d7020 <__cxa_atexit@plt+0xca394> │ │ │ │ - ldrb r7, [r8] │ │ │ │ - ldrb r3, [r8, #1] │ │ │ │ - ldrb r2, [r8, #2] │ │ │ │ - ldrb r1, [r8, #3] │ │ │ │ - orr r2, r2, r1, lsl #8 │ │ │ │ - orr r7, r7, r3, lsl #8 │ │ │ │ - ldr r3, [pc, #192] @ d7028 <__cxa_atexit@plt+0xca39c> │ │ │ │ - orr r2, r7, r2, lsl #16 │ │ │ │ - mov r7, #2 │ │ │ │ - cmp r2, r3 │ │ │ │ - b d701c <__cxa_atexit@plt+0xca390> │ │ │ │ - ldr r3, [pc, #188] @ d7038 <__cxa_atexit@plt+0xca3ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #3 │ │ │ │ - cmp r8, r3 │ │ │ │ - beq d7020 <__cxa_atexit@plt+0xca394> │ │ │ │ - ldr r1, [pc, #172] @ d703c <__cxa_atexit@plt+0xca3b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r2, #13 │ │ │ │ - bl bcf0 │ │ │ │ - mvn r7, #0 │ │ │ │ - cmp r0, #0 │ │ │ │ - moveq r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc df288 <__cxa_atexit@plt+0xd25fc> │ │ │ │ + ldr r2, [pc, #28] @ df294 <__cxa_atexit@plt+0xd2608> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #120] @ d7030 <__cxa_atexit@plt+0xca3a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ - beq d7020 <__cxa_atexit@plt+0xca394> │ │ │ │ - ldr r1, [pc, #104] @ d7034 <__cxa_atexit@plt+0xca3a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r2, #6 │ │ │ │ - bl bcf0 │ │ │ │ - mvn r7, #0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r5, #54344 @ 0xd448 │ │ │ │ + rsceq r0, fp, #220, 12 @ 0xdc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi df300 <__cxa_atexit@plt+0xd2674> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - moveq r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #76] @ d7040 <__cxa_atexit@plt+0xca3b4> │ │ │ │ + beq df2f8 <__cxa_atexit@plt+0xd266c> │ │ │ │ + ldr r3, [pc, #60] @ df308 <__cxa_atexit@plt+0xd267c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - cmp r8, r3 │ │ │ │ - beq d7020 <__cxa_atexit@plt+0xca394> │ │ │ │ - ldr r1, [pc, #60] @ d7044 <__cxa_atexit@plt+0xca3b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r2, #14 │ │ │ │ - bl bcf0 │ │ │ │ - mov r7, r0 │ │ │ │ - cmp r0, #0 │ │ │ │ - mvnne r7, #0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldrbvs r6, [r4, #-356]! @ 0xfffffe9c │ │ │ │ - sbceq ip, sp, #97517568 @ 0x5d00000 │ │ │ │ - sbceq ip, sp, #914358272 @ 0x36800000 │ │ │ │ - sbceq ip, sp, #830472192 @ 0x31800000 │ │ │ │ - sbceq ip, sp, #8, 12 @ 0x800000 │ │ │ │ - sbceq ip, sp, #244, 10 @ 0x3d000000 │ │ │ │ - sbceq ip, sp, #541065216 @ 0x20400000 │ │ │ │ - sbceq ip, sp, #457179136 @ 0x1b400000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d70a0 <__cxa_atexit@plt+0xca414> │ │ │ │ - ldr r7, [pc, #72] @ d70b4 <__cxa_atexit@plt+0xca428> │ │ │ │ + ldr r7, [pc, #56] @ df30c <__cxa_atexit@plt+0xd2680> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d7094 <__cxa_atexit@plt+0xca408> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - ldr r3, [pc, #52] @ d70b8 <__cxa_atexit@plt+0xca42c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b d6eec <__cxa_atexit@plt+0xca260> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #52] @ df310 <__cxa_atexit@plt+0xd2684> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ df314 <__cxa_atexit@plt+0xd2688> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d70bc <__cxa_atexit@plt+0xca430> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rsceq r9, fp, #200, 10 @ 0x32000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #16] @ d70e4 <__cxa_atexit@plt+0xca458> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b d6eec <__cxa_atexit@plt+0xca260> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r0, fp, #168, 12 @ 0xa800000 │ │ │ │ + movweq r4, #56392 @ 0xdc48 │ │ │ │ + rsceq r0, fp, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d711c <__cxa_atexit@plt+0xca490> │ │ │ │ - ldr r2, [pc, #28] @ d7128 <__cxa_atexit@plt+0xca49c> │ │ │ │ + bcc df34c <__cxa_atexit@plt+0xd26c0> │ │ │ │ + ldr r2, [pc, #28] @ df358 <__cxa_atexit@plt+0xd26cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - movweq ip, #57284 @ 0xdfc4 │ │ │ │ - rsceq r9, fp, #100, 8 @ 0x64000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r5, #54148 @ 0xd384 │ │ │ │ + rsceq r0, fp, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d71c0 <__cxa_atexit@plt+0xca534> │ │ │ │ - ldr r7, [pc, #172] @ d71fc <__cxa_atexit@plt+0xca570> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq d71b0 <__cxa_atexit@plt+0xca524> │ │ │ │ - ldr r7, [pc, #152] @ d7200 <__cxa_atexit@plt+0xca574> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d71d0 <__cxa_atexit@plt+0xca544> │ │ │ │ - ldr r7, [pc, #148] @ d7214 <__cxa_atexit@plt+0xca588> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #144] @ d7218 <__cxa_atexit@plt+0xca58c> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi df3c4 <__cxa_atexit@plt+0xd2738> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq df3bc <__cxa_atexit@plt+0xd2730> │ │ │ │ + ldr r3, [pc, #60] @ df3cc <__cxa_atexit@plt+0xd2740> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #140] @ d721c <__cxa_atexit@plt+0xca590> │ │ │ │ + ldr r7, [pc, #56] @ df3d0 <__cxa_atexit@plt+0xd2744> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ df3d4 <__cxa_atexit@plt+0xd2748> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r2, #156] @ 0x9c │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - add r3, r2, #153 @ 0x99 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ df3d8 <__cxa_atexit@plt+0xd274c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ d7210 <__cxa_atexit@plt+0xca584> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ d7204 <__cxa_atexit@plt+0xca578> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #40] @ d7208 <__cxa_atexit@plt+0xca57c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #36] @ d720c <__cxa_atexit@plt+0xca580> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r0, fp, #80, 12 @ 0x5000000 │ │ │ │ + movweq r4, #56196 @ 0xdb84 │ │ │ │ + rsceq r0, fp, #52, 12 @ 0x3400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc df410 <__cxa_atexit@plt+0xd2784> │ │ │ │ + ldr r2, [pc, #28] @ df41c <__cxa_atexit@plt+0xd2790> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #153 @ 0x99 │ │ │ │ - add sl, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - rsceq r9, fp, #196, 6 @ 0x10000003 │ │ │ │ - rsceq r9, fp, #144, 8 @ 0x90000000 │ │ │ │ - movweq ip, #56860 @ 0xde1c │ │ │ │ - rsceq r9, fp, #172, 8 @ 0xac000000 │ │ │ │ - rsceq r9, fp, #240, 8 @ 0xf0000000 │ │ │ │ - @ instruction: 0xffffdaa0 │ │ │ │ - movweq ip, #56948 @ 0xde74 │ │ │ │ - rsceq r9, fp, #116, 6 @ 0xd0000001 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r5, #53952 @ 0xd2c0 │ │ │ │ + rsceq r0, fp, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #112] @ d72a8 <__cxa_atexit@plt+0xca61c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-32 @ 0xffffffe0 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d7280 <__cxa_atexit@plt+0xca5f4> │ │ │ │ - ldr r7, [pc, #92] @ d72ac <__cxa_atexit@plt+0xca620> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #88] @ d72b0 <__cxa_atexit@plt+0xca624> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi df488 <__cxa_atexit@plt+0xd27fc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq df480 <__cxa_atexit@plt+0xd27f4> │ │ │ │ + ldr r3, [pc, #60] @ df490 <__cxa_atexit@plt+0xd2804> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ d72b4 <__cxa_atexit@plt+0xca628> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r2, #156] @ 0x9c │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r3, r2, #153 @ 0x99 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff6ac <__cxa_atexit@plt+0x3f2a20> │ │ │ │ - ldr r7, [pc, #48] @ d72b8 <__cxa_atexit@plt+0xca62c> │ │ │ │ + ldr r7, [pc, #56] @ df494 <__cxa_atexit@plt+0xd2808> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #44] @ d72bc <__cxa_atexit@plt+0xca630> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ d72c0 <__cxa_atexit@plt+0xca634> │ │ │ │ + ldr r2, [pc, #52] @ df498 <__cxa_atexit@plt+0xd280c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #153 @ 0x99 │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ df49c <__cxa_atexit@plt+0xd2810> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - rsceq r9, fp, #32, 8 @ 0x20000000 │ │ │ │ - @ instruction: 0xffffd9d0 │ │ │ │ - movweq ip, #56740 @ 0xdda4 │ │ │ │ - rsceq r9, fp, #20, 6 @ 0x50000000 │ │ │ │ - rsceq r9, fp, #224, 6 @ 0x80000003 │ │ │ │ - movweq ip, #56684 @ 0xdd6c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - str r7, [r5], #-16 │ │ │ │ - b d72e0 <__cxa_atexit@plt+0xca654> │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r8, r3 │ │ │ │ - bcc d737c <__cxa_atexit@plt+0xca6f0> │ │ │ │ - ldr r0, [pc, #180] @ d73ac <__cxa_atexit@plt+0xca720> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #176] @ d73b0 <__cxa_atexit@plt+0xca724> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r0, [r2] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - sub r1, r3, #3 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d736c <__cxa_atexit@plt+0xca6e0> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r8, r3 │ │ │ │ - bcc d7398 <__cxa_atexit@plt+0xca70c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #120] @ d73b8 <__cxa_atexit@plt+0xca72c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #48] @ d73b4 <__cxa_atexit@plt+0xca728> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - movweq ip, #56784 @ 0xddd0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - movweq sp, #53264 @ 0xd010 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r0, fp, #160, 10 @ 0x28000000 │ │ │ │ + movweq r4, #56000 @ 0xdac0 │ │ │ │ + rsceq r0, fp, #132, 10 @ 0x21000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d740c <__cxa_atexit@plt+0xca780> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ d7418 <__cxa_atexit@plt+0xca78c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc df4d4 <__cxa_atexit@plt+0xd2848> │ │ │ │ + ldr r2, [pc, #28] @ df4e0 <__cxa_atexit@plt+0xd2854> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3ff6dc <__cxa_atexit@plt+0x3f2a50> │ │ │ │ - movweq ip, #57196 @ 0xdf6c │ │ │ │ - rsceq r9, fp, #108, 4 @ 0xc0000006 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r5, #53756 @ 0xd1fc │ │ │ │ + rsceq r0, fp, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi d747c <__cxa_atexit@plt+0xca7f0> │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi df54c <__cxa_atexit@plt+0xd28c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d7474 <__cxa_atexit@plt+0xca7e8> │ │ │ │ - ldr r3, [pc, #52] @ d7484 <__cxa_atexit@plt+0xca7f8> │ │ │ │ + beq df544 <__cxa_atexit@plt+0xd28b8> │ │ │ │ + ldr r3, [pc, #60] @ df554 <__cxa_atexit@plt+0xd28c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ d7488 <__cxa_atexit@plt+0xca7fc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ d748c <__cxa_atexit@plt+0xca800> │ │ │ │ + ldr r7, [pc, #56] @ df558 <__cxa_atexit@plt+0xd28cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ df55c <__cxa_atexit@plt+0xd28d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ + ldr r0, [pc, #36] @ df560 <__cxa_atexit@plt+0xd28d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r8, fp, #0, 24 │ │ │ │ - rsceq r9, fp, #36, 4 @ 0x40000002 │ │ │ │ - movweq ip, #56020 @ 0xdad4 │ │ │ │ - rsceq r9, fp, #8, 4 @ 0x80000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r0, fp, #40, 10 @ 0xa000000 │ │ │ │ + movweq r4, #55804 @ 0xd9fc │ │ │ │ + rsceq r0, fp, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d7518 <__cxa_atexit@plt+0xca88c> │ │ │ │ - ldr r3, [pc, #116] @ d7528 <__cxa_atexit@plt+0xca89c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq d74e8 <__cxa_atexit@plt+0xca85c> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #12 │ │ │ │ - bne d74f8 <__cxa_atexit@plt+0xca86c> │ │ │ │ - ldr r7, [pc, #84] @ d7530 <__cxa_atexit@plt+0xca8a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #80] @ d7534 <__cxa_atexit@plt+0xca8a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc df598 <__cxa_atexit@plt+0xd290c> │ │ │ │ + ldr r2, [pc, #28] @ df5a4 <__cxa_atexit@plt+0xd2918> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - addeq r3, r7, #1 │ │ │ │ - lsl r7, r3, #2 │ │ │ │ - ldr r3, [pc, #32] @ d752c <__cxa_atexit@plt+0xca8a0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r5, #53560 @ 0xd138 │ │ │ │ + rsceq r0, fp, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi df5f8 <__cxa_atexit@plt+0xd296c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq df5f0 <__cxa_atexit@plt+0xd2964> │ │ │ │ + ldr r3, [pc, #36] @ df600 <__cxa_atexit@plt+0xd2974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, #42 @ 0x2a │ │ │ │ + b 140c68 <__cxa_atexit@plt+0x133fdc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d7538 <__cxa_atexit@plt+0xca8ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - movweq sp, #53548 @ 0xd12c │ │ │ │ - rsceq r9, fp, #200, 2 @ 0x32 │ │ │ │ - rsceq r9, fp, #192, 2 @ 0x30 │ │ │ │ - rsceq r9, fp, #148, 2 @ 0x25 │ │ │ │ - rsceq r9, fp, #96, 2 │ │ │ │ + movweq r4, #55624 @ 0xd948 │ │ │ │ + rsceq r0, fp, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #12 │ │ │ │ - bne d7574 <__cxa_atexit@plt+0xca8e8> │ │ │ │ - ldr r7, [pc, #56] @ d759c <__cxa_atexit@plt+0xca910> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi df66c <__cxa_atexit@plt+0xd29e0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq df664 <__cxa_atexit@plt+0xd29d8> │ │ │ │ + ldr r3, [pc, #60] @ df674 <__cxa_atexit@plt+0xd29e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #56] @ df678 <__cxa_atexit@plt+0xd29ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #48] @ d75a0 <__cxa_atexit@plt+0xca914> │ │ │ │ + ldr r2, [pc, #52] @ df67c <__cxa_atexit@plt+0xd29f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ df680 <__cxa_atexit@plt+0xd29f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #3 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r3, [pc, #12] @ d7598 <__cxa_atexit@plt+0xca90c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r0, fp, #68, 8 @ 0x44000000 │ │ │ │ + movweq r4, #55516 @ 0xd8dc │ │ │ │ + rsceq r0, fp, #40, 8 @ 0x28000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc df6b8 <__cxa_atexit@plt+0xd2a2c> │ │ │ │ + ldr r2, [pc, #28] @ df6c4 <__cxa_atexit@plt+0xd2a38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - movweq sp, #53420 @ 0xd0ac │ │ │ │ - rsceq r9, fp, #64, 2 │ │ │ │ - rsceq r9, fp, #52, 2 │ │ │ │ - rsceq r9, fp, #36, 2 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r5, #53272 @ 0xd018 │ │ │ │ + rsceq r0, fp, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi d7604 <__cxa_atexit@plt+0xca978> │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi df730 <__cxa_atexit@plt+0xd2aa4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ + bl 3f3574 <__cxa_atexit@plt+0x3e68e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d75fc <__cxa_atexit@plt+0xca970> │ │ │ │ - ldr r3, [pc, #52] @ d760c <__cxa_atexit@plt+0xca980> │ │ │ │ + beq df728 <__cxa_atexit@plt+0xd2a9c> │ │ │ │ + ldr r3, [pc, #60] @ df738 <__cxa_atexit@plt+0xd2aac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ d7610 <__cxa_atexit@plt+0xca984> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ d7614 <__cxa_atexit@plt+0xca988> │ │ │ │ + ldr r7, [pc, #56] @ df73c <__cxa_atexit@plt+0xd2ab0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ df740 <__cxa_atexit@plt+0xd2ab4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 3ff74c <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ + ldr r0, [pc, #36] @ df744 <__cxa_atexit@plt+0xd2ab8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsceq r8, fp, #120, 20 @ 0x78000 │ │ │ │ - rsceq r9, fp, #220 @ 0xdc │ │ │ │ - movweq ip, #55628 @ 0xd94c │ │ │ │ - rsceq r9, fp, #192 @ 0xc0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rsceq r0, fp, #48, 6 @ 0xc0000000 │ │ │ │ + movweq r4, #55320 @ 0xd818 │ │ │ │ + rsceq r0, fp, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc df77c <__cxa_atexit@plt+0xd2af0> │ │ │ │ + ldr r2, [pc, #28] @ df788 <__cxa_atexit@plt+0xd2afc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r4, #57172 @ 0xdf54 │ │ │ │ + rsceq pc, sl, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi df7f4 <__cxa_atexit@plt+0xd2b68> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d7698 <__cxa_atexit@plt+0xcaa0c> │ │ │ │ - ldr r3, [pc, #124] @ d76b8 <__cxa_atexit@plt+0xcaa2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq d7664 <__cxa_atexit@plt+0xca9d8> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne d7674 <__cxa_atexit@plt+0xca9e8> │ │ │ │ - ldr r7, [pc, #104] @ d76c0 <__cxa_atexit@plt+0xcaa34> │ │ │ │ + bhi df804 <__cxa_atexit@plt+0xd2b78> │ │ │ │ + ldr r7, [pc, #80] @ df81c <__cxa_atexit@plt+0xd2b90> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #100] @ d76c4 <__cxa_atexit@plt+0xcaa38> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq df7e8 <__cxa_atexit@plt+0xd2b5c> │ │ │ │ + mov r7, r8 │ │ │ │ + b d8b3c <__cxa_atexit@plt+0xcbeb0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d76a8 <__cxa_atexit@plt+0xcaa1c> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r3, [pc, #52] @ d76bc <__cxa_atexit@plt+0xcaa30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ d76c8 <__cxa_atexit@plt+0xcaa3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d7680 <__cxa_atexit@plt+0xca9f4> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - movweq ip, #57264 @ 0xdfb0 │ │ │ │ - rsceq r9, fp, #140 @ 0x8c │ │ │ │ - rsceq r9, fp, #132 @ 0x84 │ │ │ │ - rsceq r9, fp, #84 @ 0x54 │ │ │ │ - rsceq r9, fp, #16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne d76fc <__cxa_atexit@plt+0xcaa70> │ │ │ │ - ldr r7, [pc, #72] @ d7734 <__cxa_atexit@plt+0xcaaa8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #64] @ d7738 <__cxa_atexit@plt+0xcaaac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d7720 <__cxa_atexit@plt+0xcaa94> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ d7730 <__cxa_atexit@plt+0xcaaa4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #-4] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d7708 <__cxa_atexit@plt+0xcaa7c> │ │ │ │ - movweq ip, #57128 @ 0xdf28 │ │ │ │ - rsceq r8, fp, #248, 30 @ 0x3e0 │ │ │ │ - rsceq r8, fp, #236, 30 @ 0x3b0 │ │ │ │ - rsceq r8, fp, #80, 18 @ 0x140000 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d781c <__cxa_atexit@plt+0xcab90> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r1, [pc, #208] @ d7840 <__cxa_atexit@plt+0xcabb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r0, lr │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d782c <__cxa_atexit@plt+0xcaba0> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - bge d77cc <__cxa_atexit@plt+0xcab40> │ │ │ │ - ldr r7, [pc, #168] @ d7844 <__cxa_atexit@plt+0xcabb8> │ │ │ │ + ldr r7, [pc, #20] @ df820 <__cxa_atexit@plt+0xd2b94> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #160] @ d7848 <__cxa_atexit@plt+0xcabbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #144] @ d784c <__cxa_atexit@plt+0xcabc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #124] @ d7850 <__cxa_atexit@plt+0xcabc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ d7854 <__cxa_atexit@plt+0xcabc8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #108] @ d7858 <__cxa_atexit@plt+0xcabcc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r7, #20]! │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - movweq ip, #55240 @ 0xd7c8 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - movweq ip, #55188 @ 0xd794 │ │ │ │ - movweq ip, #55268 @ 0xd7e4 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - movweq ip, #55120 @ 0xd750 │ │ │ │ - rsceq r8, fp, #48, 16 @ 0x300000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d78fc <__cxa_atexit@plt+0xcac70> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d792c <__cxa_atexit@plt+0xcaca0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #13 │ │ │ │ - bcs d78b0 <__cxa_atexit@plt+0xcac24> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d7934 <__cxa_atexit@plt+0xcaca8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ + @ instruction: 0xffff936c │ │ │ │ + rsceq pc, sl, #84, 26 @ 0x1500 │ │ │ │ + rsceq pc, sl, #108, 28 @ 0x6c0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d790c <__cxa_atexit@plt+0xcac80> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d7914 <__cxa_atexit@plt+0xcac88> │ │ │ │ - ldr r5, [pc, #100] @ d7938 <__cxa_atexit@plt+0xcacac> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d793c <__cxa_atexit@plt+0xcacb0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d7940 <__cxa_atexit@plt+0xcacb4> │ │ │ │ + bhi df874 <__cxa_atexit@plt+0xd2be8> │ │ │ │ + ldr r2, [pc, #52] @ df87c <__cxa_atexit@plt+0xd2bf0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ + ldr r1, [pc, #48] @ df880 <__cxa_atexit@plt+0xd2bf4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add sl, r7, #7 │ │ │ │ + ldm sl, {r0, r8, sl} │ │ │ │ + add r1, r1, #1 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b d791c <__cxa_atexit@plt+0xcac90> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d7930 <__cxa_atexit@plt+0xcaca4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 21c7a8 <__cxa_atexit@plt+0x20fb1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #54956 @ 0xd6ac │ │ │ │ - rsceq r8, fp, #112, 14 @ 0x1c00000 │ │ │ │ - movweq ip, #56724 @ 0xdd94 │ │ │ │ - @ instruction: 0xffffaba4 │ │ │ │ - @ instruction: 0xffffaaec │ │ │ │ - sbceq fp, sp, #3680 @ 0xe60 │ │ │ │ - rsceq r8, fp, #72, 14 @ 0x1200000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d79e4 <__cxa_atexit@plt+0xcad58> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d7a14 <__cxa_atexit@plt+0xcad88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #13 │ │ │ │ - bcs d7998 <__cxa_atexit@plt+0xcad0c> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d7a1c <__cxa_atexit@plt+0xcad90> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d79f4 <__cxa_atexit@plt+0xcad68> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d79fc <__cxa_atexit@plt+0xcad70> │ │ │ │ - ldr r5, [pc, #100] @ d7a20 <__cxa_atexit@plt+0xcad94> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d7a24 <__cxa_atexit@plt+0xcad98> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d7a28 <__cxa_atexit@plt+0xcad9c> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq r0, fp, #228, 4 @ 0x4000000e │ │ │ │ + rsceq pc, sl, #252, 26 @ 0x3f00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #16] @ df8ac <__cxa_atexit@plt+0xd2c20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3f3b8c <__cxa_atexit@plt+0x3e6f00> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + rsceq pc, sl, #208, 26 @ 0x3400 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi df914 <__cxa_atexit@plt+0xd2c88> │ │ │ │ + ldr r3, [pc, #104] @ df93c <__cxa_atexit@plt+0xd2cb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #100] @ df940 <__cxa_atexit@plt+0xd2cb4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r7, [pc, #96] @ df944 <__cxa_atexit@plt+0xd2cb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq df908 <__cxa_atexit@plt+0xd2c7c> │ │ │ │ + ldr r3, [pc, #72] @ df948 <__cxa_atexit@plt+0xd2cbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b d7a04 <__cxa_atexit@plt+0xcad78> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d7a18 <__cxa_atexit@plt+0xcad8c> │ │ │ │ + ldr r7, [pc, #48] @ df94c <__cxa_atexit@plt+0xd2cc0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr sl, [pc, #44] @ df950 <__cxa_atexit@plt+0xd2cc4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #40] @ df954 <__cxa_atexit@plt+0xd2cc8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #54724 @ 0xd5c4 │ │ │ │ - rsceq r8, fp, #136, 12 @ 0x8800000 │ │ │ │ - movweq ip, #56492 @ 0xdcac │ │ │ │ - @ instruction: 0xffffaabc │ │ │ │ - @ instruction: 0xffffaa04 │ │ │ │ - sbceq fp, sp, #16256 @ 0x3f80 │ │ │ │ - rsceq r8, fp, #92, 12 @ 0x5c00000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r1, sp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d7aec <__cxa_atexit@plt+0xcae60> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - bge d7a9c <__cxa_atexit@plt+0xcae10> │ │ │ │ - ldr r7, [pc, #152] @ d7afc <__cxa_atexit@plt+0xcae70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #148] @ d7b00 <__cxa_atexit@plt+0xcae74> │ │ │ │ + @ instruction: 0xffff9c84 │ │ │ │ + rsceq pc, sl, #160, 26 @ 0x2800 │ │ │ │ + movweq r4, #56784 @ 0xddd0 │ │ │ │ + @ instruction: 0xffff9c84 │ │ │ │ + rsceq pc, sl, #88, 26 @ 0x1600 │ │ │ │ + rsceq pc, sl, #88, 26 @ 0x1600 │ │ │ │ + movweq r4, #56712 @ 0xdd88 │ │ │ │ + rsceq r0, fp, #172, 4 @ 0xc000000a │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r4, r8 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #76 @ 0x4c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dfa08 <__cxa_atexit@plt+0xd2d7c> │ │ │ │ + ldr lr, [pc, #148] @ dfa10 <__cxa_atexit@plt+0xd2d84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #144] @ dfa14 <__cxa_atexit@plt+0xd2d88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - ldr r7, [pc, #124] @ d7b04 <__cxa_atexit@plt+0xcae78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r3, #20]! │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r9, [r7, #19] │ │ │ │ + str r2, [r5, #-56]! @ 0xffffffc8 │ │ │ │ + ldr r8, [r7, #27] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + ldr r3, [r7, #23] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r1, [r5, #20] │ │ │ │ + ldr r1, [r7, #43] @ 0x2b │ │ │ │ + str r0, [r5, #24] │ │ │ │ + str r2, [r5, #28] │ │ │ │ + str r1, [r5, #32] │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + ldr r1, [r7, #39] @ 0x27 │ │ │ │ + str r8, [r5, #40] @ 0x28 │ │ │ │ + str r1, [r5, #44] @ 0x2c │ │ │ │ + str r3, [r5, #48] @ 0x30 │ │ │ │ + str r2, [r5, #52] @ 0x34 │ │ │ │ + ldr r3, [pc, #36] @ dfa18 <__cxa_atexit@plt+0xd2d8c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ dfa1c <__cxa_atexit@plt+0xd2d90> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b f6f90 <__cxa_atexit@plt+0xea304> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r9, [pc, #100] @ d7b08 <__cxa_atexit@plt+0xcae7c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #96] @ d7b0c <__cxa_atexit@plt+0xcae80> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #92] @ d7b10 <__cxa_atexit@plt+0xcae84> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #20]! │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + movweq r4, #54752 @ 0xd5e0 │ │ │ │ + movweq r4, #55500 @ 0xd8cc │ │ │ │ + movweq r4, #56564 @ 0xdcf4 │ │ │ │ + rsceq r0, fp, #216, 2 @ 0x36 │ │ │ │ + andeq r4, r1, ip, lsl #24 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ dfa7c <__cxa_atexit@plt+0xd2df0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq dfa64 <__cxa_atexit@plt+0xd2dd8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dfa6c <__cxa_atexit@plt+0xd2de0> │ │ │ │ + ldr r3, [pc, #48] @ dfa80 <__cxa_atexit@plt+0xd2df4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [pc, #16] @ dfa84 <__cxa_atexit@plt+0xd2df8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + b 3f3854 <__cxa_atexit@plt+0x3e6bc8> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + rsceq pc, sl, #236, 30 @ 0x3b0 │ │ │ │ + rsceq r0, fp, #112, 2 │ │ │ │ + andeq r4, r1, ip, lsl #24 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dfabc <__cxa_atexit@plt+0xd2e30> │ │ │ │ + ldr r3, [pc, #40] @ dfad0 <__cxa_atexit@plt+0xd2e44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 3f3b34 <__cxa_atexit@plt+0x3e6ea8> │ │ │ │ + ldr r8, [pc, #8] @ dfacc <__cxa_atexit@plt+0xd2e40> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + b 3f3854 <__cxa_atexit@plt+0x3e6bc8> │ │ │ │ + rsceq pc, sl, #156, 30 @ 0x270 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + rsceq r0, fp, #20, 2 │ │ │ │ + andeq r4, r1, ip, lsl #24 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #132] @ dfb6c <__cxa_atexit@plt+0xd2ee0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dfb50 <__cxa_atexit@plt+0xd2ec4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dfb58 <__cxa_atexit@plt+0xd2ecc> │ │ │ │ + ldr r3, [pc, #100] @ dfb70 <__cxa_atexit@plt+0xd2ee4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dfb50 <__cxa_atexit@plt+0xd2ec4> │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ + ldrh r1, [r7, #27] │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + mov r0, #14976 @ 0x3a80 │ │ │ │ + orr r0, r0, #589824 @ 0x90000 │ │ │ │ + cmp r3, r0 │ │ │ │ + movcc r0, r3 │ │ │ │ + strh r1, [r5, #24] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r8, fp │ │ │ │ + b dfc44 <__cxa_atexit@plt+0xd2fb8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - movweq ip, #54480 @ 0xd4d0 │ │ │ │ - movweq ip, #54552 @ 0xd518 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0xfffffc98 │ │ │ │ - movweq ip, #54408 @ 0xd488 │ │ │ │ - rsceq r8, fp, #120, 10 @ 0x1e000000 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d7c14 <__cxa_atexit@plt+0xcaf88> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d7c1c <__cxa_atexit@plt+0xcaf90> │ │ │ │ - ldr lr, [pc, #256] @ d7c48 <__cxa_atexit@plt+0xcafbc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #252] @ d7c4c <__cxa_atexit@plt+0xcafc0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - sub r7, r8, r2 │ │ │ │ - sub r2, r0, r7 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d7c34 <__cxa_atexit@plt+0xcafa8> │ │ │ │ - cmp r8, r2 │ │ │ │ - bge d7bc4 <__cxa_atexit@plt+0xcaf38> │ │ │ │ - ldr r7, [pc, #188] @ d7c50 <__cxa_atexit@plt+0xcafc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #16]! │ │ │ │ - ldr r7, [pc, #180] @ d7c54 <__cxa_atexit@plt+0xcafc8> │ │ │ │ + ldr r7, [pc, #20] @ dfb74 <__cxa_atexit@plt+0xd2ee8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #164] @ d7c58 <__cxa_atexit@plt+0xcafcc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + movweq r4, #56216 @ 0xdb98 │ │ │ │ + rsceq r0, fp, #112 @ 0x70 │ │ │ │ + andeq r4, r1, ip, lsl #24 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dfbe0 <__cxa_atexit@plt+0xd2f54> │ │ │ │ + ldr r3, [pc, #96] @ dfbfc <__cxa_atexit@plt+0xd2f70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dfbf4 <__cxa_atexit@plt+0xd2f68> │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ + ldrh r1, [r7, #27] │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + mov r0, #14976 @ 0x3a80 │ │ │ │ + orr r0, r0, #589824 @ 0x90000 │ │ │ │ + cmp r3, r0 │ │ │ │ + movcc r0, r3 │ │ │ │ + strh r1, [r5, #24] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r8, fp │ │ │ │ + b dfc44 <__cxa_atexit@plt+0xd2fb8> │ │ │ │ + ldr r7, [pc, #24] @ dfc00 <__cxa_atexit@plt+0xd2f74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #144] @ d7c5c <__cxa_atexit@plt+0xcafd0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + movweq r4, #56080 @ 0xdb10 │ │ │ │ + rsceq pc, sl, #208, 30 @ 0x340 │ │ │ │ + andeq r4, r1, ip, lsl #24 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ + ldrh r1, [r7, #27] │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + mov r0, #14976 @ 0x3a80 │ │ │ │ + orr r0, r0, #589824 @ 0x90000 │ │ │ │ + cmp r3, r0 │ │ │ │ + movcc r0, r3 │ │ │ │ + strh r1, [r5, #24] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b dfc44 <__cxa_atexit@plt+0xd2fb8> │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r2, [pc, #216] @ dfd28 <__cxa_atexit@plt+0xd309c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ d7c60 <__cxa_atexit@plt+0xcafd4> │ │ │ │ + ldr r1, [pc, #212] @ dfd2c <__cxa_atexit@plt+0xd30a0> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - ldr lr, [pc, #132] @ d7c64 <__cxa_atexit@plt+0xcafd8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r6, #-8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #20]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - mov r3, r6 │ │ │ │ - b d7c24 <__cxa_atexit@plt+0xcaf98> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne dfca8 <__cxa_atexit@plt+0xd301c> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq dfcc8 <__cxa_atexit@plt+0xd303c> │ │ │ │ + ldrh r3, [r7, #7] │ │ │ │ + cmp r3, #42 @ 0x2a │ │ │ │ + beq dfcd4 <__cxa_atexit@plt+0xd3048> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dfd20 <__cxa_atexit@plt+0xd3094> │ │ │ │ + str r7, [r5] │ │ │ │ + b dfc58 <__cxa_atexit@plt+0xd2fcc> │ │ │ │ + ldr r3, [pc, #152] @ dfd48 <__cxa_atexit@plt+0xd30bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r9, [r5, #40] @ 0x28 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, #772 @ 0x304 │ │ │ │ + b f22ac <__cxa_atexit@plt+0xe5620> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r3, [pc, #84] @ dfd30 <__cxa_atexit@plt+0xd30a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #80] @ dfd34 <__cxa_atexit@plt+0xd30a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #76] @ dfd38 <__cxa_atexit@plt+0xd30ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #72] @ dfd3c <__cxa_atexit@plt+0xd30b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + stmda r5, {r1, r2, r3} │ │ │ │ + ldr r3, [pc, #56] @ dfd40 <__cxa_atexit@plt+0xd30b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #44] @ dfd44 <__cxa_atexit@plt+0xd30b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 2b9de4 <__cxa_atexit@plt+0x2ad158> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - movweq ip, #54248 @ 0xd3e8 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - movweq ip, #54172 @ 0xd39c │ │ │ │ - movweq ip, #54252 @ 0xd3ec │ │ │ │ - @ instruction: 0xfffffb78 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - movweq ip, #54108 @ 0xd35c │ │ │ │ - rsceq r8, fp, #36, 8 @ 0x24000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d7d08 <__cxa_atexit@plt+0xcb07c> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d7d38 <__cxa_atexit@plt+0xcb0ac> │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + movweq r4, #55832 @ 0xda18 │ │ │ │ + movweq r4, #55828 @ 0xda14 │ │ │ │ + movweq r4, #53832 @ 0xd248 │ │ │ │ + movweq r4, #55804 @ 0xd9fc │ │ │ │ + movweq r4, #55792 @ 0xd9f0 │ │ │ │ + @ instruction: 0x000002b0 │ │ │ │ + rsceq pc, sl, #136, 28 @ 0x880 │ │ │ │ + andeq r3, r5, lr, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldrh r3, [r7, #7] │ │ │ │ + cmp r3, #42 @ 0x2a │ │ │ │ + bne dfdb4 <__cxa_atexit@plt+0xd3128> │ │ │ │ + ldr r3, [pc, #124] @ dfde8 <__cxa_atexit@plt+0xd315c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #120] @ dfdec <__cxa_atexit@plt+0xd3160> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #116] @ dfdf0 <__cxa_atexit@plt+0xd3164> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #112] @ dfdf4 <__cxa_atexit@plt+0xd3168> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + ldr r3, [pc, #92] @ dfdf8 <__cxa_atexit@plt+0xd316c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #13 │ │ │ │ - bcs d7cbc <__cxa_atexit@plt+0xcb030> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d7d40 <__cxa_atexit@plt+0xcb0b4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d7d18 <__cxa_atexit@plt+0xcb08c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d7d20 <__cxa_atexit@plt+0xcb094> │ │ │ │ - ldr r5, [pc, #100] @ d7d44 <__cxa_atexit@plt+0xcb0b8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d7d48 <__cxa_atexit@plt+0xcb0bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d7d4c <__cxa_atexit@plt+0xcb0c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #80] @ dfdfc <__cxa_atexit@plt+0xd3170> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 2b9de4 <__cxa_atexit@plt+0x2ad158> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [pc, #36] @ dfde4 <__cxa_atexit@plt+0xd3158> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dfddc <__cxa_atexit@plt+0xd3150> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b dfc44 <__cxa_atexit@plt+0xd2fb8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b d7d28 <__cxa_atexit@plt+0xcb09c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d7d3c <__cxa_atexit@plt+0xcb0b0> │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + movweq r4, #55688 @ 0xd988 │ │ │ │ + movweq r4, #55684 @ 0xd984 │ │ │ │ + movweq r4, #53688 @ 0xd1b8 │ │ │ │ + movweq r4, #55656 @ 0xd968 │ │ │ │ + movweq r4, #55644 @ 0xd95c │ │ │ │ + rsceq pc, sl, #196, 26 @ 0x3100 │ │ │ │ + andeq r9, r2, sp, lsr #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne dfe34 <__cxa_atexit@plt+0xd31a8> │ │ │ │ + ldr r3, [pc, #52] @ dfe54 <__cxa_atexit@plt+0xd31c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dfe4c <__cxa_atexit@plt+0xd31c0> │ │ │ │ + b dfe6c <__cxa_atexit@plt+0xd31e0> │ │ │ │ + ldr r7, [pc, #28] @ dfe58 <__cxa_atexit@plt+0xd31cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + ldr r0, [pc, #20] @ dfe5c <__cxa_atexit@plt+0xd31d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #53920 @ 0xd2a0 │ │ │ │ - rsceq r8, fp, #100, 6 @ 0x90000001 │ │ │ │ - movweq ip, #55688 @ 0xd988 │ │ │ │ - @ instruction: 0xffffa798 │ │ │ │ - @ instruction: 0xffffa6e0 │ │ │ │ - sbceq fp, sp, #892928 @ 0xda000 │ │ │ │ - rsceq r8, fp, #60, 6 @ 0xf0000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d7df0 <__cxa_atexit@plt+0xcb164> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d7e20 <__cxa_atexit@plt+0xcb194> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #13 │ │ │ │ - bcs d7da4 <__cxa_atexit@plt+0xcb118> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d7e28 <__cxa_atexit@plt+0xcb19c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d7e00 <__cxa_atexit@plt+0xcb174> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d7e08 <__cxa_atexit@plt+0xcb17c> │ │ │ │ - ldr r5, [pc, #100] @ d7e2c <__cxa_atexit@plt+0xcb1a0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d7e30 <__cxa_atexit@plt+0xcb1a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + rsceq pc, sl, #200, 24 @ 0xc800 │ │ │ │ + rsceq pc, sl, #188, 24 @ 0xbc00 │ │ │ │ + rsceq pc, sl, #84, 26 @ 0x1500 │ │ │ │ + andeq r9, r2, sp, lsr #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dfeb4 <__cxa_atexit@plt+0xd3228> │ │ │ │ + ldr r3, [pc, #128] @ dff00 <__cxa_atexit@plt+0xd3274> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dfed4 <__cxa_atexit@plt+0xd3248> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq dfedc <__cxa_atexit@plt+0xd3250> │ │ │ │ + ldr r1, [pc, #92] @ dff04 <__cxa_atexit@plt+0xd3278> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d7e34 <__cxa_atexit@plt+0xcb1a8> │ │ │ │ + ldr r9, [r5, #40] @ 0x28 │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + b dfef4 <__cxa_atexit@plt+0xd3268> │ │ │ │ + ldr r3, [pc, #80] @ dff0c <__cxa_atexit@plt+0xd3280> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r9, [r5, #40] @ 0x28 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, #772 @ 0x304 │ │ │ │ + b f22ac <__cxa_atexit@plt+0xe5620> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #36] @ dff08 <__cxa_atexit@plt+0xd327c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r9, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b d7e10 <__cxa_atexit@plt+0xcb184> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d7e24 <__cxa_atexit@plt+0xcb198> │ │ │ │ + mov r8, #772 @ 0x304 │ │ │ │ + b f22ac <__cxa_atexit@plt+0xe5620> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + rsceq pc, sl, #164, 24 @ 0xa400 │ │ │ │ + andeq r9, r2, sp, lsr #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #20] @ dff3c <__cxa_atexit@plt+0xd32b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #40] @ 0x28 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r8, #772 @ 0x304 │ │ │ │ + b f22ac <__cxa_atexit@plt+0xe5620> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + rsceq pc, sl, #148, 24 @ 0x9400 │ │ │ │ + andeq r9, r2, sp, lsr #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b dfc44 <__cxa_atexit@plt+0xd2fb8> │ │ │ │ + rsceq pc, sl, #92, 24 @ 0x5c00 │ │ │ │ + andeq fp, r5, lr, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #32] @ dff8c <__cxa_atexit@plt+0xd3300> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r9, [r5, #44] @ 0x2c │ │ │ │ + tst r7, #3 │ │ │ │ + beq dff84 <__cxa_atexit@plt+0xd32f8> │ │ │ │ + b dff9c <__cxa_atexit@plt+0xd3310> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movweq ip, #53688 @ 0xd1b8 │ │ │ │ - rsceq r8, fp, #124, 4 @ 0xc0000007 │ │ │ │ - movweq ip, #55456 @ 0xd8a0 │ │ │ │ - @ instruction: 0xffffa6b0 │ │ │ │ - @ instruction: 0xffffa5f8 │ │ │ │ - sbceq fp, sp, #3964928 @ 0x3c8000 │ │ │ │ - rsceq r8, fp, #84, 4 @ 0x40000005 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d7f18 <__cxa_atexit@plt+0xcb28c> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r1, [pc, #208] @ d7f3c <__cxa_atexit@plt+0xcb2b0> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq pc, sl, #36, 24 @ 0x2400 │ │ │ │ + andeq r3, r5, lr, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #40] @ 0x28 │ │ │ │ + ldr r2, [r5, #44] @ 0x2c │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq e000c <__cxa_atexit@plt+0xd3380> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne e002c <__cxa_atexit@plt+0xd33a0> │ │ │ │ + bic r2, r2, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r2, r2, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + bhi e00dc <__cxa_atexit@plt+0xd3450> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + ldr r2, [pc, #308] @ e0128 <__cxa_atexit@plt+0xd349c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #304] @ e012c <__cxa_atexit@plt+0xd34a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r0, lr │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d7f28 <__cxa_atexit@plt+0xcb29c> │ │ │ │ + add r8, r1, #3 │ │ │ │ + ldr r1, [pc, #296] @ e0130 <__cxa_atexit@plt+0xd34a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b e0048 <__cxa_atexit@plt+0xd33bc> │ │ │ │ + ldr r2, [pc, #252] @ e0110 <__cxa_atexit@plt+0xd3484> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #248] @ e0114 <__cxa_atexit@plt+0xd3488> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #2 │ │ │ │ + ldr r1, [pc, #240] @ e0118 <__cxa_atexit@plt+0xd348c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b e0048 <__cxa_atexit@plt+0xd33bc> │ │ │ │ + ldr r2, [pc, #200] @ e00fc <__cxa_atexit@plt+0xd3470> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #196] @ e0100 <__cxa_atexit@plt+0xd3474> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r1, [pc, #188] @ e0104 <__cxa_atexit@plt+0xd3478> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + mov r0, #10 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + ldr r3, [pc, #164] @ e0108 <__cxa_atexit@plt+0xd347c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr sl, [pc, #152] @ e010c <__cxa_atexit@plt+0xd3480> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + mov r9, r7 │ │ │ │ + b 226ef8 <__cxa_atexit@plt+0x21a26c> │ │ │ │ + ldr r2, [pc, #188] @ e0140 <__cxa_atexit@plt+0xd34b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #184] @ e0144 <__cxa_atexit@plt+0xd34b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #3 │ │ │ │ + ldr r1, [pc, #176] @ e0148 <__cxa_atexit@plt+0xd34bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b e0048 <__cxa_atexit@plt+0xd33bc> │ │ │ │ + ldr r2, [pc, #168] @ e014c <__cxa_atexit@plt+0xd34c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #164] @ e0150 <__cxa_atexit@plt+0xd34c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #3 │ │ │ │ + ldr r1, [pc, #156] @ e0154 <__cxa_atexit@plt+0xd34c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b e0048 <__cxa_atexit@plt+0xd33bc> │ │ │ │ + ldr r2, [pc, #112] @ e0134 <__cxa_atexit@plt+0xd34a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #108] @ e0138 <__cxa_atexit@plt+0xd34ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #3 │ │ │ │ + ldr r1, [pc, #100] @ e013c <__cxa_atexit@plt+0xd34b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b e0048 <__cxa_atexit@plt+0xd33bc> │ │ │ │ + ldr r2, [pc, #56] @ e011c <__cxa_atexit@plt+0xd3490> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #52] @ e0120 <__cxa_atexit@plt+0xd3494> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #3 │ │ │ │ + ldr r1, [pc, #44] @ e0124 <__cxa_atexit@plt+0xd3498> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b e0048 <__cxa_atexit@plt+0xd33bc> │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ + movweq r4, #54884 @ 0xd664 │ │ │ │ + movweq r4, #54868 @ 0xd654 │ │ │ │ + movweq r3, #57064 @ 0xdee8 │ │ │ │ + movweq r4, #54936 @ 0xd698 │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + movweq r4, #54908 @ 0xd67c │ │ │ │ + movweq r4, #54892 @ 0xd66c │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + movweq r4, #54692 @ 0xd5a4 │ │ │ │ + movweq r4, #54676 @ 0xd594 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + movweq r4, #54820 @ 0xd624 │ │ │ │ + movweq r4, #54912 @ 0xd680 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + movweq r4, #54636 @ 0xd56c │ │ │ │ + movweq r4, #54700 @ 0xd5ac │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + movweq r4, #54772 @ 0xd5f4 │ │ │ │ + movweq r4, #54756 @ 0xd5e4 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + movweq r4, #54732 @ 0xd5cc │ │ │ │ + movweq r4, #54716 @ 0xd5bc │ │ │ │ + rsceq pc, sl, #76, 20 @ 0x4c000 │ │ │ │ + andeq pc, r5, lr, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e0178 <__cxa_atexit@plt+0xd34ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + str r3, [r5] │ │ │ │ + b 19d530 <__cxa_atexit@plt+0x1908a4> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + rsceq pc, sl, #40, 20 @ 0x28000 │ │ │ │ + andeq pc, r5, lr, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e019c <__cxa_atexit@plt+0xd3510> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + str r3, [r5] │ │ │ │ + b 19d530 <__cxa_atexit@plt+0x1908a4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + rsceq pc, sl, #4, 20 @ 0x4000 │ │ │ │ + andeq pc, r5, lr, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e01c0 <__cxa_atexit@plt+0xd3534> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + str r3, [r5] │ │ │ │ + b 19d530 <__cxa_atexit@plt+0x1908a4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + rsceq pc, sl, #224, 18 @ 0x380000 │ │ │ │ + andeq pc, r5, lr, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e01e4 <__cxa_atexit@plt+0xd3558> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + str r3, [r5] │ │ │ │ + b 19d530 <__cxa_atexit@plt+0x1908a4> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rsceq pc, sl, #188, 18 @ 0x2f0000 │ │ │ │ + andeq pc, r5, lr, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e0208 <__cxa_atexit@plt+0xd357c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + str r3, [r5] │ │ │ │ + b 19d530 <__cxa_atexit@plt+0x1908a4> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + rsceq pc, sl, #152, 18 @ 0x260000 │ │ │ │ + andeq pc, r5, lr, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e022c <__cxa_atexit@plt+0xd35a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + str r3, [r5] │ │ │ │ + b 19d530 <__cxa_atexit@plt+0x1908a4> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + rsceq pc, sl, #116, 18 @ 0x1d0000 │ │ │ │ + andeq pc, r5, lr, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e0250 <__cxa_atexit@plt+0xd35c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + str r3, [r5] │ │ │ │ + b 19d530 <__cxa_atexit@plt+0x1908a4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + rsceq pc, sl, #64, 18 @ 0x100000 │ │ │ │ + andeq r7, r5, lr, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #192] @ e0328 <__cxa_atexit@plt+0xd369c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e0310 <__cxa_atexit@plt+0xd3684> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e0318 <__cxa_atexit@plt+0xd368c> │ │ │ │ + ldr sl, [pc, #160] @ e032c <__cxa_atexit@plt+0xd36a0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [pc, #156] @ e0330 <__cxa_atexit@plt+0xd36a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - ble d7ec8 <__cxa_atexit@plt+0xcb23c> │ │ │ │ - ldr r7, [pc, #168] @ d7f40 <__cxa_atexit@plt+0xcb2b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #160] @ d7f44 <__cxa_atexit@plt+0xcb2b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + sub r0, r3, #19 │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr lr, [r5, #28] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + ldrh sl, [r5, #24] │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ + ldr fp, [pc, #88] @ e0334 <__cxa_atexit@plt+0xd36a8> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str fp, [r6, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #144] @ d7f48 <__cxa_atexit@plt+0xcb2bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #124] @ d7f4c <__cxa_atexit@plt+0xcb2c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ d7f50 <__cxa_atexit@plt+0xcb2c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #108] @ d7f54 <__cxa_atexit@plt+0xcb2c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r7, #20]! │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r8, [sp] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 1a21d4 <__cxa_atexit@plt+0x195548> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - movweq ip, #53452 @ 0xd0cc │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - movweq ip, #53400 @ 0xd098 │ │ │ │ - movweq ip, #53480 @ 0xd0e8 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - movweq ip, #53332 @ 0xd054 │ │ │ │ - rsceq r8, fp, #52, 2 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d7ff8 <__cxa_atexit@plt+0xcb36c> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d8028 <__cxa_atexit@plt+0xcb39c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #13 │ │ │ │ - bcs d7fac <__cxa_atexit@plt+0xcb320> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d8030 <__cxa_atexit@plt+0xcb3a4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8008 <__cxa_atexit@plt+0xcb37c> │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + movweq r3, #56488 @ 0xdca8 │ │ │ │ + movweq r4, #54324 @ 0xd434 │ │ │ │ + rsceq pc, sl, #92, 16 @ 0x5c0000 │ │ │ │ + andeq r7, r5, lr, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d8010 <__cxa_atexit@plt+0xcb384> │ │ │ │ - ldr r5, [pc, #100] @ d8034 <__cxa_atexit@plt+0xcb3a8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d8038 <__cxa_atexit@plt+0xcb3ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d803c <__cxa_atexit@plt+0xcb3b0> │ │ │ │ + bcc e03e0 <__cxa_atexit@plt+0xd3754> │ │ │ │ + ldr sl, [pc, #140] @ e03ec <__cxa_atexit@plt+0xd3760> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [pc, #136] @ e03f0 <__cxa_atexit@plt+0xd3764> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + sub r0, r6, #19 │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr lr, [r5, #28] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + ldrh sl, [r5, #24] │ │ │ │ + mov ip, fp │ │ │ │ + ldr fp, [r5, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #64] @ e03f4 <__cxa_atexit@plt+0xd3768> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + stmib r5, {r0, fp} │ │ │ │ + ldr r8, [sp, #4] │ │ │ │ + ldr r9, [sp] │ │ │ │ + mov fp, ip │ │ │ │ + b 1a21d4 <__cxa_atexit@plt+0x195548> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + movweq r3, #56276 @ 0xdbd4 │ │ │ │ + movweq r4, #54108 @ 0xd35c │ │ │ │ + rsceq pc, sl, #144, 14 @ 0x2400000 │ │ │ │ + andeq r2, r0, r9, lsl #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #56] @ 0x38 │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi e0434 <__cxa_atexit@plt+0xd37a8> │ │ │ │ + ldr r2, [pc, #40] @ e0444 <__cxa_atexit@plt+0xd37b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b d8018 <__cxa_atexit@plt+0xcb38c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d802c <__cxa_atexit@plt+0xcb3a0> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + strh r3, [r5, #48] @ 0x30 │ │ │ │ + strh r8, [r5, #44] @ 0x2c │ │ │ │ + strb r9, [r5, #40] @ 0x28 │ │ │ │ + str sl, [r5, #36] @ 0x24 │ │ │ │ + b 3f371c <__cxa_atexit@plt+0x3e6a90> │ │ │ │ + add r5, r5, #60 @ 0x3c │ │ │ │ + ldr r7, [pc, #8] @ e0448 <__cxa_atexit@plt+0xd37bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + movweq r4, #53972 @ 0xd2d4 │ │ │ │ + andeq ip, fp, pc, lsl #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e0590 <__cxa_atexit@plt+0xd3904> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + str fp, [sp, #44] @ 0x2c │ │ │ │ + ldr fp, [r5, #20] │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [r5, #36] @ 0x24 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldrh r3, [r5, #48] @ 0x30 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + str r4, [sp, #28] │ │ │ │ + ldrh r4, [r5, #44] @ 0x2c │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldrb r4, [r5, #40] @ 0x28 │ │ │ │ + ldr r1, [r5, #52] @ 0x34 │ │ │ │ + ldr sl, [r5, #60] @ 0x3c │ │ │ │ + add r9, r7, #8 │ │ │ │ + mov r0, r9 │ │ │ │ + mov r2, sl │ │ │ │ + str r7, [sp, #12] │ │ │ │ + bl bd20 │ │ │ │ + sub r3, r6, #65 @ 0x41 │ │ │ │ + ldr r2, [pc, #188] @ e059c <__cxa_atexit@plt+0xd3910> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str fp, [r8, #56] @ 0x38 │ │ │ │ + add lr, r8, #60 @ 0x3c │ │ │ │ + stm lr, {r2, r3, r9, sl} │ │ │ │ + strb r4, [r8, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + strh r7, [r8, #50] @ 0x32 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + strh r7, [r8, #48] @ 0x30 │ │ │ │ + ldr r7, [pc, #152] @ e05a0 <__cxa_atexit@plt+0xd3914> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + sub r4, r6, #58 @ 0x3a │ │ │ │ + str r4, [r8, #36] @ 0x24 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + str r4, [r8, #40] @ 0x28 │ │ │ │ + str r7, [r8, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #124] @ e05a4 <__cxa_atexit@plt+0xd3918> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - movweq fp, #57264 @ 0xdfb0 │ │ │ │ - rsceq r8, fp, #116 @ 0x74 │ │ │ │ - movweq ip, #54936 @ 0xd698 │ │ │ │ - @ instruction: 0xffffa4a8 │ │ │ │ - @ instruction: 0xffffa3f0 │ │ │ │ - sbceq fp, sp, #61341696 @ 0x3a80000 │ │ │ │ - rsceq r8, fp, #76 @ 0x4c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d80e0 <__cxa_atexit@plt+0xcb454> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d8110 <__cxa_atexit@plt+0xcb484> │ │ │ │ + ldr r4, [pc, #120] @ e05a8 <__cxa_atexit@plt+0xd391c> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr r3, [pc, #116] @ e05ac <__cxa_atexit@plt+0xd3920> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #13 │ │ │ │ - bcs d8094 <__cxa_atexit@plt+0xcb408> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d8118 <__cxa_atexit@plt+0xcb48c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d80f0 <__cxa_atexit@plt+0xcb464> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d80f8 <__cxa_atexit@plt+0xcb46c> │ │ │ │ - ldr r5, [pc, #100] @ d811c <__cxa_atexit@plt+0xcb490> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d8120 <__cxa_atexit@plt+0xcb494> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d8124 <__cxa_atexit@plt+0xcb498> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b d8100 <__cxa_atexit@plt+0xcb474> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d8114 <__cxa_atexit@plt+0xcb488> │ │ │ │ + ldr r2, [pc, #112] @ e05b0 <__cxa_atexit@plt+0xd3924> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r8, #4] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + str r3, [r8, #16] │ │ │ │ + str r4, [r8, #20] │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + str r4, [r8, #24] │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + str r4, [r8, #28] │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + str r4, [r8, #32] │ │ │ │ + str r7, [r5, #24]! │ │ │ │ + sub r8, r6, #11 │ │ │ │ + sub r9, r6, #51 @ 0x33 │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr fp, [sp, #44] @ 0x2c │ │ │ │ + b 3f3b8c <__cxa_atexit@plt+0x3e6f00> │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + movweq r3, #55924 @ 0xda74 │ │ │ │ + movweq r3, #55944 @ 0xda88 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + movweq r4, #53736 @ 0xd1e8 │ │ │ │ + movweq r3, #55816 @ 0xda08 │ │ │ │ + movweq r3, #55824 @ 0xda10 │ │ │ │ + andeq r3, r0, r9, asr #31 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #24] @ e05dc <__cxa_atexit@plt+0xd3950> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - movweq fp, #57032 @ 0xdec8 │ │ │ │ - rsceq r7, fp, #140, 30 @ 0x230 │ │ │ │ - movweq ip, #54704 @ 0xd5b0 │ │ │ │ - @ instruction: 0xffffa3c0 │ │ │ │ - @ instruction: 0xffffa308 │ │ │ │ - sbceq fp, sp, #524288 @ 0x80000 │ │ │ │ - rsceq r7, fp, #96, 30 @ 0x180 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r1, sp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d81e8 <__cxa_atexit@plt+0xcb55c> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - ble d8198 <__cxa_atexit@plt+0xcb50c> │ │ │ │ - ldr r7, [pc, #152] @ d81f8 <__cxa_atexit@plt+0xcb56c> │ │ │ │ + ldr r3, [pc, #20] @ e05e0 <__cxa_atexit@plt+0xd3954> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + rsceq pc, sl, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #76] @ e0640 <__cxa_atexit@plt+0xd39b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #148] @ d81fc <__cxa_atexit@plt+0xcb570> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - ldr r7, [pc, #124] @ d8200 <__cxa_atexit@plt+0xcb574> │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e062c <__cxa_atexit@plt+0xd39a0> │ │ │ │ + ldr r3, [pc, #60] @ e0644 <__cxa_atexit@plt+0xd39b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e0638 <__cxa_atexit@plt+0xd39ac> │ │ │ │ + ldr r7, [pc, #40] @ e0648 <__cxa_atexit@plt+0xd39bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r3, #20]! │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r9, [pc, #100] @ d8204 <__cxa_atexit@plt+0xcb578> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #96] @ d8208 <__cxa_atexit@plt+0xcb57c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #92] @ d820c <__cxa_atexit@plt+0xcb580> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #20]! │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - movweq fp, #56788 @ 0xddd4 │ │ │ │ - movweq fp, #56860 @ 0xde1c │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0xfffffc98 │ │ │ │ - movweq fp, #56716 @ 0xdd8c │ │ │ │ - rsceq r7, fp, #124, 28 @ 0x7c0 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d8310 <__cxa_atexit@plt+0xcb684> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d8318 <__cxa_atexit@plt+0xcb68c> │ │ │ │ - ldr lr, [pc, #256] @ d8344 <__cxa_atexit@plt+0xcb6b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #252] @ d8348 <__cxa_atexit@plt+0xcb6bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - sub r7, r8, r2 │ │ │ │ - sub r2, r0, r7 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d8330 <__cxa_atexit@plt+0xcb6a4> │ │ │ │ - cmp r8, r2 │ │ │ │ - ble d82c0 <__cxa_atexit@plt+0xcb634> │ │ │ │ - ldr r7, [pc, #188] @ d834c <__cxa_atexit@plt+0xcb6c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #16]! │ │ │ │ - ldr r7, [pc, #180] @ d8350 <__cxa_atexit@plt+0xcb6c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #164] @ d8354 <__cxa_atexit@plt+0xcb6c8> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + movweq r3, #55656 @ 0xd968 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ e0688 <__cxa_atexit@plt+0xd39fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e0680 <__cxa_atexit@plt+0xd39f4> │ │ │ │ + ldr r7, [pc, #24] @ e068c <__cxa_atexit@plt+0xd3a00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r2, [pc, #144] @ d8358 <__cxa_atexit@plt+0xcb6cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ d835c <__cxa_atexit@plt+0xcb6d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - ldr lr, [pc, #132] @ d8360 <__cxa_atexit@plt+0xcb6d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r6, #-8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #20]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - mov r3, r6 │ │ │ │ - b d8320 <__cxa_atexit@plt+0xcb694> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - movweq fp, #56556 @ 0xdcec │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - movweq fp, #56480 @ 0xdca0 │ │ │ │ - movweq fp, #56560 @ 0xdcf0 │ │ │ │ - @ instruction: 0xfffffb78 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - movweq fp, #56416 @ 0xdc60 │ │ │ │ - rsceq r7, fp, #40, 26 @ 0xa00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d8404 <__cxa_atexit@plt+0xcb778> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d8434 <__cxa_atexit@plt+0xcb7a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #13 │ │ │ │ - bcs d83b8 <__cxa_atexit@plt+0xcb72c> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d843c <__cxa_atexit@plt+0xcb7b0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + movweq r3, #55572 @ 0xd914 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ e06ac <__cxa_atexit@plt+0xd3a20> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + movweq r3, #55528 @ 0xd8e8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d8414 <__cxa_atexit@plt+0xcb788> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d841c <__cxa_atexit@plt+0xcb790> │ │ │ │ - ldr r5, [pc, #100] @ d8440 <__cxa_atexit@plt+0xcb7b4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d8444 <__cxa_atexit@plt+0xcb7b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d8448 <__cxa_atexit@plt+0xcb7bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ + bhi e06e8 <__cxa_atexit@plt+0xd3a5c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ e06f0 <__cxa_atexit@plt+0xd3a64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b d8424 <__cxa_atexit@plt+0xcb798> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d8438 <__cxa_atexit@plt+0xcb7ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #56228 @ 0xdba4 │ │ │ │ - rsceq r7, fp, #104, 24 @ 0x6800 │ │ │ │ - movweq ip, #53900 @ 0xd28c │ │ │ │ - @ instruction: 0xffffa09c │ │ │ │ - @ instruction: 0xffff9fe4 │ │ │ │ - sbceq fp, sp, #2013265923 @ 0x78000003 │ │ │ │ - rsceq r7, fp, #64, 24 @ 0x4000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d84ec <__cxa_atexit@plt+0xcb860> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d851c <__cxa_atexit@plt+0xcb890> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #13 │ │ │ │ - bcs d84a0 <__cxa_atexit@plt+0xcb814> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d8524 <__cxa_atexit@plt+0xcb898> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ + movweq r3, #55376 @ 0xd850 │ │ │ │ + rsceq pc, sl, #192 @ 0xc0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 193d64 <__cxa_atexit@plt+0x1870d8> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d84fc <__cxa_atexit@plt+0xcb870> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d8504 <__cxa_atexit@plt+0xcb878> │ │ │ │ - ldr r5, [pc, #100] @ d8528 <__cxa_atexit@plt+0xcb89c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d852c <__cxa_atexit@plt+0xcb8a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d8530 <__cxa_atexit@plt+0xcb8a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ + bhi e0748 <__cxa_atexit@plt+0xd3abc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ e0750 <__cxa_atexit@plt+0xd3ac4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f3844 <__cxa_atexit@plt+0x3e6bb8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b d850c <__cxa_atexit@plt+0xcb880> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d8520 <__cxa_atexit@plt+0xcb894> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + movweq r3, #55280 @ 0xd7f0 │ │ │ │ + rsceq pc, sl, #96 @ 0x60 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 193d64 <__cxa_atexit@plt+0x1870d8> │ │ │ │ + rsceq pc, sl, #200, 6 @ 0x20000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e07b0 <__cxa_atexit@plt+0xd3b24> │ │ │ │ + ldr r2, [pc, #40] @ e07b8 <__cxa_atexit@plt+0xd3b2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #32] @ e07bc <__cxa_atexit@plt+0xd3b30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + b 2ea3a4 <__cxa_atexit@plt+0x2dd718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #55996 @ 0xdabc │ │ │ │ - rsceq r7, fp, #128, 22 @ 0x20000 │ │ │ │ - movweq ip, #53668 @ 0xd1a4 │ │ │ │ - @ instruction: 0xffff9fb4 │ │ │ │ - @ instruction: 0xffff9efc │ │ │ │ - sbceq fp, sp, #1610612751 @ 0x6000000f │ │ │ │ - rsceq r7, fp, #84, 22 @ 0x15000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + movweq r3, #55296 @ 0xd800 │ │ │ │ + movweq r3, #56048 @ 0xdaf0 │ │ │ │ + rsceq lr, sl, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b d8efc <__cxa_atexit@plt+0xcc270> │ │ │ │ + rsceq pc, sl, #76, 8 @ 0x4c000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d857c <__cxa_atexit@plt+0xcb8f0> │ │ │ │ - ldr r7, [pc, #52] @ d8590 <__cxa_atexit@plt+0xcb904> │ │ │ │ + sub r7, r5, #88 @ 0x58 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e081c <__cxa_atexit@plt+0xd3b90> │ │ │ │ + ldr r7, [pc, #48] @ e082c <__cxa_atexit@plt+0xd3ba0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq d8570 <__cxa_atexit@plt+0xcb8e4> │ │ │ │ + beq e0810 <__cxa_atexit@plt+0xd3b84> │ │ │ │ mov r7, r8 │ │ │ │ - b d85a4 <__cxa_atexit@plt+0xcb918> │ │ │ │ + b e0840 <__cxa_atexit@plt+0xd3bb4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d8594 <__cxa_atexit@plt+0xcb908> │ │ │ │ + ldr r7, [pc, #12] @ e0830 <__cxa_atexit@plt+0xd3ba4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, fp, #120, 2 │ │ │ │ - rsceq r7, fp, #244, 20 @ 0xf4000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsceq pc, sl, #172, 8 @ 0xac000000 │ │ │ │ + rsceq pc, sl, #244, 6 @ 0xd0000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp, #20] │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d8624 <__cxa_atexit@plt+0xcb998> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #144] @ d8654 <__cxa_atexit@plt+0xcb9c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq d8610 <__cxa_atexit@plt+0xcb984> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d8634 <__cxa_atexit@plt+0xcb9a8> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #112] @ d8658 <__cxa_atexit@plt+0xcb9cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ + str r6, [sp, #16] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r7, [r7, #79] @ 0x4f │ │ │ │ + ldr r2, [r3, #47] @ 0x2f │ │ │ │ + ldr r1, [r3, #51] @ 0x33 │ │ │ │ + ldr r6, [r7, #7] │ │ │ │ + str r6, [sp] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r2, [r2, #15] │ │ │ │ + ldr r1, [r1, #3] │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr r7, [r3, #15] │ │ │ │ + ldr r9, [r3, #19] │ │ │ │ + ldr sl, [r3, #27] │ │ │ │ + ldr ip, [r3, #31] │ │ │ │ + ldr fp, [r3, #35] @ 0x23 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr lr, [r3, #63] @ 0x3f │ │ │ │ + ldr r4, [r3, #43] @ 0x2b │ │ │ │ + ldr r6, [r3, #87] @ 0x57 │ │ │ │ + ldr r7, [lr, #4] │ │ │ │ + mov r8, #0 │ │ │ │ + mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r1, [sp] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + ldr r0, [pc, #156] @ e0970 <__cxa_atexit@plt+0xd3ce4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + sub r2, r5, #52 @ 0x34 │ │ │ │ + stm r2, {r1, r9, sl, ip} │ │ │ │ + str fp, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r4, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r6, [r5, #-24] @ 0xffffffe8 │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-56]! @ 0xffffffc8 │ │ │ │ + tst r7, #3 │ │ │ │ + beq e0940 <__cxa_atexit@plt+0xd3cb4> │ │ │ │ + add fp, sp, #12 │ │ │ │ + ldm fp, {r4, r6, fp} │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne e0958 <__cxa_atexit@plt+0xd3ccc> │ │ │ │ + ldr r1, [pc, #84] @ e0974 <__cxa_atexit@plt+0xd3ce8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r2, #2] │ │ │ │ + ldr r3, [pc, #76] @ e0978 <__cxa_atexit@plt+0xd3cec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5] │ │ │ │ - ands r7, r3, #3 │ │ │ │ - beq d8618 <__cxa_atexit@plt+0xcb98c> │ │ │ │ - cmp r7, #3 │ │ │ │ - beq d8644 <__cxa_atexit@plt+0xcb9b8> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d8714 <__cxa_atexit@plt+0xcba88> │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ ldr r0, [r7] │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b d85bc <__cxa_atexit@plt+0xcb930> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d85e0 <__cxa_atexit@plt+0xcb954> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d8604 <__cxa_atexit@plt+0xcb978> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - rsceq r7, fp, #48, 20 @ 0x30000 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + ldr r2, [pc, #28] @ e097c <__cxa_atexit@plt+0xd3cf0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r2, [r5, #-56] @ 0xffffffc8 │ │ │ │ + mov r5, r3 │ │ │ │ + b 21a6e8 <__cxa_atexit@plt+0x20da5c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + rsceq lr, sl, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + rsceq pc, sl, #168, 4 @ 0x8000000a │ │ │ │ + andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r3, [r7, #23] │ │ │ │ and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d86b8 <__cxa_atexit@plt+0xcba2c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #80] @ d86d8 <__cxa_atexit@plt+0xcba4c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne e09c4 <__cxa_atexit@plt+0xd3d38> │ │ │ │ + ldr r7, [pc, #56] @ e09dc <__cxa_atexit@plt+0xd3d50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ e09e0 <__cxa_atexit@plt+0xd3d54> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq d86b0 <__cxa_atexit@plt+0xcba24> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d86c8 <__cxa_atexit@plt+0xcba3c> │ │ │ │ - sub r7, r3, #1 │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + str r7, [r5, #52]! @ 0x34 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3f35d4 <__cxa_atexit@plt+0x3e6948> │ │ │ │ + ldr r3, [pc, #12] @ e09d8 <__cxa_atexit@plt+0xd3d4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #56] @ 0x38 │ │ │ │ + str r3, [r5] │ │ │ │ + b 21a6e8 <__cxa_atexit@plt+0x20da5c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + rsceq lr, sl, #112, 30 @ 0x1c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #60] @ e0a30 <__cxa_atexit@plt+0xd3da4> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d8714 <__cxa_atexit@plt+0xcba88> │ │ │ │ - ldr r0, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e0a24 <__cxa_atexit@plt+0xd3d98> │ │ │ │ + ldr r3, [pc, #44] @ e0a34 <__cxa_atexit@plt+0xd3da8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + ldreq r0, [r7] │ │ │ │ + ldrne r0, [r5, #8]! │ │ │ │ + ldrne r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b d8680 <__cxa_atexit@plt+0xcb9f4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d86a4 <__cxa_atexit@plt+0xcba18> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r7, fp, #176, 18 @ 0x2c0000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d8704 <__cxa_atexit@plt+0xcba78> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d8714 <__cxa_atexit@plt+0xcba88> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d86f8 <__cxa_atexit@plt+0xcba6c> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d881c <__cxa_atexit@plt+0xcbb90> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge d8758 <__cxa_atexit@plt+0xcbacc> │ │ │ │ - cmp r7, r1 │ │ │ │ - ble d877c <__cxa_atexit@plt+0xcbaf0> │ │ │ │ - cmp r7, r2 │ │ │ │ - bgt d8768 <__cxa_atexit@plt+0xcbadc> │ │ │ │ - ldr r7, [pc, #240] @ d8844 <__cxa_atexit@plt+0xcbbb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b d87e8 <__cxa_atexit@plt+0xcbb5c> │ │ │ │ - cmp r7, r1 │ │ │ │ - bge d8790 <__cxa_atexit@plt+0xcbb04> │ │ │ │ - cmp r7, r2 │ │ │ │ - bge d87e0 <__cxa_atexit@plt+0xcbb54> │ │ │ │ - ldr r7, [pc, #224] @ d8850 <__cxa_atexit@plt+0xcbbc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #180] @ d8838 <__cxa_atexit@plt+0xcbbac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #176] @ d883c <__cxa_atexit@plt+0xcbbb0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b d87a0 <__cxa_atexit@plt+0xcbb14> │ │ │ │ - ldr lr, [pc, #188] @ d8854 <__cxa_atexit@plt+0xcbbc8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #184] @ d8858 <__cxa_atexit@plt+0xcbbcc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #152] @ d8840 <__cxa_atexit@plt+0xcbbb4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #20]! │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ e0a64 <__cxa_atexit@plt+0xd3dd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + ldreq r0, [r7] │ │ │ │ + ldrne r0, [r5, #8]! │ │ │ │ + ldrne r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #116] @ d885c <__cxa_atexit@plt+0xcbbd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #88] @ d8848 <__cxa_atexit@plt+0xcbbbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #64] @ d884c <__cxa_atexit@plt+0xcbbc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #60] @ d8860 <__cxa_atexit@plt+0xcbbd4> │ │ │ │ + rsceq pc, sl, #172, 2 @ 0x2b │ │ │ │ + andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne e0ab8 <__cxa_atexit@plt+0xd3e2c> │ │ │ │ + ldr r6, [pc, #184] @ e0b58 <__cxa_atexit@plt+0xd3ecc> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - @ instruction: 0xfffff4ec │ │ │ │ - @ instruction: 0xfffff390 │ │ │ │ - movweq fp, #55188 @ 0xd794 │ │ │ │ - @ instruction: 0xfffff604 │ │ │ │ - movweq fp, #55116 @ 0xd74c │ │ │ │ - movweq fp, #55188 @ 0xd794 │ │ │ │ - movweq fp, #55344 @ 0xd830 │ │ │ │ - @ instruction: 0xfffffbd4 │ │ │ │ - @ instruction: 0xfffffa78 │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r7, fp, #40, 16 @ 0x280000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d8714 <__cxa_atexit@plt+0xcba88> │ │ │ │ - rsceq r7, fp, #16, 16 @ 0x100000 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + tst r7, #3 │ │ │ │ + beq e0b10 <__cxa_atexit@plt+0xd3e84> │ │ │ │ + mov r6, r8 │ │ │ │ + b e0b6c <__cxa_atexit@plt+0xd3ee0> │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d892c <__cxa_atexit@plt+0xcbca0> │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #164] @ d894c <__cxa_atexit@plt+0xcbcc0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - cmp r2, r1 │ │ │ │ - bne d88c4 <__cxa_atexit@plt+0xcbc38> │ │ │ │ - ldr r7, [pc, #148] @ d8950 <__cxa_atexit@plt+0xcbcc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ + str r7, [r3, #52]! @ 0x34 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d8938 <__cxa_atexit@plt+0xcbcac> │ │ │ │ - ldr r2, [pc, #112] @ d8954 <__cxa_atexit@plt+0xcbcc8> │ │ │ │ + add r6, r8, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e0b1c <__cxa_atexit@plt+0xd3e90> │ │ │ │ + ldr r2, [pc, #116] @ e0b4c <__cxa_atexit@plt+0xd3ec0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #108] @ d8958 <__cxa_atexit@plt+0xcbccc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #96] @ d895c <__cxa_atexit@plt+0xcbcd0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r7, #20]! │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #56] @ 0x38 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #4] │ │ │ │ + add r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e0b38 <__cxa_atexit@plt+0xd3eac> │ │ │ │ + ldr r7, [pc, #96] @ e0b5c <__cxa_atexit@plt+0xd3ed0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #52] @ 0x34 │ │ │ │ + str r9, [r5, #56] @ 0x38 │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3f355c <__cxa_atexit@plt+0x3e68d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + ldr r5, [pc, #48] @ e0b54 <__cxa_atexit@plt+0xd3ec8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #16] @ e0b50 <__cxa_atexit@plt+0xd3ec4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - movweq fp, #54928 @ 0xd690 │ │ │ │ - movweq fp, #55012 @ 0xd6e4 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - movweq fp, #54848 @ 0xd640 │ │ │ │ - rsceq r7, fp, #44, 14 @ 0xb00000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ + @ instruction: 0xffffecc0 │ │ │ │ + rsceq lr, sl, #60, 16 @ 0x3c0000 │ │ │ │ + strdeq r2, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xffff6ca0 │ │ │ │ + rsceq pc, sl, #200 @ 0xc8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq e0bdc <__cxa_atexit@plt+0xd3f50> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne e0c40 <__cxa_atexit@plt+0xd3fb4> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + cmp r6, #3 │ │ │ │ + bne e0c94 <__cxa_atexit@plt+0xd4008> │ │ │ │ + ldr r6, [r7, #1] │ │ │ │ + ldr r3, [pc, #448] @ e0d64 <__cxa_atexit@plt+0xd40d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #444] @ e0d68 <__cxa_atexit@plt+0xd40dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r6, #3] │ │ │ │ + ldr r1, [r6, #7] │ │ │ │ + ldr r0, [r6, #11] │ │ │ │ + str r3, [r5, #12]! │ │ │ │ + str r0, [r5, #28] │ │ │ │ + str r2, [r5, #32] │ │ │ │ + str r1, [r5, #36] @ 0x24 │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #408] @ e0d6c <__cxa_atexit@plt+0xd40e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [r7, #2] │ │ │ │ + and r3, r6, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e0cc0 <__cxa_atexit@plt+0xd4034> │ │ │ │ + ldr r2, [pc, #356] @ e0d58 <__cxa_atexit@plt+0xd40cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r6, #2] │ │ │ │ + ldr r1, [r6, #6] │ │ │ │ mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d8a00 <__cxa_atexit@plt+0xcbd74> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ d8a30 <__cxa_atexit@plt+0xcbda4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - cmp r8, #13 │ │ │ │ - bcs d89b4 <__cxa_atexit@plt+0xcbd28> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, #144] @ d8a38 <__cxa_atexit@plt+0xcbdac> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ + str r2, [r6, #8]! │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + tst r3, #3 │ │ │ │ + beq e0d0c <__cxa_atexit@plt+0xd4080> │ │ │ │ + ldr r2, [pc, #320] @ e0d5c <__cxa_atexit@plt+0xd40d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #44] @ 0x2c │ │ │ │ + tst r7, #3 │ │ │ │ + beq e0d20 <__cxa_atexit@plt+0xd4094> │ │ │ │ + mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ - b 3ff8ec <__cxa_atexit@plt+0x3f2c60> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8a10 <__cxa_atexit@plt+0xcbd84> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b e12d0 <__cxa_atexit@plt+0xd4644> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e0d30 <__cxa_atexit@plt+0xd40a4> │ │ │ │ + ldr lr, [pc, #280] @ e0d70 <__cxa_atexit@plt+0xd40e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r8, [r5, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r3, [r5, #56] @ 0x38 │ │ │ │ + sub r1, r6, #15 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + str r1, [r5, #48] @ 0x30 │ │ │ │ + str lr, [r9, #4] │ │ │ │ + str r3, [r9, #8] │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b e193c <__cxa_atexit@plt+0xd4cb0> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r6, [pc, #192] @ e0d60 <__cxa_atexit@plt+0xd40d4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + str r6, [r5, #52]! @ 0x34 │ │ │ │ + tst r7, #3 │ │ │ │ + beq e0d00 <__cxa_atexit@plt+0xd4074> │ │ │ │ + mov r6, r9 │ │ │ │ + b e1194 <__cxa_atexit@plt+0xd4508> │ │ │ │ + str r7, [r5, #52] @ 0x34 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d8a18 <__cxa_atexit@plt+0xcbd8c> │ │ │ │ - ldr r5, [pc, #100] @ d8a3c <__cxa_atexit@plt+0xcbdb0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #96] @ d8a40 <__cxa_atexit@plt+0xcbdb4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ d8a44 <__cxa_atexit@plt+0xcbdb8> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e0d3c <__cxa_atexit@plt+0xd40b0> │ │ │ │ + ldr r3, [pc, #152] @ e0d74 <__cxa_atexit@plt+0xd40e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #148] @ e0d78 <__cxa_atexit@plt+0xd40ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3ff714 <__cxa_atexit@plt+0x3f2a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r5, #52]! @ 0x34 │ │ │ │ + ldr r8, [pc, #140] @ e0d7c <__cxa_atexit@plt+0xd40f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ - b d8a20 <__cxa_atexit@plt+0xcbd94> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d8a34 <__cxa_atexit@plt+0xcbda8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - movweq fp, #54696 @ 0xd5a8 │ │ │ │ - rsceq r7, fp, #108, 12 @ 0x6c00000 │ │ │ │ - movweq fp, #56464 @ 0xdc90 │ │ │ │ - @ instruction: 0xffff9aa0 │ │ │ │ - @ instruction: 0xffff99e8 │ │ │ │ - sbceq sl, sp, #14464 @ 0x3880 │ │ │ │ - rsceq r7, fp, #64, 12 @ 0x4000000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d8abc <__cxa_atexit@plt+0xcbe30> │ │ │ │ - ldr r9, [pc, #88] @ d8acc <__cxa_atexit@plt+0xcbe40> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #84] @ d8ad0 <__cxa_atexit@plt+0xcbe44> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r3, [pc, #16] @ e0d54 <__cxa_atexit@plt+0xd40c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #48]! @ 0x30 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + @ instruction: 0x00000abc │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + @ instruction: 0x000006b0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + rsceq lr, sl, #84, 20 @ 0x54000 │ │ │ │ + rsceq lr, sl, #44, 20 @ 0x2c000 │ │ │ │ + @ instruction: 0xffffebd8 │ │ │ │ + muleq r0, r8, fp │ │ │ │ + @ instruction: 0xfffffa94 │ │ │ │ + sbceq r1, sp, #180, 26 @ 0x2d00 │ │ │ │ + rsceq lr, sl, #168, 28 @ 0xa80 │ │ │ │ + andeq r2, r0, fp, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr sl, [r5, #28] │ │ │ │ + cmp sl, r3 │ │ │ │ + bne e0dc8 <__cxa_atexit@plt+0xd413c> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + cmp r8, r2 │ │ │ │ + bne e0df8 <__cxa_atexit@plt+0xd416c> │ │ │ │ + ldr r3, [pc, #100] @ e0e18 <__cxa_atexit@plt+0xd418c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #44]! @ 0x2c │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e0df0 <__cxa_atexit@plt+0xd4164> │ │ │ │ + b e0840 <__cxa_atexit@plt+0xd3bb4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #72] @ e0e1c <__cxa_atexit@plt+0xd4190> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e0df0 <__cxa_atexit@plt+0xd4164> │ │ │ │ + b e0e9c <__cxa_atexit@plt+0xd4210> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #32] @ e0e20 <__cxa_atexit@plt+0xd4194> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #80] @ d8ad4 <__cxa_atexit@plt+0xcbe48> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #20]! │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r5, #32] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + b 3f382c <__cxa_atexit@plt+0x3e6ba0> │ │ │ │ + @ instruction: 0xfffffa88 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + rsceq lr, sl, #4, 28 @ 0x40 │ │ │ │ + andeq r3, r0, fp, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne e0e58 <__cxa_atexit@plt+0xd41cc> │ │ │ │ + ldr r3, [pc, #72] @ e0e8c <__cxa_atexit@plt+0xd4200> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #44]! @ 0x2c │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e0e80 <__cxa_atexit@plt+0xd41f4> │ │ │ │ + b e0840 <__cxa_atexit@plt+0xd3bb4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #36] @ e0e88 <__cxa_atexit@plt+0xd41fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e0e80 <__cxa_atexit@plt+0xd41f4> │ │ │ │ + b e0e9c <__cxa_atexit@plt+0xd4210> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0xfffff9f8 │ │ │ │ + rsceq lr, sl, #152, 26 @ 0x2600 │ │ │ │ + andeq r3, r0, fp, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov sl, r5 │ │ │ │ + ldr r8, [sl, #44]! @ 0x2c │ │ │ │ + mov r3, sl │ │ │ │ + ldr r7, [r3, #-4]! │ │ │ │ + ldr r1, [sl, #-40] @ 0xffffffd8 │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq e0f88 <__cxa_atexit@plt+0xd42fc> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne e0f74 <__cxa_atexit@plt+0xd42e8> │ │ │ │ + bic r0, r2, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #4 │ │ │ │ + beq e105c <__cxa_atexit@plt+0xd43d0> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne e0f74 <__cxa_atexit@plt+0xd42e8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #8 │ │ │ │ + cmp r7, r9 │ │ │ │ + bcc e10e4 <__cxa_atexit@plt+0xd4458> │ │ │ │ + ldr r7, [r2, #1] │ │ │ │ + cmp r7, #0 │ │ │ │ + ble e106c <__cxa_atexit@plt+0xd43e0> │ │ │ │ + ldr r5, [pc, #628] @ e117c <__cxa_atexit@plt+0xd44f0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + stmib r6, {r5, r7} │ │ │ │ + mov r6, #0 │ │ │ │ + mov r7, r1 │ │ │ │ + ldr r2, [r7, #4]! │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + sub r6, r9, #1 │ │ │ │ + ldrex r5, [r7] │ │ │ │ + strex r5, r6, [r7] │ │ │ │ + cmp r5, #0 │ │ │ │ + bne e0f24 <__cxa_atexit@plt+0xd4298> │ │ │ │ + ldr r7, [r1] │ │ │ │ + ldr r6, [pc, #576] @ e1180 <__cxa_atexit@plt+0xd44f4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + cmp r7, r6 │ │ │ │ + bne e0f50 <__cxa_atexit@plt+0xd42c4> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ + ldr r6, [pc, #556] @ e1184 <__cxa_atexit@plt+0xd44f8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [sl] │ │ │ │ + str r6, [sl] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e10d4 <__cxa_atexit@plt+0xd4448> │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r9 │ │ │ │ + b e0840 <__cxa_atexit@plt+0xd3bb4> │ │ │ │ + ldr r8, [pc, #440] @ e1134 <__cxa_atexit@plt+0xd44a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #48 @ 0x30 │ │ │ │ + mov r7, r2 │ │ │ │ + b f3bcc <__cxa_atexit@plt+0xe6f40> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #8 │ │ │ │ + cmp r0, r9 │ │ │ │ + bcc e10e4 <__cxa_atexit@plt+0xd4458> │ │ │ │ + ldr r2, [r2, #2] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + cmp r2, r0 │ │ │ │ + bge e1004 <__cxa_atexit@plt+0xd4378> │ │ │ │ + ldr r7, [pc, #392] @ e1138 <__cxa_atexit@plt+0xd44ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #388] @ e113c <__cxa_atexit@plt+0xd44b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #40] @ 0x28 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + add r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e10f8 <__cxa_atexit@plt+0xd446c> │ │ │ │ + ldr r7, [pc, #360] @ e1140 <__cxa_atexit@plt+0xd44b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #356] @ e1144 <__cxa_atexit@plt+0xd44b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #28]! │ │ │ │ + ldr r7, [pc, #348] @ e1148 <__cxa_atexit@plt+0xd44bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq e10c8 <__cxa_atexit@plt+0xd443c> │ │ │ │ + mov r7, r8 │ │ │ │ + b d8b3c <__cxa_atexit@plt+0xcbeb0> │ │ │ │ + ldr r3, [pc, #332] @ e1158 <__cxa_atexit@plt+0xd44cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + sub r2, r2, r0 │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r3, #0 │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r2, [r6, #4]! │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + sub r3, r9, #2 │ │ │ │ + ldrex r0, [r6] │ │ │ │ + strex r0, r3, [r6] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne e102c <__cxa_atexit@plt+0xd43a0> │ │ │ │ + ldr r6, [r1] │ │ │ │ + ldr r3, [pc, #276] @ e115c <__cxa_atexit@plt+0xd44d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r6, r3 │ │ │ │ + bne e1060 <__cxa_atexit@plt+0xd43d4> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ + b e1060 <__cxa_atexit@plt+0xd43d4> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r0, [r5, #48]! @ 0x30 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - movweq fp, #54456 @ 0xd4b8 │ │ │ │ - rsceq r7, fp, #176, 10 @ 0x2c000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d8b5c <__cxa_atexit@plt+0xcbed0> │ │ │ │ - ldr r7, [pc, #144] @ d8b90 <__cxa_atexit@plt+0xcbf04> │ │ │ │ + ldr r7, [pc, #236] @ e1160 <__cxa_atexit@plt+0xd44d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq d8b48 <__cxa_atexit@plt+0xcbebc> │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d8b70 <__cxa_atexit@plt+0xcbee4> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #112] @ d8b94 <__cxa_atexit@plt+0xcbf08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r3, {r1, r2} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq d8b54 <__cxa_atexit@plt+0xcbec8> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d8b80 <__cxa_atexit@plt+0xcbef4> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d8c50 <__cxa_atexit@plt+0xcbfc4> │ │ │ │ + ldr r2, [pc, #232] @ e1164 <__cxa_atexit@plt+0xd44d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #40] @ 0x28 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + add r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e1120 <__cxa_atexit@plt+0xd4494> │ │ │ │ + ldr r7, [pc, #204] @ e1168 <__cxa_atexit@plt+0xd44dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #200] @ e116c <__cxa_atexit@plt+0xd44e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #28]! │ │ │ │ + ldr r7, [pc, #192] @ e1170 <__cxa_atexit@plt+0xd44e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq e10c8 <__cxa_atexit@plt+0xd443c> │ │ │ │ + mov r7, r8 │ │ │ │ + b d8b3c <__cxa_atexit@plt+0xcbeb0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ d8b98 <__cxa_atexit@plt+0xcbf0c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f358c <__cxa_atexit@plt+0x3e6900> │ │ │ │ + ldr r7, [pc, #76] @ e114c <__cxa_atexit@plt+0xd44c0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #72] @ e1150 <__cxa_atexit@plt+0xd44c4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r5, [pc, #68] @ e1154 <__cxa_atexit@plt+0xd44c8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b d8b1c <__cxa_atexit@plt+0xcbe90> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d8b3c <__cxa_atexit@plt+0xcbeb0> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - rsceq r7, fp, #160, 22 @ 0x28000 │ │ │ │ - rsceq r7, fp, #240, 8 @ 0xf0000000 │ │ │ │ + ldr r7, [pc, #76] @ e1174 <__cxa_atexit@plt+0xd44e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #72] @ e1178 <__cxa_atexit@plt+0xd44ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b e1108 <__cxa_atexit@plt+0xd447c> │ │ │ │ + rsceq lr, sl, #224, 18 @ 0x380000 │ │ │ │ + rsceq lr, sl, #132, 18 @ 0x210000 │ │ │ │ + movweq r3, #55056 @ 0xd710 │ │ │ │ + @ instruction: 0xffff7b60 │ │ │ │ + rsceq lr, sl, #200, 20 @ 0xc8000 │ │ │ │ + movweq r3, #55008 @ 0xd6e0 │ │ │ │ + rsceq lr, sl, #96, 8 @ 0x60000000 │ │ │ │ + rsceq lr, sl, #160, 18 @ 0x280000 │ │ │ │ + movweq r3, #54716 @ 0xd5bc │ │ │ │ + movweq r3, #55056 @ 0xd710 │ │ │ │ + movweq r2, #57268 @ 0xdfb4 │ │ │ │ + rsceq lr, sl, #172, 16 @ 0xac0000 │ │ │ │ + movweq r3, #54860 @ 0xd64c │ │ │ │ + @ instruction: 0xffff7a9c │ │ │ │ + rsceq lr, sl, #244, 18 @ 0x3d0000 │ │ │ │ + movweq r3, #54812 @ 0xd61c │ │ │ │ + rsceq lr, sl, #56, 8 @ 0x38000000 │ │ │ │ + rsceq lr, sl, #104, 18 @ 0x1a0000 │ │ │ │ + movweq r3, #55320 @ 0xd818 │ │ │ │ + movweq r3, #53436 @ 0xd0bc │ │ │ │ + @ instruction: 0xfffff8e4 │ │ │ │ + rsceq lr, sl, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq d8bf4 <__cxa_atexit@plt+0xcbf68> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #76] @ d8c14 <__cxa_atexit@plt+0xcbf88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq d8bec <__cxa_atexit@plt+0xcbf60> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d8c04 <__cxa_atexit@plt+0xcbf78> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d8c50 <__cxa_atexit@plt+0xcbfc4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b d8bc0 <__cxa_atexit@plt+0xcbf34> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b d8be0 <__cxa_atexit@plt+0xcbf54> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r7, fp, #116, 8 @ 0x74000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq d8c40 <__cxa_atexit@plt+0xcbfb4> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d8c50 <__cxa_atexit@plt+0xcbfc4> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ - b d8c34 <__cxa_atexit@plt+0xcbfa8> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d8cf8 <__cxa_atexit@plt+0xcc06c> │ │ │ │ + cmp r7, #4 │ │ │ │ + bne e1208 <__cxa_atexit@plt+0xd457c> │ │ │ │ + ldr r7, [pc, #180] @ e1264 <__cxa_atexit@plt+0xd45d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #176] @ e1268 <__cxa_atexit@plt+0xd45dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - cmp r8, r7 │ │ │ │ - ble d8c88 <__cxa_atexit@plt+0xcbffc> │ │ │ │ - ldr r7, [pc, #180] @ d8d30 <__cxa_atexit@plt+0xcc0a4> │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e123c <__cxa_atexit@plt+0xd45b0> │ │ │ │ + ldr r7, [pc, #144] @ e126c <__cxa_atexit@plt+0xd45e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #140] @ e1270 <__cxa_atexit@plt+0xd45e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #132] @ e1274 <__cxa_atexit@plt+0xd45e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq e1230 <__cxa_atexit@plt+0xd45a4> │ │ │ │ + mov r7, r8 │ │ │ │ + b d8b3c <__cxa_atexit@plt+0xcbeb0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [pc, #76] @ e1260 <__cxa_atexit@plt+0xd45d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e1228 <__cxa_atexit@plt+0xd459c> │ │ │ │ + b e0840 <__cxa_atexit@plt+0xd3bb4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #156] @ d8d2c <__cxa_atexit@plt+0xcc0a0> │ │ │ │ + ldr r7, [pc, #52] @ e1278 <__cxa_atexit@plt+0xd45ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #48] @ e127c <__cxa_atexit@plt+0xd45f0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #44] @ e1280 <__cxa_atexit@plt+0xd45f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff628 │ │ │ │ + rsceq lr, sl, #204, 14 @ 0x3300000 │ │ │ │ + movweq r3, #54544 @ 0xd510 │ │ │ │ + @ instruction: 0xffff795c │ │ │ │ + rsceq lr, sl, #212, 16 @ 0xd40000 │ │ │ │ + movweq r3, #54492 @ 0xd4dc │ │ │ │ + rsceq lr, sl, #28, 6 @ 0x70000000 │ │ │ │ + rsceq lr, sl, #108, 16 @ 0x6c0000 │ │ │ │ + movweq r3, #54392 @ 0xd478 │ │ │ │ + rsceq lr, sl, #244, 16 @ 0xf40000 │ │ │ │ + andeq r3, r0, ip, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #36] @ e12c0 <__cxa_atexit@plt+0xd4634> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r2, r3, #3 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d8d14 <__cxa_atexit@plt+0xcc088> │ │ │ │ - ldr lr, [pc, #136] @ d8d38 <__cxa_atexit@plt+0xcc0ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #132] @ d8d3c <__cxa_atexit@plt+0xcc0b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #128] @ d8d40 <__cxa_atexit@plt+0xcc0b4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r6, #12]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #20]! │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + tst r7, #3 │ │ │ │ + beq e12b8 <__cxa_atexit@plt+0xd462c> │ │ │ │ + b e12d0 <__cxa_atexit@plt+0xd4644> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #52] @ d8d34 <__cxa_atexit@plt+0xcc0a8> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rsceq lr, sl, #180, 16 @ 0xb40000 │ │ │ │ + andeq r1, r0, ip, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldrb r6, [r7, #3] │ │ │ │ + cmp r6, #1 │ │ │ │ + beq e1308 <__cxa_atexit@plt+0xd467c> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne e1328 <__cxa_atexit@plt+0xd469c> │ │ │ │ + ldr r6, [pc, #160] @ e1390 <__cxa_atexit@plt+0xd4704> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ff8e4 <__cxa_atexit@plt+0x3f2c58> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + beq e1364 <__cxa_atexit@plt+0xd46d8> │ │ │ │ + mov r6, r9 │ │ │ │ + b e13ac <__cxa_atexit@plt+0xd4720> │ │ │ │ + ldr r6, [pc, #124] @ e138c <__cxa_atexit@plt+0xd4700> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5, #36] @ 0x24 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e1364 <__cxa_atexit@plt+0xd46d8> │ │ │ │ + mov r6, r9 │ │ │ │ + b e14f0 <__cxa_atexit@plt+0xd4864> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e1370 <__cxa_atexit@plt+0xd46e4> │ │ │ │ + ldr r3, [pc, #84] @ e1394 <__cxa_atexit@plt+0xd4708> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #80] @ e1398 <__cxa_atexit@plt+0xd470c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #44]! @ 0x2c │ │ │ │ + ldr r8, [pc, #72] @ e139c <__cxa_atexit@plt+0xd4710> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - movweq fp, #54052 @ 0xd324 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - @ instruction: 0xfffffbcc │ │ │ │ - movweq fp, #53884 @ 0xd27c │ │ │ │ - rsceq r7, fp, #72, 6 @ 0x20000001 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r3, [pc, #16] @ e1388 <__cxa_atexit@plt+0xd46fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #40]! @ 0x28 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + andeq r0, r0, r8, lsl #9 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsr r5 │ │ │ │ + @ instruction: 0xfffff430 │ │ │ │ + sbceq r1, sp, #80, 14 @ 0x1400000 │ │ │ │ + rsceq lr, sl, #180, 14 @ 0x2d00000 │ │ │ │ + andeq r5, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d8c50 <__cxa_atexit@plt+0xcbfc4> │ │ │ │ - rsceq r7, fp, #4, 16 @ 0x40000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d8d98 <__cxa_atexit@plt+0xcc10c> │ │ │ │ - ldr r3, [pc, #40] @ d8db0 <__cxa_atexit@plt+0xcc124> │ │ │ │ + mov sl, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne e13fc <__cxa_atexit@plt+0xd4770> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e148c <__cxa_atexit@plt+0xd4800> │ │ │ │ + ldr r3, [pc, #260] @ e14d8 <__cxa_atexit@plt+0xd484c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #256] @ e14dc <__cxa_atexit@plt+0xd4850> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #44]! @ 0x2c │ │ │ │ + ldr r8, [pc, #248] @ e14e0 <__cxa_atexit@plt+0xd4854> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, #12 │ │ │ │ - b 3ffae4 <__cxa_atexit@plt+0x3f2e58> │ │ │ │ - ldr r7, [pc, #20] @ d8db4 <__cxa_atexit@plt+0xcc128> │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + str r1, [sl, #8] │ │ │ │ + mov r9, sl │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r2, [r6, #4]! │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r3, [pc, #160] @ e14bc <__cxa_atexit@plt+0xd4830> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldrex r0, [r6] │ │ │ │ + strex r0, r3, [r6] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne e1420 <__cxa_atexit@plt+0xd4794> │ │ │ │ + ldr r6, [r1] │ │ │ │ + ldr r3, [pc, #132] @ e14c0 <__cxa_atexit@plt+0xd4834> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r6, r3 │ │ │ │ + bne e144c <__cxa_atexit@plt+0xd47c0> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3f3684 <__cxa_atexit@plt+0x3e69f8> │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e14a4 <__cxa_atexit@plt+0xd4818> │ │ │ │ + ldr r3, [pc, #100] @ e14cc <__cxa_atexit@plt+0xd4840> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #96] @ e14d0 <__cxa_atexit@plt+0xd4844> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + ldr r3, [pc, #84] @ e14d4 <__cxa_atexit@plt+0xd4848> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3f37c4 <__cxa_atexit@plt+0x3e6b38> │ │ │ │ + ldr r3, [pc, #52] @ e14c8 <__cxa_atexit@plt+0xd483c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #40]! @ 0x28 │ │ │ │ + b 3f35a4 <__cxa_atexit@plt+0x3e6918> │ │ │ │ + ldr r7, [pc, #24] @ e14c4 <__cxa_atexit@plt+0xd4838> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsceq r7, fp, #20, 14 @ 0x500000 │ │ │ │ - rsceq r7, fp, #156, 18 @ 0x270000 │ │ │ │ - rsceq r7, fp, #132, 18 @ 0x210000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #16 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d8f6c <__cxa_atexit@plt+0xcc2e0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #68 @ 0x44 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc d8f74 <__cxa_atexit@plt+0xcc2e8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3ff6c4 <__cxa_atexit@plt+0x3f2a38> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d8f60 <__cxa_atexit@plt+0xcc2d4> │ │ │ │ - str r8, [sp] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str fp, [sp, #16] │ │ │ │ - ldr r7, [pc, #420] @ d8fb0 <__cxa_atexit@plt+0xcc324> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #404] @ d8fb4 <__cxa_atexit@plt+0xcc328> │ │ │ │ + movweq r2, #56132 @ 0xdb44 │ │ │ │ + movweq r2, #56256 @ 0xdbc0 │ │ │ │ + rsceq lr, sl, #36, 10 @ 0x9000000 │ │ │ │ + andeq r0, r0, ip, ror #6 │ │ │ │ + @ instruction: 0xffffd7e0 │ │ │ │ + rsceq lr, sl, #76, 10 @ 0x13000000 │ │ │ │ + movweq r3, #53736 @ 0xd1e8 │ │ │ │ + andeq r0, r0, r0, lsr #9 │ │ │ │ + @ instruction: 0xfffff39c │ │ │ │ + sbceq r1, sp, #188, 12 @ 0xbc00000 │ │ │ │ + rsceq lr, sl, #128, 12 @ 0x8000000 │ │ │ │ + andeq r3, r0, ip, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldrb r3, [r7, #3] │ │ │ │ + cmp r3, #90 @ 0x5a │ │ │ │ + bne e152c <__cxa_atexit@plt+0xd48a0> │ │ │ │ + ldr r2, [pc, #76] @ e1550 <__cxa_atexit@plt+0xd48c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #40] @ 0x28 │ │ │ │ + strb r3, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq e1530 <__cxa_atexit@plt+0xd48a4> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne e153c <__cxa_atexit@plt+0xd48b0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + strb r3, [r5, #36] @ 0x24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, fp │ │ │ │ + b e1594 <__cxa_atexit@plt+0xd4908> │ │ │ │ + ldr r7, [pc, #16] @ e1554 <__cxa_atexit@plt+0xd48c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - mov r9, r6 │ │ │ │ - str r7, [r9, #16]! │ │ │ │ - str r7, [r9, #36] @ 0x24 │ │ │ │ - str r7, [r9, #40] @ 0x28 │ │ │ │ - str r7, [r9, #44] @ 0x2c │ │ │ │ - str r7, [r9, #48] @ 0x30 │ │ │ │ - str r7, [r9, #4] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r7, [r9, #16] │ │ │ │ - str r7, [r9, #20] │ │ │ │ - str r7, [r9, #24] │ │ │ │ - str r7, [r9, #28] │ │ │ │ - str r7, [r9, #32] │ │ │ │ - mov r7, #14 │ │ │ │ - mov r6, #13 │ │ │ │ - stmdb r9, {r6, r7} │ │ │ │ - ldr r6, [pc, #328] @ d8fb8 <__cxa_atexit@plt+0xcc32c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - mov sl, r9 │ │ │ │ - str r6, [sl, #-12]! │ │ │ │ - mov r8, #0 │ │ │ │ - ldr fp, [pc, #312] @ d8fbc <__cxa_atexit@plt+0xcc330> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr r7, [pc, #308] @ d8fc0 <__cxa_atexit@plt+0xcc334> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #52]! @ 0x34 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + movweq r2, #56744 @ 0xdda8 │ │ │ │ + rsceq lr, sl, #12, 12 @ 0xc00000 │ │ │ │ + andeq r3, r0, ip, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e157c <__cxa_atexit@plt+0xd48f0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, fp │ │ │ │ + b e1594 <__cxa_atexit@plt+0xd4908> │ │ │ │ + ldr r7, [pc, #12] @ e1590 <__cxa_atexit@plt+0xd4904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - mov r4, #1 │ │ │ │ - mov r5, #0 │ │ │ │ - ldr r3, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne d8ee0 <__cxa_atexit@plt+0xcc254> │ │ │ │ - add r3, r9, r5, lsl #2 │ │ │ │ - mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r3] │ │ │ │ - strex r2, r7, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne d8eac <__cxa_atexit@plt+0xcc220> │ │ │ │ - ldr r3, [sl, #4] │ │ │ │ - lsl r3, r3, #2 │ │ │ │ - str r6, [sl] │ │ │ │ - strb r4, [r3, r9] │ │ │ │ - add r3, r5, #1 │ │ │ │ - cmp r5, #12 │ │ │ │ - mov r5, r3 │ │ │ │ - bne d8e98 <__cxa_atexit@plt+0xcc20c> │ │ │ │ - b d8ef4 <__cxa_atexit@plt+0xcc268> │ │ │ │ - lsl r3, r5, #2 │ │ │ │ - ldr r1, [r3, r9] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - bl 3ffbfc <__cxa_atexit@plt+0x3f2f70> │ │ │ │ - b d8ea4 <__cxa_atexit@plt+0xcc218> │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - add r3, r0, #88 @ 0x58 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc d8f88 <__cxa_atexit@plt+0xcc2fc> │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r6, [pc, #164] @ d8fc8 <__cxa_atexit@plt+0xcc33c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r7] │ │ │ │ - ldr r6, [pc, #156] @ d8fcc <__cxa_atexit@plt+0xcc340> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [pc, #152] @ d8fd0 <__cxa_atexit@plt+0xcc344> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r1, r2, #129 @ 0x81 │ │ │ │ - add r2, r2, #225 @ 0xe1 │ │ │ │ - mov lr, #13 │ │ │ │ - str r6, [r0, #72] @ 0x48 │ │ │ │ - add r0, r0, #76 @ 0x4c │ │ │ │ - stm r0, {r1, r2, r7, lr} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [r5, #52]! @ 0x34 │ │ │ │ bx r0 │ │ │ │ + movweq r2, #56680 @ 0xdd68 │ │ │ │ + mov fp, r8 │ │ │ │ mov r9, r6 │ │ │ │ - b d8f7c <__cxa_atexit@plt+0xcc2f0> │ │ │ │ - mov r6, #68 @ 0x44 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ d8fc4 <__cxa_atexit@plt+0xcc338> │ │ │ │ + ldrb r6, [r5, #32] │ │ │ │ + cmp r6, #0 │ │ │ │ + beq e15e4 <__cxa_atexit@plt+0xd4958> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e1660 <__cxa_atexit@plt+0xd49d4> │ │ │ │ + ldr r3, [pc, #208] @ e1690 <__cxa_atexit@plt+0xd4a04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #204] @ e1694 <__cxa_atexit@plt+0xd4a08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #40]! @ 0x28 │ │ │ │ + ldr r8, [pc, #196] @ e1698 <__cxa_atexit@plt+0xd4a0c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + b 3f35c4 <__cxa_atexit@plt+0x3e6938> │ │ │ │ + ldr r7, [pc, #160] @ e168c <__cxa_atexit@plt+0xd4a00> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - movweq fp, #53544 @ 0xd128 │ │ │ │ - movweq fp, #55340 @ 0xd82c │ │ │ │ - movweq fp, #55256 @ 0xd7d8 │ │ │ │ - movweq fp, #55232 @ 0xd7c0 │ │ │ │ - movweq fp, #53440 @ 0xd0c0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - movweq fp, #55068 @ 0xd71c │ │ │ │ - movweq fp, #54304 @ 0xd420 │ │ │ │ - movweq fp, #53452 @ 0xd0cc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [r3, #40] @ 0x28 │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq e1650 <__cxa_atexit@plt+0xd49c4> │ │ │ │ + cmp r6, #2 │ │ │ │ + beq e15a8 <__cxa_atexit@plt+0xd491c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r9, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d9038 <__cxa_atexit@plt+0xcc3ac> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #80] @ d9050 <__cxa_atexit@plt+0xcc3c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr lr, [pc, #72] @ d9054 <__cxa_atexit@plt+0xcc3c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #68] @ d9058 <__cxa_atexit@plt+0xcc3cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r1, #129 @ 0x81 │ │ │ │ - add r1, r1, #225 @ 0xe1 │ │ │ │ - mov r8, #13 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - sub r7, r6, #15 │ │ │ │ + bcc e1678 <__cxa_atexit@plt+0xd49ec> │ │ │ │ + ldr r2, [pc, #124] @ e169c <__cxa_atexit@plt+0xd4a10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ e16a0 <__cxa_atexit@plt+0xd4a14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #116] @ e16a4 <__cxa_atexit@plt+0xd4a18> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r2, [r9, #4] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add r9, lr, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 2ab3b4 <__cxa_atexit@plt+0x29e728> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ d905c <__cxa_atexit@plt+0xcc3d0> │ │ │ │ + ldr r3, [pc, #32] @ e1688 <__cxa_atexit@plt+0xd49fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3ff6f4 <__cxa_atexit@plt+0x3f2a68> │ │ │ │ - movweq fp, #54848 @ 0xd640 │ │ │ │ - movweq fp, #54084 @ 0xd344 │ │ │ │ - movweq sl, #57328 @ 0xdff0 │ │ │ │ - @ instruction TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes